--- /srv/rebuilderd/tmp/rebuilderdX5beQ0/inputs/stylish-haskell_0.15.1.0-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdX5beQ0/out/stylish-haskell_0.15.1.0-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-21 14:32:57.000000 debian-binary │ -rw-r--r-- 0 0 0 876 2026-02-21 14:32:57.000000 control.tar.xz │ --rw-r--r-- 0 0 0 13036552 2026-02-21 14:32:57.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 13053228 2026-02-21 14:32:57.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-21 14:32:57.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-21 14:32:57.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-21 14:32:57.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 89118928 2026-02-21 14:32:57.000000 ./usr/bin/stylish-haskell │ │ │ +-rwxr-xr-x 0 root (0) root (0) 89118912 2026-02-21 14:32:57.000000 ./usr/bin/stylish-haskell │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-21 14:32:57.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-21 14:32:57.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-21 14:32:57.000000 ./usr/share/doc/stylish-haskell/ │ │ │ -rw-r--r-- 0 root (0) root (0) 2833 2001-09-09 01:46:40.000000 ./usr/share/doc/stylish-haskell/README.markdown.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 871 2026-02-21 14:32:57.000000 ./usr/share/doc/stylish-haskell/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 3997 2001-09-09 01:46:40.000000 ./usr/share/doc/stylish-haskell/changelog.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 2046 2026-02-21 14:32:57.000000 ./usr/share/doc/stylish-haskell/copyright │ │ ├── ./usr/bin/stylish-haskell │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x10f19 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 89117688 (bytes into file) │ │ │ │ + Start of section headers: 89117672 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,21 +4,21 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x5020e08 0x5020e08 R E 0x1000 │ │ │ │ - LOAD 0x5021860 0x0502a860 0x0502a860 0x4dba00 0x4df654 RW 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x5020ff8 0x5020ff8 R E 0x1000 │ │ │ │ + LOAD 0x5021860 0x0502a860 0x0502a860 0x4db9f0 0x4df654 RW 0x1000 │ │ │ │ DYNAMIC 0x5022eec 0x0502beec 0x0502beec 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x5020e00 0x05028e00 0x05028e00 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x5020ff0 0x05028ff0 0x05028ff0 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x4cafe1c 0x04cb7e1c 0x04cb7e1c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x4cb002c 0x04cb802c 0x04cb802c 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x5021860 0x0502a860 0x0502a860 0x017a0 0x017a0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x54fd3f8: │ │ │ │ +There are 31 section headers, starting at offset 0x54fd3e8: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -11,30 +11,30 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000a7ac 0027ac 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000a7d8 0027d8 0002b8 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000aa90 002a90 000190 00 A 5 4 4 │ │ │ │ [ 9] .rel.dyn REL 0000ac20 002c20 000168 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000ad88 002d88 000918 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000b6a0 0036a0 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000b6ac 0036ac 000db8 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000c468 004468 4cab9ac 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 04cb7e14 4cafe14 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 04cb7e1c 4cafe1c 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 04cb7e40 4cafe40 370fbc 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 05028dfc 5020dfc 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 05028e00 5020e00 000008 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 0000c468 004468 4cabbbc 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 04cb8024 4cb0024 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 04cb802c 4cb002c 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 04cb8040 4cb0040 370fac 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 05028fec 5020fec 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 05028ff0 5020ff0 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 0502a860 5021860 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0502a880 5021880 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 0502a884 5021884 000004 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 0502a890 5021890 00165c 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 0502beec 5022eec 000108 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 0502c000 5023000 4cad74 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 054f6d74 54edd74 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 054f6d74 54edd74 00f4ec 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 05506280 54fd260 003c34 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 54fd260 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 54fd27c 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 54fd2b7 000141 00 0 0 1 │ │ │ │ + [24] .data PROGBITS 0502c000 5023000 4cad64 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 054f6d64 54edd64 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 054f6d64 54edd64 00f4ec 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 05506280 54fd250 003c34 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 54fd250 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 54fd26c 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 54fd2a7 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1,202 +1,202 @@ │ │ │ │ │ │ │ │ Symbol table '.dynsym' contains 348 entries: │ │ │ │ Num: Value Size Type Bind Vis Ndx Name │ │ │ │ 0: 00000000 0 NOTYPE LOCAL DEFAULT UND │ │ │ │ - 1: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (2) │ │ │ │ - 2: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ - 3: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ - 4: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ - 5: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ - 6: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (4) │ │ │ │ - 7: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 8: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (5) │ │ │ │ - 9: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ - 10: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (6) │ │ │ │ - 11: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ - 12: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ - 13: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (4) │ │ │ │ - 14: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (4) │ │ │ │ - 15: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (4) │ │ │ │ - 16: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (4) │ │ │ │ - 17: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (4) │ │ │ │ - 18: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (4) │ │ │ │ - 19: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (4) │ │ │ │ - 20: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (4) │ │ │ │ - 21: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ - 22: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ - 24: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (7) │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (4) │ │ │ │ - 26: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (4) │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (4) │ │ │ │ - 28: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (4) │ │ │ │ - 29: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (4) │ │ │ │ - 30: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (4) │ │ │ │ - 31: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (4) │ │ │ │ - 32: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ - 33: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ - 34: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ - 35: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (4) │ │ │ │ - 36: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (4) │ │ │ │ - 37: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (4) │ │ │ │ - 38: 00000000 0 FUNC GLOBAL DEFAULT UND pause@GLIBC_2.4 (4) │ │ │ │ - 39: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (3) │ │ │ │ - 40: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ - 41: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (18) │ │ │ │ - 42: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ - 43: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ - 44: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (4) │ │ │ │ - 45: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ - 46: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (4) │ │ │ │ - 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (4) │ │ │ │ - 48: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ - 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (4) │ │ │ │ - 50: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (4) │ │ │ │ - 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (4) │ │ │ │ - 52: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (4) │ │ │ │ - 53: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (4) │ │ │ │ - 54: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (4) │ │ │ │ - 55: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (4) │ │ │ │ - 56: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ - 57: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (4) │ │ │ │ - 58: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (4) │ │ │ │ - 59: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ - 60: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ - 61: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ - 62: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (19) │ │ │ │ - 63: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (19) │ │ │ │ - 64: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (19) │ │ │ │ - 65: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (18) │ │ │ │ - 66: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (4) │ │ │ │ - 67: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (18) │ │ │ │ - 68: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (4) │ │ │ │ - 69: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (4) │ │ │ │ - 70: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (4) │ │ │ │ - 71: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (4) │ │ │ │ - 72: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ - 73: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ - 74: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (4) │ │ │ │ - 75: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (8) │ │ │ │ - 76: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ - 77: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (9) │ │ │ │ - 78: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ - 79: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ - 80: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (10) │ │ │ │ - 81: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (17) │ │ │ │ - 82: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (17) │ │ │ │ - 83: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (17) │ │ │ │ - 84: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (4) │ │ │ │ - 85: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (4) │ │ │ │ - 86: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (4) │ │ │ │ - 87: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (4) │ │ │ │ - 88: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (4) │ │ │ │ - 89: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (4) │ │ │ │ - 90: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (4) │ │ │ │ - 91: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (4) │ │ │ │ - 92: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ - 93: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ - 94: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ - 95: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (4) │ │ │ │ - 96: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (4) │ │ │ │ - 97: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (7) │ │ │ │ - 98: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (4) │ │ │ │ - 99: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (4) │ │ │ │ - 100: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (4) │ │ │ │ - 101: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (7) │ │ │ │ - 102: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (4) │ │ │ │ - 103: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (4) │ │ │ │ - 104: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (4) │ │ │ │ - 105: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (4) │ │ │ │ - 106: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (4) │ │ │ │ - 107: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (4) │ │ │ │ - 108: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (4) │ │ │ │ - 109: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (4) │ │ │ │ - 110: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (4) │ │ │ │ - 111: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (4) │ │ │ │ - 112: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (4) │ │ │ │ - 113: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (4) │ │ │ │ - 114: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ - 115: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ - 121: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ - 123: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ - 126: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ - 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ - 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ - 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ - 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ - 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ - 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ - 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ - 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ - 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ - 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ - 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ - 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ - 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ - 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ - 145: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (4) │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (4) │ │ │ │ - 147: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (4) │ │ │ │ - 148: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (11) │ │ │ │ - 149: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (11) │ │ │ │ - 150: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (4) │ │ │ │ - 151: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (4) │ │ │ │ - 152: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (4) │ │ │ │ - 153: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (4) │ │ │ │ - 154: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (4) │ │ │ │ - 155: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (4) │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (4) │ │ │ │ - 157: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (4) │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (4) │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (4) │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (4) │ │ │ │ - 161: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (4) │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (4) │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (4) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (4) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (4) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (4) │ │ │ │ - 168: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 169: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ - 170: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (4) │ │ │ │ - 171: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ - 172: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ - 173: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ - 174: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (4) │ │ │ │ - 175: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (4) │ │ │ │ - 176: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (4) │ │ │ │ - 177: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (16) │ │ │ │ - 178: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (16) │ │ │ │ - 179: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (16) │ │ │ │ - 180: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (16) │ │ │ │ - 181: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (16) │ │ │ │ - 182: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (16) │ │ │ │ - 183: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (16) │ │ │ │ - 184: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (16) │ │ │ │ - 185: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (16) │ │ │ │ - 186: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (16) │ │ │ │ - 187: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (16) │ │ │ │ - 188: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (16) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (4) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (4) │ │ │ │ - 191: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (4) │ │ │ │ + 1: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (2) │ │ │ │ + 2: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (2) │ │ │ │ + 3: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (2) │ │ │ │ + 4: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (2) │ │ │ │ + 5: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (2) │ │ │ │ + 6: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (2) │ │ │ │ + 7: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (2) │ │ │ │ + 8: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (2) │ │ │ │ + 9: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (2) │ │ │ │ + 10: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (2) │ │ │ │ + 11: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (2) │ │ │ │ + 12: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (2) │ │ │ │ + 13: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (4) │ │ │ │ + 14: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (5) │ │ │ │ + 15: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (5) │ │ │ │ + 16: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (5) │ │ │ │ + 17: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (5) │ │ │ │ + 18: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (5) │ │ │ │ + 19: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (5) │ │ │ │ + 20: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (6) │ │ │ │ + 21: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (5) │ │ │ │ + 22: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (7) │ │ │ │ + 23: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (5) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (8) │ │ │ │ + 25: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (5) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (5) │ │ │ │ + 27: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (5) │ │ │ │ + 28: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (6) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (6) │ │ │ │ + 30: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (6) │ │ │ │ + 31: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (6) │ │ │ │ + 32: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (6) │ │ │ │ + 33: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (6) │ │ │ │ + 34: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (6) │ │ │ │ + 35: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (6) │ │ │ │ + 36: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (5) │ │ │ │ + 37: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (5) │ │ │ │ + 38: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (5) │ │ │ │ + 39: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (9) │ │ │ │ + 40: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (6) │ │ │ │ + 41: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (6) │ │ │ │ + 42: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (6) │ │ │ │ + 43: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (6) │ │ │ │ + 44: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (6) │ │ │ │ + 45: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (6) │ │ │ │ + 46: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (6) │ │ │ │ + 47: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (5) │ │ │ │ + 48: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (5) │ │ │ │ + 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (5) │ │ │ │ + 50: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (6) │ │ │ │ + 51: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (6) │ │ │ │ + 52: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (6) │ │ │ │ + 53: 00000000 0 FUNC GLOBAL DEFAULT UND pause@GLIBC_2.4 (6) │ │ │ │ + 54: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (5) │ │ │ │ + 55: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (5) │ │ │ │ + 56: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (18) │ │ │ │ + 57: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (5) │ │ │ │ + 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (5) │ │ │ │ + 59: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (6) │ │ │ │ + 60: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (5) │ │ │ │ + 61: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (6) │ │ │ │ + 62: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (6) │ │ │ │ + 63: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (5) │ │ │ │ + 64: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (6) │ │ │ │ + 65: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (6) │ │ │ │ + 66: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (6) │ │ │ │ + 67: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (6) │ │ │ │ + 68: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (6) │ │ │ │ + 69: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (6) │ │ │ │ + 70: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (6) │ │ │ │ + 71: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (5) │ │ │ │ + 72: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (6) │ │ │ │ + 73: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (6) │ │ │ │ + 74: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (5) │ │ │ │ + 75: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (5) │ │ │ │ + 76: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (5) │ │ │ │ + 77: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (19) │ │ │ │ + 78: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (19) │ │ │ │ + 79: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (19) │ │ │ │ + 80: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (18) │ │ │ │ + 81: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (6) │ │ │ │ + 82: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (18) │ │ │ │ + 83: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (6) │ │ │ │ + 84: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (6) │ │ │ │ + 85: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (6) │ │ │ │ + 86: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (6) │ │ │ │ + 87: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (5) │ │ │ │ + 88: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (5) │ │ │ │ + 89: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (6) │ │ │ │ + 90: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (10) │ │ │ │ + 91: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (5) │ │ │ │ + 92: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (11) │ │ │ │ + 93: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (5) │ │ │ │ + 94: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (5) │ │ │ │ + 95: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (12) │ │ │ │ + 96: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (3) │ │ │ │ + 97: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (3) │ │ │ │ + 98: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (3) │ │ │ │ + 99: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (6) │ │ │ │ + 100: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (6) │ │ │ │ + 101: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (6) │ │ │ │ + 102: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (6) │ │ │ │ + 103: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (6) │ │ │ │ + 104: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (6) │ │ │ │ + 105: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (6) │ │ │ │ + 106: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (6) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (5) │ │ │ │ + 108: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (5) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (5) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (6) │ │ │ │ + 111: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (6) │ │ │ │ + 112: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (9) │ │ │ │ + 113: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (6) │ │ │ │ + 114: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (6) │ │ │ │ + 115: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (6) │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (9) │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (6) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (6) │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (6) │ │ │ │ + 120: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (6) │ │ │ │ + 121: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (6) │ │ │ │ + 122: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (6) │ │ │ │ + 123: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (6) │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (6) │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (6) │ │ │ │ + 126: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (6) │ │ │ │ + 127: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (6) │ │ │ │ + 128: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (6) │ │ │ │ + 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ + 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ + 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ + 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ + 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ + 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ + 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ + 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ + 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ + 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ + 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ + 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ + 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ + 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ + 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ + 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ + 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ + 150: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ + 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ + 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ + 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ + 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ + 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ + 156: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ + 157: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (6) │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (6) │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (6) │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (13) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (13) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (6) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (6) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (6) │ │ │ │ + 168: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (6) │ │ │ │ + 169: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (6) │ │ │ │ + 170: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (6) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (6) │ │ │ │ + 172: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (6) │ │ │ │ + 173: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (6) │ │ │ │ + 174: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (6) │ │ │ │ + 175: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (6) │ │ │ │ + 176: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (5) │ │ │ │ + 177: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (6) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (6) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (6) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (6) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (6) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (6) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (5) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (5) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (6) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (6) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (6) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (6) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (6) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (6) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (6) │ │ │ │ 192: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (20) │ │ │ │ 193: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (21) │ │ │ │ 194: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (21) │ │ │ │ 195: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (21) │ │ │ │ 196: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (21) │ │ │ │ 197: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (21) │ │ │ │ 198: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (21) │ │ │ │ @@ -227,125 +227,125 @@ │ │ │ │ 223: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (21) │ │ │ │ 224: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (21) │ │ │ │ 225: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (21) │ │ │ │ 226: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (21) │ │ │ │ 227: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (21) │ │ │ │ 228: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (21) │ │ │ │ 229: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (21) │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (4) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (4) │ │ │ │ + 230: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (6) │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (6) │ │ │ │ 232: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (21) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (4) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (6) │ │ │ │ 234: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ 235: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ 236: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (4) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (4) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (4) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (4) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (4) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (12) │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (4) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (4) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (4) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (4) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (4) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (4) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (4) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (4) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (4) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (4) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (4) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (4) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (4) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (4) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (4) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (4) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (4) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (4) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (4) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (4) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (4) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (4) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (4) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (4) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (4) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (4) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (4) │ │ │ │ - 270: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (4) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (4) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (4) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (4) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (4) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (4) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (4) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (4) │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (13) │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (14) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (4) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (4) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (4) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (4) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (4) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (4) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (4) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (4) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (4) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (4) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (4) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (4) │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (4) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (4) │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (4) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (4) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (4) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (4) │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (4) │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (4) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (4) │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (4) │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (4) │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (4) │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (4) │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (4) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (4) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (4) │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (4) │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (4) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (4) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (4) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (4) │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (4) │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (4) │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (4) │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (4) │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (4) │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (4) │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (4) │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (4) │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (4) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (4) │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (4) │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (4) │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (4) │ │ │ │ - 326: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (4) │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (4) │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (4) │ │ │ │ - 329: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (4) │ │ │ │ - 330: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (15) │ │ │ │ - 331: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (4) │ │ │ │ - 332: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (4) │ │ │ │ - 333: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (4) │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (4) │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (4) │ │ │ │ - 336: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (4) │ │ │ │ - 337: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (4) │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (4) │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (4) │ │ │ │ - 340: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (4) │ │ │ │ - 341: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (4) │ │ │ │ - 342: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (4) │ │ │ │ - 343: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (4) │ │ │ │ - 344: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (4) │ │ │ │ - 345: 0000c350 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (16) │ │ │ │ - 346: 0000b96c 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (4) │ │ │ │ - 347: 0000b72c 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (16) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (6) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (6) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (6) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (6) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (6) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (6) │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (14) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (6) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (6) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (6) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (6) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (6) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (6) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (6) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (6) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (6) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (6) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (6) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (6) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (6) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (6) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (6) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (6) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (6) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (6) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (6) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (6) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (6) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (6) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (6) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (6) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (6) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (6) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (6) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (6) │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (6) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (6) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (6) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (6) │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (15) │ │ │ │ + 277: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (6) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (6) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (6) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (6) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (6) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (6) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (6) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (6) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (6) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (6) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (6) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (6) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (6) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (6) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (6) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (6) │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (6) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (6) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (6) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (6) │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (6) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (6) │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (6) │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (6) │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (6) │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (6) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (6) │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (6) │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (6) │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (6) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (6) │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (6) │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (6) │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (6) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (6) │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (6) │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (6) │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (6) │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (6) │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (6) │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (6) │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (6) │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (6) │ │ │ │ + 320: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (6) │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (6) │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (6) │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (6) │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (6) │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (6) │ │ │ │ + 326: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (6) │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (6) │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (6) │ │ │ │ + 329: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (16) │ │ │ │ + 330: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (6) │ │ │ │ + 331: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (6) │ │ │ │ + 332: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (6) │ │ │ │ + 333: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (6) │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (6) │ │ │ │ + 335: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (6) │ │ │ │ + 336: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (6) │ │ │ │ + 337: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (6) │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (6) │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (6) │ │ │ │ + 340: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (6) │ │ │ │ + 341: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (6) │ │ │ │ + 342: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (6) │ │ │ │ + 343: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (6) │ │ │ │ + 344: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (17) │ │ │ │ + 345: 0000c350 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (2) │ │ │ │ + 346: 0000b954 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (6) │ │ │ │ + 347: 0000b72c 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (2) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,342 +1,342 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x2c20 contains 45 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -05505d6c 00000715 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -05505d64 00000815 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -05505900 00006215 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -055058dc 00006c15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -05505d70 0000a815 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -05505d68 0000a915 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -05364344 0000b102 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -054f6c70 0000b102 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -05505a58 0000b115 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -0536434c 0000b202 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -054f6d10 0000b202 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -05505a68 0000b215 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -05364354 0000b302 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -054f6d00 0000b302 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -05505a50 0000b315 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -0536435c 0000b402 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -054f6cf0 0000b402 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -05505a5c 0000b415 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -05364364 0000b502 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -054f6ce0 0000b502 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -05505a70 0000b515 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -0536436c 0000b602 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -054f6cd0 0000b602 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -05505a54 0000b615 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -05364374 0000b702 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -054f6cc0 0000b702 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -05505a6c 0000b715 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -0536437c 0000b802 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -054f6cb0 0000b802 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -05505a64 0000b815 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -05364384 0000b902 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -054f6ca0 0000b902 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -05505a74 0000b915 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -0536438c 0000ba02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -054f6c80 0000ba02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -05505a78 0000ba15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -05364394 0000bb02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -054f6c90 0000bb02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -05505a7c 0000bb15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -0536439c 0000bc02 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -054f6d20 0000bc02 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -05505a60 0000bc15 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -054f6d78 0000ec15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -05504188 00010e15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -05504a74 00015a15 R_ARM_GLOB_DAT 0000b96c free@GLIBC_2.4 │ │ │ │ +05370014 00000102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +054f6cb0 00000102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +05505a5c 00000115 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +0536fffc 00000202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +054f6ce0 00000202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +05505a4c 00000215 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +05370034 00000302 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +054f6c80 00000302 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +05505a6c 00000315 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +0537003c 00000402 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +054f6d10 00000402 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +05505a50 00000415 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +05370024 00000502 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +054f6c90 00000502 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +05505a64 00000515 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0536fff4 00000602 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +054f6cf0 00000602 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +05505a40 00000615 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +0537000c 00000702 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +054f6cc0 00000702 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +05505a44 00000715 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +0537002c 00000802 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +054f6c70 00000802 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +05505a68 00000815 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +0536ffec 00000902 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +054f6d00 00000902 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +05505a58 00000915 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +0537001c 00000a02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +054f6ca0 00000a02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +05505a54 00000a15 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +05370004 00000b02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +054f6cd0 00000b02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +05505a60 00000b15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +0536ffe4 00000c02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +054f6c60 00000c02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +05505a48 00000c15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +05505d5c 00001515 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +05505d54 00001615 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +055058f0 00007115 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +055058cc 00007b15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +05505d60 0000b715 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +05505d58 0000b815 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +054f6d68 0000ec15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +05503aa0 00011515 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +05504948 00015a15 R_ARM_GLOB_DAT 0000b954 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2d88 contains 291 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -05505dd4 00000c16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -05505dd8 0000ee16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -05505ddc 0000ec16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -05505de0 0000bf16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -05505de4 0000be16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -05505de8 0000bd16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -05505dec 0000b016 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -05505df0 0000af16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -05505df4 0000ae16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -05505df8 00015b16 R_ARM_JUMP_SLOT 0000b72c ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -05505dfc 0000ef16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -05505e00 0000f016 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -05505e04 0000f116 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -05505e08 0000c016 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -05505e0c 0000f216 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -05505e10 0000f316 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ -05505e14 0000f416 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -05505e18 0000fc16 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -05505e1c 0000fe16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -05505e20 00000316 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -05505e24 0000f516 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -05505e28 0000f716 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -05505e2c 0000f616 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -05505e30 0000f916 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -05505e34 0000f816 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -05505e38 0000fa16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -05505e3c 00000116 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -05505e40 0000fb16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -05505e44 0000fd16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -05505e48 0000ff16 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -05505e4c 00010016 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -05505e50 00010216 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -05505e54 00010416 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -05505e58 00010616 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -05505e5c 00010816 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -05505e60 00000a16 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -05505e64 00010a16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -05505e68 00010c16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -05505e6c 00010d16 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ -05505e70 00010f16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -05505e74 00011016 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -05505e78 00011116 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -05505e7c 00011216 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -05505e80 00011316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -05505e84 00011416 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -05505e88 00011516 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -05505e8c 00010116 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -05505e90 00011616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -05505e94 00010516 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -05505e98 00010316 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -05505e9c 00010916 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -05505ea0 00010716 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -05505ea4 00010b16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -05505ea8 00011716 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ -05505eac 00011916 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -05505eb0 00011816 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -05505eb4 00011a16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -05505eb8 00015a16 R_ARM_JUMP_SLOT 0000b96c free@GLIBC_2.4 │ │ │ │ -05505ebc 00000916 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -05505ec0 00012316 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -05505ec4 00012216 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -05505ec8 00012116 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -05505ecc 00013216 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -05505ed0 00013116 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -05505ed4 00013416 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -05505ed8 00013316 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -05505edc 00013d16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -05505ee0 00013516 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -05505ee4 00000816 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -05505ee8 00000716 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -05505eec 00013c16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -05505ef0 00013b16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -05505ef4 00013a16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -05505ef8 00013616 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -05505efc 00013716 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -05505f00 00014116 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -05505f04 00014616 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -05505f08 00014e16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -05505f0c 00015716 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -05505f10 0000ac16 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -05505f14 0000ab16 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -05505f18 00015816 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -05505f1c 0000ad16 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -05505f20 0000da16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -05505f24 0000e716 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -05505f28 0000aa16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -05505f2c 0000d916 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -05505f30 0000c816 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -05505f34 0000d516 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -05505f38 0000c616 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -05505f3c 0000cf16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -05505f40 0000ce16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -05505f44 0000c316 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -05505f48 0000e216 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -05505f4c 0000d216 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -05505f50 0000dc16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -05505f54 0000c416 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -05505f58 0000c716 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -05505f5c 0000d116 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -05505f60 0000c516 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -05505f64 0000a716 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -05505f68 0000a916 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -05505f6c 0000a816 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -05505f70 0000a516 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -05505f74 0000a616 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -05505f78 0000a416 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -05505f7c 0000e416 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -05505f80 0000d716 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -05505f84 0000d416 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -05505f88 0000cc16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -05505f8c 0000e516 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -05505f90 0000cd16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -05505f94 0000c916 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -05505f98 0000e816 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -05505f9c 0000c116 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -05505fa0 0000d016 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -05505fa4 0000e116 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -05505fa8 0000db16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -05505fac 0000dd16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -05505fb0 0000c216 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -05505fb4 0000e016 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -05505fb8 0000d616 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -05505fbc 0000d316 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -05505fc0 0000cb16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -05505fc4 0000e316 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -05505fc8 0000d816 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -05505fcc 0000a316 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -05505fd0 00014f16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -05505fd4 00014316 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -05505fd8 00009d16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -05505fdc 00009f16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -05505fe0 00009e16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -05505fe4 0000a016 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -05505fe8 0000a116 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -05505fec 0000a216 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -05505ff0 00013816 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -05505ff4 00013f16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -05505ff8 00009716 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -05505ffc 00009816 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -05506000 00009616 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -05506004 00009a16 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -05506008 00009916 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -0550600c 00009516 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -05506010 00009416 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -05506014 00009316 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -05506018 00009216 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -0550601c 00009116 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -05506020 00009016 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -05506024 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -05506028 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -0550602c 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -05506030 0000df16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -05506034 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -05506038 0000e916 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -0550603c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -05506040 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -05506044 00008916 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -05506048 00008816 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -0550604c 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -05506050 00008616 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -05506054 00008516 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -05506058 00008416 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -0550605c 00008316 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -05506060 00008216 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -05506064 00008116 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -05506068 00008016 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -0550606c 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -05506070 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -05506074 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -05506078 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -0550607c 00007b16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -05506080 00007a16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -05506084 00007916 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -05506088 00007816 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -0550608c 00007716 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -05506090 00007616 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -05506094 00007516 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -05506098 00007416 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -0550609c 00007316 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -055060a0 00007216 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -055060a4 00007116 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -055060a8 00007016 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -055060ac 00006f16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -055060b0 00006d16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -055060b4 00006b16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -055060b8 00006816 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -055060bc 00006916 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -055060c0 00006716 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -055060c4 00006616 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -055060c8 00006e16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -055060cc 00006116 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -055060d0 00012616 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -055060d4 00012816 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -055060d8 00006516 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -055060dc 00006a16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -055060e0 00006416 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -055060e4 00006316 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -055060e8 0000e616 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -055060ec 00006016 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -055060f0 00015416 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -055060f4 00005f16 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -055060f8 00005b16 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -055060fc 00005a16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -05506100 00005e16 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -05506104 00005d16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -05506108 00005c16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -0550610c 00005916 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -05506110 0000ed16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -05506114 00005716 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -05506118 00005816 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -0550611c 00005616 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -05506120 00015616 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -05506124 00005516 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -05506128 00005416 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -0550612c 00004a16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -05506130 00005316 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -05506134 00005216 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -05506138 00005116 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -0550613c 00005016 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -05506140 00004f16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -05506144 00004e16 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -05506148 00004516 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -0550614c 00004216 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -05506150 00004d16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -05506154 00004c16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -05506158 00011c16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -0550615c 00004b16 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -05506160 00004916 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -05506164 00004816 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -05506168 00004716 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -0550616c 00004616 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -05506170 00004416 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -05506174 00004316 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -05506178 00004116 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -0550617c 00004016 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -05506180 00003f16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -05506184 00003e16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -05506188 00003716 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -0550618c 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -05506190 00003616 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -05506194 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -05506198 00003316 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -0550619c 00003516 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -055061a0 00003116 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -055061a4 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -055061a8 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -055061ac 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -055061b0 00003b16 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -055061b4 00003a16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -055061b8 00003916 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -055061bc 00003816 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -055061c0 00003416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -055061c4 00003216 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -055061c8 00003016 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -055061cc 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -055061d0 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -055061d4 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -055061d8 00002516 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -055061dc 00002916 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -055061e0 00002816 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -055061e4 00002416 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -055061e8 00002716 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ -055061ec 00002616 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -055061f0 00011b16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -055061f4 0000de16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -055061f8 0000ca16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -055061fc 00002316 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -05506200 00002216 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -05506204 00015916 R_ARM_JUMP_SLOT 0000c350 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -05506208 00002116 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -0550620c 00002016 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -05506210 00001f16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -05506214 00001e16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -05506218 00001a16 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -0550621c 00001d16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -05506220 00001c16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -05506224 00001b16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -05506228 00001916 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -0550622c 00001816 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -05506230 00001416 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -05506234 00001216 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -05506238 00001016 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -0550623c 00001116 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -05506240 00000e16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -05506244 00000f16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -05506248 00001716 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -0550624c 00001616 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -05506250 00001516 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -05506254 00000d16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -05506258 00001316 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -0550625c 00000616 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +05505dc4 00001b16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +05505dc8 0000ee16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +05505dcc 0000ec16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +05505dd0 0000bf16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +05505dd4 0000be16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +05505dd8 0000bd16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +05505ddc 0000bc16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +05505de0 0000bb16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +05505de4 0000ba16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +05505de8 00015b16 R_ARM_JUMP_SLOT 0000b72c ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +05505dec 0000ef16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +05505df0 0000f016 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +05505df4 0000f116 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ +05505df8 0000f216 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ +05505dfc 0000f416 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +05505e00 0000f516 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +05505e04 00000f16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +05505e08 0000f916 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +05505e0c 0000fb16 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +05505e10 0000fd16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +05505e14 0000ff16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +05505e18 00010116 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +05505e1c 00010216 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +05505e20 00000d16 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +05505e24 00010816 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +05505e28 00010a16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +05505e2c 0000f716 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +05505e30 0000f616 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +05505e34 0000fa16 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +05505e38 0000f816 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +05505e3c 0000fe16 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +05505e40 0000fc16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +05505e44 00001816 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +05505e48 00010016 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +05505e4c 00010416 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +05505e50 00010316 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +05505e54 00010616 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +05505e58 00010516 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +05505e5c 00010916 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +05505e60 00010716 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +05505e64 00010b16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +05505e68 00010c16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +05505e6c 00010d16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +05505e70 00010e16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +05505e74 0000f316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +05505e78 00010f16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +05505e7c 00011016 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +05505e80 00011116 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +05505e84 00011216 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +05505e88 00011316 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +05505e8c 00011416 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +05505e90 00011716 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +05505e94 00011816 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +05505e98 00011616 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +05505e9c 00011916 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +05505ea0 00015a16 R_ARM_JUMP_SLOT 0000b954 free@GLIBC_2.4 │ │ │ │ +05505ea4 00001716 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +05505ea8 00012116 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +05505eac 00012216 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +05505eb0 00012016 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +05505eb4 00013116 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +05505eb8 00013016 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +05505ebc 00013316 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +05505ec0 00013216 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +05505ec4 00013c16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +05505ec8 00013416 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +05505ecc 00001616 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +05505ed0 00001516 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +05505ed4 00013b16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +05505ed8 00013a16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +05505edc 00013916 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +05505ee0 00013616 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +05505ee4 00013716 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +05505ee8 00014016 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +05505eec 00014416 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +05505ef0 00014d16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +05505ef4 00015616 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +05505ef8 00001016 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +05505efc 00001916 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +05505f00 00015716 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +05505f04 00001116 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +05505f08 0000c016 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +05505f0c 00015816 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +05505f10 0000da16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +05505f14 0000e716 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +05505f18 0000b916 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +05505f1c 0000d916 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +05505f20 0000c816 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +05505f24 0000d516 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +05505f28 0000c616 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +05505f2c 0000cf16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +05505f30 0000ce16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +05505f34 0000c316 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +05505f38 0000e216 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +05505f3c 0000d216 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +05505f40 0000dc16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +05505f44 0000c416 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +05505f48 0000c716 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +05505f4c 0000d116 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +05505f50 0000c516 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +05505f54 0000b616 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +05505f58 0000b816 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +05505f5c 0000b716 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +05505f60 0000b416 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +05505f64 0000b516 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +05505f68 0000b316 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +05505f6c 0000e416 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +05505f70 0000d716 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +05505f74 0000d416 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +05505f78 0000cc16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +05505f7c 0000e516 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +05505f80 0000cd16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +05505f84 0000c916 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +05505f88 0000e816 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +05505f8c 0000c116 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +05505f90 0000d016 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +05505f94 0000e116 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +05505f98 0000db16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +05505f9c 0000dd16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +05505fa0 0000c216 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +05505fa4 0000e016 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +05505fa8 0000d616 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +05505fac 0000d316 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +05505fb0 0000cb16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +05505fb4 0000e316 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +05505fb8 0000d816 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +05505fbc 0000b216 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +05505fc0 00014e16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +05505fc4 00014216 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +05505fc8 0000ac16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +05505fcc 0000ae16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +05505fd0 0000ad16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +05505fd4 0000af16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +05505fd8 0000b016 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +05505fdc 0000b116 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +05505fe0 00013516 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ +05505fe4 00013e16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +05505fe8 0000a616 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +05505fec 0000a716 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +05505ff0 0000a516 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +05505ff4 0000a916 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +05505ff8 0000a816 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +05505ffc 0000a416 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +05506000 0000a316 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +05506004 0000a216 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +05506008 0000a116 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +0550600c 0000a016 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +05506010 00009f16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +05506014 00009e16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +05506018 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +0550601c 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +05506020 0000df16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +05506024 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +05506028 0000e916 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +0550602c 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +05506030 00009916 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +05506034 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +05506038 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +0550603c 00009616 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +05506040 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +05506044 00009416 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +05506048 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +0550604c 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +05506050 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +05506054 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +05506058 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +0550605c 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +05506060 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +05506064 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +05506068 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +0550606c 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +05506070 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +05506074 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +05506078 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +0550607c 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +05506080 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +05506084 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +05506088 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +0550608c 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +05506090 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +05506094 00008016 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +05506098 00007f16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +0550609c 00007e16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +055060a0 00007c16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +055060a4 00007a16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +055060a8 00007716 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +055060ac 00007816 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +055060b0 00007616 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +055060b4 00007516 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +055060b8 00007d16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +055060bc 00007016 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +055060c0 00012616 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +055060c4 00012516 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +055060c8 00007416 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +055060cc 00007916 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +055060d0 00007316 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +055060d4 00007216 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +055060d8 0000e616 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +055060dc 00006f16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +055060e0 00015216 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +055060e4 00006e16 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +055060e8 00006a16 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +055060ec 00006916 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +055060f0 00006d16 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +055060f4 00006c16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +055060f8 00006b16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +055060fc 00006816 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +05506100 0000ed16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +05506104 00006616 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +05506108 00006716 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +0550610c 00006516 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +05506110 00015516 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +05506114 00006416 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +05506118 00006316 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +0550611c 00005916 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +05506120 00006216 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +05506124 00006116 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +05506128 00006016 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +0550612c 00005f16 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +05506130 00005e16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +05506134 00005d16 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +05506138 00005416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +0550613c 00005116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +05506140 00005c16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +05506144 00005b16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +05506148 00011b16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +0550614c 00005a16 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +05506150 00005816 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +05506154 00005716 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +05506158 00005616 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +0550615c 00005516 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +05506160 00005316 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +05506164 00005216 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +05506168 00005016 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +0550616c 00004f16 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +05506170 00004e16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +05506174 00004d16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +05506178 00004616 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +0550617c 00004c16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +05506180 00004516 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +05506184 00004b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +05506188 00004216 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +0550618c 00004416 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +05506190 00004016 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +05506194 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +05506198 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +0550619c 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +055061a0 00004a16 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +055061a4 00004916 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +055061a8 00004816 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +055061ac 00004716 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +055061b0 00004316 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +055061b4 00004116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +055061b8 00003f16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +055061bc 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +055061c0 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +055061c4 00003916 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +055061c8 00003416 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +055061cc 00003816 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +055061d0 00003716 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +055061d4 00003316 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +055061d8 00003616 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +055061dc 00003516 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ +055061e0 00011a16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +055061e4 0000de16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +055061e8 0000ca16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +055061ec 00003216 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +055061f0 00003116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +055061f4 00015916 R_ARM_JUMP_SLOT 0000c350 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +055061f8 00003016 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +055061fc 00002f16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +05506200 00002e16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +05506204 00002d16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +05506208 00002916 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +0550620c 00002c16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +05506210 00002b16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +05506214 00002a16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +05506218 00002816 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +0550621c 00002716 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +05506220 00002316 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +05506224 00002116 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +05506228 00001f16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +0550622c 00002016 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +05506230 00001d16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +05506234 00001e16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +05506238 00002616 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +0550623c 00002516 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +05506240 00002416 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +05506244 00001c16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +05506248 00002216 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +0550624c 00001416 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,11 +1,11 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x5022eec contains 28 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x5505dc8 │ │ │ │ + 0x00000003 (PLTGOT) 0x5505db8 │ │ │ │ 0x00000002 (PLTRELSZ) 2328 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xad88 │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xac20 │ │ │ │ 0x00000012 (RELSZ) 360 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ │ @@ -16,15 +16,15 @@ │ │ │ │ 0x6ffffef5 (GNU_HASH) 0xa7ac │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xb6a0 │ │ │ │ - 0x0000000d (FINI) 0x4cb7e14 │ │ │ │ + 0x0000000d (FINI) 0x4cb8024 │ │ │ │ 0x0000001a (FINI_ARRAY) 0x502a880 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x00000019 (INIT_ARRAY) 0x502a884 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xa7d8 │ │ │ │ 0x6ffffffe (VERNEED) 0xaa90 │ │ │ │ 0x6fffffff (VERNEEDNUM) 4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3d9a4653df3b95c073eb2a858f1bb26fbd99d7e4 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 79135017f846cb012aa0e75075dda556a47198bd │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,118 +1,118 @@ │ │ │ │ │ │ │ │ Version symbols section '.gnu.version' contains 348 entries: │ │ │ │ Addr: 0x000000000000a7d8 Offset: 0x000027d8 Link: 4 (.dynsym) │ │ │ │ - 000: 0 (*local*) 2 (GLIBC_2.9) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 004: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 008: 5 (GLIBC_2.33) 3 (GLIBC_2.34) 6 (GLIBC_2.11) 3 (GLIBC_2.34) │ │ │ │ - 00c: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 010: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 014: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 018: 7 (GLIBC_2.38) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 01c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 020: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ - 024: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 028: 3 (GLIBC_2.34) 12 (libnuma_1.1) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 02c: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 030: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 034: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 038: 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 03c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 13 (libnuma_1.2) 13 (libnuma_1.2) │ │ │ │ - 040: 13 (libnuma_1.2) 12 (libnuma_1.1) 4 (GLIBC_2.4) 12 (libnuma_1.1) │ │ │ │ - 044: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 048: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 8 (GLIBC_2.32) │ │ │ │ - 04c: 3 (GLIBC_2.34) 9 (GLIBC_2.8) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 050: a (GLIBC_2.17) 11 (LIBFFI_CLOSURE_8.0) 11 (LIBFFI_CLOSURE_8.0) 11 (LIBFFI_CLOSURE_8.0) │ │ │ │ - 054: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 058: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 05c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ - 060: 4 (GLIBC_2.4) 7 (GLIBC_2.38) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 064: 4 (GLIBC_2.4) 7 (GLIBC_2.38) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 068: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 06c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 070: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ - 074: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 078: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 07c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 080: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 000: 0 (*local*) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) │ │ │ │ + 004: 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) │ │ │ │ + 008: 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) │ │ │ │ + 00c: 2 (LIBFFI_BASE_8.0) 4 (GLIBC_2.9) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 010: 5 (GLIBC_2.34) 5 (GLIBC_2.34) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 014: 6 (GLIBC_2.4) 5 (GLIBC_2.34) 7 (GLIBC_2.33) 5 (GLIBC_2.34) │ │ │ │ + 018: 8 (GLIBC_2.11) 5 (GLIBC_2.34) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 01c: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 020: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 024: 5 (GLIBC_2.34) 5 (GLIBC_2.34) 5 (GLIBC_2.34) 9 (GLIBC_2.38) │ │ │ │ + 028: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 02c: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (GLIBC_2.34) │ │ │ │ + 030: 5 (GLIBC_2.34) 5 (GLIBC_2.34) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 034: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 038: 12 (libnuma_1.1) 5 (GLIBC_2.34) 5 (GLIBC_2.34) 6 (GLIBC_2.4) │ │ │ │ + 03c: 5 (GLIBC_2.34) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (GLIBC_2.34) │ │ │ │ + 040: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 044: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (GLIBC_2.34) │ │ │ │ + 048: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 04c: 5 (GLIBC_2.34) 13 (libnuma_1.2) 13 (libnuma_1.2) 13 (libnuma_1.2) │ │ │ │ + 050: 12 (libnuma_1.1) 6 (GLIBC_2.4) 12 (libnuma_1.1) 6 (GLIBC_2.4) │ │ │ │ + 054: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (GLIBC_2.34) │ │ │ │ + 058: 5 (GLIBC_2.34) 6 (GLIBC_2.4) a (GLIBC_2.32) 5 (GLIBC_2.34) │ │ │ │ + 05c: b (GLIBC_2.8) 5 (GLIBC_2.34) 5 (GLIBC_2.34) c (GLIBC_2.17) │ │ │ │ + 060: 3 (LIBFFI_CLOSURE_8.0) 3 (LIBFFI_CLOSURE_8.0) 3 (LIBFFI_CLOSURE_8.0) 6 (GLIBC_2.4) │ │ │ │ + 064: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 068: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (GLIBC_2.34) │ │ │ │ + 06c: 5 (GLIBC_2.34) 5 (GLIBC_2.34) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 070: 9 (GLIBC_2.38) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 074: 9 (GLIBC_2.38) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 078: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 07c: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 080: 6 (GLIBC_2.4) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 084: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 08c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 090: 0 (*local*) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 094: b (GLIBC_2.7) b (GLIBC_2.7) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 098: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 09c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0a0: 4 (GLIBC_2.4) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0a4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0a8: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 0ac: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0b0: 4 (GLIBC_2.4) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) │ │ │ │ - 0b4: 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) │ │ │ │ - 0b8: 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) │ │ │ │ - 0bc: 10 (LIBFFI_BASE_8.0) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 090: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 094: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 098: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 09c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0a0: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) d (GLIBC_2.7) │ │ │ │ + 0a4: d (GLIBC_2.7) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0a8: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0ac: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0b0: 5 (GLIBC_2.34) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0b4: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 5 (GLIBC_2.34) │ │ │ │ + 0b8: 5 (GLIBC_2.34) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0bc: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ 0c0: 14 (GLIBC_2.29) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ 0c4: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ 0c8: 16 (GLIBC_2.27) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ 0cc: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 14 (GLIBC_2.29) 15 (GLIBC_2.4) │ │ │ │ 0d0: 16 (GLIBC_2.27) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ 0d4: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ 0d8: 14 (GLIBC_2.29) 15 (GLIBC_2.4) 16 (GLIBC_2.27) 15 (GLIBC_2.4) │ │ │ │ 0dc: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 14 (GLIBC_2.29) 15 (GLIBC_2.4) │ │ │ │ 0e0: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) 15 (GLIBC_2.4) │ │ │ │ - 0e4: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0e8: 15 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ - 0ec: 0 (*local*) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0f0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) c (GLIBC_2.25) 4 (GLIBC_2.4) │ │ │ │ - 0f4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0f8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 0fc: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 100: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 104: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 108: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 10c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 110: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 114: 4 (GLIBC_2.4) 4 (GLIBC_2.4) d (GLIBC_2.29) e (GLIBC_2.15) │ │ │ │ - 118: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 11c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 120: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 124: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 128: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 12c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 130: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 134: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 138: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 13c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 140: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 144: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 148: 4 (GLIBC_2.4) 4 (GLIBC_2.4) f (GLIBC_2.28) 4 (GLIBC_2.4) │ │ │ │ - 14c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 150: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 154: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ - 158: 4 (GLIBC_2.4) 10 (LIBFFI_BASE_8.0) 4 (GLIBC_2.4) 10 (LIBFFI_BASE_8.0) │ │ │ │ + 0e4: 15 (GLIBC_2.4) 15 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0e8: 15 (GLIBC_2.4) 6 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ + 0ec: 0 (*local*) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0f0: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) e (GLIBC_2.29) │ │ │ │ + 0f4: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0f8: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 0fc: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 100: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 104: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 108: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 10c: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 110: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 114: f (GLIBC_2.15) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 118: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 11c: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 120: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 124: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 128: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 12c: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 130: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 134: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 138: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 13c: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 140: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 144: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 148: 6 (GLIBC_2.4) 10 (GLIBC_2.28) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 14c: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 150: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 154: 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) 6 (GLIBC_2.4) │ │ │ │ + 158: 11 (GLIBC_2.25) 2 (LIBFFI_BASE_8.0) 6 (GLIBC_2.4) 2 (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 4 entries: │ │ │ │ Addr: 0x000000000000aa90 Offset: 0x00002a90 Link: 5 (.dynstr) │ │ │ │ - 000000: Version: 1 File: libc.so.6 Cnt: 14 │ │ │ │ - 0x0010: Name: GLIBC_2.9 Flags: none Version: 2 │ │ │ │ - 0x0020: Name: GLIBC_2.34 Flags: none Version: 3 │ │ │ │ - 0x0030: Name: GLIBC_2.4 Flags: none Version: 4 │ │ │ │ - 0x0040: Name: GLIBC_2.33 Flags: none Version: 5 │ │ │ │ - 0x0050: Name: GLIBC_2.11 Flags: none Version: 6 │ │ │ │ - 0x0060: Name: GLIBC_2.38 Flags: none Version: 7 │ │ │ │ - 0x0070: Name: GLIBC_2.32 Flags: none Version: 8 │ │ │ │ - 0x0080: Name: GLIBC_2.8 Flags: none Version: 9 │ │ │ │ - 0x0090: Name: GLIBC_2.17 Flags: none Version: 10 │ │ │ │ - 0x00a0: Name: GLIBC_2.7 Flags: none Version: 11 │ │ │ │ - 0x00b0: Name: GLIBC_2.25 Flags: none Version: 12 │ │ │ │ - 0x00c0: Name: GLIBC_2.29 Flags: none Version: 13 │ │ │ │ - 0x00d0: Name: GLIBC_2.15 Flags: none Version: 14 │ │ │ │ - 0x00e0: Name: GLIBC_2.28 Flags: none Version: 15 │ │ │ │ - 0x00f0: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ - 0x0100: Name: LIBFFI_BASE_8.0 Flags: none Version: 16 │ │ │ │ - 0x0110: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 17 │ │ │ │ + 000000: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ + 0x0010: Name: LIBFFI_BASE_8.0 Flags: none Version: 2 │ │ │ │ + 0x0020: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 3 │ │ │ │ + 0x0030: Version: 1 File: libc.so.6 Cnt: 14 │ │ │ │ + 0x0040: Name: GLIBC_2.9 Flags: none Version: 4 │ │ │ │ + 0x0050: Name: GLIBC_2.34 Flags: none Version: 5 │ │ │ │ + 0x0060: Name: GLIBC_2.4 Flags: none Version: 6 │ │ │ │ + 0x0070: Name: GLIBC_2.33 Flags: none Version: 7 │ │ │ │ + 0x0080: Name: GLIBC_2.11 Flags: none Version: 8 │ │ │ │ + 0x0090: Name: GLIBC_2.38 Flags: none Version: 9 │ │ │ │ + 0x00a0: Name: GLIBC_2.32 Flags: none Version: 10 │ │ │ │ + 0x00b0: Name: GLIBC_2.8 Flags: none Version: 11 │ │ │ │ + 0x00c0: Name: GLIBC_2.17 Flags: none Version: 12 │ │ │ │ + 0x00d0: Name: GLIBC_2.7 Flags: none Version: 13 │ │ │ │ + 0x00e0: Name: GLIBC_2.29 Flags: none Version: 14 │ │ │ │ + 0x00f0: Name: GLIBC_2.15 Flags: none Version: 15 │ │ │ │ + 0x0100: Name: GLIBC_2.28 Flags: none Version: 16 │ │ │ │ + 0x0110: Name: GLIBC_2.25 Flags: none Version: 17 │ │ │ │ 0x0120: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ 0x0130: Name: libnuma_1.1 Flags: none Version: 18 │ │ │ │ 0x0140: Name: libnuma_1.2 Flags: none Version: 19 │ │ │ │ 0x0150: Version: 1 File: libm.so.6 Cnt: 3 │ │ │ │ 0x0160: Name: GLIBC_2.29 Flags: none Version: 20 │ │ │ │ 0x0170: Name: GLIBC_2.4 Flags: none Version: 21 │ │ │ │ 0x0180: Name: GLIBC_2.27 Flags: none Version: 22 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,33 +1,49 @@ │ │ │ │ /lib/ld-linux-armhf.so.3 │ │ │ │ +ffi_type_sint32 │ │ │ │ +LIBFFI_BASE_8.0 │ │ │ │ +libffi.so.8 │ │ │ │ +ffi_type_uint16 │ │ │ │ +ffi_type_double │ │ │ │ +ffi_type_pointer │ │ │ │ +ffi_prep_cif │ │ │ │ +ffi_type_sint64 │ │ │ │ +ffi_type_sint8 │ │ │ │ +ffi_type_uint32 │ │ │ │ +ffi_type_float │ │ │ │ +ffi_type_uint8 │ │ │ │ +ffi_type_uint64 │ │ │ │ +ffi_type_sint16 │ │ │ │ +ffi_type_void │ │ │ │ GLIBC_2.9 │ │ │ │ libc.so.6 │ │ │ │ __lutimes64 │ │ │ │ GLIBC_2.34 │ │ │ │ __fcntl_time64 │ │ │ │ +__clock_getres64 │ │ │ │ +__localtime64_r │ │ │ │ __futimens64 │ │ │ │ __futimes64 │ │ │ │ __cxa_atexit │ │ │ │ GLIBC_2.4 │ │ │ │ __lstat64_time64 │ │ │ │ GLIBC_2.33 │ │ │ │ __utimensat64 │ │ │ │ GLIBC_2.11 │ │ │ │ +__clock_gettime64 │ │ │ │ __utimes64 │ │ │ │ __libc_start_main │ │ │ │ dl_iterate_phdr │ │ │ │ mprotect │ │ │ │ __isoc23_sscanf │ │ │ │ GLIBC_2.38 │ │ │ │ newlocale │ │ │ │ uselocale │ │ │ │ freelocale │ │ │ │ ffi_call │ │ │ │ -LIBFFI_BASE_8.0 │ │ │ │ -libffi.so.8 │ │ │ │ pthread_mutex_trylock │ │ │ │ sched_setaffinity │ │ │ │ __select64 │ │ │ │ pthread_kill │ │ │ │ numa_run_on_node │ │ │ │ libnuma_1.1 │ │ │ │ libnuma.so.1 │ │ │ │ @@ -128,90 +144,102 @@ │ │ │ │ sigprocmask │ │ │ │ tcgetattr │ │ │ │ __utime64 │ │ │ │ nl_langinfo │ │ │ │ ftruncate64 │ │ │ │ __fstat64_time64 │ │ │ │ __stat64_time64 │ │ │ │ -__clock_gettime64 │ │ │ │ -__clock_getres64 │ │ │ │ -__localtime64_r │ │ │ │ -ffi_prep_cif │ │ │ │ -ffi_type_void │ │ │ │ -ffi_type_uint8 │ │ │ │ -ffi_type_sint8 │ │ │ │ -ffi_type_uint16 │ │ │ │ -ffi_type_sint16 │ │ │ │ -ffi_type_uint32 │ │ │ │ -ffi_type_sint32 │ │ │ │ -ffi_type_uint64 │ │ │ │ -ffi_type_sint64 │ │ │ │ -ffi_type_float │ │ │ │ -ffi_type_double │ │ │ │ -ffi_type_pointer │ │ │ │ GLIBC_2.29 │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.27 │ │ │ │ __assert_fail │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ __gmon_start__ │ │ │ │ -getentropy │ │ │ │ -GLIBC_2.25 │ │ │ │ -__errno_location │ │ │ │ -posix_spawnattr_init │ │ │ │ -getpwuid_r │ │ │ │ -posix_spawnattr_destroy │ │ │ │ +posix_spawn_file_actions_addchdir_np │ │ │ │ initgroups │ │ │ │ -posix_spawn_file_actions_destroy │ │ │ │ -posix_spawnattr_setsigdefault │ │ │ │ -sigaddset │ │ │ │ -posix_spawnattr_setflags │ │ │ │ -sigemptyset │ │ │ │ +getpwuid_r │ │ │ │ +__errno_location │ │ │ │ sigaction │ │ │ │ +sigemptyset │ │ │ │ posix_spawn_file_actions_addopen │ │ │ │ posix_spawn_file_actions_addclose │ │ │ │ posix_spawn_file_actions_adddup2 │ │ │ │ posix_spawn_file_actions_init │ │ │ │ -posix_spawn_file_actions_addchdir_np │ │ │ │ +posix_spawnattr_init │ │ │ │ +posix_spawn_file_actions_destroy │ │ │ │ +posix_spawnattr_destroy │ │ │ │ +sigaddset │ │ │ │ +posix_spawnattr_setsigdefault │ │ │ │ +posix_spawnattr_setflags │ │ │ │ posix_spawnp │ │ │ │ GLIBC_2.15 │ │ │ │ realpath │ │ │ │ sigdelset │ │ │ │ sigfillset │ │ │ │ sigismember │ │ │ │ -sigpending │ │ │ │ sigsuspend │ │ │ │ +sigpending │ │ │ │ getgrgid_r │ │ │ │ -getgrnam_r │ │ │ │ getpwnam_r │ │ │ │ +getgrnam_r │ │ │ │ getgroups │ │ │ │ setgroups │ │ │ │ -endpwent │ │ │ │ -getgrent │ │ │ │ -setpwent │ │ │ │ -getlogin │ │ │ │ getpwent │ │ │ │ endgrent │ │ │ │ setgrent │ │ │ │ +getgrent │ │ │ │ +endpwent │ │ │ │ +setpwent │ │ │ │ +getlogin │ │ │ │ truncate64 │ │ │ │ readlink │ │ │ │ pathconf │ │ │ │ unsetenv │ │ │ │ clearenv │ │ │ │ fdopendir │ │ │ │ closedir │ │ │ │ rewinddir │ │ │ │ GLIBC_2.28 │ │ │ │ fpathconf │ │ │ │ openat64 │ │ │ │ getpriority │ │ │ │ setpriority │ │ │ │ readdir64 │ │ │ │ +getentropy │ │ │ │ +GLIBC_2.25 │ │ │ │ libgmp.so.10 │ │ │ │ +3333UUUU │ │ │ │ +3333UUUUh │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ elseelif| │ │ │ │ elseelif| │ │ │ │ elseelif │ │ │ │ elseelif │ │ │ │ elseelif| │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -421,42 +449,14 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU33335 │ │ │ │ UUUU33335 │ │ │ │ UUUU33335 │ │ │ │ UUUU33335 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUUh │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ -3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ @@ -474,17 +474,17 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU\w │ │ │ │ 3333UUUU │ │ │ │ -3333UUUUlg │ │ │ │ +3333UUUU │ │ │ │ +3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ @@ -1298,14 +1298,612 @@ │ │ │ │ 'PrinterConfig │ │ │ │ PrinterState │ │ │ │ 'PrinterState │ │ │ │ 'Printer │ │ │ │ lib/Language/Haskell/Stylish/Printer.hs:(188,5)-(191,59)|case │ │ │ │ stylish-haskell-0.15.1.0-H1HS6aUhcWBEe9HTRqFjd2:Language.Haskell.Stylish.Printer.PrinterState │ │ │ │ stylish-haskell-0.15.1.0-H1HS6aUhcWBEe9HTRqFjd2:Language.Haskell.Stylish.Printer.PrinterConfig │ │ │ │ +, d_dt = │ │ │ │ +DFA {d_id = │ │ │ │ + } │ │ │ │ +Simple' { dt_win = │ │ │ │ + , dt_trans = │ │ │ │ + , dt_other = │ │ │ │ +, SINGLE │ │ │ │ +No (Char,Transition) │ │ │ │ +Testing' { dt_test = │ │ │ │ + , dt_dopas = │ │ │ │ + , dt_a = │ │ │ │ + , dt_b = │ │ │ │ + } │ │ │ │ +No DTrans │ │ │ │ + ,q_qt = │ │ │ │ +QNFA {q_id = │ │ │ │ +{qt_win= │ │ │ │ +, qt_trans= │ │ │ │ +, qt_other= │ │ │ │ +{Testing │ │ │ │ +, flagTag = │ │ │ │ +, stopTag = │ │ │ │ +, startTag = │ │ │ │ +, parentIndex = │ │ │ │ +GroupInfo {thisIndex = │ │ │ │ +toEnum{WhichTest}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +Orbits {inOrbit = │ │ │ │ +, getOrbits = │ │ │ │ +, ordinal = │ │ │ │ +, basePos = │ │ │ │ + not found in look │ │ │ │ +Text.Regex.DFA.Common │ │ │ │ +'WinTest │ │ │ │ +'WinEmpty │ │ │ │ +WinEmpty │ │ │ │ +'Testing' │ │ │ │ +'Simple' │ │ │ │ +'Transition │ │ │ │ +Transition │ │ │ │ +'Instructions │ │ │ │ +Instructions │ │ │ │ +'SetPost │ │ │ │ +'Testing │ │ │ │ +'PostUpdate │ │ │ │ +'PreUpdate │ │ │ │ +TagUpdate │ │ │ │ +'LeaveOrbitTask │ │ │ │ +'EnterOrbitTask │ │ │ │ +'ResetOrbitTask │ │ │ │ +'SetGroupStopTask │ │ │ │ +'ResetGroupStopTask │ │ │ │ +'TagTask │ │ │ │ +'Test_NotEdgeWord │ │ │ │ +'Test_EdgeWord │ │ │ │ +'Test_EOW │ │ │ │ +'Test_BOW │ │ │ │ +'Test_EOB │ │ │ │ +'Test_BOB │ │ │ │ +'Test_EOL │ │ │ │ +'Test_BOL │ │ │ │ +WhichTest │ │ │ │ +'GroupInfo │ │ │ │ +GroupInfo │ │ │ │ +'Minimize │ │ │ │ +'Maximize │ │ │ │ +'ExecOption │ │ │ │ +'CompOption │ │ │ │ +succ{WhichTest}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{WhichTest}: tried to take `pred' of first tag in enumeration │ │ │ │ +Explicit error in module │ │ │ │ +lib/Text/Regex/TDFA/Common.hs │ │ │ │ +Text.Regex.TDFA.Common │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +dt_trans │ │ │ │ +dt_other │ │ │ │ +dt_dopas │ │ │ │ +qt_trans │ │ │ │ +qt_other │ │ │ │ +qt_dopas │ │ │ │ +lib/Text/Regex/TDFA/Common.hs:293:60-61|case │ │ │ │ +Minimize │ │ │ │ +Maximize │ │ │ │ +captureGroups │ │ │ │ +ExecOption │ │ │ │ +ExecOption {captureGroups = │ │ │ │ +lastStarGreedy │ │ │ │ +newSyntax │ │ │ │ +rightAssoc │ │ │ │ +multiline │ │ │ │ +caseSensitive │ │ │ │ +CompOption │ │ │ │ +, lastStarGreedy = │ │ │ │ +, newSyntax = │ │ │ │ +, rightAssoc = │ │ │ │ +, multiline = │ │ │ │ +CompOption {caseSensitive = │ │ │ │ +WinTest │ │ │ │ +WinEmpty │ │ │ │ +Test_NotEdgeWord │ │ │ │ +Test_EdgeWord │ │ │ │ +Test_EOW │ │ │ │ +Test_BOW │ │ │ │ +Test_EOB │ │ │ │ +Test_BOB │ │ │ │ +Test_EOL │ │ │ │ +Test_BOL │ │ │ │ +PostUpdate │ │ │ │ +PreUpdate │ │ │ │ +LeaveOrbitTask │ │ │ │ +EnterOrbitTask │ │ │ │ +ResetOrbitTask │ │ │ │ +SetGroupStopTask │ │ │ │ +ResetGroupStopTask │ │ │ │ +lib/Text/Regex/TDFA/Common.hs:219:72-73|case │ │ │ │ +, newOrbits = } │ │ │ │ +newPos = │ │ │ │ +Instructions { │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.WinEmpty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.WinTest │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Regex │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Simple' │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Testing' │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Transition │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.DFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Instructions │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetPre │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetPost │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetVal │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Orbits │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.QNFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Simple │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Testing │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.PreUpdate │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.PostUpdate │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.TagTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ResetGroupStopTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetGroupStopTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ResetOrbitTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.EnterOrbitTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.LeaveOrbitTask │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOL │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOL │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOB │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOB │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOW │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOW │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EdgeWord │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_NotEdgeWord │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.GroupInfo │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Maximize │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Minimize │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Orbit │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Ignore │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ExecOption │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.CompOption │ │ │ │ +'TrieSet │ │ │ │ +lib/Text/Regex/TDFA/IntArrTrieSet.hs │ │ │ │ +Text.Regex.TDFA.IntArrTrieSet │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +Negative range size │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.IntArrTrieSet.TrieSet │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +undefined │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.NewDFA.Tester │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +undefined │ │ │ │ +0123456789ABCDEFGHIJKLMNOPQRSTUVWXYZ_abcdefghijklmnopqrstuvwxyz │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +end of input │ │ │ │ +Arg: eta │ │ │ │ +Type: BracketElement │ │ │ │ + -> State [Char] (GroupIndex, Int) -> ParseError -> Identity b │ │ │ │ +In module `Text.Regex.TDFA.ReadRegex' │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.ReadRegex │ │ │ │ +BracketElement │ │ │ │ +'BEEquiv │ │ │ │ +'BEClass │ │ │ │ +'BERange │ │ │ │ +Failed to parse bracketed string │ │ │ │ +End point │ │ │ │ +of dashed character range is less than starting point │ │ │ │ +^.[$()|*+?{\ │ │ │ │ +empty () or anchor ^ or $ │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEChar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BERange │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEColl │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEEquiv │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEClass │ │ │ │ +regex failed to match │ │ │ │ +Text.Regex.TDFA.String died: │ │ │ │ +parseRegex for Text.Regex.TDFA.String failed: │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.String │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +lib/Text/Regex/TDFA/TDFA.hs:(287,5)-(294,81)|function cw │ │ │ │ +bestTrans.compareWith.choose sees incomparable │ │ │ │ +bestTrans : There were no transition choose from! │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +assemble : Weird orbit command: │ │ │ │ +enterOrbit: Cannot enterOrbit twice in a row: │ │ │ │ +Number of reachable DFA states: │ │ │ │ +, freshOrbit = │ │ │ │ +AlterModify {newInOrbit = │ │ │ │ +AlterLeave │ │ │ │ +AlterReset │ │ │ │ +'AlterModify │ │ │ │ +'AlterLeave │ │ │ │ +'AlterReset │ │ │ │ +AlterOrbit │ │ │ │ +Text.Regex.TDFA.TDFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +newInOrbit │ │ │ │ +freshOrbit │ │ │ │ +False, freshOrbit = │ │ │ │ +True, freshOrbit = │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterReset │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterLeave │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterModify │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Weird pattern in actNullableTagless/NonEmpty: │ │ │ │ +actNullableTagless/NonEmpty is supposed to have an emptyNull nullView : │ │ │ │ +actNullableTagless/NonEmpty : provided with a *cannotAccept* pattern: │ │ │ │ +actNullableTagless/NonEmpty : provided with a *mustAccept* pattern: │ │ │ │ +This case in Text.Regex.TNFA.TNFA.actNullableTagless cannot happen: │ │ │ │ +Cannot acceptTrans pattern │ │ │ │ +Weird pattern in getTransTagless/NonEmpty: │ │ │ │ +getTransTagless/NonEmpty is supposed to have an emptyNull nullView : │ │ │ │ +getTransTagless/NonEmpty : provided with a *mustAccept* pattern: │ │ │ │ +getTransTagless/NonEmpty : provided with a *cannotAccept* pattern: │ │ │ │ +Weird pattern in getTransTagless/Star: │ │ │ │ +OneChar cannot have nullable True │ │ │ │ +OneChar cannot have nullable True │ │ │ │ +This case in dominate.useText cannot happen: second argument would have to have been null and that is checked before this case │ │ │ │ +Text.Regex.TDFA.TNFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +'CharMap │ │ │ │ +Data.IntMap.CharMap2 │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +unCharMap │ │ │ │ +CharMap {unCharMap = │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +'EnumMap │ │ │ │ +Data.IntMap.EnumMap2 │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +unEnumMap │ │ │ │ +EnumMap {unEnumMap = │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +'EnumSet │ │ │ │ +Data.IntSet.EnumSet2 │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +unEnumSet │ │ │ │ +EnumSet {unEnumSet = fromList │ │ │ │ +EnumSet {unEnumSet = │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +lib/Text/Regex/TDFA/CorePattern.hs:74:25-26|case │ │ │ │ +Star {getOrbit = │ │ │ │ +, resetOrbits = │ │ │ │ +, firstNull = │ │ │ │ +False, unStar = │ │ │ │ +True, unStar = │ │ │ │ +SetTestInfo │ │ │ │ +firstNull │ │ │ │ +resetOrbits │ │ │ │ +getOrbit │ │ │ │ +SetTestInfo │ │ │ │ +'SetTestInfo │ │ │ │ +HandleTag │ │ │ │ +'WantsQNFA │ │ │ │ +'WantsQT │ │ │ │ +'WantsBoth │ │ │ │ +'WantsEither │ │ │ │ +'OneChar │ │ │ │ +'NonEmpty │ │ │ │ +WantsQNFA │ │ │ │ +WantsBoth │ │ │ │ +WantsEither │ │ │ │ +NonEmpty │ │ │ │ +OneChar │ │ │ │ + , unQ = │ │ │ │ + , wants = │ │ │ │ + , tagged = │ │ │ │ + , postTag = │ │ │ │ + , preTag = │ │ │ │ + , postSet = │ │ │ │ + , preReset = │ │ │ │ + , takes = │ │ │ │ +Q { nullQ = │ │ │ │ +fromHandleTag │ │ │ │ +patternToQ cannot handle │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.CorePattern │ │ │ │ +lib/Text/Regex/TDFA/CorePattern.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Q │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Empty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Or │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Seq │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Star │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Test │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.OneChar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.NonEmpty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsQNFA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsQT │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsBoth │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsEither │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.NoTag │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Advice │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Apply │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +newWinnerThenProceed,1 │ │ │ │ +newWinnerThenProceed,2 │ │ │ │ +newWinnerThenProceed,3 : too many emptyTrue values │ │ │ │ +compressOrbit,1 │ │ │ │ +findTrans,1 : │ │ │ │ +impossible 2347867 │ │ │ │ +impossible 0298347 │ │ │ │ +allcomps Minimize │ │ │ │ +impossible 9384324 │ │ │ │ +bestTrans.compareWith.choose sees incomparable │ │ │ │ +newScratch which 3 │ │ │ │ +newScratch which 2 │ │ │ │ +newScratch which 1 │ │ │ │ +MScratch │ │ │ │ +'MScratch │ │ │ │ +BlankScratch │ │ │ │ +'BlankScratch │ │ │ │ +WScratch │ │ │ │ +'WScratch │ │ │ │ +SScratch │ │ │ │ +'SScratch │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +challenge_Orb is too stupid to handle mismatched orbit data : │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine.hs:566:3-34|F comp1 : compsRest │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine.hs:302:21-43|first : rest │ │ │ │ +Negative range size │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.Engine │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +undefined │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.SScratch │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MQ │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MQA │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MScratch │ │ │ │ +newWinnerThenProceed,1 │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +undefined │ │ │ │ +compressOrbit,1 │ │ │ │ +findTrans,1 : │ │ │ │ +impossible 2347867 │ │ │ │ +impossible 0298347 │ │ │ │ +allcomps Minimize │ │ │ │ +impossible 9384324 │ │ │ │ +bestTrans.compareWith.choose sees incomparable │ │ │ │ +newScratch which 3 │ │ │ │ +newScratch which 2 │ │ │ │ +newScratch which 1 │ │ │ │ +noSource │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.NewDFA.Engine_FA │ │ │ │ +MScratch │ │ │ │ +'MScratch │ │ │ │ +BlankScratch │ │ │ │ +'BlankScratch │ │ │ │ +WScratch │ │ │ │ +'WScratch │ │ │ │ +SScratch │ │ │ │ +'SScratch │ │ │ │ +challenge_Orb is too stupid to handle mismatched orbit data : │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine_FA.hs:431:3-34|F comp1 : compsRest │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine_FA.hs:251:21-43|first : rest │ │ │ │ +Negative range size │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Data.Array.Base │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Error in array index; │ │ │ │ + not in range [0.. │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_FA.SScratch │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_FA.MScratch │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +, _ws_stop = │ │ │ │ +WScratch {ws_start = │ │ │ │ +obtainNext called while goNext is running! │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +WScratch │ │ │ │ +'WScratch │ │ │ │ +SScratch │ │ │ │ +'SScratch │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/Engine_NC.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.Engine_NC │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +undefined │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.SScratch │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.MQ │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.WScratch │ │ │ │ +lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ +Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ +undefined │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +Text.Regex.TDFA.NewDFA.Engine_NC_FA │ │ │ │ +PCarat {getDoPa = │ │ │ │ +PDollar {getDoPa = │ │ │ │ +PDot {getDoPa = │ │ │ │ +PAny {getDoPa = │ │ │ │ +, getPatternSet = │ │ │ │ +PAnyNot {getDoPa = │ │ │ │ +PEscape {getDoPa = │ │ │ │ +, getPatternChar = │ │ │ │ +PChar {getDoPa = │ │ │ │ +PConcat │ │ │ │ +PNonCapture │ │ │ │ +PNonEmpty │ │ │ │ +lib/Text/Regex/TDFA/Pattern.hs:148:26-31|x : xs │ │ │ │ +'PConcat │ │ │ │ +'PDollar │ │ │ │ +'PEscape │ │ │ │ +'PAnyNot │ │ │ │ +'PNonEmpty │ │ │ │ +'PNonCapture │ │ │ │ +'PatternSet │ │ │ │ +PatternSet │ │ │ │ +'PatternSetEquivalenceClass │ │ │ │ +PatternSetEquivalenceClass │ │ │ │ +'PatternSetCollatingElement │ │ │ │ +PatternSetCollatingElement │ │ │ │ +'PatternSetCharacterClass │ │ │ │ +PatternSetCharacterClass │ │ │ │ +Text.Regex.TDFA.Pattern │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ +getPatternSet │ │ │ │ +getPatternChar │ │ │ │ +lib/Text/Regex/TDFA/Pattern.hs:82:13-14|case │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PEmpty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PGroup │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.POr │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PConcat │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PQuest │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PPlus │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PStar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PBound │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PCarat │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PDollar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PDot │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PAny │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PAnyNot │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PEscape │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PChar │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PNonCapture │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PNonEmpty │ │ │ │ +regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PatternSet │ │ │ │ +'AllTextMatches │ │ │ │ +AllTextMatches │ │ │ │ +'AllMatches │ │ │ │ +AllMatches │ │ │ │ +'AllTextSubmatches │ │ │ │ +AllTextSubmatches │ │ │ │ +'AllSubmatches │ │ │ │ +AllSubmatches │ │ │ │ +RegexContext │ │ │ │ +'C:RegexLike │ │ │ │ +RegexLike │ │ │ │ +'C:Extract │ │ │ │ +RegexMaker │ │ │ │ +'C:RegexOptions │ │ │ │ +RegexOptions │ │ │ │ +MatchResult │ │ │ │ +makeRegexOpts failed │ │ │ │ +src/Text/Regex/Base/RegexLike.hs │ │ │ │ +Text.Regex.Base.RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ +Language.Haskell.GhclibParserEx.GHC.Settings.Config │ │ │ │ +ghc-lib-parser-ex-9.12.0.0-FY9xp5WnzocIK8jmvfyhrW │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(39,16)-(61,3)|sRawSettings │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_targetRTSLinkerOnlySupportsSharedLibs │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_llvmTarget │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_libFFI │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_ghcWithInterpreter │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_targetPlatformString │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_extraGccViaCFlags │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_i │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_las │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_lc │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_lo │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_windres │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_lm │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_l │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_a │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_cxx │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_c │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_F │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_CmmP_fingerprint │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_JSP_fingerprint │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_CmmP │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_JSP │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_P │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_L │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_i │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_las │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_lc │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_lo │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_ranlib │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_install_name_tool │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_otool │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_ar │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_windres │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_lm │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_l │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_a │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_cpp │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_cxx │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_c │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_F │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_CmmP │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_JSP │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_P │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_L │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_cmmCppSupportsG0 │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_arSupportsDashL │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_useInplaceMinGW │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ccSupportsNoPie │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ldIsGnuLd │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_mergeObjsSupportsResponseFiles │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ldSupportsSingleModule │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ldSupportsFilelist │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ldSupportsCompactUnwind │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_globalPackageDatabase │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_topDir │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_toolDir │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_ghciUsagePath │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_ghcUsagePath │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Driver/Session.hs │ │ │ │ +Language.Haskell.GhclibParserEx.GHC.Driver.Session │ │ │ │ +ghc-lib-parser-ex-9.12.0.0-FY9xp5WnzocIK8jmvfyhrW │ │ │ │ +fromJust │ │ │ │ +Language.Haskell.GhclibParserEx.GHC.Parser │ │ │ │ +ghc-lib-parser-ex-9.12.0.0-FY9xp5WnzocIK8jmvfyhrW │ │ │ │ +src/Language/Haskell/GhclibParserEx/GHC/Parser.hs:(132,3)-(138,28)|case │ │ │ │ + │ │ │ │ is version │ │ │ │ cannot determine version of │ │ │ │ stdin input (binary): │ │ │ │ stdin input: │ │ │ │ with error message: │ │ │ │ returned │ │ │ │ output of │ │ │ │ @@ -8362,82 +8960,14 @@ │ │ │ │ Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Universal_FOSS_exception_1_0 │ │ │ │ Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Vsftpd_openssl_exception │ │ │ │ Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.WxWindows_exception_3_1 │ │ │ │ Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.X11vnc_openssl_exception │ │ │ │ Distribution.Compat.DList │ │ │ │ Cabal-syntax-3.12.1.0-inplace │ │ │ │ stimes: positive multiplier expected │ │ │ │ -Language.Haskell.GhclibParserEx.GHC.Settings.Config │ │ │ │ -ghc-lib-parser-ex-9.12.0.0-FY9xp5WnzocIK8jmvfyhrW │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(39,16)-(61,3)|sRawSettings │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_targetRTSLinkerOnlySupportsSharedLibs │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_llvmTarget │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_libFFI │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_ghcWithInterpreter │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:85:20-34|platformMisc_targetPlatformString │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_extraGccViaCFlags │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_i │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_las │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_lc │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_lo │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_windres │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_lm │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_l │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_a │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_cxx │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_c │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_F │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_CmmP_fingerprint │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_JSP_fingerprint │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_CmmP │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_JSP │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_P │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_opt_L │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_i │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_las │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_lc │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_lo │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_ranlib │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_install_name_tool │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_otool │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_ar │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_windres │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_lm │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_l │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_a │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_cpp │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_cxx │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_c │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_F │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_CmmP │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_JSP │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_P │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_pgm_L │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_cmmCppSupportsG0 │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_arSupportsDashL │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_useInplaceMinGW │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ccSupportsNoPie │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ldIsGnuLd │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_mergeObjsSupportsResponseFiles │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ldSupportsSingleModule │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ldSupportsFilelist │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:(81,20)-(83,7)|toolSettings_ldSupportsCompactUnwind │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_globalPackageDatabase │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_topDir │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_toolDir │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_ghciUsagePath │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Settings/Config.hs:84:20-34|fileSettings_ghcUsagePath │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Driver/Session.hs │ │ │ │ -Language.Haskell.GhclibParserEx.GHC.Driver.Session │ │ │ │ -ghc-lib-parser-ex-9.12.0.0-FY9xp5WnzocIK8jmvfyhrW │ │ │ │ -fromJust │ │ │ │ -Language.Haskell.GhclibParserEx.GHC.Parser │ │ │ │ -ghc-lib-parser-ex-9.12.0.0-FY9xp5WnzocIK8jmvfyhrW │ │ │ │ -src/Language/Haskell/GhclibParserEx/GHC/Parser.hs:(132,3)-(138,28)|case │ │ │ │ - │ │ │ │ 'PtrString │ │ │ │ PtrString │ │ │ │ 'FastStringTable │ │ │ │ FastStringTable │ │ │ │ 'FastStringTableSegment │ │ │ │ FastStringTableSegment │ │ │ │ 'LexicalFastString │ │ │ │ @@ -43930,1502 +44460,14 @@ │ │ │ │ HsYAML-aeson-0.2.0.2-ABX4vaOOpsVAfevC33mW7B │ │ │ │ Data.YAML.Aeson │ │ │ │ unresolved YAML scalar encountered │ │ │ │ cycle detected │ │ │ │ non-String key encountered in mapping │ │ │ │ No documents found in YAML stream │ │ │ │ Multiple documents encountered in YAML stream │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -unKeyMap │ │ │ │ -Data.Aeson.KeyMap.KeyMap │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.KeyMap │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -parsing Int failed, │ │ │ │ -parsing Int8 failed, │ │ │ │ -parsing Int16 failed, │ │ │ │ -parsing Int32 failed, │ │ │ │ -parsing Int64 failed, │ │ │ │ -parsing Word failed, │ │ │ │ -parsing Word8 failed, │ │ │ │ -parsing Word16 failed, │ │ │ │ -parsing Word32 failed, │ │ │ │ -parsing Word64 failed, │ │ │ │ -Expecting end-of-input, got │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -parsing Char failed, expected a string of length 1 │ │ │ │ -parsing Natural failed, unexpected negative number │ │ │ │ -parsing Version failed, expected String, but encountered │ │ │ │ -parsing Version failed │ │ │ │ -parsing DaysOfWeek failed, expected String, but encountered │ │ │ │ -DaysOfWeek │ │ │ │ -wednesday │ │ │ │ -thursday │ │ │ │ -saturday │ │ │ │ -Invalid week day │ │ │ │ - (expected "LT", "EQ", or "GT") │ │ │ │ -parsing Ordering failed, unexpected │ │ │ │ -Ordering │ │ │ │ -parsing Ratio failed, found a number with exponent │ │ │ │ -Ratio denominator was 0 │ │ │ │ -, but it must not be greater than 1024 or less than -1024 │ │ │ │ -denominator │ │ │ │ -numerator │ │ │ │ -Rational │ │ │ │ -parsing UUID failed, expected String, but encountered │ │ │ │ -/Date(%s%Q)/ │ │ │ │ -could not parse .NET time │ │ │ │ -DotNetTime │ │ │ │ -Cannot parse Void │ │ │ │ - into Bool │ │ │ │ -cannot parse key │ │ │ │ -invalid UUID │ │ │ │ -parsing NonEmpty failed, unexpected empty list │ │ │ │ -NonEmpty │ │ │ │ -parsing DNonEmpty failed, unexpected empty list │ │ │ │ -DNonEmpty │ │ │ │ -parsing Sum failed, expected an object with a single property where the property key should be either "InL" or "InR" │ │ │ │ -expected an object with a single property where the property key should be either "Left" or "Right" │ │ │ │ - into a tuple of length 2 │ │ │ │ - into a tuple of length 3 │ │ │ │ -(a, b, c) │ │ │ │ - into a tuple of length 4 │ │ │ │ -(a, b, c, d) │ │ │ │ - into a tuple of length 5 │ │ │ │ -(a, b, c, d, e) │ │ │ │ - into a tuple of length 6 │ │ │ │ -(a, b, c, d, e, f) │ │ │ │ - into a tuple of length 7 │ │ │ │ -(a, b, c, d, e, f, g) │ │ │ │ - into a tuple of length 8 │ │ │ │ -(a, b, c, d, e, f, g, h) │ │ │ │ - into a tuple of length 9 │ │ │ │ -(a, b, c, d, e, f, g, h, i) │ │ │ │ - into a tuple of length 10 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j) │ │ │ │ - into a tuple of length 11 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k) │ │ │ │ - into a tuple of length 12 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k, l) │ │ │ │ - into a tuple of length 13 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k, l, m) │ │ │ │ - into a tuple of length 14 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k, l, m, n) │ │ │ │ - into a tuple of length 15 │ │ │ │ -(a, b, c, d, e, f, g, h, i, j, k, l, m, n, o) │ │ │ │ -Attempted to parse empty type │ │ │ │ -expected an empty Array, but encountered an Array of length │ │ │ │ - failed, unknown fields: │ │ │ │ -expected tag │ │ │ │ -Map ~Text │ │ │ │ -HashMap ~Text │ │ │ │ -parsing (k, v) failed, expected Array, but encountered │ │ │ │ - into a pair │ │ │ │ -cannot unpack array of length │ │ │ │ -CalendarDiffTime │ │ │ │ -CalendarDiffDays │ │ │ │ -unexpected floating number │ │ │ │ -parsing Int failed, expected Number, but encountered │ │ │ │ -parsing Int8 failed, expected Number, but encountered │ │ │ │ -parsing Int16 failed, expected Number, but encountered │ │ │ │ -parsing Int32 failed, expected Number, but encountered │ │ │ │ -expected Number, but encountered │ │ │ │ -parsing Int64 failed, expected Number, but encountered │ │ │ │ -parsing Word failed, expected Number, but encountered │ │ │ │ -parsing Word8 failed, expected Number, but encountered │ │ │ │ -parsing Word16 failed, expected Number, but encountered │ │ │ │ -parsing Word32 failed, expected Number, but encountered │ │ │ │ -parsing Word64 failed, expected Number, but encountered │ │ │ │ -value is either floating or will cause over or underflow │ │ │ │ -invalid key │ │ │ │ -, expected one of │ │ │ │ -Trailing garbage │ │ │ │ -parsing SystemTime failed, parsing Fixed failed, │ │ │ │ -NominalDiffTime │ │ │ │ -DiffTime │ │ │ │ -, but it must not be greater than 1024 │ │ │ │ -found a number with exponent │ │ │ │ -, but encountered an Array of length │ │ │ │ - failed, expected an Array of length │ │ │ │ - failed, expected tag of the 2-element Array to be one of │ │ │ │ - failed, tag element is not a String │ │ │ │ - failed, expected a 2-element Array, but encountered an Array of length │ │ │ │ - failed, expected Array, but encountered │ │ │ │ - failed, expected an Object with a single pair where the tag is one of │ │ │ │ - failed, expected an Object with a single pair, but found │ │ │ │ - failed, expected Object, but encountered │ │ │ │ - failed, expected tag field to be one of │ │ │ │ - failed, expected Object with key " │ │ │ │ -" containing one of │ │ │ │ -expected Bool, but encountered │ │ │ │ -parsing Scientific failed, expected Number, but encountered │ │ │ │ -Scientific │ │ │ │ -parsing Text failed, expected String, but encountered │ │ │ │ -parsing Lazy Text failed, expected String, but encountered │ │ │ │ -parsing ShortText failed, expected String, but encountered │ │ │ │ -parsing Key failed, expected String, but encountered │ │ │ │ -parsing KeyMap failed, expected Object, but encountered │ │ │ │ -parsing Day failed, expected String, but encountered │ │ │ │ -parsing LocalTime failed, expected String, but encountered │ │ │ │ -parsing ZonedTime failed, expected String, but encountered │ │ │ │ -parsing UTCTime failed, expected String, but encountered │ │ │ │ -parsing Quarter failed, expected String, but encountered │ │ │ │ -parsing Month failed, expected String, but encountered │ │ │ │ -parsing URI failed, expected String, but encountered │ │ │ │ -Data.Vector.Storable.Vector │ │ │ │ -Data.Vector.Primitive.Vector │ │ │ │ -Data.Vector.Unboxed.Vector │ │ │ │ -Lazy Text │ │ │ │ -ShortText │ │ │ │ -could not parse date: Unexpected end-of-input, expecting a digit │ │ │ │ -could not parse date: Non-ASCII character │ │ │ │ -TimeOfDay │ │ │ │ -LocalTime │ │ │ │ -ZonedTime │ │ │ │ -could not parse date: Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ -could not parse date: Non-ASCII character │ │ │ │ -QuarterOfYear │ │ │ │ -could not parse date: │ │ │ │ -, but found tag │ │ │ │ - failed, expected one of the tags │ │ │ │ -Expected object with 'This' and 'That' keys only │ │ │ │ -These a b │ │ │ │ -, but encountered │ │ │ │ -expected │ │ │ │ - failed, unexpected String │ │ │ │ - failed, unexpected │ │ │ │ -unexpected │ │ │ │ - not found │ │ │ │ -Invalid URI │ │ │ │ -FromUntaggedValue │ │ │ │ -FromPair │ │ │ │ -ProductFromJSON │ │ │ │ -RecordFromJSON' │ │ │ │ -RecordFromJSON │ │ │ │ -FieldNames │ │ │ │ -ConsFromJSON' │ │ │ │ -ConsFromJSON │ │ │ │ -FromTaggedObject' │ │ │ │ -FromTaggedObject │ │ │ │ -'C:GFromJSONKey │ │ │ │ -GFromJSONKey │ │ │ │ -ConstructorNames │ │ │ │ -SumFromString │ │ │ │ -ParseSum │ │ │ │ -GFromJSON' │ │ │ │ -FromJSON2 │ │ │ │ -FromJSON1 │ │ │ │ -'C:FromJSONKey │ │ │ │ -FromJSONKey │ │ │ │ -'FromJSONKeyValue │ │ │ │ -'FromJSONKeyTextParser │ │ │ │ -'FromJSONKeyText │ │ │ │ -'FromJSONKeyCoerce │ │ │ │ -FromJSONKeyFunction │ │ │ │ -'C:FromJSON │ │ │ │ -FromJSON │ │ │ │ -GFromJSON │ │ │ │ -'From1Args │ │ │ │ -'NoFromArgs │ │ │ │ -FromArgs │ │ │ │ - failed, │ │ │ │ -parsing │ │ │ │ -src/Data/Aeson/Types/FromJSON.hs │ │ │ │ -Data.Aeson.Types.FromJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -undefined │ │ │ │ - failed, found a number with exponent │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:GFromJSONKey │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON2 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON1 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSONKey │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyCoerce │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyText │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyTextParser │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.NoFromArgs │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.From1Args │ │ │ │ -'C:ProductSize │ │ │ │ -ProductSize │ │ │ │ -'Tagged2 │ │ │ │ -'C:AllNullary │ │ │ │ -AllNullary │ │ │ │ -'C:IsRecord │ │ │ │ -IsRecord │ │ │ │ -Data.Aeson.Types.Generic │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.:* │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:And │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:AllNullary │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:IsRecord │ │ │ │ -mfix @Aeson.Parser: $ │ │ │ │ -Error in $ │ │ │ │ -ISuccess │ │ │ │ -Success │ │ │ │ -DotNetTime {fromDotNetTime = │ │ │ │ -rejectUnknownFields = │ │ │ │ -tagSingleConstructors = │ │ │ │ -unwrapUnaryRecords = │ │ │ │ -sumEncoding = │ │ │ │ -allowOmittedFields = │ │ │ │ -omitNothingFields = │ │ │ │ -allNullaryToStringTag = │ │ │ │ -constructorTagModifier =~ │ │ │ │ -fieldLabelModifier =~ │ │ │ │ -ExampleConstructor │ │ │ │ -exampleField │ │ │ │ -Options { │ │ │ │ -, contentsFieldName = │ │ │ │ -TaggedObject {tagFieldName = │ │ │ │ -TwoElemArray │ │ │ │ -ObjectWithSingleField │ │ │ │ -UntaggedValue │ │ │ │ -src/Data/Aeson/Types/Internal.hs │ │ │ │ -'AesonException │ │ │ │ -'JSONKeyOptions │ │ │ │ -JSONKeyOptions │ │ │ │ -'Options │ │ │ │ -'TaggedObject │ │ │ │ -'TwoElemArray │ │ │ │ -'ObjectWithSingleField │ │ │ │ -'UntaggedValue │ │ │ │ -SumEncoding │ │ │ │ -'DotNetTime │ │ │ │ -'Success │ │ │ │ -'ISuccess │ │ │ │ -JSONPathElement │ │ │ │ -contents │ │ │ │ -tagFieldName │ │ │ │ -contentsFieldName │ │ │ │ -src/Data/Aeson/Types/Internal.hs:800:15-16|case │ │ │ │ -fromDotNetTime │ │ │ │ -DotNetTime │ │ │ │ -src/Data/Aeson/Types/Internal.hs:126:27-28|case │ │ │ │ -src/Data/Aeson/Types/Internal.hs:121:26-27|case │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Object (fromList │ │ │ │ -AesonException │ │ │ │ -AesonException │ │ │ │ -Data.Aeson.Types.Internal.Value │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -src/Data/Aeson/Types/Internal.hs:372:24-25|case │ │ │ │ -src/Data/Aeson/Types/Internal.hs:115:34-35|case │ │ │ │ -fromList │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -Data.Vector │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Types.Internal │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.JSONKeyOptions │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Options │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TaggedObject │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.UntaggedValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ObjectWithSingleField │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TwoElemArray │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Object │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Array │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.String │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Number │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Bool │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Null │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Error │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Success │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.IError │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ISuccess │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Key │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Index │ │ │ │ -/Date(%s │ │ │ │ -'C:KeyValuePair │ │ │ │ -KeyValuePair │ │ │ │ -'C:FromPairs │ │ │ │ -FromPairs │ │ │ │ -EncodeProduct │ │ │ │ -WriteProduct │ │ │ │ -RecordToPairs │ │ │ │ -ConsToJSON' │ │ │ │ -ConsToJSON │ │ │ │ -SumToJSON' │ │ │ │ -UntaggedValue │ │ │ │ -TwoElemArray │ │ │ │ -ObjectWithSingleField │ │ │ │ -'C:GToJSONKey │ │ │ │ -GToJSONKey │ │ │ │ -GetConName │ │ │ │ -TaggedObject' │ │ │ │ -TaggedObject │ │ │ │ -SumToJSON │ │ │ │ -'C:ToJSONKey │ │ │ │ -ToJSONKey │ │ │ │ -'ToJSONKeyValue │ │ │ │ -'ToJSONKeyText │ │ │ │ -ToJSONKeyFunction │ │ │ │ -KeyValueOmit │ │ │ │ -KeyValue │ │ │ │ -'C:ToJSON │ │ │ │ -GToJSON' │ │ │ │ -'To1Args │ │ │ │ -'NoToArgs │ │ │ │ -"sunday" │ │ │ │ -"saturday" │ │ │ │ -"friday" │ │ │ │ -"thursday" │ │ │ │ -"wednesday" │ │ │ │ -"tuesday" │ │ │ │ -"monday" │ │ │ │ -src/Data/Aeson/Types/ToJSON.hs │ │ │ │ -Data.Aeson.Types.ToJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -undefined │ │ │ │ -Type: [a] -> Encoding │ │ │ │ -In module `Data.Aeson.Types.ToJSON' │ │ │ │ -Type: a -> Bool │ │ │ │ -In module `Data.Aeson.Types.ToJSON' │ │ │ │ -denominator │ │ │ │ -numerator │ │ │ │ -saturday │ │ │ │ -thursday │ │ │ │ -wednesday │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValuePair │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:FromPairs │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON2 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON1 │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSONKey │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyText │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValueOmit │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.NoToArgs │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.To1Args │ │ │ │ -Unexpected end-of-input, expecting JSON value │ │ │ │ -Unexpected end-of-input, expecting : │ │ │ │ -, expecting : │ │ │ │ -Unexpected end-of-input, expecting , or } │ │ │ │ -, expecting , or } │ │ │ │ -Unexpected end-of-input, expecting key literal │ │ │ │ -, expecting key literal │ │ │ │ -, expecting JSON value │ │ │ │ -Unexpected end-of-input, expecting JSON value or ] │ │ │ │ -Unexpected end-of-input, expecting record key literal or } │ │ │ │ -, expecting record key literal or } │ │ │ │ -Unexpected end-of-input, expecting , or ] │ │ │ │ -, expecting , or ] │ │ │ │ -'\'' while parsing number literal │ │ │ │ -Number literal with leading zero │ │ │ │ -Unexpected end-of-input while parsing number literal │ │ │ │ - while parsing number literal │ │ │ │ -Unexpected │ │ │ │ -Unexpected end-of-input while parsing string literal │ │ │ │ -Unespected control character while parsing string literal │ │ │ │ -Data.Aeson.Decoding.ByteString.Lazy │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Negative exponent │ │ │ │ -'TkRecordOpen │ │ │ │ -'TkRecordErr │ │ │ │ -'TkRecordEnd │ │ │ │ -TkRecord │ │ │ │ -'TkArrayOpen │ │ │ │ -'TkNumber │ │ │ │ -'TkArrayErr │ │ │ │ -'TkArrayEnd │ │ │ │ -'NumScientific │ │ │ │ -'NumDecimal │ │ │ │ -'NumInteger │ │ │ │ -'LitFalse │ │ │ │ -'LitTrue │ │ │ │ -'LitNull │ │ │ │ -Data.Aeson.Decoding.Tokens │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -src/Data/Aeson/Decoding/Tokens.hs:52:13-14|case │ │ │ │ -src/Data/Aeson/Decoding/Tokens.hs:32:13-14|case │ │ │ │ -src/Data/Aeson/Decoding/Tokens.hs:59:13-14|case │ │ │ │ -TkNumber │ │ │ │ -TkArrayOpen │ │ │ │ -TkRecordOpen │ │ │ │ -TkRecordEnd │ │ │ │ -TkRecordErr │ │ │ │ -TkArrayEnd │ │ │ │ -TkArrayErr │ │ │ │ -src/Data/Aeson/Decoding/Tokens.hs:45:13-14|case │ │ │ │ -NumScientific │ │ │ │ -NumDecimal │ │ │ │ -NumInteger │ │ │ │ -LitFalse │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkPair │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordEnd │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordErr │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkLit │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkText │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkNumber │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayOpen │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordOpen │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkErr │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkItem │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayEnd │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayErr │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumInteger │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumDecimal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumScientific │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitNull │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitTrue │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitFalse │ │ │ │ -'Encoding │ │ │ │ -Encoding' │ │ │ │ -Data.Aeson.Encoding.Internal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Empty │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Value │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Aeson.Key.Key │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Key │ │ │ │ -Data.Aeson.Decoding.Conversion │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Decoding.Internal │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -TimeOfDay64 │ │ │ │ -Data.Aeson.Encoding.Builder │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.TOD │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.T │ │ │ │ -Data.Aeson.Internal.Scientific │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -'\'' while parsing number literal │ │ │ │ -Unexpected end-of-input while parsing number literal │ │ │ │ - while parsing number literal │ │ │ │ -Unexpected │ │ │ │ -Negative exponent │ │ │ │ -Data.Text.Internal.Encoding.decodeUtf8: Invalid UTF-8 stream │ │ │ │ -src/Data/Aeson/Internal/Unescape.hs │ │ │ │ -Data.Aeson.Internal.Unescape │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -Data.Aeson.Parser.Time │ │ │ │ -aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ -could not parse date: │ │ │ │ -'WrapFilterable │ │ │ │ -WrappedFoldable │ │ │ │ -'BoolPair │ │ │ │ -BoolPair │ │ │ │ -WitherableWithIndex │ │ │ │ -FilterableWithIndex │ │ │ │ -Filterable │ │ │ │ -Witherable │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.BoolPair │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:WitherableWithIndex │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:FilterableWithIndex │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Witherable │ │ │ │ -witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Filterable │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ThreeByte │ │ │ │ -ThreeByte │ │ │ │ -'UnpackedUUID │ │ │ │ -Data.UUID.Types.UUID │ │ │ │ -clock_seq_low │ │ │ │ -clock_seq_hi_res │ │ │ │ -time_hi_and_version │ │ │ │ -time_mid │ │ │ │ -time_low │ │ │ │ -UnpackedUUID │ │ │ │ -, node_5 = │ │ │ │ -, node_4 = │ │ │ │ -, node_3 = │ │ │ │ -, node_2 = │ │ │ │ -, node_1 = │ │ │ │ -, node_0 = │ │ │ │ -, clock_seq_low = │ │ │ │ -, clock_seq_hi_res = │ │ │ │ -, time_hi_and_version = │ │ │ │ -, time_mid = │ │ │ │ -UnpackedUUID {time_low = │ │ │ │ -src/Data/UUID/Types/Internal.hs │ │ │ │ -not enough bytes │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ -Data.UUID.Types.Internal │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UnpackedUUID │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UUID │ │ │ │ -ByteSource │ │ │ │ -Data.UUID.Types.Internal.Builder │ │ │ │ -uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ -ShortText │ │ │ │ -Data.Text.Short │ │ │ │ -'ShortText │ │ │ │ -Binary.get(ShortText): Invalid UTF-8 stream │ │ │ │ -undefined │ │ │ │ -invalid length │ │ │ │ -invalid offset │ │ │ │ -fromLitAsciiAddr# │ │ │ │ -fromString │ │ │ │ -foldl1: empty ShortText │ │ │ │ -foldr1: empty ShortText │ │ │ │ -dropAround: the impossible happened │ │ │ │ -src/Data/Text/Short/Internal.hs │ │ │ │ -Data.Text.Short.Internal │ │ │ │ -text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b:Data.Text.Short.Internal.MBA# │ │ │ │ -', expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ -Unexpected end-of-input, expecting timezone │ │ │ │ -', expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ -Unexpected end-of-input, expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ -', expecting colon or a digit │ │ │ │ -', expecting colon or a digit │ │ │ │ -Invalid TimeZone: │ │ │ │ -', expecting a colon, : │ │ │ │ -', expecting a day separator, T or space │ │ │ │ -invalid day: │ │ │ │ -', expecting a digit │ │ │ │ -', expecting a dash, - │ │ │ │ -Unexpected end-of-input, expecting a dash, - │ │ │ │ -Unexpected end-of-input, expecting a day separator, T or space │ │ │ │ -', expecting end-of-input │ │ │ │ -invalid month: │ │ │ │ -Unexpected end-of-input, expecting a digit │ │ │ │ -Invalid time of day: │ │ │ │ -', expecting a colon, : │ │ │ │ -', expecting a digit │ │ │ │ -Unexpected end-of-input, expecting a colon, : │ │ │ │ -Expecting at least one decimal after a dot │ │ │ │ -Unexpectedly over twelve decimals │ │ │ │ -Unexpected end-of-input, expecting a digit │ │ │ │ -', expecting a dash after a year part │ │ │ │ -Unexpected end-of-input, expecting a dash after a year part │ │ │ │ -Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ -'\'', expecting -, +, or a digit │ │ │ │ -Unexpected end-of-input, expecting -, +, or a digit │ │ │ │ -, expecting -, +, or a digit │ │ │ │ -expected year with at least 4 digits │ │ │ │ -', expecting end-of-input │ │ │ │ -', expecting QuarterOfYear digit │ │ │ │ -', expecting QuarterOfYear │ │ │ │ -Unexpected end-of-input, expecting Quarter digit │ │ │ │ -Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ -Non-ASCII character │ │ │ │ -Data.Time.FromText │ │ │ │ -text-iso8601-0.1.1-EumV3BkQ9ywASwZpHEaR5c │ │ │ │ -Unexpected ' │ │ │ │ -Negative exponent │ │ │ │ -Data.Time.Calendar.Quarter.Compat │ │ │ │ -time-compat-1.9.8-GYYpbKeW3HcEA8oTpFyWRN │ │ │ │ -'C:Strict │ │ │ │ -Data.Strict.Classes │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Classes.C:Strict │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Strict.Either.Either │ │ │ │ -Data.Strict.Either.fromRight: Left │ │ │ │ -Data.Strict.Either.fromLeft: Right │ │ │ │ -src/Data/Strict/Either.hs │ │ │ │ -Data.Strict.Either │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -src/Data/Strict/Either.hs:55:13-14|case │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Left │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Right │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Nothing │ │ │ │ -Data.Strict.Maybe.Maybe │ │ │ │ -Data.Strict.Maybe.fromJust: Nothing │ │ │ │ -src/Data/Strict/Maybe.hs │ │ │ │ -Data.Strict.Maybe │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -src/Data/Strict/Maybe.hs:59:13-14|case │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Nothing │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Just │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Strict.These │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -Data.Strict.These.These │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/Strict/These.hs:66:13-14|case │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.This │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.That │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.These │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Strict.Tuple │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -Data.Strict.Tuple.Pair │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Tuple.:!: │ │ │ │ -System.IO.Strict │ │ │ │ -strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ -RepeatWithIndex │ │ │ │ -ZipWithIndex │ │ │ │ -SemialignWithIndex │ │ │ │ -Semialign │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ -./Data/HashMap/Internal/Strict.hs │ │ │ │ -Data.HashMap.Internal.Strict │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.Align: internal error: Align HashMap: merge │ │ │ │ -Data.Align: internal error: │ │ │ │ -src/Data/Semialign/Internal.hs │ │ │ │ -Data.Semialign.Internal │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe │ │ │ │ -src/Data/Semialign/Internal.hs:(684,25)-(686,43)|case │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:RepeatWithIndex │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:ZipWithIndex │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:SemialignWithIndex │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unzip │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Repeat │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Zip │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unalign │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Align │ │ │ │ -semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Semialign │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Functor.These │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ -Data.Functor.These.These1 │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.This1 │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.That1 │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.These1 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.These │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ -Data.These.These │ │ │ │ -Invalid These index │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Data/These.hs:76:13-14|case │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.This │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.That │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.These │ │ │ │ -Data.These.Combinators │ │ │ │ -these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ -Data.Bifunctor.Assoc │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ -assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ -Data.Functor.WithIndex.Instances │ │ │ │ -indexed-traversable-instances-0.1.2-GyDVEOGgPiMHRSSrln1MyH │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ -'Unknown │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ -vector: internal error * for Bundle.size isn't defined │ │ │ │ -vector: internal error abs for Bundle.size isn't defined │ │ │ │ -vector: internal error signum for Bundle.size isn't defined │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Size │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -vector too large │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -Data.Stream.Monadic │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ -Data.Vector.Generic.Mutable.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -Data.Vector.Generic.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ -fromList │ │ │ │ -checkSlice │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Vector.Generic' │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -length mismatch │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -Element size mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -fromList │ │ │ │ -Data.Vector.Primitive.Vector │ │ │ │ -src/Data/Vector/Primitive.hs │ │ │ │ -Data.Vector.Primitive │ │ │ │ -undefined │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Vector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector/Storable.hs │ │ │ │ -Data.Vector.Storable │ │ │ │ -fromList │ │ │ │ -Data.Vector.Storable.Vector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Vector │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ -src/Data/Vector/Mutable.hs │ │ │ │ -Data.Vector.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -fromList │ │ │ │ -Data.Vector.Vector │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ -invalid slice │ │ │ │ -index out of bounds │ │ │ │ -negative length │ │ │ │ -'Internal │ │ │ │ -checkError │ │ │ │ -internalError │ │ │ │ -*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ -*** Internal error in package vector *** │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ -src/Data/Vector/Generic/New.hs │ │ │ │ -Data.Vector.Generic.New │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ -'MVector │ │ │ │ -Element size mismatch │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Primitive.basicUnsafeNew: negative length: │ │ │ │ -Primitive.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Primitive/Mutable.hs │ │ │ │ -Data.Vector.Primitive.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -undefined │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Mutable.MVector │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Storable.basicUnsafeNew: negative length: │ │ │ │ -Storable.basicUnsafeNew: length too large: │ │ │ │ -src/Data/Vector/Storable/Mutable.hs │ │ │ │ -Data.Vector.Storable.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ -GHC.Internal.Foreign.Marshal.Array │ │ │ │ -ghc-internal │ │ │ │ -undefined │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Mutable.MVector │ │ │ │ -'DropWhile_Yield │ │ │ │ -'DropWhile_Next │ │ │ │ -'DropWhile_Drop │ │ │ │ -DropWhile │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -empty stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ -'Present │ │ │ │ -LookupRes │ │ │ │ -'BitmapIndexed │ │ │ │ -'Collision │ │ │ │ -Data.HashMap.Internal.HashMap │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -fromList │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data.HashMap.Internal.(!): key not found │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable k │ │ │ │ -In module `Data.HashMap.Internal' │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -fromList' │ │ │ │ -Data.HashMap.Internal.Array: Undefined element │ │ │ │ -./Data/HashMap/Internal/Array.hs │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ -Data.HashMap.Internal.List │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ -Data.HashMap.alterF internal error: impossible adjust │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -./Data/HashMap/Internal/Strict.hs │ │ │ │ -Data.HashMap.Internal.Strict │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Tagged.Tagged │ │ │ │ -undefined │ │ │ │ -src/Data/Tagged.hs │ │ │ │ -Data.Tagged │ │ │ │ -tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ -src/Data/ByteString/Builder/Scientific.hs:94:11-57|d : ds' │ │ │ │ -src/Data/ByteString/Builder/Scientific.hs:64:12-63|d : ds' │ │ │ │ -Data.ByteString.Builder.Scientific.formatScientificBuilder/doFmt/Exponent: [] │ │ │ │ -src/Data/ByteString/Builder/Scientific.hs │ │ │ │ -Data.ByteString.Builder.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -round default defn: Bad value │ │ │ │ -src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ -src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ -undefined │ │ │ │ -toRationalRepetend: Negative repetend index! │ │ │ │ -toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ -not enough bytes │ │ │ │ -formatScientific/doFmt/FFExponent: [] │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Scientific │ │ │ │ -Data.Scientific.Scientific │ │ │ │ -base10Exponent │ │ │ │ -coefficient │ │ │ │ -fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ -src/Data/Scientific.hs │ │ │ │ -Scientific │ │ │ │ -Data.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ -roundTo: bad Value │ │ │ │ -Negative exponent │ │ │ │ -Data.Scientific: uninitialised element │ │ │ │ -src/Utils.hs │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -end of input │ │ │ │ -Arg: eta │ │ │ │ -Type: ParseError -> Identity b │ │ │ │ -In module `Network.URI' │ │ │ │ -IPv6 address │ │ │ │ -IPv4 Address │ │ │ │ -Name character │ │ │ │ -uriRegName │ │ │ │ -uriUserInfo │ │ │ │ -Network.URI.URIAuth │ │ │ │ -uriFragment │ │ │ │ -uriQuery │ │ │ │ -uriAuthority │ │ │ │ -uriScheme │ │ │ │ -Network.URI.URI │ │ │ │ -'URIAuth │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -!$&'()*+,;= │ │ │ │ -, uriPort = │ │ │ │ -, uriRegName = │ │ │ │ -uriUserInfo = │ │ │ │ -URIAuth { │ │ │ │ -Decimal octet value too large │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1 │ │ │ │ -Network.URI │ │ │ │ -./Network/URI.hs │ │ │ │ -IP address literal │ │ │ │ -Registered name │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URI │ │ │ │ -network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URIAuth │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ -Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ -src/Math/NumberTheory/Logarithms.hs │ │ │ │ -Math.NumberTheory.Logarithms │ │ │ │ -integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ -Negative exponent │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -src/Data/Integer/Conversion.hs │ │ │ │ -Data.Integer.Conversion │ │ │ │ -integer-conversion-0.1.1-1d0qPEeJLYF9qYcZwwPBMd │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ -'PrimStorable │ │ │ │ -PrimStorable │ │ │ │ -Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ -./Data/Primitive/Types.hs │ │ │ │ -Data.Primitive.Types │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -undefined │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -'MutablePrimArray │ │ │ │ -MutablePrimArray │ │ │ │ -'PrimArray │ │ │ │ -PrimArray │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -byteArrayToPrimArray │ │ │ │ -Data.Primitive.PrimArray. │ │ │ │ -./Data/Primitive/PrimArray.hs │ │ │ │ -Data.Primitive.PrimArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.PrimArray.MutablePrimArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.PrimArray.PrimArray │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'SmallMutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -'SmallArray │ │ │ │ -fromList │ │ │ │ -Data.Primitive.SmallArray.SmallArray │ │ │ │ -negative multiplier │ │ │ │ -mzipWith │ │ │ │ -mfix for Data.Primitive.SmallArray applied to strict function. │ │ │ │ -mapSmallArray' │ │ │ │ -unsafeSmallArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptySmallArray# │ │ │ │ -SmallArray │ │ │ │ -toConstr │ │ │ │ -SmallMutableArray │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -Data.Primitive.SmallArray.SmallMutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -smallArrayFromListN │ │ │ │ -impossible │ │ │ │ -emptySmallArray │ │ │ │ -Empty SmallArray │ │ │ │ -Data.Primitive.SmallArray. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.SmallArray │ │ │ │ -./Data/Primitive/SmallArray.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.SmallMutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.SmallArray │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ -Foldable1WithIndex │ │ │ │ -'SNothing │ │ │ │ -'FromMaybe │ │ │ │ -FromMaybe │ │ │ │ -TraversableWithIndex │ │ │ │ -FoldableWithIndex │ │ │ │ -FunctorWithIndex │ │ │ │ -'Indexing │ │ │ │ -Indexing │ │ │ │ -'Sequenced │ │ │ │ -Sequenced │ │ │ │ -'Traversed │ │ │ │ -Traversed │ │ │ │ -Sequenced: value used │ │ │ │ -Traversed: value used │ │ │ │ -src/WithIndex.hs │ │ │ │ -WithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:Foldable1WithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SNothing │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SJust │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:TraversableWithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FoldableWithIndex │ │ │ │ -indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FunctorWithIndex │ │ │ │ -'UnsafeDList │ │ │ │ -Data.DList.stimes: negative multiplier │ │ │ │ -fromList │ │ │ │ -Data.DList.tail: empty DList │ │ │ │ -Data.DList.head: empty DList │ │ │ │ -./Data/DList/Internal.hs │ │ │ │ -Data.DList.Internal │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ -fromList │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -DNonEmpty │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Data.DList.DNonEmpty.fromList: empty list │ │ │ │ -./Data/DList/DNonEmpty/Internal.hs │ │ │ │ -Data.DList.DNonEmpty.Internal │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ -fromNonEmpty │ │ │ │ -fromNonEmpty │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod:Data.DList.DNonEmpty.Internal.:| │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Fix │ │ │ │ -data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb │ │ │ │ -Data.Fix.Fix │ │ │ │ -unfoldMu │ │ │ │ -unfoldNu unFix │ │ │ │ -unfoldNu │ │ │ │ -unfoldMu unFix │ │ │ │ -data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb:Data.Fix.Nu │ │ │ │ -Hashable2 │ │ │ │ -Hashable1 │ │ │ │ -'C:Hashable │ │ │ │ -Hashable │ │ │ │ -GHashable │ │ │ │ -'HashArgs1 │ │ │ │ -'HashArgs0 │ │ │ │ -HashArgs │ │ │ │ -Data.Hashable.Class │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ -K@~Data.Hashable.LowLevel │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -CoArbitrary │ │ │ │ -GCoArbitrary │ │ │ │ -'C:GSubtermsIncl │ │ │ │ -GSubtermsIncl │ │ │ │ -'C:GSubterms │ │ │ │ -GSubterms │ │ │ │ -RecursivelyShrink │ │ │ │ -Arbitrary2 │ │ │ │ -Arbitrary1 │ │ │ │ -'C:Arbitrary │ │ │ │ -Arbitrary │ │ │ │ -src/Test/QuickCheck/Arbitrary.hs:(1172,7)-(1173,45)|function ilog2 │ │ │ │ -frequency │ │ │ │ -src/Test/QuickCheck/Arbitrary.hs │ │ │ │ -Test.QuickCheck.Arbitrary │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -elements │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.:< │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary2 │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary1 │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary │ │ │ │ -Test.QuickCheck.resize: negative size │ │ │ │ -Uncaught exception in sample: │ │ │ │ - │ │ │ │ -fromJust │ │ │ │ -QuickCheck.oneof used with empty list │ │ │ │ -QuickCheck.frequency used with empty list │ │ │ │ -QuickCheck.pick used with empty list │ │ │ │ -QuickCheck.frequency: all weights were zero │ │ │ │ -QuickCheck.frequency: negative weight │ │ │ │ -QuickCheck.elements used with empty list │ │ │ │ -elements │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -Test.QuickCheck.Gen │ │ │ │ -src/Test/QuickCheck/Gen.hs │ │ │ │ -QuickCheck.growingElements used with empty list │ │ │ │ -'C:Splittable │ │ │ │ -Splittable │ │ │ │ -Test.QuickCheck.Random │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Random.C:Splittable │ │ │ │ -src/Test/QuickCheck/Exception.hs │ │ │ │ -Test.QuickCheck.Exception │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -DISCARD. You should not see this exception, it is internal to QuickCheck. │ │ │ │ -'NotShrunk │ │ │ │ -Function │ │ │ │ -GFunction │ │ │ │ -Test.QuickCheck.Function │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Fun │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Shrunk │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.NotShrunk │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Pair │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.:+: │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Unit │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Nil │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Table │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Map │ │ │ │ -Test.QuickCheck.Poly │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -System.Random │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ -StdGen {unStdGen = │ │ │ │ -StateGen {unStateGen = │ │ │ │ -'StateGen │ │ │ │ -StateGen │ │ │ │ -'C:RandomGen │ │ │ │ -RandomGen │ │ │ │ -UniformRange │ │ │ │ -GUniform │ │ │ │ -'StateGenM │ │ │ │ -StateGenM │ │ │ │ -FrozenGen │ │ │ │ -'C:StatefulGen │ │ │ │ -StatefulGen │ │ │ │ -System.Random.Internal │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ -'C:Finite │ │ │ │ -Cardinality │ │ │ │ -GFinite: V1 has no inhabitants │ │ │ │ -src/System/Random/GFinite.hs │ │ │ │ -System.Random.GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -src/System/Random/SplitMix.hs │ │ │ │ -System.Random.SplitMix │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -src/System/Random/SplitMix32.hs │ │ │ │ -System.Random.SplitMix32 │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ Duplicate key in mapping: │ │ │ │ anchor not found: │ │ │ │ goNode: unexpected event │ │ │ │ mfix (ExceptT): inner computation returned Left value │ │ │ │ libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ Control.Monad.Trans.Except │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ @@ -47830,14 +46872,345 @@ │ │ │ │ eval_thunk_selector: strange selectee %d │ │ │ │ current segment array │ │ │ │ nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ Memory map: │ │ │ │ /proc/self/maps │ │ │ │ Could not open /proc/self/maps │ │ │ │ Error: %s │ │ │ │ +overflow │ │ │ │ +'SetAnsiStyle │ │ │ │ +AnsiStyle │ │ │ │ +'Italicized │ │ │ │ +'Underlined │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +Intensity │ │ │ │ +'Magenta │ │ │ │ + styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ +There are │ │ │ │ +There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ +src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ +Prettyprinter.Render.Terminal.Internal │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ +, ansiUnderlining = │ │ │ │ +, ansiItalics = │ │ │ │ +, ansiBold = │ │ │ │ +, ansiBackground = │ │ │ │ +SetAnsiStyle {ansiForeground = │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +Underlined │ │ │ │ +Italicized │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ +System.Console.ANSI.Codes │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ + (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ + (gray) is outside of the range 0 to 23. │ │ │ │ +toEnum{Color}: tag ( │ │ │ │ +toEnum{ColorIntensity}: tag ( │ │ │ │ +toEnum{ConsoleLayer}: tag ( │ │ │ │ +toEnum{BlinkSpeed}: tag ( │ │ │ │ +toEnum{Underlining}: tag ( │ │ │ │ +toEnum{ConsoleIntensity}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +SetPaletteColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetItalicized │ │ │ │ +SetDefaultColor │ │ │ │ +SetRGBColor │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetConsoleIntensity │ │ │ │ +pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +src/System/Console/ANSI/Types.hs │ │ │ │ +'SetDefaultColor │ │ │ │ +'SetPaletteColor │ │ │ │ +'SetColor │ │ │ │ +'SetBlinkSpeed │ │ │ │ +'SetUnderlining │ │ │ │ +'SetSwapForegroundBackground │ │ │ │ +'SetVisible │ │ │ │ +'SetItalicized │ │ │ │ +'SetConsoleIntensity │ │ │ │ +'SetRGBColor │ │ │ │ +'NormalIntensity │ │ │ │ +'FaintIntensity │ │ │ │ +'BoldIntensity │ │ │ │ +ConsoleIntensity │ │ │ │ +'NoUnderline │ │ │ │ +'DashedUnderline │ │ │ │ +'DottedUnderline │ │ │ │ +'CurlyUnderline │ │ │ │ +'DoubleUnderline │ │ │ │ +'SingleUnderline │ │ │ │ +'NoBlink │ │ │ │ +'RapidBlink │ │ │ │ +'SlowBlink │ │ │ │ +BlinkSpeed │ │ │ │ +'Underlining │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +ConsoleLayer │ │ │ │ +ColorIntensity │ │ │ │ +'Magenta │ │ │ │ +System.Console.ANSI.Types │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +SetDefaultColor │ │ │ │ +SetPaletteColor │ │ │ │ +SetRGBColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetItalicized │ │ │ │ +SetConsoleIntensity │ │ │ │ +NormalIntensity │ │ │ │ +FaintIntensity │ │ │ │ +BoldIntensity │ │ │ │ +NoUnderline │ │ │ │ +DashedUnderline │ │ │ │ +DottedUnderline │ │ │ │ +CurlyUnderline │ │ │ │ +DoubleUnderline │ │ │ │ +SingleUnderline │ │ │ │ +RapidBlink │ │ │ │ +SlowBlink │ │ │ │ +Underlining │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ +Data.Colour │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +withOpacity │ │ │ │ +transparent │ │ │ │ + `withOpacity` │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ +./Data/Colour/SRGB.hs │ │ │ │ +Data.Colour.SRGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +'RGBSpace │ │ │ │ +RGBSpace │ │ │ │ +'TransferFunction │ │ │ │ +TransferFunction │ │ │ │ +Data.Colour.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ +Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ +ColourOps │ │ │ │ +AffineSpace │ │ │ │ +AlphaColour │ │ │ │ +./Data/Colour/Internal.hs │ │ │ │ +Data.Colour.Internal │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ +Data.Colour.Chan │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkRGBGamut │ │ │ │ +'RGBGamut │ │ │ │ +RGBGamut │ │ │ │ +Data.Colour.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ +Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ +mkRGBGamut │ │ │ │ +, channelBlue = │ │ │ │ +, channelGreen = │ │ │ │ +RGB {channelRed = │ │ │ │ +channelBlue │ │ │ │ +channelGreen │ │ │ │ +channelRed │ │ │ │ +;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ +Data.Colour.Matrix │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ +Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ +Chromaticity │ │ │ │ +Data.Colour.CIE.Chromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkChromaticity │ │ │ │ +mkChromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ +Data.Colour.SRGB.Linear │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data.Colour.CIE.Illuminant │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +SAnnPush │ │ │ │ +SAnnPop │ │ │ │ +LayoutOptions {layoutPageWidth = │ │ │ │ +AvailablePerLine │ │ │ │ +Unbounded │ │ │ │ +Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ +'LayoutOptions │ │ │ │ +LayoutOptions │ │ │ │ +'UndoAnn │ │ │ │ +LayoutPipeline │ │ │ │ +'Nesting │ │ │ │ +'WithPageWidth │ │ │ │ +'FlatAlt │ │ │ │ +'Annotated │ │ │ │ +'AvailablePerLine │ │ │ │ +'Unbounded │ │ │ │ +PageWidth │ │ │ │ +'FittingPredicate │ │ │ │ +FittingPredicate │ │ │ │ +'RecordedWhitespace │ │ │ │ +'AnnotationLevel │ │ │ │ +WhitespaceStrippingState │ │ │ │ +'SAnnPush │ │ │ │ +'SAnnPop │ │ │ │ +SimpleDocStream │ │ │ │ +'Shallow │ │ │ │ +FusionDepth │ │ │ │ +'DontRemove │ │ │ │ +AnnotationRemoval │ │ │ │ +'Flattened │ │ │ │ +'NeverFlat │ │ │ │ +'AlreadyFlat │ │ │ │ +FlattenResult │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +src/Prettyprinter/Internal.hs │ │ │ │ +Prettyprinter.Internal │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +overflow │ │ │ │ +src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ + an empty style stack! Please report this as a bug. │ │ │ │ +Please report this as a bug │ │ │ │ + must not appear in a rendered │ │ │ │ +SimpleDocStream │ │ │ │ +. This is a bug in the layout algorithm! │ │ │ │ +An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ +src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ +Prettyprinter.Render.Util.Panic │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +Prettyprinter.Symbols.Ascii │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ System.Directory │ │ │ │ directory-1.3.8.5-inplace │ │ │ │ removePathForcibly │ │ │ │ copyFile │ │ │ │ atomicCopyFileContents │ │ │ │ withReplacementFile │ │ │ │ .copyFile.tmp │ │ │ │ @@ -48033,14 +47406,624 @@ │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.UserEntry │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.GETONE │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.GETALL │ │ │ │ unix-2.8.7.0-inplace │ │ │ │ System.Posix.Env.Internal │ │ │ │ System.Posix.Error │ │ │ │ unix-2.8.7.0-inplace │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +unKeyMap │ │ │ │ +Data.Aeson.KeyMap.KeyMap │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.KeyMap │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +parsing Int failed, │ │ │ │ +parsing Int8 failed, │ │ │ │ +parsing Int16 failed, │ │ │ │ +parsing Int32 failed, │ │ │ │ +parsing Int64 failed, │ │ │ │ +parsing Word failed, │ │ │ │ +parsing Word8 failed, │ │ │ │ +parsing Word16 failed, │ │ │ │ +parsing Word32 failed, │ │ │ │ +parsing Word64 failed, │ │ │ │ +Expecting end-of-input, got │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +parsing Char failed, expected a string of length 1 │ │ │ │ +parsing Natural failed, unexpected negative number │ │ │ │ +parsing Version failed, expected String, but encountered │ │ │ │ +parsing Version failed │ │ │ │ +parsing DaysOfWeek failed, expected String, but encountered │ │ │ │ +DaysOfWeek │ │ │ │ +wednesday │ │ │ │ +thursday │ │ │ │ +saturday │ │ │ │ +Invalid week day │ │ │ │ + (expected "LT", "EQ", or "GT") │ │ │ │ +parsing Ordering failed, unexpected │ │ │ │ +Ordering │ │ │ │ +parsing Ratio failed, found a number with exponent │ │ │ │ +Ratio denominator was 0 │ │ │ │ +, but it must not be greater than 1024 or less than -1024 │ │ │ │ +denominator │ │ │ │ +numerator │ │ │ │ +Rational │ │ │ │ +parsing UUID failed, expected String, but encountered │ │ │ │ +/Date(%s%Q)/ │ │ │ │ +could not parse .NET time │ │ │ │ +DotNetTime │ │ │ │ +Cannot parse Void │ │ │ │ + into Bool │ │ │ │ +cannot parse key │ │ │ │ +invalid UUID │ │ │ │ +parsing NonEmpty failed, unexpected empty list │ │ │ │ +NonEmpty │ │ │ │ +parsing DNonEmpty failed, unexpected empty list │ │ │ │ +DNonEmpty │ │ │ │ +parsing Sum failed, expected an object with a single property where the property key should be either "InL" or "InR" │ │ │ │ +expected an object with a single property where the property key should be either "Left" or "Right" │ │ │ │ + into a tuple of length 2 │ │ │ │ + into a tuple of length 3 │ │ │ │ +(a, b, c) │ │ │ │ + into a tuple of length 4 │ │ │ │ +(a, b, c, d) │ │ │ │ + into a tuple of length 5 │ │ │ │ +(a, b, c, d, e) │ │ │ │ + into a tuple of length 6 │ │ │ │ +(a, b, c, d, e, f) │ │ │ │ + into a tuple of length 7 │ │ │ │ +(a, b, c, d, e, f, g) │ │ │ │ + into a tuple of length 8 │ │ │ │ +(a, b, c, d, e, f, g, h) │ │ │ │ + into a tuple of length 9 │ │ │ │ +(a, b, c, d, e, f, g, h, i) │ │ │ │ + into a tuple of length 10 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j) │ │ │ │ + into a tuple of length 11 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k) │ │ │ │ + into a tuple of length 12 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k, l) │ │ │ │ + into a tuple of length 13 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k, l, m) │ │ │ │ + into a tuple of length 14 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k, l, m, n) │ │ │ │ + into a tuple of length 15 │ │ │ │ +(a, b, c, d, e, f, g, h, i, j, k, l, m, n, o) │ │ │ │ +Attempted to parse empty type │ │ │ │ +expected an empty Array, but encountered an Array of length │ │ │ │ + failed, unknown fields: │ │ │ │ +expected tag │ │ │ │ +Map ~Text │ │ │ │ +HashMap ~Text │ │ │ │ +parsing (k, v) failed, expected Array, but encountered │ │ │ │ + into a pair │ │ │ │ +cannot unpack array of length │ │ │ │ +CalendarDiffTime │ │ │ │ +CalendarDiffDays │ │ │ │ +unexpected floating number │ │ │ │ +parsing Int failed, expected Number, but encountered │ │ │ │ +parsing Int8 failed, expected Number, but encountered │ │ │ │ +parsing Int16 failed, expected Number, but encountered │ │ │ │ +parsing Int32 failed, expected Number, but encountered │ │ │ │ +expected Number, but encountered │ │ │ │ +parsing Int64 failed, expected Number, but encountered │ │ │ │ +parsing Word failed, expected Number, but encountered │ │ │ │ +parsing Word8 failed, expected Number, but encountered │ │ │ │ +parsing Word16 failed, expected Number, but encountered │ │ │ │ +parsing Word32 failed, expected Number, but encountered │ │ │ │ +parsing Word64 failed, expected Number, but encountered │ │ │ │ +value is either floating or will cause over or underflow │ │ │ │ +invalid key │ │ │ │ +, expected one of │ │ │ │ +Trailing garbage │ │ │ │ +parsing SystemTime failed, parsing Fixed failed, │ │ │ │ +NominalDiffTime │ │ │ │ +DiffTime │ │ │ │ +, but it must not be greater than 1024 │ │ │ │ +found a number with exponent │ │ │ │ +, but encountered an Array of length │ │ │ │ + failed, expected an Array of length │ │ │ │ + failed, expected tag of the 2-element Array to be one of │ │ │ │ + failed, tag element is not a String │ │ │ │ + failed, expected a 2-element Array, but encountered an Array of length │ │ │ │ + failed, expected Array, but encountered │ │ │ │ + failed, expected an Object with a single pair where the tag is one of │ │ │ │ + failed, expected an Object with a single pair, but found │ │ │ │ + failed, expected Object, but encountered │ │ │ │ + failed, expected tag field to be one of │ │ │ │ + failed, expected Object with key " │ │ │ │ +" containing one of │ │ │ │ +expected Bool, but encountered │ │ │ │ +parsing Scientific failed, expected Number, but encountered │ │ │ │ +Scientific │ │ │ │ +parsing Text failed, expected String, but encountered │ │ │ │ +parsing Lazy Text failed, expected String, but encountered │ │ │ │ +parsing ShortText failed, expected String, but encountered │ │ │ │ +parsing Key failed, expected String, but encountered │ │ │ │ +parsing KeyMap failed, expected Object, but encountered │ │ │ │ +parsing Day failed, expected String, but encountered │ │ │ │ +parsing LocalTime failed, expected String, but encountered │ │ │ │ +parsing ZonedTime failed, expected String, but encountered │ │ │ │ +parsing UTCTime failed, expected String, but encountered │ │ │ │ +parsing Quarter failed, expected String, but encountered │ │ │ │ +parsing Month failed, expected String, but encountered │ │ │ │ +parsing URI failed, expected String, but encountered │ │ │ │ +Data.Vector.Storable.Vector │ │ │ │ +Data.Vector.Primitive.Vector │ │ │ │ +Data.Vector.Unboxed.Vector │ │ │ │ +Lazy Text │ │ │ │ +ShortText │ │ │ │ +could not parse date: Unexpected end-of-input, expecting a digit │ │ │ │ +could not parse date: Non-ASCII character │ │ │ │ +TimeOfDay │ │ │ │ +LocalTime │ │ │ │ +ZonedTime │ │ │ │ +could not parse date: Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ +could not parse date: Non-ASCII character │ │ │ │ +QuarterOfYear │ │ │ │ +could not parse date: │ │ │ │ +, but found tag │ │ │ │ + failed, expected one of the tags │ │ │ │ +Expected object with 'This' and 'That' keys only │ │ │ │ +These a b │ │ │ │ +, but encountered │ │ │ │ +expected │ │ │ │ + failed, unexpected String │ │ │ │ + failed, unexpected │ │ │ │ +unexpected │ │ │ │ + not found │ │ │ │ +Invalid URI │ │ │ │ +FromUntaggedValue │ │ │ │ +FromPair │ │ │ │ +ProductFromJSON │ │ │ │ +RecordFromJSON' │ │ │ │ +RecordFromJSON │ │ │ │ +FieldNames │ │ │ │ +ConsFromJSON' │ │ │ │ +ConsFromJSON │ │ │ │ +FromTaggedObject' │ │ │ │ +FromTaggedObject │ │ │ │ +'C:GFromJSONKey │ │ │ │ +GFromJSONKey │ │ │ │ +ConstructorNames │ │ │ │ +SumFromString │ │ │ │ +ParseSum │ │ │ │ +GFromJSON' │ │ │ │ +FromJSON2 │ │ │ │ +FromJSON1 │ │ │ │ +'C:FromJSONKey │ │ │ │ +FromJSONKey │ │ │ │ +'FromJSONKeyValue │ │ │ │ +'FromJSONKeyTextParser │ │ │ │ +'FromJSONKeyText │ │ │ │ +'FromJSONKeyCoerce │ │ │ │ +FromJSONKeyFunction │ │ │ │ +'C:FromJSON │ │ │ │ +FromJSON │ │ │ │ +GFromJSON │ │ │ │ +'From1Args │ │ │ │ +'NoFromArgs │ │ │ │ +FromArgs │ │ │ │ + failed, │ │ │ │ +parsing │ │ │ │ +src/Data/Aeson/Types/FromJSON.hs │ │ │ │ +Data.Aeson.Types.FromJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +undefined │ │ │ │ + failed, found a number with exponent │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:GFromJSONKey │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON2 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON1 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSONKey │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyCoerce │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyText │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyTextParser │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.FromJSONKeyValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.C:FromJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.NoFromArgs │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.FromJSON.From1Args │ │ │ │ +'C:ProductSize │ │ │ │ +ProductSize │ │ │ │ +'Tagged2 │ │ │ │ +'C:AllNullary │ │ │ │ +AllNullary │ │ │ │ +'C:IsRecord │ │ │ │ +IsRecord │ │ │ │ +Data.Aeson.Types.Generic │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.:* │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:And │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:AllNullary │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Generic.C:IsRecord │ │ │ │ +mfix @Aeson.Parser: $ │ │ │ │ +Error in $ │ │ │ │ +ISuccess │ │ │ │ +Success │ │ │ │ +DotNetTime {fromDotNetTime = │ │ │ │ +rejectUnknownFields = │ │ │ │ +tagSingleConstructors = │ │ │ │ +unwrapUnaryRecords = │ │ │ │ +sumEncoding = │ │ │ │ +allowOmittedFields = │ │ │ │ +omitNothingFields = │ │ │ │ +allNullaryToStringTag = │ │ │ │ +constructorTagModifier =~ │ │ │ │ +fieldLabelModifier =~ │ │ │ │ +ExampleConstructor │ │ │ │ +exampleField │ │ │ │ +Options { │ │ │ │ +, contentsFieldName = │ │ │ │ +TaggedObject {tagFieldName = │ │ │ │ +TwoElemArray │ │ │ │ +ObjectWithSingleField │ │ │ │ +UntaggedValue │ │ │ │ +src/Data/Aeson/Types/Internal.hs │ │ │ │ +'AesonException │ │ │ │ +'JSONKeyOptions │ │ │ │ +JSONKeyOptions │ │ │ │ +'Options │ │ │ │ +'TaggedObject │ │ │ │ +'TwoElemArray │ │ │ │ +'ObjectWithSingleField │ │ │ │ +'UntaggedValue │ │ │ │ +SumEncoding │ │ │ │ +'DotNetTime │ │ │ │ +'Success │ │ │ │ +'ISuccess │ │ │ │ +JSONPathElement │ │ │ │ +contents │ │ │ │ +tagFieldName │ │ │ │ +contentsFieldName │ │ │ │ +src/Data/Aeson/Types/Internal.hs:800:15-16|case │ │ │ │ +fromDotNetTime │ │ │ │ +DotNetTime │ │ │ │ +src/Data/Aeson/Types/Internal.hs:126:27-28|case │ │ │ │ +src/Data/Aeson/Types/Internal.hs:121:26-27|case │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Object (fromList │ │ │ │ +AesonException │ │ │ │ +AesonException │ │ │ │ +Data.Aeson.Types.Internal.Value │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +src/Data/Aeson/Types/Internal.hs:372:24-25|case │ │ │ │ +src/Data/Aeson/Types/Internal.hs:115:34-35|case │ │ │ │ +fromList │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +Data.Vector │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Types.Internal │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.JSONKeyOptions │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Options │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TaggedObject │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.UntaggedValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ObjectWithSingleField │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.TwoElemArray │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Object │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Array │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.String │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Number │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Bool │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Null │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Error │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Success │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.IError │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.ISuccess │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Key │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.Internal.Index │ │ │ │ +/Date(%s │ │ │ │ +'C:KeyValuePair │ │ │ │ +KeyValuePair │ │ │ │ +'C:FromPairs │ │ │ │ +FromPairs │ │ │ │ +EncodeProduct │ │ │ │ +WriteProduct │ │ │ │ +RecordToPairs │ │ │ │ +ConsToJSON' │ │ │ │ +ConsToJSON │ │ │ │ +SumToJSON' │ │ │ │ +UntaggedValue │ │ │ │ +TwoElemArray │ │ │ │ +ObjectWithSingleField │ │ │ │ +'C:GToJSONKey │ │ │ │ +GToJSONKey │ │ │ │ +GetConName │ │ │ │ +TaggedObject' │ │ │ │ +TaggedObject │ │ │ │ +SumToJSON │ │ │ │ +'C:ToJSONKey │ │ │ │ +ToJSONKey │ │ │ │ +'ToJSONKeyValue │ │ │ │ +'ToJSONKeyText │ │ │ │ +ToJSONKeyFunction │ │ │ │ +KeyValueOmit │ │ │ │ +KeyValue │ │ │ │ +'C:ToJSON │ │ │ │ +GToJSON' │ │ │ │ +'To1Args │ │ │ │ +'NoToArgs │ │ │ │ +"sunday" │ │ │ │ +"saturday" │ │ │ │ +"friday" │ │ │ │ +"thursday" │ │ │ │ +"wednesday" │ │ │ │ +"tuesday" │ │ │ │ +"monday" │ │ │ │ +src/Data/Aeson/Types/ToJSON.hs │ │ │ │ +Data.Aeson.Types.ToJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +undefined │ │ │ │ +Type: [a] -> Encoding │ │ │ │ +In module `Data.Aeson.Types.ToJSON' │ │ │ │ +Type: a -> Bool │ │ │ │ +In module `Data.Aeson.Types.ToJSON' │ │ │ │ +denominator │ │ │ │ +numerator │ │ │ │ +saturday │ │ │ │ +thursday │ │ │ │ +wednesday │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValuePair │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:FromPairs │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON2 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON1 │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSONKey │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyText │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.ToJSONKeyValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValueOmit │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:KeyValue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.C:ToJSON │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.NoToArgs │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Types.ToJSON.To1Args │ │ │ │ +Unexpected end-of-input, expecting JSON value │ │ │ │ +Unexpected end-of-input, expecting : │ │ │ │ +, expecting : │ │ │ │ +Unexpected end-of-input, expecting , or } │ │ │ │ +, expecting , or } │ │ │ │ +Unexpected end-of-input, expecting key literal │ │ │ │ +, expecting key literal │ │ │ │ +, expecting JSON value │ │ │ │ +Unexpected end-of-input, expecting JSON value or ] │ │ │ │ +Unexpected end-of-input, expecting record key literal or } │ │ │ │ +, expecting record key literal or } │ │ │ │ +Unexpected end-of-input, expecting , or ] │ │ │ │ +, expecting , or ] │ │ │ │ +'\'' while parsing number literal │ │ │ │ +Number literal with leading zero │ │ │ │ +Unexpected end-of-input while parsing number literal │ │ │ │ + while parsing number literal │ │ │ │ +Unexpected │ │ │ │ +Unexpected end-of-input while parsing string literal │ │ │ │ +Unespected control character while parsing string literal │ │ │ │ +Data.Aeson.Decoding.ByteString.Lazy │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Negative exponent │ │ │ │ +'TkRecordOpen │ │ │ │ +'TkRecordErr │ │ │ │ +'TkRecordEnd │ │ │ │ +TkRecord │ │ │ │ +'TkArrayOpen │ │ │ │ +'TkNumber │ │ │ │ +'TkArrayErr │ │ │ │ +'TkArrayEnd │ │ │ │ +'NumScientific │ │ │ │ +'NumDecimal │ │ │ │ +'NumInteger │ │ │ │ +'LitFalse │ │ │ │ +'LitTrue │ │ │ │ +'LitNull │ │ │ │ +Data.Aeson.Decoding.Tokens │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +src/Data/Aeson/Decoding/Tokens.hs:52:13-14|case │ │ │ │ +src/Data/Aeson/Decoding/Tokens.hs:32:13-14|case │ │ │ │ +src/Data/Aeson/Decoding/Tokens.hs:59:13-14|case │ │ │ │ +TkNumber │ │ │ │ +TkArrayOpen │ │ │ │ +TkRecordOpen │ │ │ │ +TkRecordEnd │ │ │ │ +TkRecordErr │ │ │ │ +TkArrayEnd │ │ │ │ +TkArrayErr │ │ │ │ +src/Data/Aeson/Decoding/Tokens.hs:45:13-14|case │ │ │ │ +NumScientific │ │ │ │ +NumDecimal │ │ │ │ +NumInteger │ │ │ │ +LitFalse │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkPair │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordEnd │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordErr │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkLit │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkText │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkNumber │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayOpen │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkRecordOpen │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkErr │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkItem │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayEnd │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.TkArrayErr │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumInteger │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumDecimal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.NumScientific │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitNull │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitTrue │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Decoding.Tokens.LitFalse │ │ │ │ +'Encoding │ │ │ │ +Encoding' │ │ │ │ +Data.Aeson.Encoding.Internal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Empty │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Internal.Value │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Aeson.Key.Key │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Key │ │ │ │ +Data.Aeson.Decoding.Conversion │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Decoding.Internal │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +TimeOfDay64 │ │ │ │ +Data.Aeson.Encoding.Builder │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.TOD │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI:Data.Aeson.Encoding.Builder.T │ │ │ │ +Data.Aeson.Internal.Scientific │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +'\'' while parsing number literal │ │ │ │ +Unexpected end-of-input while parsing number literal │ │ │ │ + while parsing number literal │ │ │ │ +Unexpected │ │ │ │ +Negative exponent │ │ │ │ +Data.Text.Internal.Encoding.decodeUtf8: Invalid UTF-8 stream │ │ │ │ +src/Data/Aeson/Internal/Unescape.hs │ │ │ │ +Data.Aeson.Internal.Unescape │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +Data.Aeson.Parser.Time │ │ │ │ +aeson-2.2.3.0-IKZcgIHaOQdGvuPiSdZ0pI │ │ │ │ +could not parse date: │ │ │ │ +'WrapFilterable │ │ │ │ +WrappedFoldable │ │ │ │ +'BoolPair │ │ │ │ +BoolPair │ │ │ │ +WitherableWithIndex │ │ │ │ +FilterableWithIndex │ │ │ │ +Filterable │ │ │ │ +Witherable │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.BoolPair │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:WitherableWithIndex │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:FilterableWithIndex │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Witherable │ │ │ │ +witherable-0.5-68nlH4mQd2BDA2YSDancRS:Witherable.C:Filterable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ThreeByte │ │ │ │ +ThreeByte │ │ │ │ +'UnpackedUUID │ │ │ │ +Data.UUID.Types.UUID │ │ │ │ +clock_seq_low │ │ │ │ +clock_seq_hi_res │ │ │ │ +time_hi_and_version │ │ │ │ +time_mid │ │ │ │ +time_low │ │ │ │ +UnpackedUUID │ │ │ │ +, node_5 = │ │ │ │ +, node_4 = │ │ │ │ +, node_3 = │ │ │ │ +, node_2 = │ │ │ │ +, node_1 = │ │ │ │ +, node_0 = │ │ │ │ +, clock_seq_low = │ │ │ │ +, clock_seq_hi_res = │ │ │ │ +, time_hi_and_version = │ │ │ │ +, time_mid = │ │ │ │ +UnpackedUUID {time_low = │ │ │ │ +src/Data/UUID/Types/Internal.hs │ │ │ │ +not enough bytes │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ +Data.UUID.Types.Internal │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UnpackedUUID │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q:Data.UUID.Types.Internal.UUID │ │ │ │ +ByteSource │ │ │ │ +Data.UUID.Types.Internal.Builder │ │ │ │ +uuid-types-1.0.6-DVeECTFeLfw3fndOdkQK1q │ │ │ │ +ShortText │ │ │ │ +Data.Text.Short │ │ │ │ +'ShortText │ │ │ │ +Binary.get(ShortText): Invalid UTF-8 stream │ │ │ │ +undefined │ │ │ │ +invalid length │ │ │ │ +invalid offset │ │ │ │ +fromLitAsciiAddr# │ │ │ │ +fromString │ │ │ │ +foldl1: empty ShortText │ │ │ │ +foldr1: empty ShortText │ │ │ │ +dropAround: the impossible happened │ │ │ │ +src/Data/Text/Short/Internal.hs │ │ │ │ +Data.Text.Short.Internal │ │ │ │ +text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +text-short-0.1.6-FTkQnyfOtFs5yKCNNaAF4b:Data.Text.Short.Internal.MBA# │ │ │ │ +', expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ +Unexpected end-of-input, expecting timezone │ │ │ │ +', expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ +Unexpected end-of-input, expecting timezone: Z, +HH:MM or -HH:MM │ │ │ │ +', expecting colon or a digit │ │ │ │ +', expecting colon or a digit │ │ │ │ +Invalid TimeZone: │ │ │ │ +', expecting a colon, : │ │ │ │ +', expecting a day separator, T or space │ │ │ │ +invalid day: │ │ │ │ +', expecting a digit │ │ │ │ +', expecting a dash, - │ │ │ │ +Unexpected end-of-input, expecting a dash, - │ │ │ │ +Unexpected end-of-input, expecting a day separator, T or space │ │ │ │ +', expecting end-of-input │ │ │ │ +invalid month: │ │ │ │ +Unexpected end-of-input, expecting a digit │ │ │ │ +Invalid time of day: │ │ │ │ +', expecting a colon, : │ │ │ │ +', expecting a digit │ │ │ │ +Unexpected end-of-input, expecting a colon, : │ │ │ │ +Expecting at least one decimal after a dot │ │ │ │ +Unexpectedly over twelve decimals │ │ │ │ +Unexpected end-of-input, expecting a digit │ │ │ │ +', expecting a dash after a year part │ │ │ │ +Unexpected end-of-input, expecting a dash after a year part │ │ │ │ +Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ +'\'', expecting -, +, or a digit │ │ │ │ +Unexpected end-of-input, expecting -, +, or a digit │ │ │ │ +, expecting -, +, or a digit │ │ │ │ +expected year with at least 4 digits │ │ │ │ +', expecting end-of-input │ │ │ │ +', expecting QuarterOfYear digit │ │ │ │ +', expecting QuarterOfYear │ │ │ │ +Unexpected end-of-input, expecting Quarter digit │ │ │ │ +Unexpected end-of-input, expecting QuarterOfYear │ │ │ │ +Non-ASCII character │ │ │ │ +Data.Time.FromText │ │ │ │ +text-iso8601-0.1.1-EumV3BkQ9ywASwZpHEaR5c │ │ │ │ +Unexpected ' │ │ │ │ +Negative exponent │ │ │ │ +Data.Time.Calendar.Quarter.Compat │ │ │ │ +time-compat-1.9.8-GYYpbKeW3HcEA8oTpFyWRN │ │ │ │ libraries/time/lib/Data/Time/Calendar/MonthDay.hs │ │ │ │ Data.Time.Calendar.MonthDay │ │ │ │ time-1.12.2-inplace │ │ │ │ Data.Time.Calendar.OrdinalDate │ │ │ │ time-1.12.2-inplace │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ @@ -48380,14 +48363,848 @@ │ │ │ │ FirstWeekType │ │ │ │ Data.Time.Calendar.WeekDate │ │ │ │ time-1.12.2-inplace │ │ │ │ time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstWholeWeek │ │ │ │ time-1.12.2-inplace:Data.Time.Calendar.WeekDate.FirstMostWeek │ │ │ │ Data.Time.Clock.Internal.UTCDiff │ │ │ │ time-1.12.2-inplace │ │ │ │ +'C:Strict │ │ │ │ +Data.Strict.Classes │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Classes.C:Strict │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Strict.Either.Either │ │ │ │ +Data.Strict.Either.fromRight: Left │ │ │ │ +Data.Strict.Either.fromLeft: Right │ │ │ │ +src/Data/Strict/Either.hs │ │ │ │ +Data.Strict.Either │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +src/Data/Strict/Either.hs:55:13-14|case │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Left │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Either.Right │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Nothing │ │ │ │ +Data.Strict.Maybe.Maybe │ │ │ │ +Data.Strict.Maybe.fromJust: Nothing │ │ │ │ +src/Data/Strict/Maybe.hs │ │ │ │ +Data.Strict.Maybe │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +src/Data/Strict/Maybe.hs:59:13-14|case │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Nothing │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Maybe.Just │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Strict.These │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +Data.Strict.These.These │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/Strict/These.hs:66:13-14|case │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.This │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.That │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.These.These │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Strict.Tuple │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +Data.Strict.Tuple.Pair │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b:Data.Strict.Tuple.:!: │ │ │ │ +System.IO.Strict │ │ │ │ +strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +RepeatWithIndex │ │ │ │ +ZipWithIndex │ │ │ │ +SemialignWithIndex │ │ │ │ +Semialign │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ +./Data/HashMap/Internal/Strict.hs │ │ │ │ +Data.HashMap.Internal.Strict │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.Align: internal error: Align HashMap: merge │ │ │ │ +Data.Align: internal error: │ │ │ │ +src/Data/Semialign/Internal.hs │ │ │ │ +Data.Semialign.Internal │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe │ │ │ │ +src/Data/Semialign/Internal.hs:(684,25)-(686,43)|case │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:RepeatWithIndex │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:ZipWithIndex │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:SemialignWithIndex │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unzip │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Repeat │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Zip │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Unalign │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Align │ │ │ │ +semialign-1.3.1-Ihg4ElyHfEALb4CMwiwAxe:Data.Semialign.Internal.C:Semialign │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Functor.These │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ +Data.Functor.These.These1 │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.This1 │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.That1 │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.Functor.These.These1 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.These │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ +Data.These.These │ │ │ │ +Invalid These index │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Data/These.hs:76:13-14|case │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.This │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.That │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng:Data.These.These │ │ │ │ +Data.These.Combinators │ │ │ │ +these-1.2.1-JaISJ4F9TDtHwYDjbk1Bng │ │ │ │ +Data.Bifunctor.Assoc │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR │ │ │ │ +assoc-1.1.1-30BCdn01wuCLUYQedFJHQR:Data.Bifunctor.Assoc.C:Assoc │ │ │ │ +Data.Functor.WithIndex.Instances │ │ │ │ +indexed-traversable-instances-0.1.2-GyDVEOGgPiMHRSSrln1MyH │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ +'Unknown │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ +vector: internal error * for Bundle.size isn't defined │ │ │ │ +vector: internal error abs for Bundle.size isn't defined │ │ │ │ +vector: internal error signum for Bundle.size isn't defined │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Size │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +vector too large │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +Data.Stream.Monadic │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ +Data.Vector.Generic.Mutable.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +Data.Vector.Generic.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ +fromList │ │ │ │ +checkSlice │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Vector.Generic' │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +length mismatch │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +Element size mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +fromList │ │ │ │ +Data.Vector.Primitive.Vector │ │ │ │ +src/Data/Vector/Primitive.hs │ │ │ │ +Data.Vector.Primitive │ │ │ │ +undefined │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Vector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector/Storable.hs │ │ │ │ +Data.Vector.Storable │ │ │ │ +fromList │ │ │ │ +Data.Vector.Storable.Vector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +undefined │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Vector │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ +src/Data/Vector/Mutable.hs │ │ │ │ +Data.Vector.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +fromList │ │ │ │ +Data.Vector.Vector │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ +invalid slice │ │ │ │ +index out of bounds │ │ │ │ +negative length │ │ │ │ +'Internal │ │ │ │ +checkError │ │ │ │ +internalError │ │ │ │ +*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ +*** Internal error in package vector *** │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ +src/Data/Vector/Generic/New.hs │ │ │ │ +Data.Vector.Generic.New │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ +'MVector │ │ │ │ +Element size mismatch │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Primitive.basicUnsafeNew: negative length: │ │ │ │ +Primitive.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Primitive/Mutable.hs │ │ │ │ +Data.Vector.Primitive.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +undefined │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Primitive.Mutable.MVector │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Storable.basicUnsafeNew: negative length: │ │ │ │ +Storable.basicUnsafeNew: length too large: │ │ │ │ +src/Data/Vector/Storable/Mutable.hs │ │ │ │ +Data.Vector.Storable.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Foreign/Marshal/Array.hs │ │ │ │ +GHC.Internal.Foreign.Marshal.Array │ │ │ │ +ghc-internal │ │ │ │ +undefined │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Storable.Mutable.MVector │ │ │ │ +'DropWhile_Yield │ │ │ │ +'DropWhile_Next │ │ │ │ +'DropWhile_Drop │ │ │ │ +DropWhile │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +empty stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ +'Present │ │ │ │ +LookupRes │ │ │ │ +'BitmapIndexed │ │ │ │ +'Collision │ │ │ │ +Data.HashMap.Internal.HashMap │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +fromList │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data.HashMap.Internal.(!): key not found │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable k │ │ │ │ +In module `Data.HashMap.Internal' │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +fromList' │ │ │ │ +Data.HashMap.Internal.Array: Undefined element │ │ │ │ +./Data/HashMap/Internal/Array.hs │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ +Data.HashMap.Internal.List │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ +Data.HashMap.alterF internal error: impossible adjust │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +./Data/HashMap/Internal/Strict.hs │ │ │ │ +Data.HashMap.Internal.Strict │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Tagged.Tagged │ │ │ │ +undefined │ │ │ │ +src/Data/Tagged.hs │ │ │ │ +Data.Tagged │ │ │ │ +tagged-0.8.9-EraSdp0lx7uJnqESyrqLTP │ │ │ │ +src/Data/ByteString/Builder/Scientific.hs:94:11-57|d : ds' │ │ │ │ +src/Data/ByteString/Builder/Scientific.hs:64:12-63|d : ds' │ │ │ │ +Data.ByteString.Builder.Scientific.formatScientificBuilder/doFmt/Exponent: [] │ │ │ │ +src/Data/ByteString/Builder/Scientific.hs │ │ │ │ +Data.ByteString.Builder.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +round default defn: Bad value │ │ │ │ +src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ +src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ +undefined │ │ │ │ +toRationalRepetend: Negative repetend index! │ │ │ │ +toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ +not enough bytes │ │ │ │ +formatScientific/doFmt/FFExponent: [] │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Scientific │ │ │ │ +Data.Scientific.Scientific │ │ │ │ +base10Exponent │ │ │ │ +coefficient │ │ │ │ +fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ +src/Data/Scientific.hs │ │ │ │ +Scientific │ │ │ │ +Data.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ +roundTo: bad Value │ │ │ │ +Negative exponent │ │ │ │ +Data.Scientific: uninitialised element │ │ │ │ +src/Utils.hs │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +end of input │ │ │ │ +Arg: eta │ │ │ │ +Type: ParseError -> Identity b │ │ │ │ +In module `Network.URI' │ │ │ │ +IPv6 address │ │ │ │ +IPv4 Address │ │ │ │ +Name character │ │ │ │ +uriRegName │ │ │ │ +uriUserInfo │ │ │ │ +Network.URI.URIAuth │ │ │ │ +uriFragment │ │ │ │ +uriQuery │ │ │ │ +uriAuthority │ │ │ │ +uriScheme │ │ │ │ +Network.URI.URI │ │ │ │ +'URIAuth │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +!$&'()*+,;= │ │ │ │ +, uriPort = │ │ │ │ +, uriRegName = │ │ │ │ +uriUserInfo = │ │ │ │ +URIAuth { │ │ │ │ +Decimal octet value too large │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1 │ │ │ │ +Network.URI │ │ │ │ +./Network/URI.hs │ │ │ │ +IP address literal │ │ │ │ +Registered name │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URI │ │ │ │ +network-uri-2.6.4.2-BXV0MtFcaF6BxSkElkpvb1:Network.URI.URIAuth │ │ │ │ +Text.Parsec.Char │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +white space │ │ │ │ +uppercase letter │ │ │ │ +lowercase letter │ │ │ │ +letter or digit │ │ │ │ +hexadecimal digit │ │ │ │ +octal digit │ │ │ │ +new-line │ │ │ │ +lf new-line │ │ │ │ +crlf new-line │ │ │ │ +Text.Parsec.Combinator │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ + backtracked │ │ │ │ +end of input │ │ │ │ +'ParseError │ │ │ │ +'Message │ │ │ │ +'UnExpect │ │ │ │ +'SysUnExpect │ │ │ │ +toEnum is undefined for Message │ │ │ │ +end of input │ │ │ │ +unexpected │ │ │ │ +expecting │ │ │ │ +unknown parse error │ │ │ │ +libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Error │ │ │ │ +ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ +, column │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SourcePos │ │ │ │ +Text.Parsec.Pos.SourcePos │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Pos │ │ │ │ +SourcePos │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ +'C:Stream │ │ │ │ +'Consumed │ │ │ │ +Consumed │ │ │ │ +Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ +libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ +Text.Parsec.Prim │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +fromList │ │ │ │ +parse error at │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ +Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ +src/Math/NumberTheory/Logarithms.hs │ │ │ │ +Math.NumberTheory.Logarithms │ │ │ │ +integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ +Negative exponent │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +src/Data/Integer/Conversion.hs │ │ │ │ +Data.Integer.Conversion │ │ │ │ +integer-conversion-0.1.1-1d0qPEeJLYF9qYcZwwPBMd │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +'PrimStorable │ │ │ │ +PrimStorable │ │ │ │ +Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ +./Data/Primitive/Types.hs │ │ │ │ +Data.Primitive.Types │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +undefined │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +'MutablePrimArray │ │ │ │ +MutablePrimArray │ │ │ │ +'PrimArray │ │ │ │ +PrimArray │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +byteArrayToPrimArray │ │ │ │ +Data.Primitive.PrimArray. │ │ │ │ +./Data/Primitive/PrimArray.hs │ │ │ │ +Data.Primitive.PrimArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.PrimArray.MutablePrimArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.PrimArray.PrimArray │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'SmallMutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +'SmallArray │ │ │ │ +fromList │ │ │ │ +Data.Primitive.SmallArray.SmallArray │ │ │ │ +negative multiplier │ │ │ │ +mzipWith │ │ │ │ +mfix for Data.Primitive.SmallArray applied to strict function. │ │ │ │ +mapSmallArray' │ │ │ │ +unsafeSmallArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptySmallArray# │ │ │ │ +SmallArray │ │ │ │ +toConstr │ │ │ │ +SmallMutableArray │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +Data.Primitive.SmallArray.SmallMutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +smallArrayFromListN │ │ │ │ +impossible │ │ │ │ +emptySmallArray │ │ │ │ +Empty SmallArray │ │ │ │ +Data.Primitive.SmallArray. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.SmallArray │ │ │ │ +./Data/Primitive/SmallArray.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.SmallMutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.SmallArray.SmallArray │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +Foldable1WithIndex │ │ │ │ +'SNothing │ │ │ │ +'FromMaybe │ │ │ │ +FromMaybe │ │ │ │ +TraversableWithIndex │ │ │ │ +FoldableWithIndex │ │ │ │ +FunctorWithIndex │ │ │ │ +'Indexing │ │ │ │ +Indexing │ │ │ │ +'Sequenced │ │ │ │ +Sequenced │ │ │ │ +'Traversed │ │ │ │ +Traversed │ │ │ │ +Sequenced: value used │ │ │ │ +Traversed: value used │ │ │ │ +src/WithIndex.hs │ │ │ │ +WithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:Foldable1WithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SNothing │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.SJust │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:TraversableWithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FoldableWithIndex │ │ │ │ +indexed-traversable-0.1.4-HhGzT2d63m8EdLxDIeBOXO:WithIndex.C:FunctorWithIndex │ │ │ │ +'UnsafeDList │ │ │ │ +Data.DList.stimes: negative multiplier │ │ │ │ +fromList │ │ │ │ +Data.DList.tail: empty DList │ │ │ │ +Data.DList.head: empty DList │ │ │ │ +./Data/DList/Internal.hs │ │ │ │ +Data.DList.Internal │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ +fromList │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +DNonEmpty │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Data.DList.DNonEmpty.fromList: empty list │ │ │ │ +./Data/DList/DNonEmpty/Internal.hs │ │ │ │ +Data.DList.DNonEmpty.Internal │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ +fromNonEmpty │ │ │ │ +fromNonEmpty │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod:Data.DList.DNonEmpty.Internal.:| │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Fix │ │ │ │ +data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb │ │ │ │ +Data.Fix.Fix │ │ │ │ +unfoldMu │ │ │ │ +unfoldNu unFix │ │ │ │ +unfoldNu │ │ │ │ +unfoldMu unFix │ │ │ │ +data-fix-0.3.4-5o9sOqSgVx07beyljXYoyb:Data.Fix.Nu │ │ │ │ +Hashable2 │ │ │ │ +Hashable1 │ │ │ │ +'C:Hashable │ │ │ │ +Hashable │ │ │ │ +GHashable │ │ │ │ +'HashArgs1 │ │ │ │ +'HashArgs0 │ │ │ │ +HashArgs │ │ │ │ +Data.Hashable.Class │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ +K@~Data.Hashable.LowLevel │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ libraries/filepath/System/FilePath/Internal.hs │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ lastError │ │ │ │ System.FilePath.Posix │ │ │ │ filepath-1.5.4.0-inplace │ │ │ │ @@ -48475,938 +49292,232 @@ │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ -overflow │ │ │ │ -'SetAnsiStyle │ │ │ │ -AnsiStyle │ │ │ │ -'Italicized │ │ │ │ -'Underlined │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -Intensity │ │ │ │ -'Magenta │ │ │ │ - styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ -There are │ │ │ │ -There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ -src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ -Prettyprinter.Render.Terminal.Internal │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ -, ansiUnderlining = │ │ │ │ -, ansiItalics = │ │ │ │ -, ansiBold = │ │ │ │ -, ansiBackground = │ │ │ │ -SetAnsiStyle {ansiForeground = │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -Underlined │ │ │ │ -Italicized │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ -System.Console.ANSI.Codes │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ - (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ - (gray) is outside of the range 0 to 23. │ │ │ │ -toEnum{Color}: tag ( │ │ │ │ -toEnum{ColorIntensity}: tag ( │ │ │ │ -toEnum{ConsoleLayer}: tag ( │ │ │ │ -toEnum{BlinkSpeed}: tag ( │ │ │ │ -toEnum{Underlining}: tag ( │ │ │ │ -toEnum{ConsoleIntensity}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -SetPaletteColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetItalicized │ │ │ │ -SetDefaultColor │ │ │ │ -SetRGBColor │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetConsoleIntensity │ │ │ │ -pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -src/System/Console/ANSI/Types.hs │ │ │ │ -'SetDefaultColor │ │ │ │ -'SetPaletteColor │ │ │ │ -'SetColor │ │ │ │ -'SetBlinkSpeed │ │ │ │ -'SetUnderlining │ │ │ │ -'SetSwapForegroundBackground │ │ │ │ -'SetVisible │ │ │ │ -'SetItalicized │ │ │ │ -'SetConsoleIntensity │ │ │ │ -'SetRGBColor │ │ │ │ -'NormalIntensity │ │ │ │ -'FaintIntensity │ │ │ │ -'BoldIntensity │ │ │ │ -ConsoleIntensity │ │ │ │ -'NoUnderline │ │ │ │ -'DashedUnderline │ │ │ │ -'DottedUnderline │ │ │ │ -'CurlyUnderline │ │ │ │ -'DoubleUnderline │ │ │ │ -'SingleUnderline │ │ │ │ -'NoBlink │ │ │ │ -'RapidBlink │ │ │ │ -'SlowBlink │ │ │ │ -BlinkSpeed │ │ │ │ -'Underlining │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -ConsoleLayer │ │ │ │ -ColorIntensity │ │ │ │ -'Magenta │ │ │ │ -System.Console.ANSI.Types │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -SetDefaultColor │ │ │ │ -SetPaletteColor │ │ │ │ -SetRGBColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetItalicized │ │ │ │ -SetConsoleIntensity │ │ │ │ -NormalIntensity │ │ │ │ -FaintIntensity │ │ │ │ -BoldIntensity │ │ │ │ -NoUnderline │ │ │ │ -DashedUnderline │ │ │ │ -DottedUnderline │ │ │ │ -CurlyUnderline │ │ │ │ -DoubleUnderline │ │ │ │ -SingleUnderline │ │ │ │ -RapidBlink │ │ │ │ -SlowBlink │ │ │ │ -Underlining │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ -Data.Colour │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -withOpacity │ │ │ │ -transparent │ │ │ │ - `withOpacity` │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ -./Data/Colour/SRGB.hs │ │ │ │ -Data.Colour.SRGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -'RGBSpace │ │ │ │ -RGBSpace │ │ │ │ -'TransferFunction │ │ │ │ -TransferFunction │ │ │ │ -Data.Colour.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ -Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ -ColourOps │ │ │ │ -AffineSpace │ │ │ │ -AlphaColour │ │ │ │ -./Data/Colour/Internal.hs │ │ │ │ -Data.Colour.Internal │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ -Data.Colour.Chan │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkRGBGamut │ │ │ │ -'RGBGamut │ │ │ │ -RGBGamut │ │ │ │ -Data.Colour.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ -Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ -mkRGBGamut │ │ │ │ -, channelBlue = │ │ │ │ -, channelGreen = │ │ │ │ -RGB {channelRed = │ │ │ │ -channelBlue │ │ │ │ -channelGreen │ │ │ │ -channelRed │ │ │ │ -;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ -Data.Colour.Matrix │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ -Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ -Chromaticity │ │ │ │ -Data.Colour.CIE.Chromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkChromaticity │ │ │ │ -mkChromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ -Data.Colour.SRGB.Linear │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data.Colour.CIE.Illuminant │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -SAnnPush │ │ │ │ -SAnnPop │ │ │ │ -LayoutOptions {layoutPageWidth = │ │ │ │ -AvailablePerLine │ │ │ │ -Unbounded │ │ │ │ -Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ -'LayoutOptions │ │ │ │ -LayoutOptions │ │ │ │ -'UndoAnn │ │ │ │ -LayoutPipeline │ │ │ │ -'Nesting │ │ │ │ -'WithPageWidth │ │ │ │ -'FlatAlt │ │ │ │ -'Annotated │ │ │ │ -'AvailablePerLine │ │ │ │ -'Unbounded │ │ │ │ -PageWidth │ │ │ │ -'FittingPredicate │ │ │ │ -FittingPredicate │ │ │ │ -'RecordedWhitespace │ │ │ │ -'AnnotationLevel │ │ │ │ -WhitespaceStrippingState │ │ │ │ -'SAnnPush │ │ │ │ -'SAnnPop │ │ │ │ -SimpleDocStream │ │ │ │ -'Shallow │ │ │ │ -FusionDepth │ │ │ │ -'DontRemove │ │ │ │ -AnnotationRemoval │ │ │ │ -'Flattened │ │ │ │ -'NeverFlat │ │ │ │ -'AlreadyFlat │ │ │ │ -FlattenResult │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -src/Prettyprinter/Internal.hs │ │ │ │ -Prettyprinter.Internal │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -overflow │ │ │ │ -src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ +CoArbitrary │ │ │ │ +GCoArbitrary │ │ │ │ +'C:GSubtermsIncl │ │ │ │ +GSubtermsIncl │ │ │ │ +'C:GSubterms │ │ │ │ +GSubterms │ │ │ │ +RecursivelyShrink │ │ │ │ +Arbitrary2 │ │ │ │ +Arbitrary1 │ │ │ │ +'C:Arbitrary │ │ │ │ +Arbitrary │ │ │ │ +src/Test/QuickCheck/Arbitrary.hs:(1172,7)-(1173,45)|function ilog2 │ │ │ │ +frequency │ │ │ │ +src/Test/QuickCheck/Arbitrary.hs │ │ │ │ +Test.QuickCheck.Arbitrary │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +elements │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.:< │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary2 │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary1 │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary │ │ │ │ +Test.QuickCheck.resize: negative size │ │ │ │ +Uncaught exception in sample: │ │ │ │ + │ │ │ │ +fromJust │ │ │ │ +QuickCheck.oneof used with empty list │ │ │ │ +QuickCheck.frequency used with empty list │ │ │ │ +QuickCheck.pick used with empty list │ │ │ │ +QuickCheck.frequency: all weights were zero │ │ │ │ +QuickCheck.frequency: negative weight │ │ │ │ +QuickCheck.elements used with empty list │ │ │ │ +elements │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +Test.QuickCheck.Gen │ │ │ │ +src/Test/QuickCheck/Gen.hs │ │ │ │ +QuickCheck.growingElements used with empty list │ │ │ │ +'C:Splittable │ │ │ │ +Splittable │ │ │ │ +Test.QuickCheck.Random │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Random.C:Splittable │ │ │ │ +src/Test/QuickCheck/Exception.hs │ │ │ │ +Test.QuickCheck.Exception │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +DISCARD. You should not see this exception, it is internal to QuickCheck. │ │ │ │ +'NotShrunk │ │ │ │ +Function │ │ │ │ +GFunction │ │ │ │ +Test.QuickCheck.Function │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Fun │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Shrunk │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.NotShrunk │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Pair │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.:+: │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Unit │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Nil │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Table │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Map │ │ │ │ +Test.QuickCheck.Poly │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +System.Random │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ +StdGen {unStdGen = │ │ │ │ +StateGen {unStateGen = │ │ │ │ +'StateGen │ │ │ │ +StateGen │ │ │ │ +'C:RandomGen │ │ │ │ +RandomGen │ │ │ │ +UniformRange │ │ │ │ +GUniform │ │ │ │ +'StateGenM │ │ │ │ +StateGenM │ │ │ │ +FrozenGen │ │ │ │ +'C:StatefulGen │ │ │ │ +StatefulGen │ │ │ │ +System.Random.Internal │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ +'C:Finite │ │ │ │ +Cardinality │ │ │ │ +GFinite: V1 has no inhabitants │ │ │ │ +src/System/Random/GFinite.hs │ │ │ │ +System.Random.GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +src/System/Random/SplitMix.hs │ │ │ │ +System.Random.SplitMix │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +src/System/Random/SplitMix32.hs │ │ │ │ +System.Random.SplitMix32 │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ +MonadCont │ │ │ │ +Control.Monad.Cont.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ +MonadError │ │ │ │ +Control.Monad.Error.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ +MonadReader │ │ │ │ +Control.Monad.Reader.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ +MonadState │ │ │ │ +Control.Monad.State.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ +'Backwards │ │ │ │ +Control.Applicative.Backwards │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Backwards │ │ │ │ +Control.Monad.Trans.Accum │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +MonadTrans │ │ │ │ +Control.Monad.Trans.Class │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +Control.Monad.Trans.Cont │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'ExceptT │ │ │ │ +mfix (ExceptT): inner computation returned Left value │ │ │ │ +libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ +Control.Monad.Trans.Except │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ minimum: empty structure │ │ │ │ maximum: empty structure │ │ │ │ foldr1: empty structure │ │ │ │ foldl1: empty structure │ │ │ │ -src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ - an empty style stack! Please report this as a bug. │ │ │ │ -Please report this as a bug │ │ │ │ - must not appear in a rendered │ │ │ │ -SimpleDocStream │ │ │ │ -. This is a bug in the layout algorithm! │ │ │ │ -An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ -src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ -Prettyprinter.Render.Util.Panic │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -Prettyprinter.Symbols.Ascii │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -, d_dt = │ │ │ │ -DFA {d_id = │ │ │ │ - } │ │ │ │ -Simple' { dt_win = │ │ │ │ - , dt_trans = │ │ │ │ - , dt_other = │ │ │ │ -, SINGLE │ │ │ │ -No (Char,Transition) │ │ │ │ -Testing' { dt_test = │ │ │ │ - , dt_dopas = │ │ │ │ - , dt_a = │ │ │ │ - , dt_b = │ │ │ │ - } │ │ │ │ -No DTrans │ │ │ │ - ,q_qt = │ │ │ │ -QNFA {q_id = │ │ │ │ -{qt_win= │ │ │ │ -, qt_trans= │ │ │ │ -, qt_other= │ │ │ │ -{Testing │ │ │ │ -, flagTag = │ │ │ │ -, stopTag = │ │ │ │ -, startTag = │ │ │ │ -, parentIndex = │ │ │ │ -GroupInfo {thisIndex = │ │ │ │ -toEnum{WhichTest}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -Orbits {inOrbit = │ │ │ │ -, getOrbits = │ │ │ │ -, ordinal = │ │ │ │ -, basePos = │ │ │ │ - not found in look │ │ │ │ -Text.Regex.DFA.Common │ │ │ │ -'WinTest │ │ │ │ -'WinEmpty │ │ │ │ -WinEmpty │ │ │ │ -'Testing' │ │ │ │ -'Simple' │ │ │ │ -'Transition │ │ │ │ -Transition │ │ │ │ -'Instructions │ │ │ │ -Instructions │ │ │ │ -'SetPost │ │ │ │ -'Testing │ │ │ │ -'PostUpdate │ │ │ │ -'PreUpdate │ │ │ │ -TagUpdate │ │ │ │ -'LeaveOrbitTask │ │ │ │ -'EnterOrbitTask │ │ │ │ -'ResetOrbitTask │ │ │ │ -'SetGroupStopTask │ │ │ │ -'ResetGroupStopTask │ │ │ │ -'TagTask │ │ │ │ -'Test_NotEdgeWord │ │ │ │ -'Test_EdgeWord │ │ │ │ -'Test_EOW │ │ │ │ -'Test_BOW │ │ │ │ -'Test_EOB │ │ │ │ -'Test_BOB │ │ │ │ -'Test_EOL │ │ │ │ -'Test_BOL │ │ │ │ -WhichTest │ │ │ │ -'GroupInfo │ │ │ │ -GroupInfo │ │ │ │ -'Minimize │ │ │ │ -'Maximize │ │ │ │ -'ExecOption │ │ │ │ -'CompOption │ │ │ │ -succ{WhichTest}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{WhichTest}: tried to take `pred' of first tag in enumeration │ │ │ │ -Explicit error in module │ │ │ │ -lib/Text/Regex/TDFA/Common.hs │ │ │ │ -Text.Regex.TDFA.Common │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -dt_trans │ │ │ │ -dt_other │ │ │ │ -dt_dopas │ │ │ │ -qt_trans │ │ │ │ -qt_other │ │ │ │ -qt_dopas │ │ │ │ -lib/Text/Regex/TDFA/Common.hs:293:60-61|case │ │ │ │ -Minimize │ │ │ │ -Maximize │ │ │ │ -captureGroups │ │ │ │ -ExecOption │ │ │ │ -ExecOption {captureGroups = │ │ │ │ -lastStarGreedy │ │ │ │ -newSyntax │ │ │ │ -rightAssoc │ │ │ │ -multiline │ │ │ │ -caseSensitive │ │ │ │ -CompOption │ │ │ │ -, lastStarGreedy = │ │ │ │ -, newSyntax = │ │ │ │ -, rightAssoc = │ │ │ │ -, multiline = │ │ │ │ -CompOption {caseSensitive = │ │ │ │ -WinTest │ │ │ │ -WinEmpty │ │ │ │ -Test_NotEdgeWord │ │ │ │ -Test_EdgeWord │ │ │ │ -Test_EOW │ │ │ │ -Test_BOW │ │ │ │ -Test_EOB │ │ │ │ -Test_BOB │ │ │ │ -Test_EOL │ │ │ │ -Test_BOL │ │ │ │ -PostUpdate │ │ │ │ -PreUpdate │ │ │ │ -LeaveOrbitTask │ │ │ │ -EnterOrbitTask │ │ │ │ -ResetOrbitTask │ │ │ │ -SetGroupStopTask │ │ │ │ -ResetGroupStopTask │ │ │ │ -lib/Text/Regex/TDFA/Common.hs:219:72-73|case │ │ │ │ -, newOrbits = } │ │ │ │ -newPos = │ │ │ │ -Instructions { │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.WinEmpty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.WinTest │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Regex │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Simple' │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Testing' │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Transition │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.DFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Instructions │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetPre │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetPost │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetVal │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Orbits │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.QNFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Simple │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Testing │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.PreUpdate │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.PostUpdate │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.TagTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ResetGroupStopTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.SetGroupStopTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ResetOrbitTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.EnterOrbitTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.LeaveOrbitTask │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOL │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOL │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOB │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOB │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_BOW │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EOW │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_EdgeWord │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Test_NotEdgeWord │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.GroupInfo │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Maximize │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Minimize │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Orbit │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.Ignore │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.ExecOption │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Common.CompOption │ │ │ │ -'TrieSet │ │ │ │ -lib/Text/Regex/TDFA/IntArrTrieSet.hs │ │ │ │ -Text.Regex.TDFA.IntArrTrieSet │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -Negative range size │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.IntArrTrieSet.TrieSet │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -undefined │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.NewDFA.Tester │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -undefined │ │ │ │ -0123456789ABCDEFGHIJKLMNOPQRSTUVWXYZ_abcdefghijklmnopqrstuvwxyz │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -end of input │ │ │ │ -Arg: eta │ │ │ │ -Type: BracketElement │ │ │ │ - -> State [Char] (GroupIndex, Int) -> ParseError -> Identity b │ │ │ │ -In module `Text.Regex.TDFA.ReadRegex' │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.ReadRegex │ │ │ │ -BracketElement │ │ │ │ -'BEEquiv │ │ │ │ -'BEClass │ │ │ │ -'BERange │ │ │ │ -Failed to parse bracketed string │ │ │ │ -End point │ │ │ │ -of dashed character range is less than starting point │ │ │ │ -^.[$()|*+?{\ │ │ │ │ -empty () or anchor ^ or $ │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEChar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BERange │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEColl │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEEquiv │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.ReadRegex.BEClass │ │ │ │ -regex failed to match │ │ │ │ -Text.Regex.TDFA.String died: │ │ │ │ -parseRegex for Text.Regex.TDFA.String failed: │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.String │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -lib/Text/Regex/TDFA/TDFA.hs:(287,5)-(294,81)|function cw │ │ │ │ -bestTrans.compareWith.choose sees incomparable │ │ │ │ -bestTrans : There were no transition choose from! │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -assemble : Weird orbit command: │ │ │ │ -enterOrbit: Cannot enterOrbit twice in a row: │ │ │ │ -Number of reachable DFA states: │ │ │ │ -, freshOrbit = │ │ │ │ -AlterModify {newInOrbit = │ │ │ │ -AlterLeave │ │ │ │ -AlterReset │ │ │ │ -'AlterModify │ │ │ │ -'AlterLeave │ │ │ │ -'AlterReset │ │ │ │ -AlterOrbit │ │ │ │ -Text.Regex.TDFA.TDFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -newInOrbit │ │ │ │ -freshOrbit │ │ │ │ -False, freshOrbit = │ │ │ │ -True, freshOrbit = │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterReset │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterLeave │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.TDFA.AlterModify │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Weird pattern in actNullableTagless/NonEmpty: │ │ │ │ -actNullableTagless/NonEmpty is supposed to have an emptyNull nullView : │ │ │ │ -actNullableTagless/NonEmpty : provided with a *cannotAccept* pattern: │ │ │ │ -actNullableTagless/NonEmpty : provided with a *mustAccept* pattern: │ │ │ │ -This case in Text.Regex.TNFA.TNFA.actNullableTagless cannot happen: │ │ │ │ -Cannot acceptTrans pattern │ │ │ │ -Weird pattern in getTransTagless/NonEmpty: │ │ │ │ -getTransTagless/NonEmpty is supposed to have an emptyNull nullView : │ │ │ │ -getTransTagless/NonEmpty : provided with a *mustAccept* pattern: │ │ │ │ -getTransTagless/NonEmpty : provided with a *cannotAccept* pattern: │ │ │ │ -Weird pattern in getTransTagless/Star: │ │ │ │ -OneChar cannot have nullable True │ │ │ │ -OneChar cannot have nullable True │ │ │ │ -This case in dominate.useText cannot happen: second argument would have to have been null and that is checked before this case │ │ │ │ -Text.Regex.TDFA.TNFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -'CharMap │ │ │ │ -Data.IntMap.CharMap2 │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -unCharMap │ │ │ │ -CharMap {unCharMap = │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -'EnumMap │ │ │ │ -Data.IntMap.EnumMap2 │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -unEnumMap │ │ │ │ -EnumMap {unEnumMap = │ │ │ │ +'IdentityT │ │ │ │ +Control.Monad.Trans.Identity │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +IdentityT │ │ │ │ +mfix (MaybeT): inner computation returned Nothing │ │ │ │ +libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ +Control.Monad.Trans.Maybe │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Arg: lvl │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +'ReaderT │ │ │ │ +Control.Monad.Trans.Reader │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'SelectT │ │ │ │ +Control.Monad.Trans.Select │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ minimum: empty structure │ │ │ │ maximum: empty structure │ │ │ │ foldr1: empty structure │ │ │ │ foldl1: empty structure │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -'EnumSet │ │ │ │ -Data.IntSet.EnumSet2 │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -unEnumSet │ │ │ │ -EnumSet {unEnumSet = fromList │ │ │ │ -EnumSet {unEnumSet = │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -lib/Text/Regex/TDFA/CorePattern.hs:74:25-26|case │ │ │ │ -Star {getOrbit = │ │ │ │ -, resetOrbits = │ │ │ │ -, firstNull = │ │ │ │ -False, unStar = │ │ │ │ -True, unStar = │ │ │ │ -SetTestInfo │ │ │ │ -firstNull │ │ │ │ -resetOrbits │ │ │ │ -getOrbit │ │ │ │ -SetTestInfo │ │ │ │ -'SetTestInfo │ │ │ │ -HandleTag │ │ │ │ -'WantsQNFA │ │ │ │ -'WantsQT │ │ │ │ -'WantsBoth │ │ │ │ -'WantsEither │ │ │ │ -'OneChar │ │ │ │ -'NonEmpty │ │ │ │ -WantsQNFA │ │ │ │ -WantsBoth │ │ │ │ -WantsEither │ │ │ │ -NonEmpty │ │ │ │ -OneChar │ │ │ │ - , unQ = │ │ │ │ - , wants = │ │ │ │ - , tagged = │ │ │ │ - , postTag = │ │ │ │ - , preTag = │ │ │ │ - , postSet = │ │ │ │ - , preReset = │ │ │ │ - , takes = │ │ │ │ -Q { nullQ = │ │ │ │ -fromHandleTag │ │ │ │ -patternToQ cannot handle │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.CorePattern │ │ │ │ -lib/Text/Regex/TDFA/CorePattern.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Q │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Empty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Or │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Seq │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Star │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Test │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.OneChar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.NonEmpty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsQNFA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsQT │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsBoth │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.WantsEither │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.NoTag │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Advice │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.CorePattern.Apply │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -newWinnerThenProceed,1 │ │ │ │ -newWinnerThenProceed,2 │ │ │ │ -newWinnerThenProceed,3 : too many emptyTrue values │ │ │ │ -compressOrbit,1 │ │ │ │ -findTrans,1 : │ │ │ │ -impossible 2347867 │ │ │ │ -impossible 0298347 │ │ │ │ -allcomps Minimize │ │ │ │ -impossible 9384324 │ │ │ │ -bestTrans.compareWith.choose sees incomparable │ │ │ │ -newScratch which 3 │ │ │ │ -newScratch which 2 │ │ │ │ -newScratch which 1 │ │ │ │ -MScratch │ │ │ │ -'MScratch │ │ │ │ -BlankScratch │ │ │ │ -'BlankScratch │ │ │ │ -WScratch │ │ │ │ -'WScratch │ │ │ │ -SScratch │ │ │ │ -'SScratch │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -challenge_Orb is too stupid to handle mismatched orbit data : │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine.hs:566:3-34|F comp1 : compsRest │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine.hs:302:21-43|first : rest │ │ │ │ -Negative range size │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.Engine │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -undefined │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.SScratch │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MQ │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MQA │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine.MScratch │ │ │ │ -newWinnerThenProceed,1 │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -undefined │ │ │ │ -compressOrbit,1 │ │ │ │ -findTrans,1 : │ │ │ │ -impossible 2347867 │ │ │ │ -impossible 0298347 │ │ │ │ -allcomps Minimize │ │ │ │ -impossible 9384324 │ │ │ │ -bestTrans.compareWith.choose sees incomparable │ │ │ │ -newScratch which 3 │ │ │ │ -newScratch which 2 │ │ │ │ -newScratch which 1 │ │ │ │ -noSource │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.NewDFA.Engine_FA │ │ │ │ -MScratch │ │ │ │ -'MScratch │ │ │ │ -BlankScratch │ │ │ │ -'BlankScratch │ │ │ │ -WScratch │ │ │ │ -'WScratch │ │ │ │ -SScratch │ │ │ │ -'SScratch │ │ │ │ -challenge_Orb is too stupid to handle mismatched orbit data : │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine_FA.hs:431:3-34|F comp1 : compsRest │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine_FA.hs:251:21-43|first : rest │ │ │ │ -Negative range size │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Data.Array.Base │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Error in array index; │ │ │ │ - not in range [0.. │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_FA.SScratch │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_FA.MScratch │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -, _ws_stop = │ │ │ │ -WScratch {ws_start = │ │ │ │ -obtainNext called while goNext is running! │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -WScratch │ │ │ │ -'WScratch │ │ │ │ -SScratch │ │ │ │ -'SScratch │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/Engine_NC.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.Engine_NC │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -undefined │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.SScratch │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.MQ │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.NewDFA.Engine_NC.WScratch │ │ │ │ -lib/Text/Regex/TDFA/NewDFA/MakeTest.hs │ │ │ │ -Text.Regex.TDFA.NewDFA.MakeTest │ │ │ │ -undefined │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -Text.Regex.TDFA.NewDFA.Engine_NC_FA │ │ │ │ -PCarat {getDoPa = │ │ │ │ -PDollar {getDoPa = │ │ │ │ -PDot {getDoPa = │ │ │ │ -PAny {getDoPa = │ │ │ │ -, getPatternSet = │ │ │ │ -PAnyNot {getDoPa = │ │ │ │ -PEscape {getDoPa = │ │ │ │ -, getPatternChar = │ │ │ │ -PChar {getDoPa = │ │ │ │ -PConcat │ │ │ │ -PNonCapture │ │ │ │ -PNonEmpty │ │ │ │ -lib/Text/Regex/TDFA/Pattern.hs:148:26-31|x : xs │ │ │ │ -'PConcat │ │ │ │ -'PDollar │ │ │ │ -'PEscape │ │ │ │ -'PAnyNot │ │ │ │ -'PNonEmpty │ │ │ │ -'PNonCapture │ │ │ │ -'PatternSet │ │ │ │ -PatternSet │ │ │ │ -'PatternSetEquivalenceClass │ │ │ │ -PatternSetEquivalenceClass │ │ │ │ -'PatternSetCollatingElement │ │ │ │ -PatternSetCollatingElement │ │ │ │ -'PatternSetCharacterClass │ │ │ │ -PatternSetCharacterClass │ │ │ │ -Text.Regex.TDFA.Pattern │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2 │ │ │ │ -getPatternSet │ │ │ │ -getPatternChar │ │ │ │ -lib/Text/Regex/TDFA/Pattern.hs:82:13-14|case │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PEmpty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PGroup │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.POr │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PConcat │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PQuest │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PPlus │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PStar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PBound │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PCarat │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PDollar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PDot │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PAny │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PAnyNot │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PEscape │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PChar │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PNonCapture │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PNonEmpty │ │ │ │ -regex-tdfa-1.3.2.5-2CPeyTME1oRilQvsdoww2:Text.Regex.TDFA.Pattern.PatternSet │ │ │ │ -'AllTextMatches │ │ │ │ -AllTextMatches │ │ │ │ -'AllMatches │ │ │ │ -AllMatches │ │ │ │ -'AllTextSubmatches │ │ │ │ -AllTextSubmatches │ │ │ │ -'AllSubmatches │ │ │ │ -AllSubmatches │ │ │ │ -RegexContext │ │ │ │ -'C:RegexLike │ │ │ │ -RegexLike │ │ │ │ -'C:Extract │ │ │ │ -RegexMaker │ │ │ │ -'C:RegexOptions │ │ │ │ -RegexOptions │ │ │ │ -MatchResult │ │ │ │ -makeRegexOpts failed │ │ │ │ -src/Text/Regex/Base/RegexLike.hs │ │ │ │ -Text.Regex.Base.RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ -Text.Parsec.Char │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -white space │ │ │ │ -uppercase letter │ │ │ │ -lowercase letter │ │ │ │ -letter or digit │ │ │ │ -hexadecimal digit │ │ │ │ -octal digit │ │ │ │ -new-line │ │ │ │ -lf new-line │ │ │ │ -crlf new-line │ │ │ │ -Text.Parsec.Combinator │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ - backtracked │ │ │ │ -end of input │ │ │ │ -'ParseError │ │ │ │ -'Message │ │ │ │ -'UnExpect │ │ │ │ -'SysUnExpect │ │ │ │ -toEnum is undefined for Message │ │ │ │ -end of input │ │ │ │ -unexpected │ │ │ │ -expecting │ │ │ │ -unknown parse error │ │ │ │ -libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Error │ │ │ │ -ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ -, column │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'SourcePos │ │ │ │ -Text.Parsec.Pos.SourcePos │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Pos │ │ │ │ -SourcePos │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ -'C:Stream │ │ │ │ -'Consumed │ │ │ │ -Consumed │ │ │ │ -Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ -libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ -Text.Parsec.Prim │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -fromList │ │ │ │ -parse error at │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ +'Constant │ │ │ │ +Data.Functor.Constant │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Data.Functor.Constant.Constant │ │ │ │ +getConstant │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Constant │ │ │ │ +'Reverse │ │ │ │ +Data.Functor.Reverse │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -49779,125 +49890,222 @@ │ │ │ │ 'C:SumSize │ │ │ │ not enough bytes │ │ │ │ Unknown encoding for constructor │ │ │ │ libraries/binary/src/Data/Binary/Generic.hs │ │ │ │ Data.Binary.Generic │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ undefined │ │ │ │ -MonadCont │ │ │ │ -Control.Monad.Cont.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ -MonadError │ │ │ │ -Control.Monad.Error.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ -MonadReader │ │ │ │ -Control.Monad.Reader.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ -MonadState │ │ │ │ -Control.Monad.State.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -'Backwards │ │ │ │ -Control.Applicative.Backwards │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Backwards │ │ │ │ -Control.Monad.Trans.Accum │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -MonadTrans │ │ │ │ -Control.Monad.Trans.Class │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ -Control.Monad.Trans.Cont │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'ExceptT │ │ │ │ -mfix (ExceptT): inner computation returned Left value │ │ │ │ -libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ -Control.Monad.Trans.Except │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'IdentityT │ │ │ │ -Control.Monad.Trans.Identity │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -IdentityT │ │ │ │ -mfix (MaybeT): inner computation returned Nothing │ │ │ │ -libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ -Control.Monad.Trans.Maybe │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Arg: lvl │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -'ReaderT │ │ │ │ -Control.Monad.Trans.Reader │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'SelectT │ │ │ │ -Control.Monad.Trans.Select │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ + =U7el#|67 │ │ │ │ +nGV5}$ e │ │ │ │ +G(SN\_T8h │ │ │ │ +00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ +000102030405060708090a0b0c0d0e0f101112131415161718191a1b1c1d1e1f202122232425262728292a2b2c2d2e2f303132333435363738393a3b3c3d3e3f404142434445464748494a4b4c4d4e4f505152535455565758595a5b5c5d5e5f606162636465666768696a6b6c6d6e6f707172737475767778797a7b7c7d7e7f808182838485868788898a8b8c8d8e8f909192939495969798999a9b9c9d9e9fa0a1a2a3a4a5a6a7a8a9aaabacadaeafb0b1b2b3b4b5b6b7b8b9babbbcbdbebfc0c1c2c3c4c5c6c7c8c9cacbcccdcecfd0d1d2d3d4d5d6d7d8d9dadbdcdddedfe0e1e2e3e4e5e6e7e8e9eaebecedeeeff0f1f2f3f4f5f6f7f8f9fafbfcfdfeff │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +intercalate │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +hGetNonBlocking │ │ │ │ +errorEmptyList │ │ │ │ +hGetSome │ │ │ │ +Data.ByteString.hGetLine │ │ │ │ +moduleErrorIO │ │ │ │ +empty ByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString. │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +: illegal ByteString size │ │ │ │ + !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ +Negative exponent │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +moduleError │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +errorEmptyList │ │ │ │ +libraries/bytestring/Data/ByteString/Char8.hs │ │ │ │ +Data.ByteString.Char8 │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Char8.unlines │ │ │ │ +Data.ByteString.Unsafe │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +negative index: │ │ │ │ +index too large: │ │ │ │ +Strict splitWith returned [] for nonempty input │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ +hGetNonBlocking │ │ │ │ +internal error: toSplit not longer than toScan │ │ │ │ +splitAtEndFold │ │ │ │ +empty ByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString.Lazy. │ │ │ │ +: illegal ByteString size │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +errorEmptyList │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy/Char8.hs │ │ │ │ +Data.ByteString.Lazy.Char8 │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Strict splitWith returned [] for nonempty input │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'Constant │ │ │ │ -Data.Functor.Constant │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Data.Functor.Constant.Constant │ │ │ │ -getConstant │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Constant │ │ │ │ -'Reverse │ │ │ │ -Data.Functor.Reverse │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ +gunfold: unexpected constructor of lazy ByteString │ │ │ │ +Data.ByteString.Lazy: invariant violation: │ │ │ │ +Lazy.toStrict │ │ │ │ +Data.ByteString.Lazy.ByteString │ │ │ │ +stimes: non-negative multiplier expected │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy/Internal.hs │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Lazy.Internal │ │ │ │ +ByteString │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Empty │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Chunk │ │ │ │ +Short.intercalate │ │ │ │ +Short.cons │ │ │ │ +Short.snoc │ │ │ │ + not in range [0.. │ │ │ │ +error in array index: │ │ │ │ +indexError │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +moduleErrorIO │ │ │ │ +errorEmptySBS │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ShortByteString │ │ │ │ +Data.ByteString.Short.Internal.ShortByteString │ │ │ │ +unShortByteString │ │ │ │ +empty ShortByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString.Short. │ │ │ │ +libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ +ShortByteString │ │ │ │ +Data.ByteString.Short.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Short.append │ │ │ │ +Short.concat │ │ │ │ +Negative exponent │ │ │ │ +Data.ByteString.Builder │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Builder.Prim │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Infinity │ │ │ │ +'MkFloatFormat │ │ │ │ +FloatFormat │ │ │ │ +'FGeneric │ │ │ │ +'FStandard │ │ │ │ +'FScientific │ │ │ │ +FormatMode │ │ │ │ +Data.ByteString.Builder.RealFloat │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +FGeneric │ │ │ │ +FStandard │ │ │ │ +FScientific │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.MkFloatFormat │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.FScientific │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.FStandard │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.FGeneric │ │ │ │ + free: │ │ │ │ + required: │ │ │ │ + Not enough space after flush. │ │ │ │ +Data.ByteString.Builder.Internal.hPut: internal error. │ │ │ │ +libraries/bytestring/Data/ByteString/Builder/Internal.hs │ │ │ │ +'AllocationStrategy │ │ │ │ +AllocationStrategy │ │ │ │ +'InsertChunk │ │ │ │ +'BufferFull │ │ │ │ +BuildSignal │ │ │ │ +'Finished │ │ │ │ +ChunkIOStream │ │ │ │ +'BufferRange │ │ │ │ +BufferRange │ │ │ │ +Data.ByteString.Builder.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +stimes @Builder: non-negative multiplier expected │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.AllocationStrategy │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Done │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferFull │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.InsertChunk │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Finished │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Yield1 │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Buffer │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferRange │ │ │ │ +BoundedPrim │ │ │ │ +FixedPrim │ │ │ │ +Monoidal │ │ │ │ +Contravariant │ │ │ │ +libraries/bytestring/Data/ByteString/Builder/Prim/Internal.hs │ │ │ │ +Data.ByteString.Builder.Prim.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +undefined │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Prim.Internal.BP │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Prim.Internal.FP │ │ │ │ +Data.ByteString.Builder.ASCII │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +'FloatingDecimal │ │ │ │ +FloatingDecimal │ │ │ │ +Data.ByteString.Builder.RealFloat.F2S │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +, fexponent = │ │ │ │ +FloatingDecimal {fmantissa = │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.F2S.FloatingDecimal │ │ │ │ +, dexponent = │ │ │ │ +FloatingDecimal {dmantissa = │ │ │ │ +'FloatingDecimal │ │ │ │ +FloatingDecimal │ │ │ │ +Data.ByteString.Builder.RealFloat.D2S │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.D2S.FloatingDecimal │ │ │ │ +-Infinity │ │ │ │ +Infinity │ │ │ │ +'BoundsState │ │ │ │ +BoundsState │ │ │ │ +'C:Mantissa │ │ │ │ +Mantissa │ │ │ │ +'NonNumbersAndZero │ │ │ │ +NonNumbersAndZero │ │ │ │ +Data.ByteString.Builder.RealFloat.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.Internal.BoundsState │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.Internal.C:Mantissa │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.Internal.NonNumbersAndZero │ │ │ │ +unsafePackLenLiteral │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +gunfold: unexpected constructor of strict ByteString │ │ │ │ +'SizeOverflowException │ │ │ │ +Data.ByteString.ByteString │ │ │ │ +Data.ByteString. │ │ │ │ +: size overflow │ │ │ │ +stimes @ByteString: non-negative multiplier expected │ │ │ │ +ByteString │ │ │ │ +SizeOverflowException │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Internal.Type │ │ │ │ +libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ 'Nondistinct │ │ │ │ 'Distinct │ │ │ │ Distinct │ │ │ │ 'Inserted │ │ │ │ Inserted │ │ │ │ updateMaxWithKey Nil │ │ │ │ updateMinWithKey Nil │ │ │ │ @@ -50259,222 +50467,14 @@ │ │ │ │ Utils.Containers.Internal.BitQueue │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ StrictPair │ │ │ │ Utils.Containers.Internal.StrictPair │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ - =U7el#|67 │ │ │ │ -nGV5}$ e │ │ │ │ -G(SN\_T8h │ │ │ │ -00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ -000102030405060708090a0b0c0d0e0f101112131415161718191a1b1c1d1e1f202122232425262728292a2b2c2d2e2f303132333435363738393a3b3c3d3e3f404142434445464748494a4b4c4d4e4f505152535455565758595a5b5c5d5e5f606162636465666768696a6b6c6d6e6f707172737475767778797a7b7c7d7e7f808182838485868788898a8b8c8d8e8f909192939495969798999a9b9c9d9e9fa0a1a2a3a4a5a6a7a8a9aaabacadaeafb0b1b2b3b4b5b6b7b8b9babbbcbdbebfc0c1c2c3c4c5c6c7c8c9cacbcccdcecfd0d1d2d3d4d5d6d7d8d9dadbdcdddedfe0e1e2e3e4e5e6e7e8e9eaebecedeeeff0f1f2f3f4f5f6f7f8f9fafbfcfdfeff │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -intercalate │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -hGetNonBlocking │ │ │ │ -errorEmptyList │ │ │ │ -hGetSome │ │ │ │ -Data.ByteString.hGetLine │ │ │ │ -moduleErrorIO │ │ │ │ -empty ByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString. │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -: illegal ByteString size │ │ │ │ - !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ -Negative exponent │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -moduleError │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -errorEmptyList │ │ │ │ -libraries/bytestring/Data/ByteString/Char8.hs │ │ │ │ -Data.ByteString.Char8 │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Char8.unlines │ │ │ │ -Data.ByteString.Unsafe │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -negative index: │ │ │ │ -index too large: │ │ │ │ -Strict splitWith returned [] for nonempty input │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -hGetNonBlocking │ │ │ │ -internal error: toSplit not longer than toScan │ │ │ │ -splitAtEndFold │ │ │ │ -empty ByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Lazy. │ │ │ │ -: illegal ByteString size │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -errorEmptyList │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy/Char8.hs │ │ │ │ -Data.ByteString.Lazy.Char8 │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Strict splitWith returned [] for nonempty input │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -gunfold: unexpected constructor of lazy ByteString │ │ │ │ -Data.ByteString.Lazy: invariant violation: │ │ │ │ -Lazy.toStrict │ │ │ │ -Data.ByteString.Lazy.ByteString │ │ │ │ -stimes: non-negative multiplier expected │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy/Internal.hs │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Lazy.Internal │ │ │ │ -ByteString │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Empty │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Chunk │ │ │ │ -Short.intercalate │ │ │ │ -Short.cons │ │ │ │ -Short.snoc │ │ │ │ - not in range [0.. │ │ │ │ -error in array index: │ │ │ │ -indexError │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -moduleErrorIO │ │ │ │ -errorEmptySBS │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ShortByteString │ │ │ │ -Data.ByteString.Short.Internal.ShortByteString │ │ │ │ -unShortByteString │ │ │ │ -empty ShortByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Short. │ │ │ │ -libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ -ShortByteString │ │ │ │ -Data.ByteString.Short.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Short.append │ │ │ │ -Short.concat │ │ │ │ -Negative exponent │ │ │ │ -Data.ByteString.Builder │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Builder.Prim │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Infinity │ │ │ │ -'MkFloatFormat │ │ │ │ -FloatFormat │ │ │ │ -'FGeneric │ │ │ │ -'FStandard │ │ │ │ -'FScientific │ │ │ │ -FormatMode │ │ │ │ -Data.ByteString.Builder.RealFloat │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -FGeneric │ │ │ │ -FStandard │ │ │ │ -FScientific │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.MkFloatFormat │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.FScientific │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.FStandard │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.FGeneric │ │ │ │ - free: │ │ │ │ - required: │ │ │ │ - Not enough space after flush. │ │ │ │ -Data.ByteString.Builder.Internal.hPut: internal error. │ │ │ │ -libraries/bytestring/Data/ByteString/Builder/Internal.hs │ │ │ │ -'AllocationStrategy │ │ │ │ -AllocationStrategy │ │ │ │ -'InsertChunk │ │ │ │ -'BufferFull │ │ │ │ -BuildSignal │ │ │ │ -'Finished │ │ │ │ -ChunkIOStream │ │ │ │ -'BufferRange │ │ │ │ -BufferRange │ │ │ │ -Data.ByteString.Builder.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -stimes @Builder: non-negative multiplier expected │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.AllocationStrategy │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Done │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferFull │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.InsertChunk │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Finished │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Yield1 │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Buffer │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferRange │ │ │ │ -BoundedPrim │ │ │ │ -FixedPrim │ │ │ │ -Monoidal │ │ │ │ -Contravariant │ │ │ │ -libraries/bytestring/Data/ByteString/Builder/Prim/Internal.hs │ │ │ │ -Data.ByteString.Builder.Prim.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -undefined │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Prim.Internal.BP │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Prim.Internal.FP │ │ │ │ -Data.ByteString.Builder.ASCII │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -'FloatingDecimal │ │ │ │ -FloatingDecimal │ │ │ │ -Data.ByteString.Builder.RealFloat.F2S │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -, fexponent = │ │ │ │ -FloatingDecimal {fmantissa = │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.F2S.FloatingDecimal │ │ │ │ -, dexponent = │ │ │ │ -FloatingDecimal {dmantissa = │ │ │ │ -'FloatingDecimal │ │ │ │ -FloatingDecimal │ │ │ │ -Data.ByteString.Builder.RealFloat.D2S │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.D2S.FloatingDecimal │ │ │ │ --Infinity │ │ │ │ -Infinity │ │ │ │ -'BoundsState │ │ │ │ -BoundsState │ │ │ │ -'C:Mantissa │ │ │ │ -Mantissa │ │ │ │ -'NonNumbersAndZero │ │ │ │ -NonNumbersAndZero │ │ │ │ -Data.ByteString.Builder.RealFloat.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.Internal.BoundsState │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.Internal.C:Mantissa │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.RealFloat.Internal.NonNumbersAndZero │ │ │ │ -unsafePackLenLiteral │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -gunfold: unexpected constructor of strict ByteString │ │ │ │ -'SizeOverflowException │ │ │ │ -Data.ByteString.ByteString │ │ │ │ -Data.ByteString. │ │ │ │ -: size overflow │ │ │ │ -stimes @ByteString: non-negative multiplier expected │ │ │ │ -ByteString │ │ │ │ -SizeOverflowException │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Internal.Type │ │ │ │ -libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ 'QuasiQuoter │ │ │ │ QuasiQuoter │ │ │ │ Language.Haskell.TH.Quote │ │ │ │ template-haskell │ │ │ │ template-haskell:Language.Haskell.TH.Quote.QuasiQuoter │ │ │ │ extsEnabled │ │ │ │ isExtEnabled │ │ │ │ @@ -54735,14 +54735,15 @@ │ │ │ │ stg_ap_ppppp_ret │ │ │ │ stg_ap_pppppp_ret │ │ │ │ R<<<<**{ │ │ │ │ k8%%"""k%NJFBQkkkkkkkkk │ │ │ │ P X???dooo │ │ │ │ stg_compactWorkerzh │ │ │ │ PROMPT_TAG object (%p) entered! │ │ │ │ +wV=2K=kR │ │ │ │ +gnMZY.1e │ │ │ │ %>)?!\Pb~ │ │ │ │ aXa#{B%2 │ │ │ │ G'!$qa|, │ │ │ │ -ZX{*'LU │ │ │ │ 0/S2Ja*N │ │ │ │ }_x7GG!O │ │ │ │ @@ -54756,15 +54757,14 @@ │ │ │ │ RV^Sv?el │ │ │ │ I1UZgVjl │ │ │ │ |rc: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ b6bc <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - strbeq sl, [pc, #-1804] @ afb8 <__libc_start_main@plt-0x708> │ │ │ │ + strbeq sl, [pc, #-1788] @ afc8 <__libc_start_main@plt-0x6f8> │ │ │ │ │ │ │ │ 0000b6c0 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ - ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ - │ │ │ │ -0000b6cc : │ │ │ │ - add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ - add ip, ip, #1024000 @ 0xfa000 │ │ │ │ - ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ - │ │ │ │ -0000b6d8 <__gmon_start__@plt>: │ │ │ │ - add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ - add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ │ │ │ │ -0000b6e4 : │ │ │ │ +0000b6cc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ │ │ │ │ -0000b6f0 : │ │ │ │ +0000b6d8 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ │ │ │ │ -0000b6fc : │ │ │ │ +0000b6e4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ │ │ │ │ -0000b708 : │ │ │ │ +0000b6f0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ │ │ │ │ -0000b714 : │ │ │ │ +0000b6fc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ │ │ │ │ -0000b720 : │ │ │ │ +0000b708 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ │ │ │ │ -0000b72c : │ │ │ │ +0000b714 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ │ │ │ │ -0000b738 : │ │ │ │ +0000b720 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ │ │ │ │ -0000b744 : │ │ │ │ +0000b72c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ │ │ │ │ -0000b750 : │ │ │ │ +0000b738 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ │ │ │ │ -0000b75c : │ │ │ │ +0000b744 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ │ │ │ │ -0000b768 : │ │ │ │ +0000b750 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ │ │ │ │ -0000b774 : │ │ │ │ +0000b75c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ │ │ │ │ -0000b780 : │ │ │ │ +0000b768 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ │ │ │ │ -0000b78c : │ │ │ │ +0000b774 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ │ │ │ │ -0000b798 : │ │ │ │ +0000b780 <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1660]! @ 0x67c │ │ │ │ │ │ │ │ -0000b7a4 <__fcntl_time64@plt>: │ │ │ │ +0000b78c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1652]! @ 0x674 │ │ │ │ │ │ │ │ -0000b7b0 : │ │ │ │ +0000b798 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ │ │ │ │ -0000b7bc : │ │ │ │ +0000b7a4 <__errno_location@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ │ │ │ │ -0000b7c8 <__errno_location@plt>: │ │ │ │ +0000b7b0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ │ │ │ │ -0000b7d4 : │ │ │ │ +0000b7bc <_exit@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ │ │ │ │ -0000b7e0 <_exit@plt>: │ │ │ │ +0000b7c8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ │ │ │ │ -0000b7ec : │ │ │ │ +0000b7d4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ │ │ │ │ -0000b7f8 : │ │ │ │ +0000b7e0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ │ │ │ │ -0000b804 : │ │ │ │ +0000b7ec : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ │ │ │ │ -0000b810 : │ │ │ │ +0000b7f8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ │ │ │ │ -0000b81c : │ │ │ │ +0000b804 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ │ │ │ │ -0000b828 : │ │ │ │ +0000b810 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ │ │ │ │ -0000b834 : │ │ │ │ +0000b81c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ │ │ │ │ -0000b840 : │ │ │ │ +0000b828 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ │ │ │ │ -0000b84c : │ │ │ │ +0000b834 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ │ │ │ │ -0000b858 : │ │ │ │ +0000b840 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ │ │ │ │ -0000b864 : │ │ │ │ +0000b84c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ │ │ │ │ -0000b870 : │ │ │ │ +0000b858 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ │ │ │ │ -0000b87c : │ │ │ │ +0000b864 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ │ │ │ │ -0000b888 : │ │ │ │ +0000b870 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ │ │ │ │ -0000b894 : │ │ │ │ +0000b87c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ │ │ │ │ -0000b8a0 : │ │ │ │ +0000b888 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ │ │ │ │ -0000b8ac : │ │ │ │ +0000b894 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ │ │ │ │ -0000b8b8 : │ │ │ │ +0000b8a0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ │ │ │ │ -0000b8c4 : │ │ │ │ +0000b8ac : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ │ │ │ │ -0000b8d0 : │ │ │ │ +0000b8b8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ │ │ │ │ -0000b8dc : │ │ │ │ +0000b8c4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ │ │ │ │ -0000b8e8 : │ │ │ │ +0000b8d0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ │ │ │ │ -0000b8f4 : │ │ │ │ +0000b8dc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ │ │ │ │ -0000b900 : │ │ │ │ +0000b8e8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ │ │ │ │ -0000b90c : │ │ │ │ +0000b8f4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ │ │ │ │ -0000b918 : │ │ │ │ +0000b900 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ │ │ │ │ -0000b924 : │ │ │ │ +0000b90c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ │ │ │ │ -0000b930 : │ │ │ │ +0000b918 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ │ │ │ │ -0000b93c : │ │ │ │ +0000b924 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ │ │ │ │ -0000b948 : │ │ │ │ +0000b930 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ │ │ │ │ -0000b954 : │ │ │ │ +0000b93c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ │ │ │ │ -0000b960 : │ │ │ │ +0000b948 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1356]! @ 0x54c │ │ │ │ │ │ │ │ -0000b96c : │ │ │ │ +0000b954 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1348]! @ 0x544 │ │ │ │ │ │ │ │ -0000b978 <__utimensat64@plt>: │ │ │ │ +0000b960 <__utimensat64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1340]! @ 0x53c │ │ │ │ │ │ │ │ -0000b984 : │ │ │ │ +0000b96c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1332]! @ 0x534 │ │ │ │ │ │ │ │ -0000b990 : │ │ │ │ +0000b978 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1324]! @ 0x52c │ │ │ │ │ │ │ │ -0000b99c : │ │ │ │ +0000b984 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1316]! @ 0x524 │ │ │ │ │ │ │ │ -0000b9a8 : │ │ │ │ +0000b990 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1308]! @ 0x51c │ │ │ │ │ │ │ │ -0000b9b4 : │ │ │ │ +0000b99c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1300]! @ 0x514 │ │ │ │ │ │ │ │ -0000b9c0 : │ │ │ │ +0000b9a8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1292]! @ 0x50c │ │ │ │ │ │ │ │ -0000b9cc : │ │ │ │ +0000b9b4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1284]! @ 0x504 │ │ │ │ │ │ │ │ -0000b9d8 : │ │ │ │ +0000b9c0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1276]! @ 0x4fc │ │ │ │ │ │ │ │ -0000b9e4 : │ │ │ │ +0000b9cc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1268]! @ 0x4f4 │ │ │ │ │ │ │ │ -0000b9f0 : │ │ │ │ +0000b9d8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1260]! @ 0x4ec │ │ │ │ │ │ │ │ -0000b9fc <__lstat64_time64@plt>: │ │ │ │ +0000b9e4 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1252]! @ 0x4e4 │ │ │ │ │ │ │ │ -0000ba08 : │ │ │ │ +0000b9f0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1244]! @ 0x4dc │ │ │ │ │ │ │ │ -0000ba14 : │ │ │ │ +0000b9fc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1236]! @ 0x4d4 │ │ │ │ │ │ │ │ -0000ba20 : │ │ │ │ +0000ba08 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1228]! @ 0x4cc │ │ │ │ │ │ │ │ -0000ba2c : │ │ │ │ +0000ba14 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1220]! @ 0x4c4 │ │ │ │ │ │ │ │ -0000ba38 : │ │ │ │ +0000ba20 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1212]! @ 0x4bc │ │ │ │ │ │ │ │ -0000ba44 : │ │ │ │ +0000ba2c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1204]! @ 0x4b4 │ │ │ │ │ │ │ │ -0000ba50 : │ │ │ │ +0000ba38 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1196]! @ 0x4ac │ │ │ │ │ │ │ │ -0000ba5c : │ │ │ │ +0000ba44 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1188]! @ 0x4a4 │ │ │ │ │ │ │ │ -0000ba68 : │ │ │ │ +0000ba50 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1180]! @ 0x49c │ │ │ │ │ │ │ │ -0000ba74 <__clock_getres64@plt>: │ │ │ │ +0000ba5c <__clock_getres64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1172]! @ 0x494 │ │ │ │ │ │ │ │ -0000ba80 <__clock_gettime64@plt>: │ │ │ │ +0000ba68 <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1164]! @ 0x48c │ │ │ │ │ │ │ │ -0000ba8c : │ │ │ │ +0000ba74 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1156]! @ 0x484 │ │ │ │ │ │ │ │ -0000ba98 <__localtime64_r@plt>: │ │ │ │ +0000ba80 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1148]! @ 0x47c │ │ │ │ │ │ │ │ -0000baa4 : │ │ │ │ +0000ba8c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1140]! @ 0x474 │ │ │ │ │ │ │ │ -0000bab0 : │ │ │ │ +0000ba98 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1132]! @ 0x46c │ │ │ │ │ │ │ │ -0000babc : │ │ │ │ +0000baa4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1124]! @ 0x464 │ │ │ │ │ │ │ │ -0000bac8 : │ │ │ │ +0000bab0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1116]! @ 0x45c │ │ │ │ │ │ │ │ -0000bad4 : │ │ │ │ +0000babc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1108]! @ 0x454 │ │ │ │ │ │ │ │ -0000bae0 : │ │ │ │ +0000bac8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1100]! @ 0x44c │ │ │ │ │ │ │ │ -0000baec : │ │ │ │ +0000bad4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1092]! @ 0x444 │ │ │ │ │ │ │ │ -0000baf8 : │ │ │ │ +0000bae0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1084]! @ 0x43c │ │ │ │ │ │ │ │ -0000bb04 : │ │ │ │ +0000baec : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1076]! @ 0x434 │ │ │ │ │ │ │ │ -0000bb10 : │ │ │ │ +0000baf8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1068]! @ 0x42c │ │ │ │ │ │ │ │ -0000bb1c : │ │ │ │ +0000bb04 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1060]! @ 0x424 │ │ │ │ │ │ │ │ -0000bb28 : │ │ │ │ +0000bb10 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1052]! @ 0x41c │ │ │ │ │ │ │ │ -0000bb34 : │ │ │ │ +0000bb1c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1044]! @ 0x414 │ │ │ │ │ │ │ │ -0000bb40 : │ │ │ │ +0000bb28 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1036]! @ 0x40c │ │ │ │ │ │ │ │ -0000bb4c : │ │ │ │ +0000bb34 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1028]! @ 0x404 │ │ │ │ │ │ │ │ -0000bb58 : │ │ │ │ +0000bb40 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ -0000bb64 : │ │ │ │ +0000bb4c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1012]! @ 0x3f4 │ │ │ │ │ │ │ │ -0000bb70 : │ │ │ │ +0000bb58 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #1004]! @ 0x3ec │ │ │ │ │ │ │ │ -0000bb7c <__stat64_time64@plt>: │ │ │ │ +0000bb64 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #996]! @ 0x3e4 │ │ │ │ │ │ │ │ -0000bb88 <__fstat64_time64@plt>: │ │ │ │ +0000bb70 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #988]! @ 0x3dc │ │ │ │ │ │ │ │ -0000bb94 : │ │ │ │ +0000bb7c <__stat64_time64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #980]! @ 0x3d4 │ │ │ │ │ │ │ │ -0000bba0 : │ │ │ │ +0000bb88 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #972]! @ 0x3cc │ │ │ │ │ │ │ │ -0000bbac : │ │ │ │ +0000bb94 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #964]! @ 0x3c4 │ │ │ │ │ │ │ │ -0000bbb8 : │ │ │ │ +0000bba0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #956]! @ 0x3bc │ │ │ │ │ │ │ │ -0000bbc4 : │ │ │ │ +0000bbac : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #948]! @ 0x3b4 │ │ │ │ │ │ │ │ -0000bbd0 : │ │ │ │ +0000bbb8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #940]! @ 0x3ac │ │ │ │ │ │ │ │ -0000bbdc : │ │ │ │ +0000bbc4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #932]! @ 0x3a4 │ │ │ │ │ │ │ │ -0000bbe8 : │ │ │ │ +0000bbd0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #924]! @ 0x39c │ │ │ │ │ │ │ │ -0000bbf4 : │ │ │ │ +0000bbdc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #916]! @ 0x394 │ │ │ │ │ │ │ │ -0000bc00 : │ │ │ │ +0000bbe8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #908]! @ 0x38c │ │ │ │ │ │ │ │ -0000bc0c : │ │ │ │ +0000bbf4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #900]! @ 0x384 │ │ │ │ │ │ │ │ -0000bc18 : │ │ │ │ +0000bc00 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #892]! @ 0x37c │ │ │ │ │ │ │ │ -0000bc24 : │ │ │ │ +0000bc0c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #884]! @ 0x374 │ │ │ │ │ │ │ │ -0000bc30 : │ │ │ │ +0000bc18 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #876]! @ 0x36c │ │ │ │ │ │ │ │ -0000bc3c : │ │ │ │ +0000bc24 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #868]! @ 0x364 │ │ │ │ │ │ │ │ -0000bc48 : │ │ │ │ +0000bc30 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #860]! @ 0x35c │ │ │ │ │ │ │ │ -0000bc54 : │ │ │ │ +0000bc3c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #852]! @ 0x354 │ │ │ │ │ │ │ │ -0000bc60 : │ │ │ │ +0000bc48 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #844]! @ 0x34c │ │ │ │ │ │ │ │ -0000bc6c : │ │ │ │ +0000bc54 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #836]! @ 0x344 │ │ │ │ │ │ │ │ -0000bc78 : │ │ │ │ +0000bc60 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #828]! @ 0x33c │ │ │ │ │ │ │ │ -0000bc84 : │ │ │ │ +0000bc6c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #820]! @ 0x334 │ │ │ │ │ │ │ │ -0000bc90 : │ │ │ │ +0000bc78 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #812]! @ 0x32c │ │ │ │ │ │ │ │ -0000bc9c : │ │ │ │ +0000bc84 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #804]! @ 0x324 │ │ │ │ │ │ │ │ -0000bca8 : │ │ │ │ +0000bc90 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #796]! @ 0x31c │ │ │ │ │ │ │ │ -0000bcb4 : │ │ │ │ +0000bc9c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #788]! @ 0x314 │ │ │ │ │ │ │ │ -0000bcc0 : │ │ │ │ +0000bca8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #780]! @ 0x30c │ │ │ │ │ │ │ │ -0000bccc : │ │ │ │ +0000bcb4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #772]! @ 0x304 │ │ │ │ │ │ │ │ -0000bcd8 : │ │ │ │ +0000bcc0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #764]! @ 0x2fc │ │ │ │ │ │ │ │ -0000bce4 : │ │ │ │ +0000bccc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #756]! @ 0x2f4 │ │ │ │ │ │ │ │ -0000bcf0 : │ │ │ │ +0000bcd8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #748]! @ 0x2ec │ │ │ │ │ │ │ │ -0000bcfc <__utime64@plt>: │ │ │ │ +0000bce4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #740]! @ 0x2e4 │ │ │ │ │ │ │ │ -0000bd08 : │ │ │ │ +0000bcf0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #732]! @ 0x2dc │ │ │ │ │ │ │ │ -0000bd14 : │ │ │ │ +0000bcfc <__utime64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #724]! @ 0x2d4 │ │ │ │ │ │ │ │ -0000bd20 : │ │ │ │ +0000bd08 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #716]! @ 0x2cc │ │ │ │ │ │ │ │ -0000bd2c : │ │ │ │ +0000bd14 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #708]! @ 0x2c4 │ │ │ │ │ │ │ │ -0000bd38 : │ │ │ │ +0000bd20 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #700]! @ 0x2bc │ │ │ │ │ │ │ │ -0000bd44 : │ │ │ │ +0000bd2c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #692]! @ 0x2b4 │ │ │ │ │ │ │ │ -0000bd50 : │ │ │ │ +0000bd38 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #684]! @ 0x2ac │ │ │ │ │ │ │ │ -0000bd5c <__xpg_strerror_r@plt>: │ │ │ │ +0000bd44 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #676]! @ 0x2a4 │ │ │ │ │ │ │ │ -0000bd68 : │ │ │ │ +0000bd50 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #668]! @ 0x29c │ │ │ │ │ │ │ │ -0000bd74 : │ │ │ │ +0000bd5c <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #660]! @ 0x294 │ │ │ │ │ │ │ │ -0000bd80 : │ │ │ │ +0000bd68 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #652]! @ 0x28c │ │ │ │ │ │ │ │ -0000bd8c : │ │ │ │ +0000bd74 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #644]! @ 0x284 │ │ │ │ │ │ │ │ -0000bd98 : │ │ │ │ +0000bd80 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #636]! @ 0x27c │ │ │ │ │ │ │ │ -0000bda4 <__gmpn_rshift@plt>: │ │ │ │ +0000bd8c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #628]! @ 0x274 │ │ │ │ │ │ │ │ -0000bdb0 <__gmpn_lshift@plt>: │ │ │ │ +0000bd98 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #620]! @ 0x26c │ │ │ │ │ │ │ │ -0000bdbc <__gmpz_get_d@plt>: │ │ │ │ +0000bda4 <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #612]! @ 0x264 │ │ │ │ │ │ │ │ -0000bdc8 <__gmpz_get_d_2exp@plt>: │ │ │ │ +0000bdb0 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #604]! @ 0x25c │ │ │ │ │ │ │ │ -0000bdd4 : │ │ │ │ +0000bdbc <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #596]! @ 0x254 │ │ │ │ │ │ │ │ -0000bde0 <__gmpn_gcd_1@plt>: │ │ │ │ +0000bdc8 <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #588]! @ 0x24c │ │ │ │ │ │ │ │ -0000bdec <__assert_fail@plt>: │ │ │ │ +0000bdd4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #580]! @ 0x244 │ │ │ │ │ │ │ │ -0000bdf8 <__gmpz_init@plt>: │ │ │ │ +0000bde0 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #572]! @ 0x23c │ │ │ │ │ │ │ │ -0000be04 <__gmpz_gcd@plt>: │ │ │ │ +0000bdec <__assert_fail@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #564]! @ 0x234 │ │ │ │ │ │ │ │ -0000be10 <__gmpz_clear@plt>: │ │ │ │ +0000bdf8 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #556]! @ 0x22c │ │ │ │ │ │ │ │ -0000be1c <__gmpz_gcdext@plt>: │ │ │ │ +0000be04 <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #548]! @ 0x224 │ │ │ │ │ │ │ │ -0000be28 <__gmpn_tdiv_qr@plt>: │ │ │ │ +0000be10 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #540]! @ 0x21c │ │ │ │ │ │ │ │ -0000be34 <__gmpz_sizeinbase@plt>: │ │ │ │ +0000be1c <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #532]! @ 0x214 │ │ │ │ │ │ │ │ -0000be40 <__gmpz_export@plt>: │ │ │ │ +0000be28 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #524]! @ 0x20c │ │ │ │ │ │ │ │ -0000be4c <__gmpz_probab_prime_p@plt>: │ │ │ │ +0000be34 <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #516]! @ 0x204 │ │ │ │ │ │ │ │ -0000be58 <__gmpz_nextprime@plt>: │ │ │ │ +0000be40 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #508]! @ 0x1fc │ │ │ │ │ │ │ │ -0000be64 <__gmpz_powm@plt>: │ │ │ │ +0000be4c <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #500]! @ 0x1f4 │ │ │ │ │ │ │ │ -0000be70 <__gmpz_powm_sec@plt>: │ │ │ │ +0000be58 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #492]! @ 0x1ec │ │ │ │ │ │ │ │ -0000be7c <__gmpz_invert@plt>: │ │ │ │ +0000be64 <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #484]! @ 0x1e4 │ │ │ │ │ │ │ │ -0000be88 <__gmpn_and_n@plt>: │ │ │ │ +0000be70 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #476]! @ 0x1dc │ │ │ │ │ │ │ │ -0000be94 <__gmpn_andn_n@plt>: │ │ │ │ +0000be7c <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #468]! @ 0x1d4 │ │ │ │ │ │ │ │ -0000bea0 <__gmpn_ior_n@plt>: │ │ │ │ +0000be88 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #460]! @ 0x1cc │ │ │ │ │ │ │ │ -0000beac <__gmpn_xor_n@plt>: │ │ │ │ +0000be94 <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #452]! @ 0x1c4 │ │ │ │ │ │ │ │ -0000beb8 <__gmpn_cmp@plt>: │ │ │ │ +0000bea0 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #444]! @ 0x1bc │ │ │ │ │ │ │ │ -0000bec4 <__gmpn_divrem_1@plt>: │ │ │ │ +0000beac <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #436]! @ 0x1b4 │ │ │ │ │ │ │ │ -0000bed0 <__gmpn_add@plt>: │ │ │ │ +0000beb8 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #428]! @ 0x1ac │ │ │ │ │ │ │ │ -0000bedc <__gmpn_sub@plt>: │ │ │ │ +0000bec4 <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #420]! @ 0x1a4 │ │ │ │ │ │ │ │ -0000bee8 <__gmpn_mod_1@plt>: │ │ │ │ +0000bed0 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #412]! @ 0x19c │ │ │ │ │ │ │ │ -0000bef4 <__gmpn_popcount@plt>: │ │ │ │ +0000bedc <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #404]! @ 0x194 │ │ │ │ │ │ │ │ -0000bf00 <__gmpn_add_1@plt>: │ │ │ │ +0000bee8 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #396]! @ 0x18c │ │ │ │ │ │ │ │ -0000bf0c <__gmpn_sub_1@plt>: │ │ │ │ +0000bef4 <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #388]! @ 0x184 │ │ │ │ │ │ │ │ -0000bf18 <__gmpn_mul_1@plt>: │ │ │ │ +0000bf00 <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #380]! @ 0x17c │ │ │ │ │ │ │ │ -0000bf24 <__gmpn_mul@plt>: │ │ │ │ +0000bf0c <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #372]! @ 0x174 │ │ │ │ │ │ │ │ -0000bf30 : │ │ │ │ +0000bf18 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #364]! @ 0x16c │ │ │ │ │ │ │ │ -0000bf3c : │ │ │ │ +0000bf24 <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #356]! @ 0x164 │ │ │ │ │ │ │ │ -0000bf48 : │ │ │ │ +0000bf30 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #348]! @ 0x15c │ │ │ │ │ │ │ │ -0000bf54 : │ │ │ │ +0000bf3c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #340]! @ 0x154 │ │ │ │ │ │ │ │ -0000bf60 <__ctype_b_loc@plt>: │ │ │ │ +0000bf48 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #332]! @ 0x14c │ │ │ │ │ │ │ │ -0000bf6c : │ │ │ │ +0000bf54 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #324]! @ 0x144 │ │ │ │ │ │ │ │ -0000bf78 : │ │ │ │ +0000bf60 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #316]! @ 0x13c │ │ │ │ │ │ │ │ -0000bf84 : │ │ │ │ +0000bf6c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #308]! @ 0x134 │ │ │ │ │ │ │ │ -0000bf90 : │ │ │ │ +0000bf78 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #300]! @ 0x12c │ │ │ │ │ │ │ │ -0000bf9c : │ │ │ │ +0000bf84 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #292]! @ 0x124 │ │ │ │ │ │ │ │ -0000bfa8 <__isoc23_strtoul@plt>: │ │ │ │ +0000bf90 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #284]! @ 0x11c │ │ │ │ │ │ │ │ -0000bfb4 : │ │ │ │ +0000bf9c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #276]! @ 0x114 │ │ │ │ │ │ │ │ -0000bfc0 : │ │ │ │ +0000bfa8 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #268]! @ 0x10c │ │ │ │ │ │ │ │ -0000bfcc <__isoc23_strtol@plt>: │ │ │ │ +0000bfb4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #260]! @ 0x104 │ │ │ │ │ │ │ │ -0000bfd8 : │ │ │ │ +0000bfc0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #252]! @ 0xfc │ │ │ │ │ │ │ │ -0000bfe4 : │ │ │ │ +0000bfcc <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #244]! @ 0xf4 │ │ │ │ │ │ │ │ -0000bff0 : │ │ │ │ +0000bfd8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #236]! @ 0xec │ │ │ │ │ │ │ │ -0000bffc : │ │ │ │ +0000bfe4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #228]! @ 0xe4 │ │ │ │ │ │ │ │ -0000c008 : │ │ │ │ +0000bff0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #220]! @ 0xdc │ │ │ │ │ │ │ │ -0000c014 : │ │ │ │ +0000bffc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #212]! @ 0xd4 │ │ │ │ │ │ │ │ -0000c020 : │ │ │ │ +0000c008 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #204]! @ 0xcc │ │ │ │ │ │ │ │ -0000c02c : │ │ │ │ +0000c014 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #196]! @ 0xc4 │ │ │ │ │ │ │ │ -0000c038 : │ │ │ │ +0000c020 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #188]! @ 0xbc │ │ │ │ │ │ │ │ -0000c044 <__nanosleep64@plt>: │ │ │ │ +0000c02c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #180]! @ 0xb4 │ │ │ │ │ │ │ │ -0000c050 <__time64@plt>: │ │ │ │ +0000c038 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #172]! @ 0xac │ │ │ │ │ │ │ │ -0000c05c <__ctime64_r@plt>: │ │ │ │ +0000c044 <__nanosleep64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #164]! @ 0xa4 │ │ │ │ │ │ │ │ -0000c068 : │ │ │ │ +0000c050 <__time64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #156]! @ 0x9c │ │ │ │ │ │ │ │ -0000c074 : │ │ │ │ +0000c05c <__ctime64_r@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #148]! @ 0x94 │ │ │ │ │ │ │ │ -0000c080 : │ │ │ │ +0000c068 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #140]! @ 0x8c │ │ │ │ │ │ │ │ -0000c08c : │ │ │ │ +0000c074 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #132]! @ 0x84 │ │ │ │ │ │ │ │ -0000c098 : │ │ │ │ +0000c080 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #124]! @ 0x7c │ │ │ │ │ │ │ │ -0000c0a4 : │ │ │ │ +0000c08c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #116]! @ 0x74 │ │ │ │ │ │ │ │ -0000c0b0 : │ │ │ │ +0000c098 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #108]! @ 0x6c │ │ │ │ │ │ │ │ -0000c0bc : │ │ │ │ +0000c0a4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #100]! @ 0x64 │ │ │ │ │ │ │ │ -0000c0c8 : │ │ │ │ +0000c0b0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #92]! @ 0x5c │ │ │ │ │ │ │ │ -0000c0d4 : │ │ │ │ +0000c0bc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #84]! @ 0x54 │ │ │ │ │ │ │ │ -0000c0e0 : │ │ │ │ +0000c0c8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #76]! @ 0x4c │ │ │ │ │ │ │ │ -0000c0ec : │ │ │ │ +0000c0d4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #68]! @ 0x44 │ │ │ │ │ │ │ │ -0000c0f8 : │ │ │ │ +0000c0e0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #60]! @ 0x3c │ │ │ │ │ │ │ │ -0000c104 <__getrusage64@plt>: │ │ │ │ +0000c0ec : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #52]! @ 0x34 │ │ │ │ │ │ │ │ -0000c110 <__gettimeofday64@plt>: │ │ │ │ +0000c0f8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #44]! @ 0x2c │ │ │ │ │ │ │ │ -0000c11c : │ │ │ │ +0000c104 <__getrusage64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #36]! @ 0x24 │ │ │ │ │ │ │ │ -0000c128 : │ │ │ │ +0000c110 <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #28]! │ │ │ │ │ │ │ │ -0000c134 : │ │ │ │ +0000c11c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #20]! │ │ │ │ │ │ │ │ -0000c140 <__timerfd_settime64@plt>: │ │ │ │ +0000c128 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #12]! │ │ │ │ │ │ │ │ -0000c14c : │ │ │ │ +0000c134 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1024000 @ 0xfa000 │ │ │ │ ldr pc, [ip, #4]! │ │ │ │ │ │ │ │ -0000c158 : │ │ │ │ +0000c140 <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4092]! @ 0xffc │ │ │ │ │ │ │ │ -0000c164 : │ │ │ │ +0000c14c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4084]! @ 0xff4 │ │ │ │ │ │ │ │ -0000c170 : │ │ │ │ +0000c158 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4076]! @ 0xfec │ │ │ │ │ │ │ │ -0000c17c : │ │ │ │ +0000c164 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4068]! @ 0xfe4 │ │ │ │ │ │ │ │ -0000c188 : │ │ │ │ +0000c170 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4060]! @ 0xfdc │ │ │ │ │ │ │ │ -0000c194 : │ │ │ │ +0000c17c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4052]! @ 0xfd4 │ │ │ │ │ │ │ │ -0000c1a0 : │ │ │ │ +0000c188 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4044]! @ 0xfcc │ │ │ │ │ │ │ │ -0000c1ac : │ │ │ │ +0000c194 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4036]! @ 0xfc4 │ │ │ │ │ │ │ │ -0000c1b8 : │ │ │ │ +0000c1a0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4028]! @ 0xfbc │ │ │ │ │ │ │ │ -0000c1c4 : │ │ │ │ +0000c1ac : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4020]! @ 0xfb4 │ │ │ │ │ │ │ │ -0000c1d0 : │ │ │ │ +0000c1b8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4012]! @ 0xfac │ │ │ │ │ │ │ │ -0000c1dc : │ │ │ │ +0000c1c4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #4004]! @ 0xfa4 │ │ │ │ │ │ │ │ -0000c1e8 : │ │ │ │ +0000c1d0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3996]! @ 0xf9c │ │ │ │ │ │ │ │ -0000c1f4 : │ │ │ │ +0000c1dc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3988]! @ 0xf94 │ │ │ │ │ │ │ │ -0000c200 : │ │ │ │ +0000c1e8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3980]! @ 0xf8c │ │ │ │ │ │ │ │ -0000c20c : │ │ │ │ +0000c1f4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3972]! @ 0xf84 │ │ │ │ │ │ │ │ -0000c218 : │ │ │ │ +0000c200 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3964]! @ 0xf7c │ │ │ │ │ │ │ │ -0000c224 : │ │ │ │ +0000c20c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3956]! @ 0xf74 │ │ │ │ │ │ │ │ -0000c230 : │ │ │ │ +0000c218 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3948]! @ 0xf6c │ │ │ │ │ │ │ │ -0000c23c : │ │ │ │ +0000c224 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3940]! @ 0xf64 │ │ │ │ │ │ │ │ -0000c248 : │ │ │ │ +0000c230 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3932]! @ 0xf5c │ │ │ │ │ │ │ │ -0000c254 <__pthread_cond_timedwait64@plt>: │ │ │ │ +0000c23c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3924]! @ 0xf54 │ │ │ │ │ │ │ │ -0000c260 : │ │ │ │ +0000c248 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3916]! @ 0xf4c │ │ │ │ │ │ │ │ -0000c26c : │ │ │ │ +0000c254 <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3908]! @ 0xf44 │ │ │ │ │ │ │ │ -0000c278 : │ │ │ │ +0000c260 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3900]! @ 0xf3c │ │ │ │ │ │ │ │ -0000c284 : │ │ │ │ +0000c26c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3892]! @ 0xf34 │ │ │ │ │ │ │ │ -0000c290 : │ │ │ │ +0000c278 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3884]! @ 0xf2c │ │ │ │ │ │ │ │ -0000c29c : │ │ │ │ +0000c284 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3876]! @ 0xf24 │ │ │ │ │ │ │ │ -0000c2a8 : │ │ │ │ +0000c290 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3868]! @ 0xf1c │ │ │ │ │ │ │ │ -0000c2b4 : │ │ │ │ +0000c29c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3860]! @ 0xf14 │ │ │ │ │ │ │ │ -0000c2c0 : │ │ │ │ +0000c2a8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3852]! @ 0xf0c │ │ │ │ │ │ │ │ -0000c2cc : │ │ │ │ +0000c2b4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3844]! @ 0xf04 │ │ │ │ │ │ │ │ -0000c2d8 : │ │ │ │ +0000c2c0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3836]! @ 0xefc │ │ │ │ │ │ │ │ -0000c2e4 : │ │ │ │ +0000c2cc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3828]! @ 0xef4 │ │ │ │ │ │ │ │ -0000c2f0 : │ │ │ │ +0000c2d8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3820]! @ 0xeec │ │ │ │ │ │ │ │ -0000c2fc <__select64@plt>: │ │ │ │ +0000c2e4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3812]! @ 0xee4 │ │ │ │ │ │ │ │ -0000c308 : │ │ │ │ +0000c2f0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3804]! @ 0xedc │ │ │ │ │ │ │ │ -0000c314 : │ │ │ │ +0000c2fc <__select64@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3796]! @ 0xed4 │ │ │ │ │ │ │ │ -0000c320 : │ │ │ │ +0000c308 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3788]! @ 0xecc │ │ │ │ │ │ │ │ -0000c32c : │ │ │ │ +0000c314 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3780]! @ 0xec4 │ │ │ │ │ │ │ │ -0000c338 : │ │ │ │ +0000c320 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3772]! @ 0xebc │ │ │ │ │ │ │ │ -0000c344 : │ │ │ │ +0000c32c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3764]! @ 0xeb4 │ │ │ │ │ │ │ │ -0000c350 : │ │ │ │ +0000c338 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3756]! @ 0xeac │ │ │ │ │ │ │ │ -0000c35c : │ │ │ │ +0000c344 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3748]! @ 0xea4 │ │ │ │ │ │ │ │ -0000c368 : │ │ │ │ +0000c350 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3740]! @ 0xe9c │ │ │ │ │ │ │ │ -0000c374 : │ │ │ │ +0000c35c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3732]! @ 0xe94 │ │ │ │ │ │ │ │ -0000c380 : │ │ │ │ +0000c368 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3724]! @ 0xe8c │ │ │ │ │ │ │ │ -0000c38c : │ │ │ │ +0000c374 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3716]! @ 0xe84 │ │ │ │ │ │ │ │ -0000c398 : │ │ │ │ +0000c380 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3708]! @ 0xe7c │ │ │ │ │ │ │ │ -0000c3a4 : │ │ │ │ +0000c38c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3700]! @ 0xe74 │ │ │ │ │ │ │ │ -0000c3b0 : │ │ │ │ +0000c398 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3692]! @ 0xe6c │ │ │ │ │ │ │ │ -0000c3bc : │ │ │ │ +0000c3a4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3684]! @ 0xe64 │ │ │ │ │ │ │ │ -0000c3c8 <__isoc23_sscanf@plt>: │ │ │ │ +0000c3b0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3676]! @ 0xe5c │ │ │ │ │ │ │ │ -0000c3d4 : │ │ │ │ +0000c3bc : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3668]! @ 0xe54 │ │ │ │ │ │ │ │ -0000c3e0 : │ │ │ │ +0000c3c8 <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3660]! @ 0xe4c │ │ │ │ │ │ │ │ -0000c3ec : │ │ │ │ +0000c3d4 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3652]! @ 0xe44 │ │ │ │ │ │ │ │ -0000c3f8 : │ │ │ │ +0000c3e0 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3644]! @ 0xe3c │ │ │ │ │ │ │ │ -0000c404 : │ │ │ │ +0000c3ec : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3636]! @ 0xe34 │ │ │ │ │ │ │ │ -0000c410 : │ │ │ │ +0000c3f8 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3628]! @ 0xe2c │ │ │ │ │ │ │ │ -0000c41c : │ │ │ │ +0000c404 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3620]! @ 0xe24 │ │ │ │ │ │ │ │ -0000c428 : │ │ │ │ +0000c410 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3612]! @ 0xe1c │ │ │ │ │ │ │ │ -0000c434 : │ │ │ │ +0000c41c : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3604]! @ 0xe14 │ │ │ │ │ │ │ │ -0000c440 : │ │ │ │ +0000c428 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3596]! @ 0xe0c │ │ │ │ │ │ │ │ -0000c44c : │ │ │ │ +0000c434 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3588]! @ 0xe04 │ │ │ │ │ │ │ │ -0000c458 <__cxa_atexit@plt>: │ │ │ │ +0000c440 : │ │ │ │ add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ add ip, ip, #1019904 @ 0xf9000 │ │ │ │ ldr pc, [ip, #3580]! @ 0xdfc │ │ │ │ + │ │ │ │ +0000c44c : │ │ │ │ + add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ + add ip, ip, #1019904 @ 0xf9000 │ │ │ │ + ldr pc, [ip, #3572]! @ 0xdf4 │ │ │ │ + │ │ │ │ +0000c458 <__cxa_atexit@plt>: │ │ │ │ + add ip, pc, #84, 12 @ 0x5400000 │ │ │ │ + add ip, ip, #1019904 @ 0xf9000 │ │ │ │ + ldr pc, [ip, #3564]! @ 0xdec │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -34,15 +34,15 @@ │ │ │ │ cmp r7, r5 │ │ │ │ beq c500 <__cxa_atexit@plt+0xa8> │ │ │ │ ands r2, r4, #1 │ │ │ │ bne c4cc <__cxa_atexit@plt+0x74> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ lsr r4, r4, #1 │ │ │ │ cmp r7, r5 │ │ │ │ bne c4dc <__cxa_atexit@plt+0x84> │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123,24 +123,24 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq c670 <__cxa_atexit@plt+0x218> │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4012b0 <__cxa_atexit@plt+0x3f4e58> │ │ │ │ + bl 401514 <__cxa_atexit@plt+0x3f50bc> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b c58c <__cxa_atexit@plt+0x134> │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 4012b8 <__cxa_atexit@plt+0x3f4e60> │ │ │ │ + bl 40151c <__cxa_atexit@plt+0x3f50c4> │ │ │ │ ldr ip, [r7] │ │ │ │ mov r2, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ @@ -227,38 +227,38 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq c810 <__cxa_atexit@plt+0x3b8> │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 4012b0 <__cxa_atexit@plt+0x3f4e58> │ │ │ │ + bl 401514 <__cxa_atexit@plt+0x3f50bc> │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b c728 <__cxa_atexit@plt+0x2d0> │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 4012b8 <__cxa_atexit@plt+0x3f4e60> │ │ │ │ + bl 40151c <__cxa_atexit@plt+0x3f50c4> │ │ │ │ ldr ip, [r6] │ │ │ │ mov r1, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r6] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [r0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr ip, [r0] │ │ │ │ b c728 <__cxa_atexit@plt+0x2d0> │ │ │ │ - strbeq r9, [pc, #-2372] @ bf14 <__gmpn_sub_1@plt+0x8> │ │ │ │ + strbeq r9, [pc, #-2356] @ bf24 <__gmpn_mul@plt> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr sl, [pc, #1292] @ cd78 <__cxa_atexit@plt+0x920> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -297,38 +297,38 @@ │ │ │ │ cmp r7, r4 │ │ │ │ beq c91c <__cxa_atexit@plt+0x4c4> │ │ │ │ ands r2, fp, #1 │ │ │ │ bne c8e8 <__cxa_atexit@plt+0x490> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ lsr fp, fp, #1 │ │ │ │ cmp r7, r4 │ │ │ │ bne c8f8 <__cxa_atexit@plt+0x4a0> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r7, r8, r9, lsl #2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #0 │ │ │ │ beq ca10 <__cxa_atexit@plt+0x5b8> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ add r1, r3, r1 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ cmp r6, r7 │ │ │ │ bhi c88c <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #8 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r8, [r1, #20] │ │ │ │ cmp r8, #0 │ │ │ │ beq ca0c <__cxa_atexit@plt+0x5b4> │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp, #12] │ │ │ │ @@ -347,15 +347,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r7, #1 │ │ │ │ bne c9d8 <__cxa_atexit@plt+0x580> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ lsr r7, r7, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne c9c4 <__cxa_atexit@plt+0x56c> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r9, r8, lsl #2 │ │ │ │ add r4, r4, #4 │ │ │ │ @@ -370,21 +370,21 @@ │ │ │ │ bhi c88c <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #8 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ b ca10 <__cxa_atexit@plt+0x5b8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #12 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ cmp r2, #0 │ │ │ │ beq cd5c <__cxa_atexit@plt+0x904> │ │ │ │ cmp r2, #1 │ │ │ │ @@ -406,15 +406,15 @@ │ │ │ │ cmp r7, fp │ │ │ │ beq cad0 <__cxa_atexit@plt+0x678> │ │ │ │ ands r2, r9, #1 │ │ │ │ bne ca9c <__cxa_atexit@plt+0x644> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #4 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ lsr r9, r9, #1 │ │ │ │ cmp r7, fp │ │ │ │ bne caac <__cxa_atexit@plt+0x654> │ │ │ │ mov r3, r8 │ │ │ │ add r7, r4, r3, lsl #2 │ │ │ │ b cb90 <__cxa_atexit@plt+0x738> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -443,15 +443,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r8, #1 │ │ │ │ bne cb58 <__cxa_atexit@plt+0x700> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ lsr r8, r8, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne cb44 <__cxa_atexit@plt+0x6ec> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r7, r9, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -548,26 +548,26 @@ │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq cd14 <__cxa_atexit@plt+0x8bc> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 4012b0 <__cxa_atexit@plt+0x3f4e58> │ │ │ │ + bl 401514 <__cxa_atexit@plt+0x3f50bc> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b cc28 <__cxa_atexit@plt+0x7d0> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 4012b8 <__cxa_atexit@plt+0x3f4e60> │ │ │ │ + bl 40151c <__cxa_atexit@plt+0x3f50c4> │ │ │ │ ldr ip, [r7] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -579,20 +579,20 @@ │ │ │ │ b cc28 <__cxa_atexit@plt+0x7d0> │ │ │ │ ldr r9, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b ca80 <__cxa_atexit@plt+0x628> │ │ │ │ ldr r0, [pc, #20] @ cd88 <__cxa_atexit@plt+0x930> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4012c0 <__cxa_atexit@plt+0x3f4e68> │ │ │ │ - strbeq r9, [pc, #-1364] @ c82c <__cxa_atexit@plt+0x3d4> │ │ │ │ - streq sl, [r1, #-3376] @ 0xfffff2d0 │ │ │ │ + bl 401524 <__cxa_atexit@plt+0x3f50cc> │ │ │ │ + strbeq r9, [pc, #-1348] @ c83c <__cxa_atexit@plt+0x3e4> │ │ │ │ + streq sl, [r1, #-3872] @ 0xfffff0e0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - strbteq r4, [ip], #748 @ 0x2ec │ │ │ │ + strbteq fp, [fp], #4048 @ 0xfd0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ d87c <__cxa_atexit@plt+0x1424> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ d880 <__cxa_atexit@plt+0x1428> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -755,15 +755,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi d024 <__cxa_atexit@plt+0xbcc> │ │ │ │ mov r5, #0 │ │ │ │ b cfa0 <__cxa_atexit@plt+0xb48> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -776,15 +776,15 @@ │ │ │ │ beq cf98 <__cxa_atexit@plt+0xb40> │ │ │ │ mov r9, #0 │ │ │ │ b d190 <__cxa_atexit@plt+0xd38> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ cmp r7, #0 │ │ │ │ beq d188 <__cxa_atexit@plt+0xd30> │ │ │ │ tst r3, #8 │ │ │ │ bne d118 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -818,27 +818,27 @@ │ │ │ │ strh r3, [r5, #26] │ │ │ │ cmp r9, #0 │ │ │ │ beq cf98 <__cxa_atexit@plt+0xb40> │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb lr, [r3, r9, lsr #20] │ │ │ │ b cddc <__cxa_atexit@plt+0x984> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4012c8 <__cxa_atexit@plt+0x3f4e70> │ │ │ │ + bl 40152c <__cxa_atexit@plt+0x3f50d4> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq d4ac <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldrh r2, [r8, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi d150 <__cxa_atexit@plt+0xcf8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ and r7, r3, #2 │ │ │ │ @@ -878,74 +878,74 @@ │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b d118 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 4012d0 <__cxa_atexit@plt+0x3f4e78> │ │ │ │ + bl 401534 <__cxa_atexit@plt+0x3f50dc> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ cmp r9, #0 │ │ │ │ addne r8, r4, #4 │ │ │ │ movne r7, #0 │ │ │ │ ldrne r9, [sp, #8] │ │ │ │ beq d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r8 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, r7 │ │ │ │ bhi d248 <__cxa_atexit@plt+0xdf0> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 4012d8 <__cxa_atexit@plt+0x3f4e80> │ │ │ │ + bl 40153c <__cxa_atexit@plt+0x3f50e4> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 4012c8 <__cxa_atexit@plt+0x3f4e70> │ │ │ │ + bl 40152c <__cxa_atexit@plt+0x3f50d4> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012d8 <__cxa_atexit@plt+0x3f4e80> │ │ │ │ + bl 40153c <__cxa_atexit@plt+0x3f50e4> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b d2a4 <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012c8 <__cxa_atexit@plt+0x3f4e70> │ │ │ │ + bl 40152c <__cxa_atexit@plt+0x3f50d4> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ b d2a4 <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r3, [pc, #1424] @ d8b4 <__cxa_atexit@plt+0x145c> │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r2, [pc, r3] │ │ │ │ @@ -956,15 +956,15 @@ │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ mov r5, #0 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ b cfa0 <__cxa_atexit@plt+0xb48> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq cf64 <__cxa_atexit@plt+0xb0c> │ │ │ │ @@ -978,25 +978,25 @@ │ │ │ │ cmp r0, ip │ │ │ │ beq cf64 <__cxa_atexit@plt+0xb0c> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bic r2, r2, #3 │ │ │ │ orr r2, r2, r0 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ - bl 4012c8 <__cxa_atexit@plt+0x3f4e70> │ │ │ │ + bl 40152c <__cxa_atexit@plt+0x3f50d4> │ │ │ │ ldrh r3, [r5, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq d048 <__cxa_atexit@plt+0xbf0> │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi d3c8 <__cxa_atexit@plt+0xf70> │ │ │ │ b d048 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ @@ -1009,67 +1009,67 @@ │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r2, r0 │ │ │ │ beq cf64 <__cxa_atexit@plt+0xb0c> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 4012d8 <__cxa_atexit@plt+0x3f4e80> │ │ │ │ + bl 40153c <__cxa_atexit@plt+0x3f50e4> │ │ │ │ b d048 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012c8 <__cxa_atexit@plt+0x3f4e70> │ │ │ │ + bl 40152c <__cxa_atexit@plt+0x3f50d4> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ b d310 <__cxa_atexit@plt+0xeb8> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b d448 <__cxa_atexit@plt+0xff0> │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov r1, r9 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ubfx r3, r9, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ moveq r9, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl c85c <__cxa_atexit@plt+0x404> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ beq d764 <__cxa_atexit@plt+0x130c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ @@ -1083,72 +1083,72 @@ │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 4012e0 <__cxa_atexit@plt+0x3f4e88> │ │ │ │ + bl 401544 <__cxa_atexit@plt+0x3f50ec> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ bl c468 <__cxa_atexit@plt+0x10> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ b d594 <__cxa_atexit@plt+0x113c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ - bl 4012e8 <__cxa_atexit@plt+0x3f4e90> │ │ │ │ + bl 40154c <__cxa_atexit@plt+0x3f50f4> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b d2a4 <__cxa_atexit@plt+0xe4c> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq d094 <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldrh r1, [r8, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi d628 <__cxa_atexit@plt+0x11d0> │ │ │ │ b d170 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ @@ -1169,53 +1169,53 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r3, r4, #16 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ b d528 <__cxa_atexit@plt+0x10d0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012d8 <__cxa_atexit@plt+0x3f4e80> │ │ │ │ + bl 40153c <__cxa_atexit@plt+0x3f50e4> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b d2a4 <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 4012d8 <__cxa_atexit@plt+0x3f4e80> │ │ │ │ + bl 40153c <__cxa_atexit@plt+0x3f50e4> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq d4ac <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r7, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r4, r4, #4 │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ ldrh r3, [r8, #-8] │ │ │ │ cmp r3, r7 │ │ │ │ bhi d6f0 <__cxa_atexit@plt+0x1298> │ │ │ │ b d170 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r2, [pc, #428] @ d8c8 <__cxa_atexit@plt+0x1470> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2] │ │ │ │ b d0b8 <__cxa_atexit@plt+0xc60> │ │ │ │ ldr r0, [pc, #416] @ d8cc <__cxa_atexit@plt+0x1474> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4012c0 <__cxa_atexit@plt+0x3f4e68> │ │ │ │ + bl 401524 <__cxa_atexit@plt+0x3f50cc> │ │ │ │ ldr r0, [pc, #404] @ d8d0 <__cxa_atexit@plt+0x1478> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4012c0 <__cxa_atexit@plt+0x3f4e68> │ │ │ │ + bl 401524 <__cxa_atexit@plt+0x3f50cc> │ │ │ │ ldr r3, [pc, #388] @ d8d4 <__cxa_atexit@plt+0x147c> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq d750 <__cxa_atexit@plt+0x12f8> │ │ │ │ mov r9, r4 │ │ │ │ b cddc <__cxa_atexit@plt+0x984> │ │ │ │ @@ -1228,15 +1228,15 @@ │ │ │ │ beq d774 <__cxa_atexit@plt+0x131c> │ │ │ │ b d75c <__cxa_atexit@plt+0x1304> │ │ │ │ tst r3, #4 │ │ │ │ bne cf88 <__cxa_atexit@plt+0xb30> │ │ │ │ ldr r0, [pc, #324] @ d8d8 <__cxa_atexit@plt+0x1480> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4012c0 <__cxa_atexit@plt+0x3f4e68> │ │ │ │ + bl 401524 <__cxa_atexit@plt+0x3f50cc> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ @@ -1285,46 +1285,46 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne cfc0 <__cxa_atexit@plt+0xb68> │ │ │ │ b cf88 <__cxa_atexit@plt+0xb30> │ │ │ │ ldr r1, [pc, #112] @ d8e4 <__cxa_atexit@plt+0x148c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b d7f4 <__cxa_atexit@plt+0x139c> │ │ │ │ - strbeq r9, [pc, #-32] @ d864 <__cxa_atexit@plt+0x140c> │ │ │ │ + strbeq r9, [pc, #-16] @ d874 <__cxa_atexit@plt+0x141c> │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ strbeq ip, [pc, #-848] @ d53c <__cxa_atexit@plt+0x10e4> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - streq sl, [r1, #-1970] @ 0xfffff84e │ │ │ │ - strbeq r6, [lr, #-972] @ 0xfffffc34 │ │ │ │ - streq sl, [r1, #-1922] @ 0xfffff87e │ │ │ │ - streq sl, [r1, #-1982] @ 0xfffff842 │ │ │ │ - strbeq r6, [lr, #-596] @ 0xfffffdac │ │ │ │ + streq sl, [r1, #-2466] @ 0xfffff65e │ │ │ │ + strbeq r6, [lr, #-956] @ 0xfffffc44 │ │ │ │ + streq sl, [r1, #-2418] @ 0xfffff68e │ │ │ │ + streq sl, [r1, #-2478] @ 0xfffff652 │ │ │ │ + strbeq r6, [lr, #-580] @ 0xfffffdbc │ │ │ │ strbeq ip, [pc, #-88] @ d850 <__cxa_atexit@plt+0x13f8> │ │ │ │ strbeq ip, [pc, #-60] @ d870 <__cxa_atexit@plt+0x1418> │ │ │ │ strbeq fp, [pc, #-3928] @ c958 <__cxa_atexit@plt+0x500> │ │ │ │ - strbeq r6, [lr, #-148] @ 0xffffff6c │ │ │ │ + strbeq r6, [lr, #-132] @ 0xffffff7c │ │ │ │ strbeq fp, [pc, #-3888] @ c988 <__cxa_atexit@plt+0x530> │ │ │ │ - strbeq r5, [lr, #-3864] @ 0xfffff0e8 │ │ │ │ - strbeq r5, [lr, #-3768] @ 0xfffff148 │ │ │ │ - strbeq r5, [lr, #-3640] @ 0xfffff1c8 │ │ │ │ - strbeq r5, [lr, #-3052] @ 0xfffff414 │ │ │ │ - strbeq r5, [lr, #-3032] @ 0xfffff428 │ │ │ │ + strbeq r5, [lr, #-3848] @ 0xfffff0f8 │ │ │ │ + strbeq r5, [lr, #-3752] @ 0xfffff158 │ │ │ │ + strbeq r5, [lr, #-3624] @ 0xfffff1d8 │ │ │ │ + strbeq r5, [lr, #-3036] @ 0xfffff424 │ │ │ │ + strbeq r5, [lr, #-3016] @ 0xfffff438 │ │ │ │ strbeq fp, [pc, #-2576] @ cec0 <__cxa_atexit@plt+0xa68> │ │ │ │ - strbteq r3, [ip], #2408 @ 0x968 │ │ │ │ - strbteq r3, [ip], #2476 @ 0x9ac │ │ │ │ + strbteq fp, [fp], #1612 @ 0x64c │ │ │ │ + strbteq fp, [fp], #1680 @ 0x690 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - strbteq r3, [ip], #2352 @ 0x930 │ │ │ │ + strbteq fp, [fp], #1556 @ 0x614 │ │ │ │ strbeq fp, [pc, #-2332] @ cfc8 <__cxa_atexit@plt+0xb70> │ │ │ │ strbeq fp, [pc, #-2304] @ cfe8 <__cxa_atexit@plt+0xb90> │ │ │ │ strbeq fp, [pc, #-2232] @ d034 <__cxa_atexit@plt+0xbdc> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ - bl 4012f0 <__cxa_atexit@plt+0x3f4e98> │ │ │ │ + bl 401554 <__cxa_atexit@plt+0x3f50fc> │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq da78 <__cxa_atexit@plt+0x1620> │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #688] @ dbcc <__cxa_atexit@plt+0x1774> │ │ │ │ @@ -1354,15 +1354,15 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq da80 <__cxa_atexit@plt+0x1628> │ │ │ │ str r1, [r4] │ │ │ │ ldr r3, [r1] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 4012f8 <__cxa_atexit@plt+0x3f4ea0> │ │ │ │ + bl 40155c <__cxa_atexit@plt+0x3f5104> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq d974 <__cxa_atexit@plt+0x151c> │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3] │ │ │ │ mov ip, fp │ │ │ │ @@ -1448,53 +1448,53 @@ │ │ │ │ beq db94 <__cxa_atexit@plt+0x173c> │ │ │ │ ldr r0, [r4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 4012f8 <__cxa_atexit@plt+0x3f4ea0> │ │ │ │ + bl 40155c <__cxa_atexit@plt+0x3f5104> │ │ │ │ b da5c <__cxa_atexit@plt+0x1604> │ │ │ │ bic r6, r1, #3 │ │ │ │ add r2, fp, #128 @ 0x80 │ │ │ │ ldr sl, [r6, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi db70 <__cxa_atexit@plt+0x1718> │ │ │ │ cmp sl, fp │ │ │ │ bls da5c <__cxa_atexit@plt+0x1604> │ │ │ │ add r6, r6, fp, lsl #2 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r1, [r6, #4]! │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, fp, #1 │ │ │ │ - bl 4012a8 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bl 40150c <__cxa_atexit@plt+0x3f50b4> │ │ │ │ cmp sl, fp │ │ │ │ bhi db34 <__cxa_atexit@plt+0x16dc> │ │ │ │ b da5c <__cxa_atexit@plt+0x1604> │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ bl cd8c <__cxa_atexit@plt+0x934> │ │ │ │ b da5c <__cxa_atexit@plt+0x1604> │ │ │ │ and r0, r1, #3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ b da44 <__cxa_atexit@plt+0x15ec> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 4012d0 <__cxa_atexit@plt+0x3f4e78> │ │ │ │ + bl 401534 <__cxa_atexit@plt+0x3f50dc> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ b db24 <__cxa_atexit@plt+0x16cc> │ │ │ │ mov sl, r0 │ │ │ │ add ip, sp, #24 │ │ │ │ b da20 <__cxa_atexit@plt+0x15c8> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401300 <__cxa_atexit@plt+0x3f4ea8> │ │ │ │ + b 401564 <__cxa_atexit@plt+0x3f510c> │ │ │ │ add r3, r8, #1 │ │ │ │ movw ip, #52429 @ 0xcccd │ │ │ │ movt ip, #52428 @ 0xcccc │ │ │ │ umull lr, ip, ip, r3 │ │ │ │ bic lr, ip, #3 │ │ │ │ add ip, lr, ip, lsr #2 │ │ │ │ sub r3, r3, ip │ │ │ │ @@ -1613,15 +1613,15 @@ │ │ │ │ ldr r0, [r3, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne dc0c <__cxa_atexit@plt+0x17b4> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r6, #0 │ │ │ │ bne dda4 <__cxa_atexit@plt+0x194c> │ │ │ │ - bl 401308 <__cxa_atexit@plt+0x3f4eb0> │ │ │ │ + bl 40156c <__cxa_atexit@plt+0x3f5114> │ │ │ │ b dd78 <__cxa_atexit@plt+0x1920> │ │ │ │ ldrh r2, [r4, #4] │ │ │ │ mov r1, #20 │ │ │ │ ldr r3, [pc, #176] @ de64 <__cxa_atexit@plt+0x1a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mla r2, r1, r2, r7 │ │ │ │ ldrb ip, [r3] │ │ │ │ @@ -1660,15 +1660,15 @@ │ │ │ │ clz r1, r1 │ │ │ │ add r3, ip, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b dd58 <__cxa_atexit@plt+0x1900> │ │ │ │ strbeq fp, [pc, #-1328] @ d92c <__cxa_atexit@plt+0x14d4> │ │ │ │ - strbeq r5, [lr, #-1624] @ 0xfffff9a8 │ │ │ │ + strbeq r5, [lr, #-1608] @ 0xfffff9b8 │ │ │ │ strbeq fp, [pc, #-996] @ da80 <__cxa_atexit@plt+0x1628> │ │ │ │ strbeq fp, [pc, #-908] @ dadc <__cxa_atexit@plt+0x1684> │ │ │ │ strbeq fp, [pc, #-880] @ dafc <__cxa_atexit@plt+0x16a4> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -1766,15 +1766,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi dfa0 <__cxa_atexit@plt+0x1b48> │ │ │ │ b df08 <__cxa_atexit@plt+0x1ab0> │ │ │ │ ldr r4, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r4, r4, #5 │ │ │ │ b dec4 <__cxa_atexit@plt+0x1a6c> │ │ │ │ - strbeq r7, [pc, #-3896] @ d0d0 <__cxa_atexit@plt+0xc78> │ │ │ │ + strbeq r7, [pc, #-3880] @ d0e0 <__cxa_atexit@plt+0xc88> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ ldr r3, [pc, #64] @ e050 <__cxa_atexit@plt+0x1bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -1981,15 +1981,15 @@ │ │ │ │ ldr r2, [pc, #2196] @ ebdc <__cxa_atexit@plt+0x2784> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r5, r4 │ │ │ │ str r2, [r5], #8 │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 401310 <__cxa_atexit@plt+0x3f4eb8> │ │ │ │ + bl 401574 <__cxa_atexit@plt+0x3f511c> │ │ │ │ ldr r2, [pc, #2168] @ ebe0 <__cxa_atexit@plt+0x2788> │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq ea34 <__cxa_atexit@plt+0x25dc> │ │ │ │ ldr r2, [pc, #2148] @ ebe4 <__cxa_atexit@plt+0x278c> │ │ │ │ @@ -1997,15 +1997,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ b e27c <__cxa_atexit@plt+0x1e24> │ │ │ │ ldr r5, [pc, #2136] @ ebe8 <__cxa_atexit@plt+0x2790> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ strb r2, [r5, #37] @ 0x25 │ │ │ │ - bl 401310 <__cxa_atexit@plt+0x3f4eb8> │ │ │ │ + bl 401574 <__cxa_atexit@plt+0x3f511c> │ │ │ │ ldrb r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne ea24 <__cxa_atexit@plt+0x25cc> │ │ │ │ ldr r2, [pc, #2100] @ ebec <__cxa_atexit@plt+0x2794> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2091,15 +2091,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne eac4 <__cxa_atexit@plt+0x266c> │ │ │ │ add r5, r4, #8 │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 401318 <__cxa_atexit@plt+0x3f4ec0> │ │ │ │ + bl 40157c <__cxa_atexit@plt+0x3f5124> │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1760] @ ec10 <__cxa_atexit@plt+0x27b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2107,15 +2107,15 @@ │ │ │ │ beq e548 <__cxa_atexit@plt+0x20f0> │ │ │ │ ldrh r2, [r5, #-2] │ │ │ │ cmp r2, #0 │ │ │ │ bne ea6c <__cxa_atexit@plt+0x2614> │ │ │ │ add r5, r4, #16 │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 401320 <__cxa_atexit@plt+0x3f4ec8> │ │ │ │ + bl 401584 <__cxa_atexit@plt+0x3f512c> │ │ │ │ mov r5, r0 │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #4 │ │ │ │ bl ec78 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #8 │ │ │ │ bl ec78 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #12 │ │ │ │ @@ -2125,15 +2125,15 @@ │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #12 │ │ │ │ add r5, r4, #16 │ │ │ │ bl ec78 <__cxa_atexit@plt+0x2820> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r1, r5, r1, lsl #2 │ │ │ │ - bl 401318 <__cxa_atexit@plt+0x3f4ec0> │ │ │ │ + bl 40157c <__cxa_atexit@plt+0x3f5124> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r5, r5, r2, lsl #2 │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ bl de68 <__cxa_atexit@plt+0x1a10> │ │ │ │ mov r5, r0 │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ @@ -2224,15 +2224,15 @@ │ │ │ │ add r5, r5, #3 │ │ │ │ bic r5, r5, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r5, r4, r5 │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ add r5, r4, #88 @ 0x58 │ │ │ │ - bl 401328 <__cxa_atexit@plt+0x3f4ed0> │ │ │ │ + bl 40158c <__cxa_atexit@plt+0x3f5134> │ │ │ │ b e1c8 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1272] @ ec30 <__cxa_atexit@plt+0x27d8> │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ strb r1, [r2, #37] @ 0x25 │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ @@ -2308,15 +2308,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add fp, pc, fp │ │ │ │ strb r1, [fp, #37] @ 0x25 │ │ │ │ add r1, r4, #16 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, r1, r0, lsl #2 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 401318 <__cxa_atexit@plt+0x3f4ec0> │ │ │ │ + bl 40157c <__cxa_atexit@plt+0x3f5124> │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ldrb r1, [fp, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ strb r1, [r4, #8] │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ strb r3, [fp, #37] @ 0x25 │ │ │ │ @@ -2350,15 +2350,15 @@ │ │ │ │ add r1, r3, #4 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r3, r2, r1 │ │ │ │ b e1c0 <__cxa_atexit@plt+0x1d68> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 401330 <__cxa_atexit@plt+0x3f4ed8> │ │ │ │ + bl 401594 <__cxa_atexit@plt+0x3f513c> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr ip, [r9, #28] │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2375,15 +2375,15 @@ │ │ │ │ ldr r2, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [sl, #8] │ │ │ │ cmp r2, r6 │ │ │ │ beq e988 <__cxa_atexit@plt+0x2530> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 401338 <__cxa_atexit@plt+0x3f4ee0> │ │ │ │ + bl 40159c <__cxa_atexit@plt+0x3f5144> │ │ │ │ ldr r3, [pc, #700] @ ec4c <__cxa_atexit@plt+0x27f4> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #24] │ │ │ │ strb r2, [r3, #25] │ │ │ │ strb r2, [r3, #26] │ │ │ │ strb r2, [r3, #27] │ │ │ │ @@ -2511,31 +2511,31 @@ │ │ │ │ add r2, r5, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl ec78 <__cxa_atexit@plt+0x2820> │ │ │ │ b e4c8 <__cxa_atexit@plt+0x2070> │ │ │ │ ldr r0, [pc, #212] @ ec74 <__cxa_atexit@plt+0x281c> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 4012c0 <__cxa_atexit@plt+0x3f4e68> │ │ │ │ + bl 401524 <__cxa_atexit@plt+0x3f50cc> │ │ │ │ strbeq r8, [pc, #-4036] @ dbec <__cxa_atexit@plt+0x1794> │ │ │ │ - strbeq r7, [pc, #-3332] @ deb0 <__cxa_atexit@plt+0x1a58> │ │ │ │ - streq r9, [r1, #-1952] @ 0xfffff860 │ │ │ │ + strbeq r7, [pc, #-3316] @ dec0 <__cxa_atexit@plt+0x1a68> │ │ │ │ + streq r9, [r1, #-2448] @ 0xfffff670 │ │ │ │ strbeq r8, [pc, #-4000] @ dc1c <__cxa_atexit@plt+0x17c4> │ │ │ │ strbeq r8, [pc, #-3988] @ dc2c <__cxa_atexit@plt+0x17d4> │ │ │ │ strbeq r8, [pc, #-3828] @ dcd0 <__cxa_atexit@plt+0x1878> │ │ │ │ strbeq r8, [pc, #-3684] @ dd64 <__cxa_atexit@plt+0x190c> │ │ │ │ strbeq r8, [pc, #-3608] @ ddb4 <__cxa_atexit@plt+0x195c> │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ strbeq r8, [pc, #-3560] @ ddec <__cxa_atexit@plt+0x1994> │ │ │ │ strbeq r8, [pc, #-3468] @ de4c <__cxa_atexit@plt+0x19f4> │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ strbeq r8, [pc, #-3416] @ de88 <__cxa_atexit@plt+0x1a30> │ │ │ │ - @ instruction: 0xffffdf5c │ │ │ │ + @ instruction: 0xffff1824 │ │ │ │ strbeq r8, [pc, #-3344] @ ded8 <__cxa_atexit@plt+0x1a80> │ │ │ │ - @ instruction: 0xffff29e0 │ │ │ │ + @ instruction: 0xffff1648 │ │ │ │ strbeq r8, [pc, #-3300] @ df0c <__cxa_atexit@plt+0x1ab4> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ strbeq r8, [pc, #-3248] @ df48 <__cxa_atexit@plt+0x1af0> │ │ │ │ strbeq r8, [pc, #-3224] @ df64 <__cxa_atexit@plt+0x1b0c> │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ strbeq r8, [pc, #-3104] @ dfe4 <__cxa_atexit@plt+0x1b8c> │ │ │ │ strbeq r8, [pc, #-3064] @ e010 <__cxa_atexit@plt+0x1bb8> │ │ │ │ @@ -2557,21 +2557,21 @@ │ │ │ │ strbeq r8, [pc, #-2072] @ e430 <__cxa_atexit@plt+0x1fd8> │ │ │ │ strbeq r8, [pc, #-1956] @ e4a8 <__cxa_atexit@plt+0x2050> │ │ │ │ strbeq r8, [pc, #-1828] @ e52c <__cxa_atexit@plt+0x20d4> │ │ │ │ strbeq r8, [pc, #-1768] @ e56c <__cxa_atexit@plt+0x2114> │ │ │ │ strbeq r8, [pc, #-1732] @ e594 <__cxa_atexit@plt+0x213c> │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffd1cc │ │ │ │ - @ instruction: 0xffffd1d4 │ │ │ │ + @ instruction: 0xffffd3d0 │ │ │ │ + @ instruction: 0xffffd3d8 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xffff29dc │ │ │ │ + @ instruction: 0xffff1654 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - strbteq r2, [ip], #1528 @ 0x5f8 │ │ │ │ + strbteq sl, [fp], #732 @ 0x2dc │ │ │ │ ldr r1, [pc, #3972] @ fc04 <__cxa_atexit@plt+0x37ac> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ fc08 <__cxa_atexit@plt+0x37b0> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ fc0c <__cxa_atexit@plt+0x37b4> │ │ │ │ mov r5, r0 │ │ │ │ @@ -2604,15 +2604,15 @@ │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r7, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r5, [pc, #3836] @ fc10 <__cxa_atexit@plt+0x37b8> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 4012c0 <__cxa_atexit@plt+0x3f4e68> │ │ │ │ + bl 401524 <__cxa_atexit@plt+0x3f50cc> │ │ │ │ ldr fp, [pc, #4048] @ fcf4 <__cxa_atexit@plt+0x389c> │ │ │ │ ldrh ip, [r4, #-8] │ │ │ │ ldrh r6, [r4, #-6] │ │ │ │ ldr r2, [r1, fp] │ │ │ │ add fp, ip, r6 │ │ │ │ add r7, fp, #1 │ │ │ │ ldrb r9, [r2, #80] @ 0x50 │ │ │ │ @@ -3069,15 +3069,15 @@ │ │ │ │ orr r0, r0, r2 │ │ │ │ str r3, [sl] │ │ │ │ str r0, [r5] │ │ │ │ b ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #2036] @ fc4c <__cxa_atexit@plt+0x37f4> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 4012c0 <__cxa_atexit@plt+0x3f4e68> │ │ │ │ + bl 401524 <__cxa_atexit@plt+0x3f50cc> │ │ │ │ ldr sl, [pc, #2188] @ fcf4 <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r9, [r1, sl] │ │ │ │ ldrb r6, [r9, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 10a54 <__cxa_atexit@plt+0x45fc> │ │ │ │ ldr r0, [pc, #2004] @ fc50 <__cxa_atexit@plt+0x37f8> │ │ │ │ add fp, pc, r0 │ │ │ │ @@ -3559,33 +3559,33 @@ │ │ │ │ str r9, [sl, #24] │ │ │ │ ldr r6, [r1, #28] │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc fbb4 <__cxa_atexit@plt+0x375c> │ │ │ │ b f644 <__cxa_atexit@plt+0x31ec> │ │ │ │ - strbeq r7, [pc, #-316] @ fad0 <__cxa_atexit@plt+0x3678> │ │ │ │ + strbeq r7, [pc, #-300] @ fae0 <__cxa_atexit@plt+0x3688> │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - streq r9, [r1, #-4014] @ 0xfffff052 │ │ │ │ - strbteq r8, [ip], #688 @ 0x2b0 │ │ │ │ + streq sl, [r1, #-414] @ 0xfffffe62 │ │ │ │ + strbteq pc, [fp], #3988 @ 0xf94 @ │ │ │ │ strbeq r8, [pc, #-820] @ f8e8 <__cxa_atexit@plt+0x3490> │ │ │ │ strbeq r8, [pc, #-772] @ f91c <__cxa_atexit@plt+0x34c4> │ │ │ │ strbeq r8, [pc, #-472] @ fa4c <__cxa_atexit@plt+0x35f4> │ │ │ │ strbeq r8, [pc, #-424] @ fa80 <__cxa_atexit@plt+0x3628> │ │ │ │ strbeq r8, [pc, #-316] @ faf0 <__cxa_atexit@plt+0x3698> │ │ │ │ strbeq r8, [pc, #-268] @ fb24 <__cxa_atexit@plt+0x36cc> │ │ │ │ strbeq r7, [pc, #-4068] @ ec50 <__cxa_atexit@plt+0x27f8> │ │ │ │ strbeq r7, [pc, #-4020] @ ec84 <__cxa_atexit@plt+0x282c> │ │ │ │ strbeq r7, [pc, #-3736] @ eda4 <__cxa_atexit@plt+0x294c> │ │ │ │ strbeq r7, [pc, #-3688] @ edd8 <__cxa_atexit@plt+0x2980> │ │ │ │ strbeq r7, [pc, #-3588] @ ee40 <__cxa_atexit@plt+0x29e8> │ │ │ │ strbeq r7, [pc, #-3540] @ ee74 <__cxa_atexit@plt+0x2a1c> │ │ │ │ strbeq r7, [pc, #-3436] @ eee0 <__cxa_atexit@plt+0x2a88> │ │ │ │ strbeq r7, [pc, #-3388] @ ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ - strbteq r7, [ip], #2956 @ 0xb8c │ │ │ │ + strbteq pc, [fp], #2160 @ 0x870 @ │ │ │ │ strbeq r7, [pc, #-3072] @ f058 <__cxa_atexit@plt+0x2c00> │ │ │ │ strbeq r7, [pc, #-3024] @ f08c <__cxa_atexit@plt+0x2c34> │ │ │ │ strbeq r7, [pc, #-2928] @ f0f0 <__cxa_atexit@plt+0x2c98> │ │ │ │ strbeq r7, [pc, #-2880] @ f124 <__cxa_atexit@plt+0x2ccc> │ │ │ │ strbeq r7, [pc, #-2560] @ f268 <__cxa_atexit@plt+0x2e10> │ │ │ │ strbeq r7, [pc, #-2512] @ f29c <__cxa_atexit@plt+0x2e44> │ │ │ │ strbeq r7, [pc, #-2216] @ f3c8 <__cxa_atexit@plt+0x2f70> │ │ │ │ @@ -3614,41 +3614,41 @@ │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ strbeq r6, [pc, #-3168] @ f078 <__cxa_atexit@plt+0x2c20> │ │ │ │ strbeq r6, [pc, #-3120] @ f0ac <__cxa_atexit@plt+0x2c54> │ │ │ │ strbeq r6, [pc, #-2976] @ f140 <__cxa_atexit@plt+0x2ce8> │ │ │ │ strbeq r6, [pc, #-2958] @ f156 <__cxa_atexit@plt+0x2cfe> │ │ │ │ - streq r8, [r1, #-2042] @ 0xfffff806 │ │ │ │ - strbteq r6, [ip], #2716 @ 0xa9c │ │ │ │ - strbeq r2, [lr, #-3352] @ 0xfffff2e8 │ │ │ │ - strbeq r2, [lr, #-3308] @ 0xfffff314 │ │ │ │ + streq r8, [r1, #-2538] @ 0xfffff616 │ │ │ │ + strbteq lr, [fp], #1920 @ 0x780 │ │ │ │ + strbeq r2, [lr, #-3336] @ 0xfffff2f8 │ │ │ │ + strbeq r2, [lr, #-3292] @ 0xfffff324 │ │ │ │ strbeq r6, [pc, #-2848] @ f1d8 <__cxa_atexit@plt+0x2d80> │ │ │ │ - @ instruction: 0xffff85f8 │ │ │ │ - strbeq r2, [lr, #-3228] @ 0xfffff364 │ │ │ │ - strbeq r2, [lr, #-3184] @ 0xfffff390 │ │ │ │ + @ instruction: 0xffff8804 │ │ │ │ + strbeq r2, [lr, #-3212] @ 0xfffff374 │ │ │ │ + strbeq r2, [lr, #-3168] @ 0xfffff3a0 │ │ │ │ strbeq r6, [pc, #-2724] @ f264 <__cxa_atexit@plt+0x2e0c> │ │ │ │ - strbeq r2, [lr, #-3128] @ 0xfffff3c8 │ │ │ │ - strbeq r2, [lr, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq r2, [lr, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq r2, [lr, #-3076] @ 0xfffff3fc │ │ │ │ strbeq r6, [pc, #-2632] @ f2cc <__cxa_atexit@plt+0x2e74> │ │ │ │ - strbeq r2, [lr, #-3024] @ 0xfffff430 │ │ │ │ - strbeq r2, [lr, #-2988] @ 0xfffff454 │ │ │ │ + strbeq r2, [lr, #-3008] @ 0xfffff440 │ │ │ │ + strbeq r2, [lr, #-2972] @ 0xfffff464 │ │ │ │ strbeq r6, [pc, #-2528] @ f340 <__cxa_atexit@plt+0x2ee8> │ │ │ │ strbeq r6, [pc, #-2400] @ f3c4 <__cxa_atexit@plt+0x2f6c> │ │ │ │ strbeq r6, [pc, #-2352] @ f3f8 <__cxa_atexit@plt+0x2fa0> │ │ │ │ strbeq r6, [pc, #-2324] @ f418 <__cxa_atexit@plt+0x2fc0> │ │ │ │ strbeq r6, [pc, #-2328] @ f418 <__cxa_atexit@plt+0x2fc0> │ │ │ │ strbeq r6, [pc, #-2304] @ f434 <__cxa_atexit@plt+0x2fdc> │ │ │ │ strbeq r6, [pc, #-2256] @ f468 <__cxa_atexit@plt+0x3010> │ │ │ │ @ instruction: 0xffff0fd4 │ │ │ │ strbeq r6, [pc, #-1832] @ f618 <__cxa_atexit@plt+0x31c0> │ │ │ │ @ instruction: 0xffff13a4 │ │ │ │ strbeq r6, [pc, #-1308] @ f82c <__cxa_atexit@plt+0x33d4> │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xffff85f8 │ │ │ │ + @ instruction: 0xffff8804 │ │ │ │ strbeq r6, [pc, #-1144] @ f8dc <__cxa_atexit@plt+0x3484> │ │ │ │ strbeq r6, [pc, #-1064] @ f930 <__cxa_atexit@plt+0x34d8> │ │ │ │ strbeq r6, [pc, #-1045] @ f947 <__cxa_atexit@plt+0x34ef> │ │ │ │ strbeq r6, [pc, #-1072] @ f930 <__cxa_atexit@plt+0x34d8> │ │ │ │ strbeq r6, [pc, #-964] @ f9a0 <__cxa_atexit@plt+0x3548> │ │ │ │ strbeq r6, [pc, #-945] @ f9b7 <__cxa_atexit@plt+0x355f> │ │ │ │ strbeq r6, [pc, #-972] @ f9a0 <__cxa_atexit@plt+0x3548> │ │ │ │ @@ -3749,15 +3749,15 @@ │ │ │ │ str r9, [fp, #8] │ │ │ │ ldr r6, [r3, #12] │ │ │ │ str r6, [fp, #12] │ │ │ │ str fp, [r5] │ │ │ │ str r4, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r1, r5 │ │ │ │ - bl 401340 <__cxa_atexit@plt+0x3f4ee8> │ │ │ │ + bl 4015a4 <__cxa_atexit@plt+0x3f514c> │ │ │ │ ldr r3, [sp] │ │ │ │ add ip, r3, #16 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ add r1, ip, r2, lsl #2 │ │ │ │ cmp r8, r1 │ │ │ │ bcs ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4043,15 +4043,15 @@ │ │ │ │ bne 10330 <__cxa_atexit@plt+0x3ed8> │ │ │ │ b 101d8 <__cxa_atexit@plt+0x3d80> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401348 <__cxa_atexit@plt+0x3f4ef0> │ │ │ │ + b 4015ac <__cxa_atexit@plt+0x3f5154> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ tst r0, #3 │ │ │ │ bne f90c <__cxa_atexit@plt+0x34b4> │ │ │ │ ldr r2, [pc, #-1772] @ fcc0 <__cxa_atexit@plt+0x3868> │ │ │ │ ldr fp, [pc, #-1772] @ fcc4 <__cxa_atexit@plt+0x386c> │ │ │ │ ldr r9, [r0] │ │ │ │ tst r9, #1 │ │ │ │ @@ -4107,15 +4107,15 @@ │ │ │ │ str r4, [r3] │ │ │ │ str r7, [r5] │ │ │ │ b ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, r3 │ │ │ │ b eca8 <__cxa_atexit@plt+0x2850> │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldrd r2, [sp] │ │ │ │ b eef0 <__cxa_atexit@plt+0x2a98> │ │ │ │ ldr r5, [pc, #-2000] @ fcd8 <__cxa_atexit@plt+0x3880> │ │ │ │ add r4, pc, r5 │ │ │ │ ldrb r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4134,15 +4134,15 @@ │ │ │ │ add r2, r6, r6 │ │ │ │ ldrsh r2, [lr, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr sl, [pc, #-2072] @ fce4 <__cxa_atexit@plt+0x388c> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, sl │ │ │ │ - bl 4012c0 <__cxa_atexit@plt+0x3f4e68> │ │ │ │ + bl 401524 <__cxa_atexit@plt+0x3f50cc> │ │ │ │ ldr fp, [pc, #-2072] @ fcf4 <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r1, [r1, fp] │ │ │ │ ldrb r6, [r1, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 10d20 <__cxa_atexit@plt+0x48c8> │ │ │ │ ldrh sl, [r8, #-8] │ │ │ │ ldrh r8, [r8, #-6] │ │ │ │ @@ -4285,15 +4285,15 @@ │ │ │ │ add ip, pc, r8 │ │ │ │ str r9, [fp] │ │ │ │ ldr r3, [r9] │ │ │ │ str r3, [ip] │ │ │ │ b ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldrd r2, [sp] │ │ │ │ b f2c4 <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r9, [pc, #-2628] @ fd2c <__cxa_atexit@plt+0x38d4> │ │ │ │ sub sl, r4, #1 │ │ │ │ orr r2, sl, r2 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r9 │ │ │ │ @@ -4317,103 +4317,103 @@ │ │ │ │ ldr r3, [pc, #-2708] @ fd34 <__cxa_atexit@plt+0x38dc> │ │ │ │ ldr r4, [r1, r3] │ │ │ │ add r1, r4, ip, lsl #3 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r5] │ │ │ │ b ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 1010c <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldrd r2, [sp] │ │ │ │ b f35c <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b ef8c <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b ed94 <__cxa_atexit@plt+0x293c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b f984 <__cxa_atexit@plt+0x352c> │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b fdec <__cxa_atexit@plt+0x3994> │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b fec4 <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b f820 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b f6c8 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b f558 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b ffa8 <__cxa_atexit@plt+0x3b50> │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 102b0 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b f4c8 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b fafc <__cxa_atexit@plt+0x36a4> │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b f0e4 <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ b f230 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldrd r2, [sp] │ │ │ │ b eef0 <__cxa_atexit@plt+0x2a98> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldrd r2, [sp] │ │ │ │ b f2c4 <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r5, [pc, #-3096] @ fd38 <__cxa_atexit@plt+0x38e0> │ │ │ │ ldrh r4, [fp, #20] │ │ │ │ add r1, pc, r5 │ │ │ │ ldr r9, [r1, #32] │ │ │ │ cmp r4, r9 │ │ │ │ @@ -4423,112 +4423,112 @@ │ │ │ │ ldr r0, [r1, r6] │ │ │ │ add sl, r0, fp, lsl #3 │ │ │ │ orr fp, sl, r2 │ │ │ │ str fp, [r5] │ │ │ │ b ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 1010c <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b f0e4 <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b ef8c <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b f230 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b ffa8 <__cxa_atexit@plt+0x3b50> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b fec4 <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b f820 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b f6c8 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b f558 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b f4c8 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldrd r2, [sp] │ │ │ │ b f35c <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b fdec <__cxa_atexit@plt+0x3994> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b ed94 <__cxa_atexit@plt+0x293c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b f984 <__cxa_atexit@plt+0x352c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ b fafc <__cxa_atexit@plt+0x36a4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b 102b0 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401360 <__cxa_atexit@plt+0x3f4f08> │ │ │ │ + b 4015c4 <__cxa_atexit@plt+0x3f516c> │ │ │ │ ldr r6, [fp, #28] │ │ │ │ movw r4, #8160 @ 0x1fe0 │ │ │ │ cmp r6, #0 │ │ │ │ ldreq fp, [fp, #8] │ │ │ │ ldr r7, [fp] │ │ │ │ ldr r5, [r7, #4] │ │ │ │ lsr sl, r5, #20 │ │ │ │ @@ -4605,19 +4605,19 @@ │ │ │ │ ldr lr, [pc, #-3824] @ fd58 <__cxa_atexit@plt+0x3900> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, lr │ │ │ │ ldr r6, [r0] │ │ │ │ add r0, r6, #908 @ 0x38c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 401368 <__cxa_atexit@plt+0x3f4f10> │ │ │ │ + b 4015cc <__cxa_atexit@plt+0x3f5174> │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 401370 <__cxa_atexit@plt+0x3f4f18> │ │ │ │ + bl 4015d4 <__cxa_atexit@plt+0x3f517c> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 104c8 <__cxa_atexit@plt+0x4070> │ │ │ │ ldr r7, [pc, #-3880] @ fd5c <__cxa_atexit@plt+0x3904> │ │ │ │ add fp, pc, r7 │ │ │ │ ldrb ip, [fp] │ │ │ │ cmp ip, #0 │ │ │ │ @@ -4629,15 +4629,15 @@ │ │ │ │ bne ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr lr, [pc, #-3912] @ fd64 <__cxa_atexit@plt+0x390c> │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, lr │ │ │ │ b 10c4c <__cxa_atexit@plt+0x47f4> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401350 <__cxa_atexit@plt+0x3f4ef8> │ │ │ │ + bl 4015b4 <__cxa_atexit@plt+0x3f515c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 10468 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r4, [pc, #-3948] @ fd68 <__cxa_atexit@plt+0x3910> │ │ │ │ ldrh r2, [fp, #20] │ │ │ │ add r9, pc, r4 │ │ │ │ ldr r3, [r9, #32] │ │ │ │ @@ -4680,27 +4680,27 @@ │ │ │ │ str fp, [r8, #104] @ 0x68 │ │ │ │ ldr fp, [r8, #108] @ 0x6c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ add ip, fp, r5, lsr #10 │ │ │ │ str ip, [r8, #108] @ 0x6c │ │ │ │ b ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr sl, [pc, #284] @ 10ea8 <__cxa_atexit@plt+0x4a50> │ │ │ │ - bl 401330 <__cxa_atexit@plt+0x3f4ed8> │ │ │ │ + bl 401594 <__cxa_atexit@plt+0x3f513c> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r2, pc, sl │ │ │ │ str r0, [r9, #8] │ │ │ │ str r6, [r9, #12] │ │ │ │ str r9, [r2] │ │ │ │ str r9, [r0, #12] │ │ │ │ b 10734 <__cxa_atexit@plt+0x42dc> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 401358 <__cxa_atexit@plt+0x3f4f00> │ │ │ │ + bl 4015bc <__cxa_atexit@plt+0x3f5164> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 10468 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r5, [pc, #220] @ 10eac <__cxa_atexit@plt+0x4a54> │ │ │ │ add r0, pc, r5 │ │ │ │ ldrb r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -4736,15 +4736,15 @@ │ │ │ │ cmp sl, #0 │ │ │ │ bne 10bd8 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr lr, [pc, #104] @ 10ec4 <__cxa_atexit@plt+0x4a6c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, lr │ │ │ │ ldr r0, [r2] │ │ │ │ add r0, r0, #908 @ 0x38c │ │ │ │ - bl 401368 <__cxa_atexit@plt+0x3f4f10> │ │ │ │ + bl 4015cc <__cxa_atexit@plt+0x3f5174> │ │ │ │ b 10bd8 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr ip, [pc, #80] @ 10ec8 <__cxa_atexit@plt+0x4a70> │ │ │ │ add r6, pc, ip │ │ │ │ ldrb sl, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ beq ef14 <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #64] @ 10ecc <__cxa_atexit@plt+0x4a74> │ │ │ │ @@ -4763,65 +4763,65 @@ │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ strbeq r6, [pc, #-532] @ 10cb0 <__cxa_atexit@plt+0x4858> │ │ │ │ strbeq r6, [pc, #-513] @ 10cc7 <__cxa_atexit@plt+0x486f> │ │ │ │ strbeq r6, [pc, #-540] @ 10cb0 <__cxa_atexit@plt+0x4858> │ │ │ │ strbeq r6, [pc, #-464] @ 10d00 <__cxa_atexit@plt+0x48a8> │ │ │ │ strbeq r6, [pc, #-445] @ 10d17 <__cxa_atexit@plt+0x48bf> │ │ │ │ strbeq r6, [pc, #-472] @ 10d00 <__cxa_atexit@plt+0x48a8> │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4f20> │ │ │ │ + b 4015dc <__cxa_atexit@plt+0x3f5184> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 401380 <__cxa_atexit@plt+0x3f4f28> │ │ │ │ + bl 4015e4 <__cxa_atexit@plt+0x3f518c> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr r2, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r1 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc r3, r2, #0 │ │ │ │ str r3, [r0, #1004] @ 0x3ec │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 401378 <__cxa_atexit@plt+0x3f4f20> │ │ │ │ + b 4015dc <__cxa_atexit@plt+0x3f5184> │ │ │ │ bleq 4d05c <__cxa_atexit@plt+0x40c04> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ bl ff04ef2c <__cxa_atexit@plt+0xff042ad4> │ │ │ │ bl ff14ef30 <__cxa_atexit@plt+0xff142ad8> │ │ │ │ - strbeq r4, [pc, #-3716] @ 100c8 <__cxa_atexit@plt+0x3c70> │ │ │ │ + strbeq r4, [pc, #-3700] @ 100d8 <__cxa_atexit@plt+0x3c80> │ │ │ │ @ instruction: 0xffff0fac │ │ │ │ ldr r3, [pc, #20] @ 10f68 <__cxa_atexit@plt+0x4b10> │ │ │ │ ldr r2, [pc, #20] @ 10f6c <__cxa_atexit@plt+0x4b14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b b6d8 <__gmon_start__@plt> │ │ │ │ - strbeq r4, [pc, #-3692] @ 10104 <__cxa_atexit@plt+0x3cac> │ │ │ │ + strbeq r4, [pc, #-3676] @ 10114 <__cxa_atexit@plt+0x3cbc> │ │ │ │ @ instruction: 0xffff0fb0 │ │ │ │ - rsbspl pc, r4, r6, asr #12 │ │ │ │ + rsbpl pc, r4, r6, asr #12 │ │ │ │ subpl pc, pc, r0, asr #5 │ │ │ │ - cmnppl r4, #73400320 @ p-variant is OBSOLETE @ 0x4600000 │ │ │ │ + msrpl SPSR_s, #73400320 @ 0x4600000 │ │ │ │ movtpl pc, #62144 @ 0xf2c0 @ │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - rsbspl pc, r4, r6, asr #12 │ │ │ │ + rsbpl pc, r4, r6, asr #12 │ │ │ │ subpl pc, pc, r0, asr #5 │ │ │ │ - cmnppl r4, #73400320 @ p-variant is OBSOLETE @ 0x4600000 │ │ │ │ + msrpl SPSR_s, #73400320 @ 0x4600000 │ │ │ │ movtpl pc, #62144 @ 0xf2c0 @ │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ @@ -4902,15 +4902,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11100 <__cxa_atexit@plt+0x4ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr, #-3204] @ 0xfffff37c │ │ │ │ + strbeq r5, [lr, #-3188] @ 0xfffff38c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11150 <__cxa_atexit@plt+0x4cf8> │ │ │ │ ldr r3, [pc, #60] @ 11160 <__cxa_atexit@plt+0x4d08> │ │ │ │ @@ -4942,31 +4942,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 111d4 <__cxa_atexit@plt+0x4d7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 111cc <__cxa_atexit@plt+0x4d74> │ │ │ │ ldr r8, [pc, #40] @ 111dc <__cxa_atexit@plt+0x4d84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 111e0 <__cxa_atexit@plt+0x4d88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003b8 <__cxa_atexit@plt+0x3f3f60> │ │ │ │ + b 4003ec <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sl, [r1, #-3692] @ 0xfffff194 │ │ │ │ - strbeq r5, [lr, #-3008] @ 0xfffff440 │ │ │ │ + strbeq r5, [lr, #-2992] @ 0xfffff450 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1124c <__cxa_atexit@plt+0x4df4> │ │ │ │ ldr r3, [pc, #88] @ 1125c <__cxa_atexit@plt+0x4e04> │ │ │ │ @@ -4991,15 +4991,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11260 <__cxa_atexit@plt+0x4e08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq sl, [r1, #-3584] @ 0xfffff200 │ │ │ │ - strbeq r5, [lr, #-2872] @ 0xfffff4c8 │ │ │ │ + strbeq r5, [lr, #-2856] @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 11290 <__cxa_atexit@plt+0x4e38> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -5007,15 +5007,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 112a4 <__cxa_atexit@plt+0x4e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr, #-2784] @ 0xfffff520 │ │ │ │ + strbeq r5, [lr, #-2768] @ 0xfffff530 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1132c <__cxa_atexit@plt+0x4ed4> │ │ │ │ ldr r7, [pc, #116] @ 1133c <__cxa_atexit@plt+0x4ee4> │ │ │ │ @@ -5047,15 +5047,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11348 <__cxa_atexit@plt+0x4ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r5, [lr, #-2692] @ 0xfffff57c │ │ │ │ + strbeq r5, [lr, #-2676] @ 0xfffff58c │ │ │ │ streq sl, [r1, #-3364] @ 0xfffff2dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ 113a0 <__cxa_atexit@plt+0x4f48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -5071,28 +5071,28 @@ │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r5, [lr, #-2556] @ 0xfffff604 │ │ │ │ + strbeq r5, [lr, #-2540] @ 0xfffff614 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 113d8 <__cxa_atexit@plt+0x4f80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr, #-2504] @ 0xfffff638 │ │ │ │ + strbeq r5, [lr, #-2488] @ 0xfffff648 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11428 <__cxa_atexit@plt+0x4fd0> │ │ │ │ ldr r3, [pc, #60] @ 11438 <__cxa_atexit@plt+0x4fe0> │ │ │ │ @@ -5384,17 +5384,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1188c <__cxa_atexit@plt+0x5434> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq r5, [lr, #-1352] @ 0xfffffab8 │ │ │ │ + strbeq r5, [lr, #-1336] @ 0xfffffac8 │ │ │ │ streq sl, [r1, #-2596] @ 0xfffff5dc │ │ │ │ - strbeq r5, [lr, #-1312] @ 0xfffffae0 │ │ │ │ + strbeq r5, [lr, #-1296] @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ 118f8 <__cxa_atexit@plt+0x54a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -5413,16 +5413,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11900 <__cxa_atexit@plt+0x54a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r5, [lr, #-1196] @ 0xfffffb54 │ │ │ │ - strbeq r5, [lr, #-1176] @ 0xfffffb68 │ │ │ │ + strbeq r5, [lr, #-1180] @ 0xfffffb64 │ │ │ │ + strbeq r5, [lr, #-1160] @ 0xfffffb78 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 11940 <__cxa_atexit@plt+0x54e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ 11944 <__cxa_atexit@plt+0x54ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -5430,16 +5430,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr, #-1136] @ 0xfffffb90 │ │ │ │ - strbeq r5, [lr, #-1132] @ 0xfffffb94 │ │ │ │ + strbeq r5, [lr, #-1120] @ 0xfffffba0 │ │ │ │ + strbeq r5, [lr, #-1116] @ 0xfffffba4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r3, [pc, #116] @ 119d8 <__cxa_atexit@plt+0x5580> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -5471,15 +5471,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ streq sl, [r1, #-2308] @ 0xfffff6fc │ │ │ │ - strbeq r5, [lr, #-960] @ 0xfffffc40 │ │ │ │ + strbeq r5, [lr, #-944] @ 0xfffffc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11a18 <__cxa_atexit@plt+0x55c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r8, [r7, #6] │ │ │ │ @@ -5489,15 +5489,15 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b 11954 <__cxa_atexit@plt+0x54fc> │ │ │ │ ldr r7, [pc, #12] @ 11a2c <__cxa_atexit@plt+0x55d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr, #-876] @ 0xfffffc94 │ │ │ │ + strbeq r5, [lr, #-860] @ 0xfffffca4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 11a5c <__cxa_atexit@plt+0x5604> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -5506,15 +5506,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 11a70 <__cxa_atexit@plt+0x5618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr, #-788] @ 0xfffffcec │ │ │ │ + strbeq r5, [lr, #-772] @ 0xfffffcfc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 12968 <__cxa_atexit@plt+0x6510> │ │ │ │ streq sl, [r1, #-2116] @ 0xfffff7bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -5526,39 +5526,39 @@ │ │ │ │ ldr r3, [pc, #40] @ 11ad4 <__cxa_atexit@plt+0x567c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 11ad8 <__cxa_atexit@plt+0x5680> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 4003c0 <__cxa_atexit@plt+0x3f3f68> │ │ │ │ + b 4003f4 <__cxa_atexit@plt+0x3f3f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [lr, #-752] @ 0xfffffd10 │ │ │ │ - strbeq r5, [lr, #-744] @ 0xfffffd18 │ │ │ │ strbeq r5, [lr, #-736] @ 0xfffffd20 │ │ │ │ + strbeq r5, [lr, #-728] @ 0xfffffd28 │ │ │ │ + strbeq r5, [lr, #-720] @ 0xfffffd30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11b14 <__cxa_atexit@plt+0x56bc> │ │ │ │ ldr r8, [pc, #36] @ 11b1c <__cxa_atexit@plt+0x56c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 11b20 <__cxa_atexit@plt+0x56c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sl], #1254 @ 0x4e6 │ │ │ │ - strbeq r5, [lr, #-652] @ 0xfffffd74 │ │ │ │ + strbeq r6, [sl], #1766 @ 0x6e6 │ │ │ │ + strbeq r5, [lr, #-636] @ 0xfffffd84 │ │ │ │ streq sl, [r1, #-1936] @ 0xfffff870 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5568,39 +5568,39 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r3, [pc, #28] @ 11b80 <__cxa_atexit@plt+0x5728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbeq r5, [lr, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r5, [lr, #-552] @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bbc <__cxa_atexit@plt+0x5764> │ │ │ │ ldr r8, [pc, #36] @ 11bc4 <__cxa_atexit@plt+0x576c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 11bc8 <__cxa_atexit@plt+0x5770> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sl], #1086 @ 0x43e │ │ │ │ - strbeq r5, [lr, #-484] @ 0xfffffe1c │ │ │ │ + strbeq r6, [sl], #1598 @ 0x63e │ │ │ │ + strbeq r5, [lr, #-468] @ 0xfffffe2c │ │ │ │ streq sl, [r1, #-1768] @ 0xfffff918 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5610,21 +5610,21 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r3, [pc, #28] @ 11c28 <__cxa_atexit@plt+0x57d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbeq r5, [lr, #-400] @ 0xfffffe70 │ │ │ │ + strbeq r5, [lr, #-384] @ 0xfffffe80 │ │ │ │ streq sl, [r1, #-1672] @ 0xfffff978 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cd8 <__cxa_atexit@plt+0x5880> │ │ │ │ @@ -5659,27 +5659,27 @@ │ │ │ │ ldr r0, [pc, #56] @ 11cf8 <__cxa_atexit@plt+0x58a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #52] @ 11cfc <__cxa_atexit@plt+0x58a4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - strbeq r6, [sl], #792 @ 0x318 │ │ │ │ + strbeq r6, [sl], #1304 @ 0x518 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strbeq r6, [sl], #817 @ 0x331 │ │ │ │ + strbeq r6, [sl], #1329 @ 0x531 │ │ │ │ streq sl, [r1, #-1452] @ 0xfffffa54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -5699,22 +5699,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #36] @ 11d88 <__cxa_atexit@plt+0x5930> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - strbeq r6, [sl], #636 @ 0x27c │ │ │ │ + strbeq r6, [sl], #1148 @ 0x47c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r6, [sl], #645 @ 0x285 │ │ │ │ + strbeq r6, [sl], #1157 @ 0x485 │ │ │ │ streq sl, [r1, #-1312] @ 0xfffffae0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5726,21 +5726,21 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [pc, #40] @ 11df8 <__cxa_atexit@plt+0x59a0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbeq r6, [sl], #546 @ 0x222 │ │ │ │ + strbeq r6, [sl], #1058 @ 0x422 │ │ │ │ streq sl, [r1, #-1208] @ 0xfffffb48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 11e8c <__cxa_atexit@plt+0x5a34> │ │ │ │ @@ -5765,44 +5765,44 @@ │ │ │ │ beq 11e80 <__cxa_atexit@plt+0x5a28> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [pc, #64] @ 11eb4 <__cxa_atexit@plt+0x5a5c> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #52] @ 11eb0 <__cxa_atexit@plt+0x5a58> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r4, [lr, #-3876] @ 0xfffff0dc │ │ │ │ - strbeq r4, [lr, #-3888] @ 0xfffff0d0 │ │ │ │ + strbeq r4, [lr, #-3860] @ 0xfffff0ec │ │ │ │ + strbeq r4, [lr, #-3872] @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ ldr r2, [pc, #24] @ 11eec <__cxa_atexit@plt+0x5a94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r8, [pc, #16] @ 11ef0 <__cxa_atexit@plt+0x5a98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r4, [lr, #-3788] @ 0xfffff134 │ │ │ │ - strbeq r4, [lr, #-3780] @ 0xfffff13c │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r4, [lr, #-3772] @ 0xfffff144 │ │ │ │ + strbeq r4, [lr, #-3764] @ 0xfffff14c │ │ │ │ streq sl, [r1, #-960] @ 0xfffffc40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5816,21 +5816,21 @@ │ │ │ │ ldr r8, [pc, #44] @ 11f60 <__cxa_atexit@plt+0x5b08> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbeq r6, [sl], #204 @ 0xcc │ │ │ │ + strbeq r6, [sl], #716 @ 0x2cc │ │ │ │ streq sl, [r1, #-848] @ 0xfffffcb0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 11ff8 <__cxa_atexit@plt+0x5ba0> │ │ │ │ @@ -5856,44 +5856,44 @@ │ │ │ │ beq 11fec <__cxa_atexit@plt+0x5b94> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [pc, #64] @ 12020 <__cxa_atexit@plt+0x5bc8> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #52] @ 1201c <__cxa_atexit@plt+0x5bc4> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r4, [lr, #-3512] @ 0xfffff248 │ │ │ │ - strbeq r4, [lr, #-3524] @ 0xfffff23c │ │ │ │ + strbeq r4, [lr, #-3496] @ 0xfffff258 │ │ │ │ + strbeq r4, [lr, #-3508] @ 0xfffff24c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ ldr r2, [pc, #24] @ 12058 <__cxa_atexit@plt+0x5c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r8, [pc, #16] @ 1205c <__cxa_atexit@plt+0x5c04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r4, [lr, #-3424] @ 0xfffff2a0 │ │ │ │ - strbeq r4, [lr, #-3416] @ 0xfffff2a8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r4, [lr, #-3408] @ 0xfffff2b0 │ │ │ │ + strbeq r4, [lr, #-3400] @ 0xfffff2b8 │ │ │ │ streq sl, [r1, #-596] @ 0xfffffdac │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5907,21 +5907,21 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #40] @ 120cc <__cxa_atexit@plt+0x5c74> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r5, [sl], #3947 @ 0xf6b │ │ │ │ + strbeq r6, [sl], #363 @ 0x16b │ │ │ │ streq sl, [r1, #-484] @ 0xfffffe1c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 12164 <__cxa_atexit@plt+0x5d0c> │ │ │ │ @@ -5947,44 +5947,44 @@ │ │ │ │ beq 12158 <__cxa_atexit@plt+0x5d00> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [pc, #64] @ 1218c <__cxa_atexit@plt+0x5d34> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #52] @ 12188 <__cxa_atexit@plt+0x5d30> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r4, [lr, #-3148] @ 0xfffff3b4 │ │ │ │ - strbeq r4, [lr, #-3160] @ 0xfffff3a8 │ │ │ │ + strbeq r4, [lr, #-3132] @ 0xfffff3c4 │ │ │ │ + strbeq r4, [lr, #-3144] @ 0xfffff3b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ ldr r2, [pc, #24] @ 121c4 <__cxa_atexit@plt+0x5d6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r8, [pc, #16] @ 121c8 <__cxa_atexit@plt+0x5d70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r4, [lr, #-3060] @ 0xfffff40c │ │ │ │ - strbeq r4, [lr, #-3052] @ 0xfffff414 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r4, [lr, #-3044] @ 0xfffff41c │ │ │ │ + strbeq r4, [lr, #-3036] @ 0xfffff424 │ │ │ │ streq sl, [r1, #-232] @ 0xffffff18 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5998,21 +5998,21 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #40] @ 12238 <__cxa_atexit@plt+0x5de0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r5, [sl], #3599 @ 0xe0f │ │ │ │ + strbeq r6, [sl], #15 │ │ │ │ streq sl, [r1, #-120] @ 0xffffff88 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122dc <__cxa_atexit@plt+0x5e84> │ │ │ │ @@ -6041,44 +6041,44 @@ │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldrne r8, [pc, #64] @ 12304 <__cxa_atexit@plt+0x5eac> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #52] @ 12300 <__cxa_atexit@plt+0x5ea8> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r5, r6} │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r4, [lr, #-2772] @ 0xfffff52c │ │ │ │ - strbeq r4, [lr, #-2784] @ 0xfffff520 │ │ │ │ + strbeq r4, [lr, #-2756] @ 0xfffff53c │ │ │ │ + strbeq r4, [lr, #-2768] @ 0xfffff530 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ ldr r2, [pc, #24] @ 1233c <__cxa_atexit@plt+0x5ee4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r8, [pc, #16] @ 12340 <__cxa_atexit@plt+0x5ee8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r4, [lr, #-2684] @ 0xfffff584 │ │ │ │ - strbeq r4, [lr, #-2676] @ 0xfffff58c │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r4, [lr, #-2668] @ 0xfffff594 │ │ │ │ + strbeq r4, [lr, #-2660] @ 0xfffff59c │ │ │ │ streq r9, [r1, #-3952] @ 0xfffff090 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -6099,25 +6099,25 @@ │ │ │ │ str r8, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 123dc <__cxa_atexit@plt+0x5f84> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 123c8 <__cxa_atexit@plt+0x5f70> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r4, [lr, #-2572] @ 0xfffff5f4 │ │ │ │ - strbeq r5, [sl], #3210 @ 0xc8a │ │ │ │ + strbeq r4, [lr, #-2556] @ 0xfffff604 │ │ │ │ + strbeq r5, [sl], #3722 @ 0xe8a │ │ │ │ streq r9, [r1, #-3796] @ 0xfffff12c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -6134,15 +6134,15 @@ │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ str sl, [r8, #32] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ streq r9, [r1, #-3672] @ 0xfffff1a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -6169,21 +6169,21 @@ │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str r5, [r9, #36] @ 0x24 │ │ │ │ mov r5, fp │ │ │ │ ldr r8, [pc, #28] @ 124e4 <__cxa_atexit@plt+0x608c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r5, [sl], #2935 @ 0xb77 │ │ │ │ + strbeq r5, [sl], #3447 @ 0xd77 │ │ │ │ streq r9, [r1, #-3532] @ 0xfffff234 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -6206,21 +6206,21 @@ │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str r5, [r9, #36] @ 0x24 │ │ │ │ mov r5, fp │ │ │ │ ldr r8, [pc, #28] @ 12578 <__cxa_atexit@plt+0x6120> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq r5, [sl], #2787 @ 0xae3 │ │ │ │ + strbeq r5, [sl], #3299 @ 0xce3 │ │ │ │ streq r9, [r1, #-3384] @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -6243,21 +6243,21 @@ │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str r5, [r9, #36] @ 0x24 │ │ │ │ mov r5, fp │ │ │ │ ldr r8, [pc, #28] @ 1260c <__cxa_atexit@plt+0x61b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - strbeq r5, [sl], #2639 @ 0xa4f │ │ │ │ + strbeq r5, [sl], #3151 @ 0xc4f │ │ │ │ streq r9, [r1, #-3236] @ 0xfffff35c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126bc <__cxa_atexit@plt+0x6264> │ │ │ │ @@ -6292,27 +6292,27 @@ │ │ │ │ ldr r0, [pc, #56] @ 126dc <__cxa_atexit@plt+0x6284> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #52] @ 126e0 <__cxa_atexit@plt+0x6288> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbeq r5, [sl], #2470 @ 0x9a6 │ │ │ │ + strbeq r5, [sl], #2982 @ 0xba6 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strbeq r5, [sl], #2507 @ 0x9cb │ │ │ │ + strbeq r5, [sl], #3019 @ 0xbcb │ │ │ │ streq r9, [r1, #-3016] @ 0xfffff438 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -6333,22 +6333,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #36] @ 12770 <__cxa_atexit@plt+0x6318> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strbeq r5, [sl], #2310 @ 0x906 │ │ │ │ + strbeq r5, [sl], #2822 @ 0xb06 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - strbeq r5, [sl], #2331 @ 0x91b │ │ │ │ + strbeq r5, [sl], #2843 @ 0xb1b │ │ │ │ streq r9, [r1, #-2868] @ 0xfffff4cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -6361,21 +6361,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 127e4 <__cxa_atexit@plt+0x638c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strbeq r5, [sl], #2043 @ 0x7fb │ │ │ │ + strbeq r5, [sl], #2555 @ 0x9fb │ │ │ │ streq r9, [r1, #-2764] @ 0xfffff534 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -6407,32 +6407,32 @@ │ │ │ │ ldr r3, [pc, #88] @ 128c8 <__cxa_atexit@plt+0x6470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 12898 <__cxa_atexit@plt+0x6440> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [lr, #-1388] @ 0xfffffa94 │ │ │ │ - strbeq r4, [lr, #-1400] @ 0xfffffa88 │ │ │ │ + strbeq r4, [lr, #-1372] @ 0xfffffaa4 │ │ │ │ strbeq r4, [lr, #-1384] @ 0xfffffa98 │ │ │ │ + strbeq r4, [lr, #-1368] @ 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - strbeq r5, [sl], #1859 @ 0x743 │ │ │ │ + strbeq r5, [sl], #2371 @ 0x943 │ │ │ │ streq r9, [r1, #-2532] @ 0xfffff61c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -6456,16 +6456,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - strbeq r4, [lr, #-1200] @ 0xfffffb50 │ │ │ │ - strbeq r4, [lr, #-1172] @ 0xfffffb6c │ │ │ │ + strbeq r4, [lr, #-1184] @ 0xfffffb60 │ │ │ │ + strbeq r4, [lr, #-1156] @ 0xfffffb7c │ │ │ │ @ instruction: 0xfffff10c │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -6707,29 +6707,29 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [lr, #-364] @ 0xfffffe94 │ │ │ │ + strbeq r4, [lr, #-348] @ 0xfffffea4 │ │ │ │ @ instruction: 0xffffedf4 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ streq r9, [r1, #-1472] @ 0xfffffa40 │ │ │ │ streq r9, [r1, #-1432] @ 0xfffffa68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 12d70 <__cxa_atexit@plt+0x6918> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ streq r9, [r1, #-1412] @ 0xfffffa7c │ │ │ │ streq r9, [r1, #-1364] @ 0xfffffaac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -6816,139 +6816,139 @@ │ │ │ │ str r6, [r5, #-40]! @ 0xffffffd8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr, #-4052] @ 0xfffff02c │ │ │ │ - strbeq r3, [lr, #-4004] @ 0xfffff05c │ │ │ │ + strbeq r3, [lr, #-4036] @ 0xfffff03c │ │ │ │ + strbeq r3, [lr, #-3988] @ 0xfffff06c │ │ │ │ @ instruction: 0xffffec48 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ streq r9, [r1, #-1044] @ 0xfffffbec │ │ │ │ streq r9, [r1, #-1040] @ 0xfffffbf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12f64 <__cxa_atexit@plt+0x6b0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12f5c <__cxa_atexit@plt+0x6b04> │ │ │ │ ldr r3, [pc, #56] @ 12f6c <__cxa_atexit@plt+0x6b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 12f70 <__cxa_atexit@plt+0x6b18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #36] @ 12f74 <__cxa_atexit@plt+0x6b1c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4003e8 <__cxa_atexit@plt+0x3f3f90> │ │ │ │ + b 40041c <__cxa_atexit@plt+0x3f3fc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr, #-3656] @ 0xfffff1b8 │ │ │ │ - strbeq r3, [lr, #-3704] @ 0xfffff188 │ │ │ │ + strbeq r3, [lr, #-3640] @ 0xfffff1c8 │ │ │ │ strbeq r3, [lr, #-3688] @ 0xfffff198 │ │ │ │ + strbeq r3, [lr, #-3672] @ 0xfffff1a8 │ │ │ │ streq r9, [r1, #-932] @ 0xfffffc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12fd4 <__cxa_atexit@plt+0x6b7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12fcc <__cxa_atexit@plt+0x6b74> │ │ │ │ ldr r8, [pc, #48] @ 12fdc <__cxa_atexit@plt+0x6b84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 12fe0 <__cxa_atexit@plt+0x6b88> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 12fe4 <__cxa_atexit@plt+0x6b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sl], #4086 @ 0xff6 │ │ │ │ + strbeq r5, [sl], #502 @ 0x1f6 │ │ │ │ streq r9, [r1, #-880] @ 0xfffffc90 │ │ │ │ - strbeq r3, [lr, #-3520] @ 0xfffff240 │ │ │ │ + strbeq r3, [lr, #-3504] @ 0xfffff250 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13020 <__cxa_atexit@plt+0x6bc8> │ │ │ │ ldr r2, [pc, #40] @ 13030 <__cxa_atexit@plt+0x6bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #32] @ 13034 <__cxa_atexit@plt+0x6bdc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003f0 <__cxa_atexit@plt+0x3f3f98> │ │ │ │ + b 400424 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r7, [pc, #16] @ 13038 <__cxa_atexit@plt+0x6be0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [lr, #-3500] @ 0xfffff254 │ │ │ │ + strbeq r3, [lr, #-3484] @ 0xfffff264 │ │ │ │ streq r9, [r1, #-808] @ 0xfffffcd8 │ │ │ │ streq r9, [r1, #-768] @ 0xfffffd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003f8 <__cxa_atexit@plt+0x3f3fa0> │ │ │ │ + b 40042c <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ streq r9, [r1, #-796] @ 0xfffffce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 130a8 <__cxa_atexit@plt+0x6c50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 130a0 <__cxa_atexit@plt+0x6c48> │ │ │ │ ldr r8, [pc, #40] @ 130b0 <__cxa_atexit@plt+0x6c58> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 130b4 <__cxa_atexit@plt+0x6c5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400400 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ + b 400434 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [r1, #-732] @ 0xfffffd24 │ │ │ │ - strbeq r3, [lr, #-3308] @ 0xfffff314 │ │ │ │ + strbeq r3, [lr, #-3292] @ 0xfffff324 │ │ │ │ streq r9, [r1, #-728] @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13120 <__cxa_atexit@plt+0x6cc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13118 <__cxa_atexit@plt+0x6cc0> │ │ │ │ ldr r3, [pc, #60] @ 13128 <__cxa_atexit@plt+0x6cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 1312c <__cxa_atexit@plt+0x6cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 13130 <__cxa_atexit@plt+0x6cd8> │ │ │ │ @@ -6962,15 +6962,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ streq r9, [r1, #-676] @ 0xfffffd5c │ │ │ │ - strbeq r3, [lr, #-3200] @ 0xfffff380 │ │ │ │ + strbeq r3, [lr, #-3184] @ 0xfffff390 │ │ │ │ streq r9, [r1, #-648] @ 0xfffffd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -6979,50 +6979,50 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [lr, #-3176] @ 0xfffff398 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [lr, #-3160] @ 0xfffff3a8 │ │ │ │ streq r9, [r1, #-596] @ 0xfffffdac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 131d0 <__cxa_atexit@plt+0x6d78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 131c8 <__cxa_atexit@plt+0x6d70> │ │ │ │ ldr r8, [pc, #40] @ 131d8 <__cxa_atexit@plt+0x6d80> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 131dc <__cxa_atexit@plt+0x6d84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400400 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ + b 400434 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [r1, #-532] @ 0xfffffdec │ │ │ │ - strbeq r3, [lr, #-3012] @ 0xfffff43c │ │ │ │ + strbeq r3, [lr, #-2996] @ 0xfffff44c │ │ │ │ streq r9, [r1, #-528] @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13248 <__cxa_atexit@plt+0x6df0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13240 <__cxa_atexit@plt+0x6de8> │ │ │ │ ldr r3, [pc, #60] @ 13250 <__cxa_atexit@plt+0x6df8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 13254 <__cxa_atexit@plt+0x6dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 13258 <__cxa_atexit@plt+0x6e00> │ │ │ │ @@ -7036,15 +7036,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ streq r9, [r1, #-476] @ 0xfffffe24 │ │ │ │ - strbeq r3, [lr, #-2904] @ 0xfffff4a8 │ │ │ │ + strbeq r3, [lr, #-2888] @ 0xfffff4b8 │ │ │ │ streq r9, [r1, #-448] @ 0xfffffe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7053,50 +7053,50 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [lr, #-2880] @ 0xfffff4c0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [lr, #-2864] @ 0xfffff4d0 │ │ │ │ streq r9, [r1, #-396] @ 0xfffffe74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 132f8 <__cxa_atexit@plt+0x6ea0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 132f0 <__cxa_atexit@plt+0x6e98> │ │ │ │ ldr r8, [pc, #40] @ 13300 <__cxa_atexit@plt+0x6ea8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 13304 <__cxa_atexit@plt+0x6eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400400 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ + b 400434 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [r1, #-332] @ 0xfffffeb4 │ │ │ │ - strbeq r3, [lr, #-2716] @ 0xfffff564 │ │ │ │ + strbeq r3, [lr, #-2700] @ 0xfffff574 │ │ │ │ streq r9, [r1, #-328] @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13370 <__cxa_atexit@plt+0x6f18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13368 <__cxa_atexit@plt+0x6f10> │ │ │ │ ldr r3, [pc, #60] @ 13378 <__cxa_atexit@plt+0x6f20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 1337c <__cxa_atexit@plt+0x6f24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 13380 <__cxa_atexit@plt+0x6f28> │ │ │ │ @@ -7110,15 +7110,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ streq r9, [r1, #-276] @ 0xfffffeec │ │ │ │ - strbeq r3, [lr, #-2608] @ 0xfffff5d0 │ │ │ │ + strbeq r3, [lr, #-2592] @ 0xfffff5e0 │ │ │ │ streq r9, [r1, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7127,50 +7127,50 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [lr, #-2584] @ 0xfffff5e8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [lr, #-2568] @ 0xfffff5f8 │ │ │ │ streq r9, [r1, #-196] @ 0xffffff3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13420 <__cxa_atexit@plt+0x6fc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13418 <__cxa_atexit@plt+0x6fc0> │ │ │ │ ldr r8, [pc, #40] @ 13428 <__cxa_atexit@plt+0x6fd0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1342c <__cxa_atexit@plt+0x6fd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400400 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ + b 400434 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [r1, #-132] @ 0xffffff7c │ │ │ │ - strbeq r3, [lr, #-2420] @ 0xfffff68c │ │ │ │ + strbeq r3, [lr, #-2404] @ 0xfffff69c │ │ │ │ streq r9, [r1, #-128] @ 0xffffff80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 13498 <__cxa_atexit@plt+0x7040> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13490 <__cxa_atexit@plt+0x7038> │ │ │ │ ldr r3, [pc, #60] @ 134a0 <__cxa_atexit@plt+0x7048> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 134a4 <__cxa_atexit@plt+0x704c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 134a8 <__cxa_atexit@plt+0x7050> │ │ │ │ @@ -7184,15 +7184,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ streq r9, [r1, #-76] @ 0xffffffb4 │ │ │ │ - strbeq r3, [lr, #-2312] @ 0xfffff6f8 │ │ │ │ + strbeq r3, [lr, #-2296] @ 0xfffff708 │ │ │ │ streq r9, [r1, #-48] @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7201,50 +7201,50 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [lr, #-2288] @ 0xfffff710 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [lr, #-2272] @ 0xfffff720 │ │ │ │ streq r8, [r1, #-4092] @ 0xfffff004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13548 <__cxa_atexit@plt+0x70f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13540 <__cxa_atexit@plt+0x70e8> │ │ │ │ ldr r8, [pc, #40] @ 13550 <__cxa_atexit@plt+0x70f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 13554 <__cxa_atexit@plt+0x70fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400400 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ + b 400434 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-4028] @ 0xfffff044 │ │ │ │ - strbeq r3, [lr, #-2124] @ 0xfffff7b4 │ │ │ │ + strbeq r3, [lr, #-2108] @ 0xfffff7c4 │ │ │ │ streq r8, [r1, #-4024] @ 0xfffff048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 135c0 <__cxa_atexit@plt+0x7168> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 135b8 <__cxa_atexit@plt+0x7160> │ │ │ │ ldr r3, [pc, #60] @ 135c8 <__cxa_atexit@plt+0x7170> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 135cc <__cxa_atexit@plt+0x7174> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 135d0 <__cxa_atexit@plt+0x7178> │ │ │ │ @@ -7258,15 +7258,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ streq r8, [r1, #-3972] @ 0xfffff07c │ │ │ │ - strbeq r3, [lr, #-2016] @ 0xfffff820 │ │ │ │ + strbeq r3, [lr, #-2000] @ 0xfffff830 │ │ │ │ streq r8, [r1, #-3944] @ 0xfffff098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7275,16 +7275,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [lr, #-1992] @ 0xfffff838 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [lr, #-1976] @ 0xfffff848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13668 <__cxa_atexit@plt+0x7210> │ │ │ │ ldr r2, [pc, #56] @ 13674 <__cxa_atexit@plt+0x721c> │ │ │ │ @@ -7300,15 +7300,15 @@ │ │ │ │ b 13684 <__cxa_atexit@plt+0x722c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r3, [lr, #-1864] @ 0xfffff8b8 │ │ │ │ + strbeq r3, [lr, #-1848] @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13760 <__cxa_atexit@plt+0x7308> │ │ │ │ @@ -7360,36 +7360,36 @@ │ │ │ │ sub r7, r6, #67 @ 0x43 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [lr, #-1748] @ 0xfffff92c │ │ │ │ - strbeq r3, [lr, #-1720] @ 0xfffff948 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [lr, #-1732] @ 0xfffff93c │ │ │ │ + strbeq r3, [lr, #-1704] @ 0xfffff958 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137a8 <__cxa_atexit@plt+0x7350> │ │ │ │ ldr r2, [pc, #36] @ 137b8 <__cxa_atexit@plt+0x7360> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r8, [pc, #28] @ 137bc <__cxa_atexit@plt+0x7364> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400408 <__cxa_atexit@plt+0x3f3fb0> │ │ │ │ + b 40043c <__cxa_atexit@plt+0x3f3fe4> │ │ │ │ ldr r7, [pc, #16] @ 137c0 <__cxa_atexit@plt+0x7368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r3, [lr, #-1584] @ 0xfffff9d0 │ │ │ │ + strbeq r3, [lr, #-1568] @ 0xfffff9e0 │ │ │ │ streq r8, [r1, #-3468] @ 0xfffff274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7404,17 +7404,17 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq r3, [lr, #-1496] @ 0xfffffa28 │ │ │ │ + strbeq r3, [lr, #-1480] @ 0xfffffa38 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 13844 <__cxa_atexit@plt+0x73ec> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -7453,70 +7453,70 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r1, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ - strbeq r3, [lr, #-1364] @ 0xfffffaac │ │ │ │ + strbeq r3, [lr, #-1348] @ 0xfffffabc │ │ │ │ streq r8, [r1, #-3256] @ 0xfffff348 │ │ │ │ streq r8, [r1, #-3312] @ 0xfffff310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13938 <__cxa_atexit@plt+0x74e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13930 <__cxa_atexit@plt+0x74d8> │ │ │ │ ldr r8, [pc, #40] @ 13940 <__cxa_atexit@plt+0x74e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 13944 <__cxa_atexit@plt+0x74ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400400 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ + b 400434 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-3248] @ 0xfffff350 │ │ │ │ - strbeq r3, [lr, #-1116] @ 0xfffffba4 │ │ │ │ + strbeq r3, [lr, #-1100] @ 0xfffffbb4 │ │ │ │ streq r8, [r1, #-3304] @ 0xfffff318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 139a8 <__cxa_atexit@plt+0x7550> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 139a0 <__cxa_atexit@plt+0x7548> │ │ │ │ ldr r3, [pc, #52] @ 139b0 <__cxa_atexit@plt+0x7558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 139b4 <__cxa_atexit@plt+0x755c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 139b8 <__cxa_atexit@plt+0x7560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #3 │ │ │ │ mov r5, sl │ │ │ │ - b 400410 <__cxa_atexit@plt+0x3f3fb8> │ │ │ │ + b 400444 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-3260] @ 0xfffff344 │ │ │ │ streq r8, [r1, #-3056] @ 0xfffff410 │ │ │ │ - strbeq r3, [lr, #-1008] @ 0xfffffc10 │ │ │ │ + strbeq r3, [lr, #-992] @ 0xfffffc20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -7529,105 +7529,105 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13a10 <__cxa_atexit@plt+0x75b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [lr, #-1016] @ 0xfffffc08 │ │ │ │ + strbeq r3, [lr, #-1000] @ 0xfffffc18 │ │ │ │ streq r8, [r1, #-3252] @ 0xfffff34c │ │ │ │ streq r8, [r1, #-3280] @ 0xfffff330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13a68 <__cxa_atexit@plt+0x7610> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13a60 <__cxa_atexit@plt+0x7608> │ │ │ │ ldr r8, [pc, #40] @ 13a70 <__cxa_atexit@plt+0x7618> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 13a74 <__cxa_atexit@plt+0x761c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400400 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ + b 400434 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-3216] @ 0xfffff370 │ │ │ │ - strbeq r3, [lr, #-812] @ 0xfffffcd4 │ │ │ │ + strbeq r3, [lr, #-796] @ 0xfffffce4 │ │ │ │ streq r8, [r1, #-3280] @ 0xfffff330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 13adc <__cxa_atexit@plt+0x7684> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13ad4 <__cxa_atexit@plt+0x767c> │ │ │ │ ldr r3, [pc, #56] @ 13ae4 <__cxa_atexit@plt+0x768c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 13ae8 <__cxa_atexit@plt+0x7690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 13aec <__cxa_atexit@plt+0x7694> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400410 <__cxa_atexit@plt+0x3f3fb8> │ │ │ │ + b 400444 <__cxa_atexit@plt+0x3f3fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-3236] @ 0xfffff35c │ │ │ │ - strbeq r3, [lr, #-712] @ 0xfffffd38 │ │ │ │ - strbeq r3, [lr, #-796] @ 0xfffffce4 │ │ │ │ + strbeq r3, [lr, #-696] @ 0xfffffd48 │ │ │ │ + strbeq r3, [lr, #-780] @ 0xfffffcf4 │ │ │ │ streq r8, [r1, #-3960] @ 0xfffff088 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13b44 <__cxa_atexit@plt+0x76ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13b3c <__cxa_atexit@plt+0x76e4> │ │ │ │ ldr r8, [pc, #40] @ 13b4c <__cxa_atexit@plt+0x76f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 13b50 <__cxa_atexit@plt+0x76f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400400 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ + b 400434 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-3896] @ 0xfffff0c8 │ │ │ │ - strbeq r3, [lr, #-592] @ 0xfffffdb0 │ │ │ │ + strbeq r3, [lr, #-576] @ 0xfffffdc0 │ │ │ │ streq r8, [r1, #-3960] @ 0xfffff088 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13bc8 <__cxa_atexit@plt+0x7770> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13bc0 <__cxa_atexit@plt+0x7768> │ │ │ │ ldr lr, [pc, #72] @ 13bd0 <__cxa_atexit@plt+0x7778> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #68] @ 13bd4 <__cxa_atexit@plt+0x777c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 13bd8 <__cxa_atexit@plt+0x7780> │ │ │ │ @@ -7637,78 +7637,78 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 400418 <__cxa_atexit@plt+0x3f3fc0> │ │ │ │ + b 40044c <__cxa_atexit@plt+0x3f3ff4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-3916] @ 0xfffff0b4 │ │ │ │ - strbeq r3, [lr, #-492] @ 0xfffffe14 │ │ │ │ - strbeq r3, [lr, #-588] @ 0xfffffdb4 │ │ │ │ - strbeq r3, [lr, #-528] @ 0xfffffdf0 │ │ │ │ + strbeq r3, [lr, #-476] @ 0xfffffe24 │ │ │ │ + strbeq r3, [lr, #-572] @ 0xfffffdc4 │ │ │ │ + strbeq r3, [lr, #-512] @ 0xfffffe00 │ │ │ │ streq r8, [r1, #-3880] @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13c34 <__cxa_atexit@plt+0x77dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 13c2c <__cxa_atexit@plt+0x77d4> │ │ │ │ ldr r8, [pc, #40] @ 13c3c <__cxa_atexit@plt+0x77e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 13c40 <__cxa_atexit@plt+0x77e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400400 <__cxa_atexit@plt+0x3f3fa8> │ │ │ │ + b 400434 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-1824] @ 0xfffff8e0 │ │ │ │ - strbeq r3, [lr, #-352] @ 0xfffffea0 │ │ │ │ + strbeq r3, [lr, #-336] @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c78 <__cxa_atexit@plt+0x7820> │ │ │ │ ldr r3, [pc, #32] @ 13c80 <__cxa_atexit@plt+0x7828> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 13c84 <__cxa_atexit@plt+0x782c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 400420 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + b 400454 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r3, [lr, #-288] @ 0xfffffee0 │ │ │ │ + strbeq r3, [lr, #-272] @ 0xfffffef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 13cb4 <__cxa_atexit@plt+0x785c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 13cb8 <__cxa_atexit@plt+0x7860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ streq r8, [r1, #-896] @ 0xfffffc80 │ │ │ │ - strbeq r3, [lr, #-268] @ 0xfffffef4 │ │ │ │ + strbeq r3, [lr, #-252] @ 0xffffff04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13d08 <__cxa_atexit@plt+0x78b0> │ │ │ │ ldr r2, [pc, #56] @ 13d10 <__cxa_atexit@plt+0x78b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -7719,20 +7719,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 13d18 <__cxa_atexit@plt+0x78c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-816] @ 0xfffffcd0 │ │ │ │ - strbeq r3, [lr, #-172] @ 0xffffff54 │ │ │ │ - strbeq r3, [lr, #-196] @ 0xffffff3c │ │ │ │ + strbeq r3, [lr, #-156] @ 0xffffff64 │ │ │ │ + strbeq r3, [lr, #-180] @ 0xffffff4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13d68 <__cxa_atexit@plt+0x7910> │ │ │ │ ldr r2, [pc, #56] @ 13d70 <__cxa_atexit@plt+0x7918> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -7743,20 +7743,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 13d78 <__cxa_atexit@plt+0x7920> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-736] @ 0xfffffd20 │ │ │ │ - strbeq r3, [lr, #-76] @ 0xffffffb4 │ │ │ │ - strbeq r3, [lr, #-100] @ 0xffffff9c │ │ │ │ + strbeq r3, [lr, #-60] @ 0xffffffc4 │ │ │ │ + strbeq r3, [lr, #-84] @ 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13dc8 <__cxa_atexit@plt+0x7970> │ │ │ │ ldr r2, [pc, #56] @ 13dd0 <__cxa_atexit@plt+0x7978> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -7767,20 +7767,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 13dd8 <__cxa_atexit@plt+0x7980> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1, #-632] @ 0xfffffd88 │ │ │ │ - strbeq r2, [lr, #-4076] @ 0xfffff014 │ │ │ │ - strbeq r3, [lr, #-4] │ │ │ │ + strbeq r2, [lr, #-4060] @ 0xfffff024 │ │ │ │ + strbeq r2, [lr, #-4084] @ 0xfffff00c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e28 <__cxa_atexit@plt+0x79d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -7791,19 +7791,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr, #-3980] @ 0xfffff074 │ │ │ │ - strbeq r2, [lr, #-4060] @ 0xfffff024 │ │ │ │ + strbeq r2, [lr, #-3964] @ 0xfffff084 │ │ │ │ + strbeq r2, [lr, #-4044] @ 0xfffff034 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e84 <__cxa_atexit@plt+0x7a2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -7814,19 +7814,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400438 <__cxa_atexit@plt+0x3f3fe0> │ │ │ │ + b 40046c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr, #-3888] @ 0xfffff0d0 │ │ │ │ - strbeq r2, [lr, #-3968] @ 0xfffff080 │ │ │ │ + strbeq r2, [lr, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r2, [lr, #-3952] @ 0xfffff090 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13ee0 <__cxa_atexit@plt+0x7a88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -7837,19 +7837,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr, #-3796] @ 0xfffff12c │ │ │ │ - strbeq r2, [lr, #-3876] @ 0xfffff0dc │ │ │ │ + strbeq r2, [lr, #-3780] @ 0xfffff13c │ │ │ │ + strbeq r2, [lr, #-3860] @ 0xfffff0ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13f3c <__cxa_atexit@plt+0x7ae4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -7860,19 +7860,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr, #-3704] @ 0xfffff188 │ │ │ │ - strbeq r2, [lr, #-3784] @ 0xfffff138 │ │ │ │ + strbeq r2, [lr, #-3688] @ 0xfffff198 │ │ │ │ + strbeq r2, [lr, #-3768] @ 0xfffff148 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13f98 <__cxa_atexit@plt+0x7b40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -7883,19 +7883,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr, #-3612] @ 0xfffff1e4 │ │ │ │ - strbeq r2, [lr, #-3692] @ 0xfffff194 │ │ │ │ + strbeq r2, [lr, #-3596] @ 0xfffff1f4 │ │ │ │ + strbeq r2, [lr, #-3676] @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13ff4 <__cxa_atexit@plt+0x7b9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -7906,19 +7906,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400438 <__cxa_atexit@plt+0x3f3fe0> │ │ │ │ + b 40046c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr, #-3520] @ 0xfffff240 │ │ │ │ - strbeq r2, [lr, #-3600] @ 0xfffff1f0 │ │ │ │ + strbeq r2, [lr, #-3504] @ 0xfffff250 │ │ │ │ + strbeq r2, [lr, #-3584] @ 0xfffff200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14050 <__cxa_atexit@plt+0x7bf8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -7929,31 +7929,31 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [lr, #-3428] @ 0xfffff29c │ │ │ │ - strbeq r2, [lr, #-3508] @ 0xfffff24c │ │ │ │ + strbeq r2, [lr, #-3412] @ 0xfffff2ac │ │ │ │ + strbeq r2, [lr, #-3492] @ 0xfffff25c │ │ │ │ streq r7, [r1, #-4056] @ 0xfffff028 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14090 <__cxa_atexit@plt+0x7c38> │ │ │ │ ldr r3, [pc, #28] @ 140a0 <__cxa_atexit@plt+0x7c48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 400440 <__cxa_atexit@plt+0x3f3fe8> │ │ │ │ + b 400474 <__cxa_atexit@plt+0x3f401c> │ │ │ │ ldr r7, [pc, #12] @ 140a4 <__cxa_atexit@plt+0x7c4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r8, [r1, #-2752] @ 0xfffff540 │ │ │ │ streq r7, [r1, #-3988] @ 0xfffff06c │ │ │ │ @@ -7970,35 +7970,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400448 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + b 40047c <__cxa_atexit@plt+0x3f4024> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq r7, [r1, #-3892] @ 0xfffff0cc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1413c <__cxa_atexit@plt+0x7ce4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 14140 <__cxa_atexit@plt+0x7ce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400450 <__cxa_atexit@plt+0x3f3ff8> │ │ │ │ + b 400484 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r2, [lr, #-3256] @ 0xfffff348 │ │ │ │ + strbeq r2, [lr, #-3240] @ 0xfffff358 │ │ │ │ streq r7, [r1, #-3832] @ 0xfffff108 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14174 <__cxa_atexit@plt+0x7d1c> │ │ │ │ ldr r7, [pc, #40] @ 1418c <__cxa_atexit@plt+0x7d34> │ │ │ │ @@ -8007,33 +8007,33 @@ │ │ │ │ ldr r0, [pc, #32] @ 14190 <__cxa_atexit@plt+0x7d38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 14188 <__cxa_atexit@plt+0x7d30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 400448 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + b 40047c <__cxa_atexit@plt+0x3f4024> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq r7, [r1, #-3808] @ 0xfffff120 │ │ │ │ streq r7, [r1, #-3796] @ 0xfffff12c │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 141b0 <__cxa_atexit@plt+0x7d58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400458 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + b 40048c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 141d0 <__cxa_atexit@plt+0x7d78> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 400420 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + b 400454 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -8078,39 +8078,39 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ ldr r6, [pc, #108] @ 14300 <__cxa_atexit@plt+0x7ea8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #36] @ 142f4 <__cxa_atexit@plt+0x7e9c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - strbeq r2, [lr, #-2900] @ 0xfffff4ac │ │ │ │ + strbeq r2, [lr, #-2884] @ 0xfffff4bc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r8, [r5] │ │ │ │ @@ -8132,24 +8132,24 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ 143a0 <__cxa_atexit@plt+0x7f48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r2, [lr, #-2724] @ 0xfffff55c │ │ │ │ + strbeq r2, [lr, #-2708] @ 0xfffff56c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -8171,24 +8171,24 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ 1443c <__cxa_atexit@plt+0x7fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r2, [lr, #-2568] @ 0xfffff5f8 │ │ │ │ + strbeq r2, [lr, #-2552] @ 0xfffff608 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -8222,15 +8222,15 @@ │ │ │ │ stm r9, {r0, r1, r2} │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r6, [pc, #220] @ 145b4 <__cxa_atexit@plt+0x815c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 14548 <__cxa_atexit@plt+0x80f0> │ │ │ │ ldr lr, [pc, #164] @ 145a0 <__cxa_atexit@plt+0x8148> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, #160] @ 145a4 <__cxa_atexit@plt+0x814c> │ │ │ │ @@ -8243,47 +8243,47 @@ │ │ │ │ stmda r5, {r6, lr} │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r6, [pc, #128] @ 145a8 <__cxa_atexit@plt+0x8150> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #68] @ 14594 <__cxa_atexit@plt+0x813c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r6, [pc, #40] @ 1459c <__cxa_atexit@plt+0x8144> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r8, r1 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - strbeq r2, [lr, #-2240] @ 0xfffff740 │ │ │ │ + strbeq r2, [lr, #-2224] @ 0xfffff750 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - strbeq r2, [lr, #-2320] @ 0xfffff6f0 │ │ │ │ + strbeq r2, [lr, #-2304] @ 0xfffff700 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -8301,24 +8301,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r8, r2 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ 14644 <__cxa_atexit@plt+0x81ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r2, [lr, #-2036] @ 0xfffff80c │ │ │ │ + strbeq r2, [lr, #-2020] @ 0xfffff81c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1466c <__cxa_atexit@plt+0x8214> │ │ │ │ @@ -8357,33 +8357,33 @@ │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r8, sl} │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r2 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [pc, #32] @ 14738 <__cxa_atexit@plt+0x82e0> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r9 │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq r2, [lr, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq r2, [lr, #-1800] @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -8405,25 +8405,25 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #32] @ 147e8 <__cxa_atexit@plt+0x8390> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r2, [lr, #-1632] @ 0xfffff9a0 │ │ │ │ + strbeq r2, [lr, #-1616] @ 0xfffff9b0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1489c <__cxa_atexit@plt+0x8444> │ │ │ │ @@ -8460,45 +8460,45 @@ │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r6, [pc, #132] @ 14910 <__cxa_atexit@plt+0x84b8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #92] @ 14900 <__cxa_atexit@plt+0x84a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #76] @ 14904 <__cxa_atexit@plt+0x84ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #36] @ 148fc <__cxa_atexit@plt+0x84a4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, #20 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r2, [lr, #-1328] @ 0xfffffad0 │ │ │ │ + strbeq r2, [lr, #-1312] @ 0xfffffae0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ - strbeq r2, [lr, #-1372] @ 0xfffffaa4 │ │ │ │ + strbeq r2, [lr, #-1356] @ 0xfffffab4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -8556,40 +8556,40 @@ │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r0, [pc, #112] @ 14a7c <__cxa_atexit@plt+0x8624> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r6, lr │ │ │ │ mov r8, r2 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #76] @ 14a70 <__cxa_atexit@plt+0x8618> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [pc, #36] @ 14a6c <__cxa_atexit@plt+0x8614> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ streq r8, [r1, #-444] @ 0xfffffe44 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffff458 │ │ │ │ - strbeq r2, [lr, #-988] @ 0xfffffc24 │ │ │ │ + strbeq r2, [lr, #-972] @ 0xfffffc34 │ │ │ │ streq r8, [r1, #-488] @ 0xfffffe18 │ │ │ │ mov fp, r7 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #20 │ │ │ │ cmp sl, r9 │ │ │ │ bcc 14b5c <__cxa_atexit@plt+0x8704> │ │ │ │ ldr lr, [pc, #256] @ 14ba0 <__cxa_atexit@plt+0x8748> │ │ │ │ @@ -8632,43 +8632,43 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #72] @ 14bac <__cxa_atexit@plt+0x8754> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #36] @ 14ba8 <__cxa_atexit@plt+0x8750> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff33c │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - strbeq r2, [lr, #-728] @ 0xfffffd28 │ │ │ │ + strbeq r2, [lr, #-712] @ 0xfffffd38 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 14a84 <__cxa_atexit@plt+0x862c> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -8698,25 +8698,25 @@ │ │ │ │ str r8, [r7, #12] │ │ │ │ str r2, [r7, #16] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #32] @ 14c7c <__cxa_atexit@plt+0x8824> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - strbeq r2, [lr, #-464] @ 0xfffffe30 │ │ │ │ + strbeq r2, [lr, #-448] @ 0xfffffe40 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -8752,38 +8752,38 @@ │ │ │ │ add r1, r6, #8 │ │ │ │ stm r1, {r0, r8, sl} │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r2 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #68] @ 14d78 <__cxa_atexit@plt+0x8920> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [pc, #36] @ 14d74 <__cxa_atexit@plt+0x891c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff1f4 │ │ │ │ streq r7, [r1, #-3752] @ 0xfffff158 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffff150 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - strbeq r2, [lr, #-236] @ 0xffffff14 │ │ │ │ + strbeq r2, [lr, #-220] @ 0xffffff24 │ │ │ │ streq r7, [r1, #-3788] @ 0xfffff134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14df0 <__cxa_atexit@plt+0x8998> │ │ │ │ ldr r2, [pc, #80] @ 14df8 <__cxa_atexit@plt+0x89a0> │ │ │ │ @@ -8805,31 +8805,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 14dfc <__cxa_atexit@plt+0x89a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r2, [lr, #-4] │ │ │ │ - strbeq r2, [lr, #-24] @ 0xffffffe8 │ │ │ │ + strbeq r1, [lr, #-4084] @ 0xfffff00c │ │ │ │ + strbeq r2, [lr, #-8] │ │ │ │ streq r7, [r1, #-3664] @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 14e38 <__cxa_atexit@plt+0x89e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 14e3c <__cxa_atexit@plt+0x89e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [lr, #-4052] @ 0xfffff02c │ │ │ │ - strbeq r1, [lr, #-4040] @ 0xfffff038 │ │ │ │ + strbeq r1, [lr, #-4036] @ 0xfffff03c │ │ │ │ + strbeq r1, [lr, #-4024] @ 0xfffff048 │ │ │ │ streq r7, [r1, #-3604] @ 0xfffff1ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14e9c <__cxa_atexit@plt+0x8a44> │ │ │ │ @@ -8844,25 +8844,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 14ec0 <__cxa_atexit@plt+0x8a68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - strbeq r3, [sl], #78 @ 0x4e │ │ │ │ - strbeq r1, [lr, #-3852] @ 0xfffff0f4 │ │ │ │ + strbeq r3, [sl], #590 @ 0x24e │ │ │ │ + strbeq r1, [lr, #-3836] @ 0xfffff104 │ │ │ │ streq r7, [r1, #-3456] @ 0xfffff280 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #68 @ 0x44 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14f94 <__cxa_atexit@plt+0x8b3c> │ │ │ │ @@ -8902,15 +8902,15 @@ │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ str lr, [r5, #60] @ 0x3c │ │ │ │ mov r7, r8 │ │ │ │ - b 400478 <__cxa_atexit@plt+0x3f4020> │ │ │ │ + b 4004ac <__cxa_atexit@plt+0x3f4054> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @@ -8950,15 +8950,15 @@ │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r6, [r5] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r8, r7 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 400478 <__cxa_atexit@plt+0x3f4020> │ │ │ │ + b 4004ac <__cxa_atexit@plt+0x3f4054> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8994,66 +8994,66 @@ │ │ │ │ str lr, [r3, #68] @ 0x44 │ │ │ │ str fp, [r3, #72] @ 0x48 │ │ │ │ sub r7, r6, #67 @ 0x43 │ │ │ │ ldm sp, {r0, fp} │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r1, [lr, #-3420] @ 0xfffff2a4 │ │ │ │ - strbeq r1, [lr, #-3412] @ 0xfffff2ac │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r1, [lr, #-3404] @ 0xfffff2b4 │ │ │ │ + strbeq r1, [lr, #-3396] @ 0xfffff2bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1512c <__cxa_atexit@plt+0x8cd4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 15134 <__cxa_atexit@plt+0x8cdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [lr, #-3188] @ 0xfffff38c │ │ │ │ + strbeq r1, [lr, #-3172] @ 0xfffff39c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15168 <__cxa_atexit@plt+0x8d10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 15170 <__cxa_atexit@plt+0x8d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [lr, #-3128] @ 0xfffff3c8 │ │ │ │ + strbeq r1, [lr, #-3112] @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 151b0 <__cxa_atexit@plt+0x8d58> │ │ │ │ ldr r2, [pc, #40] @ 151b8 <__cxa_atexit@plt+0x8d60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ 151bc <__cxa_atexit@plt+0x8d64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400498 <__cxa_atexit@plt+0x3f4040> │ │ │ │ + b 4004cc <__cxa_atexit@plt+0x3f4074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [lr, #-3056] @ 0xfffff410 │ │ │ │ + strbeq r1, [lr, #-3040] @ 0xfffff420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 151f4 <__cxa_atexit@plt+0x8d9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 151f8 <__cxa_atexit@plt+0x8da0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -9072,37 +9072,37 @@ │ │ │ │ bhi 1522c <__cxa_atexit@plt+0x8dd4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 15234 <__cxa_atexit@plt+0x8ddc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [lr, #-2932] @ 0xfffff48c │ │ │ │ + strbeq r1, [lr, #-2916] @ 0xfffff49c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15274 <__cxa_atexit@plt+0x8e1c> │ │ │ │ ldr r2, [pc, #40] @ 1527c <__cxa_atexit@plt+0x8e24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ 15280 <__cxa_atexit@plt+0x8e28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400498 <__cxa_atexit@plt+0x3f4040> │ │ │ │ + b 4004cc <__cxa_atexit@plt+0x3f4074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [lr, #-2860] @ 0xfffff4d4 │ │ │ │ + strbeq r1, [lr, #-2844] @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 152b8 <__cxa_atexit@plt+0x8e60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 152bc <__cxa_atexit@plt+0x8e64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -9124,19 +9124,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ 15308 <__cxa_atexit@plt+0x8eb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400498 <__cxa_atexit@plt+0x3f4040> │ │ │ │ + b 4004cc <__cxa_atexit@plt+0x3f4074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [lr, #-2724] @ 0xfffff55c │ │ │ │ + strbeq r1, [lr, #-2708] @ 0xfffff56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 15340 <__cxa_atexit@plt+0x8ee8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 15344 <__cxa_atexit@plt+0x8eec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -9161,50 +9161,50 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr sl, [r7, #6] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ ldr r8, [pc, #24] @ 153a0 <__cxa_atexit@plt+0x8f48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004a0 <__cxa_atexit@plt+0x3f4048> │ │ │ │ + b 4004d4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [lr, #-2672] @ 0xfffff590 │ │ │ │ + strbeq r1, [lr, #-2656] @ 0xfffff5a0 │ │ │ │ streq r7, [r1, #-2068] @ 0xfffff7ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 153cc <__cxa_atexit@plt+0x8f74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - strbeq r1, [lr, #-2508] @ 0xfffff634 │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + strbeq r1, [lr, #-2492] @ 0xfffff644 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1540c <__cxa_atexit@plt+0x8fb4> │ │ │ │ ldr r2, [pc, #40] @ 15414 <__cxa_atexit@plt+0x8fbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ 15418 <__cxa_atexit@plt+0x8fc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400498 <__cxa_atexit@plt+0x3f4040> │ │ │ │ + b 4004cc <__cxa_atexit@plt+0x3f4074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [lr, #-2452] @ 0xfffff66c │ │ │ │ + strbeq r1, [lr, #-2436] @ 0xfffff67c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 15450 <__cxa_atexit@plt+0x8ff8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 15454 <__cxa_atexit@plt+0x8ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -9226,19 +9226,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ 154a0 <__cxa_atexit@plt+0x9048> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400498 <__cxa_atexit@plt+0x3f4040> │ │ │ │ + b 4004cc <__cxa_atexit@plt+0x3f4074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [lr, #-2316] @ 0xfffff6f4 │ │ │ │ + strbeq r1, [lr, #-2300] @ 0xfffff704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 154d8 <__cxa_atexit@plt+0x9080> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 154dc <__cxa_atexit@plt+0x9084> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -9279,15 +9279,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #104] @ 155bc <__cxa_atexit@plt+0x9164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004b0 <__cxa_atexit@plt+0x3f4058> │ │ │ │ + b 4004e4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 155c0 <__cxa_atexit@plt+0x9168> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #64] @ 155c4 <__cxa_atexit@plt+0x916c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9295,25 +9295,25 @@ │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r3, [pc, #52] @ 155c8 <__cxa_atexit@plt+0x9170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #48] @ 155cc <__cxa_atexit@plt+0x9174> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004b8 <__cxa_atexit@plt+0x3f4060> │ │ │ │ + b 4004ec <__cxa_atexit@plt+0x3f4094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ streq r6, [r1, #-3596] @ 0xfffff1f4 │ │ │ │ - strbeq r1, [lr, #-2216] @ 0xfffff758 │ │ │ │ + strbeq r1, [lr, #-2200] @ 0xfffff768 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ streq r6, [r1, #-4024] @ 0xfffff048 │ │ │ │ - strbeq r1, [lr, #-2156] @ 0xfffff794 │ │ │ │ - strbeq r1, [lr, #-2100] @ 0xfffff7cc │ │ │ │ + strbeq r1, [lr, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq r1, [lr, #-2084] @ 0xfffff7dc │ │ │ │ streq r7, [r1, #-1628] @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15614 <__cxa_atexit@plt+0x91bc> │ │ │ │ ldr r3, [pc, #96] @ 15650 <__cxa_atexit@plt+0x91f8> │ │ │ │ @@ -9322,33 +9322,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #80] @ 15658 <__cxa_atexit@plt+0x9200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ - b 4004b0 <__cxa_atexit@plt+0x3f4058> │ │ │ │ + b 4004e4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ ldr r3, [pc, #36] @ 15640 <__cxa_atexit@plt+0x91e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 15644 <__cxa_atexit@plt+0x91ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r8, [pc, #20] @ 15648 <__cxa_atexit@plt+0x91f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 1564c <__cxa_atexit@plt+0x91f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004b8 <__cxa_atexit@plt+0x3f4060> │ │ │ │ + b 4004ec <__cxa_atexit@plt+0x3f4094> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ streq r6, [r1, #-3864] @ 0xfffff0e8 │ │ │ │ - strbeq r1, [lr, #-1996] @ 0xfffff834 │ │ │ │ - strbeq r1, [lr, #-1940] @ 0xfffff86c │ │ │ │ + strbeq r1, [lr, #-1980] @ 0xfffff844 │ │ │ │ + strbeq r1, [lr, #-1924] @ 0xfffff87c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ streq r6, [r1, #-3416] @ 0xfffff2a8 │ │ │ │ - strbeq r1, [lr, #-2036] @ 0xfffff80c │ │ │ │ + strbeq r1, [lr, #-2020] @ 0xfffff81c │ │ │ │ streq r7, [r1, #-1472] @ 0xfffffa40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -9368,15 +9368,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ b 178ac <__cxa_atexit@plt+0xb454> │ │ │ │ ldr r3, [pc, #24] @ 156d4 <__cxa_atexit@plt+0x927c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ streq r7, [r1, #-1348] @ 0xfffffabc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -9399,15 +9399,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ b 178ac <__cxa_atexit@plt+0xb454> │ │ │ │ ldr r3, [pc, #24] @ 15750 <__cxa_atexit@plt+0x92f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq r7, [r1, #-1224] @ 0xfffffb38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -9430,15 +9430,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ b 178ac <__cxa_atexit@plt+0xb454> │ │ │ │ ldr r3, [pc, #24] @ 157cc <__cxa_atexit@plt+0x9374> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ streq r7, [r1, #-1080] @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -9473,50 +9473,50 @@ │ │ │ │ ldr r2, [pc, #144] @ 158e8 <__cxa_atexit@plt+0x9490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r8, [pc, #128] @ 158ec <__cxa_atexit@plt+0x9494> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r3, [pc, #120] @ 158f0 <__cxa_atexit@plt+0x9498> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [pc, #112] @ 158f4 <__cxa_atexit@plt+0x949c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [pc, #104] @ 158f8 <__cxa_atexit@plt+0x94a0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004a0 <__cxa_atexit@plt+0x3f4048> │ │ │ │ + b 4004d4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ ldr r3, [pc, #68] @ 158e0 <__cxa_atexit@plt+0x9488> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldr r2, [pc, #40] @ 158d4 <__cxa_atexit@plt+0x947c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [pc, #28] @ 158d8 <__cxa_atexit@plt+0x9480> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #24] @ 158dc <__cxa_atexit@plt+0x9484> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004a0 <__cxa_atexit@plt+0x3f4048> │ │ │ │ + b 4004d4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - strbeq r1, [lr, #-1340] @ 0xfffffac4 │ │ │ │ - strbeq r1, [lr, #-1344] @ 0xfffffac0 │ │ │ │ + strbeq r1, [lr, #-1324] @ 0xfffffad4 │ │ │ │ + strbeq r1, [lr, #-1328] @ 0xfffffad0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - strbeq r1, [lr, #-1328] @ 0xfffffad0 │ │ │ │ - strbeq r1, [lr, #-1436] @ 0xfffffa64 │ │ │ │ + strbeq r1, [lr, #-1312] @ 0xfffffae0 │ │ │ │ + strbeq r1, [lr, #-1420] @ 0xfffffa74 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - strbeq r1, [lr, #-1396] @ 0xfffffa8c │ │ │ │ - strbeq r1, [lr, #-1396] @ 0xfffffa8c │ │ │ │ + strbeq r1, [lr, #-1380] @ 0xfffffa9c │ │ │ │ + strbeq r1, [lr, #-1380] @ 0xfffffa9c │ │ │ │ streq r7, [r1, #-764] @ 0xfffffd04 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1594c <__cxa_atexit@plt+0x94f4> │ │ │ │ ldr r3, [pc, #144] @ 159ac <__cxa_atexit@plt+0x9554> │ │ │ │ @@ -9537,61 +9537,61 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [pc, #100] @ 159c4 <__cxa_atexit@plt+0x956c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [pc, #92] @ 159c8 <__cxa_atexit@plt+0x9570> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004a0 <__cxa_atexit@plt+0x3f4048> │ │ │ │ + b 4004d4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ ldr r3, [pc, #68] @ 159bc <__cxa_atexit@plt+0x9564> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldr r2, [pc, #36] @ 159b0 <__cxa_atexit@plt+0x9558> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [pc, #24] @ 159b4 <__cxa_atexit@plt+0x955c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #20] @ 159b8 <__cxa_atexit@plt+0x9560> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004a0 <__cxa_atexit@plt+0x3f4048> │ │ │ │ + b 4004d4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - strbeq r1, [lr, #-1116] @ 0xfffffba4 │ │ │ │ - strbeq r1, [lr, #-1120] @ 0xfffffba0 │ │ │ │ + strbeq r1, [lr, #-1100] @ 0xfffffbb4 │ │ │ │ + strbeq r1, [lr, #-1104] @ 0xfffffbb0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - strbeq r1, [lr, #-1176] @ 0xfffffb68 │ │ │ │ - strbeq r1, [lr, #-1176] @ 0xfffffb68 │ │ │ │ + strbeq r1, [lr, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq r1, [lr, #-1160] @ 0xfffffb78 │ │ │ │ streq r7, [r1, #-556] @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 159f8 <__cxa_atexit@plt+0x95a0> │ │ │ │ ldr r3, [pc, #60] @ 15a28 <__cxa_atexit@plt+0x95d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldr r3, [pc, #28] @ 15a1c <__cxa_atexit@plt+0x95c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [pc, #20] @ 15a20 <__cxa_atexit@plt+0x95c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [pc, #12] @ 15a24 <__cxa_atexit@plt+0x95cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004a0 <__cxa_atexit@plt+0x3f4048> │ │ │ │ + b 4004d4 <__cxa_atexit@plt+0x3f407c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r1, [lr, #-1004] @ 0xfffffc14 │ │ │ │ - strbeq r1, [lr, #-1004] @ 0xfffffc14 │ │ │ │ + strbeq r1, [lr, #-988] @ 0xfffffc24 │ │ │ │ + strbeq r1, [lr, #-988] @ 0xfffffc24 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ streq r7, [r1, #-428] @ 0xfffffe54 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r6 │ │ │ │ and r6, r9, #3 │ │ │ │ @@ -9599,15 +9599,15 @@ │ │ │ │ bne 15a68 <__cxa_atexit@plt+0x9610> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r6, [pc, #84] @ 15aac <__cxa_atexit@plt+0x9654> │ │ │ │ add r6, pc, r6 │ │ │ │ stm r5, {r6, r9} │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 4004c0 <__cxa_atexit@plt+0x3f4068> │ │ │ │ + b 4004f4 <__cxa_atexit@plt+0x3f409c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 15a9c <__cxa_atexit@plt+0x9644> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #44] @ 15ab0 <__cxa_atexit@plt+0x9658> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9616,15 +9616,15 @@ │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r1, [r7, #8] │ │ │ │ str r2, [r7, #12] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ streq r7, [r1, #-292] @ 0xfffffedc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -9659,24 +9659,24 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r6, [pc, #48] @ 15b78 <__cxa_atexit@plt+0x9720> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004b0 <__cxa_atexit@plt+0x3f4058> │ │ │ │ + b 4004e4 <__cxa_atexit@plt+0x3f408c> │ │ │ │ mov r6, #16 │ │ │ │ b 15b64 <__cxa_atexit@plt+0x970c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r1, [lr, #-708] @ 0xfffffd3c │ │ │ │ + strbeq r1, [lr, #-692] @ 0xfffffd4c │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -9689,15 +9689,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ streq r7, [r1, #-20] @ 0xffffffec │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -9712,22 +9712,22 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 15c40 <__cxa_atexit@plt+0x97e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #28] @ 15c44 <__cxa_atexit@plt+0x97ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - strbeq r1, [lr, #-360] @ 0xfffffe98 │ │ │ │ - strbeq r1, [lr, #-476] @ 0xfffffe24 │ │ │ │ + strbeq r1, [lr, #-344] @ 0xfffffea8 │ │ │ │ + strbeq r1, [lr, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15c8c <__cxa_atexit@plt+0x9834> │ │ │ │ @@ -9739,15 +9739,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ streq r6, [r1, #-3916] @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -9762,22 +9762,22 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 15d08 <__cxa_atexit@plt+0x98b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #28] @ 15d0c <__cxa_atexit@plt+0x98b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ - strbeq r1, [lr, #-160] @ 0xffffff60 │ │ │ │ - strbeq r1, [lr, #-276] @ 0xfffffeec │ │ │ │ + strbeq r1, [lr, #-144] @ 0xffffff70 │ │ │ │ + strbeq r1, [lr, #-260] @ 0xfffffefc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15d54 <__cxa_atexit@plt+0x98fc> │ │ │ │ @@ -9789,21 +9789,21 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ streq r6, [r1, #-3596] @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004c8 <__cxa_atexit@plt+0x3f4070> │ │ │ │ + b 4004fc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15df4 <__cxa_atexit@plt+0x999c> │ │ │ │ ldr lr, [pc, #104] @ 15dfc <__cxa_atexit@plt+0x99a4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -9830,15 +9830,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r0, [lr, #-4076] @ 0xfffff014 │ │ │ │ + strbeq r0, [lr, #-4060] @ 0xfffff024 │ │ │ │ streq r6, [r1, #-3436] @ 0xfffff294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 15e30 <__cxa_atexit@plt+0x99d8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -9899,19 +9899,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ streq r6, [r1, #-3212] @ 0xfffff374 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbeq r0, [lr, #-3940] @ 0xfffff09c │ │ │ │ + strbeq r0, [lr, #-3924] @ 0xfffff0ac │ │ │ │ streq r6, [r1, #-3332] @ 0xfffff2fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15f88 <__cxa_atexit@plt+0x9b30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -9936,18 +9936,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r6, [r1, #-3044] @ 0xfffff41c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r0, [lr, #-3760] @ 0xfffff150 │ │ │ │ + strbeq r0, [lr, #-3744] @ 0xfffff160 │ │ │ │ streq r6, [r1, #-3188] @ 0xfffff38c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 15fe4 <__cxa_atexit@plt+0x9b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -9970,29 +9970,29 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ streq r6, [r1, #-636] @ 0xfffffd84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16064 <__cxa_atexit@plt+0x9c0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #16] @ 16068 <__cxa_atexit@plt+0x9c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + strbeq r0, [lr, #-3392] @ 0xfffff2c0 │ │ │ │ strbeq r0, [lr, #-3408] @ 0xfffff2b0 │ │ │ │ - strbeq r0, [lr, #-3424] @ 0xfffff2a0 │ │ │ │ streq r6, [r1, #-584] @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 160c8 <__cxa_atexit@plt+0x9c70> │ │ │ │ @@ -10007,25 +10007,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 160ec <__cxa_atexit@plt+0x9c94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbeq r1, [sl], #3590 @ 0xe06 │ │ │ │ - strbeq r0, [lr, #-3296] @ 0xfffff320 │ │ │ │ + strbeq r2, [sl], #6 │ │ │ │ + strbeq r0, [lr, #-3280] @ 0xfffff330 │ │ │ │ streq r6, [r1, #-1108] @ 0xfffffbac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1613c <__cxa_atexit@plt+0x9ce4> │ │ │ │ ldr r2, [pc, #52] @ 16144 <__cxa_atexit@plt+0x9cec> │ │ │ │ @@ -10033,30 +10033,30 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 16130 <__cxa_atexit@plt+0x9cd8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [pc, #28] @ 16148 <__cxa_atexit@plt+0x9cf0> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ streq r6, [r1, #-1056] @ 0xfffffbe0 │ │ │ │ streq r6, [r1, #-1016] @ 0xfffffc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1616c <__cxa_atexit@plt+0x9d14> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ streq r6, [r1, #-1004] @ 0xfffffc14 │ │ │ │ streq r6, [r1, #-980] @ 0xfffffc2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -10072,25 +10072,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 161f0 <__cxa_atexit@plt+0x9d98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq r1, [sl], #3565 @ 0xded │ │ │ │ - strbeq r0, [lr, #-3036] @ 0xfffff424 │ │ │ │ + strbeq r1, [sl], #4077 @ 0xfed │ │ │ │ + strbeq r0, [lr, #-3020] @ 0xfffff434 │ │ │ │ streq r6, [r1, #-2480] @ 0xfffff650 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16270 <__cxa_atexit@plt+0x9e18> │ │ │ │ @@ -10108,48 +10108,48 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 16280 <__cxa_atexit@plt+0x9e28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [pc, #44] @ 16284 <__cxa_atexit@plt+0x9e2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r7, [pc, #24] @ 1627c <__cxa_atexit@plt+0x9e24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r0, [lr, #-2992] @ 0xfffff450 │ │ │ │ - strbeq r0, [lr, #-2880] @ 0xfffff4c0 │ │ │ │ - strbeq r0, [lr, #-2992] @ 0xfffff450 │ │ │ │ + strbeq r0, [lr, #-2976] @ 0xfffff460 │ │ │ │ + strbeq r0, [lr, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq r0, [lr, #-2976] @ 0xfffff460 │ │ │ │ streq r6, [r1, #-2336] @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 162c0 <__cxa_atexit@plt+0x9e68> │ │ │ │ ldr r3, [pc, #48] @ 162d8 <__cxa_atexit@plt+0x9e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #32] @ 162dc <__cxa_atexit@plt+0x9e84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r7, [pc, #12] @ 162d4 <__cxa_atexit@plt+0x9e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [lr, #-2892] @ 0xfffff4b4 │ │ │ │ - strbeq r0, [lr, #-2784] @ 0xfffff520 │ │ │ │ - strbeq r0, [lr, #-2892] @ 0xfffff4b4 │ │ │ │ + strbeq r0, [lr, #-2876] @ 0xfffff4c4 │ │ │ │ + strbeq r0, [lr, #-2768] @ 0xfffff530 │ │ │ │ + strbeq r0, [lr, #-2876] @ 0xfffff4c4 │ │ │ │ streq r6, [r1, #-2244] @ 0xfffff73c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1635c <__cxa_atexit@plt+0x9f04> │ │ │ │ @@ -10167,95 +10167,95 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 1636c <__cxa_atexit@plt+0x9f14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [pc, #44] @ 16370 <__cxa_atexit@plt+0x9f18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r7, [pc, #24] @ 16368 <__cxa_atexit@plt+0x9f10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r0, [lr, #-2756] @ 0xfffff53c │ │ │ │ - strbeq r0, [lr, #-2644] @ 0xfffff5ac │ │ │ │ - strbeq r0, [lr, #-2756] @ 0xfffff53c │ │ │ │ + strbeq r0, [lr, #-2740] @ 0xfffff54c │ │ │ │ + strbeq r0, [lr, #-2628] @ 0xfffff5bc │ │ │ │ + strbeq r0, [lr, #-2740] @ 0xfffff54c │ │ │ │ streq r6, [r1, #-2100] @ 0xfffff7cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 163ac <__cxa_atexit@plt+0x9f54> │ │ │ │ ldr r3, [pc, #48] @ 163c4 <__cxa_atexit@plt+0x9f6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #32] @ 163c8 <__cxa_atexit@plt+0x9f70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r7, [pc, #12] @ 163c0 <__cxa_atexit@plt+0x9f68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [lr, #-2656] @ 0xfffff5a0 │ │ │ │ - strbeq r0, [lr, #-2548] @ 0xfffff60c │ │ │ │ - strbeq r0, [lr, #-2656] @ 0xfffff5a0 │ │ │ │ + strbeq r0, [lr, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq r0, [lr, #-2532] @ 0xfffff61c │ │ │ │ + strbeq r0, [lr, #-2640] @ 0xfffff5b0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16408 <__cxa_atexit@plt+0x9fb0> │ │ │ │ ldr r3, [pc, #44] @ 16418 <__cxa_atexit@plt+0x9fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 1641c <__cxa_atexit@plt+0x9fc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 4004d8 <__cxa_atexit@plt+0x3f4080> │ │ │ │ + b 40050c <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r7, [pc, #16] @ 16420 <__cxa_atexit@plt+0x9fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r0, [lr, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq r0, [lr, #-2576] @ 0xfffff5f0 │ │ │ │ streq r6, [r1, #-2332] @ 0xfffff6e4 │ │ │ │ streq r6, [r1, #-2284] @ 0xfffff714 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1645c <__cxa_atexit@plt+0xa004> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 16460 <__cxa_atexit@plt+0xa008> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 16464 <__cxa_atexit@plt+0xa00c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 4004e0 <__cxa_atexit@plt+0x3f4088> │ │ │ │ + b 400514 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq r6, [r1, #-1776] @ 0xfffff910 │ │ │ │ - strbeq r0, [lr, #-2512] @ 0xfffff630 │ │ │ │ + strbeq r0, [lr, #-2496] @ 0xfffff640 │ │ │ │ streq r6, [r1, #-2200] @ 0xfffff768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 16488 <__cxa_atexit@plt+0xa030> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004e8 <__cxa_atexit@plt+0x3f4090> │ │ │ │ + b 40051c <__cxa_atexit@plt+0x3f40c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ streq r6, [r1, #-2148] @ 0xfffff79c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 16508 <__cxa_atexit@plt+0xa0b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -10327,56 +10327,56 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #104] @ 1661c <__cxa_atexit@plt+0xa1c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r8, [pc, #92] @ 16620 <__cxa_atexit@plt+0xa1c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r3, [pc, #84] @ 16624 <__cxa_atexit@plt+0xa1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #76] @ 16628 <__cxa_atexit@plt+0xa1d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [pc, #68] @ 1662c <__cxa_atexit@plt+0xa1d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4003f0 <__cxa_atexit@plt+0x3f3f98> │ │ │ │ + b 400424 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ ldr r3, [pc, #32] @ 16614 <__cxa_atexit@plt+0xa1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 16608 <__cxa_atexit@plt+0xa1b0> │ │ │ │ b 16770 <__cxa_atexit@plt+0xa318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ streq r5, [r1, #-3464] @ 0xfffff278 │ │ │ │ - strbeq r0, [lr, #-2004] @ 0xfffff82c │ │ │ │ - strbeq r0, [lr, #-2112] @ 0xfffff7c0 │ │ │ │ + strbeq r0, [lr, #-1988] @ 0xfffff83c │ │ │ │ + strbeq r0, [lr, #-2096] @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r0, [lr, #-2020] @ 0xfffff81c │ │ │ │ - strbeq r0, [lr, #-2024] @ 0xfffff818 │ │ │ │ + strbeq r0, [lr, #-2004] @ 0xfffff82c │ │ │ │ + strbeq r0, [lr, #-2008] @ 0xfffff828 │ │ │ │ streq r6, [r1, #-1728] @ 0xfffff940 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 16660 <__cxa_atexit@plt+0xa208> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 16664 <__cxa_atexit@plt+0xa20c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [pc, #12] @ 16668 <__cxa_atexit@plt+0xa210> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4003f0 <__cxa_atexit@plt+0x3f3f98> │ │ │ │ + b 400424 <__cxa_atexit@plt+0x3f3fcc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r0, [lr, #-1904] @ 0xfffff890 │ │ │ │ - strbeq r0, [lr, #-1960] @ 0xfffff858 │ │ │ │ + strbeq r0, [lr, #-1888] @ 0xfffff8a0 │ │ │ │ + strbeq r0, [lr, #-1944] @ 0xfffff868 │ │ │ │ streq r6, [r1, #-1668] @ 0xfffff97c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 166e0 <__cxa_atexit@plt+0xa288> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ @@ -10388,57 +10388,57 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #68] @ 166ec <__cxa_atexit@plt+0xa294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r8, [pc, #56] @ 166f0 <__cxa_atexit@plt+0xa298> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r3, [pc, #32] @ 166e4 <__cxa_atexit@plt+0xa28c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 166d8 <__cxa_atexit@plt+0xa280> │ │ │ │ b 16770 <__cxa_atexit@plt+0xa318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ streq r5, [r1, #-3220] @ 0xfffff36c │ │ │ │ - strbeq r0, [lr, #-1760] @ 0xfffff920 │ │ │ │ - strbeq r0, [lr, #-1868] @ 0xfffff8b4 │ │ │ │ + strbeq r0, [lr, #-1744] @ 0xfffff930 │ │ │ │ + strbeq r0, [lr, #-1852] @ 0xfffff8c4 │ │ │ │ streq r6, [r1, #-1532] @ 0xfffffa04 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16730 <__cxa_atexit@plt+0xa2d8> │ │ │ │ ldr r9, [pc, #68] @ 16758 <__cxa_atexit@plt+0xa300> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #64] @ 1675c <__cxa_atexit@plt+0xa304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r8, [pc, #52] @ 16760 <__cxa_atexit@plt+0xa308> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r3, [pc, #28] @ 16754 <__cxa_atexit@plt+0xa2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1674c <__cxa_atexit@plt+0xa2f4> │ │ │ │ b 16770 <__cxa_atexit@plt+0xa318> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ streq r5, [r1, #-3104] @ 0xfffff3e0 │ │ │ │ - strbeq r0, [lr, #-1644] @ 0xfffff994 │ │ │ │ - strbeq r0, [lr, #-1752] @ 0xfffff928 │ │ │ │ + strbeq r0, [lr, #-1628] @ 0xfffff9a4 │ │ │ │ + strbeq r0, [lr, #-1736] @ 0xfffff938 │ │ │ │ streq r6, [r1, #-1404] @ 0xfffffa84 │ │ │ │ andeq r0, r0, r7, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 167b0 <__cxa_atexit@plt+0xa358> │ │ │ │ ldr r7, [pc, #156] @ 16820 <__cxa_atexit@plt+0xa3c8> │ │ │ │ @@ -10470,29 +10470,29 @@ │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #68] @ 16834 <__cxa_atexit@plt+0xa3dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ ldr r8, [pc, #60] @ 16838 <__cxa_atexit@plt+0xa3e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r8, [pc, #20] @ 16824 <__cxa_atexit@plt+0xa3cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 16828 <__cxa_atexit@plt+0xa3d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004f0 <__cxa_atexit@plt+0x3f4098> │ │ │ │ + b 400524 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r0, [lr, #-1524] @ 0xfffffa0c │ │ │ │ - strbeq r0, [lr, #-1544] @ 0xfffff9f8 │ │ │ │ + strbeq r0, [lr, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq r0, [lr, #-1528] @ 0xfffffa08 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ streq r5, [r1, #-3452] @ 0xfffff284 │ │ │ │ - strbeq r0, [lr, #-1432] @ 0xfffffa68 │ │ │ │ - strbeq r0, [lr, #-1548] @ 0xfffff9f4 │ │ │ │ + strbeq r0, [lr, #-1416] @ 0xfffffa78 │ │ │ │ + strbeq r0, [lr, #-1532] @ 0xfffffa04 │ │ │ │ streq r6, [r1, #-852] @ 0xfffffcac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16880 <__cxa_atexit@plt+0xa428> │ │ │ │ ldr r3, [pc, #68] @ 168a0 <__cxa_atexit@plt+0xa448> │ │ │ │ @@ -10501,38 +10501,38 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 168a8 <__cxa_atexit@plt+0xa450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #48] @ 168ac <__cxa_atexit@plt+0xa454> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #12] @ 16898 <__cxa_atexit@plt+0xa440> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #8] @ 1689c <__cxa_atexit@plt+0xa444> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004f0 <__cxa_atexit@plt+0x3f4098> │ │ │ │ - strbeq r0, [lr, #-1400] @ 0xfffffa88 │ │ │ │ - strbeq r0, [lr, #-1420] @ 0xfffffa74 │ │ │ │ + b 400524 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ + strbeq r0, [lr, #-1384] @ 0xfffffa98 │ │ │ │ + strbeq r0, [lr, #-1404] @ 0xfffffa84 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ streq r5, [r1, #-3324] @ 0xfffff304 │ │ │ │ - strbeq r0, [lr, #-1304] @ 0xfffffae8 │ │ │ │ - strbeq r0, [lr, #-1420] @ 0xfffffa74 │ │ │ │ + strbeq r0, [lr, #-1288] @ 0xfffffaf8 │ │ │ │ + strbeq r0, [lr, #-1404] @ 0xfffffa84 │ │ │ │ streq r6, [r1, #-716] @ 0xfffffd34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #12] @ 168d4 <__cxa_atexit@plt+0xa47c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #8] @ 168d8 <__cxa_atexit@plt+0xa480> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004f0 <__cxa_atexit@plt+0x3f4098> │ │ │ │ - strbeq r0, [lr, #-1340] @ 0xfffffac4 │ │ │ │ - strbeq r0, [lr, #-1360] @ 0xfffffab0 │ │ │ │ + b 400524 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ + strbeq r0, [lr, #-1324] @ 0xfffffad4 │ │ │ │ + strbeq r0, [lr, #-1344] @ 0xfffffac0 │ │ │ │ streq r6, [r1, #-1008] @ 0xfffffc10 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -10570,21 +10570,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 33fd8 <__cxa_atexit@plt+0x27b80> │ │ │ │ mov r6, #16 │ │ │ │ b 16988 <__cxa_atexit@plt+0xa530> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r0, [lr, #-1208] @ 0xfffffb48 │ │ │ │ + strbeq r0, [lr, #-1192] @ 0xfffffb58 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r0, [lr, #-1284] @ 0xfffffafc │ │ │ │ + strbeq r0, [lr, #-1268] @ 0xfffffb0c │ │ │ │ streq r6, [r1, #-784] @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r9, [r5, #20] │ │ │ │ str sl, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -10724,15 +10724,15 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #204] @ 16cb8 <__cxa_atexit@plt+0xa860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #196] @ 16cbc <__cxa_atexit@plt+0xa864> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -10747,45 +10747,45 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr r5, [pc, #132] @ 16cc8 <__cxa_atexit@plt+0xa870> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ ldr r8, [pc, #124] @ 16ccc <__cxa_atexit@plt+0xa874> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r6, [pc, #76] @ 16cac <__cxa_atexit@plt+0xa854> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 16c78 <__cxa_atexit@plt+0xa820> │ │ │ │ mov r6, r9 │ │ │ │ b 16ee4 <__cxa_atexit@plt+0xaa8c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ - strbeq r0, [lr, #-412] @ 0xfffffe64 │ │ │ │ - strbeq r0, [lr, #-528] @ 0xfffffdf0 │ │ │ │ + strbeq r0, [lr, #-396] @ 0xfffffe74 │ │ │ │ + strbeq r0, [lr, #-512] @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ - strbeq r0, [lr, #-324] @ 0xfffffebc │ │ │ │ - strbeq r0, [lr, #-440] @ 0xfffffe48 │ │ │ │ + strbeq r0, [lr, #-308] @ 0xfffffecc │ │ │ │ + strbeq r0, [lr, #-424] @ 0xfffffe58 │ │ │ │ streq r5, [r1, #-4060] @ 0xfffff024 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 16d34 <__cxa_atexit@plt+0xa8dc> │ │ │ │ @@ -10802,15 +10802,15 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #92] @ 16d80 <__cxa_atexit@plt+0xa928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #84] @ 16d84 <__cxa_atexit@plt+0xa92c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r7, [pc, #56] @ 16d74 <__cxa_atexit@plt+0xa91c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 16d5c <__cxa_atexit@plt+0xa904> │ │ │ │ str r7, [r5] │ │ │ │ @@ -10818,20 +10818,20 @@ │ │ │ │ mov r7, fp │ │ │ │ b 16b2c <__cxa_atexit@plt+0xa6d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ - strbeq r0, [lr, #-100] @ 0xffffff9c │ │ │ │ - strbeq r0, [lr, #-216] @ 0xffffff28 │ │ │ │ + strbeq r0, [lr, #-84] @ 0xffffffac │ │ │ │ + strbeq r0, [lr, #-200] @ 0xffffff38 │ │ │ │ streq r5, [r1, #-3876] @ 0xfffff0dc │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #36] @ 16dc0 <__cxa_atexit@plt+0xa968> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -10875,34 +10875,34 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [pc, #84] @ 16e9c <__cxa_atexit@plt+0xaa44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #76] @ 16ea0 <__cxa_atexit@plt+0xaa48> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r6, [pc, #48] @ 16e90 <__cxa_atexit@plt+0xaa38> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 16e78 <__cxa_atexit@plt+0xaa20> │ │ │ │ mov r6, r9 │ │ │ │ b 16ee4 <__cxa_atexit@plt+0xaa8c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff244 │ │ │ │ - strbeq pc, [sp, #-3904] @ 0xfffff0c0 @ │ │ │ │ - strbeq pc, [sp, #-4020] @ 0xfffff04c @ │ │ │ │ + strbeq pc, [sp, #-3888] @ 0xfffff0d0 @ │ │ │ │ + strbeq pc, [sp, #-4004] @ 0xfffff05c @ │ │ │ │ streq r5, [r1, #-3560] @ 0xfffff218 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 16ed4 <__cxa_atexit@plt+0xaa7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ @@ -11025,26 +11025,26 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 154f0 <__cxa_atexit@plt+0x9098> │ │ │ │ ldr r3, [pc, #48] @ 170d0 <__cxa_atexit@plt+0xac78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffdef8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffe4d8 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq pc, [sp, #-3488] @ 0xfffff260 @ │ │ │ │ + strbeq pc, [sp, #-3472] @ 0xfffff270 @ │ │ │ │ @ instruction: 0xffffee0c │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ streq r5, [r1, #-2968] @ 0xfffff468 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ @@ -11071,17 +11071,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 154f0 <__cxa_atexit@plt+0x9098> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq pc, [sp, #-3296] @ 0xfffff320 @ │ │ │ │ + strbeq pc, [sp, #-3280] @ 0xfffff330 @ │ │ │ │ @ instruction: 0xffffed38 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ streq r5, [r1, #-2796] @ 0xfffff514 │ │ │ │ andeq r1, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 171b0 <__cxa_atexit@plt+0xad58> │ │ │ │ @@ -11130,15 +11130,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ ldr r3, [pc, #192] @ 17304 <__cxa_atexit@plt+0xaeac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #184] @ 17308 <__cxa_atexit@plt+0xaeb0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r6, [pc, #148] @ 172f0 <__cxa_atexit@plt+0xae98> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r5 │ │ │ │ str r6, [r7, #28]! │ │ │ │ ands r6, r3, #3 │ │ │ │ beq 172c4 <__cxa_atexit@plt+0xae6c> │ │ │ │ cmp r6, #2 │ │ │ │ @@ -11166,25 +11166,25 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 4004c8 <__cxa_atexit@plt+0x3f4070> │ │ │ │ + b 4004fc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - strbeq pc, [sp, #-2912] @ 0xfffff4a0 @ │ │ │ │ + strbeq pc, [sp, #-2896] @ 0xfffff4b0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffdc18 │ │ │ │ - strbeq pc, [sp, #-2884] @ 0xfffff4bc @ │ │ │ │ - strbeq pc, [sp, #-3000] @ 0xfffff448 @ │ │ │ │ + strbeq pc, [sp, #-2868] @ 0xfffff4cc @ │ │ │ │ + strbeq pc, [sp, #-2984] @ 0xfffff458 @ │ │ │ │ streq r5, [r1, #-2148] @ 0xfffff79c │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #108] @ 1738c <__cxa_atexit@plt+0xaf34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #28]! │ │ │ │ @@ -11208,18 +11208,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 17394 <__cxa_atexit@plt+0xaf3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 4004c8 <__cxa_atexit@plt+0x3f4070> │ │ │ │ + b 4004fc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq pc, [sp, #-2716] @ 0xfffff564 @ │ │ │ │ + strbeq pc, [sp, #-2700] @ 0xfffff574 @ │ │ │ │ streq r5, [r1, #-2008] @ 0xfffff828 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 173e4 <__cxa_atexit@plt+0xaf8c> │ │ │ │ ldr r2, [pc, #72] @ 17400 <__cxa_atexit@plt+0xafa8> │ │ │ │ @@ -11237,31 +11237,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 17404 <__cxa_atexit@plt+0xafac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4004c8 <__cxa_atexit@plt+0x3f4070> │ │ │ │ + b 4004fc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq pc, [sp, #-2600] @ 0xfffff5d8 @ │ │ │ │ + strbeq pc, [sp, #-2584] @ 0xfffff5e8 @ │ │ │ │ streq r5, [r1, #-1896] @ 0xfffff898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17438 <__cxa_atexit@plt+0xafe0> │ │ │ │ ldr r7, [pc, #16] @ 1743c <__cxa_atexit@plt+0xafe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - b 4004c8 <__cxa_atexit@plt+0x3f4070> │ │ │ │ - strbeq pc, [sp, #-2536] @ 0xfffff618 @ │ │ │ │ + b 4004fc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ + strbeq pc, [sp, #-2520] @ 0xfffff628 @ │ │ │ │ streq r5, [r1, #-1840] @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1748c <__cxa_atexit@plt+0xb034> │ │ │ │ ldr r2, [pc, #72] @ 174a8 <__cxa_atexit@plt+0xb050> │ │ │ │ @@ -11279,47 +11279,47 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 174ac <__cxa_atexit@plt+0xb054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4004c8 <__cxa_atexit@plt+0x3f4070> │ │ │ │ + b 4004fc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq pc, [sp, #-2432] @ 0xfffff680 @ │ │ │ │ + strbeq pc, [sp, #-2416] @ 0xfffff690 @ │ │ │ │ streq r5, [r1, #-1728] @ 0xfffff940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 174e0 <__cxa_atexit@plt+0xb088> │ │ │ │ ldr r7, [pc, #16] @ 174e4 <__cxa_atexit@plt+0xb08c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - b 4004c8 <__cxa_atexit@plt+0x3f4070> │ │ │ │ - strbeq pc, [sp, #-2368] @ 0xfffff6c0 @ │ │ │ │ + b 4004fc <__cxa_atexit@plt+0x3f40a4> │ │ │ │ + strbeq pc, [sp, #-2352] @ 0xfffff6d0 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 17504 <__cxa_atexit@plt+0xb0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4004f8 <__cxa_atexit@plt+0x3f40a0> │ │ │ │ + b 40052c <__cxa_atexit@plt+0x3f40d4> │ │ │ │ streq r5, [r1, #-2096] @ 0xfffff7d0 │ │ │ │ streq r5, [r1, #-2092] @ 0xfffff7d4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 17528 <__cxa_atexit@plt+0xb0d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4004f8 <__cxa_atexit@plt+0x3f40a0> │ │ │ │ + b 40052c <__cxa_atexit@plt+0x3f40d4> │ │ │ │ streq r5, [r1, #-2060] @ 0xfffff7f4 │ │ │ │ streq r5, [r1, #-2036] @ 0xfffff80c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ @@ -11328,21 +11328,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 17580 <__cxa_atexit@plt+0xb128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 4004d8 <__cxa_atexit@plt+0x3f4080> │ │ │ │ + b 40050c <__cxa_atexit@plt+0x3f40b4> │ │ │ │ ldr r7, [pc, #16] @ 17584 <__cxa_atexit@plt+0xb12c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeedc │ │ │ │ - strbeq pc, [sp, #-2236] @ 0xfffff744 @ │ │ │ │ + strbeq pc, [sp, #-2220] @ 0xfffff754 @ │ │ │ │ streq r5, [r1, #-1976] @ 0xfffff848 │ │ │ │ mov r7, r6 │ │ │ │ ldr ip, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r0, r6 │ │ │ │ @@ -11369,15 +11369,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp, #-2068] @ 0xfffff7ec @ │ │ │ │ + strbeq pc, [sp, #-2052] @ 0xfffff7fc @ │ │ │ │ streq r5, [r1, #-1924] @ 0xfffff87c │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -11415,29 +11415,29 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r1, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ - strbeq pc, [sp, #-1900] @ 0xfffff894 @ │ │ │ │ + strbeq pc, [sp, #-1884] @ 0xfffff8a4 @ │ │ │ │ streq r5, [r1, #-1748] @ 0xfffff92c │ │ │ │ - strbeq r0, [sl], #2607 @ 0xa2f │ │ │ │ + strbeq r0, [sl], #3119 @ 0xc2f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sl], #2662 @ 0xa66 │ │ │ │ + strbeq r0, [sl], #3174 @ 0xc66 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sl], #2716 @ 0xa9c │ │ │ │ + strbeq r0, [sl], #3228 @ 0xc9c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ @@ -11477,16 +11477,16 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 177c8 <__cxa_atexit@plt+0xb370> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 400500 <__cxa_atexit@plt+0x3f40a8> │ │ │ │ - strbeq lr, [lr, #-1684] @ 0xfffff96c │ │ │ │ + bl 400534 <__cxa_atexit@plt+0x3f40dc> │ │ │ │ + strbeq lr, [lr, #-1668] @ 0xfffff97c │ │ │ │ @ instruction: 0xffff106c │ │ │ │ @ instruction: 0xffff1070 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b a2990 <__cxa_atexit@plt+0x96538> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -11512,35 +11512,35 @@ │ │ │ │ bhi 1784c <__cxa_atexit@plt+0xb3f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 17854 <__cxa_atexit@plt+0xb3fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp, #-1364] @ 0xfffffaac @ │ │ │ │ + strbeq pc, [sp, #-1348] @ 0xfffffabc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17890 <__cxa_atexit@plt+0xb438> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 17898 <__cxa_atexit@plt+0xb440> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sp, #-1296] @ 0xfffffaf0 @ │ │ │ │ + strbeq pc, [sp, #-1280] @ 0xfffffb00 @ │ │ │ │ streq r5, [r1, #-1352] @ 0xfffffab8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 178fc <__cxa_atexit@plt+0xb4a4> │ │ │ │ @@ -11623,22 +11623,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 17a18 <__cxa_atexit@plt+0xb5c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq pc, [sp, #-1048] @ 0xfffffbe8 @ │ │ │ │ + strbeq pc, [sp, #-1032] @ 0xfffffbf8 @ │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ streq r5, [r1, #-956] @ 0xfffffc44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -11654,15 +11654,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 3837c <__cxa_atexit@plt+0x2bf24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq r5, [r1, #-860] @ 0xfffffca4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -11699,15 +11699,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ streq r5, [r1, #-680] @ 0xfffffd58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -11731,16 +11731,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 17bbc <__cxa_atexit@plt+0xb764> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [sp, #-588] @ 0xfffffdb4 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [sp, #-572] @ 0xfffffdc4 @ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ streq r5, [r1, #-568] @ 0xfffffdc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -11751,15 +11751,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq 17c08 <__cxa_atexit@plt+0xb7b0> │ │ │ │ ldr r7, [pc, #48] @ 17c2c <__cxa_atexit@plt+0xb7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ + b 400544 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 17c30 <__cxa_atexit@plt+0xb7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -11770,23 +11770,23 @@ │ │ │ │ streq r5, [r1, #-456] @ 0xfffffe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 17c54 <__cxa_atexit@plt+0xb7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ + b 400544 <__cxa_atexit@plt+0x3f40ec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ streq r5, [r1, #-420] @ 0xfffffe5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #8] @ 17c74 <__cxa_atexit@plt+0xb81c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ streq r5, [r1, #-408] @ 0xfffffe68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 17c94 <__cxa_atexit@plt+0xb83c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -11810,15 +11810,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 17d50 <__cxa_atexit@plt+0xb8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -11831,18 +11831,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ streq r5, [r1, #-248] @ 0xffffff08 │ │ │ │ - strbeq pc, [sp, #-168] @ 0xffffff58 @ │ │ │ │ + strbeq pc, [sp, #-152] @ 0xffffff68 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 17da0 <__cxa_atexit@plt+0xb948> │ │ │ │ @@ -11853,47 +11853,47 @@ │ │ │ │ ldr r3, [pc, #64] @ 17dc8 <__cxa_atexit@plt+0xb970> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #28] @ 17dc4 <__cxa_atexit@plt+0xb96c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [sp, #-16] @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [sp, #-0] @ │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17dfc <__cxa_atexit@plt+0xb9a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 17e04 <__cxa_atexit@plt+0xb9ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + b 400554 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sp, #-4000] @ 0xfffff060 │ │ │ │ + strbeq lr, [sp, #-3984] @ 0xfffff070 │ │ │ │ streq r5, [r1, #-16] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 400528 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ + b 40055c <__cxa_atexit@plt+0x3f4104> │ │ │ │ streq r5, [r1, #-4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17ee8 <__cxa_atexit@plt+0xba90> │ │ │ │ @@ -11926,15 +11926,15 @@ │ │ │ │ ldr r3, [pc, #108] @ 17f18 <__cxa_atexit@plt+0xbac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 17f0c <__cxa_atexit@plt+0xbab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -11943,20 +11943,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq lr, [sp, #-3804] @ 0xfffff124 │ │ │ │ + strbeq lr, [sp, #-3788] @ 0xfffff134 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbeq lr, [sp, #-3980] @ 0xfffff074 │ │ │ │ + strbeq lr, [sp, #-3964] @ 0xfffff084 │ │ │ │ streq r4, [r1, #-3852] @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 17f88 <__cxa_atexit@plt+0xbb30> │ │ │ │ @@ -11975,28 +11975,28 @@ │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ stm r5, {r0, r8} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r3, [pc, #56] @ 17fb8 <__cxa_atexit@plt+0xbb60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r7, [pc, #28] @ 17fac <__cxa_atexit@plt+0xbb54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [sp, #-3624] @ 0xfffff1d8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [sp, #-3608] @ 0xfffff1e8 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq lr, [sp, #-3768] @ 0xfffff148 │ │ │ │ + strbeq lr, [sp, #-3752] @ 0xfffff158 │ │ │ │ streq r4, [r1, #-3692] @ 0xfffff194 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12007,21 +12007,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 1801c <__cxa_atexit@plt+0xbbc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [sp, #-3648] @ 0xfffff1c0 │ │ │ │ + strbeq lr, [sp, #-3632] @ 0xfffff1d0 │ │ │ │ streq r4, [r1, #-3592] @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 180b4 <__cxa_atexit@plt+0xbc5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -12038,15 +12038,15 @@ │ │ │ │ ldr r2, [pc, #88] @ 180c4 <__cxa_atexit@plt+0xbc6c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #80] @ 180c8 <__cxa_atexit@plt+0xbc70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #40] @ 180c0 <__cxa_atexit@plt+0xbc68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -12056,15 +12056,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ streq r4, [r1, #-3460] @ 0xfffff27c │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - strbeq lr, [sp, #-3520] @ 0xfffff240 │ │ │ │ + strbeq lr, [sp, #-3504] @ 0xfffff250 │ │ │ │ streq r4, [r1, #-3420] @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18120 <__cxa_atexit@plt+0xbcc8> │ │ │ │ ldr r3, [pc, #92] @ 18148 <__cxa_atexit@plt+0xbcf0> │ │ │ │ @@ -12077,30 +12077,30 @@ │ │ │ │ ldr r2, [pc, #76] @ 18154 <__cxa_atexit@plt+0xbcfc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #68] @ 18158 <__cxa_atexit@plt+0xbd00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #36] @ 18150 <__cxa_atexit@plt+0xbcf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 17e30 <__cxa_atexit@plt+0xb9d8> │ │ │ │ ldr r7, [pc, #12] @ 1814c <__cxa_atexit@plt+0xbcf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ streq r4, [r1, #-3312] @ 0xfffff310 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq lr, [sp, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq lr, [sp, #-3348] @ 0xfffff2ec │ │ │ │ streq r4, [r1, #-3276] @ 0xfffff334 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 18188 <__cxa_atexit@plt+0xbd30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -12123,16 +12123,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [sp, #-3064] @ 0xfffff408 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [sp, #-3048] @ 0xfffff418 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18238 <__cxa_atexit@plt+0xbde0> │ │ │ │ @@ -12150,70 +12150,70 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [sp, #-2988] @ 0xfffff454 │ │ │ │ - strbeq lr, [sp, #-2992] @ 0xfffff450 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [sp, #-2972] @ 0xfffff464 │ │ │ │ + strbeq lr, [sp, #-2976] @ 0xfffff460 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1827c <__cxa_atexit@plt+0xbe24> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 18284 <__cxa_atexit@plt+0xbe2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 17c94 <__cxa_atexit@plt+0xb83c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sp, #-2852] @ 0xfffff4dc │ │ │ │ + strbeq lr, [sp, #-2836] @ 0xfffff4ec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 182c0 <__cxa_atexit@plt+0xbe68> │ │ │ │ ldr r2, [pc, #40] @ 182d0 <__cxa_atexit@plt+0xbe78> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #32] @ 182d4 <__cxa_atexit@plt+0xbe7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r7, [pc, #16] @ 182d8 <__cxa_atexit@plt+0xbe80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [sp, #-2948] @ 0xfffff47c │ │ │ │ + strbeq lr, [sp, #-2932] @ 0xfffff48c │ │ │ │ streq r4, [r1, #-2920] @ 0xfffff498 │ │ │ │ streq r4, [r1, #-2892] @ 0xfffff4b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 182fc <__cxa_atexit@plt+0xbea4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400540 <__cxa_atexit@plt+0x3f40e8> │ │ │ │ + b 400574 <__cxa_atexit@plt+0x3f411c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ streq r4, [r1, #-2856] @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18320 <__cxa_atexit@plt+0xbec8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400548 <__cxa_atexit@plt+0x3f40f0> │ │ │ │ + b 40057c <__cxa_atexit@plt+0x3f4124> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ streq r4, [r1, #-2820] @ 0xfffff4fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -12229,15 +12229,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ b 17e30 <__cxa_atexit@plt+0xb9d8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -12248,59 +12248,59 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ streq r4, [r1, #-2632] @ 0xfffff5b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 400528 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ + b 40055c <__cxa_atexit@plt+0x3f4104> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18420 <__cxa_atexit@plt+0xbfc8> │ │ │ │ ldr r8, [pc, #36] @ 18428 <__cxa_atexit@plt+0xbfd0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 1842c <__cxa_atexit@plt+0xbfd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r9], #3565 @ 0xded @ │ │ │ │ - strbeq lr, [sp, #-2432] @ 0xfffff680 │ │ │ │ + strbeq pc, [r9], #4077 @ 0xfed @ │ │ │ │ + strbeq lr, [sp, #-2416] @ 0xfffff690 │ │ │ │ streq r4, [r1, #-2528] @ 0xfffff620 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1846c <__cxa_atexit@plt+0xc014> │ │ │ │ ldr r2, [pc, #36] @ 18474 <__cxa_atexit@plt+0xc01c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 18478 <__cxa_atexit@plt+0xc020> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ + b 400584 <__cxa_atexit@plt+0x3f412c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r4, [r1, #-2504] @ 0xfffff638 │ │ │ │ - strbeq lr, [sp, #-2360] @ 0xfffff6c8 │ │ │ │ + strbeq lr, [sp, #-2344] @ 0xfffff6d8 │ │ │ │ streq r4, [r1, #-2504] @ 0xfffff638 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18510 <__cxa_atexit@plt+0xc0b8> │ │ │ │ @@ -12324,28 +12324,28 @@ │ │ │ │ ldr r5, [pc, #72] @ 1852c <__cxa_atexit@plt+0xc0d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r7, [pc, #32] @ 18524 <__cxa_atexit@plt+0xc0cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 18530 <__cxa_atexit@plt+0xc0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq lr, [sp, #-2228] @ 0xfffff74c │ │ │ │ + strbeq lr, [sp, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq lr, [sp, #-2388] @ 0xfffff6ac │ │ │ │ + strbeq lr, [sp, #-2372] @ 0xfffff6bc │ │ │ │ streq r4, [r1, #-2388] @ 0xfffff6ac │ │ │ │ streq r4, [r1, #-2324] @ 0xfffff6ec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18570 <__cxa_atexit@plt+0xc118> │ │ │ │ @@ -12353,31 +12353,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 1858c <__cxa_atexit@plt+0xc134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r7, [pc, #12] @ 18584 <__cxa_atexit@plt+0xc12c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sp, #-2112] @ 0xfffff7c0 │ │ │ │ + strbeq lr, [sp, #-2096] @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq lr, [sp, #-2260] @ 0xfffff72c │ │ │ │ + strbeq lr, [sp, #-2244] @ 0xfffff73c │ │ │ │ streq r4, [r1, #-2232] @ 0xfffff748 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 185b0 <__cxa_atexit@plt+0xc158> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ + b 40058c <__cxa_atexit@plt+0x3f4134> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ streq r4, [r1, #-2196] @ 0xfffff76c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 18650 <__cxa_atexit@plt+0xc1f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -12405,24 +12405,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 18654 <__cxa_atexit@plt+0xc1fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 18658 <__cxa_atexit@plt+0xc200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq lr, [sp, #-2048] @ 0xfffff800 │ │ │ │ - strbeq lr, [sp, #-1984] @ 0xfffff840 │ │ │ │ - strbeq lr, [sp, #-1960] @ 0xfffff858 │ │ │ │ + strbeq lr, [sp, #-2032] @ 0xfffff810 │ │ │ │ + strbeq lr, [sp, #-1968] @ 0xfffff850 │ │ │ │ + strbeq lr, [sp, #-1944] @ 0xfffff868 │ │ │ │ streq r4, [r1, #-2020] @ 0xfffff81c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 186bc <__cxa_atexit@plt+0xc264> │ │ │ │ @@ -12443,23 +12443,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 186e8 <__cxa_atexit@plt+0xc290> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 186ec <__cxa_atexit@plt+0xc294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [sp, #-1896] @ 0xfffff898 │ │ │ │ - strbeq lr, [sp, #-1824] @ 0xfffff8e0 │ │ │ │ - strbeq lr, [sp, #-1800] @ 0xfffff8f8 │ │ │ │ + strbeq lr, [sp, #-1880] @ 0xfffff8a8 │ │ │ │ + strbeq lr, [sp, #-1808] @ 0xfffff8f0 │ │ │ │ + strbeq lr, [sp, #-1784] @ 0xfffff908 │ │ │ │ streq r4, [r1, #-1872] @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12470,21 +12470,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 18758 <__cxa_atexit@plt+0xc300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [sp, #-1796] @ 0xfffff8fc │ │ │ │ + strbeq lr, [sp, #-1780] @ 0xfffff90c │ │ │ │ streq r4, [r1, #-1772] @ 0xfffff914 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 187f4 <__cxa_atexit@plt+0xc39c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -12500,15 +12500,15 @@ │ │ │ │ bhi 187e0 <__cxa_atexit@plt+0xc388> │ │ │ │ ldr r3, [pc, #92] @ 18804 <__cxa_atexit@plt+0xc3ac> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ ldr r3, [pc, #84] @ 18808 <__cxa_atexit@plt+0xc3b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r3, [pc, #52] @ 187f8 <__cxa_atexit@plt+0xc3a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 187d8 <__cxa_atexit@plt+0xc380> │ │ │ │ b 18900 <__cxa_atexit@plt+0xc4a8> │ │ │ │ @@ -12520,15 +12520,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ streq r4, [r1, #-1608] @ 0xfffff9b8 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - strbeq lr, [sp, #-1668] @ 0xfffff97c │ │ │ │ + strbeq lr, [sp, #-1652] @ 0xfffff98c │ │ │ │ streq r4, [r1, #-1596] @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1885c <__cxa_atexit@plt+0xc404> │ │ │ │ ldr r2, [pc, #108] @ 18898 <__cxa_atexit@plt+0xc440> │ │ │ │ @@ -12540,15 +12540,15 @@ │ │ │ │ bhi 18880 <__cxa_atexit@plt+0xc428> │ │ │ │ ldr r3, [pc, #88] @ 188a0 <__cxa_atexit@plt+0xc448> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ ldr r3, [pc, #80] @ 188a4 <__cxa_atexit@plt+0xc44c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r3, [pc, #48] @ 18894 <__cxa_atexit@plt+0xc43c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 18878 <__cxa_atexit@plt+0xc420> │ │ │ │ b 18900 <__cxa_atexit@plt+0xc4a8> │ │ │ │ @@ -12559,15 +12559,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ streq r4, [r1, #-1448] @ 0xfffffa58 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - strbeq lr, [sp, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq lr, [sp, #-1492] @ 0xfffffa2c │ │ │ │ streq r4, [r1, #-1384] @ 0xfffffa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12577,15 +12577,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ streq r4, [r1, #-1364] @ 0xfffffaac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -12604,15 +12604,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r3, [pc, #200] @ 18a10 <__cxa_atexit@plt+0xc5b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #192] @ 18a14 <__cxa_atexit@plt+0xc5bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r2 │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ ldr r1, [pc, #144] @ 189f4 <__cxa_atexit@plt+0xc59c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 189f8 <__cxa_atexit@plt+0xc5a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ ldr r6, [pc, #132] @ 189fc <__cxa_atexit@plt+0xc5a4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ @@ -12636,30 +12636,30 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r5, [pc, #60] @ 18a04 <__cxa_atexit@plt+0xc5ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - strbeq lr, [sp, #-1100] @ 0xfffffbb4 │ │ │ │ - strbeq lr, [sp, #-1036] @ 0xfffffbf4 │ │ │ │ + strbeq lr, [sp, #-1084] @ 0xfffffbc4 │ │ │ │ + strbeq lr, [sp, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - strbeq lr, [sp, #-1136] @ 0xfffffb90 │ │ │ │ + strbeq lr, [sp, #-1120] @ 0xfffffba0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - strbeq lr, [sp, #-1088] @ 0xfffffbc0 │ │ │ │ - strbeq lr, [sp, #-1204] @ 0xfffffb4c │ │ │ │ + strbeq lr, [sp, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq lr, [sp, #-1188] @ 0xfffffb5c │ │ │ │ streq r4, [r1, #-1072] @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #116] @ 18aa0 <__cxa_atexit@plt+0xc648> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #112] @ 18aa4 <__cxa_atexit@plt+0xc64c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -12683,22 +12683,22 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ ldr r5, [pc, #40] @ 18ab0 <__cxa_atexit@plt+0xc658> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - strbeq lr, [sp, #-900] @ 0xfffffc7c │ │ │ │ - strbeq lr, [sp, #-840] @ 0xfffffcb8 │ │ │ │ + strbeq lr, [sp, #-884] @ 0xfffffc8c │ │ │ │ + strbeq lr, [sp, #-824] @ 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - strbeq lr, [sp, #-944] @ 0xfffffc50 │ │ │ │ + strbeq lr, [sp, #-928] @ 0xfffffc60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 18ad0 <__cxa_atexit@plt+0xc678> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -12721,15 +12721,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 18b8c <__cxa_atexit@plt+0xc734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -12742,18 +12742,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ streq r4, [r1, #-784] @ 0xfffffcf0 │ │ │ │ - strbeq lr, [sp, #-620] @ 0xfffffd94 │ │ │ │ + strbeq lr, [sp, #-604] @ 0xfffffda4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 18bdc <__cxa_atexit@plt+0xc784> │ │ │ │ @@ -12764,25 +12764,25 @@ │ │ │ │ ldr r3, [pc, #64] @ 18c04 <__cxa_atexit@plt+0xc7ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #28] @ 18c00 <__cxa_atexit@plt+0xc7a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [sp, #-468] @ 0xfffffe2c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [sp, #-452] @ 0xfffffe3c │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ streq r4, [r1, #-600] @ 0xfffffda8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -12876,15 +12876,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ sub r5, r3, #12 │ │ │ │ ldr r0, [r1] │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #80] @ 18e08 <__cxa_atexit@plt+0xc9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -12898,20 +12898,20 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ - strbeq lr, [sp, #-280] @ 0xfffffee8 │ │ │ │ + strbeq lr, [sp, #-264] @ 0xfffffef8 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - strbeq lr, [sp, #-184] @ 0xffffff48 │ │ │ │ + strbeq lr, [sp, #-168] @ 0xffffff58 │ │ │ │ streq r4, [r1, #-180] @ 0xffffff4c │ │ │ │ streq r4, [r1, #-88] @ 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [pc, #92] @ 18e84 <__cxa_atexit@plt+0xca2c> │ │ │ │ @@ -12955,31 +12955,31 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [sp, #-3832] @ 0xfffff108 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [sp, #-3816] @ 0xfffff118 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18f0c <__cxa_atexit@plt+0xcab4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 18f14 <__cxa_atexit@plt+0xcabc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 18ad0 <__cxa_atexit@plt+0xc678> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp, #-3732] @ 0xfffff16c │ │ │ │ + strbeq sp, [sp, #-3716] @ 0xfffff17c │ │ │ │ streq r3, [r1, #-3912] @ 0xfffff0b8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -13040,15 +13040,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ streq r3, [r1, #-3644] @ 0xfffff1c4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 18f28 <__cxa_atexit@plt+0xcad0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -13056,32 +13056,32 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ 1906c <__cxa_atexit@plt+0xcc14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #8] @ 19070 <__cxa_atexit@plt+0xcc18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - strbeq sp, [sp, #-3372] @ 0xfffff2d4 │ │ │ │ - strbeq sp, [sp, #-3488] @ 0xfffff260 │ │ │ │ + b 4004dc <__cxa_atexit@plt+0x3f4084> │ │ │ │ + strbeq sp, [sp, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq sp, [sp, #-3472] @ 0xfffff270 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 190a4 <__cxa_atexit@plt+0xcc4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 190ac <__cxa_atexit@plt+0xcc54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp, #-3324] @ 0xfffff304 │ │ │ │ + strbeq sp, [sp, #-3308] @ 0xfffff314 │ │ │ │ streq r3, [r1, #-3396] @ 0xfffff2bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1914c <__cxa_atexit@plt+0xccf4> │ │ │ │ @@ -13126,15 +13126,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 19188 <__cxa_atexit@plt+0xcd30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbeq sp, [sp, #-3232] @ 0xfffff360 │ │ │ │ + strbeq sp, [sp, #-3216] @ 0xfffff370 │ │ │ │ @ instruction: 0xffffe7fc │ │ │ │ streq r3, [r1, #-3212] @ 0xfffff374 │ │ │ │ streq r3, [r1, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -13203,15 +13203,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 192bc <__cxa_atexit@plt+0xce64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r3, [r1, #-2868] @ 0xfffff4cc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -13233,15 +13233,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19334 <__cxa_atexit@plt+0xcedc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ streq r3, [r1, #-2920] @ 0xfffff498 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -13285,72 +13285,72 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 19400 <__cxa_atexit@plt+0xcfa8> │ │ │ │ ldr r3, [pc, #36] @ 19418 <__cxa_atexit@plt+0xcfc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 7040e4 <__cxa_atexit@plt+0x6f7c8c> │ │ │ │ + b 90fef0 <__cxa_atexit@plt+0x903a98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq sp, [sp, #-2500] @ 0xfffff63c │ │ │ │ + strbeq sp, [sp, #-2484] @ 0xfffff64c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1943c <__cxa_atexit@plt+0xcfe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7040e4 <__cxa_atexit@plt+0x6f7c8c> │ │ │ │ - strbeq sp, [sp, #-2444] @ 0xfffff674 │ │ │ │ + b 90fef0 <__cxa_atexit@plt+0x903a98> │ │ │ │ + strbeq sp, [sp, #-2428] @ 0xfffff684 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 194a4 <__cxa_atexit@plt+0xd04c> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19468 <__cxa_atexit@plt+0xd010> │ │ │ │ - b 714480 <__cxa_atexit@plt+0x708028> │ │ │ │ + b 92028c <__cxa_atexit@plt+0x913e34> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 194b4 <__cxa_atexit@plt+0xd05c> │ │ │ │ ldr r1, [pc, #88] @ 194dc <__cxa_atexit@plt+0xd084> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #84] @ 194e0 <__cxa_atexit@plt+0xd088> │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #44] @ 194d8 <__cxa_atexit@plt+0xd080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 194d4 <__cxa_atexit@plt+0xd07c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r3, [r1, #-2596] @ 0xfffff5dc │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strbeq r3, [sl], #2412 @ 0x96c │ │ │ │ + strbeq r3, [sl], #2924 @ 0xb6c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -13359,24 +13359,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 19548 <__cxa_atexit@plt+0xd0f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r3, [pc, #28] @ 1954c <__cxa_atexit@plt+0xd0f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq r3, [sl], #2276 @ 0x8e4 │ │ │ │ + strbeq r3, [sl], #2788 @ 0xae4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19590 <__cxa_atexit@plt+0xd138> │ │ │ │ @@ -13411,15 +13411,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr r8, [r2], #-8 │ │ │ │ add r5, r3, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19648 <__cxa_atexit@plt+0xd1f0> │ │ │ │ cmp r1, #2 │ │ │ │ bne 19600 <__cxa_atexit@plt+0xd1a8> │ │ │ │ - b 714480 <__cxa_atexit@plt+0x708028> │ │ │ │ + b 92028c <__cxa_atexit@plt+0x913e34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ str r8, [r3, #-4] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #12 │ │ │ │ @@ -13431,49 +13431,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r3, [pc, #60] @ 1968c <__cxa_atexit@plt+0xd234> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 19688 <__cxa_atexit@plt+0xd230> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ streq r3, [r1, #-2176] @ 0xfffff780 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - strbeq r3, [sl], #1996 @ 0x7cc │ │ │ │ + strbeq r3, [sl], #2508 @ 0x9cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ sub r7, r3, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19714 <__cxa_atexit@plt+0xd2bc> │ │ │ │ and r2, r1, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 196d0 <__cxa_atexit@plt+0xd278> │ │ │ │ mov r7, r1 │ │ │ │ - b 714480 <__cxa_atexit@plt+0x708028> │ │ │ │ + b 92028c <__cxa_atexit@plt+0x913e34> │ │ │ │ str r8, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 19728 <__cxa_atexit@plt+0xd2d0> │ │ │ │ ldr r7, [pc, #100] @ 19754 <__cxa_atexit@plt+0xd2fc> │ │ │ │ @@ -13482,33 +13482,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #52] @ 19750 <__cxa_atexit@plt+0xd2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 1974c <__cxa_atexit@plt+0xd2f4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ streq r3, [r1, #-1972] @ 0xfffff84c │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - strbeq r3, [sl], #1792 @ 0x700 │ │ │ │ + strbeq r3, [sl], #2304 @ 0x900 │ │ │ │ streq r3, [r1, #-1988] @ 0xfffff83c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 197cc <__cxa_atexit@plt+0xd374> │ │ │ │ ldr r2, [pc, #88] @ 197d4 <__cxa_atexit@plt+0xd37c> │ │ │ │ @@ -13573,24 +13573,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq sp, [sp, #-1324] @ 0xfffffad4 │ │ │ │ + strbeq sp, [sp, #-1308] @ 0xfffffae4 │ │ │ │ streq r3, [r1, #-1672] @ 0xfffff978 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1993c <__cxa_atexit@plt+0xd4e4> │ │ │ │ @@ -13611,15 +13611,15 @@ │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #76] @ 19954 <__cxa_atexit@plt+0xd4fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 1995c <__cxa_atexit@plt+0xd504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -13627,17 +13627,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19958 <__cxa_atexit@plt+0xd500> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq sp, [sp, #-1328] @ 0xfffffad0 │ │ │ │ + strbeq sp, [sp, #-1312] @ 0xfffffae0 │ │ │ │ streq r3, [r1, #-1548] @ 0xfffff9f4 │ │ │ │ - strbeq sp, [sp, #-1276] @ 0xfffffb04 │ │ │ │ + strbeq sp, [sp, #-1260] @ 0xfffffb14 │ │ │ │ streq r3, [r1, #-1488] @ 0xfffffa30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 199a4 <__cxa_atexit@plt+0xd54c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -13646,31 +13646,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 199c0 <__cxa_atexit@plt+0xd568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r7, [pc, #12] @ 199b8 <__cxa_atexit@plt+0xd560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sp, #-1152] @ 0xfffffb80 │ │ │ │ + strbeq sp, [sp, #-1136] @ 0xfffffb90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq sp, [sp, #-1180] @ 0xfffffb64 │ │ │ │ + strbeq sp, [sp, #-1164] @ 0xfffffb74 │ │ │ │ streq r3, [r1, #-1388] @ 0xfffffa94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 199e4 <__cxa_atexit@plt+0xd58c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ + b 40058c <__cxa_atexit@plt+0x3f4134> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ streq r3, [r1, #-1352] @ 0xfffffab8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -13684,18 +13684,18 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ streq r3, [r1, #-1248] @ 0xfffffb20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 19a80 <__cxa_atexit@plt+0xd628> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13741,32 +13741,32 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #64] @ 19b58 <__cxa_atexit@plt+0xd700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 19b5c <__cxa_atexit@plt+0xd704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - strbeq sp, [sp, #-800] @ 0xfffffce0 │ │ │ │ - strbeq sp, [sp, #-760] @ 0xfffffd08 │ │ │ │ - strbeq sp, [sp, #-852] @ 0xfffffcac │ │ │ │ + strbeq sp, [sp, #-784] @ 0xfffffcf0 │ │ │ │ + strbeq sp, [sp, #-744] @ 0xfffffd18 │ │ │ │ + strbeq sp, [sp, #-836] @ 0xfffffcbc │ │ │ │ mov r2, r6 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19c2c <__cxa_atexit@plt+0xd7d4> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -13808,34 +13808,34 @@ │ │ │ │ ldr r6, [pc, #64] @ 19c54 <__cxa_atexit@plt+0xd7fc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r1, [r5, #16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 400568 <__cxa_atexit@plt+0x3f4110> │ │ │ │ + b 40059c <__cxa_atexit@plt+0x3f4144> │ │ │ │ ldr r7, [pc, #36] @ 19c58 <__cxa_atexit@plt+0xd800> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq sp, [sp, #-664] @ 0xfffffd68 │ │ │ │ - strbeq sp, [sp, #-620] @ 0xfffffd94 │ │ │ │ + strbeq sp, [sp, #-648] @ 0xfffffd78 │ │ │ │ + strbeq sp, [sp, #-604] @ 0xfffffda4 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ streq r3, [r1, #-956] @ 0xfffffc44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 19c74 <__cxa_atexit@plt+0xd81c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r3, [sl], #170 @ 0xaa │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r3, [sl], #682 @ 0x2aa │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -13882,74 +13882,74 @@ │ │ │ │ ldr r6, [pc, #68] @ 19d80 <__cxa_atexit@plt+0xd928> │ │ │ │ add r6, pc, r6 │ │ │ │ str r1, [r5, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ mov r6, r2 │ │ │ │ - b 400568 <__cxa_atexit@plt+0x3f4110> │ │ │ │ + b 40059c <__cxa_atexit@plt+0x3f4144> │ │ │ │ ldr r7, [pc, #40] @ 19d84 <__cxa_atexit@plt+0xd92c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - strbeq sp, [sp, #-368] @ 0xfffffe90 │ │ │ │ - strbeq sp, [sp, #-324] @ 0xfffffebc │ │ │ │ + strbeq sp, [sp, #-352] @ 0xfffffea0 │ │ │ │ + strbeq sp, [sp, #-308] @ 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ streq r3, [r1, #-660] @ 0xfffffd6c │ │ │ │ streq r3, [r1, #-592] @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19dac <__cxa_atexit@plt+0xd954> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ streq r3, [r1, #-560] @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 19e04 <__cxa_atexit@plt+0xd9ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19dfc <__cxa_atexit@plt+0xd9a4> │ │ │ │ ldr r3, [pc, #44] @ 19e0c <__cxa_atexit@plt+0xd9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 19e10 <__cxa_atexit@plt+0xd9b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ - b 400578 <__cxa_atexit@plt+0x3f4120> │ │ │ │ + b 4005ac <__cxa_atexit@plt+0x3f4154> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq ip, [sp, #-3988] @ 0xfffff06c │ │ │ │ + strbeq ip, [sp, #-3972] @ 0xfffff07c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 19e38 <__cxa_atexit@plt+0xd9e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 19e3c <__cxa_atexit@plt+0xd9e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400580 <__cxa_atexit@plt+0x3f4128> │ │ │ │ + b 4005b4 <__cxa_atexit@plt+0x3f415c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sp, [sp, #-24] @ 0xffffffe8 │ │ │ │ + strbeq sp, [sp, #-8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19e98 <__cxa_atexit@plt+0xda40> │ │ │ │ @@ -13966,18 +13966,18 @@ │ │ │ │ stmib r3, {r2, r7, r9} │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r9], #2395 @ 0x95b │ │ │ │ - strbeq ip, [sp, #-4056] @ 0xfffff028 │ │ │ │ - strbeq ip, [sp, #-4052] @ 0xfffff02c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r9], #2907 @ 0xb5b │ │ │ │ + strbeq ip, [sp, #-4040] @ 0xfffff038 │ │ │ │ + strbeq ip, [sp, #-4036] @ 0xfffff03c │ │ │ │ streq r3, [r1, #-1004] @ 0xfffffc14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -14001,22 +14001,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 400588 <__cxa_atexit@plt+0x3f4130> │ │ │ │ + b 4005bc <__cxa_atexit@plt+0x3f4164> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sp, #-3792] @ 0xfffff130 │ │ │ │ - strbeq ip, [sp, #-3912] @ 0xfffff0b8 │ │ │ │ - strbeq ip, [sp, #-3908] @ 0xfffff0bc │ │ │ │ + strbeq ip, [sp, #-3776] @ 0xfffff140 │ │ │ │ + strbeq ip, [sp, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq ip, [sp, #-3892] @ 0xfffff0cc │ │ │ │ streq r3, [r1, #-848] @ 0xfffffcb0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -14040,22 +14040,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 400588 <__cxa_atexit@plt+0x3f4130> │ │ │ │ + b 4005bc <__cxa_atexit@plt+0x3f4164> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sp, #-3636] @ 0xfffff1cc │ │ │ │ - strbeq ip, [sp, #-3756] @ 0xfffff154 │ │ │ │ - strbeq ip, [sp, #-3752] @ 0xfffff158 │ │ │ │ + strbeq ip, [sp, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq ip, [sp, #-3740] @ 0xfffff164 │ │ │ │ + strbeq ip, [sp, #-3736] @ 0xfffff168 │ │ │ │ streq r2, [r1, #-3836] @ 0xfffff104 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 1a040 <__cxa_atexit@plt+0xdbe8> │ │ │ │ @@ -14072,29 +14072,29 @@ │ │ │ │ ldrls r0, [pc, #24] @ 1a04c <__cxa_atexit@plt+0xdbf4> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ streq r2, [r1, #-3804] @ 0xfffff124 │ │ │ │ - strbeq ip, [sp, #-3444] @ 0xfffff28c │ │ │ │ + strbeq ip, [sp, #-3428] @ 0xfffff29c │ │ │ │ streq r2, [r1, #-3768] @ 0xfffff148 │ │ │ │ streq r2, [r1, #-3732] @ 0xfffff16c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a07c <__cxa_atexit@plt+0xdc24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1a080 <__cxa_atexit@plt+0xdc28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400590 <__cxa_atexit@plt+0x3f4138> │ │ │ │ + b 4005c4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq ip, [sp, #-3564] @ 0xfffff214 │ │ │ │ + strbeq ip, [sp, #-3548] @ 0xfffff224 │ │ │ │ streq r2, [r1, #-3680] @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 1a0e0 <__cxa_atexit@plt+0xdc88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -14109,15 +14109,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #24] @ 1a0ec <__cxa_atexit@plt+0xdc94> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400598 <__cxa_atexit@plt+0x3f4140> │ │ │ │ + b 4005cc <__cxa_atexit@plt+0x3f4174> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ streq r2, [r1, #-3640] @ 0xfffff1c8 │ │ │ │ streq r2, [r1, #-3628] @ 0xfffff1d4 │ │ │ │ streq r2, [r1, #-3608] @ 0xfffff1e8 │ │ │ │ streq r2, [r1, #-3572] @ 0xfffff20c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -14130,15 +14130,15 @@ │ │ │ │ ldr r0, [pc, #32] @ 1a13c <__cxa_atexit@plt+0xdce4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 1a134 <__cxa_atexit@plt+0xdcdc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400598 <__cxa_atexit@plt+0x3f4140> │ │ │ │ + b 4005cc <__cxa_atexit@plt+0x3f4174> │ │ │ │ streq r2, [r1, #-3524] @ 0xfffff23c │ │ │ │ streq r2, [r1, #-3548] @ 0xfffff224 │ │ │ │ streq r2, [r1, #-3536] @ 0xfffff230 │ │ │ │ streq r3, [r1, #-296] @ 0xfffffed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -14158,29 +14158,29 @@ │ │ │ │ ldrls r0, [pc, #24] @ 1a1a4 <__cxa_atexit@plt+0xdd4c> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ streq r3, [r1, #-264] @ 0xfffffef8 │ │ │ │ - strbeq ip, [sp, #-3100] @ 0xfffff3e4 │ │ │ │ + strbeq ip, [sp, #-3084] @ 0xfffff3f4 │ │ │ │ streq r3, [r1, #-228] @ 0xffffff1c │ │ │ │ streq r3, [r1, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a1d4 <__cxa_atexit@plt+0xdd7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1a1d8 <__cxa_atexit@plt+0xdd80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400590 <__cxa_atexit@plt+0x3f4138> │ │ │ │ + b 4005c4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq ip, [sp, #-3220] @ 0xfffff36c │ │ │ │ + strbeq ip, [sp, #-3204] @ 0xfffff37c │ │ │ │ streq r3, [r1, #-140] @ 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 1a238 <__cxa_atexit@plt+0xdde0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -14195,15 +14195,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #24] @ 1a244 <__cxa_atexit@plt+0xddec> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400598 <__cxa_atexit@plt+0x3f4140> │ │ │ │ + b 4005cc <__cxa_atexit@plt+0x3f4174> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ streq r3, [r1, #-100] @ 0xffffff9c │ │ │ │ streq r3, [r1, #-88] @ 0xffffffa8 │ │ │ │ streq r3, [r1, #-68] @ 0xffffffbc │ │ │ │ streq r3, [r1, #-32] @ 0xffffffe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -14216,15 +14216,15 @@ │ │ │ │ ldr r0, [pc, #32] @ 1a294 <__cxa_atexit@plt+0xde3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 1a28c <__cxa_atexit@plt+0xde34> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400598 <__cxa_atexit@plt+0x3f4140> │ │ │ │ + b 4005cc <__cxa_atexit@plt+0x3f4174> │ │ │ │ streq r2, [r1, #-4080] @ 0xfffff010 │ │ │ │ streq r3, [r1, #-8] │ │ │ │ streq r2, [r1, #-4092] @ 0xfffff004 │ │ │ │ streq r2, [r1, #-4048] @ 0xfffff030 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -14236,15 +14236,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1a444 <__cxa_atexit@plt+0xdfec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sp, #-2768] @ 0xfffff530 │ │ │ │ + strbeq ip, [sp, #-2752] @ 0xfffff540 │ │ │ │ streq r2, [r1, #-3980] @ 0xfffff074 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 1a334 <__cxa_atexit@plt+0xdedc> │ │ │ │ @@ -14261,29 +14261,29 @@ │ │ │ │ ldrls r0, [pc, #24] @ 1a340 <__cxa_atexit@plt+0xdee8> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ streq r2, [r1, #-3948] @ 0xfffff094 │ │ │ │ - strbeq ip, [sp, #-2688] @ 0xfffff580 │ │ │ │ + strbeq ip, [sp, #-2672] @ 0xfffff590 │ │ │ │ streq r2, [r1, #-3912] @ 0xfffff0b8 │ │ │ │ streq r2, [r1, #-3876] @ 0xfffff0dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a370 <__cxa_atexit@plt+0xdf18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1a374 <__cxa_atexit@plt+0xdf1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400590 <__cxa_atexit@plt+0x3f4138> │ │ │ │ + b 4005c4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq ip, [sp, #-2808] @ 0xfffff508 │ │ │ │ + strbeq ip, [sp, #-2792] @ 0xfffff518 │ │ │ │ streq r2, [r1, #-3824] @ 0xfffff110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 1a3d4 <__cxa_atexit@plt+0xdf7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -14298,15 +14298,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #24] @ 1a3e0 <__cxa_atexit@plt+0xdf88> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400598 <__cxa_atexit@plt+0x3f4140> │ │ │ │ + b 4005cc <__cxa_atexit@plt+0x3f4174> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ streq r2, [r1, #-3784] @ 0xfffff138 │ │ │ │ streq r2, [r1, #-3772] @ 0xfffff144 │ │ │ │ streq r2, [r1, #-3752] @ 0xfffff158 │ │ │ │ streq r2, [r1, #-3716] @ 0xfffff17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -14319,15 +14319,15 @@ │ │ │ │ ldr r0, [pc, #32] @ 1a430 <__cxa_atexit@plt+0xdfd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 1a428 <__cxa_atexit@plt+0xdfd0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400598 <__cxa_atexit@plt+0x3f4140> │ │ │ │ + b 4005cc <__cxa_atexit@plt+0x3f4174> │ │ │ │ streq r2, [r1, #-3668] @ 0xfffff1ac │ │ │ │ streq r2, [r1, #-3692] @ 0xfffff194 │ │ │ │ streq r2, [r1, #-3680] @ 0xfffff1a0 │ │ │ │ streq r2, [r1, #-3632] @ 0xfffff1d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -14379,19 +14379,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strbeq ip, [sp, #-2300] @ 0xfffff704 │ │ │ │ + strbeq ip, [sp, #-2284] @ 0xfffff714 │ │ │ │ streq r2, [r1, #-3392] @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a5a8 <__cxa_atexit@plt+0xe150> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -14422,18 +14422,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - strbeq ip, [sp, #-2096] @ 0xfffff7d0 │ │ │ │ + strbeq ip, [sp, #-2080] @ 0xfffff7e0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a614 <__cxa_atexit@plt+0xe1bc> │ │ │ │ ldr r2, [pc, #52] @ 1a624 <__cxa_atexit@plt+0xe1cc> │ │ │ │ @@ -14442,36 +14442,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r2, [pc, #36] @ 1a62c <__cxa_atexit@plt+0xe1d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r7, [pc, #20] @ 1a630 <__cxa_atexit@plt+0xe1d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ streq r2, [r1, #-2272] @ 0xfffff720 │ │ │ │ - strbeq ip, [sp, #-2096] @ 0xfffff7d0 │ │ │ │ + strbeq ip, [sp, #-2080] @ 0xfffff7e0 │ │ │ │ streq r2, [r1, #-3276] @ 0xfffff334 │ │ │ │ streq r2, [r1, #-3228] @ 0xfffff364 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a660 <__cxa_atexit@plt+0xe208> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1a664 <__cxa_atexit@plt+0xe20c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 4005a0 <__cxa_atexit@plt+0x3f4148> │ │ │ │ + b 4005d4 <__cxa_atexit@plt+0x3f417c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq ip, [sp, #-2060] @ 0xfffff7f4 │ │ │ │ + strbeq ip, [sp, #-2044] @ 0xfffff804 │ │ │ │ streq r2, [r1, #-3156] @ 0xfffff3ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1a6b0 <__cxa_atexit@plt+0xe258> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -14479,30 +14479,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 1a6b4 <__cxa_atexit@plt+0xe25c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4005a8 <__cxa_atexit@plt+0x3f4150> │ │ │ │ + b 4005dc <__cxa_atexit@plt+0x3f4184> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ streq r2, [r1, #-3076] @ 0xfffff3fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1a6e4 <__cxa_atexit@plt+0xe28c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4005a8 <__cxa_atexit@plt+0x3f4150> │ │ │ │ + b 4005dc <__cxa_atexit@plt+0x3f4184> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq r2, [r1, #-3028] @ 0xfffff42c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -14516,18 +14516,18 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4005b0 <__cxa_atexit@plt+0x3f4158> │ │ │ │ + b 4005e4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ streq r2, [r1, #-2924] @ 0xfffff494 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1a788 <__cxa_atexit@plt+0xe330> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -14535,18 +14535,18 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 1a78c <__cxa_atexit@plt+0xe334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #16] @ 1a790 <__cxa_atexit@plt+0xe338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq ip, [sp, #-1776] @ 0xfffff910 │ │ │ │ - strbeq ip, [sp, #-1768] @ 0xfffff918 │ │ │ │ + strbeq ip, [sp, #-1760] @ 0xfffff920 │ │ │ │ + strbeq ip, [sp, #-1752] @ 0xfffff928 │ │ │ │ streq r2, [r1, #-2840] @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1a7dc <__cxa_atexit@plt+0xe384> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -14554,30 +14554,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 1a7e0 <__cxa_atexit@plt+0xe388> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4005a8 <__cxa_atexit@plt+0x3f4150> │ │ │ │ + b 4005dc <__cxa_atexit@plt+0x3f4184> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ streq r2, [r1, #-2760] @ 0xfffff538 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1a810 <__cxa_atexit@plt+0xe3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4005a8 <__cxa_atexit@plt+0x3f4150> │ │ │ │ + b 4005dc <__cxa_atexit@plt+0x3f4184> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq r2, [r1, #-2712] @ 0xfffff568 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -14591,18 +14591,18 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4005b0 <__cxa_atexit@plt+0x3f4158> │ │ │ │ + b 4005e4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ streq r2, [r1, #-2576] @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -14640,21 +14640,21 @@ │ │ │ │ stm r9, {r0, r2, sl} │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str lr, [r3, #48] @ 0x30 │ │ │ │ b b8514 <__cxa_atexit@plt+0xac0bc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff744 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ - strbeq ip, [sp, #-1232] @ 0xfffffb30 │ │ │ │ - strbeq ip, [sp, #-1236] @ 0xfffffb2c │ │ │ │ + strbeq ip, [sp, #-1216] @ 0xfffffb40 │ │ │ │ + strbeq ip, [sp, #-1220] @ 0xfffffb3c │ │ │ │ streq r2, [r1, #-2360] @ 0xfffff6c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 1a968 <__cxa_atexit@plt+0xe510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -14683,15 +14683,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #76] @ 1aa1c <__cxa_atexit@plt+0xe5c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 1aa24 <__cxa_atexit@plt+0xe5cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -14701,17 +14701,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffefd4 │ │ │ │ @ instruction: 0xfffff010 │ │ │ │ - strbeq ip, [sp, #-1128] @ 0xfffffb98 │ │ │ │ + strbeq ip, [sp, #-1112] @ 0xfffffba8 │ │ │ │ streq r2, [r1, #-1360] @ 0xfffffab0 │ │ │ │ - strbeq ip, [sp, #-1092] @ 0xfffffbbc │ │ │ │ + strbeq ip, [sp, #-1076] @ 0xfffffbcc │ │ │ │ streq r2, [r1, #-2164] @ 0xfffff78c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -14735,22 +14735,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 400588 <__cxa_atexit@plt+0x3f4130> │ │ │ │ + b 4005bc <__cxa_atexit@plt+0x3f4164> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sp, #-856] @ 0xfffffca8 │ │ │ │ - strbeq ip, [sp, #-976] @ 0xfffffc30 │ │ │ │ - strbeq ip, [sp, #-972] @ 0xfffffc34 │ │ │ │ + strbeq ip, [sp, #-840] @ 0xfffffcb8 │ │ │ │ + strbeq ip, [sp, #-960] @ 0xfffffc40 │ │ │ │ + strbeq ip, [sp, #-956] @ 0xfffffc44 │ │ │ │ streq r2, [r1, #-2096] @ 0xfffff7d0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ab0c <__cxa_atexit@plt+0xe6b4> │ │ │ │ @@ -14784,15 +14784,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #176] @ 1ac08 <__cxa_atexit@plt+0xe7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #168] @ 1ac0c <__cxa_atexit@plt+0xe7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1abdc <__cxa_atexit@plt+0xe784> │ │ │ │ ldr r2, [pc, #140] @ 1ac14 <__cxa_atexit@plt+0xe7bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -14800,15 +14800,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r2, [pc, #124] @ 1ac1c <__cxa_atexit@plt+0xe7c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1abf0 <__cxa_atexit@plt+0xe798> │ │ │ │ ldr r2, [pc, #76] @ 1ac10 <__cxa_atexit@plt+0xe7b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -14821,23 +14821,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r2, [r1, #-1796] @ 0xfffff8fc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq ip, [sp, #-788] @ 0xfffffcec │ │ │ │ - strbeq ip, [sp, #-780] @ 0xfffffcf4 │ │ │ │ - strbeq ip, [sp, #-588] @ 0xfffffdb4 │ │ │ │ + strbeq ip, [sp, #-772] @ 0xfffffcfc │ │ │ │ + strbeq ip, [sp, #-764] @ 0xfffffd04 │ │ │ │ + strbeq ip, [sp, #-572] @ 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ streq r2, [r1, #-840] @ 0xfffffcb8 │ │ │ │ - strbeq ip, [sp, #-664] @ 0xfffffd68 │ │ │ │ + strbeq ip, [sp, #-648] @ 0xfffffd78 │ │ │ │ streq r2, [r1, #-1728] @ 0xfffff940 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1ac68 <__cxa_atexit@plt+0xe810> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -14845,30 +14845,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 1ac6c <__cxa_atexit@plt+0xe814> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4005a8 <__cxa_atexit@plt+0x3f4150> │ │ │ │ + b 4005dc <__cxa_atexit@plt+0x3f4184> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ streq r2, [r1, #-1648] @ 0xfffff990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1ac9c <__cxa_atexit@plt+0xe844> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4005a8 <__cxa_atexit@plt+0x3f4150> │ │ │ │ + b 4005dc <__cxa_atexit@plt+0x3f4184> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq r2, [r1, #-1600] @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -14882,18 +14882,18 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4005b0 <__cxa_atexit@plt+0x3f4158> │ │ │ │ + b 4005e4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ streq r2, [r1, #-1496] @ 0xfffffa28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -14906,25 +14906,25 @@ │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r2, [pc, #48] @ 1ad78 <__cxa_atexit@plt+0xe920> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ ldr r3, [pc, #32] @ 1ad7c <__cxa_atexit@plt+0xe924> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ streq r2, [r1, #-420] @ 0xfffffe5c │ │ │ │ - strbeq ip, [sp, #-240] @ 0xffffff10 │ │ │ │ + strbeq ip, [sp, #-224] @ 0xffffff20 │ │ │ │ streq r2, [r1, #-1420] @ 0xfffffa74 │ │ │ │ streq r2, [r1, #-1416] @ 0xfffffa78 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -15177,17 +15177,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b190 <__cxa_atexit@plt+0xed38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq fp, [sp, #-3140] @ 0xfffff3bc │ │ │ │ + strbeq fp, [sp, #-3124] @ 0xfffff3cc │ │ │ │ streq r2, [r1, #-448] @ 0xfffffe40 │ │ │ │ - strbeq fp, [sp, #-3100] @ 0xfffff3e4 │ │ │ │ + strbeq fp, [sp, #-3084] @ 0xfffff3f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ 1b1fc <__cxa_atexit@plt+0xeda4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -15206,16 +15206,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b204 <__cxa_atexit@plt+0xedac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq fp, [sp, #-2984] @ 0xfffff458 │ │ │ │ - strbeq fp, [sp, #-2964] @ 0xfffff46c │ │ │ │ + strbeq fp, [sp, #-2968] @ 0xfffff468 │ │ │ │ + strbeq fp, [sp, #-2948] @ 0xfffff47c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 1b244 <__cxa_atexit@plt+0xedec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ 1b248 <__cxa_atexit@plt+0xedf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -15223,16 +15223,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [sp, #-2924] @ 0xfffff494 │ │ │ │ - strbeq fp, [sp, #-2920] @ 0xfffff498 │ │ │ │ + strbeq fp, [sp, #-2908] @ 0xfffff4a4 │ │ │ │ + strbeq fp, [sp, #-2904] @ 0xfffff4a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b2d0 <__cxa_atexit@plt+0xee78> │ │ │ │ ldr r7, [pc, #116] @ 1b2e0 <__cxa_atexit@plt+0xee88> │ │ │ │ @@ -15264,15 +15264,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b2ec <__cxa_atexit@plt+0xee94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq fp, [sp, #-2784] @ 0xfffff520 │ │ │ │ + strbeq fp, [sp, #-2768] @ 0xfffff530 │ │ │ │ streq r2, [r1, #-104] @ 0xffffff98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ 1b344 <__cxa_atexit@plt+0xeeec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -15288,28 +15288,28 @@ │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq fp, [sp, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq fp, [sp, #-2632] @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1b37c <__cxa_atexit@plt+0xef24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [sp, #-2596] @ 0xfffff5dc │ │ │ │ + strbeq fp, [sp, #-2580] @ 0xfffff5ec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1b3e8 <__cxa_atexit@plt+0xef90> │ │ │ │ ldr r3, [pc, #88] @ 1b3f8 <__cxa_atexit@plt+0xefa0> │ │ │ │ @@ -15327,38 +15327,38 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #32] @ 1b3fc <__cxa_atexit@plt+0xefa4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #20] @ 1b404 <__cxa_atexit@plt+0xefac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sp, [r9], #950 @ 0x3b6 │ │ │ │ - strbeq sp, [r9], #985 @ 0x3d9 │ │ │ │ + strbeq sp, [r9], #1462 @ 0x5b6 │ │ │ │ + strbeq sp, [r9], #1497 @ 0x5d9 │ │ │ │ streq r1, [r1, #-3940] @ 0xfffff09c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1b43c <__cxa_atexit@plt+0xefe4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 1b440 <__cxa_atexit@plt+0xefe8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq sp, [r9], #897 @ 0x381 │ │ │ │ - strbeq sp, [r9], #882 @ 0x372 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq sp, [r9], #1409 @ 0x581 │ │ │ │ + strbeq sp, [r9], #1394 @ 0x572 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1b4ac <__cxa_atexit@plt+0xf054> │ │ │ │ ldr r3, [pc, #88] @ 1b4bc <__cxa_atexit@plt+0xf064> │ │ │ │ @@ -15376,47 +15376,47 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 1b4c0 <__cxa_atexit@plt+0xf068> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #20] @ 1b4c8 <__cxa_atexit@plt+0xf070> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sp, [r9], #754 @ 0x2f2 │ │ │ │ - strbeq sp, [r9], #789 @ 0x315 │ │ │ │ + strbeq sp, [r9], #1266 @ 0x4f2 │ │ │ │ + strbeq sp, [r9], #1301 @ 0x515 │ │ │ │ streq r1, [r1, #-3748] @ 0xfffff15c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1b500 <__cxa_atexit@plt+0xf0a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 1b504 <__cxa_atexit@plt+0xf0ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq sp, [r9], #701 @ 0x2bd │ │ │ │ - strbeq sp, [r9], #686 @ 0x2ae │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq sp, [r9], #1213 @ 0x4bd │ │ │ │ + strbeq sp, [r9], #1198 @ 0x4ae │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1b52c <__cxa_atexit@plt+0xf0d4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ streq r1, [r1, #-3636] @ 0xfffff1cc │ │ │ │ streq r1, [r1, #-3660] @ 0xfffff1b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -15473,15 +15473,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b68c <__cxa_atexit@plt+0xf234> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1b684 <__cxa_atexit@plt+0xf22c> │ │ │ │ ldr r3, [pc, #84] @ 1b694 <__cxa_atexit@plt+0xf23c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 1b698 <__cxa_atexit@plt+0xf240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -15494,24 +15494,24 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 1b6a4 <__cxa_atexit@plt+0xf24c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4005b8 <__cxa_atexit@plt+0x3f4160> │ │ │ │ + b 4005ec <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq fp, [sp, #-1844] @ 0xfffff8cc │ │ │ │ - strbeq fp, [sp, #-2072] @ 0xfffff7e8 │ │ │ │ - strbeq fp, [sp, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq fp, [sp, #-1828] @ 0xfffff8dc │ │ │ │ strbeq fp, [sp, #-2056] @ 0xfffff7f8 │ │ │ │ + strbeq fp, [sp, #-2048] @ 0xfffff800 │ │ │ │ + strbeq fp, [sp, #-2040] @ 0xfffff808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b6dc <__cxa_atexit@plt+0xf284> │ │ │ │ @@ -15519,43 +15519,43 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [sp, #-1972] @ 0xfffff84c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [sp, #-1956] @ 0xfffff85c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b744 <__cxa_atexit@plt+0xf2ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1b73c <__cxa_atexit@plt+0xf2e4> │ │ │ │ ldr r3, [pc, #48] @ 1b74c <__cxa_atexit@plt+0xf2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1b750 <__cxa_atexit@plt+0xf2f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1b754 <__cxa_atexit@plt+0xf2fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sp, [r9], #19 │ │ │ │ - strbeq fp, [sp, #-1612] @ 0xfffff9b4 │ │ │ │ + strbeq sp, [r9], #531 @ 0x213 │ │ │ │ + strbeq fp, [sp, #-1596] @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -15573,16 +15573,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b7c4 <__cxa_atexit@plt+0xf36c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq fp, [sp, #-1792] @ 0xfffff900 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq fp, [sp, #-1776] @ 0xfffff910 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15598,44 +15598,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1b828 <__cxa_atexit@plt+0xf3d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq fp, [sp, #-1672] @ 0xfffff978 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq fp, [sp, #-1656] @ 0xfffff988 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b884 <__cxa_atexit@plt+0xf42c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1b87c <__cxa_atexit@plt+0xf424> │ │ │ │ ldr r3, [pc, #48] @ 1b88c <__cxa_atexit@plt+0xf434> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1b890 <__cxa_atexit@plt+0xf438> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1b894 <__cxa_atexit@plt+0xf43c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq ip, [r9], #3785 @ 0xec9 │ │ │ │ - strbeq fp, [sp, #-1292] @ 0xfffffaf4 │ │ │ │ + strbeq sp, [r9], #201 @ 0xc9 │ │ │ │ + strbeq fp, [sp, #-1276] @ 0xfffffb04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -15653,16 +15653,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b904 <__cxa_atexit@plt+0xf4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq fp, [sp, #-1472] @ 0xfffffa40 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq fp, [sp, #-1456] @ 0xfffffa50 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15678,37 +15678,37 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1b968 <__cxa_atexit@plt+0xf510> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq fp, [sp, #-1352] @ 0xfffffab8 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq fp, [sp, #-1336] @ 0xfffffac8 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b99c <__cxa_atexit@plt+0xf544> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b9a4 <__cxa_atexit@plt+0xf54c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [sp, #-1028] @ 0xfffffbfc │ │ │ │ + strbeq fp, [sp, #-1012] @ 0xfffffc0c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ba24 <__cxa_atexit@plt+0xf5cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -15726,40 +15726,40 @@ │ │ │ │ ldr r8, [pc, #60] @ 1ba48 <__cxa_atexit@plt+0xf5f0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - strbeq fp, [sp, #-924] @ 0xfffffc64 │ │ │ │ - strbeq ip, [r9], #3400 @ 0xd48 │ │ │ │ + strbeq fp, [sp, #-908] @ 0xfffffc74 │ │ │ │ + strbeq ip, [r9], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ba7c <__cxa_atexit@plt+0xf624> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1ba84 <__cxa_atexit@plt+0xf62c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [sp, #-804] @ 0xfffffcdc │ │ │ │ + strbeq fp, [sp, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15877,27 +15877,27 @@ │ │ │ │ b 1bb10 <__cxa_atexit@plt+0xf6b8> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbeq fp, [sp, #-608] @ 0xfffffda0 │ │ │ │ + strbeq fp, [sp, #-592] @ 0xfffffdb0 │ │ │ │ + strbeq fp, [sp, #-532] @ 0xfffffdec │ │ │ │ strbeq fp, [sp, #-548] @ 0xfffffddc │ │ │ │ - strbeq fp, [sp, #-564] @ 0xfffffdcc │ │ │ │ - strbeq fp, [sp, #-724] @ 0xfffffd2c │ │ │ │ - strbeq fp, [sp, #-664] @ 0xfffffd68 │ │ │ │ - strbeq fp, [sp, #-668] @ 0xfffffd64 │ │ │ │ - strbeq fp, [sp, #-824] @ 0xfffffcc8 │ │ │ │ - strbeq fp, [sp, #-812] @ 0xfffffcd4 │ │ │ │ - strbeq fp, [sp, #-748] @ 0xfffffd14 │ │ │ │ - strbeq fp, [sp, #-948] @ 0xfffffc4c │ │ │ │ - strbeq fp, [sp, #-936] @ 0xfffffc58 │ │ │ │ - strbeq fp, [sp, #-880] @ 0xfffffc90 │ │ │ │ - strbeq fp, [sp, #-876] @ 0xfffffc94 │ │ │ │ + strbeq fp, [sp, #-708] @ 0xfffffd3c │ │ │ │ + strbeq fp, [sp, #-648] @ 0xfffffd78 │ │ │ │ + strbeq fp, [sp, #-652] @ 0xfffffd74 │ │ │ │ + strbeq fp, [sp, #-808] @ 0xfffffcd8 │ │ │ │ + strbeq fp, [sp, #-796] @ 0xfffffce4 │ │ │ │ + strbeq fp, [sp, #-732] @ 0xfffffd24 │ │ │ │ + strbeq fp, [sp, #-932] @ 0xfffffc5c │ │ │ │ + strbeq fp, [sp, #-920] @ 0xfffffc68 │ │ │ │ + strbeq fp, [sp, #-864] @ 0xfffffca0 │ │ │ │ + strbeq fp, [sp, #-860] @ 0xfffffca4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16015,27 +16015,27 @@ │ │ │ │ b 1bd38 <__cxa_atexit@plt+0xf8e0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strbeq fp, [sp, #-56] @ 0xffffffc8 │ │ │ │ + strbeq fp, [sp, #-40] @ 0xffffffd8 │ │ │ │ + strbeq sl, [sp, #-4076] @ 0xfffff014 │ │ │ │ strbeq sl, [sp, #-4092] @ 0xfffff004 │ │ │ │ - strbeq fp, [sp, #-12] │ │ │ │ - strbeq fp, [sp, #-172] @ 0xffffff54 │ │ │ │ - strbeq fp, [sp, #-112] @ 0xffffff90 │ │ │ │ - strbeq fp, [sp, #-116] @ 0xffffff8c │ │ │ │ - strbeq fp, [sp, #-272] @ 0xfffffef0 │ │ │ │ - strbeq fp, [sp, #-260] @ 0xfffffefc │ │ │ │ - strbeq fp, [sp, #-196] @ 0xffffff3c │ │ │ │ - strbeq fp, [sp, #-396] @ 0xfffffe74 │ │ │ │ - strbeq fp, [sp, #-384] @ 0xfffffe80 │ │ │ │ - strbeq fp, [sp, #-328] @ 0xfffffeb8 │ │ │ │ - strbeq fp, [sp, #-324] @ 0xfffffebc │ │ │ │ + strbeq fp, [sp, #-156] @ 0xffffff64 │ │ │ │ + strbeq fp, [sp, #-96] @ 0xffffffa0 │ │ │ │ + strbeq fp, [sp, #-100] @ 0xffffff9c │ │ │ │ + strbeq fp, [sp, #-256] @ 0xffffff00 │ │ │ │ + strbeq fp, [sp, #-244] @ 0xffffff0c │ │ │ │ + strbeq fp, [sp, #-180] @ 0xffffff4c │ │ │ │ + strbeq fp, [sp, #-380] @ 0xfffffe84 │ │ │ │ + strbeq fp, [sp, #-368] @ 0xfffffe90 │ │ │ │ + strbeq fp, [sp, #-312] @ 0xfffffec8 │ │ │ │ + strbeq fp, [sp, #-308] @ 0xfffffecc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 1bcbc <__cxa_atexit@plt+0xf864> │ │ │ │ streq r1, [r1, #-1300] @ 0xfffffaec │ │ │ │ @@ -16061,51 +16061,51 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1bff0 <__cxa_atexit@plt+0xfb98> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ sub r5, r9, #8 │ │ │ │ mov r9, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r4, r6 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r6, [r7, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r0, r3, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #7 │ │ │ │ - bl 4005d8 <__cxa_atexit@plt+0x3f4180> │ │ │ │ + bl 40060c <__cxa_atexit@plt+0x3f41b4> │ │ │ │ cmp sl, r0 │ │ │ │ ble 1bfb4 <__cxa_atexit@plt+0xfb5c> │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r4 │ │ │ │ bmi 1bffc <__cxa_atexit@plt+0xfba4> │ │ │ │ add r9, r0, r6 │ │ │ │ sub sl, sl, r0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp] │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r7, [pc, #180] @ 1c070 <__cxa_atexit@plt+0xfc18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8] │ │ │ │ ldr r7, [pc, #172] @ 1c074 <__cxa_atexit@plt+0xfc1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ mov r6, r4 │ │ │ │ beq 1c038 <__cxa_atexit@plt+0xfbe0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ sub r5, r9, #8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r9, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #100] @ 1c068 <__cxa_atexit@plt+0xfc10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8] │ │ │ │ ldr r7, [pc, #92] @ 1c06c <__cxa_atexit@plt+0xfc14> │ │ │ │ @@ -16115,51 +16115,51 @@ │ │ │ │ beq 1c048 <__cxa_atexit@plt+0xfbf0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ sub r5, r9, #8 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sp, #-3708] @ 0xfffff184 │ │ │ │ + strbeq sl, [sp, #-3692] @ 0xfffff194 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [sp, #-3716] @ 0xfffff17c │ │ │ │ + strbeq sl, [sp, #-3700] @ 0xfffff18c │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq sl, [sp, #-3788] @ 0xfffff134 │ │ │ │ + strbeq sl, [sp, #-3772] @ 0xfffff144 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - strbeq sl, [sp, #-3924] @ 0xfffff0ac │ │ │ │ + strbeq sl, [sp, #-3908] @ 0xfffff0bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ streq r1, [r1, #-828] @ 0xfffffcc4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c1fc <__cxa_atexit@plt+0xfda4> │ │ │ │ @@ -16180,41 +16180,41 @@ │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r0, fp, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #7 │ │ │ │ - bl 4005d8 <__cxa_atexit@plt+0x3f4180> │ │ │ │ + bl 40060c <__cxa_atexit@plt+0x3f41b4> │ │ │ │ cmp sl, r0 │ │ │ │ ble 1c16c <__cxa_atexit@plt+0xfd14> │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r4 │ │ │ │ bmi 1c1ac <__cxa_atexit@plt+0xfd54> │ │ │ │ add r9, r0, r9 │ │ │ │ sub sl, sl, r0 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, fp │ │ │ │ mov fp, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r7, [pc, #156] @ 1c210 <__cxa_atexit@plt+0xfdb8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #148] @ 1c214 <__cxa_atexit@plt+0xfdbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ mov fp, r4 │ │ │ │ beq 1c1e4 <__cxa_atexit@plt+0xfd8c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ 1c208 <__cxa_atexit@plt+0xfdb0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #76] @ 1c20c <__cxa_atexit@plt+0xfdb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -16222,48 +16222,48 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ beq 1c1f0 <__cxa_atexit@plt+0xfd98> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r2, r9, sl} │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov fp, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq sl, [sp, #-3284] @ 0xfffff32c │ │ │ │ + strbeq sl, [sp, #-3268] @ 0xfffff33c │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq sl, [sp, #-3348] @ 0xfffff2ec │ │ │ │ + strbeq sl, [sp, #-3332] @ 0xfffff2fc │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbeq sl, [sp, #-3472] @ 0xfffff270 │ │ │ │ + strbeq sl, [sp, #-3456] @ 0xfffff280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ streq r1, [r1, #-412] @ 0xfffffe64 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2d4 <__cxa_atexit@plt+0xfe7c> │ │ │ │ @@ -16282,40 +16282,40 @@ │ │ │ │ ldr r8, [pc, #60] @ 1c2f8 <__cxa_atexit@plt+0xfea0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbeq sl, [sp, #-2796] @ 0xfffff514 │ │ │ │ - strbeq ip, [r9], #1155 @ 0x483 │ │ │ │ + strbeq sl, [sp, #-2780] @ 0xfffff524 │ │ │ │ + strbeq ip, [r9], #1667 @ 0x683 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c32c <__cxa_atexit@plt+0xfed4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c334 <__cxa_atexit@plt+0xfedc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sp, #-2676] @ 0xfffff58c │ │ │ │ + strbeq sl, [sp, #-2660] @ 0xfffff59c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c3b0 <__cxa_atexit@plt+0xff58> │ │ │ │ ldr r2, [pc, #120] @ 1c3cc <__cxa_atexit@plt+0xff74> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -16344,18 +16344,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq sl, [sp, #-2608] @ 0xfffff5d0 │ │ │ │ - strbeq sl, [sp, #-2828] @ 0xfffff4f4 │ │ │ │ + strbeq sl, [sp, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq sl, [sp, #-2812] @ 0xfffff504 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c410 <__cxa_atexit@plt+0xffb8> │ │ │ │ @@ -16364,16 +16364,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [sp, #-2716] @ 0xfffff564 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [sp, #-2700] @ 0xfffff574 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 1bcbc <__cxa_atexit@plt+0xf864> │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -16435,25 +16435,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #48] @ 1c570 <__cxa_atexit@plt+0x10118> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ streq r0, [r1, #-3892] @ 0xfffff0cc │ │ │ │ streq r0, [r1, #-3860] @ 0xfffff0ec │ │ │ │ streq r0, [r1, #-3852] @ 0xfffff0f4 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ streq r0, [r1, #-3736] @ 0xfffff168 │ │ │ │ @@ -16489,18 +16489,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 1c62c <__cxa_atexit@plt+0x101d4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ streq r0, [r1, #-3644] @ 0xfffff1c4 │ │ │ │ streq r0, [r1, #-3624] @ 0xfffff1d8 │ │ │ │ @ instruction: 0xfffff37c │ │ │ │ streq r0, [r1, #-3512] @ 0xfffff248 │ │ │ │ streq r0, [r1, #-3568] @ 0xfffff210 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ @@ -16531,16 +16531,16 @@ │ │ │ │ ldr r0, [pc, #36] @ 1c6c4 <__cxa_atexit@plt+0x1026c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 1c6b8 <__cxa_atexit@plt+0x10260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - strbeq sl, [sp, #-2032] @ 0xfffff810 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + strbeq sl, [sp, #-2016] @ 0xfffff820 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ streq r0, [r1, #-3416] @ 0xfffff2a8 │ │ │ │ streq r0, [r1, #-3404] @ 0xfffff2b4 │ │ │ │ streq r0, [r1, #-3400] @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -16566,15 +16566,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ str r2, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #28 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r1, [pc, #148] @ 1c7e0 <__cxa_atexit@plt+0x10388> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [pc, #136] @ 1c7e4 <__cxa_atexit@plt+0x1038c> │ │ │ │ add sl, pc, sl │ │ │ │ str r1, [r9, #28]! │ │ │ │ @@ -16598,21 +16598,21 @@ │ │ │ │ stmdb r9, {r0, r3} │ │ │ │ ldr r3, [pc, #60] @ 1c7ec <__cxa_atexit@plt+0x10394> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba94 <__cxa_atexit@plt+0xf63c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #16] @ 1c7dc <__cxa_atexit@plt+0x10384> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r0, lsl r8 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffff334 │ │ │ │ @ instruction: 0xfffff518 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff2b4 │ │ │ │ @ instruction: 0xfffff33c │ │ │ │ @@ -16645,15 +16645,15 @@ │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str sl, [r5, #12] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005e0 <__cxa_atexit@plt+0x3f4188> │ │ │ │ + b 400614 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r6, [pc, #64] @ 1c8c8 <__cxa_atexit@plt+0x10470> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1c8a0 <__cxa_atexit@plt+0x10448> │ │ │ │ mov r6, r9 │ │ │ │ @@ -16663,15 +16663,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #24] @ 1c8cc <__cxa_atexit@plt+0x10474> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ streq r0, [r1, #-2944] @ 0xfffff480 │ │ │ │ streq r0, [r1, #-2868] @ 0xfffff4cc │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ @@ -16691,33 +16691,33 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4005e0 <__cxa_atexit@plt+0x3f4188> │ │ │ │ + b 400614 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ ldr r3, [pc, #28] @ 1c95c <__cxa_atexit@plt+0x10504> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ streq r0, [r1, #-2760] @ 0xfffff538 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ streq r0, [r1, #-2724] @ 0xfffff55c │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c980 <__cxa_atexit@plt+0x10528> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4005e8 <__cxa_atexit@plt+0x3f4190> │ │ │ │ + b 40061c <__cxa_atexit@plt+0x3f41c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ streq r0, [r1, #-2688] @ 0xfffff580 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -16747,24 +16747,24 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #28 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1ca3c <__cxa_atexit@plt+0x105e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ streq r0, [r1, #-2488] @ 0xfffff648 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -16787,37 +16787,37 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #32 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1cb04 <__cxa_atexit@plt+0x106ac> │ │ │ │ ldr r3, [pc, #68] @ 1cb14 <__cxa_atexit@plt+0x106bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #32 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ 1cb10 <__cxa_atexit@plt+0x106b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ streq r0, [r1, #-2276] @ 0xfffff71c │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -16837,21 +16837,21 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #28 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #24] @ 1cba0 <__cxa_atexit@plt+0x10748> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ streq r0, [r1, #-2156] @ 0xfffff794 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -16873,15 +16873,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mvn r2, r3 │ │ │ │ tst r2, #3 │ │ │ │ bne 1cc50 <__cxa_atexit@plt+0x107f8> │ │ │ │ cmp r6, #3 │ │ │ │ bne 1cc7c <__cxa_atexit@plt+0x10824> │ │ │ │ ldr r6, [r3, #1] │ │ │ │ @@ -16942,24 +16942,24 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ b 1ba94 <__cxa_atexit@plt+0xf63c> │ │ │ │ ldr r3, [pc, #64] @ 1cd54 <__cxa_atexit@plt+0x108fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r3, [pc, #36] @ 1cd50 <__cxa_atexit@plt+0x108f8> │ │ │ │ add r3, pc, r3 │ │ │ │ b 1cd38 <__cxa_atexit@plt+0x108e0> │ │ │ │ ldr r3, [pc, #16] @ 1cd48 <__cxa_atexit@plt+0x108f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ @@ -17006,28 +17006,28 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #56] @ 1ce64 <__cxa_atexit@plt+0x10a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #16] @ 1ce58 <__cxa_atexit@plt+0x10a00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #16]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffebd4 │ │ │ │ @ instruction: 0xffffec5c │ │ │ │ streq r0, [r1, #-1440] @ 0xfffffa60 │ │ │ │ @@ -17065,15 +17065,15 @@ │ │ │ │ mov r8, fp │ │ │ │ b 1c818 <__cxa_atexit@plt+0x103c0> │ │ │ │ ldr r3, [pc, #20] @ 1cf14 <__cxa_atexit@plt+0x10abc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff564 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r0, [r1, #-1272] @ 0xfffffb08 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -17104,15 +17104,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 1ba94 <__cxa_atexit@plt+0xf63c> │ │ │ │ ldr r3, [pc, #24] @ 1cfb4 <__cxa_atexit@plt+0x10b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ streq r0, [r1, #-1112] @ 0xfffffba8 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -17138,51 +17138,51 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #28] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #28 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #24] @ 1d054 <__cxa_atexit@plt+0x10bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffe9c4 │ │ │ │ @ instruction: 0xffffea4c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d0b0 <__cxa_atexit@plt+0x10c58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1d0a8 <__cxa_atexit@plt+0x10c50> │ │ │ │ ldr r3, [pc, #48] @ 1d0b8 <__cxa_atexit@plt+0x10c60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1d0bc <__cxa_atexit@plt+0x10c64> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1d0c0 <__cxa_atexit@plt+0x10c68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq fp, [r9], #1659 @ 0x67b │ │ │ │ - strbeq r9, [sp, #-3296] @ 0xfffff320 │ │ │ │ + strbeq fp, [r9], #2171 @ 0x87b │ │ │ │ + strbeq r9, [sp, #-3280] @ 0xfffff330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -17200,16 +17200,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d130 <__cxa_atexit@plt+0x10cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r9, [sp, #-3476] @ 0xfffff26c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r9, [sp, #-3460] @ 0xfffff27c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17225,32 +17225,32 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1d194 <__cxa_atexit@plt+0x10d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r9, [sp, #-3356] @ 0xfffff2e4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r9, [sp, #-3340] @ 0xfffff2f4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d1c8 <__cxa_atexit@plt+0x10d70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1d1d0 <__cxa_atexit@plt+0x10d78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sp, #-3032] @ 0xfffff428 │ │ │ │ + strbeq r9, [sp, #-3016] @ 0xfffff438 │ │ │ │ streq r0, [r1, #-720] @ 0xfffffd30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1d22c <__cxa_atexit@plt+0x10dd4> │ │ │ │ @@ -17269,18 +17269,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1d240 <__cxa_atexit@plt+0x10de8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sp, #-3240] @ 0xfffff358 │ │ │ │ - strbeq r9, [sp, #-3184] @ 0xfffff390 │ │ │ │ - strbeq r9, [sp, #-3220] @ 0xfffff36c │ │ │ │ - strbeq r9, [sp, #-3216] @ 0xfffff370 │ │ │ │ + strbeq r9, [sp, #-3224] @ 0xfffff368 │ │ │ │ + strbeq r9, [sp, #-3168] @ 0xfffff3a0 │ │ │ │ + strbeq r9, [sp, #-3204] @ 0xfffff37c │ │ │ │ + strbeq r9, [sp, #-3200] @ 0xfffff380 │ │ │ │ streq r0, [r1, #-600] @ 0xfffffda8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d2a8 <__cxa_atexit@plt+0x10e50> │ │ │ │ @@ -17295,25 +17295,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 1d2cc <__cxa_atexit@plt+0x10e74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq fp, [r9], #1082 @ 0x43a │ │ │ │ - strbeq r9, [sp, #-2816] @ 0xfffff500 │ │ │ │ + strbeq fp, [r9], #1594 @ 0x63a │ │ │ │ + strbeq r9, [sp, #-2800] @ 0xfffff510 │ │ │ │ streq r0, [r1, #-456] @ 0xfffffe38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d340 <__cxa_atexit@plt+0x10ee8> │ │ │ │ @@ -17333,41 +17333,41 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 1d368 <__cxa_atexit@plt+0x10f10> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r1, #-412] @ 0xfffffe64 │ │ │ │ - strbeq r9, [sp, #-2692] @ 0xfffff57c │ │ │ │ - strbeq r9, [sp, #-2700] @ 0xfffff574 │ │ │ │ - strbeq r9, [sp, #-2696] @ 0xfffff578 │ │ │ │ + strbeq r9, [sp, #-2676] @ 0xfffff58c │ │ │ │ + strbeq r9, [sp, #-2684] @ 0xfffff584 │ │ │ │ + strbeq r9, [sp, #-2680] @ 0xfffff588 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d39c <__cxa_atexit@plt+0x10f44> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1d3a4 <__cxa_atexit@plt+0x10f4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sp, #-2560] @ 0xfffff600 │ │ │ │ + strbeq r9, [sp, #-2544] @ 0xfffff610 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d3e4 <__cxa_atexit@plt+0x10f8c> │ │ │ │ ldr r3, [pc, #44] @ 1d3f4 <__cxa_atexit@plt+0x10f9c> │ │ │ │ @@ -17405,15 +17405,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 1d470 <__cxa_atexit@plt+0x11018> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ streq r0, [r1, #-88] @ 0xffffffa8 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ @@ -17421,15 +17421,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1d4a0 <__cxa_atexit@plt+0x11048> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r0, [r1, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d4d8 <__cxa_atexit@plt+0x11080> │ │ │ │ @@ -17451,25 +17451,25 @@ │ │ │ │ ldr r3, [pc, #56] @ 1d538 <__cxa_atexit@plt+0x110e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #44] @ 1d53c <__cxa_atexit@plt+0x110e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r8, [pc, #36] @ 1d544 <__cxa_atexit@plt+0x110ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sp, #-2380] @ 0xfffff6b4 │ │ │ │ + strbeq r9, [sp, #-2364] @ 0xfffff6c4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq r9, [sp, #-2464] @ 0xfffff660 │ │ │ │ + strbeq r9, [sp, #-2448] @ 0xfffff670 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ streq pc, [r0, #-3928] @ 0xfffff0a8 │ │ │ │ streq pc, [r0, #-3972] @ 0xfffff07c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ @@ -17491,15 +17491,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ ldr r6, [pc, #304] @ 1d6dc <__cxa_atexit@plt+0x11284> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1d6ac <__cxa_atexit@plt+0x11254> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr lr, [pc, #240] @ 1d6c4 <__cxa_atexit@plt+0x1126c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -17523,15 +17523,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #164] @ 1d6d0 <__cxa_atexit@plt+0x11278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r2 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1d6b8 <__cxa_atexit@plt+0x11260> │ │ │ │ ldr r1, [pc, #144] @ 1d6e0 <__cxa_atexit@plt+0x11288> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #140] @ 1d6e4 <__cxa_atexit@plt+0x1128c> │ │ │ │ @@ -17541,111 +17541,111 @@ │ │ │ │ str r7, [r2, #8] │ │ │ │ str r0, [r2, #20] │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r8, [pc, #100] @ 1d6ec <__cxa_atexit@plt+0x11294> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r8, [pc, #72] @ 1d6e8 <__cxa_atexit@plt+0x11290> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strbeq r9, [sp, #-2076] @ 0xfffff7e4 │ │ │ │ + strbeq r9, [sp, #-2060] @ 0xfffff7f4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r9, [sp, #-2180] @ 0xfffff77c │ │ │ │ - strbeq r9, [sp, #-2224] @ 0xfffff750 │ │ │ │ + strbeq r9, [sp, #-2164] @ 0xfffff78c │ │ │ │ + strbeq r9, [sp, #-2208] @ 0xfffff760 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - strbeq r9, [sp, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq r9, [sp, #-2292] @ 0xfffff70c │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ streq pc, [r0, #-3544] @ 0xfffff228 │ │ │ │ streq pc, [r0, #-3568] @ 0xfffff210 │ │ │ │ streq pc, [r0, #-3532] @ 0xfffff234 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1d718 <__cxa_atexit@plt+0x112c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 1d71c <__cxa_atexit@plt+0x112c4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq pc, [r0, #-3400] @ 0xfffff2b8 │ │ │ │ streq pc, [r0, #-3428] @ 0xfffff29c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d748 <__cxa_atexit@plt+0x112f0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1d784 <__cxa_atexit@plt+0x1132c> │ │ │ │ ldr r3, [pc, #44] @ 1d790 <__cxa_atexit@plt+0x11338> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 1d794 <__cxa_atexit@plt+0x1133c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ streq pc, [r0, #-3360] @ 0xfffff2e0 │ │ │ │ streq pc, [r0, #-3420] @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1d7b4 <__cxa_atexit@plt+0x1135c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 400608 <__cxa_atexit@plt+0x3f41b0> │ │ │ │ + b 40063c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ streq pc, [r0, #-3404] @ 0xfffff2b4 │ │ │ │ streq pc, [r0, #-3388] @ 0xfffff2c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d7f0 <__cxa_atexit@plt+0x11398> │ │ │ │ ldr r3, [pc, #32] @ 1d7f8 <__cxa_atexit@plt+0x113a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 1d7fc <__cxa_atexit@plt+0x113a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r9, [sp, #-1740] @ 0xfffff934 │ │ │ │ + strbeq r9, [sp, #-1724] @ 0xfffff944 │ │ │ │ streq pc, [r0, #-3316] @ 0xfffff30c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d870 <__cxa_atexit@plt+0x11418> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -17665,35 +17665,35 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1d884 <__cxa_atexit@plt+0x1142c> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ ldr r7, [pc, #44] @ 1d8a4 <__cxa_atexit@plt+0x1144c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r9, [sp, #-1344] @ 0xfffffac0 │ │ │ │ + strbeq r9, [sp, #-1328] @ 0xfffffad0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ streq pc, [r0, #-3124] @ 0xfffff3cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -17701,36 +17701,36 @@ │ │ │ │ ldr r3, [pc, #40] @ 1d910 <__cxa_atexit@plt+0x114b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 1d914 <__cxa_atexit@plt+0x114bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq sl, [r9], #3497 @ 0xda9 │ │ │ │ + strbeq sl, [r9], #4009 @ 0xfa9 │ │ │ │ streq pc, [r0, #-3036] @ 0xfffff424 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1d954 <__cxa_atexit@plt+0x114fc> │ │ │ │ ldr r3, [pc, #36] @ 1d964 <__cxa_atexit@plt+0x1150c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ streq pc, [r0, #-2956] @ 0xfffff474 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -17752,40 +17752,40 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 1d9f0 <__cxa_atexit@plt+0x11598> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r9, [sp, #-1004] @ 0xfffffc14 │ │ │ │ - strbeq sl, [r9], #3318 @ 0xcf6 │ │ │ │ + strbeq r9, [sp, #-988] @ 0xfffffc24 │ │ │ │ + strbeq sl, [r9], #3830 @ 0xef6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1da24 <__cxa_atexit@plt+0x115cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1da2c <__cxa_atexit@plt+0x115d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sp, #-892] @ 0xfffffc84 │ │ │ │ + strbeq r9, [sp, #-876] @ 0xfffffc94 │ │ │ │ streq pc, [r0, #-2752] @ 0xfffff540 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dabc <__cxa_atexit@plt+0x11664> │ │ │ │ @@ -17804,30 +17804,30 @@ │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r5, [pc, #76] @ 1dad4 <__cxa_atexit@plt+0x1167c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #20] @ 1dad8 <__cxa_atexit@plt+0x11680> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r9, [sp, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq r9, [sp, #-1056] @ 0xfffffbe0 │ │ │ │ streq pc, [r0, #-2636] @ 0xfffff5b4 │ │ │ │ streq pc, [r0, #-2584] @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1db1c <__cxa_atexit@plt+0x116c4> │ │ │ │ @@ -17836,34 +17836,34 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ ldr r3, [pc, #28] @ 1db30 <__cxa_atexit@plt+0x116d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [sp, #-932] @ 0xfffffc5c │ │ │ │ + strbeq r9, [sp, #-916] @ 0xfffffc6c │ │ │ │ streq pc, [r0, #-2496] @ 0xfffff640 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1db68 <__cxa_atexit@plt+0x11710> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dbb4 <__cxa_atexit@plt+0x1175c> │ │ │ │ ldr r3, [pc, #64] @ 1dbc0 <__cxa_atexit@plt+0x11768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, #60] @ 1dbc4 <__cxa_atexit@plt+0x1176c> │ │ │ │ @@ -17874,47 +17874,47 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #24 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dc20 <__cxa_atexit@plt+0x117c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dc18 <__cxa_atexit@plt+0x117c0> │ │ │ │ ldr r3, [pc, #48] @ 1dc28 <__cxa_atexit@plt+0x117d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1dc2c <__cxa_atexit@plt+0x117d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1dc30 <__cxa_atexit@plt+0x117d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r9], #2566 @ 0xa06 │ │ │ │ - strbeq r9, [sp, #-368] @ 0xfffffe90 │ │ │ │ + strbeq sl, [r9], #3078 @ 0xc06 │ │ │ │ + strbeq r9, [sp, #-352] @ 0xfffffea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -17932,16 +17932,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1dca0 <__cxa_atexit@plt+0x11848> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r9, [sp, #-548] @ 0xfffffddc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r9, [sp, #-532] @ 0xfffffdec │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17957,44 +17957,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1dd04 <__cxa_atexit@plt+0x118ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r9, [sp, #-428] @ 0xfffffe54 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r9, [sp, #-412] @ 0xfffffe64 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dd60 <__cxa_atexit@plt+0x11908> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dd58 <__cxa_atexit@plt+0x11900> │ │ │ │ ldr r3, [pc, #48] @ 1dd68 <__cxa_atexit@plt+0x11910> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1dd6c <__cxa_atexit@plt+0x11914> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1dd70 <__cxa_atexit@plt+0x11918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r9], #2234 @ 0x8ba │ │ │ │ - strbeq r9, [sp, #-48] @ 0xffffffd0 │ │ │ │ + strbeq sl, [r9], #2746 @ 0xaba │ │ │ │ + strbeq r9, [sp, #-32] @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18012,16 +18012,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1dde0 <__cxa_atexit@plt+0x11988> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r9, [sp, #-228] @ 0xffffff1c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r9, [sp, #-212] @ 0xffffff2c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18037,44 +18037,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1de44 <__cxa_atexit@plt+0x119ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r9, [sp, #-108] @ 0xffffff94 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r9, [sp, #-92] @ 0xffffffa4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dea0 <__cxa_atexit@plt+0x11a48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1de98 <__cxa_atexit@plt+0x11a40> │ │ │ │ ldr r3, [pc, #48] @ 1dea8 <__cxa_atexit@plt+0x11a50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1deac <__cxa_atexit@plt+0x11a54> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1deb0 <__cxa_atexit@plt+0x11a58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r9], #1900 @ 0x76c │ │ │ │ - strbeq r8, [sp, #-3824] @ 0xfffff110 │ │ │ │ + strbeq sl, [r9], #2412 @ 0x96c │ │ │ │ + strbeq r8, [sp, #-3808] @ 0xfffff120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18092,16 +18092,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1df20 <__cxa_atexit@plt+0x11ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-4004] @ 0xfffff05c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-3988] @ 0xfffff06c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18117,44 +18117,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1df84 <__cxa_atexit@plt+0x11b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-3884] @ 0xfffff0d4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-3868] @ 0xfffff0e4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dfe0 <__cxa_atexit@plt+0x11b88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1dfd8 <__cxa_atexit@plt+0x11b80> │ │ │ │ ldr r3, [pc, #48] @ 1dfe8 <__cxa_atexit@plt+0x11b90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1dfec <__cxa_atexit@plt+0x11b94> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1dff0 <__cxa_atexit@plt+0x11b98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r9], #1567 @ 0x61f │ │ │ │ - strbeq r8, [sp, #-3504] @ 0xfffff250 │ │ │ │ + strbeq sl, [r9], #2079 @ 0x81f │ │ │ │ + strbeq r8, [sp, #-3488] @ 0xfffff260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18172,16 +18172,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e060 <__cxa_atexit@plt+0x11c08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-3684] @ 0xfffff19c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-3668] @ 0xfffff1ac │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18197,44 +18197,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e0c4 <__cxa_atexit@plt+0x11c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-3564] @ 0xfffff214 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-3548] @ 0xfffff224 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e120 <__cxa_atexit@plt+0x11cc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e118 <__cxa_atexit@plt+0x11cc0> │ │ │ │ ldr r3, [pc, #48] @ 1e128 <__cxa_atexit@plt+0x11cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1e12c <__cxa_atexit@plt+0x11cd4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1e130 <__cxa_atexit@plt+0x11cd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r9], #1232 @ 0x4d0 │ │ │ │ - strbeq r8, [sp, #-3184] @ 0xfffff390 │ │ │ │ + strbeq sl, [r9], #1744 @ 0x6d0 │ │ │ │ + strbeq r8, [sp, #-3168] @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18252,16 +18252,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e1a0 <__cxa_atexit@plt+0x11d48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-3364] @ 0xfffff2dc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-3348] @ 0xfffff2ec │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18277,44 +18277,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e204 <__cxa_atexit@plt+0x11dac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-3244] @ 0xfffff354 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-3228] @ 0xfffff364 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e260 <__cxa_atexit@plt+0x11e08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e258 <__cxa_atexit@plt+0x11e00> │ │ │ │ ldr r3, [pc, #48] @ 1e268 <__cxa_atexit@plt+0x11e10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1e26c <__cxa_atexit@plt+0x11e14> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1e270 <__cxa_atexit@plt+0x11e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r9], #897 @ 0x381 │ │ │ │ - strbeq r8, [sp, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq sl, [r9], #1409 @ 0x581 │ │ │ │ + strbeq r8, [sp, #-2848] @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18332,16 +18332,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e2e0 <__cxa_atexit@plt+0x11e88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-3044] @ 0xfffff41c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-3028] @ 0xfffff42c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18357,44 +18357,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e344 <__cxa_atexit@plt+0x11eec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-2924] @ 0xfffff494 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-2908] @ 0xfffff4a4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e3a0 <__cxa_atexit@plt+0x11f48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e398 <__cxa_atexit@plt+0x11f40> │ │ │ │ ldr r3, [pc, #48] @ 1e3a8 <__cxa_atexit@plt+0x11f50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1e3ac <__cxa_atexit@plt+0x11f54> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1e3b0 <__cxa_atexit@plt+0x11f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r9], #564 @ 0x234 │ │ │ │ - strbeq r8, [sp, #-2544] @ 0xfffff610 │ │ │ │ + strbeq sl, [r9], #1076 @ 0x434 │ │ │ │ + strbeq r8, [sp, #-2528] @ 0xfffff620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18412,16 +18412,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e420 <__cxa_atexit@plt+0x11fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-2724] @ 0xfffff55c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-2708] @ 0xfffff56c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18437,44 +18437,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e484 <__cxa_atexit@plt+0x1202c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-2604] @ 0xfffff5d4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-2588] @ 0xfffff5e4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e4e0 <__cxa_atexit@plt+0x12088> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e4d8 <__cxa_atexit@plt+0x12080> │ │ │ │ ldr r3, [pc, #48] @ 1e4e8 <__cxa_atexit@plt+0x12090> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1e4ec <__cxa_atexit@plt+0x12094> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1e4f0 <__cxa_atexit@plt+0x12098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r9], #227 @ 0xe3 │ │ │ │ - strbeq r8, [sp, #-2224] @ 0xfffff750 │ │ │ │ + strbeq sl, [r9], #739 @ 0x2e3 │ │ │ │ + strbeq r8, [sp, #-2208] @ 0xfffff760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18492,16 +18492,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e560 <__cxa_atexit@plt+0x12108> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-2404] @ 0xfffff69c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-2388] @ 0xfffff6ac │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18517,44 +18517,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e5c4 <__cxa_atexit@plt+0x1216c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-2284] @ 0xfffff714 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-2268] @ 0xfffff724 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e620 <__cxa_atexit@plt+0x121c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e618 <__cxa_atexit@plt+0x121c0> │ │ │ │ ldr r3, [pc, #48] @ 1e628 <__cxa_atexit@plt+0x121d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1e62c <__cxa_atexit@plt+0x121d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1e630 <__cxa_atexit@plt+0x121d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #3987 @ 0xf93 │ │ │ │ - strbeq r8, [sp, #-1904] @ 0xfffff890 │ │ │ │ + strbeq sl, [r9], #403 @ 0x193 │ │ │ │ + strbeq r8, [sp, #-1888] @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18572,16 +18572,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e6a0 <__cxa_atexit@plt+0x12248> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-2084] @ 0xfffff7dc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-2068] @ 0xfffff7ec │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18597,44 +18597,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e704 <__cxa_atexit@plt+0x122ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-1964] @ 0xfffff854 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-1948] @ 0xfffff864 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e760 <__cxa_atexit@plt+0x12308> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e758 <__cxa_atexit@plt+0x12300> │ │ │ │ ldr r3, [pc, #48] @ 1e768 <__cxa_atexit@plt+0x12310> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1e76c <__cxa_atexit@plt+0x12314> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1e770 <__cxa_atexit@plt+0x12318> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #3650 @ 0xe42 │ │ │ │ - strbeq r8, [sp, #-1584] @ 0xfffff9d0 │ │ │ │ + strbeq sl, [r9], #66 @ 0x42 │ │ │ │ + strbeq r8, [sp, #-1568] @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18652,16 +18652,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e7e0 <__cxa_atexit@plt+0x12388> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-1764] @ 0xfffff91c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-1748] @ 0xfffff92c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18677,44 +18677,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e844 <__cxa_atexit@plt+0x123ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-1644] @ 0xfffff994 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-1628] @ 0xfffff9a4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e8a0 <__cxa_atexit@plt+0x12448> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e898 <__cxa_atexit@plt+0x12440> │ │ │ │ ldr r3, [pc, #48] @ 1e8a8 <__cxa_atexit@plt+0x12450> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1e8ac <__cxa_atexit@plt+0x12454> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1e8b0 <__cxa_atexit@plt+0x12458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #3319 @ 0xcf7 │ │ │ │ - strbeq r8, [sp, #-1264] @ 0xfffffb10 │ │ │ │ + strbeq r9, [r9], #3831 @ 0xef7 │ │ │ │ + strbeq r8, [sp, #-1248] @ 0xfffffb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18732,16 +18732,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1e920 <__cxa_atexit@plt+0x124c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-1444] @ 0xfffffa5c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-1428] @ 0xfffffa6c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18757,44 +18757,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1e984 <__cxa_atexit@plt+0x1252c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-1324] @ 0xfffffad4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-1308] @ 0xfffffae4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e9e0 <__cxa_atexit@plt+0x12588> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9d8 <__cxa_atexit@plt+0x12580> │ │ │ │ ldr r3, [pc, #48] @ 1e9e8 <__cxa_atexit@plt+0x12590> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1e9ec <__cxa_atexit@plt+0x12594> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1e9f0 <__cxa_atexit@plt+0x12598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #2993 @ 0xbb1 │ │ │ │ - strbeq r8, [sp, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r9, [r9], #3505 @ 0xdb1 │ │ │ │ + strbeq r8, [sp, #-928] @ 0xfffffc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18812,16 +18812,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ea60 <__cxa_atexit@plt+0x12608> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-1124] @ 0xfffffb9c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-1108] @ 0xfffffbac │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18837,44 +18837,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1eac4 <__cxa_atexit@plt+0x1266c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-1004] @ 0xfffffc14 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-988] @ 0xfffffc24 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1eb20 <__cxa_atexit@plt+0x126c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1eb18 <__cxa_atexit@plt+0x126c0> │ │ │ │ ldr r3, [pc, #48] @ 1eb28 <__cxa_atexit@plt+0x126d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1eb2c <__cxa_atexit@plt+0x126d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1eb30 <__cxa_atexit@plt+0x126d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #2628 @ 0xa44 │ │ │ │ - strbeq r8, [sp, #-624] @ 0xfffffd90 │ │ │ │ + strbeq r9, [r9], #3140 @ 0xc44 │ │ │ │ + strbeq r8, [sp, #-608] @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18892,16 +18892,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1eba0 <__cxa_atexit@plt+0x12748> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-804] @ 0xfffffcdc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18917,44 +18917,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ec04 <__cxa_atexit@plt+0x127ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-684] @ 0xfffffd54 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-668] @ 0xfffffd64 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ec60 <__cxa_atexit@plt+0x12808> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ec58 <__cxa_atexit@plt+0x12800> │ │ │ │ ldr r3, [pc, #48] @ 1ec68 <__cxa_atexit@plt+0x12810> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1ec6c <__cxa_atexit@plt+0x12814> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1ec70 <__cxa_atexit@plt+0x12818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #2296 @ 0x8f8 │ │ │ │ - strbeq r8, [sp, #-304] @ 0xfffffed0 │ │ │ │ + strbeq r9, [r9], #2808 @ 0xaf8 │ │ │ │ + strbeq r8, [sp, #-288] @ 0xfffffee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -18972,16 +18972,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ece0 <__cxa_atexit@plt+0x12888> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-484] @ 0xfffffe1c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-468] @ 0xfffffe2c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18997,44 +18997,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ed44 <__cxa_atexit@plt+0x128ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-364] @ 0xfffffe94 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-348] @ 0xfffffea4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1eda0 <__cxa_atexit@plt+0x12948> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ed98 <__cxa_atexit@plt+0x12940> │ │ │ │ ldr r3, [pc, #48] @ 1eda8 <__cxa_atexit@plt+0x12950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1edac <__cxa_atexit@plt+0x12954> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1edb0 <__cxa_atexit@plt+0x12958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #1971 @ 0x7b3 │ │ │ │ - strbeq r7, [sp, #-4080] @ 0xfffff010 │ │ │ │ + strbeq r9, [r9], #2483 @ 0x9b3 │ │ │ │ + strbeq r7, [sp, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19052,16 +19052,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ee20 <__cxa_atexit@plt+0x129c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-164] @ 0xffffff5c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-148] @ 0xffffff6c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19077,16 +19077,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ee84 <__cxa_atexit@plt+0x12a2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sp, #-44] @ 0xffffffd4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sp, #-28] @ 0xffffffe4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -19105,44 +19105,44 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1eef4 <__cxa_atexit@plt+0x12a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sp, #-12] │ │ │ │ - strbeq r8, [sp, #-4] │ │ │ │ + strbeq r7, [sp, #-4092] @ 0xfffff004 │ │ │ │ + strbeq r7, [sp, #-4084] @ 0xfffff00c │ │ │ │ streq lr, [r0, #-2896] @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ef50 <__cxa_atexit@plt+0x12af8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ef48 <__cxa_atexit@plt+0x12af0> │ │ │ │ ldr r3, [pc, #48] @ 1ef58 <__cxa_atexit@plt+0x12b00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1ef5c <__cxa_atexit@plt+0x12b04> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1ef60 <__cxa_atexit@plt+0x12b08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #1532 @ 0x5fc │ │ │ │ - strbeq r7, [sp, #-3648] @ 0xfffff1c0 │ │ │ │ + strbeq r9, [r9], #2044 @ 0x7fc │ │ │ │ + strbeq r7, [sp, #-3632] @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19160,16 +19160,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1efd0 <__cxa_atexit@plt+0x12b78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-3828] @ 0xfffff10c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-3812] @ 0xfffff11c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19185,44 +19185,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f034 <__cxa_atexit@plt+0x12bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-3708] @ 0xfffff184 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-3692] @ 0xfffff194 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f090 <__cxa_atexit@plt+0x12c38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f088 <__cxa_atexit@plt+0x12c30> │ │ │ │ ldr r3, [pc, #48] @ 1f098 <__cxa_atexit@plt+0x12c40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1f09c <__cxa_atexit@plt+0x12c44> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1f0a0 <__cxa_atexit@plt+0x12c48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #1198 @ 0x4ae │ │ │ │ - strbeq r7, [sp, #-3328] @ 0xfffff300 │ │ │ │ + strbeq r9, [r9], #1710 @ 0x6ae │ │ │ │ + strbeq r7, [sp, #-3312] @ 0xfffff310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19240,16 +19240,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f110 <__cxa_atexit@plt+0x12cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-3508] @ 0xfffff24c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-3492] @ 0xfffff25c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19265,44 +19265,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f174 <__cxa_atexit@plt+0x12d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-3388] @ 0xfffff2c4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-3372] @ 0xfffff2d4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f1d0 <__cxa_atexit@plt+0x12d78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f1c8 <__cxa_atexit@plt+0x12d70> │ │ │ │ ldr r3, [pc, #48] @ 1f1d8 <__cxa_atexit@plt+0x12d80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1f1dc <__cxa_atexit@plt+0x12d84> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1f1e0 <__cxa_atexit@plt+0x12d88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #869 @ 0x365 │ │ │ │ - strbeq r7, [sp, #-3008] @ 0xfffff440 │ │ │ │ + strbeq r9, [r9], #1381 @ 0x565 │ │ │ │ + strbeq r7, [sp, #-2992] @ 0xfffff450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19320,16 +19320,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f250 <__cxa_atexit@plt+0x12df8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-3188] @ 0xfffff38c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-3172] @ 0xfffff39c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19345,44 +19345,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f2b4 <__cxa_atexit@plt+0x12e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-3068] @ 0xfffff404 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-3052] @ 0xfffff414 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f310 <__cxa_atexit@plt+0x12eb8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f308 <__cxa_atexit@plt+0x12eb0> │ │ │ │ ldr r3, [pc, #48] @ 1f318 <__cxa_atexit@plt+0x12ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1f31c <__cxa_atexit@plt+0x12ec4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1f320 <__cxa_atexit@plt+0x12ec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #535 @ 0x217 │ │ │ │ - strbeq r7, [sp, #-2688] @ 0xfffff580 │ │ │ │ + strbeq r9, [r9], #1047 @ 0x417 │ │ │ │ + strbeq r7, [sp, #-2672] @ 0xfffff590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19400,16 +19400,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f390 <__cxa_atexit@plt+0x12f38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-2868] @ 0xfffff4cc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-2852] @ 0xfffff4dc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19425,44 +19425,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f3f4 <__cxa_atexit@plt+0x12f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-2748] @ 0xfffff544 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-2732] @ 0xfffff554 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f450 <__cxa_atexit@plt+0x12ff8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f448 <__cxa_atexit@plt+0x12ff0> │ │ │ │ ldr r3, [pc, #48] @ 1f458 <__cxa_atexit@plt+0x13000> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1f45c <__cxa_atexit@plt+0x13004> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1f460 <__cxa_atexit@plt+0x13008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r9], #199 @ 0xc7 │ │ │ │ - strbeq r7, [sp, #-2368] @ 0xfffff6c0 │ │ │ │ + strbeq r9, [r9], #711 @ 0x2c7 │ │ │ │ + strbeq r7, [sp, #-2352] @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19480,16 +19480,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f4d0 <__cxa_atexit@plt+0x13078> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-2548] @ 0xfffff60c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-2532] @ 0xfffff61c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19505,44 +19505,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f534 <__cxa_atexit@plt+0x130dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-2428] @ 0xfffff684 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-2412] @ 0xfffff694 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f590 <__cxa_atexit@plt+0x13138> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f588 <__cxa_atexit@plt+0x13130> │ │ │ │ ldr r3, [pc, #48] @ 1f598 <__cxa_atexit@plt+0x13140> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1f59c <__cxa_atexit@plt+0x13144> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1f5a0 <__cxa_atexit@plt+0x13148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #3971 @ 0xf83 │ │ │ │ - strbeq r7, [sp, #-2048] @ 0xfffff800 │ │ │ │ + strbeq r9, [r9], #387 @ 0x183 │ │ │ │ + strbeq r7, [sp, #-2032] @ 0xfffff810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19560,16 +19560,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f610 <__cxa_atexit@plt+0x131b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-2228] @ 0xfffff74c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19585,44 +19585,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f674 <__cxa_atexit@plt+0x1321c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-2108] @ 0xfffff7c4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-2092] @ 0xfffff7d4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f6d0 <__cxa_atexit@plt+0x13278> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f6c8 <__cxa_atexit@plt+0x13270> │ │ │ │ ldr r3, [pc, #48] @ 1f6d8 <__cxa_atexit@plt+0x13280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1f6dc <__cxa_atexit@plt+0x13284> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1f6e0 <__cxa_atexit@plt+0x13288> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #3625 @ 0xe29 │ │ │ │ - strbeq r7, [sp, #-1728] @ 0xfffff940 │ │ │ │ + strbeq r9, [r9], #41 @ 0x29 │ │ │ │ + strbeq r7, [sp, #-1712] @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19640,16 +19640,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f750 <__cxa_atexit@plt+0x132f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-1908] @ 0xfffff88c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-1892] @ 0xfffff89c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19665,44 +19665,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f7b4 <__cxa_atexit@plt+0x1335c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-1788] @ 0xfffff904 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-1772] @ 0xfffff914 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f810 <__cxa_atexit@plt+0x133b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f808 <__cxa_atexit@plt+0x133b0> │ │ │ │ ldr r3, [pc, #48] @ 1f818 <__cxa_atexit@plt+0x133c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1f81c <__cxa_atexit@plt+0x133c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1f820 <__cxa_atexit@plt+0x133c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #3293 @ 0xcdd │ │ │ │ - strbeq r7, [sp, #-1408] @ 0xfffffa80 │ │ │ │ + strbeq r8, [r9], #3805 @ 0xedd │ │ │ │ + strbeq r7, [sp, #-1392] @ 0xfffffa90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19720,16 +19720,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f890 <__cxa_atexit@plt+0x13438> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-1588] @ 0xfffff9cc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-1572] @ 0xfffff9dc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19745,44 +19745,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f8f4 <__cxa_atexit@plt+0x1349c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-1468] @ 0xfffffa44 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-1452] @ 0xfffffa54 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f950 <__cxa_atexit@plt+0x134f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1f948 <__cxa_atexit@plt+0x134f0> │ │ │ │ ldr r3, [pc, #48] @ 1f958 <__cxa_atexit@plt+0x13500> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1f95c <__cxa_atexit@plt+0x13504> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1f960 <__cxa_atexit@plt+0x13508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #2961 @ 0xb91 │ │ │ │ - strbeq r7, [sp, #-1088] @ 0xfffffbc0 │ │ │ │ + strbeq r8, [r9], #3473 @ 0xd91 │ │ │ │ + strbeq r7, [sp, #-1072] @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19800,16 +19800,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f9d0 <__cxa_atexit@plt+0x13578> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-1268] @ 0xfffffb0c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-1252] @ 0xfffffb1c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19825,44 +19825,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1fa34 <__cxa_atexit@plt+0x135dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-1148] @ 0xfffffb84 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-1132] @ 0xfffffb94 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fa90 <__cxa_atexit@plt+0x13638> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1fa88 <__cxa_atexit@plt+0x13630> │ │ │ │ ldr r3, [pc, #48] @ 1fa98 <__cxa_atexit@plt+0x13640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1fa9c <__cxa_atexit@plt+0x13644> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1faa0 <__cxa_atexit@plt+0x13648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #2634 @ 0xa4a │ │ │ │ - strbeq r7, [sp, #-768] @ 0xfffffd00 │ │ │ │ + strbeq r8, [r9], #3146 @ 0xc4a │ │ │ │ + strbeq r7, [sp, #-752] @ 0xfffffd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19880,16 +19880,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1fb10 <__cxa_atexit@plt+0x136b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-948] @ 0xfffffc4c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-932] @ 0xfffffc5c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19905,44 +19905,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1fb74 <__cxa_atexit@plt+0x1371c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-828] @ 0xfffffcc4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-812] @ 0xfffffcd4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fbd0 <__cxa_atexit@plt+0x13778> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1fbc8 <__cxa_atexit@plt+0x13770> │ │ │ │ ldr r3, [pc, #48] @ 1fbd8 <__cxa_atexit@plt+0x13780> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1fbdc <__cxa_atexit@plt+0x13784> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1fbe0 <__cxa_atexit@plt+0x13788> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #2250 @ 0x8ca │ │ │ │ - strbeq r7, [sp, #-448] @ 0xfffffe40 │ │ │ │ + strbeq r8, [r9], #2762 @ 0xaca │ │ │ │ + strbeq r7, [sp, #-432] @ 0xfffffe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -19960,16 +19960,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1fc50 <__cxa_atexit@plt+0x137f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-628] @ 0xfffffd8c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-612] @ 0xfffffd9c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19985,44 +19985,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1fcb4 <__cxa_atexit@plt+0x1385c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-508] @ 0xfffffe04 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-492] @ 0xfffffe14 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fd10 <__cxa_atexit@plt+0x138b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1fd08 <__cxa_atexit@plt+0x138b0> │ │ │ │ ldr r3, [pc, #48] @ 1fd18 <__cxa_atexit@plt+0x138c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1fd1c <__cxa_atexit@plt+0x138c4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1fd20 <__cxa_atexit@plt+0x138c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #1924 @ 0x784 │ │ │ │ - strbeq r7, [sp, #-128] @ 0xffffff80 │ │ │ │ + strbeq r8, [r9], #2436 @ 0x984 │ │ │ │ + strbeq r7, [sp, #-112] @ 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20040,16 +20040,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1fd90 <__cxa_atexit@plt+0x13938> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-308] @ 0xfffffecc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-292] @ 0xfffffedc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20065,44 +20065,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1fdf4 <__cxa_atexit@plt+0x1399c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r7, [sp, #-188] @ 0xffffff44 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r7, [sp, #-172] @ 0xffffff54 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fe50 <__cxa_atexit@plt+0x139f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1fe48 <__cxa_atexit@plt+0x139f0> │ │ │ │ ldr r3, [pc, #48] @ 1fe58 <__cxa_atexit@plt+0x13a00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1fe5c <__cxa_atexit@plt+0x13a04> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1fe60 <__cxa_atexit@plt+0x13a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #1583 @ 0x62f │ │ │ │ - strbeq r6, [sp, #-3904] @ 0xfffff0c0 │ │ │ │ + strbeq r8, [r9], #2095 @ 0x82f │ │ │ │ + strbeq r6, [sp, #-3888] @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20120,16 +20120,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1fed0 <__cxa_atexit@plt+0x13a78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-4084] @ 0xfffff00c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-4068] @ 0xfffff01c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20145,44 +20145,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ff34 <__cxa_atexit@plt+0x13adc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-3964] @ 0xfffff084 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-3948] @ 0xfffff094 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ff90 <__cxa_atexit@plt+0x13b38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ff88 <__cxa_atexit@plt+0x13b30> │ │ │ │ ldr r3, [pc, #48] @ 1ff98 <__cxa_atexit@plt+0x13b40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 1ff9c <__cxa_atexit@plt+0x13b44> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1ffa0 <__cxa_atexit@plt+0x13b48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #1244 @ 0x4dc │ │ │ │ - strbeq r6, [sp, #-3584] @ 0xfffff200 │ │ │ │ + strbeq r8, [r9], #1756 @ 0x6dc │ │ │ │ + strbeq r6, [sp, #-3568] @ 0xfffff210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20200,16 +20200,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20010 <__cxa_atexit@plt+0x13bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-3764] @ 0xfffff14c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-3748] @ 0xfffff15c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20225,44 +20225,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20074 <__cxa_atexit@plt+0x13c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-3644] @ 0xfffff1c4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-3628] @ 0xfffff1d4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 200d0 <__cxa_atexit@plt+0x13c78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 200c8 <__cxa_atexit@plt+0x13c70> │ │ │ │ ldr r3, [pc, #48] @ 200d8 <__cxa_atexit@plt+0x13c80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 200dc <__cxa_atexit@plt+0x13c84> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 200e0 <__cxa_atexit@plt+0x13c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #916 @ 0x394 │ │ │ │ - strbeq r6, [sp, #-3264] @ 0xfffff340 │ │ │ │ + strbeq r8, [r9], #1428 @ 0x594 │ │ │ │ + strbeq r6, [sp, #-3248] @ 0xfffff350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20280,16 +20280,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20150 <__cxa_atexit@plt+0x13cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-3444] @ 0xfffff28c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-3428] @ 0xfffff29c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20305,44 +20305,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 201b4 <__cxa_atexit@plt+0x13d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-3324] @ 0xfffff304 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-3308] @ 0xfffff314 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20210 <__cxa_atexit@plt+0x13db8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20208 <__cxa_atexit@plt+0x13db0> │ │ │ │ ldr r3, [pc, #48] @ 20218 <__cxa_atexit@plt+0x13dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 2021c <__cxa_atexit@plt+0x13dc4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 20220 <__cxa_atexit@plt+0x13dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #583 @ 0x247 │ │ │ │ - strbeq r6, [sp, #-2944] @ 0xfffff480 │ │ │ │ + strbeq r8, [r9], #1095 @ 0x447 │ │ │ │ + strbeq r6, [sp, #-2928] @ 0xfffff490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20360,16 +20360,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20290 <__cxa_atexit@plt+0x13e38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-3124] @ 0xfffff3cc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-3108] @ 0xfffff3dc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20385,26 +20385,26 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 202f4 <__cxa_atexit@plt+0x13e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-3004] @ 0xfffff444 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-2988] @ 0xfffff454 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ streq sp, [r0, #-2440] @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2035c <__cxa_atexit@plt+0x13f04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20354 <__cxa_atexit@plt+0x13efc> │ │ │ │ ldr r3, [pc, #56] @ 20364 <__cxa_atexit@plt+0x13f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 20368 <__cxa_atexit@plt+0x13f10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -20416,16 +20416,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b a5458 <__cxa_atexit@plt+0x99000> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r6, [sp, #-2632] @ 0xfffff5b8 │ │ │ │ - strbeq r6, [sp, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq r6, [sp, #-2616] @ 0xfffff5c8 │ │ │ │ + strbeq r6, [sp, #-2624] @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 203a4 <__cxa_atexit@plt+0x13f4c> │ │ │ │ @@ -20433,43 +20433,43 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r6, [sp, #-2864] @ 0xfffff4d0 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r6, [sp, #-2848] @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2040c <__cxa_atexit@plt+0x13fb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20404 <__cxa_atexit@plt+0x13fac> │ │ │ │ ldr r3, [pc, #48] @ 20414 <__cxa_atexit@plt+0x13fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 20418 <__cxa_atexit@plt+0x13fc0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2041c <__cxa_atexit@plt+0x13fc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r9], #68 @ 0x44 │ │ │ │ - strbeq r6, [sp, #-2436] @ 0xfffff67c │ │ │ │ + strbeq r8, [r9], #580 @ 0x244 │ │ │ │ + strbeq r6, [sp, #-2420] @ 0xfffff68c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20487,16 +20487,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2048c <__cxa_atexit@plt+0x14034> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-2616] @ 0xfffff5c8 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-2600] @ 0xfffff5d8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20512,44 +20512,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 204f0 <__cxa_atexit@plt+0x14098> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-2496] @ 0xfffff640 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-2480] @ 0xfffff650 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2054c <__cxa_atexit@plt+0x140f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20544 <__cxa_atexit@plt+0x140ec> │ │ │ │ ldr r3, [pc, #48] @ 20554 <__cxa_atexit@plt+0x140fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 20558 <__cxa_atexit@plt+0x14100> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2055c <__cxa_atexit@plt+0x14104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [r9], #3824 @ 0xef0 │ │ │ │ - strbeq r6, [sp, #-2116] @ 0xfffff7bc │ │ │ │ + strbeq r8, [r9], #240 @ 0xf0 │ │ │ │ + strbeq r6, [sp, #-2100] @ 0xfffff7cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20567,16 +20567,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 205cc <__cxa_atexit@plt+0x14174> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-2296] @ 0xfffff708 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-2280] @ 0xfffff718 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20592,74 +20592,74 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20630 <__cxa_atexit@plt+0x141d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-2176] @ 0xfffff780 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-2160] @ 0xfffff790 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ streq sp, [r0, #-1672] @ 0xfffff978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 20698 <__cxa_atexit@plt+0x14240> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20690 <__cxa_atexit@plt+0x14238> │ │ │ │ ldr r3, [pc, #56] @ 206a0 <__cxa_atexit@plt+0x14248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 206a4 <__cxa_atexit@plt+0x1424c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 206a8 <__cxa_atexit@plt+0x14250> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 400620 <__cxa_atexit@plt+0x3f41c8> │ │ │ │ + b 400654 <__cxa_atexit@plt+0x3f41fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sp, #-1812] @ 0xfffff8ec │ │ │ │ - strbeq r6, [sp, #-2128] @ 0xfffff7b0 │ │ │ │ - strbeq r6, [sp, #-2120] @ 0xfffff7b8 │ │ │ │ + strbeq r6, [sp, #-1796] @ 0xfffff8fc │ │ │ │ + strbeq r6, [sp, #-2112] @ 0xfffff7c0 │ │ │ │ + strbeq r6, [sp, #-2104] @ 0xfffff7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20704 <__cxa_atexit@plt+0x142ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 206fc <__cxa_atexit@plt+0x142a4> │ │ │ │ ldr r3, [pc, #48] @ 2070c <__cxa_atexit@plt+0x142b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 20710 <__cxa_atexit@plt+0x142b8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 20714 <__cxa_atexit@plt+0x142bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [r9], #3357 @ 0xd1d │ │ │ │ - strbeq r6, [sp, #-1676] @ 0xfffff974 │ │ │ │ + strbeq r7, [r9], #3869 @ 0xf1d │ │ │ │ + strbeq r6, [sp, #-1660] @ 0xfffff984 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20677,16 +20677,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20784 <__cxa_atexit@plt+0x1432c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-1856] @ 0xfffff8c0 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-1840] @ 0xfffff8d0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20702,16 +20702,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 207e8 <__cxa_atexit@plt+0x14390> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-1736] @ 0xfffff938 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-1720] @ 0xfffff948 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20858 <__cxa_atexit@plt+0x14400> │ │ │ │ @@ -20731,20 +20731,20 @@ │ │ │ │ ldr r0, [r9, #11] │ │ │ │ ldr r2, [r9, #15] │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [pc, #12] @ 2086c <__cxa_atexit@plt+0x14414> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sp, #-1552] @ 0xfffff9f0 │ │ │ │ + strbeq r6, [sp, #-1536] @ 0xfffffa00 │ │ │ │ streq sp, [r0, #-1364] @ 0xfffffaac │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ beq 208c4 <__cxa_atexit@plt+0x1446c> │ │ │ │ @@ -20782,67 +20782,67 @@ │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [sp, #-1396] @ 0xfffffa8c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [sp, #-1380] @ 0xfffffa9c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq r6, [sp, #-1324] @ 0xfffffad4 │ │ │ │ + strbeq r6, [sp, #-1308] @ 0xfffffae4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, sl │ │ │ │ ldr r3, [pc, #8] @ 20960 <__cxa_atexit@plt+0x14508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - strbeq r6, [sp, #-1120] @ 0xfffffba0 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + strbeq r6, [sp, #-1104] @ 0xfffffbb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, sl │ │ │ │ ldr r3, [pc, #8] @ 20984 <__cxa_atexit@plt+0x1452c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - strbeq r6, [sp, #-1084] @ 0xfffffbc4 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + strbeq r6, [sp, #-1068] @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 209e0 <__cxa_atexit@plt+0x14588> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 209d8 <__cxa_atexit@plt+0x14580> │ │ │ │ ldr r3, [pc, #48] @ 209e8 <__cxa_atexit@plt+0x14590> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 209ec <__cxa_atexit@plt+0x14594> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 209f0 <__cxa_atexit@plt+0x14598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [r9], #2615 @ 0xa37 │ │ │ │ - strbeq r6, [sp, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r7, [r9], #3127 @ 0xc37 │ │ │ │ + strbeq r6, [sp, #-928] @ 0xfffffc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20860,16 +20860,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20a60 <__cxa_atexit@plt+0x14608> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-1124] @ 0xfffffb9c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-1108] @ 0xfffffbac │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20885,44 +20885,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20ac4 <__cxa_atexit@plt+0x1466c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-1004] @ 0xfffffc14 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-988] @ 0xfffffc24 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20b20 <__cxa_atexit@plt+0x146c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20b18 <__cxa_atexit@plt+0x146c0> │ │ │ │ ldr r3, [pc, #48] @ 20b28 <__cxa_atexit@plt+0x146d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 20b2c <__cxa_atexit@plt+0x146d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 20b30 <__cxa_atexit@plt+0x146d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [r9], #2287 @ 0x8ef │ │ │ │ - strbeq r6, [sp, #-624] @ 0xfffffd90 │ │ │ │ + strbeq r7, [r9], #2799 @ 0xaef │ │ │ │ + strbeq r6, [sp, #-608] @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -20940,16 +20940,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20ba0 <__cxa_atexit@plt+0x14748> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-804] @ 0xfffffcdc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20965,44 +20965,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20c04 <__cxa_atexit@plt+0x147ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-684] @ 0xfffffd54 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-668] @ 0xfffffd64 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20c60 <__cxa_atexit@plt+0x14808> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20c58 <__cxa_atexit@plt+0x14800> │ │ │ │ ldr r3, [pc, #48] @ 20c68 <__cxa_atexit@plt+0x14810> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 20c6c <__cxa_atexit@plt+0x14814> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 20c70 <__cxa_atexit@plt+0x14818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [r9], #1961 @ 0x7a9 │ │ │ │ - strbeq r6, [sp, #-304] @ 0xfffffed0 │ │ │ │ + strbeq r7, [r9], #2473 @ 0x9a9 │ │ │ │ + strbeq r6, [sp, #-288] @ 0xfffffee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -21020,16 +21020,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20ce0 <__cxa_atexit@plt+0x14888> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-484] @ 0xfffffe1c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-468] @ 0xfffffe2c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21045,44 +21045,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20d44 <__cxa_atexit@plt+0x148ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-364] @ 0xfffffe94 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-348] @ 0xfffffea4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20da0 <__cxa_atexit@plt+0x14948> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20d98 <__cxa_atexit@plt+0x14940> │ │ │ │ ldr r3, [pc, #48] @ 20da8 <__cxa_atexit@plt+0x14950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 20dac <__cxa_atexit@plt+0x14954> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 20db0 <__cxa_atexit@plt+0x14958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [r9], #1633 @ 0x661 │ │ │ │ - strbeq r5, [sp, #-4080] @ 0xfffff010 │ │ │ │ + strbeq r7, [r9], #2145 @ 0x861 │ │ │ │ + strbeq r5, [sp, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -21100,16 +21100,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20e20 <__cxa_atexit@plt+0x149c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-164] @ 0xffffff5c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-148] @ 0xffffff6c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21125,44 +21125,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20e84 <__cxa_atexit@plt+0x14a2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r6, [sp, #-44] @ 0xffffffd4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r6, [sp, #-28] @ 0xffffffe4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20ee0 <__cxa_atexit@plt+0x14a88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 20ed8 <__cxa_atexit@plt+0x14a80> │ │ │ │ ldr r3, [pc, #48] @ 20ee8 <__cxa_atexit@plt+0x14a90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 20eec <__cxa_atexit@plt+0x14a94> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 20ef0 <__cxa_atexit@plt+0x14a98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [r9], #1293 @ 0x50d │ │ │ │ - strbeq r5, [sp, #-3760] @ 0xfffff150 │ │ │ │ + strbeq r7, [r9], #1805 @ 0x70d │ │ │ │ + strbeq r5, [sp, #-3744] @ 0xfffff160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -21180,16 +21180,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20f60 <__cxa_atexit@plt+0x14b08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r5, [sp, #-3940] @ 0xfffff09c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r5, [sp, #-3924] @ 0xfffff0ac │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21205,65 +21205,65 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20fc4 <__cxa_atexit@plt+0x14b6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r5, [sp, #-3820] @ 0xfffff114 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r5, [sp, #-3804] @ 0xfffff124 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21044 <__cxa_atexit@plt+0x14bec> │ │ │ │ cmp r9, #0 │ │ │ │ bmi 20ffc <__cxa_atexit@plt+0x14ba4> │ │ │ │ ldr r3, [pc, #108] @ 2105c <__cxa_atexit@plt+0x14c04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 400630 <__cxa_atexit@plt+0x3f41d8> │ │ │ │ + b 400664 <__cxa_atexit@plt+0x3f420c> │ │ │ │ cmn r9, #324 @ 0x144 │ │ │ │ bge 21020 <__cxa_atexit@plt+0x14bc8> │ │ │ │ ldr r2, [pc, #72] @ 21054 <__cxa_atexit@plt+0x14bfc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400638 <__cxa_atexit@plt+0x3f41e0> │ │ │ │ + b 40066c <__cxa_atexit@plt+0x3f4214> │ │ │ │ ldr r3, [pc, #56] @ 21060 <__cxa_atexit@plt+0x14c08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #44] @ 21064 <__cxa_atexit@plt+0x14c0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ rsb r9, r9, #0 │ │ │ │ - b 400640 <__cxa_atexit@plt+0x3f41e8> │ │ │ │ + b 400674 <__cxa_atexit@plt+0x3f421c> │ │ │ │ ldr r7, [pc, #12] @ 21058 <__cxa_atexit@plt+0x14c00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ streq ip, [r0, #-3624] @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r5, [sp, #-3736] @ 0xfffff168 │ │ │ │ + strbeq r5, [sp, #-3720] @ 0xfffff178 │ │ │ │ streq ip, [r0, #-3572] @ 0xfffff20c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21088 <__cxa_atexit@plt+0x14c30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400648 <__cxa_atexit@plt+0x3f41f0> │ │ │ │ + b 40067c <__cxa_atexit@plt+0x3f4224> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ streq ip, [r0, #-3516] @ 0xfffff244 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ mvn r1, r7 │ │ │ │ @@ -21276,61 +21276,61 @@ │ │ │ │ ldr r3, [pc, #24] @ 210dc <__cxa_atexit@plt+0x14c84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 210e0 <__cxa_atexit@plt+0x14c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ rsb r9, r2, #0 │ │ │ │ - b 400640 <__cxa_atexit@plt+0x3f41e8> │ │ │ │ + b 400674 <__cxa_atexit@plt+0x3f421c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [sp, #-3584] @ 0xfffff200 │ │ │ │ + strbeq r5, [sp, #-3568] @ 0xfffff210 │ │ │ │ streq ip, [r0, #-3416] @ 0xfffff2a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21108 <__cxa_atexit@plt+0x14cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400650 <__cxa_atexit@plt+0x3f41f8> │ │ │ │ + b 400684 <__cxa_atexit@plt+0x3f422c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400630 <__cxa_atexit@plt+0x3f41d8> │ │ │ │ + b 400664 <__cxa_atexit@plt+0x3f420c> │ │ │ │ streq ip, [r0, #-3356] @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21144 <__cxa_atexit@plt+0x14cec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400650 <__cxa_atexit@plt+0x3f41f8> │ │ │ │ + b 400684 <__cxa_atexit@plt+0x3f422c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400630 <__cxa_atexit@plt+0x3f41d8> │ │ │ │ + b 400664 <__cxa_atexit@plt+0x3f420c> │ │ │ │ streq ip, [r0, #-3284] @ 0xfffff32c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2118c <__cxa_atexit@plt+0x14d34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 21190 <__cxa_atexit@plt+0x14d38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400640 <__cxa_atexit@plt+0x3f41e8> │ │ │ │ + b 400674 <__cxa_atexit@plt+0x3f421c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [sp, #-3408] @ 0xfffff2b0 │ │ │ │ + strbeq r5, [sp, #-3392] @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ mul r7, r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -21428,27 +21428,27 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r5, [sp, #-3092] @ 0xfffff3ec │ │ │ │ - strbeq r5, [sp, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq r5, [sp, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq r5, [sp, #-3068] @ 0xfffff404 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 213c8 <__cxa_atexit@plt+0x14f70> │ │ │ │ @@ -21466,17 +21466,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sp, #-2888] @ 0xfffff4b8 │ │ │ │ - strbeq r5, [sp, #-2880] @ 0xfffff4c0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sp, #-2872] @ 0xfffff4c8 │ │ │ │ + strbeq r5, [sp, #-2864] @ 0xfffff4d0 │ │ │ │ streq ip, [r0, #-2748] @ 0xfffff544 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -21558,15 +21558,15 @@ │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ bcs 21578 <__cxa_atexit@plt+0x15120> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ @@ -21598,39 +21598,39 @@ │ │ │ │ ldr r7, [pc, #44] @ 215f8 <__cxa_atexit@plt+0x151a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ streq ip, [r0, #-2276] @ 0xfffff71c │ │ │ │ - strbeq r5, [sp, #-2376] @ 0xfffff6b8 │ │ │ │ + strbeq r5, [sp, #-2360] @ 0xfffff6c8 │ │ │ │ streq ip, [r0, #-2172] @ 0xfffff784 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 21634 <__cxa_atexit@plt+0x151dc> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 400660 <__cxa_atexit@plt+0x3f4208> │ │ │ │ + b 400694 <__cxa_atexit@plt+0x3f423c> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 21664 <__cxa_atexit@plt+0x1520c> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -21661,17 +21661,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 216e0 <__cxa_atexit@plt+0x15288> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [sp, #-2124] @ 0xfffff7b4 │ │ │ │ + strbeq r5, [sp, #-2108] @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -21693,16 +21693,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 21764 <__cxa_atexit@plt+0x1530c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r5, [sp, #-1988] @ 0xfffff83c │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r5, [sp, #-1972] @ 0xfffff84c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21718,65 +21718,65 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sp, #-1848] @ 0xfffff8c8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sp, #-1832] @ 0xfffff8d8 │ │ │ │ streq ip, [r0, #-1720] @ 0xfffff948 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 217ec <__cxa_atexit@plt+0x15394> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b 400668 <__cxa_atexit@plt+0x3f4210> │ │ │ │ + b 40069c <__cxa_atexit@plt+0x3f4244> │ │ │ │ streq ip, [r0, #-1712] @ 0xfffff950 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21838 <__cxa_atexit@plt+0x153e0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 21840 <__cxa_atexit@plt+0x153e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400670 <__cxa_atexit@plt+0x3f4218> │ │ │ │ + b 4006a4 <__cxa_atexit@plt+0x3f424c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sp, #-1380] @ 0xfffffa9c │ │ │ │ + strbeq r5, [sp, #-1364] @ 0xfffffaac │ │ │ │ streq ip, [r0, #-1636] @ 0xfffff99c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21880 <__cxa_atexit@plt+0x15428> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 21888 <__cxa_atexit@plt+0x15430> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400678 <__cxa_atexit@plt+0x3f4220> │ │ │ │ + b 4006ac <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sp, #-1312] @ 0xfffffae0 │ │ │ │ + strbeq r5, [sp, #-1296] @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2192c <__cxa_atexit@plt+0x154d4> │ │ │ │ ldr lr, [pc, #160] @ 2194c <__cxa_atexit@plt+0x154f4> │ │ │ │ @@ -21816,19 +21816,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r5, [sp, #-1236] @ 0xfffffb2c │ │ │ │ - strbeq r5, [sp, #-1524] @ 0xfffffa0c │ │ │ │ - strbeq r5, [sp, #-1516] @ 0xfffffa14 │ │ │ │ + strbeq r5, [sp, #-1220] @ 0xfffffb3c │ │ │ │ + strbeq r5, [sp, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq r5, [sp, #-1500] @ 0xfffffa24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 219b8 <__cxa_atexit@plt+0x15560> │ │ │ │ @@ -21846,17 +21846,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sp, #-1368] @ 0xfffffaa8 │ │ │ │ - strbeq r5, [sp, #-1360] @ 0xfffffab0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sp, #-1352] @ 0xfffffab8 │ │ │ │ + strbeq r5, [sp, #-1344] @ 0xfffffac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21a6c <__cxa_atexit@plt+0x15614> │ │ │ │ ldr lr, [pc, #160] @ 21a8c <__cxa_atexit@plt+0x15634> │ │ │ │ @@ -21896,19 +21896,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r5, [sp, #-916] @ 0xfffffc6c │ │ │ │ - strbeq r5, [sp, #-1204] @ 0xfffffb4c │ │ │ │ - strbeq r5, [sp, #-1196] @ 0xfffffb54 │ │ │ │ + strbeq r5, [sp, #-900] @ 0xfffffc7c │ │ │ │ + strbeq r5, [sp, #-1188] @ 0xfffffb5c │ │ │ │ + strbeq r5, [sp, #-1180] @ 0xfffffb64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21af8 <__cxa_atexit@plt+0x156a0> │ │ │ │ @@ -21926,17 +21926,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sp, #-1048] @ 0xfffffbe8 │ │ │ │ - strbeq r5, [sp, #-1040] @ 0xfffffbf0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sp, #-1032] @ 0xfffffbf8 │ │ │ │ + strbeq r5, [sp, #-1024] @ 0xfffffc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21bac <__cxa_atexit@plt+0x15754> │ │ │ │ ldr lr, [pc, #160] @ 21bcc <__cxa_atexit@plt+0x15774> │ │ │ │ @@ -21976,19 +21976,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r5, [sp, #-596] @ 0xfffffdac │ │ │ │ - strbeq r5, [sp, #-884] @ 0xfffffc8c │ │ │ │ - strbeq r5, [sp, #-876] @ 0xfffffc94 │ │ │ │ + strbeq r5, [sp, #-580] @ 0xfffffdbc │ │ │ │ + strbeq r5, [sp, #-868] @ 0xfffffc9c │ │ │ │ + strbeq r5, [sp, #-860] @ 0xfffffca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21c38 <__cxa_atexit@plt+0x157e0> │ │ │ │ @@ -22006,17 +22006,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sp, #-728] @ 0xfffffd28 │ │ │ │ - strbeq r5, [sp, #-720] @ 0xfffffd30 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sp, #-712] @ 0xfffffd38 │ │ │ │ + strbeq r5, [sp, #-704] @ 0xfffffd40 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ ldr r3, [pc, #208] @ 21d34 <__cxa_atexit@plt+0x158dc> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -22071,16 +22071,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ streq ip, [r0, #-544] @ 0xfffffde0 │ │ │ │ - strbeq r5, [sp, #-548] @ 0xfffffddc │ │ │ │ - strbeq r5, [sp, #-244] @ 0xffffff0c │ │ │ │ + strbeq r5, [sp, #-532] @ 0xfffffdec │ │ │ │ + strbeq r5, [sp, #-228] @ 0xffffff1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 21d84 <__cxa_atexit@plt+0x1592c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -22107,15 +22107,15 @@ │ │ │ │ beq 21e20 <__cxa_atexit@plt+0x159c8> │ │ │ │ ldr r2, [pc, #120] @ 21e3c <__cxa_atexit@plt+0x159e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21e2c <__cxa_atexit@plt+0x159d4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr lr, [pc, #72] @ 21e40 <__cxa_atexit@plt+0x159e8> │ │ │ │ @@ -22131,27 +22131,27 @@ │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - strbeq r4, [sp, #-4004] @ 0xfffff05c │ │ │ │ + strbeq r4, [sp, #-3988] @ 0xfffff06c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21e68 <__cxa_atexit@plt+0x15a10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -22186,19 +22186,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - strbeq r4, [sp, #-3832] @ 0xfffff108 │ │ │ │ + strbeq r4, [sp, #-3816] @ 0xfffff118 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - strbeq r4, [sp, #-3776] @ 0xfffff140 │ │ │ │ + strbeq r4, [sp, #-3760] @ 0xfffff150 │ │ │ │ streq fp, [r0, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21f94 <__cxa_atexit@plt+0x15b3c> │ │ │ │ ldr r2, [pc, #112] @ 21fb4 <__cxa_atexit@plt+0x15b5c> │ │ │ │ @@ -22265,15 +22265,15 @@ │ │ │ │ beq 220a4 <__cxa_atexit@plt+0x15c4c> │ │ │ │ ldr r7, [pc, #132] @ 220c0 <__cxa_atexit@plt+0x15c68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 220b0 <__cxa_atexit@plt+0x15c58> │ │ │ │ ldr ip, [r5, #28]! │ │ │ │ ldr lr, [pc, #84] @ 220c4 <__cxa_atexit@plt+0x15c6c> │ │ │ │ @@ -22292,28 +22292,28 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - strbeq r4, [sp, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq r4, [sp, #-3340] @ 0xfffff2f4 │ │ │ │ streq fp, [r0, #-3572] @ 0xfffff20c │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 220f0 <__cxa_atexit@plt+0x15c98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq fp, [r0, #-3532] @ 0xfffff234 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 22128 <__cxa_atexit@plt+0x15cd0> │ │ │ │ @@ -22327,15 +22327,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ 22144 <__cxa_atexit@plt+0x15cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sp, #-3204] @ 0xfffff37c │ │ │ │ + strbeq r4, [sp, #-3188] @ 0xfffff38c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq fp, [r0, #-3420] @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -22352,15 +22352,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ streq fp, [r0, #-3300] @ 0xfffff31c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -22689,23 +22689,23 @@ │ │ │ │ ldr r7, [pc, #80] @ 22728 <__cxa_atexit@plt+0x162d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 400670 <__cxa_atexit@plt+0x3f4218> │ │ │ │ + b 4006a4 <__cxa_atexit@plt+0x3f424c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -22725,34 +22725,34 @@ │ │ │ │ beq 22794 <__cxa_atexit@plt+0x1633c> │ │ │ │ ldr r2, [pc, #56] @ 227a4 <__cxa_atexit@plt+0x1634c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 400670 <__cxa_atexit@plt+0x3f4218> │ │ │ │ + b 4006a4 <__cxa_atexit@plt+0x3f424c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq fp, [r0, #-1848] @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 227cc <__cxa_atexit@plt+0x16374> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq fp, [r0, #-1808] @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 22800 <__cxa_atexit@plt+0x163a8> │ │ │ │ @@ -22807,15 +22807,15 @@ │ │ │ │ b 228bc <__cxa_atexit@plt+0x16464> │ │ │ │ ldr r3, [pc, #20] @ 228c8 <__cxa_atexit@plt+0x16470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 400678 <__cxa_atexit@plt+0x3f4220> │ │ │ │ + b 4006ac <__cxa_atexit@plt+0x3f4254> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ streq fp, [r0, #-1536] @ 0xfffffa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -23058,15 +23058,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r4, [sp, #-596] @ 0xfffffdac │ │ │ │ + strbeq r4, [sp, #-580] @ 0xfffffdbc │ │ │ │ streq fp, [r0, #-592] @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 22cf0 <__cxa_atexit@plt+0x16898> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -23095,15 +23095,15 @@ │ │ │ │ beq 22db4 <__cxa_atexit@plt+0x1695c> │ │ │ │ ldr r2, [pc, #172] @ 22de0 <__cxa_atexit@plt+0x16988> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r3, [pc, #136] @ 22dd8 <__cxa_atexit@plt+0x16980> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 22dc0 <__cxa_atexit@plt+0x16968> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -23131,29 +23131,29 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq r4, [sp, #-352] @ 0xfffffea0 │ │ │ │ - strbeq r4, [sp, #-344] @ 0xfffffea8 │ │ │ │ + strbeq r4, [sp, #-336] @ 0xfffffeb0 │ │ │ │ + strbeq r4, [sp, #-328] @ 0xfffffeb8 │ │ │ │ streq fp, [r0, #-280] @ 0xfffffee8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22e10 <__cxa_atexit@plt+0x169b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq fp, [r0, #-240] @ 0xffffff10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -23194,19 +23194,19 @@ │ │ │ │ beq 22ebc <__cxa_atexit@plt+0x16a64> │ │ │ │ b 22f68 <__cxa_atexit@plt+0x16b10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r4, [sp, #-108] @ 0xffffff94 │ │ │ │ - strbeq r4, [sp, #-100] @ 0xffffff9c │ │ │ │ + strbeq r4, [sp, #-92] @ 0xffffffa4 │ │ │ │ + strbeq r4, [sp, #-84] @ 0xffffffac │ │ │ │ streq fp, [r0, #-16] │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23226,17 +23226,17 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r8, #1 │ │ │ │ b 22608 <__cxa_atexit@plt+0x161b0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [sp, #-4036] @ 0xfffff03c │ │ │ │ - strbeq r3, [sp, #-4028] @ 0xfffff044 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [sp, #-4020] @ 0xfffff04c │ │ │ │ + strbeq r3, [sp, #-4012] @ 0xfffff054 │ │ │ │ streq sl, [r0, #-4000] @ 0xfffff060 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23266,22 +23266,22 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 22a04 <__cxa_atexit@plt+0x165ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #24] @ 23014 <__cxa_atexit@plt+0x16bbc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-3916] @ 0xfffff0b4 │ │ │ │ - strbeq r3, [sp, #-3908] @ 0xfffff0bc │ │ │ │ + strbeq r3, [sp, #-3900] @ 0xfffff0c4 │ │ │ │ + strbeq r3, [sp, #-3892] @ 0xfffff0cc │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ streq sl, [r0, #-3848] @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -23301,17 +23301,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [sp, #-3740] @ 0xfffff164 │ │ │ │ - strbeq r3, [sp, #-3732] @ 0xfffff16c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [sp, #-3724] @ 0xfffff174 │ │ │ │ + strbeq r3, [sp, #-3716] @ 0xfffff17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23100 <__cxa_atexit@plt+0x16ca8> │ │ │ │ ldr r2, [pc, #100] @ 23108 <__cxa_atexit@plt+0x16cb0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -23337,16 +23337,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [sp, #-3296] @ 0xfffff320 │ │ │ │ - strbeq r3, [sp, #-3220] @ 0xfffff36c │ │ │ │ + strbeq r3, [sp, #-3280] @ 0xfffff330 │ │ │ │ + strbeq r3, [sp, #-3204] @ 0xfffff37c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2313c <__cxa_atexit@plt+0x16ce4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -23354,15 +23354,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 23150 <__cxa_atexit@plt+0x16cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-3140] @ 0xfffff3bc │ │ │ │ + strbeq r3, [sp, #-3124] @ 0xfffff3cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 231cc <__cxa_atexit@plt+0x16d74> │ │ │ │ ldr r2, [pc, #100] @ 231d4 <__cxa_atexit@plt+0x16d7c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -23388,16 +23388,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [sp, #-3092] @ 0xfffff3ec │ │ │ │ - strbeq r3, [sp, #-3012] @ 0xfffff43c │ │ │ │ + strbeq r3, [sp, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq r3, [sp, #-2996] @ 0xfffff44c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23208 <__cxa_atexit@plt+0x16db0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -23405,15 +23405,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2321c <__cxa_atexit@plt+0x16dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-2932] @ 0xfffff48c │ │ │ │ + strbeq r3, [sp, #-2916] @ 0xfffff49c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23298 <__cxa_atexit@plt+0x16e40> │ │ │ │ ldr r2, [pc, #100] @ 232a0 <__cxa_atexit@plt+0x16e48> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -23439,16 +23439,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [sp, #-2888] @ 0xfffff4b8 │ │ │ │ - strbeq r3, [sp, #-2808] @ 0xfffff508 │ │ │ │ + strbeq r3, [sp, #-2872] @ 0xfffff4c8 │ │ │ │ + strbeq r3, [sp, #-2792] @ 0xfffff518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 232d4 <__cxa_atexit@plt+0x16e7c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -23456,15 +23456,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 232e8 <__cxa_atexit@plt+0x16e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-2728] @ 0xfffff558 │ │ │ │ + strbeq r3, [sp, #-2712] @ 0xfffff568 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23364 <__cxa_atexit@plt+0x16f0c> │ │ │ │ ldr r2, [pc, #100] @ 2336c <__cxa_atexit@plt+0x16f14> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -23490,16 +23490,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [sp, #-2684] @ 0xfffff584 │ │ │ │ - strbeq r3, [sp, #-2604] @ 0xfffff5d4 │ │ │ │ + strbeq r3, [sp, #-2668] @ 0xfffff594 │ │ │ │ + strbeq r3, [sp, #-2588] @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 233a0 <__cxa_atexit@plt+0x16f48> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -23507,15 +23507,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 233b4 <__cxa_atexit@plt+0x16f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-2524] @ 0xfffff624 │ │ │ │ + strbeq r3, [sp, #-2508] @ 0xfffff634 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23430 <__cxa_atexit@plt+0x16fd8> │ │ │ │ ldr r2, [pc, #100] @ 23438 <__cxa_atexit@plt+0x16fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -23541,16 +23541,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [sp, #-2480] @ 0xfffff650 │ │ │ │ - strbeq r3, [sp, #-2404] @ 0xfffff69c │ │ │ │ + strbeq r3, [sp, #-2464] @ 0xfffff660 │ │ │ │ + strbeq r3, [sp, #-2388] @ 0xfffff6ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2346c <__cxa_atexit@plt+0x17014> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -23558,15 +23558,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 23480 <__cxa_atexit@plt+0x17028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-2324] @ 0xfffff6ec │ │ │ │ + strbeq r3, [sp, #-2308] @ 0xfffff6fc │ │ │ │ streq sl, [r0, #-3060] @ 0xfffff40c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -23626,18 +23626,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 23584 <__cxa_atexit@plt+0x1712c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-2256] @ 0xfffff730 │ │ │ │ - strbeq r3, [sp, #-2580] @ 0xfffff5ec │ │ │ │ + strbeq r3, [sp, #-2240] @ 0xfffff740 │ │ │ │ + strbeq r3, [sp, #-2564] @ 0xfffff5fc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r3, [sp, #-2476] @ 0xfffff654 │ │ │ │ + strbeq r3, [sp, #-2460] @ 0xfffff664 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 235d4 <__cxa_atexit@plt+0x1717c> │ │ │ │ @@ -23645,16 +23645,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r3, [sp, #-2304] @ 0xfffff700 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r3, [sp, #-2288] @ 0xfffff710 │ │ │ │ streq sl, [r0, #-2724] @ 0xfffff55c │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -23717,16 +23717,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 236f0 <__cxa_atexit@plt+0x17298> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-1904] @ 0xfffff890 │ │ │ │ - strbeq r3, [sp, #-2152] @ 0xfffff798 │ │ │ │ + strbeq r3, [sp, #-1888] @ 0xfffff8a0 │ │ │ │ + strbeq r3, [sp, #-2136] @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23735,16 +23735,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r3, [sp, #-1944] @ 0xfffff868 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r3, [sp, #-1928] @ 0xfffff878 │ │ │ │ streq sl, [r0, #-2360] @ 0xfffff6c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -23781,15 +23781,15 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r5, r9, sl, ip} │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -23831,28 +23831,28 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 238f0 <__cxa_atexit@plt+0x17498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-1356] @ 0xfffffab4 │ │ │ │ - strbeq r3, [sp, #-1272] @ 0xfffffb08 │ │ │ │ + strbeq r3, [sp, #-1340] @ 0xfffffac4 │ │ │ │ + strbeq r3, [sp, #-1256] @ 0xfffffb18 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbeq r3, [sp, #-1296] @ 0xfffffaf0 │ │ │ │ + strbeq r3, [sp, #-1280] @ 0xfffffb00 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23885,17 +23885,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-1084] @ 0xfffffbc4 │ │ │ │ + strbeq r3, [sp, #-1068] @ 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbeq r3, [sp, #-1104] @ 0xfffffbb0 │ │ │ │ + strbeq r3, [sp, #-1088] @ 0xfffffbc0 │ │ │ │ streq sl, [r0, #-1760] @ 0xfffff920 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -23958,16 +23958,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 23ab4 <__cxa_atexit@plt+0x1765c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-940] @ 0xfffffc54 │ │ │ │ - strbeq r3, [sp, #-1188] @ 0xfffffb5c │ │ │ │ + strbeq r3, [sp, #-924] @ 0xfffffc64 │ │ │ │ + strbeq r3, [sp, #-1172] @ 0xfffffb6c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23976,16 +23976,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r3, [sp, #-980] @ 0xfffffc2c │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r3, [sp, #-964] @ 0xfffffc3c │ │ │ │ streq sl, [r0, #-1396] @ 0xfffffa8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -24022,15 +24022,15 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r5, r9, sl, ip} │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ streq sl, [r0, #-1180] @ 0xfffffb64 │ │ │ │ @@ -24096,18 +24096,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 23cdc <__cxa_atexit@plt+0x17884> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-376] @ 0xfffffe88 │ │ │ │ - strbeq r3, [sp, #-700] @ 0xfffffd44 │ │ │ │ + strbeq r3, [sp, #-360] @ 0xfffffe98 │ │ │ │ + strbeq r3, [sp, #-684] @ 0xfffffd54 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r3, [sp, #-596] @ 0xfffffdac │ │ │ │ + strbeq r3, [sp, #-580] @ 0xfffffdbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23d2c <__cxa_atexit@plt+0x178d4> │ │ │ │ @@ -24115,16 +24115,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r3, [sp, #-424] @ 0xfffffe58 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r3, [sp, #-408] @ 0xfffffe68 │ │ │ │ streq sl, [r0, #-708] @ 0xfffffd3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 23d94 <__cxa_atexit@plt+0x1793c> │ │ │ │ @@ -24143,18 +24143,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 23da8 <__cxa_atexit@plt+0x17950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sp, #-320] @ 0xfffffec0 │ │ │ │ - strbeq r3, [sp, #-264] @ 0xfffffef8 │ │ │ │ strbeq r3, [sp, #-304] @ 0xfffffed0 │ │ │ │ - strbeq r3, [sp, #-356] @ 0xfffffe9c │ │ │ │ + strbeq r3, [sp, #-248] @ 0xffffff08 │ │ │ │ + strbeq r3, [sp, #-288] @ 0xfffffee0 │ │ │ │ + strbeq r3, [sp, #-340] @ 0xfffffeac │ │ │ │ streq sl, [r0, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23e10 <__cxa_atexit@plt+0x179b8> │ │ │ │ @@ -24169,25 +24169,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 23e34 <__cxa_atexit@plt+0x179dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r4, [r9], #1452 @ 0x5ac │ │ │ │ - strbeq r2, [sp, #-3992] @ 0xfffff068 │ │ │ │ + strbeq r4, [r9], #1964 @ 0x7ac │ │ │ │ + strbeq r2, [sp, #-3976] @ 0xfffff078 │ │ │ │ streq sl, [r0, #-260] @ 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23ea8 <__cxa_atexit@plt+0x17a50> │ │ │ │ @@ -24207,26 +24207,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 23ed0 <__cxa_atexit@plt+0x17a78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sl, [r0, #-216] @ 0xffffff28 │ │ │ │ - strbeq r2, [sp, #-3868] @ 0xfffff0e4 │ │ │ │ - strbeq r2, [sp, #-3876] @ 0xfffff0dc │ │ │ │ - strbeq r2, [sp, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r2, [sp, #-3852] @ 0xfffff0f4 │ │ │ │ + strbeq r2, [sp, #-3860] @ 0xfffff0ec │ │ │ │ + strbeq r2, [sp, #-3856] @ 0xfffff0f0 │ │ │ │ streq sl, [r0, #-300] @ 0xfffffed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 23f2c <__cxa_atexit@plt+0x17ad4> │ │ │ │ @@ -24245,18 +24245,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 23f40 <__cxa_atexit@plt+0x17ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp, #-4008] @ 0xfffff058 │ │ │ │ - strbeq r2, [sp, #-3952] @ 0xfffff090 │ │ │ │ strbeq r2, [sp, #-3992] @ 0xfffff068 │ │ │ │ - strbeq r2, [sp, #-4044] @ 0xfffff034 │ │ │ │ + strbeq r2, [sp, #-3936] @ 0xfffff0a0 │ │ │ │ + strbeq r2, [sp, #-3976] @ 0xfffff078 │ │ │ │ + strbeq r2, [sp, #-4028] @ 0xfffff044 │ │ │ │ streq sl, [r0, #-180] @ 0xffffff4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23fa8 <__cxa_atexit@plt+0x17b50> │ │ │ │ @@ -24271,25 +24271,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 23fcc <__cxa_atexit@plt+0x17b74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r4, [r9], #1044 @ 0x414 │ │ │ │ - strbeq r2, [sp, #-3584] @ 0xfffff200 │ │ │ │ + strbeq r4, [r9], #1556 @ 0x614 │ │ │ │ + strbeq r2, [sp, #-3568] @ 0xfffff210 │ │ │ │ streq r9, [r0, #-3960] @ 0xfffff088 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24040 <__cxa_atexit@plt+0x17be8> │ │ │ │ @@ -24309,26 +24309,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 24068 <__cxa_atexit@plt+0x17c10> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [r0, #-3916] @ 0xfffff0b4 │ │ │ │ - strbeq r2, [sp, #-3460] @ 0xfffff27c │ │ │ │ - strbeq r2, [sp, #-3468] @ 0xfffff274 │ │ │ │ - strbeq r2, [sp, #-3464] @ 0xfffff278 │ │ │ │ + strbeq r2, [sp, #-3444] @ 0xfffff28c │ │ │ │ + strbeq r2, [sp, #-3452] @ 0xfffff284 │ │ │ │ + strbeq r2, [sp, #-3448] @ 0xfffff288 │ │ │ │ streq r9, [r0, #-3988] @ 0xfffff06c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 240c4 <__cxa_atexit@plt+0x17c6c> │ │ │ │ @@ -24347,18 +24347,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 240d8 <__cxa_atexit@plt+0x17c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp, #-3600] @ 0xfffff1f0 │ │ │ │ - strbeq r2, [sp, #-3544] @ 0xfffff228 │ │ │ │ strbeq r2, [sp, #-3584] @ 0xfffff200 │ │ │ │ - strbeq r2, [sp, #-3636] @ 0xfffff1cc │ │ │ │ + strbeq r2, [sp, #-3528] @ 0xfffff238 │ │ │ │ + strbeq r2, [sp, #-3568] @ 0xfffff210 │ │ │ │ + strbeq r2, [sp, #-3620] @ 0xfffff1dc │ │ │ │ streq r9, [r0, #-3868] @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24140 <__cxa_atexit@plt+0x17ce8> │ │ │ │ @@ -24373,25 +24373,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 24164 <__cxa_atexit@plt+0x17d0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r4, [r9], #636 @ 0x27c │ │ │ │ - strbeq r2, [sp, #-3176] @ 0xfffff398 │ │ │ │ + strbeq r4, [r9], #1148 @ 0x47c │ │ │ │ + strbeq r2, [sp, #-3160] @ 0xfffff3a8 │ │ │ │ streq r9, [r0, #-3564] @ 0xfffff214 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 241d8 <__cxa_atexit@plt+0x17d80> │ │ │ │ @@ -24411,26 +24411,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 24200 <__cxa_atexit@plt+0x17da8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [r0, #-3520] @ 0xfffff240 │ │ │ │ - strbeq r2, [sp, #-3052] @ 0xfffff414 │ │ │ │ - strbeq r2, [sp, #-3060] @ 0xfffff40c │ │ │ │ - strbeq r2, [sp, #-3056] @ 0xfffff410 │ │ │ │ + strbeq r2, [sp, #-3036] @ 0xfffff424 │ │ │ │ + strbeq r2, [sp, #-3044] @ 0xfffff41c │ │ │ │ + strbeq r2, [sp, #-3040] @ 0xfffff420 │ │ │ │ streq r9, [r0, #-3580] @ 0xfffff204 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2425c <__cxa_atexit@plt+0x17e04> │ │ │ │ @@ -24449,18 +24449,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 24270 <__cxa_atexit@plt+0x17e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp, #-3192] @ 0xfffff388 │ │ │ │ - strbeq r2, [sp, #-3136] @ 0xfffff3c0 │ │ │ │ strbeq r2, [sp, #-3176] @ 0xfffff398 │ │ │ │ - strbeq r2, [sp, #-3228] @ 0xfffff364 │ │ │ │ + strbeq r2, [sp, #-3120] @ 0xfffff3d0 │ │ │ │ + strbeq r2, [sp, #-3160] @ 0xfffff3a8 │ │ │ │ + strbeq r2, [sp, #-3212] @ 0xfffff374 │ │ │ │ streq r9, [r0, #-3460] @ 0xfffff27c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 242d8 <__cxa_atexit@plt+0x17e80> │ │ │ │ @@ -24475,25 +24475,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 242fc <__cxa_atexit@plt+0x17ea4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r4, [r9], #228 @ 0xe4 │ │ │ │ - strbeq r2, [sp, #-2768] @ 0xfffff530 │ │ │ │ + strbeq r4, [r9], #740 @ 0x2e4 │ │ │ │ + strbeq r2, [sp, #-2752] @ 0xfffff540 │ │ │ │ streq r9, [r0, #-3168] @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24370 <__cxa_atexit@plt+0x17f18> │ │ │ │ @@ -24513,26 +24513,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 24398 <__cxa_atexit@plt+0x17f40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [r0, #-3124] @ 0xfffff3cc │ │ │ │ - strbeq r2, [sp, #-2644] @ 0xfffff5ac │ │ │ │ - strbeq r2, [sp, #-2652] @ 0xfffff5a4 │ │ │ │ - strbeq r2, [sp, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq r2, [sp, #-2628] @ 0xfffff5bc │ │ │ │ + strbeq r2, [sp, #-2636] @ 0xfffff5b4 │ │ │ │ + strbeq r2, [sp, #-2632] @ 0xfffff5b8 │ │ │ │ streq r9, [r0, #-3268] @ 0xfffff33c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 243f4 <__cxa_atexit@plt+0x17f9c> │ │ │ │ @@ -24551,18 +24551,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 24408 <__cxa_atexit@plt+0x17fb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp, #-2784] @ 0xfffff520 │ │ │ │ - strbeq r2, [sp, #-2728] @ 0xfffff558 │ │ │ │ - strbeq r2, [sp, #-2832] @ 0xfffff4f0 │ │ │ │ - strbeq r2, [sp, #-2756] @ 0xfffff53c │ │ │ │ + strbeq r2, [sp, #-2768] @ 0xfffff530 │ │ │ │ + strbeq r2, [sp, #-2712] @ 0xfffff568 │ │ │ │ + strbeq r2, [sp, #-2816] @ 0xfffff500 │ │ │ │ + strbeq r2, [sp, #-2740] @ 0xfffff54c │ │ │ │ streq r9, [r0, #-3148] @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24470 <__cxa_atexit@plt+0x18018> │ │ │ │ @@ -24577,70 +24577,70 @@ │ │ │ │ ldr r1, [pc, #60] @ 24494 <__cxa_atexit@plt+0x1803c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r3, [r9], #3861 @ 0xf15 │ │ │ │ - strbeq r2, [sp, #-2360] @ 0xfffff6c8 │ │ │ │ + strbeq r4, [r9], #277 @ 0x115 │ │ │ │ + strbeq r2, [sp, #-2344] @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 244c8 <__cxa_atexit@plt+0x18070> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 244d0 <__cxa_atexit@plt+0x18078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp, #-2264] @ 0xfffff728 │ │ │ │ + strbeq r2, [sp, #-2248] @ 0xfffff738 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24504 <__cxa_atexit@plt+0x180ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2450c <__cxa_atexit@plt+0x180b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp, #-2204] @ 0xfffff764 │ │ │ │ + strbeq r2, [sp, #-2188] @ 0xfffff774 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24540 <__cxa_atexit@plt+0x180e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 24548 <__cxa_atexit@plt+0x180f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp, #-2144] @ 0xfffff7a0 │ │ │ │ + strbeq r2, [sp, #-2128] @ 0xfffff7b0 │ │ │ │ streq r9, [r0, #-2336] @ 0xfffff6e0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 245f4 <__cxa_atexit@plt+0x1819c> │ │ │ │ ldr r2, [pc, #164] @ 24610 <__cxa_atexit@plt+0x181b8> │ │ │ │ @@ -24656,47 +24656,47 @@ │ │ │ │ bhi 245fc <__cxa_atexit@plt+0x181a4> │ │ │ │ cmp r9, #0 │ │ │ │ bmi 245ac <__cxa_atexit@plt+0x18154> │ │ │ │ ldr r3, [pc, #128] @ 24620 <__cxa_atexit@plt+0x181c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 400630 <__cxa_atexit@plt+0x3f41d8> │ │ │ │ + b 400664 <__cxa_atexit@plt+0x3f420c> │ │ │ │ cmn r9, #324 @ 0x144 │ │ │ │ bge 245d0 <__cxa_atexit@plt+0x18178> │ │ │ │ ldr r3, [pc, #92] @ 24618 <__cxa_atexit@plt+0x181c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 400638 <__cxa_atexit@plt+0x3f41e0> │ │ │ │ + b 40066c <__cxa_atexit@plt+0x3f4214> │ │ │ │ ldr r3, [pc, #76] @ 24624 <__cxa_atexit@plt+0x181cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #64] @ 24628 <__cxa_atexit@plt+0x181d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ rsb r9, r9, #0 │ │ │ │ - b 400640 <__cxa_atexit@plt+0x3f41e8> │ │ │ │ + b 400674 <__cxa_atexit@plt+0x3f421c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2461c <__cxa_atexit@plt+0x181c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r2, [sp, #-2068] @ 0xfffff7ec │ │ │ │ + strbeq r2, [sp, #-2052] @ 0xfffff7fc │ │ │ │ @ instruction: 0xffffcab4 │ │ │ │ streq r9, [r0, #-2160] @ 0xfffff790 │ │ │ │ @ instruction: 0xffffcbc4 │ │ │ │ @ instruction: 0xffffcb50 │ │ │ │ - strbeq r2, [sp, #-2280] @ 0xfffff718 │ │ │ │ + strbeq r2, [sp, #-2264] @ 0xfffff728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24660 <__cxa_atexit@plt+0x18208> │ │ │ │ @@ -24704,31 +24704,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r2, [sp, #-2056] @ 0xfffff7f8 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r2, [sp, #-2040] @ 0xfffff808 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 246a0 <__cxa_atexit@plt+0x18248> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 246a8 <__cxa_atexit@plt+0x18250> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp, #-1792] @ 0xfffff900 │ │ │ │ + strbeq r2, [sp, #-1776] @ 0xfffff910 │ │ │ │ streq r9, [r0, #-2724] @ 0xfffff55c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -24780,15 +24780,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r9, [r0, #-2440] @ 0xfffff678 │ │ │ │ andeq r0, r0, sp, rrx │ │ │ │ @@ -24796,15 +24796,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 247dc <__cxa_atexit@plt+0x18384> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r9, [r0, #-2392] @ 0xfffff6a8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24818 <__cxa_atexit@plt+0x183c0> │ │ │ │ @@ -24840,20 +24840,20 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #28] @ 248a0 <__cxa_atexit@plt+0x18448> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sp, #-1548] @ 0xfffff9f4 │ │ │ │ + strbeq r2, [sp, #-1532] @ 0xfffffa04 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ streq r9, [r0, #-8] │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ - strbeq r2, [sp, #-1664] @ 0xfffff980 │ │ │ │ + strbeq r2, [sp, #-1648] @ 0xfffff990 │ │ │ │ streq r8, [r0, #-4068] @ 0xfffff01c │ │ │ │ streq r9, [r0, #-2196] @ 0xfffff76c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -24900,19 +24900,19 @@ │ │ │ │ ldr r0, [pc, #40] @ 2498c <__cxa_atexit@plt+0x18534> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r2, [sp, #-1376] @ 0xfffffaa0 │ │ │ │ + strbeq r2, [sp, #-1360] @ 0xfffffab0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ streq r8, [r0, #-3880] @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ - strbeq r2, [sp, #-1440] @ 0xfffffa60 │ │ │ │ + strbeq r2, [sp, #-1424] @ 0xfffffa70 │ │ │ │ streq r8, [r0, #-3844] @ 0xfffff0fc │ │ │ │ streq r9, [r0, #-1960] @ 0xfffff858 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -24929,15 +24929,15 @@ │ │ │ │ ldr r2, [pc, #184] @ 24a90 <__cxa_atexit@plt+0x18638> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r6, sl} │ │ │ │ str r6, [r5, #-12]! │ │ │ │ add r8, r2, #1 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, #0 │ │ │ │ - b 400688 <__cxa_atexit@plt+0x3f4230> │ │ │ │ + b 4006bc <__cxa_atexit@plt+0x3f4264> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r6, [pc, #132] @ 24a80 <__cxa_atexit@plt+0x18628> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [pc, #116] @ 24a84 <__cxa_atexit@plt+0x1862c> │ │ │ │ @@ -24962,18 +24962,18 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ streq r8, [r0, #-3584] @ 0xfffff200 │ │ │ │ streq r8, [r0, #-3564] @ 0xfffff214 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ streq r8, [r0, #-3656] @ 0xfffff1b8 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @@ -24993,15 +24993,15 @@ │ │ │ │ ldr r9, [pc, #160] @ 24b78 <__cxa_atexit@plt+0x18720> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ add r6, r8, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 24b54 <__cxa_atexit@plt+0x186fc> │ │ │ │ ldr r3, [pc, #92] @ 24b60 <__cxa_atexit@plt+0x18708> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 24b64 <__cxa_atexit@plt+0x1870c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -25018,22 +25018,22 @@ │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r0, r1, r3, r8} │ │ │ │ ldr r0, [pc, #44] @ 24b70 <__cxa_atexit@plt+0x18718> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ streq r8, [r0, #-3408] @ 0xfffff2b0 │ │ │ │ - strbeq r2, [sp, #-960] @ 0xfffffc40 │ │ │ │ + strbeq r2, [sp, #-944] @ 0xfffffc50 │ │ │ │ streq r8, [r0, #-3364] @ 0xfffff2dc │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ streq r9, [r0, #-1200] @ 0xfffffb50 │ │ │ │ streq r9, [r0, #-1448] @ 0xfffffa58 │ │ │ │ andeq r0, r0, sp, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -25071,18 +25071,18 @@ │ │ │ │ ldr r9, [pc, #104] @ 24c78 <__cxa_atexit@plt+0x18820> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 24be0 <__cxa_atexit@plt+0x18788> │ │ │ │ ldr r6, [pc, #60] @ 24c84 <__cxa_atexit@plt+0x1882c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [pc, #56] @ 24c88 <__cxa_atexit@plt+0x18830> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -25097,15 +25097,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ streq r9, [r0, #-868] @ 0xfffffc9c │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ streq r9, [r0, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ streq r8, [r0, #-3096] @ 0xfffff3e8 │ │ │ │ - strbeq r2, [sp, #-668] @ 0xfffffd64 │ │ │ │ + strbeq r2, [sp, #-652] @ 0xfffffd74 │ │ │ │ streq r8, [r0, #-3068] @ 0xfffff404 │ │ │ │ streq r9, [r0, #-1124] @ 0xfffffb9c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -25123,15 +25123,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r9, [r0, #-1004] @ 0xfffffc14 │ │ │ │ andeq r0, r0, lr, rrx │ │ │ │ @@ -25139,15 +25139,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 24d38 <__cxa_atexit@plt+0x188e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r9, [r0, #-956] @ 0xfffffc44 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24d70 <__cxa_atexit@plt+0x18918> │ │ │ │ @@ -25171,15 +25171,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq r8, [r0, #-2784] @ 0xfffff520 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbeq r2, [sp, #-164] @ 0xffffff5c │ │ │ │ + strbeq r2, [sp, #-148] @ 0xffffff6c │ │ │ │ streq r8, [r0, #-2748] @ 0xfffff544 │ │ │ │ streq r9, [r0, #-828] @ 0xfffffcc4 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -25233,30 +25233,30 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r8, [r0, #-2664] @ 0xfffff598 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r2, [sp, #-44] @ 0xffffffd4 │ │ │ │ + strbeq r2, [sp, #-28] @ 0xffffffe4 │ │ │ │ streq r8, [r0, #-2628] @ 0xfffff5bc │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ streq r8, [r0, #-2596] @ 0xfffff5dc │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r1, [sp, #-4044] @ 0xfffff034 │ │ │ │ + strbeq r1, [sp, #-4028] @ 0xfffff044 │ │ │ │ streq r8, [r0, #-2552] @ 0xfffff608 │ │ │ │ streq r9, [r0, #-500] @ 0xfffffe0c │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -25274,15 +25274,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r9, [r0, #-380] @ 0xfffffe84 │ │ │ │ andeq r0, r0, pc, rrx │ │ │ │ @@ -25290,15 +25290,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 24f94 <__cxa_atexit@plt+0x18b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r9, [r0, #-332] @ 0xfffffeb4 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24fcc <__cxa_atexit@plt+0x18b74> │ │ │ │ @@ -25322,15 +25322,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq r8, [r0, #-2164] @ 0xfffff78c │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbeq r1, [sp, #-3656] @ 0xfffff1b8 │ │ │ │ + strbeq r1, [sp, #-3640] @ 0xfffff1c8 │ │ │ │ streq r8, [r0, #-2128] @ 0xfffff7b0 │ │ │ │ streq r9, [r0, #-204] @ 0xffffff34 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -25384,30 +25384,30 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r8, [r0, #-2044] @ 0xfffff804 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r1, [sp, #-3536] @ 0xfffff230 │ │ │ │ + strbeq r1, [sp, #-3520] @ 0xfffff240 │ │ │ │ streq r8, [r0, #-2008] @ 0xfffff828 │ │ │ │ @ instruction: 0xfffff010 │ │ │ │ @ instruction: 0xfffff08c │ │ │ │ streq r8, [r0, #-1976] @ 0xfffff848 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r1, [sp, #-3440] @ 0xfffff290 │ │ │ │ + strbeq r1, [sp, #-3424] @ 0xfffff2a0 │ │ │ │ streq r8, [r0, #-1932] @ 0xfffff874 │ │ │ │ streq r8, [r0, #-3972] @ 0xfffff07c │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -25425,15 +25425,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r8, [r0, #-3852] @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -25441,15 +25441,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 251f0 <__cxa_atexit@plt+0x18d98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r8, [r0, #-3804] @ 0xfffff124 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25228 <__cxa_atexit@plt+0x18dd0> │ │ │ │ @@ -25473,15 +25473,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq r8, [r0, #-1544] @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbeq r1, [sp, #-3052] @ 0xfffff414 │ │ │ │ + strbeq r1, [sp, #-3036] @ 0xfffff424 │ │ │ │ streq r8, [r0, #-1508] @ 0xfffffa1c │ │ │ │ streq r8, [r0, #-3676] @ 0xfffff1a4 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -25535,30 +25535,30 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r8, [r0, #-1424] @ 0xfffffa70 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r1, [sp, #-2932] @ 0xfffff48c │ │ │ │ + strbeq r1, [sp, #-2916] @ 0xfffff49c │ │ │ │ streq r8, [r0, #-1388] @ 0xfffffa94 │ │ │ │ @ instruction: 0xffffec1c │ │ │ │ @ instruction: 0xffffec98 │ │ │ │ streq r8, [r0, #-1356] @ 0xfffffab4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r1, [sp, #-2836] @ 0xfffff4ec │ │ │ │ + strbeq r1, [sp, #-2820] @ 0xfffff4fc │ │ │ │ streq r8, [r0, #-1312] @ 0xfffffae0 │ │ │ │ streq r8, [r0, #-3344] @ 0xfffff2f0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -25576,15 +25576,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r8, [r0, #-3224] @ 0xfffff368 │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ @@ -25592,15 +25592,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2544c <__cxa_atexit@plt+0x18ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r8, [r0, #-3176] @ 0xfffff398 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25484 <__cxa_atexit@plt+0x1902c> │ │ │ │ @@ -25624,15 +25624,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq r8, [r0, #-924] @ 0xfffffc64 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbeq r1, [sp, #-2448] @ 0xfffff670 │ │ │ │ + strbeq r1, [sp, #-2432] @ 0xfffff680 │ │ │ │ streq r8, [r0, #-888] @ 0xfffffc88 │ │ │ │ streq r8, [r0, #-3048] @ 0xfffff418 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -25686,30 +25686,30 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r8, [r0, #-804] @ 0xfffffcdc │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r1, [sp, #-2328] @ 0xfffff6e8 │ │ │ │ + strbeq r1, [sp, #-2312] @ 0xfffff6f8 │ │ │ │ streq r8, [r0, #-768] @ 0xfffffd00 │ │ │ │ @ instruction: 0xffffe828 │ │ │ │ @ instruction: 0xffffe8a4 │ │ │ │ streq r8, [r0, #-736] @ 0xfffffd20 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r1, [sp, #-2232] @ 0xfffff748 │ │ │ │ + strbeq r1, [sp, #-2216] @ 0xfffff758 │ │ │ │ streq r8, [r0, #-692] @ 0xfffffd4c │ │ │ │ streq r8, [r0, #-2704] @ 0xfffff570 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -25771,40 +25771,40 @@ │ │ │ │ ldr r3, [pc, #76] @ 2574c <__cxa_atexit@plt+0x192f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffda60 │ │ │ │ @ instruction: 0xffffdc98 │ │ │ │ @ instruction: 0xffffdd50 │ │ │ │ @ instruction: 0xffffdae0 │ │ │ │ @ instruction: 0xffffdb98 │ │ │ │ - strbeq r1, [sp, #-2136] @ 0xfffff7a8 │ │ │ │ + strbeq r1, [sp, #-2120] @ 0xfffff7b8 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ streq r8, [r0, #-2372] @ 0xfffff6bc │ │ │ │ andeq r0, r0, r1, ror r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2577c <__cxa_atexit@plt+0x19324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r8, [r0, #-2324] @ 0xfffff6ec │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -25853,26 +25853,26 @@ │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 2588c <__cxa_atexit@plt+0x19434> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffdc74 │ │ │ │ streq r8, [r0, #-2044] @ 0xfffff804 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -25933,15 +25933,15 @@ │ │ │ │ str r1, [r8, #28] │ │ │ │ str lr, [r8, #32] │ │ │ │ str r0, [r8, #36] @ 0x24 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #64 @ 0x40 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 25bf0 <__cxa_atexit@plt+0x19798> │ │ │ │ ldr r7, [pc, #672] @ 25c5c <__cxa_atexit@plt+0x19804> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -25979,15 +25979,15 @@ │ │ │ │ str r7, [r8, #60] @ 0x3c │ │ │ │ ldr r7, [sp, #28] │ │ │ │ str r7, [r8, #64] @ 0x40 │ │ │ │ ldr r8, [pc, #544] @ 25c6c <__cxa_atexit@plt+0x19814> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ str lr, [sp, #12] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #80 @ 0x50 │ │ │ │ str lr, [sp, #16] │ │ │ │ cmp lr, r6 │ │ │ │ bcc 25bf8 <__cxa_atexit@plt+0x197a0> │ │ │ │ str r4, [sp] │ │ │ │ @@ -26087,43 +26087,43 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ b 6af14 <__cxa_atexit@plt+0x5eabc> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ b 25bfc <__cxa_atexit@plt+0x197a4> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #28 │ │ │ │ ldr r4, [sp] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r8, [r0, #-1200] @ 0xfffffb50 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r1, [sp, #-764] @ 0xfffffd04 │ │ │ │ + strbeq r1, [sp, #-748] @ 0xfffffd14 │ │ │ │ @ instruction: 0xffffde00 │ │ │ │ @ instruction: 0xffffe000 │ │ │ │ - strbeq r1, [sp, #-480] @ 0xfffffe20 │ │ │ │ + strbeq r1, [sp, #-464] @ 0xfffffe30 │ │ │ │ @ instruction: 0xffffdd9c │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ streq r8, [r0, #-1332] @ 0xfffffacc │ │ │ │ - strbeq r1, [sp, #-888] @ 0xfffffc88 │ │ │ │ - strbeq r1, [sp, #-1204] @ 0xfffffb4c │ │ │ │ + strbeq r1, [sp, #-872] @ 0xfffffc98 │ │ │ │ + strbeq r1, [sp, #-1188] @ 0xfffffb5c │ │ │ │ @ instruction: 0xffffdca0 │ │ │ │ - strbeq r1, [sp, #-524] @ 0xfffffdf4 │ │ │ │ + strbeq r1, [sp, #-508] @ 0xfffffe04 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ streq r8, [r0, #-984] @ 0xfffffc28 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #24]! │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5] │ │ │ │ @@ -26135,16 +26135,16 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #24]! │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 25cc8 <__cxa_atexit@plt+0x19870> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ - strbeq r1, [sp, #-580] @ 0xfffffdbc │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ + strbeq r1, [sp, #-564] @ 0xfffffdcc │ │ │ │ streq r8, [r0, #-940] @ 0xfffffc54 │ │ │ │ andeq r1, r0, lr, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #52 @ 0x34 │ │ │ │ cmp r7, sl │ │ │ │ @@ -26181,23 +26181,23 @@ │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str r7, [r8, #48] @ 0x30 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r6, [pc, #28] @ 25da4 <__cxa_atexit@plt+0x1994c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffd754 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ streq r7, [r0, #-1788] @ 0xfffff904 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -26218,18 +26218,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25e14 <__cxa_atexit@plt+0x199bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [sp, #-212] @ 0xffffff2c │ │ │ │ - strbeq r1, [sp, #-156] @ 0xffffff64 │ │ │ │ - strbeq r1, [sp, #-192] @ 0xffffff40 │ │ │ │ - strbeq r1, [sp, #-188] @ 0xffffff44 │ │ │ │ + strbeq r1, [sp, #-196] @ 0xffffff3c │ │ │ │ + strbeq r1, [sp, #-140] @ 0xffffff74 │ │ │ │ + strbeq r1, [sp, #-176] @ 0xffffff50 │ │ │ │ + strbeq r1, [sp, #-172] @ 0xffffff54 │ │ │ │ streq r7, [r0, #-1668] @ 0xfffff97c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25e7c <__cxa_atexit@plt+0x19a24> │ │ │ │ @@ -26244,25 +26244,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 25ea0 <__cxa_atexit@plt+0x19a48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r2, [r9], #2150 @ 0x866 │ │ │ │ - strbeq r0, [sp, #-3884] @ 0xfffff0d4 │ │ │ │ + strbeq r2, [r9], #2662 @ 0xa66 │ │ │ │ + strbeq r0, [sp, #-3868] @ 0xfffff0e4 │ │ │ │ streq r8, [r0, #-240] @ 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25f14 <__cxa_atexit@plt+0x19abc> │ │ │ │ @@ -26282,41 +26282,41 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 25f3c <__cxa_atexit@plt+0x19ae4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r0, #-196] @ 0xffffff3c │ │ │ │ - strbeq r0, [sp, #-3760] @ 0xfffff150 │ │ │ │ - strbeq r0, [sp, #-3768] @ 0xfffff148 │ │ │ │ - strbeq r0, [sp, #-3764] @ 0xfffff14c │ │ │ │ + strbeq r0, [sp, #-3744] @ 0xfffff160 │ │ │ │ + strbeq r0, [sp, #-3752] @ 0xfffff158 │ │ │ │ + strbeq r0, [sp, #-3748] @ 0xfffff15c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25f70 <__cxa_atexit@plt+0x19b18> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 25f78 <__cxa_atexit@plt+0x19b20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sp, #-3628] @ 0xfffff1d4 │ │ │ │ + strbeq r0, [sp, #-3612] @ 0xfffff1e4 │ │ │ │ streq r8, [r0, #-500] @ 0xfffffe0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #40 @ 0x28 │ │ │ │ cmp fp, ip │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -26395,37 +26395,37 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldmib sp, {r4, fp} │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffe658 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ streq r7, [r0, #-3884] @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 26130 <__cxa_atexit@plt+0x19cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq r7, [r0, #-3836] @ 0xfffff104 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26168 <__cxa_atexit@plt+0x19d10> │ │ │ │ @@ -26467,24 +26467,24 @@ │ │ │ │ ldr r9, [r2, #3] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r5, [pc, #124] @ 26268 <__cxa_atexit@plt+0x19e10> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2, #1]! │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #72] @ 2626c <__cxa_atexit@plt+0x19e14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #68] @ 26270 <__cxa_atexit@plt+0x19e18> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #64] @ 26274 <__cxa_atexit@plt+0x19e1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ @@ -26493,22 +26493,22 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ streq r7, [r0, #-1648] @ 0xfffff990 │ │ │ │ @ instruction: 0xffff794c │ │ │ │ - strbeq r0, [sp, #-3432] @ 0xfffff298 │ │ │ │ - strbeq r0, [sp, #-3184] @ 0xfffff390 │ │ │ │ + strbeq r0, [sp, #-3416] @ 0xfffff2a8 │ │ │ │ + strbeq r0, [sp, #-3168] @ 0xfffff3a0 │ │ │ │ @ instruction: 0xffff7964 │ │ │ │ - strbeq r0, [sp, #-3276] @ 0xfffff334 │ │ │ │ + strbeq r0, [sp, #-3260] @ 0xfffff344 │ │ │ │ streq r7, [r0, #-748] @ 0xfffffd14 │ │ │ │ streq r7, [r0, #-1492] @ 0xfffffa2c │ │ │ │ - strbeq r0, [sp, #-3284] @ 0xfffff32c │ │ │ │ - strbeq r0, [sp, #-3052] @ 0xfffff414 │ │ │ │ + strbeq r0, [sp, #-3268] @ 0xfffff33c │ │ │ │ + strbeq r0, [sp, #-3036] @ 0xfffff424 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ streq r7, [r0, #-3504] @ 0xfffff250 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -26549,15 +26549,15 @@ │ │ │ │ str r6, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r6, [pc, #548] @ 26554 <__cxa_atexit@plt+0x1a0fc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 264d0 <__cxa_atexit@plt+0x1a078> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r2, [pc, #444] @ 26518 <__cxa_atexit@plt+0x1a0c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -26611,15 +26611,15 @@ │ │ │ │ str r0, [r1, #20] │ │ │ │ str r7, [r1, #8] │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #216] @ 2652c <__cxa_atexit@plt+0x1a0d4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -26627,22 +26627,22 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r5, [pc, #204] @ 26530 <__cxa_atexit@plt+0x1a0d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ mov r6, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #188] @ 26558 <__cxa_atexit@plt+0x1a100> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #184] @ 2655c <__cxa_atexit@plt+0x1a104> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #180] @ 26560 <__cxa_atexit@plt+0x1a108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ @@ -26652,50 +26652,50 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #68] @ 26534 <__cxa_atexit@plt+0x1a0dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #64] @ 26538 <__cxa_atexit@plt+0x1a0e0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #60] @ 2653c <__cxa_atexit@plt+0x1a0e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - strbeq r0, [sp, #-2716] @ 0xfffff564 │ │ │ │ + strbeq r0, [sp, #-2700] @ 0xfffff574 │ │ │ │ streq r7, [r0, #-1108] @ 0xfffffbac │ │ │ │ @ instruction: 0xffff7730 │ │ │ │ - strbeq r0, [sp, #-2892] @ 0xfffff4b4 │ │ │ │ + strbeq r0, [sp, #-2876] @ 0xfffff4c4 │ │ │ │ @ instruction: 0xffff76e8 │ │ │ │ - strbeq r0, [sp, #-2644] @ 0xfffff5ac │ │ │ │ + strbeq r0, [sp, #-2628] @ 0xfffff5bc │ │ │ │ streq r7, [r0, #-32] @ 0xffffffe0 │ │ │ │ streq r7, [r0, #-776] @ 0xfffffcf8 │ │ │ │ - strbeq r0, [sp, #-2568] @ 0xfffff5f8 │ │ │ │ + strbeq r0, [sp, #-2552] @ 0xfffff608 │ │ │ │ streq r7, [r0, #-1324] @ 0xfffffad4 │ │ │ │ @ instruction: 0xffff7808 │ │ │ │ - strbeq r0, [sp, #-3108] @ 0xfffff3dc │ │ │ │ - strbeq r0, [sp, #-2860] @ 0xfffff4d4 │ │ │ │ + strbeq r0, [sp, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq r0, [sp, #-2844] @ 0xfffff4e4 │ │ │ │ @ instruction: 0xffff7820 │ │ │ │ - strbeq r0, [sp, #-2952] @ 0xfffff478 │ │ │ │ + strbeq r0, [sp, #-2936] @ 0xfffff488 │ │ │ │ streq r7, [r0, #-116] @ 0xffffff8c │ │ │ │ streq r7, [r0, #-860] @ 0xfffffca4 │ │ │ │ - strbeq r0, [sp, #-2652] @ 0xfffff5a4 │ │ │ │ - strbeq r0, [sp, #-2420] @ 0xfffff68c │ │ │ │ + strbeq r0, [sp, #-2636] @ 0xfffff5b4 │ │ │ │ + strbeq r0, [sp, #-2404] @ 0xfffff69c │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ streq r6, [r0, #-3892] @ 0xfffff0cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -26716,18 +26716,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 265dc <__cxa_atexit@plt+0x1a184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sp, #-2316] @ 0xfffff6f4 │ │ │ │ - strbeq r0, [sp, #-2260] @ 0xfffff72c │ │ │ │ - strbeq r0, [sp, #-2296] @ 0xfffff708 │ │ │ │ - strbeq r0, [sp, #-2292] @ 0xfffff70c │ │ │ │ + strbeq r0, [sp, #-2300] @ 0xfffff704 │ │ │ │ + strbeq r0, [sp, #-2244] @ 0xfffff73c │ │ │ │ + strbeq r0, [sp, #-2280] @ 0xfffff718 │ │ │ │ + strbeq r0, [sp, #-2276] @ 0xfffff71c │ │ │ │ streq r6, [r0, #-3772] @ 0xfffff144 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26644 <__cxa_atexit@plt+0x1a1ec> │ │ │ │ @@ -26742,25 +26742,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 26668 <__cxa_atexit@plt+0x1a210> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r2, [r9], #158 @ 0x9e │ │ │ │ - strbeq r0, [sp, #-1892] @ 0xfffff89c │ │ │ │ + strbeq r2, [r9], #670 @ 0x29e │ │ │ │ + strbeq r0, [sp, #-1876] @ 0xfffff8ac │ │ │ │ streq r7, [r0, #-2356] @ 0xfffff6cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 266dc <__cxa_atexit@plt+0x1a284> │ │ │ │ @@ -26780,41 +26780,41 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 26704 <__cxa_atexit@plt+0x1a2ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r0, #-2312] @ 0xfffff6f8 │ │ │ │ - strbeq r0, [sp, #-1768] @ 0xfffff918 │ │ │ │ - strbeq r0, [sp, #-1776] @ 0xfffff910 │ │ │ │ - strbeq r0, [sp, #-1772] @ 0xfffff914 │ │ │ │ + strbeq r0, [sp, #-1752] @ 0xfffff928 │ │ │ │ + strbeq r0, [sp, #-1760] @ 0xfffff920 │ │ │ │ + strbeq r0, [sp, #-1756] @ 0xfffff924 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26738 <__cxa_atexit@plt+0x1a2e0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 26740 <__cxa_atexit@plt+0x1a2e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sp, #-1636] @ 0xfffff99c │ │ │ │ + strbeq r0, [sp, #-1620] @ 0xfffff9ac │ │ │ │ streq r7, [r0, #-2236] @ 0xfffff744 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2679c <__cxa_atexit@plt+0x1a344> │ │ │ │ @@ -26833,18 +26833,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 267b0 <__cxa_atexit@plt+0x1a358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sp, #-1848] @ 0xfffff8c8 │ │ │ │ - strbeq r0, [sp, #-1792] @ 0xfffff900 │ │ │ │ strbeq r0, [sp, #-1832] @ 0xfffff8d8 │ │ │ │ - strbeq r0, [sp, #-1884] @ 0xfffff8a4 │ │ │ │ + strbeq r0, [sp, #-1776] @ 0xfffff910 │ │ │ │ + strbeq r0, [sp, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq r0, [sp, #-1868] @ 0xfffff8b4 │ │ │ │ streq r7, [r0, #-2116] @ 0xfffff7bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26818 <__cxa_atexit@plt+0x1a3c0> │ │ │ │ @@ -26859,25 +26859,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2683c <__cxa_atexit@plt+0x1a3e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r1, [r9], #2980 @ 0xba4 │ │ │ │ - strbeq r0, [sp, #-1424] @ 0xfffffa70 │ │ │ │ + strbeq r1, [r9], #3492 @ 0xda4 │ │ │ │ + strbeq r0, [sp, #-1408] @ 0xfffffa80 │ │ │ │ streq r7, [r0, #-1900] @ 0xfffff894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 268b0 <__cxa_atexit@plt+0x1a458> │ │ │ │ @@ -26897,26 +26897,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 268d8 <__cxa_atexit@plt+0x1a480> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r0, #-1856] @ 0xfffff8c0 │ │ │ │ - strbeq r0, [sp, #-1300] @ 0xfffffaec │ │ │ │ - strbeq r0, [sp, #-1308] @ 0xfffffae4 │ │ │ │ - strbeq r0, [sp, #-1304] @ 0xfffffae8 │ │ │ │ + strbeq r0, [sp, #-1284] @ 0xfffffafc │ │ │ │ + strbeq r0, [sp, #-1292] @ 0xfffffaf4 │ │ │ │ + strbeq r0, [sp, #-1288] @ 0xfffffaf8 │ │ │ │ streq r7, [r0, #-2248] @ 0xfffff738 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -26962,15 +26962,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r7, [r0, #-1996] @ 0xfffff834 │ │ │ │ andeq r0, r0, sl, rrx │ │ │ │ @@ -26978,15 +26978,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 269f4 <__cxa_atexit@plt+0x1a59c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r7, [r0, #-1948] @ 0xfffff864 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26a2c <__cxa_atexit@plt+0x1a5d4> │ │ │ │ @@ -27010,15 +27010,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq r6, [r0, #-3684] @ 0xfffff19c │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbeq r0, [sp, #-1000] @ 0xfffffc18 │ │ │ │ + strbeq r0, [sp, #-984] @ 0xfffffc28 │ │ │ │ streq r6, [r0, #-3648] @ 0xfffff1c0 │ │ │ │ streq r7, [r0, #-1820] @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -27072,30 +27072,30 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r6, [r0, #-3564] @ 0xfffff214 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r0, [sp, #-880] @ 0xfffffc90 │ │ │ │ + strbeq r0, [sp, #-864] @ 0xfffffca0 │ │ │ │ streq r6, [r0, #-3528] @ 0xfffff238 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ streq r6, [r0, #-3496] @ 0xfffff258 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r0, [sp, #-784] @ 0xfffffcf0 │ │ │ │ + strbeq r0, [sp, #-768] @ 0xfffffd00 │ │ │ │ streq r6, [r0, #-3452] @ 0xfffff284 │ │ │ │ streq r7, [r0, #-1496] @ 0xfffffa28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -27138,37 +27138,37 @@ │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff3b0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ streq r7, [r0, #-888] @ 0xfffffc88 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 26ccc <__cxa_atexit@plt+0x1a874> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq r7, [r0, #-840] @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26d04 <__cxa_atexit@plt+0x1a8ac> │ │ │ │ @@ -27207,23 +27207,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ ldr r3, [pc, #116] @ 26df4 <__cxa_atexit@plt+0x1a99c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #72] @ 26df8 <__cxa_atexit@plt+0x1a9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #68] @ 26dfc <__cxa_atexit@plt+0x1a9a4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #64] @ 26e00 <__cxa_atexit@plt+0x1a9a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ @@ -27232,22 +27232,22 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ streq r6, [r0, #-2672] @ 0xfffff590 │ │ │ │ @ instruction: 0xffff6db4 │ │ │ │ - strbeq r0, [sp, #-468] @ 0xfffffe2c │ │ │ │ - strbeq r0, [sp, #-220] @ 0xffffff24 │ │ │ │ + strbeq r0, [sp, #-452] @ 0xfffffe3c │ │ │ │ + strbeq r0, [sp, #-204] @ 0xffffff34 │ │ │ │ @ instruction: 0xffff6dd0 │ │ │ │ - strbeq r0, [sp, #-312] @ 0xfffffec8 │ │ │ │ + strbeq r0, [sp, #-296] @ 0xfffffed8 │ │ │ │ streq r6, [r0, #-1888] @ 0xfffff8a0 │ │ │ │ streq r6, [r0, #-2528] @ 0xfffff620 │ │ │ │ - strbeq r0, [sp, #-332] @ 0xfffffeb4 │ │ │ │ - strbeq r0, [sp, #-96] @ 0xffffffa0 │ │ │ │ + strbeq r0, [sp, #-316] @ 0xfffffec4 │ │ │ │ + strbeq r0, [sp, #-80] @ 0xffffffb0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ streq r7, [r0, #-524] @ 0xfffffdf4 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -27285,15 +27285,15 @@ │ │ │ │ ldr r9, [r3, #3] │ │ │ │ str r6, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ ldr r6, [pc, #520] @ 270bc <__cxa_atexit@plt+0x1ac64> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #28 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 27034 <__cxa_atexit@plt+0x1abdc> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ @@ -27343,35 +27343,35 @@ │ │ │ │ str r1, [r2, #20] │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #212] @ 27094 <__cxa_atexit@plt+0x1ac3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #200] @ 27098 <__cxa_atexit@plt+0x1ac40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #192] @ 270c0 <__cxa_atexit@plt+0x1ac68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #188] @ 270c4 <__cxa_atexit@plt+0x1ac6c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #184] @ 270c8 <__cxa_atexit@plt+0x1ac70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ @@ -27381,51 +27381,51 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r2, [pc, #72] @ 2709c <__cxa_atexit@plt+0x1ac44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #68] @ 270a0 <__cxa_atexit@plt+0x1ac48> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #64] @ 270a4 <__cxa_atexit@plt+0x1ac4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - strbeq pc, [ip, #-3864] @ 0xfffff0e8 @ │ │ │ │ + strbeq pc, [ip, #-3848] @ 0xfffff0f8 @ │ │ │ │ streq r6, [r0, #-2160] @ 0xfffff790 │ │ │ │ @ instruction: 0xffff6bb4 │ │ │ │ - strbeq pc, [ip, #-4052] @ 0xfffff02c @ │ │ │ │ + strbeq pc, [ip, #-4036] @ 0xfffff03c @ │ │ │ │ @ instruction: 0xffff6b7c │ │ │ │ - strbeq pc, [ip, #-3816] @ 0xfffff118 @ │ │ │ │ + strbeq pc, [ip, #-3800] @ 0xfffff128 @ │ │ │ │ streq r6, [r0, #-1212] @ 0xfffffb44 │ │ │ │ streq r6, [r0, #-1852] @ 0xfffff8c4 │ │ │ │ - strbeq pc, [ip, #-3752] @ 0xfffff158 @ │ │ │ │ + strbeq pc, [ip, #-3736] @ 0xfffff168 @ │ │ │ │ streq r6, [r0, #-2364] @ 0xfffff6c4 │ │ │ │ @ instruction: 0xffff6c80 │ │ │ │ - strbeq r0, [sp, #-160] @ 0xffffff60 │ │ │ │ - strbeq pc, [ip, #-4008] @ 0xfffff058 @ │ │ │ │ + strbeq r0, [sp, #-144] @ 0xffffff70 │ │ │ │ + strbeq pc, [ip, #-3992] @ 0xfffff068 @ │ │ │ │ @ instruction: 0xffff6c9c │ │ │ │ - strbeq r0, [sp, #-4] │ │ │ │ + strbeq pc, [ip, #-4084] @ 0xfffff00c @ │ │ │ │ streq r6, [r0, #-1296] @ 0xfffffaf0 │ │ │ │ streq r6, [r0, #-1936] @ 0xfffff870 │ │ │ │ - strbeq pc, [ip, #-3836] @ 0xfffff104 @ │ │ │ │ - strbeq pc, [ip, #-3600] @ 0xfffff1f0 @ │ │ │ │ + strbeq pc, [ip, #-3820] @ 0xfffff114 @ │ │ │ │ + strbeq pc, [ip, #-3584] @ 0xfffff200 @ │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ streq r6, [r0, #-972] @ 0xfffffc34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -27446,18 +27446,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 27144 <__cxa_atexit@plt+0x1acec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [ip, #-3492] @ 0xfffff25c @ │ │ │ │ - strbeq pc, [ip, #-3436] @ 0xfffff294 @ │ │ │ │ - strbeq pc, [ip, #-3472] @ 0xfffff270 @ │ │ │ │ - strbeq pc, [ip, #-3468] @ 0xfffff274 @ │ │ │ │ + strbeq pc, [ip, #-3476] @ 0xfffff26c @ │ │ │ │ + strbeq pc, [ip, #-3420] @ 0xfffff2a4 @ │ │ │ │ + strbeq pc, [ip, #-3456] @ 0xfffff280 @ │ │ │ │ + strbeq pc, [ip, #-3452] @ 0xfffff284 @ │ │ │ │ streq r6, [r0, #-852] @ 0xfffffcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 271ac <__cxa_atexit@plt+0x1ad54> │ │ │ │ @@ -27472,25 +27472,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 271d0 <__cxa_atexit@plt+0x1ad78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r1, [r9], #1334 @ 0x536 │ │ │ │ - strbeq pc, [ip, #-3068] @ 0xfffff404 @ │ │ │ │ + strbeq r1, [r9], #1846 @ 0x736 │ │ │ │ + strbeq pc, [ip, #-3052] @ 0xfffff414 @ │ │ │ │ streq r6, [r0, #-3556] @ 0xfffff21c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27244 <__cxa_atexit@plt+0x1adec> │ │ │ │ @@ -27510,41 +27510,41 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2726c <__cxa_atexit@plt+0x1ae14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r6, [r0, #-3512] @ 0xfffff248 │ │ │ │ - strbeq pc, [ip, #-2944] @ 0xfffff480 @ │ │ │ │ - strbeq pc, [ip, #-2952] @ 0xfffff478 @ │ │ │ │ - strbeq pc, [ip, #-2948] @ 0xfffff47c @ │ │ │ │ + strbeq pc, [ip, #-2928] @ 0xfffff490 @ │ │ │ │ + strbeq pc, [ip, #-2936] @ 0xfffff488 @ │ │ │ │ + strbeq pc, [ip, #-2932] @ 0xfffff48c @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 272a0 <__cxa_atexit@plt+0x1ae48> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 272a8 <__cxa_atexit@plt+0x1ae50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [ip, #-2812] @ 0xfffff504 @ │ │ │ │ + strbeq pc, [ip, #-2796] @ 0xfffff514 @ │ │ │ │ streq r6, [r0, #-3864] @ 0xfffff0e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -27608,35 +27608,35 @@ │ │ │ │ ldr r4, [pc, #56] @ 273ec <__cxa_atexit@plt+0x1af94> │ │ │ │ add r4, pc, r4 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ streq r6, [r0, #-3064] @ 0xfffff408 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2741c <__cxa_atexit@plt+0x1afc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r6, [r0, #-3016] @ 0xfffff438 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27454 <__cxa_atexit@plt+0x1affc> │ │ │ │ @@ -27676,24 +27676,24 @@ │ │ │ │ ldr r9, [r3, #3] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r5, [pc, #124] @ 2754c <__cxa_atexit@plt+0x1b0f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #72] @ 27550 <__cxa_atexit@plt+0x1b0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #68] @ 27554 <__cxa_atexit@plt+0x1b0fc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #64] @ 27558 <__cxa_atexit@plt+0x1b100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #3 │ │ │ │ @@ -27702,22 +27702,22 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ streq r6, [r0, #-612] @ 0xfffffd9c │ │ │ │ @ instruction: 0xffff6664 │ │ │ │ - strbeq pc, [ip, #-2696] @ 0xfffff578 @ │ │ │ │ - strbeq pc, [ip, #-2444] @ 0xfffff674 @ │ │ │ │ + strbeq pc, [ip, #-2680] @ 0xfffff588 @ │ │ │ │ + strbeq pc, [ip, #-2428] @ 0xfffff684 @ │ │ │ │ @ instruction: 0xffff6680 │ │ │ │ - strbeq pc, [ip, #-2536] @ 0xfffff618 @ │ │ │ │ + strbeq pc, [ip, #-2520] @ 0xfffff628 @ │ │ │ │ streq r6, [r0, #-8] │ │ │ │ streq r6, [r0, #-460] @ 0xfffffe34 │ │ │ │ - strbeq pc, [ip, #-2552] @ 0xfffff608 @ │ │ │ │ - strbeq pc, [ip, #-2312] @ 0xfffff6f8 @ │ │ │ │ + strbeq pc, [ip, #-2536] @ 0xfffff618 @ │ │ │ │ + strbeq pc, [ip, #-2296] @ 0xfffff708 @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ streq r6, [r0, #-2692] @ 0xfffff57c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -27758,15 +27758,15 @@ │ │ │ │ str r6, [r5, #-4] │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r6, [pc, #544] @ 27834 <__cxa_atexit@plt+0x1b3dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #28 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 277b0 <__cxa_atexit@plt+0x1b358> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -27819,15 +27819,15 @@ │ │ │ │ str r0, [r1, #20] │ │ │ │ str r7, [r1, #8] │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r2, #1]! │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #216] @ 2780c <__cxa_atexit@plt+0x1b3b4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -27835,22 +27835,22 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #204] @ 27810 <__cxa_atexit@plt+0x1b3b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #188] @ 27838 <__cxa_atexit@plt+0x1b3e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #184] @ 2783c <__cxa_atexit@plt+0x1b3e4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #180] @ 27840 <__cxa_atexit@plt+0x1b3e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ @@ -27860,50 +27860,50 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #68] @ 27814 <__cxa_atexit@plt+0x1b3bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #64] @ 27818 <__cxa_atexit@plt+0x1b3c0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #60] @ 2781c <__cxa_atexit@plt+0x1b3c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #3 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - strbeq pc, [ip, #-1968] @ 0xfffff850 @ │ │ │ │ + strbeq pc, [ip, #-1952] @ 0xfffff860 @ │ │ │ │ streq r6, [r0, #-80] @ 0xffffffb0 │ │ │ │ @ instruction: 0xffff6450 │ │ │ │ - strbeq pc, [ip, #-2164] @ 0xfffff78c @ │ │ │ │ + strbeq pc, [ip, #-2148] @ 0xfffff79c @ │ │ │ │ @ instruction: 0xffff6408 │ │ │ │ - strbeq pc, [ip, #-1908] @ 0xfffff88c @ │ │ │ │ + strbeq pc, [ip, #-1892] @ 0xfffff89c @ │ │ │ │ streq r5, [r0, #-3392] @ 0xfffff2c0 │ │ │ │ streq r5, [r0, #-3844] @ 0xfffff0fc │ │ │ │ - strbeq pc, [ip, #-1840] @ 0xfffff8d0 @ │ │ │ │ + strbeq pc, [ip, #-1824] @ 0xfffff8e0 @ │ │ │ │ streq r6, [r0, #-288] @ 0xfffffee0 │ │ │ │ @ instruction: 0xffff6520 │ │ │ │ - strbeq pc, [ip, #-2372] @ 0xfffff6bc @ │ │ │ │ - strbeq pc, [ip, #-2120] @ 0xfffff7b8 @ │ │ │ │ + strbeq pc, [ip, #-2356] @ 0xfffff6cc @ │ │ │ │ + strbeq pc, [ip, #-2104] @ 0xfffff7c8 @ │ │ │ │ @ instruction: 0xffff653c │ │ │ │ - strbeq pc, [ip, #-2212] @ 0xfffff75c @ │ │ │ │ + strbeq pc, [ip, #-2196] @ 0xfffff76c @ │ │ │ │ streq r5, [r0, #-3476] @ 0xfffff26c │ │ │ │ streq r5, [r0, #-3928] @ 0xfffff0a8 │ │ │ │ - strbeq pc, [ip, #-1924] @ 0xfffff87c @ │ │ │ │ - strbeq pc, [ip, #-1684] @ 0xfffff96c @ │ │ │ │ + strbeq pc, [ip, #-1908] @ 0xfffff88c @ │ │ │ │ + strbeq pc, [ip, #-1668] @ 0xfffff97c @ │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ streq r5, [r0, #-3156] @ 0xfffff3ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -27924,18 +27924,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 278bc <__cxa_atexit@plt+0x1b464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [ip, #-1580] @ 0xfffff9d4 @ │ │ │ │ - strbeq pc, [ip, #-1524] @ 0xfffffa0c @ │ │ │ │ - strbeq pc, [ip, #-1560] @ 0xfffff9e8 @ │ │ │ │ - strbeq pc, [ip, #-1556] @ 0xfffff9ec @ │ │ │ │ + strbeq pc, [ip, #-1564] @ 0xfffff9e4 @ │ │ │ │ + strbeq pc, [ip, #-1508] @ 0xfffffa1c @ │ │ │ │ + strbeq pc, [ip, #-1544] @ 0xfffff9f8 @ │ │ │ │ + strbeq pc, [ip, #-1540] @ 0xfffff9fc @ │ │ │ │ streq r5, [r0, #-3036] @ 0xfffff424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27924 <__cxa_atexit@plt+0x1b4cc> │ │ │ │ @@ -27950,25 +27950,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 27948 <__cxa_atexit@plt+0x1b4f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r0, [r9], #3518 @ 0xdbe │ │ │ │ - strbeq pc, [ip, #-1156] @ 0xfffffb7c @ │ │ │ │ + strbeq r0, [r9], #4030 @ 0xfbe │ │ │ │ + strbeq pc, [ip, #-1140] @ 0xfffffb8c @ │ │ │ │ streq r6, [r0, #-1656] @ 0xfffff988 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 279bc <__cxa_atexit@plt+0x1b564> │ │ │ │ @@ -27988,41 +27988,41 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 279e4 <__cxa_atexit@plt+0x1b58c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r6, [r0, #-1612] @ 0xfffff9b4 │ │ │ │ - strbeq pc, [ip, #-1032] @ 0xfffffbf8 @ │ │ │ │ - strbeq pc, [ip, #-1040] @ 0xfffffbf0 @ │ │ │ │ - strbeq pc, [ip, #-1036] @ 0xfffffbf4 @ │ │ │ │ + strbeq pc, [ip, #-1016] @ 0xfffffc08 @ │ │ │ │ + strbeq pc, [ip, #-1024] @ 0xfffffc00 @ │ │ │ │ + strbeq pc, [ip, #-1020] @ 0xfffffc04 @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27a18 <__cxa_atexit@plt+0x1b5c0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 27a20 <__cxa_atexit@plt+0x1b5c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [ip, #-900] @ 0xfffffc7c @ │ │ │ │ + strbeq pc, [ip, #-884] @ 0xfffffc8c @ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27a60 <__cxa_atexit@plt+0x1b608> │ │ │ │ ldr r3, [pc, #44] @ 27a70 <__cxa_atexit@plt+0x1b618> │ │ │ │ @@ -28079,35 +28079,35 @@ │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ streq r6, [r0, #-1156] @ 0xfffffb7c │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 27b78 <__cxa_atexit@plt+0x1b720> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r6, [r0, #-1108] @ 0xfffffbac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27bb0 <__cxa_atexit@plt+0x1b758> │ │ │ │ @@ -28143,24 +28143,24 @@ │ │ │ │ ldr r9, [r2, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r9, [r5] │ │ │ │ ldr r5, [pc, #124] @ 27c98 <__cxa_atexit@plt+0x1b840> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2, #1]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #72] @ 27c9c <__cxa_atexit@plt+0x1b844> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #68] @ 27ca0 <__cxa_atexit@plt+0x1b848> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 27ca4 <__cxa_atexit@plt+0x1b84c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ @@ -28169,22 +28169,22 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ streq r5, [r0, #-2580] @ 0xfffff5ec │ │ │ │ @ instruction: 0xffff5f18 │ │ │ │ - strbeq pc, [ip, #-832] @ 0xfffffcc0 @ │ │ │ │ - strbeq pc, [ip, #-576] @ 0xfffffdc0 @ │ │ │ │ + strbeq pc, [ip, #-816] @ 0xfffffcd0 @ │ │ │ │ + strbeq pc, [ip, #-560] @ 0xfffffdd0 @ │ │ │ │ @ instruction: 0xffff5f34 │ │ │ │ - strbeq pc, [ip, #-668] @ 0xfffffd64 @ │ │ │ │ + strbeq pc, [ip, #-652] @ 0xfffffd74 @ │ │ │ │ streq r5, [r0, #-2236] @ 0xfffff744 │ │ │ │ streq r5, [r0, #-2428] @ 0xfffff684 │ │ │ │ - strbeq pc, [ip, #-688] @ 0xfffffd50 @ │ │ │ │ - strbeq pc, [ip, #-444] @ 0xfffffe44 @ │ │ │ │ + strbeq pc, [ip, #-672] @ 0xfffffd60 @ │ │ │ │ + strbeq pc, [ip, #-428] @ 0xfffffe54 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ streq r6, [r0, #-800] @ 0xfffffce0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -28219,15 +28219,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r9, [r5] │ │ │ │ ldr r5, [pc, #540] @ 27f64 <__cxa_atexit@plt+0x1bb0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 27ee0 <__cxa_atexit@plt+0x1ba88> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r3, [pc, #436] @ 27f28 <__cxa_atexit@plt+0x1bad0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -28279,15 +28279,15 @@ │ │ │ │ str r7, [r2, #8] │ │ │ │ str r0, [r2, #20] │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #216] @ 27f3c <__cxa_atexit@plt+0x1bae4> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -28295,22 +28295,22 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #204] @ 27f40 <__cxa_atexit@plt+0x1bae8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #188] @ 27f68 <__cxa_atexit@plt+0x1bb10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #184] @ 27f6c <__cxa_atexit@plt+0x1bb14> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [pc, #180] @ 27f70 <__cxa_atexit@plt+0x1bb18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ @@ -28320,50 +28320,50 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #68] @ 27f44 <__cxa_atexit@plt+0x1baec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #64] @ 27f48 <__cxa_atexit@plt+0x1baf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 27f4c <__cxa_atexit@plt+0x1baf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - strbeq pc, [ip, #-132] @ 0xffffff7c @ │ │ │ │ + strbeq pc, [ip, #-116] @ 0xffffff8c @ │ │ │ │ streq r5, [r0, #-2080] @ 0xfffff7e0 │ │ │ │ @ instruction: 0xffff5d24 │ │ │ │ - strbeq pc, [ip, #-332] @ 0xfffffeb4 @ │ │ │ │ + strbeq pc, [ip, #-316] @ 0xfffffec4 @ │ │ │ │ @ instruction: 0xffff5cd8 │ │ │ │ - strbeq pc, [ip, #-68] @ 0xffffffbc @ │ │ │ │ + strbeq pc, [ip, #-52] @ 0xffffffcc @ │ │ │ │ streq r5, [r0, #-1552] @ 0xfffff9f0 │ │ │ │ streq r5, [r0, #-1744] @ 0xfffff930 │ │ │ │ - strbeq pc, [ip, #-4] @ │ │ │ │ + strbeq lr, [ip, #-4084] @ 0xfffff00c │ │ │ │ streq r5, [r0, #-2280] @ 0xfffff718 │ │ │ │ @ instruction: 0xffff5dec │ │ │ │ - strbeq pc, [ip, #-532] @ 0xfffffdec @ │ │ │ │ - strbeq pc, [ip, #-276] @ 0xfffffeec @ │ │ │ │ + strbeq pc, [ip, #-516] @ 0xfffffdfc @ │ │ │ │ + strbeq pc, [ip, #-260] @ 0xfffffefc @ │ │ │ │ @ instruction: 0xffff5e08 │ │ │ │ - strbeq pc, [ip, #-368] @ 0xfffffe90 @ │ │ │ │ + strbeq pc, [ip, #-352] @ 0xfffffea0 @ │ │ │ │ streq r5, [r0, #-1636] @ 0xfffff99c │ │ │ │ streq r5, [r0, #-1828] @ 0xfffff8dc │ │ │ │ - strbeq pc, [ip, #-88] @ 0xffffffa8 @ │ │ │ │ - strbeq lr, [ip, #-3940] @ 0xfffff09c │ │ │ │ + strbeq pc, [ip, #-72] @ 0xffffffb8 @ │ │ │ │ + strbeq lr, [ip, #-3924] @ 0xfffff0ac │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ streq r5, [r0, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -28385,26 +28385,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 28018 <__cxa_atexit@plt+0x1bbc0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r5, [r0, #-4020] @ 0xfffff04c │ │ │ │ - strbeq lr, [ip, #-3540] @ 0xfffff22c │ │ │ │ - strbeq lr, [ip, #-3548] @ 0xfffff224 │ │ │ │ - strbeq lr, [ip, #-3544] @ 0xfffff228 │ │ │ │ + strbeq lr, [ip, #-3524] @ 0xfffff23c │ │ │ │ + strbeq lr, [ip, #-3532] @ 0xfffff234 │ │ │ │ + strbeq lr, [ip, #-3528] @ 0xfffff238 │ │ │ │ streq r6, [r0, #-524] @ 0xfffffdf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2808c <__cxa_atexit@plt+0x1bc34> │ │ │ │ @@ -28424,26 +28424,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 280b4 <__cxa_atexit@plt+0x1bc5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r6, [r0, #-480] @ 0xfffffe20 │ │ │ │ - strbeq lr, [ip, #-3384] @ 0xfffff2c8 │ │ │ │ - strbeq lr, [ip, #-3392] @ 0xfffff2c0 │ │ │ │ - strbeq lr, [ip, #-3388] @ 0xfffff2c4 │ │ │ │ + strbeq lr, [ip, #-3368] @ 0xfffff2d8 │ │ │ │ + strbeq lr, [ip, #-3376] @ 0xfffff2d0 │ │ │ │ + strbeq lr, [ip, #-3372] @ 0xfffff2d4 │ │ │ │ streq r6, [r0, #-356] @ 0xfffffe9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28128 <__cxa_atexit@plt+0x1bcd0> │ │ │ │ @@ -28463,26 +28463,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 28150 <__cxa_atexit@plt+0x1bcf8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r6, [r0, #-312] @ 0xfffffec8 │ │ │ │ - strbeq lr, [ip, #-3228] @ 0xfffff364 │ │ │ │ - strbeq lr, [ip, #-3236] @ 0xfffff35c │ │ │ │ - strbeq lr, [ip, #-3232] @ 0xfffff360 │ │ │ │ + strbeq lr, [ip, #-3212] @ 0xfffff374 │ │ │ │ + strbeq lr, [ip, #-3220] @ 0xfffff36c │ │ │ │ + strbeq lr, [ip, #-3216] @ 0xfffff370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 281cc <__cxa_atexit@plt+0x1bd74> │ │ │ │ ldr r2, [pc, #100] @ 281d4 <__cxa_atexit@plt+0x1bd7c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28508,16 +28508,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq lr, [ip, #-3092] @ 0xfffff3ec │ │ │ │ - strbeq lr, [ip, #-3016] @ 0xfffff438 │ │ │ │ + strbeq lr, [ip, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq lr, [ip, #-3000] @ 0xfffff448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28208 <__cxa_atexit@plt+0x1bdb0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -28525,15 +28525,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2821c <__cxa_atexit@plt+0x1bdc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [ip, #-2936] @ 0xfffff488 │ │ │ │ + strbeq lr, [ip, #-2920] @ 0xfffff498 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28280 <__cxa_atexit@plt+0x1be28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -28549,24 +28549,24 @@ │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq lr, [ip, #-2872] @ 0xfffff4c8 │ │ │ │ + strbeq lr, [ip, #-2856] @ 0xfffff4d8 │ │ │ │ streq r5, [r0, #-4040] @ 0xfffff038 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 28318 <__cxa_atexit@plt+0x1bec0> │ │ │ │ @@ -28596,15 +28596,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq lr, [ip, #-2732] @ 0xfffff554 │ │ │ │ + strbeq lr, [ip, #-2716] @ 0xfffff564 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -28613,16 +28613,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq lr, [ip, #-2912] @ 0xfffff4a0 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq lr, [ip, #-2896] @ 0xfffff4b0 │ │ │ │ streq r5, [r0, #-3812] @ 0xfffff11c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -28636,15 +28636,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ streq r5, [r0, #-180] @ 0xffffff4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -28668,18 +28668,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2845c <__cxa_atexit@plt+0x1c004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [ip, #-2700] @ 0xfffff574 │ │ │ │ - strbeq lr, [ip, #-2644] @ 0xfffff5ac │ │ │ │ - strbeq lr, [ip, #-2680] @ 0xfffff588 │ │ │ │ - strbeq lr, [ip, #-2676] @ 0xfffff58c │ │ │ │ + strbeq lr, [ip, #-2684] @ 0xfffff584 │ │ │ │ + strbeq lr, [ip, #-2628] @ 0xfffff5bc │ │ │ │ + strbeq lr, [ip, #-2664] @ 0xfffff598 │ │ │ │ + strbeq lr, [ip, #-2660] @ 0xfffff59c │ │ │ │ streq r5, [r0, #-60] @ 0xffffffc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 284c4 <__cxa_atexit@plt+0x1c06c> │ │ │ │ @@ -28694,25 +28694,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 284e8 <__cxa_atexit@plt+0x1c090> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r0, [r9], #542 @ 0x21e │ │ │ │ - strbeq lr, [ip, #-2276] @ 0xfffff71c │ │ │ │ + strbeq r0, [r9], #1054 @ 0x41e │ │ │ │ + strbeq lr, [ip, #-2260] @ 0xfffff72c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28564 <__cxa_atexit@plt+0x1c10c> │ │ │ │ ldr r2, [pc, #100] @ 2856c <__cxa_atexit@plt+0x1c114> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28738,16 +28738,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq lr, [ip, #-2172] @ 0xfffff784 │ │ │ │ - strbeq lr, [ip, #-2096] @ 0xfffff7d0 │ │ │ │ + strbeq lr, [ip, #-2156] @ 0xfffff794 │ │ │ │ + strbeq lr, [ip, #-2080] @ 0xfffff7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 285a0 <__cxa_atexit@plt+0x1c148> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -28755,15 +28755,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 285b4 <__cxa_atexit@plt+0x1c15c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [ip, #-2016] @ 0xfffff820 │ │ │ │ + strbeq lr, [ip, #-2000] @ 0xfffff830 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28618 <__cxa_atexit@plt+0x1c1c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -28779,24 +28779,24 @@ │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq lr, [ip, #-1952] @ 0xfffff860 │ │ │ │ + strbeq lr, [ip, #-1936] @ 0xfffff870 │ │ │ │ streq r5, [r0, #-3120] @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 286b0 <__cxa_atexit@plt+0x1c258> │ │ │ │ @@ -28826,15 +28826,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq lr, [ip, #-1812] @ 0xfffff8ec │ │ │ │ + strbeq lr, [ip, #-1796] @ 0xfffff8fc │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -28843,16 +28843,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq lr, [ip, #-1992] @ 0xfffff838 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq lr, [ip, #-1976] @ 0xfffff848 │ │ │ │ streq r5, [r0, #-2892] @ 0xfffff4b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -28866,15 +28866,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -28883,18 +28883,18 @@ │ │ │ │ bhi 287b8 <__cxa_atexit@plt+0x1c360> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 287c0 <__cxa_atexit@plt+0x1c368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [ip, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq lr, [ip, #-1492] @ 0xfffffa2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2883c <__cxa_atexit@plt+0x1c3e4> │ │ │ │ ldr r2, [pc, #100] @ 28844 <__cxa_atexit@plt+0x1c3ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28920,16 +28920,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq lr, [ip, #-1444] @ 0xfffffa5c │ │ │ │ - strbeq lr, [ip, #-1368] @ 0xfffffaa8 │ │ │ │ + strbeq lr, [ip, #-1428] @ 0xfffffa6c │ │ │ │ + strbeq lr, [ip, #-1352] @ 0xfffffab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28878 <__cxa_atexit@plt+0x1c420> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -28937,15 +28937,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2888c <__cxa_atexit@plt+0x1c434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [ip, #-1288] @ 0xfffffaf8 │ │ │ │ + strbeq lr, [ip, #-1272] @ 0xfffffb08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 288f0 <__cxa_atexit@plt+0x1c498> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -28961,24 +28961,24 @@ │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq lr, [ip, #-1224] @ 0xfffffb38 │ │ │ │ + strbeq lr, [ip, #-1208] @ 0xfffffb48 │ │ │ │ streq r5, [r0, #-2392] @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 28988 <__cxa_atexit@plt+0x1c530> │ │ │ │ @@ -29008,15 +29008,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq lr, [ip, #-1084] @ 0xfffffbc4 │ │ │ │ + strbeq lr, [ip, #-1068] @ 0xfffffbd4 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -29025,16 +29025,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq lr, [ip, #-1264] @ 0xfffffb10 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq lr, [ip, #-1248] @ 0xfffffb20 │ │ │ │ streq r5, [r0, #-2164] @ 0xfffff78c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -29048,15 +29048,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ streq r5, [r0, #-2128] @ 0xfffff7b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -29111,15 +29111,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 28b58 <__cxa_atexit@plt+0x1c700> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ streq r5, [r0, #-1864] @ 0xfffff8b8 │ │ │ │ andeq r0, r0, fp, rrx │ │ │ │ @@ -29127,15 +29127,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 28b88 <__cxa_atexit@plt+0x1c730> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r5, [r0, #-1816] @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28bc0 <__cxa_atexit@plt+0x1c768> │ │ │ │ @@ -29214,15 +29214,15 @@ │ │ │ │ ldr r9, [r3, #3] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r9, [r5, #20] │ │ │ │ ldr r5, [pc, #572] @ 28f14 <__cxa_atexit@plt+0x1cabc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r9, #52 @ 0x34 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 28e48 <__cxa_atexit@plt+0x1c9f0> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r4, [r7, #3] │ │ │ │ str r4, [sp] │ │ │ │ @@ -29279,46 +29279,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r7, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r4, [pc, #232] @ 28ee8 <__cxa_atexit@plt+0x1ca90> │ │ │ │ add r4, pc, r4 │ │ │ │ str r9, [r5, #20] │ │ │ │ str r4, [r5, #12] │ │ │ │ ldr r5, [pc, #220] @ 28eec <__cxa_atexit@plt+0x1ca94> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #24 │ │ │ │ b 28e58 <__cxa_atexit@plt+0x1ca00> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ b 28e58 <__cxa_atexit@plt+0x1ca00> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #172] @ 28f18 <__cxa_atexit@plt+0x1cac0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #168] @ 28f1c <__cxa_atexit@plt+0x1cac4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #164] @ 28f20 <__cxa_atexit@plt+0x1cac8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ @@ -29339,35 +29339,35 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - strbeq lr, [ip, #-228] @ 0xffffff1c │ │ │ │ + strbeq lr, [ip, #-212] @ 0xffffff2c │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ streq r4, [r0, #-3200] @ 0xfffff380 │ │ │ │ @ instruction: 0xffff4d70 │ │ │ │ - strbeq lr, [ip, #-412] @ 0xfffffe64 │ │ │ │ + strbeq lr, [ip, #-396] @ 0xfffffe74 │ │ │ │ @ instruction: 0xffff4d3c │ │ │ │ - strbeq lr, [ip, #-168] @ 0xffffff58 │ │ │ │ + strbeq lr, [ip, #-152] @ 0xffffff68 │ │ │ │ streq r4, [r0, #-1644] @ 0xfffff994 │ │ │ │ streq r4, [r0, #-2880] @ 0xfffff4c0 │ │ │ │ - strbeq lr, [ip, #-100] @ 0xffffff9c │ │ │ │ + strbeq lr, [ip, #-84] @ 0xffffffac │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ streq r4, [r0, #-3440] @ 0xfffff290 │ │ │ │ @ instruction: 0xffff4e60 │ │ │ │ - strbeq lr, [ip, #-652] @ 0xfffffd74 │ │ │ │ - strbeq lr, [ip, #-388] @ 0xfffffe7c │ │ │ │ + strbeq lr, [ip, #-636] @ 0xfffffd84 │ │ │ │ + strbeq lr, [ip, #-372] @ 0xfffffe8c │ │ │ │ @ instruction: 0xffff4e78 │ │ │ │ - strbeq lr, [ip, #-480] @ 0xfffffe20 │ │ │ │ + strbeq lr, [ip, #-464] @ 0xfffffe30 │ │ │ │ streq r4, [r0, #-1700] @ 0xfffff95c │ │ │ │ streq r4, [r0, #-2936] @ 0xfffff488 │ │ │ │ - strbeq lr, [ip, #-156] @ 0xffffff64 │ │ │ │ - strbeq sp, [ip, #-4004] @ 0xfffff05c │ │ │ │ + strbeq lr, [ip, #-140] @ 0xffffff74 │ │ │ │ + strbeq sp, [ip, #-3988] @ 0xfffff06c │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 29028 <__cxa_atexit@plt+0x1cbd0> │ │ │ │ @@ -29414,32 +29414,32 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r5, [pc, #168] @ 2909c <__cxa_atexit@plt+0x1cc44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov fp, lr │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ mov fp, lr │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #128] @ 290b0 <__cxa_atexit@plt+0x1cc58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #80] @ 290a0 <__cxa_atexit@plt+0x1cc48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #76] @ 290a4 <__cxa_atexit@plt+0x1cc4c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #72] @ 290a8 <__cxa_atexit@plt+0x1cc50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ @@ -29450,22 +29450,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff414 │ │ │ │ streq r4, [r0, #-2644] @ 0xfffff5ac │ │ │ │ @ instruction: 0xffff4b44 │ │ │ │ - strbeq sp, [ip, #-3952] @ 0xfffff090 │ │ │ │ - strbeq sp, [ip, #-3688] @ 0xfffff198 │ │ │ │ + strbeq sp, [ip, #-3936] @ 0xfffff0a0 │ │ │ │ + strbeq sp, [ip, #-3672] @ 0xfffff1a8 │ │ │ │ @ instruction: 0xffff4b5c │ │ │ │ - strbeq sp, [ip, #-3780] @ 0xfffff13c │ │ │ │ + strbeq sp, [ip, #-3764] @ 0xfffff14c │ │ │ │ streq r4, [r0, #-1216] @ 0xfffffb40 │ │ │ │ streq r4, [r0, #-2452] @ 0xfffff66c │ │ │ │ - strbeq sp, [ip, #-3768] @ 0xfffff148 │ │ │ │ - strbeq sp, [ip, #-3520] @ 0xfffff240 │ │ │ │ + strbeq sp, [ip, #-3752] @ 0xfffff158 │ │ │ │ + strbeq sp, [ip, #-3504] @ 0xfffff250 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ streq r5, [r0, #-476] @ 0xfffffe24 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -29492,18 +29492,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2913c <__cxa_atexit@plt+0x1cce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [ip, #-3500] @ 0xfffff254 │ │ │ │ - strbeq sp, [ip, #-3444] @ 0xfffff28c │ │ │ │ - strbeq sp, [ip, #-3480] @ 0xfffff268 │ │ │ │ - strbeq sp, [ip, #-3476] @ 0xfffff26c │ │ │ │ + strbeq sp, [ip, #-3484] @ 0xfffff264 │ │ │ │ + strbeq sp, [ip, #-3428] @ 0xfffff29c │ │ │ │ + strbeq sp, [ip, #-3464] @ 0xfffff278 │ │ │ │ + strbeq sp, [ip, #-3460] @ 0xfffff27c │ │ │ │ streq r4, [r0, #-860] @ 0xfffffca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 291a4 <__cxa_atexit@plt+0x1cd4c> │ │ │ │ @@ -29518,40 +29518,40 @@ │ │ │ │ ldr r1, [pc, #60] @ 291c8 <__cxa_atexit@plt+0x1cd70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq pc, [r8], #1342 @ 0x53e @ │ │ │ │ - strbeq sp, [ip, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq pc, [r8], #1854 @ 0x73e @ │ │ │ │ + strbeq sp, [ip, #-3060] @ 0xfffff40c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 291fc <__cxa_atexit@plt+0x1cda4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 29204 <__cxa_atexit@plt+0x1cdac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [ip, #-2976] @ 0xfffff460 │ │ │ │ + strbeq sp, [ip, #-2960] @ 0xfffff470 │ │ │ │ streq r4, [r0, #-3576] @ 0xfffff208 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 29260 <__cxa_atexit@plt+0x1ce08> │ │ │ │ @@ -29570,18 +29570,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29274 <__cxa_atexit@plt+0x1ce1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [ip, #-3188] @ 0xfffff38c │ │ │ │ - strbeq sp, [ip, #-3132] @ 0xfffff3c4 │ │ │ │ strbeq sp, [ip, #-3172] @ 0xfffff39c │ │ │ │ - strbeq sp, [ip, #-3224] @ 0xfffff368 │ │ │ │ + strbeq sp, [ip, #-3116] @ 0xfffff3d4 │ │ │ │ + strbeq sp, [ip, #-3156] @ 0xfffff3ac │ │ │ │ + strbeq sp, [ip, #-3208] @ 0xfffff378 │ │ │ │ streq r4, [r0, #-3456] @ 0xfffff280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 292dc <__cxa_atexit@plt+0x1ce84> │ │ │ │ @@ -29596,25 +29596,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 29300 <__cxa_atexit@plt+0x1cea8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq pc, [r8], #224 @ 0xe0 @ │ │ │ │ - strbeq sp, [ip, #-2764] @ 0xfffff534 │ │ │ │ + strbeq pc, [r8], #736 @ 0x2e0 @ │ │ │ │ + strbeq sp, [ip, #-2748] @ 0xfffff544 │ │ │ │ streq r4, [r0, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -29664,15 +29664,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r4, [r0, #-3796] @ 0xfffff12c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -29680,15 +29680,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2942c <__cxa_atexit@plt+0x1cfd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r4, [r0, #-3748] @ 0xfffff15c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29464 <__cxa_atexit@plt+0x1d00c> │ │ │ │ @@ -29712,15 +29712,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq r4, [r0, #-1440] @ 0xfffffa60 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strbeq sp, [ip, #-2480] @ 0xfffff650 │ │ │ │ + strbeq sp, [ip, #-2464] @ 0xfffff660 │ │ │ │ streq r4, [r0, #-1404] @ 0xfffffa84 │ │ │ │ streq r4, [r0, #-3620] @ 0xfffff1dc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -29769,29 +29769,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r4, [r0, #-1320] @ 0xfffffad8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq sp, [ip, #-2360] @ 0xfffff6c8 │ │ │ │ + strbeq sp, [ip, #-2344] @ 0xfffff6d8 │ │ │ │ streq r4, [r0, #-1284] @ 0xfffffafc │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ streq r4, [r0, #-1252] @ 0xfffffb1c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq sp, [ip, #-2264] @ 0xfffff728 │ │ │ │ + strbeq sp, [ip, #-2248] @ 0xfffff738 │ │ │ │ streq r4, [r0, #-1208] @ 0xfffffb48 │ │ │ │ streq r4, [r0, #-3320] @ 0xfffff308 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -29833,37 +29833,37 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ streq r4, [r0, #-2972] @ 0xfffff464 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 296e8 <__cxa_atexit@plt+0x1d290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq r4, [r0, #-2924] @ 0xfffff494 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29720 <__cxa_atexit@plt+0x1d2c8> │ │ │ │ @@ -29905,24 +29905,24 @@ │ │ │ │ ldr r9, [r3, #3] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r9, [r5, #20] │ │ │ │ ldr r5, [pc, #124] @ 29820 <__cxa_atexit@plt+0x1d3c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #72] @ 29824 <__cxa_atexit@plt+0x1d3cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #68] @ 29828 <__cxa_atexit@plt+0x1d3d0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #64] @ 2982c <__cxa_atexit@plt+0x1d3d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ @@ -29931,22 +29931,22 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ streq r4, [r0, #-572] @ 0xfffffdc4 │ │ │ │ @ instruction: 0xffff4394 │ │ │ │ - strbeq sp, [ip, #-1988] @ 0xfffff83c │ │ │ │ - strbeq sp, [ip, #-1720] @ 0xfffff948 │ │ │ │ + strbeq sp, [ip, #-1972] @ 0xfffff84c │ │ │ │ + strbeq sp, [ip, #-1704] @ 0xfffff958 │ │ │ │ @ instruction: 0xffff43ac │ │ │ │ - strbeq sp, [ip, #-1812] @ 0xfffff8ec │ │ │ │ + strbeq sp, [ip, #-1796] @ 0xfffff8fc │ │ │ │ streq r3, [r0, #-3380] @ 0xfffff2cc │ │ │ │ streq r4, [r0, #-416] @ 0xfffffe60 │ │ │ │ - strbeq sp, [ip, #-1840] @ 0xfffff8d0 │ │ │ │ - strbeq sp, [ip, #-1588] @ 0xfffff9cc │ │ │ │ + strbeq sp, [ip, #-1824] @ 0xfffff8e0 │ │ │ │ + strbeq sp, [ip, #-1572] @ 0xfffff9dc │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ streq r4, [r0, #-2592] @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -29988,15 +29988,15 @@ │ │ │ │ str r6, [r5, #12] │ │ │ │ str r9, [r5, #20] │ │ │ │ ldr r6, [pc, #536] @ 29b04 <__cxa_atexit@plt+0x1d6ac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29a80 <__cxa_atexit@plt+0x1d628> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r2, [pc, #432] @ 29ac8 <__cxa_atexit@plt+0x1d670> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -30047,15 +30047,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r1, #4]! │ │ │ │ str r7, [r1, #8] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r2, #1]! │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #216] @ 29adc <__cxa_atexit@plt+0x1d684> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -30063,22 +30063,22 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r5, [pc, #204] @ 29ae0 <__cxa_atexit@plt+0x1d688> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r6, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #188] @ 29b08 <__cxa_atexit@plt+0x1d6b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #184] @ 29b0c <__cxa_atexit@plt+0x1d6b4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #180] @ 29b10 <__cxa_atexit@plt+0x1d6b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ @@ -30088,50 +30088,50 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #68] @ 29ae4 <__cxa_atexit@plt+0x1d68c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #64] @ 29ae8 <__cxa_atexit@plt+0x1d690> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #60] @ 29aec <__cxa_atexit@plt+0x1d694> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - strbeq sp, [ip, #-1264] @ 0xfffffb10 │ │ │ │ + strbeq sp, [ip, #-1248] @ 0xfffffb20 │ │ │ │ streq r4, [r0, #-24] @ 0xffffffe8 │ │ │ │ @ instruction: 0xffff4170 │ │ │ │ - strbeq sp, [ip, #-1440] @ 0xfffffa60 │ │ │ │ + strbeq sp, [ip, #-1424] @ 0xfffffa70 │ │ │ │ @ instruction: 0xffff4138 │ │ │ │ - strbeq sp, [ip, #-1188] @ 0xfffffb5c │ │ │ │ + strbeq sp, [ip, #-1172] @ 0xfffffb6c │ │ │ │ streq r3, [r0, #-2672] @ 0xfffff590 │ │ │ │ streq r3, [r0, #-3804] @ 0xfffff124 │ │ │ │ - strbeq sp, [ip, #-1132] @ 0xfffffb94 │ │ │ │ + strbeq sp, [ip, #-1116] @ 0xfffffba4 │ │ │ │ streq r4, [r0, #-244] @ 0xffffff0c │ │ │ │ @ instruction: 0xffff424c │ │ │ │ - strbeq sp, [ip, #-1660] @ 0xfffff984 │ │ │ │ - strbeq sp, [ip, #-1392] @ 0xfffffa90 │ │ │ │ + strbeq sp, [ip, #-1644] @ 0xfffff994 │ │ │ │ + strbeq sp, [ip, #-1376] @ 0xfffffaa0 │ │ │ │ @ instruction: 0xffff4264 │ │ │ │ - strbeq sp, [ip, #-1484] @ 0xfffffa34 │ │ │ │ + strbeq sp, [ip, #-1468] @ 0xfffffa44 │ │ │ │ streq r3, [r0, #-2756] @ 0xfffff53c │ │ │ │ streq r3, [r0, #-3888] @ 0xfffff0d0 │ │ │ │ - strbeq sp, [ip, #-1216] @ 0xfffffb40 │ │ │ │ - strbeq sp, [ip, #-964] @ 0xfffffc3c │ │ │ │ + strbeq sp, [ip, #-1200] @ 0xfffffb50 │ │ │ │ + strbeq sp, [ip, #-948] @ 0xfffffc4c │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ streq r4, [r0, #-1816] @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -30152,34 +30152,34 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 29bb4 <__cxa_atexit@plt+0x1d75c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r4, [r0, #-1772] @ 0xfffff914 │ │ │ │ - strbeq sp, [ip, #-568] @ 0xfffffdc8 │ │ │ │ - strbeq sp, [ip, #-576] @ 0xfffffdc0 │ │ │ │ - strbeq sp, [ip, #-572] @ 0xfffffdc4 │ │ │ │ + strbeq sp, [ip, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq sp, [ip, #-560] @ 0xfffffdd0 │ │ │ │ + strbeq sp, [ip, #-556] @ 0xfffffdd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 29bd4 <__cxa_atexit@plt+0x1d77c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - strbeq sp, [ip, #-448] @ 0xfffffe40 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + strbeq sp, [ip, #-432] @ 0xfffffe50 │ │ │ │ streq r4, [r0, #-1064] @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 29c30 <__cxa_atexit@plt+0x1d7d8> │ │ │ │ @@ -30198,18 +30198,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29c44 <__cxa_atexit@plt+0x1d7ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [ip, #-676] @ 0xfffffd5c │ │ │ │ - strbeq sp, [ip, #-620] @ 0xfffffd94 │ │ │ │ strbeq sp, [ip, #-660] @ 0xfffffd6c │ │ │ │ - strbeq sp, [ip, #-712] @ 0xfffffd38 │ │ │ │ + strbeq sp, [ip, #-604] @ 0xfffffda4 │ │ │ │ + strbeq sp, [ip, #-644] @ 0xfffffd7c │ │ │ │ + strbeq sp, [ip, #-696] @ 0xfffffd48 │ │ │ │ streq r4, [r0, #-944] @ 0xfffffc50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29cac <__cxa_atexit@plt+0x1d854> │ │ │ │ @@ -30224,38 +30224,38 @@ │ │ │ │ ldr r1, [pc, #60] @ 29cd0 <__cxa_atexit@plt+0x1d878> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq lr, [r8], #1808 @ 0x710 │ │ │ │ - strbeq sp, [ip, #-252] @ 0xffffff04 │ │ │ │ + strbeq lr, [r8], #2320 @ 0x910 │ │ │ │ + strbeq sp, [ip, #-236] @ 0xffffff14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 29d04 <__cxa_atexit@plt+0x1d8ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - strbeq sp, [ip, #-144] @ 0xffffff70 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + strbeq sp, [ip, #-128] @ 0xffffff80 │ │ │ │ streq r4, [r0, #-1516] @ 0xfffffa14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -30297,15 +30297,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 29de0 <__cxa_atexit@plt+0x1d988> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ streq r4, [r0, #-1284] @ 0xfffffafc │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ @@ -30313,15 +30313,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 29e10 <__cxa_atexit@plt+0x1d9b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r4, [r0, #-1236] @ 0xfffffb2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29e48 <__cxa_atexit@plt+0x1d9f0> │ │ │ │ @@ -30405,25 +30405,25 @@ │ │ │ │ ldr r2, [pc, #84] @ 29fbc <__cxa_atexit@plt+0x1db64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r7, #12 │ │ │ │ b 29f9c <__cxa_atexit@plt+0x1db44> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ streq r3, [r0, #-2360] @ 0xfffff6c8 │ │ │ │ streq r3, [r0, #-2328] @ 0xfffff6e8 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ mov fp, r7 │ │ │ │ @@ -30468,15 +30468,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2a08c <__cxa_atexit@plt+0x1dc34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff360 │ │ │ │ streq r3, [r0, #-2092] @ 0xfffff7d4 │ │ │ │ @@ -30507,15 +30507,15 @@ │ │ │ │ sub r7, r6, #19 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [ip, #-3536] @ 0xfffff230 │ │ │ │ + strbeq ip, [ip, #-3520] @ 0xfffff240 │ │ │ │ streq r4, [r0, #-476] @ 0xfffffe24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -30577,15 +30577,15 @@ │ │ │ │ sub r7, r6, #19 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [ip, #-3256] @ 0xfffff348 │ │ │ │ + strbeq ip, [ip, #-3240] @ 0xfffff358 │ │ │ │ streq r4, [r0, #-196] @ 0xffffff3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -30728,26 +30728,26 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ str r4, [r5, #8] │ │ │ │ str r7, [r3] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffefa0 │ │ │ │ @ instruction: 0xffffdd3c │ │ │ │ - strbeq ip, [ip, #-2928] @ 0xfffff490 │ │ │ │ + strbeq ip, [ip, #-2912] @ 0xfffff4a0 │ │ │ │ @ instruction: 0xffffdc68 │ │ │ │ @ instruction: 0xffffdbbc │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ streq r3, [r0, #-3640] @ 0xfffff1c8 │ │ │ │ @@ -30756,15 +30756,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2a4fc <__cxa_atexit@plt+0x1e0a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r3, [r0, #-3592] @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a534 <__cxa_atexit@plt+0x1e0dc> │ │ │ │ @@ -30860,15 +30860,15 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r6, r2, #15 │ │ │ │ str r6, [r5, #12] │ │ │ │ sub r6, r2, #6 │ │ │ │ str ip, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 4006a8 <__cxa_atexit@plt+0x3f4250> │ │ │ │ + b 4006dc <__cxa_atexit@plt+0x3f4284> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 2a70c <__cxa_atexit@plt+0x1e2b4> │ │ │ │ ldr lr, [pc, #140] @ 2a740 <__cxa_atexit@plt+0x1e2e8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, #136] @ 2a744 <__cxa_atexit@plt+0x1e2ec> │ │ │ │ @@ -30888,56 +30888,56 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ ldr r8, [pc, #80] @ 2a750 <__cxa_atexit@plt+0x1e2f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ streq r3, [r0, #-3072] @ 0xfffff400 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq ip, [ip, #-1856] @ 0xfffff8c0 │ │ │ │ + strbeq ip, [ip, #-1840] @ 0xfffff8d0 │ │ │ │ streq r3, [r0, #-1088] @ 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ streq r3, [r0, #-2948] @ 0xfffff47c │ │ │ │ - strbeq ip, [ip, #-1760] @ 0xfffff920 │ │ │ │ - strbeq ip, [ip, #-1964] @ 0xfffff854 │ │ │ │ + strbeq ip, [ip, #-1744] @ 0xfffff930 │ │ │ │ + strbeq ip, [ip, #-1948] @ 0xfffff864 │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ streq r3, [r0, #-1040] @ 0xfffffbf0 │ │ │ │ streq r3, [r0, #-1012] @ 0xfffffc0c │ │ │ │ streq r3, [r0, #-2796] @ 0xfffff514 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #8] @ 2a784 <__cxa_atexit@plt+0x1e32c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ - strbeq ip, [ip, #-1956] @ 0xfffff85c │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ + strbeq ip, [ip, #-1940] @ 0xfffff86c │ │ │ │ streq r3, [r0, #-2756] @ 0xfffff53c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #8] @ 2a7ac <__cxa_atexit@plt+0x1e354> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ - strbeq ip, [ip, #-1916] @ 0xfffff884 │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ + strbeq ip, [ip, #-1900] @ 0xfffff894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a7fc <__cxa_atexit@plt+0x1e3a4> │ │ │ │ ldr r2, [pc, #56] @ 2a808 <__cxa_atexit@plt+0x1e3b0> │ │ │ │ @@ -30953,15 +30953,15 @@ │ │ │ │ b 2a818 <__cxa_atexit@plt+0x1e3c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq ip, [ip, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq ip, [ip, #-1444] @ 0xfffffa5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 2a8ac <__cxa_atexit@plt+0x1e454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -30992,19 +30992,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq ip, [ip, #-1684] @ 0xfffff96c │ │ │ │ - strbeq ip, [ip, #-1728] @ 0xfffff940 │ │ │ │ + strbeq ip, [ip, #-1668] @ 0xfffff97c │ │ │ │ + strbeq ip, [ip, #-1712] @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a918 <__cxa_atexit@plt+0x1e4c0> │ │ │ │ ldr r3, [pc, #108] @ 2a944 <__cxa_atexit@plt+0x1e4ec> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31030,18 +31030,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq ip, [ip, #-1540] @ 0xfffff9fc │ │ │ │ - strbeq ip, [ip, #-1576] @ 0xfffff9d8 │ │ │ │ + strbeq ip, [ip, #-1524] @ 0xfffffa0c │ │ │ │ + strbeq ip, [ip, #-1560] @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a988 <__cxa_atexit@plt+0x1e530> │ │ │ │ @@ -31050,16 +31050,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [ip, #-1460] @ 0xfffffa4c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [ip, #-1444] @ 0xfffffa5c │ │ │ │ streq r3, [r0, #-2560] @ 0xfffff600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2aa08 <__cxa_atexit@plt+0x1e5b0> │ │ │ │ @@ -31079,26 +31079,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2aa30 <__cxa_atexit@plt+0x1e5d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r3, [r0, #-2516] @ 0xfffff62c │ │ │ │ - strbeq ip, [ip, #-956] @ 0xfffffc44 │ │ │ │ - strbeq ip, [ip, #-964] @ 0xfffffc3c │ │ │ │ - strbeq ip, [ip, #-960] @ 0xfffffc40 │ │ │ │ + strbeq ip, [ip, #-940] @ 0xfffffc54 │ │ │ │ + strbeq ip, [ip, #-948] @ 0xfffffc4c │ │ │ │ + strbeq ip, [ip, #-944] @ 0xfffffc50 │ │ │ │ streq r3, [r0, #-2392] @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2aaa4 <__cxa_atexit@plt+0x1e64c> │ │ │ │ @@ -31118,26 +31118,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2aacc <__cxa_atexit@plt+0x1e674> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r3, [r0, #-2348] @ 0xfffff6d4 │ │ │ │ - strbeq ip, [ip, #-800] @ 0xfffffce0 │ │ │ │ - strbeq ip, [ip, #-808] @ 0xfffffcd8 │ │ │ │ - strbeq ip, [ip, #-804] @ 0xfffffcdc │ │ │ │ + strbeq ip, [ip, #-784] @ 0xfffffcf0 │ │ │ │ + strbeq ip, [ip, #-792] @ 0xfffffce8 │ │ │ │ + strbeq ip, [ip, #-788] @ 0xfffffcec │ │ │ │ streq r3, [r0, #-2224] @ 0xfffff750 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ab40 <__cxa_atexit@plt+0x1e6e8> │ │ │ │ @@ -31157,26 +31157,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2ab68 <__cxa_atexit@plt+0x1e710> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r3, [r0, #-2180] @ 0xfffff77c │ │ │ │ - strbeq ip, [ip, #-644] @ 0xfffffd7c │ │ │ │ - strbeq ip, [ip, #-652] @ 0xfffffd74 │ │ │ │ - strbeq ip, [ip, #-648] @ 0xfffffd78 │ │ │ │ + strbeq ip, [ip, #-628] @ 0xfffffd8c │ │ │ │ + strbeq ip, [ip, #-636] @ 0xfffffd84 │ │ │ │ + strbeq ip, [ip, #-632] @ 0xfffffd88 │ │ │ │ streq r3, [r0, #-2056] @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2abdc <__cxa_atexit@plt+0x1e784> │ │ │ │ @@ -31196,26 +31196,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2ac04 <__cxa_atexit@plt+0x1e7ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r3, [r0, #-2012] @ 0xfffff824 │ │ │ │ - strbeq ip, [ip, #-488] @ 0xfffffe18 │ │ │ │ - strbeq ip, [ip, #-496] @ 0xfffffe10 │ │ │ │ - strbeq ip, [ip, #-492] @ 0xfffffe14 │ │ │ │ + strbeq ip, [ip, #-472] @ 0xfffffe28 │ │ │ │ + strbeq ip, [ip, #-480] @ 0xfffffe20 │ │ │ │ + strbeq ip, [ip, #-476] @ 0xfffffe24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ac80 <__cxa_atexit@plt+0x1e828> │ │ │ │ ldr r2, [pc, #100] @ 2ac88 <__cxa_atexit@plt+0x1e830> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31241,16 +31241,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq ip, [ip, #-352] @ 0xfffffea0 │ │ │ │ - strbeq ip, [ip, #-272] @ 0xfffffef0 │ │ │ │ + strbeq ip, [ip, #-336] @ 0xfffffeb0 │ │ │ │ + strbeq ip, [ip, #-256] @ 0xffffff00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2acbc <__cxa_atexit@plt+0x1e864> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -31258,15 +31258,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2acd0 <__cxa_atexit@plt+0x1e878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [ip, #-192] @ 0xffffff40 │ │ │ │ + strbeq ip, [ip, #-176] @ 0xffffff50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ad4c <__cxa_atexit@plt+0x1e8f4> │ │ │ │ ldr r2, [pc, #100] @ 2ad54 <__cxa_atexit@plt+0x1e8fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31292,16 +31292,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq ip, [ip, #-148] @ 0xffffff6c │ │ │ │ - strbeq ip, [ip, #-72] @ 0xffffffb8 │ │ │ │ + strbeq ip, [ip, #-132] @ 0xffffff7c │ │ │ │ + strbeq ip, [ip, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ad88 <__cxa_atexit@plt+0x1e930> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -31309,15 +31309,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ad9c <__cxa_atexit@plt+0x1e944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [ip, #-4088] @ 0xfffff008 │ │ │ │ + strbeq fp, [ip, #-4072] @ 0xfffff018 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ae6c <__cxa_atexit@plt+0x1ea14> │ │ │ │ ldr r3, [pc, #184] @ 2ae74 <__cxa_atexit@plt+0x1ea1c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31364,16 +31364,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2aeec <__cxa_atexit@plt+0x1ea94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq fp, [ip, #-4024] @ 0xfffff048 │ │ │ │ - strbeq fp, [ip, #-3884] @ 0xfffff0d4 │ │ │ │ + strbeq fp, [ip, #-4008] @ 0xfffff058 │ │ │ │ + strbeq fp, [ip, #-3868] @ 0xfffff0e4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2aeb8 <__cxa_atexit@plt+0x1ea60> │ │ │ │ ldr r3, [pc, #52] @ 2aed4 <__cxa_atexit@plt+0x1ea7c> │ │ │ │ @@ -31386,15 +31386,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2aed0 <__cxa_atexit@plt+0x1ea78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2aeec <__cxa_atexit@plt+0x1ea94> │ │ │ │ - strbeq fp, [ip, #-3784] @ 0xfffff138 │ │ │ │ + strbeq fp, [ip, #-3768] @ 0xfffff148 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2aeec <__cxa_atexit@plt+0x1ea94> │ │ │ │ mov fp, r7 │ │ │ │ @@ -31667,18 +31667,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq fp, [ip, #-2740] @ 0xfffff54c │ │ │ │ - strbeq fp, [ip, #-3152] @ 0xfffff3b0 │ │ │ │ + strbeq fp, [ip, #-2724] @ 0xfffff55c │ │ │ │ + strbeq fp, [ip, #-3136] @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2b3d0 <__cxa_atexit@plt+0x1ef78> │ │ │ │ @@ -31708,17 +31708,17 @@ │ │ │ │ str r9, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [ip, #-2556] @ 0xfffff604 │ │ │ │ - strbeq fp, [ip, #-2968] @ 0xfffff468 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [ip, #-2540] @ 0xfffff614 │ │ │ │ + strbeq fp, [ip, #-2952] @ 0xfffff478 │ │ │ │ streq r2, [r0, #-4032] @ 0xfffff040 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -31764,15 +31764,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 2b4ac <__cxa_atexit@plt+0x1f054> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [ip, #-2416] @ 0xfffff690 │ │ │ │ + strbeq fp, [ip, #-2400] @ 0xfffff6a0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -31782,16 +31782,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq fp, [ip, #-2524] @ 0xfffff624 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq fp, [ip, #-2508] @ 0xfffff634 │ │ │ │ streq r2, [r0, #-2808] @ 0xfffff508 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2b560 <__cxa_atexit@plt+0x1f108> │ │ │ │ @@ -31810,18 +31810,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2b574 <__cxa_atexit@plt+0x1f11c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [ip, #-2420] @ 0xfffff68c │ │ │ │ - strbeq fp, [ip, #-2364] @ 0xfffff6c4 │ │ │ │ strbeq fp, [ip, #-2404] @ 0xfffff69c │ │ │ │ - strbeq fp, [ip, #-2456] @ 0xfffff668 │ │ │ │ + strbeq fp, [ip, #-2348] @ 0xfffff6d4 │ │ │ │ + strbeq fp, [ip, #-2388] @ 0xfffff6ac │ │ │ │ + strbeq fp, [ip, #-2440] @ 0xfffff678 │ │ │ │ streq r2, [r0, #-2688] @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b5dc <__cxa_atexit@plt+0x1f184> │ │ │ │ @@ -31836,25 +31836,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2b600 <__cxa_atexit@plt+0x1f1a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq ip, [r8], #3552 @ 0xde0 │ │ │ │ - strbeq fp, [ip, #-1996] @ 0xfffff834 │ │ │ │ + strbeq ip, [r8], #4064 @ 0xfe0 │ │ │ │ + strbeq fp, [ip, #-1980] @ 0xfffff844 │ │ │ │ streq r2, [r0, #-2556] @ 0xfffff604 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2b65c <__cxa_atexit@plt+0x1f204> │ │ │ │ @@ -31873,18 +31873,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2b670 <__cxa_atexit@plt+0x1f218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [ip, #-2168] @ 0xfffff788 │ │ │ │ - strbeq fp, [ip, #-2112] @ 0xfffff7c0 │ │ │ │ strbeq fp, [ip, #-2152] @ 0xfffff798 │ │ │ │ - strbeq fp, [ip, #-2204] @ 0xfffff764 │ │ │ │ + strbeq fp, [ip, #-2096] @ 0xfffff7d0 │ │ │ │ + strbeq fp, [ip, #-2136] @ 0xfffff7a8 │ │ │ │ + strbeq fp, [ip, #-2188] @ 0xfffff774 │ │ │ │ streq r2, [r0, #-2436] @ 0xfffff67c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b6d8 <__cxa_atexit@plt+0x1f280> │ │ │ │ @@ -31899,25 +31899,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2b6fc <__cxa_atexit@plt+0x1f2a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq ip, [r8], #3300 @ 0xce4 │ │ │ │ - strbeq fp, [ip, #-1744] @ 0xfffff930 │ │ │ │ + strbeq ip, [r8], #3812 @ 0xee4 │ │ │ │ + strbeq fp, [ip, #-1728] @ 0xfffff940 │ │ │ │ streq r2, [r0, #-3276] @ 0xfffff334 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #68 @ 0x44 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -31977,15 +31977,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r2, [r0, #-2972] @ 0xfffff464 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -31993,15 +31993,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2b850 <__cxa_atexit@plt+0x1f3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r2, [r0, #-2924] @ 0xfffff494 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b888 <__cxa_atexit@plt+0x1f430> │ │ │ │ @@ -32025,15 +32025,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq r2, [r0, #-464] @ 0xfffffe30 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strbeq fp, [ip, #-1420] @ 0xfffffa74 │ │ │ │ + strbeq fp, [ip, #-1404] @ 0xfffffa84 │ │ │ │ streq r2, [r0, #-428] @ 0xfffffe54 │ │ │ │ streq r2, [r0, #-2796] @ 0xfffff514 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -32082,29 +32082,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r2, [r0, #-344] @ 0xfffffea8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq fp, [ip, #-1300] @ 0xfffffaec │ │ │ │ + strbeq fp, [ip, #-1284] @ 0xfffffafc │ │ │ │ streq r2, [r0, #-308] @ 0xfffffecc │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ streq r2, [r0, #-276] @ 0xfffffeec │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq fp, [ip, #-1204] @ 0xfffffb4c │ │ │ │ + strbeq fp, [ip, #-1188] @ 0xfffffb5c │ │ │ │ streq r2, [r0, #-232] @ 0xffffff18 │ │ │ │ streq r2, [r0, #-2496] @ 0xfffff640 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -32120,15 +32120,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 2ba5c <__cxa_atexit@plt+0x1f604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ streq r2, [r0, #-2384] @ 0xfffff6b0 │ │ │ │ andeq r0, r0, pc, rrx │ │ │ │ @@ -32136,15 +32136,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2ba8c <__cxa_atexit@plt+0x1f634> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r2, [r0, #-2336] @ 0xfffff6e0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -32188,25 +32188,25 @@ │ │ │ │ str sl, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2bb84 <__cxa_atexit@plt+0x1f72c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [ip, #-856] @ 0xfffffca8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [ip, #-840] @ 0xfffffcb8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ streq r2, [r0, #-2080] @ 0xfffff7e0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -32285,43 +32285,43 @@ │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r9, #40] @ 0x28 │ │ │ │ str r7, [r9, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2bd38 <__cxa_atexit@plt+0x1f8e0> │ │ │ │ ldr r2, [pc, #96] @ 2bd58 <__cxa_atexit@plt+0x1f900> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #56] @ 2bd54 <__cxa_atexit@plt+0x1f8fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [ip, #-452] @ 0xfffffe3c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [ip, #-436] @ 0xfffffe4c │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ - strbeq fp, [ip, #-616] @ 0xfffffd98 │ │ │ │ + strbeq fp, [ip, #-600] @ 0xfffffda8 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ streq r2, [r0, #-1608] @ 0xfffff9b8 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ @@ -32355,23 +32355,23 @@ │ │ │ │ ldr r6, [sp] │ │ │ │ str r6, [r8, #40] @ 0x28 │ │ │ │ str r7, [r8, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ mov r6, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [pc, #28] @ 2be1c <__cxa_atexit@plt+0x1f9c4> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ mov r6, r9 │ │ │ │ mov fp, lr │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ streq r1, [r0, #-1568] @ 0xfffff9e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -32408,18 +32408,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2becc <__cxa_atexit@plt+0x1fa74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [ip, #-28] @ 0xffffffe4 │ │ │ │ - strbeq sl, [ip, #-4068] @ 0xfffff01c │ │ │ │ strbeq fp, [ip, #-12] │ │ │ │ - strbeq fp, [ip, #-64] @ 0xffffffc0 │ │ │ │ + strbeq sl, [ip, #-4052] @ 0xfffff02c │ │ │ │ + strbeq sl, [ip, #-4092] @ 0xfffff004 │ │ │ │ + strbeq fp, [ip, #-48] @ 0xffffffd0 │ │ │ │ streq r2, [r0, #-296] @ 0xfffffed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bf34 <__cxa_atexit@plt+0x1fadc> │ │ │ │ @@ -32434,25 +32434,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2bf58 <__cxa_atexit@plt+0x1fb00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq ip, [r8], #1160 @ 0x488 │ │ │ │ - strbeq sl, [ip, #-3700] @ 0xfffff18c │ │ │ │ + strbeq ip, [r8], #1672 @ 0x688 │ │ │ │ + strbeq sl, [ip, #-3684] @ 0xfffff19c │ │ │ │ streq r2, [r0, #-164] @ 0xffffff5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2bfb4 <__cxa_atexit@plt+0x1fb5c> │ │ │ │ @@ -32471,18 +32471,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2bfc8 <__cxa_atexit@plt+0x1fb70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [ip, #-3872] @ 0xfffff0e0 │ │ │ │ - strbeq sl, [ip, #-3816] @ 0xfffff118 │ │ │ │ strbeq sl, [ip, #-3856] @ 0xfffff0f0 │ │ │ │ - strbeq sl, [ip, #-3908] @ 0xfffff0bc │ │ │ │ + strbeq sl, [ip, #-3800] @ 0xfffff128 │ │ │ │ + strbeq sl, [ip, #-3840] @ 0xfffff100 │ │ │ │ + strbeq sl, [ip, #-3892] @ 0xfffff0cc │ │ │ │ streq r2, [r0, #-44] @ 0xffffffd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c030 <__cxa_atexit@plt+0x1fbd8> │ │ │ │ @@ -32497,25 +32497,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2c054 <__cxa_atexit@plt+0x1fbfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq ip, [r8], #908 @ 0x38c │ │ │ │ - strbeq sl, [ip, #-3448] @ 0xfffff288 │ │ │ │ + strbeq ip, [r8], #1420 @ 0x58c │ │ │ │ + strbeq sl, [ip, #-3432] @ 0xfffff298 │ │ │ │ streq r2, [r0, #-940] @ 0xfffffc54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #68 @ 0x44 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -32575,15 +32575,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r2, [r0, #-636] @ 0xfffffd84 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -32591,15 +32591,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2c1a8 <__cxa_atexit@plt+0x1fd50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r2, [r0, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2c1e0 <__cxa_atexit@plt+0x1fd88> │ │ │ │ @@ -32623,15 +32623,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq r1, [r0, #-2216] @ 0xfffff758 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strbeq sl, [ip, #-3124] @ 0xfffff3cc │ │ │ │ + strbeq sl, [ip, #-3108] @ 0xfffff3dc │ │ │ │ streq r1, [r0, #-2180] @ 0xfffff77c │ │ │ │ streq r2, [r0, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -32680,29 +32680,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ streq r1, [r0, #-2096] @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq sl, [ip, #-3004] @ 0xfffff444 │ │ │ │ + strbeq sl, [ip, #-2988] @ 0xfffff454 │ │ │ │ streq r1, [r0, #-2060] @ 0xfffff7f4 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ streq r1, [r0, #-2028] @ 0xfffff814 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq sl, [ip, #-2908] @ 0xfffff4a4 │ │ │ │ + strbeq sl, [ip, #-2892] @ 0xfffff4b4 │ │ │ │ streq r1, [r0, #-1984] @ 0xfffff840 │ │ │ │ streq r2, [r0, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -32720,15 +32720,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r2, [r0, #-32] @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -32736,15 +32736,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2c3ec <__cxa_atexit@plt+0x1ff94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r1, [r0, #-4080] @ 0xfffff010 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2c424 <__cxa_atexit@plt+0x1ffcc> │ │ │ │ @@ -32761,15 +32761,15 @@ │ │ │ │ str r3, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 2c52c <__cxa_atexit@plt+0x200d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq sl, [ip, #-2560] @ 0xfffff600 │ │ │ │ + strbeq sl, [ip, #-2544] @ 0xfffff610 │ │ │ │ streq r1, [r0, #-3984] @ 0xfffff070 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ @@ -32807,24 +32807,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [ip, #-2472] @ 0xfffff658 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [ip, #-2456] @ 0xfffff668 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ - strbeq sl, [ip, #-2396] @ 0xfffff6a4 │ │ │ │ + strbeq sl, [ip, #-2380] @ 0xfffff6b4 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2c62c <__cxa_atexit@plt+0x201d4> │ │ │ │ @@ -32880,28 +32880,28 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ str r1, [r2] │ │ │ │ ldr r8, [pc, #60] @ 2c65c <__cxa_atexit@plt+0x20204> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 4006b0 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + b 4006e4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ ldr r3, [pc, #44] @ 2c660 <__cxa_atexit@plt+0x20208> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ @ instruction: 0xffffe77c │ │ │ │ @ instruction: 0xfffff170 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ streq r1, [r0, #-1136] @ 0xfffffb90 │ │ │ │ - strbeq sl, [ip, #-2320] @ 0xfffff6f0 │ │ │ │ + strbeq sl, [ip, #-2304] @ 0xfffff700 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq r1, [r0, #-3452] @ 0xfffff284 │ │ │ │ andeq r0, r0, sp, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -32964,24 +32964,24 @@ │ │ │ │ ldr r5, [pc, #56] @ 2c79c <__cxa_atexit@plt+0x20344> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, fp │ │ │ │ ldr sl, [pc, #44] @ 2c7a0 <__cxa_atexit@plt+0x20348> │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4006b0 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + b 4006e4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - strbeq sl, [ip, #-2000] @ 0xfffff830 │ │ │ │ + strbeq sl, [ip, #-1984] @ 0xfffff840 │ │ │ │ streq r1, [r0, #-732] @ 0xfffffd24 │ │ │ │ streq r1, [r0, #-3204] @ 0xfffff37c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -33033,24 +33033,24 @@ │ │ │ │ ldr r5, [pc, #56] @ 2c8b0 <__cxa_atexit@plt+0x20458> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, fp │ │ │ │ ldr sl, [pc, #44] @ 2c8b4 <__cxa_atexit@plt+0x2045c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4006b0 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + b 4006e4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - strbeq sl, [ip, #-1724] @ 0xfffff944 │ │ │ │ + strbeq sl, [ip, #-1708] @ 0xfffff954 │ │ │ │ streq r1, [r0, #-440] @ 0xfffffe48 │ │ │ │ streq r0, [r0, #-2952] @ 0xfffff478 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -33122,25 +33122,25 @@ │ │ │ │ str sl, [r5, #-12] │ │ │ │ ldr r8, [pc, #56] @ 2ca18 <__cxa_atexit@plt+0x205c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, fp │ │ │ │ ldr sl, [pc, #48] @ 2ca1c <__cxa_atexit@plt+0x205c4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4006b0 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + b 4006e4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strbeq sl, [ip, #-1360] @ 0xfffffab0 │ │ │ │ + strbeq sl, [ip, #-1344] @ 0xfffffac0 │ │ │ │ streq r1, [r0, #-196] @ 0xffffff3c │ │ │ │ streq r0, [r0, #-2592] @ 0xfffff5e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -33217,15 +33217,15 @@ │ │ │ │ ldr r8, [pc, #88] @ 2cbb0 <__cxa_atexit@plt+0x20758> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr sl, [pc, #72] @ 2cbb4 <__cxa_atexit@plt+0x2075c> │ │ │ │ add sl, pc, sl │ │ │ │ - b 4006b0 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + b 4006e4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r6, r3 │ │ │ │ b 2cb80 <__cxa_atexit@plt+0x20728> │ │ │ │ mov r7, #116 @ 0x74 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2cb90 <__cxa_atexit@plt+0x20738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -33234,15 +33234,15 @@ │ │ │ │ @ instruction: 0xffffdd20 │ │ │ │ @ instruction: 0xffffe0bc │ │ │ │ @ instruction: 0xffffded8 │ │ │ │ @ instruction: 0xffffdf4c │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffdfb4 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - strbeq sl, [ip, #-984] @ 0xfffffc28 │ │ │ │ + strbeq sl, [ip, #-968] @ 0xfffffc38 │ │ │ │ streq r0, [r0, #-3924] @ 0xfffff0ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cbf8 <__cxa_atexit@plt+0x207a0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -33251,19 +33251,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2cc04 <__cxa_atexit@plt+0x207ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [ip, #-436] @ 0xfffffe4c │ │ │ │ - strbeq sl, [ip, #-416] @ 0xfffffe60 │ │ │ │ + strbeq sl, [ip, #-420] @ 0xfffffe5c │ │ │ │ + strbeq sl, [ip, #-400] @ 0xfffffe70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33272,15 +33272,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ streq r1, [r0, #-928] @ 0xfffffc60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -33304,18 +33304,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2cccc <__cxa_atexit@plt+0x20874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [ip, #-540] @ 0xfffffde4 │ │ │ │ - strbeq sl, [ip, #-484] @ 0xfffffe1c │ │ │ │ strbeq sl, [ip, #-524] @ 0xfffffdf4 │ │ │ │ - strbeq sl, [ip, #-576] @ 0xfffffdc0 │ │ │ │ + strbeq sl, [ip, #-468] @ 0xfffffe2c │ │ │ │ + strbeq sl, [ip, #-508] @ 0xfffffe04 │ │ │ │ + strbeq sl, [ip, #-560] @ 0xfffffdd0 │ │ │ │ streq r1, [r0, #-808] @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cd34 <__cxa_atexit@plt+0x208dc> │ │ │ │ @@ -33330,25 +33330,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2cd58 <__cxa_atexit@plt+0x20900> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq fp, [r8], #1672 @ 0x688 │ │ │ │ - strbeq sl, [ip, #-116] @ 0xffffff8c │ │ │ │ + strbeq fp, [r8], #2184 @ 0x888 │ │ │ │ + strbeq sl, [ip, #-100] @ 0xffffff9c │ │ │ │ streq r1, [r0, #-1844] @ 0xfffff8cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cdcc <__cxa_atexit@plt+0x20974> │ │ │ │ @@ -33368,43 +33368,43 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2cdf4 <__cxa_atexit@plt+0x2099c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r1, [r0, #-1800] @ 0xfffff8f8 │ │ │ │ - strbeq r9, [ip, #-4088] @ 0xfffff008 │ │ │ │ - strbeq sl, [ip, #-0] │ │ │ │ - strbeq r9, [ip, #-4092] @ 0xfffff004 │ │ │ │ + strbeq r9, [ip, #-4072] @ 0xfffff018 │ │ │ │ + strbeq r9, [ip, #-4080] @ 0xfffff010 │ │ │ │ + strbeq r9, [ip, #-4076] @ 0xfffff014 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ce30 <__cxa_atexit@plt+0x209d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2ce38 <__cxa_atexit@plt+0x209e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [ip, #-3952] @ 0xfffff090 │ │ │ │ + strbeq r9, [ip, #-3936] @ 0xfffff0a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33415,15 +33415,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -33436,19 +33436,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2cee8 <__cxa_atexit@plt+0x20a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [ip, #-3792] @ 0xfffff130 │ │ │ │ - strbeq r9, [ip, #-3772] @ 0xfffff144 │ │ │ │ + strbeq r9, [ip, #-3776] @ 0xfffff140 │ │ │ │ + strbeq r9, [ip, #-3756] @ 0xfffff154 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33457,15 +33457,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ streq r1, [r0, #-1400] @ 0xfffffa88 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -33499,16 +33499,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r9, [ip, #-3948] @ 0xfffff094 │ │ │ │ - strbeq r9, [ip, #-3560] @ 0xfffff218 │ │ │ │ + strbeq r9, [ip, #-3932] @ 0xfffff0a4 │ │ │ │ + strbeq r9, [ip, #-3544] @ 0xfffff228 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d010 <__cxa_atexit@plt+0x20bb8> │ │ │ │ @@ -33516,16 +33516,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r9, [ip, #-3780] @ 0xfffff13c │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r9, [ip, #-3764] @ 0xfffff14c │ │ │ │ streq r0, [r0, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2d078 <__cxa_atexit@plt+0x20c20> │ │ │ │ @@ -33544,18 +33544,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2d08c <__cxa_atexit@plt+0x20c34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [ip, #-3676] @ 0xfffff1a4 │ │ │ │ - strbeq r9, [ip, #-3620] @ 0xfffff1dc │ │ │ │ strbeq r9, [ip, #-3660] @ 0xfffff1b4 │ │ │ │ - strbeq r9, [ip, #-3712] @ 0xfffff180 │ │ │ │ + strbeq r9, [ip, #-3604] @ 0xfffff1ec │ │ │ │ + strbeq r9, [ip, #-3644] @ 0xfffff1c4 │ │ │ │ + strbeq r9, [ip, #-3696] @ 0xfffff190 │ │ │ │ streq r0, [r0, #-3944] @ 0xfffff098 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d0f4 <__cxa_atexit@plt+0x20c9c> │ │ │ │ @@ -33570,25 +33570,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2d118 <__cxa_atexit@plt+0x20cc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq fp, [r8], #712 @ 0x2c8 │ │ │ │ - strbeq r9, [ip, #-3252] @ 0xfffff34c │ │ │ │ + strbeq fp, [r8], #1224 @ 0x4c8 │ │ │ │ + strbeq r9, [ip, #-3236] @ 0xfffff35c │ │ │ │ streq r0, [r0, #-3752] @ 0xfffff158 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d18c <__cxa_atexit@plt+0x20d34> │ │ │ │ @@ -33608,26 +33608,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2d1b4 <__cxa_atexit@plt+0x20d5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r0, #-3708] @ 0xfffff184 │ │ │ │ - strbeq r9, [ip, #-3128] @ 0xfffff3c8 │ │ │ │ - strbeq r9, [ip, #-3136] @ 0xfffff3c0 │ │ │ │ - strbeq r9, [ip, #-3132] @ 0xfffff3c4 │ │ │ │ + strbeq r9, [ip, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq r9, [ip, #-3120] @ 0xfffff3d0 │ │ │ │ + strbeq r9, [ip, #-3116] @ 0xfffff3d4 │ │ │ │ streq r1, [r0, #-772] @ 0xfffffcfc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -33654,15 +33654,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r9, [ip, #-3316] @ 0xfffff30c │ │ │ │ + strbeq r9, [ip, #-3300] @ 0xfffff31c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d278 <__cxa_atexit@plt+0x20e20> │ │ │ │ @@ -33670,16 +33670,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r9, [ip, #-3164] @ 0xfffff3a4 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r9, [ip, #-3148] @ 0xfffff3b4 │ │ │ │ streq r1, [r0, #-564] @ 0xfffffdcc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -33708,16 +33708,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r9, [ip, #-3112] @ 0xfffff3d8 │ │ │ │ - strbeq r9, [ip, #-2724] @ 0xfffff55c │ │ │ │ + strbeq r9, [ip, #-3096] @ 0xfffff3e8 │ │ │ │ + strbeq r9, [ip, #-2708] @ 0xfffff56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d354 <__cxa_atexit@plt+0x20efc> │ │ │ │ @@ -33725,16 +33725,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r9, [ip, #-2944] @ 0xfffff480 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r9, [ip, #-2928] @ 0xfffff490 │ │ │ │ streq r1, [r0, #-436] @ 0xfffffe4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -33781,15 +33781,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r1, [r0, #-184] @ 0xffffff48 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ @@ -33797,15 +33797,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2d480 <__cxa_atexit@plt+0x21028> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r1, [r0, #-136] @ 0xffffff78 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d4b8 <__cxa_atexit@plt+0x21060> │ │ │ │ @@ -33843,15 +33843,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2d538 <__cxa_atexit@plt+0x210e0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ streq r0, [r0, #-1724] @ 0xfffff944 │ │ │ │ streq r0, [r0, #-1684] @ 0xfffff96c │ │ │ │ streq r0, [r0, #-3984] @ 0xfffff070 │ │ │ │ @@ -33908,24 +33908,24 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ streq r0, [r0, #-1468] @ 0xfffffa44 │ │ │ │ streq r0, [r0, #-1452] @ 0xfffffa54 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @@ -33956,15 +33956,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2d70c <__cxa_atexit@plt+0x212b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq r0, [r0, #-1256] @ 0xfffffb18 │ │ │ │ streq r0, [r0, #-1216] @ 0xfffffb40 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ streq r0, [r0, #-3516] @ 0xfffff244 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -33986,15 +33986,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r0, [r0, #-3396] @ 0xfffff2bc │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @@ -34002,15 +34002,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2d7b4 <__cxa_atexit@plt+0x2135c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r0, [r0, #-3348] @ 0xfffff2ec │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d7ec <__cxa_atexit@plt+0x21394> │ │ │ │ @@ -34056,15 +34056,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 2d8a8 <__cxa_atexit@plt+0x21450> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #16] @ 2d8a4 <__cxa_atexit@plt+0x2144c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ ldrbteq pc, [pc], #3160 @ 2d8ac <__cxa_atexit@plt+0x21454> @ │ │ │ │ @@ -34136,31 +34136,31 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #24 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #60] @ 2da10 <__cxa_atexit@plt+0x215b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ b 2d9f0 <__cxa_atexit@plt+0x21598> │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff50c │ │ │ │ ldrbteq pc, [pc], #2840 @ 2da18 <__cxa_atexit@plt+0x215c0> @ │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ @ instruction: 0xfffefaac │ │ │ │ ldrbteq pc, [pc], #2816 @ 2da24 <__cxa_atexit@plt+0x215cc> @ │ │ │ │ ldrbteq pc, [pc], #2792 @ 2da28 <__cxa_atexit@plt+0x215d0> @ │ │ │ │ @ instruction: 0xfffff344 │ │ │ │ @@ -34201,15 +34201,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 2daec <__cxa_atexit@plt+0x21694> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #16] @ 2dae8 <__cxa_atexit@plt+0x21690> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1b8 │ │ │ │ ldrbteq pc, [pc], #2580 @ 2daf0 <__cxa_atexit@plt+0x21698> @ │ │ │ │ @@ -34239,18 +34239,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2db68 <__cxa_atexit@plt+0x21710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [ip, #-896] @ 0xfffffc80 │ │ │ │ - strbeq r9, [ip, #-840] @ 0xfffffcb8 │ │ │ │ - strbeq r9, [ip, #-876] @ 0xfffffc94 │ │ │ │ - strbeq r9, [ip, #-872] @ 0xfffffc98 │ │ │ │ + strbeq r9, [ip, #-880] @ 0xfffffc90 │ │ │ │ + strbeq r9, [ip, #-824] @ 0xfffffcc8 │ │ │ │ + strbeq r9, [ip, #-860] @ 0xfffffca4 │ │ │ │ + strbeq r9, [ip, #-856] @ 0xfffffca8 │ │ │ │ ldrbteq pc, [pc], #2352 @ 2db7c <__cxa_atexit@plt+0x21724> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dbd0 <__cxa_atexit@plt+0x21778> │ │ │ │ @@ -34265,25 +34265,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2dbf4 <__cxa_atexit@plt+0x2179c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq sl, [r8], #2834 @ 0xb12 │ │ │ │ - strbeq r9, [ip, #-472] @ 0xfffffe28 │ │ │ │ + strbeq sl, [r8], #3346 @ 0xd12 │ │ │ │ + strbeq r9, [ip, #-456] @ 0xfffffe38 │ │ │ │ streq r0, [r0, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dc68 <__cxa_atexit@plt+0x21810> │ │ │ │ @@ -34303,41 +34303,41 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2dc90 <__cxa_atexit@plt+0x21838> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r0, #-2168] @ 0xfffff788 │ │ │ │ - strbeq r9, [ip, #-348] @ 0xfffffea4 │ │ │ │ - strbeq r9, [ip, #-356] @ 0xfffffe9c │ │ │ │ - strbeq r9, [ip, #-352] @ 0xfffffea0 │ │ │ │ + strbeq r9, [ip, #-332] @ 0xfffffeb4 │ │ │ │ + strbeq r9, [ip, #-340] @ 0xfffffeac │ │ │ │ + strbeq r9, [ip, #-336] @ 0xfffffeb0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dcc4 <__cxa_atexit@plt+0x2186c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2dccc <__cxa_atexit@plt+0x21874> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [ip, #-216] @ 0xffffff28 │ │ │ │ + strbeq r9, [ip, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2dd0c <__cxa_atexit@plt+0x218b4> │ │ │ │ ldr r3, [pc, #44] @ 2dd1c <__cxa_atexit@plt+0x218c4> │ │ │ │ @@ -34396,35 +34396,35 @@ │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff5f8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ streq r0, [r0, #-1704] @ 0xfffff958 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2de2c <__cxa_atexit@plt+0x219d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r0, [r0, #-1656] @ 0xfffff988 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2de64 <__cxa_atexit@plt+0x21a0c> │ │ │ │ @@ -34460,24 +34460,24 @@ │ │ │ │ ldr r9, [r2, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r9, [r5] │ │ │ │ ldr r5, [pc, #124] @ 2df4c <__cxa_atexit@plt+0x21af4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2, #1]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #72] @ 2df50 <__cxa_atexit@plt+0x21af8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #68] @ 2df54 <__cxa_atexit@plt+0x21afc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 2df58 <__cxa_atexit@plt+0x21b00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ @@ -34486,22 +34486,22 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [pc], #3352 @ 2df40 <__cxa_atexit@plt+0x21ae8> @ │ │ │ │ @ instruction: 0xfffefc64 │ │ │ │ - strbeq r9, [ip, #-176] @ 0xffffff50 │ │ │ │ - strbeq r8, [ip, #-3980] @ 0xfffff074 │ │ │ │ + strbeq r9, [ip, #-160] @ 0xffffff60 │ │ │ │ + strbeq r8, [ip, #-3964] @ 0xfffff084 │ │ │ │ @ instruction: 0xfffefc80 │ │ │ │ - strbeq r8, [ip, #-4072] @ 0xfffff018 │ │ │ │ + strbeq r8, [ip, #-4056] @ 0xfffff028 │ │ │ │ ldrbteq pc, [pc], #1544 @ 2df58 <__cxa_atexit@plt+0x21b00> @ │ │ │ │ ldrbteq pc, [pc], #3200 @ 2df5c <__cxa_atexit@plt+0x21b04> @ │ │ │ │ - strbeq r9, [ip, #-32] @ 0xffffffe0 │ │ │ │ - strbeq r8, [ip, #-3848] @ 0xfffff0f8 │ │ │ │ + strbeq r9, [ip, #-16] │ │ │ │ + strbeq r8, [ip, #-3832] @ 0xfffff108 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ streq r0, [r0, #-1348] @ 0xfffffabc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -34536,15 +34536,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r9, [r5] │ │ │ │ ldr r5, [pc, #540] @ 2e218 <__cxa_atexit@plt+0x21dc0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2e194 <__cxa_atexit@plt+0x21d3c> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r3, [pc, #436] @ 2e1dc <__cxa_atexit@plt+0x21d84> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -34596,15 +34596,15 @@ │ │ │ │ str r7, [r2, #8] │ │ │ │ str r0, [r2, #20] │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r8, #12]! │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #216] @ 2e1f0 <__cxa_atexit@plt+0x21d98> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -34612,22 +34612,22 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #204] @ 2e1f4 <__cxa_atexit@plt+0x21d9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #188] @ 2e21c <__cxa_atexit@plt+0x21dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #184] @ 2e220 <__cxa_atexit@plt+0x21dc8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [pc, #180] @ 2e224 <__cxa_atexit@plt+0x21dcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ @@ -34637,50 +34637,50 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #68] @ 2e1f8 <__cxa_atexit@plt+0x21da0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #64] @ 2e1fc <__cxa_atexit@plt+0x21da4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 2e200 <__cxa_atexit@plt+0x21da8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - strbeq r8, [ip, #-3536] @ 0xfffff230 │ │ │ │ + strbeq r8, [ip, #-3520] @ 0xfffff240 │ │ │ │ ldrbteq pc, [pc], #2852 @ 2e1ec <__cxa_atexit@plt+0x21d94> @ │ │ │ │ @ instruction: 0xfffefa70 │ │ │ │ - strbeq r8, [ip, #-3772] @ 0xfffff144 │ │ │ │ + strbeq r8, [ip, #-3756] @ 0xfffff154 │ │ │ │ @ instruction: 0xfffefa24 │ │ │ │ - strbeq r8, [ip, #-3472] @ 0xfffff270 │ │ │ │ + strbeq r8, [ip, #-3456] @ 0xfffff280 │ │ │ │ ldrbteq pc, [pc], #860 @ 2e200 <__cxa_atexit@plt+0x21da8> @ │ │ │ │ ldrbteq pc, [pc], #2516 @ 2e204 <__cxa_atexit@plt+0x21dac> @ │ │ │ │ - strbeq r8, [ip, #-3444] @ 0xfffff28c │ │ │ │ + strbeq r8, [ip, #-3428] @ 0xfffff29c │ │ │ │ ldrbteq pc, [pc], #3052 @ 2e20c <__cxa_atexit@plt+0x21db4> @ │ │ │ │ @ instruction: 0xfffefb38 │ │ │ │ - strbeq r8, [ip, #-3972] @ 0xfffff07c │ │ │ │ - strbeq r8, [ip, #-3680] @ 0xfffff1a0 │ │ │ │ + strbeq r8, [ip, #-3956] @ 0xfffff08c │ │ │ │ + strbeq r8, [ip, #-3664] @ 0xfffff1b0 │ │ │ │ @ instruction: 0xfffefb54 │ │ │ │ - strbeq r8, [ip, #-3772] @ 0xfffff144 │ │ │ │ + strbeq r8, [ip, #-3756] @ 0xfffff154 │ │ │ │ ldrbteq pc, [pc], #944 @ 2e224 <__cxa_atexit@plt+0x21dcc> @ │ │ │ │ ldrbteq pc, [pc], #2600 @ 2e228 <__cxa_atexit@plt+0x21dd0> @ │ │ │ │ - strbeq r8, [ip, #-3528] @ 0xfffff238 │ │ │ │ - strbeq r8, [ip, #-3248] @ 0xfffff350 │ │ │ │ + strbeq r8, [ip, #-3512] @ 0xfffff248 │ │ │ │ + strbeq r8, [ip, #-3232] @ 0xfffff360 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e26c <__cxa_atexit@plt+0x21e14> │ │ │ │ @@ -34688,19 +34688,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2e278 <__cxa_atexit@plt+0x21e20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [ip, #-2880] @ 0xfffff4c0 │ │ │ │ - strbeq r8, [ip, #-3296] @ 0xfffff320 │ │ │ │ + strbeq r8, [ip, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq r8, [ip, #-3280] @ 0xfffff330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e2f8 <__cxa_atexit@plt+0x21ea0> │ │ │ │ ldr r2, [pc, #104] @ 2e300 <__cxa_atexit@plt+0x21ea8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34727,47 +34727,47 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r8, [ip, #-2796] @ 0xfffff514 │ │ │ │ - strbeq r8, [ip, #-3156] @ 0xfffff3ac │ │ │ │ - strbeq r8, [ip, #-3180] @ 0xfffff394 │ │ │ │ + strbeq r8, [ip, #-2780] @ 0xfffff524 │ │ │ │ + strbeq r8, [ip, #-3140] @ 0xfffff3bc │ │ │ │ + strbeq r8, [ip, #-3164] @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2e344 <__cxa_atexit@plt+0x21eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 2e348 <__cxa_atexit@plt+0x21ef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [ip, #-3108] @ 0xfffff3dc │ │ │ │ - strbeq r8, [ip, #-3096] @ 0xfffff3e8 │ │ │ │ + strbeq r8, [ip, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq r8, [ip, #-3080] @ 0xfffff3f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2e388 <__cxa_atexit@plt+0x21f30> │ │ │ │ ldr r2, [pc, #36] @ 2e398 <__cxa_atexit@plt+0x21f40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ streq r0, [r0, #-496] @ 0xfffffe10 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -34793,54 +34793,54 @@ │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 2e430 <__cxa_atexit@plt+0x21fd8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, ip │ │ │ │ - b 4006b0 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + b 4006e4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r8, [ip, #-2884] @ 0xfffff4bc │ │ │ │ + strbeq r8, [ip, #-2868] @ 0xfffff4cc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e48c <__cxa_atexit@plt+0x22034> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2e494 <__cxa_atexit@plt+0x2203c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [ip, #-2320] @ 0xfffff6f0 │ │ │ │ + strbeq r8, [ip, #-2304] @ 0xfffff700 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ streq r0, [r0, #-236] @ 0xffffff14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e4f8 <__cxa_atexit@plt+0x220a0> │ │ │ │ @@ -34895,36 +34895,36 @@ │ │ │ │ ldr r3, [pc, #60] @ 2e5cc <__cxa_atexit@plt+0x22174> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq pc, [pc], #4012 @ 2e5d8 <__cxa_atexit@plt+0x22180> @ │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2e5fc <__cxa_atexit@plt+0x221a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq pc, [pc], #3964 @ 2e608 <__cxa_atexit@plt+0x221b0> @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e634 <__cxa_atexit@plt+0x221dc> │ │ │ │ @@ -34986,15 +34986,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r5, [pc, #480] @ 2e8e4 <__cxa_atexit@plt+0x2248c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #36 @ 0x24 │ │ │ │ cmp r1, ip │ │ │ │ bcc 2e840 <__cxa_atexit@plt+0x223e8> │ │ │ │ ldr r2, [r2, #1] │ │ │ │ ldr r8, [pc, #380] @ 2e8ac <__cxa_atexit@plt+0x22454> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -35029,15 +35029,15 @@ │ │ │ │ bne 2e804 <__cxa_atexit@plt+0x223ac> │ │ │ │ ldr r0, [ip, #-2] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r2, #1]! │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #228] @ 2e8c0 <__cxa_atexit@plt+0x22468> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -35046,35 +35046,35 @@ │ │ │ │ ldr r5, [pc, #216] @ 2e8c4 <__cxa_atexit@plt+0x2246c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #140] @ 2e8e8 <__cxa_atexit@plt+0x22490> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #136] @ 2e8ec <__cxa_atexit@plt+0x22494> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #132] @ 2e8f0 <__cxa_atexit@plt+0x22498> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ @@ -35091,30 +35091,30 @@ │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - strbeq r8, [ip, #-1724] @ 0xfffff944 │ │ │ │ + strbeq r8, [ip, #-1708] @ 0xfffff954 │ │ │ │ @ instruction: 0xfffef368 │ │ │ │ ldrbteq pc, [pc], #1204 @ 2e8c4 <__cxa_atexit@plt+0x2246c> @ │ │ │ │ @ instruction: 0xfffef360 │ │ │ │ - strbeq r8, [ip, #-1740] @ 0xfffff934 │ │ │ │ + strbeq r8, [ip, #-1724] @ 0xfffff944 │ │ │ │ ldrbteq pc, [pc], #940 @ 2e8d0 <__cxa_atexit@plt+0x22478> @ │ │ │ │ ldrbteq lr, [pc], #3196 @ 2e8d4 <__cxa_atexit@plt+0x2247c> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffef42c │ │ │ │ ldrbteq pc, [pc], #1400 @ 2e8e0 <__cxa_atexit@plt+0x22488> @ │ │ │ │ - strbeq r8, [ip, #-1880] @ 0xfffff8a8 │ │ │ │ + strbeq r8, [ip, #-1864] @ 0xfffff8b8 │ │ │ │ @ instruction: 0xfffef44c │ │ │ │ - strbeq r8, [ip, #-1972] @ 0xfffff84c │ │ │ │ + strbeq r8, [ip, #-1956] @ 0xfffff85c │ │ │ │ ldrbteq lr, [pc], #3252 @ 2e8f0 <__cxa_atexit@plt+0x22498> │ │ │ │ ldrbteq pc, [pc], #980 @ 2e8f4 <__cxa_atexit@plt+0x2249c> @ │ │ │ │ - strbeq r8, [ip, #-1472] @ 0xfffffa40 │ │ │ │ + strbeq r8, [ip, #-1456] @ 0xfffffa50 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2e9b8 <__cxa_atexit@plt+0x22560> │ │ │ │ ldr r3, [pc, #236] @ 2ea00 <__cxa_atexit@plt+0x225a8> │ │ │ │ @@ -35147,50 +35147,50 @@ │ │ │ │ ldr r9, [r2, #3] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r5, [pc, #136] @ 2ea14 <__cxa_atexit@plt+0x225bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r2, #1]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #100] @ 2ea24 <__cxa_atexit@plt+0x225cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #60] @ 2ea18 <__cxa_atexit@plt+0x225c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #56] @ 2ea1c <__cxa_atexit@plt+0x225c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 2ea20 <__cxa_atexit@plt+0x225c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffef1a4 │ │ │ │ ldrbteq pc, [pc], #752 @ 2ea10 <__cxa_atexit@plt+0x225b8> @ │ │ │ │ - strbeq r8, [ip, #-1232] @ 0xfffffb30 │ │ │ │ + strbeq r8, [ip, #-1216] @ 0xfffffb40 │ │ │ │ @ instruction: 0xfffef1c4 │ │ │ │ - strbeq r8, [ip, #-1324] @ 0xfffffad4 │ │ │ │ + strbeq r8, [ip, #-1308] @ 0xfffffae4 │ │ │ │ ldrbteq lr, [pc], #2868 @ 2ea20 <__cxa_atexit@plt+0x225c8> │ │ │ │ ldrbteq pc, [pc], #596 @ 2ea24 <__cxa_atexit@plt+0x225cc> @ │ │ │ │ - strbeq r8, [ip, #-1088] @ 0xfffffbc0 │ │ │ │ + strbeq r8, [ip, #-1072] @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrbteq pc, [pc], #2900 @ 2ea30 <__cxa_atexit@plt+0x225d8> @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2e8f4 <__cxa_atexit@plt+0x2249c> │ │ │ │ @@ -35249,35 +35249,35 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r6, r7} │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 2eb68 <__cxa_atexit@plt+0x22710> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 2eb6c <__cxa_atexit@plt+0x22714> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [ip, #-704] @ 0xfffffd40 │ │ │ │ + strbeq r8, [ip, #-688] @ 0xfffffd50 │ │ │ │ ldrbteq pc, [pc], #260 @ 2eb70 <__cxa_atexit@plt+0x22718> @ │ │ │ │ - strbeq r8, [ip, #-1016] @ 0xfffffc08 │ │ │ │ + strbeq r8, [ip, #-1000] @ 0xfffffc18 │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ ldrbteq pc, [pc], #336 @ 2eb7c <__cxa_atexit@plt+0x22724> @ │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - strbeq r8, [ip, #-1084] @ 0xfffffbc4 │ │ │ │ + strbeq r8, [ip, #-1068] @ 0xfffffbd4 │ │ │ │ ldrbteq pc, [pc], #2620 @ 2eb88 <__cxa_atexit@plt+0x22730> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2ec04 <__cxa_atexit@plt+0x227ac> │ │ │ │ @@ -35302,35 +35302,35 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r6, r7} │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 2ec3c <__cxa_atexit@plt+0x227e4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 2ec40 <__cxa_atexit@plt+0x227e8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [ip, #-492] @ 0xfffffe14 │ │ │ │ + strbeq r8, [ip, #-476] @ 0xfffffe24 │ │ │ │ ldrbteq pc, [pc], #64 @ 2ec44 <__cxa_atexit@plt+0x227ec> @ │ │ │ │ - strbeq r8, [ip, #-808] @ 0xfffffcd8 │ │ │ │ + strbeq r8, [ip, #-792] @ 0xfffffce8 │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ ldrbteq pc, [pc], #140 @ 2ec50 <__cxa_atexit@plt+0x227f8> @ │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - strbeq r8, [ip, #-876] @ 0xfffffc94 │ │ │ │ + strbeq r8, [ip, #-860] @ 0xfffffca4 │ │ │ │ ldrbteq pc, [pc], #2424 @ 2ec5c <__cxa_atexit@plt+0x22804> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2ecd8 <__cxa_atexit@plt+0x22880> │ │ │ │ @@ -35355,35 +35355,35 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r6, r7} │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 2ed10 <__cxa_atexit@plt+0x228b8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 2ed14 <__cxa_atexit@plt+0x228bc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [ip, #-280] @ 0xfffffee8 │ │ │ │ + strbeq r8, [ip, #-264] @ 0xfffffef8 │ │ │ │ ldrbteq lr, [pc], #3964 @ 2ed18 <__cxa_atexit@plt+0x228c0> │ │ │ │ - strbeq r8, [ip, #-600] @ 0xfffffda8 │ │ │ │ + strbeq r8, [ip, #-584] @ 0xfffffdb8 │ │ │ │ @ instruction: 0xfffff5a0 │ │ │ │ ldrbteq lr, [pc], #4040 @ 2ed24 <__cxa_atexit@plt+0x228cc> │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ - strbeq r8, [ip, #-668] @ 0xfffffd64 │ │ │ │ + strbeq r8, [ip, #-652] @ 0xfffffd74 │ │ │ │ ldrbteq pc, [pc], #2228 @ 2ed30 <__cxa_atexit@plt+0x228d8> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2edac <__cxa_atexit@plt+0x22954> │ │ │ │ @@ -35408,35 +35408,35 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r6, r7} │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 2ede4 <__cxa_atexit@plt+0x2298c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 2ede8 <__cxa_atexit@plt+0x22990> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [ip, #-68] @ 0xffffffbc │ │ │ │ + strbeq r8, [ip, #-52] @ 0xffffffcc │ │ │ │ ldrbteq lr, [pc], #3768 @ 2edec <__cxa_atexit@plt+0x22994> │ │ │ │ - strbeq r8, [ip, #-392] @ 0xfffffe78 │ │ │ │ + strbeq r8, [ip, #-376] @ 0xfffffe88 │ │ │ │ @ instruction: 0xfffff4cc │ │ │ │ ldrbteq lr, [pc], #3844 @ 2edf8 <__cxa_atexit@plt+0x229a0> │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ - strbeq r8, [ip, #-460] @ 0xfffffe34 │ │ │ │ + strbeq r8, [ip, #-444] @ 0xfffffe44 │ │ │ │ ldrbteq pc, [pc], #1908 @ 2ee04 <__cxa_atexit@plt+0x229ac> @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp fp, lr │ │ │ │ bhi 2ee80 <__cxa_atexit@plt+0x22a28> │ │ │ │ @@ -35469,16 +35469,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [ip, #-3932] @ 0xfffff0a4 │ │ │ │ - strbeq r8, [ip, #-264] @ 0xfffffef8 │ │ │ │ + strbeq r7, [ip, #-3916] @ 0xfffff0b4 │ │ │ │ + strbeq r8, [ip, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35487,16 +35487,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r7, [ip, #-4088] @ 0xfffff008 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r7, [ip, #-4072] @ 0xfffff018 │ │ │ │ ldrbteq pc, [pc], #1664 @ 2eef4 <__cxa_atexit@plt+0x22a9c> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -35509,15 +35509,15 @@ │ │ │ │ ldm r9, {r0, r2, r9} │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ ldrbteq pc, [pc], #1560 @ 2ef5c <__cxa_atexit@plt+0x22b04> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -35540,15 +35540,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r8, ip} │ │ │ │ str sl, [r3, #24] │ │ │ │ sub sl, r6, #19 │ │ │ │ mov r8, lr │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ ldrbteq pc, [pc], #1436 @ 2efd8 <__cxa_atexit@plt+0x22b80> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -35567,15 +35567,15 @@ │ │ │ │ ldr r0, [pc, #40] @ 2f038 <__cxa_atexit@plt+0x22be0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r1, r8, ip, lr} │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ sub sl, r6, #27 │ │ │ │ mov r8, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ ldrbteq pc, [pc], #1328 @ 2f044 <__cxa_atexit@plt+0x22bec> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -35598,15 +35598,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ add r0, r3, #20 │ │ │ │ stm r0, {r2, r9, lr} │ │ │ │ str sl, [r3, #32] │ │ │ │ sub sl, r6, #27 │ │ │ │ mov r8, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ ldrbteq pc, [pc], #1204 @ 2f0c0 <__cxa_atexit@plt+0x22c68> @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -35625,15 +35625,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r2, sl} │ │ │ │ str r8, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ sub sl, r6, #27 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -35688,28 +35688,28 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - strbeq r7, [ip, #-3472] @ 0xfffff270 │ │ │ │ + strbeq r7, [ip, #-3456] @ 0xfffff280 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ ldrbteq pc, [pc], #1036 @ 2f21c <__cxa_atexit@plt+0x22dc4> @ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 2f23c <__cxa_atexit@plt+0x22de4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - strbeq r7, [ip, #-3380] @ 0xfffff2cc │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + strbeq r7, [ip, #-3364] @ 0xfffff2dc │ │ │ │ ldrbteq pc, [pc], #1064 @ 2f248 <__cxa_atexit@plt+0x22df0> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f274 <__cxa_atexit@plt+0x22e1c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -35717,15 +35717,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b a54ec <__cxa_atexit@plt+0x99094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [ip, #-2860] @ 0xfffff4d4 │ │ │ │ + strbeq r7, [ip, #-2844] @ 0xfffff4e4 │ │ │ │ ldrbteq pc, [pc], #996 @ 2f288 <__cxa_atexit@plt+0x22e30> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -35733,15 +35733,15 @@ │ │ │ │ bcc 2f2c0 <__cxa_atexit@plt+0x22e68> │ │ │ │ ldr r2, [pc, #36] @ 2f2d0 <__cxa_atexit@plt+0x22e78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldrbteq pc, [pc], #916 @ 2f2dc <__cxa_atexit@plt+0x22e84> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -35754,15 +35754,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b a54ec <__cxa_atexit@plt+0x99094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [ip, #-2712] @ 0xfffff568 │ │ │ │ + strbeq r7, [ip, #-2696] @ 0xfffff578 │ │ │ │ ldrbteq pc, [pc], #848 @ 2f31c <__cxa_atexit@plt+0x22ec4> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -35770,15 +35770,15 @@ │ │ │ │ bcc 2f354 <__cxa_atexit@plt+0x22efc> │ │ │ │ ldr r2, [pc, #36] @ 2f364 <__cxa_atexit@plt+0x22f0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -35821,15 +35821,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 2f430 <__cxa_atexit@plt+0x22fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq pc, [pc], #576 @ 2f43c <__cxa_atexit@plt+0x22fe4> @ │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ @@ -35837,15 +35837,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2f460 <__cxa_atexit@plt+0x23008> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq pc, [pc], #528 @ 2f46c <__cxa_atexit@plt+0x23014> @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2f498 <__cxa_atexit@plt+0x23040> │ │ │ │ @@ -35856,15 +35856,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2f4ac <__cxa_atexit@plt+0x23054> │ │ │ │ b 2f4c8 <__cxa_atexit@plt+0x23070> │ │ │ │ ldr r8, [pc, #24] @ 2f4b8 <__cxa_atexit@plt+0x23060> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrbteq lr, [pc], #2036 @ 2f4c0 <__cxa_atexit@plt+0x23068> │ │ │ │ ldrbteq pc, [pc], #440 @ 2f4c4 <__cxa_atexit@plt+0x2306c> @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -35877,15 +35877,15 @@ │ │ │ │ beq 2f500 <__cxa_atexit@plt+0x230a8> │ │ │ │ cmp r3, #5 │ │ │ │ bne 2f568 <__cxa_atexit@plt+0x23110> │ │ │ │ ldr r8, [pc, #252] @ 2f5f0 <__cxa_atexit@plt+0x23198> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 2f5d0 <__cxa_atexit@plt+0x23178> │ │ │ │ ldr ip, [pc, #200] @ 2f5e0 <__cxa_atexit@plt+0x23188> │ │ │ │ add ip, pc, ip │ │ │ │ ldr sl, [pc, #196] @ 2f5e4 <__cxa_atexit@plt+0x2318c> │ │ │ │ @@ -35903,15 +35903,15 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr r1, [pc, #152] @ 2f5ec <__cxa_atexit@plt+0x23194> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2, sl} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 4006a8 <__cxa_atexit@plt+0x3f4250> │ │ │ │ + b 4006dc <__cxa_atexit@plt+0x3f4284> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 2f5d0 <__cxa_atexit@plt+0x23178> │ │ │ │ ldr r1, [pc, #116] @ 2f5f4 <__cxa_atexit@plt+0x2319c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #112] @ 2f5f8 <__cxa_atexit@plt+0x231a0> │ │ │ │ @@ -35929,59 +35929,59 @@ │ │ │ │ stmib r6, {r1, r2, r9} │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ ldr r8, [pc, #64] @ 2f604 <__cxa_atexit@plt+0x231ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrbteq pc, [pc], #324 @ 2f5ec <__cxa_atexit@plt+0x23194> @ │ │ │ │ - strbeq r7, [ip, #-2144] @ 0xfffff7a0 │ │ │ │ + strbeq r7, [ip, #-2128] @ 0xfffff7b0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ ldrbteq lr, [pc], #1952 @ 2f5f8 <__cxa_atexit@plt+0x231a0> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrbteq pc, [pc], #212 @ 2f604 <__cxa_atexit@plt+0x231ac> @ │ │ │ │ - strbeq r7, [ip, #-2068] @ 0xfffff7ec │ │ │ │ - strbeq r7, [ip, #-2280] @ 0xfffff718 │ │ │ │ + strbeq r7, [ip, #-2052] @ 0xfffff7fc │ │ │ │ + strbeq r7, [ip, #-2264] @ 0xfffff728 │ │ │ │ ldrbteq lr, [pc], #3140 @ 2f610 <__cxa_atexit@plt+0x231b8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #8] @ 2f62c <__cxa_atexit@plt+0x231d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ - strbeq r7, [ip, #-2300] @ 0xfffff704 │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ + strbeq r7, [ip, #-2284] @ 0xfffff714 │ │ │ │ ldrbteq lr, [pc], #3100 @ 2f638 <__cxa_atexit@plt+0x231e0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #8] @ 2f654 <__cxa_atexit@plt+0x231fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ - strbeq r7, [ip, #-2260] @ 0xfffff72c │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ + strbeq r7, [ip, #-2244] @ 0xfffff73c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 2f67c <__cxa_atexit@plt+0x23224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - strbeq r7, [ip, #-2296] @ 0xfffff708 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + strbeq r7, [ip, #-2280] @ 0xfffff718 │ │ │ │ ldrbteq pc, [pc], #136 @ 2f688 <__cxa_atexit@plt+0x23230> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f6cc <__cxa_atexit@plt+0x23274> │ │ │ │ ldr r2, [pc, #52] @ 2f6d4 <__cxa_atexit@plt+0x2327c> │ │ │ │ @@ -35996,16 +35996,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b a6944 <__cxa_atexit@plt+0x9a4ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r7, [ip, #-1764] @ 0xfffff91c │ │ │ │ - strbeq r7, [ip, #-1736] @ 0xfffff938 │ │ │ │ + strbeq r7, [ip, #-1748] @ 0xfffff92c │ │ │ │ + strbeq r7, [ip, #-1720] @ 0xfffff948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2f714 <__cxa_atexit@plt+0x232bc> │ │ │ │ @@ -36013,16 +36013,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r7, [ip, #-1984] @ 0xfffff840 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r7, [ip, #-1968] @ 0xfffff850 │ │ │ │ ldrbteq lr, [pc], #4064 @ 2f72c <__cxa_atexit@plt+0x232d4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -36030,15 +36030,15 @@ │ │ │ │ bcc 2f764 <__cxa_atexit@plt+0x2330c> │ │ │ │ ldr r2, [pc, #36] @ 2f774 <__cxa_atexit@plt+0x2331c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ ldrbteq lr, [pc], #2184 @ 2f780 <__cxa_atexit@plt+0x23328> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -36062,18 +36062,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2f7e4 <__cxa_atexit@plt+0x2338c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [ip, #-1796] @ 0xfffff8fc │ │ │ │ - strbeq r7, [ip, #-1740] @ 0xfffff934 │ │ │ │ strbeq r7, [ip, #-1780] @ 0xfffff90c │ │ │ │ - strbeq r7, [ip, #-1832] @ 0xfffff8d8 │ │ │ │ + strbeq r7, [ip, #-1724] @ 0xfffff944 │ │ │ │ + strbeq r7, [ip, #-1764] @ 0xfffff91c │ │ │ │ + strbeq r7, [ip, #-1816] @ 0xfffff8e8 │ │ │ │ ldrbteq lr, [pc], #2064 @ 2f7f8 <__cxa_atexit@plt+0x233a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f84c <__cxa_atexit@plt+0x233f4> │ │ │ │ @@ -36088,25 +36088,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 2f870 <__cxa_atexit@plt+0x23418> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r8, [r8], #2928 @ 0xb70 │ │ │ │ - strbeq r7, [ip, #-1372] @ 0xfffffaa4 │ │ │ │ + strbeq r8, [r8], #3440 @ 0xd70 │ │ │ │ + strbeq r7, [ip, #-1356] @ 0xfffffab4 │ │ │ │ ldrbteq lr, [pc], #3720 @ 2f87c <__cxa_atexit@plt+0x23424> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f8e4 <__cxa_atexit@plt+0x2348c> │ │ │ │ @@ -36126,26 +36126,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2f90c <__cxa_atexit@plt+0x234b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [pc], #3676 @ 2f908 <__cxa_atexit@plt+0x234b0> │ │ │ │ - strbeq r7, [ip, #-1248] @ 0xfffffb20 │ │ │ │ - strbeq r7, [ip, #-1256] @ 0xfffffb18 │ │ │ │ - strbeq r7, [ip, #-1252] @ 0xfffffb1c │ │ │ │ + strbeq r7, [ip, #-1232] @ 0xfffffb30 │ │ │ │ + strbeq r7, [ip, #-1240] @ 0xfffffb28 │ │ │ │ + strbeq r7, [ip, #-1236] @ 0xfffffb2c │ │ │ │ ldrbteq lr, [pc], #3576 @ 2f918 <__cxa_atexit@plt+0x234c0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f950 <__cxa_atexit@plt+0x234f8> │ │ │ │ ldr r2, [pc, #40] @ 2f958 <__cxa_atexit@plt+0x23500> │ │ │ │ @@ -36157,15 +36157,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b a6944 <__cxa_atexit@plt+0x9a4ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r7, [ip, #-1104] @ 0xfffffbb0 │ │ │ │ + strbeq r7, [ip, #-1088] @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2f994 <__cxa_atexit@plt+0x2353c> │ │ │ │ @@ -36173,16 +36173,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r7, [ip, #-1344] @ 0xfffffac0 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r7, [ip, #-1328] @ 0xfffffad0 │ │ │ │ ldrbteq lr, [pc], #3424 @ 2f9ac <__cxa_atexit@plt+0x23554> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -36192,15 +36192,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ ldrbteq lr, [pc], #3336 @ 2fa08 <__cxa_atexit@plt+0x235b0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -36220,16 +36220,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b a6944 <__cxa_atexit@plt+0x9a4ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r7, [ip, #-868] @ 0xfffffc9c │ │ │ │ - strbeq r7, [ip, #-840] @ 0xfffffcb8 │ │ │ │ + strbeq r7, [ip, #-852] @ 0xfffffcac │ │ │ │ + strbeq r7, [ip, #-824] @ 0xfffffcc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2fa94 <__cxa_atexit@plt+0x2363c> │ │ │ │ @@ -36237,16 +36237,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r7, [ip, #-1088] @ 0xfffffbc0 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r7, [ip, #-1072] @ 0xfffffbd0 │ │ │ │ ldrbteq lr, [pc], #3168 @ 2faac <__cxa_atexit@plt+0x23654> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -36254,15 +36254,15 @@ │ │ │ │ bcc 2fae4 <__cxa_atexit@plt+0x2368c> │ │ │ │ ldr r2, [pc, #36] @ 2faf4 <__cxa_atexit@plt+0x2369c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -36307,15 +36307,15 @@ │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrbteq lr, [pc], #2928 @ 2fbd4 <__cxa_atexit@plt+0x2377c> │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ @@ -36323,15 +36323,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2fbf8 <__cxa_atexit@plt+0x237a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq lr, [pc], #2880 @ 2fc04 <__cxa_atexit@plt+0x237ac> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2fc30 <__cxa_atexit@plt+0x237d8> │ │ │ │ @@ -36371,15 +36371,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 2fcd4 <__cxa_atexit@plt+0x2387c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #16] @ 2fcd0 <__cxa_atexit@plt+0x23878> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ ldrbteq sp, [pc], #2092 @ 2fcd8 <__cxa_atexit@plt+0x23880> │ │ │ │ @@ -36450,31 +36450,31 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r8, r6 │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #60] @ 2fe38 <__cxa_atexit@plt+0x239e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ b 2fe18 <__cxa_atexit@plt+0x239c0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ ldrbteq sp, [pc], #1776 @ 2fe40 <__cxa_atexit@plt+0x239e8> │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffed684 │ │ │ │ ldrbteq sp, [pc], #1752 @ 2fe4c <__cxa_atexit@plt+0x239f4> │ │ │ │ ldrbteq sp, [pc], #1728 @ 2fe50 <__cxa_atexit@plt+0x239f8> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @@ -36509,15 +36509,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 2fefc <__cxa_atexit@plt+0x23aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #16] @ 2fef8 <__cxa_atexit@plt+0x23aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ ldrbteq sp, [pc], #1540 @ 2ff00 <__cxa_atexit@plt+0x23aa8> │ │ │ │ @@ -36529,15 +36529,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2ffbc <__cxa_atexit@plt+0x23b64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ffa4 <__cxa_atexit@plt+0x23b4c> │ │ │ │ ldr r7, [pc, #164] @ 2ffe4 <__cxa_atexit@plt+0x23b8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -36575,15 +36575,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #36] @ 2fff8 <__cxa_atexit@plt+0x23ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-3644] @ 0xfffff1c4 │ │ │ │ + strbeq r6, [ip, #-3628] @ 0xfffff1d4 │ │ │ │ ldrbteq lr, [pc], #2200 @ 2fff0 <__cxa_atexit@plt+0x23b98> │ │ │ │ @ instruction: 0xffff2d58 │ │ │ │ @ instruction: 0xffff2d78 │ │ │ │ ldrbteq lr, [pc], #2088 @ 2fffc <__cxa_atexit@plt+0x23ba4> │ │ │ │ ldrbteq sp, [pc], #3912 @ 30000 <__cxa_atexit@plt+0x23ba8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -36611,15 +36611,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 300d4 <__cxa_atexit@plt+0x23c7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -36632,18 +36632,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrbteq lr, [pc], #1912 @ 300d8 <__cxa_atexit@plt+0x23c80> │ │ │ │ - strbeq r6, [ip, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq r6, [ip, #-3348] @ 0xfffff2ec │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 30124 <__cxa_atexit@plt+0x23ccc> │ │ │ │ @@ -36654,25 +36654,25 @@ │ │ │ │ ldr r3, [pc, #64] @ 3014c <__cxa_atexit@plt+0x23cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #28] @ 30148 <__cxa_atexit@plt+0x23cf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [ip, #-3212] @ 0xfffff374 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [ip, #-3196] @ 0xfffff384 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -36694,31 +36694,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 301c4 <__cxa_atexit@plt+0x23d6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-3556] @ 0xfffff21c │ │ │ │ + strbeq r6, [ip, #-3540] @ 0xfffff22c │ │ │ │ ldrbteq lr, [pc], #1728 @ 301cc <__cxa_atexit@plt+0x23d74> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 301f8 <__cxa_atexit@plt+0x23da0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 30200 <__cxa_atexit@plt+0x23da8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-2984] @ 0xfffff458 │ │ │ │ + strbeq r6, [ip, #-2968] @ 0xfffff468 │ │ │ │ ldrbteq lr, [pc], #1564 @ 3020c <__cxa_atexit@plt+0x23db4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30274 <__cxa_atexit@plt+0x23e1c> │ │ │ │ @@ -36738,57 +36738,57 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 3029c <__cxa_atexit@plt+0x23e44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [pc], #1520 @ 30298 <__cxa_atexit@plt+0x23e40> │ │ │ │ - strbeq r6, [ip, #-2896] @ 0xfffff4b0 │ │ │ │ - strbeq r6, [ip, #-2904] @ 0xfffff4a8 │ │ │ │ - strbeq r6, [ip, #-2900] @ 0xfffff4ac │ │ │ │ + strbeq r6, [ip, #-2880] @ 0xfffff4c0 │ │ │ │ + strbeq r6, [ip, #-2888] @ 0xfffff4b8 │ │ │ │ + strbeq r6, [ip, #-2884] @ 0xfffff4bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 302d4 <__cxa_atexit@plt+0x23e7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 302dc <__cxa_atexit@plt+0x23e84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-2764] @ 0xfffff534 │ │ │ │ + strbeq r6, [ip, #-2748] @ 0xfffff544 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30310 <__cxa_atexit@plt+0x23eb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 30318 <__cxa_atexit@plt+0x23ec0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 30018 <__cxa_atexit@plt+0x23bc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-2704] @ 0xfffff570 │ │ │ │ + strbeq r6, [ip, #-2688] @ 0xfffff580 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 303cc <__cxa_atexit@plt+0x23f74> │ │ │ │ ldr lr, [pc, #176] @ 303ec <__cxa_atexit@plt+0x23f94> │ │ │ │ @@ -36832,19 +36832,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r6, [ip, #-2628] @ 0xfffff5bc │ │ │ │ + strbeq r6, [ip, #-2612] @ 0xfffff5cc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r6, [ip, #-3024] @ 0xfffff430 │ │ │ │ + strbeq r6, [ip, #-3008] @ 0xfffff440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30468 <__cxa_atexit@plt+0x24010> │ │ │ │ @@ -36866,17 +36866,17 @@ │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r8, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r6, [ip, #-2852] @ 0xfffff4dc │ │ │ │ + strbeq r6, [ip, #-2836] @ 0xfffff4ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36885,15 +36885,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ ldrbteq lr, [pc], #824 @ 304dc <__cxa_atexit@plt+0x24084> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -36928,49 +36928,49 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-2192] @ 0xfffff770 │ │ │ │ + strbeq r6, [ip, #-2176] @ 0xfffff780 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 305a8 <__cxa_atexit@plt+0x24150> │ │ │ │ ldr r8, [pc, #36] @ 305b0 <__cxa_atexit@plt+0x24158> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 305b4 <__cxa_atexit@plt+0x2415c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8], #3307 @ 0xceb │ │ │ │ - strbeq r6, [ip, #-2040] @ 0xfffff808 │ │ │ │ + strbeq r7, [r8], #3819 @ 0xeeb │ │ │ │ + strbeq r6, [ip, #-2024] @ 0xfffff818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 305e8 <__cxa_atexit@plt+0x24190> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 305f0 <__cxa_atexit@plt+0x24198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-1976] @ 0xfffff848 │ │ │ │ + strbeq r6, [ip, #-1960] @ 0xfffff858 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36979,15 +36979,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -36998,34 +36998,34 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 30690 <__cxa_atexit@plt+0x24238> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8], #3087 @ 0xc0f │ │ │ │ - strbeq r6, [ip, #-1820] @ 0xfffff8e4 │ │ │ │ + strbeq r7, [r8], #3599 @ 0xe0f │ │ │ │ + strbeq r6, [ip, #-1804] @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 306c4 <__cxa_atexit@plt+0x2426c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 306cc <__cxa_atexit@plt+0x24274> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-1756] @ 0xfffff924 │ │ │ │ + strbeq r6, [ip, #-1740] @ 0xfffff934 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37034,15 +37034,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq lr, [pc], #228 @ 30730 <__cxa_atexit@plt+0x242d8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -37067,15 +37067,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ 30798 <__cxa_atexit@plt+0x24340> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq lr, [pc], #196 @ 30798 <__cxa_atexit@plt+0x24340> │ │ │ │ - strbeq r6, [ip, #-1580] @ 0xfffff9d4 │ │ │ │ + strbeq r6, [ip, #-1564] @ 0xfffff9e4 │ │ │ │ ldrbteq lr, [pc], #148 @ 307a0 <__cxa_atexit@plt+0x24348> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #128] @ 30830 <__cxa_atexit@plt+0x243d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -37100,22 +37100,22 @@ │ │ │ │ ldr r2, [r3, #15] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [pc, #20] @ 30838 <__cxa_atexit@plt+0x243e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r6, [ip, #-1612] @ 0xfffff9b4 │ │ │ │ + strbeq r6, [ip, #-1596] @ 0xfffff9c4 │ │ │ │ ldrbteq sp, [pc], #1424 @ 30840 <__cxa_atexit@plt+0x243e8> │ │ │ │ @ instruction: 0xffff0088 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30890 <__cxa_atexit@plt+0x24438> │ │ │ │ @@ -37129,15 +37129,15 @@ │ │ │ │ beq 308bc <__cxa_atexit@plt+0x24464> │ │ │ │ cmp r2, #1 │ │ │ │ bne 308c4 <__cxa_atexit@plt+0x2446c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 30908 <__cxa_atexit@plt+0x244b0> │ │ │ │ ldr r7, [pc, #132] @ 30930 <__cxa_atexit@plt+0x244d8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -37169,15 +37169,15 @@ │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 30924 <__cxa_atexit@plt+0x244cc> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -37186,15 +37186,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne 30974 <__cxa_atexit@plt+0x2451c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 309b4 <__cxa_atexit@plt+0x2455c> │ │ │ │ ldr r7, [pc, #56] @ 309c4 <__cxa_atexit@plt+0x2456c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -37206,15 +37206,15 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -37234,15 +37234,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 30a3c <__cxa_atexit@plt+0x245e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -37252,20 +37252,20 @@ │ │ │ │ bcc 30a7c <__cxa_atexit@plt+0x24624> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 30a8c <__cxa_atexit@plt+0x24634> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-828] @ 0xfffffcc4 │ │ │ │ + strbeq r6, [ip, #-812] @ 0xfffffcd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37277,15 +37277,15 @@ │ │ │ │ ldr r0, [pc, #40] @ 30af0 <__cxa_atexit@plt+0x24698> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub sl, r6, #7 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -37299,15 +37299,15 @@ │ │ │ │ ldr r7, [r7, #5] │ │ │ │ ldr r1, [pc, #36] @ 30b48 <__cxa_atexit@plt+0x246f0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8, r9} │ │ │ │ str r2, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ sub sl, r6, #15 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrbteq sp, [pc], #3260 @ 30b54 <__cxa_atexit@plt+0x246fc> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -37388,20 +37388,20 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ add r6, r6, r1 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ ldrbteq sp, [pc], #3128 @ 30cc8 <__cxa_atexit@plt+0x24870> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -37414,15 +37414,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 31028 <__cxa_atexit@plt+0x24bd0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-168] @ 0xffffff58 │ │ │ │ + strbeq r6, [ip, #-152] @ 0xffffff68 │ │ │ │ ldrbteq sp, [pc], #3044 @ 30d0c <__cxa_atexit@plt+0x248b4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 30d5c <__cxa_atexit@plt+0x24904> │ │ │ │ @@ -37439,15 +37439,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ 30d68 <__cxa_atexit@plt+0x24910> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrbteq ip, [pc], #4012 @ 30d68 <__cxa_atexit@plt+0x24910> │ │ │ │ - strbeq r6, [ip, #-88] @ 0xffffffa8 │ │ │ │ + strbeq r6, [ip, #-72] @ 0xffffffb8 │ │ │ │ ldrbteq ip, [pc], #3976 @ 30d70 <__cxa_atexit@plt+0x24918> │ │ │ │ ldrbteq sp, [pc], #2928 @ 30d74 <__cxa_atexit@plt+0x2491c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #60] @ 30dc4 <__cxa_atexit@plt+0x2496c> │ │ │ │ @@ -37459,54 +37459,54 @@ │ │ │ │ beq 30db8 <__cxa_atexit@plt+0x24960> │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #32] @ 30dc8 <__cxa_atexit@plt+0x24970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [pc, #24] @ 30dcc <__cxa_atexit@plt+0x24974> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 4006c0 <__cxa_atexit@plt+0x3f4268> │ │ │ │ + b 4006f4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r6, [ip, #-452] @ 0xfffffe3c │ │ │ │ - strbeq r6, [ip, #-380] @ 0xfffffe84 │ │ │ │ + strbeq r6, [ip, #-436] @ 0xfffffe4c │ │ │ │ + strbeq r6, [ip, #-364] @ 0xfffffe94 │ │ │ │ ldrbteq sp, [pc], #2828 @ 30dd8 <__cxa_atexit@plt+0x24980> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #16] @ 30dfc <__cxa_atexit@plt+0x249a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [pc, #8] @ 30e00 <__cxa_atexit@plt+0x249a8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 4006c0 <__cxa_atexit@plt+0x3f4268> │ │ │ │ - strbeq r6, [ip, #-384] @ 0xfffffe80 │ │ │ │ - strbeq r6, [ip, #-312] @ 0xfffffec8 │ │ │ │ + b 4006f4 <__cxa_atexit@plt+0x3f429c> │ │ │ │ + strbeq r6, [ip, #-368] @ 0xfffffe90 │ │ │ │ + strbeq r6, [ip, #-296] @ 0xfffffed8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30e40 <__cxa_atexit@plt+0x249e8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 30e50 <__cxa_atexit@plt+0x249f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [ip, #-3960] @ 0xfffff088 │ │ │ │ + strbeq r5, [ip, #-3944] @ 0xfffff098 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37518,15 +37518,15 @@ │ │ │ │ ldr r0, [pc, #40] @ 30eb4 <__cxa_atexit@plt+0x24a5c> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub sl, r6, #7 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldrbteq sp, [pc], #2384 @ 30ec0 <__cxa_atexit@plt+0x24a68> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -37574,15 +37574,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #28] @ 30f8c <__cxa_atexit@plt+0x24b34> │ │ │ │ add r0, pc, r0 │ │ │ │ add r8, r0, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [ip, #-128] @ 0xffffff80 │ │ │ │ + strbeq r6, [ip, #-112] @ 0xffffff90 │ │ │ │ ldrbteq ip, [pc], #3748 @ 30f8c <__cxa_atexit@plt+0x24b34> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ ldrbteq ip, [pc], #3656 @ 30f94 <__cxa_atexit@plt+0x24b3c> │ │ │ │ ldrbteq sp, [pc], #2168 @ 30f98 <__cxa_atexit@plt+0x24b40> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -37605,15 +37605,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r7, sl, lr} │ │ │ │ str r8, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub sl, r6, #15 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ ldrbteq sp, [pc], #2268 @ 31020 <__cxa_atexit@plt+0x24bc8> │ │ │ │ @@ -37671,15 +37671,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrbteq ip, [pc], #3296 @ 31114 <__cxa_atexit@plt+0x24cbc> │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ ldrbteq sp, [pc], #2012 @ 31124 <__cxa_atexit@plt+0x24ccc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -37719,15 +37719,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq ip, [pc], #3088 @ 311d0 <__cxa_atexit@plt+0x24d78> │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ ldrbteq sp, [pc], #1820 @ 311e0 <__cxa_atexit@plt+0x24d88> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -37744,15 +37744,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ b 31028 <__cxa_atexit@plt+0x24bd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [ip, #-3428] @ 0xfffff29c │ │ │ │ + strbeq r5, [ip, #-3412] @ 0xfffff2ac │ │ │ │ ldrbteq sp, [pc], #1752 @ 31234 <__cxa_atexit@plt+0x24ddc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -37806,29 +37806,29 @@ │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #72] @ 31358 <__cxa_atexit@plt+0x24f00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r9 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ - b 4006b0 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + b 4006e4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffff1c0 │ │ │ │ ldrbteq ip, [pc], #2776 @ 31354 <__cxa_atexit@plt+0x24efc> │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - strbeq r5, [ip, #-3172] @ 0xfffff39c │ │ │ │ + strbeq r5, [ip, #-3156] @ 0xfffff3ac │ │ │ │ ldrbteq ip, [pc], #328 @ 31364 <__cxa_atexit@plt+0x24f0c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 313b4 <__cxa_atexit@plt+0x24f5c> │ │ │ │ @@ -37847,18 +37847,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 313c8 <__cxa_atexit@plt+0x24f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [ip, #-2848] @ 0xfffff4e0 │ │ │ │ - strbeq r5, [ip, #-2792] @ 0xfffff518 │ │ │ │ - strbeq r5, [ip, #-2828] @ 0xfffff4f4 │ │ │ │ - strbeq r5, [ip, #-2824] @ 0xfffff4f8 │ │ │ │ + strbeq r5, [ip, #-2832] @ 0xfffff4f0 │ │ │ │ + strbeq r5, [ip, #-2776] @ 0xfffff528 │ │ │ │ + strbeq r5, [ip, #-2812] @ 0xfffff504 │ │ │ │ + strbeq r5, [ip, #-2808] @ 0xfffff508 │ │ │ │ ldrbteq ip, [pc], #208 @ 313dc <__cxa_atexit@plt+0x24f84> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31430 <__cxa_atexit@plt+0x24fd8> │ │ │ │ @@ -37873,40 +37873,40 @@ │ │ │ │ ldr r1, [pc, #60] @ 31454 <__cxa_atexit@plt+0x24ffc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r7, [r8], #690 @ 0x2b2 │ │ │ │ - strbeq r5, [ip, #-2424] @ 0xfffff688 │ │ │ │ + strbeq r7, [r8], #1202 @ 0x4b2 │ │ │ │ + strbeq r5, [ip, #-2408] @ 0xfffff698 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31488 <__cxa_atexit@plt+0x25030> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 31490 <__cxa_atexit@plt+0x25038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [ip, #-2324] @ 0xfffff6ec │ │ │ │ + strbeq r5, [ip, #-2308] @ 0xfffff6fc │ │ │ │ ldrbteq sp, [pc], #1176 @ 3149c <__cxa_atexit@plt+0x25044> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -37955,18 +37955,18 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ add ip, r3, #8 │ │ │ │ stm ip, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ str fp, [r3, #24] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ ldrbteq sp, [pc], #828 @ 31594 <__cxa_atexit@plt+0x2513c> │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -38008,24 +38008,24 @@ │ │ │ │ ldr r9, [r2, #3] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r5, [pc, #124] @ 316bc <__cxa_atexit@plt+0x25264> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2, #1]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r5, [pc, #72] @ 316c0 <__cxa_atexit@plt+0x25268> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #68] @ 316c4 <__cxa_atexit@plt+0x2526c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #64] @ 316c8 <__cxa_atexit@plt+0x25270> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #60] @ 316cc <__cxa_atexit@plt+0x25274> │ │ │ │ @@ -38035,21 +38035,21 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffec4fc │ │ │ │ ldrbteq sp, [pc], #644 @ 316b4 <__cxa_atexit@plt+0x2525c> │ │ │ │ ldrbteq sp, [pc], #692 @ 316b8 <__cxa_atexit@plt+0x25260> │ │ │ │ - strbeq r5, [ip, #-2076] @ 0xfffff7e4 │ │ │ │ + strbeq r5, [ip, #-2060] @ 0xfffff7f4 │ │ │ │ @ instruction: 0xfffec510 │ │ │ │ - strbeq r5, [ip, #-2168] @ 0xfffff788 │ │ │ │ + strbeq r5, [ip, #-2152] @ 0xfffff798 │ │ │ │ ldrbteq sp, [pc], #508 @ 316c8 <__cxa_atexit@plt+0x25270> │ │ │ │ ldrbteq fp, [pc], #3728 @ 316cc <__cxa_atexit@plt+0x25274> │ │ │ │ ldrbteq sp, [pc], #548 @ 316d0 <__cxa_atexit@plt+0x25278> │ │ │ │ - strbeq r5, [ip, #-1948] @ 0xfffff864 │ │ │ │ + strbeq r5, [ip, #-1932] @ 0xfffff874 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq sp, [pc], #500 @ 316dc <__cxa_atexit@plt+0x25284> │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -38090,15 +38090,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r5, [pc, #536] @ 3199c <__cxa_atexit@plt+0x25544> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 31918 <__cxa_atexit@plt+0x254c0> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r2, [pc, #432] @ 31960 <__cxa_atexit@plt+0x25508> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38149,15 +38149,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r1, #4]! │ │ │ │ str r7, [r1, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #216] @ 31974 <__cxa_atexit@plt+0x2551c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38165,22 +38165,22 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #204] @ 31978 <__cxa_atexit@plt+0x25520> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r6, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r6, [pc, #188] @ 319a0 <__cxa_atexit@plt+0x25548> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [pc, #184] @ 319a4 <__cxa_atexit@plt+0x2554c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #180] @ 319a8 <__cxa_atexit@plt+0x25550> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #176] @ 319ac <__cxa_atexit@plt+0x25554> │ │ │ │ @@ -38190,50 +38190,50 @@ │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r5, [pc, #68] @ 3197c <__cxa_atexit@plt+0x25524> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #64] @ 31980 <__cxa_atexit@plt+0x25528> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #60] @ 31984 <__cxa_atexit@plt+0x2552c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - strbeq r5, [ip, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq r5, [ip, #-1592] @ 0xfffff9c8 │ │ │ │ @ instruction: 0xfffec2e0 │ │ │ │ ldrbteq sp, [pc], #104 @ 31974 <__cxa_atexit@plt+0x2551c> │ │ │ │ ldrbteq sp, [pc], #152 @ 31978 <__cxa_atexit@plt+0x25520> │ │ │ │ @ instruction: 0xfffec2a0 │ │ │ │ - strbeq r5, [ip, #-1548] @ 0xfffff9f4 │ │ │ │ + strbeq r5, [ip, #-1532] @ 0xfffffa04 │ │ │ │ ldrbteq ip, [pc], #3956 @ 31984 <__cxa_atexit@plt+0x2552c> │ │ │ │ ldrbteq ip, [pc], #3892 @ 31988 <__cxa_atexit@plt+0x25530> │ │ │ │ ldrbteq fp, [pc], #3016 @ 3198c <__cxa_atexit@plt+0x25534> │ │ │ │ @ instruction: 0xfffec3b8 │ │ │ │ ldrbteq sp, [pc], #320 @ 31994 <__cxa_atexit@plt+0x2553c> │ │ │ │ ldrbteq sp, [pc], #368 @ 31998 <__cxa_atexit@plt+0x25540> │ │ │ │ - strbeq r5, [ip, #-1752] @ 0xfffff928 │ │ │ │ + strbeq r5, [ip, #-1736] @ 0xfffff938 │ │ │ │ @ instruction: 0xfffec3cc │ │ │ │ - strbeq r5, [ip, #-1844] @ 0xfffff8cc │ │ │ │ + strbeq r5, [ip, #-1828] @ 0xfffff8dc │ │ │ │ ldrbteq ip, [pc], #3984 @ 319a8 <__cxa_atexit@plt+0x25550> │ │ │ │ ldrbteq fp, [pc], #3108 @ 319ac <__cxa_atexit@plt+0x25554> │ │ │ │ ldrbteq ip, [pc], #4024 @ 319b0 <__cxa_atexit@plt+0x25558> │ │ │ │ - strbeq r5, [ip, #-1328] @ 0xfffffad0 │ │ │ │ + strbeq r5, [ip, #-1312] @ 0xfffffae0 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ ldrbteq ip, [pc], #3716 @ 319bc <__cxa_atexit@plt+0x25564> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -38254,26 +38254,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 31a4c <__cxa_atexit@plt+0x255f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [pc], #3672 @ 31a48 <__cxa_atexit@plt+0x255f0> │ │ │ │ - strbeq r5, [ip, #-928] @ 0xfffffc60 │ │ │ │ - strbeq r5, [ip, #-936] @ 0xfffffc58 │ │ │ │ - strbeq r5, [ip, #-932] @ 0xfffffc5c │ │ │ │ + strbeq r5, [ip, #-912] @ 0xfffffc70 │ │ │ │ + strbeq r5, [ip, #-920] @ 0xfffffc68 │ │ │ │ + strbeq r5, [ip, #-916] @ 0xfffffc6c │ │ │ │ ldrbteq ip, [pc], #3548 @ 31a58 <__cxa_atexit@plt+0x25600> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31ac0 <__cxa_atexit@plt+0x25668> │ │ │ │ @@ -38293,26 +38293,26 @@ │ │ │ │ stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 31ae8 <__cxa_atexit@plt+0x25690> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [pc], #3504 @ 31ae4 <__cxa_atexit@plt+0x2568c> │ │ │ │ - strbeq r5, [ip, #-772] @ 0xfffffcfc │ │ │ │ - strbeq r5, [ip, #-780] @ 0xfffffcf4 │ │ │ │ - strbeq r5, [ip, #-776] @ 0xfffffcf8 │ │ │ │ + strbeq r5, [ip, #-756] @ 0xfffffd0c │ │ │ │ + strbeq r5, [ip, #-764] @ 0xfffffd04 │ │ │ │ + strbeq r5, [ip, #-760] @ 0xfffffd08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31b64 <__cxa_atexit@plt+0x2570c> │ │ │ │ ldr r2, [pc, #100] @ 31b6c <__cxa_atexit@plt+0x25714> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38338,15 +38338,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r5, [ip, #-636] @ 0xfffffd84 │ │ │ │ + strbeq r5, [ip, #-620] @ 0xfffffd94 │ │ │ │ ldrbteq ip, [pc], #420 @ 31b7c <__cxa_atexit@plt+0x25724> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31ba0 <__cxa_atexit@plt+0x25748> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -38389,16 +38389,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r5, [ip, #-432] @ 0xfffffe50 │ │ │ │ - strbeq r5, [ip, #-404] @ 0xfffffe6c │ │ │ │ + strbeq r5, [ip, #-416] @ 0xfffffe60 │ │ │ │ + strbeq r5, [ip, #-388] @ 0xfffffe7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31c6c <__cxa_atexit@plt+0x25814> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -38406,15 +38406,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 31c80 <__cxa_atexit@plt+0x25828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [ip, #-324] @ 0xfffffebc │ │ │ │ + strbeq r5, [ip, #-308] @ 0xfffffecc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38444,17 +38444,17 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq r5, [ip, #-192] @ 0xffffff40 │ │ │ │ - strbeq r5, [ip, #-228] @ 0xffffff1c │ │ │ │ - strbeq r5, [ip, #-648] @ 0xfffffd78 │ │ │ │ + strbeq r5, [ip, #-176] @ 0xffffff50 │ │ │ │ + strbeq r5, [ip, #-212] @ 0xffffff2c │ │ │ │ + strbeq r5, [ip, #-632] @ 0xfffffd88 │ │ │ │ ldrbteq ip, [pc], #732 @ 31d2c <__cxa_atexit@plt+0x258d4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 31d7c <__cxa_atexit@plt+0x25924> │ │ │ │ @@ -38473,18 +38473,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 31d90 <__cxa_atexit@plt+0x25938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [ip, #-344] @ 0xfffffea8 │ │ │ │ - strbeq r5, [ip, #-288] @ 0xfffffee0 │ │ │ │ strbeq r5, [ip, #-328] @ 0xfffffeb8 │ │ │ │ - strbeq r5, [ip, #-380] @ 0xfffffe84 │ │ │ │ + strbeq r5, [ip, #-272] @ 0xfffffef0 │ │ │ │ + strbeq r5, [ip, #-312] @ 0xfffffec8 │ │ │ │ + strbeq r5, [ip, #-364] @ 0xfffffe94 │ │ │ │ ldrbteq ip, [pc], #612 @ 31da4 <__cxa_atexit@plt+0x2594c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31df8 <__cxa_atexit@plt+0x259a0> │ │ │ │ @@ -38499,25 +38499,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 31e1c <__cxa_atexit@plt+0x259c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r6, [r8], #1476 @ 0x5c4 │ │ │ │ - strbeq r4, [ip, #-4016] @ 0xfffff050 │ │ │ │ + strbeq r6, [r8], #1988 @ 0x7c4 │ │ │ │ + strbeq r4, [ip, #-4000] @ 0xfffff060 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31e98 <__cxa_atexit@plt+0x25a40> │ │ │ │ ldr r2, [pc, #100] @ 31ea0 <__cxa_atexit@plt+0x25a48> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38543,16 +38543,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r4, [ip, #-3912] @ 0xfffff0b8 │ │ │ │ - strbeq r4, [ip, #-3884] @ 0xfffff0d4 │ │ │ │ + strbeq r4, [ip, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq r4, [ip, #-3868] @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31ed4 <__cxa_atexit@plt+0x25a7c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -38560,15 +38560,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 31ee8 <__cxa_atexit@plt+0x25a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [ip, #-3804] @ 0xfffff124 │ │ │ │ + strbeq r4, [ip, #-3788] @ 0xfffff134 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38595,16 +38595,16 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq r4, [ip, #-3720] @ 0xfffff178 │ │ │ │ - strbeq r5, [ip, #-44] @ 0xffffffd4 │ │ │ │ + strbeq r4, [ip, #-3704] @ 0xfffff188 │ │ │ │ + strbeq r5, [ip, #-28] @ 0xffffffe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31ff4 <__cxa_atexit@plt+0x25b9c> │ │ │ │ ldr r2, [pc, #100] @ 31ffc <__cxa_atexit@plt+0x25ba4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38630,16 +38630,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r4, [ip, #-3564] @ 0xfffff214 │ │ │ │ - strbeq r4, [ip, #-3536] @ 0xfffff230 │ │ │ │ + strbeq r4, [ip, #-3548] @ 0xfffff224 │ │ │ │ + strbeq r4, [ip, #-3520] @ 0xfffff240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 32030 <__cxa_atexit@plt+0x25bd8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -38647,15 +38647,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 32044 <__cxa_atexit@plt+0x25bec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [ip, #-3456] @ 0xfffff280 │ │ │ │ + strbeq r4, [ip, #-3440] @ 0xfffff290 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38685,17 +38685,17 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strbeq r4, [ip, #-3324] @ 0xfffff304 │ │ │ │ - strbeq r4, [ip, #-3360] @ 0xfffff2e0 │ │ │ │ - strbeq r4, [ip, #-3780] @ 0xfffff13c │ │ │ │ + strbeq r4, [ip, #-3308] @ 0xfffff314 │ │ │ │ + strbeq r4, [ip, #-3344] @ 0xfffff2f0 │ │ │ │ + strbeq r4, [ip, #-3764] @ 0xfffff14c │ │ │ │ ldrbteq ip, [pc], #2148 @ 320f0 <__cxa_atexit@plt+0x25c98> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -38727,15 +38727,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 32188 <__cxa_atexit@plt+0x25d30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq ip, [pc], #1972 @ 32194 <__cxa_atexit@plt+0x25d3c> │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 321c0 <__cxa_atexit@plt+0x25d68> │ │ │ │ @@ -38781,15 +38781,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff2f8 │ │ │ │ ldrbteq fp, [pc], #2984 @ 32280 <__cxa_atexit@plt+0x25e28> │ │ │ │ @@ -38861,26 +38861,26 @@ │ │ │ │ ldr r2, [pc, #88] @ 323e0 <__cxa_atexit@plt+0x25f88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ b 323c0 <__cxa_atexit@plt+0x25f68> │ │ │ │ mov r7, #20 │ │ │ │ b 323c0 <__cxa_atexit@plt+0x25f68> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffff1dc │ │ │ │ ldrbteq fp, [pc], #2700 @ 323e0 <__cxa_atexit@plt+0x25f88> │ │ │ │ ldrbteq fp, [pc], #2644 @ 323e4 <__cxa_atexit@plt+0x25f8c> │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ ldrbteq fp, [pc], #192 @ 323ec <__cxa_atexit@plt+0x25f94> │ │ │ │ @@ -38905,18 +38905,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 32450 <__cxa_atexit@plt+0x25ff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [ip, #-2712] @ 0xfffff568 │ │ │ │ - strbeq r4, [ip, #-2656] @ 0xfffff5a0 │ │ │ │ - strbeq r4, [ip, #-2692] @ 0xfffff57c │ │ │ │ - strbeq r4, [ip, #-2688] @ 0xfffff580 │ │ │ │ + strbeq r4, [ip, #-2696] @ 0xfffff578 │ │ │ │ + strbeq r4, [ip, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq r4, [ip, #-2676] @ 0xfffff58c │ │ │ │ + strbeq r4, [ip, #-2672] @ 0xfffff590 │ │ │ │ ldrbteq fp, [pc], #72 @ 32464 <__cxa_atexit@plt+0x2600c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 324b8 <__cxa_atexit@plt+0x26060> │ │ │ │ @@ -38931,40 +38931,40 @@ │ │ │ │ ldr r1, [pc, #60] @ 324dc <__cxa_atexit@plt+0x26084> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r6, [r8], #554 @ 0x22a │ │ │ │ - strbeq r4, [ip, #-2288] @ 0xfffff710 │ │ │ │ + strbeq r6, [r8], #1066 @ 0x42a │ │ │ │ + strbeq r4, [ip, #-2272] @ 0xfffff720 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32510 <__cxa_atexit@plt+0x260b8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 32518 <__cxa_atexit@plt+0x260c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [ip, #-2188] @ 0xfffff774 │ │ │ │ + strbeq r4, [ip, #-2172] @ 0xfffff784 │ │ │ │ ldrbteq ip, [pc], #1104 @ 32524 <__cxa_atexit@plt+0x260cc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -39026,19 +39026,19 @@ │ │ │ │ stm ip, {r2, r4, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str fp, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r4, r8 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ ldrbteq ip, [pc], #616 @ 32654 <__cxa_atexit@plt+0x261fc> │ │ │ │ andeq r0, r0, r8, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -39081,24 +39081,24 @@ │ │ │ │ ldr r9, [r3, #3] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r9, [r5, #20] │ │ │ │ ldr r5, [pc, #124] @ 32780 <__cxa_atexit@plt+0x26328> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3, #1]! │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #72] @ 32784 <__cxa_atexit@plt+0x2632c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #68] @ 32788 <__cxa_atexit@plt+0x26330> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #64] @ 3278c <__cxa_atexit@plt+0x26334> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ @@ -39107,22 +39107,22 @@ │ │ │ │ add sl, r2, #1 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [pc], #1772 @ 32774 <__cxa_atexit@plt+0x2631c> │ │ │ │ @ instruction: 0xfffeb434 │ │ │ │ - strbeq r4, [ip, #-1852] @ 0xfffff8c4 │ │ │ │ - strbeq r4, [ip, #-1880] @ 0xfffff8a8 │ │ │ │ + strbeq r4, [ip, #-1836] @ 0xfffff8d4 │ │ │ │ + strbeq r4, [ip, #-1864] @ 0xfffff8b8 │ │ │ │ @ instruction: 0xfffeb44c │ │ │ │ - strbeq r4, [ip, #-1972] @ 0xfffff84c │ │ │ │ + strbeq r4, [ip, #-1956] @ 0xfffff85c │ │ │ │ ldrbteq sl, [pc], #3540 @ 3278c <__cxa_atexit@plt+0x26334> │ │ │ │ ldrbteq fp, [pc], #1616 @ 32790 <__cxa_atexit@plt+0x26338> │ │ │ │ - strbeq r4, [ip, #-1704] @ 0xfffff958 │ │ │ │ - strbeq r4, [ip, #-1748] @ 0xfffff92c │ │ │ │ + strbeq r4, [ip, #-1688] @ 0xfffff968 │ │ │ │ + strbeq r4, [ip, #-1732] @ 0xfffff93c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ ldrbteq ip, [pc], #284 @ 327a0 <__cxa_atexit@plt+0x26348> │ │ │ │ andeq r0, r0, r8, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -39164,15 +39164,15 @@ │ │ │ │ str r6, [r5, #12] │ │ │ │ str r9, [r5, #20] │ │ │ │ ldr r6, [pc, #536] @ 32a64 <__cxa_atexit@plt+0x2660c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 329e0 <__cxa_atexit@plt+0x26588> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r2, [pc, #432] @ 32a28 <__cxa_atexit@plt+0x265d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -39223,15 +39223,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r1, #4]! │ │ │ │ str r7, [r1, #8] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r2, #1]! │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #216] @ 32a3c <__cxa_atexit@plt+0x265e4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -39239,22 +39239,22 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r5, [pc, #204] @ 32a40 <__cxa_atexit@plt+0x265e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 400618 <__cxa_atexit@plt+0x3f41c0> │ │ │ │ + b 40064c <__cxa_atexit@plt+0x3f41f4> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r6, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #188] @ 32a68 <__cxa_atexit@plt+0x26610> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #184] @ 32a6c <__cxa_atexit@plt+0x26614> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #180] @ 32a70 <__cxa_atexit@plt+0x26618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ @@ -39264,50 +39264,50 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #68] @ 32a44 <__cxa_atexit@plt+0x265ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #64] @ 32a48 <__cxa_atexit@plt+0x265f0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #60] @ 32a4c <__cxa_atexit@plt+0x265f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - strbeq r4, [ip, #-1424] @ 0xfffffa70 │ │ │ │ + strbeq r4, [ip, #-1408] @ 0xfffffa80 │ │ │ │ ldrbteq fp, [pc], #1224 @ 32a38 <__cxa_atexit@plt+0x265e0> │ │ │ │ @ instruction: 0xfffeb210 │ │ │ │ - strbeq r4, [ip, #-1304] @ 0xfffffae8 │ │ │ │ + strbeq r4, [ip, #-1288] @ 0xfffffaf8 │ │ │ │ @ instruction: 0xfffeb1d8 │ │ │ │ - strbeq r4, [ip, #-1348] @ 0xfffffabc │ │ │ │ + strbeq r4, [ip, #-1332] @ 0xfffffacc │ │ │ │ ldrbteq sl, [pc], #2832 @ 32a4c <__cxa_atexit@plt+0x265f4> │ │ │ │ ldrbteq fp, [pc], #908 @ 32a50 <__cxa_atexit@plt+0x265f8> │ │ │ │ - strbeq r4, [ip, #-996] @ 0xfffffc1c │ │ │ │ + strbeq r4, [ip, #-980] @ 0xfffffc2c │ │ │ │ ldrbteq fp, [pc], #1444 @ 32a58 <__cxa_atexit@plt+0x26600> │ │ │ │ @ instruction: 0xfffeb2ec │ │ │ │ - strbeq r4, [ip, #-1524] @ 0xfffffa0c │ │ │ │ - strbeq r4, [ip, #-1552] @ 0xfffff9f0 │ │ │ │ + strbeq r4, [ip, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq r4, [ip, #-1536] @ 0xfffffa00 │ │ │ │ @ instruction: 0xfffeb304 │ │ │ │ - strbeq r4, [ip, #-1644] @ 0xfffff994 │ │ │ │ + strbeq r4, [ip, #-1628] @ 0xfffff9a4 │ │ │ │ ldrbteq sl, [pc], #2916 @ 32a70 <__cxa_atexit@plt+0x26618> │ │ │ │ ldrbteq fp, [pc], #992 @ 32a74 <__cxa_atexit@plt+0x2661c> │ │ │ │ - strbeq r4, [ip, #-1080] @ 0xfffffbc8 │ │ │ │ - strbeq r4, [ip, #-1124] @ 0xfffffb9c │ │ │ │ + strbeq r4, [ip, #-1064] @ 0xfffffbd8 │ │ │ │ + strbeq r4, [ip, #-1108] @ 0xfffffbac │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ ldrbteq fp, [pc], #3824 @ 32a84 <__cxa_atexit@plt+0x2662c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -39345,15 +39345,15 @@ │ │ │ │ ldrls r0, [pc, #32] @ 32b38 <__cxa_atexit@plt+0x266e0> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [ip, #-868] @ 0xfffffc9c │ │ │ │ + strbeq r4, [ip, #-852] @ 0xfffffcac │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ ldrbteq fp, [pc], #760 @ 32b3c <__cxa_atexit@plt+0x266e4> │ │ │ │ ldrbteq fp, [pc], #728 @ 32b40 <__cxa_atexit@plt+0x266e8> │ │ │ │ ldrbteq fp, [pc], #3668 @ 32b44 <__cxa_atexit@plt+0x266ec> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -39422,18 +39422,18 @@ │ │ │ │ sub r0, r6, #27 │ │ │ │ str r0, [r5, #32] │ │ │ │ str lr, [r5] │ │ │ │ ldr r3, [pc, #32] @ 32c78 <__cxa_atexit@plt+0x26820> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffef04 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq fp, [pc], #3332 @ 32c84 <__cxa_atexit@plt+0x2682c> │ │ │ │ andeq r0, r0, r7, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -39479,17 +39479,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 32d44 <__cxa_atexit@plt+0x268ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [ip, #-248] @ 0xffffff08 │ │ │ │ + strbeq r4, [ip, #-232] @ 0xffffff18 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r4, [ip, #-356] @ 0xfffffe9c │ │ │ │ + strbeq r4, [ip, #-340] @ 0xfffffeac │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ ldrbteq fp, [pc], #236 @ 32d5c <__cxa_atexit@plt+0x26904> │ │ │ │ ldrbteq fp, [pc], #208 @ 32d60 <__cxa_atexit@plt+0x26908> │ │ │ │ ldrbteq fp, [pc], #3108 @ 32d64 <__cxa_atexit@plt+0x2690c> │ │ │ │ andeq r0, r0, r7, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -39544,30 +39544,30 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r6, [pc, #68] @ 32e80 <__cxa_atexit@plt+0x26a28> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006c8 <__cxa_atexit@plt+0x3f4270> │ │ │ │ + b 4006fc <__cxa_atexit@plt+0x3f42a4> │ │ │ │ ldr r3, [pc, #32] @ 32e74 <__cxa_atexit@plt+0x26a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [ip, #-4056] @ 0xfffff028 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [ip, #-4040] @ 0xfffff038 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - strbeq r4, [ip, #-348] @ 0xfffffea4 │ │ │ │ - strbeq r4, [ip, #-144] @ 0xffffff70 │ │ │ │ - strbeq r4, [ip, #-152] @ 0xffffff68 │ │ │ │ + strbeq r4, [ip, #-332] @ 0xfffffeb4 │ │ │ │ + strbeq r4, [ip, #-128] @ 0xffffff80 │ │ │ │ + strbeq r4, [ip, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ ldrbteq fp, [pc], #32 @ 32e94 <__cxa_atexit@plt+0x26a3c> │ │ │ │ ldrbteq fp, [pc], #4 @ 32e98 <__cxa_atexit@plt+0x26a40> │ │ │ │ ldrbteq fp, [pc], #2812 @ 32e9c <__cxa_atexit@plt+0x26a44> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -39611,15 +39611,15 @@ │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [ip, #-3912] @ 0xfffff0b8 │ │ │ │ + strbeq r3, [ip, #-3896] @ 0xfffff0c8 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ ldrbteq sl, [pc], #3812 @ 32f64 <__cxa_atexit@plt+0x26b0c> │ │ │ │ ldrbteq sl, [pc], #3780 @ 32f68 <__cxa_atexit@plt+0x26b10> │ │ │ │ ldrbteq fp, [pc], #2604 @ 32f6c <__cxa_atexit@plt+0x26b14> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -39663,15 +39663,15 @@ │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [ip, #-3704] @ 0xfffff188 │ │ │ │ + strbeq r3, [ip, #-3688] @ 0xfffff198 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ ldrbteq sl, [pc], #3604 @ 33034 <__cxa_atexit@plt+0x26bdc> │ │ │ │ ldrbteq sl, [pc], #3572 @ 33038 <__cxa_atexit@plt+0x26be0> │ │ │ │ ldrbteq fp, [pc], #2468 @ 3303c <__cxa_atexit@plt+0x26be4> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -39711,25 +39711,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #48] @ 33120 <__cxa_atexit@plt+0x26cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ ldrbteq sl, [pc], #3404 @ 33120 <__cxa_atexit@plt+0x26cc8> │ │ │ │ ldrbteq sl, [pc], #3384 @ 33124 <__cxa_atexit@plt+0x26ccc> │ │ │ │ ldrbteq fp, [pc], #2312 @ 33128 <__cxa_atexit@plt+0x26cd0> │ │ │ │ @ instruction: 0xffffd108 │ │ │ │ ldrbteq sl, [pc], #3100 @ 33130 <__cxa_atexit@plt+0x26cd8> │ │ │ │ @@ -39759,18 +39759,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 331c4 <__cxa_atexit@plt+0x26d6c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq sl, [pc], #3188 @ 331c0 <__cxa_atexit@plt+0x26d68> │ │ │ │ ldrbteq sl, [pc], #3172 @ 331c4 <__cxa_atexit@plt+0x26d6c> │ │ │ │ @ instruction: 0xffffd040 │ │ │ │ ldrbteq sl, [pc], #2900 @ 331cc <__cxa_atexit@plt+0x26d74> │ │ │ │ ldrbteq fp, [pc], #2040 @ 331d0 <__cxa_atexit@plt+0x26d78> │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -39841,26 +39841,26 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r4, r9 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ mov fp, ip │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ mov r4, #104 @ 0x68 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffd018 │ │ │ │ ldrbteq fp, [pc], #1548 @ 3330c <__cxa_atexit@plt+0x26eb4> │ │ │ │ @ instruction: 0xffffe768 │ │ │ │ @ instruction: 0xffffe7f0 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xffffe1fc │ │ │ │ - strbeq r3, [ip, #-2792] @ 0xfffff518 │ │ │ │ + strbeq r3, [ip, #-2776] @ 0xfffff528 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrbteq fp, [pc], #1668 @ 33328 <__cxa_atexit@plt+0x26ed0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 33354 <__cxa_atexit@plt+0x26efc> │ │ │ │ @@ -39905,18 +39905,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 333ec <__cxa_atexit@plt+0x26f94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [ip, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq r3, [ip, #-2624] @ 0xfffff5c0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - strbeq r3, [ip, #-2744] @ 0xfffff548 │ │ │ │ + strbeq r3, [ip, #-2728] @ 0xfffff558 │ │ │ │ ldrbteq sl, [pc], #2648 @ 33404 <__cxa_atexit@plt+0x26fac> │ │ │ │ ldrbteq sl, [pc], #2620 @ 33408 <__cxa_atexit@plt+0x26fb0> │ │ │ │ ldrbteq fp, [pc], #1440 @ 3340c <__cxa_atexit@plt+0x26fb4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -39979,15 +39979,15 @@ │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r6, r2, #15 │ │ │ │ str r6, [r5, #12] │ │ │ │ sub r6, r2, #6 │ │ │ │ str ip, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ - b 4006a8 <__cxa_atexit@plt+0x3f4250> │ │ │ │ + b 4006dc <__cxa_atexit@plt+0x3f4284> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 33588 <__cxa_atexit@plt+0x27130> │ │ │ │ ldr lr, [pc, #152] @ 335c8 <__cxa_atexit@plt+0x27170> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, #148] @ 335cc <__cxa_atexit@plt+0x27174> │ │ │ │ @@ -40007,60 +40007,60 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ ldr r8, [pc, #92] @ 335d8 <__cxa_atexit@plt+0x27180> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #36] @ 335c4 <__cxa_atexit@plt+0x2716c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [pc], #916 @ 335bc <__cxa_atexit@plt+0x27164> │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - strbeq r3, [ip, #-2244] @ 0xfffff73c │ │ │ │ + strbeq r3, [ip, #-2228] @ 0xfffff74c │ │ │ │ ldrbteq fp, [pc], #708 @ 335cc <__cxa_atexit@plt+0x27174> │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrbteq fp, [pc], #792 @ 335d8 <__cxa_atexit@plt+0x27180> │ │ │ │ - strbeq r3, [ip, #-2148] @ 0xfffff79c │ │ │ │ - strbeq r3, [ip, #-2352] @ 0xfffff6d0 │ │ │ │ + strbeq r3, [ip, #-2132] @ 0xfffff7ac │ │ │ │ + strbeq r3, [ip, #-2336] @ 0xfffff6e0 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ ldrbteq fp, [pc], #1044 @ 335e8 <__cxa_atexit@plt+0x27190> │ │ │ │ ldrbteq sl, [pc], #2428 @ 335ec <__cxa_atexit@plt+0x27194> │ │ │ │ ldrbteq sl, [pc], #2400 @ 335f0 <__cxa_atexit@plt+0x27198> │ │ │ │ ldrbteq sl, [pc], #3168 @ 335f4 <__cxa_atexit@plt+0x2719c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #8] @ 33610 <__cxa_atexit@plt+0x271b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ - strbeq r3, [ip, #-2328] @ 0xfffff6e8 │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ + strbeq r3, [ip, #-2312] @ 0xfffff6f8 │ │ │ │ ldrbteq sl, [pc], #3128 @ 3361c <__cxa_atexit@plt+0x271c4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #8] @ 33638 <__cxa_atexit@plt+0x271e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ - strbeq r3, [ip, #-2288] @ 0xfffff710 │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ + strbeq r3, [ip, #-2272] @ 0xfffff720 │ │ │ │ ldm r5, {r1, r7} │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33670 <__cxa_atexit@plt+0x27218> │ │ │ │ ldr r3, [pc, #56] @ 3368c <__cxa_atexit@plt+0x27234> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -40089,20 +40089,20 @@ │ │ │ │ bcc 336d0 <__cxa_atexit@plt+0x27278> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 336e0 <__cxa_atexit@plt+0x27288> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [ip, #-1768] @ 0xfffff918 │ │ │ │ + strbeq r3, [ip, #-1752] @ 0xfffff928 │ │ │ │ ldrbteq fp, [pc], #784 @ 336ec <__cxa_atexit@plt+0x27294> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -40120,15 +40120,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r1, [pc, #204] @ 33804 <__cxa_atexit@plt+0x273ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr lr, [r1, #7] │ │ │ │ ldr r9, [r1, #11] │ │ │ │ ldr r1, [pc, #144] @ 337f4 <__cxa_atexit@plt+0x2739c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ @@ -40166,16 +40166,16 @@ │ │ │ │ stm r5, {r0, r7, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrbteq fp, [pc], #548 @ 33804 <__cxa_atexit@plt+0x273ac> │ │ │ │ - strbeq r3, [ip, #-1676] @ 0xfffff974 │ │ │ │ - strbeq r3, [ip, #-1652] @ 0xfffff98c │ │ │ │ + strbeq r3, [ip, #-1660] @ 0xfffff984 │ │ │ │ + strbeq r3, [ip, #-1636] @ 0xfffff99c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ ldrbteq fp, [pc], #476 @ 33818 <__cxa_atexit@plt+0x273c0> │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -40237,24 +40237,24 @@ │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ b 33044 <__cxa_atexit@plt+0x26bec> │ │ │ │ ldr r5, [pc, #36] @ 33938 <__cxa_atexit@plt+0x274e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r5, r2, #20 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [ip, #-1188] @ 0xfffffb5c │ │ │ │ - strbeq r3, [ip, #-1260] @ 0xfffffb14 │ │ │ │ - strbeq r3, [ip, #-1708] @ 0xfffff954 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [ip, #-1172] @ 0xfffffb6c │ │ │ │ + strbeq r3, [ip, #-1244] @ 0xfffffb24 │ │ │ │ + strbeq r3, [ip, #-1692] @ 0xfffff964 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ ldrbteq fp, [pc], #184 @ 33950 <__cxa_atexit@plt+0x274f8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33984 <__cxa_atexit@plt+0x2752c> │ │ │ │ @@ -40262,19 +40262,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 33990 <__cxa_atexit@plt+0x27538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [pc], #1212 @ 33994 <__cxa_atexit@plt+0x2753c> │ │ │ │ - strbeq r3, [ip, #-1052] @ 0xfffffbe4 │ │ │ │ + strbeq r3, [ip, #-1036] @ 0xfffffbf4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33a44 <__cxa_atexit@plt+0x275ec> │ │ │ │ @@ -40310,28 +40310,28 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 33a6c <__cxa_atexit@plt+0x27614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [ip, #-976] @ 0xfffffc30 │ │ │ │ - strbeq r3, [ip, #-892] @ 0xfffffc84 │ │ │ │ + strbeq r3, [ip, #-960] @ 0xfffffc40 │ │ │ │ + strbeq r3, [ip, #-876] @ 0xfffffc94 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbeq r3, [ip, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r3, [ip, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40364,17 +40364,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [ip, #-704] @ 0xfffffd40 │ │ │ │ + strbeq r3, [ip, #-688] @ 0xfffffd50 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbeq r3, [ip, #-724] @ 0xfffffd2c │ │ │ │ + strbeq r3, [ip, #-708] @ 0xfffffd3c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33bf8 <__cxa_atexit@plt+0x277a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -40419,15 +40419,15 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 33c38 <__cxa_atexit@plt+0x277e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r8 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ mov r8, r6 │ │ │ │ b 33c08 <__cxa_atexit@plt+0x277b0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ @@ -40435,18 +40435,18 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq r3, [ip, #-564] @ 0xfffffdcc │ │ │ │ - strbeq r3, [ip, #-460] @ 0xfffffe34 │ │ │ │ + strbeq r3, [ip, #-548] @ 0xfffffddc │ │ │ │ + strbeq r3, [ip, #-444] @ 0xfffffe44 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbeq r3, [ip, #-488] @ 0xfffffe18 │ │ │ │ + strbeq r3, [ip, #-472] @ 0xfffffe28 │ │ │ │ ldrbteq sl, [pc], #3528 @ 33c4c <__cxa_atexit@plt+0x277f4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33c88 <__cxa_atexit@plt+0x27830> │ │ │ │ @@ -40490,40 +40490,40 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r3, [pc, #108] @ 33d74 <__cxa_atexit@plt+0x2791c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ - b 4006d0 <__cxa_atexit@plt+0x3f4278> │ │ │ │ + b 400704 <__cxa_atexit@plt+0x3f42ac> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 33d54 <__cxa_atexit@plt+0x278fc> │ │ │ │ ldr r3, [pc, #56] @ 33d60 <__cxa_atexit@plt+0x27908> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 33d64 <__cxa_atexit@plt+0x2790c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #36] @ 33d68 <__cxa_atexit@plt+0x27910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ ldrbteq sl, [pc], #224 @ 33d6c <__cxa_atexit@plt+0x27914> │ │ │ │ - strbeq r3, [ip, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r3, [ip, #-552] @ 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrbteq sl, [pc], #3348 @ 33d78 <__cxa_atexit@plt+0x27920> │ │ │ │ - strbeq r3, [ip, #-172] @ 0xffffff54 │ │ │ │ + strbeq r3, [ip, #-156] @ 0xffffff64 │ │ │ │ ldrbteq r9, [pc], #316 @ 33d80 <__cxa_atexit@plt+0x27928> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ 33da8 <__cxa_atexit@plt+0x27950> │ │ │ │ add r7, pc, r7 │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -40551,25 +40551,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 33e2c <__cxa_atexit@plt+0x279d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbeq r4, [r8], #1141 @ 0x475 │ │ │ │ - strbeq r2, [ip, #-4000] @ 0xfffff060 │ │ │ │ + strbeq r4, [r8], #1653 @ 0x675 │ │ │ │ + strbeq r2, [ip, #-3984] @ 0xfffff070 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 33e8c <__cxa_atexit@plt+0x27a34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -40584,50 +40584,50 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #52] @ 33eb0 <__cxa_atexit@plt+0x27a58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r5} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4006d8 <__cxa_atexit@plt+0x3f4280> │ │ │ │ + b 40070c <__cxa_atexit@plt+0x3f42b4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [ip, #-3888] @ 0xfffff0d0 │ │ │ │ - strbeq r2, [ip, #-3916] @ 0xfffff0b4 │ │ │ │ - strbeq r2, [ip, #-3888] @ 0xfffff0d0 │ │ │ │ + strbeq r2, [ip, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r2, [ip, #-3900] @ 0xfffff0c4 │ │ │ │ + strbeq r2, [ip, #-3872] @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33eec <__cxa_atexit@plt+0x27a94> │ │ │ │ ldr r2, [pc, #36] @ 33ef4 <__cxa_atexit@plt+0x27a9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 33ef8 <__cxa_atexit@plt+0x27aa0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4006e0 <__cxa_atexit@plt+0x3f4288> │ │ │ │ + b 400714 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [ip, #-3776] @ 0xfffff140 │ │ │ │ - strbeq r3, [ip, #-164] @ 0xffffff5c │ │ │ │ + strbeq r2, [ip, #-3760] @ 0xfffff150 │ │ │ │ + strbeq r3, [ip, #-148] @ 0xffffff6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 33f18 <__cxa_atexit@plt+0x27ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldrbteq r8, [pc], #4040 @ 33f20 <__cxa_atexit@plt+0x27ac8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33f80 <__cxa_atexit@plt+0x27b28> │ │ │ │ @@ -40645,34 +40645,34 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 33fa4 <__cxa_atexit@plt+0x27b4c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r2, [ip, #-3640] @ 0xfffff1c8 │ │ │ │ + strbeq r2, [ip, #-3624] @ 0xfffff1d8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 33fc8 <__cxa_atexit@plt+0x27b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006e0 <__cxa_atexit@plt+0x3f4288> │ │ │ │ - strbeq r2, [ip, #-4040] @ 0xfffff038 │ │ │ │ + b 400714 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ + strbeq r2, [ip, #-4024] @ 0xfffff048 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34030 <__cxa_atexit@plt+0x27bd8> │ │ │ │ ldr r7, [pc, #104] @ 34054 <__cxa_atexit@plt+0x27bfc> │ │ │ │ @@ -40721,18 +40721,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq sl, [pc], #2476 @ 340cc <__cxa_atexit@plt+0x27c74> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ @@ -40745,15 +40745,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #148] @ 34190 <__cxa_atexit@plt+0x27d38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #140] @ 34194 <__cxa_atexit@plt+0x27d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 4006e8 <__cxa_atexit@plt+0x3f4290> │ │ │ │ + b 40071c <__cxa_atexit@plt+0x3f42c4> │ │ │ │ ldr r2, [pc, #104] @ 34180 <__cxa_atexit@plt+0x27d28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5] │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -40765,29 +40765,29 @@ │ │ │ │ ldr r0, [pc, #88] @ 341a0 <__cxa_atexit@plt+0x27d48> │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r8, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4006f0 <__cxa_atexit@plt+0x3f4298> │ │ │ │ + b 400724 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ ldr r3, [pc, #28] @ 34184 <__cxa_atexit@plt+0x27d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 34188 <__cxa_atexit@plt+0x27d30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r9, [pc], #328 @ 34188 <__cxa_atexit@plt+0x27d30> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq r9, [pc], #240 @ 34190 <__cxa_atexit@plt+0x27d38> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r2, [ip, #-3328] @ 0xfffff300 │ │ │ │ - strbeq r2, [ip, #-3708] @ 0xfffff184 │ │ │ │ + strbeq r2, [ip, #-3312] @ 0xfffff310 │ │ │ │ + strbeq r2, [ip, #-3692] @ 0xfffff194 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ ldrbteq sl, [pc], #2284 @ 341a8 <__cxa_atexit@plt+0x27d50> │ │ │ │ ldrbteq sl, [pc], #2232 @ 341ac <__cxa_atexit@plt+0x27d54> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -40802,21 +40802,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ 34214 <__cxa_atexit@plt+0x27dbc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ - b 4006f0 <__cxa_atexit@plt+0x3f4298> │ │ │ │ + b 400724 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ ldr r3, [pc, #28] @ 34218 <__cxa_atexit@plt+0x27dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrbteq sl, [pc], #2132 @ 3421c <__cxa_atexit@plt+0x27dc4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq sl, [pc], #2112 @ 34224 <__cxa_atexit@plt+0x27dcc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -40832,21 +40832,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ 3428c <__cxa_atexit@plt+0x27e34> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r1, #1 │ │ │ │ - b 4006f0 <__cxa_atexit@plt+0x3f4298> │ │ │ │ + b 400724 <__cxa_atexit@plt+0x3f42cc> │ │ │ │ ldr r3, [pc, #28] @ 34290 <__cxa_atexit@plt+0x27e38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrbteq sl, [pc], #2012 @ 34294 <__cxa_atexit@plt+0x27e3c> │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq sl, [pc], #1976 @ 3429c <__cxa_atexit@plt+0x27e44> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -40932,19 +40932,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ - strbeq r2, [ip, #-2468] @ 0xfffff65c │ │ │ │ + strbeq r2, [ip, #-2452] @ 0xfffff66c │ │ │ │ ldrbteq sl, [pc], #1588 @ 34414 <__cxa_atexit@plt+0x27fbc> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3443c <__cxa_atexit@plt+0x27fe4> │ │ │ │ ldr r3, [pc, #108] @ 34498 <__cxa_atexit@plt+0x28040> │ │ │ │ @@ -40971,18 +40971,18 @@ │ │ │ │ ldmdb r5, {r2, r7} │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r3, [r9, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - strbeq r2, [ip, #-2336] @ 0xfffff6e0 │ │ │ │ + strbeq r2, [ip, #-2320] @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 34504 <__cxa_atexit@plt+0x280ac> │ │ │ │ @@ -41001,17 +41001,17 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - strbeq r2, [ip, #-2228] @ 0xfffff74c │ │ │ │ + strbeq r2, [ip, #-2212] @ 0xfffff75c │ │ │ │ ldrbteq r8, [pc], #2768 @ 34520 <__cxa_atexit@plt+0x280c8> │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 34554 <__cxa_atexit@plt+0x280fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -41086,30 +41086,30 @@ │ │ │ │ ldr r3, [pc, #84] @ 346a0 <__cxa_atexit@plt+0x28248> │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5] │ │ │ │ stmib r5, {r0, r2, r3} │ │ │ │ ldm sp, {r8, r9} │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400568 <__cxa_atexit@plt+0x3f4110> │ │ │ │ + b 40059c <__cxa_atexit@plt+0x3f4144> │ │ │ │ ldr r7, [pc, #56] @ 346a4 <__cxa_atexit@plt+0x2824c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str fp, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffe567c │ │ │ │ - strbeq r2, [ip, #-2116] @ 0xfffff7bc │ │ │ │ strbeq r2, [ip, #-2100] @ 0xfffff7cc │ │ │ │ + strbeq r2, [ip, #-2084] @ 0xfffff7dc │ │ │ │ @ instruction: 0xfffe5744 │ │ │ │ ldrbteq r8, [pc], #2436 @ 346ac <__cxa_atexit@plt+0x28254> │ │ │ │ ldrbteq r8, [pc], #2368 @ 346b0 <__cxa_atexit@plt+0x28258> │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ @@ -41161,26 +41161,26 @@ │ │ │ │ ldr r6, [pc, #68] @ 347bc <__cxa_atexit@plt+0x28364> │ │ │ │ add r6, pc, r6 │ │ │ │ str r1, [r5, #8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 400568 <__cxa_atexit@plt+0x3f4110> │ │ │ │ + b 40059c <__cxa_atexit@plt+0x3f4144> │ │ │ │ ldr r7, [pc, #40] @ 347c0 <__cxa_atexit@plt+0x28368> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r9, sl} │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe5560 │ │ │ │ - strbeq r2, [ip, #-1832] @ 0xfffff8d8 │ │ │ │ - strbeq r2, [ip, #-1796] @ 0xfffff8fc │ │ │ │ + strbeq r2, [ip, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq r2, [ip, #-1780] @ 0xfffff90c │ │ │ │ @ instruction: 0xfffe5618 │ │ │ │ ldrbteq r8, [pc], #2136 @ 347c8 <__cxa_atexit@plt+0x28370> │ │ │ │ ldrbteq sl, [pc], #720 @ 347cc <__cxa_atexit@plt+0x28374> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ @@ -41307,16 +41307,16 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 349dc <__cxa_atexit@plt+0x28584> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r2, [ip, #-1500] @ 0xfffffa24 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r2, [ip, #-1484] @ 0xfffffa34 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41338,86 +41338,86 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 34a58 <__cxa_atexit@plt+0x28600> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r2, [ip, #-1380] @ 0xfffffa9c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r2, [ip, #-1364] @ 0xfffffaac │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq sl, [pc], #72 @ 34a64 <__cxa_atexit@plt+0x2860c> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 347d4 <__cxa_atexit@plt+0x2837c> │ │ │ │ ldrbteq r9, [pc], #3964 @ 34a78 <__cxa_atexit@plt+0x28620> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 33044 <__cxa_atexit@plt+0x26bec> │ │ │ │ - strbeq r8, [r8], #890 @ 0x37a │ │ │ │ + strbeq r8, [r8], #1402 @ 0x57a │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #953 @ 0x3b9 │ │ │ │ + strbeq r8, [r8], #1465 @ 0x5b9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8], #1028 @ 0x404 │ │ │ │ + strbeq r8, [r8], #1540 @ 0x604 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [pc], #268 @ 34ad4 <__cxa_atexit@plt+0x2867c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 34b24 <__cxa_atexit@plt+0x286cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 34b1c <__cxa_atexit@plt+0x286c4> │ │ │ │ ldr r3, [pc, #44] @ 34b2c <__cxa_atexit@plt+0x286d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 34b30 <__cxa_atexit@plt+0x286d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [pc], #204 @ 34b34 <__cxa_atexit@plt+0x286dc> │ │ │ │ - strbeq r2, [ip, #-628] @ 0xfffffd8c │ │ │ │ + strbeq r2, [ip, #-612] @ 0xfffffd9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #32] @ 34b68 <__cxa_atexit@plt+0x28710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [pc, #28] @ 34b6c <__cxa_atexit@plt+0x28714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [ip, #-576] @ 0xfffffdc0 │ │ │ │ - strbeq r2, [ip, #-564] @ 0xfffffdcc │ │ │ │ + strbeq r2, [ip, #-560] @ 0xfffffdd0 │ │ │ │ + strbeq r2, [ip, #-548] @ 0xfffffddc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34b98 <__cxa_atexit@plt+0x28740> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -41466,16 +41466,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 34c54 <__cxa_atexit@plt+0x287fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r2, [ip, #-364] @ 0xfffffe94 │ │ │ │ - strbeq r2, [ip, #-324] @ 0xfffffebc │ │ │ │ + strbeq r2, [ip, #-348] @ 0xfffffea4 │ │ │ │ + strbeq r2, [ip, #-308] @ 0xfffffecc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 34bac <__cxa_atexit@plt+0x28754> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -41485,16 +41485,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [ip, #-268] @ 0xfffffef4 │ │ │ │ - strbeq r2, [ip, #-256] @ 0xffffff00 │ │ │ │ + strbeq r2, [ip, #-252] @ 0xffffff04 │ │ │ │ + strbeq r2, [ip, #-240] @ 0xffffff10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 34ccc <__cxa_atexit@plt+0x28874> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -41543,16 +41543,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 34d88 <__cxa_atexit@plt+0x28930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r2, [ip, #-56] @ 0xffffffc8 │ │ │ │ - strbeq r2, [ip, #-16] │ │ │ │ + strbeq r2, [ip, #-40] @ 0xffffffd8 │ │ │ │ + strbeq r2, [ip, #-0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 34ce0 <__cxa_atexit@plt+0x28888> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -41562,16 +41562,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [ip, #-4056] @ 0xfffff028 │ │ │ │ - strbeq r1, [ip, #-4044] @ 0xfffff034 │ │ │ │ + strbeq r1, [ip, #-4040] @ 0xfffff038 │ │ │ │ + strbeq r1, [ip, #-4028] @ 0xfffff044 │ │ │ │ ldrbteq r9, [pc], #3600 @ 34de0 <__cxa_atexit@plt+0x28988> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34e30 <__cxa_atexit@plt+0x289d8> │ │ │ │ @@ -41590,15 +41590,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r1, [ip, #-3972] @ 0xfffff07c │ │ │ │ + strbeq r1, [ip, #-3956] @ 0xfffff08c │ │ │ │ ldrbteq r9, [pc], #3492 @ 34e4c <__cxa_atexit@plt+0x289f4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r8, #3 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -41643,15 +41643,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrbteq r9, [pc], #3352 @ 34f14 <__cxa_atexit@plt+0x28abc> │ │ │ │ ldrbteq r9, [pc], #3320 @ 34f18 <__cxa_atexit@plt+0x28ac0> │ │ │ │ - strbeq r1, [ip, #-3752] @ 0xfffff158 │ │ │ │ + strbeq r1, [ip, #-3736] @ 0xfffff168 │ │ │ │ ldrbteq r9, [pc], #3420 @ 34f20 <__cxa_atexit@plt+0x28ac8> │ │ │ │ ldrbteq r9, [pc], #3276 @ 34f24 <__cxa_atexit@plt+0x28acc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -41676,15 +41676,15 @@ │ │ │ │ ldr r9, [pc, #16] @ 34f94 <__cxa_atexit@plt+0x28b3c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [pc], #3212 @ 34f98 <__cxa_atexit@plt+0x28b40> │ │ │ │ ldrbteq r9, [pc], #3180 @ 34f9c <__cxa_atexit@plt+0x28b44> │ │ │ │ - strbeq r1, [ip, #-3612] @ 0xfffff1e4 │ │ │ │ + strbeq r1, [ip, #-3596] @ 0xfffff1f4 │ │ │ │ ldrbteq r9, [pc], #3236 @ 34fa4 <__cxa_atexit@plt+0x28b4c> │ │ │ │ ldrbteq r9, [pc], #3144 @ 34fa8 <__cxa_atexit@plt+0x28b50> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3500c <__cxa_atexit@plt+0x28bb4> │ │ │ │ @@ -41723,15 +41723,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrbteq r9, [pc], #3024 @ 35054 <__cxa_atexit@plt+0x28bfc> │ │ │ │ ldrbteq r9, [pc], #2996 @ 35058 <__cxa_atexit@plt+0x28c00> │ │ │ │ - strbeq r1, [ip, #-3440] @ 0xfffff290 │ │ │ │ + strbeq r1, [ip, #-3424] @ 0xfffff2a0 │ │ │ │ ldrbteq r9, [pc], #3064 @ 35060 <__cxa_atexit@plt+0x28c08> │ │ │ │ ldrbteq r9, [pc], #2956 @ 35064 <__cxa_atexit@plt+0x28c0c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #35 @ 0x23 │ │ │ │ bne 35098 <__cxa_atexit@plt+0x28c40> │ │ │ │ @@ -41754,15 +41754,15 @@ │ │ │ │ ldr r9, [pc, #16] @ 350cc <__cxa_atexit@plt+0x28c74> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [pc], #2896 @ 350d0 <__cxa_atexit@plt+0x28c78> │ │ │ │ ldrbteq r9, [pc], #2868 @ 350d4 <__cxa_atexit@plt+0x28c7c> │ │ │ │ - strbeq r1, [ip, #-3300] @ 0xfffff31c │ │ │ │ + strbeq r1, [ip, #-3284] @ 0xfffff32c │ │ │ │ ldrbteq r9, [pc], #2920 @ 350dc <__cxa_atexit@plt+0x28c84> │ │ │ │ ldrbteq r9, [pc], #2860 @ 350e0 <__cxa_atexit@plt+0x28c88> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -41788,15 +41788,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - strbeq r1, [ip, #-3196] @ 0xfffff384 │ │ │ │ + strbeq r1, [ip, #-3180] @ 0xfffff394 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 351b0 <__cxa_atexit@plt+0x28d58> │ │ │ │ ldr lr, [pc, #64] @ 351bc <__cxa_atexit@plt+0x28d64> │ │ │ │ @@ -41814,15 +41814,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r1, [ip, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq r1, [ip, #-3060] @ 0xfffff40c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 35234 <__cxa_atexit@plt+0x28ddc> │ │ │ │ ldr r2, [pc, #128] @ 35260 <__cxa_atexit@plt+0x28e08> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41856,16 +41856,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq r1, [ip, #-2956] @ 0xfffff474 │ │ │ │ strbeq r1, [ip, #-2940] @ 0xfffff484 │ │ │ │ + strbeq r1, [ip, #-2924] @ 0xfffff494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 352b0 <__cxa_atexit@plt+0x28e58> │ │ │ │ ldr r2, [pc, #88] @ 352e4 <__cxa_atexit@plt+0x28e8c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41888,26 +41888,26 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [ip, #-2816] @ 0xfffff500 │ │ │ │ + strbeq r1, [ip, #-2800] @ 0xfffff510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #35 @ 0x23 │ │ │ │ ldrne r7, [r5, #4] │ │ │ │ ldreq r7, [pc, #12] @ 35314 <__cxa_atexit@plt+0x28ebc> │ │ │ │ ldreq r7, [pc, r7] │ │ │ │ addeq r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [ip, #-2736] @ 0xfffff550 │ │ │ │ + strbeq r1, [ip, #-2720] @ 0xfffff560 │ │ │ │ ldrbteq r9, [pc], #2252 @ 35320 <__cxa_atexit@plt+0x28ec8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 353e0 <__cxa_atexit@plt+0x28f88> │ │ │ │ @@ -41959,21 +41959,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrbteq r9, [pc], #2084 @ 35414 <__cxa_atexit@plt+0x28fbc> │ │ │ │ - strbeq r1, [ip, #-2532] @ 0xfffff61c │ │ │ │ + strbeq r1, [ip, #-2516] @ 0xfffff62c │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbeq r1, [ip, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq r1, [ip, #-2576] @ 0xfffff5f0 │ │ │ │ ldrbteq r9, [pc], #2020 @ 35428 <__cxa_atexit@plt+0x28fd0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 354a0 <__cxa_atexit@plt+0x29048> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -42006,38 +42006,38 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [ip, #-2320] @ 0xfffff6f0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [ip, #-2304] @ 0xfffff700 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - strbeq r1, [ip, #-2360] @ 0xfffff6c8 │ │ │ │ + strbeq r1, [ip, #-2344] @ 0xfffff6d8 │ │ │ │ ldrbteq r9, [pc], #2276 @ 354dc <__cxa_atexit@plt+0x29084> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35510 <__cxa_atexit@plt+0x290b8> │ │ │ │ ldr r2, [pc, #36] @ 35518 <__cxa_atexit@plt+0x290c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3551c <__cxa_atexit@plt+0x290c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [ip, #-2204] @ 0xfffff764 │ │ │ │ - strbeq r1, [ip, #-2696] @ 0xfffff578 │ │ │ │ + strbeq r1, [ip, #-2188] @ 0xfffff774 │ │ │ │ + strbeq r1, [ip, #-2680] @ 0xfffff588 │ │ │ │ ldrbteq r9, [pc], #2200 @ 35528 <__cxa_atexit@plt+0x290d0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3559c <__cxa_atexit@plt+0x29144> │ │ │ │ @@ -42060,27 +42060,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 355c8 <__cxa_atexit@plt+0x29170> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r5, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r7, [r8], #2578 @ 0xa12 │ │ │ │ - strbeq r1, [ip, #-2092] @ 0xfffff7d4 │ │ │ │ - strbeq r1, [ip, #-2580] @ 0xfffff5ec │ │ │ │ - strbeq r1, [ip, #-2088] @ 0xfffff7d8 │ │ │ │ + strbeq r7, [r8], #3090 @ 0xc12 │ │ │ │ + strbeq r1, [ip, #-2076] @ 0xfffff7e4 │ │ │ │ + strbeq r1, [ip, #-2564] @ 0xfffff5fc │ │ │ │ + strbeq r1, [ip, #-2072] @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35648 <__cxa_atexit@plt+0x291f0> │ │ │ │ ldr r2, [pc, #104] @ 35650 <__cxa_atexit@plt+0x291f8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42107,43 +42107,43 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r1, [ip, #-1948] @ 0xfffff864 │ │ │ │ + strbeq r1, [ip, #-1932] @ 0xfffff874 │ │ │ │ + strbeq r1, [ip, #-1852] @ 0xfffff8c4 │ │ │ │ strbeq r1, [ip, #-1868] @ 0xfffff8b4 │ │ │ │ - strbeq r1, [ip, #-1884] @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 35694 <__cxa_atexit@plt+0x2923c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 35698 <__cxa_atexit@plt+0x29240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [ip, #-1812] @ 0xfffff8ec │ │ │ │ - strbeq r1, [ip, #-1808] @ 0xfffff8f0 │ │ │ │ + strbeq r1, [ip, #-1796] @ 0xfffff8fc │ │ │ │ + strbeq r1, [ip, #-1792] @ 0xfffff900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 356c8 <__cxa_atexit@plt+0x29270> │ │ │ │ ldr r3, [pc, #28] @ 356d8 <__cxa_atexit@plt+0x29280> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 9984e0 <__cxa_atexit@plt+0x98c088> │ │ │ │ + b 2dea88 <__cxa_atexit@plt+0x2d2630> │ │ │ │ ldr r7, [pc, #12] @ 356dc <__cxa_atexit@plt+0x29284> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r9, [pc], #1836 @ 356e4 <__cxa_atexit@plt+0x2928c> │ │ │ │ ldrbteq r9, [pc], #1812 @ 356e8 <__cxa_atexit@plt+0x29290> │ │ │ │ @@ -42176,18 +42176,18 @@ │ │ │ │ beq 35754 <__cxa_atexit@plt+0x292fc> │ │ │ │ b 35784 <__cxa_atexit@plt+0x2932c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r1, [ip, #-1656] @ 0xfffff988 │ │ │ │ - strbeq r1, [ip, #-2156] @ 0xfffff794 │ │ │ │ + strbeq r1, [ip, #-1640] @ 0xfffff998 │ │ │ │ + strbeq r1, [ip, #-2140] @ 0xfffff7a4 │ │ │ │ ldrbteq r9, [pc], #1660 @ 35780 <__cxa_atexit@plt+0x29328> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 357e0 <__cxa_atexit@plt+0x29388> │ │ │ │ mov r3, r7 │ │ │ │ @@ -42213,24 +42213,24 @@ │ │ │ │ ldr r3, [pc, #52] @ 3581c <__cxa_atexit@plt+0x293c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 35820 <__cxa_atexit@plt+0x293c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - strbeq r1, [ip, #-1720] @ 0xfffff948 │ │ │ │ + strbeq r1, [ip, #-1704] @ 0xfffff958 │ │ │ │ ldrbteq r9, [pc], #1488 @ 3582c <__cxa_atexit@plt+0x293d4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #78 @ 0x4e │ │ │ │ bne 35858 <__cxa_atexit@plt+0x29400> │ │ │ │ ldr r3, [pc, #60] @ 35880 <__cxa_atexit@plt+0x29428> │ │ │ │ @@ -42243,20 +42243,20 @@ │ │ │ │ ldr r3, [pc, #36] @ 35884 <__cxa_atexit@plt+0x2942c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r3, [pc, #28] @ 35888 <__cxa_atexit@plt+0x29430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - strbeq r1, [ip, #-1604] @ 0xfffff9bc │ │ │ │ + strbeq r1, [ip, #-1588] @ 0xfffff9cc │ │ │ │ ldrbteq r9, [pc], #1384 @ 35894 <__cxa_atexit@plt+0x2943c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35908 <__cxa_atexit@plt+0x294b0> │ │ │ │ mov r3, r7 │ │ │ │ @@ -42279,36 +42279,36 @@ │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 35934 <__cxa_atexit@plt+0x294dc> │ │ │ │ ldr r5, [pc, #96] @ 3595c <__cxa_atexit@plt+0x29504> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 9984e0 <__cxa_atexit@plt+0x98c088> │ │ │ │ + b 2dea88 <__cxa_atexit@plt+0x2d2630> │ │ │ │ ldr r3, [pc, #68] @ 35954 <__cxa_atexit@plt+0x294fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 35958 <__cxa_atexit@plt+0x29500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #16] @ 35950 <__cxa_atexit@plt+0x294f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrbteq r9, [pc], #1212 @ 35958 <__cxa_atexit@plt+0x29500> │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - strbeq r1, [ip, #-1424] @ 0xfffffa70 │ │ │ │ + strbeq r1, [ip, #-1408] @ 0xfffffa80 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ ldrbteq r9, [pc], #1172 @ 35968 <__cxa_atexit@plt+0x29510> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #111 @ 0x6f │ │ │ │ bne 359a4 <__cxa_atexit@plt+0x2954c> │ │ │ │ @@ -42318,32 +42318,32 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 359c4 <__cxa_atexit@plt+0x2956c> │ │ │ │ ldr r3, [pc, #76] @ 359e8 <__cxa_atexit@plt+0x29590> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b 9984e0 <__cxa_atexit@plt+0x98c088> │ │ │ │ + b 2dea88 <__cxa_atexit@plt+0x2d2630> │ │ │ │ ldr r3, [pc, #52] @ 359e0 <__cxa_atexit@plt+0x29588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r3, [pc, #44] @ 359e4 <__cxa_atexit@plt+0x2958c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #12] @ 359dc <__cxa_atexit@plt+0x29584> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrbteq r9, [pc], #1068 @ 359e4 <__cxa_atexit@plt+0x2958c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r1, [ip, #-1272] @ 0xfffffb08 │ │ │ │ + strbeq r1, [ip, #-1256] @ 0xfffffb18 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 35a4c <__cxa_atexit@plt+0x295f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -42366,28 +42366,28 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - strbeq r1, [ip, #-1376] @ 0xfffffaa0 │ │ │ │ + strbeq r1, [ip, #-1360] @ 0xfffffab0 │ │ │ │ ldrbteq r9, [pc], #888 @ 35a74 <__cxa_atexit@plt+0x2961c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 35a98 <__cxa_atexit@plt+0x29640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 35a9c <__cxa_atexit@plt+0x29644> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r9, [pc], #764 @ 35aa4 <__cxa_atexit@plt+0x2964c> │ │ │ │ ldrbteq r9, [pc], #820 @ 35aa8 <__cxa_atexit@plt+0x29650> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -42399,18 +42399,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 35ae8 <__cxa_atexit@plt+0x29690> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 35aec <__cxa_atexit@plt+0x29694> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r9, [pc], #700 @ 35af4 <__cxa_atexit@plt+0x2969c> │ │ │ │ - strbeq r1, [ip, #-1236] @ 0xfffffb2c │ │ │ │ + strbeq r1, [ip, #-1220] @ 0xfffffb3c │ │ │ │ ldrbteq r9, [pc], #720 @ 35afc <__cxa_atexit@plt+0x296a4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35b20 <__cxa_atexit@plt+0x296c8> │ │ │ │ ldr r7, [pc, #48] @ 35b44 <__cxa_atexit@plt+0x296ec> │ │ │ │ @@ -42420,18 +42420,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 35b3c <__cxa_atexit@plt+0x296e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #12] @ 35b40 <__cxa_atexit@plt+0x296e8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r9, [pc], #632 @ 35b48 <__cxa_atexit@plt+0x296f0> │ │ │ │ - strbeq r1, [ip, #-1152] @ 0xfffffb80 │ │ │ │ + strbeq r1, [ip, #-1136] @ 0xfffffb90 │ │ │ │ ldrbteq r9, [pc], #624 @ 35b50 <__cxa_atexit@plt+0x296f8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 35b74 <__cxa_atexit@plt+0x2971c> │ │ │ │ ldr r7, [pc, #96] @ 35bc8 <__cxa_atexit@plt+0x29770> │ │ │ │ @@ -42455,18 +42455,18 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [ip, #-1068] @ 0xfffffbd4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [ip, #-1052] @ 0xfffffbe4 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - strbeq r1, [ip, #-1016] @ 0xfffffc08 │ │ │ │ + strbeq r1, [ip, #-1000] @ 0xfffffc18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 35c34 <__cxa_atexit@plt+0x297dc> │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -42475,31 +42475,31 @@ │ │ │ │ bne 35c18 <__cxa_atexit@plt+0x297c0> │ │ │ │ ldr r7, [pc, #64] @ 35c44 <__cxa_atexit@plt+0x297ec> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ldr r7, [pc, #56] @ 35c48 <__cxa_atexit@plt+0x297f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #48] @ 35c50 <__cxa_atexit@plt+0x297f8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ldr r7, [pc, #40] @ 35c54 <__cxa_atexit@plt+0x297fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #16] @ 35c4c <__cxa_atexit@plt+0x297f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r1, [ip, #-908] @ 0xfffffc74 │ │ │ │ + strbeq r1, [ip, #-892] @ 0xfffffc84 │ │ │ │ ldrbteq r9, [pc], #464 @ 35c54 <__cxa_atexit@plt+0x297fc> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - strbeq r1, [ip, #-884] @ 0xfffffc8c │ │ │ │ + strbeq r1, [ip, #-868] @ 0xfffffc9c │ │ │ │ ldrbteq r9, [pc], #428 @ 35c60 <__cxa_atexit@plt+0x29808> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 35d20 <__cxa_atexit@plt+0x298c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ @@ -42532,30 +42532,30 @@ │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stmib r5, {r1, r2, lr} │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ ldr r8, [pc, #60] @ 35d34 <__cxa_atexit@plt+0x298dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r1, [ip, #-804] @ 0xfffffcdc │ │ │ │ + strbeq r1, [ip, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - strbeq r1, [ip, #-280] @ 0xfffffee8 │ │ │ │ - strbeq r1, [ip, #-688] @ 0xfffffd50 │ │ │ │ + strbeq r1, [ip, #-264] @ 0xfffffef8 │ │ │ │ + strbeq r1, [ip, #-672] @ 0xfffffd60 │ │ │ │ ldrbteq r9, [pc], #204 @ 35d40 <__cxa_atexit@plt+0x298e8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -42581,24 +42581,24 @@ │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stmib r5, {r1, r2, lr} │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ ldr r8, [pc, #36] @ 35de0 <__cxa_atexit@plt+0x29988> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - strbeq r1, [ip, #-84] @ 0xffffffac │ │ │ │ - strbeq r1, [ip, #-492] @ 0xfffffe14 │ │ │ │ + strbeq r1, [ip, #-68] @ 0xffffffbc │ │ │ │ + strbeq r1, [ip, #-476] @ 0xfffffe24 │ │ │ │ ldrbteq r9, [pc], #32 @ 35dec <__cxa_atexit@plt+0x29994> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 35eac <__cxa_atexit@plt+0x29a54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ @@ -42631,30 +42631,30 @@ │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stmib r5, {r1, r2, lr} │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ ldr r8, [pc, #60] @ 35ec0 <__cxa_atexit@plt+0x29a68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r1, [ip, #-408] @ 0xfffffe68 │ │ │ │ + strbeq r1, [ip, #-392] @ 0xfffffe78 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbeq r0, [ip, #-3980] @ 0xfffff074 │ │ │ │ - strbeq r1, [ip, #-292] @ 0xfffffedc │ │ │ │ + strbeq r0, [ip, #-3964] @ 0xfffff084 │ │ │ │ + strbeq r1, [ip, #-276] @ 0xfffffeec │ │ │ │ ldrbteq r8, [pc], #3904 @ 35ecc <__cxa_atexit@plt+0x29a74> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -42680,24 +42680,24 @@ │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stmib r5, {r1, r2, lr} │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ ldr r8, [pc, #36] @ 35f6c <__cxa_atexit@plt+0x29b14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r0, [ip, #-3784] @ 0xfffff138 │ │ │ │ - strbeq r1, [ip, #-96] @ 0xffffffa0 │ │ │ │ + strbeq r0, [ip, #-3768] @ 0xfffff148 │ │ │ │ + strbeq r1, [ip, #-80] @ 0xffffffb0 │ │ │ │ ldrbteq r8, [pc], #3732 @ 35f78 <__cxa_atexit@plt+0x29b20> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #52] @ 35fb8 <__cxa_atexit@plt+0x29b60> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -42707,18 +42707,18 @@ │ │ │ │ stm r8, {r2, r3, lr} │ │ │ │ stmda r5, {r0, r1} │ │ │ │ ldr r3, [pc, #20] @ 35fbc <__cxa_atexit@plt+0x29b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [pc, #12] @ 35fc0 <__cxa_atexit@plt+0x29b68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r0, [ip, #-3648] @ 0xfffff1c0 │ │ │ │ - strbeq r0, [ip, #-4084] @ 0xfffff00c │ │ │ │ + strbeq r0, [ip, #-3632] @ 0xfffff1d0 │ │ │ │ + strbeq r0, [ip, #-4068] @ 0xfffff01c │ │ │ │ ldrbteq r8, [pc], #3648 @ 35fcc <__cxa_atexit@plt+0x29b74> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 36040 <__cxa_atexit@plt+0x29be8> │ │ │ │ ldr r7, [pc, #340] @ 36138 <__cxa_atexit@plt+0x29ce0> │ │ │ │ @@ -42741,15 +42741,15 @@ │ │ │ │ bne 360e8 <__cxa_atexit@plt+0x29c90> │ │ │ │ ldr r7, [pc, #276] @ 36140 <__cxa_atexit@plt+0x29ce8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ ldr r7, [pc, #268] @ 36144 <__cxa_atexit@plt+0x29cec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #220] @ 36124 <__cxa_atexit@plt+0x29ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ands r7, r2, #3 │ │ │ │ beq 360cc <__cxa_atexit@plt+0x29c74> │ │ │ │ @@ -42773,15 +42773,15 @@ │ │ │ │ stmda r5, {r2, r3, lr} │ │ │ │ stmib r5, {r0, r1} │ │ │ │ ldr r3, [pc, #128] @ 36130 <__cxa_atexit@plt+0x29cd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #120] @ 36134 <__cxa_atexit@plt+0x29cdc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -42790,35 +42790,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #92] @ 3614c <__cxa_atexit@plt+0x29cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ ldr r7, [pc, #84] @ 36150 <__cxa_atexit@plt+0x29cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 36148 <__cxa_atexit@plt+0x29cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq r0, [ip, #-3384] @ 0xfffff2c8 │ │ │ │ - strbeq r0, [ip, #-3820] @ 0xfffff114 │ │ │ │ + strbeq r0, [ip, #-3368] @ 0xfffff2d8 │ │ │ │ + strbeq r0, [ip, #-3804] @ 0xfffff124 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - strbeq r0, [ip, #-3940] @ 0xfffff09c │ │ │ │ + strbeq r0, [ip, #-3924] @ 0xfffff0ac │ │ │ │ ldrbteq r8, [pc], #3316 @ 36150 <__cxa_atexit@plt+0x29cf8> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - strbeq r0, [ip, #-3748] @ 0xfffff15c │ │ │ │ + strbeq r0, [ip, #-3732] @ 0xfffff16c │ │ │ │ ldrbteq r8, [pc], #3248 @ 3615c <__cxa_atexit@plt+0x29d04> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #120] @ 361e4 <__cxa_atexit@plt+0x29d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -42834,33 +42834,33 @@ │ │ │ │ bne 361b4 <__cxa_atexit@plt+0x29d5c> │ │ │ │ ldr r7, [pc, #72] @ 361e8 <__cxa_atexit@plt+0x29d90> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ ldr r7, [pc, #64] @ 361ec <__cxa_atexit@plt+0x29d94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #56] @ 361f4 <__cxa_atexit@plt+0x29d9c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ ldr r7, [pc, #48] @ 361f8 <__cxa_atexit@plt+0x29da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #24] @ 361f0 <__cxa_atexit@plt+0x29d98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - strbeq r0, [ip, #-3568] @ 0xfffff210 │ │ │ │ + strbeq r0, [ip, #-3552] @ 0xfffff220 │ │ │ │ ldrbteq r8, [pc], #3124 @ 361f8 <__cxa_atexit@plt+0x29da0> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - strbeq r0, [ip, #-3544] @ 0xfffff228 │ │ │ │ + strbeq r0, [ip, #-3528] @ 0xfffff238 │ │ │ │ ldrbteq r8, [pc], #3080 @ 36204 <__cxa_atexit@plt+0x29dac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #160] @ 362b0 <__cxa_atexit@plt+0x29e58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ @@ -42889,28 +42889,28 @@ │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stmib r5, {r1, r2, lr} │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ ldr r8, [pc, #52] @ 362c0 <__cxa_atexit@plt+0x29e68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - strbeq r0, [ip, #-2948] @ 0xfffff47c │ │ │ │ - strbeq r0, [ip, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq r0, [ip, #-2932] @ 0xfffff48c │ │ │ │ + strbeq r0, [ip, #-3340] @ 0xfffff2f4 │ │ │ │ ldrbteq r8, [pc], #2880 @ 362cc <__cxa_atexit@plt+0x29e74> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -42936,24 +42936,24 @@ │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stmib r5, {r1, r2, lr} │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ ldr r8, [pc, #36] @ 3636c <__cxa_atexit@plt+0x29f14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strbeq r0, [ip, #-2760] @ 0xfffff538 │ │ │ │ - strbeq r0, [ip, #-3168] @ 0xfffff3a0 │ │ │ │ + strbeq r0, [ip, #-2744] @ 0xfffff548 │ │ │ │ + strbeq r0, [ip, #-3152] @ 0xfffff3b0 │ │ │ │ ldrbteq r8, [pc], #2708 @ 36378 <__cxa_atexit@plt+0x29f20> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 363ec <__cxa_atexit@plt+0x29f94> │ │ │ │ @@ -42976,24 +42976,24 @@ │ │ │ │ stm r8, {r2, r3, lr} │ │ │ │ stmda r5, {r0, r1} │ │ │ │ ldr r3, [pc, #44] @ 36408 <__cxa_atexit@plt+0x29fb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [pc, #36] @ 3640c <__cxa_atexit@plt+0x29fb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - strbeq r0, [ip, #-2572] @ 0xfffff5f4 │ │ │ │ - strbeq r0, [ip, #-3008] @ 0xfffff440 │ │ │ │ + strbeq r0, [ip, #-2556] @ 0xfffff604 │ │ │ │ + strbeq r0, [ip, #-2992] @ 0xfffff450 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -43006,41 +43006,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 36464 <__cxa_atexit@plt+0x2a00c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [ip, #-2468] @ 0xfffff65c │ │ │ │ + strbeq r0, [ip, #-2452] @ 0xfffff66c │ │ │ │ ldrbteq r8, [pc], #2556 @ 3646c <__cxa_atexit@plt+0x2a014> │ │ │ │ ldrbteq r8, [pc], #2528 @ 36470 <__cxa_atexit@plt+0x2a018> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 364bc <__cxa_atexit@plt+0x2a064> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 364b4 <__cxa_atexit@plt+0x2a05c> │ │ │ │ ldr r8, [pc, #40] @ 364c4 <__cxa_atexit@plt+0x2a06c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 364c8 <__cxa_atexit@plt+0x2a070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8], #2702 @ 0xa8e │ │ │ │ - strbeq r0, [ip, #-2264] @ 0xfffff728 │ │ │ │ + strbeq r6, [r8], #3214 @ 0xc8e │ │ │ │ + strbeq r0, [ip, #-2248] @ 0xfffff738 │ │ │ │ ldrbteq r8, [pc], #2436 @ 364d4 <__cxa_atexit@plt+0x2a07c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 364f0 <__cxa_atexit@plt+0x2a098> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #8] @ 364f4 <__cxa_atexit@plt+0x2a09c> │ │ │ │ @@ -43075,15 +43075,15 @@ │ │ │ │ bhi 365ac <__cxa_atexit@plt+0x2a154> │ │ │ │ ldr r7, [pc, #116] @ 365d8 <__cxa_atexit@plt+0x2a180> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9984e0 <__cxa_atexit@plt+0x98c088> │ │ │ │ + b 2dea88 <__cxa_atexit@plt+0x2d2630> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 365d4 <__cxa_atexit@plt+0x2a17c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -43121,15 +43121,15 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 36644 <__cxa_atexit@plt+0x2a1ec> │ │ │ │ ldr r3, [pc, #64] @ 36664 <__cxa_atexit@plt+0x2a20c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 9984e0 <__cxa_atexit@plt+0x98c088> │ │ │ │ + b 2dea88 <__cxa_atexit@plt+0x2d2630> │ │ │ │ ldr r7, [pc, #40] @ 36660 <__cxa_atexit@plt+0x2a208> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3665c <__cxa_atexit@plt+0x2a204> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -43174,18 +43174,18 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 36508 <__cxa_atexit@plt+0x2a0b0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r0, [ip, #-2288] @ 0xfffff710 │ │ │ │ + strbeq r0, [ip, #-2272] @ 0xfffff720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36770 <__cxa_atexit@plt+0x2a318> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -43207,18 +43207,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [ip, #-1684] @ 0xfffff96c │ │ │ │ - strbeq r0, [ip, #-1756] @ 0xfffff924 │ │ │ │ - strbeq r0, [ip, #-1616] @ 0xfffff9b0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [ip, #-1668] @ 0xfffff97c │ │ │ │ + strbeq r0, [ip, #-1740] @ 0xfffff934 │ │ │ │ + strbeq r0, [ip, #-1600] @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36824 <__cxa_atexit@plt+0x2a3cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -43252,37 +43252,37 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [ip, #-1556] @ 0xfffff9ec │ │ │ │ - strbeq r0, [ip, #-1544] @ 0xfffff9f8 │ │ │ │ - strbeq r0, [ip, #-1476] @ 0xfffffa3c │ │ │ │ - strbeq r0, [ip, #-1564] @ 0xfffff9e4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [ip, #-1540] @ 0xfffff9fc │ │ │ │ + strbeq r0, [ip, #-1528] @ 0xfffffa08 │ │ │ │ + strbeq r0, [ip, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq r0, [ip, #-1548] @ 0xfffff9f4 │ │ │ │ ldrbteq r8, [pc], #1588 @ 36854 <__cxa_atexit@plt+0x2a3fc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36884 <__cxa_atexit@plt+0x2a42c> │ │ │ │ ldr r2, [pc, #32] @ 3688c <__cxa_atexit@plt+0x2a434> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 36890 <__cxa_atexit@plt+0x2a438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [ip, #-1316] @ 0xfffffadc │ │ │ │ - strbeq r0, [ip, #-1844] @ 0xfffff8cc │ │ │ │ + strbeq r0, [ip, #-1300] @ 0xfffffaec │ │ │ │ + strbeq r0, [ip, #-1828] @ 0xfffff8dc │ │ │ │ ldrbteq r8, [pc], #1524 @ 3689c <__cxa_atexit@plt+0x2a444> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -43308,15 +43308,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [pc, #96] @ 36974 <__cxa_atexit@plt+0x2a51c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400710 <__cxa_atexit@plt+0x3f42b8> │ │ │ │ + b 400744 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 36964 <__cxa_atexit@plt+0x2a50c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -43325,21 +43325,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 36960 <__cxa_atexit@plt+0x2a508> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r8, [pc], #1400 @ 3696c <__cxa_atexit@plt+0x2a514> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ ldrbteq r8, [pc], #1320 @ 36978 <__cxa_atexit@plt+0x2a520> │ │ │ │ - strbeq r0, [ip, #-1696] @ 0xfffff960 │ │ │ │ + strbeq r0, [ip, #-1680] @ 0xfffff970 │ │ │ │ ldrbteq r8, [pc], #1300 @ 36980 <__cxa_atexit@plt+0x2a528> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -43356,25 +43356,25 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #44] @ 36a00 <__cxa_atexit@plt+0x2a5a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400710 <__cxa_atexit@plt+0x3f42b8> │ │ │ │ + b 400744 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ ldr r3, [pc, #32] @ 36a04 <__cxa_atexit@plt+0x2a5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r8, [pc], #1128 @ 36a04 <__cxa_atexit@plt+0x2a5ac> │ │ │ │ - strbeq r0, [ip, #-1504] @ 0xfffffa20 │ │ │ │ + strbeq r0, [ip, #-1488] @ 0xfffffa30 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldrbteq r8, [pc], #1156 @ 36a10 <__cxa_atexit@plt+0x2a5b8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -43387,15 +43387,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36af0 <__cxa_atexit@plt+0x2a698> │ │ │ │ ldr r6, [pc, #248] @ 36b40 <__cxa_atexit@plt+0x2a6e8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r6, sl │ │ │ │ - b 9984e0 <__cxa_atexit@plt+0x98c088> │ │ │ │ + b 2dea88 <__cxa_atexit@plt+0x2d2630> │ │ │ │ ldr r6, [pc, #192] @ 36b20 <__cxa_atexit@plt+0x2a6c8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r6, [r3] │ │ │ │ ands r6, r7, #3 │ │ │ │ beq 36ad0 <__cxa_atexit@plt+0x2a678> │ │ │ │ @@ -43417,15 +43417,15 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [pc, #116] @ 36b3c <__cxa_atexit@plt+0x2a6e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400710 <__cxa_atexit@plt+0x3f42b8> │ │ │ │ + b 400744 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r6, sl │ │ │ │ @@ -43437,23 +43437,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #24] @ 36b24 <__cxa_atexit@plt+0x2a6cc> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ ldrbteq r8, [pc], #772 @ 36b34 <__cxa_atexit@plt+0x2a6dc> │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ ldrbteq r8, [pc], #892 @ 36b40 <__cxa_atexit@plt+0x2a6e8> │ │ │ │ - strbeq r0, [ip, #-1260] @ 0xfffffb14 │ │ │ │ + strbeq r0, [ip, #-1244] @ 0xfffffb24 │ │ │ │ @ instruction: 0xffffeca0 │ │ │ │ ldrbteq r8, [pc], #840 @ 36b4c <__cxa_atexit@plt+0x2a6f4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ @@ -43483,15 +43483,15 @@ │ │ │ │ ldr r7, [pc, #296] @ 36ce8 <__cxa_atexit@plt+0x2a890> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r6] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #284] @ 36cec <__cxa_atexit@plt+0x2a894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r6, [pc, #248] @ 36cd8 <__cxa_atexit@plt+0x2a880> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r6, [r3] │ │ │ │ ands r6, r7, #3 │ │ │ │ beq 36c60 <__cxa_atexit@plt+0x2a808> │ │ │ │ @@ -43513,15 +43513,15 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [pc, #184] @ 36d00 <__cxa_atexit@plt+0x2a8a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400710 <__cxa_atexit@plt+0x3f42b8> │ │ │ │ + b 400744 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ @@ -43533,42 +43533,42 @@ │ │ │ │ ldr r7, [pc, #124] @ 36d04 <__cxa_atexit@plt+0x2a8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r6] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #112] @ 36d08 <__cxa_atexit@plt+0x2a8b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #72] @ 36cf0 <__cxa_atexit@plt+0x2a898> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #24] @ 36cdc <__cxa_atexit@plt+0x2a884> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ @ instruction: 0xfffff0a0 │ │ │ │ - strbeq r0, [ip, #-972] @ 0xfffffc34 │ │ │ │ + strbeq r0, [ip, #-956] @ 0xfffffc44 │ │ │ │ ldrbteq r8, [pc], #356 @ 36cf8 <__cxa_atexit@plt+0x2a8a0> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ ldrbteq r8, [pc], #508 @ 36d04 <__cxa_atexit@plt+0x2a8ac> │ │ │ │ - strbeq r0, [ip, #-876] @ 0xfffffc94 │ │ │ │ + strbeq r0, [ip, #-860] @ 0xfffffca4 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - strbeq r0, [ip, #-776] @ 0xfffffcf8 │ │ │ │ + strbeq r0, [ip, #-760] @ 0xfffffd08 │ │ │ │ ldrbteq r8, [pc], #384 @ 36d14 <__cxa_atexit@plt+0x2a8bc> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #120] @ 36d9c <__cxa_atexit@plt+0x2a944> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -43584,33 +43584,33 @@ │ │ │ │ bne 36d6c <__cxa_atexit@plt+0x2a914> │ │ │ │ ldr r7, [pc, #72] @ 36da0 <__cxa_atexit@plt+0x2a948> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r7, r9} │ │ │ │ ldr r7, [pc, #64] @ 36da4 <__cxa_atexit@plt+0x2a94c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #56] @ 36dac <__cxa_atexit@plt+0x2a954> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r7, r9} │ │ │ │ ldr r7, [pc, #48] @ 36db0 <__cxa_atexit@plt+0x2a958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #24] @ 36da8 <__cxa_atexit@plt+0x2a950> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffef08 │ │ │ │ - strbeq r0, [ip, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r0, [ip, #-552] @ 0xfffffdd8 │ │ │ │ ldrbteq r8, [pc], #124 @ 36db0 <__cxa_atexit@plt+0x2a958> │ │ │ │ @ instruction: 0xfffff078 │ │ │ │ - strbeq r0, [ip, #-544] @ 0xfffffde0 │ │ │ │ + strbeq r0, [ip, #-528] @ 0xfffffdf0 │ │ │ │ ldrbteq r8, [pc], #216 @ 36dbc <__cxa_atexit@plt+0x2a964> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -43638,36 +43638,36 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [pc, #88] @ 36e94 <__cxa_atexit@plt+0x2aa3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400710 <__cxa_atexit@plt+0x3f42b8> │ │ │ │ + b 400744 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #24] @ 36e84 <__cxa_atexit@plt+0x2aa2c> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ ldrbteq r8, [pc], #8 @ 36e98 <__cxa_atexit@plt+0x2aa40> │ │ │ │ - strbeq r0, [ip, #-376] @ 0xfffffe88 │ │ │ │ + strbeq r0, [ip, #-360] @ 0xfffffe98 │ │ │ │ ldrbteq r7, [pc], #4084 @ 36ea0 <__cxa_atexit@plt+0x2aa48> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -43687,30 +43687,30 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #64] @ 36f40 <__cxa_atexit@plt+0x2aae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400710 <__cxa_atexit@plt+0x3f42b8> │ │ │ │ + b 400744 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 36f30 <__cxa_atexit@plt+0x2aad8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ ldrbteq r7, [pc], #3900 @ 36f44 <__cxa_atexit@plt+0x2aaec> │ │ │ │ - strbeq r0, [ip, #-180] @ 0xffffff4c │ │ │ │ + strbeq r0, [ip, #-164] @ 0xffffff5c │ │ │ │ ldrbteq r7, [pc], #3912 @ 36f4c <__cxa_atexit@plt+0x2aaf4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -43730,30 +43730,30 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #64] @ 36fec <__cxa_atexit@plt+0x2ab94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400710 <__cxa_atexit@plt+0x3f42b8> │ │ │ │ + b 400744 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 36fdc <__cxa_atexit@plt+0x2ab84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ ldrbteq r7, [pc], #3728 @ 36ff0 <__cxa_atexit@plt+0x2ab98> │ │ │ │ - strbeq r0, [ip, #-8] │ │ │ │ + strbeq pc, [fp, #-4088] @ 0xfffff008 @ │ │ │ │ ldrbteq r7, [pc], #3740 @ 36ff8 <__cxa_atexit@plt+0x2aba0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -43773,64 +43773,64 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #64] @ 37098 <__cxa_atexit@plt+0x2ac40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400710 <__cxa_atexit@plt+0x3f42b8> │ │ │ │ + b 400744 <__cxa_atexit@plt+0x3f42ec> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 37088 <__cxa_atexit@plt+0x2ac30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ ldrbteq r7, [pc], #3556 @ 3709c <__cxa_atexit@plt+0x2ac44> │ │ │ │ - strbeq pc, [fp, #-3932] @ 0xfffff0a4 @ │ │ │ │ + strbeq pc, [fp, #-3916] @ 0xfffff0b4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 370f0 <__cxa_atexit@plt+0x2ac98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 370e8 <__cxa_atexit@plt+0x2ac90> │ │ │ │ ldr r3, [pc, #44] @ 370f8 <__cxa_atexit@plt+0x2aca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 370fc <__cxa_atexit@plt+0x2aca4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [fp, #-3248] @ 0xfffff350 @ │ │ │ │ - strbeq pc, [fp, #-3292] @ 0xfffff324 @ │ │ │ │ + strbeq pc, [fp, #-3232] @ 0xfffff360 @ │ │ │ │ + strbeq pc, [fp, #-3276] @ 0xfffff334 @ │ │ │ │ ldrbteq r7, [pc], #3516 @ 37108 <__cxa_atexit@plt+0x2acb0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 37184 <__cxa_atexit@plt+0x2ad2c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3717c <__cxa_atexit@plt+0x2ad24> │ │ │ │ ldr r7, [pc, #128] @ 371b4 <__cxa_atexit@plt+0x2ad5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -43859,47 +43859,47 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r5, [pc, #28] @ 371c0 <__cxa_atexit@plt+0x2ad68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [fp, #-3144] @ 0xfffff3b8 @ │ │ │ │ + strbeq pc, [fp, #-3128] @ 0xfffff3c8 @ │ │ │ │ ldrbteq r7, [pc], #2680 @ 371c0 <__cxa_atexit@plt+0x2ad68> │ │ │ │ ldrbteq r7, [pc], #3352 @ 371c4 <__cxa_atexit@plt+0x2ad6c> │ │ │ │ - strbeq pc, [fp, #-3040] @ 0xfffff420 @ │ │ │ │ + strbeq pc, [fp, #-3024] @ 0xfffff430 @ │ │ │ │ ldrbteq r7, [pc], #3428 @ 371cc <__cxa_atexit@plt+0x2ad74> │ │ │ │ @ instruction: 0xffffe2d0 │ │ │ │ - strbeq pc, [fp, #-3108] @ 0xfffff3dc @ │ │ │ │ + strbeq pc, [fp, #-3092] @ 0xfffff3ec @ │ │ │ │ ldrbteq r7, [pc], #3392 @ 371d8 <__cxa_atexit@plt+0x2ad80> │ │ │ │ ldrbteq r7, [pc], #3320 @ 371dc <__cxa_atexit@plt+0x2ad84> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 37228 <__cxa_atexit@plt+0x2add0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 37220 <__cxa_atexit@plt+0x2adc8> │ │ │ │ ldr r8, [pc, #40] @ 37230 <__cxa_atexit@plt+0x2add8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 37234 <__cxa_atexit@plt+0x2addc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [pc], #3276 @ 37238 <__cxa_atexit@plt+0x2ade0> │ │ │ │ - strbeq pc, [fp, #-2924] @ 0xfffff494 @ │ │ │ │ + strbeq pc, [fp, #-2908] @ 0xfffff4a4 @ │ │ │ │ ldrbteq r7, [pc], #3064 @ 37240 <__cxa_atexit@plt+0x2ade8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 372bc <__cxa_atexit@plt+0x2ae64> │ │ │ │ ldr r2, [pc, #108] @ 372c4 <__cxa_atexit@plt+0x2ae6c> │ │ │ │ @@ -43928,15 +43928,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 372d0 <__cxa_atexit@plt+0x2ae78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq pc, [fp, #-2860] @ 0xfffff4d4 @ │ │ │ │ + strbeq pc, [fp, #-2844] @ 0xfffff4e4 @ │ │ │ │ ldrbteq r7, [pc], #2956 @ 372d4 <__cxa_atexit@plt+0x2ae7c> │ │ │ │ ldrbteq r7, [pc], #2944 @ 372d8 <__cxa_atexit@plt+0x2ae80> │ │ │ │ ldrbteq r7, [pc], #2908 @ 372dc <__cxa_atexit@plt+0x2ae84> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -43962,36 +43962,36 @@ │ │ │ │ bhi 37354 <__cxa_atexit@plt+0x2aefc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3735c <__cxa_atexit@plt+0x2af04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 9b5c20 <__cxa_atexit@plt+0x9a97c8> │ │ │ │ + b bbbdb8 <__cxa_atexit@plt+0xbaf960> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [fp, #-2636] @ 0xfffff5b4 @ │ │ │ │ + strbeq pc, [fp, #-2620] @ 0xfffff5c4 @ │ │ │ │ ldrbteq r7, [pc], #3040 @ 37368 <__cxa_atexit@plt+0x2af10> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37398 <__cxa_atexit@plt+0x2af40> │ │ │ │ ldr r2, [pc, #32] @ 373a0 <__cxa_atexit@plt+0x2af48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 373a4 <__cxa_atexit@plt+0x2af4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [fp, #-2576] @ 0xfffff5f0 @ │ │ │ │ - strbeq pc, [fp, #-3112] @ 0xfffff3d8 @ │ │ │ │ + strbeq pc, [fp, #-2560] @ 0xfffff600 @ │ │ │ │ + strbeq pc, [fp, #-3096] @ 0xfffff3e8 @ │ │ │ │ ldrbteq r7, [pc], #3108 @ 373b0 <__cxa_atexit@plt+0x2af58> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37440 <__cxa_atexit@plt+0x2afe8> │ │ │ │ ldr lr, [pc, #128] @ 37448 <__cxa_atexit@plt+0x2aff0> │ │ │ │ @@ -44025,17 +44025,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq pc, [fp, #-2476] @ 0xfffff654 @ │ │ │ │ + strbeq pc, [fp, #-2460] @ 0xfffff664 @ │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq pc, [fp, #-2984] @ 0xfffff458 @ │ │ │ │ + strbeq pc, [fp, #-2968] @ 0xfffff468 @ │ │ │ │ ldrbteq r7, [pc], #2932 @ 37460 <__cxa_atexit@plt+0x2b008> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 37498 <__cxa_atexit@plt+0x2b040> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -44045,15 +44045,15 @@ │ │ │ │ beq 37490 <__cxa_atexit@plt+0x2b038> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 374b8 <__cxa_atexit@plt+0x2b060> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [fp, #-2880] @ 0xfffff4c0 @ │ │ │ │ + strbeq pc, [fp, #-2864] @ 0xfffff4d0 @ │ │ │ │ ldrbteq r7, [pc], #2844 @ 374a8 <__cxa_atexit@plt+0x2b050> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 374b8 <__cxa_atexit@plt+0x2b060> │ │ │ │ mov fp, r7 │ │ │ │ @@ -44096,32 +44096,32 @@ │ │ │ │ str r1, [sl, #20] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #12]! │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #24]! │ │ │ │ ldr r7, [pc, #68] @ 375ac <__cxa_atexit@plt+0x2b154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #20] @ 37594 <__cxa_atexit@plt+0x2b13c> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strbeq pc, [fp, #-2648] @ 0xfffff5a8 @ │ │ │ │ + strbeq pc, [fp, #-2632] @ 0xfffff5b8 @ │ │ │ │ ldrbteq r7, [pc], #2572 @ 375b8 <__cxa_atexit@plt+0x2b160> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37644 <__cxa_atexit@plt+0x2b1ec> │ │ │ │ ldr r3, [pc, #224] @ 376b0 <__cxa_atexit@plt+0x2b258> │ │ │ │ @@ -44150,15 +44150,15 @@ │ │ │ │ bne 37680 <__cxa_atexit@plt+0x2b228> │ │ │ │ ldr r7, [pc, #140] @ 376bc <__cxa_atexit@plt+0x2b264> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #132] @ 376c0 <__cxa_atexit@plt+0x2b268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #96] @ 376ac <__cxa_atexit@plt+0x2b254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 37668 <__cxa_atexit@plt+0x2b210> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -44172,28 +44172,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 376c8 <__cxa_atexit@plt+0x2b270> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #56] @ 376cc <__cxa_atexit@plt+0x2b274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #32] @ 376c4 <__cxa_atexit@plt+0x2b26c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ @ instruction: 0xffffe630 │ │ │ │ - strbeq pc, [fp, #-2400] @ 0xfffff6a0 @ │ │ │ │ + strbeq pc, [fp, #-2384] @ 0xfffff6b0 @ │ │ │ │ ldrbteq r7, [pc], #1896 @ 376cc <__cxa_atexit@plt+0x2b274> │ │ │ │ @ instruction: 0xffffe764 │ │ │ │ - strbeq pc, [fp, #-2316] @ 0xfffff6f4 @ │ │ │ │ + strbeq pc, [fp, #-2300] @ 0xfffff704 @ │ │ │ │ ldrbteq r7, [pc], #2284 @ 376d8 <__cxa_atexit@plt+0x2b280> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [pc, #140] @ 3777c <__cxa_atexit@plt+0x2b324> │ │ │ │ @@ -44214,36 +44214,36 @@ │ │ │ │ cmp r7, #2 │ │ │ │ bne 37750 <__cxa_atexit@plt+0x2b2f8> │ │ │ │ ldr r7, [pc, #80] @ 37784 <__cxa_atexit@plt+0x2b32c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #72] @ 37788 <__cxa_atexit@plt+0x2b330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 37790 <__cxa_atexit@plt+0x2b338> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ 37794 <__cxa_atexit@plt+0x2b33c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #28] @ 3778c <__cxa_atexit@plt+0x2b334> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xffffe52c │ │ │ │ - strbeq pc, [fp, #-2140] @ 0xfffff7a4 @ │ │ │ │ + strbeq pc, [fp, #-2124] @ 0xfffff7b4 @ │ │ │ │ ldrbteq r7, [pc], #1692 @ 37794 <__cxa_atexit@plt+0x2b33c> │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - strbeq pc, [fp, #-2108] @ 0xfffff7c4 @ │ │ │ │ + strbeq pc, [fp, #-2092] @ 0xfffff7d4 @ │ │ │ │ ldrbteq r7, [pc], #2084 @ 377a0 <__cxa_atexit@plt+0x2b348> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #108] @ 3781c <__cxa_atexit@plt+0x2b3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -44257,32 +44257,32 @@ │ │ │ │ cmp r7, #2 │ │ │ │ bne 377f0 <__cxa_atexit@plt+0x2b398> │ │ │ │ ldr r7, [pc, #64] @ 37820 <__cxa_atexit@plt+0x2b3c8> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ ldr r7, [pc, #56] @ 37824 <__cxa_atexit@plt+0x2b3cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #52] @ 3782c <__cxa_atexit@plt+0x2b3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ ldr r7, [pc, #44] @ 37830 <__cxa_atexit@plt+0x2b3d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #24] @ 37828 <__cxa_atexit@plt+0x2b3d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffe480 │ │ │ │ - strbeq pc, [fp, #-1968] @ 0xfffff850 @ │ │ │ │ + strbeq pc, [fp, #-1952] @ 0xfffff860 @ │ │ │ │ ldrbteq r7, [pc], #1532 @ 37830 <__cxa_atexit@plt+0x2b3d8> │ │ │ │ @ instruction: 0xffffe5f4 │ │ │ │ - strbeq pc, [fp, #-1948] @ 0xfffff864 @ │ │ │ │ + strbeq pc, [fp, #-1932] @ 0xfffff874 @ │ │ │ │ ldrbteq r7, [pc], #1928 @ 3783c <__cxa_atexit@plt+0x2b3e4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 37870 <__cxa_atexit@plt+0x2b418> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -44335,26 +44335,26 @@ │ │ │ │ str r0, [sl, #20] │ │ │ │ mov r9, sl │ │ │ │ str r1, [r9, #12]! │ │ │ │ mov r8, sl │ │ │ │ str lr, [r8, #24]! │ │ │ │ ldr r7, [pc, #44] @ 37950 <__cxa_atexit@plt+0x2b4f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r3, [pc, #36] @ 37954 <__cxa_atexit@plt+0x2b4fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - strbeq pc, [fp, #-1692] @ 0xfffff964 @ │ │ │ │ + strbeq pc, [fp, #-1676] @ 0xfffff974 @ │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ ldrbteq r7, [pc], #1356 @ 37960 <__cxa_atexit@plt+0x2b508> │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 37994 <__cxa_atexit@plt+0x2b53c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -44400,26 +44400,26 @@ │ │ │ │ str r7, [r8, #16] │ │ │ │ ldr r7, [pc, #56] @ 37a50 <__cxa_atexit@plt+0x2b5f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [pc, #48] @ 37a54 <__cxa_atexit@plt+0x2b5fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ - strbeq pc, [fp, #-928] @ 0xfffffc60 @ │ │ │ │ - strbeq pc, [fp, #-1452] @ 0xfffffa54 @ │ │ │ │ - strbeq pc, [fp, #-1444] @ 0xfffffa5c @ │ │ │ │ + strbeq pc, [fp, #-912] @ 0xfffffc70 @ │ │ │ │ + strbeq pc, [fp, #-1436] @ 0xfffffa64 @ │ │ │ │ + strbeq pc, [fp, #-1428] @ 0xfffffa6c @ │ │ │ │ ldrbteq r7, [pc], #1284 @ 37a60 <__cxa_atexit@plt+0x2b608> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37aa8 <__cxa_atexit@plt+0x2b650> │ │ │ │ ldr r3, [pc, #56] @ 37ab0 <__cxa_atexit@plt+0x2b658> │ │ │ │ @@ -44431,21 +44431,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r7, [pc, #32] @ 37ab8 <__cxa_atexit@plt+0x2b660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #24] @ 37abc <__cxa_atexit@plt+0x2b664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq pc, [fp, #-772] @ 0xfffffcfc @ │ │ │ │ - strbeq pc, [fp, #-1332] @ 0xfffffacc @ │ │ │ │ - strbeq pc, [fp, #-1324] @ 0xfffffad4 @ │ │ │ │ + strbeq pc, [fp, #-756] @ 0xfffffd0c @ │ │ │ │ + strbeq pc, [fp, #-1316] @ 0xfffffadc @ │ │ │ │ + strbeq pc, [fp, #-1308] @ 0xfffffae4 @ │ │ │ │ ldrbteq r7, [pc], #1164 @ 37ac8 <__cxa_atexit@plt+0x2b670> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -44488,29 +44488,29 @@ │ │ │ │ orr r2, r2, #65024 @ 0xfe00 │ │ │ │ cmp r3, r2 │ │ │ │ bne 37bb0 <__cxa_atexit@plt+0x2b758> │ │ │ │ ldr r3, [pc, #72] @ 37bc8 <__cxa_atexit@plt+0x2b770> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ ldr r7, [pc, #56] @ 37bcc <__cxa_atexit@plt+0x2b774> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #48] @ 37bd0 <__cxa_atexit@plt+0x2b778> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 37bd4 <__cxa_atexit@plt+0x2b77c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ muleq r0, r0, r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrbteq r7, [pc], #848 @ 37bd4 <__cxa_atexit@plt+0x2b77c> │ │ │ │ ldrbteq r7, [pc], #836 @ 37bd8 <__cxa_atexit@plt+0x2b780> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrbteq r7, [pc], #44 @ 37be0 <__cxa_atexit@plt+0x2b788> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -44522,58 +44522,58 @@ │ │ │ │ orr r1, r1, #65024 @ 0xfe00 │ │ │ │ cmp r2, r1 │ │ │ │ bne 37c14 <__cxa_atexit@plt+0x2b7bc> │ │ │ │ ldr r2, [pc, #36] @ 37c2c <__cxa_atexit@plt+0x2b7d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ ldr r3, [pc, #12] @ 37c28 <__cxa_atexit@plt+0x2b7d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r6, [pc], #4052 @ 37c38 <__cxa_atexit@plt+0x2b7e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 37c5c <__cxa_atexit@plt+0x2b804> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 37c60 <__cxa_atexit@plt+0x2b808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 35328 <__cxa_atexit@plt+0x28ed0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [fp, #-308] @ 0xfffffecc @ │ │ │ │ + strbeq pc, [fp, #-292] @ 0xfffffedc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldrbteq r6, [pc], #3980 @ 37c80 <__cxa_atexit@plt+0x2b828> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 37ca4 <__cxa_atexit@plt+0x2b84c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 37ca8 <__cxa_atexit@plt+0x2b850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 35328 <__cxa_atexit@plt+0x28ed0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [fp, #-236] @ 0xffffff14 @ │ │ │ │ + strbeq pc, [fp, #-220] @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37d24 <__cxa_atexit@plt+0x2b8cc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -44605,15 +44605,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq pc, [fp, #-140] @ 0xffffff74 @ │ │ │ │ + strbeq pc, [fp, #-124] @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ orr r3, r3, #65024 @ 0xfe00 │ │ │ │ cmp r7, r3 │ │ │ │ bne 37d90 <__cxa_atexit@plt+0x2b938> │ │ │ │ @@ -44643,42 +44643,42 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 9b5c20 <__cxa_atexit@plt+0x9a97c8> │ │ │ │ + b bbbdb8 <__cxa_atexit@plt+0xbaf960> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - strbeq lr, [fp, #-4024] @ 0xfffff048 │ │ │ │ + strbeq lr, [fp, #-4008] @ 0xfffff058 │ │ │ │ ldrbteq r7, [pc], #292 @ 37e24 <__cxa_atexit@plt+0x2b9cc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37e54 <__cxa_atexit@plt+0x2b9fc> │ │ │ │ ldr r2, [pc, #32] @ 37e5c <__cxa_atexit@plt+0x2ba04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 37e60 <__cxa_atexit@plt+0x2ba08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [fp, #-3924] @ 0xfffff0ac │ │ │ │ - strbeq pc, [fp, #-364] @ 0xfffffe94 @ │ │ │ │ + strbeq lr, [fp, #-3908] @ 0xfffff0bc │ │ │ │ + strbeq pc, [fp, #-348] @ 0xfffffea4 @ │ │ │ │ ldrbteq r7, [pc], #280 @ 37e6c <__cxa_atexit@plt+0x2ba14> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -44702,27 +44702,27 @@ │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #16]! │ │ │ │ ldr r7, [pc, #52] @ 37f0c <__cxa_atexit@plt+0x2bab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr sl, [pc, #48] @ 37f10 <__cxa_atexit@plt+0x2bab8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r6, r9 │ │ │ │ b 37ef4 <__cxa_atexit@plt+0x2ba9c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq lr, [fp, #-3820] @ 0xfffff114 │ │ │ │ + strbeq lr, [fp, #-3804] @ 0xfffff124 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbeq pc, [fp, #-252] @ 0xffffff04 @ │ │ │ │ - strbeq pc, [fp, #-248] @ 0xffffff08 @ │ │ │ │ + strbeq pc, [fp, #-236] @ 0xffffff14 @ │ │ │ │ + strbeq pc, [fp, #-232] @ 0xffffff18 @ │ │ │ │ ldrbteq r6, [pc], #4056 @ 37f1c <__cxa_atexit@plt+0x2bac4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37f58 <__cxa_atexit@plt+0x2bb00> │ │ │ │ ldr r2, [pc, #44] @ 37f60 <__cxa_atexit@plt+0x2bb08> │ │ │ │ @@ -44731,20 +44731,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ 37f68 <__cxa_atexit@plt+0x2bb10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [fp, #-3668] @ 0xfffff1ac │ │ │ │ - strbeq pc, [fp, #-140] @ 0xffffff74 @ │ │ │ │ + strbeq lr, [fp, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq pc, [fp, #-124] @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -44771,27 +44771,27 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 38020 <__cxa_atexit@plt+0x2bbc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #52] @ 38024 <__cxa_atexit@plt+0x2bbcc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq lr, [fp, #-3532] @ 0xfffff234 │ │ │ │ - strbeq pc, [fp, #-4] @ │ │ │ │ - strbeq lr, [fp, #-4092] @ 0xfffff004 │ │ │ │ - strbeq lr, [fp, #-4088] @ 0xfffff008 │ │ │ │ + strbeq lr, [fp, #-3516] @ 0xfffff244 │ │ │ │ + strbeq lr, [fp, #-4084] @ 0xfffff00c │ │ │ │ + strbeq lr, [fp, #-4076] @ 0xfffff014 │ │ │ │ + strbeq lr, [fp, #-4072] @ 0xfffff018 │ │ │ │ ldrbteq r6, [pc], #3812 @ 38030 <__cxa_atexit@plt+0x2bbd8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -44800,28 +44800,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r7, [pc, #24] @ 38080 <__cxa_atexit@plt+0x2bc28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strbeq lr, [fp, #-3972] @ 0xfffff07c │ │ │ │ + strbeq lr, [fp, #-3956] @ 0xfffff08c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 3809c <__cxa_atexit@plt+0x2bc44> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r4, [r8], #3790 @ 0xece │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r5, [r8], #206 @ 0xce │ │ │ │ ldrbteq r6, [pc], #3692 @ 380a8 <__cxa_atexit@plt+0x2bc50> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38130 <__cxa_atexit@plt+0x2bcd8> │ │ │ │ @@ -44858,15 +44858,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq lr, [fp, #-3248] @ 0xfffff350 │ │ │ │ + strbeq lr, [fp, #-3232] @ 0xfffff360 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ ldrbteq r6, [pc], #3508 @ 38160 <__cxa_atexit@plt+0x2bd08> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -44880,39 +44880,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 3820c <__cxa_atexit@plt+0x2bdb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 381f4 <__cxa_atexit@plt+0x2bd9c> │ │ │ │ ldr r3, [pc, #60] @ 38204 <__cxa_atexit@plt+0x2bdac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r7, [pc, #40] @ 38208 <__cxa_atexit@plt+0x2bdb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strbeq lr, [fp, #-3596] @ 0xfffff1f4 │ │ │ │ + strbeq lr, [fp, #-3580] @ 0xfffff204 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ ldrbteq r6, [pc], #3320 @ 38218 <__cxa_atexit@plt+0x2bdc0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -44935,15 +44935,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - strbeq lr, [fp, #-3432] @ 0xfffff298 │ │ │ │ + strbeq lr, [fp, #-3416] @ 0xfffff2a8 │ │ │ │ ldrbteq r6, [pc], #3220 @ 38290 <__cxa_atexit@plt+0x2be38> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi 38324 <__cxa_atexit@plt+0x2becc> │ │ │ │ @@ -44974,27 +44974,27 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [pc, #52] @ 38350 <__cxa_atexit@plt+0x2bef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, sl │ │ │ │ - b 4006d0 <__cxa_atexit@plt+0x3f4278> │ │ │ │ + b 400704 <__cxa_atexit@plt+0x3f42ac> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq lr, [fp, #-2760] @ 0xfffff538 │ │ │ │ + strbeq lr, [fp, #-2744] @ 0xfffff548 │ │ │ │ ldrbteq r6, [pc], #2952 @ 38350 <__cxa_atexit@plt+0x2bef8> │ │ │ │ - strbeq lr, [fp, #-3316] @ 0xfffff30c │ │ │ │ - strbeq lr, [fp, #-3288] @ 0xfffff328 │ │ │ │ + strbeq lr, [fp, #-3300] @ 0xfffff31c │ │ │ │ + strbeq lr, [fp, #-3272] @ 0xfffff338 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -45043,26 +45043,26 @@ │ │ │ │ str r1, [r9, #28] │ │ │ │ str r9, [r9, #32] │ │ │ │ str lr, [r9, #20]! │ │ │ │ ldr r7, [pc, #48] @ 3845c <__cxa_atexit@plt+0x2c004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #44] @ 38460 <__cxa_atexit@plt+0x2c008> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - strbeq lr, [fp, #-3020] @ 0xfffff434 │ │ │ │ - strbeq lr, [fp, #-3016] @ 0xfffff438 │ │ │ │ + strbeq lr, [fp, #-3004] @ 0xfffff444 │ │ │ │ + strbeq lr, [fp, #-3000] @ 0xfffff448 │ │ │ │ ldrbteq r6, [pc], #2764 @ 3846c <__cxa_atexit@plt+0x2c014> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -45095,26 +45095,26 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r7, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r7, [pc, #48] @ 38530 <__cxa_atexit@plt+0x2c0d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4006d0 <__cxa_atexit@plt+0x3f4278> │ │ │ │ + b 400704 <__cxa_atexit@plt+0x3f42ac> │ │ │ │ ldr r3, [pc, #36] @ 38534 <__cxa_atexit@plt+0x2c0dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldrbteq r6, [pc], #2488 @ 38528 <__cxa_atexit@plt+0x2c0d0> │ │ │ │ - strbeq lr, [fp, #-2872] @ 0xfffff4c8 │ │ │ │ + strbeq lr, [fp, #-2856] @ 0xfffff4d8 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - strbeq lr, [fp, #-2816] @ 0xfffff500 │ │ │ │ + strbeq lr, [fp, #-2800] @ 0xfffff510 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r6, [pc], #2552 @ 38540 <__cxa_atexit@plt+0x2c0e8> │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -45145,26 +45145,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r7, [pc, #44] @ 385f8 <__cxa_atexit@plt+0x2c1a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4006d0 <__cxa_atexit@plt+0x3f4278> │ │ │ │ + b 400704 <__cxa_atexit@plt+0x3f42ac> │ │ │ │ ldr r3, [pc, #36] @ 385fc <__cxa_atexit@plt+0x2c1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldrbteq r6, [pc], #2284 @ 385f0 <__cxa_atexit@plt+0x2c198> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - strbeq lr, [fp, #-2684] @ 0xfffff584 │ │ │ │ + strbeq lr, [fp, #-2668] @ 0xfffff594 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - strbeq lr, [fp, #-2612] @ 0xfffff5cc │ │ │ │ + strbeq lr, [fp, #-2596] @ 0xfffff5dc │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -45178,15 +45178,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 38654 <__cxa_atexit@plt+0x2c1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [fp, #-2408] @ 0xfffff698 │ │ │ │ + strbeq lr, [fp, #-2392] @ 0xfffff6a8 │ │ │ │ ldrbteq r6, [pc], #2528 @ 3865c <__cxa_atexit@plt+0x2c204> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -45200,29 +45200,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 386ac <__cxa_atexit@plt+0x2c254> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [fp, #-2328] @ 0xfffff6e8 │ │ │ │ + strbeq lr, [fp, #-2312] @ 0xfffff6f8 │ │ │ │ ldrbteq r6, [pc], #2444 @ 386b4 <__cxa_atexit@plt+0x2c25c> │ │ │ │ - strbeq r4, [r8], #2552 @ 0x9f8 │ │ │ │ + strbeq r4, [r8], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r8], #2619 @ 0xa3b │ │ │ │ + strbeq r4, [r8], #3131 @ 0xc3b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r8], #2689 @ 0xa81 │ │ │ │ + strbeq r4, [r8], #3201 @ 0xc81 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -45232,30 +45232,30 @@ │ │ │ │ bhi 3873c <__cxa_atexit@plt+0x2c2e4> │ │ │ │ ldr r3, [pc, #52] @ 3874c <__cxa_atexit@plt+0x2c2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ beq 3872c <__cxa_atexit@plt+0x2c2d4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38750 <__cxa_atexit@plt+0x2c2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrbteq r6, [pc], #2280 @ 38758 <__cxa_atexit@plt+0x2c300> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 387b4 <__cxa_atexit@plt+0x2c35c> │ │ │ │ ldr r3, [pc, #60] @ 387c4 <__cxa_atexit@plt+0x2c36c> │ │ │ │ @@ -45300,15 +45300,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3883c <__cxa_atexit@plt+0x2c3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [fp, #-1716] @ 0xfffff94c │ │ │ │ + strbeq lr, [fp, #-1700] @ 0xfffff95c │ │ │ │ ldrbteq r6, [pc], #2060 @ 38844 <__cxa_atexit@plt+0x2c3ec> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -45322,17 +45322,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 38894 <__cxa_atexit@plt+0x2c43c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [fp, #-1628] @ 0xfffff9a4 │ │ │ │ + strbeq lr, [fp, #-1612] @ 0xfffff9b4 │ │ │ │ ldrbteq r6, [pc], #2408 @ 3889c <__cxa_atexit@plt+0x2c444> │ │ │ │ - strbeq r4, [r8], #2433 @ 0x981 │ │ │ │ + strbeq r4, [r8], #2945 @ 0xb81 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 388d0 <__cxa_atexit@plt+0x2c478> │ │ │ │ @@ -45609,17 +45609,17 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq lr, [fp, #-620] @ 0xfffffd94 │ │ │ │ + strbeq lr, [fp, #-604] @ 0xfffffda4 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38d94 <__cxa_atexit@plt+0x2c93c> │ │ │ │ @@ -45645,16 +45645,16 @@ │ │ │ │ str fp, [r3, #44] @ 0x2c │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [fp, #-456] @ 0xfffffe38 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [fp, #-440] @ 0xfffffe48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38e14 <__cxa_atexit@plt+0x2c9bc> │ │ │ │ ldr r3, [pc, #120] @ 38e3c <__cxa_atexit@plt+0x2c9e4> │ │ │ │ @@ -45684,18 +45684,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r6, [pc], #980 @ 38e48 <__cxa_atexit@plt+0x2c9f0> │ │ │ │ - strbeq lr, [fp, #-320] @ 0xfffffec0 │ │ │ │ + strbeq lr, [fp, #-304] @ 0xfffffed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38e80 <__cxa_atexit@plt+0x2ca28> │ │ │ │ @@ -45704,16 +45704,16 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [fp, #-188] @ 0xffffff44 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [fp, #-172] @ 0xffffff54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38f00 <__cxa_atexit@plt+0x2caa8> │ │ │ │ ldr r3, [pc, #120] @ 38f28 <__cxa_atexit@plt+0x2cad0> │ │ │ │ @@ -45743,18 +45743,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r6, [pc], #748 @ 38f34 <__cxa_atexit@plt+0x2cadc> │ │ │ │ - strbeq sp, [fp, #-4036] @ 0xfffff03c │ │ │ │ + strbeq sp, [fp, #-4020] @ 0xfffff04c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38f6c <__cxa_atexit@plt+0x2cb14> │ │ │ │ @@ -45763,293 +45763,293 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [fp, #-3904] @ 0xfffff0c0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [fp, #-3888] @ 0xfffff0d0 │ │ │ │ ldrbteq r6, [pc], #628 @ 38f84 <__cxa_atexit@plt+0x2cb2c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 38fe0 <__cxa_atexit@plt+0x2cb88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 38fd8 <__cxa_atexit@plt+0x2cb80> │ │ │ │ ldr r7, [pc, #56] @ 38fe8 <__cxa_atexit@plt+0x2cb90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ 38fec <__cxa_atexit@plt+0x2cb94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ 38ff0 <__cxa_atexit@plt+0x2cb98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ 38ff4 <__cxa_atexit@plt+0x2cb9c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [fp, #-3532] @ 0xfffff234 │ │ │ │ - strbeq lr, [fp, #-68] @ 0xffffffbc │ │ │ │ - strbeq lr, [fp, #-64] @ 0xffffffc0 │ │ │ │ - strbeq lr, [fp, #-60] @ 0xffffffc4 │ │ │ │ + strbeq sp, [fp, #-3516] @ 0xfffff244 │ │ │ │ + strbeq lr, [fp, #-52] @ 0xffffffcc │ │ │ │ + strbeq lr, [fp, #-48] @ 0xffffffd0 │ │ │ │ + strbeq lr, [fp, #-44] @ 0xffffffd4 │ │ │ │ ldrbteq r6, [pc], #568 @ 39000 <__cxa_atexit@plt+0x2cba8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 39060 <__cxa_atexit@plt+0x2cc08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 39058 <__cxa_atexit@plt+0x2cc00> │ │ │ │ ldr r7, [pc, #60] @ 39068 <__cxa_atexit@plt+0x2cc10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #56] @ 3906c <__cxa_atexit@plt+0x2cc14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #40] @ 39070 <__cxa_atexit@plt+0x2cc18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ 39074 <__cxa_atexit@plt+0x2cc1c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [pc], #496 @ 39070 <__cxa_atexit@plt+0x2cc18> │ │ │ │ - strbeq sp, [fp, #-3400] @ 0xfffff2b8 │ │ │ │ - strbeq sp, [fp, #-4040] @ 0xfffff038 │ │ │ │ - strbeq sp, [fp, #-4036] @ 0xfffff03c │ │ │ │ + strbeq sp, [fp, #-3384] @ 0xfffff2c8 │ │ │ │ + strbeq sp, [fp, #-4024] @ 0xfffff048 │ │ │ │ + strbeq sp, [fp, #-4020] @ 0xfffff04c │ │ │ │ ldrbteq r6, [pc], #476 @ 39080 <__cxa_atexit@plt+0x2cc28> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 390e0 <__cxa_atexit@plt+0x2cc88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 390d8 <__cxa_atexit@plt+0x2cc80> │ │ │ │ ldr r7, [pc, #60] @ 390e8 <__cxa_atexit@plt+0x2cc90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #56] @ 390ec <__cxa_atexit@plt+0x2cc94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #40] @ 390f0 <__cxa_atexit@plt+0x2cc98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ 390f4 <__cxa_atexit@plt+0x2cc9c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [pc], #368 @ 390f0 <__cxa_atexit@plt+0x2cc98> │ │ │ │ - strbeq sp, [fp, #-3272] @ 0xfffff338 │ │ │ │ - strbeq sp, [fp, #-3912] @ 0xfffff0b8 │ │ │ │ - strbeq sp, [fp, #-3912] @ 0xfffff0b8 │ │ │ │ + strbeq sp, [fp, #-3256] @ 0xfffff348 │ │ │ │ + strbeq sp, [fp, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq sp, [fp, #-3896] @ 0xfffff0c8 │ │ │ │ ldrbteq r6, [pc], #384 @ 39100 <__cxa_atexit@plt+0x2cca8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3915c <__cxa_atexit@plt+0x2cd04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 39154 <__cxa_atexit@plt+0x2ccfc> │ │ │ │ ldr r9, [pc, #56] @ 39164 <__cxa_atexit@plt+0x2cd0c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [pc, #52] @ 39168 <__cxa_atexit@plt+0x2cd10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ 3916c <__cxa_atexit@plt+0x2cd14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ 39170 <__cxa_atexit@plt+0x2cd18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [pc], #324 @ 3916c <__cxa_atexit@plt+0x2cd14> │ │ │ │ - strbeq sp, [fp, #-3144] @ 0xfffff3b8 │ │ │ │ + strbeq sp, [fp, #-3128] @ 0xfffff3c8 │ │ │ │ + strbeq sp, [fp, #-3760] @ 0xfffff150 │ │ │ │ strbeq sp, [fp, #-3776] @ 0xfffff140 │ │ │ │ - strbeq sp, [fp, #-3792] @ 0xfffff130 │ │ │ │ ldrbteq r6, [pc], #296 @ 3917c <__cxa_atexit@plt+0x2cd24> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 391d4 <__cxa_atexit@plt+0x2cd7c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 391cc <__cxa_atexit@plt+0x2cd74> │ │ │ │ ldr r7, [pc, #52] @ 391dc <__cxa_atexit@plt+0x2cd84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #48] @ 391e0 <__cxa_atexit@plt+0x2cd88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #32] @ 391e4 <__cxa_atexit@plt+0x2cd8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [pc], #116 @ 391e4 <__cxa_atexit@plt+0x2cd8c> │ │ │ │ - strbeq sp, [fp, #-3020] @ 0xfffff434 │ │ │ │ - strbeq sp, [fp, #-3676] @ 0xfffff1a4 │ │ │ │ + strbeq sp, [fp, #-3004] @ 0xfffff444 │ │ │ │ + strbeq sp, [fp, #-3660] @ 0xfffff1b4 │ │ │ │ ldrbteq r6, [pc], #212 @ 391f0 <__cxa_atexit@plt+0x2cd98> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3924c <__cxa_atexit@plt+0x2cdf4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 39244 <__cxa_atexit@plt+0x2cdec> │ │ │ │ ldr r9, [pc, #56] @ 39254 <__cxa_atexit@plt+0x2cdfc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [pc, #52] @ 39258 <__cxa_atexit@plt+0x2ce00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ 3925c <__cxa_atexit@plt+0x2ce04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ 39260 <__cxa_atexit@plt+0x2ce08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [pc], #152 @ 3925c <__cxa_atexit@plt+0x2ce04> │ │ │ │ - strbeq sp, [fp, #-2904] @ 0xfffff4a8 │ │ │ │ + strbeq sp, [fp, #-2888] @ 0xfffff4b8 │ │ │ │ + strbeq sp, [fp, #-3520] @ 0xfffff240 │ │ │ │ strbeq sp, [fp, #-3536] @ 0xfffff230 │ │ │ │ - strbeq sp, [fp, #-3552] @ 0xfffff220 │ │ │ │ ldrbteq r6, [pc], #124 @ 3926c <__cxa_atexit@plt+0x2ce14> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 392cc <__cxa_atexit@plt+0x2ce74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 392c4 <__cxa_atexit@plt+0x2ce6c> │ │ │ │ ldr r7, [pc, #60] @ 392d4 <__cxa_atexit@plt+0x2ce7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #56] @ 392d8 <__cxa_atexit@plt+0x2ce80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #40] @ 392dc <__cxa_atexit@plt+0x2ce84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ 392e0 <__cxa_atexit@plt+0x2ce88> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [pc], #3972 @ 392dc <__cxa_atexit@plt+0x2ce84> │ │ │ │ - strbeq sp, [fp, #-2780] @ 0xfffff524 │ │ │ │ - strbeq sp, [fp, #-3420] @ 0xfffff2a4 │ │ │ │ - strbeq sp, [fp, #-3432] @ 0xfffff298 │ │ │ │ + strbeq sp, [fp, #-2764] @ 0xfffff534 │ │ │ │ + strbeq sp, [fp, #-3404] @ 0xfffff2b4 │ │ │ │ + strbeq sp, [fp, #-3416] @ 0xfffff2a8 │ │ │ │ ldrbteq r6, [pc], #32 @ 392ec <__cxa_atexit@plt+0x2ce94> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 39340 <__cxa_atexit@plt+0x2cee8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 39338 <__cxa_atexit@plt+0x2cee0> │ │ │ │ ldr r8, [pc, #48] @ 39348 <__cxa_atexit@plt+0x2cef0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #44] @ 3934c <__cxa_atexit@plt+0x2cef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #32] @ 39350 <__cxa_atexit@plt+0x2cef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [pc], #3828 @ 39350 <__cxa_atexit@plt+0x2cef8> │ │ │ │ - strbeq sp, [fp, #-2652] @ 0xfffff5a4 │ │ │ │ - strbeq sp, [fp, #-3320] @ 0xfffff308 │ │ │ │ + strbeq sp, [fp, #-2636] @ 0xfffff5b4 │ │ │ │ + strbeq sp, [fp, #-3304] @ 0xfffff318 │ │ │ │ ldrbteq r5, [pc], #4048 @ 3935c <__cxa_atexit@plt+0x2cf04> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 393b8 <__cxa_atexit@plt+0x2cf60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 393b0 <__cxa_atexit@plt+0x2cf58> │ │ │ │ ldr r9, [pc, #56] @ 393c0 <__cxa_atexit@plt+0x2cf68> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [pc, #52] @ 393c4 <__cxa_atexit@plt+0x2cf6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ 393c8 <__cxa_atexit@plt+0x2cf70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ 393cc <__cxa_atexit@plt+0x2cf74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [pc], #3988 @ 393c8 <__cxa_atexit@plt+0x2cf70> │ │ │ │ - strbeq sp, [fp, #-2540] @ 0xfffff614 │ │ │ │ + strbeq sp, [fp, #-2524] @ 0xfffff624 │ │ │ │ + strbeq sp, [fp, #-3156] @ 0xfffff3ac │ │ │ │ strbeq sp, [fp, #-3172] @ 0xfffff39c │ │ │ │ - strbeq sp, [fp, #-3188] @ 0xfffff38c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 39418 <__cxa_atexit@plt+0x2cfc0> │ │ │ │ ldr r3, [pc, #56] @ 39428 <__cxa_atexit@plt+0x2cfd0> │ │ │ │ @@ -46253,18 +46253,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r5, [pc], #3176 @ 3972c <__cxa_atexit@plt+0x2d2d4> │ │ │ │ - strbeq sp, [fp, #-1932] @ 0xfffff874 │ │ │ │ + strbeq sp, [fp, #-1916] @ 0xfffff884 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39764 <__cxa_atexit@plt+0x2d30c> │ │ │ │ @@ -46273,16 +46273,16 @@ │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [fp, #-1800] @ 0xfffff8f8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [fp, #-1784] @ 0xfffff908 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 397e4 <__cxa_atexit@plt+0x2d38c> │ │ │ │ ldr r3, [pc, #120] @ 3980c <__cxa_atexit@plt+0x2d3b4> │ │ │ │ @@ -46312,18 +46312,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r5, [pc], #2944 @ 39818 <__cxa_atexit@plt+0x2d3c0> │ │ │ │ - strbeq sp, [fp, #-1696] @ 0xfffff960 │ │ │ │ + strbeq sp, [fp, #-1680] @ 0xfffff970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39850 <__cxa_atexit@plt+0x2d3f8> │ │ │ │ @@ -46332,16 +46332,16 @@ │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [fp, #-1564] @ 0xfffff9e4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [fp, #-1548] @ 0xfffff9f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 398a8 <__cxa_atexit@plt+0x2d450> │ │ │ │ ldr r3, [pc, #56] @ 398b8 <__cxa_atexit@plt+0x2d460> │ │ │ │ @@ -46589,15 +46589,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 39cac <__cxa_atexit@plt+0x2d854> │ │ │ │ @@ -46608,21 +46608,21 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #40] @ 39cc0 <__cxa_atexit@plt+0x2d868> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [fp, #-292] @ 0xfffffedc │ │ │ │ strbeq sp, [fp, #-276] @ 0xfffffeec │ │ │ │ + strbeq sp, [fp, #-260] @ 0xfffffefc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39d24 <__cxa_atexit@plt+0x2d8cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -46638,25 +46638,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 39d48 <__cxa_atexit@plt+0x2d8f0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq sp, [fp, #-148] @ 0xffffff6c │ │ │ │ - strbeq r3, [r8], #3049 @ 0xbe9 │ │ │ │ + strbeq sp, [fp, #-132] @ 0xffffff7c │ │ │ │ + strbeq r3, [r8], #3561 @ 0xde9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39d90 <__cxa_atexit@plt+0x2d938> │ │ │ │ @@ -46682,15 +46682,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39dd4 <__cxa_atexit@plt+0x2d97c> │ │ │ │ ldr r8, [pc, #228] @ 39eac <__cxa_atexit@plt+0x2da54> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r3, [pc, #192] @ 39e9c <__cxa_atexit@plt+0x2da44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ @@ -46728,26 +46728,26 @@ │ │ │ │ ldr r8, [pc, #64] @ 39eb4 <__cxa_atexit@plt+0x2da5c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq ip, [fp, #-3976] @ 0xfffff078 │ │ │ │ strbeq ip, [fp, #-3960] @ 0xfffff088 │ │ │ │ - strbeq r3, [r8], #2852 @ 0xb24 │ │ │ │ + strbeq ip, [fp, #-3944] @ 0xfffff098 │ │ │ │ + strbeq r3, [r8], #3364 @ 0xd24 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - strbeq r3, [r8], #2693 @ 0xa85 │ │ │ │ + strbeq r3, [r8], #3205 @ 0xc85 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 39f54 <__cxa_atexit@plt+0x2dafc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -46778,24 +46778,24 @@ │ │ │ │ ldr r8, [pc, #56] @ 39f74 <__cxa_atexit@plt+0x2db1c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - strbeq ip, [fp, #-3768] @ 0xfffff148 │ │ │ │ strbeq ip, [fp, #-3752] @ 0xfffff158 │ │ │ │ + strbeq ip, [fp, #-3736] @ 0xfffff168 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - strbeq r3, [r8], #2493 @ 0x9bd │ │ │ │ + strbeq r3, [r8], #3005 @ 0xbbd │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -46820,36 +46820,36 @@ │ │ │ │ ldr r5, [pc, #28] @ 3a000 <__cxa_atexit@plt+0x2dba8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbeq ip, [fp, #-3564] @ 0xfffff214 │ │ │ │ + strbeq ip, [fp, #-3548] @ 0xfffff224 │ │ │ │ ldrbteq r5, [pc], #2256 @ 3a004 <__cxa_atexit@plt+0x2dbac> │ │ │ │ - strbeq ip, [fp, #-3508] @ 0xfffff24c │ │ │ │ + strbeq ip, [fp, #-3492] @ 0xfffff25c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 3a028 <__cxa_atexit@plt+0x2dbd0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq r5, [pc], #2200 @ 3a030 <__cxa_atexit@plt+0x2dbd8> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a04c <__cxa_atexit@plt+0x2dbf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - strbeq ip, [fp, #-3452] @ 0xfffff284 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + strbeq ip, [fp, #-3436] @ 0xfffff294 │ │ │ │ ldrbteq r5, [pc], #2108 @ 3a058 <__cxa_atexit@plt+0x2dc00> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -46881,31 +46881,31 @@ │ │ │ │ ldr r3, [pc, #84] @ 3a12c <__cxa_atexit@plt+0x2dcd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #44] @ 3a124 <__cxa_atexit@plt+0x2dccc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrbteq r5, [pc], #2052 @ 3a124 <__cxa_atexit@plt+0x2dccc> │ │ │ │ ldrbteq r5, [pc], #2044 @ 3a128 <__cxa_atexit@plt+0x2dcd0> │ │ │ │ ldrbteq r5, [pc], #1992 @ 3a12c <__cxa_atexit@plt+0x2dcd4> │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq r3, [r8], #2081 @ 0x821 │ │ │ │ + strbeq r3, [r8], #2593 @ 0xa21 │ │ │ │ ldrbteq r5, [pc], #1888 @ 3a138 <__cxa_atexit@plt+0x2dce0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 3a168 <__cxa_atexit@plt+0x2dd10> │ │ │ │ @@ -46924,28 +46924,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 3a1b4 <__cxa_atexit@plt+0x2dd5c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r5, [pc], #1860 @ 3a1b0 <__cxa_atexit@plt+0x2dd58> │ │ │ │ ldrbteq r5, [pc], #1848 @ 3a1b4 <__cxa_atexit@plt+0x2dd5c> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r3, [r8], #1905 @ 0x771 │ │ │ │ + strbeq r3, [r8], #2417 @ 0x971 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3a21c <__cxa_atexit@plt+0x2ddc4> │ │ │ │ @@ -46956,21 +46956,21 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #40] @ 3a230 <__cxa_atexit@plt+0x2ddd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [fp, #-2996] @ 0xfffff44c │ │ │ │ strbeq ip, [fp, #-2980] @ 0xfffff45c │ │ │ │ + strbeq ip, [fp, #-2964] @ 0xfffff46c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a294 <__cxa_atexit@plt+0x2de3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -46986,25 +46986,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 3a2b8 <__cxa_atexit@plt+0x2de60> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq ip, [fp, #-2852] @ 0xfffff4dc │ │ │ │ - strbeq r3, [r8], #1627 @ 0x65b │ │ │ │ + strbeq ip, [fp, #-2836] @ 0xfffff4ec │ │ │ │ + strbeq r3, [r8], #2139 @ 0x85b │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3a300 <__cxa_atexit@plt+0x2dea8> │ │ │ │ @@ -47063,39 +47063,39 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #96] @ 3a41c <__cxa_atexit@plt+0x2dfc4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r3, r6, #16 │ │ │ │ ldr r0, [pc, #68] @ 3a420 <__cxa_atexit@plt+0x2dfc8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #64] @ 3a424 <__cxa_atexit@plt+0x2dfcc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq ip, [fp, #-2604] @ 0xfffff5d4 │ │ │ │ strbeq ip, [fp, #-2588] @ 0xfffff5e4 │ │ │ │ - strbeq r3, [r8], #1319 @ 0x527 │ │ │ │ + strbeq ip, [fp, #-2572] @ 0xfffff5f4 │ │ │ │ + strbeq r3, [r8], #1831 @ 0x727 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - strbeq r3, [r8], #1271 @ 0x4f7 │ │ │ │ + strbeq r3, [r8], #1783 @ 0x6f7 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3a4c4 <__cxa_atexit@plt+0x2e06c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -47126,24 +47126,24 @@ │ │ │ │ ldr r8, [pc, #56] @ 3a4e4 <__cxa_atexit@plt+0x2e08c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - strbeq ip, [fp, #-2376] @ 0xfffff6b8 │ │ │ │ strbeq ip, [fp, #-2360] @ 0xfffff6c8 │ │ │ │ + strbeq ip, [fp, #-2344] @ 0xfffff6d8 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - strbeq r3, [r8], #1071 @ 0x42f │ │ │ │ + strbeq r3, [r8], #1583 @ 0x62f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -47168,36 +47168,36 @@ │ │ │ │ ldr r5, [pc, #28] @ 3a570 <__cxa_atexit@plt+0x2e118> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbeq ip, [fp, #-2172] @ 0xfffff784 │ │ │ │ + strbeq ip, [fp, #-2156] @ 0xfffff794 │ │ │ │ ldrbteq r5, [pc], #932 @ 3a574 <__cxa_atexit@plt+0x2e11c> │ │ │ │ - strbeq ip, [fp, #-2116] @ 0xfffff7bc │ │ │ │ + strbeq ip, [fp, #-2100] @ 0xfffff7cc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 3a598 <__cxa_atexit@plt+0x2e140> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq r5, [pc], #868 @ 3a5a0 <__cxa_atexit@plt+0x2e148> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a5bc <__cxa_atexit@plt+0x2e164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - strbeq ip, [fp, #-2060] @ 0xfffff7f4 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + strbeq ip, [fp, #-2044] @ 0xfffff804 │ │ │ │ ldrbteq r5, [pc], #784 @ 3a5c8 <__cxa_atexit@plt+0x2e170> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -47218,15 +47218,15 @@ │ │ │ │ ldr r3, [pc, #128] @ 3a69c <__cxa_atexit@plt+0x2e244> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #2] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 3a690 <__cxa_atexit@plt+0x2e238> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -47239,21 +47239,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrbteq r5, [pc], #660 @ 3a694 <__cxa_atexit@plt+0x2e23c> │ │ │ │ ldrbteq r5, [pc], #652 @ 3a698 <__cxa_atexit@plt+0x2e240> │ │ │ │ ldrbteq r5, [pc], #644 @ 3a69c <__cxa_atexit@plt+0x2e244> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r3, [r8], #703 @ 0x2bf │ │ │ │ + strbeq r3, [r8], #1215 @ 0x4bf │ │ │ │ ldrbteq r5, [pc], #564 @ 3a6a8 <__cxa_atexit@plt+0x2e250> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 3a6f0 <__cxa_atexit@plt+0x2e298> │ │ │ │ @@ -47265,62 +47265,62 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #72] @ 3a724 <__cxa_atexit@plt+0x2e2cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #32] @ 3a718 <__cxa_atexit@plt+0x2e2c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 3a71c <__cxa_atexit@plt+0x2e2c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r5, [pc], #484 @ 3a720 <__cxa_atexit@plt+0x2e2c8> │ │ │ │ ldrbteq r5, [pc], #472 @ 3a724 <__cxa_atexit@plt+0x2e2cc> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq r3, [r8], #511 @ 0x1ff │ │ │ │ + strbeq r3, [r8], #1023 @ 0x3ff │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a760 <__cxa_atexit@plt+0x2e308> │ │ │ │ ldr r8, [pc, #36] @ 3a768 <__cxa_atexit@plt+0x2e310> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3a76c <__cxa_atexit@plt+0x2e314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r8], #320 @ 0x140 │ │ │ │ - strbeq ip, [fp, #-1600] @ 0xfffff9c0 │ │ │ │ + strbeq r3, [r8], #832 @ 0x340 │ │ │ │ + strbeq ip, [fp, #-1584] @ 0xfffff9d0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3a7ac <__cxa_atexit@plt+0x2e354> │ │ │ │ ldr r3, [pc, #40] @ 3a7bc <__cxa_atexit@plt+0x2e364> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -47330,15 +47330,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 3a7f4 <__cxa_atexit@plt+0x2e39c> │ │ │ │ ldr r8, [pc, #116] @ 3a864 <__cxa_atexit@plt+0x2e40c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 3a840 <__cxa_atexit@plt+0x2e3e8> │ │ │ │ ldr r1, [pc, #84] @ 3a868 <__cxa_atexit@plt+0x2e410> │ │ │ │ @@ -47347,29 +47347,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r9, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3a860 <__cxa_atexit@plt+0x2e408> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r3, [r8], #134 @ 0x86 │ │ │ │ + strbeq r3, [r8], #646 @ 0x286 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq r3, [r8], #221 @ 0xdd │ │ │ │ + strbeq r3, [r8], #733 @ 0x2dd │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47380,57 +47380,57 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r3, [pc, #24] @ 3a8dc <__cxa_atexit@plt+0x2e484> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbeq r3, [r8], #89 @ 0x59 │ │ │ │ + strbeq r3, [r8], #601 @ 0x259 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a918 <__cxa_atexit@plt+0x2e4c0> │ │ │ │ ldr r8, [pc, #36] @ 3a920 <__cxa_atexit@plt+0x2e4c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3a924 <__cxa_atexit@plt+0x2e4cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r8], #3976 @ 0xf88 │ │ │ │ - strbeq ip, [fp, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq r3, [r8], #392 @ 0x188 │ │ │ │ + strbeq ip, [fp, #-1144] @ 0xfffffb88 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3a964 <__cxa_atexit@plt+0x2e50c> │ │ │ │ ldr r3, [pc, #40] @ 3a974 <__cxa_atexit@plt+0x2e51c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -47440,15 +47440,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 3a9ac <__cxa_atexit@plt+0x2e554> │ │ │ │ ldr r8, [pc, #116] @ 3aa1c <__cxa_atexit@plt+0x2e5c4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 3a9f8 <__cxa_atexit@plt+0x2e5a0> │ │ │ │ ldr r1, [pc, #84] @ 3aa20 <__cxa_atexit@plt+0x2e5c8> │ │ │ │ @@ -47457,29 +47457,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r9, [r6, #8] │ │ │ │ str r3, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3aa18 <__cxa_atexit@plt+0x2e5c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r2, [r8], #3790 @ 0xece │ │ │ │ + strbeq r3, [r8], #206 @ 0xce │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq r2, [r8], #3877 @ 0xf25 │ │ │ │ + strbeq r3, [r8], #293 @ 0x125 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47490,23 +47490,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r3, [pc, #24] @ 3aa94 <__cxa_atexit@plt+0x2e63c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbeq r2, [r8], #3745 @ 0xea1 │ │ │ │ + strbeq r3, [r8], #161 @ 0xa1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 3ab28 <__cxa_atexit@plt+0x2e6d0> │ │ │ │ @@ -47535,33 +47535,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #76] @ 3ab60 <__cxa_atexit@plt+0x2e708> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 3ab70 <__cxa_atexit@plt+0x2e718> │ │ │ │ add r7, pc, r7 │ │ │ │ b 3ab48 <__cxa_atexit@plt+0x2e6f0> │ │ │ │ ldr r7, [pc, #28] @ 3ab64 <__cxa_atexit@plt+0x2e70c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - strbeq r2, [r8], #3442 @ 0xd72 │ │ │ │ + strbeq r2, [r8], #3954 @ 0xf72 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq r2, [r8], #3437 @ 0xd6d │ │ │ │ + strbeq r2, [r8], #3949 @ 0xf6d │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -47573,24 +47573,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r3, [pc, #28] @ 3abe4 <__cxa_atexit@plt+0x2e78c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - strbeq r2, [r8], #3261 @ 0xcbd │ │ │ │ + strbeq r2, [r8], #3773 @ 0xebd │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -47602,24 +47602,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r3, [pc, #28] @ 3ac58 <__cxa_atexit@plt+0x2e800> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - strbeq r2, [r8], #3182 @ 0xc6e │ │ │ │ + strbeq r2, [r8], #3694 @ 0xe6e │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47631,21 +47631,21 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [pc, #40] @ 3acbc <__cxa_atexit@plt+0x2e864> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq r2, [r8], #3080 @ 0xc08 │ │ │ │ + strbeq r2, [r8], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3ad20 <__cxa_atexit@plt+0x2e8c8> │ │ │ │ @@ -47661,22 +47661,22 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r8, [pc, #36] @ 3ad38 <__cxa_atexit@plt+0x2e8e0> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #24] @ 3ad34 <__cxa_atexit@plt+0x2e8dc> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq ip, [fp, #-132] @ 0xffffff7c │ │ │ │ - strbeq ip, [fp, #-144] @ 0xffffff70 │ │ │ │ + strbeq ip, [fp, #-116] @ 0xffffff8c │ │ │ │ + strbeq ip, [fp, #-128] @ 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3adac <__cxa_atexit@plt+0x2e954> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -47696,31 +47696,31 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq ip, [fp, #-28] @ 0xffffffe4 │ │ │ │ - strbeq r2, [r8], #2847 @ 0xb1f │ │ │ │ + strbeq ip, [fp, #-12] │ │ │ │ + strbeq r2, [r8], #3359 @ 0xd1f │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3ae78 <__cxa_atexit@plt+0x2ea20> │ │ │ │ @@ -47743,27 +47743,27 @@ │ │ │ │ ldr r8, [pc, #64] @ 3ae90 <__cxa_atexit@plt+0x2ea38> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r1, #2] │ │ │ │ str r2, [r3, #28]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #36] @ 3ae94 <__cxa_atexit@plt+0x2ea3c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r2, [r8], #2699 @ 0xa8b │ │ │ │ - strbeq r2, [r8], #2675 @ 0xa73 │ │ │ │ + strbeq r2, [r8], #3211 @ 0xc8b │ │ │ │ + strbeq r2, [r8], #3187 @ 0xc73 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -47779,21 +47779,21 @@ │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strbeq r2, [r8], #2540 @ 0x9ec │ │ │ │ + strbeq r2, [r8], #3052 @ 0xbec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -47810,21 +47810,21 @@ │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq r2, [r8], #2416 @ 0x970 │ │ │ │ + strbeq r2, [r8], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -47841,21 +47841,21 @@ │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq r2, [r8], #2292 @ 0x8f4 │ │ │ │ + strbeq r2, [r8], #2804 @ 0xaf4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3b088 <__cxa_atexit@plt+0x2ec30> │ │ │ │ @@ -47879,24 +47879,24 @@ │ │ │ │ ldr r2, [pc, #44] @ 3b09c <__cxa_atexit@plt+0x2ec44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #40] @ 3b0a0 <__cxa_atexit@plt+0x2ec48> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq r2, [r8], #2139 @ 0x85b │ │ │ │ + strbeq r2, [r8], #2651 @ 0xa5b │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strbeq r2, [r8], #2152 @ 0x868 │ │ │ │ + strbeq r2, [r8], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3b100 <__cxa_atexit@plt+0x2eca8> │ │ │ │ @@ -47909,21 +47909,21 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #40] @ 3b114 <__cxa_atexit@plt+0x2ecbc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq r2, [r8], #1792 @ 0x700 │ │ │ │ + strbeq r2, [r8], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3b188 <__cxa_atexit@plt+0x2ed30> │ │ │ │ @@ -47943,22 +47943,22 @@ │ │ │ │ str r8, [r9, #28] │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r8, [pc, #36] @ 3b1a0 <__cxa_atexit@plt+0x2ed48> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #24] @ 3b19c <__cxa_atexit@plt+0x2ed44> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq fp, [fp, #-3100] @ 0xfffff3e4 │ │ │ │ - strbeq fp, [fp, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq fp, [fp, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq fp, [fp, #-3096] @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3b214 <__cxa_atexit@plt+0x2edbc> │ │ │ │ @@ -47978,25 +47978,25 @@ │ │ │ │ str r8, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 3b238 <__cxa_atexit@plt+0x2ede0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 3b224 <__cxa_atexit@plt+0x2edcc> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq fp, [fp, #-2992] @ 0xfffff450 │ │ │ │ - strbeq r2, [r8], #1546 @ 0x60a │ │ │ │ + strbeq fp, [fp, #-2976] @ 0xfffff460 │ │ │ │ + strbeq r2, [r8], #2058 @ 0x80a │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3b2a0 <__cxa_atexit@plt+0x2ee48> │ │ │ │ @@ -48013,15 +48013,15 @@ │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ add lr, sl, #16 │ │ │ │ stm lr, {r0, r3, r8, ip} │ │ │ │ str fp, [sl, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -48050,25 +48050,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r2, sl, ip, lr} │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 3b344 <__cxa_atexit@plt+0x2eeec> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq fp, [fp, #-2720] @ 0xfffff560 │ │ │ │ - strbeq r2, [r8], #1283 @ 0x503 │ │ │ │ + strbeq fp, [fp, #-2704] @ 0xfffff570 │ │ │ │ + strbeq r2, [r8], #1795 @ 0x703 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #40 @ 0x28 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 3b3e0 <__cxa_atexit@plt+0x2ef88> │ │ │ │ mov sl, r6 │ │ │ │ @@ -48093,15 +48093,15 @@ │ │ │ │ stm lr, {r3, r8, ip} │ │ │ │ str r5, [sl, #32] │ │ │ │ str fp, [sl, #36] @ 0x24 │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, #0 │ │ │ │ ldmib sp, {r9, fp} │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r2, r7 │ │ │ │ @@ -48138,31 +48138,31 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ mov r4, r6 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 3b4a4 <__cxa_atexit@plt+0x2f04c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [fp, #-2404] @ 0xfffff69c │ │ │ │ + strbeq fp, [fp, #-2388] @ 0xfffff6ac │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r2, [r8], #954 @ 0x3ba │ │ │ │ + strbeq r2, [r8], #1466 @ 0x5ba │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3b590 <__cxa_atexit@plt+0x2f138> │ │ │ │ @@ -48195,29 +48195,29 @@ │ │ │ │ str r5, [r3, #48]! @ 0x30 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ ldmib sp, {r4, r5} │ │ │ │ ldr r6, [sp] │ │ │ │ mov r9, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #44] @ 3b5ac <__cxa_atexit@plt+0x2f154> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib sp, {r4, r5} │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq r2, [r8], #903 @ 0x387 │ │ │ │ - strbeq r2, [r8], #867 @ 0x363 │ │ │ │ + strbeq r2, [r8], #1415 @ 0x587 │ │ │ │ + strbeq r2, [r8], #1379 @ 0x563 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3b64c <__cxa_atexit@plt+0x2f1f4> │ │ │ │ @@ -48248,31 +48248,31 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 3b65c <__cxa_atexit@plt+0x2f204> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [fp, #-1964] @ 0xfffff854 │ │ │ │ + strbeq fp, [fp, #-1948] @ 0xfffff864 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r2, [r8], #529 @ 0x211 │ │ │ │ + strbeq r2, [r8], #1041 @ 0x411 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ andeq r0, r2, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3b768 <__cxa_atexit@plt+0x2f310> │ │ │ │ @@ -48312,30 +48312,30 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r9, r3 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #48] @ 3b784 <__cxa_atexit@plt+0x2f32c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r2, [r8], #439 @ 0x1b7 │ │ │ │ - strbeq r2, [r8], #399 @ 0x18f │ │ │ │ + strbeq r2, [r8], #951 @ 0x3b7 │ │ │ │ + strbeq r2, [r8], #911 @ 0x38f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov lr, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #52 @ 0x34 │ │ │ │ cmp r3, sl │ │ │ │ @@ -48373,23 +48373,23 @@ │ │ │ │ str r5, [r9, #32] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r9, #36] @ 0x24 │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, sl │ │ │ │ mov r8, lr │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq r2, [r8], #74 @ 0x4a │ │ │ │ + strbeq r2, [r8], #586 @ 0x24a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ @@ -48444,34 +48444,34 @@ │ │ │ │ str ip, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, sl │ │ │ │ mov r8, r1 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 3b96c <__cxa_atexit@plt+0x2f514> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [fp, #-1272] @ 0xfffffb08 │ │ │ │ - strbeq fp, [fp, #-1284] @ 0xfffffafc │ │ │ │ + strbeq fp, [fp, #-1256] @ 0xfffffb18 │ │ │ │ strbeq fp, [fp, #-1268] @ 0xfffffb0c │ │ │ │ + strbeq fp, [fp, #-1252] @ 0xfffffb1c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - strbeq r1, [r8], #3886 @ 0xf2e │ │ │ │ + strbeq r2, [r8], #302 @ 0x12e │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -48548,15 +48548,15 @@ │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, r3, #24 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ ldmib sp, {r4, r5} │ │ │ │ mov r9, r3 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #60] @ 3bb40 <__cxa_atexit@plt+0x2f6e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ @@ -48564,19 +48564,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add fp, sp, #8 │ │ │ │ ldm fp, {r5, r8, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq fp, [fp, #-884] @ 0xfffffc8c │ │ │ │ - strbeq fp, [fp, #-856] @ 0xfffffca8 │ │ │ │ + strbeq fp, [fp, #-868] @ 0xfffffc9c │ │ │ │ + strbeq fp, [fp, #-840] @ 0xfffffcb8 │ │ │ │ ldrbteq r3, [pc], #3604 @ 3bb48 <__cxa_atexit@plt+0x2f6f0> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - strbeq r1, [r8], #3506 @ 0xdb2 │ │ │ │ + strbeq r1, [r8], #4018 @ 0xfb2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3bbc0 <__cxa_atexit@plt+0x2f768> │ │ │ │ ldr r3, [pc, #100] @ 3bbd0 <__cxa_atexit@plt+0x2f778> │ │ │ │ @@ -48669,15 +48669,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 3bce0 <__cxa_atexit@plt+0x2f888> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq r3, [pc], #3144 @ 3bce8 <__cxa_atexit@plt+0x2f890> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -48698,26 +48698,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3bd54 <__cxa_atexit@plt+0x2f8fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq fp, [fp, #-156] @ 0xffffff64 │ │ │ │ + strbeq fp, [fp, #-140] @ 0xffffff74 │ │ │ │ ldrbteq r3, [pc], #3048 @ 3bd5c <__cxa_atexit@plt+0x2f904> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3bd7c <__cxa_atexit@plt+0x2f924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 3b9b4 <__cxa_atexit@plt+0x2f55c> │ │ │ │ - strbeq fp, [fp, #-80] @ 0xffffffb0 │ │ │ │ + strbeq fp, [fp, #-64] @ 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -48733,16 +48733,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3bde4 <__cxa_atexit@plt+0x2f98c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [fp, #-108] @ 0xffffff94 │ │ │ │ - strbeq fp, [fp, #-32] @ 0xffffffe0 │ │ │ │ + strbeq fp, [fp, #-92] @ 0xffffffa4 │ │ │ │ + strbeq fp, [fp, #-16] │ │ │ │ ldrbteq r3, [pc], #2932 @ 3bdec <__cxa_atexit@plt+0x2f994> │ │ │ │ ldrbteq r3, [pc], #3032 @ 3bdf0 <__cxa_atexit@plt+0x2f998> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3be2c <__cxa_atexit@plt+0x2f9d4> │ │ │ │ @@ -48752,20 +48752,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r7, [pc, #24] @ 3be3c <__cxa_atexit@plt+0x2f9e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r3, [pc], #1044 @ 3be3c <__cxa_atexit@plt+0x2f9e4> │ │ │ │ - strbeq sl, [fp, #-3968] @ 0xfffff080 │ │ │ │ - strbeq fp, [fp, #-492] @ 0xfffffe14 │ │ │ │ + strbeq sl, [fp, #-3952] @ 0xfffff090 │ │ │ │ + strbeq fp, [fp, #-476] @ 0xfffffe24 │ │ │ │ ldrbteq r3, [pc], #2932 @ 3be48 <__cxa_atexit@plt+0x2f9f0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3be74 <__cxa_atexit@plt+0x2fa1c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -48773,33 +48773,33 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b cdfb0 <__cxa_atexit@plt+0xc1b58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [fp, #-3884] @ 0xfffff0d4 │ │ │ │ + strbeq sl, [fp, #-3868] @ 0xfffff0e4 │ │ │ │ ldrbteq r3, [pc], #2856 @ 3be88 <__cxa_atexit@plt+0x2fa30> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3beb8 <__cxa_atexit@plt+0x2fa60> │ │ │ │ ldr r2, [pc, #32] @ 3bec0 <__cxa_atexit@plt+0x2fa68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 3bec4 <__cxa_atexit@plt+0x2fa6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [fp, #-3824] @ 0xfffff110 │ │ │ │ - strbeq fp, [fp, #-256] @ 0xffffff00 │ │ │ │ + strbeq sl, [fp, #-3808] @ 0xfffff120 │ │ │ │ + strbeq fp, [fp, #-240] @ 0xffffff10 │ │ │ │ ldrbteq r3, [pc], #2780 @ 3bed0 <__cxa_atexit@plt+0x2fa78> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -48807,15 +48807,15 @@ │ │ │ │ bcc 3bf08 <__cxa_atexit@plt+0x2fab0> │ │ │ │ ldr r2, [pc, #36] @ 3bf18 <__cxa_atexit@plt+0x2fac0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ ldrbteq r3, [pc], #2740 @ 3bf24 <__cxa_atexit@plt+0x2facc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -48844,25 +48844,25 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [r0, #12]! │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ mov r6, r3 │ │ │ │ b 3bfac <__cxa_atexit@plt+0x2fb54> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq sl, [fp, #-3628] @ 0xfffff1d4 │ │ │ │ + strbeq sl, [fp, #-3612] @ 0xfffff1e4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ ldrbteq r3, [pc], #2500 @ 3bfd0 <__cxa_atexit@plt+0x2fb78> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c008 <__cxa_atexit@plt+0x2fbb0> │ │ │ │ @@ -48874,16 +48874,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 3c014 <__cxa_atexit@plt+0x2fbbc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [fp, #-3488] @ 0xfffff260 │ │ │ │ - strbeq fp, [fp, #-48] @ 0xffffffd0 │ │ │ │ + strbeq sl, [fp, #-3472] @ 0xfffff270 │ │ │ │ + strbeq fp, [fp, #-32] @ 0xffffffe0 │ │ │ │ ldrbteq r3, [pc], #2388 @ 3c020 <__cxa_atexit@plt+0x2fbc8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c090 <__cxa_atexit@plt+0x2fc38> │ │ │ │ @@ -48902,52 +48902,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 3c0a8 <__cxa_atexit@plt+0x2fc50> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sl, [fp, #-3392] @ 0xfffff2c0 │ │ │ │ + strbeq sl, [fp, #-3376] @ 0xfffff2d0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq r3, [pc], #2264 @ 3c0b0 <__cxa_atexit@plt+0x2fc58> │ │ │ │ ldrbteq r3, [pc], #2240 @ 3c0b4 <__cxa_atexit@plt+0x2fc5c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3c0e0 <__cxa_atexit@plt+0x2fc88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 3c0e4 <__cxa_atexit@plt+0x2fc8c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r3, [pc], #2160 @ 3c0ec <__cxa_atexit@plt+0x2fc94> │ │ │ │ ldrbteq r3, [pc], #2152 @ 3c0f0 <__cxa_atexit@plt+0x2fc98> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3c110 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3c114 <__cxa_atexit@plt+0x2fcbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [fp, #-3880] @ 0xfffff0d8 │ │ │ │ + strbeq sl, [fp, #-3864] @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c15c <__cxa_atexit@plt+0x2fd04> │ │ │ │ @@ -48959,16 +48959,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [fp, #-3828] @ 0xfffff10c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [fp, #-3812] @ 0xfffff11c │ │ │ │ ldrbteq r3, [pc], #2064 @ 3c174 <__cxa_atexit@plt+0x2fd1c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 3c1d0 <__cxa_atexit@plt+0x2fd78> │ │ │ │ @@ -48985,24 +48985,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r1, [pc, #56] @ 3c1f4 <__cxa_atexit@plt+0x2fd9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbeq sl, [fp, #-3048] @ 0xfffff418 │ │ │ │ + strbeq sl, [fp, #-3032] @ 0xfffff428 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r3, [pc], #1892 @ 3c200 <__cxa_atexit@plt+0x2fda8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 3c24c <__cxa_atexit@plt+0x2fdf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -49014,47 +49014,47 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 3c250 <__cxa_atexit@plt+0x2fdf8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 3c254 <__cxa_atexit@plt+0x2fdfc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [fp, #-3576] @ 0xfffff208 │ │ │ │ + strbeq sl, [fp, #-3560] @ 0xfffff218 │ │ │ │ ldrbteq r3, [pc], #1796 @ 3c260 <__cxa_atexit@plt+0x2fe08> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 3c28c <__cxa_atexit@plt+0x2fe34> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 3c290 <__cxa_atexit@plt+0x2fe38> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [fp, #-3504] @ 0xfffff250 │ │ │ │ + strbeq sl, [fp, #-3488] @ 0xfffff260 │ │ │ │ ldrbteq r3, [pc], #1724 @ 3c29c <__cxa_atexit@plt+0x2fe44> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3c2bc <__cxa_atexit@plt+0x2fe64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3c2c0 <__cxa_atexit@plt+0x2fe68> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [fp, #-3452] @ 0xfffff284 │ │ │ │ + strbeq sl, [fp, #-3436] @ 0xfffff294 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c308 <__cxa_atexit@plt+0x2feb0> │ │ │ │ @@ -49066,16 +49066,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [fp, #-3400] @ 0xfffff2b8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [fp, #-3384] @ 0xfffff2c8 │ │ │ │ ldrbteq r3, [pc], #1632 @ 3c320 <__cxa_atexit@plt+0x2fec8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -49099,16 +49099,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq sl, [fp, #-2760] @ 0xfffff538 │ │ │ │ - strbeq sl, [fp, #-2672] @ 0xfffff590 │ │ │ │ + strbeq sl, [fp, #-2744] @ 0xfffff548 │ │ │ │ + strbeq sl, [fp, #-2656] @ 0xfffff5a0 │ │ │ │ ldrbteq r3, [pc], #1528 @ 3c3a4 <__cxa_atexit@plt+0x2ff4c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -49179,15 +49179,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrbteq r3, [pc], #1348 @ 3c4e4 <__cxa_atexit@plt+0x3008c> │ │ │ │ ldrbteq r3, [pc], #1180 @ 3c4e8 <__cxa_atexit@plt+0x30090> │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ ldrbteq r3, [pc], #1272 @ 3c4f4 <__cxa_atexit@plt+0x3009c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -49217,15 +49217,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r3, [pc], #1004 @ 3c578 <__cxa_atexit@plt+0x30120> │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ ldrbteq r3, [pc], #1152 @ 3c584 <__cxa_atexit@plt+0x3012c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -49247,52 +49247,52 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 3c60c <__cxa_atexit@plt+0x301b4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sl, [fp, #-2012] @ 0xfffff824 │ │ │ │ + strbeq sl, [fp, #-1996] @ 0xfffff834 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq sl, [fp, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq sl, [fp, #-2632] @ 0xfffff5b8 │ │ │ │ ldrbteq r3, [pc], #1004 @ 3c618 <__cxa_atexit@plt+0x301c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 3c644 <__cxa_atexit@plt+0x301ec> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 3c648 <__cxa_atexit@plt+0x301f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [fp, #-2556] @ 0xfffff604 │ │ │ │ + strbeq sl, [fp, #-2540] @ 0xfffff614 │ │ │ │ ldrbteq r3, [pc], #772 @ 3c654 <__cxa_atexit@plt+0x301fc> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3c674 <__cxa_atexit@plt+0x3021c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3c678 <__cxa_atexit@plt+0x30220> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [fp, #-2500] @ 0xfffff63c │ │ │ │ + strbeq sl, [fp, #-2484] @ 0xfffff64c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c6c0 <__cxa_atexit@plt+0x30268> │ │ │ │ @@ -49304,16 +49304,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [fp, #-2448] @ 0xfffff670 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [fp, #-2432] @ 0xfffff680 │ │ │ │ ldrbteq r3, [pc], #808 @ 3c6d8 <__cxa_atexit@plt+0x30280> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -49337,16 +49337,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 3c754 <__cxa_atexit@plt+0x302fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strbeq sl, [fp, #-1808] @ 0xfffff8f0 │ │ │ │ - strbeq sl, [fp, #-1724] @ 0xfffff944 │ │ │ │ + strbeq sl, [fp, #-1792] @ 0xfffff900 │ │ │ │ + strbeq sl, [fp, #-1708] @ 0xfffff954 │ │ │ │ ldrbteq r3, [pc], #732 @ 3c75c <__cxa_atexit@plt+0x30304> │ │ │ │ ldrbteq r3, [pc], #720 @ 3c760 <__cxa_atexit@plt+0x30308> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -49366,64 +49366,64 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 3c7e8 <__cxa_atexit@plt+0x30390> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sl, [fp, #-1536] @ 0xfffffa00 │ │ │ │ + strbeq sl, [fp, #-1520] @ 0xfffffa10 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq sl, [fp, #-2160] @ 0xfffff790 │ │ │ │ + strbeq sl, [fp, #-2144] @ 0xfffff7a0 │ │ │ │ ldrbteq r3, [pc], #572 @ 3c7f4 <__cxa_atexit@plt+0x3039c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 3c820 <__cxa_atexit@plt+0x303c8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 3c824 <__cxa_atexit@plt+0x303cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [fp, #-2068] @ 0xfffff7ec │ │ │ │ + strbeq sl, [fp, #-2052] @ 0xfffff7fc │ │ │ │ ldrbteq r3, [pc], #512 @ 3c830 <__cxa_atexit@plt+0x303d8> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3c850 <__cxa_atexit@plt+0x303f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3c854 <__cxa_atexit@plt+0x303fc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r3, [pc], #472 @ 3c85c <__cxa_atexit@plt+0x30404> │ │ │ │ ldrbteq r3, [pc], #248 @ 3c860 <__cxa_atexit@plt+0x30408> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3c880 <__cxa_atexit@plt+0x30428> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3c884 <__cxa_atexit@plt+0x3042c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [fp, #-1976] @ 0xfffff848 │ │ │ │ + strbeq sl, [fp, #-1960] @ 0xfffff858 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c8cc <__cxa_atexit@plt+0x30474> │ │ │ │ @@ -49435,16 +49435,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [fp, #-1924] @ 0xfffff87c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [fp, #-1908] @ 0xfffff88c │ │ │ │ ldrbteq r3, [pc], #328 @ 3c8e4 <__cxa_atexit@plt+0x3048c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -49510,21 +49510,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ ldrbteq r3, [pc], #108 @ 3ca14 <__cxa_atexit@plt+0x305bc> │ │ │ │ ldrbteq r3, [pc], #132 @ 3ca18 <__cxa_atexit@plt+0x305c0> │ │ │ │ - strbeq sl, [fp, #-1148] @ 0xfffffb84 │ │ │ │ - strbeq sl, [fp, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq sl, [fp, #-1132] @ 0xfffffb94 │ │ │ │ + strbeq sl, [fp, #-1056] @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3ca5c <__cxa_atexit@plt+0x30604> │ │ │ │ @@ -49535,36 +49535,36 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [fp, #-980] @ 0xfffffc2c │ │ │ │ - strbeq sl, [fp, #-904] @ 0xfffffc78 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [fp, #-964] @ 0xfffffc3c │ │ │ │ + strbeq sl, [fp, #-888] @ 0xfffffc88 │ │ │ │ ldrbteq r2, [pc], #4056 @ 3ca78 <__cxa_atexit@plt+0x30620> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3caac <__cxa_atexit@plt+0x30654> │ │ │ │ ldr r2, [pc, #36] @ 3cab4 <__cxa_atexit@plt+0x3065c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3cab8 <__cxa_atexit@plt+0x30660> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [fp, #-768] @ 0xfffffd00 │ │ │ │ - strbeq sl, [fp, #-1444] @ 0xfffffa5c │ │ │ │ + strbeq sl, [fp, #-752] @ 0xfffffd10 │ │ │ │ + strbeq sl, [fp, #-1428] @ 0xfffffa6c │ │ │ │ ldrbteq r2, [pc], #3916 @ 3cac4 <__cxa_atexit@plt+0x3066c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #12] @ 3cae4 <__cxa_atexit@plt+0x3068c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -49582,19 +49582,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3cb30 <__cxa_atexit@plt+0x306d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [fp, #-648] @ 0xfffffd78 │ │ │ │ - strbeq sl, [fp, #-1324] @ 0xfffffad4 │ │ │ │ + strbeq sl, [fp, #-632] @ 0xfffffd88 │ │ │ │ + strbeq sl, [fp, #-1308] @ 0xfffffae4 │ │ │ │ ldrbteq r2, [pc], #3908 @ 3cb3c <__cxa_atexit@plt+0x306e4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cb78 <__cxa_atexit@plt+0x30720> │ │ │ │ ldr r3, [pc, #44] @ 3cb80 <__cxa_atexit@plt+0x30728> │ │ │ │ @@ -49603,20 +49603,20 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #28] @ 3cb84 <__cxa_atexit@plt+0x3072c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r7, [pc, #20] @ 3cb88 <__cxa_atexit@plt+0x30730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [fp, #-552] @ 0xfffffdd8 │ │ │ │ - strbeq sl, [fp, #-1084] @ 0xfffffbc4 │ │ │ │ + strbeq sl, [fp, #-536] @ 0xfffffde8 │ │ │ │ + strbeq sl, [fp, #-1068] @ 0xfffffbd4 │ │ │ │ ldrbteq r2, [pc], #3820 @ 3cb94 <__cxa_atexit@plt+0x3073c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cbe8 <__cxa_atexit@plt+0x30790> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -49642,18 +49642,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 3cc18 <__cxa_atexit@plt+0x307c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [pc, #16] @ 3cc1c <__cxa_atexit@plt+0x307c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq sl, [fp, #-932] @ 0xfffffc5c │ │ │ │ + strbeq sl, [fp, #-916] @ 0xfffffc6c │ │ │ │ ldrbteq r2, [pc], #3672 @ 3cc28 <__cxa_atexit@plt+0x307d0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3cc44 <__cxa_atexit@plt+0x307ec> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -49661,17 +49661,17 @@ │ │ │ │ b 3cca4 <__cxa_atexit@plt+0x3084c> │ │ │ │ ldr r7, [pc, #20] @ 3cc60 <__cxa_atexit@plt+0x30808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 3cc64 <__cxa_atexit@plt+0x3080c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [fp, #-852] @ 0xfffffcac │ │ │ │ + strbeq sl, [fp, #-836] @ 0xfffffcbc │ │ │ │ ldrbteq r2, [pc], #3552 @ 3cc70 <__cxa_atexit@plt+0x30818> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -49700,15 +49700,15 @@ │ │ │ │ ldr r2, [r5], #8 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r7, [pc, #148] @ 3cd84 <__cxa_atexit@plt+0x3092c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3cd50 <__cxa_atexit@plt+0x308f8> │ │ │ │ ldr r7, [pc, #92] @ 3cd70 <__cxa_atexit@plt+0x30918> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #88] @ 3cd74 <__cxa_atexit@plt+0x3091c> │ │ │ │ @@ -49717,33 +49717,33 @@ │ │ │ │ str r7, [r9, #4]! │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ ldr r7, [pc, #68] @ 3cd78 <__cxa_atexit@plt+0x30920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #36] @ 3cd6c <__cxa_atexit@plt+0x30914> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ b 3cd5c <__cxa_atexit@plt+0x30904> │ │ │ │ ldr r3, [pc, #16] @ 3cd68 <__cxa_atexit@plt+0x30910> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strbeq sl, [fp, #-784] @ 0xfffffcf0 │ │ │ │ + strbeq sl, [fp, #-768] @ 0xfffffd00 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ ldrbteq r2, [pc], #3436 @ 3cd88 <__cxa_atexit@plt+0x30930> │ │ │ │ - strbeq sl, [fp, #-856] @ 0xfffffca8 │ │ │ │ + strbeq sl, [fp, #-840] @ 0xfffffcb8 │ │ │ │ ldrbteq r2, [pc], #3276 @ 3cd90 <__cxa_atexit@plt+0x30938> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -49757,25 +49757,25 @@ │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 3ce04 <__cxa_atexit@plt+0x309ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #32] @ 3ce08 <__cxa_atexit@plt+0x309b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ ldrbteq r2, [pc], #3212 @ 3ce08 <__cxa_atexit@plt+0x309b0> │ │ │ │ - strbeq sl, [fp, #-632] @ 0xfffffd88 │ │ │ │ + strbeq sl, [fp, #-616] @ 0xfffffd98 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ ldrbteq r2, [pc], #3160 @ 3ce14 <__cxa_atexit@plt+0x309bc> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -49791,42 +49791,42 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r7, [pc, #52] @ 3ce8c <__cxa_atexit@plt+0x30a34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #32] @ 3ce90 <__cxa_atexit@plt+0x30a38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - strbeq sl, [fp, #-492] @ 0xfffffe14 │ │ │ │ + strbeq sl, [fp, #-476] @ 0xfffffe24 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cec8 <__cxa_atexit@plt+0x30a70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3ced0 <__cxa_atexit@plt+0x30a78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp, #-3800] @ 0xfffff128 │ │ │ │ + strbeq r9, [fp, #-3784] @ 0xfffff138 │ │ │ │ ldrbteq r2, [pc], #2900 @ 3cedc <__cxa_atexit@plt+0x30a84> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cf14 <__cxa_atexit@plt+0x30abc> │ │ │ │ ldr r2, [pc, #40] @ 3cf1c <__cxa_atexit@plt+0x30ac4> │ │ │ │ @@ -49834,19 +49834,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 3cf20 <__cxa_atexit@plt+0x30ac8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r9, [fp, #-3720] @ 0xfffff178 │ │ │ │ + strbeq r9, [fp, #-3704] @ 0xfffff188 │ │ │ │ ldrbteq r2, [pc], #2820 @ 3cf2c <__cxa_atexit@plt+0x30ad4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 3cf78 <__cxa_atexit@plt+0x30b20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -49857,59 +49857,59 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 3cf7c <__cxa_atexit@plt+0x30b24> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 3cf80 <__cxa_atexit@plt+0x30b28> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [fp, #-196] @ 0xffffff3c │ │ │ │ + strbeq sl, [fp, #-180] @ 0xffffff4c │ │ │ │ ldrbteq r2, [pc], #2724 @ 3cf8c <__cxa_atexit@plt+0x30b34> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 3cfb8 <__cxa_atexit@plt+0x30b60> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 3cfbc <__cxa_atexit@plt+0x30b64> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [fp, #-124] @ 0xffffff84 │ │ │ │ + strbeq sl, [fp, #-108] @ 0xffffff94 │ │ │ │ ldrbteq r2, [pc], #2664 @ 3cfc8 <__cxa_atexit@plt+0x30b70> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3cfe8 <__cxa_atexit@plt+0x30b90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3cfec <__cxa_atexit@plt+0x30b94> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r2, [pc], #2624 @ 3cff4 <__cxa_atexit@plt+0x30b9c> │ │ │ │ ldrbteq r2, [pc], #2400 @ 3cff8 <__cxa_atexit@plt+0x30ba0> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3d018 <__cxa_atexit@plt+0x30bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3d01c <__cxa_atexit@plt+0x30bc4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [fp, #-32] @ 0xffffffe0 │ │ │ │ + strbeq sl, [fp, #-16] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3d064 <__cxa_atexit@plt+0x30c0c> │ │ │ │ @@ -49921,16 +49921,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [fp, #-4076] @ 0xfffff014 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [fp, #-4060] @ 0xfffff024 │ │ │ │ ldrbteq r2, [pc], #2480 @ 3d07c <__cxa_atexit@plt+0x30c24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -49954,16 +49954,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbeq r9, [fp, #-3436] @ 0xfffff294 │ │ │ │ - strbeq r9, [fp, #-3348] @ 0xfffff2ec │ │ │ │ + strbeq r9, [fp, #-3420] @ 0xfffff2a4 │ │ │ │ + strbeq r9, [fp, #-3332] @ 0xfffff2fc │ │ │ │ ldrbteq r2, [pc], #2348 @ 3d100 <__cxa_atexit@plt+0x30ca8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -50105,65 +50105,65 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3d380 <__cxa_atexit@plt+0x30f28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d378 <__cxa_atexit@plt+0x30f20> │ │ │ │ ldr r8, [pc, #40] @ 3d388 <__cxa_atexit@plt+0x30f30> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3d38c <__cxa_atexit@plt+0x30f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #1090 @ 0x442 │ │ │ │ - strbeq r9, [fp, #-2580] @ 0xfffff5ec │ │ │ │ + strbeq r0, [r8], #1602 @ 0x642 │ │ │ │ + strbeq r9, [fp, #-2564] @ 0xfffff5fc │ │ │ │ ldrbteq r2, [pc], #1812 @ 3d398 <__cxa_atexit@plt+0x30f40> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3d3e4 <__cxa_atexit@plt+0x30f8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d3dc <__cxa_atexit@plt+0x30f84> │ │ │ │ ldr r8, [pc, #40] @ 3d3ec <__cxa_atexit@plt+0x30f94> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3d3f0 <__cxa_atexit@plt+0x30f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r8], #920 @ 0x398 │ │ │ │ - strbeq r9, [fp, #-2480] @ 0xfffff650 │ │ │ │ + strbeq r0, [r8], #1432 @ 0x598 │ │ │ │ + strbeq r9, [fp, #-2464] @ 0xfffff660 │ │ │ │ ldrbteq r2, [pc], #1796 @ 3d3fc <__cxa_atexit@plt+0x30fa4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3d448 <__cxa_atexit@plt+0x30ff0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d440 <__cxa_atexit@plt+0x30fe8> │ │ │ │ ldr r8, [pc, #40] @ 3d450 <__cxa_atexit@plt+0x30ff8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3d454 <__cxa_atexit@plt+0x30ffc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -50171,33 +50171,33 @@ │ │ │ │ mov r5, r9 │ │ │ │ b cdfb0 <__cxa_atexit@plt+0xc1b58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [pc], #3796 @ 3d458 <__cxa_atexit@plt+0x31000> │ │ │ │ - strbeq r9, [fp, #-2380] @ 0xfffff6b4 │ │ │ │ + strbeq r9, [fp, #-2364] @ 0xfffff6c4 │ │ │ │ ldrbteq r2, [pc], #1360 @ 3d460 <__cxa_atexit@plt+0x31008> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d490 <__cxa_atexit@plt+0x31038> │ │ │ │ ldr r2, [pc, #32] @ 3d498 <__cxa_atexit@plt+0x31040> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 3d49c <__cxa_atexit@plt+0x31044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp, #-2328] @ 0xfffff6e8 │ │ │ │ - strbeq r9, [fp, #-2856] @ 0xfffff4d8 │ │ │ │ + strbeq r9, [fp, #-2312] @ 0xfffff6f8 │ │ │ │ + strbeq r9, [fp, #-2840] @ 0xfffff4e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -50205,15 +50205,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 3d4f8 <__cxa_atexit@plt+0x310a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #44] @ 3d4fc <__cxa_atexit@plt+0x310a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ 3d500 <__cxa_atexit@plt+0x310a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @@ -50223,15 +50223,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3d558 <__cxa_atexit@plt+0x31100> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d550 <__cxa_atexit@plt+0x310f8> │ │ │ │ ldr r8, [pc, #40] @ 3d560 <__cxa_atexit@plt+0x31108> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3d564 <__cxa_atexit@plt+0x3110c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -50239,33 +50239,33 @@ │ │ │ │ mov r5, r9 │ │ │ │ b cdfb0 <__cxa_atexit@plt+0xc1b58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [pc], #3348 @ 3d568 <__cxa_atexit@plt+0x31110> │ │ │ │ - strbeq r9, [fp, #-2108] @ 0xfffff7c4 │ │ │ │ + strbeq r9, [fp, #-2092] @ 0xfffff7d4 │ │ │ │ ldrbteq r2, [pc], #1088 @ 3d570 <__cxa_atexit@plt+0x31118> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d5a0 <__cxa_atexit@plt+0x31148> │ │ │ │ ldr r2, [pc, #32] @ 3d5a8 <__cxa_atexit@plt+0x31150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 3d5ac <__cxa_atexit@plt+0x31154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp, #-2056] @ 0xfffff7f8 │ │ │ │ - strbeq r9, [fp, #-2584] @ 0xfffff5e8 │ │ │ │ + strbeq r9, [fp, #-2040] @ 0xfffff808 │ │ │ │ + strbeq r9, [fp, #-2568] @ 0xfffff5f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -50273,15 +50273,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 3d608 <__cxa_atexit@plt+0x311b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #44] @ 3d60c <__cxa_atexit@plt+0x311b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ 3d610 <__cxa_atexit@plt+0x311b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @@ -50323,19 +50323,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 3d6c8 <__cxa_atexit@plt+0x31270> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r9, [fp, #-1872] @ 0xfffff8b0 │ │ │ │ + strbeq r9, [fp, #-1856] @ 0xfffff8c0 │ │ │ │ ldrbteq r2, [pc], #1192 @ 3d6d0 <__cxa_atexit@plt+0x31278> │ │ │ │ ldrbteq r2, [pc], #1184 @ 3d6d4 <__cxa_atexit@plt+0x3127c> │ │ │ │ ldrbteq r2, [pc], #1120 @ 3d6d8 <__cxa_atexit@plt+0x31280> │ │ │ │ ldrbteq r2, [pc], #1108 @ 3d6dc <__cxa_atexit@plt+0x31284> │ │ │ │ ldrbteq r2, [pc], #1220 @ 3d6e0 <__cxa_atexit@plt+0x31288> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -50355,15 +50355,15 @@ │ │ │ │ ldr r9, [r7, #6] │ │ │ │ b 3d72c <__cxa_atexit@plt+0x312d4> │ │ │ │ ldr r3, [pc, #16] @ 3d738 <__cxa_atexit@plt+0x312e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldrbteq r2, [pc], #1064 @ 3d740 <__cxa_atexit@plt+0x312e8> │ │ │ │ ldrbteq r2, [pc], #1032 @ 3d744 <__cxa_atexit@plt+0x312ec> │ │ │ │ ldrbteq r2, [pc], #1008 @ 3d748 <__cxa_atexit@plt+0x312f0> │ │ │ │ ldrbteq r2, [pc], #996 @ 3d74c <__cxa_atexit@plt+0x312f4> │ │ │ │ ldrbteq r2, [pc], #1128 @ 3d750 <__cxa_atexit@plt+0x312f8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -50381,26 +50381,26 @@ │ │ │ │ ldr r7, [pc, #60] @ 3d7c4 <__cxa_atexit@plt+0x3136c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #48] @ 3d7c8 <__cxa_atexit@plt+0x31370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3d7c0 <__cxa_atexit@plt+0x31368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp, #-1568] @ 0xfffff9e0 │ │ │ │ + strbeq r9, [fp, #-1552] @ 0xfffff9f0 │ │ │ │ ldrbteq r2, [pc], #1032 @ 3d7c8 <__cxa_atexit@plt+0x31370> │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - strbeq r9, [fp, #-2072] @ 0xfffff7e8 │ │ │ │ + strbeq r9, [fp, #-2056] @ 0xfffff7f8 │ │ │ │ ldrbteq r2, [pc], #448 @ 3d7d4 <__cxa_atexit@plt+0x3137c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d80c <__cxa_atexit@plt+0x313b4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -50411,32 +50411,32 @@ │ │ │ │ ldr r5, [pc, #24] @ 3d818 <__cxa_atexit@plt+0x313c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp, #-1436] @ 0xfffffa64 │ │ │ │ - strbeq r9, [fp, #-2092] @ 0xfffff7d4 │ │ │ │ + strbeq r9, [fp, #-1420] @ 0xfffffa74 │ │ │ │ + strbeq r9, [fp, #-2076] @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d850 <__cxa_atexit@plt+0x313f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3d858 <__cxa_atexit@plt+0x31400> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [fp, #-1360] @ 0xfffffab0 │ │ │ │ + strbeq r9, [fp, #-1344] @ 0xfffffac0 │ │ │ │ ldrbteq r2, [pc], #272 @ 3d864 <__cxa_atexit@plt+0x3140c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3d8d4 <__cxa_atexit@plt+0x3147c> │ │ │ │ @@ -50455,52 +50455,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 3d8ec <__cxa_atexit@plt+0x31494> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r9, [fp, #-1276] @ 0xfffffb04 │ │ │ │ + strbeq r9, [fp, #-1260] @ 0xfffffb14 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq r2, [pc], #148 @ 3d8f4 <__cxa_atexit@plt+0x3149c> │ │ │ │ ldrbteq r2, [pc], #124 @ 3d8f8 <__cxa_atexit@plt+0x314a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3d924 <__cxa_atexit@plt+0x314cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 3d928 <__cxa_atexit@plt+0x314d0> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r2, [pc], #44 @ 3d930 <__cxa_atexit@plt+0x314d8> │ │ │ │ ldrbteq r2, [pc], #36 @ 3d934 <__cxa_atexit@plt+0x314dc> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3d954 <__cxa_atexit@plt+0x314fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3d958 <__cxa_atexit@plt+0x31500> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r9, [fp, #-1764] @ 0xfffff91c │ │ │ │ + strbeq r9, [fp, #-1748] @ 0xfffff92c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3d9a0 <__cxa_atexit@plt+0x31548> │ │ │ │ @@ -50512,16 +50512,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [fp, #-1712] @ 0xfffff950 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [fp, #-1696] @ 0xfffff960 │ │ │ │ ldrbteq r2, [pc], #460 @ 3d9b8 <__cxa_atexit@plt+0x31560> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 3da18 <__cxa_atexit@plt+0x315c0> │ │ │ │ @@ -50539,24 +50539,24 @@ │ │ │ │ ldr r0, [pc, #60] @ 3da3c <__cxa_atexit@plt+0x315e4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbeq r9, [fp, #-932] @ 0xfffffc5c │ │ │ │ + strbeq r9, [fp, #-916] @ 0xfffffc6c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrbteq r2, [pc], #296 @ 3da48 <__cxa_atexit@plt+0x315f0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3da70 <__cxa_atexit@plt+0x31618> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -50599,25 +50599,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #60] @ 3db30 <__cxa_atexit@plt+0x316d8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #56] @ 3db34 <__cxa_atexit@plt+0x316dc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r5, [pc, #24] @ 3db28 <__cxa_atexit@plt+0x316d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r9, [pc, #16] @ 3db2c <__cxa_atexit@plt+0x316d4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - strbeq r9, [fp, #-1300] @ 0xfffffaec │ │ │ │ + strbeq r9, [fp, #-1284] @ 0xfffffafc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrbteq r1, [pc], #4044 @ 3db3c <__cxa_atexit@plt+0x316e4> │ │ │ │ ldrbteq r1, [pc], #4072 @ 3db40 <__cxa_atexit@plt+0x316e8> │ │ │ │ ldrbteq r1, [pc], #4060 @ 3db44 <__cxa_atexit@plt+0x316ec> │ │ │ │ ldrbteq r2, [pc], #40 @ 3db48 <__cxa_atexit@plt+0x316f0> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -50635,39 +50635,39 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 3dbb8 <__cxa_atexit@plt+0x31760> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #44] @ 3dbbc <__cxa_atexit@plt+0x31764> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #16] @ 3dbb0 <__cxa_atexit@plt+0x31758> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 3dbb4 <__cxa_atexit@plt+0x3175c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r9, [fp, #-1156] @ 0xfffffb7c │ │ │ │ + strbeq r9, [fp, #-1140] @ 0xfffffb8c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrbteq r1, [pc], #3896 @ 3dbc4 <__cxa_atexit@plt+0x3176c> │ │ │ │ ldrbteq r1, [pc], #3912 @ 3dbc8 <__cxa_atexit@plt+0x31770> │ │ │ │ ldrbteq r1, [pc], #3900 @ 3dbcc <__cxa_atexit@plt+0x31774> │ │ │ │ ldrbteq r1, [pc], #3464 @ 3dbd0 <__cxa_atexit@plt+0x31778> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3dbf0 <__cxa_atexit@plt+0x31798> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3dbf4 <__cxa_atexit@plt+0x3179c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r9, [fp, #-1096] @ 0xfffffbb8 │ │ │ │ + strbeq r9, [fp, #-1080] @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3dc3c <__cxa_atexit@plt+0x317e4> │ │ │ │ @@ -50679,40 +50679,40 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [fp, #-1044] @ 0xfffffbec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [fp, #-1028] @ 0xfffffbfc │ │ │ │ ldrbteq r1, [pc], #3852 @ 3dc54 <__cxa_atexit@plt+0x317fc> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3dc74 <__cxa_atexit@plt+0x3181c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3dc78 <__cxa_atexit@plt+0x31820> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r1, [pc], #3700 @ 3dc80 <__cxa_atexit@plt+0x31828> │ │ │ │ ldrbteq r1, [pc], #3284 @ 3dc84 <__cxa_atexit@plt+0x3182c> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3dca4 <__cxa_atexit@plt+0x3184c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3dca8 <__cxa_atexit@plt+0x31850> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r9, [fp, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r9, [fp, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3dcf0 <__cxa_atexit@plt+0x31898> │ │ │ │ @@ -50724,16 +50724,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [fp, #-864] @ 0xfffffca0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [fp, #-848] @ 0xfffffcb0 │ │ │ │ ldrbteq r1, [pc], #3704 @ 3dd08 <__cxa_atexit@plt+0x318b0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -50745,15 +50745,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ ldrbteq r1, [pc], #3620 @ 3dd6c <__cxa_atexit@plt+0x31914> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -50839,15 +50839,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r8, [fp, #-3944] @ 0xfffff098 │ │ │ │ + strbeq r8, [fp, #-3928] @ 0xfffff0a8 │ │ │ │ ldrbteq r1, [pc], #3048 @ 3ded0 <__cxa_atexit@plt+0x31a78> │ │ │ │ @ instruction: 0xffffecdc │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ ldrbteq r1, [pc], #3000 @ 3dedc <__cxa_atexit@plt+0x31a84> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -50897,58 +50897,58 @@ │ │ │ │ ldr r7, [pc, #60] @ 3dfd4 <__cxa_atexit@plt+0x31b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #48] @ 3dfd8 <__cxa_atexit@plt+0x31b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3dfd0 <__cxa_atexit@plt+0x31b78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp, #-3600] @ 0xfffff1f0 │ │ │ │ + strbeq r8, [fp, #-3584] @ 0xfffff200 │ │ │ │ ldrbteq r1, [pc], #3064 @ 3dfd8 <__cxa_atexit@plt+0x31b80> │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - strbeq r9, [fp, #-8] │ │ │ │ + strbeq r8, [fp, #-4088] @ 0xfffff008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e010 <__cxa_atexit@plt+0x31bb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3e018 <__cxa_atexit@plt+0x31bc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp, #-3472] @ 0xfffff270 │ │ │ │ + strbeq r8, [fp, #-3456] @ 0xfffff280 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e050 <__cxa_atexit@plt+0x31bf8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3e058 <__cxa_atexit@plt+0x31c00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp, #-3408] @ 0xfffff2b0 │ │ │ │ + strbeq r8, [fp, #-3392] @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e09c <__cxa_atexit@plt+0x31c44> │ │ │ │ ldr r1, [pc, #44] @ 3e0a4 <__cxa_atexit@plt+0x31c4c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -50956,19 +50956,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 3e0a8 <__cxa_atexit@plt+0x31c50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r8, [fp, #-3336] @ 0xfffff2f8 │ │ │ │ + strbeq r8, [fp, #-3320] @ 0xfffff308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -50984,15 +50984,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -51039,21 +51039,21 @@ │ │ │ │ ldr r7, [pc, #40] @ 3e1f8 <__cxa_atexit@plt+0x31da0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #28] @ 3e1fc <__cxa_atexit@plt+0x31da4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ 3e200 <__cxa_atexit@plt+0x31da8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [fp, #-3536] @ 0xfffff230 │ │ │ │ + strbeq r8, [fp, #-3520] @ 0xfffff240 │ │ │ │ ldrbteq r1, [pc], #2504 @ 3e208 <__cxa_atexit@plt+0x31db0> │ │ │ │ ldrbteq r1, [pc], #2476 @ 3e20c <__cxa_atexit@plt+0x31db4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3e23c <__cxa_atexit@plt+0x31de4> │ │ │ │ @@ -51070,15 +51070,15 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 3e270 <__cxa_atexit@plt+0x31e18> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b d4e48 <__cxa_atexit@plt+0xc89f0> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrbteq r1, [pc], #2360 @ 3e280 <__cxa_atexit@plt+0x31e28> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -51107,15 +51107,15 @@ │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ ldrbteq r1, [pc], #2220 @ 3e30c <__cxa_atexit@plt+0x31eb4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -51142,27 +51142,27 @@ │ │ │ │ str r1, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffff414 │ │ │ │ ldrbteq r1, [pc], #2100 @ 3e398 <__cxa_atexit@plt+0x31f40> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3e3e4 <__cxa_atexit@plt+0x31f8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e3dc <__cxa_atexit@plt+0x31f84> │ │ │ │ ldr r8, [pc, #40] @ 3e3ec <__cxa_atexit@plt+0x31f94> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3e3f0 <__cxa_atexit@plt+0x31f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -51170,59 +51170,59 @@ │ │ │ │ mov r5, r9 │ │ │ │ b cdfb0 <__cxa_atexit@plt+0xc1b58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [pc], #3964 @ 3e3f4 <__cxa_atexit@plt+0x31f9c> │ │ │ │ - strbeq r8, [fp, #-2480] @ 0xfffff650 │ │ │ │ + strbeq r8, [fp, #-2464] @ 0xfffff660 │ │ │ │ ldrbteq r1, [pc], #1712 @ 3e3fc <__cxa_atexit@plt+0x31fa4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3e448 <__cxa_atexit@plt+0x31ff0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e440 <__cxa_atexit@plt+0x31fe8> │ │ │ │ ldr r8, [pc, #40] @ 3e450 <__cxa_atexit@plt+0x31ff8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3e454 <__cxa_atexit@plt+0x31ffc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r7], #733 @ 0x2dd @ │ │ │ │ - strbeq r8, [fp, #-2380] @ 0xfffff6b4 │ │ │ │ + strbeq pc, [r7], #1245 @ 0x4dd @ │ │ │ │ + strbeq r8, [fp, #-2364] @ 0xfffff6c4 │ │ │ │ ldrbteq r1, [pc], #1916 @ 3e460 <__cxa_atexit@plt+0x32008> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e494 <__cxa_atexit@plt+0x3203c> │ │ │ │ ldr r8, [pc, #36] @ 3e49c <__cxa_atexit@plt+0x32044> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 3e4a0 <__cxa_atexit@plt+0x32048> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [pc], #1892 @ 3e4a4 <__cxa_atexit@plt+0x3204c> │ │ │ │ - strbeq r8, [fp, #-2316] @ 0xfffff6f4 │ │ │ │ + strbeq r8, [fp, #-2300] @ 0xfffff704 │ │ │ │ ldrbteq r1, [pc], #1804 @ 3e4ac <__cxa_atexit@plt+0x32054> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e4fc <__cxa_atexit@plt+0x320a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -51236,26 +51236,26 @@ │ │ │ │ ldr r7, [pc, #60] @ 3e520 <__cxa_atexit@plt+0x320c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #48] @ 3e524 <__cxa_atexit@plt+0x320cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3e51c <__cxa_atexit@plt+0x320c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp, #-2244] @ 0xfffff73c │ │ │ │ + strbeq r8, [fp, #-2228] @ 0xfffff74c │ │ │ │ ldrbteq r1, [pc], #1708 @ 3e524 <__cxa_atexit@plt+0x320cc> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - strbeq r8, [fp, #-2748] @ 0xfffff544 │ │ │ │ + strbeq r8, [fp, #-2732] @ 0xfffff554 │ │ │ │ ldrbteq r1, [pc], #1252 @ 3e530 <__cxa_atexit@plt+0x320d8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e568 <__cxa_atexit@plt+0x32110> │ │ │ │ ldr r2, [pc, #40] @ 3e570 <__cxa_atexit@plt+0x32118> │ │ │ │ @@ -51267,31 +51267,31 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [pc], #1228 @ 3e578 <__cxa_atexit@plt+0x32120> │ │ │ │ - strbeq r8, [fp, #-2104] @ 0xfffff7c8 │ │ │ │ + strbeq r8, [fp, #-2088] @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e5ac <__cxa_atexit@plt+0x32154> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 3e5b4 <__cxa_atexit@plt+0x3215c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp, #-2036] @ 0xfffff80c │ │ │ │ + strbeq r8, [fp, #-2020] @ 0xfffff81c │ │ │ │ ldrbteq r1, [pc], #1616 @ 3e5c0 <__cxa_atexit@plt+0x32168> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e5f8 <__cxa_atexit@plt+0x321a0> │ │ │ │ ldr r2, [pc, #40] @ 3e600 <__cxa_atexit@plt+0x321a8> │ │ │ │ @@ -51299,19 +51299,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 3e604 <__cxa_atexit@plt+0x321ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r8, [fp, #-1956] @ 0xfffff85c │ │ │ │ + strbeq r8, [fp, #-1940] @ 0xfffff86c │ │ │ │ ldrbteq r1, [pc], #1536 @ 3e610 <__cxa_atexit@plt+0x321b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 3e65c <__cxa_atexit@plt+0x32204> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -51322,59 +51322,59 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 3e660 <__cxa_atexit@plt+0x32208> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 3e664 <__cxa_atexit@plt+0x3220c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r8, [fp, #-2528] @ 0xfffff620 │ │ │ │ + strbeq r8, [fp, #-2512] @ 0xfffff630 │ │ │ │ ldrbteq r1, [pc], #1440 @ 3e670 <__cxa_atexit@plt+0x32218> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 3e69c <__cxa_atexit@plt+0x32244> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 3e6a0 <__cxa_atexit@plt+0x32248> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r8, [fp, #-2456] @ 0xfffff668 │ │ │ │ + strbeq r8, [fp, #-2440] @ 0xfffff678 │ │ │ │ ldrbteq r1, [pc], #1380 @ 3e6ac <__cxa_atexit@plt+0x32254> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3e6cc <__cxa_atexit@plt+0x32274> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 3e6d0 <__cxa_atexit@plt+0x32278> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r1, [pc], #1324 @ 3e6d8 <__cxa_atexit@plt+0x32280> │ │ │ │ ldrbteq r1, [pc], #636 @ 3e6dc <__cxa_atexit@plt+0x32284> │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3e6fc <__cxa_atexit@plt+0x322a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3e700 <__cxa_atexit@plt+0x322a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r8, [fp, #-2364] @ 0xfffff6c4 │ │ │ │ + strbeq r8, [fp, #-2348] @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3e748 <__cxa_atexit@plt+0x322f0> │ │ │ │ @@ -51386,16 +51386,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [fp, #-2312] @ 0xfffff6f8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [fp, #-2296] @ 0xfffff708 │ │ │ │ ldrbteq r1, [pc], #1196 @ 3e760 <__cxa_atexit@plt+0x32308> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -51405,15 +51405,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ ldrbteq r1, [pc], #1120 @ 3e7bc <__cxa_atexit@plt+0x32364> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -51506,15 +51506,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrbteq r1, [pc], #888 @ 3e940 <__cxa_atexit@plt+0x324e8> │ │ │ │ ldrbteq r1, [pc], #880 @ 3e944 <__cxa_atexit@plt+0x324ec> │ │ │ │ ldrbteq r1, [pc], #820 @ 3e948 <__cxa_atexit@plt+0x324f0> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @@ -51554,114 +51554,114 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r1, [pc], #656 @ 3e9fc <__cxa_atexit@plt+0x325a4> │ │ │ │ ldrbteq r1, [pc], #644 @ 3ea00 <__cxa_atexit@plt+0x325a8> │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ ldrbteq r1, [pc], #576 @ 3ea10 <__cxa_atexit@plt+0x325b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3ea5c <__cxa_atexit@plt+0x32604> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ea54 <__cxa_atexit@plt+0x325fc> │ │ │ │ ldr r3, [pc, #40] @ 3ea64 <__cxa_atexit@plt+0x3260c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 3ea68 <__cxa_atexit@plt+0x32610> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp, #-832] @ 0xfffffcc0 │ │ │ │ - strbeq r8, [fp, #-1536] @ 0xfffffa00 │ │ │ │ + strbeq r8, [fp, #-816] @ 0xfffffcd0 │ │ │ │ + strbeq r8, [fp, #-1520] @ 0xfffffa10 │ │ │ │ ldrbteq r1, [pc], #504 @ 3ea74 <__cxa_atexit@plt+0x3261c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3eac0 <__cxa_atexit@plt+0x32668> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eab8 <__cxa_atexit@plt+0x32660> │ │ │ │ ldr r3, [pc, #40] @ 3eac8 <__cxa_atexit@plt+0x32670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 3eacc <__cxa_atexit@plt+0x32674> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp, #-732] @ 0xfffffd24 │ │ │ │ - strbeq r8, [fp, #-1440] @ 0xfffffa60 │ │ │ │ + strbeq r8, [fp, #-716] @ 0xfffffd34 │ │ │ │ + strbeq r8, [fp, #-1424] @ 0xfffffa70 │ │ │ │ ldrbteq r1, [pc], #432 @ 3ead8 <__cxa_atexit@plt+0x32680> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3eb24 <__cxa_atexit@plt+0x326cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eb1c <__cxa_atexit@plt+0x326c4> │ │ │ │ ldr r3, [pc, #40] @ 3eb2c <__cxa_atexit@plt+0x326d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 3eb30 <__cxa_atexit@plt+0x326d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400720 <__cxa_atexit@plt+0x3f42c8> │ │ │ │ + b 400754 <__cxa_atexit@plt+0x3f42fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp, #-632] @ 0xfffffd88 │ │ │ │ - strbeq r8, [fp, #-1344] @ 0xfffffac0 │ │ │ │ + strbeq r8, [fp, #-616] @ 0xfffffd98 │ │ │ │ + strbeq r8, [fp, #-1328] @ 0xfffffad0 │ │ │ │ ldrbteq r0, [pc], #3696 @ 3eb3c <__cxa_atexit@plt+0x326e4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3eb68 <__cxa_atexit@plt+0x32710> │ │ │ │ ldr r7, [pc, #32] @ 3eb78 <__cxa_atexit@plt+0x32720> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 3eb7c <__cxa_atexit@plt+0x32724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ 3eb80 <__cxa_atexit@plt+0x32728> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r8, [fp, #-1100] @ 0xfffffbb4 │ │ │ │ + strbeq r8, [fp, #-1084] @ 0xfffffbc4 │ │ │ │ ldrbteq r1, [pc], #308 @ 3eb88 <__cxa_atexit@plt+0x32730> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ebb4 <__cxa_atexit@plt+0x3275c> │ │ │ │ ldr r3, [pc, #48] @ 3ebd0 <__cxa_atexit@plt+0x32778> │ │ │ │ @@ -51675,15 +51675,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r8, [fp, #-456] @ 0xfffffe38 │ │ │ │ + strbeq r8, [fp, #-440] @ 0xfffffe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3ec48 <__cxa_atexit@plt+0x327f0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -51719,16 +51719,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 3ec84 <__cxa_atexit@plt+0x3282c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq r8, [fp, #-280] @ 0xfffffee8 │ │ │ │ - strbeq r8, [fp, #-308] @ 0xfffffecc │ │ │ │ + strbeq r8, [fp, #-264] @ 0xfffffef8 │ │ │ │ + strbeq r8, [fp, #-292] @ 0xfffffedc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 3ecd4 <__cxa_atexit@plt+0x3287c> │ │ │ │ ldr r2, [pc, #84] @ 3ecfc <__cxa_atexit@plt+0x328a4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -51750,40 +51750,40 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3ed00 <__cxa_atexit@plt+0x328a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ + strbeq r8, [fp, #-136] @ 0xffffff78 │ │ │ │ strbeq r8, [fp, #-152] @ 0xffffff68 │ │ │ │ - strbeq r8, [fp, #-168] @ 0xffffff58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3ed3c <__cxa_atexit@plt+0x328e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 3ed40 <__cxa_atexit@plt+0x328e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [fp, #-108] @ 0xffffff94 │ │ │ │ - strbeq r8, [fp, #-104] @ 0xffffff98 │ │ │ │ + strbeq r8, [fp, #-92] @ 0xffffffa4 │ │ │ │ + strbeq r8, [fp, #-88] @ 0xffffffa8 │ │ │ │ ldrbteq r0, [pc], #3936 @ 3ed4c <__cxa_atexit@plt+0x328f4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3edc0 <__cxa_atexit@plt+0x32968> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3edb8 <__cxa_atexit@plt+0x32960> │ │ │ │ ldr r3, [pc, #80] @ 3edc8 <__cxa_atexit@plt+0x32970> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, #76] @ 3edcc <__cxa_atexit@plt+0x32974> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #72] @ 3edd0 <__cxa_atexit@plt+0x32978> │ │ │ │ @@ -51795,69 +51795,69 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #40] @ 3edd8 <__cxa_atexit@plt+0x32980> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400728 <__cxa_atexit@plt+0x3f42d0> │ │ │ │ + b 40075c <__cxa_atexit@plt+0x3f4304> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [pc], #3884 @ 3edd0 <__cxa_atexit@plt+0x32978> │ │ │ │ - strbeq r7, [fp, #-4092] @ 0xfffff004 │ │ │ │ - strbeq r8, [fp, #-720] @ 0xfffffd30 │ │ │ │ - strbeq r8, [fp, #-84] @ 0xffffffac │ │ │ │ - strbeq r8, [fp, #-676] @ 0xfffffd5c │ │ │ │ + strbeq r7, [fp, #-4076] @ 0xfffff014 │ │ │ │ + strbeq r8, [fp, #-704] @ 0xfffffd40 │ │ │ │ + strbeq r8, [fp, #-68] @ 0xffffffbc │ │ │ │ + strbeq r8, [fp, #-660] @ 0xfffffd6c │ │ │ │ ldrbteq r0, [pc], #3016 @ 3ede4 <__cxa_atexit@plt+0x3298c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ee14 <__cxa_atexit@plt+0x329bc> │ │ │ │ ldr r7, [pc, #36] @ 3ee24 <__cxa_atexit@plt+0x329cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #28] @ 3ee28 <__cxa_atexit@plt+0x329d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ 3ee2c <__cxa_atexit@plt+0x329d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r8, [fp, #-420] @ 0xfffffe5c │ │ │ │ + strbeq r8, [fp, #-404] @ 0xfffffe6c │ │ │ │ ldrbteq r0, [pc], #3764 @ 3ee34 <__cxa_atexit@plt+0x329dc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3ee64 <__cxa_atexit@plt+0x32a0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 3ee68 <__cxa_atexit@plt+0x32a10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp, #-3912] @ 0xfffff0b8 │ │ │ │ - strbeq r7, [fp, #-3900] @ 0xfffff0c4 │ │ │ │ + strbeq r7, [fp, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq r7, [fp, #-3884] @ 0xfffff0d4 │ │ │ │ ldrbteq r0, [pc], #3684 @ 3ee74 <__cxa_atexit@plt+0x32a1c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3eee8 <__cxa_atexit@plt+0x32a90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eee0 <__cxa_atexit@plt+0x32a88> │ │ │ │ ldr r3, [pc, #80] @ 3eef0 <__cxa_atexit@plt+0x32a98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, #76] @ 3eef4 <__cxa_atexit@plt+0x32a9c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #72] @ 3eef8 <__cxa_atexit@plt+0x32aa0> │ │ │ │ @@ -51869,74 +51869,74 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #40] @ 3ef00 <__cxa_atexit@plt+0x32aa8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400728 <__cxa_atexit@plt+0x3f42d0> │ │ │ │ + b 40075c <__cxa_atexit@plt+0x3f4304> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [pc], #3632 @ 3eef8 <__cxa_atexit@plt+0x32aa0> │ │ │ │ - strbeq r7, [fp, #-3796] @ 0xfffff12c │ │ │ │ - strbeq r8, [fp, #-428] @ 0xfffffe54 │ │ │ │ - strbeq r7, [fp, #-3884] @ 0xfffff0d4 │ │ │ │ - strbeq r8, [fp, #-380] @ 0xfffffe84 │ │ │ │ + strbeq r7, [fp, #-3780] @ 0xfffff13c │ │ │ │ + strbeq r8, [fp, #-412] @ 0xfffffe64 │ │ │ │ + strbeq r7, [fp, #-3868] @ 0xfffff0e4 │ │ │ │ + strbeq r8, [fp, #-364] @ 0xfffffe94 │ │ │ │ ldrbteq r0, [pc], #3452 @ 3ef0c <__cxa_atexit@plt+0x32ab4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3ef58 <__cxa_atexit@plt+0x32b00> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ef50 <__cxa_atexit@plt+0x32af8> │ │ │ │ ldr r3, [pc, #40] @ 3ef60 <__cxa_atexit@plt+0x32b08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ 3ef64 <__cxa_atexit@plt+0x32b0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400730 <__cxa_atexit@plt+0x3f42d8> │ │ │ │ + b 400764 <__cxa_atexit@plt+0x3f430c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp, #-3652] @ 0xfffff1bc │ │ │ │ - strbeq r8, [fp, #-268] @ 0xfffffef4 │ │ │ │ + strbeq r7, [fp, #-3636] @ 0xfffff1cc │ │ │ │ + strbeq r8, [fp, #-252] @ 0xffffff04 │ │ │ │ ldrbteq r0, [pc], #2876 @ 3ef70 <__cxa_atexit@plt+0x32b18> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3efbc <__cxa_atexit@plt+0x32b64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3efb4 <__cxa_atexit@plt+0x32b5c> │ │ │ │ ldr r8, [pc, #40] @ 3efc4 <__cxa_atexit@plt+0x32b6c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3efc8 <__cxa_atexit@plt+0x32b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r7], #1841 @ 0x731 │ │ │ │ - strbeq r7, [fp, #-3544] @ 0xfffff228 │ │ │ │ + strbeq lr, [r7], #2353 @ 0x931 │ │ │ │ + strbeq r7, [fp, #-3528] @ 0xfffff238 │ │ │ │ ldrbteq r0, [pc], #3380 @ 3efd4 <__cxa_atexit@plt+0x32b7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f040 <__cxa_atexit@plt+0x32be8> │ │ │ │ @@ -52040,17 +52040,17 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ ldrbteq r0, [pc], #3024 @ 3f188 <__cxa_atexit@plt+0x32d30> │ │ │ │ ldrbteq r0, [pc], #3012 @ 3f18c <__cxa_atexit@plt+0x32d34> │ │ │ │ - strbeq r7, [fp, #-3228] @ 0xfffff364 │ │ │ │ - strbeq r7, [fp, #-3204] @ 0xfffff37c │ │ │ │ - strbeq r7, [fp, #-3100] @ 0xfffff3e4 │ │ │ │ + strbeq r7, [fp, #-3212] @ 0xfffff374 │ │ │ │ + strbeq r7, [fp, #-3188] @ 0xfffff38c │ │ │ │ + strbeq r7, [fp, #-3084] @ 0xfffff3f4 │ │ │ │ ldrbteq r0, [pc], #2928 @ 3f19c <__cxa_atexit@plt+0x32d44> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f1c0 <__cxa_atexit@plt+0x32d68> │ │ │ │ ldr r7, [pc, #124] @ 3f230 <__cxa_atexit@plt+0x32dd8> │ │ │ │ @@ -52082,16 +52082,16 @@ │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq r0, [pc], #2848 @ 3f230 <__cxa_atexit@plt+0x32dd8> │ │ │ │ ldrbteq r0, [pc], #2836 @ 3f234 <__cxa_atexit@plt+0x32ddc> │ │ │ │ - strbeq r7, [fp, #-3028] @ 0xfffff42c │ │ │ │ - strbeq r7, [fp, #-2928] @ 0xfffff490 │ │ │ │ + strbeq r7, [fp, #-3012] @ 0xfffff43c │ │ │ │ + strbeq r7, [fp, #-2912] @ 0xfffff4a0 │ │ │ │ ldrbteq r0, [pc], #2764 @ 3f240 <__cxa_atexit@plt+0x32de8> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f268 <__cxa_atexit@plt+0x32e10> │ │ │ │ ldr r7, [pc, #56] @ 3f290 <__cxa_atexit@plt+0x32e38> │ │ │ │ @@ -52105,15 +52105,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #16] @ 3f28c <__cxa_atexit@plt+0x32e34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp, #-2820] @ 0xfffff4fc │ │ │ │ + strbeq r7, [fp, #-2804] @ 0xfffff50c │ │ │ │ ldrbteq r0, [pc], #2740 @ 3f298 <__cxa_atexit@plt+0x32e40> │ │ │ │ ldrbteq r0, [pc], #2728 @ 3f29c <__cxa_atexit@plt+0x32e44> │ │ │ │ ldrbteq r0, [pc], #2664 @ 3f2a0 <__cxa_atexit@plt+0x32e48> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -52169,15 +52169,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [fp, #-2584] @ 0xfffff5e8 │ │ │ │ + strbeq r7, [fp, #-2568] @ 0xfffff5f8 │ │ │ │ ldrbteq r0, [pc], #2420 @ 3f398 <__cxa_atexit@plt+0x32f40> │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -52193,15 +52193,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [fp, #-2484] @ 0xfffff64c │ │ │ │ + strbeq r7, [fp, #-2468] @ 0xfffff65c │ │ │ │ ldrbteq r0, [pc], #2324 @ 3f3f8 <__cxa_atexit@plt+0x32fa0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f41c <__cxa_atexit@plt+0x32fc4> │ │ │ │ ldr r7, [pc, #144] @ 3f4a0 <__cxa_atexit@plt+0x33048> │ │ │ │ @@ -52235,19 +52235,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3f4a4 <__cxa_atexit@plt+0x3304c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r7, [fp, #-2316] @ 0xfffff6f4 │ │ │ │ + strbeq r7, [fp, #-2300] @ 0xfffff704 │ │ │ │ ldrbteq r0, [pc], #2244 @ 3f4a0 <__cxa_atexit@plt+0x33048> │ │ │ │ ldrbteq r0, [pc], #2232 @ 3f4a4 <__cxa_atexit@plt+0x3304c> │ │ │ │ - strbeq r7, [fp, #-2420] @ 0xfffff68c │ │ │ │ - strbeq r7, [fp, #-2304] @ 0xfffff700 │ │ │ │ + strbeq r7, [fp, #-2404] @ 0xfffff69c │ │ │ │ + strbeq r7, [fp, #-2288] @ 0xfffff710 │ │ │ │ ldrbteq r0, [pc], #2140 @ 3f4b0 <__cxa_atexit@plt+0x33058> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f4d8 <__cxa_atexit@plt+0x33080> │ │ │ │ ldr r7, [pc, #72] @ 3f510 <__cxa_atexit@plt+0x330b8> │ │ │ │ @@ -52265,43 +52265,43 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3f518 <__cxa_atexit@plt+0x330c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp, #-2192] @ 0xfffff770 │ │ │ │ + strbeq r7, [fp, #-2176] @ 0xfffff780 │ │ │ │ ldrbteq r0, [pc], #2116 @ 3f518 <__cxa_atexit@plt+0x330c0> │ │ │ │ ldrbteq r0, [pc], #2104 @ 3f51c <__cxa_atexit@plt+0x330c4> │ │ │ │ - strbeq r7, [fp, #-2180] @ 0xfffff77c │ │ │ │ + strbeq r7, [fp, #-2164] @ 0xfffff78c │ │ │ │ ldrbteq r0, [pc], #1416 @ 3f524 <__cxa_atexit@plt+0x330cc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3f570 <__cxa_atexit@plt+0x33118> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f568 <__cxa_atexit@plt+0x33110> │ │ │ │ ldr r8, [pc, #40] @ 3f578 <__cxa_atexit@plt+0x33120> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3f57c <__cxa_atexit@plt+0x33124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r7], #325 @ 0x145 │ │ │ │ - strbeq r7, [fp, #-2084] @ 0xfffff7dc │ │ │ │ + strbeq lr, [r7], #837 @ 0x345 │ │ │ │ + strbeq r7, [fp, #-2068] @ 0xfffff7ec │ │ │ │ ldrbteq r0, [pc], #1968 @ 3f588 <__cxa_atexit@plt+0x33130> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f5f4 <__cxa_atexit@plt+0x3319c> │ │ │ │ @@ -52403,17 +52403,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #28] @ 3f744 <__cxa_atexit@plt+0x332ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbeq r7, [fp, #-1716] @ 0xfffff94c │ │ │ │ - strbeq r7, [fp, #-1692] @ 0xfffff964 │ │ │ │ - strbeq r7, [fp, #-1664] @ 0xfffff980 │ │ │ │ + strbeq r7, [fp, #-1700] @ 0xfffff95c │ │ │ │ + strbeq r7, [fp, #-1676] @ 0xfffff974 │ │ │ │ + strbeq r7, [fp, #-1648] @ 0xfffff990 │ │ │ │ ldrbteq r0, [pc], #1568 @ 3f748 <__cxa_atexit@plt+0x332f0> │ │ │ │ ldrbteq r0, [pc], #1556 @ 3f74c <__cxa_atexit@plt+0x332f4> │ │ │ │ ldrbteq r0, [pc], #1516 @ 3f750 <__cxa_atexit@plt+0x332f8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -52445,16 +52445,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 3f7e4 <__cxa_atexit@plt+0x3338c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #20] @ 3f7e8 <__cxa_atexit@plt+0x33390> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r7, [fp, #-1520] @ 0xfffffa10 │ │ │ │ - strbeq r7, [fp, #-1500] @ 0xfffffa24 │ │ │ │ + strbeq r7, [fp, #-1504] @ 0xfffffa20 │ │ │ │ + strbeq r7, [fp, #-1484] @ 0xfffffa34 │ │ │ │ ldrbteq r0, [pc], #1396 @ 3f7ec <__cxa_atexit@plt+0x33394> │ │ │ │ ldrbteq r0, [pc], #1384 @ 3f7f0 <__cxa_atexit@plt+0x33398> │ │ │ │ ldrbteq r0, [pc], #1352 @ 3f7f4 <__cxa_atexit@plt+0x3339c> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -52472,15 +52472,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 3f844 <__cxa_atexit@plt+0x333ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [pc], #1292 @ 3f848 <__cxa_atexit@plt+0x333f0> │ │ │ │ ldrbteq r0, [pc], #1280 @ 3f84c <__cxa_atexit@plt+0x333f4> │ │ │ │ - strbeq r7, [fp, #-1384] @ 0xfffffa98 │ │ │ │ + strbeq r7, [fp, #-1368] @ 0xfffffaa8 │ │ │ │ ldrbteq r0, [pc], #1252 @ 3f854 <__cxa_atexit@plt+0x333fc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f894 <__cxa_atexit@plt+0x3343c> │ │ │ │ @@ -52534,15 +52534,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [fp, #-1124] @ 0xfffffb9c │ │ │ │ + strbeq r7, [fp, #-1108] @ 0xfffffbac │ │ │ │ ldrbteq r0, [pc], #1008 @ 3f94c <__cxa_atexit@plt+0x334f4> │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -52558,15 +52558,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [fp, #-1024] @ 0xfffffc00 │ │ │ │ + strbeq r7, [fp, #-1008] @ 0xfffffc10 │ │ │ │ ldrbteq r0, [pc], #912 @ 3f9ac <__cxa_atexit@plt+0x33554> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3fa00 <__cxa_atexit@plt+0x335a8> │ │ │ │ ldr r2, [pc, #128] @ 3fa44 <__cxa_atexit@plt+0x335ec> │ │ │ │ @@ -52600,19 +52600,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3fa58 <__cxa_atexit@plt+0x33600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r7, [fp, #-908] @ 0xfffffc74 │ │ │ │ strbeq r7, [fp, #-892] @ 0xfffffc84 │ │ │ │ + strbeq r7, [fp, #-876] @ 0xfffffc94 │ │ │ │ ldrbteq r0, [pc], #792 @ 3fa58 <__cxa_atexit@plt+0x33600> │ │ │ │ ldrbteq r0, [pc], #780 @ 3fa5c <__cxa_atexit@plt+0x33604> │ │ │ │ - strbeq r7, [fp, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq r7, [fp, #-828] @ 0xfffffcc4 │ │ │ │ ldrbteq r0, [pc], #728 @ 3fa64 <__cxa_atexit@plt+0x3360c> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3fa98 <__cxa_atexit@plt+0x33640> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -52630,160 +52630,160 @@ │ │ │ │ ldr r0, [pc, #28] @ 3fac8 <__cxa_atexit@plt+0x33670> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3facc <__cxa_atexit@plt+0x33674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp, #-756] @ 0xfffffd0c │ │ │ │ + strbeq r7, [fp, #-740] @ 0xfffffd1c │ │ │ │ ldrbteq r0, [pc], #668 @ 3facc <__cxa_atexit@plt+0x33674> │ │ │ │ ldrbteq r0, [pc], #656 @ 3fad0 <__cxa_atexit@plt+0x33678> │ │ │ │ - strbeq r7, [fp, #-720] @ 0xfffffd30 │ │ │ │ + strbeq r7, [fp, #-704] @ 0xfffffd40 │ │ │ │ ldrbteq r0, [pc], #824 @ 3fad8 <__cxa_atexit@plt+0x33680> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3fb30 <__cxa_atexit@plt+0x336d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3fb28 <__cxa_atexit@plt+0x336d0> │ │ │ │ ldr r3, [pc, #52] @ 3fb38 <__cxa_atexit@plt+0x336e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 3fb3c <__cxa_atexit@plt+0x336e4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3fb40 <__cxa_atexit@plt+0x336e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [pc], #740 @ 3fb40 <__cxa_atexit@plt+0x336e8> │ │ │ │ ldrbteq r0, [pc], #752 @ 3fb44 <__cxa_atexit@plt+0x336ec> │ │ │ │ - strbeq r7, [fp, #-616] @ 0xfffffd98 │ │ │ │ + strbeq r7, [fp, #-600] @ 0xfffffda8 │ │ │ │ ldrbteq pc, [lr], #3936 @ 0xf60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3fb98 <__cxa_atexit@plt+0x33740> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3fb90 <__cxa_atexit@plt+0x33738> │ │ │ │ ldr r8, [pc, #40] @ 3fba0 <__cxa_atexit@plt+0x33748> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3fba4 <__cxa_atexit@plt+0x3374c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r7], #2619 @ 0xa3b │ │ │ │ - strbeq r7, [fp, #-508] @ 0xfffffe04 │ │ │ │ + strbeq sp, [r7], #3131 @ 0xc3b │ │ │ │ + strbeq r7, [fp, #-492] @ 0xfffffe14 │ │ │ │ ldrbteq pc, [lr], #3836 @ 0xefc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3fbfc <__cxa_atexit@plt+0x337a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3fbf4 <__cxa_atexit@plt+0x3379c> │ │ │ │ ldr r8, [pc, #40] @ 3fc04 <__cxa_atexit@plt+0x337ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3fc08 <__cxa_atexit@plt+0x337b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r7], #2454 @ 0x996 │ │ │ │ - strbeq r7, [fp, #-408] @ 0xfffffe68 │ │ │ │ + strbeq sp, [r7], #2966 @ 0xb96 │ │ │ │ + strbeq r7, [fp, #-392] @ 0xfffffe78 │ │ │ │ ldrbteq r0, [pc], #640 @ 3fc14 <__cxa_atexit@plt+0x337bc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3fc6c <__cxa_atexit@plt+0x33814> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3fc64 <__cxa_atexit@plt+0x3380c> │ │ │ │ ldr r3, [pc, #52] @ 3fc74 <__cxa_atexit@plt+0x3381c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 3fc78 <__cxa_atexit@plt+0x33820> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3fc7c <__cxa_atexit@plt+0x33824> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [pc], #576 @ 3fc7c <__cxa_atexit@plt+0x33824> │ │ │ │ ldrbteq r0, [pc], #436 @ 3fc80 <__cxa_atexit@plt+0x33828> │ │ │ │ - strbeq r7, [fp, #-300] @ 0xfffffed4 │ │ │ │ + strbeq r7, [fp, #-284] @ 0xfffffee4 │ │ │ │ ldrbteq pc, [lr], #3620 @ 0xe24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3fcd4 <__cxa_atexit@plt+0x3387c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3fccc <__cxa_atexit@plt+0x33874> │ │ │ │ ldr r8, [pc, #40] @ 3fcdc <__cxa_atexit@plt+0x33884> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3fce0 <__cxa_atexit@plt+0x33888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r7], #2174 @ 0x87e │ │ │ │ - strbeq r7, [fp, #-192] @ 0xffffff40 │ │ │ │ + strbeq sp, [r7], #2686 @ 0xa7e │ │ │ │ + strbeq r7, [fp, #-176] @ 0xffffff50 │ │ │ │ ldrbteq r0, [pc], #476 @ 3fcec <__cxa_atexit@plt+0x33894> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3fd38 <__cxa_atexit@plt+0x338e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3fd30 <__cxa_atexit@plt+0x338d8> │ │ │ │ ldr r8, [pc, #40] @ 3fd40 <__cxa_atexit@plt+0x338e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3fd44 <__cxa_atexit@plt+0x338ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -52791,33 +52791,33 @@ │ │ │ │ mov r5, r9 │ │ │ │ b cdfb0 <__cxa_atexit@plt+0xc1b58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [lr], #1472 @ 0x5c0 @ │ │ │ │ - strbeq r7, [fp, #-92] @ 0xffffffa4 │ │ │ │ + strbeq r7, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldrbteq r0, [pc], #408 @ 3fd50 <__cxa_atexit@plt+0x338f8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fd80 <__cxa_atexit@plt+0x33928> │ │ │ │ ldr r2, [pc, #32] @ 3fd88 <__cxa_atexit@plt+0x33930> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 3fd8c <__cxa_atexit@plt+0x33934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [fp, #-40] @ 0xffffffd8 │ │ │ │ - strbeq r7, [fp, #-744] @ 0xfffffd18 │ │ │ │ + strbeq r7, [fp, #-24] @ 0xffffffe8 │ │ │ │ + strbeq r7, [fp, #-728] @ 0xfffffd28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -52825,15 +52825,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 3fde8 <__cxa_atexit@plt+0x33990> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #44] @ 3fdec <__cxa_atexit@plt+0x33994> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ 3fdf0 <__cxa_atexit@plt+0x33998> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @@ -52843,34 +52843,34 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3fe50 <__cxa_atexit@plt+0x339f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3fe48 <__cxa_atexit@plt+0x339f0> │ │ │ │ ldr r7, [pc, #48] @ 3fe58 <__cxa_atexit@plt+0x33a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ 3fe5c <__cxa_atexit@plt+0x33a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 3fe60 <__cxa_atexit@plt+0x33a08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-3924] @ 0xfffff0ac │ │ │ │ - strbeq r7, [fp, #-556] @ 0xfffffdd4 │ │ │ │ - strbeq r7, [fp, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq r6, [fp, #-3908] @ 0xfffff0bc │ │ │ │ + strbeq r7, [fp, #-540] @ 0xfffffde4 │ │ │ │ + strbeq r7, [fp, #-536] @ 0xfffffde8 │ │ │ │ ldrbteq r0, [pc], #208 @ 3fe6c <__cxa_atexit@plt+0x33a14> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fea4 <__cxa_atexit@plt+0x33a4c> │ │ │ │ ldr r2, [pc, #40] @ 3feac <__cxa_atexit@plt+0x33a54> │ │ │ │ @@ -52878,19 +52878,19 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3feb0 <__cxa_atexit@plt+0x33a58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [pc], #184 @ 3feb4 <__cxa_atexit@plt+0x33a5c> │ │ │ │ - strbeq r6, [fp, #-3840] @ 0xfffff100 │ │ │ │ + strbeq r6, [fp, #-3824] @ 0xfffff110 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -52898,49 +52898,49 @@ │ │ │ │ ldr r7, [pc, #48] @ 3ff0c <__cxa_atexit@plt+0x33ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 3ff10 <__cxa_atexit@plt+0x33ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ 3ff14 <__cxa_atexit@plt+0x33abc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r7, [fp, #-384] @ 0xfffffe80 │ │ │ │ + strbeq r7, [fp, #-368] @ 0xfffffe90 │ │ │ │ ldrbteq r0, [pc], #80 @ 3ff1c <__cxa_atexit@plt+0x33ac4> │ │ │ │ ldrbteq pc, [lr], #2956 @ 0xb8c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3ff6c <__cxa_atexit@plt+0x33b14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ff64 <__cxa_atexit@plt+0x33b0c> │ │ │ │ ldr r8, [pc, #40] @ 3ff74 <__cxa_atexit@plt+0x33b1c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3ff78 <__cxa_atexit@plt+0x33b20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r7], #1443 @ 0x5a3 │ │ │ │ - strbeq r6, [fp, #-3624] @ 0xfffff1d8 │ │ │ │ + strbeq sp, [r7], #1955 @ 0x7a3 │ │ │ │ + strbeq r6, [fp, #-3608] @ 0xfffff1e8 │ │ │ │ ldrbteq pc, [lr], #4088 @ 0xff8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ffb0 <__cxa_atexit@plt+0x33b58> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -52948,33 +52948,33 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 40398 <__cxa_atexit@plt+0x33f40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-3568] @ 0xfffff210 │ │ │ │ + strbeq r6, [fp, #-3552] @ 0xfffff220 │ │ │ │ ldrbteq pc, [lr], #3876 @ 0xf24 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fff4 <__cxa_atexit@plt+0x33b9c> │ │ │ │ ldr r2, [pc, #32] @ 3fffc <__cxa_atexit@plt+0x33ba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 40000 <__cxa_atexit@plt+0x33ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-3508] @ 0xfffff24c │ │ │ │ - strbeq r7, [fp, #-116] @ 0xffffff8c │ │ │ │ + strbeq r6, [fp, #-3492] @ 0xfffff25c │ │ │ │ + strbeq r7, [fp, #-100] @ 0xffffff9c │ │ │ │ ldrbteq pc, [lr], #3936 @ 0xf60 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40058 <__cxa_atexit@plt+0x33c00> │ │ │ │ @@ -52996,47 +52996,47 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r6, [fp, #-3408] @ 0xfffff2b0 │ │ │ │ + strbeq r6, [fp, #-3392] @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 400b0 <__cxa_atexit@plt+0x33c58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 400b8 <__cxa_atexit@plt+0x33c60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-3312] @ 0xfffff310 │ │ │ │ + strbeq r6, [fp, #-3296] @ 0xfffff320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 400f0 <__cxa_atexit@plt+0x33c98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 400f8 <__cxa_atexit@plt+0x33ca0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-3248] @ 0xfffff350 │ │ │ │ + strbeq r6, [fp, #-3232] @ 0xfffff360 │ │ │ │ ldrbteq pc, [lr], #2652 @ 0xa5c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4013c <__cxa_atexit@plt+0x33ce4> │ │ │ │ ldr r2, [pc, #40] @ 40144 <__cxa_atexit@plt+0x33cec> │ │ │ │ @@ -53044,19 +53044,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 40148 <__cxa_atexit@plt+0x33cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r6, [fp, #-3168] @ 0xfffff3a0 │ │ │ │ + strbeq r6, [fp, #-3152] @ 0xfffff3b0 │ │ │ │ ldrbteq pc, [lr], #2572 @ 0xa0c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 401a0 <__cxa_atexit@plt+0x33d48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -53067,59 +53067,59 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 401a4 <__cxa_atexit@plt+0x33d4c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 401a8 <__cxa_atexit@plt+0x33d50> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r6, [fp, #-3740] @ 0xfffff164 │ │ │ │ + strbeq r6, [fp, #-3724] @ 0xfffff174 │ │ │ │ ldrbteq pc, [lr], #2476 @ 0x9ac @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 401e0 <__cxa_atexit@plt+0x33d88> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 401e4 <__cxa_atexit@plt+0x33d8c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r6, [fp, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq r6, [fp, #-3652] @ 0xfffff1bc │ │ │ │ ldrbteq pc, [lr], #2416 @ 0x970 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 40210 <__cxa_atexit@plt+0x33db8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 40214 <__cxa_atexit@plt+0x33dbc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq pc, [lr], #2264 @ 0x8d8 @ │ │ │ │ ldrbteq pc, [lr], #1848 @ 0x738 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 40240 <__cxa_atexit@plt+0x33de8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 40244 <__cxa_atexit@plt+0x33dec> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r6, [fp, #-3576] @ 0xfffff208 │ │ │ │ + strbeq r6, [fp, #-3560] @ 0xfffff218 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4028c <__cxa_atexit@plt+0x33e34> │ │ │ │ @@ -53131,16 +53131,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [fp, #-3524] @ 0xfffff23c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [fp, #-3508] @ 0xfffff24c │ │ │ │ ldrbteq pc, [lr], #2232 @ 0x8b8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -53150,15 +53150,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ ldrbteq pc, [lr], #2140 @ 0x85c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -53248,15 +53248,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq pc, [lr], #2864 @ 0xb30 @ │ │ │ │ ldrbteq pc, [lr], #1288 @ 0x508 @ │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ ldrbteq pc, [lr], #2800 @ 0xaf0 @ │ │ │ │ @@ -53293,15 +53293,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq pc, [lr], #1084 @ 0x43c @ │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ ldrbteq pc, [lr], #2644 @ 0xa54 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -53332,27 +53332,27 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r3, [pc, #56] @ 405e8 <__cxa_atexit@plt+0x34190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ mov r6, r3 │ │ │ │ b 405cc <__cxa_atexit@plt+0x34174> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-2088] @ 0xfffff7d8 │ │ │ │ - strbeq r6, [fp, #-2440] @ 0xfffff678 │ │ │ │ - strbeq r6, [fp, #-2088] @ 0xfffff7d8 │ │ │ │ - strbeq r6, [fp, #-2784] @ 0xfffff520 │ │ │ │ - strbeq r6, [fp, #-2756] @ 0xfffff53c │ │ │ │ + strbeq r6, [fp, #-2072] @ 0xfffff7e8 │ │ │ │ + strbeq r6, [fp, #-2424] @ 0xfffff688 │ │ │ │ + strbeq r6, [fp, #-2072] @ 0xfffff7e8 │ │ │ │ + strbeq r6, [fp, #-2768] @ 0xfffff530 │ │ │ │ + strbeq r6, [fp, #-2740] @ 0xfffff54c │ │ │ │ ldrbteq pc, [lr], #2952 @ 0xb88 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -53383,15 +53383,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #120] @ 406f4 <__cxa_atexit@plt+0x3429c> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 406dc <__cxa_atexit@plt+0x34284> │ │ │ │ ldr r7, [pc, #96] @ 40700 <__cxa_atexit@plt+0x342a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #92] @ 40704 <__cxa_atexit@plt+0x342ac> │ │ │ │ @@ -53400,31 +53400,31 @@ │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r7, [pc, #76] @ 40708 <__cxa_atexit@plt+0x342b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ sub r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r6, [fp, #-1900] @ 0xfffff894 │ │ │ │ + strbeq r6, [fp, #-1884] @ 0xfffff8a4 │ │ │ │ ldrbteq pc, [lr], #1960 @ 0x7a8 @ │ │ │ │ ldrbteq pc, [lr], #2020 @ 0x7e4 @ │ │ │ │ ldrbteq pc, [lr], #2008 @ 0x7d8 @ │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ ldrbteq pc, [lr], #876 @ 0x36c @ │ │ │ │ - strbeq r6, [fp, #-2444] @ 0xfffff674 │ │ │ │ + strbeq r6, [fp, #-2428] @ 0xfffff684 │ │ │ │ ldrbteq pc, [lr], #2664 @ 0xa68 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 4074c <__cxa_atexit@plt+0x342f4> │ │ │ │ @@ -53437,15 +53437,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #92] @ 407b0 <__cxa_atexit@plt+0x34358> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 407a4 <__cxa_atexit@plt+0x3434c> │ │ │ │ ldr r7, [pc, #68] @ 407bc <__cxa_atexit@plt+0x34364> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #64] @ 407c0 <__cxa_atexit@plt+0x34368> │ │ │ │ @@ -53454,24 +53454,24 @@ │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 407c4 <__cxa_atexit@plt+0x3436c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq pc, [lr], #1744 @ 0x6d0 @ │ │ │ │ ldrbteq pc, [lr], #1788 @ 0x6fc @ │ │ │ │ ldrbteq pc, [lr], #1776 @ 0x6f0 @ │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ ldrbteq pc, [lr], #660 @ 0x294 @ │ │ │ │ - strbeq r6, [fp, #-2228] @ 0xfffff74c │ │ │ │ + strbeq r6, [fp, #-2212] @ 0xfffff75c │ │ │ │ ldrbteq pc, [lr], #2460 @ 0x99c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4080c <__cxa_atexit@plt+0x343b4> │ │ │ │ ldr r2, [pc, #44] @ 40814 <__cxa_atexit@plt+0x343bc> │ │ │ │ @@ -53480,20 +53480,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ 4081c <__cxa_atexit@plt+0x343c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r6, [fp, #-1440] @ 0xfffffa60 │ │ │ │ - strbeq r6, [fp, #-1964] @ 0xfffff854 │ │ │ │ + strbeq r6, [fp, #-1424] @ 0xfffffa70 │ │ │ │ + strbeq r6, [fp, #-1948] @ 0xfffff864 │ │ │ │ ldrbteq pc, [lr], #2352 @ 0x930 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 40858 <__cxa_atexit@plt+0x34400> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -53515,18 +53515,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 40898 <__cxa_atexit@plt+0x34440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #16] @ 408a0 <__cxa_atexit@plt+0x34448> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 3c41c <__cxa_atexit@plt+0x2ffc4> │ │ │ │ - strbeq r6, [fp, #-1296] @ 0xfffffaf0 │ │ │ │ - strbeq r6, [fp, #-1336] @ 0xfffffac8 │ │ │ │ + strbeq r6, [fp, #-1280] @ 0xfffffb00 │ │ │ │ strbeq r6, [fp, #-1320] @ 0xfffffad8 │ │ │ │ - strbeq r6, [fp, #-1940] @ 0xfffff86c │ │ │ │ + strbeq r6, [fp, #-1304] @ 0xfffffae8 │ │ │ │ + strbeq r6, [fp, #-1924] @ 0xfffff87c │ │ │ │ ldrbteq pc, [lr], #1532 @ 0x5fc @ │ │ │ │ ldrbteq pc, [lr], #1520 @ 0x5f0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 408ec <__cxa_atexit@plt+0x34494> │ │ │ │ @@ -53536,19 +53536,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 408f8 <__cxa_atexit@plt+0x344a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r6, [fp, #-1208] @ 0xfffffb48 │ │ │ │ + strbeq r6, [fp, #-1192] @ 0xfffffb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -53578,28 +53578,28 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r6, [fp, #-1228] @ 0xfffffb34 │ │ │ │ - strbeq r6, [fp, #-1140] @ 0xfffffb8c │ │ │ │ + strbeq r6, [fp, #-1212] @ 0xfffffb44 │ │ │ │ + strbeq r6, [fp, #-1124] @ 0xfffffb9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 409c8 <__cxa_atexit@plt+0x34570> │ │ │ │ ldr r3, [pc, #24] @ 409d4 <__cxa_atexit@plt+0x3457c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -53611,15 +53611,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ ldrbteq pc, [lr], #128 @ 0x80 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -53650,15 +53650,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r6, [fp, #-832] @ 0xfffffcc0 │ │ │ │ + strbeq r6, [fp, #-816] @ 0xfffffcd0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrbteq lr, [lr], #3756 @ 0xeac │ │ │ │ ldrbteq lr, [lr], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -53687,15 +53687,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ ldrbteq pc, [lr], #1520 @ 0x5f0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40be4 <__cxa_atexit@plt+0x3478c> │ │ │ │ @@ -53717,28 +53717,28 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 40bf4 <__cxa_atexit@plt+0x3479c> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #48] @ 40bf8 <__cxa_atexit@plt+0x347a0> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #40] @ 40bfc <__cxa_atexit@plt+0x347a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ b 40398 <__cxa_atexit@plt+0x33f40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r6, [fp, #-536] @ 0xfffffde8 │ │ │ │ + strbeq r6, [fp, #-520] @ 0xfffffdf8 │ │ │ │ ldrbteq pc, [lr], #752 @ 0x2f0 @ │ │ │ │ ldrbteq pc, [lr], #752 @ 0x2f0 @ │ │ │ │ ldrbteq pc, [lr], #740 @ 0x2e4 @ │ │ │ │ ldrbteq pc, [lr], #1340 @ 0x53c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -53751,15 +53751,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #40] @ 40c5c <__cxa_atexit@plt+0x34804> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 40c54 <__cxa_atexit@plt+0x347fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 40398 <__cxa_atexit@plt+0x33f40> │ │ │ │ ldrbteq pc, [lr], #616 @ 0x268 @ │ │ │ │ ldrbteq pc, [lr], #656 @ 0x290 @ │ │ │ │ ldrbteq pc, [lr], #644 @ 0x284 @ │ │ │ │ ldrbteq lr, [lr], #3560 @ 0xde8 │ │ │ │ @@ -53773,95 +53773,95 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d4e48 <__cxa_atexit@plt+0xc89f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-268] @ 0xfffffef4 │ │ │ │ + strbeq r6, [fp, #-252] @ 0xffffff04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40cd4 <__cxa_atexit@plt+0x3487c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 40cdc <__cxa_atexit@plt+0x34884> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-204] @ 0xffffff34 │ │ │ │ + strbeq r6, [fp, #-188] @ 0xffffff44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40d14 <__cxa_atexit@plt+0x348bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 40d1c <__cxa_atexit@plt+0x348c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-140] @ 0xffffff74 │ │ │ │ + strbeq r6, [fp, #-124] @ 0xffffff84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40d54 <__cxa_atexit@plt+0x348fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 40d5c <__cxa_atexit@plt+0x34904> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-76] @ 0xffffffb4 │ │ │ │ + strbeq r6, [fp, #-60] @ 0xffffffc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40d94 <__cxa_atexit@plt+0x3493c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 40d9c <__cxa_atexit@plt+0x34944> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [fp, #-12] │ │ │ │ + strbeq r5, [fp, #-4092] @ 0xfffff004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40dd4 <__cxa_atexit@plt+0x3497c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 40ddc <__cxa_atexit@plt+0x34984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [fp, #-4044] @ 0xfffff034 │ │ │ │ + strbeq r5, [fp, #-4028] @ 0xfffff044 │ │ │ │ ldrbteq lr, [lr], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40e20 <__cxa_atexit@plt+0x349c8> │ │ │ │ ldr r2, [pc, #40] @ 40e28 <__cxa_atexit@plt+0x349d0> │ │ │ │ @@ -53869,19 +53869,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 40e2c <__cxa_atexit@plt+0x349d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r5, [fp, #-3964] @ 0xfffff084 │ │ │ │ + strbeq r5, [fp, #-3948] @ 0xfffff094 │ │ │ │ ldrbteq lr, [lr], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 40e84 <__cxa_atexit@plt+0x34a2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -53892,59 +53892,59 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 40e88 <__cxa_atexit@plt+0x34a30> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 40e8c <__cxa_atexit@plt+0x34a34> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r6, [fp, #-440] @ 0xfffffe48 │ │ │ │ + strbeq r6, [fp, #-424] @ 0xfffffe58 │ │ │ │ ldrbteq lr, [lr], #3448 @ 0xd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 40ec4 <__cxa_atexit@plt+0x34a6c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 40ec8 <__cxa_atexit@plt+0x34a70> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r6, [fp, #-368] @ 0xfffffe90 │ │ │ │ + strbeq r6, [fp, #-352] @ 0xfffffea0 │ │ │ │ ldrbteq lr, [lr], #3388 @ 0xd3c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 40ef4 <__cxa_atexit@plt+0x34a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 40ef8 <__cxa_atexit@plt+0x34aa0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq lr, [lr], #3332 @ 0xd04 │ │ │ │ ldrbteq lr, [lr], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 40f24 <__cxa_atexit@plt+0x34acc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 40f28 <__cxa_atexit@plt+0x34ad0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r6, [fp, #-276] @ 0xfffffeec │ │ │ │ + strbeq r6, [fp, #-260] @ 0xfffffefc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40f70 <__cxa_atexit@plt+0x34b18> │ │ │ │ @@ -53956,16 +53956,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [fp, #-224] @ 0xffffff20 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [fp, #-208] @ 0xffffff30 │ │ │ │ ldrbteq lr, [lr], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40ff0 <__cxa_atexit@plt+0x34b98> │ │ │ │ @@ -53985,24 +53985,24 @@ │ │ │ │ ldr r2, [pc, #60] @ 41014 <__cxa_atexit@plt+0x34bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r5, [fp, #-3536] @ 0xfffff230 │ │ │ │ + strbeq r5, [fp, #-3520] @ 0xfffff240 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -54031,24 +54031,24 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r9, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r5, [fp, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq r5, [fp, #-3340] @ 0xfffff2f4 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -54077,24 +54077,24 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str lr, [r5, #-12] │ │ │ │ str sl, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ add lr, r8, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r5, [fp, #-3172] @ 0xfffff39c │ │ │ │ + strbeq r5, [fp, #-3156] @ 0xfffff3ac │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -54116,15 +54116,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ ldrbteq lr, [lr], #2548 @ 0x9f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -54199,16 +54199,16 @@ │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r8, [pc, #20] @ 41348 <__cxa_atexit@plt+0x34ef0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 3c41c <__cxa_atexit@plt+0x2ffc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [fp, #-2672] @ 0xfffff590 │ │ │ │ - strbeq r5, [fp, #-3312] @ 0xfffff310 │ │ │ │ + strbeq r5, [fp, #-2656] @ 0xfffff5a0 │ │ │ │ + strbeq r5, [fp, #-3296] @ 0xfffff320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4138c <__cxa_atexit@plt+0x34f34> │ │ │ │ ldr r1, [pc, #44] @ 41394 <__cxa_atexit@plt+0x34f3c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -54216,19 +54216,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 41398 <__cxa_atexit@plt+0x34f40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r5, [fp, #-2584] @ 0xfffff5e8 │ │ │ │ + strbeq r5, [fp, #-2568] @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -54258,28 +54258,28 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r5, [fp, #-2604] @ 0xfffff5d4 │ │ │ │ - strbeq r5, [fp, #-2516] @ 0xfffff62c │ │ │ │ + strbeq r5, [fp, #-2588] @ 0xfffff5e4 │ │ │ │ + strbeq r5, [fp, #-2500] @ 0xfffff63c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 41468 <__cxa_atexit@plt+0x35010> │ │ │ │ ldr r3, [pc, #24] @ 41474 <__cxa_atexit@plt+0x3501c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -54291,15 +54291,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ ldrbteq lr, [lr], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -54330,15 +54330,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r5, [fp, #-2208] @ 0xfffff760 │ │ │ │ + strbeq r5, [fp, #-2192] @ 0xfffff770 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrbteq lr, [lr], #1036 @ 0x40c │ │ │ │ ldrbteq lr, [lr], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -54367,15 +54367,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ ldrbteq lr, [lr], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41620 <__cxa_atexit@plt+0x351c8> │ │ │ │ @@ -54384,31 +54384,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d1ac8 <__cxa_atexit@plt+0xc5670> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [fp, #-1920] @ 0xfffff880 │ │ │ │ + strbeq r5, [fp, #-1904] @ 0xfffff890 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41660 <__cxa_atexit@plt+0x35208> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 41668 <__cxa_atexit@plt+0x35210> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [fp, #-1856] @ 0xfffff8c0 │ │ │ │ + strbeq r5, [fp, #-1840] @ 0xfffff8d0 │ │ │ │ ldrbteq lr, [lr], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 416ec <__cxa_atexit@plt+0x35294> │ │ │ │ ldr lr, [pc, #104] @ 416f4 <__cxa_atexit@plt+0x3529c> │ │ │ │ @@ -54428,23 +54428,23 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r1, #2 │ │ │ │ ldrne r3, [pc, #52] @ 41700 <__cxa_atexit@plt+0x352a8> │ │ │ │ addne r3, pc, r3 │ │ │ │ ldreq r3, [pc, #40] @ 416fc <__cxa_atexit@plt+0x352a4> │ │ │ │ addeq r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r5, [fp, #-1780] @ 0xfffff90c │ │ │ │ + strbeq r5, [fp, #-1764] @ 0xfffff91c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ ldrbteq lr, [lr], #588 @ 0x24c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4173c <__cxa_atexit@plt+0x352e4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -54452,15 +54452,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r2, r3 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ ldrbteq lr, [lr], #524 @ 0x20c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 41798 <__cxa_atexit@plt+0x35340> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -54473,35 +54473,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 4179c <__cxa_atexit@plt+0x35344> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 417a0 <__cxa_atexit@plt+0x35348> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r5, [fp, #-2212] @ 0xfffff75c │ │ │ │ + strbeq r5, [fp, #-2196] @ 0xfffff76c │ │ │ │ ldrbteq lr, [lr], #428 @ 0x1ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 417d8 <__cxa_atexit@plt+0x35380> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 417dc <__cxa_atexit@plt+0x35384> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r5, [fp, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq r5, [fp, #-2124] @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41824 <__cxa_atexit@plt+0x353cc> │ │ │ │ @@ -54513,16 +54513,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [fp, #-2092] @ 0xfffff7d4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [fp, #-2076] @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -54541,15 +54541,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ ldrbteq lr, [lr], #2124 @ 0x84c │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -54586,15 +54586,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - strbeq r5, [fp, #-1804] @ 0xfffff8f4 │ │ │ │ + strbeq r5, [fp, #-1788] @ 0xfffff904 │ │ │ │ ldrbteq sp, [lr], #4092 @ 0xffc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54606,15 +54606,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ ldrbteq sp, [lr], #4068 @ 0xfe4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -54644,29 +54644,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r5, [fp, #-944] @ 0xfffffc50 │ │ │ │ - strbeq r5, [fp, #-1564] @ 0xfffff9e4 │ │ │ │ + strbeq r5, [fp, #-928] @ 0xfffffc60 │ │ │ │ + strbeq r5, [fp, #-1548] @ 0xfffff9f4 │ │ │ │ ldrbteq sp, [lr], #3916 @ 0xf4c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r8, r3, r2 │ │ │ │ ldr r3, [pc, #12] @ 41a70 <__cxa_atexit@plt+0x35618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ - strbeq r5, [fp, #-1480] @ 0xfffffa38 │ │ │ │ + strbeq r5, [fp, #-1464] @ 0xfffffa48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 41b0c <__cxa_atexit@plt+0x356b4> │ │ │ │ ldr r2, [pc, #148] @ 41b28 <__cxa_atexit@plt+0x356d0> │ │ │ │ @@ -54694,29 +54694,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r5, [fp, #-752] @ 0xfffffd10 │ │ │ │ + strbeq r5, [fp, #-736] @ 0xfffffd20 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r5, [fp, #-740] @ 0xfffffd1c │ │ │ │ - strbeq r5, [fp, #-708] @ 0xfffffd3c │ │ │ │ + strbeq r5, [fp, #-724] @ 0xfffffd2c │ │ │ │ + strbeq r5, [fp, #-692] @ 0xfffffd4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41b94 <__cxa_atexit@plt+0x3573c> │ │ │ │ @@ -54730,21 +54730,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 41ba8 <__cxa_atexit@plt+0x35750> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r5, [fp, #-592] @ 0xfffffdb0 │ │ │ │ - strbeq r5, [fp, #-560] @ 0xfffffdd0 │ │ │ │ + strbeq r5, [fp, #-576] @ 0xfffffdc0 │ │ │ │ + strbeq r5, [fp, #-544] @ 0xfffffde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41bf8 <__cxa_atexit@plt+0x357a0> │ │ │ │ @@ -54758,32 +54758,32 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [fp, #-484] @ 0xfffffe1c │ │ │ │ - strbeq r5, [fp, #-1108] @ 0xfffffbac │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [fp, #-468] @ 0xfffffe2c │ │ │ │ + strbeq r5, [fp, #-1092] @ 0xfffffbbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41c48 <__cxa_atexit@plt+0x357f0> │ │ │ │ ldr r2, [pc, #36] @ 41c58 <__cxa_atexit@plt+0x35800> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ ldrbteq sp, [lr], #3376 @ 0xd30 │ │ │ │ andeq r0, r2, r1 │ │ │ │ @@ -54803,16 +54803,16 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ add r3, r2, r1 │ │ │ │ add r8, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [fp, #-260] @ 0xfffffefc │ │ │ │ - strbeq r5, [fp, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r5, [fp, #-244] @ 0xffffff0c │ │ │ │ + strbeq r5, [fp, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 41d54 <__cxa_atexit@plt+0x358fc> │ │ │ │ ldr r2, [pc, #148] @ 41d70 <__cxa_atexit@plt+0x35918> │ │ │ │ @@ -54840,29 +54840,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r5, [fp, #-168] @ 0xffffff58 │ │ │ │ + strbeq r5, [fp, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r5, [fp, #-156] @ 0xffffff64 │ │ │ │ - strbeq r5, [fp, #-124] @ 0xffffff84 │ │ │ │ + strbeq r5, [fp, #-140] @ 0xffffff74 │ │ │ │ + strbeq r5, [fp, #-108] @ 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41ddc <__cxa_atexit@plt+0x35984> │ │ │ │ @@ -54876,21 +54876,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 41df0 <__cxa_atexit@plt+0x35998> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r5, [fp, #-8] │ │ │ │ - strbeq r4, [fp, #-4072] @ 0xfffff018 │ │ │ │ + strbeq r4, [fp, #-4088] @ 0xfffff008 │ │ │ │ + strbeq r4, [fp, #-4056] @ 0xfffff028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41e40 <__cxa_atexit@plt+0x359e8> │ │ │ │ @@ -54904,32 +54904,32 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [fp, #-3996] @ 0xfffff064 │ │ │ │ - strbeq r5, [fp, #-524] @ 0xfffffdf4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [fp, #-3980] @ 0xfffff074 │ │ │ │ + strbeq r5, [fp, #-508] @ 0xfffffe04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41e90 <__cxa_atexit@plt+0x35a38> │ │ │ │ ldr r2, [pc, #36] @ 41ea0 <__cxa_atexit@plt+0x35a48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ ldrbteq sp, [lr], #2792 @ 0xae8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -54945,16 +54945,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 41ef0 <__cxa_atexit@plt+0x35a98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [fp, #-3780] @ 0xfffff13c │ │ │ │ - strbeq r5, [fp, #-340] @ 0xfffffeac │ │ │ │ + strbeq r4, [fp, #-3764] @ 0xfffff14c │ │ │ │ + strbeq r5, [fp, #-324] @ 0xfffffebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 41f8c <__cxa_atexit@plt+0x35b34> │ │ │ │ ldr r2, [pc, #148] @ 41fa8 <__cxa_atexit@plt+0x35b50> │ │ │ │ @@ -54982,29 +54982,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r4, [fp, #-3696] @ 0xfffff190 │ │ │ │ + strbeq r4, [fp, #-3680] @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r4, [fp, #-3684] @ 0xfffff19c │ │ │ │ - strbeq r4, [fp, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq r4, [fp, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq r4, [fp, #-3636] @ 0xfffff1cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42014 <__cxa_atexit@plt+0x35bbc> │ │ │ │ @@ -55018,21 +55018,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 42028 <__cxa_atexit@plt+0x35bd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [fp, #-3536] @ 0xfffff230 │ │ │ │ - strbeq r4, [fp, #-3504] @ 0xfffff250 │ │ │ │ + strbeq r4, [fp, #-3520] @ 0xfffff240 │ │ │ │ + strbeq r4, [fp, #-3488] @ 0xfffff260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42078 <__cxa_atexit@plt+0x35c20> │ │ │ │ @@ -55046,32 +55046,32 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [fp, #-3428] @ 0xfffff29c │ │ │ │ - strbeq r4, [fp, #-4052] @ 0xfffff02c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [fp, #-3412] @ 0xfffff2ac │ │ │ │ + strbeq r4, [fp, #-4036] @ 0xfffff03c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 420c8 <__cxa_atexit@plt+0x35c70> │ │ │ │ ldr r2, [pc, #36] @ 420d8 <__cxa_atexit@plt+0x35c80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ ldrbteq sp, [lr], #2220 @ 0x8ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -55156,15 +55156,15 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #188] @ 422ec <__cxa_atexit@plt+0x35e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ stm r5, {r3, r7} │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 42288 <__cxa_atexit@plt+0x35e30> │ │ │ │ ldr r3, [pc, #148] @ 422f0 <__cxa_atexit@plt+0x35e98> │ │ │ │ @@ -55183,33 +55183,33 @@ │ │ │ │ ldr r7, [pc, #88] @ 422e8 <__cxa_atexit@plt+0x35e90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #52] @ 422e4 <__cxa_atexit@plt+0x35e8c> │ │ │ │ add r6, pc, r6 │ │ │ │ b 422bc <__cxa_atexit@plt+0x35e64> │ │ │ │ ldr r6, [pc, #28] @ 422d8 <__cxa_atexit@plt+0x35e80> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r4, [fp, #-3580] @ 0xfffff204 │ │ │ │ + strbeq r4, [fp, #-3564] @ 0xfffff214 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ ldrbteq sp, [lr], #1684 @ 0x694 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -55231,15 +55231,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 42370 <__cxa_atexit@plt+0x35f18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ ldrbteq sp, [lr], #1560 @ 0x618 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -55263,15 +55263,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 423f0 <__cxa_atexit@plt+0x35f98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrbteq sp, [lr], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -55295,15 +55295,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 42470 <__cxa_atexit@plt+0x36018> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrbteq sp, [lr], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -55333,15 +55333,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [fp, #-2292] @ 0xfffff70c │ │ │ │ + strbeq r4, [fp, #-2276] @ 0xfffff71c │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ ldrbteq sp, [lr], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42544 <__cxa_atexit@plt+0x360ec> │ │ │ │ @@ -55350,19 +55350,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 42550 <__cxa_atexit@plt+0x360f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r4, [fp, #-2136] @ 0xfffff7a8 │ │ │ │ + strbeq r4, [fp, #-2120] @ 0xfffff7b8 │ │ │ │ ldrbteq sp, [lr], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 425a8 <__cxa_atexit@plt+0x36150> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -55373,15 +55373,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ 425b0 <__cxa_atexit@plt+0x36158> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq sp, [lr], #2416 @ 0x970 │ │ │ │ ldrbteq sp, [lr], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -55391,15 +55391,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 425ec <__cxa_atexit@plt+0x36194> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq sp, [lr], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -55413,16 +55413,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [fp, #-2588] @ 0xfffff5e4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [fp, #-2572] @ 0xfffff5f4 │ │ │ │ ldrbteq sp, [lr], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 426a8 <__cxa_atexit@plt+0x36250> │ │ │ │ @@ -55439,24 +55439,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r1, [pc, #56] @ 426cc <__cxa_atexit@plt+0x36274> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r4, [fp, #-1808] @ 0xfffff8f0 │ │ │ │ + strbeq r4, [fp, #-1792] @ 0xfffff900 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq sp, [lr], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 42724 <__cxa_atexit@plt+0x362cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -55468,15 +55468,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ 4272c <__cxa_atexit@plt+0x362d4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq sp, [lr], #2056 @ 0x808 │ │ │ │ ldrbteq sp, [lr], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -55486,15 +55486,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 42768 <__cxa_atexit@plt+0x36310> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq sp, [lr], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -55508,16 +55508,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [fp, #-2208] @ 0xfffff760 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [fp, #-2192] @ 0xfffff770 │ │ │ │ ldrbteq sp, [lr], #2312 @ 0x908 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -55541,16 +55541,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strbeq r4, [fp, #-1568] @ 0xfffff9e0 │ │ │ │ - strbeq r4, [fp, #-1480] @ 0xfffffa38 │ │ │ │ + strbeq r4, [fp, #-1552] @ 0xfffff9f0 │ │ │ │ + strbeq r4, [fp, #-1464] @ 0xfffffa48 │ │ │ │ ldrbteq sp, [lr], #2196 @ 0x894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -55606,29 +55606,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r4, [fp, #-1200] @ 0xfffffb50 │ │ │ │ + strbeq r4, [fp, #-1184] @ 0xfffffb60 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r4, [fp, #-1188] @ 0xfffffb5c │ │ │ │ - strbeq r4, [fp, #-1156] @ 0xfffffb7c │ │ │ │ + strbeq r4, [fp, #-1172] @ 0xfffffb6c │ │ │ │ + strbeq r4, [fp, #-1140] @ 0xfffffb8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 429d4 <__cxa_atexit@plt+0x3657c> │ │ │ │ @@ -55642,21 +55642,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 429e8 <__cxa_atexit@plt+0x36590> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [fp, #-1040] @ 0xfffffbf0 │ │ │ │ - strbeq r4, [fp, #-1008] @ 0xfffffc10 │ │ │ │ + strbeq r4, [fp, #-1024] @ 0xfffffc00 │ │ │ │ + strbeq r4, [fp, #-992] @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42a38 <__cxa_atexit@plt+0x365e0> │ │ │ │ @@ -55670,17 +55670,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [fp, #-932] @ 0xfffffc5c │ │ │ │ - strbeq r4, [fp, #-1556] @ 0xfffff9ec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [fp, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r4, [fp, #-1540] @ 0xfffff9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 42ae4 <__cxa_atexit@plt+0x3668c> │ │ │ │ ldr r2, [pc, #148] @ 42b00 <__cxa_atexit@plt+0x366a8> │ │ │ │ @@ -55708,29 +55708,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r4, [fp, #-792] @ 0xfffffce8 │ │ │ │ + strbeq r4, [fp, #-776] @ 0xfffffcf8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r4, [fp, #-780] @ 0xfffffcf4 │ │ │ │ - strbeq r4, [fp, #-748] @ 0xfffffd14 │ │ │ │ + strbeq r4, [fp, #-764] @ 0xfffffd04 │ │ │ │ + strbeq r4, [fp, #-732] @ 0xfffffd24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42b6c <__cxa_atexit@plt+0x36714> │ │ │ │ @@ -55744,21 +55744,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 42b80 <__cxa_atexit@plt+0x36728> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [fp, #-632] @ 0xfffffd88 │ │ │ │ - strbeq r4, [fp, #-600] @ 0xfffffda8 │ │ │ │ + strbeq r4, [fp, #-616] @ 0xfffffd98 │ │ │ │ + strbeq r4, [fp, #-584] @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42bd0 <__cxa_atexit@plt+0x36778> │ │ │ │ @@ -55772,17 +55772,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [fp, #-524] @ 0xfffffdf4 │ │ │ │ - strbeq r4, [fp, #-1148] @ 0xfffffb84 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [fp, #-508] @ 0xfffffe04 │ │ │ │ + strbeq r4, [fp, #-1132] @ 0xfffffb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 42c7c <__cxa_atexit@plt+0x36824> │ │ │ │ ldr r2, [pc, #148] @ 42c98 <__cxa_atexit@plt+0x36840> │ │ │ │ @@ -55810,29 +55810,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r4, [fp, #-384] @ 0xfffffe80 │ │ │ │ + strbeq r4, [fp, #-368] @ 0xfffffe90 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r4, [fp, #-372] @ 0xfffffe8c │ │ │ │ - strbeq r4, [fp, #-340] @ 0xfffffeac │ │ │ │ + strbeq r4, [fp, #-356] @ 0xfffffe9c │ │ │ │ + strbeq r4, [fp, #-324] @ 0xfffffebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42d04 <__cxa_atexit@plt+0x368ac> │ │ │ │ @@ -55846,21 +55846,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 42d18 <__cxa_atexit@plt+0x368c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [fp, #-224] @ 0xffffff20 │ │ │ │ - strbeq r4, [fp, #-192] @ 0xffffff40 │ │ │ │ + strbeq r4, [fp, #-208] @ 0xffffff30 │ │ │ │ + strbeq r4, [fp, #-176] @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42d68 <__cxa_atexit@plt+0x36910> │ │ │ │ @@ -55874,17 +55874,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [fp, #-116] @ 0xffffff8c │ │ │ │ - strbeq r4, [fp, #-740] @ 0xfffffd1c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [fp, #-100] @ 0xffffff9c │ │ │ │ + strbeq r4, [fp, #-724] @ 0xfffffd2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 42e14 <__cxa_atexit@plt+0x369bc> │ │ │ │ ldr r2, [pc, #148] @ 42e30 <__cxa_atexit@plt+0x369d8> │ │ │ │ @@ -55912,29 +55912,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r3, [fp, #-4072] @ 0xfffff018 │ │ │ │ + strbeq r3, [fp, #-4056] @ 0xfffff028 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r3, [fp, #-4060] @ 0xfffff024 │ │ │ │ - strbeq r3, [fp, #-4028] @ 0xfffff044 │ │ │ │ + strbeq r3, [fp, #-4044] @ 0xfffff034 │ │ │ │ + strbeq r3, [fp, #-4012] @ 0xfffff054 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42e9c <__cxa_atexit@plt+0x36a44> │ │ │ │ @@ -55948,21 +55948,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 42eb0 <__cxa_atexit@plt+0x36a58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r3, [fp, #-3912] @ 0xfffff0b8 │ │ │ │ - strbeq r3, [fp, #-3880] @ 0xfffff0d8 │ │ │ │ + strbeq r3, [fp, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq r3, [fp, #-3864] @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 42f00 <__cxa_atexit@plt+0x36aa8> │ │ │ │ @@ -55976,17 +55976,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [fp, #-3804] @ 0xfffff124 │ │ │ │ - strbeq r4, [fp, #-332] @ 0xfffffeb4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [fp, #-3788] @ 0xfffff134 │ │ │ │ + strbeq r4, [fp, #-316] @ 0xfffffec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 42fac <__cxa_atexit@plt+0x36b54> │ │ │ │ ldr r2, [pc, #148] @ 42fc8 <__cxa_atexit@plt+0x36b70> │ │ │ │ @@ -56014,29 +56014,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r3, [fp, #-3664] @ 0xfffff1b0 │ │ │ │ + strbeq r3, [fp, #-3648] @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r3, [fp, #-3652] @ 0xfffff1bc │ │ │ │ - strbeq r3, [fp, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq r3, [fp, #-3636] @ 0xfffff1cc │ │ │ │ + strbeq r3, [fp, #-3604] @ 0xfffff1ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43034 <__cxa_atexit@plt+0x36bdc> │ │ │ │ @@ -56050,21 +56050,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 43048 <__cxa_atexit@plt+0x36bf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r3, [fp, #-3504] @ 0xfffff250 │ │ │ │ - strbeq r3, [fp, #-3472] @ 0xfffff270 │ │ │ │ + strbeq r3, [fp, #-3488] @ 0xfffff260 │ │ │ │ + strbeq r3, [fp, #-3456] @ 0xfffff280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43098 <__cxa_atexit@plt+0x36c40> │ │ │ │ @@ -56078,17 +56078,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [fp, #-3396] @ 0xfffff2bc │ │ │ │ - strbeq r3, [fp, #-4020] @ 0xfffff04c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [fp, #-3380] @ 0xfffff2cc │ │ │ │ + strbeq r3, [fp, #-4004] @ 0xfffff05c │ │ │ │ ldrbteq ip, [lr], #2268 @ 0x8dc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -56250,48 +56250,48 @@ │ │ │ │ ldr r6, [pc, #132] @ 433c0 <__cxa_atexit@plt+0x36f68> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [pc, #88] @ 433d8 <__cxa_atexit@plt+0x36f80> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #12 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, lr │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r4, r3 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ - strbeq r3, [fp, #-2848] @ 0xfffff4e0 │ │ │ │ + strbeq r3, [fp, #-2832] @ 0xfffff4f0 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ - strbeq r3, [fp, #-3020] @ 0xfffff434 │ │ │ │ - strbeq r3, [fp, #-3352] @ 0xfffff2e8 │ │ │ │ + strbeq r3, [fp, #-3004] @ 0xfffff444 │ │ │ │ + strbeq r3, [fp, #-3336] @ 0xfffff2f8 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - strbeq r3, [fp, #-2944] @ 0xfffff480 │ │ │ │ - strbeq r3, [fp, #-3548] @ 0xfffff224 │ │ │ │ + strbeq r3, [fp, #-2928] @ 0xfffff490 │ │ │ │ + strbeq r3, [fp, #-3532] @ 0xfffff234 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - strbeq r3, [fp, #-2764] @ 0xfffff534 │ │ │ │ + strbeq r3, [fp, #-2748] @ 0xfffff544 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - strbeq r3, [fp, #-3128] @ 0xfffff3c8 │ │ │ │ + strbeq r3, [fp, #-3112] @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq ip, [lr], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -56317,18 +56317,18 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r3, [pc, #28] @ 4346c <__cxa_atexit@plt+0x37014> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - strbeq r3, [fp, #-2464] @ 0xfffff660 │ │ │ │ - strbeq r3, [fp, #-3052] @ 0xfffff414 │ │ │ │ + strbeq r3, [fp, #-2448] @ 0xfffff670 │ │ │ │ + strbeq r3, [fp, #-3036] @ 0xfffff424 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ ldrbteq ip, [lr], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -56350,18 +56350,18 @@ │ │ │ │ sub r8, r3, #2 │ │ │ │ ldr r3, [pc, #28] @ 434ec <__cxa_atexit@plt+0x37094> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - strbeq r3, [fp, #-2320] @ 0xfffff6f0 │ │ │ │ - strbeq r3, [fp, #-2908] @ 0xfffff4a4 │ │ │ │ + strbeq r3, [fp, #-2304] @ 0xfffff700 │ │ │ │ + strbeq r3, [fp, #-2892] @ 0xfffff4b4 │ │ │ │ ldrbteq ip, [lr], #1180 @ 0x49c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -56382,18 +56382,18 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r3, [pc, #28] @ 43570 <__cxa_atexit@plt+0x37118> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ - strbeq r3, [fp, #-2188] @ 0xfffff774 │ │ │ │ - strbeq r3, [fp, #-2792] @ 0xfffff518 │ │ │ │ + strbeq r3, [fp, #-2172] @ 0xfffff784 │ │ │ │ + strbeq r3, [fp, #-2776] @ 0xfffff528 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrbteq ip, [lr], #1048 @ 0x418 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -56415,18 +56415,18 @@ │ │ │ │ sub r8, r3, #2 │ │ │ │ ldr r3, [pc, #28] @ 435f0 <__cxa_atexit@plt+0x37198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ - strbeq r3, [fp, #-2060] @ 0xfffff7f4 │ │ │ │ - strbeq r3, [fp, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq r3, [fp, #-2044] @ 0xfffff804 │ │ │ │ + strbeq r3, [fp, #-2632] @ 0xfffff5b8 │ │ │ │ ldrbteq ip, [lr], #920 @ 0x398 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56444,48 +56444,48 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 43664 <__cxa_atexit@plt+0x3720c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ - strbeq r3, [fp, #-1936] @ 0xfffff870 │ │ │ │ - strbeq r3, [fp, #-2532] @ 0xfffff61c │ │ │ │ + strbeq r3, [fp, #-1920] @ 0xfffff880 │ │ │ │ + strbeq r3, [fp, #-2516] @ 0xfffff62c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43698 <__cxa_atexit@plt+0x37240> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 436a0 <__cxa_atexit@plt+0x37248> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [fp, #-1800] @ 0xfffff8f8 │ │ │ │ + strbeq r3, [fp, #-1784] @ 0xfffff908 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 436d4 <__cxa_atexit@plt+0x3727c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 436dc <__cxa_atexit@plt+0x37284> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [fp, #-1740] @ 0xfffff934 │ │ │ │ + strbeq r3, [fp, #-1724] @ 0xfffff944 │ │ │ │ ldrbteq ip, [lr], #2412 @ 0x96c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4372c <__cxa_atexit@plt+0x372d4> │ │ │ │ ldr r2, [pc, #52] @ 43734 <__cxa_atexit@plt+0x372dc> │ │ │ │ @@ -56496,63 +56496,63 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [pc, #24] @ 4373c <__cxa_atexit@plt+0x372e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r3, [fp, #-1664] @ 0xfffff980 │ │ │ │ - strbeq r3, [fp, #-2388] @ 0xfffff6ac │ │ │ │ + strbeq r3, [fp, #-1648] @ 0xfffff990 │ │ │ │ + strbeq r3, [fp, #-2372] @ 0xfffff6bc │ │ │ │ ldrbteq ip, [lr], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 43774 <__cxa_atexit@plt+0x3731c> │ │ │ │ ldr r2, [pc, #68] @ 437a8 <__cxa_atexit@plt+0x37350> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r3, #6] │ │ │ │ str r2, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [pc, #32] @ 4379c <__cxa_atexit@plt+0x37344> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #28] @ 437a0 <__cxa_atexit@plt+0x37348> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ ldr sl, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #12] @ 437a4 <__cxa_atexit@plt+0x3734c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - strbeq r3, [fp, #-2296] @ 0xfffff708 │ │ │ │ strbeq r3, [fp, #-2280] @ 0xfffff718 │ │ │ │ + strbeq r3, [fp, #-2264] @ 0xfffff728 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrbteq ip, [lr], #2188 @ 0x88c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 437e0 <__cxa_atexit@plt+0x37388> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 437e4 <__cxa_atexit@plt+0x3738c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ 437e8 <__cxa_atexit@plt+0x37390> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r7 │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r3, [fp, #-2224] @ 0xfffff750 │ │ │ │ - strbeq r3, [fp, #-2216] @ 0xfffff758 │ │ │ │ + strbeq r3, [fp, #-2208] @ 0xfffff760 │ │ │ │ + strbeq r3, [fp, #-2200] @ 0xfffff768 │ │ │ │ ldrbteq ip, [lr], #2108 @ 0x83c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 4381c <__cxa_atexit@plt+0x373c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #20] @ 43820 <__cxa_atexit@plt+0x373c8> │ │ │ │ @@ -56581,15 +56581,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [fp, #-1364] @ 0xfffffaac │ │ │ │ + strbeq r3, [fp, #-1348] @ 0xfffffabc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43908 <__cxa_atexit@plt+0x374b0> │ │ │ │ @@ -56646,24 +56646,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b 43978 <__cxa_atexit@plt+0x37520> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [fp, #-1180] @ 0xfffffb64 │ │ │ │ - strbeq r3, [fp, #-1156] @ 0xfffffb7c │ │ │ │ - strbeq r3, [fp, #-1112] @ 0xfffffba8 │ │ │ │ - strbeq r3, [fp, #-1864] @ 0xfffff8b8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [fp, #-1164] @ 0xfffffb74 │ │ │ │ + strbeq r3, [fp, #-1140] @ 0xfffffb8c │ │ │ │ + strbeq r3, [fp, #-1096] @ 0xfffffbb8 │ │ │ │ + strbeq r3, [fp, #-1848] @ 0xfffff8c8 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strbeq r3, [fp, #-1256] @ 0xfffffb18 │ │ │ │ - strbeq r3, [fp, #-1208] @ 0xfffffb48 │ │ │ │ - strbeq r3, [fp, #-1200] @ 0xfffffb50 │ │ │ │ - strbeq r3, [fp, #-1952] @ 0xfffff860 │ │ │ │ + strbeq r3, [fp, #-1240] @ 0xfffffb28 │ │ │ │ + strbeq r3, [fp, #-1192] @ 0xfffffb58 │ │ │ │ + strbeq r3, [fp, #-1184] @ 0xfffffb60 │ │ │ │ + strbeq r3, [fp, #-1936] @ 0xfffff870 │ │ │ │ ldrbteq ip, [lr], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 439d8 <__cxa_atexit@plt+0x37580> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #20] @ 439dc <__cxa_atexit@plt+0x37584> │ │ │ │ @@ -56692,15 +56692,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r3, [fp, #-920] @ 0xfffffc68 │ │ │ │ + strbeq r3, [fp, #-904] @ 0xfffffc78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 43ac4 <__cxa_atexit@plt+0x3766c> │ │ │ │ @@ -56757,24 +56757,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b 43b34 <__cxa_atexit@plt+0x376dc> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [fp, #-736] @ 0xfffffd20 │ │ │ │ - strbeq r3, [fp, #-712] @ 0xfffffd38 │ │ │ │ - strbeq r3, [fp, #-668] @ 0xfffffd64 │ │ │ │ - strbeq r3, [fp, #-1420] @ 0xfffffa74 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [fp, #-720] @ 0xfffffd30 │ │ │ │ + strbeq r3, [fp, #-696] @ 0xfffffd48 │ │ │ │ + strbeq r3, [fp, #-652] @ 0xfffffd74 │ │ │ │ + strbeq r3, [fp, #-1404] @ 0xfffffa84 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - strbeq r3, [fp, #-812] @ 0xfffffcd4 │ │ │ │ - strbeq r3, [fp, #-764] @ 0xfffffd04 │ │ │ │ - strbeq r3, [fp, #-756] @ 0xfffffd0c │ │ │ │ - strbeq r3, [fp, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq r3, [fp, #-796] @ 0xfffffce4 │ │ │ │ + strbeq r3, [fp, #-748] @ 0xfffffd14 │ │ │ │ + strbeq r3, [fp, #-740] @ 0xfffffd1c │ │ │ │ + strbeq r3, [fp, #-1492] @ 0xfffffa2c │ │ │ │ ldrbteq ip, [lr], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43b98 <__cxa_atexit@plt+0x37740> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -56782,31 +56782,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d1ac8 <__cxa_atexit@plt+0xc5670> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [fp, #-520] @ 0xfffffdf8 │ │ │ │ + strbeq r3, [fp, #-504] @ 0xfffffe08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43bd8 <__cxa_atexit@plt+0x37780> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 43be0 <__cxa_atexit@plt+0x37788> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [fp, #-456] @ 0xfffffe38 │ │ │ │ + strbeq r3, [fp, #-440] @ 0xfffffe48 │ │ │ │ ldrbteq fp, [lr], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43c54 <__cxa_atexit@plt+0x377fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -56833,15 +56833,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [fp, #-388] @ 0xfffffe7c │ │ │ │ + strbeq r3, [fp, #-372] @ 0xfffffe8c │ │ │ │ @ instruction: 0xffffe51c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43cb4 <__cxa_atexit@plt+0x3785c> │ │ │ │ ldr r1, [pc, #44] @ 43cbc <__cxa_atexit@plt+0x37864> │ │ │ │ @@ -56850,19 +56850,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 43cc0 <__cxa_atexit@plt+0x37868> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r3, [fp, #-240] @ 0xffffff10 │ │ │ │ + strbeq r3, [fp, #-224] @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -56888,24 +56888,24 @@ │ │ │ │ ldr r2, [pc, #60] @ 43d70 <__cxa_atexit@plt+0x37918> │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r3, [fp, #-116] @ 0xffffff8c │ │ │ │ + strbeq r3, [fp, #-100] @ 0xffffff9c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -56927,31 +56927,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 43de8 <__cxa_atexit@plt+0x37990> │ │ │ │ ldr r3, [pc, #44] @ 43e04 <__cxa_atexit@plt+0x379ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [fp, #-4052] @ 0xfffff02c │ │ │ │ + strbeq r2, [fp, #-4036] @ 0xfffff03c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 43e28 <__cxa_atexit@plt+0x379d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56960,16 +56960,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r3, [fp, #-8] │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r2, [fp, #-4088] @ 0xfffff008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43eec <__cxa_atexit@plt+0x37a94> │ │ │ │ ldr r2, [pc, #124] @ 43f08 <__cxa_atexit@plt+0x37ab0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -56999,18 +56999,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r2, [fp, #-3832] @ 0xfffff108 │ │ │ │ - strbeq r2, [fp, #-3988] @ 0xfffff06c │ │ │ │ + strbeq r2, [fp, #-3816] @ 0xfffff118 │ │ │ │ + strbeq r2, [fp, #-3972] @ 0xfffff07c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43f50 <__cxa_atexit@plt+0x37af8> │ │ │ │ @@ -57020,52 +57020,52 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [fp, #-3872] @ 0xfffff0e0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [fp, #-3856] @ 0xfffff0f0 │ │ │ │ ldrbteq fp, [lr], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43f98 <__cxa_atexit@plt+0x37b40> │ │ │ │ ldr r2, [pc, #32] @ 43fa0 <__cxa_atexit@plt+0x37b48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 43fa4 <__cxa_atexit@plt+0x37b4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [fp, #-3600] @ 0xfffff1f0 │ │ │ │ - strbeq r3, [fp, #-32] @ 0xffffffe0 │ │ │ │ + strbeq r2, [fp, #-3584] @ 0xfffff200 │ │ │ │ + strbeq r3, [fp, #-16] │ │ │ │ ldrbteq fp, [lr], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43fe0 <__cxa_atexit@plt+0x37b88> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 43fe8 <__cxa_atexit@plt+0x37b90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 43fec <__cxa_atexit@plt+0x37b94> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [fp, #-3560] @ 0xfffff218 │ │ │ │ - strbeq r3, [fp, #-176] @ 0xffffff50 │ │ │ │ + strbeq r2, [fp, #-3544] @ 0xfffff228 │ │ │ │ + strbeq r3, [fp, #-160] @ 0xffffff60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44024 <__cxa_atexit@plt+0x37bcc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -57073,15 +57073,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 4403c <__cxa_atexit@plt+0x37be4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [fp, #-3452] @ 0xfffff284 │ │ │ │ + strbeq r2, [fp, #-3436] @ 0xfffff294 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 440dc <__cxa_atexit@plt+0x37c84> │ │ │ │ ldr r3, [pc, #172] @ 440fc <__cxa_atexit@plt+0x37ca4> │ │ │ │ @@ -57124,18 +57124,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r2, [fp, #-3340] @ 0xfffff2f4 │ │ │ │ + strbeq r2, [fp, #-3324] @ 0xfffff304 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44170 <__cxa_atexit@plt+0x37d18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -57162,17 +57162,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r2, [fp, #-3164] @ 0xfffff3a4 │ │ │ │ + strbeq r2, [fp, #-3148] @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 441d0 <__cxa_atexit@plt+0x37d78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -57180,15 +57180,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 441e8 <__cxa_atexit@plt+0x37d90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [fp, #-3024] @ 0xfffff430 │ │ │ │ + strbeq r2, [fp, #-3008] @ 0xfffff440 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 44288 <__cxa_atexit@plt+0x37e30> │ │ │ │ ldr r3, [pc, #172] @ 442a8 <__cxa_atexit@plt+0x37e50> │ │ │ │ @@ -57231,18 +57231,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r2, [fp, #-2912] @ 0xfffff4a0 │ │ │ │ + strbeq r2, [fp, #-2896] @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4431c <__cxa_atexit@plt+0x37ec4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -57269,17 +57269,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r2, [fp, #-2736] @ 0xfffff550 │ │ │ │ + strbeq r2, [fp, #-2720] @ 0xfffff560 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4437c <__cxa_atexit@plt+0x37f24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -57287,15 +57287,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 44394 <__cxa_atexit@plt+0x37f3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [fp, #-2596] @ 0xfffff5dc │ │ │ │ + strbeq r2, [fp, #-2580] @ 0xfffff5ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 44434 <__cxa_atexit@plt+0x37fdc> │ │ │ │ ldr r3, [pc, #172] @ 44454 <__cxa_atexit@plt+0x37ffc> │ │ │ │ @@ -57338,18 +57338,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r2, [fp, #-2484] @ 0xfffff64c │ │ │ │ + strbeq r2, [fp, #-2468] @ 0xfffff65c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 444c8 <__cxa_atexit@plt+0x38070> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -57376,17 +57376,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r2, [fp, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq r2, [fp, #-2292] @ 0xfffff70c │ │ │ │ ldrbteq fp, [lr], #2852 @ 0xb24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44580 <__cxa_atexit@plt+0x38128> │ │ │ │ ldr lr, [pc, #116] @ 44588 <__cxa_atexit@plt+0x38130> │ │ │ │ @@ -57410,15 +57410,15 @@ │ │ │ │ beq 44574 <__cxa_atexit@plt+0x3811c> │ │ │ │ ldr r3, [pc, #48] @ 44590 <__cxa_atexit@plt+0x38138> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -57436,29 +57436,29 @@ │ │ │ │ beq 445dc <__cxa_atexit@plt+0x38184> │ │ │ │ ldr r3, [pc, #32] @ 445e8 <__cxa_atexit@plt+0x38190> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq fp, [lr], #2604 @ 0xa2c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 44614 <__cxa_atexit@plt+0x381bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq fp, [lr], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 44658 <__cxa_atexit@plt+0x38200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ @@ -57469,16 +57469,16 @@ │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ sub r8, r0, r7 │ │ │ │ ldr r3, [pc, #16] @ 44660 <__cxa_atexit@plt+0x38208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r2, [fp, #-1916] @ 0xfffff884 │ │ │ │ - strbeq r2, [fp, #-2524] @ 0xfffff624 │ │ │ │ + strbeq r2, [fp, #-1900] @ 0xfffff894 │ │ │ │ + strbeq r2, [fp, #-2508] @ 0xfffff634 │ │ │ │ ldrbteq fp, [lr], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #116] @ 446f0 <__cxa_atexit@plt+0x38298> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -57499,25 +57499,25 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r7, [pc, #40] @ 446fc <__cxa_atexit@plt+0x382a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r2, [fp, #-2488] @ 0xfffff648 │ │ │ │ + strbeq r2, [fp, #-2472] @ 0xfffff658 │ │ │ │ ldrbteq fp, [lr], #2204 @ 0x89c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -57532,21 +57532,21 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 44770 <__cxa_atexit@plt+0x38318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r2, [fp, #-2356] @ 0xfffff6cc │ │ │ │ + strbeq r2, [fp, #-2340] @ 0xfffff6dc │ │ │ │ ldrbteq fp, [lr], #2076 @ 0x81c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -57593,15 +57593,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 448a8 <__cxa_atexit@plt+0x38450> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4487c <__cxa_atexit@plt+0x38424> │ │ │ │ ldr r3, [pc, #52] @ 44894 <__cxa_atexit@plt+0x3843c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 44898 <__cxa_atexit@plt+0x38440> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ @@ -57610,15 +57610,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 441e8 <__cxa_atexit@plt+0x37d90> │ │ │ │ mov r5, #8 │ │ │ │ b 44888 <__cxa_atexit@plt+0x38430> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ @@ -57638,16 +57638,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [fp, #-1884] @ 0xfffff8a4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [fp, #-1868] @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4494c <__cxa_atexit@plt+0x384f4> │ │ │ │ @@ -57659,16 +57659,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [fp, #-1800] @ 0xfffff8f8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [fp, #-1784] @ 0xfffff908 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 449a0 <__cxa_atexit@plt+0x38548> │ │ │ │ @@ -57680,16 +57680,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [fp, #-1716] @ 0xfffff94c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [fp, #-1700] @ 0xfffff95c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 449f4 <__cxa_atexit@plt+0x3859c> │ │ │ │ @@ -57701,16 +57701,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [fp, #-1632] @ 0xfffff9a0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [fp, #-1616] @ 0xfffff9b0 │ │ │ │ ldrbteq fp, [lr], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp fp, lr │ │ │ │ bhi 44ac4 <__cxa_atexit@plt+0x3866c> │ │ │ │ @@ -57761,15 +57761,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [fp, #-852] @ 0xfffffcac │ │ │ │ + strbeq r2, [fp, #-836] @ 0xfffffcbc │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xffffe67c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -57859,15 +57859,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #32 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq fp, [lr], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -57902,37 +57902,37 @@ │ │ │ │ ldr r2, [pc, #32] @ 44d2c <__cxa_atexit@plt+0x388d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 44d30 <__cxa_atexit@plt+0x388d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [fp, #-132] @ 0xffffff7c │ │ │ │ - strbeq r2, [fp, #-660] @ 0xfffffd6c │ │ │ │ + strbeq r2, [fp, #-116] @ 0xffffff8c │ │ │ │ + strbeq r2, [fp, #-644] @ 0xfffffd7c │ │ │ │ ldrbteq fp, [lr], #604 @ 0x25c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44d6c <__cxa_atexit@plt+0x38914> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 44d74 <__cxa_atexit@plt+0x3891c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 44d78 <__cxa_atexit@plt+0x38920> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [fp, #-92] @ 0xffffffa4 │ │ │ │ - strbeq r2, [fp, #-804] @ 0xfffffcdc │ │ │ │ + strbeq r2, [fp, #-76] @ 0xffffffb4 │ │ │ │ + strbeq r2, [fp, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44db0 <__cxa_atexit@plt+0x38958> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -57940,15 +57940,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 44dc8 <__cxa_atexit@plt+0x38970> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [fp, #-4080] @ 0xfffff010 │ │ │ │ + strbeq r1, [fp, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 44e68 <__cxa_atexit@plt+0x38a10> │ │ │ │ ldr r3, [pc, #172] @ 44e88 <__cxa_atexit@plt+0x38a30> │ │ │ │ @@ -57991,18 +57991,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r1, [fp, #-3968] @ 0xfffff080 │ │ │ │ + strbeq r1, [fp, #-3952] @ 0xfffff090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44efc <__cxa_atexit@plt+0x38aa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -58029,17 +58029,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r1, [fp, #-3792] @ 0xfffff130 │ │ │ │ + strbeq r1, [fp, #-3776] @ 0xfffff140 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44f5c <__cxa_atexit@plt+0x38b04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -58047,15 +58047,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 44f74 <__cxa_atexit@plt+0x38b1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [fp, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq r1, [fp, #-3636] @ 0xfffff1cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 45014 <__cxa_atexit@plt+0x38bbc> │ │ │ │ ldr r3, [pc, #172] @ 45034 <__cxa_atexit@plt+0x38bdc> │ │ │ │ @@ -58098,18 +58098,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r1, [fp, #-3540] @ 0xfffff22c │ │ │ │ + strbeq r1, [fp, #-3524] @ 0xfffff23c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 450a8 <__cxa_atexit@plt+0x38c50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -58136,17 +58136,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r1, [fp, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq r1, [fp, #-3348] @ 0xfffff2ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45108 <__cxa_atexit@plt+0x38cb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -58154,15 +58154,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 45120 <__cxa_atexit@plt+0x38cc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [fp, #-3224] @ 0xfffff368 │ │ │ │ + strbeq r1, [fp, #-3208] @ 0xfffff378 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 451c0 <__cxa_atexit@plt+0x38d68> │ │ │ │ ldr r3, [pc, #172] @ 451e0 <__cxa_atexit@plt+0x38d88> │ │ │ │ @@ -58205,18 +58205,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r1, [fp, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq r1, [fp, #-3096] @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 45254 <__cxa_atexit@plt+0x38dfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -58243,17 +58243,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r1, [fp, #-2936] @ 0xfffff488 │ │ │ │ + strbeq r1, [fp, #-2920] @ 0xfffff498 │ │ │ │ ldrbteq sl, [lr], #3460 @ 0xd84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 452ec <__cxa_atexit@plt+0x38e94> │ │ │ │ @@ -58272,25 +58272,25 @@ │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r7, [pc, #40] @ 45310 <__cxa_atexit@plt+0x38eb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r1, [fp, #-3492] @ 0xfffff25c │ │ │ │ + strbeq r1, [fp, #-3476] @ 0xfffff26c │ │ │ │ ldrbteq sl, [lr], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -58350,16 +58350,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ - strbeq r1, [fp, #-2488] @ 0xfffff648 │ │ │ │ - strbeq r1, [fp, #-3108] @ 0xfffff3dc │ │ │ │ + strbeq r1, [fp, #-2472] @ 0xfffff658 │ │ │ │ + strbeq r1, [fp, #-3092] @ 0xfffff3ec │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ ldrbteq sl, [lr], #1356 @ 0x54c │ │ │ │ @@ -58375,16 +58375,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #16] @ 45488 <__cxa_atexit@plt+0x39030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [fp, #-2376] @ 0xfffff6b8 │ │ │ │ - strbeq r1, [fp, #-2996] @ 0xfffff44c │ │ │ │ + strbeq r1, [fp, #-2360] @ 0xfffff6c8 │ │ │ │ + strbeq r1, [fp, #-2980] @ 0xfffff45c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 45514 <__cxa_atexit@plt+0x390bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -58410,15 +58410,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 45120 <__cxa_atexit@plt+0x38cc8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58438,15 +58438,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ b 45120 <__cxa_atexit@plt+0x38cc8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -58460,16 +58460,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [fp, #-2688] @ 0xfffff580 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [fp, #-2672] @ 0xfffff590 │ │ │ │ ldrbteq sl, [lr], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 45620 <__cxa_atexit@plt+0x391c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -58479,16 +58479,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #16] @ 45628 <__cxa_atexit@plt+0x391d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [fp, #-1960] @ 0xfffff858 │ │ │ │ - strbeq r1, [fp, #-2580] @ 0xfffff5ec │ │ │ │ + strbeq r1, [fp, #-1944] @ 0xfffff868 │ │ │ │ + strbeq r1, [fp, #-2564] @ 0xfffff5fc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 456b4 <__cxa_atexit@plt+0x3925c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -58514,15 +58514,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 44f74 <__cxa_atexit@plt+0x38b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58542,15 +58542,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ b 44f74 <__cxa_atexit@plt+0x38b1c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -58564,16 +58564,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [fp, #-2272] @ 0xfffff720 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [fp, #-2256] @ 0xfffff730 │ │ │ │ ldrbteq sl, [lr], #524 @ 0x20c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 457c0 <__cxa_atexit@plt+0x39368> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -58583,16 +58583,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #16] @ 457c8 <__cxa_atexit@plt+0x39370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [fp, #-1544] @ 0xfffff9f8 │ │ │ │ - strbeq r1, [fp, #-2164] @ 0xfffff78c │ │ │ │ + strbeq r1, [fp, #-1528] @ 0xfffffa08 │ │ │ │ + strbeq r1, [fp, #-2148] @ 0xfffff79c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 45854 <__cxa_atexit@plt+0x393fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -58618,15 +58618,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 44dc8 <__cxa_atexit@plt+0x38970> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58646,15 +58646,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ b 44dc8 <__cxa_atexit@plt+0x38970> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -58668,16 +58668,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [fp, #-1856] @ 0xfffff8c0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [fp, #-1840] @ 0xfffff8d0 │ │ │ │ ldrbteq sl, [lr], #1732 @ 0x6c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 45960 <__cxa_atexit@plt+0x39508> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -58687,16 +58687,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #16] @ 45968 <__cxa_atexit@plt+0x39510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r1, [fp, #-1128] @ 0xfffffb98 │ │ │ │ - strbeq r1, [fp, #-1748] @ 0xfffff92c │ │ │ │ + strbeq r1, [fp, #-1112] @ 0xfffffba8 │ │ │ │ + strbeq r1, [fp, #-1732] @ 0xfffff93c │ │ │ │ ldrbteq sl, [lr], #1572 @ 0x624 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #112] @ 459f4 <__cxa_atexit@plt+0x3959c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -58716,21 +58716,21 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ ldrbteq sl, [lr], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -58747,18 +58747,18 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff30c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -58772,16 +58772,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [fp, #-1440] @ 0xfffffa60 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [fp, #-1424] @ 0xfffffa70 │ │ │ │ ldrbteq sl, [lr], #1348 @ 0x544 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp fp, lr │ │ │ │ bhi 45b80 <__cxa_atexit@plt+0x39728> │ │ │ │ @@ -58832,15 +58832,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [fp, #-664] @ 0xfffffd68 │ │ │ │ + strbeq r1, [fp, #-648] @ 0xfffffd78 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ @ instruction: 0xffffd5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -58931,15 +58931,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #32 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq sl, [lr], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -58987,52 +58987,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 45e3c <__cxa_atexit@plt+0x399e4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r0, [fp, #-4012] @ 0xfffff054 │ │ │ │ + strbeq r0, [fp, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq sl, [lr], #260 @ 0x104 │ │ │ │ ldrbteq sl, [lr], #404 @ 0x194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 45e74 <__cxa_atexit@plt+0x39a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 45e78 <__cxa_atexit@plt+0x39a20> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq sl, [lr], #156 @ 0x9c │ │ │ │ ldrbteq r9, [lr], #2772 @ 0xad4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 45ea4 <__cxa_atexit@plt+0x39a4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 45ea8 <__cxa_atexit@plt+0x39a50> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r1, [fp, #-404] @ 0xfffffe6c │ │ │ │ + strbeq r1, [fp, #-388] @ 0xfffffe7c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 45ef0 <__cxa_atexit@plt+0x39a98> │ │ │ │ @@ -59044,16 +59044,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [fp, #-352] @ 0xfffffea0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [fp, #-336] @ 0xfffffeb0 │ │ │ │ ldrbteq sl, [lr], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 45f70 <__cxa_atexit@plt+0x39b18> │ │ │ │ @@ -59078,15 +59078,15 @@ │ │ │ │ b 45f90 <__cxa_atexit@plt+0x39b38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r0, [fp, #-3664] @ 0xfffff1b0 │ │ │ │ + strbeq r0, [fp, #-3648] @ 0xfffff1c0 │ │ │ │ ldrbteq sl, [lr], #44 @ 0x2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 45fb8 <__cxa_atexit@plt+0x39b60> │ │ │ │ ldr r3, [pc, #120] @ 4601c <__cxa_atexit@plt+0x39bc4> │ │ │ │ @@ -59108,23 +59108,23 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #32] @ 46018 <__cxa_atexit@plt+0x39bc0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ - strbeq r1, [fp, #-68] @ 0xffffffbc │ │ │ │ + strbeq r1, [fp, #-52] @ 0xffffffcc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrbteq r9, [lr], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 46090 <__cxa_atexit@plt+0x39c38> │ │ │ │ @@ -59145,15 +59145,15 @@ │ │ │ │ beq 460d4 <__cxa_atexit@plt+0x39c7c> │ │ │ │ ldr r3, [pc, #120] @ 460f4 <__cxa_atexit@plt+0x39c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r2, [pc, #72] @ 460e0 <__cxa_atexit@plt+0x39c88> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #16]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 460d4 <__cxa_atexit@plt+0x39c7c> │ │ │ │ @@ -59162,21 +59162,21 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #24] @ 460e8 <__cxa_atexit@plt+0x39c90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - strbeq r0, [fp, #-3948] @ 0xfffff094 │ │ │ │ + strbeq r0, [fp, #-3932] @ 0xfffff0a4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ ldrbteq r9, [lr], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 46148 <__cxa_atexit@plt+0x39cf0> │ │ │ │ @@ -59189,29 +59189,29 @@ │ │ │ │ beq 46140 <__cxa_atexit@plt+0x39ce8> │ │ │ │ ldr r3, [pc, #32] @ 4614c <__cxa_atexit@plt+0x39cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq r9, [lr], #2108 @ 0x83c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 46178 <__cxa_atexit@plt+0x39d20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r9, [lr], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 461bc <__cxa_atexit@plt+0x39d64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ @@ -59222,16 +59222,16 @@ │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ sub r8, r0, r7 │ │ │ │ ldr r3, [pc, #16] @ 461c4 <__cxa_atexit@plt+0x39d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [fp, #-3096] @ 0xfffff3e8 │ │ │ │ - strbeq r0, [fp, #-3704] @ 0xfffff188 │ │ │ │ + strbeq r0, [fp, #-3080] @ 0xfffff3f8 │ │ │ │ + strbeq r0, [fp, #-3688] @ 0xfffff198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -59243,29 +59243,29 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 46218 <__cxa_atexit@plt+0x39dc0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4621c <__cxa_atexit@plt+0x39dc4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [fp, #-3624] @ 0xfffff1d8 │ │ │ │ + strbeq r0, [fp, #-3608] @ 0xfffff1e8 │ │ │ │ ldrbteq r9, [lr], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 46248 <__cxa_atexit@plt+0x39df0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 4624c <__cxa_atexit@plt+0x39df4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r0, [fp, #-3568] @ 0xfffff210 │ │ │ │ + strbeq r0, [fp, #-3552] @ 0xfffff220 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46294 <__cxa_atexit@plt+0x39e3c> │ │ │ │ @@ -59277,16 +59277,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [fp, #-3516] @ 0xfffff244 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [fp, #-3500] @ 0xfffff254 │ │ │ │ ldrbteq r9, [lr], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #16 │ │ │ │ cmp fp, lr │ │ │ │ bhi 4631c <__cxa_atexit@plt+0x39ec4> │ │ │ │ @@ -59308,40 +59308,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ stm r3, {r0, r2, ip} │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ 46340 <__cxa_atexit@plt+0x39ee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, lr │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r0, [fp, #-3228] @ 0xfffff364 │ │ │ │ + strbeq r0, [fp, #-3212] @ 0xfffff374 │ │ │ │ ldrbteq r9, [lr], #2300 @ 0x8fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 46378 <__cxa_atexit@plt+0x39f20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 4637c <__cxa_atexit@plt+0x39f24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r1, r3} │ │ │ │ mov r9, r7 │ │ │ │ b 3e858 <__cxa_atexit@plt+0x32400> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r0, [fp, #-2696] @ 0xfffff578 │ │ │ │ + strbeq r0, [fp, #-2680] @ 0xfffff588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -59380,15 +59380,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r0, [fp, #-2496] @ 0xfffff640 │ │ │ │ + strbeq r0, [fp, #-2480] @ 0xfffff650 │ │ │ │ @ instruction: 0xffffcd24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -59402,37 +59402,37 @@ │ │ │ │ ldr r2, [pc, #32] @ 4649c <__cxa_atexit@plt+0x3a044> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 464a0 <__cxa_atexit@plt+0x3a048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp, #-2324] @ 0xfffff6ec │ │ │ │ - strbeq r0, [fp, #-2852] @ 0xfffff4dc │ │ │ │ + strbeq r0, [fp, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq r0, [fp, #-2836] @ 0xfffff4ec │ │ │ │ ldrbteq r9, [lr], #2796 @ 0xaec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 464dc <__cxa_atexit@plt+0x3a084> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 464e4 <__cxa_atexit@plt+0x3a08c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 464e8 <__cxa_atexit@plt+0x3a090> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp, #-2284] @ 0xfffff714 │ │ │ │ - strbeq r0, [fp, #-2996] @ 0xfffff44c │ │ │ │ + strbeq r0, [fp, #-2268] @ 0xfffff724 │ │ │ │ + strbeq r0, [fp, #-2980] @ 0xfffff45c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46520 <__cxa_atexit@plt+0x3a0c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -59440,15 +59440,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 46538 <__cxa_atexit@plt+0x3a0e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp, #-2176] @ 0xfffff780 │ │ │ │ + strbeq r0, [fp, #-2160] @ 0xfffff790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 465d8 <__cxa_atexit@plt+0x3a180> │ │ │ │ ldr r3, [pc, #172] @ 465f8 <__cxa_atexit@plt+0x3a1a0> │ │ │ │ @@ -59491,18 +59491,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r0, [fp, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq r0, [fp, #-2048] @ 0xfffff800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4666c <__cxa_atexit@plt+0x3a214> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -59529,17 +59529,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r0, [fp, #-1888] @ 0xfffff8a0 │ │ │ │ + strbeq r0, [fp, #-1872] @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 466cc <__cxa_atexit@plt+0x3a274> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -59547,15 +59547,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 466e4 <__cxa_atexit@plt+0x3a28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp, #-1748] @ 0xfffff92c │ │ │ │ + strbeq r0, [fp, #-1732] @ 0xfffff93c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 46784 <__cxa_atexit@plt+0x3a32c> │ │ │ │ ldr r3, [pc, #172] @ 467a4 <__cxa_atexit@plt+0x3a34c> │ │ │ │ @@ -59598,18 +59598,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r0, [fp, #-1636] @ 0xfffff99c │ │ │ │ + strbeq r0, [fp, #-1620] @ 0xfffff9ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46818 <__cxa_atexit@plt+0x3a3c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -59636,17 +59636,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r0, [fp, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq r0, [fp, #-1444] @ 0xfffffa5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46878 <__cxa_atexit@plt+0x3a420> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -59654,15 +59654,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 46890 <__cxa_atexit@plt+0x3a438> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [fp, #-1320] @ 0xfffffad8 │ │ │ │ + strbeq r0, [fp, #-1304] @ 0xfffffae8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 46930 <__cxa_atexit@plt+0x3a4d8> │ │ │ │ ldr r3, [pc, #172] @ 46950 <__cxa_atexit@plt+0x3a4f8> │ │ │ │ @@ -59705,18 +59705,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r0, [fp, #-1208] @ 0xfffffb48 │ │ │ │ + strbeq r0, [fp, #-1192] @ 0xfffffb58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 469c4 <__cxa_atexit@plt+0x3a56c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -59743,17 +59743,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r0, [fp, #-1032] @ 0xfffffbf8 │ │ │ │ + strbeq r0, [fp, #-1016] @ 0xfffffc08 │ │ │ │ ldrbteq r9, [lr], #1676 @ 0x68c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -59866,37 +59866,37 @@ │ │ │ │ add r2, r5, #8 │ │ │ │ stm r2, {r0, r6, ip} │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r7, [pc, #80] @ 46c18 <__cxa_atexit@plt+0x3a7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov lr, r6 │ │ │ │ b 46bec <__cxa_atexit@plt+0x3a794> │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ - strbeq r0, [fp, #-1000] @ 0xfffffc18 │ │ │ │ + strbeq r0, [fp, #-984] @ 0xfffffc28 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ - strbeq r0, [fp, #-616] @ 0xfffffd98 │ │ │ │ - strbeq r0, [fp, #-1236] @ 0xfffffb2c │ │ │ │ + strbeq r0, [fp, #-600] @ 0xfffffda8 │ │ │ │ + strbeq r0, [fp, #-1220] @ 0xfffffb3c │ │ │ │ ldrbteq r9, [lr], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59921,19 +59921,19 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ 46cbc <__cxa_atexit@plt+0x3a864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ - strbeq r0, [fp, #-292] @ 0xfffffedc │ │ │ │ - strbeq r0, [fp, #-912] @ 0xfffffc70 │ │ │ │ + strbeq r0, [fp, #-276] @ 0xfffffeec │ │ │ │ + strbeq r0, [fp, #-896] @ 0xfffffc80 │ │ │ │ ldrbteq r9, [lr], #732 @ 0x2dc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #116] @ 46d4c <__cxa_atexit@plt+0x3a8f4> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -59954,25 +59954,25 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #40] @ 46d58 <__cxa_atexit@plt+0x3a900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ - strbeq r0, [fp, #-860] @ 0xfffffca4 │ │ │ │ + strbeq r0, [fp, #-844] @ 0xfffffcb4 │ │ │ │ ldrbteq r9, [lr], #576 @ 0x240 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -59987,21 +59987,21 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ 46dcc <__cxa_atexit@plt+0x3a974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - strbeq r0, [fp, #-728] @ 0xfffffd28 │ │ │ │ + strbeq r0, [fp, #-712] @ 0xfffffd38 │ │ │ │ ldrbteq r9, [lr], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -60048,15 +60048,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 46f04 <__cxa_atexit@plt+0x3aaac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46ed8 <__cxa_atexit@plt+0x3aa80> │ │ │ │ ldr r3, [pc, #52] @ 46ef0 <__cxa_atexit@plt+0x3aa98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 46ef4 <__cxa_atexit@plt+0x3aa9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ @@ -60065,15 +60065,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 466e4 <__cxa_atexit@plt+0x3a28c> │ │ │ │ mov r5, #8 │ │ │ │ b 46ee4 <__cxa_atexit@plt+0x3aa8c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ @@ -60093,16 +60093,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [fp, #-256] @ 0xffffff00 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [fp, #-240] @ 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46fa8 <__cxa_atexit@plt+0x3ab50> │ │ │ │ @@ -60114,16 +60114,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [fp, #-172] @ 0xffffff54 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [fp, #-156] @ 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46ffc <__cxa_atexit@plt+0x3aba4> │ │ │ │ @@ -60135,16 +60135,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [fp, #-88] @ 0xffffffa8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47050 <__cxa_atexit@plt+0x3abf8> │ │ │ │ @@ -60156,16 +60156,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [fp, #-4] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [sl, #-4084] @ 0xfffff00c @ │ │ │ │ ldrbteq r9, [lr], #24 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -60420,15 +60420,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [sl, #-2352] @ 0xfffff6d0 @ │ │ │ │ + strbeq pc, [sl, #-2336] @ 0xfffff6e0 @ │ │ │ │ ldrbteq r8, [lr], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47530 <__cxa_atexit@plt+0x3b0d8> │ │ │ │ ldr lr, [pc, #156] @ 47538 <__cxa_atexit@plt+0x3b0e0> │ │ │ │ @@ -60569,15 +60569,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq pc, [sl, #-1840] @ 0xfffff8d0 @ │ │ │ │ + strbeq pc, [sl, #-1824] @ 0xfffff8e0 @ │ │ │ │ ldrbteq r8, [lr], #2492 @ 0x9bc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 47754 <__cxa_atexit@plt+0x3b2fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -60645,15 +60645,15 @@ │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @@ -60751,31 +60751,31 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - strbeq pc, [sl, #-1048] @ 0xfffffbe8 @ │ │ │ │ + strbeq pc, [sl, #-1032] @ 0xfffffbf8 @ │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - strbeq pc, [sl, #-1272] @ 0xfffffb08 @ │ │ │ │ - strbeq pc, [sl, #-1264] @ 0xfffffb10 @ │ │ │ │ + strbeq pc, [sl, #-1256] @ 0xfffffb18 @ │ │ │ │ + strbeq pc, [sl, #-1248] @ 0xfffffb20 @ │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - strbeq pc, [sl, #-1992] @ 0xfffff838 @ │ │ │ │ - strbeq pc, [sl, #-1240] @ 0xfffffb28 @ │ │ │ │ + strbeq pc, [sl, #-1976] @ 0xfffff848 @ │ │ │ │ + strbeq pc, [sl, #-1224] @ 0xfffffb38 @ │ │ │ │ mov fp, r7 │ │ │ │ mov r9, #0 │ │ │ │ ldr lr, [pc, #168] @ 47aa0 <__cxa_atexit@plt+0x3b648> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #164] @ 47aa4 <__cxa_atexit@plt+0x3b64c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -60813,15 +60813,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 47aa8 <__cxa_atexit@plt+0x3b650> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r8, [lr], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -60857,15 +60857,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 47b58 <__cxa_atexit@plt+0x3b700> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrbteq r8, [lr], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -60899,18 +60899,18 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r3, [pc, #28] @ 47c00 <__cxa_atexit@plt+0x3b7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b 47070 <__cxa_atexit@plt+0x3ac18> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ - strbeq pc, [sl, #-420] @ 0xfffffe5c @ │ │ │ │ + strbeq pc, [sl, #-404] @ 0xfffffe6c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -61000,15 +61000,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq pc, [sl, #-144] @ 0xffffff70 @ │ │ │ │ + strbeq pc, [sl, #-128] @ 0xffffff80 @ │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrbteq r8, [lr], #780 @ 0x30c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -61088,15 +61088,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -61236,28 +61236,28 @@ │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 48160 <__cxa_atexit@plt+0x3bd08> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl, #-3496] @ 0xfffff258 │ │ │ │ + strbeq lr, [sl, #-3480] @ 0xfffff268 │ │ │ │ @ instruction: 0xffffbcd0 │ │ │ │ @ instruction: 0xffffdbc0 │ │ │ │ @ instruction: 0xffffcafc │ │ │ │ @ instruction: 0xffffbe44 │ │ │ │ @ instruction: 0xffffbd48 │ │ │ │ @ instruction: 0xffffdd58 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -61289,15 +61289,15 @@ │ │ │ │ ldr r9, [pc, #44] @ 48224 <__cxa_atexit@plt+0x3bdcc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #24]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ ldrbteq r7, [lr], #3360 @ 0xd20 │ │ │ │ str r7, [sp] │ │ │ │ @@ -61358,15 +61358,15 @@ │ │ │ │ ldr r3, [r6, #-37] @ 0xffffffdb │ │ │ │ ldr r8, [r6, #-33] @ 0xffffffdf │ │ │ │ ldr r2, [r6, #-29] @ 0xffffffe3 │ │ │ │ str r4, [r5, #24]! │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ @@ -61374,15 +61374,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 48378 <__cxa_atexit@plt+0x3bf20> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ ldrbteq r7, [lr], #3092 @ 0xc14 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r7, [lr], #3376 @ 0xd30 │ │ │ │ @@ -61415,15 +61415,15 @@ │ │ │ │ ldr r9, [pc, #44] @ 4841c <__cxa_atexit@plt+0x3bfc4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #24]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq r7, [lr], #2856 @ 0xb28 │ │ │ │ ldrbteq r7, [lr], #2800 @ 0xaf0 │ │ │ │ @@ -61434,15 +61434,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 48458 <__cxa_atexit@plt+0x3c000> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r7, [lr], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -61456,16 +61456,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [sl, #-2992] @ 0xfffff450 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [sl, #-2976] @ 0xfffff460 │ │ │ │ ldrbteq r7, [lr], #3080 @ 0xc08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -61496,16 +61496,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - strbeq lr, [sl, #-2332] @ 0xfffff6e4 │ │ │ │ - strbeq lr, [sl, #-2252] @ 0xfffff734 │ │ │ │ + strbeq lr, [sl, #-2316] @ 0xfffff6f4 │ │ │ │ + strbeq lr, [sl, #-2236] @ 0xfffff744 │ │ │ │ ldrbteq r7, [lr], #2920 @ 0xb68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -61555,19 +61555,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 48640 <__cxa_atexit@plt+0x3c1e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 48644 <__cxa_atexit@plt+0x3c1ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl, #-1904] @ 0xfffff890 │ │ │ │ - strbeq lr, [sl, #-2608] @ 0xfffff5d0 │ │ │ │ + strbeq lr, [sl, #-1888] @ 0xfffff8a0 │ │ │ │ + strbeq lr, [sl, #-2592] @ 0xfffff5e0 │ │ │ │ ldrbteq r7, [lr], #2332 @ 0x91c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4869c <__cxa_atexit@plt+0x3c244> │ │ │ │ @@ -61589,15 +61589,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq lr, [sl, #-1804] @ 0xfffff8f4 │ │ │ │ + strbeq lr, [sl, #-1788] @ 0xfffff904 │ │ │ │ ldrbteq r7, [lr], #2244 @ 0x8c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 486f4 <__cxa_atexit@plt+0x3c29c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -61605,65 +61605,65 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d1ac8 <__cxa_atexit@plt+0xc5670> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl, #-1708] @ 0xfffff954 │ │ │ │ + strbeq lr, [sl, #-1692] @ 0xfffff964 │ │ │ │ ldrbteq r7, [lr], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48738 <__cxa_atexit@plt+0x3c2e0> │ │ │ │ ldr r2, [pc, #32] @ 48740 <__cxa_atexit@plt+0x3c2e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 48744 <__cxa_atexit@plt+0x3c2ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl, #-1648] @ 0xfffff990 │ │ │ │ - strbeq lr, [sl, #-2352] @ 0xfffff6d0 │ │ │ │ + strbeq lr, [sl, #-1632] @ 0xfffff9a0 │ │ │ │ + strbeq lr, [sl, #-2336] @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4877c <__cxa_atexit@plt+0x3c324> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 48784 <__cxa_atexit@plt+0x3c32c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl, #-1572] @ 0xfffff9dc │ │ │ │ + strbeq lr, [sl, #-1556] @ 0xfffff9ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 487bc <__cxa_atexit@plt+0x3c364> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 487c4 <__cxa_atexit@plt+0x3c36c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [sl, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq lr, [sl, #-1492] @ 0xfffffa2c │ │ │ │ ldrbteq r7, [lr], #392 @ 0x188 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48808 <__cxa_atexit@plt+0x3c3b0> │ │ │ │ ldr r2, [pc, #40] @ 48810 <__cxa_atexit@plt+0x3c3b8> │ │ │ │ @@ -61671,19 +61671,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 48814 <__cxa_atexit@plt+0x3c3bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq lr, [sl, #-1428] @ 0xfffffa6c │ │ │ │ + strbeq lr, [sl, #-1412] @ 0xfffffa7c │ │ │ │ ldrbteq r7, [lr], #312 @ 0x138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 4886c <__cxa_atexit@plt+0x3c414> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -61694,35 +61694,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 48870 <__cxa_atexit@plt+0x3c418> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 48874 <__cxa_atexit@plt+0x3c41c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [sl, #-2000] @ 0xfffff830 │ │ │ │ + strbeq lr, [sl, #-1984] @ 0xfffff840 │ │ │ │ ldrbteq r7, [lr], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 488ac <__cxa_atexit@plt+0x3c454> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 488b0 <__cxa_atexit@plt+0x3c458> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq lr, [sl, #-1928] @ 0xfffff878 │ │ │ │ + strbeq lr, [sl, #-1912] @ 0xfffff888 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 488f8 <__cxa_atexit@plt+0x3c4a0> │ │ │ │ @@ -61734,16 +61734,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [sl, #-1880] @ 0xfffff8a8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [sl, #-1864] @ 0xfffff8b8 │ │ │ │ ldrbteq r7, [lr], #72 @ 0x48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 48970 <__cxa_atexit@plt+0x3c518> │ │ │ │ @@ -61761,24 +61761,24 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ ldr r0, [pc, #56] @ 48994 <__cxa_atexit@plt+0x3c53c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq lr, [sl, #-1100] @ 0xfffffbb4 │ │ │ │ + strbeq lr, [sl, #-1084] @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r6, [lr], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 489ec <__cxa_atexit@plt+0x3c594> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -61790,35 +61790,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 489f0 <__cxa_atexit@plt+0x3c598> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 489f4 <__cxa_atexit@plt+0x3c59c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [sl, #-1616] @ 0xfffff9b0 │ │ │ │ + strbeq lr, [sl, #-1600] @ 0xfffff9c0 │ │ │ │ ldrbteq r6, [lr], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 48a2c <__cxa_atexit@plt+0x3c5d4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 48a30 <__cxa_atexit@plt+0x3c5d8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq lr, [sl, #-1544] @ 0xfffff9f8 │ │ │ │ + strbeq lr, [sl, #-1528] @ 0xfffffa08 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 48a78 <__cxa_atexit@plt+0x3c620> │ │ │ │ @@ -61830,16 +61830,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [sl, #-1496] @ 0xfffffa28 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [sl, #-1480] @ 0xfffffa38 │ │ │ │ ldrbteq r6, [lr], #3780 @ 0xec4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -61851,15 +61851,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ ldrbteq r6, [lr], #3680 @ 0xe60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -61890,15 +61890,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ str sl, [r0, #16]! │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -61920,15 +61920,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ ldrbteq r7, [lr], #1316 @ 0x524 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48c54 <__cxa_atexit@plt+0x3c7fc> │ │ │ │ @@ -61950,15 +61950,15 @@ │ │ │ │ b 48c70 <__cxa_atexit@plt+0x3c818> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq lr, [sl, #-360] @ 0xfffffe98 │ │ │ │ + strbeq lr, [sl, #-344] @ 0xfffffea8 │ │ │ │ ldrbteq r7, [lr], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -62004,15 +62004,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r7, [pc, #104] @ 48da0 <__cxa_atexit@plt+0x3c948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 48d80 <__cxa_atexit@plt+0x3c928> │ │ │ │ ldr r1, [pc, #84] @ 48da4 <__cxa_atexit@plt+0x3c94c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #80] @ 48da8 <__cxa_atexit@plt+0x3c950> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -62021,24 +62021,24 @@ │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r5, #4]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r8, lr, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffff93e4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq lr, [sl, #-632] @ 0xfffffd88 │ │ │ │ + strbeq lr, [sl, #-616] @ 0xfffffd98 │ │ │ │ @ instruction: 0xffff88a4 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ ldrbteq r7, [lr], #404 @ 0x194 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @@ -62058,15 +62058,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ ldrbteq r7, [lr], #724 @ 0x2d4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -62114,15 +62114,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ b 48ee8 <__cxa_atexit@plt+0x3ca90> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffff9988 │ │ │ │ @ instruction: 0xffffa89c │ │ │ │ @ instruction: 0xffffa264 │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ @ instruction: 0xffffad08 │ │ │ │ ldrbteq r7, [lr], #508 @ 0x1fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -62140,64 +62140,64 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffff898c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48f94 <__cxa_atexit@plt+0x3cb3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 48f9c <__cxa_atexit@plt+0x3cb44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl, #-3596] @ 0xfffff1f4 │ │ │ │ + strbeq sp, [sl, #-3580] @ 0xfffff204 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48fd4 <__cxa_atexit@plt+0x3cb7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 48fdc <__cxa_atexit@plt+0x3cb84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl, #-3532] @ 0xfffff234 │ │ │ │ + strbeq sp, [sl, #-3516] @ 0xfffff244 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49014 <__cxa_atexit@plt+0x3cbbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4901c <__cxa_atexit@plt+0x3cbc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl, #-3468] @ 0xfffff274 │ │ │ │ + strbeq sp, [sl, #-3452] @ 0xfffff284 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49060 <__cxa_atexit@plt+0x3cc08> │ │ │ │ ldr r1, [pc, #44] @ 49068 <__cxa_atexit@plt+0x3cc10> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -62205,19 +62205,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 4906c <__cxa_atexit@plt+0x3cc14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq sp, [sl, #-3396] @ 0xfffff2bc │ │ │ │ + strbeq sp, [sl, #-3380] @ 0xfffff2cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -62243,24 +62243,24 @@ │ │ │ │ ldr r2, [pc, #60] @ 4911c <__cxa_atexit@plt+0x3ccc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sp, [sl, #-3272] @ 0xfffff338 │ │ │ │ + strbeq sp, [sl, #-3256] @ 0xfffff348 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -62279,15 +62279,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -62343,21 +62343,21 @@ │ │ │ │ ldr r7, [pc, #40] @ 49298 <__cxa_atexit@plt+0x3ce40> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8, r9} │ │ │ │ ldr r7, [pc, #32] @ 4929c <__cxa_atexit@plt+0x3ce44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ 492a0 <__cxa_atexit@plt+0x3ce48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq sp, [sl, #-3380] @ 0xfffff2cc │ │ │ │ + strbeq sp, [sl, #-3364] @ 0xfffff2dc │ │ │ │ ldrbteq r6, [lr], #3888 @ 0xf30 │ │ │ │ ldrbteq r6, [lr], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -62454,19 +62454,19 @@ │ │ │ │ sub r7, sl, #19 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r0, #72 @ 0x48 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #92 @ 0x5c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r6, [lr], #3212 @ 0xc8c │ │ │ │ ldrbteq r6, [lr], #3200 @ 0xc80 │ │ │ │ @ instruction: 0xffff7260 │ │ │ │ @ instruction: 0xffff7420 │ │ │ │ @ instruction: 0xffff766c │ │ │ │ @ instruction: 0xffff789c │ │ │ │ @ instruction: 0xffff7760 │ │ │ │ @@ -62479,34 +62479,34 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 494e0 <__cxa_atexit@plt+0x3d088> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 494d8 <__cxa_atexit@plt+0x3d080> │ │ │ │ ldr r7, [pc, #48] @ 494e8 <__cxa_atexit@plt+0x3d090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ 494ec <__cxa_atexit@plt+0x3d094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 494f0 <__cxa_atexit@plt+0x3d098> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl, #-2244] @ 0xfffff73c │ │ │ │ - strbeq sp, [sl, #-2972] @ 0xfffff464 │ │ │ │ - strbeq sp, [sl, #-2968] @ 0xfffff468 │ │ │ │ + strbeq sp, [sl, #-2228] @ 0xfffff74c │ │ │ │ + strbeq sp, [sl, #-2956] @ 0xfffff474 │ │ │ │ + strbeq sp, [sl, #-2952] @ 0xfffff478 │ │ │ │ ldrbteq r6, [lr], #3276 @ 0xccc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49534 <__cxa_atexit@plt+0x3d0dc> │ │ │ │ ldr r2, [pc, #40] @ 4953c <__cxa_atexit@plt+0x3d0e4> │ │ │ │ @@ -62514,19 +62514,19 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 49540 <__cxa_atexit@plt+0x3d0e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [lr], #3252 @ 0xcb4 │ │ │ │ - strbeq sp, [sl, #-2160] @ 0xfffff790 │ │ │ │ + strbeq sp, [sl, #-2144] @ 0xfffff7a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -62534,142 +62534,142 @@ │ │ │ │ ldr r7, [pc, #48] @ 4959c <__cxa_atexit@plt+0x3d144> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 495a0 <__cxa_atexit@plt+0x3d148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ 495a4 <__cxa_atexit@plt+0x3d14c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq sp, [sl, #-2800] @ 0xfffff510 │ │ │ │ + strbeq sp, [sl, #-2784] @ 0xfffff520 │ │ │ │ ldrbteq r6, [lr], #3148 @ 0xc4c │ │ │ │ ldrbteq r6, [lr], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 49604 <__cxa_atexit@plt+0x3d1ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 495fc <__cxa_atexit@plt+0x3d1a4> │ │ │ │ ldr r7, [pc, #48] @ 4960c <__cxa_atexit@plt+0x3d1b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ 49610 <__cxa_atexit@plt+0x3d1b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 49614 <__cxa_atexit@plt+0x3d1bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl, #-1952] @ 0xfffff860 │ │ │ │ - strbeq sp, [sl, #-2724] @ 0xfffff55c │ │ │ │ - strbeq sp, [sl, #-2720] @ 0xfffff560 │ │ │ │ + strbeq sp, [sl, #-1936] @ 0xfffff870 │ │ │ │ + strbeq sp, [sl, #-2708] @ 0xfffff56c │ │ │ │ + strbeq sp, [sl, #-2704] @ 0xfffff570 │ │ │ │ ldrbteq r6, [lr], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4967c <__cxa_atexit@plt+0x3d224> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 49674 <__cxa_atexit@plt+0x3d21c> │ │ │ │ ldr r8, [pc, #56] @ 49684 <__cxa_atexit@plt+0x3d22c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #52] @ 49688 <__cxa_atexit@plt+0x3d230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ 4968c <__cxa_atexit@plt+0x3d234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ 49690 <__cxa_atexit@plt+0x3d238> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [lr], #2988 @ 0xbac │ │ │ │ - strbeq sp, [sl, #-1832] @ 0xfffff8d8 │ │ │ │ - strbeq sp, [sl, #-2612] @ 0xfffff5cc │ │ │ │ - strbeq sp, [sl, #-2608] @ 0xfffff5d0 │ │ │ │ + strbeq sp, [sl, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq sp, [sl, #-2596] @ 0xfffff5dc │ │ │ │ + strbeq sp, [sl, #-2592] @ 0xfffff5e0 │ │ │ │ ldrbteq r6, [lr], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 496e8 <__cxa_atexit@plt+0x3d290> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 496e0 <__cxa_atexit@plt+0x3d288> │ │ │ │ ldr r8, [pc, #40] @ 496f0 <__cxa_atexit@plt+0x3d298> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 496f4 <__cxa_atexit@plt+0x3d29c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400750 <__cxa_atexit@plt+0x3f42f8> │ │ │ │ + b 400784 <__cxa_atexit@plt+0x3f432c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [lr], #2900 @ 0xb54 │ │ │ │ - strbeq sp, [sl, #-1708] @ 0xfffff954 │ │ │ │ + strbeq sp, [sl, #-1692] @ 0xfffff964 │ │ │ │ ldrbteq r6, [lr], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4974c <__cxa_atexit@plt+0x3d2f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 49744 <__cxa_atexit@plt+0x3d2ec> │ │ │ │ ldr r8, [pc, #40] @ 49754 <__cxa_atexit@plt+0x3d2fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 49758 <__cxa_atexit@plt+0x3d300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #3443 @ 0xd73 │ │ │ │ - strbeq sp, [sl, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq r3, [r7], #3955 @ 0xf73 │ │ │ │ + strbeq sp, [sl, #-1592] @ 0xfffff9c8 │ │ │ │ ldrbteq r6, [lr], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 497b0 <__cxa_atexit@plt+0x3d358> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 497a8 <__cxa_atexit@plt+0x3d350> │ │ │ │ ldr r8, [pc, #40] @ 497b8 <__cxa_atexit@plt+0x3d360> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 497bc <__cxa_atexit@plt+0x3d364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -62677,33 +62677,33 @@ │ │ │ │ mov r5, r9 │ │ │ │ b c1070 <__cxa_atexit@plt+0xb4c18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [lr], #2888 @ 0xb48 │ │ │ │ - strbeq sp, [sl, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq sp, [sl, #-1492] @ 0xfffffa2c │ │ │ │ ldrbteq r6, [lr], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 497f8 <__cxa_atexit@plt+0x3d3a0> │ │ │ │ ldr r2, [pc, #32] @ 49800 <__cxa_atexit@plt+0x3d3a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 49804 <__cxa_atexit@plt+0x3d3ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [sl, #-1456] @ 0xfffffa50 │ │ │ │ - strbeq sp, [sl, #-1984] @ 0xfffff840 │ │ │ │ + strbeq sp, [sl, #-1440] @ 0xfffffa60 │ │ │ │ + strbeq sp, [sl, #-1968] @ 0xfffff850 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -62711,74 +62711,74 @@ │ │ │ │ ldr r7, [pc, #48] @ 49860 <__cxa_atexit@plt+0x3d408> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 49864 <__cxa_atexit@plt+0x3d40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ 49868 <__cxa_atexit@plt+0x3d410> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbeq sp, [sl, #-2144] @ 0xfffff7a0 │ │ │ │ + strbeq sp, [sl, #-2128] @ 0xfffff7b0 │ │ │ │ ldrbteq r6, [lr], #2604 @ 0xa2c │ │ │ │ ldrbteq r6, [lr], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 498c0 <__cxa_atexit@plt+0x3d468> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 498b8 <__cxa_atexit@plt+0x3d460> │ │ │ │ ldr r8, [pc, #40] @ 498c8 <__cxa_atexit@plt+0x3d470> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 498cc <__cxa_atexit@plt+0x3d474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #3007 @ 0xbbf │ │ │ │ - strbeq sp, [sl, #-1236] @ 0xfffffb2c │ │ │ │ + strbeq r3, [r7], #3519 @ 0xdbf │ │ │ │ + strbeq sp, [sl, #-1220] @ 0xfffffb3c │ │ │ │ ldrbteq r6, [lr], #468 @ 0x1d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 49924 <__cxa_atexit@plt+0x3d4cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4991c <__cxa_atexit@plt+0x3d4c4> │ │ │ │ ldr r8, [pc, #40] @ 4992c <__cxa_atexit@plt+0x3d4d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 49930 <__cxa_atexit@plt+0x3d4d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #2819 @ 0xb03 │ │ │ │ - strbeq sp, [sl, #-1136] @ 0xfffffb90 │ │ │ │ + strbeq r3, [r7], #3331 @ 0xd03 │ │ │ │ + strbeq sp, [sl, #-1120] @ 0xfffffba0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4995c <__cxa_atexit@plt+0x3d504> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -62813,144 +62813,144 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sp, [sl, #-1020] @ 0xfffffc04 │ │ │ │ + strbeq sp, [sl, #-1004] @ 0xfffffc14 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 49970 <__cxa_atexit@plt+0x3d518> │ │ │ │ ldrbteq r6, [lr], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 49a58 <__cxa_atexit@plt+0x3d600> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 49a50 <__cxa_atexit@plt+0x3d5f8> │ │ │ │ ldr r3, [pc, #52] @ 49a60 <__cxa_atexit@plt+0x3d608> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 49a64 <__cxa_atexit@plt+0x3d60c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 49a68 <__cxa_atexit@plt+0x3d610> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [lr], #2364 @ 0x93c │ │ │ │ ldrbteq r6, [lr], #2376 @ 0x948 │ │ │ │ - strbeq sp, [sl, #-832] @ 0xfffffcc0 │ │ │ │ + strbeq sp, [sl, #-816] @ 0xfffffcd0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 49a90 <__cxa_atexit@plt+0x3d638> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #12] @ 49a94 <__cxa_atexit@plt+0x3d63c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldrbteq r6, [lr], #2400 @ 0x960 │ │ │ │ ldrbteq r6, [lr], #2412 @ 0x96c │ │ │ │ ldrbteq r6, [lr], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 49af8 <__cxa_atexit@plt+0x3d6a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 49af0 <__cxa_atexit@plt+0x3d698> │ │ │ │ ldr r3, [pc, #52] @ 49b00 <__cxa_atexit@plt+0x3d6a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 49b04 <__cxa_atexit@plt+0x3d6ac> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 49b08 <__cxa_atexit@plt+0x3d6b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [lr], #2324 @ 0x914 │ │ │ │ ldrbteq r6, [lr], #2336 @ 0x920 │ │ │ │ - strbeq sp, [sl, #-672] @ 0xfffffd60 │ │ │ │ + strbeq sp, [sl, #-656] @ 0xfffffd70 │ │ │ │ ldrbteq r6, [lr], #2412 @ 0x96c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 49b6c <__cxa_atexit@plt+0x3d714> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 49b64 <__cxa_atexit@plt+0x3d70c> │ │ │ │ ldr r3, [pc, #52] @ 49b74 <__cxa_atexit@plt+0x3d71c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 49b78 <__cxa_atexit@plt+0x3d720> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 49b7c <__cxa_atexit@plt+0x3d724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [lr], #2328 @ 0x918 │ │ │ │ ldrbteq r6, [lr], #2340 @ 0x924 │ │ │ │ - strbeq sp, [sl, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq sp, [sl, #-540] @ 0xfffffde4 │ │ │ │ ldrbteq r5, [lr], #3876 @ 0xf24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 49bd4 <__cxa_atexit@plt+0x3d77c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 49bcc <__cxa_atexit@plt+0x3d774> │ │ │ │ ldr r8, [pc, #40] @ 49bdc <__cxa_atexit@plt+0x3d784> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 49be0 <__cxa_atexit@plt+0x3d788> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7], #1752 @ 0x6d8 │ │ │ │ - strbeq sp, [sl, #-448] @ 0xfffffe40 │ │ │ │ + strbeq r3, [r7], #2264 @ 0x8d8 │ │ │ │ + strbeq sp, [sl, #-432] @ 0xfffffe50 │ │ │ │ ldrbteq r6, [lr], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 49c5c <__cxa_atexit@plt+0x3d804> │ │ │ │ @@ -62969,64 +62969,64 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 49c74 <__cxa_atexit@plt+0x3d81c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sp, [sl, #-372] @ 0xfffffe8c │ │ │ │ + strbeq sp, [sl, #-356] @ 0xfffffe9c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq sp, [sl, #-996] @ 0xfffffc1c │ │ │ │ + strbeq sp, [sl, #-980] @ 0xfffffc2c │ │ │ │ ldrbteq r6, [lr], #2100 @ 0x834 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 49cac <__cxa_atexit@plt+0x3d854> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 49cb0 <__cxa_atexit@plt+0x3d858> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [sl, #-904] @ 0xfffffc78 │ │ │ │ + strbeq sp, [sl, #-888] @ 0xfffffc88 │ │ │ │ ldrbteq r6, [lr], #2040 @ 0x7f8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 49cdc <__cxa_atexit@plt+0x3d884> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 49ce0 <__cxa_atexit@plt+0x3d888> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r6, [lr], #1604 @ 0x644 │ │ │ │ ldrbteq r5, [lr], #3180 @ 0xc6c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 49d0c <__cxa_atexit@plt+0x3d8b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 49d10 <__cxa_atexit@plt+0x3d8b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sp, [sl, #-812] @ 0xfffffcd4 │ │ │ │ + strbeq sp, [sl, #-796] @ 0xfffffce4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49d58 <__cxa_atexit@plt+0x3d900> │ │ │ │ @@ -63038,16 +63038,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [sl, #-760] @ 0xfffffd08 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [sl, #-744] @ 0xfffffd18 │ │ │ │ ldrbteq r6, [lr], #1856 @ 0x740 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -63113,21 +63113,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ ldrbteq r6, [lr], #1636 @ 0x664 │ │ │ │ ldrbteq r6, [lr], #1660 @ 0x67c │ │ │ │ - strbeq ip, [sl, #-4080] @ 0xfffff010 │ │ │ │ - strbeq ip, [sl, #-4004] @ 0xfffff05c │ │ │ │ + strbeq ip, [sl, #-4064] @ 0xfffff020 │ │ │ │ + strbeq ip, [sl, #-3988] @ 0xfffff06c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49ee8 <__cxa_atexit@plt+0x3da90> │ │ │ │ @@ -63138,17 +63138,17 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [sl, #-3912] @ 0xfffff0b8 │ │ │ │ - strbeq ip, [sl, #-3836] @ 0xfffff104 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [sl, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq ip, [sl, #-3820] @ 0xfffff114 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 49f20 <__cxa_atexit@plt+0x3dac8> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -63214,16 +63214,16 @@ │ │ │ │ b 4a12c <__cxa_atexit@plt+0x3dcd4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbeq ip, [sl, #-3548] @ 0xfffff224 │ │ │ │ strbeq ip, [sl, #-3532] @ 0xfffff234 │ │ │ │ + strbeq ip, [sl, #-3516] @ 0xfffff244 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r1, [pc, #100] @ 4a0ac <__cxa_atexit@plt+0x3dc54> │ │ │ │ @@ -63251,15 +63251,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 4a12c <__cxa_atexit@plt+0x3dcd4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq ip, [sl, #-3348] @ 0xfffff2ec │ │ │ │ + strbeq ip, [sl, #-3332] @ 0xfffff2fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4a0e0 <__cxa_atexit@plt+0x3dc88> │ │ │ │ ldr r7, [pc, #60] @ 4a110 <__cxa_atexit@plt+0x3dcb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -63274,15 +63274,15 @@ │ │ │ │ beq 4a104 <__cxa_atexit@plt+0x3dcac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4a12c <__cxa_atexit@plt+0x3dcd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq ip, [sl, #-3248] @ 0xfffff350 │ │ │ │ + strbeq ip, [sl, #-3232] @ 0xfffff360 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4a12c <__cxa_atexit@plt+0x3dcd4> │ │ │ │ mov fp, r7 │ │ │ │ @@ -63342,15 +63342,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - strbeq ip, [sl, #-3004] @ 0xfffff444 │ │ │ │ + strbeq ip, [sl, #-2988] @ 0xfffff454 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 4a28c <__cxa_atexit@plt+0x3de34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -63371,15 +63371,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4a12c <__cxa_atexit@plt+0x3dcd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq ip, [sl, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq ip, [sl, #-2848] @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4a2c0 <__cxa_atexit@plt+0x3de68> │ │ │ │ ldr r7, [pc, #60] @ 4a2f0 <__cxa_atexit@plt+0x3de98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -63394,15 +63394,15 @@ │ │ │ │ beq 4a2e4 <__cxa_atexit@plt+0x3de8c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4a12c <__cxa_atexit@plt+0x3dcd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq ip, [sl, #-2768] @ 0xfffff530 │ │ │ │ + strbeq ip, [sl, #-2752] @ 0xfffff540 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4a12c <__cxa_atexit@plt+0x3dcd4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -63423,15 +63423,15 @@ │ │ │ │ beq 4a358 <__cxa_atexit@plt+0x3df00> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 49f34 <__cxa_atexit@plt+0x3dadc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq ip, [sl, #-2652] @ 0xfffff5a4 │ │ │ │ + strbeq ip, [sl, #-2636] @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 49f34 <__cxa_atexit@plt+0x3dadc> │ │ │ │ ldrbteq r6, [lr], #504 @ 0x1f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -63440,18 +63440,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #24] @ 4a3b0 <__cxa_atexit@plt+0x3df58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ 4a3b4 <__cxa_atexit@plt+0x3df5c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldrbteq r4, [lr], #3844 @ 0xf04 │ │ │ │ - strbeq ip, [sl, #-3340] @ 0xfffff2f4 │ │ │ │ - strbeq ip, [sl, #-3096] @ 0xfffff3e8 │ │ │ │ + strbeq ip, [sl, #-3324] @ 0xfffff304 │ │ │ │ + strbeq ip, [sl, #-3080] @ 0xfffff3f8 │ │ │ │ ldrbteq r6, [lr], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4a434 <__cxa_atexit@plt+0x3dfdc> │ │ │ │ @@ -63471,40 +63471,40 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 4a44c <__cxa_atexit@plt+0x3dff4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq ip, [sl, #-2460] @ 0xfffff664 │ │ │ │ + strbeq ip, [sl, #-2444] @ 0xfffff674 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq ip, [sl, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq ip, [sl, #-3068] @ 0xfffff404 │ │ │ │ ldrbteq r6, [lr], #312 @ 0x138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4a484 <__cxa_atexit@plt+0x3e02c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4a488 <__cxa_atexit@plt+0x3e030> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq ip, [sl, #-2992] @ 0xfffff450 │ │ │ │ + strbeq ip, [sl, #-2976] @ 0xfffff460 │ │ │ │ ldrbteq r6, [lr], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -63514,18 +63514,18 @@ │ │ │ │ ldr r2, [pc, #40] @ 4a4e4 <__cxa_atexit@plt+0x3e08c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -63540,16 +63540,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [sl, #-2852] @ 0xfffff4dc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [sl, #-2836] @ 0xfffff4ec │ │ │ │ ldrbteq r6, [lr], #68 @ 0x44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4a56c <__cxa_atexit@plt+0x3e114> │ │ │ │ @@ -63600,15 +63600,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 4a634 <__cxa_atexit@plt+0x3e1dc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r5, [lr], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -63637,15 +63637,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 4a6c8 <__cxa_atexit@plt+0x3e270> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ ldrbteq r5, [lr], #3772 @ 0xebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ @@ -63662,15 +63662,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4a734 <__cxa_atexit@plt+0x3e2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sl, #-1672] @ 0xfffff978 │ │ │ │ + strbeq ip, [sl, #-1656] @ 0xfffff988 │ │ │ │ ldrbteq r5, [lr], #552 @ 0x228 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4a7c8 <__cxa_atexit@plt+0x3e370> │ │ │ │ @@ -63713,20 +63713,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrbteq r5, [lr], #3544 @ 0xdd8 │ │ │ │ - strbeq ip, [sl, #-2160] @ 0xfffff790 │ │ │ │ + strbeq ip, [sl, #-2144] @ 0xfffff7a0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq ip, [sl, #-1568] @ 0xfffff9e0 │ │ │ │ + strbeq ip, [sl, #-1552] @ 0xfffff9f0 │ │ │ │ ldrbteq r5, [lr], #332 @ 0x14c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a868 <__cxa_atexit@plt+0x3e410> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63752,18 +63752,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [sl, #-1984] @ 0xfffff840 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [sl, #-1968] @ 0xfffff850 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq ip, [sl, #-1376] @ 0xfffffaa0 │ │ │ │ + strbeq ip, [sl, #-1360] @ 0xfffffab0 │ │ │ │ ldrbteq r5, [lr], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a8cc <__cxa_atexit@plt+0x3e474> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -63771,15 +63771,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4a8e8 <__cxa_atexit@plt+0x3e490> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sl, #-1236] @ 0xfffffb2c │ │ │ │ + strbeq ip, [sl, #-1220] @ 0xfffffb3c │ │ │ │ ldrbteq r5, [lr], #2524 @ 0x9dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4a980 <__cxa_atexit@plt+0x3e528> │ │ │ │ @@ -63823,21 +63823,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq r5, [lr], #3112 @ 0xc28 │ │ │ │ ldrbteq r5, [lr], #2380 @ 0x94c │ │ │ │ ldrbteq r5, [lr], #2372 @ 0x944 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq ip, [sl, #-1132] @ 0xfffffb94 │ │ │ │ + strbeq ip, [sl, #-1116] @ 0xfffffba4 │ │ │ │ ldrbteq r5, [lr], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4aa24 <__cxa_atexit@plt+0x3e5cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63864,19 +63864,19 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 4aa50 <__cxa_atexit@plt+0x3e5f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r5, [lr], #2196 @ 0x894 │ │ │ │ ldrbteq r5, [lr], #2184 @ 0x888 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq ip, [sl, #-932] @ 0xfffffc5c │ │ │ │ + strbeq ip, [sl, #-916] @ 0xfffffc6c │ │ │ │ ldrbteq r5, [lr], #2900 @ 0xb54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4aad0 <__cxa_atexit@plt+0x3e678> │ │ │ │ ldr r1, [pc, #92] @ 4aad8 <__cxa_atexit@plt+0x3e680> │ │ │ │ @@ -63901,15 +63901,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq ip, [sl, #-768] @ 0xfffffd00 │ │ │ │ + strbeq ip, [sl, #-752] @ 0xfffffd10 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrbteq r5, [lr], #2764 @ 0xacc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -63944,16 +63944,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [sl, #-1232] @ 0xfffffb30 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [sl, #-1216] @ 0xfffffb40 │ │ │ │ ldrbteq r5, [lr], #2588 @ 0xa1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -63977,16 +63977,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 4ac14 <__cxa_atexit@plt+0x3e7bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq ip, [sl, #-592] @ 0xfffffdb0 │ │ │ │ - strbeq ip, [sl, #-508] @ 0xfffffe04 │ │ │ │ + strbeq ip, [sl, #-576] @ 0xfffffdc0 │ │ │ │ + strbeq ip, [sl, #-492] @ 0xfffffe14 │ │ │ │ ldrbteq r5, [lr], #2512 @ 0x9d0 │ │ │ │ ldrbteq r5, [lr], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ac4c <__cxa_atexit@plt+0x3e7f4> │ │ │ │ @@ -63995,15 +63995,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4ac68 <__cxa_atexit@plt+0x3e810> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [sl, #-340] @ 0xfffffeac │ │ │ │ + strbeq ip, [sl, #-324] @ 0xfffffebc │ │ │ │ ldrbteq r5, [lr], #1648 @ 0x670 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4ad00 <__cxa_atexit@plt+0x3e8a8> │ │ │ │ @@ -64047,21 +64047,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq r5, [lr], #2248 @ 0x8c8 │ │ │ │ ldrbteq r5, [lr], #1504 @ 0x5e0 │ │ │ │ ldrbteq r5, [lr], #1496 @ 0x5d8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq ip, [sl, #-236] @ 0xffffff14 │ │ │ │ + strbeq ip, [sl, #-220] @ 0xffffff24 │ │ │ │ ldrbteq r5, [lr], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4ada4 <__cxa_atexit@plt+0x3e94c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -64088,19 +64088,19 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 4add0 <__cxa_atexit@plt+0x3e978> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r5, [lr], #1320 @ 0x528 │ │ │ │ ldrbteq r5, [lr], #1308 @ 0x51c │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq ip, [sl, #-36] @ 0xffffffdc │ │ │ │ + strbeq ip, [sl, #-20] @ 0xffffffec │ │ │ │ ldrbteq r5, [lr], #2036 @ 0x7f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ae50 <__cxa_atexit@plt+0x3e9f8> │ │ │ │ ldr r1, [pc, #92] @ 4ae58 <__cxa_atexit@plt+0x3ea00> │ │ │ │ @@ -64125,15 +64125,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq fp, [sl, #-3968] @ 0xfffff080 │ │ │ │ + strbeq fp, [sl, #-3952] @ 0xfffff090 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrbteq r5, [lr], #1900 @ 0x76c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -64168,16 +64168,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [sl, #-336] @ 0xfffffeb0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [sl, #-320] @ 0xfffffec0 │ │ │ │ ldrbteq r5, [lr], #1724 @ 0x6bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -64201,16 +64201,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 4af94 <__cxa_atexit@plt+0x3eb3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq fp, [sl, #-3792] @ 0xfffff130 │ │ │ │ - strbeq fp, [sl, #-3708] @ 0xfffff184 │ │ │ │ + strbeq fp, [sl, #-3776] @ 0xfffff140 │ │ │ │ + strbeq fp, [sl, #-3692] @ 0xfffff194 │ │ │ │ ldrbteq r5, [lr], #1648 @ 0x670 │ │ │ │ ldrbteq r5, [lr], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4afcc <__cxa_atexit@plt+0x3eb74> │ │ │ │ @@ -64219,15 +64219,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 4afe8 <__cxa_atexit@plt+0x3eb90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [sl, #-3540] @ 0xfffff22c │ │ │ │ + strbeq fp, [sl, #-3524] @ 0xfffff23c │ │ │ │ ldrbteq r5, [lr], #772 @ 0x304 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b080 <__cxa_atexit@plt+0x3ec28> │ │ │ │ @@ -64271,21 +64271,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq r5, [lr], #1384 @ 0x568 │ │ │ │ ldrbteq r5, [lr], #628 @ 0x274 │ │ │ │ ldrbteq r5, [lr], #620 @ 0x26c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq fp, [sl, #-3436] @ 0xfffff294 │ │ │ │ + strbeq fp, [sl, #-3420] @ 0xfffff2a4 │ │ │ │ ldrbteq r5, [lr], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4b124 <__cxa_atexit@plt+0x3eccc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -64312,19 +64312,19 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 4b150 <__cxa_atexit@plt+0x3ecf8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r5, [lr], #444 @ 0x1bc │ │ │ │ ldrbteq r5, [lr], #432 @ 0x1b0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq fp, [sl, #-3236] @ 0xfffff35c │ │ │ │ + strbeq fp, [sl, #-3220] @ 0xfffff36c │ │ │ │ ldrbteq r5, [lr], #1172 @ 0x494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b1d0 <__cxa_atexit@plt+0x3ed78> │ │ │ │ ldr r1, [pc, #92] @ 4b1d8 <__cxa_atexit@plt+0x3ed80> │ │ │ │ @@ -64349,15 +64349,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq fp, [sl, #-3072] @ 0xfffff400 │ │ │ │ + strbeq fp, [sl, #-3056] @ 0xfffff410 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrbteq r5, [lr], #1036 @ 0x40c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -64392,16 +64392,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [sl, #-3536] @ 0xfffff230 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [sl, #-3520] @ 0xfffff240 │ │ │ │ ldrbteq r5, [lr], #860 @ 0x35c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -64425,16 +64425,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 4b314 <__cxa_atexit@plt+0x3eebc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq fp, [sl, #-2896] @ 0xfffff4b0 │ │ │ │ - strbeq fp, [sl, #-2812] @ 0xfffff504 │ │ │ │ + strbeq fp, [sl, #-2880] @ 0xfffff4c0 │ │ │ │ + strbeq fp, [sl, #-2796] @ 0xfffff514 │ │ │ │ ldrbteq r5, [lr], #784 @ 0x310 │ │ │ │ ldrbteq r4, [lr], #3180 @ 0xc6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b34c <__cxa_atexit@plt+0x3eef4> │ │ │ │ @@ -64443,15 +64443,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d1ac8 <__cxa_atexit@plt+0xc5670> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [sl, #-2644] @ 0xfffff5ac │ │ │ │ + strbeq fp, [sl, #-2628] @ 0xfffff5bc │ │ │ │ ldrbteq r4, [lr], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b414 <__cxa_atexit@plt+0x3efbc> │ │ │ │ ldr r1, [pc, #164] @ 4b41c <__cxa_atexit@plt+0x3efc4> │ │ │ │ @@ -64479,33 +64479,33 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #72] @ 4b42c <__cxa_atexit@plt+0x3efd4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq fp, [sl, #-2560] @ 0xfffff600 │ │ │ │ + strbeq fp, [sl, #-2544] @ 0xfffff610 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - strbeq fp, [sl, #-3148] @ 0xfffff3b4 │ │ │ │ + strbeq fp, [sl, #-3132] @ 0xfffff3c4 │ │ │ │ ldrbteq r4, [lr], #1312 @ 0x520 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -64521,40 +64521,40 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #52] @ 4b4b0 <__cxa_atexit@plt+0x3f058> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r9, [pc, #40] @ 4b4b4 <__cxa_atexit@plt+0x3f05c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq fp, [sl, #-2980] @ 0xfffff45c │ │ │ │ + strbeq fp, [sl, #-2964] @ 0xfffff46c │ │ │ │ ldrbteq r4, [lr], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4b4ec <__cxa_atexit@plt+0x3f094> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4b4f0 <__cxa_atexit@plt+0x3f098> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq fp, [sl, #-2888] @ 0xfffff4b8 │ │ │ │ + strbeq fp, [sl, #-2872] @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4b538 <__cxa_atexit@plt+0x3f0e0> │ │ │ │ @@ -64566,16 +64566,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [sl, #-2840] @ 0xfffff4e8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [sl, #-2824] @ 0xfffff4f8 │ │ │ │ ldrbteq r4, [lr], #1028 @ 0x404 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -64585,15 +64585,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ ldrbteq r4, [lr], #2908 @ 0xb5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -64614,15 +64614,15 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq fp, [sl, #-2632] @ 0xfffff5b8 │ │ │ │ + strbeq fp, [sl, #-2616] @ 0xfffff5c8 │ │ │ │ ldrbteq r4, [lr], #844 @ 0x34c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64634,15 +64634,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ ldrbteq r5, [lr], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b6a4 <__cxa_atexit@plt+0x3f24c> │ │ │ │ @@ -64654,20 +64654,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [pc, #24] @ 4b6b4 <__cxa_atexit@plt+0x3f25c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq fp, [sl, #-1800] @ 0xfffff8f8 │ │ │ │ - strbeq fp, [sl, #-2324] @ 0xfffff6ec │ │ │ │ + strbeq fp, [sl, #-1784] @ 0xfffff908 │ │ │ │ + strbeq fp, [sl, #-2308] @ 0xfffff6fc │ │ │ │ ldrbteq r4, [lr], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 3e858 <__cxa_atexit@plt+0x32400> │ │ │ │ @@ -64679,18 +64679,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4b710 <__cxa_atexit@plt+0x3f2b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [sl, #-1688] @ 0xfffff968 │ │ │ │ + strbeq fp, [sl, #-1672] @ 0xfffff978 │ │ │ │ ldrbteq r4, [lr], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b78c <__cxa_atexit@plt+0x3f334> │ │ │ │ @@ -64709,64 +64709,64 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 4b7a4 <__cxa_atexit@plt+0x3f34c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq fp, [sl, #-1604] @ 0xfffff9bc │ │ │ │ + strbeq fp, [sl, #-1588] @ 0xfffff9cc │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq fp, [sl, #-2228] @ 0xfffff74c │ │ │ │ + strbeq fp, [sl, #-2212] @ 0xfffff75c │ │ │ │ ldrbteq r4, [lr], #2092 @ 0x82c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4b7dc <__cxa_atexit@plt+0x3f384> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4b7e0 <__cxa_atexit@plt+0x3f388> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq fp, [sl, #-2136] @ 0xfffff7a8 │ │ │ │ + strbeq fp, [sl, #-2120] @ 0xfffff7b8 │ │ │ │ ldrbteq r4, [lr], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4b80c <__cxa_atexit@plt+0x3f3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 4b810 <__cxa_atexit@plt+0x3f3b8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r4, [lr], #1796 @ 0x704 │ │ │ │ ldrbteq r4, [lr], #316 @ 0x13c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4b83c <__cxa_atexit@plt+0x3f3e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 4b840 <__cxa_atexit@plt+0x3f3e8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq fp, [sl, #-2044] @ 0xfffff804 │ │ │ │ + strbeq fp, [sl, #-2028] @ 0xfffff814 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4b888 <__cxa_atexit@plt+0x3f430> │ │ │ │ @@ -64778,16 +64778,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [sl, #-1992] @ 0xfffff838 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [sl, #-1976] @ 0xfffff848 │ │ │ │ ldrbteq r5, [lr], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 4b8fc <__cxa_atexit@plt+0x3f4a4> │ │ │ │ @@ -64804,24 +64804,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r1, [pc, #56] @ 4b920 <__cxa_atexit@plt+0x3f4c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strbeq fp, [sl, #-1212] @ 0xfffffb44 │ │ │ │ + strbeq fp, [sl, #-1196] @ 0xfffffb54 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r5, [lr], #572 @ 0x23c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 4b978 <__cxa_atexit@plt+0x3f520> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -64833,45 +64833,45 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 4b97c <__cxa_atexit@plt+0x3f524> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 4b980 <__cxa_atexit@plt+0x3f528> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq fp, [sl, #-1732] @ 0xfffff93c │ │ │ │ + strbeq fp, [sl, #-1716] @ 0xfffff94c │ │ │ │ ldrbteq r5, [lr], #476 @ 0x1dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4b9b8 <__cxa_atexit@plt+0x3f560> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4b9bc <__cxa_atexit@plt+0x3f564> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq fp, [sl, #-1660] @ 0xfffff984 │ │ │ │ + strbeq fp, [sl, #-1644] @ 0xfffff994 │ │ │ │ ldrbteq r4, [lr], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4b9e8 <__cxa_atexit@plt+0x3f590> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 4b9ec <__cxa_atexit@plt+0x3f594> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r4, [lr], #1340 @ 0x53c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -64885,16 +64885,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [sl, #-1564] @ 0xfffff9e4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [sl, #-1548] @ 0xfffff9f4 │ │ │ │ ldrbteq r5, [lr], #296 @ 0x128 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -64918,16 +64918,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq fp, [sl, #-924] @ 0xfffffc64 │ │ │ │ - strbeq fp, [sl, #-836] @ 0xfffffcbc │ │ │ │ + strbeq fp, [sl, #-908] @ 0xfffffc74 │ │ │ │ + strbeq fp, [sl, #-820] @ 0xfffffccc │ │ │ │ ldrbteq r5, [lr], #164 @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -64973,77 +64973,77 @@ │ │ │ │ cmp r2, #2 │ │ │ │ beq 4bbac <__cxa_atexit@plt+0x3f754> │ │ │ │ cmp r2, #3 │ │ │ │ bne 4bbcc <__cxa_atexit@plt+0x3f774> │ │ │ │ ldr r7, [pc, #128] @ 4bc18 <__cxa_atexit@plt+0x3f7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #92] @ 4bc10 <__cxa_atexit@plt+0x3f7b8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r5, [r3] │ │ │ │ ldr r7, [pc, #80] @ 4bc14 <__cxa_atexit@plt+0x3f7bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [pc, #52] @ 4bc08 <__cxa_atexit@plt+0x3f7b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [pc, #44] @ 4bc0c <__cxa_atexit@plt+0x3f7b4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq fp, [sl, #-540] @ 0xfffffde4 │ │ │ │ + strbeq fp, [sl, #-524] @ 0xfffffdf4 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ ldrbteq r4, [lr], #788 @ 0x314 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq fp, [sl, #-1004] @ 0xfffffc14 │ │ │ │ + strbeq fp, [sl, #-988] @ 0xfffffc24 │ │ │ │ ldrbteq r4, [lr], #2300 @ 0x8fc │ │ │ │ ldrbteq r4, [lr], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 4bc4c <__cxa_atexit@plt+0x3f7f4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 4bc68 <__cxa_atexit@plt+0x3f810> │ │ │ │ ldr r7, [pc, #84] @ 4bc98 <__cxa_atexit@plt+0x3f840> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r3, [pc, #60] @ 4bc90 <__cxa_atexit@plt+0x3f838> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 4bc94 <__cxa_atexit@plt+0x3f83c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #24] @ 4bc88 <__cxa_atexit@plt+0x3f830> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 4bc8c <__cxa_atexit@plt+0x3f834> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r9} │ │ │ │ add r8, r2, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ ldrbteq r4, [lr], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq fp, [sl, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq fp, [sl, #-828] @ 0xfffffcc4 │ │ │ │ ldrbteq r4, [lr], #2128 @ 0x850 │ │ │ │ ldrbteq r4, [lr], #3828 @ 0xef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4bce0 <__cxa_atexit@plt+0x3f888> │ │ │ │ @@ -65057,15 +65057,15 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 4bcf0 <__cxa_atexit@plt+0x3f898> │ │ │ │ cmp r3, #2 │ │ │ │ bne 4bcfc <__cxa_atexit@plt+0x3f8a4> │ │ │ │ ldr r7, [pc, #116] @ 4bd5c <__cxa_atexit@plt+0x3f904> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 4bd44 <__cxa_atexit@plt+0x3f8ec> │ │ │ │ @@ -65083,29 +65083,29 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrbteq r4, [lr], #1844 @ 0x734 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ ldrbteq r4, [lr], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4bd90 <__cxa_atexit@plt+0x3f938> │ │ │ │ ldr r7, [pc, #96] @ 4bde8 <__cxa_atexit@plt+0x3f990> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4bdd8 <__cxa_atexit@plt+0x3f980> │ │ │ │ ldr r7, [pc, #68] @ 4bdec <__cxa_atexit@plt+0x3f994> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -65119,15 +65119,15 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r4, [lr], #1684 @ 0x694 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ ldrbteq r4, [lr], #784 @ 0x310 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -65142,48 +65142,48 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4be7c <__cxa_atexit@plt+0x3fa24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4be84 <__cxa_atexit@plt+0x3fa2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-3876] @ 0xfffff0dc │ │ │ │ + strbeq sl, [sl, #-3860] @ 0xfffff0ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4bebc <__cxa_atexit@plt+0x3fa64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4bec4 <__cxa_atexit@plt+0x3fa6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-3812] @ 0xfffff11c │ │ │ │ + strbeq sl, [sl, #-3796] @ 0xfffff12c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4bf08 <__cxa_atexit@plt+0x3fab0> │ │ │ │ ldr r1, [pc, #44] @ 4bf10 <__cxa_atexit@plt+0x3fab8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -65191,19 +65191,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 4bf14 <__cxa_atexit@plt+0x3fabc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq sl, [sl, #-3740] @ 0xfffff164 │ │ │ │ + strbeq sl, [sl, #-3724] @ 0xfffff174 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -65219,15 +65219,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -65275,19 +65275,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 4c060 <__cxa_atexit@plt+0x3fc08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #20] @ 4c064 <__cxa_atexit@plt+0x3fc0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sl, [sl, #-3936] @ 0xfffff0a0 │ │ │ │ + strbeq sl, [sl, #-3920] @ 0xfffff0b0 │ │ │ │ ldrbteq r4, [lr], #2900 @ 0xb54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 4c0a0 <__cxa_atexit@plt+0x3fc48> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -65322,19 +65322,19 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 4c124 <__cxa_atexit@plt+0x3fccc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r4, [lr], #664 @ 0x298 │ │ │ │ ldrbteq r4, [lr], #1044 @ 0x414 │ │ │ │ ldrbteq r4, [lr], #1032 @ 0x408 │ │ │ │ @ instruction: 0xfffff268 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ ldrbteq r4, [lr], #2688 @ 0xa80 │ │ │ │ @@ -65355,56 +65355,56 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r2, #3] │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r7, [pc, #40] @ 4c1b8 <__cxa_atexit@plt+0x3fd60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-3116] @ 0xfffff3d4 │ │ │ │ + strbeq sl, [sl, #-3100] @ 0xfffff3e4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq sl, [sl, #-3616] @ 0xfffff1e0 │ │ │ │ + strbeq sl, [sl, #-3600] @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c1f0 <__cxa_atexit@plt+0x3fd98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4c1f8 <__cxa_atexit@plt+0x3fda0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-2992] @ 0xfffff450 │ │ │ │ + strbeq sl, [sl, #-2976] @ 0xfffff460 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c230 <__cxa_atexit@plt+0x3fdd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4c238 <__cxa_atexit@plt+0x3fde0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-2928] @ 0xfffff490 │ │ │ │ + strbeq sl, [sl, #-2912] @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c27c <__cxa_atexit@plt+0x3fe24> │ │ │ │ ldr r1, [pc, #44] @ 4c284 <__cxa_atexit@plt+0x3fe2c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -65412,19 +65412,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 4c288 <__cxa_atexit@plt+0x3fe30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq sl, [sl, #-2856] @ 0xfffff4d8 │ │ │ │ + strbeq sl, [sl, #-2840] @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -65440,15 +65440,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -65532,27 +65532,27 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r7, [pc, #48] @ 4c480 <__cxa_atexit@plt+0x40028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #32] @ 4c484 <__cxa_atexit@plt+0x4002c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 4c488 <__cxa_atexit@plt+0x40030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffce7c │ │ │ │ - strbeq sl, [sl, #-2400] @ 0xfffff6a0 │ │ │ │ - strbeq sl, [sl, #-2912] @ 0xfffff4a0 │ │ │ │ + strbeq sl, [sl, #-2384] @ 0xfffff6b0 │ │ │ │ + strbeq sl, [sl, #-2896] @ 0xfffff4b0 │ │ │ │ ldrbteq r3, [lr], #3420 @ 0xd5c │ │ │ │ - strbeq sl, [sl, #-2348] @ 0xfffff6d4 │ │ │ │ + strbeq sl, [sl, #-2332] @ 0xfffff6e4 │ │ │ │ ldrbteq r3, [lr], #2712 @ 0xa98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c4d0 <__cxa_atexit@plt+0x40078> │ │ │ │ ldr r2, [pc, #44] @ 4c4d8 <__cxa_atexit@plt+0x40080> │ │ │ │ @@ -65561,20 +65561,20 @@ │ │ │ │ ldr r2, [pc, #36] @ 4c4dc <__cxa_atexit@plt+0x40084> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ 4c4e0 <__cxa_atexit@plt+0x40088> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-2276] @ 0xfffff71c │ │ │ │ - strbeq sl, [sl, #-2988] @ 0xfffff454 │ │ │ │ - strbeq sl, [sl, #-2980] @ 0xfffff45c │ │ │ │ + strbeq sl, [sl, #-2260] @ 0xfffff72c │ │ │ │ + strbeq sl, [sl, #-2972] @ 0xfffff464 │ │ │ │ + strbeq sl, [sl, #-2964] @ 0xfffff46c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 4c57c <__cxa_atexit@plt+0x40124> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -65613,27 +65613,27 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 4c5c4 <__cxa_atexit@plt+0x4016c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #24] @ 4c5c0 <__cxa_atexit@plt+0x40168> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, #8 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [sl, #-2180] @ 0xfffff77c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [sl, #-2164] @ 0xfffff78c │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq sl, [sl, #-2288] @ 0xfffff710 │ │ │ │ - strbeq sl, [sl, #-2332] @ 0xfffff6e4 │ │ │ │ + strbeq sl, [sl, #-2272] @ 0xfffff720 │ │ │ │ + strbeq sl, [sl, #-2316] @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65648,16 +65648,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4c630 <__cxa_atexit@plt+0x401d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [sl, #-2132] @ 0xfffff7ac │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [sl, #-2116] @ 0xfffff7bc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -65672,16 +65672,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 4c690 <__cxa_atexit@plt+0x40238> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [sl, #-2036] @ 0xfffff80c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [sl, #-2020] @ 0xfffff81c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ ldrbteq r4, [lr], #1140 @ 0x474 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -65710,45 +65710,45 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r2, #3] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4c730 <__cxa_atexit@plt+0x402d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [sl, #-2444] @ 0xfffff674 │ │ │ │ - strbeq sl, [sl, #-1680] @ 0xfffff970 │ │ │ │ + strbeq sl, [sl, #-2428] @ 0xfffff684 │ │ │ │ + strbeq sl, [sl, #-1664] @ 0xfffff980 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #16] @ 4c768 <__cxa_atexit@plt+0x40310> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r7, r3 │ │ │ │ addge r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-1576] @ 0xfffff9d8 │ │ │ │ + strbeq sl, [sl, #-1560] @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #16] @ 4c798 <__cxa_atexit@plt+0x40340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r7, r3 │ │ │ │ addge r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-1528] @ 0xfffffa08 │ │ │ │ + strbeq sl, [sl, #-1512] @ 0xfffffa18 │ │ │ │ ldrbteq r4, [lr], #876 @ 0x36c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c800 <__cxa_atexit@plt+0x403a8> │ │ │ │ @@ -65834,44 +65834,44 @@ │ │ │ │ cmp r0, #2 │ │ │ │ bne 4c920 <__cxa_atexit@plt+0x404c8> │ │ │ │ ldr r0, [pc, #116] @ 4c978 <__cxa_atexit@plt+0x40520> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r1, #2] │ │ │ │ ldr r9, [r1, #6] │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #84] @ 4c97c <__cxa_atexit@plt+0x40524> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r2, [pc, #76] @ 4c980 <__cxa_atexit@plt+0x40528> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr sl, [r1, #3] │ │ │ │ str r0, [r3, #-8] │ │ │ │ ldr r8, [pc, #60] @ 4c984 <__cxa_atexit@plt+0x4052c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - strbeq sl, [sl, #-1864] @ 0xfffff8b8 │ │ │ │ strbeq sl, [sl, #-1848] @ 0xfffff8c8 │ │ │ │ + strbeq sl, [sl, #-1832] @ 0xfffff8d8 │ │ │ │ ldrbteq r4, [lr], #400 @ 0x190 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65892,80 +65892,80 @@ │ │ │ │ cmp r1, #2 │ │ │ │ bne 4c9fc <__cxa_atexit@plt+0x405a4> │ │ │ │ ldr r1, [pc, #76] @ 4ca38 <__cxa_atexit@plt+0x405e0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r9, [r2, #6] │ │ │ │ stm r5, {r1, r3} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r1, [pc, #56] @ 4ca3c <__cxa_atexit@plt+0x405e4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #52] @ 4ca40 <__cxa_atexit@plt+0x405e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ ldr sl, [r2, #3] │ │ │ │ stm r5, {r1, r3} │ │ │ │ ldr r8, [pc, #36] @ 4ca44 <__cxa_atexit@plt+0x405ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq sl, [sl, #-1648] @ 0xfffff990 │ │ │ │ strbeq sl, [sl, #-1632] @ 0xfffff9a0 │ │ │ │ + strbeq sl, [sl, #-1616] @ 0xfffff9b0 │ │ │ │ ldrbteq r4, [lr], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 4ca7c <__cxa_atexit@plt+0x40624> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 4ca80 <__cxa_atexit@plt+0x40628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ 4ca84 <__cxa_atexit@plt+0x4062c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r7 │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sl, [sl, #-1556] @ 0xfffff9ec │ │ │ │ - strbeq sl, [sl, #-1548] @ 0xfffff9f4 │ │ │ │ + strbeq sl, [sl, #-1540] @ 0xfffff9fc │ │ │ │ + strbeq sl, [sl, #-1532] @ 0xfffffa04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ + b 400584 <__cxa_atexit@plt+0x3f412c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ + b 400584 <__cxa_atexit@plt+0x3f412c> │ │ │ │ ldrbteq r3, [lr], #3372 @ 0xd2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4caf0 <__cxa_atexit@plt+0x40698> │ │ │ │ ldr r2, [pc, #32] @ 4caf8 <__cxa_atexit@plt+0x406a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4cafc <__cxa_atexit@plt+0x406a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-696] @ 0xfffffd48 │ │ │ │ - strbeq sl, [sl, #-1476] @ 0xfffffa3c │ │ │ │ + strbeq sl, [sl, #-680] @ 0xfffffd58 │ │ │ │ + strbeq sl, [sl, #-1460] @ 0xfffffa4c │ │ │ │ ldrbteq r3, [lr], #4076 @ 0xfec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4cb60 <__cxa_atexit@plt+0x40708> │ │ │ │ @@ -65981,25 +65981,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldrbteq r3, [lr], #432 @ 0x1b0 │ │ │ │ - strbeq sl, [sl, #-588] @ 0xfffffdb4 │ │ │ │ + strbeq sl, [sl, #-572] @ 0xfffffdc4 │ │ │ │ ldrbteq r3, [lr], #3876 @ 0xf24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4cc10 <__cxa_atexit@plt+0x407b8> │ │ │ │ @@ -66025,23 +66025,23 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 4cc28 <__cxa_atexit@plt+0x407d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ 4cc2c <__cxa_atexit@plt+0x407d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq sl, [sl, #-468] @ 0xfffffe2c │ │ │ │ - strbeq sl, [sl, #-1232] @ 0xfffffb30 │ │ │ │ + strbeq sl, [sl, #-452] @ 0xfffffe3c │ │ │ │ + strbeq sl, [sl, #-1216] @ 0xfffffb40 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq sl, [sl, #-1184] @ 0xfffffb60 │ │ │ │ + strbeq sl, [sl, #-1168] @ 0xfffffb70 │ │ │ │ ldrbteq r3, [lr], #3708 @ 0xe7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4cc60 <__cxa_atexit@plt+0x40808> │ │ │ │ @@ -66051,18 +66051,18 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4cc78 <__cxa_atexit@plt+0x40820> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 4cc7c <__cxa_atexit@plt+0x40824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [sl, #-1080] @ 0xfffffbc8 │ │ │ │ - strbeq sl, [sl, #-1116] @ 0xfffffba4 │ │ │ │ + strbeq sl, [sl, #-1064] @ 0xfffffbd8 │ │ │ │ + strbeq sl, [sl, #-1100] @ 0xfffffbb4 │ │ │ │ ldrbteq r3, [lr], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4ccb8 <__cxa_atexit@plt+0x40860> │ │ │ │ @@ -66091,37 +66091,37 @@ │ │ │ │ sub r9, r3, #6 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ b b3db8 <__cxa_atexit@plt+0xa7960> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r3, [lr], #1328 @ 0x530 │ │ │ │ ldrbteq r3, [lr], #1288 @ 0x508 │ │ │ │ - strbeq sl, [sl, #-224] @ 0xffffff20 │ │ │ │ - strbeq sl, [sl, #-196] @ 0xffffff3c │ │ │ │ + strbeq sl, [sl, #-208] @ 0xffffff30 │ │ │ │ + strbeq sl, [sl, #-180] @ 0xffffff4c │ │ │ │ ldrbteq r3, [lr], #2748 @ 0xabc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4cd60 <__cxa_atexit@plt+0x40908> │ │ │ │ ldr r2, [pc, #32] @ 4cd68 <__cxa_atexit@plt+0x40910> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4cd6c <__cxa_atexit@plt+0x40914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [sl, #-72] @ 0xffffffb8 │ │ │ │ - strbeq sl, [sl, #-852] @ 0xfffffcac │ │ │ │ + strbeq sl, [sl, #-56] @ 0xffffffc8 │ │ │ │ + strbeq sl, [sl, #-836] @ 0xfffffcbc │ │ │ │ ldrbteq r3, [lr], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4cde8 <__cxa_atexit@plt+0x40990> │ │ │ │ @@ -66143,25 +66143,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r9, [sl, #-4056] @ 0xfffff028 │ │ │ │ + strbeq r9, [sl, #-4040] @ 0xfffff038 │ │ │ │ ldrbteq r2, [lr], #3828 @ 0xef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 4ce38 <__cxa_atexit@plt+0x409e0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -66194,15 +66194,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 4ceac <__cxa_atexit@plt+0x40a54> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r3, [lr], #1644 @ 0x66c │ │ │ │ - strbeq r9, [sl, #-3908] @ 0xfffff0bc │ │ │ │ + strbeq r9, [sl, #-3892] @ 0xfffff0cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4ced8 <__cxa_atexit@plt+0x40a80> │ │ │ │ str r8, [r5] │ │ │ │ @@ -66229,15 +66229,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4cf40 <__cxa_atexit@plt+0x40ae8> │ │ │ │ ldr r7, [pc, #152] @ 4cfcc <__cxa_atexit@plt+0x40b74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ str r7, [r2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 4cfa4 <__cxa_atexit@plt+0x40b4c> │ │ │ │ ldr ip, [r5, #-8]! │ │ │ │ sub r2, r3, #10 │ │ │ │ @@ -66262,21 +66262,21 @@ │ │ │ │ ldr r6, [pc, #28] @ 4cfc8 <__cxa_atexit@plt+0x40b70> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [sl, #-3712] @ 0xfffff180 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [sl, #-3696] @ 0xfffff190 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq r3, [lr], #1480 @ 0x5c8 │ │ │ │ - strbeq sl, [sl, #-332] @ 0xfffffeb4 │ │ │ │ - strbeq r9, [sl, #-3740] @ 0xfffff164 │ │ │ │ - strbeq r9, [sl, #-3804] @ 0xfffff124 │ │ │ │ + strbeq sl, [sl, #-316] @ 0xfffffec4 │ │ │ │ + strbeq r9, [sl, #-3724] @ 0xfffff174 │ │ │ │ + strbeq r9, [sl, #-3788] @ 0xfffff134 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66298,37 +66298,37 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 4d060 <__cxa_atexit@plt+0x40c08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [sl, #-164] @ 0xffffff5c │ │ │ │ - strbeq r9, [sl, #-3572] @ 0xfffff20c │ │ │ │ - strbeq r9, [sl, #-3636] @ 0xfffff1cc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [sl, #-148] @ 0xffffff6c │ │ │ │ + strbeq r9, [sl, #-3556] @ 0xfffff21c │ │ │ │ + strbeq r9, [sl, #-3620] @ 0xfffff1dc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldrbteq r3, [lr], #1920 @ 0x780 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d09c <__cxa_atexit@plt+0x40c44> │ │ │ │ ldr r2, [pc, #32] @ 4d0a4 <__cxa_atexit@plt+0x40c4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4d0a8 <__cxa_atexit@plt+0x40c50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sl, #-3340] @ 0xfffff2f4 │ │ │ │ - strbeq sl, [sl, #-24] @ 0xffffffe8 │ │ │ │ + strbeq r9, [sl, #-3324] @ 0xfffff304 │ │ │ │ + strbeq sl, [sl, #-8] │ │ │ │ ldrbteq r3, [lr], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d108 <__cxa_atexit@plt+0x40cb0> │ │ │ │ @@ -66343,25 +66343,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 4d12c <__cxa_atexit@plt+0x40cd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r9, [sl, #-3240] @ 0xfffff358 │ │ │ │ - strbeq r9, [sl, #-4024] @ 0xfffff048 │ │ │ │ + strbeq r9, [sl, #-3224] @ 0xfffff368 │ │ │ │ + strbeq r9, [sl, #-4008] @ 0xfffff058 │ │ │ │ ldrbteq r3, [lr], #2156 @ 0x86c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d1ac <__cxa_atexit@plt+0x40d54> │ │ │ │ @@ -66384,27 +66384,27 @@ │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ ldr r0, [pc, #60] @ 4d1d8 <__cxa_atexit@plt+0x40d80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ ldrbteq r2, [lr], #2792 @ 0xae8 │ │ │ │ - strbeq r9, [sl, #-3088] @ 0xfffff3f0 │ │ │ │ - strbeq r9, [sl, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r9, [sl, #-3072] @ 0xfffff400 │ │ │ │ + strbeq r9, [sl, #-3856] @ 0xfffff0f0 │ │ │ │ ldrbteq r3, [lr], #1872 @ 0x750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4d214 <__cxa_atexit@plt+0x40dbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 4d218 <__cxa_atexit@plt+0x40dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -66453,17 +66453,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r9, [sl, #-2868] @ 0xfffff4cc │ │ │ │ + strbeq r9, [sl, #-2852] @ 0xfffff4dc │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r9, [sl, #-2920] @ 0xfffff498 │ │ │ │ + strbeq r9, [sl, #-2904] @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -66492,26 +66492,26 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r7, [pc, #48] @ 4d384 <__cxa_atexit@plt+0x40f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r9, [sl, #-2668] @ 0xfffff594 │ │ │ │ + strbeq r9, [sl, #-2652] @ 0xfffff5a4 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strbeq r9, [sl, #-3436] @ 0xfffff294 │ │ │ │ + strbeq r9, [sl, #-3420] @ 0xfffff2a4 │ │ │ │ ldrbteq r3, [lr], #528 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #60] @ 4d3dc <__cxa_atexit@plt+0x40f84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ @@ -66546,19 +66546,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 4d43c <__cxa_atexit@plt+0x40fe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4d440 <__cxa_atexit@plt+0x40fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sl, #-2420] @ 0xfffff68c │ │ │ │ - strbeq r9, [sl, #-3200] @ 0xfffff380 │ │ │ │ + strbeq r9, [sl, #-2404] @ 0xfffff69c │ │ │ │ + strbeq r9, [sl, #-3184] @ 0xfffff390 │ │ │ │ ldrbteq r3, [lr], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d4a0 <__cxa_atexit@plt+0x41048> │ │ │ │ @@ -66573,43 +66573,43 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 4d4c4 <__cxa_atexit@plt+0x4106c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r9, [sl, #-2320] @ 0xfffff6f0 │ │ │ │ - strbeq r9, [sl, #-3104] @ 0xfffff3e0 │ │ │ │ + strbeq r9, [sl, #-2304] @ 0xfffff700 │ │ │ │ + strbeq r9, [sl, #-3088] @ 0xfffff3f0 │ │ │ │ ldrbteq r3, [lr], #796 @ 0x31c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d500 <__cxa_atexit@plt+0x410a8> │ │ │ │ ldr r2, [pc, #32] @ 4d508 <__cxa_atexit@plt+0x410b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4d50c <__cxa_atexit@plt+0x410b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [sl, #-2216] @ 0xfffff758 │ │ │ │ - strbeq r9, [sl, #-2996] @ 0xfffff44c │ │ │ │ + strbeq r9, [sl, #-2200] @ 0xfffff768 │ │ │ │ + strbeq r9, [sl, #-2980] @ 0xfffff45c │ │ │ │ ldrbteq r3, [lr], #948 @ 0x3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d56c <__cxa_atexit@plt+0x41114> │ │ │ │ @@ -66624,40 +66624,40 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 4d590 <__cxa_atexit@plt+0x41138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r9, [sl, #-2116] @ 0xfffff7bc │ │ │ │ - strbeq r9, [sl, #-2900] @ 0xfffff4ac │ │ │ │ + strbeq r9, [sl, #-2100] @ 0xfffff7cc │ │ │ │ + strbeq r9, [sl, #-2884] @ 0xfffff4bc │ │ │ │ ldrbteq r2, [lr], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [pc, #28] @ 4d5c4 <__cxa_atexit@plt+0x4116c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #24] @ 4d5c8 <__cxa_atexit@plt+0x41170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ 4d5cc <__cxa_atexit@plt+0x41174> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldrbteq r1, [lr], #3308 @ 0xcec │ │ │ │ - strbeq r9, [sl, #-2804] @ 0xfffff50c │ │ │ │ - strbeq r9, [sl, #-2560] @ 0xfffff600 │ │ │ │ + strbeq r9, [sl, #-2788] @ 0xfffff51c │ │ │ │ + strbeq r9, [sl, #-2544] @ 0xfffff610 │ │ │ │ ldrbteq r3, [lr], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d614 <__cxa_atexit@plt+0x411bc> │ │ │ │ ldr r3, [pc, #44] @ 4d61c <__cxa_atexit@plt+0x411c4> │ │ │ │ @@ -66666,20 +66666,20 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #28] @ 4d620 <__cxa_atexit@plt+0x411c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r7, [pc, #20] @ 4d624 <__cxa_atexit@plt+0x411cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [sl, #-1932] @ 0xfffff874 │ │ │ │ - strbeq r9, [sl, #-2736] @ 0xfffff550 │ │ │ │ + strbeq r9, [sl, #-1916] @ 0xfffff884 │ │ │ │ + strbeq r9, [sl, #-2720] @ 0xfffff560 │ │ │ │ ldrbteq r3, [lr], #824 @ 0x338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r3, r5 │ │ │ │ @@ -66699,15 +66699,15 @@ │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ ldr r7, [pc, #100] @ 4d6f0 <__cxa_atexit@plt+0x41298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ cmp r1, r6 │ │ │ │ bcc 4d6d8 <__cxa_atexit@plt+0x41280> │ │ │ │ ldr r5, [pc, #76] @ 4d6f4 <__cxa_atexit@plt+0x4129c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #72] @ 4d6f8 <__cxa_atexit@plt+0x412a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #68] @ 4d6fc <__cxa_atexit@plt+0x412a4> │ │ │ │ @@ -66715,26 +66715,26 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ ldr r5, [pc, #52] @ 4d700 <__cxa_atexit@plt+0x412a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ ldrbteq r2, [lr], #1512 @ 0x5e8 │ │ │ │ - strbeq r9, [sl, #-2608] @ 0xfffff5d0 │ │ │ │ + strbeq r9, [sl, #-2592] @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ ldrbteq r2, [lr], #1444 @ 0x5a4 │ │ │ │ - strbeq r9, [sl, #-2544] @ 0xfffff610 │ │ │ │ + strbeq r9, [sl, #-2528] @ 0xfffff620 │ │ │ │ ldrbteq r3, [lr], #584 @ 0x248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 4d748 <__cxa_atexit@plt+0x412f0> │ │ │ │ @@ -66770,27 +66770,27 @@ │ │ │ │ ldr r2, [pc, #76] @ 4d7e8 <__cxa_atexit@plt+0x41390> │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r5, [pc, #28] @ 4d7d8 <__cxa_atexit@plt+0x41380> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldrbteq r2, [lr], #3536 @ 0xdd0 │ │ │ │ - strbeq r9, [sl, #-1628] @ 0xfffff9a4 │ │ │ │ + strbeq r9, [sl, #-1612] @ 0xfffff9b4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r2, [lr], #3632 @ 0xe30 │ │ │ │ - strbeq r9, [sl, #-1672] @ 0xfffff978 │ │ │ │ + strbeq r9, [sl, #-1656] @ 0xfffff988 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ ldrbteq r3, [lr], #336 @ 0x150 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -66804,36 +66804,36 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [pc, #48] @ 4d858 <__cxa_atexit@plt+0x41400> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #24] @ 4d85c <__cxa_atexit@plt+0x41404> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq r2, [lr], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4d888 <__cxa_atexit@plt+0x41430> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 4d88c <__cxa_atexit@plt+0x41434> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r9, [sl, #-1968] @ 0xfffff850 │ │ │ │ + strbeq r9, [sl, #-1952] @ 0xfffff860 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d8d8 <__cxa_atexit@plt+0x41480> │ │ │ │ @@ -66846,16 +66846,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [sl, #-1916] @ 0xfffff884 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [sl, #-1900] @ 0xfffff894 │ │ │ │ ldrbteq r3, [lr], #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4d920 <__cxa_atexit@plt+0x414c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 4d924 <__cxa_atexit@plt+0x414cc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -66875,18 +66875,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #24] @ 4d95c <__cxa_atexit@plt+0x41504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ 4d960 <__cxa_atexit@plt+0x41508> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldrbteq r1, [lr], #2392 @ 0x958 │ │ │ │ - strbeq r9, [sl, #-1888] @ 0xfffff8a0 │ │ │ │ - strbeq r9, [sl, #-1644] @ 0xfffff994 │ │ │ │ + strbeq r9, [sl, #-1872] @ 0xfffff8b0 │ │ │ │ + strbeq r9, [sl, #-1628] @ 0xfffff9a4 │ │ │ │ ldrbteq r3, [lr], #36 @ 0x24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 4d9ec <__cxa_atexit@plt+0x41594> │ │ │ │ @@ -66921,17 +66921,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r9, [sl, #-1004] @ 0xfffffc14 │ │ │ │ + strbeq r9, [sl, #-988] @ 0xfffffc24 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - strbeq r9, [sl, #-1056] @ 0xfffffbe0 │ │ │ │ + strbeq r9, [sl, #-1040] @ 0xfffffbf0 │ │ │ │ ldrbteq r2, [lr], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 4da6c <__cxa_atexit@plt+0x41614> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -66942,48 +66942,48 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 4da70 <__cxa_atexit@plt+0x41618> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 4da74 <__cxa_atexit@plt+0x4161c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r9, [sl, #-1488] @ 0xfffffa30 │ │ │ │ + strbeq r9, [sl, #-1472] @ 0xfffffa40 │ │ │ │ ldrbteq r2, [lr], #3748 @ 0xea4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4daac <__cxa_atexit@plt+0x41654> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4dab0 <__cxa_atexit@plt+0x41658> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r9, [sl, #-1416] @ 0xfffffa78 │ │ │ │ + strbeq r9, [sl, #-1400] @ 0xfffffa88 │ │ │ │ ldrbteq r2, [lr], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4dae0 <__cxa_atexit@plt+0x41688> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #8] @ 4dae4 <__cxa_atexit@plt+0x4168c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r9, [sl, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq r9, [sl, #-1492] @ 0xfffffa2c │ │ │ │ ldrbteq r2, [lr], #2700 @ 0xa8c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #56] @ 4db38 <__cxa_atexit@plt+0x416e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -67018,15 +67018,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 4dbec <__cxa_atexit@plt+0x41794> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 4dbd8 <__cxa_atexit@plt+0x41780> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #56] @ 4dbe4 <__cxa_atexit@plt+0x4178c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ @@ -67035,19 +67035,19 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [sl, #-1160] @ 0xfffffb78 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [sl, #-1144] @ 0xfffffb88 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -67062,31 +67062,31 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [sl, #-1052] @ 0xfffffbe4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [sl, #-1036] @ 0xfffffbf4 │ │ │ │ ldrbteq r2, [lr], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [pc, #28] @ 4dc78 <__cxa_atexit@plt+0x41820> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #24] @ 4dc7c <__cxa_atexit@plt+0x41824> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ 4dc80 <__cxa_atexit@plt+0x41828> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldrbteq r1, [lr], #1660 @ 0x67c │ │ │ │ - strbeq r9, [sl, #-1088] @ 0xfffffbc0 │ │ │ │ - strbeq r9, [sl, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq r9, [sl, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq r9, [sl, #-828] @ 0xfffffcc4 │ │ │ │ ldrbteq r2, [lr], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4dd00 <__cxa_atexit@plt+0x418a8> │ │ │ │ @@ -67106,64 +67106,64 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 4dd18 <__cxa_atexit@plt+0x418c0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r9, [sl, #-208] @ 0xffffff30 │ │ │ │ + strbeq r9, [sl, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r9, [sl, #-832] @ 0xfffffcc0 │ │ │ │ + strbeq r9, [sl, #-816] @ 0xfffffcd0 │ │ │ │ ldrbteq r2, [lr], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4dd50 <__cxa_atexit@plt+0x418f8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4dd54 <__cxa_atexit@plt+0x418fc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r9, [sl, #-740] @ 0xfffffd1c │ │ │ │ + strbeq r9, [sl, #-724] @ 0xfffffd2c │ │ │ │ ldrbteq r2, [lr], #2980 @ 0xba4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4dd80 <__cxa_atexit@plt+0x41928> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 4dd84 <__cxa_atexit@plt+0x4192c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r1, [lr], #3704 @ 0xe78 │ │ │ │ ldrbteq r2, [lr], #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4ddb0 <__cxa_atexit@plt+0x41958> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 4ddb4 <__cxa_atexit@plt+0x4195c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r9, [sl, #-648] @ 0xfffffd78 │ │ │ │ + strbeq r9, [sl, #-632] @ 0xfffffd88 │ │ │ │ ldrbteq r2, [lr], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -67173,18 +67173,18 @@ │ │ │ │ ldr r2, [pc, #40] @ 4de10 <__cxa_atexit@plt+0x419b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -67199,16 +67199,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [sl, #-504] @ 0xfffffe08 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [sl, #-488] @ 0xfffffe18 │ │ │ │ ldrbteq r2, [lr], #2700 @ 0xa8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -67232,16 +67232,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - strbeq r8, [sl, #-3956] @ 0xfffff08c │ │ │ │ - strbeq r8, [sl, #-3868] @ 0xfffff0e4 │ │ │ │ + strbeq r8, [sl, #-3940] @ 0xfffff09c │ │ │ │ + strbeq r8, [sl, #-3852] @ 0xfffff0f4 │ │ │ │ ldrbteq r2, [lr], #2828 @ 0xb0c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4df48 <__cxa_atexit@plt+0x41af0> │ │ │ │ ldr lr, [pc, #64] @ 4df50 <__cxa_atexit@plt+0x41af8> │ │ │ │ @@ -67255,19 +67255,19 @@ │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ ldr r7, [pc, #20] @ 4df54 <__cxa_atexit@plt+0x41afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [sl, #-388] @ 0xfffffe7c │ │ │ │ + strbeq r9, [sl, #-372] @ 0xfffffe8c │ │ │ │ ldrbteq r2, [lr], #2704 @ 0xa90 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4dfa0 <__cxa_atexit@plt+0x41b48> │ │ │ │ @@ -67290,23 +67290,23 @@ │ │ │ │ ldr r7, [pc, #48] @ 4dfec <__cxa_atexit@plt+0x41b94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 4dff0 <__cxa_atexit@plt+0x41b98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r1, [lr], #2456 @ 0x998 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrbteq r1, [lr], #3260 @ 0xcbc │ │ │ │ - strbeq r9, [sl, #-252] @ 0xffffff04 │ │ │ │ + strbeq r9, [sl, #-236] @ 0xffffff14 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ ldrbteq r2, [lr], #2524 @ 0x9dc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -67327,32 +67327,32 @@ │ │ │ │ ldr r2, [pc, #96] @ 4e0b0 <__cxa_atexit@plt+0x41c58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str ip, [r9, #8] │ │ │ │ add r0, r9, #12 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ cmp r3, r6 │ │ │ │ bcc 4e098 <__cxa_atexit@plt+0x41c40> │ │ │ │ ldr r0, [pc, #60] @ 4e0b4 <__cxa_atexit@plt+0x41c5c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #56] @ 4e0b8 <__cxa_atexit@plt+0x41c60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r0, r9, #8 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ str ip, [r9, #20] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xfffff26c │ │ │ │ ldrbteq r2, [lr], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -67377,27 +67377,27 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r9, [pc, #52] @ 4e15c <__cxa_atexit@plt+0x41d04> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ - strbeq r8, [sl, #-3848] @ 0xfffff0f8 │ │ │ │ + strbeq r8, [sl, #-3832] @ 0xfffff108 │ │ │ │ ldrbteq r2, [lr], #1932 @ 0x78c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r1, [pc, #88] @ 4e1d8 <__cxa_atexit@plt+0x41d80> │ │ │ │ @@ -67413,24 +67413,24 @@ │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r9, [pc, #36] @ 4e1e0 <__cxa_atexit@plt+0x41d88> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r8, [sl, #-3700] @ 0xfffff18c │ │ │ │ + strbeq r8, [sl, #-3684] @ 0xfffff19c │ │ │ │ ldrbteq r2, [lr], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 4e278 <__cxa_atexit@plt+0x41e20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -67451,27 +67451,27 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r9, [pc, #52] @ 4e284 <__cxa_atexit@plt+0x41e2c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r8, [sl, #-3552] @ 0xfffff220 │ │ │ │ + strbeq r8, [sl, #-3536] @ 0xfffff230 │ │ │ │ ldrbteq r2, [lr], #1636 @ 0x664 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r1, [pc, #88] @ 4e300 <__cxa_atexit@plt+0x41ea8> │ │ │ │ @@ -67487,24 +67487,24 @@ │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r9, [pc, #36] @ 4e308 <__cxa_atexit@plt+0x41eb0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r8, [sl, #-3404] @ 0xfffff2b4 │ │ │ │ + strbeq r8, [sl, #-3388] @ 0xfffff2c4 │ │ │ │ ldrbteq r2, [lr], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 4e354 <__cxa_atexit@plt+0x41efc> │ │ │ │ @@ -67514,30 +67514,30 @@ │ │ │ │ ldr r1, [pc, #36] @ 4e360 <__cxa_atexit@plt+0x41f08> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r9, [pc, #20] @ 4e364 <__cxa_atexit@plt+0x41f0c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r8, [sl, #-3296] @ 0xfffff320 │ │ │ │ + strbeq r8, [sl, #-3280] @ 0xfffff330 │ │ │ │ ldrbteq r2, [lr], #356 @ 0x164 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4e390 <__cxa_atexit@plt+0x41f38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 4e394 <__cxa_atexit@plt+0x41f3c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r2, [lr], #336 @ 0x150 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -67551,52 +67551,52 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [sl, #-3188] @ 0xfffff38c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [sl, #-3172] @ 0xfffff39c │ │ │ │ ldrbteq r2, [lr], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e424 <__cxa_atexit@plt+0x41fcc> │ │ │ │ ldr r2, [pc, #32] @ 4e42c <__cxa_atexit@plt+0x41fd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4e430 <__cxa_atexit@plt+0x41fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sl, #-2436] @ 0xfffff67c │ │ │ │ - strbeq r8, [sl, #-3216] @ 0xfffff370 │ │ │ │ + strbeq r8, [sl, #-2420] @ 0xfffff68c │ │ │ │ + strbeq r8, [sl, #-3200] @ 0xfffff380 │ │ │ │ ldrbteq r2, [lr], #944 @ 0x3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e46c <__cxa_atexit@plt+0x42014> │ │ │ │ ldr r2, [pc, #32] @ 4e474 <__cxa_atexit@plt+0x4201c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4e478 <__cxa_atexit@plt+0x42020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sl, #-2364] @ 0xfffff6c4 │ │ │ │ - strbeq r8, [sl, #-3144] @ 0xfffff3b8 │ │ │ │ + strbeq r8, [sl, #-2348] @ 0xfffff6d4 │ │ │ │ + strbeq r8, [sl, #-3128] @ 0xfffff3c8 │ │ │ │ ldrbteq r2, [lr], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e4d8 <__cxa_atexit@plt+0x42080> │ │ │ │ @@ -67611,25 +67611,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 4e4fc <__cxa_atexit@plt+0x420a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r8, [sl, #-2264] @ 0xfffff728 │ │ │ │ - strbeq r8, [sl, #-3048] @ 0xfffff418 │ │ │ │ + strbeq r8, [sl, #-2248] @ 0xfffff738 │ │ │ │ + strbeq r8, [sl, #-3032] @ 0xfffff428 │ │ │ │ ldrbteq r2, [lr], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4e588 <__cxa_atexit@plt+0x42130> │ │ │ │ ldr r3, [pc, #124] @ 4e59c <__cxa_atexit@plt+0x42144> │ │ │ │ @@ -67655,24 +67655,24 @@ │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ ldr r7, [pc, #40] @ 4e5a8 <__cxa_atexit@plt+0x42150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r8, [sl, #-2148] @ 0xfffff79c │ │ │ │ + strbeq r8, [sl, #-2132] @ 0xfffff7ac │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - strbeq r8, [sl, #-2884] @ 0xfffff4bc │ │ │ │ + strbeq r8, [sl, #-2868] @ 0xfffff4cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e604 <__cxa_atexit@plt+0x421ac> │ │ │ │ @@ -67686,21 +67686,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 4e618 <__cxa_atexit@plt+0x421c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r8, [sl, #-2016] @ 0xfffff820 │ │ │ │ - strbeq r8, [sl, #-1984] @ 0xfffff840 │ │ │ │ + strbeq r8, [sl, #-2000] @ 0xfffff830 │ │ │ │ + strbeq r8, [sl, #-1968] @ 0xfffff850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e668 <__cxa_atexit@plt+0x42210> │ │ │ │ @@ -67714,53 +67714,53 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [sl, #-1908] @ 0xfffff88c │ │ │ │ - strbeq r8, [sl, #-2532] @ 0xfffff61c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [sl, #-1892] @ 0xfffff89c │ │ │ │ + strbeq r8, [sl, #-2516] @ 0xfffff62c │ │ │ │ ldrbteq r2, [lr], #360 @ 0x168 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e6b4 <__cxa_atexit@plt+0x4225c> │ │ │ │ ldr r2, [pc, #32] @ 4e6bc <__cxa_atexit@plt+0x42264> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4e6c0 <__cxa_atexit@plt+0x42268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sl, #-1780] @ 0xfffff90c │ │ │ │ - strbeq r8, [sl, #-2560] @ 0xfffff600 │ │ │ │ + strbeq r8, [sl, #-1764] @ 0xfffff91c │ │ │ │ + strbeq r8, [sl, #-2544] @ 0xfffff610 │ │ │ │ ldrbteq r2, [lr], #288 @ 0x120 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e6fc <__cxa_atexit@plt+0x422a4> │ │ │ │ ldr r2, [pc, #32] @ 4e704 <__cxa_atexit@plt+0x422ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4e708 <__cxa_atexit@plt+0x422b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [sl, #-1708] @ 0xfffff954 │ │ │ │ - strbeq r8, [sl, #-2488] @ 0xfffff648 │ │ │ │ + strbeq r8, [sl, #-1692] @ 0xfffff964 │ │ │ │ + strbeq r8, [sl, #-2472] @ 0xfffff658 │ │ │ │ ldrbteq r2, [lr], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4e794 <__cxa_atexit@plt+0x4233c> │ │ │ │ ldr r3, [pc, #124] @ 4e7a8 <__cxa_atexit@plt+0x42350> │ │ │ │ @@ -67786,24 +67786,24 @@ │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ ldr r7, [pc, #40] @ 4e7b4 <__cxa_atexit@plt+0x4235c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r8, [sl, #-1624] @ 0xfffff9a8 │ │ │ │ + strbeq r8, [sl, #-1608] @ 0xfffff9b8 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ - strbeq r8, [sl, #-2360] @ 0xfffff6c8 │ │ │ │ + strbeq r8, [sl, #-2344] @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e810 <__cxa_atexit@plt+0x423b8> │ │ │ │ @@ -67817,21 +67817,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 4e824 <__cxa_atexit@plt+0x423cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r8, [sl, #-1492] @ 0xfffffa2c │ │ │ │ - strbeq r8, [sl, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq r8, [sl, #-1476] @ 0xfffffa3c │ │ │ │ + strbeq r8, [sl, #-1444] @ 0xfffffa5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e874 <__cxa_atexit@plt+0x4241c> │ │ │ │ @@ -67845,17 +67845,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [sl, #-1384] @ 0xfffffa98 │ │ │ │ - strbeq r8, [sl, #-2008] @ 0xfffff828 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [sl, #-1368] @ 0xfffffaa8 │ │ │ │ + strbeq r8, [sl, #-1992] @ 0xfffff838 │ │ │ │ ldrbteq r2, [lr], #420 @ 0x1a4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #44 @ 0x2c │ │ │ │ cmp fp, r6 │ │ │ │ bhi 4e9a4 <__cxa_atexit@plt+0x4254c> │ │ │ │ @@ -67892,15 +67892,15 @@ │ │ │ │ ldr r7, [pc, #232] @ 4ea0c <__cxa_atexit@plt+0x425b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str sl, [r8, #8] │ │ │ │ str r1, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r3, [r5, #32] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ @@ -67918,39 +67918,39 @@ │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ ldr r5, [pc, #104] @ 4ea00 <__cxa_atexit@plt+0x425a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 4e9f0 <__cxa_atexit@plt+0x42598> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-44]! @ 0xffffffd4 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r5, [pc, #24] @ 4e9ec <__cxa_atexit@plt+0x42594> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r8, [sl, #-1236] @ 0xfffffb2c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r8, [sl, #-1220] @ 0xfffffb3c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ ldrbteq r1, [lr], #732 @ 0x2dc │ │ │ │ - strbeq r8, [sl, #-1828] @ 0xfffff8dc │ │ │ │ + strbeq r8, [sl, #-1812] @ 0xfffff8ec │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ ldrbteq r1, [lr], #924 @ 0x39c │ │ │ │ ldrbteq r2, [lr], #28 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -67968,21 +67968,21 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ str r7, [r5, #32] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ 4ea90 <__cxa_atexit@plt+0x42638> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ ldrbteq r1, [lr], #628 @ 0x274 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrbteq r1, [lr], #3976 @ 0xf88 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -68048,42 +68048,42 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ ldr r5, [pc, #108] @ 4ec04 <__cxa_atexit@plt+0x427ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #60] @ 4ebf0 <__cxa_atexit@plt+0x42798> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r5, [pc, #28] @ 4ebf4 <__cxa_atexit@plt+0x4279c> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ ldrbteq r1, [lr], #220 @ 0xdc │ │ │ │ - strbeq r8, [sl, #-1316] @ 0xfffffadc │ │ │ │ + strbeq r8, [sl, #-1300] @ 0xfffffaec │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - strbeq r8, [sl, #-668] @ 0xfffffd64 │ │ │ │ - strbeq r8, [sl, #-1272] @ 0xfffffb08 │ │ │ │ + strbeq r8, [sl, #-652] @ 0xfffffd74 │ │ │ │ + strbeq r8, [sl, #-1256] @ 0xfffffb18 │ │ │ │ ldrbteq r1, [lr], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -68107,19 +68107,19 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r3, [pc, #32] @ 4eca8 <__cxa_atexit@plt+0x42850> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r8, [sl, #-348] @ 0xfffffea4 │ │ │ │ - strbeq r8, [sl, #-948] @ 0xfffffc4c │ │ │ │ + strbeq r8, [sl, #-332] @ 0xfffffeb4 │ │ │ │ + strbeq r8, [sl, #-932] @ 0xfffffc5c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -68141,25 +68141,25 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r3, [pc, #44] @ 4ed44 <__cxa_atexit@plt+0x428ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #32] @ 4ed48 <__cxa_atexit@plt+0x428f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ ldrbteq r0, [lr], #3932 @ 0xf5c │ │ │ │ - strbeq r8, [sl, #-932] @ 0xfffffc5c │ │ │ │ + strbeq r8, [sl, #-916] @ 0xfffffc6c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ ldrbteq r1, [lr], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -68178,18 +68178,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ ldr r7, [pc, #36] @ 4edc8 <__cxa_atexit@plt+0x42970> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ ldrbteq r0, [lr], #3928 @ 0xf58 │ │ │ │ ldrbteq r1, [lr], #3136 @ 0xc40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -68222,36 +68222,36 @@ │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r7, [pc, #28] @ 4ee78 <__cxa_atexit@plt+0x42a20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff138 │ │ │ │ - strbeq r8, [sl, #-616] @ 0xfffffd98 │ │ │ │ + strbeq r8, [sl, #-600] @ 0xfffffda8 │ │ │ │ ldrbteq r0, [lr], #2772 @ 0xad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4eeb0 <__cxa_atexit@plt+0x42a58> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4eeb4 <__cxa_atexit@plt+0x42a5c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r8, [sl, #-388] @ 0xfffffe7c │ │ │ │ + strbeq r8, [sl, #-372] @ 0xfffffe8c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4eefc <__cxa_atexit@plt+0x42aa4> │ │ │ │ @@ -68263,16 +68263,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [sl, #-340] @ 0xfffffeac │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [sl, #-324] @ 0xfffffebc │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4ef44 <__cxa_atexit@plt+0x42aec> │ │ │ │ ldr r3, [pc, #152] @ 4efc0 <__cxa_atexit@plt+0x42b68> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -68303,24 +68303,24 @@ │ │ │ │ sub lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r7, [pc, #40] @ 4efc8 <__cxa_atexit@plt+0x42b70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffeff4 │ │ │ │ - strbeq r8, [sl, #-292] @ 0xfffffedc │ │ │ │ + strbeq r8, [sl, #-276] @ 0xfffffeec │ │ │ │ ldrbteq r1, [lr], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #12]! │ │ │ │ and r1, r3, #3 │ │ │ │ @@ -68342,15 +68342,15 @@ │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmda r5, {r0, r1, r2, r8} │ │ │ │ stmib r5, {r7, r9} │ │ │ │ ldr r7, [pc, #156] @ 4f0d8 <__cxa_atexit@plt+0x42c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 4f0ac <__cxa_atexit@plt+0x42c54> │ │ │ │ ldr r1, [pc, #104] @ 4f0c4 <__cxa_atexit@plt+0x42c6c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -68373,37 +68373,37 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ - strbeq r7, [sl, #-3392] @ 0xfffff2c0 │ │ │ │ - strbeq r7, [sl, #-3996] @ 0xfffff064 │ │ │ │ + strbeq r7, [sl, #-3376] @ 0xfffff2d0 │ │ │ │ + strbeq r7, [sl, #-3980] @ 0xfffff074 │ │ │ │ @ instruction: 0xffffef50 │ │ │ │ - strbeq r8, [sl, #-136] @ 0xffffff78 │ │ │ │ + strbeq r8, [sl, #-120] @ 0xffffff88 │ │ │ │ ldrbteq r0, [lr], #2164 @ 0x874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4f110 <__cxa_atexit@plt+0x42cb8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4f114 <__cxa_atexit@plt+0x42cbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r7, [sl, #-3876] @ 0xfffff0dc │ │ │ │ + strbeq r7, [sl, #-3860] @ 0xfffff0ec │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f15c <__cxa_atexit@plt+0x42d04> │ │ │ │ @@ -68415,16 +68415,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [sl, #-3828] @ 0xfffff10c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [sl, #-3812] @ 0xfffff11c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -68436,17 +68436,17 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4f1bc <__cxa_atexit@plt+0x42d64> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 4f1c0 <__cxa_atexit@plt+0x42d68> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r7, [sl, #-3704] @ 0xfffff188 │ │ │ │ + strbeq r7, [sl, #-3688] @ 0xfffff198 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f208 <__cxa_atexit@plt+0x42db0> │ │ │ │ @@ -68458,34 +68458,34 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [sl, #-3656] @ 0xfffff1b8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [sl, #-3640] @ 0xfffff1c8 │ │ │ │ ldrbteq r1, [lr], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f250 <__cxa_atexit@plt+0x42df8> │ │ │ │ ldr r2, [pc, #32] @ 4f258 <__cxa_atexit@plt+0x42e00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4f25c <__cxa_atexit@plt+0x42e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sl, #-2904] @ 0xfffff4a8 │ │ │ │ - strbeq r7, [sl, #-3684] @ 0xfffff19c │ │ │ │ + strbeq r7, [sl, #-2888] @ 0xfffff4b8 │ │ │ │ + strbeq r7, [sl, #-3668] @ 0xfffff1ac │ │ │ │ ldrbteq r1, [lr], #1636 @ 0x664 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f2bc <__cxa_atexit@plt+0x42e64> │ │ │ │ @@ -68500,43 +68500,43 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 4f2e0 <__cxa_atexit@plt+0x42e88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r7, [sl, #-2804] @ 0xfffff50c │ │ │ │ - strbeq r7, [sl, #-3588] @ 0xfffff1fc │ │ │ │ + strbeq r7, [sl, #-2788] @ 0xfffff51c │ │ │ │ + strbeq r7, [sl, #-3572] @ 0xfffff20c │ │ │ │ ldrbteq r1, [lr], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f31c <__cxa_atexit@plt+0x42ec4> │ │ │ │ ldr r2, [pc, #32] @ 4f324 <__cxa_atexit@plt+0x42ecc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4f328 <__cxa_atexit@plt+0x42ed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sl, #-2700] @ 0xfffff574 │ │ │ │ - strbeq r7, [sl, #-3480] @ 0xfffff268 │ │ │ │ + strbeq r7, [sl, #-2684] @ 0xfffff584 │ │ │ │ + strbeq r7, [sl, #-3464] @ 0xfffff278 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f3c4 <__cxa_atexit@plt+0x42f6c> │ │ │ │ ldr r2, [pc, #148] @ 4f3e0 <__cxa_atexit@plt+0x42f88> │ │ │ │ @@ -68564,29 +68564,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r7, [sl, #-2616] @ 0xfffff5c8 │ │ │ │ + strbeq r7, [sl, #-2600] @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r7, [sl, #-2604] @ 0xfffff5d4 │ │ │ │ - strbeq r7, [sl, #-2572] @ 0xfffff5f4 │ │ │ │ + strbeq r7, [sl, #-2588] @ 0xfffff5e4 │ │ │ │ + strbeq r7, [sl, #-2556] @ 0xfffff604 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f44c <__cxa_atexit@plt+0x42ff4> │ │ │ │ @@ -68600,21 +68600,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 4f460 <__cxa_atexit@plt+0x43008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [sl, #-2456] @ 0xfffff668 │ │ │ │ - strbeq r7, [sl, #-2424] @ 0xfffff688 │ │ │ │ + strbeq r7, [sl, #-2440] @ 0xfffff678 │ │ │ │ + strbeq r7, [sl, #-2408] @ 0xfffff698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f4b0 <__cxa_atexit@plt+0x43058> │ │ │ │ @@ -68628,17 +68628,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [sl, #-2348] @ 0xfffff6d4 │ │ │ │ - strbeq r7, [sl, #-2972] @ 0xfffff464 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [sl, #-2332] @ 0xfffff6e4 │ │ │ │ + strbeq r7, [sl, #-2956] @ 0xfffff474 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f55c <__cxa_atexit@plt+0x43104> │ │ │ │ ldr r2, [pc, #148] @ 4f578 <__cxa_atexit@plt+0x43120> │ │ │ │ @@ -68666,29 +68666,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r7, [sl, #-2208] @ 0xfffff760 │ │ │ │ + strbeq r7, [sl, #-2192] @ 0xfffff770 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r7, [sl, #-2196] @ 0xfffff76c │ │ │ │ - strbeq r7, [sl, #-2164] @ 0xfffff78c │ │ │ │ + strbeq r7, [sl, #-2180] @ 0xfffff77c │ │ │ │ + strbeq r7, [sl, #-2148] @ 0xfffff79c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f5e4 <__cxa_atexit@plt+0x4318c> │ │ │ │ @@ -68702,21 +68702,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 4f5f8 <__cxa_atexit@plt+0x431a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [sl, #-2048] @ 0xfffff800 │ │ │ │ - strbeq r7, [sl, #-2016] @ 0xfffff820 │ │ │ │ + strbeq r7, [sl, #-2032] @ 0xfffff810 │ │ │ │ + strbeq r7, [sl, #-2000] @ 0xfffff830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f648 <__cxa_atexit@plt+0x431f0> │ │ │ │ @@ -68730,17 +68730,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [sl, #-1940] @ 0xfffff86c │ │ │ │ - strbeq r7, [sl, #-2564] @ 0xfffff5fc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [sl, #-1924] @ 0xfffff87c │ │ │ │ + strbeq r7, [sl, #-2548] @ 0xfffff60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4f6f4 <__cxa_atexit@plt+0x4329c> │ │ │ │ ldr r2, [pc, #148] @ 4f710 <__cxa_atexit@plt+0x432b8> │ │ │ │ @@ -68768,29 +68768,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r7, [sl, #-1800] @ 0xfffff8f8 │ │ │ │ + strbeq r7, [sl, #-1784] @ 0xfffff908 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r7, [sl, #-1788] @ 0xfffff904 │ │ │ │ - strbeq r7, [sl, #-1756] @ 0xfffff924 │ │ │ │ + strbeq r7, [sl, #-1772] @ 0xfffff914 │ │ │ │ + strbeq r7, [sl, #-1740] @ 0xfffff934 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f77c <__cxa_atexit@plt+0x43324> │ │ │ │ @@ -68804,21 +68804,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 4f790 <__cxa_atexit@plt+0x43338> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [sl, #-1640] @ 0xfffff998 │ │ │ │ - strbeq r7, [sl, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq r7, [sl, #-1624] @ 0xfffff9a8 │ │ │ │ + strbeq r7, [sl, #-1592] @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f7e0 <__cxa_atexit@plt+0x43388> │ │ │ │ @@ -68832,17 +68832,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [sl, #-1532] @ 0xfffffa04 │ │ │ │ - strbeq r7, [sl, #-2156] @ 0xfffff794 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [sl, #-1516] @ 0xfffffa14 │ │ │ │ + strbeq r7, [sl, #-2140] @ 0xfffff7a4 │ │ │ │ ldrbteq r0, [lr], #404 @ 0x194 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov ip, r9 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -68950,33 +68950,33 @@ │ │ │ │ ldr r7, [pc, #80] @ 4f9fc <__cxa_atexit@plt+0x435a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - strbeq r7, [sl, #-1128] @ 0xfffffb98 │ │ │ │ - strbeq r7, [sl, #-1724] @ 0xfffff944 │ │ │ │ + strbeq r7, [sl, #-1112] @ 0xfffffba8 │ │ │ │ + strbeq r7, [sl, #-1708] @ 0xfffff954 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - strbeq r7, [sl, #-1244] @ 0xfffffb24 │ │ │ │ - strbeq r7, [sl, #-1832] @ 0xfffff8d8 │ │ │ │ + strbeq r7, [sl, #-1228] @ 0xfffffb34 │ │ │ │ + strbeq r7, [sl, #-1816] @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - strbeq r7, [sl, #-1376] @ 0xfffffaa0 │ │ │ │ - strbeq r7, [sl, #-1980] @ 0xfffff844 │ │ │ │ + strbeq r7, [sl, #-1360] @ 0xfffffab0 │ │ │ │ + strbeq r7, [sl, #-1964] @ 0xfffff854 │ │ │ │ ldrbteq pc, [sp], #3968 @ 0xf80 @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -68997,18 +68997,18 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r3, [pc, #28] @ 4fa8c <__cxa_atexit@plt+0x43634> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - strbeq r7, [sl, #-880] @ 0xfffffc90 │ │ │ │ - strbeq r7, [sl, #-1484] @ 0xfffffa34 │ │ │ │ + strbeq r7, [sl, #-864] @ 0xfffffca0 │ │ │ │ + strbeq r7, [sl, #-1468] @ 0xfffffa44 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrbteq pc, [sp], #3836 @ 0xefc @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -69030,18 +69030,18 @@ │ │ │ │ sub r8, r3, #4 │ │ │ │ ldr r3, [pc, #28] @ 4fb0c <__cxa_atexit@plt+0x436b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - strbeq r7, [sl, #-752] @ 0xfffffd10 │ │ │ │ - strbeq r7, [sl, #-1340] @ 0xfffffac4 │ │ │ │ + strbeq r7, [sl, #-736] @ 0xfffffd20 │ │ │ │ + strbeq r7, [sl, #-1324] @ 0xfffffad4 │ │ │ │ ldrbteq pc, [sp], #3708 @ 0xe7c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -69060,18 +69060,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 4fb84 <__cxa_atexit@plt+0x4372c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ sub r8, r0, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ - strbeq r7, [sl, #-628] @ 0xfffffd8c │ │ │ │ - strbeq r7, [sl, #-1224] @ 0xfffffb38 │ │ │ │ + strbeq r7, [sl, #-612] @ 0xfffffd9c │ │ │ │ + strbeq r7, [sl, #-1208] @ 0xfffffb48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4fbe8 <__cxa_atexit@plt+0x43790> │ │ │ │ ldr r2, [pc, #76] @ 4fbf4 <__cxa_atexit@plt+0x4379c> │ │ │ │ @@ -69085,31 +69085,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 4fbe0 <__cxa_atexit@plt+0x43788> │ │ │ │ ldr r3, [pc, #44] @ 4fbfc <__cxa_atexit@plt+0x437a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r7, [sl, #-476] @ 0xfffffe24 │ │ │ │ + strbeq r7, [sl, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4fc20 <__cxa_atexit@plt+0x437c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -69119,52 +69119,52 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r7, [sl, #-528] @ 0xfffffdf0 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r7, [sl, #-512] @ 0xfffffe00 │ │ │ │ ldrbteq pc, [sp], #3388 @ 0xd3c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fca4 <__cxa_atexit@plt+0x4384c> │ │ │ │ ldr r2, [pc, #32] @ 4fcac <__cxa_atexit@plt+0x43854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 4fcb0 <__cxa_atexit@plt+0x43858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sl, #-260] @ 0xfffffefc │ │ │ │ - strbeq r7, [sl, #-788] @ 0xfffffcec │ │ │ │ + strbeq r7, [sl, #-244] @ 0xffffff0c │ │ │ │ + strbeq r7, [sl, #-772] @ 0xfffffcfc │ │ │ │ ldrbteq r0, [lr], #732 @ 0x2dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fcec <__cxa_atexit@plt+0x43894> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 4fcf4 <__cxa_atexit@plt+0x4389c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 4fcf8 <__cxa_atexit@plt+0x438a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sl, #-220] @ 0xffffff24 │ │ │ │ - strbeq r7, [sl, #-932] @ 0xfffffc5c │ │ │ │ + strbeq r7, [sl, #-204] @ 0xffffff34 │ │ │ │ + strbeq r7, [sl, #-916] @ 0xfffffc6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fd30 <__cxa_atexit@plt+0x438d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -69172,15 +69172,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 4fd48 <__cxa_atexit@plt+0x438f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [sl, #-112] @ 0xffffff90 │ │ │ │ + strbeq r7, [sl, #-96] @ 0xffffffa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4fde8 <__cxa_atexit@plt+0x43990> │ │ │ │ ldr r3, [pc, #172] @ 4fe08 <__cxa_atexit@plt+0x439b0> │ │ │ │ @@ -69223,18 +69223,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r7, [sl, #-0] │ │ │ │ + strbeq r6, [sl, #-4080] @ 0xfffff010 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4fe7c <__cxa_atexit@plt+0x43a24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -69261,17 +69261,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r6, [sl, #-3920] @ 0xfffff0b0 │ │ │ │ + strbeq r6, [sl, #-3904] @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fedc <__cxa_atexit@plt+0x43a84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -69279,15 +69279,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 4fef4 <__cxa_atexit@plt+0x43a9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sl, #-3780] @ 0xfffff13c │ │ │ │ + strbeq r6, [sl, #-3764] @ 0xfffff14c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4ff94 <__cxa_atexit@plt+0x43b3c> │ │ │ │ ldr r3, [pc, #172] @ 4ffb4 <__cxa_atexit@plt+0x43b5c> │ │ │ │ @@ -69330,18 +69330,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r6, [sl, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq r6, [sl, #-3652] @ 0xfffff1bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50028 <__cxa_atexit@plt+0x43bd0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -69368,17 +69368,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r6, [sl, #-3492] @ 0xfffff25c │ │ │ │ + strbeq r6, [sl, #-3476] @ 0xfffff26c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 50088 <__cxa_atexit@plt+0x43c30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -69386,15 +69386,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 500a0 <__cxa_atexit@plt+0x43c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [sl, #-3352] @ 0xfffff2e8 │ │ │ │ + strbeq r6, [sl, #-3336] @ 0xfffff2f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 50140 <__cxa_atexit@plt+0x43ce8> │ │ │ │ ldr r3, [pc, #172] @ 50160 <__cxa_atexit@plt+0x43d08> │ │ │ │ @@ -69437,18 +69437,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r6, [sl, #-3240] @ 0xfffff358 │ │ │ │ + strbeq r6, [sl, #-3224] @ 0xfffff368 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 501d4 <__cxa_atexit@plt+0x43d7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -69475,17 +69475,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r6, [sl, #-3064] @ 0xfffff408 │ │ │ │ + strbeq r6, [sl, #-3048] @ 0xfffff418 │ │ │ │ ldrbteq pc, [sp], #3484 @ 0xd9c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 50260 <__cxa_atexit@plt+0x43e08> │ │ │ │ @@ -69501,25 +69501,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r7, [pc, #40] @ 50284 <__cxa_atexit@plt+0x43e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r6, [sl, #-3632] @ 0xfffff1d0 │ │ │ │ + strbeq r6, [sl, #-3616] @ 0xfffff1e0 │ │ │ │ ldrbteq pc, [sp], #3336 @ 0xd08 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r6, r3, #3 │ │ │ │ @@ -69598,15 +69598,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [pc, #184] @ 50488 <__cxa_atexit@plt+0x44030> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ stm r5, {r0, r1} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [pc, #128] @ 5046c <__cxa_atexit@plt+0x44014> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #1] │ │ │ │ stm r5, {r2, r3} │ │ │ │ cmp r6, #0 │ │ │ │ beq 50440 <__cxa_atexit@plt+0x43fe8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -69627,18 +69627,18 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 4fef4 <__cxa_atexit@plt+0x43a9c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @@ -69667,15 +69667,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ b 500a0 <__cxa_atexit@plt+0x43c48> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -69689,16 +69689,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [sl, #-2828] @ 0xfffff4f4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [sl, #-2812] @ 0xfffff504 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 505ac <__cxa_atexit@plt+0x44154> │ │ │ │ @@ -69715,15 +69715,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ b 4fef4 <__cxa_atexit@plt+0x43a9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -69737,16 +69737,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [sl, #-2636] @ 0xfffff5b4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [sl, #-2620] @ 0xfffff5c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5066c <__cxa_atexit@plt+0x44214> │ │ │ │ @@ -69763,15 +69763,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ b 4fd48 <__cxa_atexit@plt+0x438f0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -69785,16 +69785,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [sl, #-2444] @ 0xfffff674 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [sl, #-2428] @ 0xfffff684 │ │ │ │ ldrbteq pc, [sp], #2236 @ 0x8bc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -69807,18 +69807,18 @@ │ │ │ │ ldr lr, [pc, #40] @ 50738 <__cxa_atexit@plt+0x442e0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -69832,16 +69832,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [sl, #-2256] @ 0xfffff730 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [sl, #-2240] @ 0xfffff740 │ │ │ │ ldrbteq pc, [sp], #2268 @ 0x8dc @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 50804 <__cxa_atexit@plt+0x443ac> │ │ │ │ @@ -69871,15 +69871,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r6, [sl, #-1472] @ 0xfffffa40 │ │ │ │ + strbeq r6, [sl, #-1456] @ 0xfffffa50 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -69956,15 +69956,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq pc, [sp], #1764 @ 0x6e4 @ │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -70001,15 +70001,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 50a38 <__cxa_atexit@plt+0x445e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq pc, [sp], #1584 @ 0x630 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -70145,15 +70145,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r6, [sl, #-360] @ 0xfffffe98 │ │ │ │ + strbeq r6, [sl, #-344] @ 0xfffffea8 │ │ │ │ ldrbteq pc, [sp], #3012 @ 0xbc4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r6, r3, #3 │ │ │ │ @@ -70182,21 +70182,21 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ ldrbteq pc, [sp], #2828 @ 0xb0c @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -70215,32 +70215,32 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ ldrbteq lr, [sp], #2996 @ 0xbb4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 50dc4 <__cxa_atexit@plt+0x4496c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 50dc8 <__cxa_atexit@plt+0x44970> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r6, [sl, #-628] @ 0xfffffd8c │ │ │ │ + strbeq r6, [sl, #-612] @ 0xfffffd9c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 50e10 <__cxa_atexit@plt+0x449b8> │ │ │ │ @@ -70252,52 +70252,52 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [sl, #-576] @ 0xfffffdc0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [sl, #-560] @ 0xfffffdd0 │ │ │ │ ldrbteq lr, [sp], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 50e58 <__cxa_atexit@plt+0x44a00> │ │ │ │ ldr r2, [pc, #32] @ 50e60 <__cxa_atexit@plt+0x44a08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 50e64 <__cxa_atexit@plt+0x44a0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sl, #-3920] @ 0xfffff0b0 │ │ │ │ - strbeq r6, [sl, #-352] @ 0xfffffea0 │ │ │ │ + strbeq r5, [sl, #-3904] @ 0xfffff0c0 │ │ │ │ + strbeq r6, [sl, #-336] @ 0xfffffeb0 │ │ │ │ ldrbteq pc, [sp], #296 @ 0x128 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 50ea0 <__cxa_atexit@plt+0x44a48> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 50ea8 <__cxa_atexit@plt+0x44a50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 50eac <__cxa_atexit@plt+0x44a54> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sl, #-3880] @ 0xfffff0d8 │ │ │ │ - strbeq r6, [sl, #-496] @ 0xfffffe10 │ │ │ │ + strbeq r5, [sl, #-3864] @ 0xfffff0e8 │ │ │ │ + strbeq r6, [sl, #-480] @ 0xfffffe20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 50ee4 <__cxa_atexit@plt+0x44a8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -70305,15 +70305,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 50efc <__cxa_atexit@plt+0x44aa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sl, #-3772] @ 0xfffff144 │ │ │ │ + strbeq r5, [sl, #-3756] @ 0xfffff154 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 50f9c <__cxa_atexit@plt+0x44b44> │ │ │ │ ldr r3, [pc, #172] @ 50fbc <__cxa_atexit@plt+0x44b64> │ │ │ │ @@ -70356,18 +70356,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r5, [sl, #-3660] @ 0xfffff1b4 │ │ │ │ + strbeq r5, [sl, #-3644] @ 0xfffff1c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51030 <__cxa_atexit@plt+0x44bd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -70394,17 +70394,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r5, [sl, #-3484] @ 0xfffff264 │ │ │ │ + strbeq r5, [sl, #-3468] @ 0xfffff274 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51090 <__cxa_atexit@plt+0x44c38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -70412,15 +70412,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 510a8 <__cxa_atexit@plt+0x44c50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sl, #-3344] @ 0xfffff2f0 │ │ │ │ + strbeq r5, [sl, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 51148 <__cxa_atexit@plt+0x44cf0> │ │ │ │ ldr r3, [pc, #172] @ 51168 <__cxa_atexit@plt+0x44d10> │ │ │ │ @@ -70463,18 +70463,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r5, [sl, #-3232] @ 0xfffff360 │ │ │ │ + strbeq r5, [sl, #-3216] @ 0xfffff370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 511dc <__cxa_atexit@plt+0x44d84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -70501,17 +70501,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r5, [sl, #-3056] @ 0xfffff410 │ │ │ │ + strbeq r5, [sl, #-3040] @ 0xfffff420 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5123c <__cxa_atexit@plt+0x44de4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -70519,15 +70519,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 51254 <__cxa_atexit@plt+0x44dfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sl, #-2916] @ 0xfffff49c │ │ │ │ + strbeq r5, [sl, #-2900] @ 0xfffff4ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 512f4 <__cxa_atexit@plt+0x44e9c> │ │ │ │ ldr r3, [pc, #172] @ 51314 <__cxa_atexit@plt+0x44ebc> │ │ │ │ @@ -70570,18 +70570,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r5, [sl, #-2804] @ 0xfffff50c │ │ │ │ + strbeq r5, [sl, #-2788] @ 0xfffff51c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51388 <__cxa_atexit@plt+0x44f30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -70608,17 +70608,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r5, [sl, #-2628] @ 0xfffff5bc │ │ │ │ + strbeq r5, [sl, #-2612] @ 0xfffff5cc │ │ │ │ ldrbteq pc, [sp], #1168 @ 0x490 @ │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51498 <__cxa_atexit@plt+0x45040> │ │ │ │ @@ -70667,34 +70667,34 @@ │ │ │ │ str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r7, [pc, #84] @ 514e0 <__cxa_atexit@plt+0x45088> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 514d8 <__cxa_atexit@plt+0x45080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldm sp, {r5, r9, sl} │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [sl, #-2464] @ 0xfffff660 │ │ │ │ + strbeq r5, [sl, #-2448] @ 0xfffff670 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r5, [sl, #-2484] @ 0xfffff64c │ │ │ │ + strbeq r5, [sl, #-2468] @ 0xfffff65c │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ ldrbteq lr, [sp], #3332 @ 0xd04 │ │ │ │ @ instruction: 0xffff7e38 │ │ │ │ - strbeq r5, [sl, #-2852] @ 0xfffff4dc │ │ │ │ + strbeq r5, [sl, #-2836] @ 0xfffff4ec │ │ │ │ ldrbteq pc, [sp], #812 @ 0x32c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [pc, #120] @ 51574 <__cxa_atexit@plt+0x4511c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ @@ -70714,27 +70714,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ 51580 <__cxa_atexit@plt+0x45128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r6, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - strbeq r5, [sl, #-2876] @ 0xfffff4c4 │ │ │ │ + strbeq r5, [sl, #-2860] @ 0xfffff4d4 │ │ │ │ ldrbteq pc, [sp], #652 @ 0x28c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 515dc <__cxa_atexit@plt+0x45184> │ │ │ │ @@ -70748,27 +70748,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ 51608 <__cxa_atexit@plt+0x451b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - strbeq r5, [sl, #-2740] @ 0xfffff54c │ │ │ │ + strbeq r5, [sl, #-2724] @ 0xfffff55c │ │ │ │ ldrbteq pc, [sp], #500 @ 0x1f4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -70829,20 +70829,20 @@ │ │ │ │ ldr r1, [pc, #56] @ 51740 <__cxa_atexit@plt+0x452e8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 51730 <__cxa_atexit@plt+0x452d8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ muleq r0, r4, r3 │ │ │ │ - strbeq r5, [sl, #-2324] @ 0xfffff6ec │ │ │ │ + strbeq r5, [sl, #-2308] @ 0xfffff6fc │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ ldrbteq lr, [sp], #516 @ 0x204 │ │ │ │ @@ -70853,17 +70853,17 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 51780 <__cxa_atexit@plt+0x45328> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 51784 <__cxa_atexit@plt+0x4532c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r5, [sl, #-2228] @ 0xfffff74c │ │ │ │ + strbeq r5, [sl, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -70877,15 +70877,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ b 51254 <__cxa_atexit@plt+0x44dfc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -70900,31 +70900,31 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sl, #-2084] @ 0xfffff7dc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sl, #-2068] @ 0xfffff7ec │ │ │ │ ldrbteq lr, [sp], #272 @ 0x110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 51874 <__cxa_atexit@plt+0x4541c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 51878 <__cxa_atexit@plt+0x45420> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r5, [sl, #-1984] @ 0xfffff840 │ │ │ │ + strbeq r5, [sl, #-1968] @ 0xfffff850 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -70938,15 +70938,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ b 510a8 <__cxa_atexit@plt+0x44c50> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -70961,31 +70961,31 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sl, #-1840] @ 0xfffff8d0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sl, #-1824] @ 0xfffff8e0 │ │ │ │ ldrbteq lr, [sp], #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 51968 <__cxa_atexit@plt+0x45510> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 5196c <__cxa_atexit@plt+0x45514> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r5, [sl, #-1740] @ 0xfffff934 │ │ │ │ + strbeq r5, [sl, #-1724] @ 0xfffff944 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -70999,15 +70999,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ b 50efc <__cxa_atexit@plt+0x44aa4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -71022,31 +71022,31 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sl, #-1596] @ 0xfffff9c4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sl, #-1580] @ 0xfffff9d4 │ │ │ │ ldrbteq lr, [sp], #3528 @ 0xdc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 51a5c <__cxa_atexit@plt+0x45604> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 51a60 <__cxa_atexit@plt+0x45608> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [sl, #-1496] @ 0xfffffa28 │ │ │ │ + strbeq r5, [sl, #-1480] @ 0xfffffa38 │ │ │ │ ldrbteq lr, [sp], #1324 @ 0x52c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -71056,18 +71056,18 @@ │ │ │ │ ldr r2, [pc, #40] @ 51abc <__cxa_atexit@plt+0x45664> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -71082,16 +71082,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sl, #-1356] @ 0xfffffab4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sl, #-1340] @ 0xfffffac4 │ │ │ │ ldrbteq lr, [sp], #3388 @ 0xd3c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -71179,18 +71179,18 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ b 4f804 <__cxa_atexit@plt+0x433ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r5, [sl, #-468] @ 0xfffffe2c │ │ │ │ - strbeq r5, [sl, #-384] @ 0xfffffe80 │ │ │ │ + strbeq r5, [sl, #-452] @ 0xfffffe3c │ │ │ │ + strbeq r5, [sl, #-368] @ 0xfffffe90 │ │ │ │ ldrbteq sp, [sp], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51cfc <__cxa_atexit@plt+0x458a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -71213,17 +71213,17 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 4f804 <__cxa_atexit@plt+0x433ac> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [sl, #-320] @ 0xfffffec0 │ │ │ │ - strbeq r5, [sl, #-236] @ 0xffffff14 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [sl, #-304] @ 0xfffffed0 │ │ │ │ + strbeq r5, [sl, #-220] @ 0xffffff24 │ │ │ │ ldrbteq lr, [sp], #836 @ 0x344 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51db4 <__cxa_atexit@plt+0x4595c> │ │ │ │ ldr r2, [pc, #128] @ 51dc8 <__cxa_atexit@plt+0x45970> │ │ │ │ @@ -71368,15 +71368,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sl, #-3616] @ 0xfffff1e0 │ │ │ │ + strbeq r4, [sl, #-3600] @ 0xfffff1f0 │ │ │ │ ldrbteq lr, [sp], #2252 @ 0x8cc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52044 <__cxa_atexit@plt+0x45bec> │ │ │ │ ldr lr, [pc, #160] @ 5204c <__cxa_atexit@plt+0x45bf4> │ │ │ │ @@ -71521,15 +71521,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r4, [sl, #-3096] @ 0xfffff3e8 │ │ │ │ + strbeq r4, [sl, #-3080] @ 0xfffff3f8 │ │ │ │ ldrbteq lr, [sp], #1656 @ 0x678 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52270 <__cxa_atexit@plt+0x45e18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -71585,15 +71585,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ @@ -71687,30 +71687,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ - strbeq r4, [sl, #-2376] @ 0xfffff6b8 │ │ │ │ + strbeq r4, [sl, #-2360] @ 0xfffff6c8 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - strbeq r4, [sl, #-2568] @ 0xfffff5f8 │ │ │ │ - strbeq r4, [sl, #-2560] @ 0xfffff600 │ │ │ │ - strbeq r4, [sl, #-3312] @ 0xfffff310 │ │ │ │ + strbeq r4, [sl, #-2552] @ 0xfffff608 │ │ │ │ + strbeq r4, [sl, #-2544] @ 0xfffff610 │ │ │ │ + strbeq r4, [sl, #-3296] @ 0xfffff320 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - strbeq r4, [sl, #-2536] @ 0xfffff618 │ │ │ │ + strbeq r4, [sl, #-2520] @ 0xfffff628 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, #0 │ │ │ │ ldr lr, [pc, #176] @ 52584 <__cxa_atexit@plt+0x4612c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #172] @ 52588 <__cxa_atexit@plt+0x46130> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -71750,15 +71750,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 5258c <__cxa_atexit@plt+0x46134> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq lr, [sp], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -71792,15 +71792,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 52634 <__cxa_atexit@plt+0x461dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ ldrbteq lr, [sp], #544 @ 0x220 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -71838,18 +71838,18 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 51b28 <__cxa_atexit@plt+0x456d0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r4, [sl, #-1784] @ 0xfffff908 │ │ │ │ + strbeq r4, [sl, #-1768] @ 0xfffff918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -71890,37 +71890,37 @@ │ │ │ │ ldr r2, [pc, #32] @ 527bc <__cxa_atexit@plt+0x46364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 527c0 <__cxa_atexit@plt+0x46368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sl, #-1524] @ 0xfffffa0c │ │ │ │ - strbeq r4, [sl, #-2052] @ 0xfffff7fc │ │ │ │ + strbeq r4, [sl, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq r4, [sl, #-2036] @ 0xfffff80c │ │ │ │ ldrbteq sp, [sp], #1996 @ 0x7cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 527fc <__cxa_atexit@plt+0x463a4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 52804 <__cxa_atexit@plt+0x463ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 52808 <__cxa_atexit@plt+0x463b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sl, #-1484] @ 0xfffffa34 │ │ │ │ - strbeq r4, [sl, #-2196] @ 0xfffff76c │ │ │ │ + strbeq r4, [sl, #-1468] @ 0xfffffa44 │ │ │ │ + strbeq r4, [sl, #-2180] @ 0xfffff77c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52840 <__cxa_atexit@plt+0x463e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -71928,15 +71928,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 52858 <__cxa_atexit@plt+0x46400> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sl, #-1376] @ 0xfffffaa0 │ │ │ │ + strbeq r4, [sl, #-1360] @ 0xfffffab0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 528f8 <__cxa_atexit@plt+0x464a0> │ │ │ │ ldr r3, [pc, #172] @ 52918 <__cxa_atexit@plt+0x464c0> │ │ │ │ @@ -71979,18 +71979,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r4, [sl, #-1264] @ 0xfffffb10 │ │ │ │ + strbeq r4, [sl, #-1248] @ 0xfffffb20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5298c <__cxa_atexit@plt+0x46534> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -72017,17 +72017,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r4, [sl, #-1088] @ 0xfffffbc0 │ │ │ │ + strbeq r4, [sl, #-1072] @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 529ec <__cxa_atexit@plt+0x46594> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -72035,15 +72035,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 52a04 <__cxa_atexit@plt+0x465ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sl, #-948] @ 0xfffffc4c │ │ │ │ + strbeq r4, [sl, #-932] @ 0xfffffc5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 52aa4 <__cxa_atexit@plt+0x4664c> │ │ │ │ ldr r3, [pc, #172] @ 52ac4 <__cxa_atexit@plt+0x4666c> │ │ │ │ @@ -72086,18 +72086,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r4, [sl, #-836] @ 0xfffffcbc │ │ │ │ + strbeq r4, [sl, #-820] @ 0xfffffccc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52b38 <__cxa_atexit@plt+0x466e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -72124,17 +72124,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r4, [sl, #-660] @ 0xfffffd6c │ │ │ │ + strbeq r4, [sl, #-644] @ 0xfffffd7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52b98 <__cxa_atexit@plt+0x46740> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -72142,15 +72142,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 52bb0 <__cxa_atexit@plt+0x46758> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [sl, #-520] @ 0xfffffdf8 │ │ │ │ + strbeq r4, [sl, #-504] @ 0xfffffe08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 52c50 <__cxa_atexit@plt+0x467f8> │ │ │ │ ldr r3, [pc, #172] @ 52c70 <__cxa_atexit@plt+0x46818> │ │ │ │ @@ -72193,18 +72193,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r4, [sl, #-408] @ 0xfffffe68 │ │ │ │ + strbeq r4, [sl, #-392] @ 0xfffffe78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 52ce4 <__cxa_atexit@plt+0x4688c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -72231,17 +72231,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r4, [sl, #-232] @ 0xffffff18 │ │ │ │ + strbeq r4, [sl, #-216] @ 0xffffff28 │ │ │ │ ldrbteq sp, [sp], #2936 @ 0xb78 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52d9c <__cxa_atexit@plt+0x46944> │ │ │ │ @@ -72268,26 +72268,26 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [pc, #48] @ 52dc4 <__cxa_atexit@plt+0x4696c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r4, [sl, #-64] @ 0xffffffc0 │ │ │ │ + strbeq r4, [sl, #-48] @ 0xffffffd0 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ - strbeq r4, [sl, #-760] @ 0xfffffd08 │ │ │ │ + strbeq r4, [sl, #-744] @ 0xfffffd18 │ │ │ │ ldrbteq sp, [sp], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ and r1, r7, #3 │ │ │ │ ldmdb r5, {r2, r8} │ │ │ │ @@ -72352,15 +72352,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 52bb0 <__cxa_atexit@plt+0x46758> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -72380,15 +72380,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ b 52bb0 <__cxa_atexit@plt+0x46758> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -72402,16 +72402,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [sl, #-168] @ 0xffffff58 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [sl, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 53040 <__cxa_atexit@plt+0x46be8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -72437,15 +72437,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 52a04 <__cxa_atexit@plt+0x465ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -72465,15 +72465,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ b 52a04 <__cxa_atexit@plt+0x465ac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -72487,16 +72487,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [sl, #-3924] @ 0xfffff0ac │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [sl, #-3908] @ 0xfffff0bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 53194 <__cxa_atexit@plt+0x46d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -72522,15 +72522,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 52858 <__cxa_atexit@plt+0x46400> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -72550,15 +72550,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ b 52858 <__cxa_atexit@plt+0x46400> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -72572,16 +72572,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [sl, #-3584] @ 0xfffff200 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [sl, #-3568] @ 0xfffff210 │ │ │ │ ldrbteq ip, [sp], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #108] @ 532e4 <__cxa_atexit@plt+0x46e8c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -72600,21 +72600,21 @@ │ │ │ │ ldr lr, [pc, #56] @ 532ec <__cxa_atexit@plt+0x46e94> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff52c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrbteq ip, [sp], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -72630,18 +72630,18 @@ │ │ │ │ ldr lr, [pc, #40] @ 53354 <__cxa_atexit@plt+0x46efc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -72655,16 +72655,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [sl, #-3252] @ 0xfffff34c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [sl, #-3236] @ 0xfffff35c │ │ │ │ @ instruction: 0xffffd694 │ │ │ │ andeq r0, r0, r7 │ │ │ │ ldrbteq sp, [sp], #1252 @ 0x4e4 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -72766,15 +72766,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 5356c <__cxa_atexit@plt+0x47114> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq sp, [sp], #792 @ 0x318 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -72811,15 +72811,15 @@ │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 53620 <__cxa_atexit@plt+0x471c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq sp, [sp], #612 @ 0x264 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -72837,15 +72837,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sl, #-1836] @ 0xfffff8d4 │ │ │ │ + strbeq r3, [sl, #-1820] @ 0xfffff8e4 │ │ │ │ ldrbteq sp, [sp], #540 @ 0x21c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 536e8 <__cxa_atexit@plt+0x47290> │ │ │ │ ldr lr, [pc, #80] @ 536f0 <__cxa_atexit@plt+0x47298> │ │ │ │ @@ -72867,15 +72867,15 @@ │ │ │ │ b 53704 <__cxa_atexit@plt+0x472ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r3, [sl, #-1752] @ 0xfffff928 │ │ │ │ + strbeq r3, [sl, #-1736] @ 0xfffff938 │ │ │ │ ldrbteq sp, [sp], #420 @ 0x1a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -72999,52 +72999,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 5392c <__cxa_atexit@plt+0x474d4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r3, [sl, #-1212] @ 0xfffffb44 │ │ │ │ + strbeq r3, [sl, #-1196] @ 0xfffffb54 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq ip, [sp], #2616 @ 0xa38 │ │ │ │ ldrbteq ip, [sp], #3724 @ 0xe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 53964 <__cxa_atexit@plt+0x4750c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 53968 <__cxa_atexit@plt+0x47510> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq ip, [sp], #2512 @ 0x9d0 │ │ │ │ ldrbteq fp, [sp], #4068 @ 0xfe4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 53994 <__cxa_atexit@plt+0x4753c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 53998 <__cxa_atexit@plt+0x47540> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r3, [sl, #-1700] @ 0xfffff95c │ │ │ │ + strbeq r3, [sl, #-1684] @ 0xfffff96c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 539e0 <__cxa_atexit@plt+0x47588> │ │ │ │ @@ -73056,34 +73056,34 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [sl, #-1648] @ 0xfffff990 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [sl, #-1632] @ 0xfffff9a0 │ │ │ │ ldrbteq ip, [sp], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53a28 <__cxa_atexit@plt+0x475d0> │ │ │ │ ldr r2, [pc, #32] @ 53a30 <__cxa_atexit@plt+0x475d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 53a34 <__cxa_atexit@plt+0x475dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [sl, #-896] @ 0xfffffc80 │ │ │ │ - strbeq r3, [sl, #-1676] @ 0xfffff974 │ │ │ │ + strbeq r3, [sl, #-880] @ 0xfffffc90 │ │ │ │ + strbeq r3, [sl, #-1660] @ 0xfffff984 │ │ │ │ ldrbteq ip, [sp], #3460 @ 0xd84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 53ab0 <__cxa_atexit@plt+0x47658> │ │ │ │ @@ -73102,52 +73102,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 53ac8 <__cxa_atexit@plt+0x47670> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r3, [sl, #-800] @ 0xfffffce0 │ │ │ │ + strbeq r3, [sl, #-784] @ 0xfffffcf0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq ip, [sp], #2204 @ 0x89c │ │ │ │ ldrbteq ip, [sp], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 53b00 <__cxa_atexit@plt+0x476a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 53b04 <__cxa_atexit@plt+0x476ac> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq ip, [sp], #2100 @ 0x834 │ │ │ │ ldrbteq fp, [sp], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 53b30 <__cxa_atexit@plt+0x476d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 53b34 <__cxa_atexit@plt+0x476dc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r3, [sl, #-1288] @ 0xfffffaf8 │ │ │ │ + strbeq r3, [sl, #-1272] @ 0xfffffb08 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 53b7c <__cxa_atexit@plt+0x47724> │ │ │ │ @@ -73159,16 +73159,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [sl, #-1236] @ 0xfffffb2c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [sl, #-1220] @ 0xfffffb3c │ │ │ │ ldrbteq ip, [sp], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53cb0 <__cxa_atexit@plt+0x47858> │ │ │ │ @@ -73233,15 +73233,15 @@ │ │ │ │ str r4, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r7, [r8, #32]! │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -73273,15 +73273,15 @@ │ │ │ │ add lr, r5, #32 │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ str r9, [r5, #52] @ 0x34 │ │ │ │ ldr r7, [pc, #196] @ 53e0c <__cxa_atexit@plt+0x479b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #40 @ 0x28 │ │ │ │ cmp r0, r8 │ │ │ │ bcc 53dec <__cxa_atexit@plt+0x47994> │ │ │ │ ldr r1, [pc, #152] @ 53e00 <__cxa_atexit@plt+0x479a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #148] @ 53e04 <__cxa_atexit@plt+0x479ac> │ │ │ │ @@ -73317,19 +73317,19 @@ │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffab20 │ │ │ │ @ instruction: 0xffffa24c │ │ │ │ - strbeq r3, [sl, #-892] @ 0xfffffc84 │ │ │ │ + strbeq r3, [sl, #-876] @ 0xfffffc94 │ │ │ │ ldrbteq ip, [sp], #2756 @ 0xac4 │ │ │ │ andeq r1, r0, ip, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -73360,15 +73360,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r3, [pc, #152] @ 53f3c <__cxa_atexit@plt+0x47ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ @@ -73383,32 +73383,32 @@ │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r8, [r5, #44] @ 0x2c │ │ │ │ str r0, [r8, #8] │ │ │ │ ldr r7, [pc, #76] @ 53f48 <__cxa_atexit@plt+0x47af0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbeq r3, [sl, #-600] @ 0xfffffda8 │ │ │ │ + strbeq r3, [sl, #-584] @ 0xfffffdb8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffb3e0 │ │ │ │ ldrbteq fp, [sp], #3532 @ 0xdcc │ │ │ │ - strbeq r3, [sl, #-536] @ 0xfffffde8 │ │ │ │ + strbeq r3, [sl, #-520] @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - strbeq r3, [sl, #-432] @ 0xfffffe50 │ │ │ │ + strbeq r3, [sl, #-416] @ 0xfffffe60 │ │ │ │ ldrbteq ip, [sp], #2176 @ 0x880 │ │ │ │ andeq r3, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 53f7c <__cxa_atexit@plt+0x47b24> │ │ │ │ @@ -73429,36 +73429,36 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #40] @ 0x28 │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r7, [pc, #40] @ 53fe0 <__cxa_atexit@plt+0x47b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [sl, #-320] @ 0xfffffec0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [sl, #-304] @ 0xfffffed0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - strbeq r3, [sl, #-244] @ 0xffffff0c │ │ │ │ + strbeq r3, [sl, #-228] @ 0xffffff1c │ │ │ │ ldrbteq ip, [sp], #1248 @ 0x4e0 │ │ │ │ andeq r3, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54014 <__cxa_atexit@plt+0x47bbc> │ │ │ │ ldr r3, [pc, #104] @ 54070 <__cxa_atexit@plt+0x47c18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 54060 <__cxa_atexit@plt+0x47c08> │ │ │ │ ldr lr, [pc, #72] @ 54074 <__cxa_atexit@plt+0x47c1c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, #68] @ 54078 <__cxa_atexit@plt+0x47c20> │ │ │ │ @@ -73469,23 +73469,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r5, #36]! @ 0x24 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r2, [sl, #-3460] @ 0xfffff27c │ │ │ │ - strbeq r2, [sl, #-3432] @ 0xfffff298 │ │ │ │ + strbeq r2, [sl, #-3444] @ 0xfffff28c │ │ │ │ + strbeq r2, [sl, #-3416] @ 0xfffff2a8 │ │ │ │ ldrbteq ip, [sp], #1092 @ 0x444 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 540bc <__cxa_atexit@plt+0x47c64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 540c0 <__cxa_atexit@plt+0x47c68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -73495,15 +73495,15 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldrbteq ip, [sp], #1080 @ 0x438 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r2, [sl, #-3344] @ 0xfffff2f0 │ │ │ │ + strbeq r2, [sl, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -73520,15 +73520,15 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldrbteq ip, [sp], #980 @ 0x3d4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r2, [sl, #-3244] @ 0xfffff354 │ │ │ │ + strbeq r2, [sl, #-3228] @ 0xfffff364 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -73568,15 +73568,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r8, [pc, #144] @ 54274 <__cxa_atexit@plt+0x47e1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, sl │ │ │ │ - b 400758 <__cxa_atexit@plt+0x3f4300> │ │ │ │ + b 40078c <__cxa_atexit@plt+0x3f4334> │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 54240 <__cxa_atexit@plt+0x47de8> │ │ │ │ ldr r1, [pc, #80] @ 54250 <__cxa_atexit@plt+0x47df8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 54254 <__cxa_atexit@plt+0x47dfc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -73585,33 +73585,33 @@ │ │ │ │ str r0, [r5, #4]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ stmib r5, {r6, lr} │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r8, [pc, #52] @ 5425c <__cxa_atexit@plt+0x47e04> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 400720 <__cxa_atexit@plt+0x3f42c8> │ │ │ │ + b 400754 <__cxa_atexit@plt+0x3f42fc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffb0ec │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r2, [sl, #-2980] @ 0xfffff45c │ │ │ │ - strbeq r2, [sl, #-3628] @ 0xfffff1d4 │ │ │ │ + strbeq r2, [sl, #-2964] @ 0xfffff46c │ │ │ │ + strbeq r2, [sl, #-3612] @ 0xfffff1e4 │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ ldrbteq fp, [sp], #1964 @ 0x7ac │ │ │ │ - strbeq r2, [sl, #-3888] @ 0xfffff0d0 │ │ │ │ - strbeq r2, [sl, #-3696] @ 0xfffff190 │ │ │ │ + strbeq r2, [sl, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r2, [sl, #-3680] @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -73692,15 +73692,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff0a4 │ │ │ │ @ instruction: 0xffffb4d4 │ │ │ │ @ instruction: 0xffffc4fc │ │ │ │ @ instruction: 0xffffb828 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrbteq ip, [sp], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -73781,24 +73781,24 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r2, [sl, #-2200] @ 0xfffff768 │ │ │ │ + strbeq r2, [sl, #-2184] @ 0xfffff778 │ │ │ │ @ instruction: 0xfffff21c │ │ │ │ - strbeq r2, [sl, #-2360] @ 0xfffff6c8 │ │ │ │ - strbeq r2, [sl, #-2352] @ 0xfffff6d0 │ │ │ │ - strbeq r2, [sl, #-3104] @ 0xfffff3e0 │ │ │ │ - strbeq r2, [sl, #-2340] @ 0xfffff6dc │ │ │ │ + strbeq r2, [sl, #-2344] @ 0xfffff6d8 │ │ │ │ + strbeq r2, [sl, #-2336] @ 0xfffff6e0 │ │ │ │ + strbeq r2, [sl, #-3088] @ 0xfffff3f0 │ │ │ │ + strbeq r2, [sl, #-2324] @ 0xfffff6ec │ │ │ │ mov fp, r7 │ │ │ │ mov r9, #0 │ │ │ │ ldr lr, [pc, #176] @ 54624 <__cxa_atexit@plt+0x481cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #172] @ 54628 <__cxa_atexit@plt+0x481d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -73838,15 +73838,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 5462c <__cxa_atexit@plt+0x481d4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffff10c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq ip, [sp], #620 @ 0x26c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -73880,15 +73880,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 546d4 <__cxa_atexit@plt+0x4827c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff020 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ ldrbteq ip, [sp], #452 @ 0x1c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -73927,15 +73927,15 @@ │ │ │ │ b 533c4 <__cxa_atexit@plt+0x46f6c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r2, [sl, #-1588] @ 0xfffff9cc │ │ │ │ + strbeq r2, [sl, #-1572] @ 0xfffff9dc │ │ │ │ ldrbteq ip, [sp], #276 @ 0x114 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #48] @ 547d0 <__cxa_atexit@plt+0x48378> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #44] @ 547d4 <__cxa_atexit@plt+0x4837c> │ │ │ │ @@ -73947,15 +73947,15 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ b 533c4 <__cxa_atexit@plt+0x46f6c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r2, [sl, #-1504] @ 0xfffffa20 │ │ │ │ + strbeq r2, [sl, #-1488] @ 0xfffffa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -73967,19 +73967,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 54834 <__cxa_atexit@plt+0x483dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r2, [sl, #-1436] @ 0xfffffa64 │ │ │ │ + strbeq r2, [sl, #-1420] @ 0xfffffa74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54860 <__cxa_atexit@plt+0x48408> │ │ │ │ ldr r7, [pc, #96] @ 548b4 <__cxa_atexit@plt+0x4845c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -74002,18 +74002,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [sl, #-1380] @ 0xfffffa9c │ │ │ │ - strbeq r2, [sl, #-1332] @ 0xfffffacc │ │ │ │ - strbeq r2, [sl, #-1332] @ 0xfffffacc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [sl, #-1364] @ 0xfffffaac │ │ │ │ + strbeq r2, [sl, #-1316] @ 0xfffffadc │ │ │ │ + strbeq r2, [sl, #-1316] @ 0xfffffadc │ │ │ │ ldrbteq fp, [sp], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 548fc <__cxa_atexit@plt+0x484a4> │ │ │ │ ldr r8, [pc, #36] @ 54904 <__cxa_atexit@plt+0x484ac> │ │ │ │ @@ -74024,15 +74024,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c879c <__cxa_atexit@plt+0xbc344> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [sp], #2396 @ 0x95c │ │ │ │ - strbeq r2, [sl, #-1188] @ 0xfffffb5c │ │ │ │ + strbeq r2, [sl, #-1172] @ 0xfffffb6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 549a4 <__cxa_atexit@plt+0x4854c> │ │ │ │ ldr r2, [pc, #148] @ 549c0 <__cxa_atexit@plt+0x48568> │ │ │ │ @@ -74060,29 +74060,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r2, [sl, #-1112] @ 0xfffffba8 │ │ │ │ + strbeq r2, [sl, #-1096] @ 0xfffffbb8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r2, [sl, #-1100] @ 0xfffffbb4 │ │ │ │ - strbeq r2, [sl, #-1068] @ 0xfffffbd4 │ │ │ │ + strbeq r2, [sl, #-1084] @ 0xfffffbc4 │ │ │ │ + strbeq r2, [sl, #-1052] @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54a2c <__cxa_atexit@plt+0x485d4> │ │ │ │ @@ -74096,21 +74096,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 54a40 <__cxa_atexit@plt+0x485e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r2, [sl, #-952] @ 0xfffffc48 │ │ │ │ - strbeq r2, [sl, #-920] @ 0xfffffc68 │ │ │ │ + strbeq r2, [sl, #-936] @ 0xfffffc58 │ │ │ │ + strbeq r2, [sl, #-904] @ 0xfffffc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54a90 <__cxa_atexit@plt+0x48638> │ │ │ │ @@ -74124,53 +74124,53 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [sl, #-844] @ 0xfffffcb4 │ │ │ │ - strbeq r2, [sl, #-1468] @ 0xfffffa44 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [sl, #-828] @ 0xfffffcc4 │ │ │ │ + strbeq r2, [sl, #-1452] @ 0xfffffa54 │ │ │ │ ldrbteq sl, [sp], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54adc <__cxa_atexit@plt+0x48684> │ │ │ │ ldr r2, [pc, #32] @ 54ae4 <__cxa_atexit@plt+0x4868c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 54ae8 <__cxa_atexit@plt+0x48690> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl, #-716] @ 0xfffffd34 │ │ │ │ - strbeq r2, [sl, #-1244] @ 0xfffffb24 │ │ │ │ + strbeq r2, [sl, #-700] @ 0xfffffd44 │ │ │ │ + strbeq r2, [sl, #-1228] @ 0xfffffb34 │ │ │ │ ldrbteq fp, [sp], #1188 @ 0x4a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54b24 <__cxa_atexit@plt+0x486cc> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 54b2c <__cxa_atexit@plt+0x486d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 54b30 <__cxa_atexit@plt+0x486d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl, #-676] @ 0xfffffd5c │ │ │ │ - strbeq r2, [sl, #-1388] @ 0xfffffa94 │ │ │ │ + strbeq r2, [sl, #-660] @ 0xfffffd6c │ │ │ │ + strbeq r2, [sl, #-1372] @ 0xfffffaa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54b68 <__cxa_atexit@plt+0x48710> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -74178,15 +74178,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 54b80 <__cxa_atexit@plt+0x48728> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r2, [sl, #-552] @ 0xfffffdd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 54c20 <__cxa_atexit@plt+0x487c8> │ │ │ │ ldr r3, [pc, #172] @ 54c40 <__cxa_atexit@plt+0x487e8> │ │ │ │ @@ -74229,18 +74229,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r2, [sl, #-456] @ 0xfffffe38 │ │ │ │ + strbeq r2, [sl, #-440] @ 0xfffffe48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54cb4 <__cxa_atexit@plt+0x4885c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -74267,17 +74267,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r2, [sl, #-280] @ 0xfffffee8 │ │ │ │ + strbeq r2, [sl, #-264] @ 0xfffffef8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54d14 <__cxa_atexit@plt+0x488bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -74285,15 +74285,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 54d2c <__cxa_atexit@plt+0x488d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [sl, #-140] @ 0xffffff74 │ │ │ │ + strbeq r2, [sl, #-124] @ 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 54dcc <__cxa_atexit@plt+0x48974> │ │ │ │ ldr r3, [pc, #172] @ 54dec <__cxa_atexit@plt+0x48994> │ │ │ │ @@ -74336,18 +74336,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r2, [sl, #-28] @ 0xffffffe4 │ │ │ │ + strbeq r2, [sl, #-12] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 54e60 <__cxa_atexit@plt+0x48a08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -74374,17 +74374,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r1, [sl, #-3948] @ 0xfffff094 │ │ │ │ + strbeq r1, [sl, #-3932] @ 0xfffff0a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54ec0 <__cxa_atexit@plt+0x48a68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -74392,15 +74392,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 54ed8 <__cxa_atexit@plt+0x48a80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [sl, #-3808] @ 0xfffff120 │ │ │ │ + strbeq r1, [sl, #-3792] @ 0xfffff130 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 54f78 <__cxa_atexit@plt+0x48b20> │ │ │ │ ldr r3, [pc, #172] @ 54f98 <__cxa_atexit@plt+0x48b40> │ │ │ │ @@ -74443,18 +74443,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r1, [sl, #-3696] @ 0xfffff190 │ │ │ │ + strbeq r1, [sl, #-3680] @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5500c <__cxa_atexit@plt+0x48bb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -74481,17 +74481,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r1, [sl, #-3520] @ 0xfffff240 │ │ │ │ + strbeq r1, [sl, #-3504] @ 0xfffff250 │ │ │ │ ldrbteq sl, [sp], #4064 @ 0xfe0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 550b8 <__cxa_atexit@plt+0x48c60> │ │ │ │ @@ -74525,16 +74525,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ - strbeq r1, [sl, #-3368] @ 0xfffff2d8 │ │ │ │ - strbeq r1, [sl, #-3968] @ 0xfffff080 │ │ │ │ + strbeq r1, [sl, #-3352] @ 0xfffff2e8 │ │ │ │ + strbeq r1, [sl, #-3952] @ 0xfffff090 │ │ │ │ ldrbteq sl, [sp], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #120] @ 55174 <__cxa_atexit@plt+0x48d1c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -74556,25 +74556,25 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ ldr r7, [pc, #40] @ 55180 <__cxa_atexit@plt+0x48d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r1, [sl, #-3892] @ 0xfffff0cc │ │ │ │ + strbeq r1, [sl, #-3876] @ 0xfffff0dc │ │ │ │ ldrbteq sl, [sp], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -74590,21 +74590,21 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ ldr r7, [pc, #24] @ 551f8 <__cxa_atexit@plt+0x48da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r1, [sl, #-3756] @ 0xfffff154 │ │ │ │ + strbeq r1, [sl, #-3740] @ 0xfffff164 │ │ │ │ ldrbteq sl, [sp], #3476 @ 0xd94 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -74651,15 +74651,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 55330 <__cxa_atexit@plt+0x48ed8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 55304 <__cxa_atexit@plt+0x48eac> │ │ │ │ ldr r3, [pc, #52] @ 5531c <__cxa_atexit@plt+0x48ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 55320 <__cxa_atexit@plt+0x48ec8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ @@ -74668,15 +74668,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 54d2c <__cxa_atexit@plt+0x488d4> │ │ │ │ mov r5, #8 │ │ │ │ b 55310 <__cxa_atexit@plt+0x48eb8> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ @@ -74696,16 +74696,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [sl, #-3280] @ 0xfffff330 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [sl, #-3264] @ 0xfffff340 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 553d4 <__cxa_atexit@plt+0x48f7c> │ │ │ │ @@ -74717,16 +74717,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [sl, #-3196] @ 0xfffff384 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [sl, #-3180] @ 0xfffff394 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 55428 <__cxa_atexit@plt+0x48fd0> │ │ │ │ @@ -74738,16 +74738,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [sl, #-3112] @ 0xfffff3d8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [sl, #-3096] @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5547c <__cxa_atexit@plt+0x49024> │ │ │ │ @@ -74759,16 +74759,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [sl, #-3028] @ 0xfffff42c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [sl, #-3012] @ 0xfffff43c │ │ │ │ ldrbteq sl, [sp], #2956 @ 0xb8c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5550c <__cxa_atexit@plt+0x490b4> │ │ │ │ ldr lr, [pc, #104] @ 55514 <__cxa_atexit@plt+0x490bc> │ │ │ │ @@ -74796,15 +74796,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r1, [sl, #-2244] @ 0xfffff73c │ │ │ │ + strbeq r1, [sl, #-2228] @ 0xfffff74c │ │ │ │ ldrbteq sl, [sp], #2812 @ 0xafc │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -74866,44 +74866,44 @@ │ │ │ │ ldr r5, [pc, #136] @ 556a4 <__cxa_atexit@plt+0x4924c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ add r9, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #68] @ 55698 <__cxa_atexit@plt+0x49240> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #36] @ 55694 <__cxa_atexit@plt+0x4923c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - strbeq r1, [sl, #-1976] @ 0xfffff848 │ │ │ │ - strbeq r1, [sl, #-1936] @ 0xfffff870 │ │ │ │ + strbeq r1, [sl, #-1960] @ 0xfffff858 │ │ │ │ + strbeq r1, [sl, #-1920] @ 0xfffff880 │ │ │ │ ldrbteq sl, [sp], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -74935,15 +74935,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 55750 <__cxa_atexit@plt+0x492f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrbteq sl, [sp], #2244 @ 0x8c4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -74969,24 +74969,24 @@ │ │ │ │ ldr r2, [pc, #56] @ 557f0 <__cxa_atexit@plt+0x49398> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #28] @ 557f4 <__cxa_atexit@plt+0x4939c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r1, [sl, #-1556] @ 0xfffff9ec │ │ │ │ - strbeq r1, [sl, #-1524] @ 0xfffffa0c │ │ │ │ + strbeq r1, [sl, #-1540] @ 0xfffff9fc │ │ │ │ + strbeq r1, [sl, #-1508] @ 0xfffffa1c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -75002,24 +75002,24 @@ │ │ │ │ ldr r2, [pc, #56] @ 55874 <__cxa_atexit@plt+0x4941c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #28] @ 55878 <__cxa_atexit@plt+0x49420> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r1, [sl, #-1424] @ 0xfffffa70 │ │ │ │ - strbeq r1, [sl, #-1392] @ 0xfffffa90 │ │ │ │ + strbeq r1, [sl, #-1408] @ 0xfffffa80 │ │ │ │ + strbeq r1, [sl, #-1376] @ 0xfffffaa0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75034,17 +75034,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [sl, #-1300] @ 0xfffffaec │ │ │ │ - strbeq r1, [sl, #-1924] @ 0xfffff87c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [sl, #-1284] @ 0xfffffafc │ │ │ │ + strbeq r1, [sl, #-1908] @ 0xfffff88c │ │ │ │ ldrbteq fp, [sp], #368 @ 0x170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5591c <__cxa_atexit@plt+0x494c4> │ │ │ │ ldr r2, [pc, #40] @ 55924 <__cxa_atexit@plt+0x494cc> │ │ │ │ @@ -75056,15 +75056,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 53b98 <__cxa_atexit@plt+0x47740> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [sl, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq r1, [sl, #-1144] @ 0xfffffb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 55984 <__cxa_atexit@plt+0x4952c> │ │ │ │ @@ -75078,21 +75078,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 55998 <__cxa_atexit@plt+0x49540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r1, [sl, #-1120] @ 0xfffffba0 │ │ │ │ - strbeq r1, [sl, #-1088] @ 0xfffffbc0 │ │ │ │ + strbeq r1, [sl, #-1104] @ 0xfffffbb0 │ │ │ │ + strbeq r1, [sl, #-1072] @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 559e8 <__cxa_atexit@plt+0x49590> │ │ │ │ @@ -75106,17 +75106,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [sl, #-1012] @ 0xfffffc0c │ │ │ │ - strbeq r1, [sl, #-1636] @ 0xfffff99c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [sl, #-996] @ 0xfffffc1c │ │ │ │ + strbeq r1, [sl, #-1620] @ 0xfffff9ac │ │ │ │ ldrbteq fp, [sp], #112 @ 0x70 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #28 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 55a9c <__cxa_atexit@plt+0x49644> │ │ │ │ @@ -75157,15 +75157,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r1, [sl, #-852] @ 0xfffffcac │ │ │ │ + strbeq r1, [sl, #-836] @ 0xfffffcbc │ │ │ │ @ instruction: 0xffffee6c │ │ │ │ ldrbteq sl, [sp], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55af8 <__cxa_atexit@plt+0x496a0> │ │ │ │ @@ -75207,21 +75207,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 55b88 <__cxa_atexit@plt+0x49730> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - strbeq r1, [sl, #-656] @ 0xfffffd70 │ │ │ │ - strbeq r1, [sl, #-1236] @ 0xfffffb2c │ │ │ │ + strbeq r1, [sl, #-640] @ 0xfffffd80 │ │ │ │ + strbeq r1, [sl, #-1220] @ 0xfffffb3c │ │ │ │ ldrbteq sl, [sp], #3772 @ 0xebc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55c14 <__cxa_atexit@plt+0x497bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75270,26 +75270,26 @@ │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r6, [pc, #64] @ 55cb0 <__cxa_atexit@plt+0x49858> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - strbeq r1, [sl, #-372] @ 0xfffffe8c │ │ │ │ - strbeq r1, [sl, #-976] @ 0xfffffc30 │ │ │ │ + strbeq r1, [sl, #-356] @ 0xfffffe9c │ │ │ │ + strbeq r1, [sl, #-960] @ 0xfffffc40 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - strbeq r1, [sl, #-464] @ 0xfffffe30 │ │ │ │ + strbeq r1, [sl, #-448] @ 0xfffffe40 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -75325,19 +75325,19 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r3, [pc, #32] @ 55d70 <__cxa_atexit@plt+0x49918> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r1, [sl, #-168] @ 0xffffff58 │ │ │ │ - strbeq r1, [sl, #-748] @ 0xfffffd14 │ │ │ │ + strbeq r1, [sl, #-152] @ 0xffffff68 │ │ │ │ + strbeq r1, [sl, #-732] @ 0xfffffd24 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -75354,20 +75354,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ 55de4 <__cxa_atexit@plt+0x4998c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r0, [sl, #-4056] @ 0xfffff028 │ │ │ │ - strbeq r1, [sl, #-484] @ 0xfffffe1c │ │ │ │ + strbeq r0, [sl, #-4040] @ 0xfffff038 │ │ │ │ + strbeq r1, [sl, #-468] @ 0xfffffe2c │ │ │ │ ldrbteq sl, [sp], #1116 @ 0x45c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 55e18 <__cxa_atexit@plt+0x499c0> │ │ │ │ ldr r7, [pc, #100] @ 55e6c <__cxa_atexit@plt+0x49a14> │ │ │ │ @@ -75392,36 +75392,36 @@ │ │ │ │ str lr, [r6, #20] │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq sl, [sp], #1092 @ 0x444 │ │ │ │ ldrbteq sl, [sp], #1080 @ 0x438 │ │ │ │ - strbeq r1, [sl, #-656] @ 0xfffffd70 │ │ │ │ + strbeq r1, [sl, #-640] @ 0xfffffd80 │ │ │ │ ldrbteq r9, [sp], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55eb0 <__cxa_atexit@plt+0x49a58> │ │ │ │ ldr r2, [pc, #32] @ 55eb8 <__cxa_atexit@plt+0x49a60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 55ebc <__cxa_atexit@plt+0x49a64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sl, #-3832] @ 0xfffff108 │ │ │ │ - strbeq r1, [sl, #-264] @ 0xfffffef8 │ │ │ │ + strbeq r0, [sl, #-3816] @ 0xfffff118 │ │ │ │ + strbeq r1, [sl, #-248] @ 0xffffff08 │ │ │ │ ldrbteq sl, [sp], #948 @ 0x3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55f1c <__cxa_atexit@plt+0x49ac4> │ │ │ │ @@ -75436,43 +75436,43 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 55f40 <__cxa_atexit@plt+0x49ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r0, [sl, #-3732] @ 0xfffff16c │ │ │ │ - strbeq r1, [sl, #-396] @ 0xfffffe74 │ │ │ │ + strbeq r0, [sl, #-3716] @ 0xfffff17c │ │ │ │ + strbeq r1, [sl, #-380] @ 0xfffffe84 │ │ │ │ ldrbteq r9, [sp], #2660 @ 0xa64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55f7c <__cxa_atexit@plt+0x49b24> │ │ │ │ ldr r2, [pc, #32] @ 55f84 <__cxa_atexit@plt+0x49b2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 55f88 <__cxa_atexit@plt+0x49b30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sl, #-3628] @ 0xfffff1d4 │ │ │ │ - strbeq r1, [sl, #-60] @ 0xffffffc4 │ │ │ │ + strbeq r0, [sl, #-3612] @ 0xfffff1e4 │ │ │ │ + strbeq r1, [sl, #-44] @ 0xffffffd4 │ │ │ │ ldrbteq sl, [sp], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55fe8 <__cxa_atexit@plt+0x49b90> │ │ │ │ @@ -75487,25 +75487,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 5600c <__cxa_atexit@plt+0x49bb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r0, [sl, #-3528] @ 0xfffff238 │ │ │ │ - strbeq r1, [sl, #-192] @ 0xffffff40 │ │ │ │ + strbeq r0, [sl, #-3512] @ 0xfffff248 │ │ │ │ + strbeq r1, [sl, #-176] @ 0xffffff50 │ │ │ │ ldrbteq sl, [sp], #1884 @ 0x75c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 560bc <__cxa_atexit@plt+0x49c64> │ │ │ │ @@ -75540,25 +75540,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 560dc <__cxa_atexit@plt+0x49c84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #40] @ 560e0 <__cxa_atexit@plt+0x49c88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r0, [sl, #-3404] @ 0xfffff2b4 │ │ │ │ + strbeq r0, [sl, #-3388] @ 0xfffff2c4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ ldrbteq sl, [sp], #544 @ 0x220 │ │ │ │ ldrbteq sl, [sp], #532 @ 0x214 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbeq r0, [sl, #-3832] @ 0xfffff108 │ │ │ │ + strbeq r0, [sl, #-3816] @ 0xfffff118 │ │ │ │ ldrbteq sl, [sp], #1672 @ 0x688 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 5614c <__cxa_atexit@plt+0x49cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -75576,20 +75576,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 56158 <__cxa_atexit@plt+0x49d00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #20] @ 5615c <__cxa_atexit@plt+0x49d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrbteq sl, [sp], #388 @ 0x184 │ │ │ │ ldrbteq sl, [sp], #376 @ 0x178 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r0, [sl, #-3688] @ 0xfffff198 │ │ │ │ + strbeq r0, [sl, #-3672] @ 0xfffff1a8 │ │ │ │ ldrbteq sl, [sp], #1548 @ 0x60c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56190 <__cxa_atexit@plt+0x49d38> │ │ │ │ ldr r7, [pc, #52] @ 561b4 <__cxa_atexit@plt+0x49d5c> │ │ │ │ @@ -75600,17 +75600,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 561ac <__cxa_atexit@plt+0x49d54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #8] @ 561b0 <__cxa_atexit@plt+0x49d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r0, [sl, #-3592] @ 0xfffff1f8 │ │ │ │ + strbeq r0, [sl, #-3576] @ 0xfffff208 │ │ │ │ ldrbteq sl, [sp], #284 @ 0x11c │ │ │ │ ldrbteq sl, [sp], #272 @ 0x110 │ │ │ │ ldrbteq sl, [sp], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -75632,15 +75632,15 @@ │ │ │ │ ldr r5, [pc, #284] @ 56330 <__cxa_atexit@plt+0x49ed8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #280] @ 56334 <__cxa_atexit@plt+0x49edc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ add r3, r6, #24 │ │ │ │ and r0, r2, #3 │ │ │ │ cmp r0, #2 │ │ │ │ bne 562b0 <__cxa_atexit@plt+0x49e58> │ │ │ │ @@ -75660,20 +75660,20 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r3, [pc, #184] @ 5635c <__cxa_atexit@plt+0x49f04> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 56308 <__cxa_atexit@plt+0x49eb0> │ │ │ │ ldr r7, [pc, #124] @ 56340 <__cxa_atexit@plt+0x49ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #120] @ 56344 <__cxa_atexit@plt+0x49eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -75695,37 +75695,37 @@ │ │ │ │ ldr r7, [pc, #24] @ 56328 <__cxa_atexit@plt+0x49ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ ldrbteq sl, [sp], #96 @ 0x60 │ │ │ │ ldrbteq sl, [sp], #160 @ 0xa0 │ │ │ │ ldrbteq sl, [sp], #148 @ 0x94 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - strbeq r0, [sl, #-2796] @ 0xfffff514 │ │ │ │ - strbeq r0, [sl, #-2764] @ 0xfffff534 │ │ │ │ + strbeq r0, [sl, #-2780] @ 0xfffff524 │ │ │ │ + strbeq r0, [sl, #-2748] @ 0xfffff544 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ ldrbteq sl, [sp], #8 │ │ │ │ - strbeq r0, [sl, #-2888] @ 0xfffff4b8 │ │ │ │ - strbeq r0, [sl, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq r0, [sl, #-2872] @ 0xfffff4c8 │ │ │ │ + strbeq r0, [sl, #-2848] @ 0xfffff4e0 │ │ │ │ ldrbteq r9, [sp], #4056 @ 0xfd8 │ │ │ │ ldrbteq r9, [sp], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 56380 <__cxa_atexit@plt+0x49f28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldrbteq r9, [sp], #3832 @ 0xef8 │ │ │ │ ldrbteq sl, [sp], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75744,25 +75744,25 @@ │ │ │ │ ldr r2, [pc, #60] @ 56410 <__cxa_atexit@plt+0x49fb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ str r1, [r3, #20] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r3, [pc, #32] @ 56414 <__cxa_atexit@plt+0x49fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r9, [sp], #3772 @ 0xebc │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - strbeq r0, [sl, #-2552] @ 0xfffff608 │ │ │ │ - strbeq r0, [sl, #-2520] @ 0xfffff628 │ │ │ │ + strbeq r0, [sl, #-2536] @ 0xfffff618 │ │ │ │ + strbeq r0, [sl, #-2504] @ 0xfffff638 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldrbteq r9, [sp], #3676 @ 0xe5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75785,18 +75785,18 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 5649c <__cxa_atexit@plt+0x4a044> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ - strbeq r0, [sl, #-2404] @ 0xfffff69c │ │ │ │ - strbeq r0, [sl, #-2376] @ 0xfffff6b8 │ │ │ │ + strbeq r0, [sl, #-2388] @ 0xfffff6ac │ │ │ │ + strbeq r0, [sl, #-2360] @ 0xfffff6c8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq r9, [sp], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 564dc <__cxa_atexit@plt+0x4a084> │ │ │ │ @@ -75804,19 +75804,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 564e8 <__cxa_atexit@plt+0x4a090> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [sp], #2584 @ 0xa18 │ │ │ │ - strbeq r0, [sl, #-2244] @ 0xfffff73c │ │ │ │ + strbeq r0, [sl, #-2228] @ 0xfffff74c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5655c <__cxa_atexit@plt+0x4a104> │ │ │ │ ldr r2, [pc, #116] @ 5657c <__cxa_atexit@plt+0x4a124> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -75846,15 +75846,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 56584 <__cxa_atexit@plt+0x4a12c> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r0, [sl, #-2172] @ 0xfffff784 │ │ │ │ + strbeq r0, [sl, #-2156] @ 0xfffff794 │ │ │ │ ldrbteq r9, [sp], #3492 @ 0xda4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 565b4 <__cxa_atexit@plt+0x4a15c> │ │ │ │ @@ -75898,29 +75898,29 @@ │ │ │ │ bne 56654 <__cxa_atexit@plt+0x4a1fc> │ │ │ │ ldr r3, [pc, #68] @ 56684 <__cxa_atexit@plt+0x4a22c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #56] @ 56688 <__cxa_atexit@plt+0x4a230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #48] @ 5668c <__cxa_atexit@plt+0x4a234> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r3, #-8]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r0, [sl, #-1936] @ 0xfffff870 │ │ │ │ + strbeq r0, [sl, #-1920] @ 0xfffff880 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq r0, [sl, #-2400] @ 0xfffff6a0 │ │ │ │ + strbeq r0, [sl, #-2384] @ 0xfffff6b0 │ │ │ │ ldrbteq r9, [sp], #740 @ 0x2e4 │ │ │ │ ldrbteq sl, [sp], #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 566f4 <__cxa_atexit@plt+0x4a29c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -75931,47 +75931,47 @@ │ │ │ │ bne 566e0 <__cxa_atexit@plt+0x4a288> │ │ │ │ ldr r3, [pc, #52] @ 566f8 <__cxa_atexit@plt+0x4a2a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #40] @ 566fc <__cxa_atexit@plt+0x4a2a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 56700 <__cxa_atexit@plt+0x4a2a8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r0, [sl, #-2268] @ 0xfffff724 │ │ │ │ + strbeq r0, [sl, #-2252] @ 0xfffff734 │ │ │ │ ldrbteq r9, [sp], #600 @ 0x258 │ │ │ │ ldrbteq sl, [sp], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56738 <__cxa_atexit@plt+0x4a2e0> │ │ │ │ ldr r3, [pc, #44] @ 56750 <__cxa_atexit@plt+0x4a2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #32] @ 56754 <__cxa_atexit@plt+0x4a2fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ 5674c <__cxa_atexit@plt+0x4a2f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [sp], #512 @ 0x200 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [sl, #-2172] @ 0xfffff784 │ │ │ │ + strbeq r0, [sl, #-2156] @ 0xfffff794 │ │ │ │ ldrbteq r9, [sp], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 567a8 <__cxa_atexit@plt+0x4a350> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -76009,19 +76009,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 56818 <__cxa_atexit@plt+0x4a3c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 5681c <__cxa_atexit@plt+0x4a3c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sl, #-1432] @ 0xfffffa68 │ │ │ │ - strbeq r0, [sl, #-1960] @ 0xfffff858 │ │ │ │ + strbeq r0, [sl, #-1416] @ 0xfffffa78 │ │ │ │ + strbeq r0, [sl, #-1944] @ 0xfffff868 │ │ │ │ ldrbteq r9, [sp], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56860 <__cxa_atexit@plt+0x4a408> │ │ │ │ ldr r2, [pc, #40] @ 56868 <__cxa_atexit@plt+0x4a410> │ │ │ │ @@ -76029,19 +76029,19 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 5686c <__cxa_atexit@plt+0x4a414> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r0, [sl, #-1348] @ 0xfffffabc │ │ │ │ + strbeq r0, [sl, #-1332] @ 0xfffffacc │ │ │ │ ldrbteq r9, [sp], #2564 @ 0xa04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -76050,20 +76050,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #20] @ 568c4 <__cxa_atexit@plt+0x4a46c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r0, [sl, #-2032] @ 0xfffff810 │ │ │ │ + strbeq r0, [sl, #-2016] @ 0xfffff820 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 56960 <__cxa_atexit@plt+0x4a508> │ │ │ │ ldr r2, [pc, #148] @ 5697c <__cxa_atexit@plt+0x4a524> │ │ │ │ @@ -76091,29 +76091,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r0, [sl, #-1180] @ 0xfffffb64 │ │ │ │ + strbeq r0, [sl, #-1164] @ 0xfffffb74 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r0, [sl, #-1168] @ 0xfffffb70 │ │ │ │ - strbeq r0, [sl, #-1136] @ 0xfffffb90 │ │ │ │ + strbeq r0, [sl, #-1152] @ 0xfffffb80 │ │ │ │ + strbeq r0, [sl, #-1120] @ 0xfffffba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 569e8 <__cxa_atexit@plt+0x4a590> │ │ │ │ @@ -76127,21 +76127,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 569fc <__cxa_atexit@plt+0x4a5a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r0, [sl, #-1020] @ 0xfffffc04 │ │ │ │ - strbeq r0, [sl, #-988] @ 0xfffffc24 │ │ │ │ + strbeq r0, [sl, #-1004] @ 0xfffffc14 │ │ │ │ + strbeq r0, [sl, #-972] @ 0xfffffc34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 56a4c <__cxa_atexit@plt+0x4a5f4> │ │ │ │ @@ -76155,32 +76155,32 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [sl, #-912] @ 0xfffffc70 │ │ │ │ - strbeq r0, [sl, #-1536] @ 0xfffffa00 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [sl, #-896] @ 0xfffffc80 │ │ │ │ + strbeq r0, [sl, #-1520] @ 0xfffffa10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 56a9c <__cxa_atexit@plt+0x4a644> │ │ │ │ ldr r2, [pc, #36] @ 56aac <__cxa_atexit@plt+0x4a654> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ ldrbteq r8, [sp], #3804 @ 0xedc │ │ │ │ andeq r0, r1, r2 │ │ │ │ @@ -76208,21 +76208,21 @@ │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r7, [pc, #32] @ 56b40 <__cxa_atexit@plt+0x4a6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ mov r8, sl │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [sl, #-704] @ 0xfffffd40 │ │ │ │ + strbeq r0, [sl, #-688] @ 0xfffffd50 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r0, [sl, #-1312] @ 0xfffffae0 │ │ │ │ - strbeq r0, [sl, #-1292] @ 0xfffffaf4 │ │ │ │ + strbeq r0, [sl, #-1296] @ 0xfffffaf0 │ │ │ │ + strbeq r0, [sl, #-1276] @ 0xfffffb04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 56b78 <__cxa_atexit@plt+0x4a720> │ │ │ │ @@ -76230,15 +76230,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ ldrbteq r9, [sp], #2924 @ 0xb6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56bc8 <__cxa_atexit@plt+0x4a770> │ │ │ │ @@ -76247,19 +76247,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 56bd4 <__cxa_atexit@plt+0x4a77c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r0, [sl, #-468] @ 0xfffffe2c │ │ │ │ + strbeq r0, [sl, #-452] @ 0xfffffe3c │ │ │ │ ldrbteq r9, [sp], #2844 @ 0xb1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 56c2c <__cxa_atexit@plt+0x4a7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -76270,15 +76270,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ 56c34 <__cxa_atexit@plt+0x4a7dc> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq r9, [sp], #1764 @ 0x6e4 │ │ │ │ ldrbteq r9, [sp], #2748 @ 0xabc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -76288,29 +76288,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 56c70 <__cxa_atexit@plt+0x4a818> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r9, [sp], #1692 @ 0x69c │ │ │ │ ldrbteq r8, [sp], #3292 @ 0xcdc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 56c9c <__cxa_atexit@plt+0x4a844> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 56ca0 <__cxa_atexit@plt+0x4a848> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r0, [sl, #-924] @ 0xfffffc64 │ │ │ │ + strbeq r0, [sl, #-908] @ 0xfffffc74 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 56ce8 <__cxa_atexit@plt+0x4a890> │ │ │ │ @@ -76322,16 +76322,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [sl, #-872] @ 0xfffffc98 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [sl, #-856] @ 0xfffffca8 │ │ │ │ ldrbteq r9, [sp], #2552 @ 0x9f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -76341,15 +76341,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrbteq r9, [sp], #2476 @ 0x9ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -76374,15 +76374,15 @@ │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -76403,15 +76403,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ ldrbteq r9, [sp], #2264 @ 0x8d8 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56e88 <__cxa_atexit@plt+0x4aa30> │ │ │ │ @@ -76423,20 +76423,20 @@ │ │ │ │ ldr r2, [pc, #36] @ 56e94 <__cxa_atexit@plt+0x4aa3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ ldr r7, [pc, #24] @ 56e98 <__cxa_atexit@plt+0x4aa40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq pc, [r9, #-3872] @ 0xfffff0e0 @ │ │ │ │ - strbeq r0, [sl, #-304] @ 0xfffffed0 │ │ │ │ + strbeq pc, [r9, #-3856] @ 0xfffff0f0 @ │ │ │ │ + strbeq r0, [sl, #-288] @ 0xfffffee0 │ │ │ │ ldrbteq r9, [sp], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ @@ -76459,15 +76459,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r8, [sp], #2628 @ 0xa44 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ ldrbteq r9, [sp], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -76483,32 +76483,32 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56fb0 <__cxa_atexit@plt+0x4ab58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 56fb8 <__cxa_atexit@plt+0x4ab60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r9, #-3568] @ 0xfffff210 @ │ │ │ │ + strbeq pc, [r9, #-3552] @ 0xfffff220 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 56ffc <__cxa_atexit@plt+0x4aba4> │ │ │ │ ldr r1, [pc, #44] @ 57004 <__cxa_atexit@plt+0x4abac> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -76516,19 +76516,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 57008 <__cxa_atexit@plt+0x4abb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq pc, [r9, #-3496] @ 0xfffff258 @ │ │ │ │ + strbeq pc, [r9, #-3480] @ 0xfffff268 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -76558,16 +76558,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq pc, [r9, #-3516] @ 0xfffff244 @ │ │ │ │ - strbeq pc, [r9, #-3428] @ 0xfffff29c @ │ │ │ │ + strbeq pc, [r9, #-3500] @ 0xfffff254 @ │ │ │ │ + strbeq pc, [r9, #-3412] @ 0xfffff2ac @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76617,15 +76617,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq pc, [r9, #-3140] @ 0xfffff3bc @ │ │ │ │ + strbeq pc, [r9, #-3124] @ 0xfffff3cc @ │ │ │ │ ldrbteq r9, [sp], #1412 @ 0x584 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 5723c <__cxa_atexit@plt+0x4ade4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ @@ -76660,15 +76660,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrbteq r8, [sp], #1824 @ 0x720 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ ldrbteq r9, [sp], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -76700,15 +76700,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r8, [sp], #1664 @ 0x680 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -76716,34 +76716,34 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 57324 <__cxa_atexit@plt+0x4aecc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r9, #-2692] @ 0xfffff57c @ │ │ │ │ + strbeq pc, [r9, #-2676] @ 0xfffff58c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5735c <__cxa_atexit@plt+0x4af04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 57364 <__cxa_atexit@plt+0x4af0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r9, #-2628] @ 0xfffff5bc @ │ │ │ │ + strbeq pc, [r9, #-2612] @ 0xfffff5cc @ │ │ │ │ ldrbteq r8, [sp], #3900 @ 0xf3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 573e0 <__cxa_atexit@plt+0x4af88> │ │ │ │ @@ -76762,38 +76762,38 @@ │ │ │ │ ldr r9, [pc, #60] @ 573f8 <__cxa_atexit@plt+0x4afa0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq pc, [r9, #-2544] @ 0xfffff610 @ │ │ │ │ + strbeq pc, [r9, #-2528] @ 0xfffff620 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r8, [sp], #3824 @ 0xef0 │ │ │ │ ldrbteq r8, [sp], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 57430 <__cxa_atexit@plt+0x4afd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 57434 <__cxa_atexit@plt+0x4afdc> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [sp], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -76807,16 +76807,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r9, #-3028] @ 0xfffff42c @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r9, #-3012] @ 0xfffff43c @ │ │ │ │ ldrbteq r8, [sp], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 574f4 <__cxa_atexit@plt+0x4b09c> │ │ │ │ @@ -76834,24 +76834,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 57518 <__cxa_atexit@plt+0x4b0c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq pc, [r9, #-2244] @ 0xfffff73c @ │ │ │ │ + strbeq pc, [r9, #-2228] @ 0xfffff74c @ │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -76878,50 +76878,50 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 575c8 <__cxa_atexit@plt+0x4b170> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq pc, [r9, #-2080] @ 0xfffff7e0 @ │ │ │ │ + strbeq pc, [r9, #-2064] @ 0xfffff7f0 @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq pc, [r9, #-2704] @ 0xfffff570 @ │ │ │ │ + strbeq pc, [r9, #-2688] @ 0xfffff580 @ │ │ │ │ ldrbteq r9, [sp], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 57600 <__cxa_atexit@plt+0x4b1a8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 57604 <__cxa_atexit@plt+0x4b1ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r9, #-2612] @ 0xfffff5cc @ │ │ │ │ + strbeq pc, [r9, #-2596] @ 0xfffff5dc @ │ │ │ │ ldrbteq r9, [sp], #20 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 57630 <__cxa_atexit@plt+0x4b1d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 57634 <__cxa_atexit@plt+0x4b1dc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r9, [sp], #0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -76935,16 +76935,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r9, #-2516] @ 0xfffff62c @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r9, #-2500] @ 0xfffff63c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57724 <__cxa_atexit@plt+0x4b2cc> │ │ │ │ ldr r2, [pc, #148] @ 57740 <__cxa_atexit@plt+0x4b2e8> │ │ │ │ @@ -76972,29 +76972,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq pc, [r9, #-1752] @ 0xfffff928 @ │ │ │ │ + strbeq pc, [r9, #-1736] @ 0xfffff938 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq pc, [r9, #-1740] @ 0xfffff934 @ │ │ │ │ - strbeq pc, [r9, #-1708] @ 0xfffff954 @ │ │ │ │ + strbeq pc, [r9, #-1724] @ 0xfffff944 @ │ │ │ │ + strbeq pc, [r9, #-1692] @ 0xfffff964 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 577ac <__cxa_atexit@plt+0x4b354> │ │ │ │ @@ -77008,21 +77008,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 577c0 <__cxa_atexit@plt+0x4b368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq pc, [r9, #-1592] @ 0xfffff9c8 @ │ │ │ │ - strbeq pc, [r9, #-1560] @ 0xfffff9e8 @ │ │ │ │ + strbeq pc, [r9, #-1576] @ 0xfffff9d8 @ │ │ │ │ + strbeq pc, [r9, #-1544] @ 0xfffff9f8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57810 <__cxa_atexit@plt+0x4b3b8> │ │ │ │ @@ -77036,32 +77036,32 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r9, #-1484] @ 0xfffffa34 @ │ │ │ │ - strbeq pc, [r9, #-2108] @ 0xfffff7c4 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r9, #-1468] @ 0xfffffa44 @ │ │ │ │ + strbeq pc, [r9, #-2092] @ 0xfffff7d4 @ │ │ │ │ ldrbteq r8, [sp], #3620 @ 0xe24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [pc, #28] @ 57854 <__cxa_atexit@plt+0x4b3fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #24] @ 57858 <__cxa_atexit@plt+0x4b400> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ 5785c <__cxa_atexit@plt+0x4b404> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldrbteq r7, [sp], #2720 @ 0xaa0 │ │ │ │ - strbeq pc, [r9, #-2148] @ 0xfffff79c @ │ │ │ │ - strbeq pc, [r9, #-1904] @ 0xfffff890 @ │ │ │ │ + strbeq pc, [r9, #-2132] @ 0xfffff7ac @ │ │ │ │ + strbeq pc, [r9, #-1888] @ 0xfffff8a0 @ │ │ │ │ ldrbteq r8, [sp], #3644 @ 0xe3c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 578e0 <__cxa_atexit@plt+0x4b488> │ │ │ │ @@ -77095,16 +77095,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - strbeq pc, [r9, #-1280] @ 0xfffffb00 @ │ │ │ │ - strbeq pc, [r9, #-1880] @ 0xfffff8a8 @ │ │ │ │ + strbeq pc, [r9, #-1264] @ 0xfffffb10 @ │ │ │ │ + strbeq pc, [r9, #-1864] @ 0xfffff8b8 @ │ │ │ │ ldrbteq r8, [sp], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 57960 <__cxa_atexit@plt+0x4b508> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -77115,15 +77115,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ 57968 <__cxa_atexit@plt+0x4b510> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq r8, [sp], #3288 @ 0xcd8 │ │ │ │ ldrbteq r8, [sp], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -77133,15 +77133,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 579a4 <__cxa_atexit@plt+0x4b54c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [sp], #3216 @ 0xc90 │ │ │ │ ldrbteq r8, [sp], #3252 @ 0xcb4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #148] @ 57a54 <__cxa_atexit@plt+0x4b5fc> │ │ │ │ @@ -77156,15 +77156,15 @@ │ │ │ │ ldr r3, [pc, #116] @ 57a58 <__cxa_atexit@plt+0x4b600> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r9, [pc, #100] @ 57a5c <__cxa_atexit@plt+0x4b604> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 57a44 <__cxa_atexit@plt+0x4b5ec> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -77178,34 +77178,34 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq pc, [r9, #-1592] @ 0xfffff9c8 @ │ │ │ │ - strbeq pc, [r9, #-1556] @ 0xfffff9ec @ │ │ │ │ + strbeq pc, [r9, #-1576] @ 0xfffff9d8 @ │ │ │ │ + strbeq pc, [r9, #-1540] @ 0xfffff9fc @ │ │ │ │ ldrbteq r8, [sp], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 57aa0 <__cxa_atexit@plt+0x4b648> │ │ │ │ ldr r3, [pc, #104] @ 57af0 <__cxa_atexit@plt+0x4b698> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r9, [pc, #88] @ 57af4 <__cxa_atexit@plt+0x4b69c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 57ae0 <__cxa_atexit@plt+0x4b688> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #60] @ 57af8 <__cxa_atexit@plt+0x4b6a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -77217,18 +77217,18 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq pc, [r9, #-1428] @ 0xfffffa6c @ │ │ │ │ - strbeq pc, [r9, #-1400] @ 0xfffffa88 @ │ │ │ │ + strbeq pc, [r9, #-1412] @ 0xfffffa7c @ │ │ │ │ + strbeq pc, [r9, #-1384] @ 0xfffffa98 @ │ │ │ │ ldrbteq r8, [sp], #2892 @ 0xb4c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -77238,18 +77238,18 @@ │ │ │ │ ldr r2, [pc, #40] @ 57b54 <__cxa_atexit@plt+0x4b6fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -77264,16 +77264,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r9, #-1204] @ 0xfffffb4c @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r9, #-1188] @ 0xfffffb5c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57c48 <__cxa_atexit@plt+0x4b7f0> │ │ │ │ ldr r2, [pc, #148] @ 57c64 <__cxa_atexit@plt+0x4b80c> │ │ │ │ @@ -77301,29 +77301,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq pc, [r9, #-436] @ 0xfffffe4c @ │ │ │ │ + strbeq pc, [r9, #-420] @ 0xfffffe5c @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq pc, [r9, #-424] @ 0xfffffe58 @ │ │ │ │ - strbeq pc, [r9, #-392] @ 0xfffffe78 @ │ │ │ │ + strbeq pc, [r9, #-408] @ 0xfffffe68 @ │ │ │ │ + strbeq pc, [r9, #-376] @ 0xfffffe88 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57cd0 <__cxa_atexit@plt+0x4b878> │ │ │ │ @@ -77337,21 +77337,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 57ce4 <__cxa_atexit@plt+0x4b88c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq pc, [r9, #-276] @ 0xfffffeec @ │ │ │ │ - strbeq pc, [r9, #-244] @ 0xffffff0c @ │ │ │ │ + strbeq pc, [r9, #-260] @ 0xfffffefc @ │ │ │ │ + strbeq pc, [r9, #-228] @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57d34 <__cxa_atexit@plt+0x4b8dc> │ │ │ │ @@ -77365,32 +77365,32 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r9, #-168] @ 0xffffff58 @ │ │ │ │ - strbeq pc, [r9, #-792] @ 0xfffffce8 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r9, #-152] @ 0xffffff68 @ │ │ │ │ + strbeq pc, [r9, #-776] @ 0xfffffcf8 @ │ │ │ │ ldrbteq r8, [sp], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [pc, #28] @ 57d78 <__cxa_atexit@plt+0x4b920> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #24] @ 57d7c <__cxa_atexit@plt+0x4b924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ 57d80 <__cxa_atexit@plt+0x4b928> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldrbteq r7, [sp], #1404 @ 0x57c │ │ │ │ - strbeq pc, [r9, #-832] @ 0xfffffcc0 @ │ │ │ │ - strbeq pc, [r9, #-588] @ 0xfffffdb4 @ │ │ │ │ + strbeq pc, [r9, #-816] @ 0xfffffcd0 @ │ │ │ │ + strbeq pc, [r9, #-572] @ 0xfffffdc4 @ │ │ │ │ ldrbteq r8, [sp], #2296 @ 0x8f8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57e04 <__cxa_atexit@plt+0x4b9ac> │ │ │ │ @@ -77424,16 +77424,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - strbeq lr, [r9, #-4060] @ 0xfffff024 │ │ │ │ - strbeq pc, [r9, #-564] @ 0xfffffdcc @ │ │ │ │ + strbeq lr, [r9, #-4044] @ 0xfffff034 │ │ │ │ + strbeq pc, [r9, #-548] @ 0xfffffddc @ │ │ │ │ ldrbteq r8, [sp], #2108 @ 0x83c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 57e84 <__cxa_atexit@plt+0x4ba2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -77444,47 +77444,47 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 57e88 <__cxa_atexit@plt+0x4ba30> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 57e8c <__cxa_atexit@plt+0x4ba34> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq pc, [r9, #-452] @ 0xfffffe3c @ │ │ │ │ + strbeq pc, [r9, #-436] @ 0xfffffe4c @ │ │ │ │ ldrbteq r8, [sp], #2012 @ 0x7dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 57ec4 <__cxa_atexit@plt+0x4ba6c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 57ec8 <__cxa_atexit@plt+0x4ba70> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r9, #-380] @ 0xfffffe84 @ │ │ │ │ + strbeq pc, [r9, #-364] @ 0xfffffe94 @ │ │ │ │ ldrbteq r8, [sp], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 57ef4 <__cxa_atexit@plt+0x4ba9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 57ef8 <__cxa_atexit@plt+0x4baa0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r9, #-324] @ 0xfffffebc @ │ │ │ │ + strbeq pc, [r9, #-308] @ 0xfffffecc @ │ │ │ │ ldrbteq r8, [sp], #1868 @ 0x74c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -77494,18 +77494,18 @@ │ │ │ │ ldr r2, [pc, #40] @ 57f54 <__cxa_atexit@plt+0x4bafc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -77520,16 +77520,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r9, #-180] @ 0xffffff4c @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r9, #-164] @ 0xffffff5c @ │ │ │ │ ldrbteq r8, [sp], #1788 @ 0x6fc │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 58068 <__cxa_atexit@plt+0x4bc10> │ │ │ │ @@ -77576,15 +77576,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ - strbeq lr, [r9, #-3492] @ 0xfffff25c │ │ │ │ + strbeq lr, [r9, #-3476] @ 0xfffff26c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq r8, [sp], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -77646,42 +77646,42 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #124] @ 5820c <__cxa_atexit@plt+0x4bdb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ add r9, r6, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 58200 <__cxa_atexit@plt+0x4bda8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #32] @ 581fc <__cxa_atexit@plt+0x4bda4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ - strbeq lr, [r9, #-3140] @ 0xfffff3bc │ │ │ │ - strbeq lr, [r9, #-3100] @ 0xfffff3e4 │ │ │ │ + strbeq lr, [r9, #-3124] @ 0xfffff3cc │ │ │ │ + strbeq lr, [r9, #-3084] @ 0xfffff3f4 │ │ │ │ ldrbteq r8, [sp], #1132 @ 0x46c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -77714,15 +77714,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 582bc <__cxa_atexit@plt+0x4be64> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrbteq r8, [sp], #956 @ 0x3bc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -77748,24 +77748,24 @@ │ │ │ │ ldr r2, [pc, #56] @ 5835c <__cxa_atexit@plt+0x4bf04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #28] @ 58360 <__cxa_atexit@plt+0x4bf08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq lr, [r9, #-2728] @ 0xfffff558 │ │ │ │ - strbeq lr, [r9, #-2696] @ 0xfffff578 │ │ │ │ + strbeq lr, [r9, #-2712] @ 0xfffff568 │ │ │ │ + strbeq lr, [r9, #-2680] @ 0xfffff588 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -77781,24 +77781,24 @@ │ │ │ │ ldr r2, [pc, #56] @ 583e0 <__cxa_atexit@plt+0x4bf88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #28] @ 583e4 <__cxa_atexit@plt+0x4bf8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq lr, [r9, #-2596] @ 0xfffff5dc │ │ │ │ - strbeq lr, [r9, #-2564] @ 0xfffff5fc │ │ │ │ + strbeq lr, [r9, #-2580] @ 0xfffff5ec │ │ │ │ + strbeq lr, [r9, #-2548] @ 0xfffff60c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77813,17 +77813,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r9, #-2472] @ 0xfffff658 │ │ │ │ - strbeq lr, [r9, #-3096] @ 0xfffff3e8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r9, #-2456] @ 0xfffff668 │ │ │ │ + strbeq lr, [r9, #-3080] @ 0xfffff3f8 │ │ │ │ ldrbteq r8, [sp], #660 @ 0x294 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #48 @ 0x30 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 5850c <__cxa_atexit@plt+0x4c0b4> │ │ │ │ @@ -77873,16 +77873,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ - strbeq lr, [r9, #-2316] @ 0xfffff6f4 │ │ │ │ - strbeq lr, [r9, #-2292] @ 0xfffff70c │ │ │ │ + strbeq lr, [r9, #-2300] @ 0xfffff704 │ │ │ │ + strbeq lr, [r9, #-2276] @ 0xfffff71c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff06c │ │ │ │ ldrbteq r7, [sp], #1300 @ 0x514 │ │ │ │ ldrbteq r8, [sp], #380 @ 0x17c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 58594 <__cxa_atexit@plt+0x4c13c> │ │ │ │ @@ -77896,15 +77896,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ 5859c <__cxa_atexit@plt+0x4c144> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq r8, [sp], #144 @ 0x90 │ │ │ │ ldrbteq r8, [sp], #284 @ 0x11c │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -77914,15 +77914,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 585d8 <__cxa_atexit@plt+0x4c180> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [sp], #72 @ 0x48 │ │ │ │ ldrbteq r8, [sp], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -77950,26 +77950,26 @@ │ │ │ │ ldr r2, [pc, #60] @ 58688 <__cxa_atexit@plt+0x4c230> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r6, [pc, #24] @ 58684 <__cxa_atexit@plt+0x4c22c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq lr, [r9, #-2572] @ 0xfffff5f4 │ │ │ │ + strbeq lr, [r9, #-2556] @ 0xfffff604 │ │ │ │ andeq r0, r0, r8, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -77987,16 +77987,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 586fc <__cxa_atexit@plt+0x4c2a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r9, #-2412] @ 0xfffff694 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r9, #-2396] @ 0xfffff6a4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq r7, [sp], #4028 @ 0xfbc │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -78050,26 +78050,26 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq lr, [r9, #-2164] @ 0xfffff78c │ │ │ │ + strbeq lr, [r9, #-2148] @ 0xfffff79c │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - strbeq lr, [r9, #-1608] @ 0xfffff9b8 │ │ │ │ - strbeq lr, [r9, #-2192] @ 0xfffff770 │ │ │ │ + strbeq lr, [r9, #-1592] @ 0xfffff9c8 │ │ │ │ + strbeq lr, [r9, #-2176] @ 0xfffff780 │ │ │ │ ldrbteq r7, [sp], #3740 @ 0xe9c │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78093,19 +78093,19 @@ │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ ldr r3, [pc, #32] @ 588ac <__cxa_atexit@plt+0x4c454> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [r9, #-1368] @ 0xfffffaa8 │ │ │ │ - strbeq lr, [r9, #-1952] @ 0xfffff860 │ │ │ │ + strbeq lr, [r9, #-1352] @ 0xfffffab8 │ │ │ │ + strbeq lr, [r9, #-1936] @ 0xfffff870 │ │ │ │ ldrbteq r7, [sp], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 58904 <__cxa_atexit@plt+0x4c4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -78116,15 +78116,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ 5890c <__cxa_atexit@plt+0x4c4b4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r7, [sp], #3360 @ 0xd20 │ │ │ │ ldrbteq r7, [sp], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -78134,15 +78134,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 58948 <__cxa_atexit@plt+0x4c4f0> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r7, [sp], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -78156,16 +78156,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r9, #-1728] @ 0xfffff940 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r9, #-1712] @ 0xfffff950 │ │ │ │ ldrbteq r7, [sp], #3384 @ 0xd38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -78189,15 +78189,15 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ str fp, [r3, #36] @ 0x24 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ ldrbteq r7, [sp], #3236 @ 0xca4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -78348,29 +78348,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq lr, [r9, #-344] @ 0xfffffea8 │ │ │ │ + strbeq lr, [r9, #-328] @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq lr, [r9, #-332] @ 0xfffffeb4 │ │ │ │ - strbeq lr, [r9, #-300] @ 0xfffffed4 │ │ │ │ + strbeq lr, [r9, #-316] @ 0xfffffec4 │ │ │ │ + strbeq lr, [r9, #-284] @ 0xfffffee4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58d2c <__cxa_atexit@plt+0x4c8d4> │ │ │ │ @@ -78384,21 +78384,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 58d40 <__cxa_atexit@plt+0x4c8e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq lr, [r9, #-184] @ 0xffffff48 │ │ │ │ - strbeq lr, [r9, #-152] @ 0xffffff68 │ │ │ │ + strbeq lr, [r9, #-168] @ 0xffffff58 │ │ │ │ + strbeq lr, [r9, #-136] @ 0xffffff78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58d90 <__cxa_atexit@plt+0x4c938> │ │ │ │ @@ -78412,32 +78412,32 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r9, #-76] @ 0xffffffb4 │ │ │ │ - strbeq lr, [r9, #-700] @ 0xfffffd44 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r9, #-60] @ 0xffffffc4 │ │ │ │ + strbeq lr, [r9, #-684] @ 0xfffffd54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58de0 <__cxa_atexit@plt+0x4c988> │ │ │ │ ldr r2, [pc, #36] @ 58df0 <__cxa_atexit@plt+0x4c998> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ ldrbteq r6, [sp], #2964 @ 0xb94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -78457,15 +78457,15 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq lr, [r9, #-508] @ 0xfffffe04 │ │ │ │ + strbeq lr, [r9, #-492] @ 0xfffffe14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58e84 <__cxa_atexit@plt+0x4ca2c> │ │ │ │ @@ -78473,34 +78473,34 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58ecc <__cxa_atexit@plt+0x4ca74> │ │ │ │ ldr r2, [pc, #36] @ 58ed4 <__cxa_atexit@plt+0x4ca7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 58ed8 <__cxa_atexit@plt+0x4ca80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sp, [r9, #-3832] @ 0xfffff108 │ │ │ │ + strbeq sp, [r9, #-3816] @ 0xfffff118 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 58f04 <__cxa_atexit@plt+0x4caac> │ │ │ │ ldr r7, [pc, #96] @ 58f58 <__cxa_atexit@plt+0x4cb00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -78523,18 +78523,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r9, #-3776] @ 0xfffff140 │ │ │ │ - strbeq sp, [r9, #-3728] @ 0xfffff170 │ │ │ │ - strbeq sp, [r9, #-3728] @ 0xfffff170 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r9, #-3760] @ 0xfffff150 │ │ │ │ + strbeq sp, [r9, #-3712] @ 0xfffff180 │ │ │ │ + strbeq sp, [r9, #-3712] @ 0xfffff180 │ │ │ │ ldrbteq r7, [sp], #2908 @ 0xb5c │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ cmp fp, r1 │ │ │ │ bhi 5910c <__cxa_atexit@plt+0x4ccb4> │ │ │ │ @@ -78632,29 +78632,29 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r7, [pc, #72] @ 59140 <__cxa_atexit@plt+0x4cce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r9, #-3572] @ 0xfffff20c │ │ │ │ + strbeq sp, [r9, #-3556] @ 0xfffff21c │ │ │ │ @ instruction: 0xffff3b74 │ │ │ │ @ instruction: 0xffff3ec4 │ │ │ │ @ instruction: 0xffff3d38 │ │ │ │ @ instruction: 0xffffab3c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq sp, [r9, #-4060] @ 0xfffff024 │ │ │ │ + strbeq sp, [r9, #-4044] @ 0xfffff034 │ │ │ │ ldrbteq r7, [sp], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 591e0 <__cxa_atexit@plt+0x4cd88> │ │ │ │ @@ -78685,24 +78685,24 @@ │ │ │ │ str ip, [r6, #36] @ 0x24 │ │ │ │ str r8, [r6, #40] @ 0x28 │ │ │ │ str sl, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ sub r8, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r7, [pc, #28] @ 59204 <__cxa_atexit@plt+0x4cdac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #32]! │ │ │ │ mov r7, r2 │ │ │ │ b 53b98 <__cxa_atexit@plt+0x47740> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffc884 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ ldrbteq r6, [sp], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -78725,18 +78725,18 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stmib r5, {r2, lr} │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ - strbeq sp, [r9, #-2920] @ 0xfffff498 │ │ │ │ + strbeq sp, [r9, #-2904] @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #88] @ 592f8 <__cxa_atexit@plt+0x4cea0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r6, [r5] │ │ │ │ @@ -78749,21 +78749,21 @@ │ │ │ │ ldr r3, [pc, #52] @ 592fc <__cxa_atexit@plt+0x4cea4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -78772,18 +78772,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 59348 <__cxa_atexit@plt+0x4cef0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -78791,18 +78791,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 59394 <__cxa_atexit@plt+0x4cf3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffb484 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -78821,20 +78821,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [pc, #24] @ 59410 <__cxa_atexit@plt+0x4cfb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq sp, [r9, #-2476] @ 0xfffff654 │ │ │ │ - strbeq sp, [r9, #-3296] @ 0xfffff320 │ │ │ │ + strbeq sp, [r9, #-2460] @ 0xfffff664 │ │ │ │ + strbeq sp, [r9, #-3280] @ 0xfffff330 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 59458 <__cxa_atexit@plt+0x4d000> │ │ │ │ @@ -78846,16 +78846,16 @@ │ │ │ │ sub r7, r7, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r9, #-2580] @ 0xfffff5ec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r9, #-2564] @ 0xfffff5fc │ │ │ │ ldrbteq r7, [sp], #1724 @ 0x6bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #88 @ 0x58 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59494 <__cxa_atexit@plt+0x4d03c> │ │ │ │ @@ -78900,15 +78900,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq sp, [r9, #-2500] @ 0xfffff63c │ │ │ │ + strbeq sp, [r9, #-2484] @ 0xfffff64c │ │ │ │ ldrbteq r7, [sp], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5957c <__cxa_atexit@plt+0x4d124> │ │ │ │ mov r3, r7 │ │ │ │ @@ -78925,15 +78925,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sp, [r9, #-2392] @ 0xfffff6a8 │ │ │ │ + strbeq sp, [r9, #-2376] @ 0xfffff6b8 │ │ │ │ ldrbteq r7, [sp], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ @@ -78959,31 +78959,31 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r7, [r3] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ ldr r7, [pc, #64] @ 59664 <__cxa_atexit@plt+0x4d20c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ str r7, [r3, #20] │ │ │ │ add r5, r3, #16 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, fp │ │ │ │ b 5949c <__cxa_atexit@plt+0x4d044> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffff2e90 │ │ │ │ - strbeq sp, [r9, #-2632] @ 0xfffff5b8 │ │ │ │ + strbeq sp, [r9, #-2616] @ 0xfffff5c8 │ │ │ │ ldrbteq r7, [sp], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ bne 596c8 <__cxa_atexit@plt+0x4d270> │ │ │ │ @@ -78999,27 +78999,27 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ 596f4 <__cxa_atexit@plt+0x4d29c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, fp │ │ │ │ b 5949c <__cxa_atexit@plt+0x4d044> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffff2df0 │ │ │ │ - strbeq sp, [r9, #-2472] @ 0xfffff658 │ │ │ │ + strbeq sp, [r9, #-2456] @ 0xfffff668 │ │ │ │ ldrbteq r7, [sp], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 59734 <__cxa_atexit@plt+0x4d2dc> │ │ │ │ ldr r3, [pc, #56] @ 59750 <__cxa_atexit@plt+0x4d2f8> │ │ │ │ @@ -79078,26 +79078,26 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str ip, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ ldr r7, [pc, #44] @ 5982c <__cxa_atexit@plt+0x4d3d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, fp │ │ │ │ b 5949c <__cxa_atexit@plt+0x4d044> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq sp, [r9, #-2216] @ 0xfffff758 │ │ │ │ + strbeq sp, [r9, #-2200] @ 0xfffff768 │ │ │ │ ldrbteq r7, [sp], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ @@ -79115,17 +79115,17 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str ip, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r7, [pc, #8] @ 5989c <__cxa_atexit@plt+0x4d444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sp, [r9, #-2068] @ 0xfffff7ec │ │ │ │ + strbeq sp, [r9, #-2052] @ 0xfffff7fc │ │ │ │ ldrbteq r7, [sp], #648 @ 0x288 │ │ │ │ muleq r0, r3, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79166,15 +79166,15 @@ │ │ │ │ bhi 59964 <__cxa_atexit@plt+0x4d50c> │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 5949c <__cxa_atexit@plt+0x4d044> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff2c20 │ │ │ │ @ instruction: 0xffff321c │ │ │ │ @ instruction: 0xffff2f80 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -79272,42 +79272,42 @@ │ │ │ │ mov r7, ip │ │ │ │ mov sl, ip │ │ │ │ ldr fp, [sp] │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ mov r7, #152 @ 0x98 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, ip │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - strbeq sp, [r9, #-1144] @ 0xfffffb88 │ │ │ │ - strbeq sp, [r9, #-840] @ 0xfffffcb8 │ │ │ │ - strbeq sp, [r9, #-812] @ 0xfffffcd4 │ │ │ │ - strbeq sp, [r9, #-1616] @ 0xfffff9b0 │ │ │ │ - strbeq sp, [r9, #-1052] @ 0xfffffbe4 │ │ │ │ - strbeq sp, [r9, #-1536] @ 0xfffffa00 │ │ │ │ + strbeq sp, [r9, #-1128] @ 0xfffffb98 │ │ │ │ + strbeq sp, [r9, #-824] @ 0xfffffcc8 │ │ │ │ + strbeq sp, [r9, #-796] @ 0xfffffce4 │ │ │ │ + strbeq sp, [r9, #-1600] @ 0xfffff9c0 │ │ │ │ + strbeq sp, [r9, #-1036] @ 0xfffffbf4 │ │ │ │ + strbeq sp, [r9, #-1520] @ 0xfffffa10 │ │ │ │ ldrbteq r5, [sp], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 59b68 <__cxa_atexit@plt+0x4d710> │ │ │ │ ldr r2, [pc, #32] @ 59b70 <__cxa_atexit@plt+0x4d718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 59b74 <__cxa_atexit@plt+0x4d71c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r9, #-576] @ 0xfffffdc0 │ │ │ │ - strbeq sp, [r9, #-1104] @ 0xfffffbb0 │ │ │ │ + strbeq sp, [r9, #-560] @ 0xfffffdd0 │ │ │ │ + strbeq sp, [r9, #-1088] @ 0xfffffbc0 │ │ │ │ ldrbteq r6, [sp], #4052 @ 0xfd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -79324,25 +79324,25 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ stmdb r5, {r1, r7, r8} │ │ │ │ ldr r7, [pc, #48] @ 59c00 <__cxa_atexit@plt+0x4d7a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbeq sp, [r9, #-1300] @ 0xfffffaec │ │ │ │ + strbeq sp, [r9, #-1284] @ 0xfffffafc │ │ │ │ ldrbteq r6, [sp], #3900 @ 0xf3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #52] @ 59c50 <__cxa_atexit@plt+0x4d7f8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -79363,15 +79363,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 59c74 <__cxa_atexit@plt+0x4d81c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b bd85c <__cxa_atexit@plt+0xb1404> │ │ │ │ - strbeq sp, [r9, #-332] @ 0xfffffeb4 │ │ │ │ + strbeq sp, [r9, #-316] @ 0xfffffec4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -79488,26 +79488,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 59e84 <__cxa_atexit@plt+0x4da2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xffff2680 │ │ │ │ @ instruction: 0xffff2604 │ │ │ │ @ instruction: 0xffff2288 │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ ldrbteq r6, [sp], #1680 @ 0x690 │ │ │ │ ldrbteq r6, [sp], #3492 @ 0xda4 │ │ │ │ ldrbteq r6, [sp], #3528 @ 0xdc8 │ │ │ │ ldrbteq r6, [sp], #1768 @ 0x6e8 │ │ │ │ - strbeq sp, [r9, #-188] @ 0xffffff44 │ │ │ │ + strbeq sp, [r9, #-172] @ 0xffffff54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 59ecc <__cxa_atexit@plt+0x4da74> │ │ │ │ @@ -79515,16 +79515,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq sp, [r9, #-8] │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq ip, [r9, #-4088] @ 0xfffff008 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79545,15 +79545,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 59f50 <__cxa_atexit@plt+0x4daf8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r9, #-472] @ 0xfffffe28 │ │ │ │ + strbeq sp, [r9, #-456] @ 0xfffffe38 │ │ │ │ ldrbteq r6, [sp], #3260 @ 0xcbc │ │ │ │ ldr r7, [r5] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59f88 <__cxa_atexit@plt+0x4db30> │ │ │ │ ldr r3, [pc, #56] @ 59fa4 <__cxa_atexit@plt+0x4db4c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -79785,17 +79785,17 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq ip, [r9, #-3184] @ 0xfffff390 │ │ │ │ + strbeq ip, [r9, #-3168] @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a394 <__cxa_atexit@plt+0x4df3c> │ │ │ │ @@ -79821,16 +79821,16 @@ │ │ │ │ str r9, [r3, #44] @ 0x2c │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r9, #-3016] @ 0xfffff438 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r9, #-3000] @ 0xfffff448 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -79843,15 +79843,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5a3f8 <__cxa_atexit@plt+0x4dfa0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r9, #-2908] @ 0xfffff4a4 │ │ │ │ + strbeq ip, [r9, #-2892] @ 0xfffff4b4 │ │ │ │ ldrbteq r6, [sp], #2076 @ 0x81c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -79865,47 +79865,47 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5a450 <__cxa_atexit@plt+0x4dff8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r9, #-2676] @ 0xfffff58c │ │ │ │ + strbeq ip, [r9, #-2660] @ 0xfffff59c │ │ │ │ ldrbteq r6, [sp], #2048 @ 0x800 │ │ │ │ - strbeq r3, [r6], #1374 @ 0x55e │ │ │ │ + strbeq r3, [r6], #1886 @ 0x75e │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6], #1444 @ 0x5a4 │ │ │ │ + strbeq r3, [r6], #1956 @ 0x7a4 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6], #1510 @ 0x5e6 │ │ │ │ + strbeq r3, [r6], #2022 @ 0x7e6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6], #1580 @ 0x62c │ │ │ │ + strbeq r3, [r6], #2092 @ 0x82c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6], #1652 @ 0x674 │ │ │ │ + strbeq r3, [r6], #2164 @ 0x874 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6], #1720 @ 0x6b8 │ │ │ │ + strbeq r3, [r6], #2232 @ 0x8b8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -79991,18 +79991,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq ip, [r9, #-2788] @ 0xfffff51c │ │ │ │ + strbeq ip, [r9, #-2772] @ 0xfffff52c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #108] @ 5a6d4 <__cxa_atexit@plt+0x4e27c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -80026,17 +80026,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq ip, [r9, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq ip, [r9, #-2632] @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a72c <__cxa_atexit@plt+0x4e2d4> │ │ │ │ @@ -80051,16 +80051,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r9, #-2536] @ 0xfffff618 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r9, #-2520] @ 0xfffff628 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5a7c4 <__cxa_atexit@plt+0x4e36c> │ │ │ │ ldr r3, [pc, #120] @ 5a7d4 <__cxa_atexit@plt+0x4e37c> │ │ │ │ @@ -80347,60 +80347,60 @@ │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [sl] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [pc, #108] @ 5ac4c <__cxa_atexit@plt+0x4e7f4> │ │ │ │ add r0, pc, r0 │ │ │ │ b 5abec <__cxa_atexit@plt+0x4e794> │ │ │ │ ldr r0, [pc, #120] @ 5ac64 <__cxa_atexit@plt+0x4e80c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #32] @ 5ac34 <__cxa_atexit@plt+0x4e7dc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r9, #-1464] @ 0xfffffa48 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r9, #-1448] @ 0xfffffa58 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ - strbeq ip, [r9, #-1824] @ 0xfffff8e0 │ │ │ │ - strbeq ip, [r9, #-944] @ 0xfffffc50 │ │ │ │ + strbeq ip, [r9, #-1808] @ 0xfffff8f0 │ │ │ │ + strbeq ip, [r9, #-928] @ 0xfffffc60 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq ip, [r9, #-1656] @ 0xfffff988 │ │ │ │ - strbeq ip, [r9, #-776] @ 0xfffffcf8 │ │ │ │ + strbeq ip, [r9, #-1640] @ 0xfffff998 │ │ │ │ + strbeq ip, [r9, #-760] @ 0xfffffd08 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - strbeq ip, [r9, #-1996] @ 0xfffff834 │ │ │ │ - strbeq ip, [r9, #-1120] @ 0xfffffba0 │ │ │ │ + strbeq ip, [r9, #-1980] @ 0xfffff844 │ │ │ │ + strbeq ip, [r9, #-1104] @ 0xfffffbb0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq ip, [r9, #-700] @ 0xfffffd44 │ │ │ │ - strbeq ip, [r9, #-1540] @ 0xfffff9fc │ │ │ │ + strbeq ip, [r9, #-684] @ 0xfffffd54 │ │ │ │ + strbeq ip, [r9, #-1524] @ 0xfffffa0c │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - strbeq ip, [r9, #-1048] @ 0xfffffbe8 │ │ │ │ - strbeq ip, [r9, #-1900] @ 0xfffff894 │ │ │ │ + strbeq ip, [r9, #-1032] @ 0xfffffbf8 │ │ │ │ + strbeq ip, [r9, #-1884] @ 0xfffff8a4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbeq ip, [r9, #-880] @ 0xfffffc90 │ │ │ │ - strbeq ip, [r9, #-1728] @ 0xfffff940 │ │ │ │ - strbeq ip, [r9, #-1232] @ 0xfffffb30 │ │ │ │ - strbeq ip, [r9, #-2080] @ 0xfffff7e0 │ │ │ │ + strbeq ip, [r9, #-864] @ 0xfffffca0 │ │ │ │ + strbeq ip, [r9, #-1712] @ 0xfffff950 │ │ │ │ + strbeq ip, [r9, #-1216] @ 0xfffffb40 │ │ │ │ + strbeq ip, [r9, #-2064] @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80419,17 +80419,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5ad00 <__cxa_atexit@plt+0x4e8a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r9, #-212] @ 0xffffff2c │ │ │ │ - strbeq ip, [r9, #-1060] @ 0xfffffbdc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r9, #-196] @ 0xffffff3c │ │ │ │ + strbeq ip, [r9, #-1044] @ 0xfffffbec │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -80450,17 +80450,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 5ad7c <__cxa_atexit@plt+0x4e924> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r9, #-92] @ 0xffffffa4 │ │ │ │ - strbeq ip, [r9, #-936] @ 0xfffffc58 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r9, #-76] @ 0xffffffb4 │ │ │ │ + strbeq ip, [r9, #-920] @ 0xfffffc68 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -80481,17 +80481,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5adf8 <__cxa_atexit@plt+0x4e9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-4064] @ 0xfffff020 │ │ │ │ - strbeq ip, [r9, #-820] @ 0xfffffccc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-4048] @ 0xfffff030 │ │ │ │ + strbeq ip, [r9, #-804] @ 0xfffffcdc │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -80512,17 +80512,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 5ae74 <__cxa_atexit@plt+0x4ea1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-3940] @ 0xfffff09c │ │ │ │ - strbeq ip, [r9, #-684] @ 0xfffffd54 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-3924] @ 0xfffff0ac │ │ │ │ + strbeq ip, [r9, #-668] @ 0xfffffd64 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -80543,17 +80543,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5aef0 <__cxa_atexit@plt+0x4ea98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r9, #-588] @ 0xfffffdb4 │ │ │ │ - strbeq fp, [r9, #-3808] @ 0xfffff120 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r9, #-572] @ 0xfffffdc4 │ │ │ │ + strbeq fp, [r9, #-3792] @ 0xfffff130 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -80576,17 +80576,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 5af74 <__cxa_atexit@plt+0x4eb1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r9, #-464] @ 0xfffffe30 │ │ │ │ - strbeq fp, [r9, #-3680] @ 0xfffff1a0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r9, #-448] @ 0xfffffe40 │ │ │ │ + strbeq fp, [r9, #-3664] @ 0xfffff1b0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -80609,17 +80609,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 5aff8 <__cxa_atexit@plt+0x4eba0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r9, #-332] @ 0xfffffeb4 │ │ │ │ - strbeq fp, [r9, #-3548] @ 0xfffff224 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r9, #-316] @ 0xfffffec4 │ │ │ │ + strbeq fp, [r9, #-3532] @ 0xfffff234 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -80638,16 +80638,16 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b068 <__cxa_atexit@plt+0x4ec10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r9, #-180] @ 0xffffff4c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r9, #-164] @ 0xffffff5c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr ip, [pc, #188] @ 5b144 <__cxa_atexit@plt+0x4ecec> │ │ │ │ @@ -80980,15 +80980,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #168] @ 5b66c <__cxa_atexit@plt+0x4f214> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [sl] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ @@ -80998,59 +80998,59 @@ │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #108] @ 5b678 <__cxa_atexit@plt+0x4f220> │ │ │ │ add r6, pc, r6 │ │ │ │ b 5b618 <__cxa_atexit@plt+0x4f1c0> │ │ │ │ ldr r6, [pc, #120] @ 5b690 <__cxa_atexit@plt+0x4f238> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [sl] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #32] @ 5b660 <__cxa_atexit@plt+0x4f208> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-2992] @ 0xfffff450 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-2976] @ 0xfffff460 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ - strbeq fp, [r9, #-3356] @ 0xfffff2e4 │ │ │ │ - strbeq fp, [r9, #-2476] @ 0xfffff654 │ │ │ │ + strbeq fp, [r9, #-3340] @ 0xfffff2f4 │ │ │ │ + strbeq fp, [r9, #-2460] @ 0xfffff664 │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ - strbeq fp, [r9, #-3176] @ 0xfffff398 │ │ │ │ - strbeq fp, [r9, #-2296] @ 0xfffff708 │ │ │ │ + strbeq fp, [r9, #-3160] @ 0xfffff3a8 │ │ │ │ + strbeq fp, [r9, #-2280] @ 0xfffff718 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - strbeq fp, [r9, #-3544] @ 0xfffff228 │ │ │ │ - strbeq fp, [r9, #-2668] @ 0xfffff594 │ │ │ │ + strbeq fp, [r9, #-3528] @ 0xfffff238 │ │ │ │ + strbeq fp, [r9, #-2652] @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - strbeq fp, [r9, #-2228] @ 0xfffff74c │ │ │ │ - strbeq fp, [r9, #-3068] @ 0xfffff404 │ │ │ │ + strbeq fp, [r9, #-2212] @ 0xfffff75c │ │ │ │ + strbeq fp, [r9, #-3052] @ 0xfffff414 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - strbeq fp, [r9, #-2592] @ 0xfffff5e0 │ │ │ │ - strbeq fp, [r9, #-3444] @ 0xfffff28c │ │ │ │ + strbeq fp, [r9, #-2576] @ 0xfffff5f0 │ │ │ │ + strbeq fp, [r9, #-3428] @ 0xfffff29c │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - strbeq fp, [r9, #-2396] @ 0xfffff6a4 │ │ │ │ - strbeq fp, [r9, #-3244] @ 0xfffff354 │ │ │ │ + strbeq fp, [r9, #-2380] @ 0xfffff6b4 │ │ │ │ + strbeq fp, [r9, #-3228] @ 0xfffff364 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - strbeq fp, [r9, #-2772] @ 0xfffff52c │ │ │ │ - strbeq fp, [r9, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq fp, [r9, #-2756] @ 0xfffff53c │ │ │ │ + strbeq fp, [r9, #-3604] @ 0xfffff1ec │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -81070,17 +81070,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5b72c <__cxa_atexit@plt+0x4f2d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-1704] @ 0xfffff958 │ │ │ │ - strbeq fp, [r9, #-2552] @ 0xfffff608 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-1688] @ 0xfffff968 │ │ │ │ + strbeq fp, [r9, #-2536] @ 0xfffff618 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -81101,17 +81101,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 5b7a8 <__cxa_atexit@plt+0x4f350> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-1584] @ 0xfffff9d0 │ │ │ │ - strbeq fp, [r9, #-2428] @ 0xfffff684 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-1568] @ 0xfffff9e0 │ │ │ │ + strbeq fp, [r9, #-2412] @ 0xfffff694 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -81132,17 +81132,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5b824 <__cxa_atexit@plt+0x4f3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-1460] @ 0xfffffa4c │ │ │ │ - strbeq fp, [r9, #-2312] @ 0xfffff6f8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-1444] @ 0xfffffa5c │ │ │ │ + strbeq fp, [r9, #-2296] @ 0xfffff708 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -81163,17 +81163,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 5b8a0 <__cxa_atexit@plt+0x4f448> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-1336] @ 0xfffffac8 │ │ │ │ - strbeq fp, [r9, #-2176] @ 0xfffff780 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-1320] @ 0xfffffad8 │ │ │ │ + strbeq fp, [r9, #-2160] @ 0xfffff790 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -81194,17 +81194,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5b91c <__cxa_atexit@plt+0x4f4c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-2080] @ 0xfffff7e0 │ │ │ │ - strbeq fp, [r9, #-1204] @ 0xfffffb4c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq fp, [r9, #-1188] @ 0xfffffb5c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -81227,17 +81227,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 5b9a0 <__cxa_atexit@plt+0x4f548> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-1956] @ 0xfffff85c │ │ │ │ - strbeq fp, [r9, #-1076] @ 0xfffffbcc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-1940] @ 0xfffff86c │ │ │ │ + strbeq fp, [r9, #-1060] @ 0xfffffbdc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -81260,17 +81260,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 5ba24 <__cxa_atexit@plt+0x4f5cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-1824] @ 0xfffff8e0 │ │ │ │ - strbeq fp, [r9, #-944] @ 0xfffffc50 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-1808] @ 0xfffff8f0 │ │ │ │ + strbeq fp, [r9, #-928] @ 0xfffffc60 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -81289,16 +81289,16 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5ba94 <__cxa_atexit@plt+0x4f63c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r9, #-1672] @ 0xfffff978 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r9, #-1656] @ 0xfffff988 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5bae4 <__cxa_atexit@plt+0x4f68c> │ │ │ │ @@ -81331,61 +81331,61 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 5bb68 <__cxa_atexit@plt+0x4f710> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 5bb60 <__cxa_atexit@plt+0x4f708> │ │ │ │ ldr r8, [pc, #40] @ 5bb70 <__cxa_atexit@plt+0x4f718> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 5bb74 <__cxa_atexit@plt+0x4f71c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003b8 <__cxa_atexit@plt+0x3f3f60> │ │ │ │ + b 4003ec <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [sp], #288 @ 0x120 │ │ │ │ - strbeq fp, [r9, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq fp, [r9, #-540] @ 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bbac <__cxa_atexit@plt+0x4f754> │ │ │ │ ldr r3, [pc, #32] @ 5bbb4 <__cxa_atexit@plt+0x4f75c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 5bbb8 <__cxa_atexit@plt+0x4f760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 400420 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + b 400454 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq fp, [r9, #-492] @ 0xfffffe14 │ │ │ │ + strbeq fp, [r9, #-476] @ 0xfffffe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 5bbe8 <__cxa_atexit@plt+0x4f790> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 5bbec <__cxa_atexit@plt+0x4f794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldrbteq r5, [sp], #148 @ 0x94 │ │ │ │ - strbeq fp, [r9, #-472] @ 0xfffffe28 │ │ │ │ + strbeq fp, [r9, #-456] @ 0xfffffe38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bc3c <__cxa_atexit@plt+0x4f7e4> │ │ │ │ ldr r2, [pc, #56] @ 5bc44 <__cxa_atexit@plt+0x4f7ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -81396,20 +81396,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 5bc4c <__cxa_atexit@plt+0x4f7f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [sp], #68 @ 0x44 │ │ │ │ - strbeq fp, [r9, #-376] @ 0xfffffe88 │ │ │ │ - strbeq fp, [r9, #-400] @ 0xfffffe70 │ │ │ │ + strbeq fp, [r9, #-360] @ 0xfffffe98 │ │ │ │ + strbeq fp, [r9, #-384] @ 0xfffffe80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bc9c <__cxa_atexit@plt+0x4f844> │ │ │ │ ldr r2, [pc, #56] @ 5bca4 <__cxa_atexit@plt+0x4f84c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -81420,20 +81420,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 5bcac <__cxa_atexit@plt+0x4f854> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [sp], #4084 @ 0xff4 │ │ │ │ - strbeq fp, [r9, #-280] @ 0xfffffee8 │ │ │ │ - strbeq fp, [r9, #-304] @ 0xfffffed0 │ │ │ │ + strbeq fp, [r9, #-264] @ 0xfffffef8 │ │ │ │ + strbeq fp, [r9, #-288] @ 0xfffffee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bcfc <__cxa_atexit@plt+0x4f8a4> │ │ │ │ ldr r2, [pc, #56] @ 5bd04 <__cxa_atexit@plt+0x4f8ac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -81444,20 +81444,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 5bd0c <__cxa_atexit@plt+0x4f8b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [sp], #3980 @ 0xf8c │ │ │ │ - strbeq fp, [r9, #-184] @ 0xffffff48 │ │ │ │ - strbeq fp, [r9, #-208] @ 0xffffff30 │ │ │ │ + strbeq fp, [r9, #-168] @ 0xffffff58 │ │ │ │ + strbeq fp, [r9, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bd5c <__cxa_atexit@plt+0x4f904> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81468,19 +81468,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400438 <__cxa_atexit@plt+0x3f3fe0> │ │ │ │ + b 40046c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r9, #-88] @ 0xffffffa8 │ │ │ │ - strbeq fp, [r9, #-168] @ 0xffffff58 │ │ │ │ + strbeq fp, [r9, #-72] @ 0xffffffb8 │ │ │ │ + strbeq fp, [r9, #-152] @ 0xffffff68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bdb8 <__cxa_atexit@plt+0x4f960> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81491,19 +81491,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-4092] @ 0xfffff004 │ │ │ │ - strbeq fp, [r9, #-76] @ 0xffffffb4 │ │ │ │ + strbeq sl, [r9, #-4076] @ 0xfffff014 │ │ │ │ + strbeq fp, [r9, #-60] @ 0xffffffc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5be14 <__cxa_atexit@plt+0x4f9bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81514,19 +81514,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-4000] @ 0xfffff060 │ │ │ │ - strbeq sl, [r9, #-4080] @ 0xfffff010 │ │ │ │ + strbeq sl, [r9, #-3984] @ 0xfffff070 │ │ │ │ + strbeq sl, [r9, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5be70 <__cxa_atexit@plt+0x4fa18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81537,19 +81537,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3908] @ 0xfffff0bc │ │ │ │ - strbeq sl, [r9, #-3988] @ 0xfffff06c │ │ │ │ + strbeq sl, [r9, #-3892] @ 0xfffff0cc │ │ │ │ + strbeq sl, [r9, #-3972] @ 0xfffff07c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5becc <__cxa_atexit@plt+0x4fa74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81560,19 +81560,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3816] @ 0xfffff118 │ │ │ │ - strbeq sl, [r9, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq sl, [r9, #-3800] @ 0xfffff128 │ │ │ │ + strbeq sl, [r9, #-3880] @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bf28 <__cxa_atexit@plt+0x4fad0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81583,19 +81583,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3724] @ 0xfffff174 │ │ │ │ - strbeq sl, [r9, #-3804] @ 0xfffff124 │ │ │ │ + strbeq sl, [r9, #-3708] @ 0xfffff184 │ │ │ │ + strbeq sl, [r9, #-3788] @ 0xfffff134 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bf84 <__cxa_atexit@plt+0x4fb2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81606,19 +81606,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3632] @ 0xfffff1d0 │ │ │ │ - strbeq sl, [r9, #-3712] @ 0xfffff180 │ │ │ │ + strbeq sl, [r9, #-3616] @ 0xfffff1e0 │ │ │ │ + strbeq sl, [r9, #-3696] @ 0xfffff190 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bfe0 <__cxa_atexit@plt+0x4fb88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81629,19 +81629,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3540] @ 0xfffff22c │ │ │ │ - strbeq sl, [r9, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq sl, [r9, #-3524] @ 0xfffff23c │ │ │ │ + strbeq sl, [r9, #-3604] @ 0xfffff1ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c03c <__cxa_atexit@plt+0x4fbe4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81652,19 +81652,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3448] @ 0xfffff288 │ │ │ │ - strbeq sl, [r9, #-3528] @ 0xfffff238 │ │ │ │ + strbeq sl, [r9, #-3432] @ 0xfffff298 │ │ │ │ + strbeq sl, [r9, #-3512] @ 0xfffff248 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c098 <__cxa_atexit@plt+0x4fc40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81675,19 +81675,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3356] @ 0xfffff2e4 │ │ │ │ - strbeq sl, [r9, #-3436] @ 0xfffff294 │ │ │ │ + strbeq sl, [r9, #-3340] @ 0xfffff2f4 │ │ │ │ + strbeq sl, [r9, #-3420] @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c0f4 <__cxa_atexit@plt+0x4fc9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81698,19 +81698,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3264] @ 0xfffff340 │ │ │ │ - strbeq sl, [r9, #-3344] @ 0xfffff2f0 │ │ │ │ + strbeq sl, [r9, #-3248] @ 0xfffff350 │ │ │ │ + strbeq sl, [r9, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c150 <__cxa_atexit@plt+0x4fcf8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81721,19 +81721,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3172] @ 0xfffff39c │ │ │ │ - strbeq sl, [r9, #-3252] @ 0xfffff34c │ │ │ │ + strbeq sl, [r9, #-3156] @ 0xfffff3ac │ │ │ │ + strbeq sl, [r9, #-3236] @ 0xfffff35c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c1ac <__cxa_atexit@plt+0x4fd54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81744,19 +81744,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-3080] @ 0xfffff3f8 │ │ │ │ - strbeq sl, [r9, #-3160] @ 0xfffff3a8 │ │ │ │ + strbeq sl, [r9, #-3064] @ 0xfffff408 │ │ │ │ + strbeq sl, [r9, #-3144] @ 0xfffff3b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c208 <__cxa_atexit@plt+0x4fdb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81767,19 +81767,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2988] @ 0xfffff454 │ │ │ │ - strbeq sl, [r9, #-3068] @ 0xfffff404 │ │ │ │ + strbeq sl, [r9, #-2972] @ 0xfffff464 │ │ │ │ + strbeq sl, [r9, #-3052] @ 0xfffff414 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c264 <__cxa_atexit@plt+0x4fe0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81790,19 +81790,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2896] @ 0xfffff4b0 │ │ │ │ - strbeq sl, [r9, #-2976] @ 0xfffff460 │ │ │ │ + strbeq sl, [r9, #-2880] @ 0xfffff4c0 │ │ │ │ + strbeq sl, [r9, #-2960] @ 0xfffff470 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c2c0 <__cxa_atexit@plt+0x4fe68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81813,19 +81813,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2804] @ 0xfffff50c │ │ │ │ - strbeq sl, [r9, #-2884] @ 0xfffff4bc │ │ │ │ + strbeq sl, [r9, #-2788] @ 0xfffff51c │ │ │ │ + strbeq sl, [r9, #-2868] @ 0xfffff4cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c31c <__cxa_atexit@plt+0x4fec4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81836,19 +81836,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2712] @ 0xfffff568 │ │ │ │ - strbeq sl, [r9, #-2792] @ 0xfffff518 │ │ │ │ + strbeq sl, [r9, #-2696] @ 0xfffff578 │ │ │ │ + strbeq sl, [r9, #-2776] @ 0xfffff528 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c378 <__cxa_atexit@plt+0x4ff20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81859,19 +81859,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2620] @ 0xfffff5c4 │ │ │ │ - strbeq sl, [r9, #-2700] @ 0xfffff574 │ │ │ │ + strbeq sl, [r9, #-2604] @ 0xfffff5d4 │ │ │ │ + strbeq sl, [r9, #-2684] @ 0xfffff584 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c3d4 <__cxa_atexit@plt+0x4ff7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81882,19 +81882,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2528] @ 0xfffff620 │ │ │ │ - strbeq sl, [r9, #-2608] @ 0xfffff5d0 │ │ │ │ + strbeq sl, [r9, #-2512] @ 0xfffff630 │ │ │ │ + strbeq sl, [r9, #-2592] @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c430 <__cxa_atexit@plt+0x4ffd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81905,19 +81905,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2436] @ 0xfffff67c │ │ │ │ - strbeq sl, [r9, #-2516] @ 0xfffff62c │ │ │ │ + strbeq sl, [r9, #-2420] @ 0xfffff68c │ │ │ │ + strbeq sl, [r9, #-2500] @ 0xfffff63c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c48c <__cxa_atexit@plt+0x50034> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81928,19 +81928,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2344] @ 0xfffff6d8 │ │ │ │ - strbeq sl, [r9, #-2424] @ 0xfffff688 │ │ │ │ + strbeq sl, [r9, #-2328] @ 0xfffff6e8 │ │ │ │ + strbeq sl, [r9, #-2408] @ 0xfffff698 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c4e8 <__cxa_atexit@plt+0x50090> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81951,19 +81951,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2252] @ 0xfffff734 │ │ │ │ - strbeq sl, [r9, #-2332] @ 0xfffff6e4 │ │ │ │ + strbeq sl, [r9, #-2236] @ 0xfffff744 │ │ │ │ + strbeq sl, [r9, #-2316] @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c544 <__cxa_atexit@plt+0x500ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81974,19 +81974,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2160] @ 0xfffff790 │ │ │ │ - strbeq sl, [r9, #-2240] @ 0xfffff740 │ │ │ │ + strbeq sl, [r9, #-2144] @ 0xfffff7a0 │ │ │ │ + strbeq sl, [r9, #-2224] @ 0xfffff750 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c5a0 <__cxa_atexit@plt+0x50148> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81997,19 +81997,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-2068] @ 0xfffff7ec │ │ │ │ - strbeq sl, [r9, #-2148] @ 0xfffff79c │ │ │ │ + strbeq sl, [r9, #-2052] @ 0xfffff7fc │ │ │ │ + strbeq sl, [r9, #-2132] @ 0xfffff7ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c5fc <__cxa_atexit@plt+0x501a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82020,19 +82020,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1976] @ 0xfffff848 │ │ │ │ - strbeq sl, [r9, #-2056] @ 0xfffff7f8 │ │ │ │ + strbeq sl, [r9, #-1960] @ 0xfffff858 │ │ │ │ + strbeq sl, [r9, #-2040] @ 0xfffff808 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c658 <__cxa_atexit@plt+0x50200> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82043,19 +82043,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400438 <__cxa_atexit@plt+0x3f3fe0> │ │ │ │ + b 40046c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1884] @ 0xfffff8a4 │ │ │ │ - strbeq sl, [r9, #-1964] @ 0xfffff854 │ │ │ │ + strbeq sl, [r9, #-1868] @ 0xfffff8b4 │ │ │ │ + strbeq sl, [r9, #-1948] @ 0xfffff864 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c6b4 <__cxa_atexit@plt+0x5025c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82066,19 +82066,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1792] @ 0xfffff900 │ │ │ │ - strbeq sl, [r9, #-1872] @ 0xfffff8b0 │ │ │ │ + strbeq sl, [r9, #-1776] @ 0xfffff910 │ │ │ │ + strbeq sl, [r9, #-1856] @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c710 <__cxa_atexit@plt+0x502b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82089,19 +82089,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1700] @ 0xfffff95c │ │ │ │ - strbeq sl, [r9, #-1780] @ 0xfffff90c │ │ │ │ + strbeq sl, [r9, #-1684] @ 0xfffff96c │ │ │ │ + strbeq sl, [r9, #-1764] @ 0xfffff91c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c76c <__cxa_atexit@plt+0x50314> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82112,19 +82112,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1608] @ 0xfffff9b8 │ │ │ │ - strbeq sl, [r9, #-1688] @ 0xfffff968 │ │ │ │ + strbeq sl, [r9, #-1592] @ 0xfffff9c8 │ │ │ │ + strbeq sl, [r9, #-1672] @ 0xfffff978 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c7c8 <__cxa_atexit@plt+0x50370> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82135,19 +82135,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1516] @ 0xfffffa14 │ │ │ │ - strbeq sl, [r9, #-1596] @ 0xfffff9c4 │ │ │ │ + strbeq sl, [r9, #-1500] @ 0xfffffa24 │ │ │ │ + strbeq sl, [r9, #-1580] @ 0xfffff9d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c824 <__cxa_atexit@plt+0x503cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82158,19 +82158,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1424] @ 0xfffffa70 │ │ │ │ - strbeq sl, [r9, #-1504] @ 0xfffffa20 │ │ │ │ + strbeq sl, [r9, #-1408] @ 0xfffffa80 │ │ │ │ + strbeq sl, [r9, #-1488] @ 0xfffffa30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c880 <__cxa_atexit@plt+0x50428> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82181,19 +82181,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1332] @ 0xfffffacc │ │ │ │ - strbeq sl, [r9, #-1412] @ 0xfffffa7c │ │ │ │ + strbeq sl, [r9, #-1316] @ 0xfffffadc │ │ │ │ + strbeq sl, [r9, #-1396] @ 0xfffffa8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c8dc <__cxa_atexit@plt+0x50484> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82204,19 +82204,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1240] @ 0xfffffb28 │ │ │ │ - strbeq sl, [r9, #-1320] @ 0xfffffad8 │ │ │ │ + strbeq sl, [r9, #-1224] @ 0xfffffb38 │ │ │ │ + strbeq sl, [r9, #-1304] @ 0xfffffae8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c938 <__cxa_atexit@plt+0x504e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -82227,31 +82227,31 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r9, #-1148] @ 0xfffffb84 │ │ │ │ - strbeq sl, [r9, #-1228] @ 0xfffffb34 │ │ │ │ + strbeq sl, [r9, #-1132] @ 0xfffffb94 │ │ │ │ + strbeq sl, [r9, #-1212] @ 0xfffffb44 │ │ │ │ ldrbteq r4, [sp], #824 @ 0x338 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c978 <__cxa_atexit@plt+0x50520> │ │ │ │ ldr r3, [pc, #28] @ 5c988 <__cxa_atexit@plt+0x50530> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 400440 <__cxa_atexit@plt+0x3f3fe8> │ │ │ │ + b 400474 <__cxa_atexit@plt+0x3f401c> │ │ │ │ ldr r7, [pc, #12] @ 5c98c <__cxa_atexit@plt+0x50534> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r4, [sp], #796 @ 0x31c │ │ │ │ ldrbteq r4, [sp], #756 @ 0x2f4 │ │ │ │ @@ -82268,35 +82268,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400448 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + b 40047c <__cxa_atexit@plt+0x3f4024> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff1c4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r4, [sp], #660 @ 0x294 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 5ca24 <__cxa_atexit@plt+0x505cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 5ca28 <__cxa_atexit@plt+0x505d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400450 <__cxa_atexit@plt+0x3f3ff8> │ │ │ │ + b 400484 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq sl, [r9, #-976] @ 0xfffffc30 │ │ │ │ + strbeq sl, [r9, #-960] @ 0xfffffc40 │ │ │ │ ldrbteq r4, [sp], #600 @ 0x258 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ca5c <__cxa_atexit@plt+0x50604> │ │ │ │ ldr r7, [pc, #40] @ 5ca74 <__cxa_atexit@plt+0x5061c> │ │ │ │ @@ -82305,33 +82305,33 @@ │ │ │ │ ldr r0, [pc, #32] @ 5ca78 <__cxa_atexit@plt+0x50620> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 5ca70 <__cxa_atexit@plt+0x50618> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 400448 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + b 40047c <__cxa_atexit@plt+0x3f4024> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r4, [sp], #576 @ 0x240 │ │ │ │ ldrbteq r4, [sp], #564 @ 0x234 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5ca98 <__cxa_atexit@plt+0x50640> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400458 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + b 40048c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 5cab8 <__cxa_atexit@plt+0x50660> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 400420 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + b 400454 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -82376,39 +82376,39 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ ldr r6, [pc, #108] @ 5cbe8 <__cxa_atexit@plt+0x50790> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #36] @ 5cbdc <__cxa_atexit@plt+0x50784> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff114 │ │ │ │ @ instruction: 0xfffff16c │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - strbeq sl, [r9, #-620] @ 0xfffffd94 │ │ │ │ + strbeq sl, [r9, #-604] @ 0xfffffda4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r8, [r5] │ │ │ │ @@ -82430,24 +82430,24 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ 5cc88 <__cxa_atexit@plt+0x50830> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq sl, [r9, #-444] @ 0xfffffe44 │ │ │ │ + strbeq sl, [r9, #-428] @ 0xfffffe54 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -82469,24 +82469,24 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ 5cd24 <__cxa_atexit@plt+0x508cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [r9, #-288] @ 0xfffffee0 │ │ │ │ + strbeq sl, [r9, #-272] @ 0xfffffef0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5cd84 <__cxa_atexit@plt+0x5092c> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -82525,15 +82525,15 @@ │ │ │ │ stmda r5, {r6, lr} │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r6, [pc, #124] @ 5ce4c <__cxa_atexit@plt+0x509f4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ cmp r2, #2 │ │ │ │ bne 5ce00 <__cxa_atexit@plt+0x509a8> │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ce10 <__cxa_atexit@plt+0x509b8> │ │ │ │ b 5d410 <__cxa_atexit@plt+0x50fb8> │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ce14 <__cxa_atexit@plt+0x509bc> │ │ │ │ @@ -82549,19 +82549,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0x00000bb0 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ @ instruction: 0xffffef08 │ │ │ │ - strbeq sl, [r9, #-24] @ 0xffffffe8 │ │ │ │ + strbeq sl, [r9, #-8] │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 5cf28 <__cxa_atexit@plt+0x50ad0> │ │ │ │ str r8, [sp] │ │ │ │ ldr lr, [pc, #264] @ 5cf74 <__cxa_atexit@plt+0x50b1c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -82607,42 +82607,42 @@ │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r6, [pc, #124] @ 5cf90 <__cxa_atexit@plt+0x50b38> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #84] @ 5cf84 <__cxa_atexit@plt+0x50b2c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #44] @ 5cf80 <__cxa_atexit@plt+0x50b28> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ - strbeq r9, [r9, #-3828] @ 0xfffff10c │ │ │ │ - strbeq sl, [r9, #-588] @ 0xfffffdb4 │ │ │ │ + strbeq r9, [r9, #-3812] @ 0xfffff11c │ │ │ │ + strbeq sl, [r9, #-572] @ 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ - strbeq r9, [r9, #-3796] @ 0xfffff12c │ │ │ │ + strbeq r9, [r9, #-3780] @ 0xfffff13c │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5ce50 <__cxa_atexit@plt+0x509f8> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ @@ -82699,44 +82699,44 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [pc, #92] @ 5d0fc <__cxa_atexit@plt+0x50ca4> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ mov r6, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #52] @ 5d0f8 <__cxa_atexit@plt+0x50ca0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - strbeq r9, [r9, #-3476] @ 0xfffff26c │ │ │ │ - strbeq r9, [r9, #-3468] @ 0xfffff274 │ │ │ │ - strbeq sl, [r9, #-228] @ 0xffffff1c │ │ │ │ + strbeq r9, [r9, #-3460] @ 0xfffff27c │ │ │ │ + strbeq r9, [r9, #-3452] @ 0xfffff284 │ │ │ │ + strbeq sl, [r9, #-212] @ 0xffffff2c │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - strbeq r9, [r9, #-3436] @ 0xfffff294 │ │ │ │ + strbeq r9, [r9, #-3420] @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5cfa8 <__cxa_atexit@plt+0x50b50> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ @@ -82793,44 +82793,44 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [pc, #92] @ 5d274 <__cxa_atexit@plt+0x50e1c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ mov r6, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #52] @ 5d270 <__cxa_atexit@plt+0x50e18> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ - strbeq r9, [r9, #-3104] @ 0xfffff3e0 │ │ │ │ strbeq r9, [r9, #-3088] @ 0xfffff3f0 │ │ │ │ - strbeq r9, [r9, #-3948] @ 0xfffff094 │ │ │ │ + strbeq r9, [r9, #-3072] @ 0xfffff400 │ │ │ │ + strbeq r9, [r9, #-3932] @ 0xfffff0a4 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ - strbeq r9, [r9, #-3060] @ 0xfffff40c │ │ │ │ + strbeq r9, [r9, #-3044] @ 0xfffff41c │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5d120 <__cxa_atexit@plt+0x50cc8> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ @@ -82887,44 +82887,44 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [pc, #92] @ 5d3ec <__cxa_atexit@plt+0x50f94> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ mov r6, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #52] @ 5d3e8 <__cxa_atexit@plt+0x50f90> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ - strbeq r9, [r9, #-2724] @ 0xfffff55c │ │ │ │ - strbeq r9, [r9, #-2716] @ 0xfffff564 │ │ │ │ - strbeq r9, [r9, #-3572] @ 0xfffff20c │ │ │ │ + strbeq r9, [r9, #-2708] @ 0xfffff56c │ │ │ │ + strbeq r9, [r9, #-2700] @ 0xfffff574 │ │ │ │ + strbeq r9, [r9, #-3556] @ 0xfffff21c │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffff2d4 │ │ │ │ - strbeq r9, [r9, #-2684] @ 0xfffff584 │ │ │ │ + strbeq r9, [r9, #-2668] @ 0xfffff594 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5d298 <__cxa_atexit@plt+0x50e40> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ @@ -82981,44 +82981,44 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [pc, #92] @ 5d564 <__cxa_atexit@plt+0x5110c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ mov r6, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #52] @ 5d560 <__cxa_atexit@plt+0x51108> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff350 │ │ │ │ - strbeq r9, [r9, #-2352] @ 0xfffff6d0 │ │ │ │ strbeq r9, [r9, #-2336] @ 0xfffff6e0 │ │ │ │ - strbeq r9, [r9, #-3196] @ 0xfffff384 │ │ │ │ + strbeq r9, [r9, #-2320] @ 0xfffff6f0 │ │ │ │ + strbeq r9, [r9, #-3180] @ 0xfffff394 │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ @ instruction: 0xfffff15c │ │ │ │ - strbeq r9, [r9, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq r9, [r9, #-2292] @ 0xfffff70c │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5d410 <__cxa_atexit@plt+0x50fb8> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ @@ -83075,44 +83075,44 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [pc, #92] @ 5d6dc <__cxa_atexit@plt+0x51284> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ mov r6, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #52] @ 5d6d8 <__cxa_atexit@plt+0x51280> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff17c │ │ │ │ - strbeq r9, [r9, #-1972] @ 0xfffff84c │ │ │ │ - strbeq r9, [r9, #-1964] @ 0xfffff854 │ │ │ │ - strbeq r9, [r9, #-2820] @ 0xfffff4fc │ │ │ │ + strbeq r9, [r9, #-1956] @ 0xfffff85c │ │ │ │ + strbeq r9, [r9, #-1948] @ 0xfffff864 │ │ │ │ + strbeq r9, [r9, #-2804] @ 0xfffff50c │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ - strbeq r9, [r9, #-1932] @ 0xfffff874 │ │ │ │ + strbeq r9, [r9, #-1916] @ 0xfffff884 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5d588 <__cxa_atexit@plt+0x51130> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ @@ -83169,44 +83169,44 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [pc, #92] @ 5d854 <__cxa_atexit@plt+0x513fc> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r0, [r5] │ │ │ │ mov r6, lr │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #52] @ 5d850 <__cxa_atexit@plt+0x513f8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xffffefa8 │ │ │ │ - strbeq r9, [r9, #-1600] @ 0xfffff9c0 │ │ │ │ strbeq r9, [r9, #-1584] @ 0xfffff9d0 │ │ │ │ - strbeq r9, [r9, #-2444] @ 0xfffff674 │ │ │ │ + strbeq r9, [r9, #-1568] @ 0xfffff9e0 │ │ │ │ + strbeq r9, [r9, #-2428] @ 0xfffff684 │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ @ instruction: 0xffffee6c │ │ │ │ - strbeq r9, [r9, #-1556] @ 0xfffff9ec │ │ │ │ + strbeq r9, [r9, #-1540] @ 0xfffff9fc │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5d700 <__cxa_atexit@plt+0x512a8> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -83257,42 +83257,42 @@ │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r6, [pc, #124] @ 5d9b8 <__cxa_atexit@plt+0x51560> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #84] @ 5d9ac <__cxa_atexit@plt+0x51554> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #44] @ 5d9a8 <__cxa_atexit@plt+0x51550> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xffffedd8 │ │ │ │ - strbeq r9, [r9, #-1224] @ 0xfffffb38 │ │ │ │ - strbeq r9, [r9, #-2084] @ 0xfffff7dc │ │ │ │ + strbeq r9, [r9, #-1208] @ 0xfffffb48 │ │ │ │ + strbeq r9, [r9, #-2068] @ 0xfffff7ec │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff428 │ │ │ │ @ instruction: 0xffffed04 │ │ │ │ - strbeq r9, [r9, #-1196] @ 0xfffffb54 │ │ │ │ + strbeq r9, [r9, #-1180] @ 0xfffffb64 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5d878 <__cxa_atexit@plt+0x51420> │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -83315,24 +83315,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r8, r2 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ 5da5c <__cxa_atexit@plt+0x51604> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xffffe2b8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r9, [r9, #-988] @ 0xfffffc24 │ │ │ │ + strbeq r9, [r9, #-972] @ 0xfffffc34 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 5da84 <__cxa_atexit@plt+0x5162c> │ │ │ │ @@ -83421,38 +83421,38 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #68] @ 5dc2c <__cxa_atexit@plt+0x517d4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #28 │ │ │ │ ldr r6, [pc, #28] @ 5dc28 <__cxa_atexit@plt+0x517d0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffea94 │ │ │ │ - strbeq r9, [r9, #-608] @ 0xfffffda0 │ │ │ │ + strbeq r9, [r9, #-592] @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r4, lsl #19 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffe190 │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ - strbeq r9, [r9, #-592] @ 0xfffffdb0 │ │ │ │ + strbeq r9, [r9, #-576] @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5db04 <__cxa_atexit@plt+0x516ac> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -83505,39 +83505,39 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #72] @ 5dd80 <__cxa_atexit@plt+0x51928> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #28 │ │ │ │ ldr r6, [pc, #32] @ 5dd7c <__cxa_atexit@plt+0x51924> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffe8ec │ │ │ │ - strbeq r9, [r9, #-272] @ 0xfffffef0 │ │ │ │ - strbeq r9, [r9, #-264] @ 0xfffffef8 │ │ │ │ + strbeq r9, [r9, #-256] @ 0xffffff00 │ │ │ │ + strbeq r9, [r9, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffe040 │ │ │ │ andeq r0, r0, r8, asr r9 │ │ │ │ - strbeq r9, [r9, #-256] @ 0xffffff00 │ │ │ │ + strbeq r9, [r9, #-240] @ 0xffffff10 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5dc50 <__cxa_atexit@plt+0x517f8> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -83589,39 +83589,39 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #72] @ 5ded0 <__cxa_atexit@plt+0x51a78> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #28 │ │ │ │ ldr r6, [pc, #32] @ 5decc <__cxa_atexit@plt+0x51a74> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffe73c │ │ │ │ - strbeq r8, [r9, #-4032] @ 0xfffff040 │ │ │ │ strbeq r8, [r9, #-4016] @ 0xfffff050 │ │ │ │ + strbeq r8, [r9, #-4000] @ 0xfffff060 │ │ │ │ andeq r0, r0, r4, ror #13 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffdef0 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ - strbeq r8, [r9, #-4016] @ 0xfffff050 │ │ │ │ + strbeq r8, [r9, #-4000] @ 0xfffff060 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5dda4 <__cxa_atexit@plt+0x5194c> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -83674,39 +83674,39 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #72] @ 5e024 <__cxa_atexit@plt+0x51bcc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #28 │ │ │ │ ldr r6, [pc, #32] @ 5e020 <__cxa_atexit@plt+0x51bc8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffe590 │ │ │ │ - strbeq r8, [r9, #-3696] @ 0xfffff190 │ │ │ │ strbeq r8, [r9, #-3680] @ 0xfffff1a0 │ │ │ │ + strbeq r8, [r9, #-3664] @ 0xfffff1b0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffdd9c │ │ │ │ @ instruction: 0x000006b4 │ │ │ │ - strbeq r8, [r9, #-3676] @ 0xfffff1a4 │ │ │ │ + strbeq r8, [r9, #-3660] @ 0xfffff1b4 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5def4 <__cxa_atexit@plt+0x51a9c> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -83759,39 +83759,39 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #72] @ 5e178 <__cxa_atexit@plt+0x51d20> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #28 │ │ │ │ ldr r6, [pc, #32] @ 5e174 <__cxa_atexit@plt+0x51d1c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffe3e0 │ │ │ │ - strbeq r8, [r9, #-3352] @ 0xfffff2e8 │ │ │ │ - strbeq r8, [r9, #-3344] @ 0xfffff2f0 │ │ │ │ + strbeq r8, [r9, #-3336] @ 0xfffff2f8 │ │ │ │ + strbeq r8, [r9, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ andeq r0, r0, r0, ror #10 │ │ │ │ - strbeq r8, [r9, #-3336] @ 0xfffff2f8 │ │ │ │ + strbeq r8, [r9, #-3320] @ 0xfffff308 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5e048 <__cxa_atexit@plt+0x51bf0> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -83843,39 +83843,39 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #72] @ 5e2c8 <__cxa_atexit@plt+0x51e70> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #28 │ │ │ │ ldr r6, [pc, #32] @ 5e2c4 <__cxa_atexit@plt+0x51e6c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffe230 │ │ │ │ - strbeq r8, [r9, #-3012] @ 0xfffff43c │ │ │ │ - strbeq r8, [r9, #-3004] @ 0xfffff444 │ │ │ │ + strbeq r8, [r9, #-2996] @ 0xfffff44c │ │ │ │ + strbeq r8, [r9, #-2988] @ 0xfffff454 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffdaf8 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - strbeq r8, [r9, #-3000] @ 0xfffff448 │ │ │ │ + strbeq r8, [r9, #-2984] @ 0xfffff458 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5e19c <__cxa_atexit@plt+0x51d44> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -83928,39 +83928,39 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #72] @ 5e41c <__cxa_atexit@plt+0x51fc4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #28 │ │ │ │ ldr r6, [pc, #32] @ 5e418 <__cxa_atexit@plt+0x51fc0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffe084 │ │ │ │ - strbeq r8, [r9, #-2680] @ 0xfffff588 │ │ │ │ strbeq r8, [r9, #-2664] @ 0xfffff598 │ │ │ │ + strbeq r8, [r9, #-2648] @ 0xfffff5a8 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffd9a4 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ - strbeq r8, [r9, #-2660] @ 0xfffff59c │ │ │ │ + strbeq r8, [r9, #-2644] @ 0xfffff5ac │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5e2ec <__cxa_atexit@plt+0x51e94> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -84012,38 +84012,38 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #68] @ 5e568 <__cxa_atexit@plt+0x52110> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #28 │ │ │ │ ldr r6, [pc, #28] @ 5e564 <__cxa_atexit@plt+0x5210c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffded4 │ │ │ │ - strbeq r8, [r9, #-2336] @ 0xfffff6e0 │ │ │ │ + strbeq r8, [r9, #-2320] @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffd854 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strbeq r8, [r9, #-2324] @ 0xfffff6ec │ │ │ │ + strbeq r8, [r9, #-2308] @ 0xfffff6fc │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5e440 <__cxa_atexit@plt+0x51fe8> │ │ │ │ andeq r0, r2, lr, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -84071,24 +84071,24 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r9, [r5, #24] │ │ │ │ ldr r3, [pc, #40] @ 5e628 <__cxa_atexit@plt+0x521d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ 5e62c <__cxa_atexit@plt+0x521d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffd75c │ │ │ │ - strbeq r8, [r9, #-2024] @ 0xfffff818 │ │ │ │ + strbeq r8, [r9, #-2008] @ 0xfffff828 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r2, lr, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5e684 <__cxa_atexit@plt+0x5222c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -84113,15 +84113,15 @@ │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #72] @ 5e6f0 <__cxa_atexit@plt+0x52298> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ cmp r2, #2 │ │ │ │ bne 5e6d0 <__cxa_atexit@plt+0x52278> │ │ │ │ cmp r3, #2 │ │ │ │ bne 5e6e0 <__cxa_atexit@plt+0x52288> │ │ │ │ b 5ec54 <__cxa_atexit@plt+0x527fc> │ │ │ │ cmp r3, #2 │ │ │ │ bne 5e6e4 <__cxa_atexit@plt+0x5228c> │ │ │ │ @@ -84130,15 +84130,15 @@ │ │ │ │ bne 5e6e8 <__cxa_atexit@plt+0x52290> │ │ │ │ b 5ef0c <__cxa_atexit@plt+0x52ab4> │ │ │ │ b 5e840 <__cxa_atexit@plt+0x523e8> │ │ │ │ b 5edb0 <__cxa_atexit@plt+0x52958> │ │ │ │ b 5eaf8 <__cxa_atexit@plt+0x526a0> │ │ │ │ b 5f068 <__cxa_atexit@plt+0x52c10> │ │ │ │ andeq r0, r0, ip, lsr #22 │ │ │ │ - strbeq r8, [r9, #-1856] @ 0xfffff8c0 │ │ │ │ + strbeq r8, [r9, #-1840] @ 0xfffff8d0 │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5e7cc <__cxa_atexit@plt+0x52374> │ │ │ │ ldr lr, [pc, #252] @ 5e80c <__cxa_atexit@plt+0x523b4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -84184,38 +84184,38 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str sl, [r5, #16] │ │ │ │ ldr r6, [pc, #100] @ 5e824 <__cxa_atexit@plt+0x523cc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #68] @ 5e818 <__cxa_atexit@plt+0x523c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #28] @ 5e814 <__cxa_atexit@plt+0x523bc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffdbc4 │ │ │ │ - strbeq r8, [r9, #-1648] @ 0xfffff990 │ │ │ │ + strbeq r8, [r9, #-1632] @ 0xfffff9a0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffd59c │ │ │ │ - strbeq r8, [r9, #-1576] @ 0xfffff9d8 │ │ │ │ + strbeq r8, [r9, #-1560] @ 0xfffff9e8 │ │ │ │ andeq r0, r1, sp, asr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5e6f4 <__cxa_atexit@plt+0x5229c> │ │ │ │ mov fp, r8 │ │ │ │ @@ -84270,39 +84270,39 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r6, [pc, #104] @ 5e980 <__cxa_atexit@plt+0x52528> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #72] @ 5e974 <__cxa_atexit@plt+0x5251c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #32] @ 5e970 <__cxa_atexit@plt+0x52518> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffda1c │ │ │ │ - strbeq r8, [r9, #-1316] @ 0xfffffadc │ │ │ │ - strbeq r8, [r9, #-1292] @ 0xfffffaf4 │ │ │ │ + strbeq r8, [r9, #-1300] @ 0xfffffaec │ │ │ │ + strbeq r8, [r9, #-1276] @ 0xfffffb04 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xffffd444 │ │ │ │ - strbeq r8, [r9, #-1232] @ 0xfffffb30 │ │ │ │ + strbeq r8, [r9, #-1216] @ 0xfffffb40 │ │ │ │ andeq r0, r1, sp, asr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5e840 <__cxa_atexit@plt+0x523e8> │ │ │ │ mov fp, r8 │ │ │ │ @@ -84357,39 +84357,39 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r6, [pc, #104] @ 5eadc <__cxa_atexit@plt+0x52684> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #72] @ 5ead0 <__cxa_atexit@plt+0x52678> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #32] @ 5eacc <__cxa_atexit@plt+0x52674> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffd864 │ │ │ │ - strbeq r8, [r9, #-968] @ 0xfffffc38 │ │ │ │ - strbeq r8, [r9, #-948] @ 0xfffffc4c │ │ │ │ + strbeq r8, [r9, #-952] @ 0xfffffc48 │ │ │ │ + strbeq r8, [r9, #-932] @ 0xfffffc5c │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xffffd2e8 │ │ │ │ - strbeq r8, [r9, #-884] @ 0xfffffc8c │ │ │ │ + strbeq r8, [r9, #-868] @ 0xfffffc9c │ │ │ │ andeq r0, r1, sp, asr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5e99c <__cxa_atexit@plt+0x52544> │ │ │ │ mov fp, r8 │ │ │ │ @@ -84444,39 +84444,39 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r6, [pc, #104] @ 5ec38 <__cxa_atexit@plt+0x527e0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #72] @ 5ec2c <__cxa_atexit@plt+0x527d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #32] @ 5ec28 <__cxa_atexit@plt+0x527d0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffd6ac │ │ │ │ - strbeq r8, [r9, #-620] @ 0xfffffd94 │ │ │ │ - strbeq r8, [r9, #-600] @ 0xfffffda8 │ │ │ │ + strbeq r8, [r9, #-604] @ 0xfffffda4 │ │ │ │ + strbeq r8, [r9, #-584] @ 0xfffffdb8 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xffffd18c │ │ │ │ - strbeq r8, [r9, #-536] @ 0xfffffde8 │ │ │ │ + strbeq r8, [r9, #-520] @ 0xfffffdf8 │ │ │ │ andeq r0, r1, sp, asr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5eaf8 <__cxa_atexit@plt+0x526a0> │ │ │ │ mov fp, r8 │ │ │ │ @@ -84531,39 +84531,39 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r6, [pc, #104] @ 5ed94 <__cxa_atexit@plt+0x5293c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #72] @ 5ed88 <__cxa_atexit@plt+0x52930> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #32] @ 5ed84 <__cxa_atexit@plt+0x5292c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffd4f4 │ │ │ │ - strbeq r8, [r9, #-268] @ 0xfffffef4 │ │ │ │ - strbeq r8, [r9, #-256] @ 0xffffff00 │ │ │ │ + strbeq r8, [r9, #-252] @ 0xffffff04 │ │ │ │ + strbeq r8, [r9, #-240] @ 0xffffff10 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xffffd030 │ │ │ │ - strbeq r8, [r9, #-188] @ 0xffffff44 │ │ │ │ + strbeq r8, [r9, #-172] @ 0xffffff54 │ │ │ │ andeq r0, r1, sp, asr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5ec54 <__cxa_atexit@plt+0x527fc> │ │ │ │ mov fp, r8 │ │ │ │ @@ -84618,39 +84618,39 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r6, [pc, #104] @ 5eef0 <__cxa_atexit@plt+0x52a98> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #72] @ 5eee4 <__cxa_atexit@plt+0x52a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #32] @ 5eee0 <__cxa_atexit@plt+0x52a88> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffd33c │ │ │ │ - strbeq r7, [r9, #-4016] @ 0xfffff050 │ │ │ │ - strbeq r7, [r9, #-4004] @ 0xfffff05c │ │ │ │ + strbeq r7, [r9, #-4000] @ 0xfffff060 │ │ │ │ + strbeq r7, [r9, #-3988] @ 0xfffff06c │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ @ instruction: 0xffffced4 │ │ │ │ - strbeq r7, [r9, #-3936] @ 0xfffff0a0 │ │ │ │ + strbeq r7, [r9, #-3920] @ 0xfffff0b0 │ │ │ │ andeq r0, r1, sp, asr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5edb0 <__cxa_atexit@plt+0x52958> │ │ │ │ mov fp, r8 │ │ │ │ @@ -84705,39 +84705,39 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r6, [pc, #104] @ 5f04c <__cxa_atexit@plt+0x52bf4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #72] @ 5f040 <__cxa_atexit@plt+0x52be8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #32] @ 5f03c <__cxa_atexit@plt+0x52be4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffd184 │ │ │ │ - strbeq r7, [r9, #-3668] @ 0xfffff1ac │ │ │ │ strbeq r7, [r9, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq r7, [r9, #-3636] @ 0xfffff1cc │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ @ instruction: 0xffffcd78 │ │ │ │ - strbeq r7, [r9, #-3588] @ 0xfffff1fc │ │ │ │ + strbeq r7, [r9, #-3572] @ 0xfffff20c │ │ │ │ andeq r0, r1, sp, asr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5ef0c <__cxa_atexit@plt+0x52ab4> │ │ │ │ mov fp, r8 │ │ │ │ @@ -84789,38 +84789,38 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str sl, [r5, #16] │ │ │ │ ldr r6, [pc, #100] @ 5f198 <__cxa_atexit@plt+0x52d40> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #68] @ 5f18c <__cxa_atexit@plt+0x52d34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #28] @ 5f188 <__cxa_atexit@plt+0x52d30> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffcfcc │ │ │ │ - strbeq r7, [r9, #-3320] @ 0xfffff308 │ │ │ │ + strbeq r7, [r9, #-3304] @ 0xfffff318 │ │ │ │ @ instruction: 0xfffff424 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff550 │ │ │ │ @ instruction: 0xffffcc28 │ │ │ │ - strbeq r7, [r9, #-3252] @ 0xfffff34c │ │ │ │ + strbeq r7, [r9, #-3236] @ 0xfffff35c │ │ │ │ andeq r0, r1, sp, asr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5f068 <__cxa_atexit@plt+0x52c10> │ │ │ │ andeq r0, r2, lr, lsl #1 │ │ │ │ @@ -85090,15 +85090,15 @@ │ │ │ │ ldr r0, [pc, #252] @ 5f6d8 <__cxa_atexit@plt+0x53280> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #172] @ 5f6a8 <__cxa_atexit@plt+0x53250> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #20]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r8, #32] │ │ │ │ b 5f668 <__cxa_atexit@plt+0x53210> │ │ │ │ ldr r7, [pc, #172] @ 5f6c0 <__cxa_atexit@plt+0x53268> │ │ │ │ @@ -85123,39 +85123,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #12]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r8, #40] @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r9, #-2824] @ 0xfffff4f8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strbeq r7, [r9, #-2808] @ 0xfffff508 │ │ │ │ - strbeq r7, [r9, #-2900] @ 0xfffff4ac │ │ │ │ + strbeq r7, [r9, #-2792] @ 0xfffff518 │ │ │ │ + strbeq r7, [r9, #-2884] @ 0xfffff4bc │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - strbeq r7, [r9, #-3312] @ 0xfffff310 │ │ │ │ - strbeq r7, [r9, #-2432] @ 0xfffff680 │ │ │ │ + strbeq r7, [r9, #-3296] @ 0xfffff320 │ │ │ │ + strbeq r7, [r9, #-2416] @ 0xfffff690 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ - strbeq r7, [r9, #-3112] @ 0xfffff3d8 │ │ │ │ - strbeq r7, [r9, #-2232] @ 0xfffff748 │ │ │ │ + strbeq r7, [r9, #-3096] @ 0xfffff3e8 │ │ │ │ + strbeq r7, [r9, #-2216] @ 0xfffff758 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ - strbeq r7, [r9, #-3540] @ 0xfffff22c │ │ │ │ - strbeq r7, [r9, #-2664] @ 0xfffff598 │ │ │ │ + strbeq r7, [r9, #-3524] @ 0xfffff23c │ │ │ │ + strbeq r7, [r9, #-2648] @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - strbeq r7, [r9, #-2144] @ 0xfffff7a0 │ │ │ │ - strbeq r7, [r9, #-2984] @ 0xfffff458 │ │ │ │ + strbeq r7, [r9, #-2128] @ 0xfffff7b0 │ │ │ │ + strbeq r7, [r9, #-2968] @ 0xfffff468 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - strbeq r7, [r9, #-2552] @ 0xfffff608 │ │ │ │ - strbeq r7, [r9, #-3404] @ 0xfffff2b4 │ │ │ │ + strbeq r7, [r9, #-2536] @ 0xfffff618 │ │ │ │ + strbeq r7, [r9, #-3388] @ 0xfffff2c4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - strbeq r7, [r9, #-2344] @ 0xfffff6d8 │ │ │ │ - strbeq r7, [r9, #-3188] @ 0xfffff38c │ │ │ │ + strbeq r7, [r9, #-2328] @ 0xfffff6e8 │ │ │ │ + strbeq r7, [r9, #-3172] @ 0xfffff39c │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq r7, [r9, #-2892] @ 0xfffff4b4 │ │ │ │ - strbeq r7, [r9, #-3740] @ 0xfffff164 │ │ │ │ + strbeq r7, [r9, #-2876] @ 0xfffff4c4 │ │ │ │ + strbeq r7, [r9, #-3724] @ 0xfffff174 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -85175,17 +85175,17 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5f750 <__cxa_atexit@plt+0x532f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r9, #-1668] @ 0xfffff97c │ │ │ │ - strbeq r7, [r9, #-2516] @ 0xfffff62c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r9, #-1652] @ 0xfffff98c │ │ │ │ + strbeq r7, [r9, #-2500] @ 0xfffff63c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq pc, r0, fp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -85207,17 +85207,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 5f7d0 <__cxa_atexit@plt+0x53378> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r9, #-1548] @ 0xfffff9f4 │ │ │ │ - strbeq r7, [r9, #-2392] @ 0xfffff6a8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r9, #-1532] @ 0xfffffa04 │ │ │ │ + strbeq r7, [r9, #-2376] @ 0xfffff6b8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r7, r0, sl, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -85240,17 +85240,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 5f854 <__cxa_atexit@plt+0x533fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r9, #-1420] @ 0xfffffa74 │ │ │ │ - strbeq r7, [r9, #-2272] @ 0xfffff720 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r9, #-1404] @ 0xfffffa84 │ │ │ │ + strbeq r7, [r9, #-2256] @ 0xfffff730 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq pc, r0, fp, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -85273,17 +85273,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 5f8d8 <__cxa_atexit@plt+0x53480> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r9, #-1288] @ 0xfffffaf8 │ │ │ │ - strbeq r7, [r9, #-2128] @ 0xfffff7b0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r9, #-1272] @ 0xfffffb08 │ │ │ │ + strbeq r7, [r9, #-2112] @ 0xfffff7c0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -85306,17 +85306,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 5f95c <__cxa_atexit@plt+0x53504> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r9, #-2024] @ 0xfffff818 │ │ │ │ - strbeq r7, [r9, #-1148] @ 0xfffffb84 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r9, #-2008] @ 0xfffff828 │ │ │ │ + strbeq r7, [r9, #-1132] @ 0xfffffb94 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq pc, r0, fp, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -85339,17 +85339,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 5f9e0 <__cxa_atexit@plt+0x53588> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r9, #-1892] @ 0xfffff89c │ │ │ │ - strbeq r7, [r9, #-1012] @ 0xfffffc0c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r9, #-1876] @ 0xfffff8ac │ │ │ │ + strbeq r7, [r9, #-996] @ 0xfffffc1c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r7, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -85373,17 +85373,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 5fa68 <__cxa_atexit@plt+0x53610> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r9, #-1760] @ 0xfffff920 │ │ │ │ - strbeq r7, [r9, #-880] @ 0xfffffc90 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r9, #-1744] @ 0xfffff930 │ │ │ │ + strbeq r7, [r9, #-864] @ 0xfffffca0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq pc, r0, fp, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -85404,16 +85404,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 5fae0 <__cxa_atexit@plt+0x53688> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r9, #-1604] @ 0xfffff9bc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r9, #-1588] @ 0xfffff9cc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mov fp, r8 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 5fbb8 <__cxa_atexit@plt+0x53760> │ │ │ │ ldr lr, [pc, #248] @ 5fbf8 <__cxa_atexit@plt+0x537a0> │ │ │ │ @@ -85459,38 +85459,38 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r6, [pc, #100] @ 5fc10 <__cxa_atexit@plt+0x537b8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #68] @ 5fc04 <__cxa_atexit@plt+0x537ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #28] @ 5fc00 <__cxa_atexit@plt+0x537a8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffc4f4 │ │ │ │ - strbeq r7, [r9, #-640] @ 0xfffffd80 │ │ │ │ + strbeq r7, [r9, #-624] @ 0xfffffd90 │ │ │ │ @ instruction: 0xffffe9ac │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffead8 │ │ │ │ @ instruction: 0xffffc1b0 │ │ │ │ - strbeq r7, [r9, #-572] @ 0xfffffdc4 │ │ │ │ + strbeq r7, [r9, #-556] @ 0xfffffdd4 │ │ │ │ andeq r0, r1, sp, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5fae4 <__cxa_atexit@plt+0x5368c> │ │ │ │ mov fp, r8 │ │ │ │ @@ -85542,38 +85542,38 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str sl, [r5, #16] │ │ │ │ ldr r6, [pc, #100] @ 5fd5c <__cxa_atexit@plt+0x53904> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #68] @ 5fd50 <__cxa_atexit@plt+0x538f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #28] @ 5fd4c <__cxa_atexit@plt+0x538f4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffc350 │ │ │ │ - strbeq r7, [r9, #-312] @ 0xfffffec8 │ │ │ │ + strbeq r7, [r9, #-296] @ 0xfffffed8 │ │ │ │ @ instruction: 0xffffe860 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffe98c │ │ │ │ @ instruction: 0xffffc064 │ │ │ │ - strbeq r7, [r9, #-240] @ 0xffffff10 │ │ │ │ + strbeq r7, [r9, #-224] @ 0xffffff20 │ │ │ │ andeq r0, r1, sp, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5fc2c <__cxa_atexit@plt+0x537d4> │ │ │ │ mov fp, r8 │ │ │ │ @@ -85623,38 +85623,38 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str sl, [r5, #16] │ │ │ │ ldr r6, [pc, #100] @ 5fea0 <__cxa_atexit@plt+0x53a48> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #68] @ 5fe94 <__cxa_atexit@plt+0x53a3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #28] @ 5fe90 <__cxa_atexit@plt+0x53a38> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffc1a8 │ │ │ │ - strbeq r6, [r9, #-4076] @ 0xfffff014 │ │ │ │ + strbeq r6, [r9, #-4060] @ 0xfffff024 │ │ │ │ @ instruction: 0xffffe71c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffe848 │ │ │ │ @ instruction: 0xffffbf20 │ │ │ │ - strbeq r6, [r9, #-4012] @ 0xfffff054 │ │ │ │ + strbeq r6, [r9, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r1, sp, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5fd78 <__cxa_atexit@plt+0x53920> │ │ │ │ mov fp, r8 │ │ │ │ @@ -85704,38 +85704,38 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #68] @ 5ffd8 <__cxa_atexit@plt+0x53b80> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r6, [pc, #28] @ 5ffd4 <__cxa_atexit@plt+0x53b7c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffc008 │ │ │ │ - strbeq r6, [r9, #-3752] @ 0xfffff158 │ │ │ │ + strbeq r6, [r9, #-3736] @ 0xfffff168 │ │ │ │ @ instruction: 0xffffe5d8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffbde4 │ │ │ │ @ instruction: 0xffffe6fc │ │ │ │ - strbeq r6, [r9, #-3748] @ 0xfffff15c │ │ │ │ + strbeq r6, [r9, #-3732] @ 0xfffff16c │ │ │ │ andeq r0, r1, sp, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5febc <__cxa_atexit@plt+0x53a64> │ │ │ │ mov fp, r8 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ @@ -85785,38 +85785,38 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r5, #8] │ │ │ │ str sl, [r5, #16] │ │ │ │ ldr r6, [pc, #100] @ 60128 <__cxa_atexit@plt+0x53cd0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #68] @ 6011c <__cxa_atexit@plt+0x53cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #28] @ 60118 <__cxa_atexit@plt+0x53cc0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffbe6c │ │ │ │ - strbeq r6, [r9, #-3432] @ 0xfffff298 │ │ │ │ + strbeq r6, [r9, #-3416] @ 0xfffff2a8 │ │ │ │ @ instruction: 0xffffe494 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffe5c0 │ │ │ │ @ instruction: 0xffffbc98 │ │ │ │ - strbeq r6, [r9, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq r6, [r9, #-3348] @ 0xfffff2ec │ │ │ │ andeq r0, r1, sp, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 5fffc <__cxa_atexit@plt+0x53ba4> │ │ │ │ ldr fp, [r4, #804] @ 0x324 │ │ │ │ @@ -85869,40 +85869,40 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str fp, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #76] @ 60274 <__cxa_atexit@plt+0x53e1c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r6, [pc, #32] @ 60270 <__cxa_atexit@plt+0x53e18> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffbcc8 │ │ │ │ - strbeq r6, [r9, #-3104] @ 0xfffff3e0 │ │ │ │ + strbeq r6, [r9, #-3088] @ 0xfffff3f0 │ │ │ │ @ instruction: 0xffffe340 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffbb54 │ │ │ │ @ instruction: 0xffffe46c │ │ │ │ - strbeq r6, [r9, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq r6, [r9, #-3076] @ 0xfffff3fc │ │ │ │ andeq r0, r1, sp, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 60144 <__cxa_atexit@plt+0x53cec> │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -85951,38 +85951,38 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str ip, [r5, #28] │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #68] @ 603b4 <__cxa_atexit@plt+0x53f5c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r6, [pc, #28] @ 603b0 <__cxa_atexit@plt+0x53f58> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffbb18 │ │ │ │ - strbeq r6, [r9, #-2764] @ 0xfffff534 │ │ │ │ + strbeq r6, [r9, #-2748] @ 0xfffff544 │ │ │ │ @ instruction: 0xffffe1fc │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffba08 │ │ │ │ @ instruction: 0xffffe320 │ │ │ │ - strbeq r6, [r9, #-2760] @ 0xfffff538 │ │ │ │ + strbeq r6, [r9, #-2744] @ 0xfffff548 │ │ │ │ andeq r0, r1, sp, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 60298 <__cxa_atexit@plt+0x53e40> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -86026,36 +86026,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [pc, #96] @ 604e4 <__cxa_atexit@plt+0x5408c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r6, lr │ │ │ │ mov fp, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r6, [pc, #60] @ 604d8 <__cxa_atexit@plt+0x54080> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [pc, #24] @ 604d4 <__cxa_atexit@plt+0x5407c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ mov r6, lr │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffb97c │ │ │ │ @ instruction: 0xffffe0d4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffb8c8 │ │ │ │ @ instruction: 0xffffe1bc │ │ │ │ - strbeq r6, [r9, #-2404] @ 0xfffff69c │ │ │ │ + strbeq r6, [r9, #-2388] @ 0xfffff6ac │ │ │ │ andeq r0, r2, lr, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 603d8 <__cxa_atexit@plt+0x53f80> │ │ │ │ ldrbteq r0, [sp], #1972 @ 0x7b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -86069,32 +86069,32 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 60540 <__cxa_atexit@plt+0x540e8> │ │ │ │ ldr r3, [pc, #36] @ 60558 <__cxa_atexit@plt+0x54100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r6, [r9, #-2644] @ 0xfffff5ac │ │ │ │ + strbeq r6, [r9, #-2628] @ 0xfffff5bc │ │ │ │ ldrbteq r0, [sp], #1876 @ 0x754 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 60580 <__cxa_atexit@plt+0x54128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ - strbeq r6, [r9, #-2584] @ 0xfffff5e8 │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ + strbeq r6, [r9, #-2568] @ 0xfffff5f8 │ │ │ │ ldrbteq r0, [sp], #1832 @ 0x728 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -86104,35 +86104,35 @@ │ │ │ │ ldr r3, [pc, #52] @ 605e8 <__cxa_atexit@plt+0x54190> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #40] @ 605ec <__cxa_atexit@plt+0x54194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r7, [pc, #28] @ 605f0 <__cxa_atexit@plt+0x54198> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r6, [r9, #-2504] @ 0xfffff638 │ │ │ │ + strbeq r6, [r9, #-2488] @ 0xfffff648 │ │ │ │ ldrbteq r0, [sp], #1776 @ 0x6f0 │ │ │ │ ldrbteq r0, [sp], #1732 @ 0x6c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 6061c <__cxa_atexit@plt+0x541c4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq r0, [sp], #1712 @ 0x6b0 │ │ │ │ ldrbteq r0, [sp], #1680 @ 0x690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60670 <__cxa_atexit@plt+0x54218> │ │ │ │ @@ -86142,32 +86142,32 @@ │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 60664 <__cxa_atexit@plt+0x5420c> │ │ │ │ ldr r3, [pc, #36] @ 6067c <__cxa_atexit@plt+0x54224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r6, [r9, #-2352] @ 0xfffff6d0 │ │ │ │ + strbeq r6, [r9, #-2336] @ 0xfffff6e0 │ │ │ │ ldrbteq r0, [sp], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 606a4 <__cxa_atexit@plt+0x5424c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ - strbeq r6, [r9, #-2292] @ 0xfffff70c │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ + strbeq r6, [r9, #-2276] @ 0xfffff71c │ │ │ │ ldrbteq r0, [sp], #1540 @ 0x604 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -86177,23 +86177,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ ldr r2, [pc, #40] @ 6070c <__cxa_atexit@plt+0x542b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r7, [pc, #24] @ 60710 <__cxa_atexit@plt+0x542b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq r6, [r9, #-2216] @ 0xfffff758 │ │ │ │ + strbeq r6, [r9, #-2200] @ 0xfffff768 │ │ │ │ ldrbteq r0, [sp], #1500 @ 0x5dc │ │ │ │ ldrbteq r0, [sp], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60778 <__cxa_atexit@plt+0x54320> │ │ │ │ @@ -86208,33 +86208,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 6076c <__cxa_atexit@plt+0x54314> │ │ │ │ ldr r3, [pc, #44] @ 60788 <__cxa_atexit@plt+0x54330> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r6, [r9, #-1616] @ 0xfffff9b0 │ │ │ │ - strbeq r6, [r9, #-2092] @ 0xfffff7d4 │ │ │ │ + strbeq r6, [r9, #-1600] @ 0xfffff9c0 │ │ │ │ + strbeq r6, [r9, #-2076] @ 0xfffff7e4 │ │ │ │ ldrbteq r0, [sp], #1316 @ 0x524 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 607b0 <__cxa_atexit@plt+0x54358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ - strbeq r6, [r9, #-2024] @ 0xfffff818 │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ + strbeq r6, [r9, #-2008] @ 0xfffff828 │ │ │ │ ldrbteq r0, [sp], #1272 @ 0x4f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -86258,16 +86258,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 60838 <__cxa_atexit@plt+0x543e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strbeq r6, [r9, #-1956] @ 0xfffff85c │ │ │ │ - strbeq r6, [r9, #-1456] @ 0xfffffa50 │ │ │ │ + strbeq r6, [r9, #-1940] @ 0xfffff86c │ │ │ │ + strbeq r6, [r9, #-1440] @ 0xfffffa60 │ │ │ │ ldrbteq r0, [sp], #1216 @ 0x4c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 608a8 <__cxa_atexit@plt+0x54450> │ │ │ │ @@ -86280,15 +86280,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #7] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 6089c <__cxa_atexit@plt+0x54444> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -86306,37 +86306,37 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 608f4 <__cxa_atexit@plt+0x5449c> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldrbteq r0, [sp], #984 @ 0x3d8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6094c <__cxa_atexit@plt+0x544f4> │ │ │ │ ldr r3, [pc, #32] @ 6095c <__cxa_atexit@plt+0x54504> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, sl │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r7, [pc, #12] @ 60960 <__cxa_atexit@plt+0x54508> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r0, [sp], #948 @ 0x3b4 │ │ │ │ ldrbteq r0, [sp], #912 @ 0x390 │ │ │ │ @@ -86365,15 +86365,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r6, [r9, #-964] @ 0xfffffc3c │ │ │ │ + strbeq r6, [r9, #-948] @ 0xfffffc4c │ │ │ │ ldrbteq r0, [sp], #788 @ 0x314 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 60a20 <__cxa_atexit@plt+0x545c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -86425,16 +86425,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 60ad0 <__cxa_atexit@plt+0x54678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r6, [r9, #-748] @ 0xfffffd14 │ │ │ │ - strbeq r6, [r9, #-720] @ 0xfffffd30 │ │ │ │ + strbeq r6, [r9, #-732] @ 0xfffffd24 │ │ │ │ + strbeq r6, [r9, #-704] @ 0xfffffd40 │ │ │ │ ldrbteq r0, [sp], #544 @ 0x220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60b10 <__cxa_atexit@plt+0x546b8> │ │ │ │ ldr r3, [pc, #56] @ 60b2c <__cxa_atexit@plt+0x546d4> │ │ │ │ @@ -86450,15 +86450,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r6, [r9, #-624] @ 0xfffffd90 │ │ │ │ + strbeq r6, [r9, #-608] @ 0xfffffda0 │ │ │ │ ldrbteq r0, [sp], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60ba0 <__cxa_atexit@plt+0x54748> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -86477,15 +86477,15 @@ │ │ │ │ ldr r8, [r8, #7] │ │ │ │ stm r5, {r7, r8} │ │ │ │ tst r3, #3 │ │ │ │ beq 60bc0 <__cxa_atexit@plt+0x54768> │ │ │ │ ldr r9, [r3, #7] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r7, [pc, #72] @ 60bf0 <__cxa_atexit@plt+0x54798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ @@ -86498,15 +86498,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ ldrbteq r0, [sp], #292 @ 0x124 │ │ │ │ - strbeq r6, [r9, #-1352] @ 0xfffffab8 │ │ │ │ + strbeq r6, [r9, #-1336] @ 0xfffffac8 │ │ │ │ ldrbteq r0, [sp], #264 @ 0x108 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 60c94 <__cxa_atexit@plt+0x5483c> │ │ │ │ @@ -86626,15 +86626,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 60e20 <__cxa_atexit@plt+0x549c8> │ │ │ │ ldr r7, [pc, #96] @ 60e44 <__cxa_atexit@plt+0x549ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @@ -86678,15 +86678,15 @@ │ │ │ │ bhi 60edc <__cxa_atexit@plt+0x54a84> │ │ │ │ ldr r7, [pc, #76] @ 60efc <__cxa_atexit@plt+0x54aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 60ef8 <__cxa_atexit@plt+0x54aa0> │ │ │ │ @@ -86718,15 +86718,15 @@ │ │ │ │ bhi 60f74 <__cxa_atexit@plt+0x54b1c> │ │ │ │ ldr r7, [pc, #60] @ 60f8c <__cxa_atexit@plt+0x54b34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 60f88 <__cxa_atexit@plt+0x54b30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -86746,15 +86746,15 @@ │ │ │ │ bhi 60fd4 <__cxa_atexit@plt+0x54b7c> │ │ │ │ ldr r7, [pc, #40] @ 60fe8 <__cxa_atexit@plt+0x54b90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, sl │ │ │ │ mov r9, sl │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r7, [pc, #16] @ 60fec <__cxa_atexit@plt+0x54b94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ ldrbteq pc, [ip], #3372 @ 0xd2c @ │ │ │ │ @@ -86811,15 +86811,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 610f4 <__cxa_atexit@plt+0x54c9c> │ │ │ │ ldr r3, [pc, #60] @ 61108 <__cxa_atexit@plt+0x54cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -86848,15 +86848,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 61178 <__cxa_atexit@plt+0x54d20> │ │ │ │ ldr r3, [pc, #40] @ 61188 <__cxa_atexit@plt+0x54d30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @@ -86876,29 +86876,29 @@ │ │ │ │ beq 611dc <__cxa_atexit@plt+0x54d84> │ │ │ │ ldr r2, [pc, #36] @ 611ec <__cxa_atexit@plt+0x54d94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq pc, [ip], #2820 @ 0xb04 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 61214 <__cxa_atexit@plt+0x54dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq pc, [ip], #2780 @ 0xadc @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6126c <__cxa_atexit@plt+0x54e14> │ │ │ │ @@ -86922,15 +86922,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r5, [r9, #-2836] @ 0xfffff4ec │ │ │ │ + strbeq r5, [r9, #-2820] @ 0xfffff4fc │ │ │ │ ldrbteq pc, [ip], #2656 @ 0xa60 @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 612d4 <__cxa_atexit@plt+0x54e7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -86984,16 +86984,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r5, [r9, #-2620] @ 0xfffff5c4 │ │ │ │ - strbeq r5, [r9, #-2588] @ 0xfffff5e4 │ │ │ │ + strbeq r5, [r9, #-2604] @ 0xfffff5d4 │ │ │ │ + strbeq r5, [r9, #-2572] @ 0xfffff5f4 │ │ │ │ ldrbteq pc, [ip], #2404 @ 0x964 @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 613cc <__cxa_atexit@plt+0x54f74> │ │ │ │ ldr r3, [pc, #56] @ 613e8 <__cxa_atexit@plt+0x54f90> │ │ │ │ @@ -87009,15 +87009,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r5, [r9, #-2480] @ 0xfffff650 │ │ │ │ + strbeq r5, [r9, #-2464] @ 0xfffff660 │ │ │ │ ldrbteq pc, [ip], #2308 @ 0x904 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6145c <__cxa_atexit@plt+0x55004> │ │ │ │ ldr r1, [pc, #116] @ 61484 <__cxa_atexit@plt+0x5502c> │ │ │ │ @@ -87036,29 +87036,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 6147c <__cxa_atexit@plt+0x55024> │ │ │ │ ldr r5, [pc, #64] @ 6148c <__cxa_atexit@plt+0x55034> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r7, [pc, #44] @ 61490 <__cxa_atexit@plt+0x55038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r5, [r9, #-3212] @ 0xfffff374 │ │ │ │ + strbeq r5, [r9, #-3196] @ 0xfffff384 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 614e0 <__cxa_atexit@plt+0x55088> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -87067,43 +87067,43 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 614d8 <__cxa_atexit@plt+0x55080> │ │ │ │ ldr r5, [pc, #28] @ 614e4 <__cxa_atexit@plt+0x5508c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 61508 <__cxa_atexit@plt+0x550b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 61540 <__cxa_atexit@plt+0x550e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 61544 <__cxa_atexit@plt+0x550ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r9, #-2152] @ 0xfffff798 │ │ │ │ - strbeq r5, [r9, #-2148] @ 0xfffff79c │ │ │ │ + strbeq r5, [r9, #-2136] @ 0xfffff7a8 │ │ │ │ + strbeq r5, [r9, #-2132] @ 0xfffff7ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61598 <__cxa_atexit@plt+0x55140> │ │ │ │ ldr r2, [pc, #60] @ 615a0 <__cxa_atexit@plt+0x55148> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -87112,28 +87112,28 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 6158c <__cxa_atexit@plt+0x55134> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61644 <__cxa_atexit@plt+0x551ec> │ │ │ │ ldr r2, [pc, #132] @ 61660 <__cxa_atexit@plt+0x55208> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -87155,28 +87155,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 61668 <__cxa_atexit@plt+0x55210> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub sl, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r5, [r9, #-1948] @ 0xfffff864 │ │ │ │ strbeq r5, [r9, #-1932] @ 0xfffff874 │ │ │ │ + strbeq r5, [r9, #-1916] @ 0xfffff884 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 616bc <__cxa_atexit@plt+0x55264> │ │ │ │ @@ -87188,20 +87188,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 616cc <__cxa_atexit@plt+0x55274> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r9, #-1816] @ 0xfffff8e8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strbeq r5, [r9, #-1800] @ 0xfffff8f8 │ │ │ │ + strbeq r5, [r9, #-1784] @ 0xfffff908 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61730 <__cxa_atexit@plt+0x552d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -87217,25 +87217,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 61754 <__cxa_atexit@plt+0x552fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r5, [r9, #-1672] @ 0xfffff978 │ │ │ │ - strbeq ip, [r5], #2957 @ 0xb8d │ │ │ │ + strbeq r5, [r9, #-1656] @ 0xfffff988 │ │ │ │ + strbeq ip, [r5], #3469 @ 0xd8d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6179c <__cxa_atexit@plt+0x55344> │ │ │ │ @@ -87261,15 +87261,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 617e0 <__cxa_atexit@plt+0x55388> │ │ │ │ ldr r8, [pc, #228] @ 618b8 <__cxa_atexit@plt+0x55460> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r3, [pc, #192] @ 618a8 <__cxa_atexit@plt+0x55450> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ @@ -87307,26 +87307,26 @@ │ │ │ │ ldr r8, [pc, #64] @ 618c0 <__cxa_atexit@plt+0x55468> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strbeq r5, [r9, #-1404] @ 0xfffffa84 │ │ │ │ strbeq r5, [r9, #-1388] @ 0xfffffa94 │ │ │ │ - strbeq ip, [r5], #2760 @ 0xac8 │ │ │ │ + strbeq r5, [r9, #-1372] @ 0xfffffaa4 │ │ │ │ + strbeq ip, [r5], #3272 @ 0xcc8 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - strbeq ip, [r5], #2601 @ 0xa29 │ │ │ │ + strbeq ip, [r5], #3113 @ 0xc29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 61960 <__cxa_atexit@plt+0x55508> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -87357,24 +87357,24 @@ │ │ │ │ ldr r8, [pc, #56] @ 61980 <__cxa_atexit@plt+0x55528> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - strbeq r5, [r9, #-1196] @ 0xfffffb54 │ │ │ │ strbeq r5, [r9, #-1180] @ 0xfffffb64 │ │ │ │ + strbeq r5, [r9, #-1164] @ 0xfffffb74 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - strbeq ip, [r5], #2401 @ 0x961 │ │ │ │ + strbeq ip, [r5], #2913 @ 0xb61 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -87399,26 +87399,26 @@ │ │ │ │ ldr r5, [pc, #28] @ 61a0c <__cxa_atexit@plt+0x555b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - strbeq r5, [r9, #-992] @ 0xfffffc20 │ │ │ │ + strbeq r5, [r9, #-976] @ 0xfffffc30 │ │ │ │ ldrbteq pc, [ip], #884 @ 0x374 @ │ │ │ │ - strbeq r5, [r9, #-936] @ 0xfffffc58 │ │ │ │ + strbeq r5, [r9, #-920] @ 0xfffffc68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 61a34 <__cxa_atexit@plt+0x555dc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq pc, [ip], #828 @ 0x33c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61a88 <__cxa_atexit@plt+0x55630> │ │ │ │ ldr r2, [pc, #60] @ 61a90 <__cxa_atexit@plt+0x55638> │ │ │ │ @@ -87428,32 +87428,32 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 61a7c <__cxa_atexit@plt+0x55624> │ │ │ │ ldr r3, [pc, #40] @ 61a94 <__cxa_atexit@plt+0x5563c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r5, [r9, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq r5, [r9, #-828] @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 61abc <__cxa_atexit@plt+0x55664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - strbeq r5, [r9, #-784] @ 0xfffffcf0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + strbeq r5, [r9, #-768] @ 0xfffffd00 │ │ │ │ ldrbteq pc, [ip], #636 @ 0x27c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -87485,31 +87485,31 @@ │ │ │ │ ldr r3, [pc, #84] @ 61b9c <__cxa_atexit@plt+0x55744> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #44] @ 61b94 <__cxa_atexit@plt+0x5573c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrbteq pc, [ip], #580 @ 0x244 @ │ │ │ │ ldrbteq pc, [ip], #572 @ 0x23c @ │ │ │ │ ldrbteq pc, [ip], #520 @ 0x208 @ │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strbeq ip, [r5], #1889 @ 0x761 │ │ │ │ + strbeq ip, [r5], #2401 @ 0x961 │ │ │ │ ldrbteq pc, [ip], #416 @ 0x1a0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 61bd8 <__cxa_atexit@plt+0x55780> │ │ │ │ @@ -87528,47 +87528,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 61c24 <__cxa_atexit@plt+0x557cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq pc, [ip], #388 @ 0x184 @ │ │ │ │ ldrbteq pc, [ip], #376 @ 0x178 @ │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbeq ip, [r5], #1713 @ 0x6b1 │ │ │ │ + strbeq ip, [r5], #2225 @ 0x8b1 │ │ │ │ ldrbteq pc, [ip], #348 @ 0x15c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 61c7c <__cxa_atexit@plt+0x55824> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 61c74 <__cxa_atexit@plt+0x5581c> │ │ │ │ ldr r8, [pc, #40] @ 61c84 <__cxa_atexit@plt+0x5582c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 61c88 <__cxa_atexit@plt+0x55830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r5], #1540 @ 0x604 │ │ │ │ - strbeq r5, [r9, #-280] @ 0xfffffee8 │ │ │ │ + strbeq ip, [r5], #2052 @ 0x804 │ │ │ │ + strbeq r5, [r9, #-264] @ 0xfffffef8 │ │ │ │ ldrbteq pc, [ip], #256 @ 0x100 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 61d00 <__cxa_atexit@plt+0x558a8> │ │ │ │ @@ -87663,21 +87663,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #28] @ 61e34 <__cxa_atexit@plt+0x559dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400770 <__cxa_atexit@plt+0x3f4318> │ │ │ │ + b 4007a4 <__cxa_atexit@plt+0x3f434c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ ldrbteq lr, [ip], #3980 @ 0xf8c │ │ │ │ ldrbteq lr, [ip], #3968 @ 0xf80 │ │ │ │ - strbeq r4, [r9, #-4060] @ 0xfffff024 │ │ │ │ - strbeq r4, [r9, #-4036] @ 0xfffff03c │ │ │ │ + strbeq r4, [r9, #-4044] @ 0xfffff034 │ │ │ │ + strbeq r4, [r9, #-4020] @ 0xfffff04c │ │ │ │ ldrbteq lr, [ip], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 61e6c <__cxa_atexit@plt+0x55a14> │ │ │ │ ldr r7, [pc, #108] @ 61ecc <__cxa_atexit@plt+0x55a74> │ │ │ │ @@ -87701,19 +87701,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 61ec8 <__cxa_atexit@plt+0x55a70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400770 <__cxa_atexit@plt+0x3f4318> │ │ │ │ + b 4007a4 <__cxa_atexit@plt+0x3f434c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq lr, [ip], #3828 @ 0xef4 │ │ │ │ ldrbteq lr, [ip], #3816 @ 0xee8 │ │ │ │ - strbeq r4, [r9, #-3880] @ 0xfffff0d8 │ │ │ │ + strbeq r4, [r9, #-3864] @ 0xfffff0e8 │ │ │ │ ldrbteq lr, [ip], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 61f00 <__cxa_atexit@plt+0x55aa8> │ │ │ │ ldr r7, [pc, #32] @ 61f10 <__cxa_atexit@plt+0x55ab8> │ │ │ │ @@ -87721,15 +87721,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 61f14 <__cxa_atexit@plt+0x55abc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400770 <__cxa_atexit@plt+0x3f4318> │ │ │ │ + b 4007a4 <__cxa_atexit@plt+0x3f434c> │ │ │ │ ldrbteq lr, [ip], #3752 @ 0xea8 │ │ │ │ ldrbteq lr, [ip], #3740 @ 0xe9c │ │ │ │ ldrbteq lr, [ip], #3700 @ 0xe74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -87819,16 +87819,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 62108 <__cxa_atexit@plt+0x55cb0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r4, [r9, #-3404] @ 0xfffff2b4 │ │ │ │ strbeq r4, [r9, #-3388] @ 0xfffff2c4 │ │ │ │ + strbeq r4, [r9, #-3372] @ 0xfffff2d4 │ │ │ │ ldrbteq lr, [ip], #3316 @ 0xcf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 620c8 <__cxa_atexit@plt+0x55c70> │ │ │ │ ldr r7, [pc, #60] @ 620f8 <__cxa_atexit@plt+0x55ca0> │ │ │ │ @@ -87844,15 +87844,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 620ec <__cxa_atexit@plt+0x55c94> │ │ │ │ b 62108 <__cxa_atexit@plt+0x55cb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r4, [r9, #-3272] @ 0xfffff338 │ │ │ │ + strbeq r4, [r9, #-3256] @ 0xfffff348 │ │ │ │ ldrbteq lr, [ip], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6212c <__cxa_atexit@plt+0x55cd4> │ │ │ │ ldr r7, [pc, #148] @ 621b0 <__cxa_atexit@plt+0x55d58> │ │ │ │ @@ -87889,18 +87889,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 621b8 <__cxa_atexit@plt+0x55d60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r4, [r9, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq r4, [r9, #-3068] @ 0xfffff404 │ │ │ │ ldrbteq lr, [ip], #3196 @ 0xc7c │ │ │ │ ldrbteq lr, [ip], #3184 @ 0xc70 │ │ │ │ - strbeq r4, [r9, #-3052] @ 0xfffff414 │ │ │ │ + strbeq r4, [r9, #-3036] @ 0xfffff424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 62218 <__cxa_atexit@plt+0x55dc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -87917,31 +87917,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 62220 <__cxa_atexit@plt+0x55dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r4, [r9, #-2956] @ 0xfffff474 │ │ │ │ - strbeq r4, [r9, #-2936] @ 0xfffff488 │ │ │ │ + strbeq r4, [r9, #-2940] @ 0xfffff484 │ │ │ │ + strbeq r4, [r9, #-2920] @ 0xfffff498 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 62258 <__cxa_atexit@plt+0x55e00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 6225c <__cxa_atexit@plt+0x55e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r9, #-2896] @ 0xfffff4b0 │ │ │ │ strbeq r4, [r9, #-2880] @ 0xfffff4c0 │ │ │ │ + strbeq r4, [r9, #-2864] @ 0xfffff4d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 622a8 <__cxa_atexit@plt+0x55e50> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -87951,25 +87951,25 @@ │ │ │ │ ldr r2, [pc, #56] @ 622c8 <__cxa_atexit@plt+0x55e70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #48] @ 622cc <__cxa_atexit@plt+0x55e74> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #20] @ 622c4 <__cxa_atexit@plt+0x55e6c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #4] @ 622c0 <__cxa_atexit@plt+0x55e68> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq fp, [r5], #3997 @ 0xf9d │ │ │ │ - strbeq fp, [r5], #4004 @ 0xfa4 │ │ │ │ - strbeq fp, [r5], #4025 @ 0xfb9 │ │ │ │ - strbeq fp, [r5], #4018 @ 0xfb2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq ip, [r5], #413 @ 0x19d │ │ │ │ + strbeq ip, [r5], #420 @ 0x1a4 │ │ │ │ + strbeq ip, [r5], #441 @ 0x1b9 │ │ │ │ + strbeq ip, [r5], #434 @ 0x1b2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6236c <__cxa_atexit@plt+0x55f14> │ │ │ │ ldr r3, [pc, #140] @ 6237c <__cxa_atexit@plt+0x55f24> │ │ │ │ @@ -88000,56 +88000,56 @@ │ │ │ │ ldr r8, [pc, #44] @ 62380 <__cxa_atexit@plt+0x55f28> │ │ │ │ add r8, pc, r8 │ │ │ │ b 62360 <__cxa_atexit@plt+0x55f08> │ │ │ │ ldr r8, [pc, #40] @ 62388 <__cxa_atexit@plt+0x55f30> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #28] @ 62390 <__cxa_atexit@plt+0x55f38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq fp, [r5], #3845 @ 0xf05 │ │ │ │ - strbeq fp, [r5], #3852 @ 0xf0c │ │ │ │ - strbeq fp, [r5], #3822 @ 0xeee │ │ │ │ - strbeq fp, [r5], #3869 @ 0xf1d │ │ │ │ + strbeq ip, [r5], #261 @ 0x105 │ │ │ │ + strbeq ip, [r5], #268 @ 0x10c │ │ │ │ + strbeq ip, [r5], #238 @ 0xee │ │ │ │ + strbeq ip, [r5], #285 @ 0x11d │ │ │ │ ldrbteq lr, [ip], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 623c4 <__cxa_atexit@plt+0x55f6c> │ │ │ │ cmp r3, #2 │ │ │ │ bne 623f0 <__cxa_atexit@plt+0x55f98> │ │ │ │ ldr r8, [pc, #72] @ 62404 <__cxa_atexit@plt+0x55fac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 62408 <__cxa_atexit@plt+0x55fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 6240c <__cxa_atexit@plt+0x55fb4> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 62400 <__cxa_atexit@plt+0x55fa8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq fp, [r5], #3681 @ 0xe61 │ │ │ │ - strbeq fp, [r5], #3736 @ 0xe98 │ │ │ │ - strbeq fp, [r5], #3701 @ 0xe75 │ │ │ │ - strbeq fp, [r5], #3694 @ 0xe6e │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq ip, [r5], #97 @ 0x61 │ │ │ │ + strbeq ip, [r5], #152 @ 0x98 │ │ │ │ + strbeq ip, [r5], #117 @ 0x75 │ │ │ │ + strbeq ip, [r5], #110 @ 0x6e │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 624ac <__cxa_atexit@plt+0x56054> │ │ │ │ ldr r3, [pc, #140] @ 624bc <__cxa_atexit@plt+0x56064> │ │ │ │ @@ -88080,65 +88080,65 @@ │ │ │ │ ldr r3, [pc, #44] @ 624c0 <__cxa_atexit@plt+0x56068> │ │ │ │ add r3, pc, r3 │ │ │ │ b 624a0 <__cxa_atexit@plt+0x56048> │ │ │ │ ldr r3, [pc, #40] @ 624c8 <__cxa_atexit@plt+0x56070> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #28] @ 624d0 <__cxa_atexit@plt+0x56078> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq fp, [r5], #3525 @ 0xdc5 │ │ │ │ - strbeq fp, [r5], #3532 @ 0xdcc │ │ │ │ - strbeq fp, [r5], #3502 @ 0xdae │ │ │ │ - strbeq fp, [r5], #3549 @ 0xddd │ │ │ │ + strbeq fp, [r5], #4037 @ 0xfc5 │ │ │ │ + strbeq fp, [r5], #4044 @ 0xfcc │ │ │ │ + strbeq fp, [r5], #4014 @ 0xfae │ │ │ │ + strbeq fp, [r5], #4061 @ 0xfdd │ │ │ │ ldrbteq lr, [ip], #2332 @ 0x91c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 62504 <__cxa_atexit@plt+0x560ac> │ │ │ │ cmp r3, #2 │ │ │ │ bne 62530 <__cxa_atexit@plt+0x560d8> │ │ │ │ ldr r8, [pc, #72] @ 62544 <__cxa_atexit@plt+0x560ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 62548 <__cxa_atexit@plt+0x560f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 6254c <__cxa_atexit@plt+0x560f4> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 62540 <__cxa_atexit@plt+0x560e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq fp, [r5], #3361 @ 0xd21 │ │ │ │ - strbeq fp, [r5], #3416 @ 0xd58 │ │ │ │ - strbeq fp, [r5], #3381 @ 0xd35 │ │ │ │ - strbeq fp, [r5], #3374 @ 0xd2e │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq fp, [r5], #3873 @ 0xf21 │ │ │ │ + strbeq fp, [r5], #3928 @ 0xf58 │ │ │ │ + strbeq fp, [r5], #3893 @ 0xf35 │ │ │ │ + strbeq fp, [r5], #3886 @ 0xf2e │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 62574 <__cxa_atexit@plt+0x5611c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq lr, [ip], #2148 @ 0x864 │ │ │ │ ldrbteq lr, [ip], #2212 @ 0x8a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -88274,15 +88274,15 @@ │ │ │ │ b 62720 <__cxa_atexit@plt+0x562c8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 62740 <__cxa_atexit@plt+0x562e8> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq r4, [r9, #-1592] @ 0xfffff9c8 │ │ │ │ + strbeq r4, [r9, #-1576] @ 0xfffff9d8 │ │ │ │ ldrbteq lr, [ip], #1756 @ 0x6dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -88310,15 +88310,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 627d8 <__cxa_atexit@plt+0x56380> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 627f8 <__cxa_atexit@plt+0x563a0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r4, [r9, #-1408] @ 0xfffffa80 │ │ │ │ + strbeq r4, [r9, #-1392] @ 0xfffffa90 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 6287c <__cxa_atexit@plt+0x56424> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -88329,15 +88329,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 62860 <__cxa_atexit@plt+0x56408> │ │ │ │ - strbeq r4, [r9, #-1304] @ 0xfffffae8 │ │ │ │ + strbeq r4, [r9, #-1288] @ 0xfffffaf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62934 <__cxa_atexit@plt+0x564dc> │ │ │ │ ldr r7, [pc, #180] @ 62964 <__cxa_atexit@plt+0x5650c> │ │ │ │ @@ -88385,17 +88385,17 @@ │ │ │ │ b 628cc <__cxa_atexit@plt+0x56474> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 628ec <__cxa_atexit@plt+0x56494> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq r4, [r9, #-1156] @ 0xfffffb7c │ │ │ │ + strbeq r4, [r9, #-1140] @ 0xfffffb8c │ │ │ │ ldrbteq lr, [ip], #1316 @ 0x524 │ │ │ │ - strbeq r4, [r9, #-1116] @ 0xfffffba4 │ │ │ │ + strbeq r4, [r9, #-1100] @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 629ec <__cxa_atexit@plt+0x56594> │ │ │ │ @@ -88426,16 +88426,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 62998 <__cxa_atexit@plt+0x56540> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 629b8 <__cxa_atexit@plt+0x56560> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r4, [r9, #-952] @ 0xfffffc48 │ │ │ │ - strbeq r4, [r9, #-932] @ 0xfffffc5c │ │ │ │ + strbeq r4, [r9, #-936] @ 0xfffffc58 │ │ │ │ + strbeq r4, [r9, #-916] @ 0xfffffc6c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 62a58 <__cxa_atexit@plt+0x56600> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -88448,16 +88448,16 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 62a34 <__cxa_atexit@plt+0x565dc> │ │ │ │ - strbeq r4, [r9, #-840] @ 0xfffffcb8 │ │ │ │ - strbeq r4, [r9, #-836] @ 0xfffffcbc │ │ │ │ + strbeq r4, [r9, #-824] @ 0xfffffcc8 │ │ │ │ + strbeq r4, [r9, #-820] @ 0xfffffccc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 62ab8 <__cxa_atexit@plt+0x56660> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -88467,32 +88467,32 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ beq 62ad0 <__cxa_atexit@plt+0x56678> │ │ │ │ cmp r3, #3 │ │ │ │ bne 62adc <__cxa_atexit@plt+0x56684> │ │ │ │ ldr r8, [pc, #64] @ 62af4 <__cxa_atexit@plt+0x5669c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #44] @ 62aec <__cxa_atexit@plt+0x56694> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #28] @ 62ae8 <__cxa_atexit@plt+0x56690> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #32] @ 62af8 <__cxa_atexit@plt+0x566a0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #12] @ 62af0 <__cxa_atexit@plt+0x56698> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq fp, [r5], #1909 @ 0x775 │ │ │ │ - strbeq fp, [r5], #1906 @ 0x772 │ │ │ │ - strbeq fp, [r5], #1860 @ 0x744 │ │ │ │ - strbeq fp, [r5], #1897 @ 0x769 │ │ │ │ - strbeq fp, [r5], #1854 @ 0x73e │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq fp, [r5], #2421 @ 0x975 │ │ │ │ + strbeq fp, [r5], #2418 @ 0x972 │ │ │ │ + strbeq fp, [r5], #2372 @ 0x944 │ │ │ │ + strbeq fp, [r5], #2409 @ 0x969 │ │ │ │ + strbeq fp, [r5], #2366 @ 0x93e │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 62b4c <__cxa_atexit@plt+0x566f4> │ │ │ │ ldr r3, [pc, #64] @ 62b5c <__cxa_atexit@plt+0x56704> │ │ │ │ @@ -88555,15 +88555,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 62c18 <__cxa_atexit@plt+0x567c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq lr, [ip], #620 @ 0x26c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 62c6c <__cxa_atexit@plt+0x56814> │ │ │ │ @@ -88582,25 +88582,25 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 62c84 <__cxa_atexit@plt+0x5682c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [r9, #-360] @ 0xfffffe98 │ │ │ │ + strbeq r4, [r9, #-344] @ 0xfffffea8 │ │ │ │ ldrbteq lr, [ip], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 62ca8 <__cxa_atexit@plt+0x56850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 62a7c <__cxa_atexit@plt+0x56624> │ │ │ │ - strbeq r4, [r9, #-288] @ 0xfffffee0 │ │ │ │ + strbeq r4, [r9, #-272] @ 0xfffffef0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62d40 <__cxa_atexit@plt+0x568e8> │ │ │ │ ldr r7, [pc, #164] @ 62d70 <__cxa_atexit@plt+0x56918> │ │ │ │ @@ -88644,15 +88644,15 @@ │ │ │ │ b 62ce8 <__cxa_atexit@plt+0x56890> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 62d08 <__cxa_atexit@plt+0x568b0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq r4, [r9, #-112] @ 0xffffff90 │ │ │ │ + strbeq r4, [r9, #-96] @ 0xffffffa0 │ │ │ │ ldrbteq lr, [ip], #340 @ 0x154 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -88680,15 +88680,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 62da0 <__cxa_atexit@plt+0x56948> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 62dc0 <__cxa_atexit@plt+0x56968> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r3, [r9, #-4024] @ 0xfffff048 │ │ │ │ + strbeq r3, [r9, #-4008] @ 0xfffff058 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 62e44 <__cxa_atexit@plt+0x569ec> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -88699,15 +88699,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 62e28 <__cxa_atexit@plt+0x569d0> │ │ │ │ - strbeq r3, [r9, #-3920] @ 0xfffff0b0 │ │ │ │ + strbeq r3, [r9, #-3904] @ 0xfffff0c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62efc <__cxa_atexit@plt+0x56aa4> │ │ │ │ ldr r7, [pc, #180] @ 62f2c <__cxa_atexit@plt+0x56ad4> │ │ │ │ @@ -88755,17 +88755,17 @@ │ │ │ │ b 62e94 <__cxa_atexit@plt+0x56a3c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 62eb4 <__cxa_atexit@plt+0x56a5c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq r3, [r9, #-3772] @ 0xfffff144 │ │ │ │ + strbeq r3, [r9, #-3756] @ 0xfffff154 │ │ │ │ ldrbteq sp, [ip], #3996 @ 0xf9c │ │ │ │ - strbeq r3, [r9, #-3732] @ 0xfffff16c │ │ │ │ + strbeq r3, [r9, #-3716] @ 0xfffff17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 62fb4 <__cxa_atexit@plt+0x56b5c> │ │ │ │ @@ -88796,16 +88796,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 62f60 <__cxa_atexit@plt+0x56b08> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 62f80 <__cxa_atexit@plt+0x56b28> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r3, [r9, #-3568] @ 0xfffff210 │ │ │ │ - strbeq r3, [r9, #-3548] @ 0xfffff224 │ │ │ │ + strbeq r3, [r9, #-3552] @ 0xfffff220 │ │ │ │ + strbeq r3, [r9, #-3532] @ 0xfffff234 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 63020 <__cxa_atexit@plt+0x56bc8> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -88818,16 +88818,16 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 62ffc <__cxa_atexit@plt+0x56ba4> │ │ │ │ - strbeq r3, [r9, #-3456] @ 0xfffff280 │ │ │ │ - strbeq r3, [r9, #-3452] @ 0xfffff284 │ │ │ │ + strbeq r3, [r9, #-3440] @ 0xfffff290 │ │ │ │ + strbeq r3, [r9, #-3436] @ 0xfffff294 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 630a0 <__cxa_atexit@plt+0x56c48> │ │ │ │ ldr r3, [pc, #88] @ 630b0 <__cxa_atexit@plt+0x56c58> │ │ │ │ @@ -88845,38 +88845,38 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #32] @ 630b4 <__cxa_atexit@plt+0x56c5c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #20] @ 630bc <__cxa_atexit@plt+0x56c64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq fp, [r5], #378 @ 0x17a │ │ │ │ - strbeq fp, [r5], #395 @ 0x18b │ │ │ │ + strbeq fp, [r5], #890 @ 0x37a │ │ │ │ + strbeq fp, [r5], #907 @ 0x38b │ │ │ │ ldrbteq sp, [ip], #3596 @ 0xe0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 630f4 <__cxa_atexit@plt+0x56c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 630f8 <__cxa_atexit@plt+0x56ca0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq fp, [r5], #307 @ 0x133 │ │ │ │ - strbeq fp, [r5], #310 @ 0x136 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq fp, [r5], #819 @ 0x333 │ │ │ │ + strbeq fp, [r5], #822 @ 0x336 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 63164 <__cxa_atexit@plt+0x56d0c> │ │ │ │ ldr r3, [pc, #88] @ 63174 <__cxa_atexit@plt+0x56d1c> │ │ │ │ @@ -88894,47 +88894,47 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 63178 <__cxa_atexit@plt+0x56d20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #20] @ 63180 <__cxa_atexit@plt+0x56d28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq fp, [r5], #182 @ 0xb6 │ │ │ │ - strbeq fp, [r5], #199 @ 0xc7 │ │ │ │ + strbeq fp, [r5], #694 @ 0x2b6 │ │ │ │ + strbeq fp, [r5], #711 @ 0x2c7 │ │ │ │ ldrbteq sp, [ip], #3404 @ 0xd4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 631b8 <__cxa_atexit@plt+0x56d60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 631bc <__cxa_atexit@plt+0x56d64> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq fp, [r5], #111 @ 0x6f │ │ │ │ - strbeq fp, [r5], #114 @ 0x72 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq fp, [r5], #623 @ 0x26f │ │ │ │ + strbeq fp, [r5], #626 @ 0x272 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 631e4 <__cxa_atexit@plt+0x56d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq sp, [ip], #3292 @ 0xcdc │ │ │ │ ldrbteq sp, [ip], #3316 @ 0xcf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -89022,15 +89022,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 63364 <__cxa_atexit@plt+0x56f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r3, [r9, #-2664] @ 0xfffff598 │ │ │ │ + strbeq r3, [r9, #-2648] @ 0xfffff5a8 │ │ │ │ ldrbteq sp, [ip], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ 633bc <__cxa_atexit@plt+0x56f64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -89046,28 +89046,28 @@ │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r3, [r9, #-2528] @ 0xfffff620 │ │ │ │ + strbeq r3, [r9, #-2512] @ 0xfffff630 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 633f4 <__cxa_atexit@plt+0x56f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r9, #-2476] @ 0xfffff654 │ │ │ │ + strbeq r3, [r9, #-2460] @ 0xfffff664 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6348c <__cxa_atexit@plt+0x57034> │ │ │ │ ldr r7, [pc, #132] @ 6349c <__cxa_atexit@plt+0x57044> │ │ │ │ @@ -89103,17 +89103,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 634a8 <__cxa_atexit@plt+0x57050> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq r3, [r9, #-2348] @ 0xfffff6d4 │ │ │ │ + strbeq r3, [r9, #-2332] @ 0xfffff6e4 │ │ │ │ ldrbteq sp, [ip], #2692 @ 0xa84 │ │ │ │ - strbeq r3, [r9, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq r3, [r9, #-2292] @ 0xfffff70c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ 63514 <__cxa_atexit@plt+0x570bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -89132,16 +89132,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6351c <__cxa_atexit@plt+0x570c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r3, [r9, #-2192] @ 0xfffff770 │ │ │ │ - strbeq r3, [r9, #-2172] @ 0xfffff784 │ │ │ │ + strbeq r3, [r9, #-2176] @ 0xfffff780 │ │ │ │ + strbeq r3, [r9, #-2156] @ 0xfffff794 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 6355c <__cxa_atexit@plt+0x57104> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ 63560 <__cxa_atexit@plt+0x57108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -89149,16 +89149,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r9, #-2132] @ 0xfffff7ac │ │ │ │ - strbeq r3, [r9, #-2128] @ 0xfffff7b0 │ │ │ │ + strbeq r3, [r9, #-2116] @ 0xfffff7bc │ │ │ │ + strbeq r3, [r9, #-2112] @ 0xfffff7c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 635ac <__cxa_atexit@plt+0x57154> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -89168,25 +89168,25 @@ │ │ │ │ ldr r2, [pc, #56] @ 635cc <__cxa_atexit@plt+0x57174> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #48] @ 635d0 <__cxa_atexit@plt+0x57178> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #20] @ 635c8 <__cxa_atexit@plt+0x57170> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #4] @ 635c4 <__cxa_atexit@plt+0x5716c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq sl, [r5], #3132 @ 0xc3c │ │ │ │ - strbeq sl, [r5], #3128 @ 0xc38 │ │ │ │ - strbeq sl, [r5], #3132 @ 0xc3c │ │ │ │ - strbeq sl, [r5], #3130 @ 0xc3a │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq sl, [r5], #3644 @ 0xe3c │ │ │ │ + strbeq sl, [r5], #3640 @ 0xe38 │ │ │ │ + strbeq sl, [r5], #3644 @ 0xe3c │ │ │ │ + strbeq sl, [r5], #3642 @ 0xe3a │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 63670 <__cxa_atexit@plt+0x57218> │ │ │ │ ldr r3, [pc, #140] @ 63680 <__cxa_atexit@plt+0x57228> │ │ │ │ @@ -89217,56 +89217,56 @@ │ │ │ │ ldr r8, [pc, #44] @ 63684 <__cxa_atexit@plt+0x5722c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 63664 <__cxa_atexit@plt+0x5720c> │ │ │ │ ldr r8, [pc, #40] @ 6368c <__cxa_atexit@plt+0x57234> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #28] @ 63694 <__cxa_atexit@plt+0x5723c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq sl, [r5], #2980 @ 0xba4 │ │ │ │ - strbeq sl, [r5], #2976 @ 0xba0 │ │ │ │ - strbeq sl, [r5], #2934 @ 0xb76 │ │ │ │ - strbeq sl, [r5], #2976 @ 0xba0 │ │ │ │ + strbeq sl, [r5], #3492 @ 0xda4 │ │ │ │ + strbeq sl, [r5], #3488 @ 0xda0 │ │ │ │ + strbeq sl, [r5], #3446 @ 0xd76 │ │ │ │ + strbeq sl, [r5], #3488 @ 0xda0 │ │ │ │ ldrbteq sp, [ip], #2312 @ 0x908 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 636c8 <__cxa_atexit@plt+0x57270> │ │ │ │ cmp r3, #2 │ │ │ │ bne 636f4 <__cxa_atexit@plt+0x5729c> │ │ │ │ ldr r8, [pc, #72] @ 63708 <__cxa_atexit@plt+0x572b0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 6370c <__cxa_atexit@plt+0x572b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 63710 <__cxa_atexit@plt+0x572b8> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 63704 <__cxa_atexit@plt+0x572ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq sl, [r5], #2816 @ 0xb00 │ │ │ │ - strbeq sl, [r5], #2860 @ 0xb2c │ │ │ │ - strbeq sl, [r5], #2808 @ 0xaf8 │ │ │ │ - strbeq sl, [r5], #2806 @ 0xaf6 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq sl, [r5], #3328 @ 0xd00 │ │ │ │ + strbeq sl, [r5], #3372 @ 0xd2c │ │ │ │ + strbeq sl, [r5], #3320 @ 0xcf8 │ │ │ │ + strbeq sl, [r5], #3318 @ 0xcf6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 637b0 <__cxa_atexit@plt+0x57358> │ │ │ │ ldr r3, [pc, #140] @ 637c0 <__cxa_atexit@plt+0x57368> │ │ │ │ @@ -89297,65 +89297,65 @@ │ │ │ │ ldr r3, [pc, #44] @ 637c4 <__cxa_atexit@plt+0x5736c> │ │ │ │ add r3, pc, r3 │ │ │ │ b 637a4 <__cxa_atexit@plt+0x5734c> │ │ │ │ ldr r3, [pc, #40] @ 637cc <__cxa_atexit@plt+0x57374> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #28] @ 637d4 <__cxa_atexit@plt+0x5737c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq sl, [r5], #2660 @ 0xa64 │ │ │ │ - strbeq sl, [r5], #2656 @ 0xa60 │ │ │ │ - strbeq sl, [r5], #2614 @ 0xa36 │ │ │ │ - strbeq sl, [r5], #2656 @ 0xa60 │ │ │ │ + strbeq sl, [r5], #3172 @ 0xc64 │ │ │ │ + strbeq sl, [r5], #3168 @ 0xc60 │ │ │ │ + strbeq sl, [r5], #3126 @ 0xc36 │ │ │ │ + strbeq sl, [r5], #3168 @ 0xc60 │ │ │ │ ldrbteq sp, [ip], #1996 @ 0x7cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 63808 <__cxa_atexit@plt+0x573b0> │ │ │ │ cmp r3, #2 │ │ │ │ bne 63834 <__cxa_atexit@plt+0x573dc> │ │ │ │ ldr r8, [pc, #72] @ 63848 <__cxa_atexit@plt+0x573f0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 6384c <__cxa_atexit@plt+0x573f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 63850 <__cxa_atexit@plt+0x573f8> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 63844 <__cxa_atexit@plt+0x573ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq sl, [r5], #2496 @ 0x9c0 │ │ │ │ - strbeq sl, [r5], #2540 @ 0x9ec │ │ │ │ - strbeq sl, [r5], #2488 @ 0x9b8 │ │ │ │ - strbeq sl, [r5], #2486 @ 0x9b6 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq sl, [r5], #3008 @ 0xbc0 │ │ │ │ + strbeq sl, [r5], #3052 @ 0xbec │ │ │ │ + strbeq sl, [r5], #3000 @ 0xbb8 │ │ │ │ + strbeq sl, [r5], #2998 @ 0xbb6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 63878 <__cxa_atexit@plt+0x57420> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq sp, [ip], #1812 @ 0x714 │ │ │ │ ldrbteq sp, [ip], #1796 @ 0x704 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -89491,15 +89491,15 @@ │ │ │ │ b 63a24 <__cxa_atexit@plt+0x575cc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 63a44 <__cxa_atexit@plt+0x575ec> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq r3, [r9, #-820] @ 0xfffffccc │ │ │ │ + strbeq r3, [r9, #-804] @ 0xfffffcdc │ │ │ │ ldrbteq sp, [ip], #1340 @ 0x53c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -89527,15 +89527,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 63adc <__cxa_atexit@plt+0x57684> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 63afc <__cxa_atexit@plt+0x576a4> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r3, [r9, #-636] @ 0xfffffd84 │ │ │ │ + strbeq r3, [r9, #-620] @ 0xfffffd94 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 63b80 <__cxa_atexit@plt+0x57728> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -89546,15 +89546,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 63b64 <__cxa_atexit@plt+0x5770c> │ │ │ │ - strbeq r3, [r9, #-532] @ 0xfffffdec │ │ │ │ + strbeq r3, [r9, #-516] @ 0xfffffdfc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63c38 <__cxa_atexit@plt+0x577e0> │ │ │ │ ldr r7, [pc, #180] @ 63c68 <__cxa_atexit@plt+0x57810> │ │ │ │ @@ -89602,17 +89602,17 @@ │ │ │ │ b 63bd0 <__cxa_atexit@plt+0x57778> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 63bf0 <__cxa_atexit@plt+0x57798> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq r3, [r9, #-384] @ 0xfffffe80 │ │ │ │ + strbeq r3, [r9, #-368] @ 0xfffffe90 │ │ │ │ ldrbteq sp, [ip], #900 @ 0x384 │ │ │ │ - strbeq r3, [r9, #-344] @ 0xfffffea8 │ │ │ │ + strbeq r3, [r9, #-328] @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 63cf0 <__cxa_atexit@plt+0x57898> │ │ │ │ @@ -89643,16 +89643,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 63c9c <__cxa_atexit@plt+0x57844> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 63cbc <__cxa_atexit@plt+0x57864> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r3, [r9, #-180] @ 0xffffff4c │ │ │ │ - strbeq r3, [r9, #-160] @ 0xffffff60 │ │ │ │ + strbeq r3, [r9, #-164] @ 0xffffff5c │ │ │ │ + strbeq r3, [r9, #-144] @ 0xffffff70 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 63d5c <__cxa_atexit@plt+0x57904> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -89665,16 +89665,16 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 63d38 <__cxa_atexit@plt+0x578e0> │ │ │ │ - strbeq r3, [r9, #-68] @ 0xffffffbc │ │ │ │ - strbeq r3, [r9, #-64] @ 0xffffffc0 │ │ │ │ + strbeq r3, [r9, #-52] @ 0xffffffcc │ │ │ │ + strbeq r3, [r9, #-48] @ 0xffffffd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 63dc0 <__cxa_atexit@plt+0x57968> │ │ │ │ ldr r3, [pc, #60] @ 63dd0 <__cxa_atexit@plt+0x57978> │ │ │ │ @@ -89721,15 +89721,15 @@ │ │ │ │ stmda r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 63e60 <__cxa_atexit@plt+0x57a08> │ │ │ │ ldr r3, [pc, #64] @ 63e84 <__cxa_atexit@plt+0x57a2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -89753,43 +89753,43 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 63ed0 <__cxa_atexit@plt+0x57a78> │ │ │ │ ldr r5, [pc, #28] @ 63edc <__cxa_atexit@plt+0x57a84> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 63f00 <__cxa_atexit@plt+0x57aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 63f38 <__cxa_atexit@plt+0x57ae0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 63f3c <__cxa_atexit@plt+0x57ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r9, #-3696] @ 0xfffff190 │ │ │ │ - strbeq r2, [r9, #-3692] @ 0xfffff194 │ │ │ │ + strbeq r2, [r9, #-3680] @ 0xfffff1a0 │ │ │ │ + strbeq r2, [r9, #-3676] @ 0xfffff1a4 │ │ │ │ ldrbteq sp, [ip], #164 @ 0xa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #88 @ 0x58 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 63f88 <__cxa_atexit@plt+0x57b30> │ │ │ │ @@ -89919,15 +89919,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 64164 <__cxa_atexit@plt+0x57d0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq r2, [r9, #-3124] @ 0xfffff3cc │ │ │ │ + strbeq r2, [r9, #-3108] @ 0xfffff3dc │ │ │ │ ldrbteq ip, [ip], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #84] @ 0x54 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 641b4 <__cxa_atexit@plt+0x57d5c> │ │ │ │ @@ -89950,15 +89950,15 @@ │ │ │ │ beq 64190 <__cxa_atexit@plt+0x57d38> │ │ │ │ ldr r7, [pc, #16] @ 641e0 <__cxa_atexit@plt+0x57d88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r2, [r9, #-2996] @ 0xfffff44c │ │ │ │ + strbeq r2, [r9, #-2980] @ 0xfffff45c │ │ │ │ ldrbteq ip, [ip], #3588 @ 0xe04 │ │ │ │ movweq r0, #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -89996,15 +89996,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 64298 <__cxa_atexit@plt+0x57e40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq r2, [r9, #-2816] @ 0xfffff500 │ │ │ │ + strbeq r2, [r9, #-2800] @ 0xfffff510 │ │ │ │ ldrbteq ip, [ip], #3404 @ 0xd4c │ │ │ │ movweq r4, #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #84] @ 0x54 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 642e8 <__cxa_atexit@plt+0x57e90> │ │ │ │ @@ -90027,15 +90027,15 @@ │ │ │ │ beq 642c4 <__cxa_atexit@plt+0x57e6c> │ │ │ │ ldr r7, [pc, #16] @ 64314 <__cxa_atexit@plt+0x57ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r2, [r9, #-2688] @ 0xfffff580 │ │ │ │ + strbeq r2, [r9, #-2672] @ 0xfffff590 │ │ │ │ ldrbteq ip, [ip], #3280 @ 0xcd0 │ │ │ │ movweq ip, #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #104] @ 6439c <__cxa_atexit@plt+0x57f44> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -90063,15 +90063,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #88]! @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r2, [r9, #-2552] @ 0xfffff608 │ │ │ │ + strbeq r2, [r9, #-2536] @ 0xfffff618 │ │ │ │ ldrbteq ip, [ip], #3136 @ 0xc40 │ │ │ │ orreq r6, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -90087,15 +90087,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #84]! @ 0x54 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r2, [r9, #-2456] @ 0xfffff668 │ │ │ │ + strbeq r2, [r9, #-2440] @ 0xfffff678 │ │ │ │ ldrbteq ip, [ip], #3040 @ 0xbe0 │ │ │ │ orreq lr, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -90136,15 +90136,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #84]! @ 0x54 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r2, [r9, #-2260] @ 0xfffff72c │ │ │ │ + strbeq r2, [r9, #-2244] @ 0xfffff73c │ │ │ │ ldrbteq ip, [ip], #2844 @ 0xb1c │ │ │ │ sbceq r7, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 64518 <__cxa_atexit@plt+0x580c0> │ │ │ │ @@ -90167,15 +90167,15 @@ │ │ │ │ beq 644f4 <__cxa_atexit@plt+0x5809c> │ │ │ │ ldr r7, [pc, #16] @ 64544 <__cxa_atexit@plt+0x580ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r2, [r9, #-2128] @ 0xfffff7b0 │ │ │ │ + strbeq r2, [r9, #-2112] @ 0xfffff7c0 │ │ │ │ ldrbteq ip, [ip], #2720 @ 0xaa0 │ │ │ │ sbceq pc, r0, r3, lsl r0 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #104] @ 645cc <__cxa_atexit@plt+0x58174> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -90203,15 +90203,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #80]! @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r2, [r9, #-1992] @ 0xfffff838 │ │ │ │ + strbeq r2, [r9, #-1976] @ 0xfffff848 │ │ │ │ ldrbteq ip, [ip], #2576 @ 0xa10 │ │ │ │ rsbeq r7, r0, r2, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -90227,15 +90227,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r2, [r9, #-1896] @ 0xfffff898 │ │ │ │ + strbeq r2, [r9, #-1880] @ 0xfffff8a8 │ │ │ │ ldrbteq ip, [ip], #2480 @ 0x9b0 │ │ │ │ rsbeq r7, r0, r2, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #92] @ 646ac <__cxa_atexit@plt+0x58254> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -90259,15 +90259,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 646b4 <__cxa_atexit@plt+0x5825c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r2, [r9, #-1764] @ 0xfffff91c │ │ │ │ + strbeq r2, [r9, #-1748] @ 0xfffff92c │ │ │ │ ldrbteq ip, [ip], #2352 @ 0x930 │ │ │ │ rsbeq r7, r0, r2, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -90283,15 +90283,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r2, [r9, #-1672] @ 0xfffff978 │ │ │ │ + strbeq r2, [r9, #-1656] @ 0xfffff988 │ │ │ │ ldrbteq ip, [ip], #2256 @ 0x8d0 │ │ │ │ rsbeq pc, r0, r2, lsl r8 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 64778 <__cxa_atexit@plt+0x58320> │ │ │ │ ldr r7, [pc, #124] @ 647b4 <__cxa_atexit@plt+0x5835c> │ │ │ │ @@ -90413,15 +90413,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r2, [r9, #-1168] @ 0xfffffb70 │ │ │ │ + strbeq r2, [r9, #-1152] @ 0xfffffb80 │ │ │ │ ldrbteq ip, [ip], #1016 @ 0x3f8 │ │ │ │ eorseq pc, r0, r1, lsl ip @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 64960 <__cxa_atexit@plt+0x58508> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -90463,15 +90463,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r2, [r9, #-956] @ 0xfffffc44 │ │ │ │ + strbeq r2, [r9, #-940] @ 0xfffffc54 │ │ │ │ ldrbteq ip, [ip], #816 @ 0x330 │ │ │ │ andseq pc, r8, r0, lsl lr @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 64a28 <__cxa_atexit@plt+0x585d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -90513,15 +90513,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r2, [r9, #-756] @ 0xfffffd0c │ │ │ │ + strbeq r2, [r9, #-740] @ 0xfffffd1c │ │ │ │ ldrbteq ip, [ip], #616 @ 0x268 │ │ │ │ andeq pc, ip, pc, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ 64af0 <__cxa_atexit@plt+0x58698> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -90562,28 +90562,28 @@ │ │ │ │ bne 64b74 <__cxa_atexit@plt+0x5871c> │ │ │ │ ldr r3, [pc, #72] @ 64ba8 <__cxa_atexit@plt+0x58750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400778 <__cxa_atexit@plt+0x3f4320> │ │ │ │ + b 4007ac <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r7, [pc, #40] @ 64ba4 <__cxa_atexit@plt+0x5874c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strbeq r2, [r9, #-520] @ 0xfffffdf8 │ │ │ │ + strbeq r2, [r9, #-504] @ 0xfffffe08 │ │ │ │ ldrbteq ip, [ip], #448 @ 0x1c0 │ │ │ │ ldrbteq ip, [ip], #364 @ 0x16c │ │ │ │ andeq pc, r6, lr, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #108] @ 64c30 <__cxa_atexit@plt+0x587d8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -90601,47 +90601,47 @@ │ │ │ │ bne 64c1c <__cxa_atexit@plt+0x587c4> │ │ │ │ ldr r3, [pc, #56] @ 64c34 <__cxa_atexit@plt+0x587dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400778 <__cxa_atexit@plt+0x3f4320> │ │ │ │ + b 4007ac <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 64c38 <__cxa_atexit@plt+0x587e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq ip, [ip], #292 @ 0x124 │ │ │ │ - strbeq r2, [r9, #-352] @ 0xfffffea0 │ │ │ │ + strbeq r2, [r9, #-336] @ 0xfffffeb0 │ │ │ │ ldrbteq ip, [ip], #220 @ 0xdc │ │ │ │ andeq r7, r3, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne 64c78 <__cxa_atexit@plt+0x58820> │ │ │ │ ldr r3, [pc, #44] @ 64c90 <__cxa_atexit@plt+0x58838> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400778 <__cxa_atexit@plt+0x3f4320> │ │ │ │ + b 4007ac <__cxa_atexit@plt+0x3f4354> │ │ │ │ ldr r7, [pc, #12] @ 64c8c <__cxa_atexit@plt+0x58834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r9, #-260] @ 0xfffffefc │ │ │ │ + strbeq r2, [r9, #-244] @ 0xffffff0c │ │ │ │ ldrbteq ip, [ip], #188 @ 0xbc │ │ │ │ ldrbteq ip, [ip], #864 @ 0x360 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -90685,16 +90685,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r9, #-76] @ 0xffffffb4 │ │ │ │ - strbeq r2, [r9, #-72] @ 0xffffffb8 │ │ │ │ + strbeq r2, [r9, #-60] @ 0xffffffc4 │ │ │ │ + strbeq r2, [r9, #-56] @ 0xffffffc8 │ │ │ │ ldrbteq fp, [ip], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 64dac <__cxa_atexit@plt+0x58954> │ │ │ │ @@ -90704,21 +90704,21 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [pc, #36] @ 64dc0 <__cxa_atexit@plt+0x58968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4003c0 <__cxa_atexit@plt+0x3f3f68> │ │ │ │ + b 4003f4 <__cxa_atexit@plt+0x3f3f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [ip], #3932 @ 0xf5c │ │ │ │ - strbeq r2, [r9, #-0] │ │ │ │ - strbeq r1, [r9, #-4092] @ 0xfffff004 │ │ │ │ + strbeq r1, [r9, #-4080] @ 0xfffff010 │ │ │ │ + strbeq r1, [r9, #-4076] @ 0xfffff014 │ │ │ │ ldrbteq fp, [ip], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64e28 <__cxa_atexit@plt+0x589d0> │ │ │ │ ldr r2, [pc, #76] @ 64e30 <__cxa_atexit@plt+0x589d8> │ │ │ │ @@ -90732,66 +90732,66 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 64e1c <__cxa_atexit@plt+0x589c4> │ │ │ │ ldr r3, [pc, #44] @ 64e38 <__cxa_atexit@plt+0x589e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r1, [r9, #-4000] @ 0xfffff060 │ │ │ │ - strbeq r2, [r9, #-380] @ 0xfffffe84 │ │ │ │ + strbeq r1, [r9, #-3984] @ 0xfffff070 │ │ │ │ + strbeq r2, [r9, #-364] @ 0xfffffe94 │ │ │ │ ldrbteq fp, [ip], #3700 @ 0xe74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 64e60 <__cxa_atexit@plt+0x58a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ - strbeq r2, [r9, #-312] @ 0xfffffec8 │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ + strbeq r2, [r9, #-296] @ 0xfffffed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64e9c <__cxa_atexit@plt+0x58a44> │ │ │ │ ldr r8, [pc, #36] @ 64ea4 <__cxa_atexit@plt+0x58a4c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 64ea8 <__cxa_atexit@plt+0x58a50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #812 @ 0x32c │ │ │ │ - strbeq r1, [r9, #-3844] @ 0xfffff0fc │ │ │ │ + strbeq r9, [r5], #1324 @ 0x52c │ │ │ │ + strbeq r1, [r9, #-3828] @ 0xfffff10c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 64ee8 <__cxa_atexit@plt+0x58a90> │ │ │ │ ldr r2, [pc, #40] @ 64ef8 <__cxa_atexit@plt+0x58aa0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -90805,21 +90805,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ 64f54 <__cxa_atexit@plt+0x58afc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r9, [r5], #638 @ 0x27e │ │ │ │ + strbeq r9, [r5], #1150 @ 0x47e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 64fa4 <__cxa_atexit@plt+0x58b4c> │ │ │ │ @@ -90830,21 +90830,21 @@ │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r3, [pc, #28] @ 64fb8 <__cxa_atexit@plt+0x58b60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r1, [r9, #-4080] @ 0xfffff010 │ │ │ │ + strbeq r1, [r9, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -90856,21 +90856,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 65020 <__cxa_atexit@plt+0x58bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq r9, [r5], #456 @ 0x1c8 │ │ │ │ + strbeq r9, [r5], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6508c <__cxa_atexit@plt+0x58c34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -90888,41 +90888,41 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #60] @ 650b4 <__cxa_atexit@plt+0x58c5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5], #344 @ 0x158 │ │ │ │ - strbeq r1, [r9, #-3380] @ 0xfffff2cc │ │ │ │ - strbeq r1, [r9, #-3392] @ 0xfffff2c0 │ │ │ │ - strbeq r1, [r9, #-3380] @ 0xfffff2cc │ │ │ │ + strbeq r9, [r5], #856 @ 0x358 │ │ │ │ + strbeq r1, [r9, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq r1, [r9, #-3376] @ 0xfffff2d0 │ │ │ │ + strbeq r1, [r9, #-3364] @ 0xfffff2dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 650f4 <__cxa_atexit@plt+0x58c9c> │ │ │ │ ldr r2, [pc, #40] @ 65104 <__cxa_atexit@plt+0x58cac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -90936,21 +90936,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ 65160 <__cxa_atexit@plt+0x58d08> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r9, [r5], #114 @ 0x72 │ │ │ │ + strbeq r9, [r5], #626 @ 0x272 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 651b0 <__cxa_atexit@plt+0x58d58> │ │ │ │ @@ -90961,21 +90961,21 @@ │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r3, [pc, #28] @ 651c4 <__cxa_atexit@plt+0x58d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r1, [r9, #-3556] @ 0xfffff21c │ │ │ │ + strbeq r1, [r9, #-3540] @ 0xfffff22c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 65230 <__cxa_atexit@plt+0x58dd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -90993,25 +90993,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 65254 <__cxa_atexit@plt+0x58dfc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r1, [r9, #-2960] @ 0xfffff470 │ │ │ │ - strbeq r8, [r5], #4004 @ 0xfa4 │ │ │ │ + strbeq r1, [r9, #-2944] @ 0xfffff480 │ │ │ │ + strbeq r9, [r5], #420 @ 0x1a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91036,16 +91036,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r1, [r9, #-2856] @ 0xfffff4d8 │ │ │ │ - strbeq r1, [r9, #-2824] @ 0xfffff4f8 │ │ │ │ + strbeq r1, [r9, #-2840] @ 0xfffff4e8 │ │ │ │ + strbeq r1, [r9, #-2808] @ 0xfffff508 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -91245,15 +91245,15 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 6566c <__cxa_atexit@plt+0x59214> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -91263,15 +91263,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r1, [r9, #-2032] @ 0xfffff810 │ │ │ │ + strbeq r1, [r9, #-2016] @ 0xfffff820 │ │ │ │ ldrbteq fp, [ip], #2520 @ 0x9d8 │ │ │ │ ldrbteq fp, [ip], #2564 @ 0xa04 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ ldrbteq fp, [ip], #2460 @ 0x99c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -91296,37 +91296,37 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ ldr r7, [pc, #36] @ 65718 <__cxa_atexit@plt+0x592c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r9, #-1824] @ 0xfffff8e0 │ │ │ │ + strbeq r1, [r9, #-1808] @ 0xfffff8f0 │ │ │ │ @ instruction: 0xfffff6b4 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ ldrbteq fp, [ip], #2348 @ 0x92c │ │ │ │ ldrbteq fp, [ip], #2320 @ 0x910 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 65744 <__cxa_atexit@plt+0x592ec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq fp, [ip], #2300 @ 0x8fc │ │ │ │ ldrbteq fp, [ip], #2252 @ 0x8cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -91361,15 +91361,15 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r2, r6, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 65840 <__cxa_atexit@plt+0x593e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -91379,16 +91379,16 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq r1, [r9, #-1584] @ 0xfffff9d0 │ │ │ │ strbeq r1, [r9, #-1568] @ 0xfffff9e0 │ │ │ │ + strbeq r1, [r9, #-1552] @ 0xfffff9f0 │ │ │ │ ldrbteq fp, [ip], #2056 @ 0x808 │ │ │ │ ldrbteq fp, [ip], #2112 @ 0x840 │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ ldrbteq fp, [ip], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -91417,24 +91417,24 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r9, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ ldr r7, [pc, #40] @ 65900 <__cxa_atexit@plt+0x594a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r9, #-1360] @ 0xfffffab0 │ │ │ │ - strbeq r1, [r9, #-1340] @ 0xfffffac4 │ │ │ │ + strbeq r1, [r9, #-1344] @ 0xfffffac0 │ │ │ │ + strbeq r1, [r9, #-1324] @ 0xfffffad4 │ │ │ │ @ instruction: 0xfffff4d0 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ ldrbteq fp, [ip], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -91444,19 +91444,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 65948 <__cxa_atexit@plt+0x594f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5], #2188 @ 0x88c │ │ │ │ - strbeq r1, [r9, #-1124] @ 0xfffffb9c │ │ │ │ + strbeq r8, [r5], #2700 @ 0xa8c │ │ │ │ + strbeq r1, [r9, #-1108] @ 0xfffffbac │ │ │ │ ldrbteq fp, [ip], #1764 @ 0x6e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91466,15 +91466,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #36] @ 659a8 <__cxa_atexit@plt+0x59550> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r8, r1, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ ldrbteq fp, [ip], #1716 @ 0x6b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -91486,19 +91486,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 659f0 <__cxa_atexit@plt+0x59598> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5], #2020 @ 0x7e4 │ │ │ │ - strbeq r1, [r9, #-956] @ 0xfffffc44 │ │ │ │ + strbeq r8, [r5], #2532 @ 0x9e4 │ │ │ │ + strbeq r1, [r9, #-940] @ 0xfffffc54 │ │ │ │ ldrbteq fp, [ip], #1596 @ 0x63c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91508,15 +91508,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #36] @ 65a50 <__cxa_atexit@plt+0x595f8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r8, r1, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ ldrbteq fp, [ip], #1548 @ 0x60c │ │ │ │ ldrbteq fp, [ip], #1500 @ 0x5dc │ │ │ │ @@ -91557,27 +91557,27 @@ │ │ │ │ ldr r0, [pc, #56] @ 65b20 <__cxa_atexit@plt+0x596c8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #52] @ 65b24 <__cxa_atexit@plt+0x596cc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - strbeq r8, [r5], #1572 @ 0x624 │ │ │ │ + strbeq r8, [r5], #2084 @ 0x824 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strbeq r8, [r5], #1596 @ 0x63c │ │ │ │ + strbeq r8, [r5], #2108 @ 0x83c │ │ │ │ ldrbteq fp, [ip], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -91597,22 +91597,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #36] @ 65bb0 <__cxa_atexit@plt+0x59758> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - strbeq r8, [r5], #1416 @ 0x588 │ │ │ │ + strbeq r8, [r5], #1928 @ 0x788 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r8, [r5], #1424 @ 0x590 │ │ │ │ + strbeq r8, [r5], #1936 @ 0x790 │ │ │ │ ldrbteq fp, [ip], #1140 @ 0x474 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91624,21 +91624,21 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [pc, #40] @ 65c20 <__cxa_atexit@plt+0x597c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbeq r8, [r5], #1329 @ 0x531 │ │ │ │ + strbeq r8, [r5], #1841 @ 0x731 │ │ │ │ ldrbteq fp, [ip], #1036 @ 0x40c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 65cb4 <__cxa_atexit@plt+0x5985c> │ │ │ │ @@ -91663,44 +91663,44 @@ │ │ │ │ beq 65ca8 <__cxa_atexit@plt+0x59850> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [pc, #64] @ 65cdc <__cxa_atexit@plt+0x59884> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #52] @ 65cd8 <__cxa_atexit@plt+0x59880> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r1, [r9, #-252] @ 0xffffff04 │ │ │ │ - strbeq r1, [r9, #-264] @ 0xfffffef8 │ │ │ │ + strbeq r1, [r9, #-236] @ 0xffffff14 │ │ │ │ + strbeq r1, [r9, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ ldr r2, [pc, #24] @ 65d14 <__cxa_atexit@plt+0x598bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r8, [pc, #16] @ 65d18 <__cxa_atexit@plt+0x598c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r1, [r9, #-164] @ 0xffffff5c │ │ │ │ - strbeq r1, [r9, #-156] @ 0xffffff64 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r1, [r9, #-148] @ 0xffffff6c │ │ │ │ + strbeq r1, [r9, #-140] @ 0xffffff74 │ │ │ │ ldrbteq fp, [ip], #788 @ 0x314 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91714,21 +91714,21 @@ │ │ │ │ ldr r8, [pc, #44] @ 65d88 <__cxa_atexit@plt+0x59930> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbeq r8, [r5], #991 @ 0x3df │ │ │ │ + strbeq r8, [r5], #1503 @ 0x5df │ │ │ │ ldrbteq fp, [ip], #676 @ 0x2a4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 65e20 <__cxa_atexit@plt+0x599c8> │ │ │ │ @@ -91754,44 +91754,44 @@ │ │ │ │ beq 65e14 <__cxa_atexit@plt+0x599bc> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [pc, #64] @ 65e48 <__cxa_atexit@plt+0x599f0> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #52] @ 65e44 <__cxa_atexit@plt+0x599ec> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r0, [r9, #-3984] @ 0xfffff070 │ │ │ │ - strbeq r0, [r9, #-3996] @ 0xfffff064 │ │ │ │ + strbeq r0, [r9, #-3968] @ 0xfffff080 │ │ │ │ + strbeq r0, [r9, #-3980] @ 0xfffff074 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ ldr r2, [pc, #24] @ 65e80 <__cxa_atexit@plt+0x59a28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r8, [pc, #16] @ 65e84 <__cxa_atexit@plt+0x59a2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r0, [r9, #-3896] @ 0xfffff0c8 │ │ │ │ - strbeq r0, [r9, #-3888] @ 0xfffff0d0 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r0, [r9, #-3880] @ 0xfffff0d8 │ │ │ │ + strbeq r0, [r9, #-3872] @ 0xfffff0e0 │ │ │ │ ldrbteq fp, [ip], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91805,21 +91805,21 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #40] @ 65ef4 <__cxa_atexit@plt+0x59a9c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r8, [r5], #642 @ 0x282 │ │ │ │ + strbeq r8, [r5], #1154 @ 0x482 │ │ │ │ ldrbteq fp, [ip], #312 @ 0x138 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 65f8c <__cxa_atexit@plt+0x59b34> │ │ │ │ @@ -91845,44 +91845,44 @@ │ │ │ │ beq 65f80 <__cxa_atexit@plt+0x59b28> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [pc, #64] @ 65fb4 <__cxa_atexit@plt+0x59b5c> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #52] @ 65fb0 <__cxa_atexit@plt+0x59b58> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r0, [r9, #-3620] @ 0xfffff1dc │ │ │ │ - strbeq r0, [r9, #-3632] @ 0xfffff1d0 │ │ │ │ + strbeq r0, [r9, #-3604] @ 0xfffff1ec │ │ │ │ + strbeq r0, [r9, #-3616] @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ ldr r2, [pc, #24] @ 65fec <__cxa_atexit@plt+0x59b94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r8, [pc, #16] @ 65ff0 <__cxa_atexit@plt+0x59b98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r0, [r9, #-3532] @ 0xfffff234 │ │ │ │ - strbeq r0, [r9, #-3524] @ 0xfffff23c │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r0, [r9, #-3516] @ 0xfffff244 │ │ │ │ + strbeq r0, [r9, #-3508] @ 0xfffff24c │ │ │ │ ldrbteq fp, [ip], #60 @ 0x3c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -91903,25 +91903,25 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 6608c <__cxa_atexit@plt+0x59c34> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 66078 <__cxa_atexit@plt+0x59c20> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - strbeq r0, [r9, #-3420] @ 0xfffff2a4 │ │ │ │ - strbeq r8, [r5], #269 @ 0x10d │ │ │ │ + strbeq r0, [r9, #-3404] @ 0xfffff2b4 │ │ │ │ + strbeq r8, [r5], #781 @ 0x30d │ │ │ │ ldrbteq sl, [ip], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91970,17 +91970,17 @@ │ │ │ │ ldr r3, [pc, #28] @ 66178 <__cxa_atexit@plt+0x59d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffb6b8 │ │ │ │ - strbeq r0, [r9, #-3212] @ 0xfffff374 │ │ │ │ + strbeq r0, [r9, #-3196] @ 0xfffff384 │ │ │ │ ldrbteq sl, [ip], #3080 @ 0xc08 │ │ │ │ - strbeq r0, [r9, #-3132] @ 0xfffff3c4 │ │ │ │ + strbeq r0, [r9, #-3116] @ 0xfffff3d4 │ │ │ │ ldrbteq sl, [ip], #3764 @ 0xeb4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91994,21 +91994,21 @@ │ │ │ │ str r8, [r9, #4]! │ │ │ │ ldr r8, [pc, #40] @ 661e8 <__cxa_atexit@plt+0x59d90> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r3, sl, ip, lr} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r7, [r5], #4020 @ 0xfb4 │ │ │ │ + strbeq r8, [r5], #436 @ 0x1b4 │ │ │ │ ldrbteq sl, [ip], #3652 @ 0xe44 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6628c <__cxa_atexit@plt+0x59e34> │ │ │ │ @@ -92037,44 +92037,44 @@ │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ ldmib sp, {r6, fp} │ │ │ │ ldrne r8, [pc, #64] @ 662b4 <__cxa_atexit@plt+0x59e5c> │ │ │ │ addne r8, pc, r8 │ │ │ │ ldreq r8, [pc, #52] @ 662b0 <__cxa_atexit@plt+0x59e58> │ │ │ │ addeq r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r5, r6, fp} │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r7, [r5], #3975 @ 0xf87 │ │ │ │ - strbeq r7, [r5], #3994 @ 0xf9a │ │ │ │ + strbeq r8, [r5], #391 @ 0x187 │ │ │ │ + strbeq r8, [r5], #410 @ 0x19a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 662ec <__cxa_atexit@plt+0x59e94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 662f0 <__cxa_atexit@plt+0x59e98> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r7, [r5], #3899 @ 0xf3b │ │ │ │ - strbeq r7, [r5], #3902 @ 0xf3e │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r8, [r5], #315 @ 0x13b │ │ │ │ + strbeq r8, [r5], #318 @ 0x13e │ │ │ │ ldrbteq sl, [ip], #3388 @ 0xd3c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -92092,21 +92092,21 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r3, sl, ip, lr} │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - strbeq r7, [r5], #3653 @ 0xe45 │ │ │ │ + strbeq r8, [r5], #69 @ 0x45 │ │ │ │ ldrbteq sl, [ip], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6645c <__cxa_atexit@plt+0x5a004> │ │ │ │ @@ -92140,44 +92140,44 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #3 │ │ │ │ bne 6644c <__cxa_atexit@plt+0x59ff4> │ │ │ │ ldr r8, [pc, #120] @ 6648c <__cxa_atexit@plt+0x5a034> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp] │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #80] @ 66484 <__cxa_atexit@plt+0x5a02c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #60] @ 66480 <__cxa_atexit@plt+0x5a028> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #52] @ 66488 <__cxa_atexit@plt+0x5a030> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq r7, [r5], #3512 @ 0xdb8 │ │ │ │ - strbeq r7, [r5], #3512 @ 0xdb8 │ │ │ │ - strbeq r7, [r5], #3462 @ 0xd86 │ │ │ │ - strbeq r7, [r5], #3516 @ 0xdbc │ │ │ │ + strbeq r7, [r5], #4024 @ 0xfb8 │ │ │ │ + strbeq r7, [r5], #4024 @ 0xfb8 │ │ │ │ + strbeq r7, [r5], #3974 @ 0xf86 │ │ │ │ + strbeq r7, [r5], #4028 @ 0xfbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 664dc <__cxa_atexit@plt+0x5a084> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -92188,27 +92188,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #60] @ 66508 <__cxa_atexit@plt+0x5a0b0> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #28] @ 66500 <__cxa_atexit@plt+0x5a0a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 664fc <__cxa_atexit@plt+0x5a0a4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r7, [r5], #3336 @ 0xd08 │ │ │ │ - strbeq r7, [r5], #3336 @ 0xd08 │ │ │ │ - strbeq r7, [r5], #3344 @ 0xd10 │ │ │ │ - strbeq r7, [r5], #3342 @ 0xd0e │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r7, [r5], #3848 @ 0xf08 │ │ │ │ + strbeq r7, [r5], #3848 @ 0xf08 │ │ │ │ + strbeq r7, [r5], #3856 @ 0xf10 │ │ │ │ + strbeq r7, [r5], #3854 @ 0xf0e │ │ │ │ ldrbteq sl, [ip], #2848 @ 0xb20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -92234,22 +92234,22 @@ │ │ │ │ str r1, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl, ip} │ │ │ │ str r6, [r9, #36] @ 0x24 │ │ │ │ ldr r6, [sp] │ │ │ │ mov r8, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - strbeq r7, [r5], #3117 @ 0xc2d │ │ │ │ + strbeq r7, [r5], #3629 @ 0xe2d │ │ │ │ ldrbteq sl, [ip], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ @@ -92276,22 +92276,22 @@ │ │ │ │ str r1, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl, ip} │ │ │ │ str r6, [r9, #36] @ 0x24 │ │ │ │ ldr r6, [sp] │ │ │ │ mov r8, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - strbeq r7, [r5], #2949 @ 0xb85 │ │ │ │ + strbeq r7, [r5], #3461 @ 0xd85 │ │ │ │ ldrbteq sl, [ip], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ @@ -92318,22 +92318,22 @@ │ │ │ │ str r1, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl, ip} │ │ │ │ str r6, [r9, #36] @ 0x24 │ │ │ │ ldr r6, [sp] │ │ │ │ mov r8, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - strbeq r7, [r5], #2781 @ 0xadd │ │ │ │ + strbeq r7, [r5], #3293 @ 0xcdd │ │ │ │ ldrbteq sl, [ip], #2352 @ 0x930 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66838 <__cxa_atexit@plt+0x5a3e0> │ │ │ │ @@ -92403,34 +92403,34 @@ │ │ │ │ str r1, [r9, #40]! @ 0x28 │ │ │ │ str r0, [r9, #8] │ │ │ │ str lr, [r9, #12] │ │ │ │ ldr r8, [pc, #76] @ 66878 <__cxa_atexit@plt+0x5a420> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - strbeq r0, [r9, #-1400] @ 0xfffffa88 │ │ │ │ + strbeq r0, [r9, #-1384] @ 0xfffffa98 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strbeq r0, [r9, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq r0, [r9, #-1444] @ 0xfffffa5c │ │ │ │ ldrbteq sl, [ip], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -92444,33 +92444,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #64] @ 66918 <__cxa_atexit@plt+0x5a4c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ cmp r1, r6 │ │ │ │ bcc 66908 <__cxa_atexit@plt+0x5a4b0> │ │ │ │ ldr r1, [pc, #48] @ 6691c <__cxa_atexit@plt+0x5a4c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #28] @ 66920 <__cxa_atexit@plt+0x5a4c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - strbeq r0, [r9, #-1224] @ 0xfffffb38 │ │ │ │ + strbeq r0, [r9, #-1208] @ 0xfffffb48 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - strbeq r0, [r9, #-1184] @ 0xfffffb60 │ │ │ │ + strbeq r0, [r9, #-1168] @ 0xfffffb70 │ │ │ │ ldrbteq sl, [ip], #1804 @ 0x70c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -92499,22 +92499,22 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r0, [sp] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str r5, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldmib sp, {r5, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - strbeq r7, [r5], #1841 @ 0x731 │ │ │ │ + strbeq r7, [r5], #2353 @ 0x931 │ │ │ │ ldrbteq sl, [ip], #1628 @ 0x65c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 66a8c <__cxa_atexit@plt+0x5a634> │ │ │ │ @@ -92608,21 +92608,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str r5, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq r7, [r5], #1433 @ 0x599 │ │ │ │ + strbeq r7, [r5], #1945 @ 0x799 │ │ │ │ ldrbteq sl, [ip], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66c98 <__cxa_atexit@plt+0x5a840> │ │ │ │ @@ -92667,44 +92667,44 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ cmp r6, #3 │ │ │ │ bne 66c88 <__cxa_atexit@plt+0x5a830> │ │ │ │ ldr r8, [pc, #120] @ 66cc8 <__cxa_atexit@plt+0x5a870> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp] │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #80] @ 66cc0 <__cxa_atexit@plt+0x5a868> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #60] @ 66cbc <__cxa_atexit@plt+0x5a864> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #52] @ 66cc4 <__cxa_atexit@plt+0x5a86c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq r7, [r5], #1497 @ 0x5d9 │ │ │ │ - strbeq r7, [r5], #1508 @ 0x5e4 │ │ │ │ - strbeq r7, [r5], #1470 @ 0x5be │ │ │ │ - strbeq r7, [r5], #1529 @ 0x5f9 │ │ │ │ + strbeq r7, [r5], #2009 @ 0x7d9 │ │ │ │ + strbeq r7, [r5], #2020 @ 0x7e4 │ │ │ │ + strbeq r7, [r5], #1982 @ 0x7be │ │ │ │ + strbeq r7, [r5], #2041 @ 0x7f9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 66d18 <__cxa_atexit@plt+0x5a8c0> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -92715,27 +92715,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #60] @ 66d44 <__cxa_atexit@plt+0x5a8ec> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #28] @ 66d3c <__cxa_atexit@plt+0x5a8e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 66d38 <__cxa_atexit@plt+0x5a8e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r7, [r5], #1321 @ 0x529 │ │ │ │ - strbeq r7, [r5], #1332 @ 0x534 │ │ │ │ - strbeq r7, [r5], #1357 @ 0x54d │ │ │ │ - strbeq r7, [r5], #1350 @ 0x546 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r7, [r5], #1833 @ 0x729 │ │ │ │ + strbeq r7, [r5], #1844 @ 0x734 │ │ │ │ + strbeq r7, [r5], #1869 @ 0x74d │ │ │ │ + strbeq r7, [r5], #1862 @ 0x746 │ │ │ │ ldrbteq sl, [ip], #740 @ 0x2e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -92772,22 +92772,22 @@ │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ str r5, [r9, #32] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r0, [r9, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - strbeq r7, [r5], #796 @ 0x31c │ │ │ │ + strbeq r7, [r5], #1308 @ 0x51c │ │ │ │ ldrbteq sl, [ip], #536 @ 0x218 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub lr, r5, #8 │ │ │ │ @@ -92844,33 +92844,33 @@ │ │ │ │ add lr, r9, #20 │ │ │ │ stm lr, {r3, sl, ip} │ │ │ │ str r4, [r9, #32] │ │ │ │ str fp, [r9, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 66f2c <__cxa_atexit@plt+0x5aad4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r8, #-3900] @ 0xfffff0c4 @ │ │ │ │ - strbeq pc, [r8, #-3912] @ 0xfffff0b8 @ │ │ │ │ + strbeq pc, [r8, #-3884] @ 0xfffff0d4 @ │ │ │ │ strbeq pc, [r8, #-3896] @ 0xfffff0c8 @ │ │ │ │ + strbeq pc, [r8, #-3880] @ 0xfffff0d8 @ │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - strbeq r7, [r5], #512 @ 0x200 │ │ │ │ + strbeq r7, [r5], #1024 @ 0x400 │ │ │ │ ldrbteq sl, [ip], #200 @ 0xc8 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ @@ -92952,15 +92952,15 @@ │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r8, [pc, #92] @ 6711c <__cxa_atexit@plt+0x5acc4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r3 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #64] @ 67114 <__cxa_atexit@plt+0x5acbc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ @@ -92969,19 +92969,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbeq pc, [r8, #-3500] @ 0xfffff254 @ │ │ │ │ - strbeq pc, [r8, #-3472] @ 0xfffff270 @ │ │ │ │ + strbeq pc, [r8, #-3484] @ 0xfffff264 @ │ │ │ │ + strbeq pc, [r8, #-3456] @ 0xfffff280 @ │ │ │ │ ldrbteq r9, [ip], #3984 @ 0xf90 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - strbeq r7, [r5], #40 @ 0x28 │ │ │ │ + strbeq r7, [r5], #552 @ 0x228 │ │ │ │ ldrbteq r9, [ip], #3896 @ 0xf38 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 67198 <__cxa_atexit@plt+0x5ad40> │ │ │ │ @@ -93080,15 +93080,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 672cc <__cxa_atexit@plt+0x5ae74> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq r9, [ip], #3504 @ 0xdb0 │ │ │ │ ldrbteq r9, [ip], #3464 @ 0xd88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -93110,27 +93110,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 67344 <__cxa_atexit@plt+0x5aeec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq pc, [r8, #-2732] @ 0xfffff554 @ │ │ │ │ + strbeq pc, [r8, #-2716] @ 0xfffff564 @ │ │ │ │ ldrbteq r9, [ip], #3412 @ 0xd54 │ │ │ │ ldrbteq r9, [ip], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 67370 <__cxa_atexit@plt+0x5af18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 66f74 <__cxa_atexit@plt+0x5ab1c> │ │ │ │ - strbeq pc, [r8, #-2652] @ 0xfffff5a4 @ │ │ │ │ + strbeq pc, [r8, #-2636] @ 0xfffff5b4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 673c0 <__cxa_atexit@plt+0x5af68> │ │ │ │ ldr r3, [pc, #60] @ 673d0 <__cxa_atexit@plt+0x5af78> │ │ │ │ @@ -93695,18 +93695,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r9, [ip], #1180 @ 0x49c │ │ │ │ - strbeq pc, [r8, #-580] @ 0xfffffdbc @ │ │ │ │ + strbeq pc, [r8, #-564] @ 0xfffffdcc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67cac <__cxa_atexit@plt+0x5b854> │ │ │ │ @@ -93715,16 +93715,16 @@ │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r8, #-448] @ 0xfffffe40 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r8, #-432] @ 0xfffffe50 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr sl, [pc, #188] @ 67d94 <__cxa_atexit@plt+0x5b93c> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -93775,15 +93775,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ ldrbteq r9, [ip], #920 @ 0x398 │ │ │ │ - strbeq pc, [r8, #-32] @ 0xffffffe0 @ │ │ │ │ + strbeq pc, [r8, #-16] @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r0, [pc, #56] @ 67e00 <__cxa_atexit@plt+0x5b9a8> │ │ │ │ @@ -93867,21 +93867,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 67f28 <__cxa_atexit@plt+0x5bad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ bx ip │ │ │ │ - strbeq lr, [r8, #-3760] @ 0xfffff150 │ │ │ │ - strbeq lr, [r8, #-3816] @ 0xfffff118 │ │ │ │ - strbeq lr, [r8, #-3788] @ 0xfffff134 │ │ │ │ - strbeq lr, [r8, #-3856] @ 0xfffff0f0 │ │ │ │ - strbeq lr, [r8, #-3724] @ 0xfffff174 │ │ │ │ - strbeq lr, [r8, #-3708] @ 0xfffff184 │ │ │ │ strbeq lr, [r8, #-3744] @ 0xfffff160 │ │ │ │ + strbeq lr, [r8, #-3800] @ 0xfffff128 │ │ │ │ + strbeq lr, [r8, #-3772] @ 0xfffff144 │ │ │ │ + strbeq lr, [r8, #-3840] @ 0xfffff100 │ │ │ │ + strbeq lr, [r8, #-3708] @ 0xfffff184 │ │ │ │ + strbeq lr, [r8, #-3692] @ 0xfffff194 │ │ │ │ + strbeq lr, [r8, #-3728] @ 0xfffff170 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 67f78 <__cxa_atexit@plt+0x5bb20> │ │ │ │ ldr r7, [pc, #56] @ 67f88 <__cxa_atexit@plt+0x5bb30> │ │ │ │ @@ -93934,16 +93934,16 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 68028 <__cxa_atexit@plt+0x5bbd0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq pc, [r8, #-268] @ 0xfffffef4 @ │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq pc, [r8, #-252] @ 0xffffff04 @ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93961,53 +93961,53 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 68094 <__cxa_atexit@plt+0x5bc3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq pc, [r8, #-140] @ 0xffffff74 @ │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq pc, [r8, #-124] @ 0xffffff84 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq r9, [ip], #116 @ 0x74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 680d0 <__cxa_atexit@plt+0x5bc78> │ │ │ │ ldr r2, [pc, #32] @ 680d8 <__cxa_atexit@plt+0x5bc80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 680dc <__cxa_atexit@plt+0x5bc84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-3288] @ 0xfffff328 │ │ │ │ - strbeq lr, [r8, #-3816] @ 0xfffff118 │ │ │ │ + strbeq lr, [r8, #-3272] @ 0xfffff338 │ │ │ │ + strbeq lr, [r8, #-3800] @ 0xfffff128 │ │ │ │ ldrbteq r9, [ip], #44 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68118 <__cxa_atexit@plt+0x5bcc0> │ │ │ │ ldr r2, [pc, #32] @ 68120 <__cxa_atexit@plt+0x5bcc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 68124 <__cxa_atexit@plt+0x5bccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-3216] @ 0xfffff370 │ │ │ │ - strbeq lr, [r8, #-3744] @ 0xfffff160 │ │ │ │ + strbeq lr, [r8, #-3200] @ 0xfffff380 │ │ │ │ + strbeq lr, [r8, #-3728] @ 0xfffff170 │ │ │ │ ldrbteq r8, [ip], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68184 <__cxa_atexit@plt+0x5bd2c> │ │ │ │ ldr r2, [pc, #88] @ 681a0 <__cxa_atexit@plt+0x5bd48> │ │ │ │ @@ -94030,15 +94030,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 681a8 <__cxa_atexit@plt+0x5bd50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-3144] @ 0xfffff3b8 │ │ │ │ + strbeq lr, [r8, #-3128] @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrbteq r8, [ip], #3980 @ 0xf8c │ │ │ │ ldrbteq r8, [ip], #3924 @ 0xf54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -94048,15 +94048,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 681e8 <__cxa_atexit@plt+0x5bd90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ca654 <__cxa_atexit@plt+0xbe1fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-3004] @ 0xfffff444 │ │ │ │ + strbeq lr, [r8, #-2988] @ 0xfffff454 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6822c <__cxa_atexit@plt+0x5bdd4> │ │ │ │ ldr r7, [pc, #48] @ 6823c <__cxa_atexit@plt+0x5bde4> │ │ │ │ @@ -94133,17 +94133,17 @@ │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq lr, [r8, #-2752] @ 0xfffff540 │ │ │ │ + strbeq lr, [r8, #-2736] @ 0xfffff550 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ ldrbteq r8, [ip], #3524 @ 0xdc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -94174,15 +94174,15 @@ │ │ │ │ b cb5e8 <__cxa_atexit@plt+0xbf190> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ ldrbteq r8, [ip], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -94232,56 +94232,56 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ b 684c0 <__cxa_atexit@plt+0x5c068> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - strbeq lr, [r8, #-2408] @ 0xfffff698 │ │ │ │ + strbeq lr, [r8, #-2392] @ 0xfffff6a8 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strbeq lr, [r8, #-2332] @ 0xfffff6e4 │ │ │ │ + strbeq lr, [r8, #-2316] @ 0xfffff6f4 │ │ │ │ ldrbteq r8, [ip], #3116 @ 0xc2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68518 <__cxa_atexit@plt+0x5c0c0> │ │ │ │ ldr r2, [pc, #32] @ 68520 <__cxa_atexit@plt+0x5c0c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 68524 <__cxa_atexit@plt+0x5c0cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-2192] @ 0xfffff770 │ │ │ │ - strbeq lr, [r8, #-2720] @ 0xfffff560 │ │ │ │ + strbeq lr, [r8, #-2176] @ 0xfffff780 │ │ │ │ + strbeq lr, [r8, #-2704] @ 0xfffff570 │ │ │ │ ldrbteq r8, [ip], #3044 @ 0xbe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68560 <__cxa_atexit@plt+0x5c108> │ │ │ │ ldr r2, [pc, #32] @ 68568 <__cxa_atexit@plt+0x5c110> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6856c <__cxa_atexit@plt+0x5c114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-2120] @ 0xfffff7b8 │ │ │ │ - strbeq lr, [r8, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq lr, [r8, #-2104] @ 0xfffff7c8 │ │ │ │ + strbeq lr, [r8, #-2632] @ 0xfffff5b8 │ │ │ │ ldrbteq r8, [ip], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 685f4 <__cxa_atexit@plt+0x5c19c> │ │ │ │ @@ -94319,16 +94319,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 68630 <__cxa_atexit@plt+0x5c1d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-2028] @ 0xfffff814 │ │ │ │ - strbeq lr, [r8, #-2036] @ 0xfffff80c │ │ │ │ + strbeq lr, [r8, #-2012] @ 0xfffff824 │ │ │ │ + strbeq lr, [r8, #-2020] @ 0xfffff81c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ ldrbteq r8, [ip], #2824 @ 0xb08 │ │ │ │ ldrbteq r8, [ip], #2764 @ 0xacc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -94338,15 +94338,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 68670 <__cxa_atexit@plt+0x5c218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ca654 <__cxa_atexit@plt+0xbe1fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-1844] @ 0xfffff8cc │ │ │ │ + strbeq lr, [r8, #-1828] @ 0xfffff8dc │ │ │ │ ldrbteq r8, [ip], #2720 @ 0xaa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68718 <__cxa_atexit@plt+0x5c2c0> │ │ │ │ @@ -94391,18 +94391,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 68748 <__cxa_atexit@plt+0x5c2f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r8, [ip], #2580 @ 0xa14 │ │ │ │ - strbeq lr, [r8, #-1716] @ 0xfffff94c │ │ │ │ + strbeq lr, [r8, #-1700] @ 0xfffff95c │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ ldrbteq r8, [ip], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -94430,15 +94430,15 @@ │ │ │ │ str lr, [r8, #12]! │ │ │ │ b cb5e8 <__cxa_atexit@plt+0xbf190> │ │ │ │ ldr r3, [pc, #28] @ 687f0 <__cxa_atexit@plt+0x5c398> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ ldrbteq r8, [ip], #2340 @ 0x924 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -94511,26 +94511,26 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #24] @ 68948 <__cxa_atexit@plt+0x5c4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strbeq lr, [r8, #-1200] @ 0xfffffb50 │ │ │ │ + strbeq lr, [r8, #-1184] @ 0xfffffb60 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ ldrbteq r8, [ip], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -94568,17 +94568,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 68a0c <__cxa_atexit@plt+0x5c5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - strbeq lr, [r8, #-984] @ 0xfffffc28 │ │ │ │ + strbeq lr, [r8, #-968] @ 0xfffffc38 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ ldrbteq r8, [ip], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -94586,45 +94586,45 @@ │ │ │ │ bhi 68a54 <__cxa_atexit@plt+0x5c5fc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 68a5c <__cxa_atexit@plt+0x5c604> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400788 <__cxa_atexit@plt+0x3f4330> │ │ │ │ + b 4007bc <__cxa_atexit@plt+0x3f4364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq lr, [r8, #-828] @ 0xfffffcc4 │ │ │ │ ldrbteq r8, [ip], #4004 @ 0xfa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68a94 <__cxa_atexit@plt+0x5c63c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 68a9c <__cxa_atexit@plt+0x5c644> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400790 <__cxa_atexit@plt+0x3f4338> │ │ │ │ + b 14b19c <__cxa_atexit@plt+0x13ed44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-780] @ 0xfffffcf4 │ │ │ │ + strbeq lr, [r8, #-764] @ 0xfffffd04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68acc <__cxa_atexit@plt+0x5c674> │ │ │ │ ldr r2, [pc, #28] @ 68adc <__cxa_atexit@plt+0x5c684> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 400798 <__cxa_atexit@plt+0x3f4340> │ │ │ │ + b 148238 <__cxa_atexit@plt+0x13bde0> │ │ │ │ ldr r7, [pc, #12] @ 68ae0 <__cxa_atexit@plt+0x5c688> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [ip], #3936 @ 0xf60 │ │ │ │ ldrbteq r8, [ip], #3896 @ 0xf38 │ │ │ │ @@ -94673,83 +94673,83 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 68ba4 <__cxa_atexit@plt+0x5c74c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq lr, [r8, #-1080] @ 0xfffffbc8 │ │ │ │ + strbeq lr, [r8, #-1064] @ 0xfffffbd8 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq lr, [r8, #-688] @ 0xfffffd50 │ │ │ │ - strbeq lr, [r8, #-1472] @ 0xfffffa40 │ │ │ │ + strbeq lr, [r8, #-672] @ 0xfffffd60 │ │ │ │ + strbeq lr, [r8, #-1456] @ 0xfffffa50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 68be4 <__cxa_atexit@plt+0x5c78c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldrbteq r8, [ip], #3612 @ 0xe1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68c14 <__cxa_atexit@plt+0x5c7bc> │ │ │ │ ldr r5, [pc, #28] @ 68c24 <__cxa_atexit@plt+0x5c7cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400788 <__cxa_atexit@plt+0x3f4330> │ │ │ │ + b 4007bc <__cxa_atexit@plt+0x3f4364> │ │ │ │ ldr r7, [pc, #12] @ 68c28 <__cxa_atexit@plt+0x5c7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [ip], #3640 @ 0xe38 │ │ │ │ ldrbteq r8, [ip], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 68c50 <__cxa_atexit@plt+0x5c7f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldrbteq r8, [ip], #3512 @ 0xdb8 │ │ │ │ ldrbteq r8, [ip], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68c88 <__cxa_atexit@plt+0x5c830> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 68c90 <__cxa_atexit@plt+0x5c838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400790 <__cxa_atexit@plt+0x3f4338> │ │ │ │ + b 14b19c <__cxa_atexit@plt+0x13ed44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r8, #-280] @ 0xfffffee8 │ │ │ │ + strbeq lr, [r8, #-264] @ 0xfffffef8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68cc0 <__cxa_atexit@plt+0x5c868> │ │ │ │ ldr r2, [pc, #28] @ 68cd0 <__cxa_atexit@plt+0x5c878> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 400798 <__cxa_atexit@plt+0x3f4340> │ │ │ │ + b 148238 <__cxa_atexit@plt+0x13bde0> │ │ │ │ ldr r7, [pc, #12] @ 68cd4 <__cxa_atexit@plt+0x5c87c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [ip], #3500 @ 0xdac │ │ │ │ ldrbteq r8, [ip], #3460 @ 0xd84 │ │ │ │ @@ -94779,37 +94779,37 @@ │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68d68 <__cxa_atexit@plt+0x5c910> │ │ │ │ ldr r5, [pc, #52] @ 68d80 <__cxa_atexit@plt+0x5c928> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400788 <__cxa_atexit@plt+0x3f4330> │ │ │ │ + b 4007bc <__cxa_atexit@plt+0x3f4364> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #12] @ 68d7c <__cxa_atexit@plt+0x5c924> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [ip], #3300 @ 0xce4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strbeq lr, [r8, #-984] @ 0xfffffc28 │ │ │ │ + strbeq lr, [r8, #-968] @ 0xfffffc38 │ │ │ │ ldrbteq r8, [ip], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 68e08 <__cxa_atexit@plt+0x5c9b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 68e00 <__cxa_atexit@plt+0x5c9a8> │ │ │ │ ldr r2, [pc, #80] @ 68e10 <__cxa_atexit@plt+0x5c9b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #76] @ 68e14 <__cxa_atexit@plt+0x5c9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #72] @ 68e18 <__cxa_atexit@plt+0x5c9c0> │ │ │ │ @@ -94821,66 +94821,66 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 68e20 <__cxa_atexit@plt+0x5c9c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 4007a0 <__cxa_atexit@plt+0x3f4348> │ │ │ │ + b 14acc0 <__cxa_atexit@plt+0x13e868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrbteq r8, [ip], #3280 @ 0xcd0 │ │ │ │ - strbeq sp, [r8, #-4012] @ 0xfffff054 │ │ │ │ - strbeq lr, [r8, #-788] @ 0xfffffcec │ │ │ │ - strbeq lr, [r8, #-780] @ 0xfffffcf4 │ │ │ │ + strbeq sp, [r8, #-3996] @ 0xfffff064 │ │ │ │ + strbeq lr, [r8, #-772] @ 0xfffffcfc │ │ │ │ + strbeq lr, [r8, #-764] @ 0xfffffd04 │ │ │ │ ldrbteq r8, [ip], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68e50 <__cxa_atexit@plt+0x5c9f8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4007a8 <__cxa_atexit@plt+0x3f4350> │ │ │ │ + b 14ade0 <__cxa_atexit@plt+0x13e988> │ │ │ │ ldrbteq r8, [ip], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68eb8 <__cxa_atexit@plt+0x5ca60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 68eb0 <__cxa_atexit@plt+0x5ca58> │ │ │ │ ldr r3, [pc, #48] @ 68ec0 <__cxa_atexit@plt+0x5ca68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 68ec4 <__cxa_atexit@plt+0x5ca6c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 68ec8 <__cxa_atexit@plt+0x5ca70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 400798 <__cxa_atexit@plt+0x3f4340> │ │ │ │ + b 148238 <__cxa_atexit@plt+0x13bde0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r8, [ip], #3072 @ 0xc00 │ │ │ │ - strbeq sp, [r8, #-3800] @ 0xfffff128 │ │ │ │ + strbeq sp, [r8, #-3784] @ 0xfffff138 │ │ │ │ ldrbteq r8, [ip], #3132 @ 0xc3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68ef8 <__cxa_atexit@plt+0x5caa0> │ │ │ │ ldr r7, [pc, #148] @ 68f80 <__cxa_atexit@plt+0x5cb28> │ │ │ │ @@ -94909,15 +94909,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 68f68 <__cxa_atexit@plt+0x5cb10> │ │ │ │ ldr r3, [pc, #44] @ 68f7c <__cxa_atexit@plt+0x5cb24> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 4007b0 <__cxa_atexit@plt+0x3f4358> │ │ │ │ + b 4007c4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -94945,15 +94945,15 @@ │ │ │ │ ldr r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 4007b0 <__cxa_atexit@plt+0x3f4358> │ │ │ │ + b 4007c4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrbteq r8, [ip], #2804 @ 0xaf4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ @@ -94961,35 +94961,35 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 69030 <__cxa_atexit@plt+0x5cbd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 4007b0 <__cxa_atexit@plt+0x3f4358> │ │ │ │ + b 4007c4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r8, [ip], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 69058 <__cxa_atexit@plt+0x5cc00> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldrbteq r8, [ip], #2480 @ 0x9b0 │ │ │ │ ldrbteq r8, [ip], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 690d8 <__cxa_atexit@plt+0x5cc80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 690d0 <__cxa_atexit@plt+0x5cc78> │ │ │ │ ldr r2, [pc, #80] @ 690e0 <__cxa_atexit@plt+0x5cc88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #76] @ 690e4 <__cxa_atexit@plt+0x5cc8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #72] @ 690e8 <__cxa_atexit@plt+0x5cc90> │ │ │ │ @@ -95001,66 +95001,66 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 690f0 <__cxa_atexit@plt+0x5cc98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 4007a0 <__cxa_atexit@plt+0x3f4348> │ │ │ │ + b 14acc0 <__cxa_atexit@plt+0x13e868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrbteq r8, [ip], #2580 @ 0xa14 │ │ │ │ - strbeq sp, [r8, #-3292] @ 0xfffff324 │ │ │ │ - strbeq lr, [r8, #-68] @ 0xffffffbc │ │ │ │ - strbeq lr, [r8, #-60] @ 0xffffffc4 │ │ │ │ + strbeq sp, [r8, #-3276] @ 0xfffff334 │ │ │ │ + strbeq lr, [r8, #-52] @ 0xffffffcc │ │ │ │ + strbeq lr, [r8, #-44] @ 0xffffffd4 │ │ │ │ ldrbteq r8, [ip], #2500 @ 0x9c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 69120 <__cxa_atexit@plt+0x5ccc8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4007a8 <__cxa_atexit@plt+0x3f4350> │ │ │ │ + b 14ade0 <__cxa_atexit@plt+0x13e988> │ │ │ │ ldrbteq r8, [ip], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69188 <__cxa_atexit@plt+0x5cd30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 69180 <__cxa_atexit@plt+0x5cd28> │ │ │ │ ldr r3, [pc, #48] @ 69190 <__cxa_atexit@plt+0x5cd38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 69194 <__cxa_atexit@plt+0x5cd3c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 69198 <__cxa_atexit@plt+0x5cd40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 400798 <__cxa_atexit@plt+0x3f4340> │ │ │ │ + b 148238 <__cxa_atexit@plt+0x13bde0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r8, [ip], #2372 @ 0x944 │ │ │ │ - strbeq sp, [r8, #-3080] @ 0xfffff3f8 │ │ │ │ + strbeq sp, [r8, #-3064] @ 0xfffff408 │ │ │ │ ldrbteq r8, [ip], #2516 @ 0x9d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 691c8 <__cxa_atexit@plt+0x5cd70> │ │ │ │ ldr r7, [pc, #148] @ 69250 <__cxa_atexit@plt+0x5cdf8> │ │ │ │ @@ -95089,15 +95089,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 69238 <__cxa_atexit@plt+0x5cde0> │ │ │ │ ldr r3, [pc, #44] @ 6924c <__cxa_atexit@plt+0x5cdf4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 4007b0 <__cxa_atexit@plt+0x3f4358> │ │ │ │ + b 4007c4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -95125,15 +95125,15 @@ │ │ │ │ ldr r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #-4]! │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 4007b0 <__cxa_atexit@plt+0x3f4358> │ │ │ │ + b 4007c4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrbteq r8, [ip], #2084 @ 0x824 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ @@ -95141,25 +95141,25 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 69300 <__cxa_atexit@plt+0x5cea8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 4007b0 <__cxa_atexit@plt+0x3f4358> │ │ │ │ + b 4007c4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r8, [ip], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 69328 <__cxa_atexit@plt+0x5ced0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldrbteq r8, [ip], #1760 @ 0x6e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69384 <__cxa_atexit@plt+0x5cf2c> │ │ │ │ ldr r2, [pc, #68] @ 6938c <__cxa_atexit@plt+0x5cf34> │ │ │ │ @@ -95171,28 +95171,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 69378 <__cxa_atexit@plt+0x5cf20> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sp, [r8, #-2620] @ 0xfffff5c4 │ │ │ │ + strbeq sp, [r8, #-2604] @ 0xfffff5d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4005d0 <__cxa_atexit@plt+0x3f4178> │ │ │ │ + b 400604 <__cxa_atexit@plt+0x3f41ac> │ │ │ │ ldrbteq r8, [ip], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69430 <__cxa_atexit@plt+0x5cfd8> │ │ │ │ ldr r2, [pc, #108] @ 69438 <__cxa_atexit@plt+0x5cfe0> │ │ │ │ @@ -95211,15 +95211,15 @@ │ │ │ │ str r1, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r7, [r5, #12] │ │ │ │ tst r8, #3 │ │ │ │ beq 69424 <__cxa_atexit@plt+0x5cfcc> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4007b0 <__cxa_atexit@plt+0x3f4358> │ │ │ │ + b 4007c4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -95240,26 +95240,26 @@ │ │ │ │ str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 6948c <__cxa_atexit@plt+0x5d034> │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ mov r8, r7 │ │ │ │ - b 4007b0 <__cxa_atexit@plt+0x3f4358> │ │ │ │ + b 4007c4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r8, [ip], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 4007b0 <__cxa_atexit@plt+0x3f4358> │ │ │ │ + b 4007c4 <__cxa_atexit@plt+0x3f436c> │ │ │ │ ldrbteq r8, [ip], #1852 @ 0x73c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69514 <__cxa_atexit@plt+0x5d0bc> │ │ │ │ @@ -95274,40 +95274,40 @@ │ │ │ │ ldr r1, [pc, #60] @ 69538 <__cxa_atexit@plt+0x5d0e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r4, [r5], #2528 @ 0x9e0 │ │ │ │ - strbeq sp, [r8, #-2196] @ 0xfffff76c │ │ │ │ + strbeq r4, [r5], #3040 @ 0xbe0 │ │ │ │ + strbeq sp, [r8, #-2180] @ 0xfffff77c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6956c <__cxa_atexit@plt+0x5d114> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 69574 <__cxa_atexit@plt+0x5d11c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4005fc <__cxa_atexit@plt+0x3f41a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8, #-2100] @ 0xfffff7cc │ │ │ │ + strbeq sp, [r8, #-2084] @ 0xfffff7dc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95316,15 +95316,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq r8, [ip], #1556 @ 0x614 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -95343,41 +95343,41 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 6963c <__cxa_atexit@plt+0x5d1e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4007a0 <__cxa_atexit@plt+0x3f4348> │ │ │ │ + b 14acc0 <__cxa_atexit@plt+0x13e868> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq sp, [r8, #-1940] @ 0xfffff86c │ │ │ │ - strbeq sp, [r8, #-2800] @ 0xfffff510 │ │ │ │ + strbeq sp, [r8, #-1924] @ 0xfffff87c │ │ │ │ strbeq sp, [r8, #-2784] @ 0xfffff520 │ │ │ │ + strbeq sp, [r8, #-2768] @ 0xfffff530 │ │ │ │ ldrbteq r8, [ip], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6966c <__cxa_atexit@plt+0x5d214> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4007a8 <__cxa_atexit@plt+0x3f4350> │ │ │ │ + b 14ade0 <__cxa_atexit@plt+0x13e988> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ mov r7, sl │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 696e4 <__cxa_atexit@plt+0x5d28c> │ │ │ │ @@ -95390,15 +95390,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 6970c <__cxa_atexit@plt+0x5d2b4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 400798 <__cxa_atexit@plt+0x3f4340> │ │ │ │ + b 148238 <__cxa_atexit@plt+0x13bde0> │ │ │ │ mov r6, r3 │ │ │ │ b 696f4 <__cxa_atexit@plt+0x5d29c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 69704 <__cxa_atexit@plt+0x5d2ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -95449,38 +95449,38 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 697c4 <__cxa_atexit@plt+0x5d36c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq sp, [r8, #-2452] @ 0xfffff66c │ │ │ │ + strbeq sp, [r8, #-2436] @ 0xfffff67c │ │ │ │ ldrbteq r8, [ip], #1084 @ 0x43c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6981c <__cxa_atexit@plt+0x5d3c4> │ │ │ │ ldr r2, [pc, #32] @ 69824 <__cxa_atexit@plt+0x5d3cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 69828 <__cxa_atexit@plt+0x5d3d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8, #-1420] @ 0xfffffa74 │ │ │ │ - strbeq sp, [r8, #-1748] @ 0xfffff92c │ │ │ │ + strbeq sp, [r8, #-1404] @ 0xfffffa84 │ │ │ │ + strbeq sp, [r8, #-1732] @ 0xfffff93c │ │ │ │ ldrbteq r8, [ip], #1024 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -95524,45 +95524,45 @@ │ │ │ │ ldr r1, [pc, #148] @ 69978 <__cxa_atexit@plt+0x5d520> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ stmda r5, {r2, r9} │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 400798 <__cxa_atexit@plt+0x3f4340> │ │ │ │ + b 148238 <__cxa_atexit@plt+0x13bde0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6993c <__cxa_atexit@plt+0x5d4e4> │ │ │ │ ldr r3, [pc, #84] @ 69968 <__cxa_atexit@plt+0x5d510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #80] @ 6996c <__cxa_atexit@plt+0x5d514> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #64] @ 69970 <__cxa_atexit@plt+0x5d518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ b 69950 <__cxa_atexit@plt+0x5d4f8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 69964 <__cxa_atexit@plt+0x5d50c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [ip], #700 @ 0x2bc │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ ldrbteq r8, [ip], #700 @ 0x2bc │ │ │ │ - strbeq sp, [r8, #-1612] @ 0xfffff9b4 │ │ │ │ + strbeq sp, [r8, #-1596] @ 0xfffff9c4 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 69bbc <__cxa_atexit@plt+0x5d764> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -95573,20 +95573,20 @@ │ │ │ │ bcc 699c0 <__cxa_atexit@plt+0x5d568> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 699d0 <__cxa_atexit@plt+0x5d578> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8, #-1016] @ 0xfffffc08 │ │ │ │ + strbeq sp, [r8, #-1000] @ 0xfffffc18 │ │ │ │ ldrbteq r8, [ip], #668 @ 0x29c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -95604,15 +95604,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [pc, #100] @ 69a8c <__cxa_atexit@plt+0x5d634> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ add lr, r7, #3 │ │ │ │ ldm lr, {r9, sl, lr} │ │ │ │ ldr r7, [pc, #68] @ 69a90 <__cxa_atexit@plt+0x5d638> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r3, {r7, r8} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r1, r6, #7 │ │ │ │ @@ -95624,16 +95624,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8, #-924] @ 0xfffffc64 │ │ │ │ - strbeq sp, [r8, #-900] @ 0xfffffc7c │ │ │ │ + strbeq sp, [r8, #-908] @ 0xfffffc74 │ │ │ │ + strbeq sp, [r8, #-884] @ 0xfffffc8c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -95641,20 +95641,20 @@ │ │ │ │ bcc 69ad0 <__cxa_atexit@plt+0x5d678> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 69ae0 <__cxa_atexit@plt+0x5d688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8, #-744] @ 0xfffffd18 │ │ │ │ + strbeq sp, [r8, #-728] @ 0xfffffd28 │ │ │ │ ldrbteq r8, [ip], #396 @ 0x18c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -95672,15 +95672,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [pc, #100] @ 69b9c <__cxa_atexit@plt+0x5d744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ add lr, r7, #3 │ │ │ │ ldm lr, {r9, sl, lr} │ │ │ │ ldr r7, [pc, #68] @ 69ba0 <__cxa_atexit@plt+0x5d748> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r3, {r7, r8} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r1, r6, #7 │ │ │ │ @@ -95692,16 +95692,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8, #-652] @ 0xfffffd74 │ │ │ │ - strbeq sp, [r8, #-628] @ 0xfffffd8c │ │ │ │ + strbeq sp, [r8, #-636] @ 0xfffffd84 │ │ │ │ + strbeq sp, [r8, #-612] @ 0xfffffd9c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -95730,27 +95730,27 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 69c60 <__cxa_atexit@plt+0x5d808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 69c5c <__cxa_atexit@plt+0x5d804> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrbteq r8, [ip], #56 @ 0x38 │ │ │ │ - strbeq sp, [r8, #-404] @ 0xfffffe6c │ │ │ │ + strbeq sp, [r8, #-388] @ 0xfffffe7c │ │ │ │ ldrbteq r8, [ip], #16 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 69ca4 <__cxa_atexit@plt+0x5d84c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -95764,19 +95764,19 @@ │ │ │ │ beq 69cbc <__cxa_atexit@plt+0x5d864> │ │ │ │ b 69cd8 <__cxa_atexit@plt+0x5d880> │ │ │ │ ldr r7, [pc, #28] @ 69cc8 <__cxa_atexit@plt+0x5d870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq sp, [r8, #-268] @ 0xfffffef4 │ │ │ │ + strbeq sp, [r8, #-252] @ 0xffffff04 │ │ │ │ ldrbteq r7, [ip], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -95827,15 +95827,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #48]! @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r8, r2 │ │ │ │ - b 400798 <__cxa_atexit@plt+0x3f4340> │ │ │ │ + b 148238 <__cxa_atexit@plt+0x13bde0> │ │ │ │ cmp sl, r6 │ │ │ │ bcc 69e30 <__cxa_atexit@plt+0x5d9d8> │ │ │ │ ldr r8, [pc, #172] @ 69e74 <__cxa_atexit@plt+0x5da1c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [pc, #168] @ 69e78 <__cxa_atexit@plt+0x5da20> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ sub r1, r6, #14 │ │ │ │ @@ -95857,48 +95857,48 @@ │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [pc, #100] @ 69e84 <__cxa_atexit@plt+0x5da2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 69e70 <__cxa_atexit@plt+0x5da18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [sp] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r8, #-132] @ 0xffffff7c │ │ │ │ - strbeq sp, [r8, #-572] @ 0xfffffdc4 │ │ │ │ + strbeq sp, [r8, #-116] @ 0xffffff8c │ │ │ │ + strbeq sp, [r8, #-556] @ 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strbeq sp, [r8, #-516] @ 0xfffffdfc │ │ │ │ + strbeq sp, [r8, #-500] @ 0xfffffe0c │ │ │ │ ldrbteq r7, [ip], #3528 @ 0xdc8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq ip, [r8, #-4060] @ 0xfffff024 │ │ │ │ + strbeq ip, [r8, #-4044] @ 0xfffff034 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strbeq sp, [r8, #-380] @ 0xfffffe84 │ │ │ │ - strbeq sp, [r8, #-200] @ 0xffffff38 │ │ │ │ + strbeq sp, [r8, #-364] @ 0xfffffe94 │ │ │ │ + strbeq sp, [r8, #-184] @ 0xffffff48 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ ldrbteq r7, [ip], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #16] @ 69eb4 <__cxa_atexit@plt+0x5da5c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ ldrbteq r7, [ip], #3380 @ 0xd34 │ │ │ │ ldrbteq r7, [ip], #3540 @ 0xdd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69ef4 <__cxa_atexit@plt+0x5da9c> │ │ │ │ @@ -95906,19 +95906,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 69f00 <__cxa_atexit@plt+0x5daa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [ip], #3472 @ 0xd90 │ │ │ │ - strbeq ip, [r8, #-3756] @ 0xfffff154 │ │ │ │ + strbeq ip, [r8, #-3740] @ 0xfffff164 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 69fb4 <__cxa_atexit@plt+0x5db5c> │ │ │ │ @@ -95954,28 +95954,28 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 69fdc <__cxa_atexit@plt+0x5db84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8, #-3680] @ 0xfffff1a0 │ │ │ │ - strbeq ip, [r8, #-3596] @ 0xfffff1f4 │ │ │ │ + strbeq ip, [r8, #-3664] @ 0xfffff1b0 │ │ │ │ + strbeq ip, [r8, #-3580] @ 0xfffff204 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbeq ip, [r8, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq ip, [r8, #-3604] @ 0xfffff1ec │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96008,17 +96008,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8, #-3408] @ 0xfffff2b0 │ │ │ │ + strbeq ip, [r8, #-3392] @ 0xfffff2c0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbeq ip, [r8, #-3428] @ 0xfffff29c │ │ │ │ + strbeq ip, [r8, #-3412] @ 0xfffff2ac │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6a168 <__cxa_atexit@plt+0x5dd10> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -96063,15 +96063,15 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 6a1a8 <__cxa_atexit@plt+0x5dd50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r8 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ mov r8, r6 │ │ │ │ b 6a178 <__cxa_atexit@plt+0x5dd20> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ @@ -96079,18 +96079,18 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq ip, [r8, #-3268] @ 0xfffff33c │ │ │ │ - strbeq ip, [r8, #-3164] @ 0xfffff3a4 │ │ │ │ + strbeq ip, [r8, #-3252] @ 0xfffff34c │ │ │ │ + strbeq ip, [r8, #-3148] @ 0xfffff3b4 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbeq ip, [r8, #-3192] @ 0xfffff388 │ │ │ │ + strbeq ip, [r8, #-3176] @ 0xfffff398 │ │ │ │ ldrbteq r7, [ip], #2788 @ 0xae4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6a1f8 <__cxa_atexit@plt+0x5dda0> │ │ │ │ @@ -96134,67 +96134,67 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r3, [pc, #108] @ 6a2e4 <__cxa_atexit@plt+0x5de8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ - b 4006d0 <__cxa_atexit@plt+0x3f4278> │ │ │ │ + b 400704 <__cxa_atexit@plt+0x3f42ac> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6a2c4 <__cxa_atexit@plt+0x5de6c> │ │ │ │ ldr r3, [pc, #56] @ 6a2d0 <__cxa_atexit@plt+0x5de78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 6a2d4 <__cxa_atexit@plt+0x5de7c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #36] @ 6a2d8 <__cxa_atexit@plt+0x5de80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ ldrbteq r7, [ip], #2484 @ 0x9b4 │ │ │ │ - strbeq ip, [r8, #-3272] @ 0xfffff338 │ │ │ │ + strbeq ip, [r8, #-3256] @ 0xfffff348 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrbteq r7, [ip], #2592 @ 0xa20 │ │ │ │ - strbeq ip, [r8, #-2876] @ 0xfffff4c4 │ │ │ │ + strbeq ip, [r8, #-2860] @ 0xfffff4d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a340 <__cxa_atexit@plt+0x5dee8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6a338 <__cxa_atexit@plt+0x5dee0> │ │ │ │ ldr r3, [pc, #48] @ 6a348 <__cxa_atexit@plt+0x5def0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 6a34c <__cxa_atexit@plt+0x5def4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 6a350 <__cxa_atexit@plt+0x5def8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r3, [r5], #2981 @ 0xba5 │ │ │ │ - strbeq ip, [r8, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq r3, [r5], #3493 @ 0xda5 │ │ │ │ + strbeq ip, [r8, #-2624] @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -96212,16 +96212,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6a3c0 <__cxa_atexit@plt+0x5df68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq ip, [r8, #-2820] @ 0xfffff4fc │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq ip, [r8, #-2804] @ 0xfffff50c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96237,44 +96237,44 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6a424 <__cxa_atexit@plt+0x5dfcc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq ip, [r8, #-2700] @ 0xfffff574 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq ip, [r8, #-2684] @ 0xfffff584 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a480 <__cxa_atexit@plt+0x5e028> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6a478 <__cxa_atexit@plt+0x5e020> │ │ │ │ ldr r3, [pc, #48] @ 6a488 <__cxa_atexit@plt+0x5e030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 6a48c <__cxa_atexit@plt+0x5e034> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 6a490 <__cxa_atexit@plt+0x5e038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4005c0 <__cxa_atexit@plt+0x3f4168> │ │ │ │ + b 4005f4 <__cxa_atexit@plt+0x3f419c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r3, [r5], #2651 @ 0xa5b │ │ │ │ - strbeq ip, [r8, #-2320] @ 0xfffff6f0 │ │ │ │ + strbeq r3, [r5], #3163 @ 0xc5b │ │ │ │ + strbeq ip, [r8, #-2304] @ 0xfffff700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -96292,16 +96292,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6a500 <__cxa_atexit@plt+0x5e0a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq ip, [r8, #-2500] @ 0xfffff63c │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq ip, [r8, #-2484] @ 0xfffff64c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96317,16 +96317,16 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6a564 <__cxa_atexit@plt+0x5e10c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq ip, [r8, #-2380] @ 0xfffff6b4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq ip, [r8, #-2364] @ 0xfffff6c4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -96339,21 +96339,21 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [pc, #40] @ 6a5cc <__cxa_atexit@plt+0x5e174> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r8, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8, #-2916] @ 0xfffff49c │ │ │ │ - strbeq ip, [r8, #-2156] @ 0xfffff794 │ │ │ │ + strbeq ip, [r8, #-2900] @ 0xfffff4ac │ │ │ │ + strbeq ip, [r8, #-2140] @ 0xfffff7a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96365,21 +96365,21 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [pc, #40] @ 6a634 <__cxa_atexit@plt+0x5e1dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r8, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8, #-2812] @ 0xfffff504 │ │ │ │ - strbeq ip, [r8, #-2052] @ 0xfffff7fc │ │ │ │ + strbeq ip, [r8, #-2796] @ 0xfffff514 │ │ │ │ + strbeq ip, [r8, #-2036] @ 0xfffff80c │ │ │ │ ldrbteq r7, [ip], #1724 @ 0x6bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -96421,15 +96421,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 6a710 <__cxa_atexit@plt+0x5e2b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r7, [ip], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ @@ -96437,15 +96437,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 6a740 <__cxa_atexit@plt+0x5e2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 4005f8 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ + b 40062c <__cxa_atexit@plt+0x3f41d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r7, [ip], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6a778 <__cxa_atexit@plt+0x5e320> │ │ │ │ @@ -96470,29 +96470,29 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6a7ec <__cxa_atexit@plt+0x5e394> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r6, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq ip, [r8, #-2412] @ 0xfffff694 │ │ │ │ - strbeq ip, [r8, #-1672] @ 0xfffff978 │ │ │ │ + strbeq ip, [r8, #-2396] @ 0xfffff6a4 │ │ │ │ + strbeq ip, [r8, #-1656] @ 0xfffff988 │ │ │ │ ldrbteq r7, [ip], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r1, [r6] │ │ │ │ ldr lr, [r5, #8] │ │ │ │ @@ -96513,15 +96513,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r7, lr │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6a93c <__cxa_atexit@plt+0x5e4e4> │ │ │ │ ldr r9, [pc, #228] @ 6a964 <__cxa_atexit@plt+0x5e50c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ mov r1, r5 │ │ │ │ ldr sl, [r1, #4]! │ │ │ │ @@ -96548,15 +96548,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r2, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r2 │ │ │ │ - b 400798 <__cxa_atexit@plt+0x3f4340> │ │ │ │ + b 148238 <__cxa_atexit@plt+0x13bde0> │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6a93c <__cxa_atexit@plt+0x5e4e4> │ │ │ │ ldr r1, [pc, #108] @ 6a978 <__cxa_atexit@plt+0x5e520> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #104] @ 6a97c <__cxa_atexit@plt+0x5e524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r2, #4] │ │ │ │ @@ -96564,45 +96564,45 @@ │ │ │ │ str lr, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #76] @ 6a980 <__cxa_atexit@plt+0x5e528> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 6a96c <__cxa_atexit@plt+0x5e514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbeq ip, [r8, #-1744] @ 0xfffff930 │ │ │ │ + strbeq ip, [r8, #-1728] @ 0xfffff940 │ │ │ │ ldrbteq r7, [ip], #704 @ 0x2c0 │ │ │ │ - strbeq ip, [r8, #-1508] @ 0xfffffa1c │ │ │ │ - strbeq ip, [r8, #-2220] @ 0xfffff754 │ │ │ │ + strbeq ip, [r8, #-1492] @ 0xfffffa2c │ │ │ │ + strbeq ip, [r8, #-2204] @ 0xfffff764 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq ip, [r8, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq ip, [r8, #-1444] @ 0xfffffa5c │ │ │ │ @ instruction: 0xffffee40 │ │ │ │ @ instruction: 0xffffea50 │ │ │ │ ldrbteq r7, [ip], #580 @ 0x244 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #12] @ 6a9b4 <__cxa_atexit@plt+0x5e55c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ ldrbteq r7, [ip], #560 @ 0x230 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -96616,24 +96616,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ 6aa30 <__cxa_atexit@plt+0x5e5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r8, #-1824] @ 0xfffff8e0 │ │ │ │ - strbeq ip, [r8, #-1084] @ 0xfffffbc4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r8, #-1808] @ 0xfffff8f0 │ │ │ │ + strbeq ip, [r8, #-1068] @ 0xfffffbd4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ @@ -96670,27 +96670,27 @@ │ │ │ │ ldr r5, [pc, #80] @ 6ab1c <__cxa_atexit@plt+0x5e6c4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, fp │ │ │ │ ldr sl, [pc, #68] @ 6ab20 <__cxa_atexit@plt+0x5e6c8> │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, r0 │ │ │ │ - b 4006b0 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + b 4006e4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ mov r6, r2 │ │ │ │ b 6aaf4 <__cxa_atexit@plt+0x5e69c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 6ab0c <__cxa_atexit@plt+0x5e6b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [ip], #532 @ 0x214 │ │ │ │ - strbeq ip, [r8, #-824] @ 0xfffffcc8 │ │ │ │ + strbeq ip, [r8, #-808] @ 0xfffffcd8 │ │ │ │ ldrbteq r7, [ip], #604 @ 0x25c │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ ldrbteq r7, [ip], #384 @ 0x180 │ │ │ │ ldrbteq r7, [ip], #504 @ 0x1f8 │ │ │ │ ldrbteq r7, [ip], #532 @ 0x214 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -96700,19 +96700,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 6ab64 <__cxa_atexit@plt+0x5e70c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 6ab68 <__cxa_atexit@plt+0x5e710> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8, #-588] @ 0xfffffdb4 │ │ │ │ - strbeq ip, [r8, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq ip, [r8, #-572] @ 0xfffffdc4 │ │ │ │ + strbeq ip, [r8, #-828] @ 0xfffffcc4 │ │ │ │ ldrbteq r7, [ip], #472 @ 0x1d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -96724,15 +96724,15 @@ │ │ │ │ beq 6abbc <__cxa_atexit@plt+0x5e764> │ │ │ │ cmp r6, #1 │ │ │ │ bne 6abd0 <__cxa_atexit@plt+0x5e778> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r7, [pc, #128] @ 6ac34 <__cxa_atexit@plt+0x5e7dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ @@ -96743,66 +96743,66 @@ │ │ │ │ ldr r3, [pc, #80] @ 6ac40 <__cxa_atexit@plt+0x5e7e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r7, [pc, #68] @ 6ac44 <__cxa_atexit@plt+0x5e7ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #40] @ 6ac38 <__cxa_atexit@plt+0x5e7e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq r7, [ip], #348 @ 0x15c │ │ │ │ ldrbteq r7, [ip], #340 @ 0x154 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ ldrbteq r7, [ip], #316 @ 0x13c │ │ │ │ - strbeq ip, [r8, #-892] @ 0xfffffc84 │ │ │ │ + strbeq ip, [r8, #-876] @ 0xfffffc94 │ │ │ │ ldrbteq r7, [ip], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ bne 6ac80 <__cxa_atexit@plt+0x5e828> │ │ │ │ ldr r3, [pc, #88] @ 6acc4 <__cxa_atexit@plt+0x5e86c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6acb8 <__cxa_atexit@plt+0x5e860> │ │ │ │ ldr r3, [pc, #48] @ 6acc8 <__cxa_atexit@plt+0x5e870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 6accc <__cxa_atexit@plt+0x5e874> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #28] @ 6acd0 <__cxa_atexit@plt+0x5e878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r7, [ip], #164 @ 0xa4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ ldrbteq r7, [ip], #140 @ 0x8c │ │ │ │ - strbeq ip, [r8, #-712] @ 0xfffffd38 │ │ │ │ + strbeq ip, [r8, #-696] @ 0xfffffd48 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 6af14 <__cxa_atexit@plt+0x5eabc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -96811,20 +96811,20 @@ │ │ │ │ bcc 6ad18 <__cxa_atexit@plt+0x5e8c0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 6ad28 <__cxa_atexit@plt+0x5e8d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8, #-160] @ 0xffffff60 │ │ │ │ + strbeq ip, [r8, #-144] @ 0xffffff70 │ │ │ │ ldrbteq r7, [ip], #52 @ 0x34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -96842,15 +96842,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [pc, #100] @ 6ade4 <__cxa_atexit@plt+0x5e98c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ add lr, r7, #3 │ │ │ │ ldm lr, {r9, sl, lr} │ │ │ │ ldr r7, [pc, #68] @ 6ade8 <__cxa_atexit@plt+0x5e990> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r3, {r7, r8} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r1, r6, #7 │ │ │ │ @@ -96862,16 +96862,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r8, #-68] @ 0xffffffbc │ │ │ │ - strbeq ip, [r8, #-44] @ 0xffffffd4 │ │ │ │ + strbeq ip, [r8, #-52] @ 0xffffffcc │ │ │ │ + strbeq ip, [r8, #-28] @ 0xffffffe4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -96879,20 +96879,20 @@ │ │ │ │ bcc 6ae28 <__cxa_atexit@plt+0x5e9d0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 6ae38 <__cxa_atexit@plt+0x5e9e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8, #-3984] @ 0xfffff070 │ │ │ │ + strbeq fp, [r8, #-3968] @ 0xfffff080 │ │ │ │ ldrbteq r6, [ip], #3876 @ 0xf24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -96910,15 +96910,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [pc, #100] @ 6aef4 <__cxa_atexit@plt+0x5ea9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ add lr, r7, #3 │ │ │ │ ldm lr, {r9, sl, lr} │ │ │ │ ldr r7, [pc, #68] @ 6aef8 <__cxa_atexit@plt+0x5eaa0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r3, {r7, r8} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r1, r6, #7 │ │ │ │ @@ -96930,16 +96930,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8, #-3892] @ 0xfffff0cc │ │ │ │ - strbeq fp, [r8, #-3868] @ 0xfffff0e4 │ │ │ │ + strbeq fp, [r8, #-3876] @ 0xfffff0dc │ │ │ │ + strbeq fp, [r8, #-3852] @ 0xfffff0f4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -96968,27 +96968,27 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 6afb8 <__cxa_atexit@plt+0x5eb60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6afb4 <__cxa_atexit@plt+0x5eb5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrbteq r6, [ip], #3536 @ 0xdd0 │ │ │ │ - strbeq fp, [r8, #-3644] @ 0xfffff1c4 │ │ │ │ + strbeq fp, [r8, #-3628] @ 0xfffff1d4 │ │ │ │ ldrbteq r6, [ip], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6affc <__cxa_atexit@plt+0x5eba4> │ │ │ │ mov r3, r7 │ │ │ │ @@ -97002,19 +97002,19 @@ │ │ │ │ beq 6b014 <__cxa_atexit@plt+0x5ebbc> │ │ │ │ b 6b030 <__cxa_atexit@plt+0x5ebd8> │ │ │ │ ldr r7, [pc, #28] @ 6b020 <__cxa_atexit@plt+0x5ebc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq fp, [r8, #-3508] @ 0xfffff24c │ │ │ │ + strbeq fp, [r8, #-3492] @ 0xfffff25c │ │ │ │ ldrbteq r6, [ip], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -97080,15 +97080,15 @@ │ │ │ │ ldr r9, [sp] │ │ │ │ str r9, [r3, #76] @ 0x4c │ │ │ │ add r8, fp, #1 │ │ │ │ mov r5, ip │ │ │ │ ldr sl, [pc, #240] @ 6b234 <__cxa_atexit@plt+0x5eddc> │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4006b0 <__cxa_atexit@plt+0x3f4258> │ │ │ │ + b 4006e4 <__cxa_atexit@plt+0x3f428c> │ │ │ │ cmp lr, r6 │ │ │ │ bcc 6b1d0 <__cxa_atexit@plt+0x5ed78> │ │ │ │ ldr fp, [pc, #180] @ 6b210 <__cxa_atexit@plt+0x5edb8> │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [pc, #176] @ 6b214 <__cxa_atexit@plt+0x5edbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub lr, r6, #14 │ │ │ │ @@ -97113,50 +97113,50 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r8, [pc, #96] @ 6b220 <__cxa_atexit@plt+0x5edc8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r7 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 6b20c <__cxa_atexit@plt+0x5edb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, fp │ │ │ │ ldm sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8, #-3372] @ 0xfffff2d4 │ │ │ │ - strbeq fp, [r8, #-3812] @ 0xfffff11c │ │ │ │ + strbeq fp, [r8, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq fp, [r8, #-3796] @ 0xfffff12c │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ ldrbteq r6, [ip], #2848 @ 0xb20 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - strbeq fp, [r8, #-3144] @ 0xfffff3b8 │ │ │ │ - strbeq fp, [r8, #-3556] @ 0xfffff21c │ │ │ │ + strbeq fp, [r8, #-3128] @ 0xfffff3c8 │ │ │ │ + strbeq fp, [r8, #-3540] @ 0xfffff22c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq fp, [r8, #-3296] @ 0xfffff320 │ │ │ │ + strbeq fp, [r8, #-3280] @ 0xfffff330 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ ldrbteq r6, [ip], #3076 @ 0xc04 │ │ │ │ ldrbteq r6, [ip], #2900 @ 0xb54 │ │ │ │ - strbeq fp, [r8, #-3224] @ 0xfffff368 │ │ │ │ + strbeq fp, [r8, #-3208] @ 0xfffff378 │ │ │ │ ldrbteq r6, [ip], #2960 @ 0xb90 │ │ │ │ ldrbteq r6, [ip], #2796 @ 0xaec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #16] @ 6b25c <__cxa_atexit@plt+0x5ee04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 400698 <__cxa_atexit@plt+0x3f4240> │ │ │ │ + b 4006cc <__cxa_atexit@plt+0x3f4274> │ │ │ │ ldrbteq r6, [ip], #2784 @ 0xae0 │ │ │ │ ldrbteq r6, [ip], #2604 @ 0xa2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b29c <__cxa_atexit@plt+0x5ee44> │ │ │ │ @@ -97164,19 +97164,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 6b2a8 <__cxa_atexit@plt+0x5ee50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400690 <__cxa_atexit@plt+0x3f4238> │ │ │ │ + b 4006c4 <__cxa_atexit@plt+0x3f426c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [ip], #2536 @ 0x9e8 │ │ │ │ - strbeq fp, [r8, #-2820] @ 0xfffff4fc │ │ │ │ + strbeq fp, [r8, #-2804] @ 0xfffff50c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6b35c <__cxa_atexit@plt+0x5ef04> │ │ │ │ @@ -97212,28 +97212,28 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 6b384 <__cxa_atexit@plt+0x5ef2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8, #-2744] @ 0xfffff548 │ │ │ │ - strbeq fp, [r8, #-2660] @ 0xfffff59c │ │ │ │ + strbeq fp, [r8, #-2728] @ 0xfffff558 │ │ │ │ + strbeq fp, [r8, #-2644] @ 0xfffff5ac │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbeq fp, [r8, #-2684] @ 0xfffff584 │ │ │ │ + strbeq fp, [r8, #-2668] @ 0xfffff594 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97266,17 +97266,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8, #-2472] @ 0xfffff658 │ │ │ │ + strbeq fp, [r8, #-2456] @ 0xfffff668 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbeq fp, [r8, #-2492] @ 0xfffff644 │ │ │ │ + strbeq fp, [r8, #-2476] @ 0xfffff654 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6b510 <__cxa_atexit@plt+0x5f0b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -97321,15 +97321,15 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 6b550 <__cxa_atexit@plt+0x5f0f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r8 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ mov r8, r6 │ │ │ │ b 6b520 <__cxa_atexit@plt+0x5f0c8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ @@ -97337,18 +97337,18 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq fp, [r8, #-2332] @ 0xfffff6e4 │ │ │ │ - strbeq fp, [r8, #-2228] @ 0xfffff74c │ │ │ │ + strbeq fp, [r8, #-2316] @ 0xfffff6f4 │ │ │ │ + strbeq fp, [r8, #-2212] @ 0xfffff75c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbeq fp, [r8, #-2256] @ 0xfffff730 │ │ │ │ + strbeq fp, [r8, #-2240] @ 0xfffff740 │ │ │ │ ldrbteq r6, [ip], #2072 @ 0x818 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6b5a0 <__cxa_atexit@plt+0x5f148> │ │ │ │ @@ -97392,65 +97392,65 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r3, [pc, #108] @ 6b68c <__cxa_atexit@plt+0x5f234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ - b 4006d0 <__cxa_atexit@plt+0x3f4278> │ │ │ │ + b 400704 <__cxa_atexit@plt+0x3f42ac> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6b66c <__cxa_atexit@plt+0x5f214> │ │ │ │ ldr r3, [pc, #56] @ 6b678 <__cxa_atexit@plt+0x5f220> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 6b67c <__cxa_atexit@plt+0x5f224> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #36] @ 6b680 <__cxa_atexit@plt+0x5f228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ ldrbteq r6, [ip], #1548 @ 0x60c │ │ │ │ - strbeq fp, [r8, #-2336] @ 0xfffff6e0 │ │ │ │ + strbeq fp, [r8, #-2320] @ 0xfffff6f0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrbteq r6, [ip], #1896 @ 0x768 │ │ │ │ - strbeq fp, [r8, #-1940] @ 0xfffff86c │ │ │ │ + strbeq fp, [r8, #-1924] @ 0xfffff87c │ │ │ │ ldrbteq r5, [ip], #1780 @ 0x6f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6b6e4 <__cxa_atexit@plt+0x5f28c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6b6dc <__cxa_atexit@plt+0x5f284> │ │ │ │ ldr r8, [pc, #40] @ 6b6ec <__cxa_atexit@plt+0x5f294> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 6b6f0 <__cxa_atexit@plt+0x5f298> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r5], #1960 @ 0x7a8 │ │ │ │ - strbeq fp, [r8, #-1712] @ 0xfffff950 │ │ │ │ + strbeq r2, [r5], #2472 @ 0x9a8 │ │ │ │ + strbeq fp, [r8, #-1696] @ 0xfffff960 │ │ │ │ ldrbteq r6, [ip], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b728 <__cxa_atexit@plt+0x5f2d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -97458,31 +97458,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d1ac8 <__cxa_atexit@plt+0xc5670> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8, #-1656] @ 0xfffff988 │ │ │ │ + strbeq fp, [r8, #-1640] @ 0xfffff998 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b768 <__cxa_atexit@plt+0x5f310> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 6b770 <__cxa_atexit@plt+0x5f318> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8, #-1592] @ 0xfffff9c8 │ │ │ │ + strbeq fp, [r8, #-1576] @ 0xfffff9d8 │ │ │ │ ldrbteq r6, [ip], #1684 @ 0x694 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6b7ec <__cxa_atexit@plt+0x5f394> │ │ │ │ @@ -97501,52 +97501,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 6b804 <__cxa_atexit@plt+0x5f3ac> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq fp, [r8, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq fp, [r8, #-1492] @ 0xfffffa2c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq r6, [ip], #1528 @ 0x5f8 │ │ │ │ ldrbteq r6, [ip], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 6b83c <__cxa_atexit@plt+0x5f3e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 6b840 <__cxa_atexit@plt+0x5f3e8> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r6, [ip], #1424 @ 0x590 │ │ │ │ ldrbteq r6, [ip], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6b86c <__cxa_atexit@plt+0x5f414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 6b870 <__cxa_atexit@plt+0x5f418> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq fp, [r8, #-1996] @ 0xfffff834 │ │ │ │ + strbeq fp, [r8, #-1980] @ 0xfffff844 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b8b8 <__cxa_atexit@plt+0x5f460> │ │ │ │ @@ -97558,16 +97558,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r8, #-1944] @ 0xfffff868 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r8, #-1928] @ 0xfffff878 │ │ │ │ ldrbteq r6, [ip], #1340 @ 0x53c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -97575,15 +97575,15 @@ │ │ │ │ bcc 6b908 <__cxa_atexit@plt+0x5f4b0> │ │ │ │ ldr r2, [pc, #36] @ 6b918 <__cxa_atexit@plt+0x5f4c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ ldrbteq r6, [ip], #1256 @ 0x4e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -97624,31 +97624,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b d1ac8 <__cxa_atexit@plt+0xc5670> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8, #-992] @ 0xfffffc20 │ │ │ │ + strbeq fp, [r8, #-976] @ 0xfffffc30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ba00 <__cxa_atexit@plt+0x5f5a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 6ba08 <__cxa_atexit@plt+0x5f5b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r8, #-928] @ 0xfffffc60 │ │ │ │ + strbeq fp, [r8, #-912] @ 0xfffffc70 │ │ │ │ ldrbteq r6, [ip], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6ba84 <__cxa_atexit@plt+0x5f62c> │ │ │ │ @@ -97667,52 +97667,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 6ba9c <__cxa_atexit@plt+0x5f644> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq fp, [r8, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq fp, [r8, #-828] @ 0xfffffcc4 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq r6, [ip], #884 @ 0x374 │ │ │ │ ldrbteq r6, [ip], #844 @ 0x34c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 6bad4 <__cxa_atexit@plt+0x5f67c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 6bad8 <__cxa_atexit@plt+0x5f680> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r6, [ip], #780 @ 0x30c │ │ │ │ ldrbteq r6, [ip], #772 @ 0x304 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6bb04 <__cxa_atexit@plt+0x5f6ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 6bb08 <__cxa_atexit@plt+0x5f6b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq fp, [r8, #-1332] @ 0xfffffacc │ │ │ │ + strbeq fp, [r8, #-1316] @ 0xfffffadc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6bb50 <__cxa_atexit@plt+0x5f6f8> │ │ │ │ @@ -97724,16 +97724,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r8, #-1280] @ 0xfffffb00 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r8, #-1264] @ 0xfffffb10 │ │ │ │ ldrbteq r6, [ip], #648 @ 0x288 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -97741,15 +97741,15 @@ │ │ │ │ bcc 6bba0 <__cxa_atexit@plt+0x5f748> │ │ │ │ ldr r2, [pc, #36] @ 6bbb0 <__cxa_atexit@plt+0x5f758> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ ldrbteq r6, [ip], #564 @ 0x234 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -97787,21 +97787,21 @@ │ │ │ │ bhi 6bc58 <__cxa_atexit@plt+0x5f800> │ │ │ │ ldr r7, [pc, #36] @ 6bc68 <__cxa_atexit@plt+0x5f810> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #28] @ 6bc6c <__cxa_atexit@plt+0x5f814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ 6bc70 <__cxa_atexit@plt+0x5f818> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq fp, [r8, #-864] @ 0xfffffca0 │ │ │ │ + strbeq fp, [r8, #-848] @ 0xfffffcb0 │ │ │ │ ldrbteq r6, [ip], #472 @ 0x1d8 │ │ │ │ ldrbteq r6, [ip], #420 @ 0x1a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 6bcec <__cxa_atexit@plt+0x5f894> │ │ │ │ @@ -97848,15 +97848,15 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r6, [ip], #212 @ 0xd4 │ │ │ │ ldrbteq r6, [ip], #200 @ 0xc8 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ ldrbteq r6, [ip], #240 @ 0xf0 │ │ │ │ @@ -97881,52 +97881,52 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 6bdf4 <__cxa_atexit@plt+0x5f99c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sl, [r8, #-4084] @ 0xfffff00c │ │ │ │ + strbeq sl, [r8, #-4068] @ 0xfffff01c │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq fp, [r8, #-624] @ 0xfffffd90 │ │ │ │ + strbeq fp, [r8, #-608] @ 0xfffffda0 │ │ │ │ ldrbteq r6, [ip], #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 6be2c <__cxa_atexit@plt+0x5f9d4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 6be30 <__cxa_atexit@plt+0x5f9d8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq fp, [r8, #-532] @ 0xfffffdec │ │ │ │ + strbeq fp, [r8, #-516] @ 0xfffffdfc │ │ │ │ ldrbteq r5, [ip], #4012 @ 0xfac │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6be5c <__cxa_atexit@plt+0x5fa04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 6be60 <__cxa_atexit@plt+0x5fa08> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq fp, [r8, #-476] @ 0xfffffe24 │ │ │ │ + strbeq fp, [r8, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6bea8 <__cxa_atexit@plt+0x5fa50> │ │ │ │ @@ -97938,16 +97938,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r8, #-424] @ 0xfffffe58 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r8, #-408] @ 0xfffffe68 │ │ │ │ ldrbteq r5, [ip], #3992 @ 0xf98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -97971,16 +97971,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 6bf3c <__cxa_atexit@plt+0x5fae4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strbeq sl, [r8, #-3880] @ 0xfffff0d8 │ │ │ │ - strbeq sl, [r8, #-3796] @ 0xfffff12c │ │ │ │ + strbeq sl, [r8, #-3864] @ 0xfffff0e8 │ │ │ │ + strbeq sl, [r8, #-3780] @ 0xfffff13c │ │ │ │ ldrbteq r5, [ip], #3916 @ 0xf4c │ │ │ │ ldrbteq r5, [ip], #3884 @ 0xf2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -98000,38 +98000,38 @@ │ │ │ │ ldr r9, [pc, #60] @ 6bfd0 <__cxa_atexit@plt+0x5fb78> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq sl, [r8, #-3608] @ 0xfffff1e8 │ │ │ │ + strbeq sl, [r8, #-3592] @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r5, [ip], #3808 @ 0xee0 │ │ │ │ ldrbteq r5, [ip], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 6c008 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 6c00c <__cxa_atexit@plt+0x5fbb4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r5, [ip], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98045,16 +98045,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r8, #-4092] @ 0xfffff004 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r8, #-4076] @ 0xfffff014 │ │ │ │ ldrbteq r5, [ip], #3588 @ 0xe04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -98078,129 +98078,129 @@ │ │ │ │ ldr r7, [pc, #28] @ 6c0e8 <__cxa_atexit@plt+0x5fc90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq sl, [r8, #-3452] @ 0xfffff284 │ │ │ │ - strbeq sl, [r8, #-3368] @ 0xfffff2d8 │ │ │ │ + strbeq sl, [r8, #-3436] @ 0xfffff294 │ │ │ │ + strbeq sl, [r8, #-3352] @ 0xfffff2e8 │ │ │ │ ldrbteq r5, [ip], #3516 @ 0xdbc │ │ │ │ ldrbteq r5, [ip], #3588 @ 0xe04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6c14c <__cxa_atexit@plt+0x5fcf4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6c144 <__cxa_atexit@plt+0x5fcec> │ │ │ │ ldr r3, [pc, #52] @ 6c154 <__cxa_atexit@plt+0x5fcfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 6c158 <__cxa_atexit@plt+0x5fd00> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 6c15c <__cxa_atexit@plt+0x5fd04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [ip], #3504 @ 0xdb0 │ │ │ │ ldrbteq r5, [ip], #3516 @ 0xdbc │ │ │ │ - strbeq sl, [r8, #-3148] @ 0xfffff3b4 │ │ │ │ + strbeq sl, [r8, #-3132] @ 0xfffff3c4 │ │ │ │ ldrbteq r5, [ip], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6c1c0 <__cxa_atexit@plt+0x5fd68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6c1b8 <__cxa_atexit@plt+0x5fd60> │ │ │ │ ldr r3, [pc, #52] @ 6c1c8 <__cxa_atexit@plt+0x5fd70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 6c1cc <__cxa_atexit@plt+0x5fd74> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 6c1d0 <__cxa_atexit@plt+0x5fd78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [ip], #3508 @ 0xdb4 │ │ │ │ ldrbteq r5, [ip], #3520 @ 0xdc0 │ │ │ │ - strbeq sl, [r8, #-3032] @ 0xfffff428 │ │ │ │ + strbeq sl, [r8, #-3016] @ 0xfffff438 │ │ │ │ ldrbteq r5, [ip], #3596 @ 0xe0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6c234 <__cxa_atexit@plt+0x5fddc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6c22c <__cxa_atexit@plt+0x5fdd4> │ │ │ │ ldr r3, [pc, #52] @ 6c23c <__cxa_atexit@plt+0x5fde4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 6c240 <__cxa_atexit@plt+0x5fde8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 6c244 <__cxa_atexit@plt+0x5fdec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [ip], #3512 @ 0xdb8 │ │ │ │ ldrbteq r5, [ip], #3524 @ 0xdc4 │ │ │ │ - strbeq sl, [r8, #-2916] @ 0xfffff49c │ │ │ │ + strbeq sl, [r8, #-2900] @ 0xfffff4ac │ │ │ │ ldrbteq r4, [ip], #2876 @ 0xb3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6c29c <__cxa_atexit@plt+0x5fe44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6c294 <__cxa_atexit@plt+0x5fe3c> │ │ │ │ ldr r8, [pc, #40] @ 6c2a4 <__cxa_atexit@plt+0x5fe4c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 6c2a8 <__cxa_atexit@plt+0x5fe50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5], #2689 @ 0xa81 │ │ │ │ - strbeq sl, [r8, #-2808] @ 0xfffff508 │ │ │ │ + strbeq r1, [r5], #3201 @ 0xc81 │ │ │ │ + strbeq sl, [r8, #-2792] @ 0xfffff518 │ │ │ │ ldrbteq r5, [ip], #2948 @ 0xb84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6c300 <__cxa_atexit@plt+0x5fea8> │ │ │ │ @@ -98213,42 +98213,42 @@ │ │ │ │ bhi 6c30c <__cxa_atexit@plt+0x5feb4> │ │ │ │ ldr r7, [pc, #56] @ 6c324 <__cxa_atexit@plt+0x5fecc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #48] @ 6c328 <__cxa_atexit@plt+0x5fed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6c320 <__cxa_atexit@plt+0x5fec8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r8, #-2752] @ 0xfffff540 │ │ │ │ + strbeq sl, [r8, #-2736] @ 0xfffff550 │ │ │ │ ldrbteq r5, [ip], #2852 @ 0xb24 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - strbeq sl, [r8, #-3256] @ 0xfffff348 │ │ │ │ + strbeq sl, [r8, #-3240] @ 0xfffff358 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c360 <__cxa_atexit@plt+0x5ff08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 6c368 <__cxa_atexit@plt+0x5ff10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r8, #-2624] @ 0xfffff5c0 │ │ │ │ + strbeq sl, [r8, #-2608] @ 0xfffff5d0 │ │ │ │ ldrbteq r5, [ip], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c3ec <__cxa_atexit@plt+0x5ff94> │ │ │ │ ldr lr, [pc, #104] @ 6c3f4 <__cxa_atexit@plt+0x5ff9c> │ │ │ │ @@ -98268,23 +98268,23 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r1, #2 │ │ │ │ ldrne r3, [pc, #52] @ 6c400 <__cxa_atexit@plt+0x5ffa8> │ │ │ │ addne r3, pc, r3 │ │ │ │ ldreq r3, [pc, #40] @ 6c3fc <__cxa_atexit@plt+0x5ffa4> │ │ │ │ addeq r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq sl, [r8, #-2548] @ 0xfffff60c │ │ │ │ + strbeq sl, [r8, #-2532] @ 0xfffff61c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrbteq r5, [ip], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 6c43c <__cxa_atexit@plt+0x5ffe4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -98292,15 +98292,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r2, r3 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ ldrbteq r5, [ip], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 6c498 <__cxa_atexit@plt+0x60040> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -98313,45 +98313,45 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 6c49c <__cxa_atexit@plt+0x60044> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 6c4a0 <__cxa_atexit@plt+0x60048> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [r8, #-2980] @ 0xfffff45c │ │ │ │ + strbeq sl, [r8, #-2964] @ 0xfffff46c │ │ │ │ ldrbteq r5, [ip], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 6c4d8 <__cxa_atexit@plt+0x60080> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 6c4dc <__cxa_atexit@plt+0x60084> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [r8, #-2908] @ 0xfffff4a4 │ │ │ │ + strbeq sl, [r8, #-2892] @ 0xfffff4b4 │ │ │ │ ldrbteq r5, [ip], #2400 @ 0x960 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6c508 <__cxa_atexit@plt+0x600b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 6c50c <__cxa_atexit@plt+0x600b4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r5, [ip], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98365,16 +98365,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r8, #-2812] @ 0xfffff504 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r8, #-2796] @ 0xfffff514 │ │ │ │ ldrbteq r5, [ip], #2268 @ 0x8dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 6c5b8 <__cxa_atexit@plt+0x60160> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -98385,15 +98385,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ 6c5c0 <__cxa_atexit@plt+0x60168> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r5, [ip], #2212 @ 0x8a4 │ │ │ │ ldrbteq r5, [ip], #2172 @ 0x87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -98403,15 +98403,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 6c5fc <__cxa_atexit@plt+0x601a4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r5, [ip], #2140 @ 0x85c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -98425,16 +98425,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r8, #-2572] @ 0xfffff5f4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r8, #-2556] @ 0xfffff604 │ │ │ │ ldrbteq r5, [ip], #2612 @ 0xa34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -98459,16 +98459,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - strbeq sl, [r8, #-1932] @ 0xfffff874 │ │ │ │ - strbeq sl, [r8, #-1840] @ 0xfffff8d0 │ │ │ │ + strbeq sl, [r8, #-1916] @ 0xfffff884 │ │ │ │ + strbeq sl, [r8, #-1824] @ 0xfffff8e0 │ │ │ │ ldrbteq r5, [ip], #2476 @ 0x9ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -98511,34 +98511,34 @@ │ │ │ │ bhi 6c7b4 <__cxa_atexit@plt+0x6035c> │ │ │ │ ldr r7, [pc, #56] @ 6c7cc <__cxa_atexit@plt+0x60374> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #48] @ 6c7d0 <__cxa_atexit@plt+0x60378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6c7c8 <__cxa_atexit@plt+0x60370> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r8, #-1560] @ 0xfffff9e8 │ │ │ │ + strbeq sl, [r8, #-1544] @ 0xfffff9f8 │ │ │ │ ldrbteq r5, [ip], #1660 @ 0x67c │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ - strbeq sl, [r8, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq sl, [r8, #-2048] @ 0xfffff800 │ │ │ │ ldrbteq r5, [ip], #1628 @ 0x65c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6c7f4 <__cxa_atexit@plt+0x6039c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldrbteq r5, [ip], #1616 @ 0x650 │ │ │ │ ldrbteq r5, [ip], #2180 @ 0x884 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -98569,39 +98569,39 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ ldr r3, [pc, #108] @ 6c8ec <__cxa_atexit@plt+0x60494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #56] @ 6c8e0 <__cxa_atexit@plt+0x60488> │ │ │ │ add r6, pc, r6 │ │ │ │ sub r5, r5, #8 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r8, #-1376] @ 0xfffffaa0 │ │ │ │ + strbeq sl, [r8, #-1360] @ 0xfffffab0 │ │ │ │ ldrbteq r5, [ip], #1424 @ 0x590 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrbteq r5, [ip], #1560 @ 0x618 │ │ │ │ - strbeq sl, [r8, #-1336] @ 0xfffffac8 │ │ │ │ + strbeq sl, [r8, #-1320] @ 0xfffffad8 │ │ │ │ ldrbteq r5, [ip], #1932 @ 0x78c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -98617,44 +98617,44 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ ldr r3, [pc, #64] @ 6c980 <__cxa_atexit@plt+0x60528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r2, #2 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r6, [pc, #28] @ 6c974 <__cxa_atexit@plt+0x6051c> │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r5, [ip], #1248 @ 0x4e0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ ldrbteq r5, [ip], #1368 @ 0x558 │ │ │ │ - strbeq sl, [r8, #-1144] @ 0xfffffb88 │ │ │ │ + strbeq sl, [r8, #-1128] @ 0xfffffb98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c9b8 <__cxa_atexit@plt+0x60560> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 6c9c0 <__cxa_atexit@plt+0x60568> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r8, #-1000] @ 0xfffffc18 │ │ │ │ + strbeq sl, [r8, #-984] @ 0xfffffc28 │ │ │ │ ldrbteq r5, [ip], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ca04 <__cxa_atexit@plt+0x605ac> │ │ │ │ ldr r2, [pc, #40] @ 6ca0c <__cxa_atexit@plt+0x605b4> │ │ │ │ @@ -98666,15 +98666,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [ip], #1160 @ 0x488 │ │ │ │ - strbeq sl, [r8, #-924] @ 0xfffffc64 │ │ │ │ + strbeq sl, [r8, #-908] @ 0xfffffc74 │ │ │ │ ldrbteq r5, [ip], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ca94 <__cxa_atexit@plt+0x6063c> │ │ │ │ ldr lr, [pc, #104] @ 6ca9c <__cxa_atexit@plt+0x60644> │ │ │ │ @@ -98694,23 +98694,23 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ cmp r1, #2 │ │ │ │ ldrne r3, [pc, #52] @ 6caa8 <__cxa_atexit@plt+0x60650> │ │ │ │ addne r3, pc, r3 │ │ │ │ ldreq r3, [pc, #40] @ 6caa4 <__cxa_atexit@plt+0x6064c> │ │ │ │ addeq r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq sl, [r8, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq sl, [r8, #-828] @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrbteq r5, [ip], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 6cae4 <__cxa_atexit@plt+0x6068c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -98718,15 +98718,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r2, r3 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ ldrbteq r5, [ip], #1376 @ 0x560 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 6cb40 <__cxa_atexit@plt+0x606e8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -98739,47 +98739,47 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 6cb44 <__cxa_atexit@plt+0x606ec> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 6cb48 <__cxa_atexit@plt+0x606f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [r8, #-1276] @ 0xfffffb04 │ │ │ │ + strbeq sl, [r8, #-1260] @ 0xfffffb14 │ │ │ │ ldrbteq r5, [ip], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 6cb80 <__cxa_atexit@plt+0x60728> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 6cb84 <__cxa_atexit@plt+0x6072c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [r8, #-1204] @ 0xfffffb4c │ │ │ │ + strbeq sl, [r8, #-1188] @ 0xfffffb5c │ │ │ │ ldrbteq r5, [ip], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6cbb0 <__cxa_atexit@plt+0x60758> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 6cbb4 <__cxa_atexit@plt+0x6075c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r8, #-1372] @ 0xfffffaa4 │ │ │ │ + strbeq sl, [r8, #-1356] @ 0xfffffab4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cbfc <__cxa_atexit@plt+0x607a4> │ │ │ │ @@ -98791,16 +98791,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r8, #-1108] @ 0xfffffbac │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r8, #-1092] @ 0xfffffbbc │ │ │ │ ldrbteq r5, [ip], #1076 @ 0x434 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 6cc60 <__cxa_atexit@plt+0x60808> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -98811,35 +98811,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 6cc64 <__cxa_atexit@plt+0x6080c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 6cc68 <__cxa_atexit@plt+0x60810> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r8, #-1200] @ 0xfffffb50 │ │ │ │ + strbeq sl, [r8, #-1184] @ 0xfffffb60 │ │ │ │ ldrbteq r5, [ip], #980 @ 0x3d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 6cca0 <__cxa_atexit@plt+0x60848> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 6cca4 <__cxa_atexit@plt+0x6084c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r8, #-1128] @ 0xfffffb98 │ │ │ │ + strbeq sl, [r8, #-1112] @ 0xfffffba8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ccec <__cxa_atexit@plt+0x60894> │ │ │ │ @@ -98851,16 +98851,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r8, #-868] @ 0xfffffc9c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r8, #-852] @ 0xfffffcac │ │ │ │ ldrbteq r5, [ip], #848 @ 0x350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6cd64 <__cxa_atexit@plt+0x6090c> │ │ │ │ @@ -98878,24 +98878,24 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - strbeq sl, [r8, #-88] @ 0xffffffa8 │ │ │ │ + strbeq sl, [r8, #-72] @ 0xffffffb8 │ │ │ │ ldrbteq r5, [ip], #684 @ 0x2ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ce24 <__cxa_atexit@plt+0x609cc> │ │ │ │ ldr r1, [pc, #132] @ 6ce2c <__cxa_atexit@plt+0x609d4> │ │ │ │ @@ -98919,29 +98919,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #56] @ 6ce3c <__cxa_atexit@plt+0x609e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r9, [r8, #-4052] @ 0xfffff02c │ │ │ │ + strbeq r9, [r8, #-4036] @ 0xfffff03c │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r8, #-772] @ 0xfffffcfc │ │ │ │ + strbeq sl, [r8, #-756] @ 0xfffffd0c │ │ │ │ ldrbteq r5, [ip], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 6ce94 <__cxa_atexit@plt+0x60a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -98952,35 +98952,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 6ce98 <__cxa_atexit@plt+0x60a40> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 6ce9c <__cxa_atexit@plt+0x60a44> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r8, #-640] @ 0xfffffd80 │ │ │ │ + strbeq sl, [r8, #-624] @ 0xfffffd90 │ │ │ │ ldrbteq r5, [ip], #404 @ 0x194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 6ced4 <__cxa_atexit@plt+0x60a7c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 6ced8 <__cxa_atexit@plt+0x60a80> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r8, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq sl, [r8, #-552] @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cf20 <__cxa_atexit@plt+0x60ac8> │ │ │ │ @@ -98992,16 +98992,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r8, #-304] @ 0xfffffed0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r8, #-288] @ 0xfffffee0 │ │ │ │ ldrbteq r5, [ip], #296 @ 0x128 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -99035,16 +99035,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strbeq r9, [r8, #-3676] @ 0xfffff1a4 │ │ │ │ - strbeq sl, [r8, #-216] @ 0xffffff28 │ │ │ │ + strbeq r9, [r8, #-3660] @ 0xfffff1b4 │ │ │ │ + strbeq sl, [r8, #-200] @ 0xffffff38 │ │ │ │ ldrbteq r5, [ip], #140 @ 0x8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -99087,19 +99087,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 6d0b0 <__cxa_atexit@plt+0x60c58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6d0b4 <__cxa_atexit@plt+0x60c5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8, #-3328] @ 0xfffff300 │ │ │ │ - strbeq r9, [r8, #-3856] @ 0xfffff0f0 │ │ │ │ + strbeq r9, [r8, #-3312] @ 0xfffff310 │ │ │ │ + strbeq r9, [r8, #-3840] @ 0xfffff100 │ │ │ │ ldrbteq r4, [ip], #3948 @ 0xf6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d114 <__cxa_atexit@plt+0x60cbc> │ │ │ │ @@ -99114,25 +99114,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 6d138 <__cxa_atexit@plt+0x60ce0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r9, [r8, #-3228] @ 0xfffff364 │ │ │ │ - strbeq sl, [r8, #-0] │ │ │ │ + strbeq r9, [r8, #-3212] @ 0xfffff374 │ │ │ │ + strbeq r9, [r8, #-4080] @ 0xfffff010 │ │ │ │ ldrbteq r4, [ip], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6d1b8 <__cxa_atexit@plt+0x60d60> │ │ │ │ @@ -99152,60 +99152,60 @@ │ │ │ │ ldr r9, [pc, #60] @ 6d1d0 <__cxa_atexit@plt+0x60d78> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r9, [r8, #-3096] @ 0xfffff3e8 │ │ │ │ + strbeq r9, [r8, #-3080] @ 0xfffff3f8 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq r4, [ip], #3324 @ 0xcfc │ │ │ │ ldrbteq r4, [ip], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 6d208 <__cxa_atexit@plt+0x60db0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 6d20c <__cxa_atexit@plt+0x60db4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r4, [ip], #3220 @ 0xc94 │ │ │ │ ldrbteq r4, [ip], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6d238 <__cxa_atexit@plt+0x60de0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 6d23c <__cxa_atexit@plt+0x60de4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r9, [r8, #-3584] @ 0xfffff200 │ │ │ │ + strbeq r9, [r8, #-3568] @ 0xfffff210 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6d260 <__cxa_atexit@plt+0x60e08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99219,16 +99219,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r8, #-3496] @ 0xfffff258 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r8, #-3480] @ 0xfffff268 │ │ │ │ ldrbteq r4, [ip], #3412 @ 0xd54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -99252,16 +99252,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - strbeq r9, [r8, #-2852] @ 0xfffff4dc │ │ │ │ - strbeq r9, [r8, #-2764] @ 0xfffff534 │ │ │ │ + strbeq r9, [r8, #-2836] @ 0xfffff4ec │ │ │ │ + strbeq r9, [r8, #-2748] @ 0xfffff544 │ │ │ │ ldrbteq r4, [ip], #3416 @ 0xd58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -99342,27 +99342,27 @@ │ │ │ │ bhi 6d578 <__cxa_atexit@plt+0x61120> │ │ │ │ ldr r7, [pc, #288] @ 6d5b0 <__cxa_atexit@plt+0x61158> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #280] @ 6d5b4 <__cxa_atexit@plt+0x6115c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #276] @ 6d5c0 <__cxa_atexit@plt+0x61168> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #252] @ 6d5b8 <__cxa_atexit@plt+0x61160> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #240] @ 6d5bc <__cxa_atexit@plt+0x61164> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6d594 <__cxa_atexit@plt+0x6113c> │ │ │ │ ldr r2, [pc, #244] @ 6d5e0 <__cxa_atexit@plt+0x61188> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #240] @ 6d5e4 <__cxa_atexit@plt+0x6118c> │ │ │ │ @@ -99408,18 +99408,18 @@ │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ b 6d5a0 <__cxa_atexit@plt+0x61148> │ │ │ │ mov r6, #20 │ │ │ │ b 6d5a0 <__cxa_atexit@plt+0x61148> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r4, [ip], #2232 @ 0x8b8 │ │ │ │ @ instruction: 0xffffe7ec │ │ │ │ - strbeq r9, [r8, #-2836] @ 0xfffff4ec │ │ │ │ + strbeq r9, [r8, #-2820] @ 0xfffff4fc │ │ │ │ ldrbteq r4, [ip], #2640 @ 0xa50 │ │ │ │ ldrbteq r4, [ip], #2744 @ 0xab8 │ │ │ │ ldrbteq r4, [ip], #2896 @ 0xb50 │ │ │ │ ldrbteq r4, [ip], #2796 @ 0xaec │ │ │ │ ldrbteq r4, [ip], #2784 @ 0xae0 │ │ │ │ @ instruction: 0xffffed6c │ │ │ │ @ instruction: 0xfffff198 │ │ │ │ @@ -99432,15 +99432,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6d654 <__cxa_atexit@plt+0x611fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6d64c <__cxa_atexit@plt+0x611f4> │ │ │ │ ldr r3, [pc, #64] @ 6d65c <__cxa_atexit@plt+0x61204> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #60] @ 6d660 <__cxa_atexit@plt+0x61208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #3 │ │ │ │ @@ -99448,32 +99448,32 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 6d668 <__cxa_atexit@plt+0x61210> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4007b8 <__cxa_atexit@plt+0x3f4360> │ │ │ │ + b 4007cc <__cxa_atexit@plt+0x3f4374> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8, #-1888] @ 0xfffff8a0 │ │ │ │ - strbeq r9, [r8, #-2796] @ 0xfffff514 │ │ │ │ - strbeq r9, [r8, #-1924] @ 0xfffff87c │ │ │ │ - strbeq r9, [r8, #-2768] @ 0xfffff530 │ │ │ │ + strbeq r9, [r8, #-1872] @ 0xfffff8b0 │ │ │ │ + strbeq r9, [r8, #-2780] @ 0xfffff524 │ │ │ │ + strbeq r9, [r8, #-1908] @ 0xfffff88c │ │ │ │ + strbeq r9, [r8, #-2752] @ 0xfffff540 │ │ │ │ ldrbteq r4, [ip], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6d6d8 <__cxa_atexit@plt+0x61280> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6d6d0 <__cxa_atexit@plt+0x61278> │ │ │ │ ldr r3, [pc, #64] @ 6d6e0 <__cxa_atexit@plt+0x61288> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #60] @ 6d6e4 <__cxa_atexit@plt+0x6128c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ @@ -99481,41 +99481,41 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 6d6ec <__cxa_atexit@plt+0x61294> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8, #-1756] @ 0xfffff924 │ │ │ │ - strbeq r9, [r8, #-2672] @ 0xfffff590 │ │ │ │ - strbeq r9, [r8, #-1792] @ 0xfffff900 │ │ │ │ - strbeq r9, [r8, #-2644] @ 0xfffff5ac │ │ │ │ + strbeq r9, [r8, #-1740] @ 0xfffff934 │ │ │ │ + strbeq r9, [r8, #-2656] @ 0xfffff5a0 │ │ │ │ + strbeq r9, [r8, #-1776] @ 0xfffff910 │ │ │ │ + strbeq r9, [r8, #-2628] @ 0xfffff5bc │ │ │ │ ldrbteq r4, [ip], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d728 <__cxa_atexit@plt+0x612d0> │ │ │ │ ldr r2, [pc, #32] @ 6d730 <__cxa_atexit@plt+0x612d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6d734 <__cxa_atexit@plt+0x612dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8, #-1664] @ 0xfffff980 │ │ │ │ - strbeq r9, [r8, #-2560] @ 0xfffff600 │ │ │ │ + strbeq r9, [r8, #-1648] @ 0xfffff990 │ │ │ │ + strbeq r9, [r8, #-2544] @ 0xfffff610 │ │ │ │ ldrbteq r4, [ip], #2524 @ 0x9dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d794 <__cxa_atexit@plt+0x6133c> │ │ │ │ @@ -99530,43 +99530,43 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 6d7b8 <__cxa_atexit@plt+0x61360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r9, [r8, #-1564] @ 0xfffff9e4 │ │ │ │ - strbeq r9, [r8, #-2084] @ 0xfffff7dc │ │ │ │ + strbeq r9, [r8, #-1548] @ 0xfffff9f4 │ │ │ │ + strbeq r9, [r8, #-2068] @ 0xfffff7ec │ │ │ │ ldrbteq r4, [ip], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d7f4 <__cxa_atexit@plt+0x6139c> │ │ │ │ ldr r2, [pc, #32] @ 6d7fc <__cxa_atexit@plt+0x613a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6d800 <__cxa_atexit@plt+0x613a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8, #-1460] @ 0xfffffa4c │ │ │ │ - strbeq r9, [r8, #-2356] @ 0xfffff6cc │ │ │ │ + strbeq r9, [r8, #-1444] @ 0xfffffa5c │ │ │ │ + strbeq r9, [r8, #-2340] @ 0xfffff6dc │ │ │ │ ldrbteq r4, [ip], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d860 <__cxa_atexit@plt+0x61408> │ │ │ │ @@ -99581,43 +99581,43 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 6d884 <__cxa_atexit@plt+0x6142c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r9, [r8, #-1360] @ 0xfffffab0 │ │ │ │ - strbeq r9, [r8, #-1880] @ 0xfffff8a8 │ │ │ │ + strbeq r9, [r8, #-1344] @ 0xfffffac0 │ │ │ │ + strbeq r9, [r8, #-1864] @ 0xfffff8b8 │ │ │ │ ldrbteq r4, [ip], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d8c0 <__cxa_atexit@plt+0x61468> │ │ │ │ ldr r2, [pc, #32] @ 6d8c8 <__cxa_atexit@plt+0x61470> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6d8cc <__cxa_atexit@plt+0x61474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8, #-1256] @ 0xfffffb18 │ │ │ │ - strbeq r9, [r8, #-2152] @ 0xfffff798 │ │ │ │ + strbeq r9, [r8, #-1240] @ 0xfffffb28 │ │ │ │ + strbeq r9, [r8, #-2136] @ 0xfffff7a8 │ │ │ │ ldrbteq r4, [ip], #2116 @ 0x844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d92c <__cxa_atexit@plt+0x614d4> │ │ │ │ @@ -99632,59 +99632,59 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 6d950 <__cxa_atexit@plt+0x614f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r9, [r8, #-1156] @ 0xfffffb7c │ │ │ │ - strbeq r9, [r8, #-1676] @ 0xfffff974 │ │ │ │ + strbeq r9, [r8, #-1140] @ 0xfffffb8c │ │ │ │ + strbeq r9, [r8, #-1660] @ 0xfffff984 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6d988 <__cxa_atexit@plt+0x61530> │ │ │ │ ldr r7, [pc, #36] @ 6d998 <__cxa_atexit@plt+0x61540> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #24] @ 6d99c <__cxa_atexit@plt+0x61544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ 6d9a0 <__cxa_atexit@plt+0x61548> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r9, [r8, #-1952] @ 0xfffff860 │ │ │ │ + strbeq r9, [r8, #-1936] @ 0xfffff870 │ │ │ │ ldrbteq r4, [ip], #1996 @ 0x7cc │ │ │ │ ldrbteq r4, [ip], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6d9dc <__cxa_atexit@plt+0x61584> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [pc, #96] @ 6da28 <__cxa_atexit@plt+0x615d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #84] @ 6da2c <__cxa_atexit@plt+0x615d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6da1c <__cxa_atexit@plt+0x615c4> │ │ │ │ ldr r7, [pc, #56] @ 6da30 <__cxa_atexit@plt+0x615d8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -99692,72 +99692,72 @@ │ │ │ │ ldr r2, [pc, #48] @ 6da34 <__cxa_atexit@plt+0x615dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #32] @ 6da38 <__cxa_atexit@plt+0x615e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r9, [r8, #-1872] @ 0xfffff8b0 │ │ │ │ + strbeq r9, [r8, #-1856] @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strbeq r9, [r8, #-1780] @ 0xfffff90c │ │ │ │ + strbeq r9, [r8, #-1764] @ 0xfffff91c │ │ │ │ ldrbteq r4, [ip], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6da74 <__cxa_atexit@plt+0x6161c> │ │ │ │ ldr r7, [pc, #80] @ 6dab0 <__cxa_atexit@plt+0x61658> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #68] @ 6dab4 <__cxa_atexit@plt+0x6165c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #44] @ 6daa8 <__cxa_atexit@plt+0x61650> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 6daa0 <__cxa_atexit@plt+0x61648> │ │ │ │ ldr r3, [pc, #24] @ 6daac <__cxa_atexit@plt+0x61654> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4007c0 <__cxa_atexit@plt+0x3f4368> │ │ │ │ + b 4007d4 <__cxa_atexit@plt+0x3f437c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r9, [r8, #-1724] @ 0xfffff944 │ │ │ │ + strbeq r9, [r8, #-1708] @ 0xfffff954 │ │ │ │ ldrbteq r4, [ip], #1644 @ 0x66c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6dad8 <__cxa_atexit@plt+0x61680> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4007c0 <__cxa_atexit@plt+0x3f4368> │ │ │ │ + b 4007d4 <__cxa_atexit@plt+0x3f437c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrbteq r4, [ip], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6db00 <__cxa_atexit@plt+0x616a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r4, [ip], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -99769,29 +99769,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ 6db64 <__cxa_atexit@plt+0x6170c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - strbeq r9, [r8, #-1472] @ 0xfffffa40 │ │ │ │ + strbeq r9, [r8, #-1456] @ 0xfffffa50 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6db88 <__cxa_atexit@plt+0x61730> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r7, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -99799,25 +99799,25 @@ │ │ │ │ ldrbteq r4, [ip], #1404 @ 0x57c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6dbc8 <__cxa_atexit@plt+0x61770> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4007c0 <__cxa_atexit@plt+0x3f4368> │ │ │ │ + b 4007d4 <__cxa_atexit@plt+0x3f437c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrbteq r4, [ip], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6dbf0 <__cxa_atexit@plt+0x61798> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r4, [ip], #1328 @ 0x530 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -99829,79 +99829,79 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ 6dc54 <__cxa_atexit@plt+0x617fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - strbeq r9, [r8, #-1232] @ 0xfffffb30 │ │ │ │ + strbeq r9, [r8, #-1216] @ 0xfffffb40 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6dc78 <__cxa_atexit@plt+0x61820> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r7, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldrbteq r4, [ip], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6dce8 <__cxa_atexit@plt+0x61890> │ │ │ │ ldr r2, [pc, #32] @ 6dcf0 <__cxa_atexit@plt+0x61898> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6dcf4 <__cxa_atexit@plt+0x6189c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8, #-192] @ 0xffffff40 │ │ │ │ - strbeq r9, [r8, #-1104] @ 0xfffffbb0 │ │ │ │ + strbeq r9, [r8, #-176] @ 0xffffff50 │ │ │ │ + strbeq r9, [r8, #-1088] @ 0xfffffbc0 │ │ │ │ ldrbteq r4, [ip], #1144 @ 0x478 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6dd30 <__cxa_atexit@plt+0x618d8> │ │ │ │ ldr r2, [pc, #32] @ 6dd38 <__cxa_atexit@plt+0x618e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6dd3c <__cxa_atexit@plt+0x618e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r8, #-120] @ 0xffffff88 │ │ │ │ - strbeq r9, [r8, #-1036] @ 0xfffffbf4 │ │ │ │ + strbeq r9, [r8, #-104] @ 0xffffff98 │ │ │ │ + strbeq r9, [r8, #-1020] @ 0xfffffc04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6dd94 <__cxa_atexit@plt+0x6193c> │ │ │ │ ldr r7, [pc, #88] @ 6ddb8 <__cxa_atexit@plt+0x61960> │ │ │ │ @@ -99914,29 +99914,29 @@ │ │ │ │ bhi 6dda4 <__cxa_atexit@plt+0x6194c> │ │ │ │ ldr r7, [pc, #68] @ 6ddc4 <__cxa_atexit@plt+0x6196c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #56] @ 6ddc8 <__cxa_atexit@plt+0x61970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #36] @ 6ddc0 <__cxa_atexit@plt+0x61968> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6ddbc <__cxa_atexit@plt+0x61964> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r4, [ip], #944 @ 0x3b0 │ │ │ │ ldrbteq r4, [ip], #1052 @ 0x41c │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - strbeq r9, [r8, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r9, [r8, #-900] @ 0xfffffc7c │ │ │ │ ldrbteq r4, [ip], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -99949,18 +99949,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r4, [ip], #764 @ 0x2fc │ │ │ │ ldrbteq r4, [ip], #836 @ 0x344 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -99976,34 +99976,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r4, [ip], #628 @ 0x274 │ │ │ │ ldrbteq r4, [ip], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6ded0 <__cxa_atexit@plt+0x61a78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #8] @ 6ded4 <__cxa_atexit@plt+0x61a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r9, [r8, #-620] @ 0xfffffd94 │ │ │ │ + strbeq r9, [r8, #-604] @ 0xfffffda4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ bx r0 │ │ │ │ @@ -100016,37 +100016,37 @@ │ │ │ │ ldr r2, [pc, #32] @ 6df34 <__cxa_atexit@plt+0x61adc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6df38 <__cxa_atexit@plt+0x61ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-3708] @ 0xfffff184 │ │ │ │ - strbeq r9, [r8, #-140] @ 0xffffff74 │ │ │ │ + strbeq r8, [r8, #-3692] @ 0xfffff194 │ │ │ │ + strbeq r9, [r8, #-124] @ 0xffffff84 │ │ │ │ ldrbteq r3, [ip], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6df74 <__cxa_atexit@plt+0x61b1c> │ │ │ │ ldr r2, [pc, #32] @ 6df7c <__cxa_atexit@plt+0x61b24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6df80 <__cxa_atexit@plt+0x61b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-3636] @ 0xfffff1cc │ │ │ │ - strbeq r9, [r8, #-68] @ 0xffffffbc │ │ │ │ + strbeq r8, [r8, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq r9, [r8, #-52] @ 0xffffffcc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100081,38 +100081,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 6e03c <__cxa_atexit@plt+0x61be4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [ip], #436 @ 0x1b4 │ │ │ │ - strbeq r8, [r8, #-3444] @ 0xfffff28c │ │ │ │ + strbeq r8, [r8, #-3428] @ 0xfffff29c │ │ │ │ ldrbteq r4, [ip], #384 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e07c <__cxa_atexit@plt+0x61c24> │ │ │ │ ldr r2, [pc, #36] @ 6e084 <__cxa_atexit@plt+0x61c2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 6e088 <__cxa_atexit@plt+0x61c30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [ip], #360 @ 0x168 │ │ │ │ - strbeq r8, [r8, #-3368] @ 0xfffff2d8 │ │ │ │ + strbeq r8, [r8, #-3352] @ 0xfffff2e8 │ │ │ │ ldrbteq r4, [ip], #304 @ 0x130 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6e134 <__cxa_atexit@plt+0x61cdc> │ │ │ │ @@ -100221,18 +100221,18 @@ │ │ │ │ b 6e278 <__cxa_atexit@plt+0x61e20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - strbeq r8, [r8, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq r8, [r8, #-3880] @ 0xfffff0d8 │ │ │ │ ldrbteq r3, [ip], #3924 @ 0xf54 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -100275,29 +100275,29 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 6e32c <__cxa_atexit@plt+0x61ed4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r8, #-3452] @ 0xfffff284 │ │ │ │ - strbeq r8, [r8, #-3644] @ 0xfffff1c4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r8, #-3436] @ 0xfffff294 │ │ │ │ + strbeq r8, [r8, #-3628] @ 0xfffff1d4 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - strbeq r8, [r8, #-3724] @ 0xfffff174 │ │ │ │ - strbeq r8, [r8, #-3704] @ 0xfffff188 │ │ │ │ + strbeq r8, [r8, #-3708] @ 0xfffff184 │ │ │ │ + strbeq r8, [r8, #-3688] @ 0xfffff198 │ │ │ │ ldrbteq r3, [ip], #3724 @ 0xe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6e3bc <__cxa_atexit@plt+0x61f64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e3b4 <__cxa_atexit@plt+0x61f5c> │ │ │ │ ldr r3, [pc, #68] @ 6e3c4 <__cxa_atexit@plt+0x61f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 6e3c8 <__cxa_atexit@plt+0x61f70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #60] @ 6e3cc <__cxa_atexit@plt+0x61f74> │ │ │ │ @@ -100306,85 +100306,85 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 6e3d0 <__cxa_atexit@plt+0x61f78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4007c8 <__cxa_atexit@plt+0x3f4370> │ │ │ │ + b 4007dc <__cxa_atexit@plt+0x3f4384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r3, [ip], #3672 @ 0xe58 │ │ │ │ - strbeq r8, [r8, #-2548] @ 0xfffff60c │ │ │ │ - strbeq r8, [r8, #-2596] @ 0xfffff5dc │ │ │ │ - strbeq r8, [r8, #-3484] @ 0xfffff264 │ │ │ │ + strbeq r8, [r8, #-2532] @ 0xfffff61c │ │ │ │ + strbeq r8, [r8, #-2580] @ 0xfffff5ec │ │ │ │ + strbeq r8, [r8, #-3468] @ 0xfffff274 │ │ │ │ ldrbteq r3, [ip], #3620 @ 0xe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 6e42c <__cxa_atexit@plt+0x61fd4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 6e424 <__cxa_atexit@plt+0x61fcc> │ │ │ │ ldr r3, [pc, #44] @ 6e434 <__cxa_atexit@plt+0x61fdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 6e438 <__cxa_atexit@plt+0x61fe0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4007d0 <__cxa_atexit@plt+0x3f4378> │ │ │ │ + b 4007e4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-2420] @ 0xfffff68c │ │ │ │ - strbeq r8, [r8, #-3380] @ 0xfffff2cc │ │ │ │ + strbeq r8, [r8, #-2404] @ 0xfffff69c │ │ │ │ + strbeq r8, [r8, #-3364] @ 0xfffff2dc │ │ │ │ ldrbteq r2, [ip], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e474 <__cxa_atexit@plt+0x6201c> │ │ │ │ ldr r2, [pc, #32] @ 6e47c <__cxa_atexit@plt+0x62024> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6e480 <__cxa_atexit@plt+0x62028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-2356] @ 0xfffff6cc │ │ │ │ - strbeq r8, [r8, #-2884] @ 0xfffff4bc │ │ │ │ + strbeq r8, [r8, #-2340] @ 0xfffff6dc │ │ │ │ + strbeq r8, [r8, #-2868] @ 0xfffff4cc │ │ │ │ ldrbteq r2, [ip], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e4bc <__cxa_atexit@plt+0x62064> │ │ │ │ ldr r2, [pc, #32] @ 6e4c4 <__cxa_atexit@plt+0x6206c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 6e4c8 <__cxa_atexit@plt+0x62070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-2284] @ 0xfffff714 │ │ │ │ - strbeq r8, [r8, #-2812] @ 0xfffff504 │ │ │ │ + strbeq r8, [r8, #-2268] @ 0xfffff724 │ │ │ │ + strbeq r8, [r8, #-2796] @ 0xfffff514 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100419,19 +100419,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r8, [pc, #20] @ 6e584 <__cxa_atexit@plt+0x6212c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4007d8 <__cxa_atexit@plt+0x3f4380> │ │ │ │ + b 4007ec <__cxa_atexit@plt+0x3f4394> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-2100] @ 0xfffff7cc │ │ │ │ - strbeq r8, [r8, #-3040] @ 0xfffff420 │ │ │ │ + strbeq r8, [r8, #-2084] @ 0xfffff7dc │ │ │ │ + strbeq r8, [r8, #-3024] @ 0xfffff430 │ │ │ │ ldrbteq r3, [ip], #3368 @ 0xd28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e65c <__cxa_atexit@plt+0x62204> │ │ │ │ @@ -100467,43 +100467,43 @@ │ │ │ │ ldr r8, [r9, #2] │ │ │ │ ldr r3, [r9, #6] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #104] @ 6e69c <__cxa_atexit@plt+0x62244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ 6e6a4 <__cxa_atexit@plt+0x6224c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6e6a0 <__cxa_atexit@plt+0x62248> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r8, [r8, #-1996] @ 0xfffff834 │ │ │ │ + strbeq r8, [r8, #-1980] @ 0xfffff844 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - strbeq r8, [r8, #-2848] @ 0xfffff4e0 │ │ │ │ + strbeq r8, [r8, #-2832] @ 0xfffff4f0 │ │ │ │ ldrbteq r3, [ip], #3128 @ 0xc38 │ │ │ │ - strbeq r8, [r8, #-1896] @ 0xfffff898 │ │ │ │ + strbeq r8, [r8, #-1880] @ 0xfffff8a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6e730 <__cxa_atexit@plt+0x622d8> │ │ │ │ ldr r3, [pc, #120] @ 6e740 <__cxa_atexit@plt+0x622e8> │ │ │ │ @@ -100520,15 +100520,15 @@ │ │ │ │ ldr r8, [r9, #2] │ │ │ │ ldr r3, [r9, #6] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [pc, #64] @ 6e748 <__cxa_atexit@plt+0x622f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 6e750 <__cxa_atexit@plt+0x622f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -100536,17 +100536,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6e74c <__cxa_atexit@plt+0x622f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r8, [r8, #-2636] @ 0xfffff5b4 │ │ │ │ + strbeq r8, [r8, #-2620] @ 0xfffff5c4 │ │ │ │ ldrbteq r3, [ip], #2944 @ 0xb80 │ │ │ │ - strbeq r8, [r8, #-1684] @ 0xfffff96c │ │ │ │ + strbeq r8, [r8, #-1668] @ 0xfffff97c │ │ │ │ ldrbteq r3, [ip], #2908 @ 0xb5c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e794 <__cxa_atexit@plt+0x6233c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -100554,23 +100554,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 6e7ac <__cxa_atexit@plt+0x62354> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #32] @ 6e7b0 <__cxa_atexit@plt+0x62358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ 6e7a8 <__cxa_atexit@plt+0x62350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-1564] @ 0xfffff9e4 │ │ │ │ + strbeq r8, [r8, #-1548] @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r8, #-2500] @ 0xfffff63c │ │ │ │ + strbeq r8, [r8, #-2484] @ 0xfffff64c │ │ │ │ ldrbteq r3, [ip], #2812 @ 0xafc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ 6e800 <__cxa_atexit@plt+0x623a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -100633,28 +100633,28 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #52] @ 6e8f4 <__cxa_atexit@plt+0x6249c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [pc, #44] @ 6e8f8 <__cxa_atexit@plt+0x624a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 4007e0 <__cxa_atexit@plt+0x3f4388> │ │ │ │ + b 4007f4 <__cxa_atexit@plt+0x3f439c> │ │ │ │ ldr r6, [pc, #20] @ 6e8ec <__cxa_atexit@plt+0x62494> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq r8, [r8, #-1320] @ 0xfffffad8 │ │ │ │ - strbeq r8, [r8, #-2180] @ 0xfffff77c │ │ │ │ + strbeq r8, [r8, #-1304] @ 0xfffffae8 │ │ │ │ + strbeq r8, [r8, #-2164] @ 0xfffff78c │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - strbeq r8, [r8, #-1340] @ 0xfffffac4 │ │ │ │ + strbeq r8, [r8, #-1324] @ 0xfffffad4 │ │ │ │ ldrbteq r3, [ip], #2476 @ 0x9ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100677,17 +100677,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 6e988 <__cxa_atexit@plt+0x62530> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - strbeq r8, [r8, #-1120] @ 0xfffffba0 │ │ │ │ + strbeq r8, [r8, #-1104] @ 0xfffffbb0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldrbteq r3, [ip], #2340 @ 0x924 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 6e9bc <__cxa_atexit@plt+0x62564> │ │ │ │ @@ -100712,27 +100712,27 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #16]! │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #44] @ 6ea34 <__cxa_atexit@plt+0x625dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6ea38 <__cxa_atexit@plt+0x625e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - strbeq r8, [r8, #-1868] @ 0xfffff8b4 │ │ │ │ - strbeq r8, [r8, #-920] @ 0xfffffc68 │ │ │ │ + strbeq r8, [r8, #-1852] @ 0xfffff8c4 │ │ │ │ + strbeq r8, [r8, #-904] @ 0xfffffc78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6ea98 <__cxa_atexit@plt+0x62640> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -100747,24 +100747,24 @@ │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [pc, #52] @ 6eab8 <__cxa_atexit@plt+0x62660> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-804] @ 0xfffffcdc │ │ │ │ - strbeq r8, [r8, #-808] @ 0xfffffcd8 │ │ │ │ + strbeq r8, [r8, #-788] @ 0xfffffcec │ │ │ │ + strbeq r8, [r8, #-792] @ 0xfffffce8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6eb18 <__cxa_atexit@plt+0x626c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -100779,39 +100779,39 @@ │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [pc, #52] @ 6eb38 <__cxa_atexit@plt+0x626e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-676] @ 0xfffffd5c │ │ │ │ - strbeq r8, [r8, #-680] @ 0xfffffd58 │ │ │ │ + strbeq r8, [r8, #-660] @ 0xfffffd6c │ │ │ │ + strbeq r8, [r8, #-664] @ 0xfffffd68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6eb6c <__cxa_atexit@plt+0x62714> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6eb74 <__cxa_atexit@plt+0x6271c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-560] @ 0xfffffdd0 │ │ │ │ + strbeq r8, [r8, #-544] @ 0xfffffde0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6ebe8 <__cxa_atexit@plt+0x62790> │ │ │ │ ldr lr, [pc, #92] @ 6ebf4 <__cxa_atexit@plt+0x6279c> │ │ │ │ @@ -100836,15 +100836,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r8, [r8, #-488] @ 0xfffffe18 │ │ │ │ + strbeq r8, [r8, #-472] @ 0xfffffe28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6ec18 <__cxa_atexit@plt+0x627c0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -100864,19 +100864,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ 6ec78 <__cxa_atexit@plt+0x62820> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r8, [r8, #-308] @ 0xfffffecc │ │ │ │ + strbeq r8, [r8, #-292] @ 0xfffffedc │ │ │ │ ldrbteq r3, [ip], #1588 @ 0x634 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ add r2, r5, #4 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -100898,15 +100898,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 6ed44 <__cxa_atexit@plt+0x628ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r7, [pc, #88] @ 6ed48 <__cxa_atexit@plt+0x628f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 6ed54 <__cxa_atexit@plt+0x628fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -100918,20 +100918,20 @@ │ │ │ │ ldr r5, [pc, #36] @ 6ed50 <__cxa_atexit@plt+0x628f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - strbeq r8, [r8, #-1196] @ 0xfffffb54 │ │ │ │ + strbeq r8, [r8, #-1180] @ 0xfffffb64 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - strbeq r8, [r8, #-1124] @ 0xfffffb9c │ │ │ │ + strbeq r8, [r8, #-1108] @ 0xfffffbac │ │ │ │ ldrbteq r3, [ip], #1428 @ 0x594 │ │ │ │ - strbeq r8, [r8, #-1068] @ 0xfffffbd4 │ │ │ │ - strbeq r8, [r8, #-172] @ 0xffffff54 │ │ │ │ + strbeq r8, [r8, #-1052] @ 0xfffffbe4 │ │ │ │ + strbeq r8, [r8, #-156] @ 0xffffff64 │ │ │ │ ldrbteq r3, [ip], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6ee48 <__cxa_atexit@plt+0x629f0> │ │ │ │ @@ -100983,28 +100983,28 @@ │ │ │ │ str r5, [r3, #48] @ 0x30 │ │ │ │ str r3, [r3, #52] @ 0x34 │ │ │ │ ldr r8, [pc, #64] @ 6ee78 <__cxa_atexit@plt+0x62a20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r4, r9 │ │ │ │ mov r5, sl │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 4007e8 <__cxa_atexit@plt+0x3f4390> │ │ │ │ + b 4007fc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r8, #-0] │ │ │ │ - strbeq r8, [r8, #-20] @ 0xffffffec │ │ │ │ + strbeq r7, [r8, #-4080] @ 0xfffff010 │ │ │ │ + strbeq r8, [r8, #-4] │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strbeq r8, [r8, #-848] @ 0xfffffcb0 │ │ │ │ + strbeq r8, [r8, #-832] @ 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r8, [r8, #-784] @ 0xfffffcf0 │ │ │ │ + strbeq r8, [r8, #-768] @ 0xfffffd00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6eed8 <__cxa_atexit@plt+0x62a80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -101019,39 +101019,39 @@ │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r0, [pc, #52] @ 6eef8 <__cxa_atexit@plt+0x62aa0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3812] @ 0xfffff11c │ │ │ │ - strbeq r7, [r8, #-3816] @ 0xfffff118 │ │ │ │ + strbeq r7, [r8, #-3796] @ 0xfffff12c │ │ │ │ + strbeq r7, [r8, #-3800] @ 0xfffff128 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ef2c <__cxa_atexit@plt+0x62ad4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6ef34 <__cxa_atexit@plt+0x62adc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3696] @ 0xfffff190 │ │ │ │ + strbeq r7, [r8, #-3680] @ 0xfffff1a0 │ │ │ │ ldrbteq r3, [ip], #904 @ 0x388 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ef8c <__cxa_atexit@plt+0x62b34> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -101064,35 +101064,35 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [pc, #24] @ 6ef9c <__cxa_atexit@plt+0x62b44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4007e8 <__cxa_atexit@plt+0x3f4390> │ │ │ │ + b 4007fc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3632] @ 0xfffff1d0 │ │ │ │ - strbeq r7, [r8, #-3712] @ 0xfffff180 │ │ │ │ - strbeq r8, [r8, #-452] @ 0xfffffe3c │ │ │ │ + strbeq r7, [r8, #-3616] @ 0xfffff1e0 │ │ │ │ + strbeq r7, [r8, #-3696] @ 0xfffff190 │ │ │ │ + strbeq r8, [r8, #-436] @ 0xfffffe4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6efd0 <__cxa_atexit@plt+0x62b78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6efd8 <__cxa_atexit@plt+0x62b80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3532] @ 0xfffff234 │ │ │ │ + strbeq r7, [r8, #-3516] @ 0xfffff244 │ │ │ │ ldrbteq r3, [ip], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f030 <__cxa_atexit@plt+0x62bd8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -101105,35 +101105,35 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [pc, #24] @ 6f040 <__cxa_atexit@plt+0x62be8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4007e8 <__cxa_atexit@plt+0x3f4390> │ │ │ │ + b 4007fc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3468] @ 0xfffff274 │ │ │ │ - strbeq r7, [r8, #-3548] @ 0xfffff224 │ │ │ │ - strbeq r8, [r8, #-288] @ 0xfffffee0 │ │ │ │ + strbeq r7, [r8, #-3452] @ 0xfffff284 │ │ │ │ + strbeq r7, [r8, #-3532] @ 0xfffff234 │ │ │ │ + strbeq r8, [r8, #-272] @ 0xfffffef0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f074 <__cxa_atexit@plt+0x62c1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6f07c <__cxa_atexit@plt+0x62c24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3368] @ 0xfffff2d8 │ │ │ │ + strbeq r7, [r8, #-3352] @ 0xfffff2e8 │ │ │ │ ldrbteq r3, [ip], #576 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f0d4 <__cxa_atexit@plt+0x62c7c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -101146,35 +101146,35 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [pc, #24] @ 6f0e4 <__cxa_atexit@plt+0x62c8c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4007e8 <__cxa_atexit@plt+0x3f4390> │ │ │ │ + b 4007fc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3304] @ 0xfffff318 │ │ │ │ - strbeq r7, [r8, #-3384] @ 0xfffff2c8 │ │ │ │ - strbeq r8, [r8, #-124] @ 0xffffff84 │ │ │ │ + strbeq r7, [r8, #-3288] @ 0xfffff328 │ │ │ │ + strbeq r7, [r8, #-3368] @ 0xfffff2d8 │ │ │ │ + strbeq r8, [r8, #-108] @ 0xffffff94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f118 <__cxa_atexit@plt+0x62cc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6f120 <__cxa_atexit@plt+0x62cc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3204] @ 0xfffff37c │ │ │ │ + strbeq r7, [r8, #-3188] @ 0xfffff38c │ │ │ │ ldrbteq r3, [ip], #412 @ 0x19c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f178 <__cxa_atexit@plt+0x62d20> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -101187,35 +101187,35 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [pc, #24] @ 6f188 <__cxa_atexit@plt+0x62d30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4007e8 <__cxa_atexit@plt+0x3f4390> │ │ │ │ + b 4007fc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3140] @ 0xfffff3bc │ │ │ │ - strbeq r7, [r8, #-3220] @ 0xfffff36c │ │ │ │ - strbeq r7, [r8, #-4056] @ 0xfffff028 │ │ │ │ + strbeq r7, [r8, #-3124] @ 0xfffff3cc │ │ │ │ + strbeq r7, [r8, #-3204] @ 0xfffff37c │ │ │ │ + strbeq r7, [r8, #-4040] @ 0xfffff038 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f1bc <__cxa_atexit@plt+0x62d64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6f1c4 <__cxa_atexit@plt+0x62d6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-3040] @ 0xfffff420 │ │ │ │ + strbeq r7, [r8, #-3024] @ 0xfffff430 │ │ │ │ ldrbteq r3, [ip], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f21c <__cxa_atexit@plt+0x62dc4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -101228,35 +101228,35 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [pc, #24] @ 6f22c <__cxa_atexit@plt+0x62dd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4007e8 <__cxa_atexit@plt+0x3f4390> │ │ │ │ + b 4007fc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-2976] @ 0xfffff460 │ │ │ │ - strbeq r7, [r8, #-3056] @ 0xfffff410 │ │ │ │ - strbeq r7, [r8, #-3892] @ 0xfffff0cc │ │ │ │ + strbeq r7, [r8, #-2960] @ 0xfffff470 │ │ │ │ + strbeq r7, [r8, #-3040] @ 0xfffff420 │ │ │ │ + strbeq r7, [r8, #-3876] @ 0xfffff0dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f260 <__cxa_atexit@plt+0x62e08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 6f268 <__cxa_atexit@plt+0x62e10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-2876] @ 0xfffff4c4 │ │ │ │ + strbeq r7, [r8, #-2860] @ 0xfffff4d4 │ │ │ │ ldrbteq r3, [ip], #84 @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f2c0 <__cxa_atexit@plt+0x62e68> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -101269,40 +101269,40 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [pc, #24] @ 6f2d0 <__cxa_atexit@plt+0x62e78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4007e8 <__cxa_atexit@plt+0x3f4390> │ │ │ │ + b 4007fc <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r8, #-2812] @ 0xfffff504 │ │ │ │ - strbeq r7, [r8, #-2892] @ 0xfffff4b4 │ │ │ │ - strbeq r7, [r8, #-3728] @ 0xfffff170 │ │ │ │ + strbeq r7, [r8, #-2796] @ 0xfffff514 │ │ │ │ + strbeq r7, [r8, #-2876] @ 0xfffff4c4 │ │ │ │ + strbeq r7, [r8, #-3712] @ 0xfffff180 │ │ │ │ ldrbteq r3, [ip], #24 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #56 @ 0x38 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6f30c <__cxa_atexit@plt+0x62eb4> │ │ │ │ ldr r7, [pc, #36] @ 6f31c <__cxa_atexit@plt+0x62ec4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r7, [pc, #24] @ 6f320 <__cxa_atexit@plt+0x62ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ 6f324 <__cxa_atexit@plt+0x62ecc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r7, [r8, #-3240] @ 0xfffff358 │ │ │ │ + strbeq r7, [r8, #-3224] @ 0xfffff368 │ │ │ │ ldrbteq r2, [ip], #4084 @ 0xff4 │ │ │ │ ldrbteq r2, [ip], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 6f394 <__cxa_atexit@plt+0x62f3c> │ │ │ │ @@ -101330,20 +101330,20 @@ │ │ │ │ ldr r3, [pc, #36] @ 6f3c0 <__cxa_atexit@plt+0x62f68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #20] @ 6f3c4 <__cxa_atexit@plt+0x62f6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [r8, #-3072] @ 0xfffff400 │ │ │ │ + strbeq r7, [r8, #-3056] @ 0xfffff410 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ ldrbteq r2, [ip], #3852 @ 0xf0c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -101470,58 +101470,58 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r3, #1] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #180] @ 6f68c <__cxa_atexit@plt+0x63234> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ - b 4007b8 <__cxa_atexit@plt+0x3f4360> │ │ │ │ + b 4007cc <__cxa_atexit@plt+0x3f4374> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, fp │ │ │ │ b 6fab4 <__cxa_atexit@plt+0x6365c> │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, fp │ │ │ │ b 6f9e0 <__cxa_atexit@plt+0x63588> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #160] @ 6f6bc <__cxa_atexit@plt+0x63264> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r5, [pc, #116] @ 6f6b0 <__cxa_atexit@plt+0x63258> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #76] @ 6f6a4 <__cxa_atexit@plt+0x6324c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #36] @ 6f698 <__cxa_atexit@plt+0x63240> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ - strbeq r7, [r8, #-2136] @ 0xfffff7a8 │ │ │ │ - strbeq r7, [r8, #-2948] @ 0xfffff47c │ │ │ │ + strbeq r7, [r8, #-2120] @ 0xfffff7b8 │ │ │ │ + strbeq r7, [r8, #-2932] @ 0xfffff48c │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @@ -101557,15 +101557,15 @@ │ │ │ │ str lr, [r7, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6f748 <__cxa_atexit@plt+0x632f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq r2, [ip], #2932 @ 0xb74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -101590,15 +101590,15 @@ │ │ │ │ str lr, [r7, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6f7cc <__cxa_atexit@plt+0x63374> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq r2, [ip], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -101624,15 +101624,15 @@ │ │ │ │ str lr, [r7, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6f854 <__cxa_atexit@plt+0x633fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldrbteq r2, [ip], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -101658,15 +101658,15 @@ │ │ │ │ str lr, [r7, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6f8dc <__cxa_atexit@plt+0x63484> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldrbteq r2, [ip], #2540 @ 0x9ec │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -101722,15 +101722,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ b 6f9c8 <__cxa_atexit@plt+0x63570> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff1cc │ │ │ │ @ instruction: 0xfffff3b4 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ mov fp, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -101749,15 +101749,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6fa44 <__cxa_atexit@plt+0x635ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -101776,15 +101776,15 @@ │ │ │ │ str r2, [r8, #16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6fab0 <__cxa_atexit@plt+0x63658> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ mov fp, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -101802,15 +101802,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 6fb18 <__cxa_atexit@plt+0x636c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffef68 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -101829,15 +101829,15 @@ │ │ │ │ str r2, [r8, #16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6fb84 <__cxa_atexit@plt+0x6372c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffeef8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq r2, [ip], #1908 @ 0x774 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -101872,15 +101872,15 @@ │ │ │ │ bhi 6fc58 <__cxa_atexit@plt+0x63800> │ │ │ │ ldr r7, [pc, #104] @ 6fc80 <__cxa_atexit@plt+0x63828> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r7, [pc, #92] @ 6fc84 <__cxa_atexit@plt+0x6382c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -101895,15 +101895,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ ldrbteq r2, [ip], #1704 @ 0x6a8 │ │ │ │ ldrbteq r2, [ip], #1728 @ 0x6c0 │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ - strbeq r7, [r8, #-904] @ 0xfffffc78 │ │ │ │ + strbeq r7, [r8, #-888] @ 0xfffffc88 │ │ │ │ ldrbteq r2, [ip], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #124] @ 6fd20 <__cxa_atexit@plt+0x638c8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101926,27 +101926,27 @@ │ │ │ │ bhi 6fd10 <__cxa_atexit@plt+0x638b8> │ │ │ │ ldr r7, [pc, #60] @ 6fd2c <__cxa_atexit@plt+0x638d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r7, [pc, #48] @ 6fd30 <__cxa_atexit@plt+0x638d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6fd28 <__cxa_atexit@plt+0x638d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq r2, [ip], #1520 @ 0x5f0 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ - strbeq r7, [r8, #-688] @ 0xfffffd50 │ │ │ │ + strbeq r7, [r8, #-672] @ 0xfffffd60 │ │ │ │ ldrbteq r2, [ip], #1484 @ 0x5cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 6fda0 <__cxa_atexit@plt+0x63948> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ @@ -101960,23 +101960,23 @@ │ │ │ │ bhi 6fd8c <__cxa_atexit@plt+0x63934> │ │ │ │ ldr r7, [pc, #44] @ 6fda4 <__cxa_atexit@plt+0x6394c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [pc, #32] @ 6fda8 <__cxa_atexit@plt+0x63950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ 6fdac <__cxa_atexit@plt+0x63954> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ - strbeq r7, [r8, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq r7, [r8, #-536] @ 0xfffffde8 │ │ │ │ ldrbteq r2, [ip], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -101985,16 +101985,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r7, [r8, #-908] @ 0xfffffc74 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r7, [r8, #-892] @ 0xfffffc84 │ │ │ │ ldrbteq r2, [ip], #1368 @ 0x558 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6fe70 <__cxa_atexit@plt+0x63a18> │ │ │ │ @@ -102014,66 +102014,66 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r3, [pc, #44] @ 6fe88 <__cxa_atexit@plt+0x63a30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r6, [r8, #-3940] @ 0xfffff09c │ │ │ │ + strbeq r6, [r8, #-3924] @ 0xfffff0ac │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r6, [r8, #-3932] @ 0xfffff0a4 │ │ │ │ + strbeq r6, [r8, #-3916] @ 0xfffff0b4 │ │ │ │ ldrbteq r2, [ip], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #24] @ 6fec4 <__cxa_atexit@plt+0x63a6c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r3, [pc, #12] @ 6fec8 <__cxa_atexit@plt+0x63a70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [r8, #-3836] @ 0xfffff104 │ │ │ │ + strbeq r6, [r8, #-3820] @ 0xfffff114 │ │ │ │ ldrbteq r2, [ip], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6fef8 <__cxa_atexit@plt+0x63aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 6fefc <__cxa_atexit@plt+0x63aa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r7, [r8, #-632] @ 0xfffffd88 │ │ │ │ + strbeq r7, [r8, #-616] @ 0xfffffd98 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6ff28 <__cxa_atexit@plt+0x63ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 6ff2c <__cxa_atexit@plt+0x63ad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r6, [r8, #-3740] @ 0xfffff164 │ │ │ │ + strbeq r6, [r8, #-3724] @ 0xfffff174 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ff74 <__cxa_atexit@plt+0x63b1c> │ │ │ │ @@ -102085,16 +102085,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r8, #-220] @ 0xffffff24 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r8, #-204] @ 0xffffff34 │ │ │ │ ldrbteq r2, [ip], #964 @ 0x3c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -102123,19 +102123,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 70020 <__cxa_atexit@plt+0x63bc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 70024 <__cxa_atexit@plt+0x63bcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8, #-3472] @ 0xfffff270 │ │ │ │ - strbeq r6, [r8, #-4000] @ 0xfffff060 │ │ │ │ + strbeq r6, [r8, #-3456] @ 0xfffff280 │ │ │ │ + strbeq r6, [r8, #-3984] @ 0xfffff070 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 70078 <__cxa_atexit@plt+0x63c20> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -102153,15 +102153,15 @@ │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 70088 <__cxa_atexit@plt+0x63c30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r2, [ip], #784 @ 0x310 │ │ │ │ - strbeq r6, [r8, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq r6, [r8, #-3348] @ 0xfffff2ec │ │ │ │ mov fp, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 70124 <__cxa_atexit@plt+0x63ccc> │ │ │ │ @@ -102190,21 +102190,21 @@ │ │ │ │ ldr r7, [pc, #104] @ 70174 <__cxa_atexit@plt+0x63d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ ldr r7, [pc, #92] @ 70178 <__cxa_atexit@plt+0x63d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #68] @ 70170 <__cxa_atexit@plt+0x63d18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #40] @ 7016c <__cxa_atexit@plt+0x63d14> │ │ │ │ add r7, pc, r7 │ │ │ │ b 70150 <__cxa_atexit@plt+0x63cf8> │ │ │ │ ldr r7, [pc, #24] @ 70168 <__cxa_atexit@plt+0x63d10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -102212,15 +102212,15 @@ │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffdce8 │ │ │ │ ldrbteq r2, [ip], #12 │ │ │ │ ldrbteq r2, [ip], #116 @ 0x74 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffd8a0 │ │ │ │ - strbeq r7, [r8, #-8] │ │ │ │ + strbeq r6, [r8, #-4088] @ 0xfffff008 │ │ │ │ ldrbteq r2, [ip], #524 @ 0x20c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 70090 <__cxa_atexit@plt+0x63c38> │ │ │ │ ldrbteq r2, [ip], #500 @ 0x1f4 │ │ │ │ @@ -102261,15 +102261,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 70238 <__cxa_atexit@plt+0x63de0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrbteq r2, [ip], #360 @ 0x168 │ │ │ │ - strbeq r6, [r8, #-2936] @ 0xfffff488 │ │ │ │ + strbeq r6, [r8, #-2920] @ 0xfffff498 │ │ │ │ ldrbteq r2, [ip], #328 @ 0x148 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #84] @ 702ac <__cxa_atexit@plt+0x63e54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -102291,15 +102291,15 @@ │ │ │ │ b 702c0 <__cxa_atexit@plt+0x63e68> │ │ │ │ ldr r7, [pc, #12] @ 702b0 <__cxa_atexit@plt+0x63e58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r2, [ip], #236 @ 0xec │ │ │ │ - strbeq r6, [r8, #-2812] @ 0xfffff504 │ │ │ │ + strbeq r6, [r8, #-2796] @ 0xfffff514 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ @@ -102351,21 +102351,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 703b8 <__cxa_atexit@plt+0x63f60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ bx ip │ │ │ │ - strbeq r6, [r8, #-2592] @ 0xfffff5e0 │ │ │ │ - strbeq r6, [r8, #-2648] @ 0xfffff5a8 │ │ │ │ - strbeq r6, [r8, #-2620] @ 0xfffff5c4 │ │ │ │ - strbeq r6, [r8, #-2688] @ 0xfffff580 │ │ │ │ - strbeq r6, [r8, #-2556] @ 0xfffff604 │ │ │ │ - strbeq r6, [r8, #-2540] @ 0xfffff614 │ │ │ │ strbeq r6, [r8, #-2576] @ 0xfffff5f0 │ │ │ │ + strbeq r6, [r8, #-2632] @ 0xfffff5b8 │ │ │ │ + strbeq r6, [r8, #-2604] @ 0xfffff5d4 │ │ │ │ + strbeq r6, [r8, #-2672] @ 0xfffff590 │ │ │ │ + strbeq r6, [r8, #-2540] @ 0xfffff614 │ │ │ │ + strbeq r6, [r8, #-2524] @ 0xfffff624 │ │ │ │ + strbeq r6, [r8, #-2560] @ 0xfffff600 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 70458 <__cxa_atexit@plt+0x64000> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -102379,15 +102379,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 70464 <__cxa_atexit@plt+0x6400c> │ │ │ │ cmp r8, #1 │ │ │ │ bne 70418 <__cxa_atexit@plt+0x63fc0> │ │ │ │ ldr r7, [pc, #116] @ 70484 <__cxa_atexit@plt+0x6402c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #108] @ 7048c <__cxa_atexit@plt+0x64034> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 70490 <__cxa_atexit@plt+0x64038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -102395,31 +102395,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 70488 <__cxa_atexit@plt+0x64030> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8, #-2476] @ 0xfffff654 │ │ │ │ + strbeq r6, [r8, #-2460] @ 0xfffff664 │ │ │ │ ldrbteq r1, [ip], #3984 @ 0xf90 │ │ │ │ ldrbteq r1, [ip], #3908 @ 0xf44 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r6, [r8, #-3388] @ 0xfffff2c4 │ │ │ │ - strbeq r6, [r8, #-2416] @ 0xfffff690 │ │ │ │ + strbeq r6, [r8, #-3372] @ 0xfffff2d4 │ │ │ │ + strbeq r6, [r8, #-2400] @ 0xfffff6a0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -102453,16 +102453,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [ip], #3800 @ 0xed8 │ │ │ │ ldrbteq r1, [ip], #3728 @ 0xe90 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r6, [r8, #-3200] @ 0xfffff380 │ │ │ │ - strbeq r6, [r8, #-2220] @ 0xfffff754 │ │ │ │ + strbeq r6, [r8, #-3184] @ 0xfffff390 │ │ │ │ + strbeq r6, [r8, #-2204] @ 0xfffff764 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 705dc <__cxa_atexit@plt+0x64184> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -102476,15 +102476,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 705e8 <__cxa_atexit@plt+0x64190> │ │ │ │ cmp r8, #1 │ │ │ │ bne 7059c <__cxa_atexit@plt+0x64144> │ │ │ │ ldr r7, [pc, #116] @ 70608 <__cxa_atexit@plt+0x641b0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #108] @ 70610 <__cxa_atexit@plt+0x641b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 70614 <__cxa_atexit@plt+0x641bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -102492,31 +102492,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 7060c <__cxa_atexit@plt+0x641b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8, #-2088] @ 0xfffff7d8 │ │ │ │ + strbeq r6, [r8, #-2072] @ 0xfffff7e8 │ │ │ │ ldrbteq r1, [ip], #3596 @ 0xe0c │ │ │ │ ldrbteq r1, [ip], #3564 @ 0xdec │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r6, [r8, #-3000] @ 0xfffff448 │ │ │ │ - strbeq r6, [r8, #-2028] @ 0xfffff814 │ │ │ │ + strbeq r6, [r8, #-2984] @ 0xfffff458 │ │ │ │ + strbeq r6, [r8, #-2012] @ 0xfffff824 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -102550,16 +102550,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [ip], #3412 @ 0xd54 │ │ │ │ ldrbteq r1, [ip], #3384 @ 0xd38 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r6, [r8, #-2812] @ 0xfffff504 │ │ │ │ - strbeq r6, [r8, #-1832] @ 0xfffff8d8 │ │ │ │ + strbeq r6, [r8, #-2796] @ 0xfffff514 │ │ │ │ + strbeq r6, [r8, #-1816] @ 0xfffff8e8 │ │ │ │ ldrbteq r1, [ip], #3364 @ 0xd24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70710 <__cxa_atexit@plt+0x642b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -102577,15 +102577,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 70730 <__cxa_atexit@plt+0x642d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8, #-1696] @ 0xfffff960 │ │ │ │ + strbeq r6, [r8, #-1680] @ 0xfffff970 │ │ │ │ ldrbteq r1, [ip], #3284 @ 0xcd4 │ │ │ │ ldrbteq r1, [ip], #2740 @ 0xab4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7076c <__cxa_atexit@plt+0x64314> │ │ │ │ @@ -102595,15 +102595,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 707d8 <__cxa_atexit@plt+0x64380> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8, #-1588] @ 0xfffff9cc │ │ │ │ + strbeq r6, [r8, #-1572] @ 0xfffff9dc │ │ │ │ ldrbteq r1, [ip], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 707b8 <__cxa_atexit@plt+0x64360> │ │ │ │ ldr r2, [pc, #40] @ 707c0 <__cxa_atexit@plt+0x64368> │ │ │ │ @@ -102611,19 +102611,19 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 707c4 <__cxa_atexit@plt+0x6436c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [ip], #2648 @ 0xa58 │ │ │ │ - strbeq r6, [r8, #-1516] @ 0xfffffa14 │ │ │ │ + strbeq r6, [r8, #-1500] @ 0xfffffa24 │ │ │ │ ldrbteq r1, [ip], #2588 @ 0xa1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 70890 <__cxa_atexit@plt+0x64438> │ │ │ │ @@ -102673,19 +102673,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq r6, [r8, #-1384] @ 0xfffffa98 │ │ │ │ + strbeq r6, [r8, #-1368] @ 0xfffffaa8 │ │ │ │ ldrbteq r1, [ip], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70940 <__cxa_atexit@plt+0x644e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102718,18 +102718,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strbeq r6, [r8, #-1176] @ 0xfffffb68 │ │ │ │ + strbeq r6, [r8, #-1160] @ 0xfffffb78 │ │ │ │ ldrbteq r1, [ip], #2684 @ 0xa7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -102766,17 +102766,17 @@ │ │ │ │ b 707d8 <__cxa_atexit@plt+0x64380> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbeq r6, [r8, #-1012] @ 0xfffffc0c │ │ │ │ - strbeq r6, [r8, #-1336] @ 0xfffffac8 │ │ │ │ - strbeq r6, [r8, #-1692] @ 0xfffff964 │ │ │ │ + strbeq r6, [r8, #-996] @ 0xfffffc1c │ │ │ │ + strbeq r6, [r8, #-1320] @ 0xfffffad8 │ │ │ │ + strbeq r6, [r8, #-1676] @ 0xfffff974 │ │ │ │ ldrbteq r1, [ip], #1976 @ 0x7b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 70a58 <__cxa_atexit@plt+0x64600> │ │ │ │ @@ -102826,15 +102826,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ ldrbteq r1, [ip], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #4]! │ │ │ │ @@ -102861,15 +102861,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, fp │ │ │ │ b 70a6c <__cxa_atexit@plt+0x64614> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ ldrbteq r1, [ip], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70bd8 <__cxa_atexit@plt+0x64780> │ │ │ │ @@ -102878,33 +102878,33 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 70cc0 <__cxa_atexit@plt+0x64868> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8, #-456] @ 0xfffffe38 │ │ │ │ + strbeq r6, [r8, #-440] @ 0xfffffe48 │ │ │ │ ldrbteq r0, [ip], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70c1c <__cxa_atexit@plt+0x647c4> │ │ │ │ ldr r2, [pc, #32] @ 70c24 <__cxa_atexit@plt+0x647cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 70c28 <__cxa_atexit@plt+0x647d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8, #-396] @ 0xfffffe74 │ │ │ │ - strbeq r6, [r8, #-924] @ 0xfffffc64 │ │ │ │ + strbeq r6, [r8, #-380] @ 0xfffffe84 │ │ │ │ + strbeq r6, [r8, #-908] @ 0xfffffc74 │ │ │ │ ldrbteq r1, [ip], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70c88 <__cxa_atexit@plt+0x64830> │ │ │ │ @@ -102919,25 +102919,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 70cac <__cxa_atexit@plt+0x64854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r6, [r8, #-296] @ 0xfffffed8 │ │ │ │ - strbeq r6, [r8, #-1260] @ 0xfffffb14 │ │ │ │ + strbeq r6, [r8, #-280] @ 0xfffffee8 │ │ │ │ + strbeq r6, [r8, #-1244] @ 0xfffffb24 │ │ │ │ ldrbteq r1, [ip], #1856 @ 0x740 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70da8 <__cxa_atexit@plt+0x64950> │ │ │ │ @@ -103001,24 +103001,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ ldrbteq r1, [ip], #1628 @ 0x65c │ │ │ │ - strbeq r6, [r8, #-28] @ 0xffffffe4 │ │ │ │ + strbeq r6, [r8, #-12] │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strbeq r6, [r8, #-176] @ 0xffffff50 │ │ │ │ - strbeq r6, [r8, #-140] @ 0xffffff74 │ │ │ │ - strbeq r6, [r8, #-1060] @ 0xfffffbdc │ │ │ │ - strbeq r6, [r8, #-64] @ 0xffffffc0 │ │ │ │ + strbeq r6, [r8, #-160] @ 0xffffff60 │ │ │ │ + strbeq r6, [r8, #-124] @ 0xffffff84 │ │ │ │ + strbeq r6, [r8, #-1044] @ 0xfffffbec │ │ │ │ + strbeq r6, [r8, #-48] @ 0xffffffd0 │ │ │ │ ldrbteq r1, [ip], #1552 @ 0x610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70ea4 <__cxa_atexit@plt+0x64a4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103063,21 +103063,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r8, #-3852] @ 0xfffff0f4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r8, #-3836] @ 0xfffff104 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - strbeq r5, [r8, #-3948] @ 0xfffff094 │ │ │ │ - strbeq r5, [r8, #-3976] @ 0xfffff078 │ │ │ │ - strbeq r5, [r8, #-3940] @ 0xfffff09c │ │ │ │ - strbeq r6, [r8, #-768] @ 0xfffffd00 │ │ │ │ + strbeq r5, [r8, #-3932] @ 0xfffff0a4 │ │ │ │ + strbeq r5, [r8, #-3960] @ 0xfffff088 │ │ │ │ + strbeq r5, [r8, #-3924] @ 0xfffff0ac │ │ │ │ + strbeq r6, [r8, #-752] @ 0xfffffd10 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ ldrbteq r1, [ip], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70f18 <__cxa_atexit@plt+0x64ac0> │ │ │ │ @@ -103086,15 +103086,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 70f30 <__cxa_atexit@plt+0x64ad8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8, #-3720] @ 0xfffff178 │ │ │ │ + strbeq r5, [r8, #-3704] @ 0xfffff188 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 70fc4 <__cxa_atexit@plt+0x64b6c> │ │ │ │ ldr r3, [pc, #168] @ 70fec <__cxa_atexit@plt+0x64b94> │ │ │ │ @@ -103136,20 +103136,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrbteq r1, [ip], #1096 @ 0x448 │ │ │ │ - strbeq r6, [r8, #-128] @ 0xffffff80 │ │ │ │ + strbeq r6, [r8, #-112] @ 0xffffff90 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq r5, [r8, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq r5, [r8, #-3604] @ 0xfffff1ec │ │ │ │ ldrbteq r1, [ip], #1036 @ 0x40c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 71064 <__cxa_atexit@plt+0x64c0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -103175,18 +103175,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r8, #-4048] @ 0xfffff030 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r8, #-4032] @ 0xfffff040 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq r5, [r8, #-3428] @ 0xfffff29c │ │ │ │ + strbeq r5, [r8, #-3412] @ 0xfffff2ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 710f4 <__cxa_atexit@plt+0x64c9c> │ │ │ │ ldr r3, [pc, #80] @ 71104 <__cxa_atexit@plt+0x64cac> │ │ │ │ @@ -103208,27 +103208,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7110c <__cxa_atexit@plt+0x64cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r6, [r8, #-144] @ 0xffffff70 │ │ │ │ + strbeq r6, [r8, #-128] @ 0xffffff80 │ │ │ │ ldrbteq r1, [ip], #804 @ 0x324 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 71138 <__cxa_atexit@plt+0x64ce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, r3, #73 @ 0x49 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ addeq r7, r3, #256 @ 0x100 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r8, #-72] @ 0xffffffb8 │ │ │ │ + strbeq r6, [r8, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 711d4 <__cxa_atexit@plt+0x64d7c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -103242,15 +103242,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 711e0 <__cxa_atexit@plt+0x64d88> │ │ │ │ cmp r8, #1 │ │ │ │ bne 71194 <__cxa_atexit@plt+0x64d3c> │ │ │ │ ldr r7, [pc, #116] @ 71200 <__cxa_atexit@plt+0x64da8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #108] @ 71208 <__cxa_atexit@plt+0x64db0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 7120c <__cxa_atexit@plt+0x64db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -103258,31 +103258,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 71204 <__cxa_atexit@plt+0x64dac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8, #-3120] @ 0xfffff3d0 │ │ │ │ + strbeq r5, [r8, #-3104] @ 0xfffff3e0 │ │ │ │ ldrbteq r1, [ip], #532 @ 0x214 │ │ │ │ ldrbteq r1, [ip], #584 @ 0x248 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r5, [r8, #-4032] @ 0xfffff040 │ │ │ │ - strbeq r5, [r8, #-3060] @ 0xfffff40c │ │ │ │ + strbeq r5, [r8, #-4016] @ 0xfffff050 │ │ │ │ + strbeq r5, [r8, #-3044] @ 0xfffff41c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -103316,16 +103316,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [ip], #348 @ 0x15c │ │ │ │ ldrbteq r1, [ip], #404 @ 0x194 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r5, [r8, #-3844] @ 0xfffff0fc │ │ │ │ - strbeq r5, [r8, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq r5, [r8, #-3828] @ 0xfffff10c │ │ │ │ + strbeq r5, [r8, #-2848] @ 0xfffff4e0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 71358 <__cxa_atexit@plt+0x64f00> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -103339,15 +103339,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 71364 <__cxa_atexit@plt+0x64f0c> │ │ │ │ cmp r8, #1 │ │ │ │ bne 71318 <__cxa_atexit@plt+0x64ec0> │ │ │ │ ldr r7, [pc, #116] @ 71384 <__cxa_atexit@plt+0x64f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #108] @ 7138c <__cxa_atexit@plt+0x64f34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 71390 <__cxa_atexit@plt+0x64f38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -103355,31 +103355,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 71388 <__cxa_atexit@plt+0x64f30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8, #-2732] @ 0xfffff554 │ │ │ │ + strbeq r5, [r8, #-2716] @ 0xfffff564 │ │ │ │ ldrbteq r1, [ip], #144 @ 0x90 │ │ │ │ ldrbteq r1, [ip], #200 @ 0xc8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r5, [r8, #-3644] @ 0xfffff1c4 │ │ │ │ - strbeq r5, [r8, #-2672] @ 0xfffff590 │ │ │ │ + strbeq r5, [r8, #-3628] @ 0xfffff1d4 │ │ │ │ + strbeq r5, [r8, #-2656] @ 0xfffff5a0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -103413,16 +103413,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [ip], #4056 @ 0xfd8 │ │ │ │ ldrbteq r1, [ip], #20 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r5, [r8, #-3456] @ 0xfffff280 │ │ │ │ - strbeq r5, [r8, #-2476] @ 0xfffff654 │ │ │ │ + strbeq r5, [r8, #-3440] @ 0xfffff290 │ │ │ │ + strbeq r5, [r8, #-2460] @ 0xfffff664 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 714dc <__cxa_atexit@plt+0x65084> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -103436,15 +103436,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 714e8 <__cxa_atexit@plt+0x65090> │ │ │ │ cmp r8, #1 │ │ │ │ bne 7149c <__cxa_atexit@plt+0x65044> │ │ │ │ ldr r7, [pc, #116] @ 71508 <__cxa_atexit@plt+0x650b0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #108] @ 71510 <__cxa_atexit@plt+0x650b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 71514 <__cxa_atexit@plt+0x650bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -103452,31 +103452,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 7150c <__cxa_atexit@plt+0x650b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8, #-2344] @ 0xfffff6d8 │ │ │ │ + strbeq r5, [r8, #-2328] @ 0xfffff6e8 │ │ │ │ ldrbteq r0, [ip], #3852 @ 0xf0c │ │ │ │ ldrbteq r0, [ip], #3912 @ 0xf48 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r5, [r8, #-3256] @ 0xfffff348 │ │ │ │ - strbeq r5, [r8, #-2284] @ 0xfffff714 │ │ │ │ + strbeq r5, [r8, #-3240] @ 0xfffff358 │ │ │ │ + strbeq r5, [r8, #-2268] @ 0xfffff724 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -103510,16 +103510,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [ip], #3668 @ 0xe54 │ │ │ │ ldrbteq r0, [ip], #3732 @ 0xe94 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r5, [r8, #-3068] @ 0xfffff404 │ │ │ │ - strbeq r5, [r8, #-2088] @ 0xfffff7d8 │ │ │ │ + strbeq r5, [r8, #-3052] @ 0xfffff414 │ │ │ │ + strbeq r5, [r8, #-2072] @ 0xfffff7e8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 71660 <__cxa_atexit@plt+0x65208> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -103533,15 +103533,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 7166c <__cxa_atexit@plt+0x65214> │ │ │ │ cmp r8, #1 │ │ │ │ bne 71620 <__cxa_atexit@plt+0x651c8> │ │ │ │ ldr r7, [pc, #116] @ 7168c <__cxa_atexit@plt+0x65234> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #108] @ 71694 <__cxa_atexit@plt+0x6523c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 71698 <__cxa_atexit@plt+0x65240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -103549,31 +103549,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 71690 <__cxa_atexit@plt+0x65238> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8, #-1956] @ 0xfffff85c │ │ │ │ + strbeq r5, [r8, #-1940] @ 0xfffff86c │ │ │ │ ldrbteq r0, [ip], #3464 @ 0xd88 │ │ │ │ ldrbteq r0, [ip], #3528 @ 0xdc8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r5, [r8, #-2868] @ 0xfffff4cc │ │ │ │ - strbeq r5, [r8, #-1896] @ 0xfffff898 │ │ │ │ + strbeq r5, [r8, #-2852] @ 0xfffff4dc │ │ │ │ + strbeq r5, [r8, #-1880] @ 0xfffff8a8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -103607,16 +103607,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [ip], #3280 @ 0xcd0 │ │ │ │ ldrbteq r0, [ip], #3348 @ 0xd14 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r5, [r8, #-2680] @ 0xfffff588 │ │ │ │ - strbeq r5, [r8, #-1700] @ 0xfffff95c │ │ │ │ + strbeq r5, [r8, #-2664] @ 0xfffff598 │ │ │ │ + strbeq r5, [r8, #-1684] @ 0xfffff96c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 717e4 <__cxa_atexit@plt+0x6538c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -103630,15 +103630,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 717f0 <__cxa_atexit@plt+0x65398> │ │ │ │ cmp r8, #1 │ │ │ │ bne 717a4 <__cxa_atexit@plt+0x6534c> │ │ │ │ ldr r7, [pc, #116] @ 71810 <__cxa_atexit@plt+0x653b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #108] @ 71818 <__cxa_atexit@plt+0x653c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ 7181c <__cxa_atexit@plt+0x653c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -103646,31 +103646,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 71814 <__cxa_atexit@plt+0x653bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8, #-1568] @ 0xfffff9e0 │ │ │ │ + strbeq r5, [r8, #-1552] @ 0xfffff9f0 │ │ │ │ ldrbteq r0, [ip], #3076 @ 0xc04 │ │ │ │ ldrbteq r0, [ip], #3144 @ 0xc48 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r5, [r8, #-2480] @ 0xfffff650 │ │ │ │ - strbeq r5, [r8, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq r5, [r8, #-2464] @ 0xfffff660 │ │ │ │ + strbeq r5, [r8, #-1492] @ 0xfffffa2c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -103704,16 +103704,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [ip], #2892 @ 0xb4c │ │ │ │ ldrbteq r0, [ip], #2964 @ 0xb94 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r5, [r8, #-2292] @ 0xfffff70c │ │ │ │ - strbeq r5, [r8, #-1312] @ 0xfffffae0 │ │ │ │ + strbeq r5, [r8, #-2276] @ 0xfffff71c │ │ │ │ + strbeq r5, [r8, #-1296] @ 0xfffffaf0 │ │ │ │ ldrbteq r0, [ip], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71954 <__cxa_atexit@plt+0x654fc> │ │ │ │ ldr lr, [pc, #108] @ 7195c <__cxa_atexit@plt+0x65504> │ │ │ │ @@ -103742,15 +103742,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r5, [r8, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq r5, [r8, #-1144] @ 0xfffffb88 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq r0, [ip], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 71998 <__cxa_atexit@plt+0x65540> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -103865,44 +103865,44 @@ │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #68] @ 71bb0 <__cxa_atexit@plt+0x65758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 71bac <__cxa_atexit@plt+0x65754> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq r5, [r8, #-804] @ 0xfffffcdc │ │ │ │ - strbeq r5, [r8, #-660] @ 0xfffffd6c │ │ │ │ + strbeq r5, [r8, #-788] @ 0xfffffcec │ │ │ │ + strbeq r5, [r8, #-644] @ 0xfffffd7c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq r0, [ip], #2084 @ 0x824 │ │ │ │ ldrbteq pc, [fp], #848 @ 0x350 @ │ │ │ │ - strbeq r5, [r8, #-860] @ 0xfffffca4 │ │ │ │ - strbeq r5, [r8, #-1700] @ 0xfffff95c │ │ │ │ - strbeq r5, [r8, #-1492] @ 0xfffffa2c │ │ │ │ + strbeq r5, [r8, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq r5, [r8, #-1684] @ 0xfffff96c │ │ │ │ + strbeq r5, [r8, #-1476] @ 0xfffffa3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -103922,16 +103922,16 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 71c38 <__cxa_atexit@plt+0x657e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r5, [r8, #-1276] @ 0xfffffb04 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r5, [r8, #-1260] @ 0xfffffb14 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -103949,16 +103949,16 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 71ca4 <__cxa_atexit@plt+0x6584c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r5, [r8, #-1148] @ 0xfffffb84 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r5, [r8, #-1132] @ 0xfffffb94 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -103977,53 +103977,53 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r8, #-188] @ 0xffffff44 │ │ │ │ - strbeq r5, [r8, #-1028] @ 0xfffffbfc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r8, #-172] @ 0xffffff54 │ │ │ │ + strbeq r5, [r8, #-1012] @ 0xfffffc0c │ │ │ │ ldrbteq pc, [fp], #1012 @ 0x3f4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71d50 <__cxa_atexit@plt+0x658f8> │ │ │ │ ldr r2, [pc, #32] @ 71d58 <__cxa_atexit@plt+0x65900> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 71d5c <__cxa_atexit@plt+0x65904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8, #-88] @ 0xffffffa8 │ │ │ │ - strbeq r5, [r8, #-616] @ 0xfffffd98 │ │ │ │ + strbeq r5, [r8, #-72] @ 0xffffffb8 │ │ │ │ + strbeq r5, [r8, #-600] @ 0xfffffda8 │ │ │ │ ldrbteq r0, [ip], #1072 @ 0x430 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71d98 <__cxa_atexit@plt+0x65940> │ │ │ │ ldr r2, [pc, #32] @ 71da0 <__cxa_atexit@plt+0x65948> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 71da4 <__cxa_atexit@plt+0x6594c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r8, #-16] │ │ │ │ - strbeq r5, [r8, #-928] @ 0xfffffc60 │ │ │ │ + strbeq r5, [r8, #-0] │ │ │ │ + strbeq r5, [r8, #-912] @ 0xfffffc70 │ │ │ │ ldrbteq r0, [ip], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 71e30 <__cxa_atexit@plt+0x659d8> │ │ │ │ @@ -104046,52 +104046,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 71e48 <__cxa_atexit@plt+0x659f0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r4, [r8, #-4012] @ 0xfffff054 │ │ │ │ + strbeq r4, [r8, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq r0, [ip], #1060 @ 0x424 │ │ │ │ ldrbteq r0, [ip], #2412 @ 0x96c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 71e80 <__cxa_atexit@plt+0x65a28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 71e84 <__cxa_atexit@plt+0x65a2c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r0, [ip], #956 @ 0x3bc │ │ │ │ ldrbteq r0, [ip], #2332 @ 0x91c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 71eb0 <__cxa_atexit@plt+0x65a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 71eb4 <__cxa_atexit@plt+0x65a5c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [r8, #-392] @ 0xfffffe78 │ │ │ │ + strbeq r5, [r8, #-376] @ 0xfffffe88 │ │ │ │ ldrbteq r0, [ip], #2284 @ 0x8ec │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -104104,18 +104104,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r0, [ip], #528 @ 0x210 │ │ │ │ ldrbteq r0, [ip], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -104123,15 +104123,15 @@ │ │ │ │ bne 71f58 <__cxa_atexit@plt+0x65b00> │ │ │ │ ldr r3, [pc, #136] @ 71fcc <__cxa_atexit@plt+0x65b74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #128] @ 71fd0 <__cxa_atexit@plt+0x65b78> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #96] @ 71fc0 <__cxa_atexit@plt+0x65b68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 71f9c <__cxa_atexit@plt+0x65b44> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -104140,69 +104140,69 @@ │ │ │ │ bne 71fa4 <__cxa_atexit@plt+0x65b4c> │ │ │ │ ldr r3, [pc, #60] @ 71fc4 <__cxa_atexit@plt+0x65b6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #52] @ 71fc8 <__cxa_atexit@plt+0x65b70> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 71fd4 <__cxa_atexit@plt+0x65b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #28] @ 71fd8 <__cxa_atexit@plt+0x65b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ ldrbteq r0, [ip], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrbteq r0, [ip], #776 @ 0x308 │ │ │ │ muleq r0, r4, r3 │ │ │ │ - strbeq r5, [r8, #-380] @ 0xfffffe84 │ │ │ │ + strbeq r5, [r8, #-364] @ 0xfffffe94 │ │ │ │ ldrbteq r0, [ip], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 72004 <__cxa_atexit@plt+0x65bac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 72008 <__cxa_atexit@plt+0x65bb0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [r8, #-52] @ 0xffffffcc │ │ │ │ + strbeq r5, [r8, #-36] @ 0xffffffdc │ │ │ │ ldrbteq r0, [ip], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 72038 <__cxa_atexit@plt+0x65be0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [pc, #8] @ 7203c <__cxa_atexit@plt+0x65be4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [r8, #-260] @ 0xfffffefc │ │ │ │ + strbeq r5, [r8, #-244] @ 0xffffff0c │ │ │ │ ldrbteq r0, [ip], #1828 @ 0x724 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 72074 <__cxa_atexit@plt+0x65c1c> │ │ │ │ ldr r3, [pc, #96] @ 720c4 <__cxa_atexit@plt+0x65c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #92] @ 720c8 <__cxa_atexit@plt+0x65c70> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 720b4 <__cxa_atexit@plt+0x65c5c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #60] @ 720cc <__cxa_atexit@plt+0x65c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -104214,30 +104214,30 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r0, [ip], #512 @ 0x200 │ │ │ │ - strbeq r4, [r8, #-4004] @ 0xfffff05c │ │ │ │ + strbeq r4, [r8, #-3988] @ 0xfffff06c │ │ │ │ ldrbteq pc, [fp], #3344 @ 0xd10 @ │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 720f8 <__cxa_atexit@plt+0x65ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 720fc <__cxa_atexit@plt+0x65ca4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r4, [r8, #-3904] @ 0xfffff0c0 │ │ │ │ + strbeq r4, [r8, #-3888] @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72148 <__cxa_atexit@plt+0x65cf0> │ │ │ │ @@ -104250,79 +104250,79 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r8, #-3852] @ 0xfffff0f4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r8, #-3836] @ 0xfffff104 │ │ │ │ ldrbteq r0, [ip], #1580 @ 0x62c │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 72190 <__cxa_atexit@plt+0x65d38> │ │ │ │ ldr r3, [pc, #56] @ 721b4 <__cxa_atexit@plt+0x65d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #48] @ 721b8 <__cxa_atexit@plt+0x65d60> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #20] @ 721ac <__cxa_atexit@plt+0x65d54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 721b0 <__cxa_atexit@plt+0x65d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - strbeq r4, [r8, #-3984] @ 0xfffff070 │ │ │ │ + strbeq r4, [r8, #-3968] @ 0xfffff080 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrbteq r0, [ip], #188 @ 0xbc │ │ │ │ ldrbteq r0, [ip], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 721e4 <__cxa_atexit@plt+0x65d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 721e8 <__cxa_atexit@plt+0x65d90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r4, [r8, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq r4, [r8, #-3652] @ 0xfffff1bc │ │ │ │ ldrbteq r0, [ip], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 72218 <__cxa_atexit@plt+0x65dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [pc, #8] @ 7221c <__cxa_atexit@plt+0x65dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r4, [r8, #-3876] @ 0xfffff0dc │ │ │ │ + strbeq r4, [r8, #-3860] @ 0xfffff0ec │ │ │ │ ldrbteq r0, [ip], #1348 @ 0x544 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 72254 <__cxa_atexit@plt+0x65dfc> │ │ │ │ ldr r3, [pc, #96] @ 722a4 <__cxa_atexit@plt+0x65e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #92] @ 722a8 <__cxa_atexit@plt+0x65e50> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 72294 <__cxa_atexit@plt+0x65e3c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #60] @ 722ac <__cxa_atexit@plt+0x65e54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -104334,30 +104334,30 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r0, [ip], #32 │ │ │ │ - strbeq r4, [r8, #-3524] @ 0xfffff23c │ │ │ │ + strbeq r4, [r8, #-3508] @ 0xfffff24c │ │ │ │ ldrbteq pc, [fp], #2864 @ 0xb30 @ │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 722d8 <__cxa_atexit@plt+0x65e80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 722dc <__cxa_atexit@plt+0x65e84> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r4, [r8, #-3424] @ 0xfffff2a0 │ │ │ │ + strbeq r4, [r8, #-3408] @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72328 <__cxa_atexit@plt+0x65ed0> │ │ │ │ @@ -104370,31 +104370,31 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r8, #-3372] @ 0xfffff2d4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r8, #-3356] @ 0xfffff2e4 │ │ │ │ ldrbteq r0, [ip], #1068 @ 0x42c │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 72374 <__cxa_atexit@plt+0x65f1c> │ │ │ │ ldr r5, [pc, #100] @ 723c4 <__cxa_atexit@plt+0x65f6c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #96] @ 723c8 <__cxa_atexit@plt+0x65f70> │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 723b4 <__cxa_atexit@plt+0x65f5c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #60] @ 723cc <__cxa_atexit@plt+0x65f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -104406,30 +104406,30 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq pc, [fp], #3844 @ 0xf04 @ │ │ │ │ - strbeq r4, [r8, #-3236] @ 0xfffff35c │ │ │ │ + strbeq r4, [r8, #-3220] @ 0xfffff36c │ │ │ │ ldrbteq pc, [fp], #2576 @ 0xa10 @ │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 723f8 <__cxa_atexit@plt+0x65fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 723fc <__cxa_atexit@plt+0x65fa4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r4, [r8, #-3136] @ 0xfffff3c0 │ │ │ │ + strbeq r4, [r8, #-3120] @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72448 <__cxa_atexit@plt+0x65ff0> │ │ │ │ @@ -104442,73 +104442,73 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r8, #-3084] @ 0xfffff3f4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r8, #-3068] @ 0xfffff404 │ │ │ │ ldrbteq r0, [ip], #608 @ 0x260 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72490 <__cxa_atexit@plt+0x66038> │ │ │ │ ldr r2, [pc, #32] @ 72498 <__cxa_atexit@plt+0x66040> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r7, [pc, #20] @ 7249c <__cxa_atexit@plt+0x66044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r4, [r8, #-3232] @ 0xfffff360 │ │ │ │ + strbeq r4, [r8, #-3216] @ 0xfffff370 │ │ │ │ ldrbteq r0, [ip], #524 @ 0x20c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 724dc <__cxa_atexit@plt+0x66084> │ │ │ │ ldr r7, [pc, #68] @ 7250c <__cxa_atexit@plt+0x660b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #56] @ 72510 <__cxa_atexit@plt+0x660b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [pc, #36] @ 72508 <__cxa_atexit@plt+0x660b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 72500 <__cxa_atexit@plt+0x660a8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r3, #8 │ │ │ │ - b 4007c0 <__cxa_atexit@plt+0x3f4368> │ │ │ │ + b 4007d4 <__cxa_atexit@plt+0x3f437c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [r8, #-3156] @ 0xfffff3ac │ │ │ │ + strbeq r4, [r8, #-3140] @ 0xfffff3bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4007c0 <__cxa_atexit@plt+0x3f4368> │ │ │ │ + b 4007d4 <__cxa_atexit@plt+0x3f437c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4007c0 <__cxa_atexit@plt+0x3f4368> │ │ │ │ + b 4007d4 <__cxa_atexit@plt+0x3f437c> │ │ │ │ ldrbteq r0, [ip], #396 @ 0x18c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -104538,29 +104538,29 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r4, [r8, #-2068] @ 0xfffff7ec │ │ │ │ + strbeq r4, [r8, #-2052] @ 0xfffff7fc │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ ldrbteq r0, [ip], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -104575,32 +104575,32 @@ │ │ │ │ ldr lr, [pc, #40] @ 72678 <__cxa_atexit@plt+0x66220> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq pc, [fp], #1892 @ 0x764 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 726a4 <__cxa_atexit@plt+0x6624c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 726a8 <__cxa_atexit@plt+0x66250> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r4, [r8, #-2452] @ 0xfffff66c │ │ │ │ + strbeq r4, [r8, #-2436] @ 0xfffff67c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 726f0 <__cxa_atexit@plt+0x66298> │ │ │ │ @@ -104612,16 +104612,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r8, #-2400] @ 0xfffff6a0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r8, #-2384] @ 0xfffff6b0 │ │ │ │ ldrbteq pc, [fp], #4052 @ 0xfd4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72740 <__cxa_atexit@plt+0x662e8> │ │ │ │ @@ -104629,19 +104629,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r7, [pc, #20] @ 7274c <__cxa_atexit@plt+0x662f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r4, [r8, #-2540] @ 0xfffff614 │ │ │ │ + strbeq r4, [r8, #-2524] @ 0xfffff624 │ │ │ │ ldrbteq pc, [fp], #3960 @ 0xf78 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -104680,20 +104680,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ b 72800 <__cxa_atexit@plt+0x663a8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r8, #-1604] @ 0xfffff9bc │ │ │ │ - strbeq r4, [r8, #-1528] @ 0xfffffa08 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r8, #-1588] @ 0xfffff9cc │ │ │ │ + strbeq r4, [r8, #-1512] @ 0xfffffa18 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - strbeq r4, [r8, #-1672] @ 0xfffff978 │ │ │ │ - strbeq r4, [r8, #-1584] @ 0xfffff9d0 │ │ │ │ + strbeq r4, [r8, #-1656] @ 0xfffff988 │ │ │ │ + strbeq r4, [r8, #-1568] @ 0xfffff9e0 │ │ │ │ ldrbteq pc, [fp], #2356 @ 0x934 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 728a0 <__cxa_atexit@plt+0x66448> │ │ │ │ ldr r2, [pc, #124] @ 728bc <__cxa_atexit@plt+0x66464> │ │ │ │ @@ -104714,30 +104714,30 @@ │ │ │ │ bhi 728a8 <__cxa_atexit@plt+0x66450> │ │ │ │ ldr r7, [pc, #72] @ 728c8 <__cxa_atexit@plt+0x66470> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #60] @ 728cc <__cxa_atexit@plt+0x66474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 728c4 <__cxa_atexit@plt+0x6646c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrbteq pc, [fp], #2220 @ 0x8ac @ │ │ │ │ @ instruction: 0xffffb12c │ │ │ │ - strbeq r4, [r8, #-2196] @ 0xfffff76c │ │ │ │ + strbeq r4, [r8, #-2180] @ 0xfffff77c │ │ │ │ ldrbteq pc, [fp], #2180 @ 0x884 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 72928 <__cxa_atexit@plt+0x664d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -104747,22 +104747,22 @@ │ │ │ │ bhi 72918 <__cxa_atexit@plt+0x664c0> │ │ │ │ ldr r7, [pc, #40] @ 7292c <__cxa_atexit@plt+0x664d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #28] @ 72930 <__cxa_atexit@plt+0x664d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #20] @ 72934 <__cxa_atexit@plt+0x664dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffb0a8 │ │ │ │ - strbeq r4, [r8, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq r4, [r8, #-2048] @ 0xfffff800 │ │ │ │ ldrbteq pc, [fp], #2108 @ 0x83c @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r8, r3, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -104805,18 +104805,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [fp], #2604 @ 0xa2c @ │ │ │ │ ldrbteq pc, [fp], #2512 @ 0x9d0 @ │ │ │ │ - strbeq r4, [r8, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq r4, [r8, #-1056] @ 0xfffffbe0 │ │ │ │ @ instruction: 0xffffda28 │ │ │ │ - strbeq r4, [r8, #-1988] @ 0xfffff83c │ │ │ │ - strbeq r4, [r8, #-1008] @ 0xfffffc10 │ │ │ │ + strbeq r4, [r8, #-1972] @ 0xfffff84c │ │ │ │ + strbeq r4, [r8, #-992] @ 0xfffffc20 │ │ │ │ ldrbteq pc, [fp], #1864 @ 0x748 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -104849,28 +104849,28 @@ │ │ │ │ ldr r2, [r3, #-16] │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str sl, [r3, #-16] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r4, [r8, #-836] @ 0xfffffcbc │ │ │ │ + strbeq r4, [r8, #-820] @ 0xfffffccc │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrbteq pc, [fp], #1640 @ 0x668 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -104888,18 +104888,18 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -104913,16 +104913,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r8, #-1196] @ 0xfffffb54 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r8, #-1180] @ 0xfffffb64 │ │ │ │ ldrbteq pc, [fp], #2788 @ 0xae4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -104963,15 +104963,15 @@ │ │ │ │ bne 72c78 <__cxa_atexit@plt+0x66820> │ │ │ │ ldr r7, [pc, #116] @ 72cd8 <__cxa_atexit@plt+0x66880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #104] @ 72cdc <__cxa_atexit@plt+0x66884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 72cc4 <__cxa_atexit@plt+0x6686c> │ │ │ │ ldr r7, [pc, #80] @ 72ce0 <__cxa_atexit@plt+0x66888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -104986,33 +104986,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq r4, [r8, #-1276] @ 0xfffffb04 │ │ │ │ - strbeq r4, [r8, #-388] @ 0xfffffe7c │ │ │ │ - strbeq r4, [r8, #-304] @ 0xfffffed0 │ │ │ │ + strbeq r4, [r8, #-1260] @ 0xfffffb14 │ │ │ │ + strbeq r4, [r8, #-372] @ 0xfffffe8c │ │ │ │ + strbeq r4, [r8, #-288] @ 0xfffffee0 │ │ │ │ ldrbteq pc, [fp], #2484 @ 0x9b4 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 72d1c <__cxa_atexit@plt+0x668c4> │ │ │ │ ldr r7, [pc, #100] @ 72d6c <__cxa_atexit@plt+0x66914> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #88] @ 72d70 <__cxa_atexit@plt+0x66918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 72d5c <__cxa_atexit@plt+0x66904> │ │ │ │ ldr r7, [pc, #64] @ 72d74 <__cxa_atexit@plt+0x6691c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -105024,19 +105024,19 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r4, [r8, #-1112] @ 0xfffffba8 │ │ │ │ - strbeq r4, [r8, #-224] @ 0xffffff20 │ │ │ │ - strbeq r4, [r8, #-140] @ 0xffffff74 │ │ │ │ + strbeq r4, [r8, #-1096] @ 0xfffffbb8 │ │ │ │ + strbeq r4, [r8, #-208] @ 0xffffff30 │ │ │ │ + strbeq r4, [r8, #-124] @ 0xffffff84 │ │ │ │ ldrbteq pc, [fp], #2320 @ 0x910 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 72df8 <__cxa_atexit@plt+0x669a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -105066,28 +105066,28 @@ │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #52] @ 72e34 <__cxa_atexit@plt+0x669dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #40] @ 72e38 <__cxa_atexit@plt+0x669e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r6, [pc, #20] @ 72e30 <__cxa_atexit@plt+0x669d8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r4, [r8, #-868] @ 0xfffffc9c │ │ │ │ + strbeq r4, [r8, #-852] @ 0xfffffcac │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - strbeq r4, [r8, #-88] @ 0xffffffa8 │ │ │ │ - strbeq r4, [r8, #-0] │ │ │ │ + strbeq r4, [r8, #-72] @ 0xffffffb8 │ │ │ │ + strbeq r3, [r8, #-4080] @ 0xfffff010 │ │ │ │ ldrbteq pc, [fp], #780 @ 0x30c @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 72ef4 <__cxa_atexit@plt+0x66a9c> │ │ │ │ ldr r3, [pc, #256] @ 72f68 <__cxa_atexit@plt+0x66b10> │ │ │ │ @@ -105144,30 +105144,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #28] @ 72f70 <__cxa_atexit@plt+0x66b18> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r4, r1 │ │ │ │ - strbeq r3, [r8, #-3848] @ 0xfffff0f8 │ │ │ │ - strbeq r3, [r8, #-3764] @ 0xfffff14c │ │ │ │ + strbeq r3, [r8, #-3832] @ 0xfffff108 │ │ │ │ + strbeq r3, [r8, #-3748] @ 0xfffff15c │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - strbeq r3, [r8, #-3932] @ 0xfffff0a4 │ │ │ │ - strbeq r3, [r8, #-3844] @ 0xfffff0fc │ │ │ │ + strbeq r3, [r8, #-3916] @ 0xfffff0b4 │ │ │ │ + strbeq r3, [r8, #-3828] @ 0xfffff10c │ │ │ │ ldrbteq pc, [fp], #460 @ 0x1cc @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 73034 <__cxa_atexit@plt+0x66bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -105202,20 +105202,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 73038 <__cxa_atexit@plt+0x66be0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - strbeq r3, [r8, #-3648] @ 0xfffff1c0 │ │ │ │ - strbeq r3, [r8, #-3560] @ 0xfffff218 │ │ │ │ + strbeq r3, [r8, #-3632] @ 0xfffff1d0 │ │ │ │ + strbeq r3, [r8, #-3544] @ 0xfffff228 │ │ │ │ ldrbteq pc, [fp], #268 @ 0x10c @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105241,18 +105241,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 730dc <__cxa_atexit@plt+0x66c84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ - strbeq r3, [r8, #-3476] @ 0xfffff26c │ │ │ │ - strbeq r3, [r8, #-3388] @ 0xfffff2c4 │ │ │ │ + strbeq r3, [r8, #-3460] @ 0xfffff27c │ │ │ │ + strbeq r3, [r8, #-3372] @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq pc, [fp], #116 @ 0x74 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -105279,55 +105279,55 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 73174 <__cxa_atexit@plt+0x66d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ - strbeq r3, [r8, #-3324] @ 0xfffff304 │ │ │ │ - strbeq r3, [r8, #-3236] @ 0xfffff35c │ │ │ │ + strbeq r3, [r8, #-3308] @ 0xfffff314 │ │ │ │ + strbeq r3, [r8, #-3220] @ 0xfffff36c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ ldrbteq lr, [fp], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 731b0 <__cxa_atexit@plt+0x66d58> │ │ │ │ ldr r2, [pc, #32] @ 731b8 <__cxa_atexit@plt+0x66d60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 731bc <__cxa_atexit@plt+0x66d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r8, #-3064] @ 0xfffff408 │ │ │ │ - strbeq r3, [r8, #-3980] @ 0xfffff074 │ │ │ │ + strbeq r3, [r8, #-3048] @ 0xfffff418 │ │ │ │ + strbeq r3, [r8, #-3964] @ 0xfffff084 │ │ │ │ ldrbteq lr, [fp], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 731f8 <__cxa_atexit@plt+0x66da0> │ │ │ │ ldr r2, [pc, #32] @ 73200 <__cxa_atexit@plt+0x66da8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 73204 <__cxa_atexit@plt+0x66dac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r8, #-2992] @ 0xfffff450 │ │ │ │ - strbeq r3, [r8, #-3888] @ 0xfffff0d0 │ │ │ │ + strbeq r3, [r8, #-2976] @ 0xfffff460 │ │ │ │ + strbeq r3, [r8, #-3872] @ 0xfffff0e0 │ │ │ │ ldrbteq lr, [fp], #3852 @ 0xf0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73264 <__cxa_atexit@plt+0x66e0c> │ │ │ │ @@ -105342,25 +105342,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 73288 <__cxa_atexit@plt+0x66e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r3, [r8, #-2892] @ 0xfffff4b4 │ │ │ │ - strbeq r3, [r8, #-3412] @ 0xfffff2ac │ │ │ │ + strbeq r3, [r8, #-2876] @ 0xfffff4c4 │ │ │ │ + strbeq r3, [r8, #-3396] @ 0xfffff2bc │ │ │ │ ldrbteq lr, [fp], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -105368,21 +105368,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 732dc <__cxa_atexit@plt+0x66e84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ 732e0 <__cxa_atexit@plt+0x66e88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r3, [r8, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq r3, [r8, #-3636] @ 0xfffff1cc │ │ │ │ ldrbteq pc, [fp], #1028 @ 0x404 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73354 <__cxa_atexit@plt+0x66efc> │ │ │ │ ldr r1, [pc, #104] @ 7336c <__cxa_atexit@plt+0x66f14> │ │ │ │ @@ -105402,25 +105402,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [pc, #44] @ 73378 <__cxa_atexit@plt+0x66f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r3, [r8, #-2672] @ 0xfffff590 │ │ │ │ + strbeq r3, [r8, #-2656] @ 0xfffff5a0 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ - strbeq r3, [r8, #-3544] @ 0xfffff228 │ │ │ │ + strbeq r3, [r8, #-3528] @ 0xfffff238 │ │ │ │ ldrbteq lr, [fp], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #108] @ 73400 <__cxa_atexit@plt+0x66fa8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -105439,21 +105439,21 @@ │ │ │ │ ldr lr, [pc, #56] @ 73408 <__cxa_atexit@plt+0x66fb0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrbteq lr, [fp], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -105469,18 +105469,18 @@ │ │ │ │ ldr lr, [pc, #40] @ 73470 <__cxa_atexit@plt+0x67018> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -105494,16 +105494,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r8, #-2968] @ 0xfffff468 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r8, #-2952] @ 0xfffff478 │ │ │ │ ldrbteq pc, [fp], #560 @ 0x230 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7358c <__cxa_atexit@plt+0x67134> │ │ │ │ @@ -105556,15 +105556,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r3, [r8, #-2184] @ 0xfffff778 │ │ │ │ + strbeq r3, [r8, #-2168] @ 0xfffff788 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -105587,31 +105587,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 73638 <__cxa_atexit@plt+0x671e0> │ │ │ │ ldr r3, [pc, #44] @ 73654 <__cxa_atexit@plt+0x671fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r3, [r8, #-1924] @ 0xfffff87c │ │ │ │ + strbeq r3, [r8, #-1908] @ 0xfffff88c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 73678 <__cxa_atexit@plt+0x67220> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105620,16 +105620,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r3, [r8, #-1976] @ 0xfffff848 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r3, [r8, #-1960] @ 0xfffff858 │ │ │ │ ldrbteq lr, [fp], #4028 @ 0xfbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 73738 <__cxa_atexit@plt+0x672e0> │ │ │ │ @@ -105648,52 +105648,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 73750 <__cxa_atexit@plt+0x672f8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r3, [r8, #-1688] @ 0xfffff968 │ │ │ │ + strbeq r3, [r8, #-1672] @ 0xfffff978 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq lr, [fp], #2924 @ 0xb6c │ │ │ │ ldrbteq lr, [fp], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 73788 <__cxa_atexit@plt+0x67330> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 7378c <__cxa_atexit@plt+0x67334> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq lr, [fp], #2820 @ 0xb04 │ │ │ │ ldrbteq lr, [fp], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 737b8 <__cxa_atexit@plt+0x67360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 737bc <__cxa_atexit@plt+0x67364> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r3, [r8, #-2176] @ 0xfffff780 │ │ │ │ + strbeq r3, [r8, #-2160] @ 0xfffff790 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73804 <__cxa_atexit@plt+0x673ac> │ │ │ │ @@ -105705,34 +105705,34 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r8, #-2124] @ 0xfffff7b4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r8, #-2108] @ 0xfffff7c4 │ │ │ │ ldrbteq lr, [fp], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7384c <__cxa_atexit@plt+0x673f4> │ │ │ │ ldr r2, [pc, #32] @ 73854 <__cxa_atexit@plt+0x673fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 73858 <__cxa_atexit@plt+0x67400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r8, #-1372] @ 0xfffffaa4 │ │ │ │ - strbeq r3, [r8, #-2268] @ 0xfffff724 │ │ │ │ + strbeq r3, [r8, #-1356] @ 0xfffffab4 │ │ │ │ + strbeq r3, [r8, #-2252] @ 0xfffff734 │ │ │ │ ldrbteq lr, [fp], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 738b8 <__cxa_atexit@plt+0x67460> │ │ │ │ @@ -105747,25 +105747,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 738dc <__cxa_atexit@plt+0x67484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r3, [r8, #-1272] @ 0xfffffb08 │ │ │ │ - strbeq r3, [r8, #-1792] @ 0xfffff900 │ │ │ │ + strbeq r3, [r8, #-1256] @ 0xfffffb18 │ │ │ │ + strbeq r3, [r8, #-1776] @ 0xfffff910 │ │ │ │ ldrbteq lr, [fp], #2116 @ 0x844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -105773,21 +105773,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 73930 <__cxa_atexit@plt+0x674d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ 73934 <__cxa_atexit@plt+0x674dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r3, [r8, #-2032] @ 0xfffff810 │ │ │ │ + strbeq r3, [r8, #-2016] @ 0xfffff820 │ │ │ │ ldrbteq lr, [fp], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 739a8 <__cxa_atexit@plt+0x67550> │ │ │ │ ldr r1, [pc, #104] @ 739c0 <__cxa_atexit@plt+0x67568> │ │ │ │ @@ -105807,25 +105807,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [pc, #44] @ 739cc <__cxa_atexit@plt+0x67574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r3, [r8, #-1052] @ 0xfffffbe4 │ │ │ │ + strbeq r3, [r8, #-1036] @ 0xfffffbf4 │ │ │ │ @ instruction: 0xffffedcc │ │ │ │ - strbeq r3, [r8, #-1924] @ 0xfffff87c │ │ │ │ + strbeq r3, [r8, #-1908] @ 0xfffff88c │ │ │ │ ldrbteq lr, [fp], #1876 @ 0x754 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #108] @ 73a54 <__cxa_atexit@plt+0x675fc> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -105844,21 +105844,21 @@ │ │ │ │ ldr lr, [pc, #56] @ 73a5c <__cxa_atexit@plt+0x67604> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrbteq lr, [fp], #1732 @ 0x6c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -105874,18 +105874,18 @@ │ │ │ │ ldr lr, [pc, #40] @ 73ac4 <__cxa_atexit@plt+0x6766c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -105899,16 +105899,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r8, #-1348] @ 0xfffffabc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r8, #-1332] @ 0xfffffacc │ │ │ │ ldrbteq lr, [fp], #3036 @ 0xbdc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 73be0 <__cxa_atexit@plt+0x67788> │ │ │ │ @@ -105961,15 +105961,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r3, [r8, #-564] @ 0xfffffdcc │ │ │ │ + strbeq r3, [r8, #-548] @ 0xfffffddc │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffff080 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -105992,31 +105992,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 73c8c <__cxa_atexit@plt+0x67834> │ │ │ │ ldr r3, [pc, #44] @ 73ca8 <__cxa_atexit@plt+0x67850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r3, [r8, #-304] @ 0xfffffed0 │ │ │ │ + strbeq r3, [r8, #-288] @ 0xfffffee0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 73ccc <__cxa_atexit@plt+0x67874> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106025,16 +106025,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r3, [r8, #-356] @ 0xfffffe9c │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r3, [r8, #-340] @ 0xfffffeac │ │ │ │ ldrbteq lr, [fp], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 73d8c <__cxa_atexit@plt+0x67934> │ │ │ │ @@ -106053,52 +106053,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 73da4 <__cxa_atexit@plt+0x6794c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r3, [r8, #-68] @ 0xffffffbc │ │ │ │ + strbeq r3, [r8, #-52] @ 0xffffffcc │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq lr, [fp], #1324 @ 0x52c │ │ │ │ ldrbteq lr, [fp], #2244 @ 0x8c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 73ddc <__cxa_atexit@plt+0x67984> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 73de0 <__cxa_atexit@plt+0x67988> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq lr, [fp], #1220 @ 0x4c4 │ │ │ │ ldrbteq sp, [fp], #4092 @ 0xffc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 73e0c <__cxa_atexit@plt+0x679b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 73e10 <__cxa_atexit@plt+0x679b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r3, [r8, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq r3, [r8, #-540] @ 0xfffffde4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73e58 <__cxa_atexit@plt+0x67a00> │ │ │ │ @@ -106110,34 +106110,34 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r8, #-504] @ 0xfffffe08 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r8, #-488] @ 0xfffffe18 │ │ │ │ ldrbteq lr, [fp], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73ea0 <__cxa_atexit@plt+0x67a48> │ │ │ │ ldr r2, [pc, #32] @ 73ea8 <__cxa_atexit@plt+0x67a50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 73eac <__cxa_atexit@plt+0x67a54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r8, #-3848] @ 0xfffff0f8 │ │ │ │ - strbeq r3, [r8, #-648] @ 0xfffffd78 │ │ │ │ + strbeq r2, [r8, #-3832] @ 0xfffff108 │ │ │ │ + strbeq r3, [r8, #-632] @ 0xfffffd88 │ │ │ │ ldrbteq lr, [fp], #612 @ 0x264 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73f0c <__cxa_atexit@plt+0x67ab4> │ │ │ │ @@ -106152,25 +106152,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 73f30 <__cxa_atexit@plt+0x67ad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r2, [r8, #-3748] @ 0xfffff15c │ │ │ │ - strbeq r3, [r8, #-172] @ 0xffffff54 │ │ │ │ + strbeq r2, [r8, #-3732] @ 0xfffff16c │ │ │ │ + strbeq r3, [r8, #-156] @ 0xffffff64 │ │ │ │ ldrbteq lr, [fp], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -106178,21 +106178,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 73f84 <__cxa_atexit@plt+0x67b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ 73f88 <__cxa_atexit@plt+0x67b30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r3, [r8, #-412] @ 0xfffffe64 │ │ │ │ + strbeq r3, [r8, #-396] @ 0xfffffe74 │ │ │ │ ldrbteq lr, [fp], #1884 @ 0x75c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73ffc <__cxa_atexit@plt+0x67ba4> │ │ │ │ ldr r1, [pc, #104] @ 74014 <__cxa_atexit@plt+0x67bbc> │ │ │ │ @@ -106212,25 +106212,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [pc, #44] @ 74020 <__cxa_atexit@plt+0x67bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r2, [r8, #-3528] @ 0xfffff238 │ │ │ │ + strbeq r2, [r8, #-3512] @ 0xfffff248 │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ - strbeq r3, [r8, #-304] @ 0xfffffed0 │ │ │ │ + strbeq r3, [r8, #-288] @ 0xfffffee0 │ │ │ │ ldrbteq lr, [fp], #256 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #108] @ 740a8 <__cxa_atexit@plt+0x67c50> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -106249,21 +106249,21 @@ │ │ │ │ ldr lr, [pc, #56] @ 740b0 <__cxa_atexit@plt+0x67c58> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrbteq lr, [fp], #112 @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -106279,18 +106279,18 @@ │ │ │ │ ldr lr, [pc, #40] @ 74118 <__cxa_atexit@plt+0x67cc0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -106304,16 +106304,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r8, #-3824] @ 0xfffff110 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r8, #-3808] @ 0xfffff120 │ │ │ │ ldrbteq lr, [fp], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 74234 <__cxa_atexit@plt+0x67ddc> │ │ │ │ @@ -106366,15 +106366,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r2, [r8, #-3040] @ 0xfffff420 │ │ │ │ + strbeq r2, [r8, #-3024] @ 0xfffff430 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffea2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -106397,31 +106397,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 742e0 <__cxa_atexit@plt+0x67e88> │ │ │ │ ldr r3, [pc, #44] @ 742fc <__cxa_atexit@plt+0x67ea4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [r8, #-2780] @ 0xfffff524 │ │ │ │ + strbeq r2, [r8, #-2764] @ 0xfffff534 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 74320 <__cxa_atexit@plt+0x67ec8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106430,52 +106430,52 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r2, [r8, #-2832] @ 0xfffff4f0 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r2, [r8, #-2816] @ 0xfffff500 │ │ │ │ ldrbteq sp, [fp], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 743a0 <__cxa_atexit@plt+0x67f48> │ │ │ │ ldr r2, [pc, #32] @ 743a8 <__cxa_atexit@plt+0x67f50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 743ac <__cxa_atexit@plt+0x67f54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r8, #-2568] @ 0xfffff5f8 │ │ │ │ - strbeq r2, [r8, #-3484] @ 0xfffff264 │ │ │ │ + strbeq r2, [r8, #-2552] @ 0xfffff608 │ │ │ │ + strbeq r2, [r8, #-3468] @ 0xfffff274 │ │ │ │ ldrbteq sp, [fp], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 743e8 <__cxa_atexit@plt+0x67f90> │ │ │ │ ldr r2, [pc, #32] @ 743f0 <__cxa_atexit@plt+0x67f98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 743f4 <__cxa_atexit@plt+0x67f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r8, #-2496] @ 0xfffff640 │ │ │ │ - strbeq r2, [r8, #-3392] @ 0xfffff2c0 │ │ │ │ + strbeq r2, [r8, #-2480] @ 0xfffff650 │ │ │ │ + strbeq r2, [r8, #-3376] @ 0xfffff2d0 │ │ │ │ ldrbteq sp, [fp], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74454 <__cxa_atexit@plt+0x67ffc> │ │ │ │ @@ -106490,25 +106490,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 74478 <__cxa_atexit@plt+0x68020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r2, [r8, #-2396] @ 0xfffff6a4 │ │ │ │ - strbeq r2, [r8, #-2916] @ 0xfffff49c │ │ │ │ + strbeq r2, [r8, #-2380] @ 0xfffff6b4 │ │ │ │ + strbeq r2, [r8, #-2900] @ 0xfffff4ac │ │ │ │ ldrbteq sp, [fp], #3240 @ 0xca8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -106516,21 +106516,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 744cc <__cxa_atexit@plt+0x68074> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ 744d0 <__cxa_atexit@plt+0x68078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r2, [r8, #-3156] @ 0xfffff3ac │ │ │ │ + strbeq r2, [r8, #-3140] @ 0xfffff3bc │ │ │ │ ldrbteq lr, [fp], #532 @ 0x214 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74544 <__cxa_atexit@plt+0x680ec> │ │ │ │ ldr r1, [pc, #104] @ 7455c <__cxa_atexit@plt+0x68104> │ │ │ │ @@ -106550,25 +106550,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [pc, #44] @ 74568 <__cxa_atexit@plt+0x68110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r2, [r8, #-2176] @ 0xfffff780 │ │ │ │ + strbeq r2, [r8, #-2160] @ 0xfffff790 │ │ │ │ @ instruction: 0xffffe230 │ │ │ │ - strbeq r2, [r8, #-3048] @ 0xfffff418 │ │ │ │ + strbeq r2, [r8, #-3032] @ 0xfffff428 │ │ │ │ ldrbteq sp, [fp], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #108] @ 745f0 <__cxa_atexit@plt+0x68198> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -106587,21 +106587,21 @@ │ │ │ │ ldr lr, [pc, #56] @ 745f8 <__cxa_atexit@plt+0x681a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrbteq sp, [fp], #2856 @ 0xb28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -106617,18 +106617,18 @@ │ │ │ │ ldr lr, [pc, #40] @ 74660 <__cxa_atexit@plt+0x68208> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -106642,16 +106642,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r8, #-2472] @ 0xfffff658 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r8, #-2456] @ 0xfffff668 │ │ │ │ ldrbteq lr, [fp], #64 @ 0x40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7477c <__cxa_atexit@plt+0x68324> │ │ │ │ @@ -106704,15 +106704,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r2, [r8, #-1688] @ 0xfffff968 │ │ │ │ + strbeq r2, [r8, #-1672] @ 0xfffff978 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffe4e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -106735,31 +106735,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 74828 <__cxa_atexit@plt+0x683d0> │ │ │ │ ldr r3, [pc, #44] @ 74844 <__cxa_atexit@plt+0x683ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [r8, #-1428] @ 0xfffffa6c │ │ │ │ + strbeq r2, [r8, #-1412] @ 0xfffffa7c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 74868 <__cxa_atexit@plt+0x68410> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106768,34 +106768,34 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r2, [r8, #-1480] @ 0xfffffa38 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r2, [r8, #-1464] @ 0xfffffa48 │ │ │ │ ldrbteq sp, [fp], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 748e8 <__cxa_atexit@plt+0x68490> │ │ │ │ ldr r2, [pc, #32] @ 748f0 <__cxa_atexit@plt+0x68498> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 748f4 <__cxa_atexit@plt+0x6849c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r8, #-1216] @ 0xfffffb40 │ │ │ │ - strbeq r2, [r8, #-2112] @ 0xfffff7c0 │ │ │ │ + strbeq r2, [r8, #-1200] @ 0xfffffb50 │ │ │ │ + strbeq r2, [r8, #-2096] @ 0xfffff7d0 │ │ │ │ ldrbteq sp, [fp], #2076 @ 0x81c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74954 <__cxa_atexit@plt+0x684fc> │ │ │ │ @@ -106810,25 +106810,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 74978 <__cxa_atexit@plt+0x68520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r2, [r8, #-1116] @ 0xfffffba4 │ │ │ │ - strbeq r2, [r8, #-1636] @ 0xfffff99c │ │ │ │ + strbeq r2, [r8, #-1100] @ 0xfffffbb4 │ │ │ │ + strbeq r2, [r8, #-1620] @ 0xfffff9ac │ │ │ │ ldrbteq sp, [fp], #1960 @ 0x7a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -106836,21 +106836,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 749cc <__cxa_atexit@plt+0x68574> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ 749d0 <__cxa_atexit@plt+0x68578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r2, [r8, #-1876] @ 0xfffff8ac │ │ │ │ + strbeq r2, [r8, #-1860] @ 0xfffff8bc │ │ │ │ ldrbteq sp, [fp], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74a44 <__cxa_atexit@plt+0x685ec> │ │ │ │ ldr r1, [pc, #104] @ 74a5c <__cxa_atexit@plt+0x68604> │ │ │ │ @@ -106870,25 +106870,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [pc, #44] @ 74a68 <__cxa_atexit@plt+0x68610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r2, [r8, #-896] @ 0xfffffc80 │ │ │ │ + strbeq r2, [r8, #-880] @ 0xfffffc90 │ │ │ │ @ instruction: 0xffffdd30 │ │ │ │ - strbeq r2, [r8, #-1768] @ 0xfffff918 │ │ │ │ + strbeq r2, [r8, #-1752] @ 0xfffff928 │ │ │ │ ldrbteq sp, [fp], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #108] @ 74af0 <__cxa_atexit@plt+0x68698> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -106907,21 +106907,21 @@ │ │ │ │ ldr lr, [pc, #56] @ 74af8 <__cxa_atexit@plt+0x686a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrbteq sp, [fp], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -106937,18 +106937,18 @@ │ │ │ │ ldr lr, [pc, #40] @ 74b60 <__cxa_atexit@plt+0x68708> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -106962,16 +106962,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r8, #-1192] @ 0xfffffb58 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r8, #-1176] @ 0xfffffb68 │ │ │ │ ldrbteq sp, [fp], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 74c80 <__cxa_atexit@plt+0x68828> │ │ │ │ @@ -107025,15 +107025,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strbeq r2, [r8, #-412] @ 0xfffffe64 │ │ │ │ + strbeq r2, [r8, #-396] @ 0xfffffe74 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffdfe0 │ │ │ │ ldrbteq sp, [fp], #2468 @ 0x9a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 74d0c <__cxa_atexit@plt+0x688b4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -107046,45 +107046,45 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 74d10 <__cxa_atexit@plt+0x688b8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 74d14 <__cxa_atexit@plt+0x688bc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r2, [r8, #-816] @ 0xfffffcd0 │ │ │ │ + strbeq r2, [r8, #-800] @ 0xfffffce0 │ │ │ │ ldrbteq sp, [fp], #2372 @ 0x944 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 74d4c <__cxa_atexit@plt+0x688f4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 74d50 <__cxa_atexit@plt+0x688f8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r2, [r8, #-744] @ 0xfffffd18 │ │ │ │ + strbeq r2, [r8, #-728] @ 0xfffffd28 │ │ │ │ ldrbteq sp, [fp], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 74d7c <__cxa_atexit@plt+0x68924> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 74d80 <__cxa_atexit@plt+0x68928> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq sp, [fp], #1316 @ 0x524 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -107098,16 +107098,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r8, #-648] @ 0xfffffd78 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r8, #-632] @ 0xfffffd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 74e38 <__cxa_atexit@plt+0x689e0> │ │ │ │ ldr r2, [pc, #76] @ 74e44 <__cxa_atexit@plt+0x689ec> │ │ │ │ @@ -107121,31 +107121,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 74e30 <__cxa_atexit@plt+0x689d8> │ │ │ │ ldr r3, [pc, #44] @ 74e4c <__cxa_atexit@plt+0x689f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r1, [r8, #-3980] @ 0xfffff074 │ │ │ │ + strbeq r1, [r8, #-3964] @ 0xfffff084 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 74e70 <__cxa_atexit@plt+0x68a18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -107154,16 +107154,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r1, [r8, #-4032] @ 0xfffff040 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r1, [r8, #-4016] @ 0xfffff050 │ │ │ │ ldrbteq sp, [fp], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ @@ -107241,29 +107241,29 @@ │ │ │ │ ldr r7, [pc, #104] @ 75060 <__cxa_atexit@plt+0x68c08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r4, [r8, #52]! @ 0x34 │ │ │ │ str r0, [r8, #8] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ b 75020 <__cxa_atexit@plt+0x68bc8> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #4] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r8, #-3724] @ 0xfffff174 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r8, #-3708] @ 0xfffff184 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffce70 │ │ │ │ @ instruction: 0xffffdc68 │ │ │ │ @ instruction: 0xffffd7ac │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xffffe190 │ │ │ │ ldrbteq sp, [fp], #236 @ 0xec │ │ │ │ @@ -107293,18 +107293,18 @@ │ │ │ │ ldr r1, [pc, #40] @ 750f0 <__cxa_atexit@plt+0x68c98> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #36] @ 750f4 <__cxa_atexit@plt+0x68c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffe0b8 │ │ │ │ ldrbteq sp, [fp], #20 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ ldrbteq sp, [fp], #1596 @ 0x63c │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -107346,18 +107346,18 @@ │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ - strbeq r1, [r8, #-3176] @ 0xfffff398 │ │ │ │ + strbeq r1, [r8, #-3160] @ 0xfffff3a8 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ ldrbteq sp, [fp], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -107404,20 +107404,20 @@ │ │ │ │ beq 75284 <__cxa_atexit@plt+0x68e2c> │ │ │ │ b 752bc <__cxa_atexit@plt+0x68e64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffef80 │ │ │ │ @ instruction: 0xfffff08c │ │ │ │ @ instruction: 0xffffeb14 │ │ │ │ - strbeq r1, [r8, #-2948] @ 0xfffff47c │ │ │ │ + strbeq r1, [r8, #-2932] @ 0xfffff48c │ │ │ │ ldrbteq sp, [fp], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r7, [r5, #16] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -107488,32 +107488,32 @@ │ │ │ │ ldr r6, [pc, #60] @ 75410 <__cxa_atexit@plt+0x68fb8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #24] @ 7540c <__cxa_atexit@plt+0x68fb4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffe160 │ │ │ │ @ instruction: 0xffffe26c │ │ │ │ - strbeq r1, [r8, #-2636] @ 0xfffff5b4 │ │ │ │ + strbeq r1, [r8, #-2620] @ 0xfffff5c4 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ @ instruction: 0xffffe3d0 │ │ │ │ - strbeq r1, [r8, #-2708] @ 0xfffff56c │ │ │ │ + strbeq r1, [r8, #-2692] @ 0xfffff57c │ │ │ │ ldrbteq sp, [fp], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -107550,19 +107550,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ 754f4 <__cxa_atexit@plt+0x6909c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffe6c8 │ │ │ │ @ instruction: 0xffffe7d4 │ │ │ │ @ instruction: 0xffffe25c │ │ │ │ - strbeq r1, [r8, #-2336] @ 0xfffff6e0 │ │ │ │ + strbeq r1, [r8, #-2320] @ 0xfffff6f0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ ldrbteq sp, [fp], #512 @ 0x200 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -107594,37 +107594,37 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 755a0 <__cxa_atexit@plt+0x69148> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffdfac │ │ │ │ @ instruction: 0xffffe0b8 │ │ │ │ - strbeq r1, [r8, #-2200] @ 0xfffff768 │ │ │ │ + strbeq r1, [r8, #-2184] @ 0xfffff778 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldrbteq fp, [fp], #2920 @ 0xb68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 755dc <__cxa_atexit@plt+0x69184> │ │ │ │ ldr r2, [pc, #32] @ 755e4 <__cxa_atexit@plt+0x6918c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 755e8 <__cxa_atexit@plt+0x69190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r8, #-1996] @ 0xfffff834 │ │ │ │ - strbeq r1, [r8, #-2524] @ 0xfffff624 │ │ │ │ + strbeq r1, [r8, #-1980] @ 0xfffff844 │ │ │ │ + strbeq r1, [r8, #-2508] @ 0xfffff634 │ │ │ │ ldrbteq ip, [fp], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -107632,21 +107632,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 7563c <__cxa_atexit@plt+0x691e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ 75640 <__cxa_atexit@plt+0x691e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbeq r1, [r8, #-2788] @ 0xfffff51c │ │ │ │ + strbeq r1, [r8, #-2772] @ 0xfffff52c │ │ │ │ ldrbteq sp, [fp], #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75688 <__cxa_atexit@plt+0x69230> │ │ │ │ ldr r3, [pc, #44] @ 75690 <__cxa_atexit@plt+0x69238> │ │ │ │ @@ -107655,20 +107655,20 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #28] @ 75694 <__cxa_atexit@plt+0x6923c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r7, [pc, #20] @ 75698 <__cxa_atexit@plt+0x69240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r1, [r8, #-1816] @ 0xfffff8e8 │ │ │ │ - strbeq r1, [r8, #-2796] @ 0xfffff514 │ │ │ │ + strbeq r1, [r8, #-1800] @ 0xfffff8f8 │ │ │ │ + strbeq r1, [r8, #-2780] @ 0xfffff524 │ │ │ │ ldrbteq ip, [fp], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -107692,15 +107692,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #92] @ 75764 <__cxa_atexit@plt+0x6930c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #80] @ 75768 <__cxa_atexit@plt+0x69310> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [pc, #52] @ 75758 <__cxa_atexit@plt+0x69300> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 7574c <__cxa_atexit@plt+0x692f4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -107712,15 +107712,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r1, [r8, #-2328] @ 0xfffff6e8 │ │ │ │ + strbeq r1, [r8, #-2312] @ 0xfffff6f8 │ │ │ │ ldrbteq ip, [fp], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 757c0 <__cxa_atexit@plt+0x69368> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -107731,59 +107731,59 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 757c4 <__cxa_atexit@plt+0x6936c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 757c8 <__cxa_atexit@plt+0x69370> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r1, [r8, #-2172] @ 0xfffff784 │ │ │ │ + strbeq r1, [r8, #-2156] @ 0xfffff794 │ │ │ │ ldrbteq ip, [fp], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 75800 <__cxa_atexit@plt+0x693a8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 75804 <__cxa_atexit@plt+0x693ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r8, #-2100] @ 0xfffff7cc │ │ │ │ + strbeq r1, [r8, #-2084] @ 0xfffff7dc │ │ │ │ ldrbteq ip, [fp], #3636 @ 0xe34 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 75830 <__cxa_atexit@plt+0x693d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 75834 <__cxa_atexit@plt+0x693dc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq ip, [fp], #2960 @ 0xb90 │ │ │ │ ldrbteq ip, [fp], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 75860 <__cxa_atexit@plt+0x69408> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 75864 <__cxa_atexit@plt+0x6940c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r8, #-2008] @ 0xfffff828 │ │ │ │ + strbeq r1, [r8, #-1992] @ 0xfffff838 │ │ │ │ ldrbteq ip, [fp], #1980 @ 0x7bc │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -107793,18 +107793,18 @@ │ │ │ │ ldr r2, [pc, #40] @ 758c0 <__cxa_atexit@plt+0x69468> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -107819,16 +107819,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r8, #-1864] @ 0xfffff8b8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r8, #-1848] @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -107844,20 +107844,20 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #28] @ 75988 <__cxa_atexit@plt+0x69530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r7, [pc, #20] @ 7598c <__cxa_atexit@plt+0x69534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r1, [r8, #-1060] @ 0xfffffbdc │ │ │ │ - strbeq r1, [r8, #-2044] @ 0xfffff804 │ │ │ │ + strbeq r1, [r8, #-1044] @ 0xfffffbec │ │ │ │ + strbeq r1, [r8, #-2028] @ 0xfffff814 │ │ │ │ ldrbteq ip, [fp], #3196 @ 0xc7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 759c4 <__cxa_atexit@plt+0x6956c> │ │ │ │ ldr r3, [pc, #48] @ 759e0 <__cxa_atexit@plt+0x69588> │ │ │ │ @@ -107898,29 +107898,29 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #68] @ 75a84 <__cxa_atexit@plt+0x6962c> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r9, [pc, #56] @ 75a88 <__cxa_atexit@plt+0x69630> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - strbeq r1, [r8, #-1504] @ 0xfffffa20 │ │ │ │ + strbeq r1, [r8, #-1488] @ 0xfffffa30 │ │ │ │ ldrbteq ip, [fp], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 75ae8 <__cxa_atexit@plt+0x69690> │ │ │ │ add r3, r5, #4 │ │ │ │ @@ -107935,51 +107935,51 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #56] @ 75b0c <__cxa_atexit@plt+0x696b4> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r9, [pc, #44] @ 75b10 <__cxa_atexit@plt+0x696b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r1, [r8, #-1356] @ 0xfffffab4 │ │ │ │ + strbeq r1, [r8, #-1340] @ 0xfffffac4 │ │ │ │ ldrbteq ip, [fp], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 75b48 <__cxa_atexit@plt+0x696f0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 75b4c <__cxa_atexit@plt+0x696f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r8, #-1260] @ 0xfffffb14 │ │ │ │ + strbeq r1, [r8, #-1244] @ 0xfffffb24 │ │ │ │ ldrbteq ip, [fp], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 75b78 <__cxa_atexit@plt+0x69720> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 75b7c <__cxa_atexit@plt+0x69724> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq ip, [fp], #2140 @ 0x85c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -107993,16 +107993,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r8, #-1164] @ 0xfffffb74 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r8, #-1148] @ 0xfffffb84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 75c28 <__cxa_atexit@plt+0x697d0> │ │ │ │ ldr lr, [pc, #64] @ 75c34 <__cxa_atexit@plt+0x697dc> │ │ │ │ @@ -108020,15 +108020,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r1, [r8, #-396] @ 0xfffffe74 │ │ │ │ + strbeq r1, [r8, #-380] @ 0xfffffe84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 75c74 <__cxa_atexit@plt+0x6981c> │ │ │ │ @@ -108091,18 +108091,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ ldrbteq ip, [fp], #1764 @ 0x6e4 │ │ │ │ ldrbteq ip, [fp], #1708 @ 0x6ac │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r1, [r8, #-224] @ 0xffffff20 │ │ │ │ + strbeq r1, [r8, #-208] @ 0xffffff30 │ │ │ │ @ instruction: 0xffffa85c │ │ │ │ - strbeq r1, [r8, #-1140] @ 0xfffffb8c │ │ │ │ - strbeq r1, [r8, #-160] @ 0xffffff60 │ │ │ │ + strbeq r1, [r8, #-1124] @ 0xfffffb9c │ │ │ │ + strbeq r1, [r8, #-144] @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #200] @ 75e3c <__cxa_atexit@plt+0x699e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -108152,18 +108152,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrbteq ip, [fp], #1516 @ 0x5ec │ │ │ │ ldrbteq ip, [fp], #1460 @ 0x5b4 │ │ │ │ - strbeq r0, [r8, #-4072] @ 0xfffff018 │ │ │ │ + strbeq r0, [r8, #-4056] @ 0xfffff028 │ │ │ │ @ instruction: 0xffffa764 │ │ │ │ - strbeq r1, [r8, #-892] @ 0xfffffc84 │ │ │ │ - strbeq r0, [r8, #-4008] @ 0xfffff058 │ │ │ │ + strbeq r1, [r8, #-876] @ 0xfffffc94 │ │ │ │ + strbeq r0, [r8, #-3992] @ 0xfffff068 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r8, #0 │ │ │ │ ble 75e9c <__cxa_atexit@plt+0x69a44> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -108204,18 +108204,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [fp], #1296 @ 0x510 │ │ │ │ ldrbteq ip, [fp], #1248 @ 0x4e0 │ │ │ │ - strbeq r0, [r8, #-3860] @ 0xfffff0ec │ │ │ │ + strbeq r0, [r8, #-3844] @ 0xfffff0fc │ │ │ │ @ instruction: 0xffffa690 │ │ │ │ - strbeq r1, [r8, #-680] @ 0xfffffd58 │ │ │ │ - strbeq r0, [r8, #-3796] @ 0xfffff12c │ │ │ │ + strbeq r1, [r8, #-664] @ 0xfffffd68 │ │ │ │ + strbeq r0, [r8, #-3780] @ 0xfffff13c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r8, #0 │ │ │ │ ble 75f6c <__cxa_atexit@plt+0x69b14> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -108256,37 +108256,37 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [fp], #1088 @ 0x440 │ │ │ │ ldrbteq ip, [fp], #1040 @ 0x410 │ │ │ │ - strbeq r0, [r8, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq r0, [r8, #-3636] @ 0xfffff1cc │ │ │ │ @ instruction: 0xffffa5c0 │ │ │ │ - strbeq r1, [r8, #-472] @ 0xfffffe28 │ │ │ │ - strbeq r0, [r8, #-3588] @ 0xfffff1fc │ │ │ │ + strbeq r1, [r8, #-456] @ 0xfffffe38 │ │ │ │ + strbeq r0, [r8, #-3572] @ 0xfffff20c │ │ │ │ ldrbteq ip, [fp], #1444 @ 0x5a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76034 <__cxa_atexit@plt+0x69bdc> │ │ │ │ ldr r2, [pc, #32] @ 7603c <__cxa_atexit@plt+0x69be4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #20] @ 76040 <__cxa_atexit@plt+0x69be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r0, [r8, #-3972] @ 0xfffff07c │ │ │ │ + strbeq r0, [r8, #-3956] @ 0xfffff08c │ │ │ │ ldrbteq ip, [fp], #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 76088 <__cxa_atexit@plt+0x69c30> │ │ │ │ @@ -108331,15 +108331,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r0, [r8, #-3260] @ 0xfffff344 │ │ │ │ + strbeq r0, [r8, #-3244] @ 0xfffff354 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 76148 <__cxa_atexit@plt+0x69cf0> │ │ │ │ ldr r3, [pc, #124] @ 761b0 <__cxa_atexit@plt+0x69d58> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -108371,15 +108371,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r0, [r8, #-3100] @ 0xfffff3e4 │ │ │ │ + strbeq r0, [r8, #-3084] @ 0xfffff3f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 76220 <__cxa_atexit@plt+0x69dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -108400,15 +108400,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 76228 <__cxa_atexit@plt+0x69dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r0, [r8, #-2980] @ 0xfffff45c │ │ │ │ + strbeq r0, [r8, #-2964] @ 0xfffff46c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ ble 76260 <__cxa_atexit@plt+0x69e08> │ │ │ │ ldr r3, [pc, #48] @ 7627c <__cxa_atexit@plt+0x69e24> │ │ │ │ @@ -108422,15 +108422,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r0, [r8, #-2896] @ 0xfffff4b0 │ │ │ │ + strbeq r0, [r8, #-2880] @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ ble 762b8 <__cxa_atexit@plt+0x69e60> │ │ │ │ ldr r3, [pc, #48] @ 762d4 <__cxa_atexit@plt+0x69e7c> │ │ │ │ @@ -108444,15 +108444,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r8, #-2808] @ 0xfffff508 │ │ │ │ + strbeq r0, [r8, #-2792] @ 0xfffff518 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 76314 <__cxa_atexit@plt+0x69ebc> │ │ │ │ @@ -108509,16 +108509,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ ldrbteq ip, [fp], #76 @ 0x4c │ │ │ │ ldrbteq ip, [fp], #124 @ 0x7c │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffadd0 │ │ │ │ - strbeq r0, [r8, #-3568] @ 0xfffff210 │ │ │ │ - strbeq r0, [r8, #-2588] @ 0xfffff5e4 │ │ │ │ + strbeq r0, [r8, #-3552] @ 0xfffff220 │ │ │ │ + strbeq r0, [r8, #-2572] @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ 764a0 <__cxa_atexit@plt+0x6a048> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -108562,16 +108562,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrbteq fp, [fp], #3956 @ 0xf74 │ │ │ │ ldrbteq fp, [fp], #4004 @ 0xfa4 │ │ │ │ @ instruction: 0xffffacf8 │ │ │ │ - strbeq r0, [r8, #-3352] @ 0xfffff2e8 │ │ │ │ - strbeq r0, [r8, #-2372] @ 0xfffff6bc │ │ │ │ + strbeq r0, [r8, #-3336] @ 0xfffff2f8 │ │ │ │ + strbeq r0, [r8, #-2356] @ 0xfffff6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -108606,16 +108606,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [fp], #3768 @ 0xeb8 │ │ │ │ ldrbteq fp, [fp], #3824 @ 0xef0 │ │ │ │ @ instruction: 0xffffac44 │ │ │ │ - strbeq r0, [r8, #-3172] @ 0xfffff39c │ │ │ │ - strbeq r0, [r8, #-2192] @ 0xfffff770 │ │ │ │ + strbeq r0, [r8, #-3156] @ 0xfffff3ac │ │ │ │ + strbeq r0, [r8, #-2176] @ 0xfffff780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -108650,16 +108650,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [fp], #3592 @ 0xe08 │ │ │ │ ldrbteq fp, [fp], #3648 @ 0xe40 │ │ │ │ @ instruction: 0xffffab94 │ │ │ │ - strbeq r0, [r8, #-2996] @ 0xfffff44c │ │ │ │ - strbeq r0, [r8, #-2016] @ 0xfffff820 │ │ │ │ + strbeq r0, [r8, #-2980] @ 0xfffff45c │ │ │ │ + strbeq r0, [r8, #-2000] @ 0xfffff830 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 766a8 <__cxa_atexit@plt+0x6a250> │ │ │ │ ldr lr, [pc, #124] @ 766b4 <__cxa_atexit@plt+0x6a25c> │ │ │ │ @@ -108692,15 +108692,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r0, [r8, #-1864] @ 0xfffff8b8 │ │ │ │ + strbeq r0, [r8, #-1848] @ 0xfffff8c8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 76710 <__cxa_atexit@plt+0x6a2b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -108806,21 +108806,21 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffaab0 │ │ │ │ - strbeq r0, [r8, #-2380] @ 0xfffff6b4 │ │ │ │ - strbeq r0, [r8, #-1400] @ 0xfffffa88 │ │ │ │ + strbeq r0, [r8, #-2364] @ 0xfffff6c4 │ │ │ │ + strbeq r0, [r8, #-1384] @ 0xfffffa98 │ │ │ │ ldrbteq fp, [fp], #3004 @ 0xbbc │ │ │ │ ldrbteq fp, [fp], #3024 @ 0xbd0 │ │ │ │ @ instruction: 0xffffacb8 │ │ │ │ ldrbteq fp, [fp], #3040 @ 0xbe0 │ │ │ │ - strbeq r0, [r8, #-1472] @ 0xfffffa40 │ │ │ │ + strbeq r0, [r8, #-1456] @ 0xfffffa50 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r8, r7, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -108863,18 +108863,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [fp], #2756 @ 0xac4 │ │ │ │ ldrbteq fp, [fp], #2796 @ 0xaec │ │ │ │ - strbeq r0, [r8, #-1224] @ 0xfffffb38 │ │ │ │ + strbeq r0, [r8, #-1208] @ 0xfffffb48 │ │ │ │ @ instruction: 0xffffa9c0 │ │ │ │ - strbeq r0, [r8, #-2140] @ 0xfffff7a4 │ │ │ │ - strbeq r0, [r8, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq r0, [r8, #-2124] @ 0xfffff7b4 │ │ │ │ + strbeq r0, [r8, #-1144] @ 0xfffffb88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 769ec <__cxa_atexit@plt+0x6a594> │ │ │ │ ldr r2, [pc, #100] @ 769f8 <__cxa_atexit@plt+0x6a5a0> │ │ │ │ @@ -108894,22 +108894,22 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 769e4 <__cxa_atexit@plt+0x6a58c> │ │ │ │ ldr r3, [pc, #48] @ 76a04 <__cxa_atexit@plt+0x6a5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r0, [r8, #-1008] @ 0xfffffc10 │ │ │ │ + strbeq r0, [r8, #-992] @ 0xfffffc20 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 76a48 <__cxa_atexit@plt+0x6a5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -108917,27 +108917,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 76a40 <__cxa_atexit@plt+0x6a5e8> │ │ │ │ ldr r3, [pc, #28] @ 76a4c <__cxa_atexit@plt+0x6a5f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 76a70 <__cxa_atexit@plt+0x6a618> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ bcs 76ae8 <__cxa_atexit@plt+0x6a690> │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r7, #1 │ │ │ │ @@ -108979,18 +108979,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [fp], #2204 @ 0x89c │ │ │ │ ldrbteq fp, [fp], #2340 @ 0x924 │ │ │ │ - strbeq r0, [r8, #-712] @ 0xfffffd38 │ │ │ │ + strbeq r0, [r8, #-696] @ 0xfffffd48 │ │ │ │ @ instruction: 0xffffab20 │ │ │ │ - strbeq r0, [r8, #-1716] @ 0xfffff94c │ │ │ │ - strbeq r0, [r8, #-736] @ 0xfffffd20 │ │ │ │ + strbeq r0, [r8, #-1700] @ 0xfffff95c │ │ │ │ + strbeq r0, [r8, #-720] @ 0xfffffd30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 76ba4 <__cxa_atexit@plt+0x6a74c> │ │ │ │ ldr r2, [pc, #76] @ 76bb0 <__cxa_atexit@plt+0x6a758> │ │ │ │ @@ -109004,31 +109004,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 76b9c <__cxa_atexit@plt+0x6a744> │ │ │ │ ldr r3, [pc, #44] @ 76bb8 <__cxa_atexit@plt+0x6a760> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r0, [r8, #-544] @ 0xfffffde0 │ │ │ │ + strbeq r0, [r8, #-528] @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 76bdc <__cxa_atexit@plt+0x6a784> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ bcs 76c54 <__cxa_atexit@plt+0x6a7fc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r7, #1 │ │ │ │ @@ -109070,18 +109070,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [fp], #1840 @ 0x730 │ │ │ │ ldrbteq fp, [fp], #1980 @ 0x7bc │ │ │ │ - strbeq r0, [r8, #-348] @ 0xfffffea4 │ │ │ │ + strbeq r0, [r8, #-332] @ 0xfffffeb4 │ │ │ │ @ instruction: 0xffffab38 │ │ │ │ - strbeq r0, [r8, #-1352] @ 0xfffffab8 │ │ │ │ - strbeq r0, [r8, #-372] @ 0xfffffe8c │ │ │ │ + strbeq r0, [r8, #-1336] @ 0xfffffac8 │ │ │ │ + strbeq r0, [r8, #-356] @ 0xfffffe9c │ │ │ │ ldrbteq fp, [fp], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76d10 <__cxa_atexit@plt+0x6a8b8> │ │ │ │ ldr r2, [pc, #72] @ 76d18 <__cxa_atexit@plt+0x6a8c0> │ │ │ │ @@ -109094,31 +109094,31 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 76d04 <__cxa_atexit@plt+0x6a8ac> │ │ │ │ ldr r9, [pc, #40] @ 76d20 <__cxa_atexit@plt+0x6a8c8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r0, [r8, #-180] @ 0xffffff4c │ │ │ │ + strbeq r0, [r8, #-164] @ 0xffffff5c │ │ │ │ ldrbteq fp, [fp], #1568 @ 0x620 │ │ │ │ ldrbteq fp, [fp], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 76d44 <__cxa_atexit@plt+0x6a8ec> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq fp, [fp], #1504 @ 0x5e0 │ │ │ │ ldrbteq fp, [fp], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -109144,15 +109144,15 @@ │ │ │ │ b 76dd8 <__cxa_atexit@plt+0x6a980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r0, [r8, #-8] │ │ │ │ + strbeq pc, [r7, #-4088] @ 0xfffff008 @ │ │ │ │ ldrbteq fp, [fp], #1348 @ 0x544 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -109232,28 +109232,28 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ sub r7, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ - strbeq pc, [r7, #-3892] @ 0xfffff0cc @ │ │ │ │ + strbeq pc, [r7, #-3876] @ 0xfffff0dc @ │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ - strbeq pc, [r7, #-3944] @ 0xfffff098 @ │ │ │ │ + strbeq pc, [r7, #-3928] @ 0xfffff0a8 @ │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - strbeq pc, [r7, #-3796] @ 0xfffff12c @ │ │ │ │ + strbeq pc, [r7, #-3780] @ 0xfffff13c @ │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq pc, [r7, #-3996] @ 0xfffff064 @ │ │ │ │ + strbeq pc, [r7, #-3980] @ 0xfffff074 @ │ │ │ │ ldrbteq fp, [fp], #964 @ 0x3c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 76fd8 <__cxa_atexit@plt+0x6ab80> │ │ │ │ @@ -109272,38 +109272,38 @@ │ │ │ │ ldr r9, [pc, #60] @ 76ff0 <__cxa_atexit@plt+0x6ab98> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq pc, [r7, #-3576] @ 0xfffff208 @ │ │ │ │ + strbeq pc, [r7, #-3560] @ 0xfffff218 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq fp, [fp], #888 @ 0x378 │ │ │ │ ldrbteq fp, [fp], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 77028 <__cxa_atexit@plt+0x6abd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 7702c <__cxa_atexit@plt+0x6abd4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq fp, [fp], #784 @ 0x310 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -109317,16 +109317,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r7, #-4060] @ 0xfffff024 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r7, #-4044] @ 0xfffff034 @ │ │ │ │ ldrbteq fp, [fp], #1064 @ 0x428 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 770fc <__cxa_atexit@plt+0x6aca4> │ │ │ │ @@ -109345,52 +109345,52 @@ │ │ │ │ ldr r9, [pc, #60] @ 77114 <__cxa_atexit@plt+0x6acbc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq pc, [r7, #-3284] @ 0xfffff32c @ │ │ │ │ + strbeq pc, [r7, #-3268] @ 0xfffff33c @ │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq fp, [fp], #596 @ 0x254 │ │ │ │ ldrbteq fp, [fp], #916 @ 0x394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7714c <__cxa_atexit@plt+0x6acf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 77150 <__cxa_atexit@plt+0x6acf8> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq fp, [fp], #492 @ 0x1ec │ │ │ │ ldrbteq sl, [fp], #3212 @ 0xc8c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7717c <__cxa_atexit@plt+0x6ad24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 77180 <__cxa_atexit@plt+0x6ad28> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq pc, [r7, #-3772] @ 0xfffff144 @ │ │ │ │ + strbeq pc, [r7, #-3756] @ 0xfffff154 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 771c8 <__cxa_atexit@plt+0x6ad70> │ │ │ │ @@ -109402,16 +109402,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r7, #-3720] @ 0xfffff178 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r7, #-3704] @ 0xfffff188 @ │ │ │ │ ldrbteq fp, [fp], #720 @ 0x2d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -109447,15 +109447,15 @@ │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ ldrbteq fp, [fp], #536 @ 0x218 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -109477,15 +109477,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ ldrbteq fp, [fp], #420 @ 0x1a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -109520,15 +109520,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq pc, [r7, #-2648] @ 0xfffff5a8 @ │ │ │ │ + strbeq pc, [r7, #-2632] @ 0xfffff5b8 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrbteq fp, [fp], #252 @ 0xfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -109587,15 +109587,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq pc, [r7, #-2380] @ 0xfffff6b4 @ │ │ │ │ + strbeq pc, [r7, #-2364] @ 0xfffff6c4 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrbteq sl, [fp], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -109654,15 +109654,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq pc, [r7, #-2112] @ 0xfffff7c0 @ │ │ │ │ + strbeq pc, [r7, #-2096] @ 0xfffff7d0 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrbteq sl, [fp], #3812 @ 0xee4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -109722,15 +109722,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq pc, [r7, #-1828] @ 0xfffff8dc @ │ │ │ │ + strbeq pc, [r7, #-1812] @ 0xfffff8ec @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrbteq sl, [fp], #3696 @ 0xe70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -109787,15 +109787,15 @@ │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 77828 <__cxa_atexit@plt+0x6b3d0> │ │ │ │ ldr r0, [pc, #68] @ 7783c <__cxa_atexit@plt+0x6b3e4> │ │ │ │ @@ -109804,22 +109804,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str sl, [r9, #8] │ │ │ │ str ip, [r9, #12] │ │ │ │ str lr, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @@ -109852,20 +109852,20 @@ │ │ │ │ ldr r2, [pc, #48] @ 778f4 <__cxa_atexit@plt+0x6b49c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str ip, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str lr, [r9, #16] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ ldrbteq sl, [fp], #2956 @ 0xb8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -109880,45 +109880,45 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 77958 <__cxa_atexit@plt+0x6b500> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 7795c <__cxa_atexit@plt+0x6b504> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq pc, [r7, #-1768] @ 0xfffff918 @ │ │ │ │ + strbeq pc, [r7, #-1752] @ 0xfffff928 @ │ │ │ │ ldrbteq sl, [fp], #2860 @ 0xb2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 77994 <__cxa_atexit@plt+0x6b53c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 77998 <__cxa_atexit@plt+0x6b540> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r7, #-1696] @ 0xfffff960 @ │ │ │ │ + strbeq pc, [r7, #-1680] @ 0xfffff970 @ │ │ │ │ ldrbteq sl, [fp], #2460 @ 0x99c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 779c4 <__cxa_atexit@plt+0x6b56c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 779c8 <__cxa_atexit@plt+0x6b570> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq sl, [fp], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -109932,16 +109932,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r7, #-1600] @ 0xfffff9c0 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r7, #-1584] @ 0xfffff9d0 @ │ │ │ │ ldrbteq sl, [fp], #2328 @ 0x918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 77a74 <__cxa_atexit@plt+0x6b61c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -109952,15 +109952,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ 77a7c <__cxa_atexit@plt+0x6b624> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq sl, [fp], #2272 @ 0x8e0 │ │ │ │ ldrbteq sl, [fp], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -109970,15 +109970,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 77ab8 <__cxa_atexit@plt+0x6b660> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq sl, [fp], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -109992,16 +109992,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r7, #-1360] @ 0xfffffab0 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r7, #-1344] @ 0xfffffac0 @ │ │ │ │ ldrbteq sl, [fp], #836 @ 0x344 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 77b64 <__cxa_atexit@plt+0x6b70c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -110012,47 +110012,47 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 77b68 <__cxa_atexit@plt+0x6b710> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 77b6c <__cxa_atexit@plt+0x6b714> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq pc, [r7, #-1252] @ 0xfffffb1c @ │ │ │ │ + strbeq pc, [r7, #-1236] @ 0xfffffb2c @ │ │ │ │ ldrbteq sl, [fp], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 77ba4 <__cxa_atexit@plt+0x6b74c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 77ba8 <__cxa_atexit@plt+0x6b750> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r7, #-1180] @ 0xfffffb64 @ │ │ │ │ + strbeq pc, [r7, #-1164] @ 0xfffffb74 @ │ │ │ │ ldrbteq sl, [fp], #564 @ 0x234 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 77bd4 <__cxa_atexit@plt+0x6b77c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 77bd8 <__cxa_atexit@plt+0x6b780> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq pc, [r7, #-1124] @ 0xfffffb9c @ │ │ │ │ + strbeq pc, [r7, #-1108] @ 0xfffffbac @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 77c20 <__cxa_atexit@plt+0x6b7c8> │ │ │ │ @@ -110064,16 +110064,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r7, #-1072] @ 0xfffffbd0 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r7, #-1056] @ 0xfffffbe0 @ │ │ │ │ ldrbteq sl, [fp], #2324 @ 0x914 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77c5c <__cxa_atexit@plt+0x6b804> │ │ │ │ @@ -110142,15 +110142,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq sl, [fp], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -110187,15 +110187,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 77e20 <__cxa_atexit@plt+0x6b9c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq sl, [fp], #1828 @ 0x724 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -110244,19 +110244,19 @@ │ │ │ │ ldr r6, [pc, #32] @ 77f04 <__cxa_atexit@plt+0x6baac> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq lr, [r7, #-3880] @ 0xfffff0d8 │ │ │ │ + strbeq lr, [r7, #-3864] @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq lr, [r7, #-4020] @ 0xfffff04c │ │ │ │ + strbeq lr, [r7, #-4004] @ 0xfffff05c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 77f54 <__cxa_atexit@plt+0x6bafc> │ │ │ │ sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -110277,17 +110277,17 @@ │ │ │ │ b 77f24 <__cxa_atexit@plt+0x6bacc> │ │ │ │ ldr r6, [pc, #20] @ 77f80 <__cxa_atexit@plt+0x6bb28> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq lr, [r7, #-3864] @ 0xfffff0e8 │ │ │ │ + strbeq lr, [r7, #-3848] @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110299,16 +110299,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 77fdc <__cxa_atexit@plt+0x6bb84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq lr, [r7, #-3752] @ 0xfffff158 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq lr, [r7, #-3736] @ 0xfffff168 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ ldrbteq sl, [fp], #1340 @ 0x53c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78024 <__cxa_atexit@plt+0x6bbcc> │ │ │ │ @@ -110318,20 +110318,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ 78034 <__cxa_atexit@plt+0x6bbdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [r7, #-3464] @ 0xfffff278 │ │ │ │ - strbeq pc, [r7, #-344] @ 0xfffffea8 @ │ │ │ │ + strbeq lr, [r7, #-3448] @ 0xfffff288 │ │ │ │ + strbeq pc, [r7, #-328] @ 0xfffffeb8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 78090 <__cxa_atexit@plt+0x6bc38> │ │ │ │ ldr r3, [pc, #100] @ 780b8 <__cxa_atexit@plt+0x6bc60> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -110358,16 +110358,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 780c0 <__cxa_atexit@plt+0x6bc68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ + strbeq lr, [r7, #-3276] @ 0xfffff334 │ │ │ │ strbeq lr, [r7, #-3292] @ 0xfffff324 │ │ │ │ - strbeq lr, [r7, #-3308] @ 0xfffff314 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 78124 <__cxa_atexit@plt+0x6bccc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -110384,31 +110384,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 78128 <__cxa_atexit@plt+0x6bcd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq lr, [r7, #-3180] @ 0xfffff394 │ │ │ │ - strbeq lr, [r7, #-3204] @ 0xfffff37c │ │ │ │ + strbeq lr, [r7, #-3164] @ 0xfffff3a4 │ │ │ │ + strbeq lr, [r7, #-3188] @ 0xfffff38c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 78164 <__cxa_atexit@plt+0x6bd0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 78168 <__cxa_atexit@plt+0x6bd10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r7, #-3144] @ 0xfffff3b8 │ │ │ │ - strbeq lr, [r7, #-3132] @ 0xfffff3c4 │ │ │ │ + strbeq lr, [r7, #-3128] @ 0xfffff3c8 │ │ │ │ + strbeq lr, [r7, #-3116] @ 0xfffff3d4 │ │ │ │ ldrbteq sl, [fp], #832 @ 0x340 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 781d0 <__cxa_atexit@plt+0x6bd78> │ │ │ │ @@ -110430,15 +110430,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq lr, [r7, #-3056] @ 0xfffff410 │ │ │ │ + strbeq lr, [r7, #-3040] @ 0xfffff420 │ │ │ │ ldrbteq sl, [fp], #712 @ 0x2c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 78218 <__cxa_atexit@plt+0x6bdc0> │ │ │ │ ldr r3, [pc, #120] @ 7827c <__cxa_atexit@plt+0x6be24> │ │ │ │ @@ -110460,23 +110460,23 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #32] @ 78278 <__cxa_atexit@plt+0x6be20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ - strbeq lr, [r7, #-3544] @ 0xfffff228 │ │ │ │ + strbeq lr, [r7, #-3528] @ 0xfffff238 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrbteq sl, [fp], #556 @ 0x22c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -110503,15 +110503,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #36] @ 7831c <__cxa_atexit@plt+0x6bec4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ ldrbteq sl, [fp], #52 @ 0x34 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @@ -110524,29 +110524,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 78360 <__cxa_atexit@plt+0x6bf08> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r9, [fp], #4060 @ 0xfdc │ │ │ │ ldrbteq r9, [fp], #2684 @ 0xa7c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7838c <__cxa_atexit@plt+0x6bf34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 78390 <__cxa_atexit@plt+0x6bf38> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq lr, [r7, #-3244] @ 0xfffff354 │ │ │ │ + strbeq lr, [r7, #-3228] @ 0xfffff364 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 783d8 <__cxa_atexit@plt+0x6bf80> │ │ │ │ @@ -110558,29 +110558,29 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r7, #-3192] @ 0xfffff388 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r7, #-3176] @ 0xfffff398 │ │ │ │ ldrbteq r9, [fp], #3900 @ 0xf3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7841c <__cxa_atexit@plt+0x6bfc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 78420 <__cxa_atexit@plt+0x6bfc8> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r9, [fp], #3868 @ 0xf1c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -110594,31 +110594,31 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r7, #-3048] @ 0xfffff418 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r7, #-3032] @ 0xfffff428 │ │ │ │ ldrbteq r9, [fp], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 784ac <__cxa_atexit@plt+0x6c054> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 784b0 <__cxa_atexit@plt+0x6c058> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq lr, [r7, #-2952] @ 0xfffff478 │ │ │ │ + strbeq lr, [r7, #-2936] @ 0xfffff488 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 784f8 <__cxa_atexit@plt+0x6c0a0> │ │ │ │ @@ -110630,16 +110630,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r7, #-2904] @ 0xfffff4a8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r7, #-2888] @ 0xfffff4b8 │ │ │ │ ldrbteq r9, [fp], #4004 @ 0xfa4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -110658,15 +110658,15 @@ │ │ │ │ ldr r3, [pc, #56] @ 78594 <__cxa_atexit@plt+0x6c13c> │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ b 78584 <__cxa_atexit@plt+0x6c12c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -110713,28 +110713,28 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str lr, [r3] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq lr, [r7, #-1956] @ 0xfffff85c │ │ │ │ + strbeq lr, [r7, #-1940] @ 0xfffff86c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ ldrbteq r9, [fp], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -110761,16 +110761,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r7, #-2380] @ 0xfffff6b4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r7, #-2364] @ 0xfffff6c4 │ │ │ │ ldrbteq r9, [fp], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78768 <__cxa_atexit@plt+0x6c310> │ │ │ │ ldr r2, [pc, #60] @ 78770 <__cxa_atexit@plt+0x6c318> │ │ │ │ @@ -110787,15 +110787,15 @@ │ │ │ │ b 78784 <__cxa_atexit@plt+0x6c32c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq lr, [r7, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq lr, [r7, #-1592] @ 0xfffff9c8 │ │ │ │ ldrbteq r9, [fp], #3444 @ 0xd74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -110824,15 +110824,15 @@ │ │ │ │ ldr r3, [pc, #64] @ 78834 <__cxa_atexit@plt+0x6c3dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ b 7881c <__cxa_atexit@plt+0x6c3c4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -110848,27 +110848,27 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 7886c <__cxa_atexit@plt+0x6c414> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 78870 <__cxa_atexit@plt+0x6c418> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [r7, #-1992] @ 0xfffff838 │ │ │ │ + strbeq lr, [r7, #-1976] @ 0xfffff848 │ │ │ │ ldrbteq r9, [fp], #2756 @ 0xac4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7889c <__cxa_atexit@plt+0x6c444> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 788a0 <__cxa_atexit@plt+0x6c448> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r9, [fp], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -110882,29 +110882,29 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r7, #-1896] @ 0xfffff898 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r7, #-1880] @ 0xfffff8a8 │ │ │ │ ldrbteq r9, [fp], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7892c <__cxa_atexit@plt+0x6c4d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 78930 <__cxa_atexit@plt+0x6c4d8> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r9, [fp], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -110918,16 +110918,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r7, #-1752] @ 0xfffff928 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r7, #-1736] @ 0xfffff938 │ │ │ │ ldrbteq r9, [fp], #2928 @ 0xb70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -110993,15 +110993,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ b 78aa4 <__cxa_atexit@plt+0x6c64c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ ldrbteq r9, [fp], #2620 @ 0xa3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -111031,18 +111031,18 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ ldrbteq r9, [fp], #2044 @ 0x7fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ @@ -111068,15 +111068,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq lr, [r7, #-504] @ 0xfffffe08 │ │ │ │ + strbeq lr, [r7, #-488] @ 0xfffffe18 │ │ │ │ ldrbteq r9, [fp], #1916 @ 0x77c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ @@ -111177,15 +111177,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #308] @ 78ecc <__cxa_atexit@plt+0x6ca74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r1, #3 │ │ │ │ beq 78df8 <__cxa_atexit@plt+0x6c9a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #12 │ │ │ │ @@ -111203,15 +111203,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r9, r7, #6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ sub r6, r3, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 78ec0 <__cxa_atexit@plt+0x6ca68> │ │ │ │ ldr r0, [pc, #196] @ 78edc <__cxa_atexit@plt+0x6ca84> │ │ │ │ @@ -111233,15 +111233,15 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ ldr r0, [pc, #136] @ 78ee8 <__cxa_atexit@plt+0x6ca90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, lr │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #104] @ 78eec <__cxa_atexit@plt+0x6ca94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #12 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ @@ -111249,37 +111249,37 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r8, r1 │ │ │ │ bx r2 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ @ instruction: 0xffff70d0 │ │ │ │ @ instruction: 0xffff707c │ │ │ │ - strbeq sp, [r7, #-3952] @ 0xfffff090 │ │ │ │ + strbeq sp, [r7, #-3936] @ 0xfffff0a0 │ │ │ │ @ instruction: 0xffff7094 │ │ │ │ - strbeq sp, [r7, #-3928] @ 0xfffff0a8 │ │ │ │ + strbeq sp, [r7, #-3912] @ 0xfffff0b8 │ │ │ │ ldrbteq r9, [fp], #1244 @ 0x4dc │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - strbeq sp, [r7, #-4084] @ 0xfffff00c │ │ │ │ - strbeq sp, [r7, #-4052] @ 0xfffff02c │ │ │ │ + strbeq sp, [r7, #-4068] @ 0xfffff01c │ │ │ │ + strbeq sp, [r7, #-4036] @ 0xfffff03c │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - strbeq lr, [r7, #-88] @ 0xffffffa8 │ │ │ │ - strbeq lr, [r7, #-56] @ 0xffffffc8 │ │ │ │ + strbeq lr, [r7, #-72] @ 0xffffffb8 │ │ │ │ + strbeq lr, [r7, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 78f8c <__cxa_atexit@plt+0x6cb34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 78f74 <__cxa_atexit@plt+0x6cb1c> │ │ │ │ @@ -111298,25 +111298,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq sp, [r7, #-3700] @ 0xfffff18c │ │ │ │ - strbeq sp, [r7, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq sp, [r7, #-3684] @ 0xfffff19c │ │ │ │ + strbeq sp, [r7, #-3652] @ 0xfffff1bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78ff4 <__cxa_atexit@plt+0x6cb9c> │ │ │ │ @@ -111330,21 +111330,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 79008 <__cxa_atexit@plt+0x6cbb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sp, [r7, #-3568] @ 0xfffff210 │ │ │ │ - strbeq sp, [r7, #-3536] @ 0xfffff230 │ │ │ │ + strbeq sp, [r7, #-3552] @ 0xfffff220 │ │ │ │ + strbeq sp, [r7, #-3520] @ 0xfffff240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79058 <__cxa_atexit@plt+0x6cc00> │ │ │ │ @@ -111358,17 +111358,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-3460] @ 0xfffff27c │ │ │ │ - strbeq sp, [r7, #-4084] @ 0xfffff00c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-3444] @ 0xfffff28c │ │ │ │ + strbeq sp, [r7, #-4068] @ 0xfffff01c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 790c4 <__cxa_atexit@plt+0x6cc6c> │ │ │ │ @@ -111382,21 +111382,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 790d8 <__cxa_atexit@plt+0x6cc80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sp, [r7, #-3360] @ 0xfffff2e0 │ │ │ │ - strbeq sp, [r7, #-3328] @ 0xfffff300 │ │ │ │ + strbeq sp, [r7, #-3344] @ 0xfffff2f0 │ │ │ │ + strbeq sp, [r7, #-3312] @ 0xfffff310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79128 <__cxa_atexit@plt+0x6ccd0> │ │ │ │ @@ -111410,17 +111410,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-3252] @ 0xfffff34c │ │ │ │ - strbeq sp, [r7, #-3876] @ 0xfffff0dc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-3236] @ 0xfffff35c │ │ │ │ + strbeq sp, [r7, #-3860] @ 0xfffff0ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7916c <__cxa_atexit@plt+0x6cd14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [pc, #20] @ 79170 <__cxa_atexit@plt+0x6cd18> │ │ │ │ @@ -111446,21 +111446,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 791d8 <__cxa_atexit@plt+0x6cd80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq sp, [r7, #-3096] @ 0xfffff3e8 │ │ │ │ - strbeq sp, [r7, #-3072] @ 0xfffff400 │ │ │ │ + strbeq sp, [r7, #-3080] @ 0xfffff3f8 │ │ │ │ + strbeq sp, [r7, #-3056] @ 0xfffff410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79228 <__cxa_atexit@plt+0x6cdd0> │ │ │ │ @@ -111474,17 +111474,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-2996] @ 0xfffff44c │ │ │ │ - strbeq sp, [r7, #-3620] @ 0xfffff1dc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-2980] @ 0xfffff45c │ │ │ │ + strbeq sp, [r7, #-3604] @ 0xfffff1ec │ │ │ │ ldrbteq r9, [fp], #284 @ 0x11c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 79270 <__cxa_atexit@plt+0x6ce18> │ │ │ │ ldr r7, [pc, #152] @ 792f4 <__cxa_atexit@plt+0x6ce9c> │ │ │ │ @@ -111515,26 +111515,26 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #9 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ - strbeq sp, [r7, #-2832] @ 0xfffff4f0 │ │ │ │ - strbeq sp, [r7, #-2800] @ 0xfffff510 │ │ │ │ + strbeq sp, [r7, #-2816] @ 0xfffff500 │ │ │ │ + strbeq sp, [r7, #-2784] @ 0xfffff520 │ │ │ │ ldrbteq r9, [fp], #84 @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -111570,15 +111570,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #308] @ 794f0 <__cxa_atexit@plt+0x6d098> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r1, #3 │ │ │ │ beq 7941c <__cxa_atexit@plt+0x6cfc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #12 │ │ │ │ @@ -111596,15 +111596,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r9, r7, #6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ sub r6, r3, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 794e4 <__cxa_atexit@plt+0x6d08c> │ │ │ │ ldr r0, [pc, #196] @ 79500 <__cxa_atexit@plt+0x6d0a8> │ │ │ │ @@ -111626,15 +111626,15 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ ldr r0, [pc, #136] @ 7950c <__cxa_atexit@plt+0x6d0b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, lr │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #104] @ 79510 <__cxa_atexit@plt+0x6d0b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #12 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ @@ -111642,37 +111642,37 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r8, r1 │ │ │ │ bx r2 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ @ instruction: 0xffff6aac │ │ │ │ @ instruction: 0xffff6a58 │ │ │ │ - strbeq sp, [r7, #-2380] @ 0xfffff6b4 │ │ │ │ + strbeq sp, [r7, #-2364] @ 0xfffff6c4 │ │ │ │ @ instruction: 0xffff6a70 │ │ │ │ - strbeq sp, [r7, #-2356] @ 0xfffff6cc │ │ │ │ + strbeq sp, [r7, #-2340] @ 0xfffff6dc │ │ │ │ ldrbteq r8, [fp], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - strbeq sp, [r7, #-2512] @ 0xfffff630 │ │ │ │ - strbeq sp, [r7, #-2480] @ 0xfffff650 │ │ │ │ + strbeq sp, [r7, #-2496] @ 0xfffff640 │ │ │ │ + strbeq sp, [r7, #-2464] @ 0xfffff660 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - strbeq sp, [r7, #-2612] @ 0xfffff5cc │ │ │ │ - strbeq sp, [r7, #-2580] @ 0xfffff5ec │ │ │ │ + strbeq sp, [r7, #-2596] @ 0xfffff5dc │ │ │ │ + strbeq sp, [r7, #-2564] @ 0xfffff5fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 795b0 <__cxa_atexit@plt+0x6d158> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 79598 <__cxa_atexit@plt+0x6d140> │ │ │ │ @@ -111691,25 +111691,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq sp, [r7, #-2128] @ 0xfffff7b0 │ │ │ │ - strbeq sp, [r7, #-2096] @ 0xfffff7d0 │ │ │ │ + strbeq sp, [r7, #-2112] @ 0xfffff7c0 │ │ │ │ + strbeq sp, [r7, #-2080] @ 0xfffff7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79618 <__cxa_atexit@plt+0x6d1c0> │ │ │ │ @@ -111723,21 +111723,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 7962c <__cxa_atexit@plt+0x6d1d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sp, [r7, #-1996] @ 0xfffff834 │ │ │ │ - strbeq sp, [r7, #-1964] @ 0xfffff854 │ │ │ │ + strbeq sp, [r7, #-1980] @ 0xfffff844 │ │ │ │ + strbeq sp, [r7, #-1948] @ 0xfffff864 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7967c <__cxa_atexit@plt+0x6d224> │ │ │ │ @@ -111751,17 +111751,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-1888] @ 0xfffff8a0 │ │ │ │ - strbeq sp, [r7, #-2512] @ 0xfffff630 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-1872] @ 0xfffff8b0 │ │ │ │ + strbeq sp, [r7, #-2496] @ 0xfffff640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 796e8 <__cxa_atexit@plt+0x6d290> │ │ │ │ @@ -111775,21 +111775,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 796fc <__cxa_atexit@plt+0x6d2a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sp, [r7, #-1788] @ 0xfffff904 │ │ │ │ - strbeq sp, [r7, #-1756] @ 0xfffff924 │ │ │ │ + strbeq sp, [r7, #-1772] @ 0xfffff914 │ │ │ │ + strbeq sp, [r7, #-1740] @ 0xfffff934 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7974c <__cxa_atexit@plt+0x6d2f4> │ │ │ │ @@ -111803,17 +111803,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-1680] @ 0xfffff970 │ │ │ │ - strbeq sp, [r7, #-2304] @ 0xfffff700 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-1664] @ 0xfffff980 │ │ │ │ + strbeq sp, [r7, #-2288] @ 0xfffff710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 797b8 <__cxa_atexit@plt+0x6d360> │ │ │ │ @@ -111827,21 +111827,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 797cc <__cxa_atexit@plt+0x6d374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sp, [r7, #-1580] @ 0xfffff9d4 │ │ │ │ - strbeq sp, [r7, #-1548] @ 0xfffff9f4 │ │ │ │ + strbeq sp, [r7, #-1564] @ 0xfffff9e4 │ │ │ │ + strbeq sp, [r7, #-1532] @ 0xfffffa04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7981c <__cxa_atexit@plt+0x6d3c4> │ │ │ │ @@ -111855,17 +111855,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-1472] @ 0xfffffa40 │ │ │ │ - strbeq sp, [r7, #-2096] @ 0xfffff7d0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-1456] @ 0xfffffa50 │ │ │ │ + strbeq sp, [r7, #-2080] @ 0xfffff7e0 │ │ │ │ ldrbteq r8, [fp], #3212 @ 0xc8c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 798c4 <__cxa_atexit@plt+0x6d46c> │ │ │ │ @@ -111894,23 +111894,23 @@ │ │ │ │ str r2, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r0, r1, sl} │ │ │ │ mov r5, ip │ │ │ │ mov r7, lr │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r7, #-1320] @ 0xfffffad8 │ │ │ │ + strbeq sp, [r7, #-1304] @ 0xfffffae8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff2cc │ │ │ │ ldrbteq r8, [fp], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 79968 <__cxa_atexit@plt+0x6d510> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -112041,15 +112041,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ ldrbteq r8, [fp], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @@ -112062,29 +112062,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 79b68 <__cxa_atexit@plt+0x6d710> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [fp], #2004 @ 0x7d4 │ │ │ │ ldrbteq r8, [fp], #628 @ 0x274 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 79b94 <__cxa_atexit@plt+0x6d73c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 79b98 <__cxa_atexit@plt+0x6d740> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sp, [r7, #-1188] @ 0xfffffb5c │ │ │ │ + strbeq sp, [r7, #-1172] @ 0xfffffb6c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79be0 <__cxa_atexit@plt+0x6d788> │ │ │ │ @@ -112096,29 +112096,29 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-1136] @ 0xfffffb90 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-1120] @ 0xfffffba0 │ │ │ │ ldrbteq r8, [fp], #1844 @ 0x734 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 79c24 <__cxa_atexit@plt+0x6d7cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 79c28 <__cxa_atexit@plt+0x6d7d0> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [fp], #1812 @ 0x714 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -112132,16 +112132,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-992] @ 0xfffffc20 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-976] @ 0xfffffc30 │ │ │ │ ldrbteq r8, [fp], #352 @ 0x160 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bne 79ccc <__cxa_atexit@plt+0x6d874> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -112194,50 +112194,50 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r9, [pc, #24] @ 79d88 <__cxa_atexit@plt+0x6d930> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - strbeq sp, [r7, #-704] @ 0xfffffd40 │ │ │ │ + strbeq sp, [r7, #-688] @ 0xfffffd50 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrbteq r8, [fp], #76 @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 79dc8 <__cxa_atexit@plt+0x6d970> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 79dcc <__cxa_atexit@plt+0x6d974> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [r7, #-620] @ 0xfffffd94 │ │ │ │ + strbeq sp, [r7, #-604] @ 0xfffffda4 │ │ │ │ ldrbteq r8, [fp], #16 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 79df8 <__cxa_atexit@plt+0x6d9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 79dfc <__cxa_atexit@plt+0x6d9a4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sp, [r7, #-576] @ 0xfffffdc0 │ │ │ │ + strbeq sp, [r7, #-560] @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79e44 <__cxa_atexit@plt+0x6d9ec> │ │ │ │ @@ -112249,31 +112249,31 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-524] @ 0xfffffdf4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-508] @ 0xfffffe04 │ │ │ │ ldrbteq r7, [fp], #3980 @ 0xf8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 79e88 <__cxa_atexit@plt+0x6da30> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 79e8c <__cxa_atexit@plt+0x6da34> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sp, [r7, #-428] @ 0xfffffe54 │ │ │ │ + strbeq sp, [r7, #-412] @ 0xfffffe64 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79ed4 <__cxa_atexit@plt+0x6da7c> │ │ │ │ @@ -112285,16 +112285,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r7, #-380] @ 0xfffffe84 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r7, #-364] @ 0xfffffe94 │ │ │ │ ldrbteq r8, [fp], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79fa4 <__cxa_atexit@plt+0x6db4c> │ │ │ │ ldr r3, [pc, #168] @ 79fac <__cxa_atexit@plt+0x6db54> │ │ │ │ @@ -112338,15 +112338,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq ip, [r7, #-3692] @ 0xfffff194 │ │ │ │ + strbeq ip, [r7, #-3676] @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrbteq r8, [fp], #1364 @ 0x554 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -112498,15 +112498,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 7a23c <__cxa_atexit@plt+0x6dde4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, asr r6 │ │ │ │ ldrbteq r8, [fp], #712 @ 0x2c8 │ │ │ │ andeq r7, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -112525,29 +112525,29 @@ │ │ │ │ beq 7a2a0 <__cxa_atexit@plt+0x6de48> │ │ │ │ ldr r3, [pc, #32] @ 7a2ac <__cxa_atexit@plt+0x6de54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq r8, [fp], #540 @ 0x21c │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7a2d8 <__cxa_atexit@plt+0x6de80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r8, [fp], #496 @ 0x1f0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #172] @ 7a3a4 <__cxa_atexit@plt+0x6df4c> │ │ │ │ @@ -112580,25 +112580,25 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ str r8, [r9, #24] │ │ │ │ str r3, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ ldrbteq r8, [fp], #284 @ 0x11c │ │ │ │ andeq r2, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -112626,22 +112626,22 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ str r8, [r9, #24] │ │ │ │ str r3, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ ldrbteq r8, [fp], #68 @ 0x44 │ │ │ │ andeq pc, r0, fp, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 7a488 <__cxa_atexit@plt+0x6e030> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -112682,35 +112682,35 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #88] @ 7a55c <__cxa_atexit@plt+0x6e104> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #80] @ 7a560 <__cxa_atexit@plt+0x6e108> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #56] @ 7a554 <__cxa_atexit@plt+0x6e0fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #48] @ 7a558 <__cxa_atexit@plt+0x6e100> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #24] @ 7a54c <__cxa_atexit@plt+0x6e0f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ 7a550 <__cxa_atexit@plt+0x6e0f8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ ldrbteq r7, [fp], #3588 @ 0xe04 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbeq ip, [r7, #-2824] @ 0xfffff4f8 │ │ │ │ + strbeq ip, [r7, #-2808] @ 0xfffff508 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ - strbeq ip, [r7, #-2860] @ 0xfffff4d4 │ │ │ │ + strbeq ip, [r7, #-2844] @ 0xfffff4e4 │ │ │ │ ldrbteq r7, [fp], #3896 @ 0xf38 │ │ │ │ andeq r6, r0, fp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7a5b8 <__cxa_atexit@plt+0x6e160> │ │ │ │ ldr r3, [pc, #112] @ 7a5f4 <__cxa_atexit@plt+0x6e19c> │ │ │ │ @@ -112723,35 +112723,35 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 7a5dc <__cxa_atexit@plt+0x6e184> │ │ │ │ ldr r3, [pc, #80] @ 7a5f8 <__cxa_atexit@plt+0x6e1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #72] @ 7a5fc <__cxa_atexit@plt+0x6e1a4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #64] @ 7a600 <__cxa_atexit@plt+0x6e1a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #52] @ 7a604 <__cxa_atexit@plt+0x6e1ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 7a608 <__cxa_atexit@plt+0x6e1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 7a60c <__cxa_atexit@plt+0x6e1b4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq ip, [r7, #-2684] @ 0xfffff584 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ strbeq ip, [r7, #-2668] @ 0xfffff594 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + strbeq ip, [r7, #-2652] @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ ldrbteq r7, [fp], #3412 @ 0xd54 │ │ │ │ ldrbteq r7, [fp], #3708 @ 0xe7c │ │ │ │ andeq r6, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 7a658 <__cxa_atexit@plt+0x6e200> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -112763,40 +112763,40 @@ │ │ │ │ cmp r0, #2 │ │ │ │ ldr r9, [pc, #32] @ 7a664 <__cxa_atexit@plt+0x6e20c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ movne r9, r3 │ │ │ │ moveq r1, r2 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r1, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r7, [fp], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq ip, [r7, #-2540] @ 0xfffff614 │ │ │ │ + strbeq ip, [r7, #-2524] @ 0xfffff624 │ │ │ │ ldrbteq r7, [fp], #3280 @ 0xcd0 │ │ │ │ andeq r7, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7a690 <__cxa_atexit@plt+0x6e238> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 7a694 <__cxa_atexit@plt+0x6e23c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r7, [fp], #3260 @ 0xcbc │ │ │ │ andeq r7, r0, fp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7a6bc <__cxa_atexit@plt+0x6e264> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r6, r0, fp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 7a71c <__cxa_atexit@plt+0x6e2c4> │ │ │ │ @@ -112816,25 +112816,25 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq ip, [r7, #-2348] @ 0xfffff6d4 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq ip, [r7, #-2332] @ 0xfffff6e4 │ │ │ │ andeq r7, r0, fp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7a754 <__cxa_atexit@plt+0x6e2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r6, r0, fp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 7a7b4 <__cxa_atexit@plt+0x6e35c> │ │ │ │ @@ -112854,25 +112854,25 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq ip, [r7, #-2196] @ 0xfffff76c │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq ip, [r7, #-2180] @ 0xfffff77c │ │ │ │ andeq r7, r0, fp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7a7ec <__cxa_atexit@plt+0x6e394> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r6, r0, fp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 7a84c <__cxa_atexit@plt+0x6e3f4> │ │ │ │ @@ -112892,16 +112892,16 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq ip, [r7, #-2044] @ 0xfffff804 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq ip, [r7, #-2028] @ 0xfffff814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [fp], #3244 @ 0xcac │ │ │ │ @@ -113007,15 +113007,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 7aa30 <__cxa_atexit@plt+0x6e5d8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r7, [fp], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -113045,57 +113045,57 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7aacc <__cxa_atexit@plt+0x6e674> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [fp], #2264 @ 0x8d8 │ │ │ │ - strbeq ip, [r7, #-736] @ 0xfffffd20 │ │ │ │ + strbeq ip, [r7, #-720] @ 0xfffffd30 │ │ │ │ ldrbteq r7, [fp], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ab0c <__cxa_atexit@plt+0x6e6b4> │ │ │ │ ldr r9, [pc, #36] @ 7ab14 <__cxa_atexit@plt+0x6e6bc> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7ab18 <__cxa_atexit@plt+0x6e6c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [fp], #2168 @ 0x878 │ │ │ │ - strbeq ip, [r7, #-660] @ 0xfffffd6c │ │ │ │ + strbeq ip, [r7, #-644] @ 0xfffffd7c │ │ │ │ ldrbteq r7, [fp], #2076 @ 0x81c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ab58 <__cxa_atexit@plt+0x6e700> │ │ │ │ ldr r9, [pc, #36] @ 7ab60 <__cxa_atexit@plt+0x6e708> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 7ab64 <__cxa_atexit@plt+0x6e70c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [fp], #2052 @ 0x804 │ │ │ │ - strbeq ip, [r7, #-584] @ 0xfffffdb8 │ │ │ │ + strbeq ip, [r7, #-568] @ 0xfffffdc8 │ │ │ │ ldrbteq r7, [fp], #2020 @ 0x7e4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7abd8 <__cxa_atexit@plt+0x6e780> │ │ │ │ @@ -113120,15 +113120,15 @@ │ │ │ │ b 7abf8 <__cxa_atexit@plt+0x6e7a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq ip, [r7, #-488] @ 0xfffffe18 │ │ │ │ + strbeq ip, [r7, #-472] @ 0xfffffe28 │ │ │ │ ldrbteq r7, [fp], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -113144,15 +113144,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r3, [pc, #144] @ 7acd4 <__cxa_atexit@plt+0x6e87c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r3, [pc, #116] @ 7acc8 <__cxa_atexit@plt+0x6e870> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 7acb0 <__cxa_atexit@plt+0x6e858> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -113169,68 +113169,68 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq ip, [r7, #-372] @ 0xfffffe8c │ │ │ │ + strbeq ip, [r7, #-356] @ 0xfffffe9c │ │ │ │ andeq r0, r0, r0, lsl #7 │ │ │ │ - strbeq ip, [r7, #-312] @ 0xfffffec8 │ │ │ │ - strbeq ip, [r7, #-280] @ 0xfffffee8 │ │ │ │ + strbeq ip, [r7, #-296] @ 0xfffffed8 │ │ │ │ + strbeq ip, [r7, #-264] @ 0xfffffef8 │ │ │ │ ldrbteq r7, [fp], #1640 @ 0x668 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7ad18 <__cxa_atexit@plt+0x6e8c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r3, [pc, #12] @ 7ad1c <__cxa_atexit@plt+0x6e8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq ip, [r7, #-168] @ 0xffffff58 │ │ │ │ + strbeq ip, [r7, #-152] @ 0xffffff68 │ │ │ │ ldrbteq r7, [fp], #1580 @ 0x62c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7ad4c <__cxa_atexit@plt+0x6e8f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7ad50 <__cxa_atexit@plt+0x6e8f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq ip, [r7, #-1060] @ 0xfffffbdc │ │ │ │ + strbeq ip, [r7, #-1044] @ 0xfffffbec │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7ad7c <__cxa_atexit@plt+0x6e924> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7ad80 <__cxa_atexit@plt+0x6e928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq ip, [r7, #-72] @ 0xffffffb8 │ │ │ │ + strbeq ip, [r7, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7add4 <__cxa_atexit@plt+0x6e97c> │ │ │ │ @@ -113242,21 +113242,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 7ade8 <__cxa_atexit@plt+0x6e990> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq ip, [r7, #-8] │ │ │ │ - strbeq fp, [r7, #-4080] @ 0xfffff010 │ │ │ │ + strbeq fp, [r7, #-4088] @ 0xfffff008 │ │ │ │ + strbeq fp, [r7, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r1, [pc, #148] @ 7ae9c <__cxa_atexit@plt+0x6ea44> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -113292,18 +113292,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq ip, [r7, #-488] @ 0xfffffe18 │ │ │ │ + strbeq ip, [r7, #-472] @ 0xfffffe28 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #112] @ 7af28 <__cxa_atexit@plt+0x6ead0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #8]! │ │ │ │ ldr r7, [r2, #-4] │ │ │ │ @@ -113327,17 +113327,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq ip, [r7, #-336] @ 0xfffffeb0 │ │ │ │ + strbeq ip, [r7, #-320] @ 0xfffffec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7af74 <__cxa_atexit@plt+0x6eb1c> │ │ │ │ @@ -113349,16 +113349,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r7, #-224] @ 0xffffff20 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r7, #-208] @ 0xffffff30 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7afdc <__cxa_atexit@plt+0x6eb84> │ │ │ │ @@ -113372,21 +113372,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 7aff0 <__cxa_atexit@plt+0x6eb98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq fp, [r7, #-3592] @ 0xfffff1f8 │ │ │ │ - strbeq fp, [r7, #-3560] @ 0xfffff218 │ │ │ │ + strbeq fp, [r7, #-3576] @ 0xfffff208 │ │ │ │ + strbeq fp, [r7, #-3544] @ 0xfffff228 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #156] @ 7b0a4 <__cxa_atexit@plt+0x6ec4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -113422,18 +113422,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq fp, [r7, #-4064] @ 0xfffff020 │ │ │ │ + strbeq fp, [r7, #-4048] @ 0xfffff030 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 7b130 <__cxa_atexit@plt+0x6ecd8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ str r3, [r2] │ │ │ │ @@ -113457,17 +113457,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq fp, [r7, #-3912] @ 0xfffff0b8 │ │ │ │ + strbeq fp, [r7, #-3896] @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7b17c <__cxa_atexit@plt+0x6ed24> │ │ │ │ @@ -113479,16 +113479,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r7, #-3800] @ 0xfffff128 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r7, #-3784] @ 0xfffff138 │ │ │ │ ldrbteq r7, [fp], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ @@ -113536,28 +113536,28 @@ │ │ │ │ str r7, [r3, #-12] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str lr, [r9, #20] │ │ │ │ str ip, [r9, #24] │ │ │ │ mov r7, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq fp, [r7, #-3020] @ 0xfffff434 │ │ │ │ + strbeq fp, [r7, #-3004] @ 0xfffff444 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ ldrbteq r7, [fp], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -113580,18 +113580,18 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r3, sl} │ │ │ │ mov r7, lr │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7b364 <__cxa_atexit@plt+0x6ef0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -113631,27 +113631,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq fp, [r7, #-2560] @ 0xfffff600 │ │ │ │ - strbeq fp, [r7, #-2528] @ 0xfffff620 │ │ │ │ + strbeq fp, [r7, #-2544] @ 0xfffff610 │ │ │ │ + strbeq fp, [r7, #-2512] @ 0xfffff630 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7b470 <__cxa_atexit@plt+0x6f018> │ │ │ │ @@ -113665,21 +113665,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 7b484 <__cxa_atexit@plt+0x6f02c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq fp, [r7, #-2420] @ 0xfffff68c │ │ │ │ - strbeq fp, [r7, #-2388] @ 0xfffff6ac │ │ │ │ + strbeq fp, [r7, #-2404] @ 0xfffff69c │ │ │ │ + strbeq fp, [r7, #-2372] @ 0xfffff6bc │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #156] @ 7b538 <__cxa_atexit@plt+0x6f0e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #12]! │ │ │ │ @@ -113715,18 +113715,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq fp, [r7, #-2892] @ 0xfffff4b4 │ │ │ │ + strbeq fp, [r7, #-2876] @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #112] @ 7b5c4 <__cxa_atexit@plt+0x6f16c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #8]! │ │ │ │ ldr r7, [r2, #-4] │ │ │ │ @@ -113750,17 +113750,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq fp, [r7, #-2740] @ 0xfffff54c │ │ │ │ + strbeq fp, [r7, #-2724] @ 0xfffff55c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7b610 <__cxa_atexit@plt+0x6f1b8> │ │ │ │ @@ -113772,16 +113772,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r7, #-2628] @ 0xfffff5bc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r7, #-2612] @ 0xfffff5cc │ │ │ │ ldrbteq r6, [fp], #3368 @ 0xd28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b67c <__cxa_atexit@plt+0x6f224> │ │ │ │ @@ -113859,15 +113859,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 7b780 <__cxa_atexit@plt+0x6f328> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r6, [fp], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -113921,29 +113921,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #56] @ 7b8a4 <__cxa_atexit@plt+0x6f44c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq fp, [r7, #-1388] @ 0xfffffa94 │ │ │ │ + strbeq fp, [r7, #-1372] @ 0xfffffaa4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq fp, [r7, #-1988] @ 0xfffff83c │ │ │ │ + strbeq fp, [r7, #-1972] @ 0xfffff84c │ │ │ │ ldrbteq r6, [fp], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7b8fc <__cxa_atexit@plt+0x6f4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -113954,35 +113954,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 7b900 <__cxa_atexit@plt+0x6f4a8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 7b904 <__cxa_atexit@plt+0x6f4ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq fp, [r7, #-1856] @ 0xfffff8c0 │ │ │ │ + strbeq fp, [r7, #-1840] @ 0xfffff8d0 │ │ │ │ ldrbteq r6, [fp], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 7b93c <__cxa_atexit@plt+0x6f4e4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 7b940 <__cxa_atexit@plt+0x6f4e8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq fp, [r7, #-1784] @ 0xfffff908 │ │ │ │ + strbeq fp, [r7, #-1768] @ 0xfffff918 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7b988 <__cxa_atexit@plt+0x6f530> │ │ │ │ @@ -113994,16 +113994,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r7, #-1736] @ 0xfffff938 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r7, #-1720] @ 0xfffff948 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7ba10 <__cxa_atexit@plt+0x6f5b8> │ │ │ │ ldr r1, [pc, #100] @ 7ba1c <__cxa_atexit@plt+0x6f5c4> │ │ │ │ @@ -114022,35 +114022,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq fp, [r7, #-960] @ 0xfffffc40 │ │ │ │ + strbeq fp, [r7, #-944] @ 0xfffffc50 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ 7ba54 <__cxa_atexit@plt+0x6f5fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114063,16 +114063,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r7, #-1460] @ 0xfffffa4c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r7, #-1444] @ 0xfffffa5c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114095,16 +114095,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq fp, [r7, #-824] @ 0xfffffcc8 │ │ │ │ - strbeq fp, [r7, #-736] @ 0xfffffd20 │ │ │ │ + strbeq fp, [r7, #-808] @ 0xfffffcd8 │ │ │ │ + strbeq fp, [r7, #-720] @ 0xfffffd30 │ │ │ │ ldrbteq r6, [fp], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7bbcc <__cxa_atexit@plt+0x6f774> │ │ │ │ ldr r1, [pc, #136] @ 7bbd4 <__cxa_atexit@plt+0x6f77c> │ │ │ │ @@ -114129,29 +114129,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 7bbe4 <__cxa_atexit@plt+0x6f78c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq fp, [r7, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq fp, [r7, #-540] @ 0xfffffde4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq fp, [r7, #-528] @ 0xfffffdf0 │ │ │ │ + strbeq fp, [r7, #-512] @ 0xfffffe00 │ │ │ │ ldrbteq r6, [fp], #1892 @ 0x764 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7bc3c <__cxa_atexit@plt+0x6f7e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -114162,60 +114162,60 @@ │ │ │ │ ldr r2, [pc, #36] @ 7bc40 <__cxa_atexit@plt+0x6f7e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 7bc44 <__cxa_atexit@plt+0x6f7ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq fp, [r7, #-396] @ 0xfffffe74 │ │ │ │ + strbeq fp, [r7, #-380] @ 0xfffffe84 │ │ │ │ ldrbteq r6, [fp], #1796 @ 0x704 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 7bc7c <__cxa_atexit@plt+0x6f824> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 7bc80 <__cxa_atexit@plt+0x6f828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq fp, [r7, #-324] @ 0xfffffebc │ │ │ │ + strbeq fp, [r7, #-308] @ 0xfffffecc │ │ │ │ ldrbteq r6, [fp], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7bcb0 <__cxa_atexit@plt+0x6f858> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7bcb4 <__cxa_atexit@plt+0x6f85c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq fp, [r7, #-1216] @ 0xfffffb40 │ │ │ │ + strbeq fp, [r7, #-1200] @ 0xfffffb50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7bce0 <__cxa_atexit@plt+0x6f888> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7bce4 <__cxa_atexit@plt+0x6f88c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq fp, [r7, #-228] @ 0xffffff1c │ │ │ │ + strbeq fp, [r7, #-212] @ 0xffffff2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7bd38 <__cxa_atexit@plt+0x6f8e0> │ │ │ │ @@ -114227,21 +114227,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 7bd4c <__cxa_atexit@plt+0x6f8f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq fp, [r7, #-164] @ 0xffffff5c │ │ │ │ - strbeq fp, [r7, #-140] @ 0xffffff74 │ │ │ │ + strbeq fp, [r7, #-148] @ 0xffffff6c │ │ │ │ + strbeq fp, [r7, #-124] @ 0xffffff84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #96] @ 7bdc4 <__cxa_atexit@plt+0x6f96c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -114262,17 +114262,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq fp, [r7, #-672] @ 0xfffffd60 │ │ │ │ + strbeq fp, [r7, #-656] @ 0xfffffd70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7be10 <__cxa_atexit@plt+0x6f9b8> │ │ │ │ @@ -114284,16 +114284,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r7, #-580] @ 0xfffffdbc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r7, #-564] @ 0xfffffdcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7be98 <__cxa_atexit@plt+0x6fa40> │ │ │ │ ldr r1, [pc, #100] @ 7bea4 <__cxa_atexit@plt+0x6fa4c> │ │ │ │ @@ -114312,35 +114312,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq sl, [r7, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq sl, [r7, #-3880] @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ 7bedc <__cxa_atexit@plt+0x6fa84> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114353,16 +114353,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r7, #-300] @ 0xfffffed4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r7, #-284] @ 0xfffffee4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114385,16 +114385,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq sl, [r7, #-3760] @ 0xfffff150 │ │ │ │ - strbeq sl, [r7, #-3672] @ 0xfffff1a8 │ │ │ │ + strbeq sl, [r7, #-3744] @ 0xfffff160 │ │ │ │ + strbeq sl, [r7, #-3656] @ 0xfffff1b8 │ │ │ │ ldrbteq r5, [fp], #3628 @ 0xe2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c050 <__cxa_atexit@plt+0x6fbf8> │ │ │ │ ldr r1, [pc, #132] @ 7c058 <__cxa_atexit@plt+0x6fc00> │ │ │ │ @@ -114418,29 +114418,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #56] @ 7c068 <__cxa_atexit@plt+0x6fc10> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq sl, [r7, #-3496] @ 0xfffff258 │ │ │ │ + strbeq sl, [r7, #-3480] @ 0xfffff268 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq fp, [r7, #-0] │ │ │ │ + strbeq sl, [r7, #-4080] @ 0xfffff010 │ │ │ │ ldrbteq r5, [fp], #3444 @ 0xd74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7c0c0 <__cxa_atexit@plt+0x6fc68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -114451,35 +114451,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 7c0c4 <__cxa_atexit@plt+0x6fc6c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 7c0c8 <__cxa_atexit@plt+0x6fc70> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r7, #-3964] @ 0xfffff084 │ │ │ │ + strbeq sl, [r7, #-3948] @ 0xfffff094 │ │ │ │ ldrbteq r5, [fp], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 7c100 <__cxa_atexit@plt+0x6fca8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 7c104 <__cxa_atexit@plt+0x6fcac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r7, #-3892] @ 0xfffff0cc │ │ │ │ + strbeq sl, [r7, #-3876] @ 0xfffff0dc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c14c <__cxa_atexit@plt+0x6fcf4> │ │ │ │ @@ -114491,16 +114491,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r7, #-3844] @ 0xfffff0fc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r7, #-3828] @ 0xfffff10c │ │ │ │ ldrbteq r5, [fp], #3204 @ 0xc84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c1f8 <__cxa_atexit@plt+0x6fda0> │ │ │ │ ldr r1, [pc, #132] @ 7c200 <__cxa_atexit@plt+0x6fda8> │ │ │ │ @@ -114524,29 +114524,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #56] @ 7c210 <__cxa_atexit@plt+0x6fdb8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq sl, [r7, #-3072] @ 0xfffff400 │ │ │ │ + strbeq sl, [r7, #-3056] @ 0xfffff410 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r7, #-3672] @ 0xfffff1a8 │ │ │ │ + strbeq sl, [r7, #-3656] @ 0xfffff1b8 │ │ │ │ ldrbteq r5, [fp], #3020 @ 0xbcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7c268 <__cxa_atexit@plt+0x6fe10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -114557,35 +114557,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 7c26c <__cxa_atexit@plt+0x6fe14> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 7c270 <__cxa_atexit@plt+0x6fe18> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r7, #-3540] @ 0xfffff22c │ │ │ │ + strbeq sl, [r7, #-3524] @ 0xfffff23c │ │ │ │ ldrbteq r5, [fp], #2924 @ 0xb6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 7c2a8 <__cxa_atexit@plt+0x6fe50> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 7c2ac <__cxa_atexit@plt+0x6fe54> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r7, #-3468] @ 0xfffff274 │ │ │ │ + strbeq sl, [r7, #-3452] @ 0xfffff284 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c2f4 <__cxa_atexit@plt+0x6fe9c> │ │ │ │ @@ -114597,16 +114597,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r7, #-3420] @ 0xfffff2a4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r7, #-3404] @ 0xfffff2b4 │ │ │ │ ldrbteq r6, [fp], #72 @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c3a4 <__cxa_atexit@plt+0x6ff4c> │ │ │ │ ldr r1, [pc, #136] @ 7c3ac <__cxa_atexit@plt+0x6ff54> │ │ │ │ @@ -114631,29 +114631,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 7c3bc <__cxa_atexit@plt+0x6ff64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq sl, [r7, #-2644] @ 0xfffff5ac │ │ │ │ + strbeq sl, [r7, #-2628] @ 0xfffff5bc │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq sl, [r7, #-2616] @ 0xfffff5c8 │ │ │ │ + strbeq sl, [r7, #-2600] @ 0xfffff5d8 │ │ │ │ ldrbteq r5, [fp], #3980 @ 0xf8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7c414 <__cxa_atexit@plt+0x6ffbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -114664,60 +114664,60 @@ │ │ │ │ ldr r2, [pc, #36] @ 7c418 <__cxa_atexit@plt+0x6ffc0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 7c41c <__cxa_atexit@plt+0x6ffc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq sl, [r7, #-2484] @ 0xfffff64c │ │ │ │ + strbeq sl, [r7, #-2468] @ 0xfffff65c │ │ │ │ ldrbteq r5, [fp], #3884 @ 0xf2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 7c454 <__cxa_atexit@plt+0x6fffc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 7c458 <__cxa_atexit@plt+0x70000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq sl, [r7, #-2412] @ 0xfffff694 │ │ │ │ + strbeq sl, [r7, #-2396] @ 0xfffff6a4 │ │ │ │ ldrbteq r5, [fp], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7c488 <__cxa_atexit@plt+0x70030> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7c48c <__cxa_atexit@plt+0x70034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [r7, #-3304] @ 0xfffff318 │ │ │ │ + strbeq sl, [r7, #-3288] @ 0xfffff328 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7c4b8 <__cxa_atexit@plt+0x70060> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7c4bc <__cxa_atexit@plt+0x70064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [r7, #-2316] @ 0xfffff6f4 │ │ │ │ + strbeq sl, [r7, #-2300] @ 0xfffff704 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c510 <__cxa_atexit@plt+0x700b8> │ │ │ │ @@ -114729,21 +114729,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 7c524 <__cxa_atexit@plt+0x700cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq sl, [r7, #-2252] @ 0xfffff734 │ │ │ │ - strbeq sl, [r7, #-2228] @ 0xfffff74c │ │ │ │ + strbeq sl, [r7, #-2236] @ 0xfffff744 │ │ │ │ + strbeq sl, [r7, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #96] @ 7c59c <__cxa_atexit@plt+0x70144> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -114764,17 +114764,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [r7, #-2760] @ 0xfffff538 │ │ │ │ + strbeq sl, [r7, #-2744] @ 0xfffff548 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c5e8 <__cxa_atexit@plt+0x70190> │ │ │ │ @@ -114786,16 +114786,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r7, #-2668] @ 0xfffff594 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r7, #-2652] @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7c670 <__cxa_atexit@plt+0x70218> │ │ │ │ ldr r1, [pc, #100] @ 7c67c <__cxa_atexit@plt+0x70224> │ │ │ │ @@ -114814,35 +114814,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq sl, [r7, #-1888] @ 0xfffff8a0 │ │ │ │ + strbeq sl, [r7, #-1872] @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ 7c6b4 <__cxa_atexit@plt+0x7025c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114855,16 +114855,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r7, #-2388] @ 0xfffff6ac │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r7, #-2372] @ 0xfffff6bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114887,16 +114887,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq sl, [r7, #-1752] @ 0xfffff928 │ │ │ │ - strbeq sl, [r7, #-1664] @ 0xfffff980 │ │ │ │ + strbeq sl, [r7, #-1736] @ 0xfffff938 │ │ │ │ + strbeq sl, [r7, #-1648] @ 0xfffff990 │ │ │ │ ldrbteq r5, [fp], #1620 @ 0x654 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c828 <__cxa_atexit@plt+0x703d0> │ │ │ │ ldr r1, [pc, #132] @ 7c830 <__cxa_atexit@plt+0x703d8> │ │ │ │ @@ -114920,29 +114920,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #56] @ 7c840 <__cxa_atexit@plt+0x703e8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq sl, [r7, #-1488] @ 0xfffffa30 │ │ │ │ + strbeq sl, [r7, #-1472] @ 0xfffffa40 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r7, #-2088] @ 0xfffff7d8 │ │ │ │ + strbeq sl, [r7, #-2072] @ 0xfffff7e8 │ │ │ │ ldrbteq r5, [fp], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7c898 <__cxa_atexit@plt+0x70440> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -114953,35 +114953,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 7c89c <__cxa_atexit@plt+0x70444> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 7c8a0 <__cxa_atexit@plt+0x70448> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r7, #-1956] @ 0xfffff85c │ │ │ │ + strbeq sl, [r7, #-1940] @ 0xfffff86c │ │ │ │ ldrbteq r5, [fp], #1340 @ 0x53c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 7c8d8 <__cxa_atexit@plt+0x70480> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 7c8dc <__cxa_atexit@plt+0x70484> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r7, #-1884] @ 0xfffff8a4 │ │ │ │ + strbeq sl, [r7, #-1868] @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c924 <__cxa_atexit@plt+0x704cc> │ │ │ │ @@ -114993,16 +114993,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r7, #-1836] @ 0xfffff8d4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r7, #-1820] @ 0xfffff8e4 │ │ │ │ ldrbteq r5, [fp], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c9d0 <__cxa_atexit@plt+0x70578> │ │ │ │ ldr r1, [pc, #132] @ 7c9d8 <__cxa_atexit@plt+0x70580> │ │ │ │ @@ -115026,29 +115026,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #56] @ 7c9e8 <__cxa_atexit@plt+0x70590> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq sl, [r7, #-1064] @ 0xfffffbd8 │ │ │ │ + strbeq sl, [r7, #-1048] @ 0xfffffbe8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r7, #-1664] @ 0xfffff980 │ │ │ │ + strbeq sl, [r7, #-1648] @ 0xfffff990 │ │ │ │ ldrbteq r5, [fp], #1012 @ 0x3f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7ca40 <__cxa_atexit@plt+0x705e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -115059,35 +115059,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 7ca44 <__cxa_atexit@plt+0x705ec> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 7ca48 <__cxa_atexit@plt+0x705f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r7, #-1532] @ 0xfffffa04 │ │ │ │ + strbeq sl, [r7, #-1516] @ 0xfffffa14 │ │ │ │ ldrbteq r5, [fp], #916 @ 0x394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 7ca80 <__cxa_atexit@plt+0x70628> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 7ca84 <__cxa_atexit@plt+0x7062c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r7, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq sl, [r7, #-1444] @ 0xfffffa5c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7cacc <__cxa_atexit@plt+0x70674> │ │ │ │ @@ -115099,16 +115099,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r7, #-1412] @ 0xfffffa7c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r7, #-1396] @ 0xfffffa8c │ │ │ │ ldrbteq r5, [fp], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7cb7c <__cxa_atexit@plt+0x70724> │ │ │ │ ldr r1, [pc, #136] @ 7cb84 <__cxa_atexit@plt+0x7072c> │ │ │ │ @@ -115133,29 +115133,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 7cb94 <__cxa_atexit@plt+0x7073c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq sl, [r7, #-636] @ 0xfffffd84 │ │ │ │ + strbeq sl, [r7, #-620] @ 0xfffffd94 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq sl, [r7, #-608] @ 0xfffffda0 │ │ │ │ + strbeq sl, [r7, #-592] @ 0xfffffdb0 │ │ │ │ ldrbteq r5, [fp], #1972 @ 0x7b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7cbec <__cxa_atexit@plt+0x70794> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -115166,60 +115166,60 @@ │ │ │ │ ldr r2, [pc, #36] @ 7cbf0 <__cxa_atexit@plt+0x70798> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 7cbf4 <__cxa_atexit@plt+0x7079c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq sl, [r7, #-476] @ 0xfffffe24 │ │ │ │ + strbeq sl, [r7, #-460] @ 0xfffffe34 │ │ │ │ ldrbteq r5, [fp], #1876 @ 0x754 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 7cc2c <__cxa_atexit@plt+0x707d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 7cc30 <__cxa_atexit@plt+0x707d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq sl, [r7, #-404] @ 0xfffffe6c │ │ │ │ + strbeq sl, [r7, #-388] @ 0xfffffe7c │ │ │ │ ldrbteq r5, [fp], #1816 @ 0x718 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7cc60 <__cxa_atexit@plt+0x70808> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7cc64 <__cxa_atexit@plt+0x7080c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [r7, #-1296] @ 0xfffffaf0 │ │ │ │ + strbeq sl, [r7, #-1280] @ 0xfffffb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7cc90 <__cxa_atexit@plt+0x70838> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7cc94 <__cxa_atexit@plt+0x7083c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sl, [r7, #-308] @ 0xfffffecc │ │ │ │ + strbeq sl, [r7, #-292] @ 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7cce8 <__cxa_atexit@plt+0x70890> │ │ │ │ @@ -115231,21 +115231,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 7ccfc <__cxa_atexit@plt+0x708a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq sl, [r7, #-244] @ 0xffffff0c │ │ │ │ - strbeq sl, [r7, #-220] @ 0xffffff24 │ │ │ │ + strbeq sl, [r7, #-228] @ 0xffffff1c │ │ │ │ + strbeq sl, [r7, #-204] @ 0xffffff34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #96] @ 7cd74 <__cxa_atexit@plt+0x7091c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -115266,17 +115266,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [r7, #-752] @ 0xfffffd10 │ │ │ │ + strbeq sl, [r7, #-736] @ 0xfffffd20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7cdc0 <__cxa_atexit@plt+0x70968> │ │ │ │ @@ -115288,16 +115288,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r2, r3, #8 │ │ │ │ stm r2, {r1, r7, lr} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r7, #-660] @ 0xfffffd6c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r7, #-644] @ 0xfffffd7c │ │ │ │ ldrbteq r5, [fp], #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ce6c <__cxa_atexit@plt+0x70a14> │ │ │ │ ldr r1, [pc, #132] @ 7ce74 <__cxa_atexit@plt+0x70a1c> │ │ │ │ @@ -115321,29 +115321,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #56] @ 7ce84 <__cxa_atexit@plt+0x70a2c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r9, [r7, #-3980] @ 0xfffff074 │ │ │ │ + strbeq r9, [r7, #-3964] @ 0xfffff084 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r7, #-484] @ 0xfffffe1c │ │ │ │ + strbeq sl, [r7, #-468] @ 0xfffffe2c │ │ │ │ ldrbteq r4, [fp], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7cedc <__cxa_atexit@plt+0x70a84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -115354,35 +115354,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 7cee0 <__cxa_atexit@plt+0x70a88> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 7cee4 <__cxa_atexit@plt+0x70a8c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r7, #-352] @ 0xfffffea0 │ │ │ │ + strbeq sl, [r7, #-336] @ 0xfffffeb0 │ │ │ │ ldrbteq r4, [fp], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 7cf1c <__cxa_atexit@plt+0x70ac4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 7cf20 <__cxa_atexit@plt+0x70ac8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r7, #-280] @ 0xfffffee8 │ │ │ │ + strbeq sl, [r7, #-264] @ 0xfffffef8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7cf68 <__cxa_atexit@plt+0x70b10> │ │ │ │ @@ -115394,16 +115394,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r7, #-232] @ 0xffffff18 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r7, #-216] @ 0xffffff28 │ │ │ │ ldrbteq r4, [fp], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d014 <__cxa_atexit@plt+0x70bbc> │ │ │ │ ldr r1, [pc, #132] @ 7d01c <__cxa_atexit@plt+0x70bc4> │ │ │ │ @@ -115427,29 +115427,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #56] @ 7d02c <__cxa_atexit@plt+0x70bd4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r9, [r7, #-3556] @ 0xfffff21c │ │ │ │ + strbeq r9, [r7, #-3540] @ 0xfffff22c │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r7, #-60] @ 0xffffffc4 │ │ │ │ + strbeq sl, [r7, #-44] @ 0xffffffd4 │ │ │ │ ldrbteq r4, [fp], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7d084 <__cxa_atexit@plt+0x70c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -115460,35 +115460,35 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 7d088 <__cxa_atexit@plt+0x70c30> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 7d08c <__cxa_atexit@plt+0x70c34> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r9, [r7, #-4024] @ 0xfffff048 │ │ │ │ + strbeq r9, [r7, #-4008] @ 0xfffff058 │ │ │ │ ldrbteq r4, [fp], #3408 @ 0xd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 7d0c4 <__cxa_atexit@plt+0x70c6c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 7d0c8 <__cxa_atexit@plt+0x70c70> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r9, [r7, #-3952] @ 0xfffff090 │ │ │ │ + strbeq r9, [r7, #-3936] @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7d110 <__cxa_atexit@plt+0x70cb8> │ │ │ │ @@ -115500,31 +115500,31 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r7, #-3904] @ 0xfffff0c0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r7, #-3888] @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d150 <__cxa_atexit@plt+0x70cf8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7d158 <__cxa_atexit@plt+0x70d00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r7, #-3152] @ 0xfffff3b0 │ │ │ │ + strbeq r9, [r7, #-3136] @ 0xfffff3c0 │ │ │ │ ldrbteq r5, [fp], #1660 @ 0x67c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d1c8 <__cxa_atexit@plt+0x70d70> │ │ │ │ ldr lr, [pc, #84] @ 7d1d0 <__cxa_atexit@plt+0x70d78> │ │ │ │ @@ -115547,15 +115547,15 @@ │ │ │ │ b 7d1e4 <__cxa_atexit@plt+0x70d8c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r9, [r7, #-3060] @ 0xfffff40c │ │ │ │ + strbeq r9, [r7, #-3044] @ 0xfffff41c │ │ │ │ ldrbteq r5, [fp], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #80 @ 0x50 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 7d2ec <__cxa_atexit@plt+0x70e94> │ │ │ │ @@ -115616,25 +115616,25 @@ │ │ │ │ stmda r5, {r2, r6} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r7, [pc, #48] @ 7d310 <__cxa_atexit@plt+0x70eb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffff4aec │ │ │ │ @ instruction: 0xffff7c74 │ │ │ │ @ instruction: 0xffff83e8 │ │ │ │ @ instruction: 0xffff86b0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r9, [r7, #-3732] @ 0xfffff16c │ │ │ │ + strbeq r9, [r7, #-3716] @ 0xfffff17c │ │ │ │ ldrbteq r5, [fp], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 7d390 <__cxa_atexit@plt+0x70f38> │ │ │ │ @@ -115657,15 +115657,15 @@ │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r7, [pc, #180] @ 7d430 <__cxa_atexit@plt+0x70fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #16]! │ │ │ │ ldr r7, [pc, #172] @ 7d434 <__cxa_atexit@plt+0x70fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #128] @ 7d418 <__cxa_atexit@plt+0x70fc0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ tst r7, #3 │ │ │ │ beq 7d3f4 <__cxa_atexit@plt+0x70f9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -115682,32 +115682,32 @@ │ │ │ │ ldr r2, [pc, #72] @ 7d424 <__cxa_atexit@plt+0x70fcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r2, r0, r4, lsr #26 │ │ │ │ - strbeq r9, [r7, #-2544] @ 0xfffff610 │ │ │ │ - strbeq r9, [r7, #-2512] @ 0xfffff630 │ │ │ │ + strbeq r9, [r7, #-2528] @ 0xfffff620 │ │ │ │ + strbeq r9, [r7, #-2496] @ 0xfffff640 │ │ │ │ @ instruction: 0xffff8890 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r9, [r7, #-2944] @ 0xfffff480 │ │ │ │ - strbeq r9, [r7, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq r9, [r7, #-2928] @ 0xfffff490 │ │ │ │ + strbeq r9, [r7, #-3096] @ 0xfffff3e8 │ │ │ │ ldrbteq r5, [fp], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7d464 <__cxa_atexit@plt+0x7100c> │ │ │ │ ldr r3, [pc, #52] @ 7d48c <__cxa_atexit@plt+0x71034> │ │ │ │ @@ -115734,18 +115734,18 @@ │ │ │ │ ldr r2, [pc, #28] @ 7d4c8 <__cxa_atexit@plt+0x71070> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #3 │ │ │ │ ldr r8, [pc, #16] @ 7d4cc <__cxa_atexit@plt+0x71074> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r7 │ │ │ │ - b 4007f8 <__cxa_atexit@plt+0x3f43a0> │ │ │ │ + b 40080c <__cxa_atexit@plt+0x3f43b4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq r4, [fp], #3684 @ 0xe64 │ │ │ │ - strbeq r9, [r7, #-3220] @ 0xfffff36c │ │ │ │ + strbeq r9, [r7, #-3204] @ 0xfffff37c │ │ │ │ ldrbteq r5, [fp], #256 @ 0x100 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #72] @ 7d530 <__cxa_atexit@plt+0x710d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -115763,30 +115763,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 7d53c <__cxa_atexit@plt+0x710e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r9, [r7, #-2232] @ 0xfffff748 │ │ │ │ + strbeq r9, [r7, #-2216] @ 0xfffff758 │ │ │ │ ldrbteq r4, [fp], #3800 @ 0xed8 │ │ │ │ - strbeq r9, [r7, #-2196] @ 0xfffff76c │ │ │ │ + strbeq r9, [r7, #-2180] @ 0xfffff77c │ │ │ │ ldrbteq r5, [fp], #128 @ 0x80 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7d56c <__cxa_atexit@plt+0x71114> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7d570 <__cxa_atexit@plt+0x71118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r9, [r7, #-3096] @ 0xfffff3e8 │ │ │ │ + strbeq r9, [r7, #-3080] @ 0xfffff3f8 │ │ │ │ ldrbteq r5, [fp], #60 @ 0x3c │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115797,18 +115797,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffff8a68 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r4, [fp], #4020 @ 0xfb4 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -115828,15 +115828,15 @@ │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 7d76c <__cxa_atexit@plt+0x71314> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [r7, #-1952] @ 0xfffff860 │ │ │ │ + strbeq r9, [r7, #-1936] @ 0xfffff870 │ │ │ │ ldrbteq r4, [fp], #3916 @ 0xf4c │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -115892,27 +115892,27 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 7d76c <__cxa_atexit@plt+0x71314> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r7, #-1756] @ 0xfffff924 │ │ │ │ - strbeq r9, [r7, #-1732] @ 0xfffff93c │ │ │ │ - strbeq r9, [r7, #-1688] @ 0xfffff968 │ │ │ │ - strbeq r9, [r7, #-2440] @ 0xfffff678 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r7, #-1740] @ 0xfffff934 │ │ │ │ + strbeq r9, [r7, #-1716] @ 0xfffff94c │ │ │ │ + strbeq r9, [r7, #-1672] @ 0xfffff978 │ │ │ │ + strbeq r9, [r7, #-2424] @ 0xfffff688 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - strbeq r9, [r7, #-1832] @ 0xfffff8d8 │ │ │ │ - strbeq r9, [r7, #-1784] @ 0xfffff908 │ │ │ │ - strbeq r9, [r7, #-1776] @ 0xfffff910 │ │ │ │ - strbeq r9, [r7, #-2528] @ 0xfffff620 │ │ │ │ + strbeq r9, [r7, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq r9, [r7, #-1768] @ 0xfffff918 │ │ │ │ + strbeq r9, [r7, #-1760] @ 0xfffff920 │ │ │ │ + strbeq r9, [r7, #-2512] @ 0xfffff630 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115995,15 +115995,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [pc, #56] @ 7d8fc <__cxa_atexit@plt+0x714a4> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffd0ec │ │ │ │ @ instruction: 0xffff9594 │ │ │ │ @ instruction: 0xffff99f4 │ │ │ │ @ instruction: 0xffffa43c │ │ │ │ @ instruction: 0xffffd2e8 │ │ │ │ @ instruction: 0xffffd294 │ │ │ │ @ instruction: 0xffffd23c │ │ │ │ @@ -116120,22 +116120,22 @@ │ │ │ │ mov r7, fp │ │ │ │ b 77c64 <__cxa_atexit@plt+0x6b80c> │ │ │ │ ldr r3, [pc, #84] @ 7db10 <__cxa_atexit@plt+0x716b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #48] @ 7db04 <__cxa_atexit@plt+0x716ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r6 │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ @@ -116173,15 +116173,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 77c64 <__cxa_atexit@plt+0x6b80c> │ │ │ │ ldr r3, [pc, #32] @ 7dbb0 <__cxa_atexit@plt+0x71758> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff438 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldrbteq r4, [fp], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ @@ -116195,15 +116195,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrbteq r4, [fp], #1860 @ 0x744 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -116211,15 +116211,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r4, [fp], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 7dc74 <__cxa_atexit@plt+0x7181c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116283,15 +116283,15 @@ │ │ │ │ ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ add r2, r2, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #100] @ 7ddc4 <__cxa_atexit@plt+0x7196c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ tst sl, #3 │ │ │ │ beq 7dd98 <__cxa_atexit@plt+0x71940> │ │ │ │ ldr r7, [pc, #84] @ 7ddc8 <__cxa_atexit@plt+0x71970> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -116299,31 +116299,31 @@ │ │ │ │ ldr r8, [sl, #7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 400800 <__cxa_atexit@plt+0x3f43a8> │ │ │ │ + b 400814 <__cxa_atexit@plt+0x3f43bc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - strbeq r9, [r7, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r9, [r7, #-552] @ 0xfffffdd8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq r9, [r7, #-128] @ 0xffffff80 │ │ │ │ - strbeq r9, [r7, #-128] @ 0xffffff80 │ │ │ │ + strbeq r9, [r7, #-112] @ 0xffffff90 │ │ │ │ + strbeq r9, [r7, #-112] @ 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7de24 <__cxa_atexit@plt+0x719cc> │ │ │ │ @@ -116337,17 +116337,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-4024] @ 0xfffff048 │ │ │ │ - strbeq r9, [r7, #-552] @ 0xfffffdd8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-4008] @ 0xfffff058 │ │ │ │ + strbeq r9, [r7, #-536] @ 0xfffffde8 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 7de80 <__cxa_atexit@plt+0x71a28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7de78 <__cxa_atexit@plt+0x71a20> │ │ │ │ @@ -116355,30 +116355,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 7deb4 <__cxa_atexit@plt+0x71a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -116406,23 +116406,23 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r8, [r7, #-3792] @ 0xfffff130 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r8, [r7, #-3776] @ 0xfffff140 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r8, [r7, #-3736] @ 0xfffff168 │ │ │ │ + strbeq r8, [r7, #-3720] @ 0xfffff178 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r8, [r7, #-3768] @ 0xfffff148 │ │ │ │ + strbeq r8, [r7, #-3752] @ 0xfffff158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7dfb0 <__cxa_atexit@plt+0x71b58> │ │ │ │ @@ -116436,17 +116436,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-3628] @ 0xfffff1d4 │ │ │ │ - strbeq r9, [r7, #-156] @ 0xffffff64 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-3612] @ 0xfffff1e4 │ │ │ │ + strbeq r9, [r7, #-140] @ 0xffffff74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e010 <__cxa_atexit@plt+0x71bb8> │ │ │ │ @@ -116460,17 +116460,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-3532] @ 0xfffff234 │ │ │ │ - strbeq r9, [r7, #-60] @ 0xffffffc4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-3516] @ 0xfffff244 │ │ │ │ + strbeq r9, [r7, #-44] @ 0xffffffd4 │ │ │ │ ldrbteq r4, [fp], #1316 @ 0x524 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -116496,15 +116496,15 @@ │ │ │ │ b 77c64 <__cxa_atexit@plt+0x6b80c> │ │ │ │ ldr r3, [pc, #40] @ 7e0c0 <__cxa_atexit@plt+0x71c68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffed78 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -116529,25 +116529,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r8, [r7, #-3256] @ 0xfffff348 │ │ │ │ - strbeq r8, [r7, #-3224] @ 0xfffff368 │ │ │ │ + strbeq r8, [r7, #-3240] @ 0xfffff358 │ │ │ │ + strbeq r8, [r7, #-3208] @ 0xfffff378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e1b0 <__cxa_atexit@plt+0x71d58> │ │ │ │ @@ -116561,21 +116561,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 7e1c4 <__cxa_atexit@plt+0x71d6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r8, [r7, #-3124] @ 0xfffff3cc │ │ │ │ - strbeq r8, [r7, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq r8, [r7, #-3108] @ 0xfffff3dc │ │ │ │ + strbeq r8, [r7, #-3076] @ 0xfffff3fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e214 <__cxa_atexit@plt+0x71dbc> │ │ │ │ @@ -116589,17 +116589,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-3016] @ 0xfffff438 │ │ │ │ - strbeq r8, [r7, #-3640] @ 0xfffff1c8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-3000] @ 0xfffff448 │ │ │ │ + strbeq r8, [r7, #-3624] @ 0xfffff1d8 │ │ │ │ ldrbteq r4, [fp], #816 @ 0x330 │ │ │ │ andeq sl, r0, ip, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ @@ -116653,22 +116653,22 @@ │ │ │ │ mov r7, fp │ │ │ │ b 77c64 <__cxa_atexit@plt+0x6b80c> │ │ │ │ ldr r3, [pc, #84] @ 7e364 <__cxa_atexit@plt+0x71f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #48] @ 7e358 <__cxa_atexit@plt+0x71f00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #20]! │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffe4c4 │ │ │ │ @@ -116706,15 +116706,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 77c64 <__cxa_atexit@plt+0x6b80c> │ │ │ │ ldr r3, [pc, #32] @ 7e404 <__cxa_atexit@plt+0x71fac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffe5a0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldrbteq r4, [fp], #336 @ 0x150 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ @@ -116728,15 +116728,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ str r2, [r5, #28] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrbteq r4, [fp], #252 @ 0xfc │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -116744,15 +116744,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ str r2, [r5, #28] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r4, [fp], #200 @ 0xc8 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 7e4c8 <__cxa_atexit@plt+0x72070> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116809,26 +116809,26 @@ │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [pc, #56] @ 7e5b8 <__cxa_atexit@plt+0x72160> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ sub r9, r6, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe5dc │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r8, [r7, #-2132] @ 0xfffff7ac │ │ │ │ - strbeq r8, [r7, #-2092] @ 0xfffff7d4 │ │ │ │ + strbeq r8, [r7, #-2116] @ 0xfffff7bc │ │ │ │ + strbeq r8, [r7, #-2076] @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e608 <__cxa_atexit@plt+0x721b0> │ │ │ │ @@ -116842,17 +116842,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-2004] @ 0xfffff82c │ │ │ │ - strbeq r8, [r7, #-2628] @ 0xfffff5bc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-1988] @ 0xfffff83c │ │ │ │ + strbeq r8, [r7, #-2612] @ 0xfffff5cc │ │ │ │ ldrbteq r3, [fp], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 7e668 <__cxa_atexit@plt+0x72210> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -116861,15 +116861,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #32] @ 7e66c <__cxa_atexit@plt+0x72214> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbteq r3, [fp], #3292 @ 0xcdc │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -116877,15 +116877,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #20] @ 7e6a0 <__cxa_atexit@plt+0x72248> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r3, [fp], #3240 @ 0xca8 │ │ │ │ andeq r1, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -116944,47 +116944,47 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldmib r5, {r0, r8} │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ str r0, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #92] @ 7e810 <__cxa_atexit@plt+0x723b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst sl, #3 │ │ │ │ beq 7e7e8 <__cxa_atexit@plt+0x72390> │ │ │ │ ldr r7, [pc, #76] @ 7e814 <__cxa_atexit@plt+0x723bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sl, #3] │ │ │ │ ldr r8, [sl, #7] │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r5, #32] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ mov r7, sl │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ mov r7, sl │ │ │ │ - b 400800 <__cxa_atexit@plt+0x3f43a8> │ │ │ │ + b 400814 <__cxa_atexit@plt+0x3f43bc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - strbeq r8, [r7, #-2052] @ 0xfffff7fc │ │ │ │ + strbeq r8, [r7, #-2036] @ 0xfffff80c │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - strbeq r8, [r7, #-1636] @ 0xfffff99c │ │ │ │ + strbeq r8, [r7, #-1620] @ 0xfffff9ac │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r8, [r7, #-1576] @ 0xfffff9d8 │ │ │ │ + strbeq r8, [r7, #-1560] @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r8, [r7, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq r8, [r7, #-1592] @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e878 <__cxa_atexit@plt+0x72420> │ │ │ │ @@ -116998,17 +116998,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-1380] @ 0xfffffa9c │ │ │ │ - strbeq r8, [r7, #-2004] @ 0xfffff82c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-1364] @ 0xfffffaac │ │ │ │ + strbeq r8, [r7, #-1988] @ 0xfffff83c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e8d8 <__cxa_atexit@plt+0x72480> │ │ │ │ @@ -117022,17 +117022,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-1284] @ 0xfffffafc │ │ │ │ - strbeq r8, [r7, #-1908] @ 0xfffff88c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-1268] @ 0xfffffb0c │ │ │ │ + strbeq r8, [r7, #-1892] @ 0xfffff89c │ │ │ │ andeq r7, r0, sl, lsl #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 7e934 <__cxa_atexit@plt+0x724dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7e92c <__cxa_atexit@plt+0x724d4> │ │ │ │ @@ -117040,30 +117040,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r7, r0, sl, lsl #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 7e968 <__cxa_atexit@plt+0x72510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r4, r0, sl, lsl #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -117091,15 +117091,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 7ea64 <__cxa_atexit@plt+0x7260c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr lr, [pc, #104] @ 7ea68 <__cxa_atexit@plt+0x72610> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, #100] @ 7ea6c <__cxa_atexit@plt+0x72614> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ ldmib r2, {r1, r8} │ │ │ │ b 7ea30 <__cxa_atexit@plt+0x725d8> │ │ │ │ @@ -117110,26 +117110,26 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [r2, #32] │ │ │ │ ldr r8, [r2, #36] @ 0x24 │ │ │ │ str lr, [r2, #40] @ 0x28 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r8, [r7, #-1040] @ 0xfffffbf0 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r8, [r7, #-1024] @ 0xfffffc00 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - strbeq r8, [r7, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r8, [r7, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strbeq r8, [r7, #-984] @ 0xfffffc28 │ │ │ │ + strbeq r8, [r7, #-968] @ 0xfffffc38 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r8, [r7, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r8, [r7, #-928] @ 0xfffffc60 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117144,17 +117144,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-796] @ 0xfffffce4 │ │ │ │ - strbeq r8, [r7, #-1420] @ 0xfffffa74 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-780] @ 0xfffffcf4 │ │ │ │ + strbeq r8, [r7, #-1404] @ 0xfffffa84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7eb20 <__cxa_atexit@plt+0x726c8> │ │ │ │ @@ -117168,17 +117168,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-700] @ 0xfffffd44 │ │ │ │ - strbeq r8, [r7, #-1324] @ 0xfffffad4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-684] @ 0xfffffd54 │ │ │ │ + strbeq r8, [r7, #-1308] @ 0xfffffae4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7eb80 <__cxa_atexit@plt+0x72728> │ │ │ │ @@ -117192,17 +117192,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-604] @ 0xfffffda4 │ │ │ │ - strbeq r8, [r7, #-1228] @ 0xfffffb34 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-588] @ 0xfffffdb4 │ │ │ │ + strbeq r8, [r7, #-1212] @ 0xfffffb44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ebe0 <__cxa_atexit@plt+0x72788> │ │ │ │ @@ -117216,17 +117216,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r7, #-508] @ 0xfffffe04 │ │ │ │ - strbeq r8, [r7, #-1132] @ 0xfffffb94 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r7, #-492] @ 0xfffffe14 │ │ │ │ + strbeq r8, [r7, #-1116] @ 0xfffffba4 │ │ │ │ ldrbteq r3, [fp], #2388 @ 0x954 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -117252,15 +117252,15 @@ │ │ │ │ b 77c64 <__cxa_atexit@plt+0x6b80c> │ │ │ │ ldr r3, [pc, #40] @ 7ec90 <__cxa_atexit@plt+0x72838> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffdb64 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -117285,25 +117285,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r8, [r7, #-232] @ 0xffffff18 │ │ │ │ - strbeq r8, [r7, #-200] @ 0xffffff38 │ │ │ │ + strbeq r8, [r7, #-216] @ 0xffffff28 │ │ │ │ + strbeq r8, [r7, #-184] @ 0xffffff48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ed80 <__cxa_atexit@plt+0x72928> │ │ │ │ @@ -117317,21 +117317,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 7ed94 <__cxa_atexit@plt+0x7293c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r8, [r7, #-100] @ 0xffffff9c │ │ │ │ - strbeq r8, [r7, #-68] @ 0xffffffbc │ │ │ │ + strbeq r8, [r7, #-84] @ 0xffffffac │ │ │ │ + strbeq r8, [r7, #-52] @ 0xffffffcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ede4 <__cxa_atexit@plt+0x7298c> │ │ │ │ @@ -117345,17 +117345,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r7, #-4088] @ 0xfffff008 │ │ │ │ - strbeq r8, [r7, #-616] @ 0xfffffd98 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r7, #-4072] @ 0xfffff018 │ │ │ │ + strbeq r8, [r7, #-600] @ 0xfffffda8 │ │ │ │ ldrbteq r3, [fp], #1904 @ 0x770 │ │ │ │ andeq r9, r0, ip, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -117411,22 +117411,22 @@ │ │ │ │ mov r7, fp │ │ │ │ b 77c64 <__cxa_atexit@plt+0x6b80c> │ │ │ │ ldr r3, [pc, #84] @ 7ef3c <__cxa_atexit@plt+0x72ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #48] @ 7ef30 <__cxa_atexit@plt+0x72ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #20]! │ │ │ │ mov r3, #12 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffd114 │ │ │ │ @@ -117464,15 +117464,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 77c64 <__cxa_atexit@plt+0x6b80c> │ │ │ │ ldr r3, [pc, #32] @ 7efdc <__cxa_atexit@plt+0x72b84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffd1f0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldrbteq r3, [fp], #1368 @ 0x558 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ @@ -117486,15 +117486,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrbteq r3, [fp], #1284 @ 0x504 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -117502,15 +117502,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r3, [fp], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, ip, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #32] @ 7f0a0 <__cxa_atexit@plt+0x72c48> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -117563,21 +117563,21 @@ │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r1, [pc, #36] @ 7f16c <__cxa_atexit@plt+0x72d14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ sub r9, r6, #18 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r7, [r7, #-3212] @ 0xfffff374 │ │ │ │ - strbeq r7, [r7, #-3172] @ 0xfffff39c │ │ │ │ + strbeq r7, [r7, #-3196] @ 0xfffff384 │ │ │ │ + strbeq r7, [r7, #-3156] @ 0xfffff3ac │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffd224 │ │ │ │ @ instruction: 0xffffd624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -117594,17 +117594,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r7, #-3092] @ 0xfffff3ec │ │ │ │ - strbeq r7, [r7, #-3716] @ 0xfffff17c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r7, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq r7, [r7, #-3700] @ 0xfffff18c │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 7f224 <__cxa_atexit@plt+0x72dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7f21c <__cxa_atexit@plt+0x72dc4> │ │ │ │ @@ -117612,30 +117612,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 7f258 <__cxa_atexit@plt+0x72e00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117662,23 +117662,23 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r7, [r7, #-2860] @ 0xfffff4d4 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r7, [r7, #-2844] @ 0xfffff4e4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [r7, #-2808] @ 0xfffff508 │ │ │ │ + strbeq r7, [r7, #-2792] @ 0xfffff518 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r7, [r7, #-2836] @ 0xfffff4ec │ │ │ │ + strbeq r7, [r7, #-2820] @ 0xfffff4fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f350 <__cxa_atexit@plt+0x72ef8> │ │ │ │ @@ -117692,17 +117692,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r7, #-2700] @ 0xfffff574 │ │ │ │ - strbeq r7, [r7, #-3324] @ 0xfffff304 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r7, #-2684] @ 0xfffff584 │ │ │ │ + strbeq r7, [r7, #-3308] @ 0xfffff314 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f3b0 <__cxa_atexit@plt+0x72f58> │ │ │ │ @@ -117716,17 +117716,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r7, #-2604] @ 0xfffff5d4 │ │ │ │ - strbeq r7, [r7, #-3228] @ 0xfffff364 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r7, #-2588] @ 0xfffff5e4 │ │ │ │ + strbeq r7, [r7, #-3212] @ 0xfffff374 │ │ │ │ ldrbteq r3, [fp], #388 @ 0x184 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -117752,15 +117752,15 @@ │ │ │ │ b 77c64 <__cxa_atexit@plt+0x6b80c> │ │ │ │ ldr r3, [pc, #40] @ 7f460 <__cxa_atexit@plt+0x73008> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffcbbc │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -117785,25 +117785,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r7, [r7, #-2328] @ 0xfffff6e8 │ │ │ │ - strbeq r7, [r7, #-2296] @ 0xfffff708 │ │ │ │ + strbeq r7, [r7, #-2312] @ 0xfffff6f8 │ │ │ │ + strbeq r7, [r7, #-2280] @ 0xfffff718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f550 <__cxa_atexit@plt+0x730f8> │ │ │ │ @@ -117817,21 +117817,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 7f564 <__cxa_atexit@plt+0x7310c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [r7, #-2196] @ 0xfffff76c │ │ │ │ - strbeq r7, [r7, #-2164] @ 0xfffff78c │ │ │ │ + strbeq r7, [r7, #-2180] @ 0xfffff77c │ │ │ │ + strbeq r7, [r7, #-2148] @ 0xfffff79c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f5b4 <__cxa_atexit@plt+0x7315c> │ │ │ │ @@ -117845,17 +117845,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r7, #-2088] @ 0xfffff7d8 │ │ │ │ - strbeq r7, [r7, #-2712] @ 0xfffff568 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r7, #-2072] @ 0xfffff7e8 │ │ │ │ + strbeq r7, [r7, #-2696] @ 0xfffff578 │ │ │ │ ldrbteq r2, [fp], #3952 @ 0xf70 │ │ │ │ andeq r5, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r5, #48]! @ 0x30 │ │ │ │ @@ -117911,23 +117911,23 @@ │ │ │ │ b 7a888 <__cxa_atexit@plt+0x6e430> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ b 7f6b8 <__cxa_atexit@plt+0x73260> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ @ instruction: 0xffffc184 │ │ │ │ @ instruction: 0xffffc438 │ │ │ │ - strbeq r7, [r7, #-2528] @ 0xfffff620 │ │ │ │ + strbeq r7, [r7, #-2512] @ 0xfffff630 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ @ instruction: 0xffffc91c │ │ │ │ - strbeq r7, [r7, #-2612] @ 0xfffff5cc │ │ │ │ + strbeq r7, [r7, #-2596] @ 0xfffff5dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 7f76c <__cxa_atexit@plt+0x73314> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7f754 <__cxa_atexit@plt+0x732fc> │ │ │ │ @@ -117946,25 +117946,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r7, [r7, #-1684] @ 0xfffff96c │ │ │ │ - strbeq r7, [r7, #-1652] @ 0xfffff98c │ │ │ │ + strbeq r7, [r7, #-1668] @ 0xfffff97c │ │ │ │ + strbeq r7, [r7, #-1636] @ 0xfffff99c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f7d4 <__cxa_atexit@plt+0x7337c> │ │ │ │ @@ -117978,21 +117978,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 7f7e8 <__cxa_atexit@plt+0x73390> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [r7, #-1552] @ 0xfffff9f0 │ │ │ │ - strbeq r7, [r7, #-1520] @ 0xfffffa10 │ │ │ │ + strbeq r7, [r7, #-1536] @ 0xfffffa00 │ │ │ │ + strbeq r7, [r7, #-1504] @ 0xfffffa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f838 <__cxa_atexit@plt+0x733e0> │ │ │ │ @@ -118006,17 +118006,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r7, #-1444] @ 0xfffffa5c │ │ │ │ - strbeq r7, [r7, #-2068] @ 0xfffff7ec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r7, #-1428] @ 0xfffffa6c │ │ │ │ + strbeq r7, [r7, #-2052] @ 0xfffff7fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 7f8d0 <__cxa_atexit@plt+0x73478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7f8b8 <__cxa_atexit@plt+0x73460> │ │ │ │ @@ -118035,25 +118035,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r7, [r7, #-1328] @ 0xfffffad0 │ │ │ │ - strbeq r7, [r7, #-1296] @ 0xfffffaf0 │ │ │ │ + strbeq r7, [r7, #-1312] @ 0xfffffae0 │ │ │ │ + strbeq r7, [r7, #-1280] @ 0xfffffb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f938 <__cxa_atexit@plt+0x734e0> │ │ │ │ @@ -118067,21 +118067,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 7f94c <__cxa_atexit@plt+0x734f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [r7, #-1196] @ 0xfffffb54 │ │ │ │ - strbeq r7, [r7, #-1164] @ 0xfffffb74 │ │ │ │ + strbeq r7, [r7, #-1180] @ 0xfffffb64 │ │ │ │ + strbeq r7, [r7, #-1148] @ 0xfffffb84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f99c <__cxa_atexit@plt+0x73544> │ │ │ │ @@ -118095,17 +118095,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r7, #-1088] @ 0xfffffbc0 │ │ │ │ - strbeq r7, [r7, #-1712] @ 0xfffff950 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r7, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq r7, [r7, #-1696] @ 0xfffff960 │ │ │ │ ldrbteq r2, [fp], #2764 @ 0xacc │ │ │ │ andeq lr, r1, ip, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7fa0c <__cxa_atexit@plt+0x735b4> │ │ │ │ ldr r7, [pc, #112] @ 7fa40 <__cxa_atexit@plt+0x735e8> │ │ │ │ @@ -118120,15 +118120,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #68] @ 7fa48 <__cxa_atexit@plt+0x735f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r3, [pc, #40] @ 7fa3c <__cxa_atexit@plt+0x735e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 7fa34 <__cxa_atexit@plt+0x735dc> │ │ │ │ b 7fc24 <__cxa_atexit@plt+0x737cc> │ │ │ │ @@ -118136,78 +118136,78 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq r7, [r7, #-948] @ 0xfffffc4c │ │ │ │ + strbeq r7, [r7, #-932] @ 0xfffffc5c │ │ │ │ ldrbteq r2, [fp], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 7fa80 <__cxa_atexit@plt+0x73628> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 7fa84 <__cxa_atexit@plt+0x7362c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [r7, #-832] @ 0xfffffcc0 │ │ │ │ + strbeq r7, [r7, #-816] @ 0xfffffcd0 │ │ │ │ ldrbteq r2, [fp], #2532 @ 0x9e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7fab4 <__cxa_atexit@plt+0x7365c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7fab8 <__cxa_atexit@plt+0x73660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [r7, #-1724] @ 0xfffff944 │ │ │ │ + strbeq r7, [r7, #-1708] @ 0xfffff954 │ │ │ │ ldrbteq r2, [fp], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7fae8 <__cxa_atexit@plt+0x73690> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7faec <__cxa_atexit@plt+0x73694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [r7, #-732] @ 0xfffffd24 │ │ │ │ + strbeq r7, [r7, #-716] @ 0xfffffd34 │ │ │ │ ldrbteq r2, [fp], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7fb18 <__cxa_atexit@plt+0x736c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 7fb1c <__cxa_atexit@plt+0x736c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r7, [r7, #-1312] @ 0xfffffae0 │ │ │ │ + strbeq r7, [r7, #-1296] @ 0xfffffaf0 │ │ │ │ ldrbteq r2, [fp], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7fb48 <__cxa_atexit@plt+0x736f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 7fb4c <__cxa_atexit@plt+0x736f4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r2, [fp], #2212 @ 0x8a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -118221,21 +118221,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 7fbb4 <__cxa_atexit@plt+0x7375c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r7, [r7, #-572] @ 0xfffffdc4 │ │ │ │ - strbeq r7, [r7, #-548] @ 0xfffffddc │ │ │ │ + strbeq r7, [r7, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq r7, [r7, #-532] @ 0xfffffdec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7fc04 <__cxa_atexit@plt+0x737ac> │ │ │ │ @@ -118249,17 +118249,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r7, #-472] @ 0xfffffe28 │ │ │ │ - strbeq r7, [r7, #-1096] @ 0xfffffbb8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r7, #-456] @ 0xfffffe38 │ │ │ │ + strbeq r7, [r7, #-1080] @ 0xfffffbc8 │ │ │ │ ldrbteq r2, [fp], #2116 @ 0x844 │ │ │ │ andeq lr, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -118274,82 +118274,82 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #108] @ 7fcd8 <__cxa_atexit@plt+0x73880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r2, [pc, #72] @ 7fcc4 <__cxa_atexit@plt+0x7386c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #48]! @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ beq 7fcb8 <__cxa_atexit@plt+0x73860> │ │ │ │ ldr r3, [pc, #52] @ 7fcc8 <__cxa_atexit@plt+0x73870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r9, [pc, #32] @ 7fccc <__cxa_atexit@plt+0x73874> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - strbeq r7, [r7, #-900] @ 0xfffffc7c │ │ │ │ + strbeq r7, [r7, #-884] @ 0xfffffc8c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r7, [r7, #-332] @ 0xfffffeb4 │ │ │ │ + strbeq r7, [r7, #-316] @ 0xfffffec4 │ │ │ │ ldrbteq r2, [fp], #1904 @ 0x770 │ │ │ │ andeq pc, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7fd10 <__cxa_atexit@plt+0x738b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #12] @ 7fd14 <__cxa_atexit@plt+0x738bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r7, [r7, #-176] @ 0xffffff50 │ │ │ │ + strbeq r7, [r7, #-160] @ 0xffffff60 │ │ │ │ ldrbteq r2, [fp], #1844 @ 0x734 │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7fd44 <__cxa_atexit@plt+0x738ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7fd48 <__cxa_atexit@plt+0x738f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [r7, #-1068] @ 0xfffffbd4 │ │ │ │ + strbeq r7, [r7, #-1052] @ 0xfffffbe4 │ │ │ │ ldrbteq r2, [fp], #1676 @ 0x68c │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7fd78 <__cxa_atexit@plt+0x73920> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 7fd7c <__cxa_atexit@plt+0x73924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [r7, #-76] @ 0xffffffb4 │ │ │ │ + strbeq r7, [r7, #-60] @ 0xffffffc4 │ │ │ │ ldrbteq r2, [fp], #1624 @ 0x658 │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118362,21 +118362,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 7fde8 <__cxa_atexit@plt+0x73990> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r7, [r7, #-8] │ │ │ │ - strbeq r6, [r7, #-4080] @ 0xfffff010 │ │ │ │ + strbeq r6, [r7, #-4088] @ 0xfffff008 │ │ │ │ + strbeq r6, [r7, #-4064] @ 0xfffff020 │ │ │ │ ldrbteq r2, [fp], #1516 @ 0x5ec │ │ │ │ andeq pc, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #56] @ 7fe3c <__cxa_atexit@plt+0x739e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #44]! @ 0x2c │ │ │ │ @@ -118386,30 +118386,30 @@ │ │ │ │ beq 7fe34 <__cxa_atexit@plt+0x739dc> │ │ │ │ ldr r3, [pc, #32] @ 7fe40 <__cxa_atexit@plt+0x739e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #28] @ 7fe44 <__cxa_atexit@plt+0x739ec> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrbteq r2, [fp], #1464 @ 0x5b8 │ │ │ │ ldrbteq r2, [fp], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7fe70 <__cxa_atexit@plt+0x73a18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 7fe74 <__cxa_atexit@plt+0x73a1c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r2, [fp], #1404 @ 0x57c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -118423,21 +118423,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 7fedc <__cxa_atexit@plt+0x73a84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r6, [r7, #-3860] @ 0xfffff0ec │ │ │ │ - strbeq r6, [r7, #-3836] @ 0xfffff104 │ │ │ │ + strbeq r6, [r7, #-3844] @ 0xfffff0fc │ │ │ │ + strbeq r6, [r7, #-3820] @ 0xfffff114 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ff2c <__cxa_atexit@plt+0x73ad4> │ │ │ │ @@ -118451,41 +118451,41 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r7, #-3760] @ 0xfffff150 │ │ │ │ - strbeq r7, [r7, #-288] @ 0xfffffee0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r7, #-3744] @ 0xfffff160 │ │ │ │ + strbeq r7, [r7, #-272] @ 0xfffffef0 │ │ │ │ ldrbteq r2, [fp], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [pc, #20] @ 7ff70 <__cxa_atexit@plt+0x73b18> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r9, [pc, #8] @ 7ff74 <__cxa_atexit@plt+0x73b1c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r7, [r7, #-196] @ 0xffffff3c │ │ │ │ + strbeq r7, [r7, #-180] @ 0xffffff4c │ │ │ │ ldrbteq r2, [fp], #1120 @ 0x460 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7ffa0 <__cxa_atexit@plt+0x73b48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 7ffa4 <__cxa_atexit@plt+0x73b4c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r2, [fp], #1100 @ 0x44c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -118499,21 +118499,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 8000c <__cxa_atexit@plt+0x73bb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r6, [r7, #-3556] @ 0xfffff21c │ │ │ │ - strbeq r6, [r7, #-3532] @ 0xfffff234 │ │ │ │ + strbeq r6, [r7, #-3540] @ 0xfffff22c │ │ │ │ + strbeq r6, [r7, #-3516] @ 0xfffff244 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8005c <__cxa_atexit@plt+0x73c04> │ │ │ │ @@ -118527,17 +118527,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r7, #-3456] @ 0xfffff280 │ │ │ │ - strbeq r6, [r7, #-4080] @ 0xfffff010 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r7, #-3440] @ 0xfffff290 │ │ │ │ + strbeq r6, [r7, #-4064] @ 0xfffff020 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 800c8 <__cxa_atexit@plt+0x73c70> │ │ │ │ @@ -118551,21 +118551,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 800dc <__cxa_atexit@plt+0x73c84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r6, [r7, #-3356] @ 0xfffff2e4 │ │ │ │ - strbeq r6, [r7, #-3324] @ 0xfffff304 │ │ │ │ + strbeq r6, [r7, #-3340] @ 0xfffff2f4 │ │ │ │ + strbeq r6, [r7, #-3308] @ 0xfffff314 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8012c <__cxa_atexit@plt+0x73cd4> │ │ │ │ @@ -118579,17 +118579,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r7, #-3248] @ 0xfffff350 │ │ │ │ - strbeq r6, [r7, #-3872] @ 0xfffff0e0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r7, #-3232] @ 0xfffff360 │ │ │ │ + strbeq r6, [r7, #-3856] @ 0xfffff0f0 │ │ │ │ ldrbteq r2, [fp], #1684 @ 0x694 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -118644,18 +118644,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r6, [r7, #-3004] @ 0xfffff444 │ │ │ │ - strbeq r6, [r7, #-3764] @ 0xfffff14c │ │ │ │ + strbeq r6, [r7, #-2988] @ 0xfffff454 │ │ │ │ + strbeq r6, [r7, #-3748] @ 0xfffff15c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8027c <__cxa_atexit@plt+0x73e24> │ │ │ │ @@ -118663,16 +118663,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r7, #-3656] @ 0xfffff1b8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r7, #-3640] @ 0xfffff1c8 │ │ │ │ ldrbteq r2, [fp], #1356 @ 0x54c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8030c <__cxa_atexit@plt+0x73eb4> │ │ │ │ ldr r2, [pc, #140] @ 80338 <__cxa_atexit@plt+0x73ee0> │ │ │ │ @@ -118709,17 +118709,17 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r6, [r7, #-3672] @ 0xfffff1a8 │ │ │ │ + strbeq r6, [r7, #-3656] @ 0xfffff1b8 │ │ │ │ @ instruction: 0xffffce90 │ │ │ │ - strbeq r6, [r7, #-3732] @ 0xfffff16c │ │ │ │ + strbeq r6, [r7, #-3716] @ 0xfffff17c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -118731,19 +118731,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 803a4 <__cxa_atexit@plt+0x73f4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r6, [r7, #-2604] @ 0xfffff5d4 │ │ │ │ + strbeq r6, [r7, #-2588] @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 803d0 <__cxa_atexit@plt+0x73f78> │ │ │ │ ldr r7, [pc, #96] @ 80424 <__cxa_atexit@plt+0x73fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -118766,18 +118766,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r7, #-2548] @ 0xfffff60c │ │ │ │ - strbeq r6, [r7, #-2500] @ 0xfffff63c │ │ │ │ - strbeq r6, [r7, #-2500] @ 0xfffff63c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r7, #-2532] @ 0xfffff61c │ │ │ │ + strbeq r6, [r7, #-2484] @ 0xfffff64c │ │ │ │ + strbeq r6, [r7, #-2484] @ 0xfffff64c │ │ │ │ ldrbteq r2, [fp], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 804a8 <__cxa_atexit@plt+0x74050> │ │ │ │ ldr r2, [pc, #120] @ 804c8 <__cxa_atexit@plt+0x74070> │ │ │ │ @@ -118851,29 +118851,29 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ str ip, [r5, #-12]! │ │ │ │ sub r9, r6, #6 │ │ │ │ add r8, lr, #2 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ b 80588 <__cxa_atexit@plt+0x74130> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 80598 <__cxa_atexit@plt+0x74140> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r2, [fp], #664 @ 0x298 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrbteq r1, [fp], #3324 @ 0xcfc │ │ │ │ - strbeq r6, [r7, #-2500] @ 0xfffff63c │ │ │ │ - strbeq r6, [r7, #-2152] @ 0xfffff798 │ │ │ │ - strbeq r6, [r7, #-2852] @ 0xfffff4dc │ │ │ │ + strbeq r6, [r7, #-2484] @ 0xfffff64c │ │ │ │ + strbeq r6, [r7, #-2136] @ 0xfffff7a8 │ │ │ │ + strbeq r6, [r7, #-2836] @ 0xfffff4ec │ │ │ │ ldrbteq r2, [fp], #608 @ 0x260 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 80604 <__cxa_atexit@plt+0x741ac> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -118963,15 +118963,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 8074c <__cxa_atexit@plt+0x742f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffff1248 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ ldrbteq r2, [fp], #136 @ 0x88 │ │ │ │ @@ -119031,36 +119031,36 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #120] @ 808b0 <__cxa_atexit@plt+0x74458> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6] │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 808ac <__cxa_atexit@plt+0x74454> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r5, [pc, #32] @ 808a8 <__cxa_atexit@plt+0x74450> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ ldrbteq r1, [fp], #3876 @ 0xf24 │ │ │ │ @@ -119099,15 +119099,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 80960 <__cxa_atexit@plt+0x74508> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrbteq r1, [fp], #3700 @ 0xe74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -119126,21 +119126,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 809dc <__cxa_atexit@plt+0x74584> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #20] @ 809e0 <__cxa_atexit@plt+0x74588> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -119150,147 +119150,147 @@ │ │ │ │ ldr r3, [pc, #48] @ 80a3c <__cxa_atexit@plt+0x745e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #20] @ 80a40 <__cxa_atexit@plt+0x745e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ ldrbteq r1, [fp], #3660 @ 0xe4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 80aa4 <__cxa_atexit@plt+0x7464c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80a9c <__cxa_atexit@plt+0x74644> │ │ │ │ ldr r3, [pc, #52] @ 80aac <__cxa_atexit@plt+0x74654> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 80ab0 <__cxa_atexit@plt+0x74658> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 80ab4 <__cxa_atexit@plt+0x7465c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [fp], #3576 @ 0xdf8 │ │ │ │ ldrbteq r1, [fp], #3588 @ 0xe04 │ │ │ │ - strbeq r6, [r7, #-756] @ 0xfffffd0c │ │ │ │ + strbeq r6, [r7, #-740] @ 0xfffffd1c │ │ │ │ ldrbteq r1, [fp], #3580 @ 0xdfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 80b14 <__cxa_atexit@plt+0x746bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80b0c <__cxa_atexit@plt+0x746b4> │ │ │ │ ldr r7, [pc, #48] @ 80b1c <__cxa_atexit@plt+0x746c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ 80b20 <__cxa_atexit@plt+0x746c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 80b24 <__cxa_atexit@plt+0x746cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7, #-656] @ 0xfffffd70 │ │ │ │ - strbeq r6, [r7, #-1384] @ 0xfffffa98 │ │ │ │ - strbeq r6, [r7, #-1380] @ 0xfffffa9c │ │ │ │ + strbeq r6, [r7, #-640] @ 0xfffffd80 │ │ │ │ + strbeq r6, [r7, #-1368] @ 0xfffffaa8 │ │ │ │ + strbeq r6, [r7, #-1364] @ 0xfffffaac │ │ │ │ ldrbteq r1, [fp], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 80b88 <__cxa_atexit@plt+0x74730> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80b80 <__cxa_atexit@plt+0x74728> │ │ │ │ ldr r3, [pc, #52] @ 80b90 <__cxa_atexit@plt+0x74738> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 80b94 <__cxa_atexit@plt+0x7473c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 80b98 <__cxa_atexit@plt+0x74740> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [fp], #3500 @ 0xdac │ │ │ │ ldrbteq r1, [fp], #3512 @ 0xdb8 │ │ │ │ - strbeq r6, [r7, #-528] @ 0xfffffdf0 │ │ │ │ + strbeq r6, [r7, #-512] @ 0xfffffe00 │ │ │ │ ldrbteq r1, [fp], #3724 @ 0xe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 80bf4 <__cxa_atexit@plt+0x7479c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 80bec <__cxa_atexit@plt+0x74794> │ │ │ │ ldr r3, [pc, #44] @ 80bfc <__cxa_atexit@plt+0x747a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 80c00 <__cxa_atexit@plt+0x747a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [fp], #3660 @ 0xe4c │ │ │ │ - strbeq r6, [r7, #-420] @ 0xfffffe5c │ │ │ │ + strbeq r6, [r7, #-404] @ 0xfffffe6c │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80c34 <__cxa_atexit@plt+0x747dc> │ │ │ │ ldr r5, [pc, #32] @ 80c44 <__cxa_atexit@plt+0x747ec> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #0 │ │ │ │ - b 400808 <__cxa_atexit@plt+0x3f43b0> │ │ │ │ + b 40081c <__cxa_atexit@plt+0x3f43c4> │ │ │ │ ldr r7, [pc, #12] @ 80c48 <__cxa_atexit@plt+0x747f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [fp], #3644 @ 0xe3c │ │ │ │ ldrbteq r1, [fp], #3640 @ 0xe38 │ │ │ │ ldrbteq r0, [fp], #1216 @ 0x4c0 │ │ │ │ @@ -119302,19 +119302,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 80c8c <__cxa_atexit@plt+0x74834> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 80c90 <__cxa_atexit@plt+0x74838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r7, #-292] @ 0xfffffedc │ │ │ │ - strbeq r6, [r7, #-820] @ 0xfffffccc │ │ │ │ + strbeq r6, [r7, #-276] @ 0xfffffeec │ │ │ │ + strbeq r6, [r7, #-804] @ 0xfffffcdc │ │ │ │ ldrbteq r1, [fp], #3560 @ 0xde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80cf0 <__cxa_atexit@plt+0x74898> │ │ │ │ @@ -119329,25 +119329,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 80d14 <__cxa_atexit@plt+0x748bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r6, [r7, #-192] @ 0xffffff40 │ │ │ │ - strbeq r6, [r7, #-1080] @ 0xfffffbc8 │ │ │ │ + strbeq r6, [r7, #-176] @ 0xffffff50 │ │ │ │ + strbeq r6, [r7, #-1064] @ 0xfffffbd8 │ │ │ │ ldrbteq r1, [fp], #3428 @ 0xd64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80d74 <__cxa_atexit@plt+0x7491c> │ │ │ │ @@ -119362,25 +119362,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 80d98 <__cxa_atexit@plt+0x74940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r6, [r7, #-60] @ 0xffffffc4 │ │ │ │ - strbeq r6, [r7, #-580] @ 0xfffffdbc │ │ │ │ + strbeq r6, [r7, #-44] @ 0xffffffd4 │ │ │ │ + strbeq r6, [r7, #-564] @ 0xfffffdcc │ │ │ │ ldrbteq r1, [fp], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80df8 <__cxa_atexit@plt+0x749a0> │ │ │ │ @@ -119395,25 +119395,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 80e1c <__cxa_atexit@plt+0x749c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r5, [r7, #-4024] @ 0xfffff048 │ │ │ │ - strbeq r6, [r7, #-796] @ 0xfffffce4 │ │ │ │ + strbeq r5, [r7, #-4008] @ 0xfffff058 │ │ │ │ + strbeq r6, [r7, #-780] @ 0xfffffcf4 │ │ │ │ ldrbteq r1, [fp], #3192 @ 0xc78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80edc <__cxa_atexit@plt+0x74a84> │ │ │ │ @@ -119440,15 +119440,15 @@ │ │ │ │ ldr r2, [r5, #-4]! │ │ │ │ ldr r1, [pc, #120] @ 80f10 <__cxa_atexit@plt+0x74ab8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 400810 <__cxa_atexit@plt+0x3f43b8> │ │ │ │ + b 14a778 <__cxa_atexit@plt+0x13e320> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 80f08 <__cxa_atexit@plt+0x74ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -119460,19 +119460,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 80f04 <__cxa_atexit@plt+0x74aac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ ldrbteq r1, [fp], #3028 @ 0xbd4 │ │ │ │ - strbeq r5, [r7, #-3828] @ 0xfffff10c │ │ │ │ + strbeq r5, [r7, #-3812] @ 0xfffff11c │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ ldrbteq r1, [fp], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -119493,29 +119493,29 @@ │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #80] @ 80fbc <__cxa_atexit@plt+0x74b64> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 400810 <__cxa_atexit@plt+0x3f43b8> │ │ │ │ + b 14a778 <__cxa_atexit@plt+0x13e320> │ │ │ │ ldr r7, [pc, #44] @ 80fb4 <__cxa_atexit@plt+0x74b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r5, [r7, #-3632] @ 0xfffff1d0 │ │ │ │ + strbeq r5, [r7, #-3616] @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ ldrbteq r1, [fp], #2780 @ 0xadc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -119527,18 +119527,18 @@ │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #36] @ 81018 <__cxa_atexit@plt+0x74bc0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 400810 <__cxa_atexit@plt+0x3f43b8> │ │ │ │ + b 14a778 <__cxa_atexit@plt+0x13e320> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ ldrbteq r1, [fp], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -119561,15 +119561,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r5, [r7, #-3400] @ 0xfffff2b8 │ │ │ │ + strbeq r5, [r7, #-3384] @ 0xfffff2c8 │ │ │ │ ldrbteq r1, [fp], #2524 @ 0x9dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 810c0 <__cxa_atexit@plt+0x74c68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -119607,15 +119607,15 @@ │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 81150 <__cxa_atexit@plt+0x74cf8> │ │ │ │ ldr r3, [pc, #48] @ 8116c <__cxa_atexit@plt+0x74d14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov sl, #0 │ │ │ │ - b 400808 <__cxa_atexit@plt+0x3f43b0> │ │ │ │ + b 40081c <__cxa_atexit@plt+0x3f43c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 81164 <__cxa_atexit@plt+0x74d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -119644,15 +119644,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 811ec <__cxa_atexit@plt+0x74d94> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -119670,24 +119670,24 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 81244 <__cxa_atexit@plt+0x74dec> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldrbteq r1, [fp], #2188 @ 0x88c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 812d0 <__cxa_atexit@plt+0x74e78> │ │ │ │ ldr r2, [pc, #80] @ 812d8 <__cxa_atexit@plt+0x74e80> │ │ │ │ @@ -119709,15 +119709,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r5, [r7, #-2808] @ 0xfffff508 │ │ │ │ + strbeq r5, [r7, #-2792] @ 0xfffff518 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrbteq r1, [fp], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 81308 <__cxa_atexit@plt+0x74eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -119739,35 +119739,35 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8135c <__cxa_atexit@plt+0x74f04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r5, [r7, #-2724] @ 0xfffff55c │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r5, [r7, #-2708] @ 0xfffff56c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ ldrbteq pc, [sl], #3500 @ 0xdac @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81398 <__cxa_atexit@plt+0x74f40> │ │ │ │ ldr r2, [pc, #32] @ 813a0 <__cxa_atexit@plt+0x74f48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 813a4 <__cxa_atexit@plt+0x74f4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7, #-2576] @ 0xfffff5f0 │ │ │ │ - strbeq r5, [r7, #-3104] @ 0xfffff3e0 │ │ │ │ + strbeq r5, [r7, #-2560] @ 0xfffff600 │ │ │ │ + strbeq r5, [r7, #-3088] @ 0xfffff3f0 │ │ │ │ ldrbteq r1, [fp], #1748 @ 0x6d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81404 <__cxa_atexit@plt+0x74fac> │ │ │ │ @@ -119782,25 +119782,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 81428 <__cxa_atexit@plt+0x74fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r5, [r7, #-2476] @ 0xfffff654 │ │ │ │ - strbeq r5, [r7, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq r5, [r7, #-2460] @ 0xfffff664 │ │ │ │ + strbeq r5, [r7, #-3348] @ 0xfffff2ec │ │ │ │ ldrbteq r1, [fp], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81488 <__cxa_atexit@plt+0x75030> │ │ │ │ @@ -119815,25 +119815,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 814ac <__cxa_atexit@plt+0x75054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r5, [r7, #-2344] @ 0xfffff6d8 │ │ │ │ - strbeq r5, [r7, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq r5, [r7, #-2328] @ 0xfffff6e8 │ │ │ │ + strbeq r5, [r7, #-2848] @ 0xfffff4e0 │ │ │ │ ldrbteq r1, [fp], #1500 @ 0x5dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8150c <__cxa_atexit@plt+0x750b4> │ │ │ │ @@ -119848,43 +119848,43 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 81530 <__cxa_atexit@plt+0x750d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r5, [r7, #-2212] @ 0xfffff75c │ │ │ │ - strbeq r5, [r7, #-3080] @ 0xfffff3f8 │ │ │ │ + strbeq r5, [r7, #-2196] @ 0xfffff76c │ │ │ │ + strbeq r5, [r7, #-3064] @ 0xfffff408 │ │ │ │ ldrbteq pc, [sl], #3032 @ 0xbd8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8156c <__cxa_atexit@plt+0x75114> │ │ │ │ ldr r2, [pc, #32] @ 81574 <__cxa_atexit@plt+0x7511c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 81578 <__cxa_atexit@plt+0x75120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r7, #-2108] @ 0xfffff7c4 │ │ │ │ - strbeq r5, [r7, #-2636] @ 0xfffff5b4 │ │ │ │ + strbeq r5, [r7, #-2092] @ 0xfffff7d4 │ │ │ │ + strbeq r5, [r7, #-2620] @ 0xfffff5c4 │ │ │ │ ldrbteq r1, [fp], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 815d8 <__cxa_atexit@plt+0x75180> │ │ │ │ @@ -119899,25 +119899,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 815fc <__cxa_atexit@plt+0x751a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r5, [r7, #-2008] @ 0xfffff828 │ │ │ │ - strbeq r5, [r7, #-2896] @ 0xfffff4b0 │ │ │ │ + strbeq r5, [r7, #-1992] @ 0xfffff838 │ │ │ │ + strbeq r5, [r7, #-2880] @ 0xfffff4c0 │ │ │ │ ldrbteq r1, [fp], #1148 @ 0x47c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8165c <__cxa_atexit@plt+0x75204> │ │ │ │ @@ -119932,25 +119932,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 81680 <__cxa_atexit@plt+0x75228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r5, [r7, #-1876] @ 0xfffff8ac │ │ │ │ - strbeq r5, [r7, #-2396] @ 0xfffff6a4 │ │ │ │ + strbeq r5, [r7, #-1860] @ 0xfffff8bc │ │ │ │ + strbeq r5, [r7, #-2380] @ 0xfffff6b4 │ │ │ │ ldrbteq r1, [fp], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 816e0 <__cxa_atexit@plt+0x75288> │ │ │ │ @@ -119965,25 +119965,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 81704 <__cxa_atexit@plt+0x752ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r5, [r7, #-1744] @ 0xfffff930 │ │ │ │ - strbeq r5, [r7, #-2612] @ 0xfffff5cc │ │ │ │ + strbeq r5, [r7, #-1728] @ 0xfffff940 │ │ │ │ + strbeq r5, [r7, #-2596] @ 0xfffff5dc │ │ │ │ ldrbteq r1, [fp], #1000 @ 0x3e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81788 <__cxa_atexit@plt+0x75330> │ │ │ │ @@ -120011,15 +120011,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r5, [r7, #-1612] @ 0xfffff9b4 │ │ │ │ + strbeq r5, [r7, #-1596] @ 0xfffff9c4 │ │ │ │ ldrbteq r1, [fp], #860 @ 0x35c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #132] @ 81834 <__cxa_atexit@plt+0x753dc> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -120050,15 +120050,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrbteq r1, [fp], #692 @ 0x2b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -120083,15 +120083,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 818a4 <__cxa_atexit@plt+0x7544c> │ │ │ │ b 818cc <__cxa_atexit@plt+0x75474> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ ldrbteq r1, [fp], #564 @ 0x234 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -120121,15 +120121,15 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 819c0 <__cxa_atexit@plt+0x75568> │ │ │ │ ldr r3, [pc, #176] @ 819f4 <__cxa_atexit@plt+0x7559c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400818 <__cxa_atexit@plt+0x3f43c0> │ │ │ │ + b fcea0 <__cxa_atexit@plt+0xf0a48> │ │ │ │ ldr r2, [pc, #128] @ 819d8 <__cxa_atexit@plt+0x75580> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ beq 819b4 <__cxa_atexit@plt+0x7555c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ @@ -120146,24 +120146,24 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 819c0 <__cxa_atexit@plt+0x75568> │ │ │ │ ldr r3, [pc, #60] @ 819e4 <__cxa_atexit@plt+0x7558c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400820 <__cxa_atexit@plt+0x3f43c8> │ │ │ │ + b fb930 <__cxa_atexit@plt+0xef4d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @@ -120190,33 +120190,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 81a64 <__cxa_atexit@plt+0x7560c> │ │ │ │ ldr r3, [pc, #48] @ 81a84 <__cxa_atexit@plt+0x7562c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400818 <__cxa_atexit@plt+0x3f43c0> │ │ │ │ + b fcea0 <__cxa_atexit@plt+0xf0a48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbteq r1, [fp], #64 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 81aac <__cxa_atexit@plt+0x75654> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400818 <__cxa_atexit@plt+0x3f43c0> │ │ │ │ + b fcea0 <__cxa_atexit@plt+0xf0a48> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -120271,23 +120271,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b 81b98 <__cxa_atexit@plt+0x75740> │ │ │ │ ldr r3, [pc, #16] @ 81ba8 <__cxa_atexit@plt+0x75750> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r7, #-956] @ 0xfffffc44 │ │ │ │ - strbeq r5, [r7, #-596] @ 0xfffffdac │ │ │ │ - strbeq r5, [r7, #-1276] @ 0xfffffb04 │ │ │ │ - strbeq r5, [r7, #-1048] @ 0xfffffbe8 │ │ │ │ - strbeq r5, [r7, #-696] @ 0xfffffd48 │ │ │ │ - strbeq r5, [r7, #-1388] @ 0xfffffa94 │ │ │ │ + strbeq r5, [r7, #-940] @ 0xfffffc54 │ │ │ │ + strbeq r5, [r7, #-580] @ 0xfffffdbc │ │ │ │ + strbeq r5, [r7, #-1260] @ 0xfffffb14 │ │ │ │ + strbeq r5, [r7, #-1032] @ 0xfffffbf8 │ │ │ │ + strbeq r5, [r7, #-680] @ 0xfffffd58 │ │ │ │ + strbeq r5, [r7, #-1372] @ 0xfffffaa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -120312,18 +120312,18 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 81c58 <__cxa_atexit@plt+0x75800> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r7, #-780] @ 0xfffffcf4 │ │ │ │ - strbeq r5, [r7, #-428] @ 0xfffffe54 │ │ │ │ - strbeq r5, [r7, #-1120] @ 0xfffffba0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r7, #-764] @ 0xfffffd04 │ │ │ │ + strbeq r5, [r7, #-412] @ 0xfffffe64 │ │ │ │ + strbeq r5, [r7, #-1104] @ 0xfffffbb0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -120349,18 +120349,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 81cec <__cxa_atexit@plt+0x75894> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r7, #-632] @ 0xfffffd88 │ │ │ │ - strbeq r5, [r7, #-272] @ 0xfffffef0 │ │ │ │ - strbeq r5, [r7, #-952] @ 0xfffffc48 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r7, #-616] @ 0xfffffd98 │ │ │ │ + strbeq r5, [r7, #-256] @ 0xffffff00 │ │ │ │ + strbeq r5, [r7, #-936] @ 0xfffffc58 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ ldrbteq r0, [fp], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -120380,33 +120380,33 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 81d5c <__cxa_atexit@plt+0x75904> │ │ │ │ ldr r3, [pc, #48] @ 81d7c <__cxa_atexit@plt+0x75924> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400820 <__cxa_atexit@plt+0x3f43c8> │ │ │ │ + b fb930 <__cxa_atexit@plt+0xef4d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbteq r0, [fp], #3388 @ 0xd3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 81da4 <__cxa_atexit@plt+0x7594c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400820 <__cxa_atexit@plt+0x3f43c8> │ │ │ │ + b fb930 <__cxa_atexit@plt+0xef4d8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -120461,23 +120461,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ b 81e90 <__cxa_atexit@plt+0x75a38> │ │ │ │ ldr r3, [pc, #16] @ 81ea0 <__cxa_atexit@plt+0x75a48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r7, #-196] @ 0xffffff3c │ │ │ │ - strbeq r4, [r7, #-3932] @ 0xfffff0a4 │ │ │ │ - strbeq r5, [r7, #-516] @ 0xfffffdfc │ │ │ │ - strbeq r5, [r7, #-288] @ 0xfffffee0 │ │ │ │ - strbeq r4, [r7, #-4032] @ 0xfffff040 │ │ │ │ - strbeq r5, [r7, #-628] @ 0xfffffd8c │ │ │ │ + strbeq r5, [r7, #-180] @ 0xffffff4c │ │ │ │ + strbeq r4, [r7, #-3916] @ 0xfffff0b4 │ │ │ │ + strbeq r5, [r7, #-500] @ 0xfffffe0c │ │ │ │ + strbeq r5, [r7, #-272] @ 0xfffffef0 │ │ │ │ + strbeq r4, [r7, #-4016] @ 0xfffff050 │ │ │ │ + strbeq r5, [r7, #-612] @ 0xfffffd9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -120502,18 +120502,18 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 81f50 <__cxa_atexit@plt+0x75af8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r7, #-20] @ 0xffffffec │ │ │ │ - strbeq r4, [r7, #-3764] @ 0xfffff14c │ │ │ │ - strbeq r5, [r7, #-360] @ 0xfffffe98 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r7, #-4] │ │ │ │ + strbeq r4, [r7, #-3748] @ 0xfffff15c │ │ │ │ + strbeq r5, [r7, #-344] @ 0xfffffea8 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -120539,18 +120539,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 81fe4 <__cxa_atexit@plt+0x75b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r7, #-3968] @ 0xfffff080 │ │ │ │ - strbeq r4, [r7, #-3608] @ 0xfffff1e8 │ │ │ │ - strbeq r5, [r7, #-192] @ 0xffffff40 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r7, #-3952] @ 0xfffff090 │ │ │ │ + strbeq r4, [r7, #-3592] @ 0xfffff1f8 │ │ │ │ + strbeq r5, [r7, #-176] @ 0xffffff50 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ ldrbteq r0, [fp], #2756 @ 0xac4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -120580,16 +120580,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r7, #-3444] @ 0xfffff28c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r7, #-3428] @ 0xfffff29c │ │ │ │ ldrbteq r0, [fp], #2604 @ 0xa2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 820b8 <__cxa_atexit@plt+0x75c60> │ │ │ │ @@ -120615,15 +120615,15 @@ │ │ │ │ b 80e30 <__cxa_atexit@plt+0x749d8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldrbteq r0, [fp], #2552 @ 0x9f8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 82150 <__cxa_atexit@plt+0x75cf8> │ │ │ │ @@ -120703,15 +120703,15 @@ │ │ │ │ ldr r0, [pc, #140] @ 822dc <__cxa_atexit@plt+0x75e84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 400828 <__cxa_atexit@plt+0x3f43d0> │ │ │ │ + b 400824 <__cxa_atexit@plt+0x3f43cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -120722,26 +120722,26 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffff554 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - strbeq r4, [r7, #-3856] @ 0xfffff0f0 │ │ │ │ + strbeq r4, [r7, #-3840] @ 0xfffff100 │ │ │ │ ldrbteq r0, [fp], #2084 @ 0x824 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -120770,15 +120770,15 @@ │ │ │ │ b 81718 <__cxa_atexit@plt+0x752c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrbteq r0, [fp], #1924 @ 0x784 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -120803,50 +120803,50 @@ │ │ │ │ str r8, [r5, #12] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r3, [pc, #24] @ 82418 <__cxa_atexit@plt+0x75fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq r0, [fp], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 82448 <__cxa_atexit@plt+0x75ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 8244c <__cxa_atexit@plt+0x75ff4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r0, [fp], #1672 @ 0x688 │ │ │ │ ldrbteq r0, [fp], #1716 @ 0x6b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8247c <__cxa_atexit@plt+0x76024> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 82480 <__cxa_atexit@plt+0x76028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r4, [r7, #-3344] @ 0xfffff2f0 │ │ │ │ + strbeq r4, [r7, #-3328] @ 0xfffff300 │ │ │ │ ldrbteq r0, [fp], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -120857,51 +120857,51 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400830 <__cxa_atexit@plt+0x3f43d8> │ │ │ │ + b 40082c <__cxa_atexit@plt+0x3f43d4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r0, [fp], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 82510 <__cxa_atexit@plt+0x760b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 82514 <__cxa_atexit@plt+0x760bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400838 <__cxa_atexit@plt+0x3f43e0> │ │ │ │ + b 400834 <__cxa_atexit@plt+0x3f43dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r4, [r7, #-3200] @ 0xfffff380 │ │ │ │ + strbeq r4, [r7, #-3184] @ 0xfffff390 │ │ │ │ ldrbteq r0, [fp], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 82538 <__cxa_atexit@plt+0x760e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400840 <__cxa_atexit@plt+0x3f43e8> │ │ │ │ + b 40083c <__cxa_atexit@plt+0x3f43e4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrbteq r0, [fp], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 82560 <__cxa_atexit@plt+0x76108> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400848 <__cxa_atexit@plt+0x3f43f0> │ │ │ │ + b 400844 <__cxa_atexit@plt+0x3f43ec> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r0, [fp], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #28] @ 8259c <__cxa_atexit@plt+0x76144> │ │ │ │ @@ -120929,58 +120929,58 @@ │ │ │ │ ldr r0, [pc, #56] @ 82610 <__cxa_atexit@plt+0x761b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 400828 <__cxa_atexit@plt+0x3f43d0> │ │ │ │ + b 400824 <__cxa_atexit@plt+0x3f43cc> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r7, #-2952] @ 0xfffff478 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r7, #-2936] @ 0xfffff488 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8264c <__cxa_atexit@plt+0x761f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 82654 <__cxa_atexit@plt+0x761fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7, #-1876] @ 0xfffff8ac │ │ │ │ + strbeq r4, [r7, #-1860] @ 0xfffff8bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82690 <__cxa_atexit@plt+0x76238> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 82698 <__cxa_atexit@plt+0x76240> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7, #-1808] @ 0xfffff8f0 │ │ │ │ + strbeq r4, [r7, #-1792] @ 0xfffff900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82700 <__cxa_atexit@plt+0x762a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -120997,41 +120997,41 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r4, [r7, #-1724] @ 0xfffff944 │ │ │ │ + strbeq r4, [r7, #-1708] @ 0xfffff954 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8275c <__cxa_atexit@plt+0x76304> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 82764 <__cxa_atexit@plt+0x7630c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7, #-1604] @ 0xfffff9bc │ │ │ │ + strbeq r4, [r7, #-1588] @ 0xfffff9cc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 827cc <__cxa_atexit@plt+0x76374> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -121048,24 +121048,24 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r4, [r7, #-1520] @ 0xfffffa10 │ │ │ │ + strbeq r4, [r7, #-1504] @ 0xfffffa20 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82860 <__cxa_atexit@plt+0x76408> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -121085,24 +121085,24 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r4, [r7, #-1384] @ 0xfffffa98 │ │ │ │ + strbeq r4, [r7, #-1368] @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 829f0 <__cxa_atexit@plt+0x76598> │ │ │ │ ldr r0, [pc, #436] @ 82a58 <__cxa_atexit@plt+0x76600> │ │ │ │ @@ -121142,15 +121142,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ str r1, [r9, #24] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 829fc <__cxa_atexit@plt+0x765a4> │ │ │ │ @@ -121162,18 +121162,18 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ mov r5, r1 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 82a38 <__cxa_atexit@plt+0x765e0> │ │ │ │ ldr lr, [pc, #176] @ 82a6c <__cxa_atexit@plt+0x76614> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -121185,42 +121185,42 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #88] @ 82a5c <__cxa_atexit@plt+0x76604> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #64] @ 82a64 <__cxa_atexit@plt+0x7660c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #32] @ 82a60 <__cxa_atexit@plt+0x76608> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r7, #-1260] @ 0xfffffb14 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r7, #-1244] @ 0xfffffb24 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -121241,21 +121241,21 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ str r1, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #20] @ 82aec <__cxa_atexit@plt+0x76694> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -121271,21 +121271,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #20] @ 82b64 <__cxa_atexit@plt+0x7670c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -121299,29 +121299,29 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #20] @ 82bd4 <__cxa_atexit@plt+0x7677c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 400850 <__cxa_atexit@plt+0x3f43f8> │ │ │ │ + b 40084c <__cxa_atexit@plt+0x3f43f4> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82c98 <__cxa_atexit@plt+0x76840> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -121369,15 +121369,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 82cd8 <__cxa_atexit@plt+0x76880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - strbeq r4, [r7, #-360] @ 0xfffffe98 │ │ │ │ + strbeq r4, [r7, #-344] @ 0xfffffea8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ ldrbteq pc, [sl], #3688 @ 0xe68 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -121386,35 +121386,35 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 82d1c <__cxa_atexit@plt+0x768c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7, #-140] @ 0xffffff74 │ │ │ │ + strbeq r4, [r7, #-124] @ 0xffffff84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82d58 <__cxa_atexit@plt+0x76900> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 82d60 <__cxa_atexit@plt+0x76908> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r7, #-72] @ 0xffffffb8 │ │ │ │ + strbeq r4, [r7, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82dc8 <__cxa_atexit@plt+0x76970> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -121431,41 +121431,41 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [r7, #-4084] @ 0xfffff00c │ │ │ │ + strbeq r3, [r7, #-4068] @ 0xfffff01c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82e24 <__cxa_atexit@plt+0x769cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 82e2c <__cxa_atexit@plt+0x769d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7, #-3964] @ 0xfffff084 │ │ │ │ + strbeq r3, [r7, #-3948] @ 0xfffff094 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82e94 <__cxa_atexit@plt+0x76a3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -121482,24 +121482,24 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r3, [r7, #-3880] @ 0xfffff0d8 │ │ │ │ + strbeq r3, [r7, #-3864] @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82f28 <__cxa_atexit@plt+0x76ad0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -121519,24 +121519,24 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strbeq r3, [r7, #-3744] @ 0xfffff160 │ │ │ │ + strbeq r3, [r7, #-3728] @ 0xfffff170 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 82f90 <__cxa_atexit@plt+0x76b38> │ │ │ │ @@ -121607,48 +121607,48 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ b 830f0 <__cxa_atexit@plt+0x76c98> │ │ │ │ ldr r8, [r1, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r6, [pc, #112] @ 83110 <__cxa_atexit@plt+0x76cb8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r0, #2] │ │ │ │ ldr r2, [r0, #6] │ │ │ │ str r6, [r3, #28]! │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r6, #16]! │ │ │ │ b 830f0 <__cxa_atexit@plt+0x76c98> │ │ │ │ ldr r8, [r0, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [pc, #60] @ 83114 <__cxa_atexit@plt+0x76cbc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #28]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r6, #20]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ ldrbteq sp, [sl], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -121658,19 +121658,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 8315c <__cxa_atexit@plt+0x76d04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 83160 <__cxa_atexit@plt+0x76d08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7, #-3156] @ 0xfffff3ac │ │ │ │ - strbeq r3, [r7, #-3684] @ 0xfffff19c │ │ │ │ + strbeq r3, [r7, #-3140] @ 0xfffff3bc │ │ │ │ + strbeq r3, [r7, #-3668] @ 0xfffff1ac │ │ │ │ ldrbteq pc, [sl], #544 @ 0x220 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 831b0 <__cxa_atexit@plt+0x76d58> │ │ │ │ @@ -121720,21 +121720,21 @@ │ │ │ │ ldr r7, [pc, #104] @ 8329c <__cxa_atexit@plt+0x76e44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ ldr r7, [pc, #92] @ 832a0 <__cxa_atexit@plt+0x76e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #68] @ 83298 <__cxa_atexit@plt+0x76e40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #40] @ 83294 <__cxa_atexit@plt+0x76e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ b 83278 <__cxa_atexit@plt+0x76e20> │ │ │ │ ldr r7, [pc, #24] @ 83290 <__cxa_atexit@plt+0x76e38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -121742,15 +121742,15 @@ │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffeabc0 │ │ │ │ ldrbteq lr, [sl], #3812 @ 0xee4 │ │ │ │ ldrbteq lr, [sl], #3916 @ 0xf4c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffea778 │ │ │ │ - strbeq r3, [r7, #-3808] @ 0xfffff120 │ │ │ │ + strbeq r3, [r7, #-3792] @ 0xfffff130 │ │ │ │ ldrbteq pc, [sl], #228 @ 0xe4 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 831b8 <__cxa_atexit@plt+0x76d60> │ │ │ │ @@ -121874,21 +121874,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 834c4 <__cxa_atexit@plt+0x7706c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ bx ip │ │ │ │ - strbeq r3, [r7, #-2324] @ 0xfffff6ec │ │ │ │ - strbeq r3, [r7, #-2380] @ 0xfffff6b4 │ │ │ │ - strbeq r3, [r7, #-2352] @ 0xfffff6d0 │ │ │ │ - strbeq r3, [r7, #-2420] @ 0xfffff68c │ │ │ │ - strbeq r3, [r7, #-2288] @ 0xfffff710 │ │ │ │ - strbeq r3, [r7, #-2272] @ 0xfffff720 │ │ │ │ strbeq r3, [r7, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq r3, [r7, #-2364] @ 0xfffff6c4 │ │ │ │ + strbeq r3, [r7, #-2336] @ 0xfffff6e0 │ │ │ │ + strbeq r3, [r7, #-2404] @ 0xfffff69c │ │ │ │ + strbeq r3, [r7, #-2272] @ 0xfffff720 │ │ │ │ + strbeq r3, [r7, #-2256] @ 0xfffff730 │ │ │ │ + strbeq r3, [r7, #-2292] @ 0xfffff70c │ │ │ │ ldrbteq lr, [sl], #3768 @ 0xeb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #132] @ 83570 <__cxa_atexit@plt+0x77118> │ │ │ │ @@ -121925,15 +121925,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrbteq pc, [sl], #1604 @ 0x644 @ │ │ │ │ - strbeq r3, [r7, #-2104] @ 0xfffff7c8 │ │ │ │ + strbeq r3, [r7, #-2088] @ 0xfffff7d8 │ │ │ │ ldrbteq pc, [sl], #1524 @ 0x5f4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 835a0 <__cxa_atexit@plt+0x77148> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -121997,32 +121997,32 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 836bc <__cxa_atexit@plt+0x77264> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - strbeq r3, [r7, #-2320] @ 0xfffff6f0 │ │ │ │ - strbeq r3, [r7, #-1956] @ 0xfffff85c │ │ │ │ - strbeq r3, [r7, #-2636] @ 0xfffff5b4 │ │ │ │ + strbeq r3, [r7, #-2304] @ 0xfffff700 │ │ │ │ + strbeq r3, [r7, #-1940] @ 0xfffff86c │ │ │ │ + strbeq r3, [r7, #-2620] @ 0xfffff5c4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ ldrbteq pc, [sl], #1212 @ 0x4bc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 83718 <__cxa_atexit@plt+0x772c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 83710 <__cxa_atexit@plt+0x772b8> │ │ │ │ ldr r3, [pc, #44] @ 83720 <__cxa_atexit@plt+0x772c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 83724 <__cxa_atexit@plt+0x772cc> │ │ │ │ @@ -122030,16 +122030,16 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b bd85c <__cxa_atexit@plt+0xb1404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7, #-1672] @ 0xfffff978 │ │ │ │ - strbeq r3, [r7, #-2008] @ 0xfffff828 │ │ │ │ + strbeq r3, [r7, #-1656] @ 0xfffff988 │ │ │ │ + strbeq r3, [r7, #-1992] @ 0xfffff838 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 83744 <__cxa_atexit@plt+0x772ec> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -122072,15 +122072,15 @@ │ │ │ │ str r7, [r3, #24]! │ │ │ │ ldr r7, [pc, #124] @ 83834 <__cxa_atexit@plt+0x773dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, sl │ │ │ │ str r7, [r9, #12]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 83828 <__cxa_atexit@plt+0x773d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -122093,21 +122093,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq pc, [sl], #928 @ 0x3a0 @ │ │ │ │ - strbeq r3, [r7, #-1488] @ 0xfffffa30 │ │ │ │ + strbeq r3, [r7, #-1472] @ 0xfffffa40 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r3, [r7, #-2248] @ 0xfffff738 │ │ │ │ - strbeq r3, [r7, #-2512] @ 0xfffff630 │ │ │ │ + strbeq r3, [r7, #-2232] @ 0xfffff748 │ │ │ │ + strbeq r3, [r7, #-2496] @ 0xfffff640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 838a8 <__cxa_atexit@plt+0x77450> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -122127,28 +122127,28 @@ │ │ │ │ mov r8, sl │ │ │ │ str r3, [r8, #24]! │ │ │ │ ldr r3, [pc, #64] @ 838d8 <__cxa_atexit@plt+0x77480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r9, sl │ │ │ │ str r3, [r9, #12]! │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r7, [pc, #28] @ 838cc <__cxa_atexit@plt+0x77474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r7, #-1288] @ 0xfffffaf8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r7, #-1272] @ 0xfffffb08 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r3, [r7, #-2024] @ 0xfffff818 │ │ │ │ - strbeq r3, [r7, #-2288] @ 0xfffff710 │ │ │ │ + strbeq r3, [r7, #-2008] @ 0xfffff828 │ │ │ │ + strbeq r3, [r7, #-2272] @ 0xfffff720 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 83904 <__cxa_atexit@plt+0x774ac> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -122257,61 +122257,61 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 83aa4 <__cxa_atexit@plt+0x7764c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r7, #-824] @ 0xfffffcc8 │ │ │ │ - strbeq r3, [r7, #-892] @ 0xfffffc84 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r7, #-808] @ 0xfffffcd8 │ │ │ │ + strbeq r3, [r7, #-876] @ 0xfffffc94 │ │ │ │ ldrbteq pc, [sl], #236 @ 0xec @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 83b10 <__cxa_atexit@plt+0x776b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 83b08 <__cxa_atexit@plt+0x776b0> │ │ │ │ ldr r3, [pc, #44] @ 83b18 <__cxa_atexit@plt+0x776c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 83b1c <__cxa_atexit@plt+0x776c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 400858 <__cxa_atexit@plt+0x3f4400> │ │ │ │ + b 400854 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [sl], #124 @ 0x7c @ │ │ │ │ - strbeq r3, [r7, #-648] @ 0xfffffd78 │ │ │ │ + strbeq r3, [r7, #-632] @ 0xfffffd88 │ │ │ │ ldrbteq sp, [sl], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83b58 <__cxa_atexit@plt+0x77700> │ │ │ │ ldr r2, [pc, #32] @ 83b60 <__cxa_atexit@plt+0x77708> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 83b64 <__cxa_atexit@plt+0x7770c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r7, #-592] @ 0xfffffdb0 │ │ │ │ - strbeq r3, [r7, #-1120] @ 0xfffffba0 │ │ │ │ + strbeq r3, [r7, #-576] @ 0xfffffdc0 │ │ │ │ + strbeq r3, [r7, #-1104] @ 0xfffffbb0 │ │ │ │ ldrbteq pc, [sl], #12 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83ba0 <__cxa_atexit@plt+0x77748> │ │ │ │ ldr r3, [pc, #32] @ 83ba8 <__cxa_atexit@plt+0x77750> │ │ │ │ @@ -122321,15 +122321,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 83bac <__cxa_atexit@plt+0x77754> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 834dc <__cxa_atexit@plt+0x77084> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r3, [r7, #-504] @ 0xfffffe08 │ │ │ │ + strbeq r3, [r7, #-488] @ 0xfffffe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -122349,16 +122349,16 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 83c24 <__cxa_atexit@plt+0x777cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r3, [r7, #-1296] @ 0xfffffaf0 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r3, [r7, #-1280] @ 0xfffffb00 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -122376,16 +122376,16 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 83c90 <__cxa_atexit@plt+0x77838> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strbeq r3, [r7, #-1168] @ 0xfffffb70 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r3, [r7, #-1152] @ 0xfffffb80 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq lr, [sl], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -122402,25 +122402,25 @@ │ │ │ │ ldr r5, [pc, #60] @ 83d18 <__cxa_atexit@plt+0x778c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r5, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [sl], #3076 @ 0xc04 │ │ │ │ - strbeq r3, [r7, #-192] @ 0xffffff40 │ │ │ │ - strbeq r3, [r7, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r3, [r7, #-176] @ 0xffffff50 │ │ │ │ + strbeq r3, [r7, #-900] @ 0xfffffc7c │ │ │ │ ldrbteq lr, [sl], #3980 @ 0xf8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83d88 <__cxa_atexit@plt+0x77930> │ │ │ │ @@ -122439,26 +122439,26 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ 83db0 <__cxa_atexit@plt+0x77958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq r3, [r7, #-44] @ 0xffffffd4 │ │ │ │ - strbeq r3, [r7, #-748] @ 0xfffffd14 │ │ │ │ + strbeq r3, [r7, #-28] @ 0xffffffe4 │ │ │ │ + strbeq r3, [r7, #-732] @ 0xfffffd24 │ │ │ │ ldrbteq lr, [sl], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83de0 <__cxa_atexit@plt+0x77988> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -122512,33 +122512,33 @@ │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r3, #6 │ │ │ │ ldr r6, [pc, #84] @ 83ef4 <__cxa_atexit@plt+0x77a9c> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 83ec4 <__cxa_atexit@plt+0x77a6c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 83ee0 <__cxa_atexit@plt+0x77a88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7, #-3940] @ 0xfffff09c │ │ │ │ + strbeq r2, [r7, #-3924] @ 0xfffff0ac │ │ │ │ ldrbteq lr, [sl], #2396 @ 0x95c │ │ │ │ @ instruction: 0xffffc764 │ │ │ │ - strbeq r3, [r7, #-160] @ 0xffffff60 │ │ │ │ - strbeq r2, [r7, #-3908] @ 0xfffff0bc │ │ │ │ - strbeq r3, [r7, #-508] @ 0xfffffe04 │ │ │ │ + strbeq r3, [r7, #-144] @ 0xffffff70 │ │ │ │ + strbeq r2, [r7, #-3892] @ 0xfffff0cc │ │ │ │ + strbeq r3, [r7, #-492] @ 0xfffffe14 │ │ │ │ ldrbteq lr, [sl], #896 @ 0x380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -122551,18 +122551,18 @@ │ │ │ │ bhi 83f48 <__cxa_atexit@plt+0x77af0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 83f50 <__cxa_atexit@plt+0x77af8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400860 <__cxa_atexit@plt+0x3f4408> │ │ │ │ + b 40085c <__cxa_atexit@plt+0x3f4404> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7, #-3672] @ 0xfffff1a8 │ │ │ │ + strbeq r2, [r7, #-3656] @ 0xfffff1b8 │ │ │ │ ldrbteq lr, [sl], #3340 @ 0xd0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83fb4 <__cxa_atexit@plt+0x77b5c> │ │ │ │ @@ -122578,25 +122578,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ ldrbteq lr, [sl], #2364 @ 0x93c │ │ │ │ - strbeq r2, [r7, #-3576] @ 0xfffff208 │ │ │ │ + strbeq r2, [r7, #-3560] @ 0xfffff218 │ │ │ │ ldrbteq lr, [sl], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84048 <__cxa_atexit@plt+0x77bf0> │ │ │ │ @@ -122615,26 +122615,26 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ 84070 <__cxa_atexit@plt+0x77c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq r2, [r7, #-3436] @ 0xfffff294 │ │ │ │ - strbeq r3, [r7, #-44] @ 0xffffffd4 │ │ │ │ + strbeq r2, [r7, #-3420] @ 0xfffff2a4 │ │ │ │ + strbeq r3, [r7, #-28] @ 0xffffffe4 │ │ │ │ ldrbteq lr, [sl], #2096 @ 0x830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 840a0 <__cxa_atexit@plt+0x77c48> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -122674,26 +122674,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ 8415c <__cxa_atexit@plt+0x77d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r2, [r7, #-3216] @ 0xfffff370 │ │ │ │ + strbeq r2, [r7, #-3200] @ 0xfffff380 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - strbeq r2, [r7, #-4012] @ 0xfffff054 │ │ │ │ + strbeq r2, [r7, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 841a4 <__cxa_atexit@plt+0x77d4c> │ │ │ │ @@ -122705,16 +122705,16 @@ │ │ │ │ sub r7, r7, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r7, #-3272] @ 0xfffff338 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r7, #-3256] @ 0xfffff348 │ │ │ │ ldrbteq lr, [sl], #2820 @ 0xb04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84278 <__cxa_atexit@plt+0x77e20> │ │ │ │ @@ -122746,15 +122746,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r7, [pc, #96] @ 842a8 <__cxa_atexit@plt+0x77e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 8429c <__cxa_atexit@plt+0x77e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -122763,20 +122763,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r2, [r7, #-3184] @ 0xfffff390 │ │ │ │ + strbeq r2, [r7, #-3168] @ 0xfffff3a0 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbeq r2, [r7, #-3680] @ 0xfffff1a0 │ │ │ │ + strbeq r2, [r7, #-3664] @ 0xfffff1b0 │ │ │ │ ldrbteq lr, [sl], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 84310 <__cxa_atexit@plt+0x77eb8> │ │ │ │ @@ -122793,28 +122793,28 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r7, [pc, #52] @ 84340 <__cxa_atexit@plt+0x77ee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ 84334 <__cxa_atexit@plt+0x77edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r7, #-3012] @ 0xfffff43c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r7, #-2996] @ 0xfffff44c │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [r7, #-3484] @ 0xfffff264 │ │ │ │ + strbeq r2, [r7, #-3468] @ 0xfffff274 │ │ │ │ ldrbteq lr, [sl], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 84378 <__cxa_atexit@plt+0x77f20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -122892,39 +122892,39 @@ │ │ │ │ sub r9, r6, #19 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov sl, r7 │ │ │ │ ldr fp, [sp] │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - strbeq r2, [r7, #-2832] @ 0xfffff4f0 │ │ │ │ - strbeq r2, [r7, #-2532] @ 0xfffff61c │ │ │ │ + strbeq r2, [r7, #-2816] @ 0xfffff500 │ │ │ │ + strbeq r2, [r7, #-2516] @ 0xfffff62c │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - strbeq r2, [r7, #-3288] @ 0xfffff328 │ │ │ │ - strbeq r2, [r7, #-2456] @ 0xfffff668 │ │ │ │ + strbeq r2, [r7, #-3272] @ 0xfffff338 │ │ │ │ + strbeq r2, [r7, #-2440] @ 0xfffff678 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ - strbeq r2, [r7, #-2700] @ 0xfffff574 │ │ │ │ - strbeq r2, [r7, #-3180] @ 0xfffff394 │ │ │ │ + strbeq r2, [r7, #-2684] @ 0xfffff584 │ │ │ │ + strbeq r2, [r7, #-3164] @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 844f0 <__cxa_atexit@plt+0x78098> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 844f8 <__cxa_atexit@plt+0x780a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 83744 <__cxa_atexit@plt+0x772ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r7, #-2224] @ 0xfffff750 │ │ │ │ + strbeq r2, [r7, #-2208] @ 0xfffff760 │ │ │ │ ldrbteq lr, [sl], #1720 @ 0x6b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84580 <__cxa_atexit@plt+0x78128> │ │ │ │ ldr r2, [pc, #108] @ 84588 <__cxa_atexit@plt+0x78130> │ │ │ │ @@ -122953,15 +122953,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 84594 <__cxa_atexit@plt+0x7813c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r2, [r7, #-2152] @ 0xfffff798 │ │ │ │ + strbeq r2, [r7, #-2136] @ 0xfffff7a8 │ │ │ │ ldrbteq lr, [sl], #1612 @ 0x64c │ │ │ │ ldrbteq lr, [sl], #1600 @ 0x640 │ │ │ │ ldrbteq lr, [sl], #1564 @ 0x61c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -122998,25 +122998,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ ldrbteq lr, [sl], #684 @ 0x2ac │ │ │ │ - strbeq r2, [r7, #-1896] @ 0xfffff898 │ │ │ │ + strbeq r2, [r7, #-1880] @ 0xfffff8a8 │ │ │ │ ldrbteq lr, [sl], #1472 @ 0x5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 846d8 <__cxa_atexit@plt+0x78280> │ │ │ │ @@ -123035,26 +123035,26 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ 84700 <__cxa_atexit@plt+0x782a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq r2, [r7, #-1756] @ 0xfffff924 │ │ │ │ - strbeq r2, [r7, #-2460] @ 0xfffff664 │ │ │ │ + strbeq r2, [r7, #-1740] @ 0xfffff934 │ │ │ │ + strbeq r2, [r7, #-2444] @ 0xfffff674 │ │ │ │ ldrbteq lr, [sl], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84730 <__cxa_atexit@plt+0x782d8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -123106,15 +123106,15 @@ │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r2, #6 │ │ │ │ ldr r6, [pc, #84] @ 8483c <__cxa_atexit@plt+0x783e4> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 8480c <__cxa_atexit@plt+0x783b4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 84828 <__cxa_atexit@plt+0x783d0> │ │ │ │ @@ -123122,25 +123122,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [sl], #20 │ │ │ │ @ instruction: 0xffffbe1c │ │ │ │ - strbeq r2, [r7, #-1880] @ 0xfffff8a8 │ │ │ │ - strbeq r2, [r7, #-1532] @ 0xfffffa04 │ │ │ │ - strbeq r2, [r7, #-2228] @ 0xfffff74c │ │ │ │ + strbeq r2, [r7, #-1864] @ 0xfffff8b8 │ │ │ │ + strbeq r2, [r7, #-1516] @ 0xfffffa14 │ │ │ │ + strbeq r2, [r7, #-2212] @ 0xfffff75c │ │ │ │ ldrbteq sp, [sl], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8485c <__cxa_atexit@plt+0x78404> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400608 <__cxa_atexit@plt+0x3f41b0> │ │ │ │ + b 40063c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ ldrbteq lr, [sl], #512 @ 0x200 │ │ │ │ ldrbteq sp, [sl], #4028 @ 0xfbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -123174,15 +123174,15 @@ │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r2, #6 │ │ │ │ ldr r6, [pc, #84] @ 8494c <__cxa_atexit@plt+0x784f4> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 8491c <__cxa_atexit@plt+0x784c4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 84938 <__cxa_atexit@plt+0x784e0> │ │ │ │ @@ -123190,25 +123190,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [sl], #3844 @ 0xf04 │ │ │ │ @ instruction: 0xffffbd0c │ │ │ │ - strbeq r2, [r7, #-1608] @ 0xfffff9b8 │ │ │ │ - strbeq r2, [r7, #-1260] @ 0xfffffb14 │ │ │ │ - strbeq r2, [r7, #-1956] @ 0xfffff85c │ │ │ │ + strbeq r2, [r7, #-1592] @ 0xfffff9c8 │ │ │ │ + strbeq r2, [r7, #-1244] @ 0xfffffb24 │ │ │ │ + strbeq r2, [r7, #-1940] @ 0xfffff86c │ │ │ │ ldrbteq sp, [sl], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8496c <__cxa_atexit@plt+0x78514> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400608 <__cxa_atexit@plt+0x3f41b0> │ │ │ │ + b 40063c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ ldrbteq lr, [sl], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84b48 <__cxa_atexit@plt+0x786f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -123341,28 +123341,28 @@ │ │ │ │ ldr r6, [pc, #52] @ 84bbc <__cxa_atexit@plt+0x78764> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r7, #-1020] @ 0xfffffc04 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r7, #-1004] @ 0xfffffc14 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - strbeq r2, [r7, #-820] @ 0xfffffccc │ │ │ │ - strbeq r2, [r7, #-824] @ 0xfffffcc8 │ │ │ │ + strbeq r2, [r7, #-804] @ 0xfffffcdc │ │ │ │ + strbeq r2, [r7, #-808] @ 0xfffffcd8 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - strbeq r2, [r7, #-676] @ 0xfffffd5c │ │ │ │ - strbeq r2, [r7, #-648] @ 0xfffffd78 │ │ │ │ + strbeq r2, [r7, #-660] @ 0xfffffd6c │ │ │ │ + strbeq r2, [r7, #-632] @ 0xfffffd88 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r2, [r7, #-764] @ 0xfffffd04 │ │ │ │ - strbeq r2, [r7, #-732] @ 0xfffffd24 │ │ │ │ - strbeq r2, [r7, #-952] @ 0xfffffc48 │ │ │ │ - strbeq r2, [r7, #-928] @ 0xfffffc60 │ │ │ │ + strbeq r2, [r7, #-748] @ 0xfffffd14 │ │ │ │ + strbeq r2, [r7, #-716] @ 0xfffffd34 │ │ │ │ + strbeq r2, [r7, #-936] @ 0xfffffc58 │ │ │ │ + strbeq r2, [r7, #-912] @ 0xfffffc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123397,17 +123397,17 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 84c88 <__cxa_atexit@plt+0x78830> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r7, #-408] @ 0xfffffe68 │ │ │ │ - strbeq r2, [r7, #-384] @ 0xfffffe80 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r7, #-392] @ 0xfffffe78 │ │ │ │ + strbeq r2, [r7, #-368] @ 0xfffffe90 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -123434,17 +123434,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 84d1c <__cxa_atexit@plt+0x788c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r7, #-236] @ 0xffffff14 │ │ │ │ - strbeq r2, [r7, #-208] @ 0xffffff30 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r7, #-220] @ 0xffffff24 │ │ │ │ + strbeq r2, [r7, #-192] @ 0xffffff40 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -123468,17 +123468,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 84da4 <__cxa_atexit@plt+0x7894c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r7, #-84] @ 0xffffffac │ │ │ │ - strbeq r2, [r7, #-88] @ 0xffffffa8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r7, #-68] @ 0xffffffbc │ │ │ │ + strbeq r2, [r7, #-72] @ 0xffffffb8 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -123496,17 +123496,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 84e14 <__cxa_atexit@plt+0x789bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r7, #-4072] @ 0xfffff018 │ │ │ │ - strbeq r1, [r7, #-4040] @ 0xfffff038 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r7, #-4056] @ 0xfffff028 │ │ │ │ + strbeq r1, [r7, #-4024] @ 0xfffff048 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84eb4 <__cxa_atexit@plt+0x78a5c> │ │ │ │ @@ -123555,15 +123555,15 @@ │ │ │ │ ldr r7, [pc, #36] @ 84f04 <__cxa_atexit@plt+0x78aac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - strbeq r1, [r7, #-3904] @ 0xfffff0c0 │ │ │ │ + strbeq r1, [r7, #-3888] @ 0xfffff0d0 │ │ │ │ @ instruction: 0xffffe138 │ │ │ │ ldrbteq sp, [sl], #3368 @ 0xd28 │ │ │ │ ldrbteq sp, [sl], #3280 @ 0xcd0 │ │ │ │ ldrbteq sp, [sl], #3140 @ 0xc44 │ │ │ │ ldrbteq sp, [sl], #2324 @ 0x914 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -123600,15 +123600,15 @@ │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r2, #6 │ │ │ │ ldr r6, [pc, #84] @ 84ff4 <__cxa_atexit@plt+0x78b9c> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 84fc4 <__cxa_atexit@plt+0x78b6c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 84fe0 <__cxa_atexit@plt+0x78b88> │ │ │ │ @@ -123616,25 +123616,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [sl], #2140 @ 0x85c │ │ │ │ @ instruction: 0xffffb664 │ │ │ │ - strbeq r1, [r7, #-4000] @ 0xfffff060 │ │ │ │ - strbeq r1, [r7, #-3652] @ 0xfffff1bc │ │ │ │ - strbeq r2, [r7, #-252] @ 0xffffff04 │ │ │ │ + strbeq r1, [r7, #-3984] @ 0xfffff070 │ │ │ │ + strbeq r1, [r7, #-3636] @ 0xfffff1cc │ │ │ │ + strbeq r2, [r7, #-236] @ 0xffffff14 │ │ │ │ ldrbteq sp, [sl], #640 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 85014 <__cxa_atexit@plt+0x78bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400608 <__cxa_atexit@plt+0x3f41b0> │ │ │ │ + b 40063c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ ldrbteq sp, [sl], #2632 @ 0xa48 │ │ │ │ ldrbteq sp, [sl], #2052 @ 0x804 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -123668,15 +123668,15 @@ │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r2, #6 │ │ │ │ ldr r6, [pc, #84] @ 85104 <__cxa_atexit@plt+0x78cac> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 850d4 <__cxa_atexit@plt+0x78c7c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 850f0 <__cxa_atexit@plt+0x78c98> │ │ │ │ @@ -123684,25 +123684,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [sl], #1868 @ 0x74c │ │ │ │ @ instruction: 0xffffb554 │ │ │ │ - strbeq r1, [r7, #-3728] @ 0xfffff170 │ │ │ │ - strbeq r1, [r7, #-3380] @ 0xfffff2cc │ │ │ │ - strbeq r1, [r7, #-4076] @ 0xfffff014 │ │ │ │ + strbeq r1, [r7, #-3712] @ 0xfffff180 │ │ │ │ + strbeq r1, [r7, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq r1, [r7, #-4060] @ 0xfffff024 │ │ │ │ ldrbteq sp, [sl], #368 @ 0x170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 85124 <__cxa_atexit@plt+0x78ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400608 <__cxa_atexit@plt+0x3f41b0> │ │ │ │ + b 40063c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ ldrbteq sp, [sl], #2360 @ 0x938 │ │ │ │ ldrbteq sp, [sl], #1780 @ 0x6f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -123736,15 +123736,15 @@ │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r2, #6 │ │ │ │ ldr r6, [pc, #84] @ 85214 <__cxa_atexit@plt+0x78dbc> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 851e4 <__cxa_atexit@plt+0x78d8c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 85200 <__cxa_atexit@plt+0x78da8> │ │ │ │ @@ -123752,25 +123752,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [sl], #1596 @ 0x63c │ │ │ │ @ instruction: 0xffffb444 │ │ │ │ - strbeq r1, [r7, #-3456] @ 0xfffff280 │ │ │ │ - strbeq r1, [r7, #-3108] @ 0xfffff3dc │ │ │ │ - strbeq r1, [r7, #-3804] @ 0xfffff124 │ │ │ │ + strbeq r1, [r7, #-3440] @ 0xfffff290 │ │ │ │ + strbeq r1, [r7, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq r1, [r7, #-3788] @ 0xfffff134 │ │ │ │ ldrbteq sp, [sl], #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 85234 <__cxa_atexit@plt+0x78ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400608 <__cxa_atexit@plt+0x3f41b0> │ │ │ │ + b 40063c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ ldrbteq sp, [sl], #2088 @ 0x828 │ │ │ │ ldrbteq sp, [sl], #1508 @ 0x5e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -123804,15 +123804,15 @@ │ │ │ │ stm r0, {r8, ip, lr} │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r9, r2, #6 │ │ │ │ ldr r6, [pc, #84] @ 85324 <__cxa_atexit@plt+0x78ecc> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 852f4 <__cxa_atexit@plt+0x78e9c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 85310 <__cxa_atexit@plt+0x78eb8> │ │ │ │ @@ -123820,25 +123820,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [sl], #1324 @ 0x52c │ │ │ │ @ instruction: 0xffffb334 │ │ │ │ - strbeq r1, [r7, #-3184] @ 0xfffff390 │ │ │ │ - strbeq r1, [r7, #-2836] @ 0xfffff4ec │ │ │ │ - strbeq r1, [r7, #-3532] @ 0xfffff234 │ │ │ │ + strbeq r1, [r7, #-3168] @ 0xfffff3a0 │ │ │ │ + strbeq r1, [r7, #-2820] @ 0xfffff4fc │ │ │ │ + strbeq r1, [r7, #-3516] @ 0xfffff244 │ │ │ │ ldrbteq ip, [sl], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 85344 <__cxa_atexit@plt+0x78eec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400608 <__cxa_atexit@plt+0x3f41b0> │ │ │ │ + b 40063c <__cxa_atexit@plt+0x3f41e4> │ │ │ │ ldrbteq sp, [sl], #1816 @ 0x718 │ │ │ │ ldrbteq sp, [sl], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #24 │ │ │ │ cmp fp, ip │ │ │ │ bhi 853e0 <__cxa_atexit@plt+0x78f88> │ │ │ │ @@ -123881,19 +123881,19 @@ │ │ │ │ ldr r5, [pc, #36] @ 8541c <__cxa_atexit@plt+0x78fc4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r1, [r7, #-2576] @ 0xfffff5f0 │ │ │ │ + strbeq r1, [r7, #-2560] @ 0xfffff600 │ │ │ │ @ instruction: 0xffffcdc4 │ │ │ │ - strbeq r1, [r7, #-3540] @ 0xfffff22c │ │ │ │ + strbeq r1, [r7, #-3524] @ 0xfffff23c │ │ │ │ ldrbteq sp, [sl], #1836 @ 0x72c │ │ │ │ - strbeq r1, [r7, #-3476] @ 0xfffff26c │ │ │ │ + strbeq r1, [r7, #-3460] @ 0xfffff27c │ │ │ │ ldrbteq sp, [sl], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ @@ -123959,15 +123959,15 @@ │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ sub r8, sl, #11 │ │ │ │ sub r9, sl, #22 │ │ │ │ mov r6, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 85700 <__cxa_atexit@plt+0x792a8> │ │ │ │ ldr r1, [pc, #500] @ 85750 <__cxa_atexit@plt+0x792f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #496] @ 85754 <__cxa_atexit@plt+0x792fc> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -123984,15 +123984,15 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ sub r8, r3, #11 │ │ │ │ sub r9, r3, #22 │ │ │ │ mov r6, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 85708 <__cxa_atexit@plt+0x792b0> │ │ │ │ ldr r0, [pc, #388] @ 85744 <__cxa_atexit@plt+0x792ec> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #384] @ 85748 <__cxa_atexit@plt+0x792f0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -124001,15 +124001,15 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ str r2, [r5] │ │ │ │ ldr r6, [pc, #364] @ 8574c <__cxa_atexit@plt+0x792f4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [pc, #308] @ 8572c <__cxa_atexit@plt+0x792d4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [pc, #304] @ 85730 <__cxa_atexit@plt+0x792d8> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ str r0, [r5] │ │ │ │ @@ -124023,15 +124023,15 @@ │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ sub r1, r6, #16 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ sub r8, sl, #35 @ 0x23 │ │ │ │ sub r9, sl, #46 @ 0x2e │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [pc, #208] @ 85720 <__cxa_atexit@plt+0x792c8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 85724 <__cxa_atexit@plt+0x792cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r3, #3] │ │ │ │ str r9, [r6, #44]! @ 0x2c │ │ │ │ @@ -124041,15 +124041,15 @@ │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ str r2, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r8, [r6, #-4] │ │ │ │ sub r8, sl, #47 @ 0x2f │ │ │ │ sub r9, sl, #58 @ 0x3a │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [pc, #200] @ 85760 <__cxa_atexit@plt+0x79308> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [pc, #196] @ 85764 <__cxa_atexit@plt+0x7930c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5] │ │ │ │ str r9, [r6, #68]! @ 0x44 │ │ │ │ sub r0, sl, #46 @ 0x2e │ │ │ │ @@ -124064,47 +124064,47 @@ │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r6, #28 │ │ │ │ stm lr, {r0, r3, ip} │ │ │ │ sub r8, sl, #23 │ │ │ │ sub r9, sl, #34 @ 0x22 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #28 │ │ │ │ b 8570c <__cxa_atexit@plt+0x792b4> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - strbeq r1, [r7, #-1856] @ 0xfffff8c0 │ │ │ │ + strbeq r1, [r7, #-1840] @ 0xfffff8d0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - strbeq r1, [r7, #-1932] @ 0xfffff874 │ │ │ │ - strbeq r1, [r7, #-2260] @ 0xfffff72c │ │ │ │ + strbeq r1, [r7, #-1916] @ 0xfffff884 │ │ │ │ + strbeq r1, [r7, #-2244] @ 0xfffff73c │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @ instruction: 0xfffff19c │ │ │ │ andeq r0, r0, r4, asr r5 │ │ │ │ - strbeq r1, [r7, #-2008] @ 0xfffff828 │ │ │ │ + strbeq r1, [r7, #-1992] @ 0xfffff838 │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq r1, [r7, #-2120] @ 0xfffff7b8 │ │ │ │ - strbeq r1, [r7, #-2096] @ 0xfffff7d0 │ │ │ │ + strbeq r1, [r7, #-2104] @ 0xfffff7c8 │ │ │ │ + strbeq r1, [r7, #-2080] @ 0xfffff7e0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - strbeq r1, [r7, #-1772] @ 0xfffff914 │ │ │ │ + strbeq r1, [r7, #-1756] @ 0xfffff924 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 857d8 <__cxa_atexit@plt+0x79380> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -124123,35 +124123,35 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 857ec <__cxa_atexit@plt+0x79394> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ ldr r7, [pc, #44] @ 8580c <__cxa_atexit@plt+0x793b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [r7, #-1496] @ 0xfffffa28 │ │ │ │ + strbeq r1, [r7, #-1480] @ 0xfffffa38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 85894 <__cxa_atexit@plt+0x7943c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -124170,35 +124170,35 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 858a8 <__cxa_atexit@plt+0x79450> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ ldr r7, [pc, #44] @ 858c8 <__cxa_atexit@plt+0x79470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [r7, #-1308] @ 0xfffffae4 │ │ │ │ + strbeq r1, [r7, #-1292] @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 85950 <__cxa_atexit@plt+0x794f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -124217,35 +124217,35 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 85964 <__cxa_atexit@plt+0x7950c> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ ldr r7, [pc, #44] @ 85984 <__cxa_atexit@plt+0x7952c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [r7, #-1120] @ 0xfffffba0 │ │ │ │ + strbeq r1, [r7, #-1104] @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 85a0c <__cxa_atexit@plt+0x795b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -124264,35 +124264,35 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 85a20 <__cxa_atexit@plt+0x795c8> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ ldr r7, [pc, #44] @ 85a40 <__cxa_atexit@plt+0x795e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [r7, #-932] @ 0xfffffc5c │ │ │ │ + strbeq r1, [r7, #-916] @ 0xfffffc6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 85ac8 <__cxa_atexit@plt+0x79670> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -124311,35 +124311,35 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 85adc <__cxa_atexit@plt+0x79684> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ ldr r7, [pc, #44] @ 85afc <__cxa_atexit@plt+0x796a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffeec8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [r7, #-744] @ 0xfffffd18 │ │ │ │ + strbeq r1, [r7, #-728] @ 0xfffffd28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 85b84 <__cxa_atexit@plt+0x7972c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -124358,35 +124358,35 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 85b98 <__cxa_atexit@plt+0x79740> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ ldr r7, [pc, #44] @ 85bb8 <__cxa_atexit@plt+0x79760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffecfc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [r7, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq r1, [r7, #-540] @ 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + b 400644 <__cxa_atexit@plt+0x3f41ec> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -124426,15 +124426,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #24] @ 85c98 <__cxa_atexit@plt+0x79840> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r1, [r7, #-372] @ 0xfffffe8c │ │ │ │ + strbeq r1, [r7, #-356] @ 0xfffffe9c │ │ │ │ ldrbteq ip, [sl], #3884 @ 0xf2c │ │ │ │ ldrbteq ip, [sl], #3520 @ 0xdc0 │ │ │ │ ldrbteq ip, [sl], #3580 @ 0xdfc │ │ │ │ ldrbteq ip, [sl], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -124477,25 +124477,25 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ ldrbteq ip, [sl], #2960 @ 0xb90 │ │ │ │ - strbeq r1, [r7, #-76] @ 0xffffffb4 │ │ │ │ + strbeq r1, [r7, #-60] @ 0xffffffc4 │ │ │ │ ldrbteq ip, [sl], #3660 @ 0xe4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85df4 <__cxa_atexit@plt+0x7999c> │ │ │ │ @@ -124514,26 +124514,26 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ 85e1c <__cxa_atexit@plt+0x799c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq r0, [r7, #-4032] @ 0xfffff040 │ │ │ │ - strbeq r1, [r7, #-640] @ 0xfffffd80 │ │ │ │ + strbeq r0, [r7, #-4016] @ 0xfffff050 │ │ │ │ + strbeq r1, [r7, #-624] @ 0xfffffd90 │ │ │ │ ldrbteq ip, [sl], #2844 @ 0xb1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 85e4c <__cxa_atexit@plt+0x799f4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -124573,26 +124573,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ 85f08 <__cxa_atexit@plt+0x79ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r0, [r7, #-3812] @ 0xfffff11c │ │ │ │ + strbeq r0, [r7, #-3796] @ 0xfffff12c │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - strbeq r1, [r7, #-512] @ 0xfffffe00 │ │ │ │ + strbeq r1, [r7, #-496] @ 0xfffffe10 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 85f50 <__cxa_atexit@plt+0x79af8> │ │ │ │ @@ -124604,16 +124604,16 @@ │ │ │ │ sub r7, r7, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r7, #-3868] @ 0xfffff0e4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r7, #-3852] @ 0xfffff0f4 │ │ │ │ ldrbteq ip, [sl], #3496 @ 0xda8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -124644,30 +124644,30 @@ │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r7, [pc, #64] @ 86034 <__cxa_atexit@plt+0x79bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffdb58 │ │ │ │ - strbeq r1, [r7, #-412] @ 0xfffffe64 │ │ │ │ + strbeq r1, [r7, #-396] @ 0xfffffe74 │ │ │ │ ldrbteq ip, [sl], #3284 @ 0xcd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -124681,34 +124681,34 @@ │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ 860a4 <__cxa_atexit@plt+0x79c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffdac8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r1, [r7, #-260] @ 0xfffffefc │ │ │ │ + strbeq r1, [r7, #-244] @ 0xffffff0c │ │ │ │ ldrbteq ip, [sl], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 860d4 <__cxa_atexit@plt+0x79c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 860d8 <__cxa_atexit@plt+0x79c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b c9ccc <__cxa_atexit@plt+0xbd874> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r1, [r7, #-204] @ 0xffffff34 │ │ │ │ + strbeq r1, [r7, #-188] @ 0xffffff44 │ │ │ │ ldrbteq ip, [sl], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -124728,15 +124728,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 86160 <__cxa_atexit@plt+0x79d08> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffda6c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrbteq ip, [sl], #2940 @ 0xb7c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -124762,15 +124762,15 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r1, [r6, #12]! │ │ │ │ ldr r7, [pc, #188] @ 86284 <__cxa_atexit@plt+0x79e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 86234 <__cxa_atexit@plt+0x79ddc> │ │ │ │ ldr r7, [pc, #128] @ 8626c <__cxa_atexit@plt+0x79e14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #124] @ 86270 <__cxa_atexit@plt+0x79e18> │ │ │ │ @@ -124786,36 +124786,36 @@ │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 841c4 <__cxa_atexit@plt+0x77d6c> │ │ │ │ ldr r7, [pc, #76] @ 86274 <__cxa_atexit@plt+0x79e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #28] @ 86268 <__cxa_atexit@plt+0x79e10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffffdfcc │ │ │ │ ldrbteq ip, [sl], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xffffe324 │ │ │ │ @ instruction: 0xffffe4cc │ │ │ │ - strbeq r0, [r7, #-3808] @ 0xfffff120 │ │ │ │ + strbeq r0, [r7, #-3792] @ 0xfffff130 │ │ │ │ ldrbteq ip, [sl], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -124831,25 +124831,25 @@ │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r8, #8] │ │ │ │ str r8, [r8, #20] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #40] @ 8630c <__cxa_atexit@plt+0x79eb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #32] @ 86310 <__cxa_atexit@plt+0x79eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffe210 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffe3b0 │ │ │ │ - strbeq r0, [r7, #-3524] @ 0xfffff23c │ │ │ │ + strbeq r0, [r7, #-3508] @ 0xfffff24c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq ip, [sl], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ @@ -124912,34 +124912,34 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5, #24] │ │ │ │ sub r8, r6, #19 │ │ │ │ mov r5, r3 │ │ │ │ b bd85c <__cxa_atexit@plt+0xb1404> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff014 │ │ │ │ - strbeq r0, [r7, #-2916] @ 0xfffff49c │ │ │ │ - strbeq r0, [r7, #-2884] @ 0xfffff4bc │ │ │ │ - strbeq r0, [r7, #-2584] @ 0xfffff5e8 │ │ │ │ - strbeq r0, [r7, #-3368] @ 0xfffff2d8 │ │ │ │ + strbeq r0, [r7, #-2900] @ 0xfffff4ac │ │ │ │ + strbeq r0, [r7, #-2868] @ 0xfffff4cc │ │ │ │ + strbeq r0, [r7, #-2568] @ 0xfffff5f8 │ │ │ │ + strbeq r0, [r7, #-3352] @ 0xfffff2e8 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - strbeq r0, [r7, #-2496] @ 0xfffff640 │ │ │ │ - strbeq r0, [r7, #-2472] @ 0xfffff658 │ │ │ │ + strbeq r0, [r7, #-2480] @ 0xfffff650 │ │ │ │ + strbeq r0, [r7, #-2456] @ 0xfffff668 │ │ │ │ ldrbteq ip, [sl], #1836 @ 0x72c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #12] @ 86474 <__cxa_atexit@plt+0x7a01c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b bd85c <__cxa_atexit@plt+0xb1404> │ │ │ │ - strbeq r0, [r7, #-2380] @ 0xfffff6b4 │ │ │ │ + strbeq r0, [r7, #-2364] @ 0xfffff6c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -124963,15 +124963,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [sl], #920 @ 0x398 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - strbeq r0, [r7, #-3304] @ 0xfffff318 │ │ │ │ + strbeq r0, [r7, #-3288] @ 0xfffff328 │ │ │ │ ldrbteq ip, [sl], #2120 @ 0x848 │ │ │ │ ldrbteq ip, [sl], #2076 @ 0x81c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -125022,23 +125022,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 865f0 <__cxa_atexit@plt+0x7a198> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - strbeq r0, [r7, #-3156] @ 0xfffff3ac │ │ │ │ + strbeq r0, [r7, #-3140] @ 0xfffff3bc │ │ │ │ ldrbteq ip, [sl], #616 @ 0x268 │ │ │ │ ldrbteq ip, [sl], #1908 @ 0x774 │ │ │ │ ldrbteq ip, [sl], #1940 @ 0x794 │ │ │ │ ldrbteq ip, [sl], #704 @ 0x2c0 │ │ │ │ - strbeq r0, [r7, #-2372] @ 0xfffff6bc │ │ │ │ + strbeq r0, [r7, #-2356] @ 0xfffff6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 86638 <__cxa_atexit@plt+0x7a1e0> │ │ │ │ @@ -125046,16 +125046,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r0, [r7, #-2204] @ 0xfffff764 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r0, [r7, #-2188] @ 0xfffff774 │ │ │ │ ldm r5, {r1, r7} │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8667c <__cxa_atexit@plt+0x7a224> │ │ │ │ ldr r3, [pc, #56] @ 86698 <__cxa_atexit@plt+0x7a240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -125137,18 +125137,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq r0, [r7, #-2428] @ 0xfffff684 │ │ │ │ + strbeq r0, [r7, #-2412] @ 0xfffff694 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #108] @ 8683c <__cxa_atexit@plt+0x7a3e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -125172,17 +125172,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r0, [r7, #-2288] @ 0xfffff710 │ │ │ │ + strbeq r0, [r7, #-2272] @ 0xfffff720 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 86894 <__cxa_atexit@plt+0x7a43c> │ │ │ │ @@ -125197,16 +125197,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r7, #-2176] @ 0xfffff780 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r7, #-2160] @ 0xfffff790 │ │ │ │ mov r7, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 86938 <__cxa_atexit@plt+0x7a4e0> │ │ │ │ @@ -125244,15 +125244,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7, #-1520] @ 0xfffffa10 │ │ │ │ + strbeq r0, [r7, #-1504] @ 0xfffffa20 │ │ │ │ ldrbteq ip, [sl], #1024 @ 0x400 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -125297,15 +125297,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7, #-1312] @ 0xfffffae0 │ │ │ │ + strbeq r0, [r7, #-1296] @ 0xfffffaf0 │ │ │ │ ldrbteq ip, [sl], #812 @ 0x32c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -125319,15 +125319,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 86a88 <__cxa_atexit@plt+0x7a630> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7, #-1700] @ 0xfffff95c │ │ │ │ + strbeq r0, [r7, #-1684] @ 0xfffff96c │ │ │ │ ldrbteq ip, [sl], #720 @ 0x2d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -125341,15 +125341,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 86ae0 <__cxa_atexit@plt+0x7a688> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7, #-1600] @ 0xfffff9c0 │ │ │ │ + strbeq r0, [r7, #-1584] @ 0xfffff9d0 │ │ │ │ ldrbteq ip, [sl], #636 @ 0x27c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -125363,137 +125363,137 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 86b38 <__cxa_atexit@plt+0x7a6e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7, #-1000] @ 0xfffffc18 │ │ │ │ + strbeq r0, [r7, #-984] @ 0xfffffc28 │ │ │ │ ldrbteq ip, [sl], #664 @ 0x298 │ │ │ │ - strbeq r7, [r3], #1942 @ 0x796 │ │ │ │ + strbeq r7, [r3], #2454 @ 0x996 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2016 @ 0x7e0 │ │ │ │ + strbeq r7, [r3], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2086 @ 0x826 │ │ │ │ + strbeq r7, [r3], #2598 @ 0xa26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2158 @ 0x86e │ │ │ │ + strbeq r7, [r3], #2670 @ 0xa6e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2228 @ 0x8b4 │ │ │ │ + strbeq r7, [r3], #2740 @ 0xab4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2297 @ 0x8f9 │ │ │ │ + strbeq r7, [r3], #2809 @ 0xaf9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2375 @ 0x947 │ │ │ │ + strbeq r7, [r3], #2887 @ 0xb47 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2455 @ 0x997 │ │ │ │ + strbeq r7, [r3], #2967 @ 0xb97 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2527 @ 0x9df │ │ │ │ + strbeq r7, [r3], #3039 @ 0xbdf │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2597 @ 0xa25 │ │ │ │ + strbeq r7, [r3], #3109 @ 0xc25 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2670 @ 0xa6e │ │ │ │ + strbeq r7, [r3], #3182 @ 0xc6e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2740 @ 0xab4 │ │ │ │ + strbeq r7, [r3], #3252 @ 0xcb4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2817 @ 0xb01 │ │ │ │ + strbeq r7, [r3], #3329 @ 0xd01 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2889 @ 0xb49 │ │ │ │ + strbeq r7, [r3], #3401 @ 0xd49 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2962 @ 0xb92 │ │ │ │ + strbeq r7, [r3], #3474 @ 0xd92 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #3031 @ 0xbd7 │ │ │ │ + strbeq r7, [r3], #3543 @ 0xdd7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #3100 @ 0xc1c │ │ │ │ + strbeq r7, [r3], #3612 @ 0xe1c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #3167 @ 0xc5f │ │ │ │ + strbeq r7, [r3], #3679 @ 0xe5f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #3235 @ 0xca3 │ │ │ │ + strbeq r7, [r3], #3747 @ 0xea3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #3302 @ 0xce6 │ │ │ │ + strbeq r7, [r3], #3814 @ 0xee6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #3375 @ 0xd2f │ │ │ │ + strbeq r7, [r3], #3887 @ 0xf2f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -125502,54 +125502,54 @@ │ │ │ │ bhi 86d64 <__cxa_atexit@plt+0x7a90c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 86d6c <__cxa_atexit@plt+0x7a914> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400868 <__cxa_atexit@plt+0x3f4410> │ │ │ │ + b 400864 <__cxa_atexit@plt+0x3f440c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7, #-60] @ 0xffffffc4 │ │ │ │ + strbeq r0, [r7, #-44] @ 0xffffffd4 │ │ │ │ ldrbteq ip, [sl], #148 @ 0x94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86da8 <__cxa_atexit@plt+0x7a950> │ │ │ │ ldr r2, [pc, #32] @ 86db0 <__cxa_atexit@plt+0x7a958> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 86db4 <__cxa_atexit@plt+0x7a95c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r7, #-0] │ │ │ │ - strbeq r0, [r7, #-824] @ 0xfffffcc8 │ │ │ │ + strbeq pc, [r6, #-4080] @ 0xfffff010 @ │ │ │ │ + strbeq r0, [r7, #-808] @ 0xfffffcd8 │ │ │ │ ldrbteq ip, [sl], #64 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86df0 <__cxa_atexit@plt+0x7a998> │ │ │ │ ldr r2, [pc, #32] @ 86df8 <__cxa_atexit@plt+0x7a9a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 86dfc <__cxa_atexit@plt+0x7a9a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6, #-4024] @ 0xfffff048 @ │ │ │ │ - strbeq r0, [r7, #-704] @ 0xfffffd40 │ │ │ │ + strbeq pc, [r6, #-4008] @ 0xfffff058 @ │ │ │ │ + strbeq r0, [r7, #-688] @ 0xfffffd50 │ │ │ │ ldrbteq ip, [sl], #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86ec8 <__cxa_atexit@plt+0x7aa70> │ │ │ │ @@ -125601,22 +125601,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq fp, [sl], #3928 @ 0xf58 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strbeq pc, [r6, #-3940] @ 0xfffff09c @ │ │ │ │ - strbeq r0, [r7, #-804] @ 0xfffffcdc │ │ │ │ + strbeq pc, [r6, #-3924] @ 0xfffff0ac @ │ │ │ │ + strbeq r0, [r7, #-788] @ 0xfffffcec │ │ │ │ ldrbteq fp, [sl], #3844 @ 0xf04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -125648,46 +125648,46 @@ │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strbeq pc, [r6, #-3700] @ 0xfffff18c @ │ │ │ │ - strbeq r0, [r7, #-564] @ 0xfffffdcc │ │ │ │ + strbeq pc, [r6, #-3684] @ 0xfffff19c @ │ │ │ │ + strbeq r0, [r7, #-548] @ 0xfffffddc │ │ │ │ ldrbteq fp, [sl], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87018 <__cxa_atexit@plt+0x7abc0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 87010 <__cxa_atexit@plt+0x7abb8> │ │ │ │ ldr r3, [pc, #44] @ 87020 <__cxa_atexit@plt+0x7abc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 87024 <__cxa_atexit@plt+0x7abcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4007d0 <__cxa_atexit@plt+0x3f4378> │ │ │ │ + b 4007e4 <__cxa_atexit@plt+0x3f438c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [sl], #3760 @ 0xeb0 │ │ │ │ - strbeq pc, [r6, #-3456] @ 0xfffff280 @ │ │ │ │ + strbeq pc, [r6, #-3440] @ 0xfffff290 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8709c <__cxa_atexit@plt+0x7ac44> │ │ │ │ ldr r3, [pc, #100] @ 870ac <__cxa_atexit@plt+0x7ac54> │ │ │ │ @@ -125716,15 +125716,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 870b4 <__cxa_atexit@plt+0x7ac5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq fp, [sl], #3704 @ 0xe78 │ │ │ │ ldrbteq fp, [sl], #3672 @ 0xe58 │ │ │ │ - strbeq pc, [r6, #-3364] @ 0xfffff2dc @ │ │ │ │ + strbeq pc, [r6, #-3348] @ 0xfffff2ec @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [pc, #32] @ 870f4 <__cxa_atexit@plt+0x7ac9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #28] @ 870f8 <__cxa_atexit@plt+0x7aca0> │ │ │ │ @@ -125732,40 +125732,40 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r3, #5 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [sl], #3608 @ 0xe18 │ │ │ │ - strbeq pc, [r6, #-3292] @ 0xfffff324 @ │ │ │ │ + strbeq pc, [r6, #-3276] @ 0xfffff334 @ │ │ │ │ ldrbteq fp, [sl], #3580 @ 0xdfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87150 <__cxa_atexit@plt+0x7acf8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 87148 <__cxa_atexit@plt+0x7acf0> │ │ │ │ ldr r8, [pc, #40] @ 87158 <__cxa_atexit@plt+0x7ad00> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8715c <__cxa_atexit@plt+0x7ad04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3], #2706 @ 0xa92 │ │ │ │ - strbeq pc, [r6, #-3140] @ 0xfffff3bc @ │ │ │ │ + strbeq r7, [r3], #3218 @ 0xc92 │ │ │ │ + strbeq pc, [r6, #-3124] @ 0xfffff3cc @ │ │ │ │ ldrbteq fp, [sl], #3488 @ 0xda0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -125826,15 +125826,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 87274 <__cxa_atexit@plt+0x7ae1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq pc, [r6, #-2928] @ 0xfffff490 @ │ │ │ │ + strbeq pc, [r6, #-2912] @ 0xfffff4a0 @ │ │ │ │ ldrbteq fp, [sl], #3216 @ 0xc90 │ │ │ │ ldrbteq fp, [sl], #3368 @ 0xd28 │ │ │ │ ldrbteq fp, [sl], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -125858,56 +125858,56 @@ │ │ │ │ ldr r7, [pc, #16] @ 872ec <__cxa_atexit@plt+0x7ae94> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrbteq fp, [sl], #3088 @ 0xc10 │ │ │ │ - strbeq pc, [r6, #-2800] @ 0xfffff510 @ │ │ │ │ + strbeq pc, [r6, #-2784] @ 0xfffff520 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 87328 <__cxa_atexit@plt+0x7aed0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ 8732c <__cxa_atexit@plt+0x7aed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [sl], #3048 @ 0xbe8 │ │ │ │ - strbeq pc, [r6, #-2732] @ 0xfffff554 @ │ │ │ │ + strbeq pc, [r6, #-2716] @ 0xfffff564 @ │ │ │ │ ldrbteq fp, [sl], #3148 @ 0xc4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87388 <__cxa_atexit@plt+0x7af30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 87380 <__cxa_atexit@plt+0x7af28> │ │ │ │ ldr r3, [pc, #44] @ 87390 <__cxa_atexit@plt+0x7af38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 87394 <__cxa_atexit@plt+0x7af3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 400870 <__cxa_atexit@plt+0x3f4418> │ │ │ │ + b 40086c <__cxa_atexit@plt+0x3f4414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [sl], #3084 @ 0xc0c │ │ │ │ - strbeq pc, [r6, #-2576] @ 0xfffff5f0 @ │ │ │ │ + strbeq pc, [r6, #-2560] @ 0xfffff600 @ │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 873f8 <__cxa_atexit@plt+0x7afa0> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -126023,84 +126023,84 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 875bc <__cxa_atexit@plt+0x7b164> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 875b4 <__cxa_atexit@plt+0x7b15c> │ │ │ │ ldr r3, [pc, #44] @ 875c4 <__cxa_atexit@plt+0x7b16c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 875c8 <__cxa_atexit@plt+0x7b170> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [sl], #2796 @ 0xaec │ │ │ │ - strbeq pc, [r6, #-2012] @ 0xfffff824 @ │ │ │ │ + strbeq pc, [r6, #-1996] @ 0xfffff834 @ │ │ │ │ ldrbteq fp, [sl], #2884 @ 0xb44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87624 <__cxa_atexit@plt+0x7b1cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8761c <__cxa_atexit@plt+0x7b1c4> │ │ │ │ ldr r3, [pc, #44] @ 8762c <__cxa_atexit@plt+0x7b1d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 87630 <__cxa_atexit@plt+0x7b1d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 400878 <__cxa_atexit@plt+0x3f4420> │ │ │ │ + b 400874 <__cxa_atexit@plt+0x3f441c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [sl], #2820 @ 0xb04 │ │ │ │ - strbeq pc, [r6, #-1908] @ 0xfffff88c @ │ │ │ │ + strbeq pc, [r6, #-1892] @ 0xfffff89c @ │ │ │ │ ldrbteq fp, [sl], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8768c <__cxa_atexit@plt+0x7b234> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 87684 <__cxa_atexit@plt+0x7b22c> │ │ │ │ ldr r3, [pc, #44] @ 87694 <__cxa_atexit@plt+0x7b23c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 87698 <__cxa_atexit@plt+0x7b240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [sl], #2824 @ 0xb08 │ │ │ │ - strbeq pc, [r6, #-1804] @ 0xfffff8f4 @ │ │ │ │ + strbeq pc, [r6, #-1788] @ 0xfffff904 @ │ │ │ │ ldrbteq fp, [sl], #2836 @ 0xb14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 876f8 <__cxa_atexit@plt+0x7b2a0> │ │ │ │ @@ -126115,25 +126115,25 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r5, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 8771c <__cxa_atexit@plt+0x7b2c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r6, #-1728] @ 0xfffff940 @ │ │ │ │ - strbeq pc, [r6, #-2452] @ 0xfffff66c @ │ │ │ │ - strbeq pc, [r6, #-2736] @ 0xfffff550 @ │ │ │ │ + strbeq pc, [r6, #-1712] @ 0xfffff950 @ │ │ │ │ + strbeq pc, [r6, #-2436] @ 0xfffff67c @ │ │ │ │ + strbeq pc, [r6, #-2720] @ 0xfffff560 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -126141,23 +126141,23 @@ │ │ │ │ ldr r7, [pc, #48] @ 87778 <__cxa_atexit@plt+0x7b320> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 8777c <__cxa_atexit@plt+0x7b324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ 87780 <__cxa_atexit@plt+0x7b328> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq pc, [r6, #-2636] @ 0xfffff5b4 @ │ │ │ │ + strbeq pc, [r6, #-2620] @ 0xfffff5c4 @ │ │ │ │ ldrbteq fp, [sl], #2652 @ 0xa5c │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 877e4 <__cxa_atexit@plt+0x7b38c> │ │ │ │ @@ -126272,15 +126272,15 @@ │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ ldrbteq fp, [sl], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 8796c <__cxa_atexit@plt+0x7b514> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq fp, [sl], #2160 @ 0x870 │ │ │ │ ldrbteq fp, [sl], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -126289,36 +126289,36 @@ │ │ │ │ ldr r3, [pc, #40] @ 879c0 <__cxa_atexit@plt+0x7b568> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 879c4 <__cxa_atexit@plt+0x7b56c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - strbeq r7, [r3], #409 @ 0x199 │ │ │ │ + strbeq r7, [r3], #921 @ 0x399 │ │ │ │ ldrbteq fp, [sl], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 87a04 <__cxa_atexit@plt+0x7b5ac> │ │ │ │ ldr r3, [pc, #36] @ 87a14 <__cxa_atexit@plt+0x7b5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ ldrbteq fp, [sl], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -126340,25 +126340,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 87aa0 <__cxa_atexit@plt+0x7b648> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq pc, [r6, #-828] @ 0xfffffcc4 @ │ │ │ │ - strbeq r7, [r3], #312 @ 0x138 │ │ │ │ + strbeq pc, [r6, #-812] @ 0xfffffcd4 @ │ │ │ │ + strbeq r7, [r3], #824 @ 0x338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87b18 <__cxa_atexit@plt+0x7b6c0> │ │ │ │ ldr r2, [pc, #96] @ 87b20 <__cxa_atexit@plt+0x7b6c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -126383,15 +126383,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq pc, [r6, #-708] @ 0xfffffd3c @ │ │ │ │ + strbeq pc, [r6, #-692] @ 0xfffffd4c @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 87b68 <__cxa_atexit@plt+0x7b710> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -126440,15 +126440,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq pc, [r6, #-480] @ 0xfffffe20 @ │ │ │ │ + strbeq pc, [r6, #-464] @ 0xfffffe30 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 87c4c <__cxa_atexit@plt+0x7b7f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -126548,25 +126548,25 @@ │ │ │ │ ldr r3, [pc, #376] @ 87f1c <__cxa_atexit@plt+0x7bac4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r2] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r6, [pc, #352] @ 87f24 <__cxa_atexit@plt+0x7bacc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ add r6, fp, #4 │ │ │ │ ldr r9, [fp, #32] │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #276] @ 87f10 <__cxa_atexit@plt+0x7bab8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r7, r0, #137 @ 0x89 │ │ │ │ @@ -126621,40 +126621,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #44] @ 87f14 <__cxa_atexit@plt+0x7babc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ - strbeq lr, [r6, #-3996] @ 0xfffff064 │ │ │ │ + strbeq lr, [r6, #-3980] @ 0xfffff074 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ ldrbteq fp, [sl], #1056 @ 0x420 │ │ │ │ - strbeq pc, [r6, #-92] @ 0xffffffa4 @ │ │ │ │ + strbeq pc, [r6, #-76] @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - strbeq pc, [r6, #-164] @ 0xffffff5c @ │ │ │ │ - strbeq pc, [r6, #-144] @ 0xffffff70 @ │ │ │ │ - strbeq lr, [r6, #-3944] @ 0xfffff098 │ │ │ │ - strbeq pc, [r6, #-808] @ 0xfffffcd8 @ │ │ │ │ - strbeq lr, [r6, #-3868] @ 0xfffff0e4 │ │ │ │ + strbeq pc, [r6, #-148] @ 0xffffff6c @ │ │ │ │ + strbeq pc, [r6, #-128] @ 0xffffff80 @ │ │ │ │ + strbeq lr, [r6, #-3928] @ 0xfffff0a8 │ │ │ │ + strbeq pc, [r6, #-792] @ 0xfffffce8 @ │ │ │ │ + strbeq lr, [r6, #-3852] @ 0xfffff0f4 │ │ │ │ ldrbteq fp, [sl], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -126683,15 +126683,15 @@ │ │ │ │ bne 87fd8 <__cxa_atexit@plt+0x7bb80> │ │ │ │ ldr r2, [pc, #108] @ 88030 <__cxa_atexit@plt+0x7bbd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r6, #-4] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r7, [pc, #76] @ 8802c <__cxa_atexit@plt+0x7bbd4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ beq 87ffc <__cxa_atexit@plt+0x7bba4> │ │ │ │ str r9, [r5] │ │ │ │ mov r7, r9 │ │ │ │ @@ -126701,18 +126701,18 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 88034 <__cxa_atexit@plt+0x7bbdc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - strbeq lr, [r6, #-3612] @ 0xfffff1e4 │ │ │ │ + strbeq lr, [r6, #-3596] @ 0xfffff1f4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ ldrbteq fp, [sl], #444 @ 0x1bc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -126736,15 +126736,15 @@ │ │ │ │ ldr r3, [pc, #88] @ 880ec <__cxa_atexit@plt+0x7bc94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 880e8 <__cxa_atexit@plt+0x7bc90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -126754,30 +126754,30 @@ │ │ │ │ mov r8, fp │ │ │ │ b 87cd0 <__cxa_atexit@plt+0x7b878> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - strbeq lr, [r6, #-3716] @ 0xfffff17c │ │ │ │ + strbeq lr, [r6, #-3700] @ 0xfffff18c │ │ │ │ ldrbteq fp, [sl], #256 @ 0x100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 88130 <__cxa_atexit@plt+0x7bcd8> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #64] @ 88160 <__cxa_atexit@plt+0x7bd08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r3, [pc, #36] @ 8815c <__cxa_atexit@plt+0x7bd04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 88154 <__cxa_atexit@plt+0x7bcfc> │ │ │ │ str r7, [r5] │ │ │ │ @@ -126831,15 +126831,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq lr, [r6, #-4028] @ 0xfffff044 │ │ │ │ + strbeq lr, [r6, #-4012] @ 0xfffff054 │ │ │ │ ldrbteq sl, [sl], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 88278 <__cxa_atexit@plt+0x7be20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ @@ -126925,31 +126925,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #56] @ 883c4 <__cxa_atexit@plt+0x7bf6c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldr r6, [pc, #24] @ 883c0 <__cxa_atexit@plt+0x7bf68> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r6, #-2956] @ 0xfffff474 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r6, #-2940] @ 0xfffff484 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ - strbeq lr, [r6, #-3032] @ 0xfffff428 │ │ │ │ - strbeq lr, [r6, #-3012] @ 0xfffff43c │ │ │ │ - strbeq lr, [r6, #-2716] @ 0xfffff564 │ │ │ │ - strbeq lr, [r6, #-2656] @ 0xfffff5a0 │ │ │ │ - strbeq lr, [r6, #-3664] @ 0xfffff1b0 │ │ │ │ + strbeq lr, [r6, #-3016] @ 0xfffff438 │ │ │ │ + strbeq lr, [r6, #-2996] @ 0xfffff44c │ │ │ │ + strbeq lr, [r6, #-2700] @ 0xfffff574 │ │ │ │ + strbeq lr, [r6, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq lr, [r6, #-3648] @ 0xfffff1c0 │ │ │ │ ldrbteq sl, [sl], #3568 @ 0xdf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -126995,21 +126995,21 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 884d0 <__cxa_atexit@plt+0x7c078> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ - strbeq lr, [r6, #-2744] @ 0xfffff548 │ │ │ │ - strbeq lr, [r6, #-2724] @ 0xfffff55c │ │ │ │ - strbeq lr, [r6, #-2428] @ 0xfffff684 │ │ │ │ - strbeq lr, [r6, #-2368] @ 0xfffff6c0 │ │ │ │ - strbeq lr, [r6, #-3376] @ 0xfffff2d0 │ │ │ │ + strbeq lr, [r6, #-2728] @ 0xfffff558 │ │ │ │ + strbeq lr, [r6, #-2708] @ 0xfffff56c │ │ │ │ + strbeq lr, [r6, #-2412] @ 0xfffff694 │ │ │ │ + strbeq lr, [r6, #-2352] @ 0xfffff6d0 │ │ │ │ + strbeq lr, [r6, #-3360] @ 0xfffff2e0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88548 <__cxa_atexit@plt+0x7c0f0> │ │ │ │ @@ -127039,15 +127039,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 88560 <__cxa_atexit@plt+0x7c108> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq sl, [sl], #2508 @ 0x9cc │ │ │ │ ldrbteq sl, [sl], #3276 @ 0xccc │ │ │ │ - strbeq lr, [r6, #-2168] @ 0xfffff788 │ │ │ │ + strbeq lr, [r6, #-2152] @ 0xfffff798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [pc, #32] @ 885a0 <__cxa_atexit@plt+0x7c148> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #28] @ 885a4 <__cxa_atexit@plt+0x7c14c> │ │ │ │ @@ -127055,41 +127055,41 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r3, #11 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [sl], #2412 @ 0x96c │ │ │ │ - strbeq lr, [r6, #-2096] @ 0xfffff7d0 │ │ │ │ + strbeq lr, [r6, #-2080] @ 0xfffff7e0 │ │ │ │ ldrbteq sl, [sl], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 88600 <__cxa_atexit@plt+0x7c1a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 885f8 <__cxa_atexit@plt+0x7c1a0> │ │ │ │ ldr r3, [pc, #44] @ 88608 <__cxa_atexit@plt+0x7c1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 8860c <__cxa_atexit@plt+0x7c1b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [sl], #3196 @ 0xc7c │ │ │ │ - strbeq lr, [r6, #-1944] @ 0xfffff868 │ │ │ │ + strbeq lr, [r6, #-1928] @ 0xfffff878 │ │ │ │ ldrbteq sl, [sl], #3168 @ 0xc60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88698 <__cxa_atexit@plt+0x7c240> │ │ │ │ @@ -127123,15 +127123,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 886b0 <__cxa_atexit@plt+0x7c258> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq sl, [sl], #3104 @ 0xc20 │ │ │ │ ldrbteq sl, [sl], #3052 @ 0xbec │ │ │ │ - strbeq lr, [r6, #-1836] @ 0xfffff8d4 │ │ │ │ + strbeq lr, [r6, #-1820] @ 0xfffff8e4 │ │ │ │ ldrbteq sl, [sl], #3004 @ 0xbbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 886f8 <__cxa_atexit@plt+0x7c2a0> │ │ │ │ ldr r3, [pc, #56] @ 88710 <__cxa_atexit@plt+0x7c2b8> │ │ │ │ @@ -127145,15 +127145,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 88714 <__cxa_atexit@plt+0x7c2bc> │ │ │ │ ldr r7, [pc, #12] @ 8870c <__cxa_atexit@plt+0x7c2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r6, #-1720] @ 0xfffff948 │ │ │ │ + strbeq lr, [r6, #-1704] @ 0xfffff958 │ │ │ │ ldrbteq sl, [sl], #2980 @ 0xba4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [pc, #124] @ 8879c <__cxa_atexit@plt+0x7c344> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r3, r5, #4 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -127174,15 +127174,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 88784 <__cxa_atexit@plt+0x7c32c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ bne 88790 <__cxa_atexit@plt+0x7c338> │ │ │ │ ldm r5, {r8, r9} │ │ │ │ add r5, r5, #20 │ │ │ │ - b 400880 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @@ -127196,15 +127196,15 @@ │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ bne 887dc <__cxa_atexit@plt+0x7c384> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #24 │ │ │ │ - b 400880 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -127255,17 +127255,17 @@ │ │ │ │ b 88824 <__cxa_atexit@plt+0x7c3cc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 88844 <__cxa_atexit@plt+0x7c3ec> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq lr, [r6, #-1324] @ 0xfffffad4 │ │ │ │ + strbeq lr, [r6, #-1308] @ 0xfffffae4 │ │ │ │ ldrbteq sl, [sl], #2924 @ 0xb6c │ │ │ │ - strbeq lr, [r6, #-1284] @ 0xfffffafc │ │ │ │ + strbeq lr, [r6, #-1268] @ 0xfffffb0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 88944 <__cxa_atexit@plt+0x7c4ec> │ │ │ │ @@ -127296,16 +127296,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 888f0 <__cxa_atexit@plt+0x7c498> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 88910 <__cxa_atexit@plt+0x7c4b8> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq lr, [r6, #-1120] @ 0xfffffba0 │ │ │ │ - strbeq lr, [r6, #-1100] @ 0xfffffbb4 │ │ │ │ + strbeq lr, [r6, #-1104] @ 0xfffffbb0 │ │ │ │ + strbeq lr, [r6, #-1084] @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 889b0 <__cxa_atexit@plt+0x7c558> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -127318,16 +127318,16 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 8898c <__cxa_atexit@plt+0x7c534> │ │ │ │ - strbeq lr, [r6, #-1008] @ 0xfffffc10 │ │ │ │ - strbeq lr, [r6, #-1004] @ 0xfffffc14 │ │ │ │ + strbeq lr, [r6, #-992] @ 0xfffffc20 │ │ │ │ + strbeq lr, [r6, #-988] @ 0xfffffc24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88a5c <__cxa_atexit@plt+0x7c604> │ │ │ │ ldr r7, [pc, #164] @ 88a8c <__cxa_atexit@plt+0x7c634> │ │ │ │ @@ -127371,15 +127371,15 @@ │ │ │ │ b 88a04 <__cxa_atexit@plt+0x7c5ac> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 88a24 <__cxa_atexit@plt+0x7c5cc> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq lr, [r6, #-852] @ 0xfffffcac │ │ │ │ + strbeq lr, [r6, #-836] @ 0xfffffcbc │ │ │ │ ldrbteq sl, [sl], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -127407,15 +127407,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 88abc <__cxa_atexit@plt+0x7c664> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 88adc <__cxa_atexit@plt+0x7c684> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [r6, #-668] @ 0xfffffd64 │ │ │ │ + strbeq lr, [r6, #-652] @ 0xfffffd74 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 88b60 <__cxa_atexit@plt+0x7c708> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -127426,15 +127426,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 88b44 <__cxa_atexit@plt+0x7c6ec> │ │ │ │ - strbeq lr, [r6, #-564] @ 0xfffffdcc │ │ │ │ + strbeq lr, [r6, #-548] @ 0xfffffddc │ │ │ │ ldrbteq sl, [sl], #2280 @ 0x8e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88c30 <__cxa_atexit@plt+0x7c7d8> │ │ │ │ @@ -127535,25 +127535,25 @@ │ │ │ │ ldr r2, [pc, #56] @ 88d48 <__cxa_atexit@plt+0x7c8f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #48] @ 88d4c <__cxa_atexit@plt+0x7c8f4> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #20] @ 88d44 <__cxa_atexit@plt+0x7c8ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #4] @ 88d40 <__cxa_atexit@plt+0x7c8e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r5, [r3], #3460 @ 0xd84 │ │ │ │ - strbeq r5, [r3], #3481 @ 0xd99 │ │ │ │ - strbeq r5, [r3], #3533 @ 0xdcd │ │ │ │ - strbeq r5, [r3], #3509 @ 0xdb5 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r5, [r3], #3972 @ 0xf84 │ │ │ │ + strbeq r5, [r3], #3993 @ 0xf99 │ │ │ │ + strbeq r5, [r3], #4045 @ 0xfcd │ │ │ │ + strbeq r5, [r3], #4021 @ 0xfb5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88dec <__cxa_atexit@plt+0x7c994> │ │ │ │ ldr r3, [pc, #140] @ 88dfc <__cxa_atexit@plt+0x7c9a4> │ │ │ │ @@ -127584,56 +127584,56 @@ │ │ │ │ ldr r8, [pc, #44] @ 88e00 <__cxa_atexit@plt+0x7c9a8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 88de0 <__cxa_atexit@plt+0x7c988> │ │ │ │ ldr r8, [pc, #40] @ 88e08 <__cxa_atexit@plt+0x7c9b0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #28] @ 88e10 <__cxa_atexit@plt+0x7c9b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r5, [r3], #3308 @ 0xcec │ │ │ │ - strbeq r5, [r3], #3329 @ 0xd01 │ │ │ │ - strbeq r5, [r3], #3313 @ 0xcf1 │ │ │ │ - strbeq r5, [r3], #3377 @ 0xd31 │ │ │ │ + strbeq r5, [r3], #3820 @ 0xeec │ │ │ │ + strbeq r5, [r3], #3841 @ 0xf01 │ │ │ │ + strbeq r5, [r3], #3825 @ 0xef1 │ │ │ │ + strbeq r5, [r3], #3889 @ 0xf31 │ │ │ │ ldrbteq sl, [sl], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 88e44 <__cxa_atexit@plt+0x7c9ec> │ │ │ │ cmp r3, #2 │ │ │ │ bne 88e70 <__cxa_atexit@plt+0x7ca18> │ │ │ │ ldr r8, [pc, #72] @ 88e84 <__cxa_atexit@plt+0x7ca2c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 88e88 <__cxa_atexit@plt+0x7ca30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 88e8c <__cxa_atexit@plt+0x7ca34> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 88e80 <__cxa_atexit@plt+0x7ca28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r5, [r3], #3144 @ 0xc48 │ │ │ │ - strbeq r5, [r3], #3213 @ 0xc8d │ │ │ │ - strbeq r5, [r3], #3209 @ 0xc89 │ │ │ │ - strbeq r5, [r3], #3185 @ 0xc71 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r5, [r3], #3656 @ 0xe48 │ │ │ │ + strbeq r5, [r3], #3725 @ 0xe8d │ │ │ │ + strbeq r5, [r3], #3721 @ 0xe89 │ │ │ │ + strbeq r5, [r3], #3697 @ 0xe71 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88f2c <__cxa_atexit@plt+0x7cad4> │ │ │ │ ldr r3, [pc, #140] @ 88f3c <__cxa_atexit@plt+0x7cae4> │ │ │ │ @@ -127664,522 +127664,522 @@ │ │ │ │ ldr r3, [pc, #44] @ 88f40 <__cxa_atexit@plt+0x7cae8> │ │ │ │ add r3, pc, r3 │ │ │ │ b 88f20 <__cxa_atexit@plt+0x7cac8> │ │ │ │ ldr r3, [pc, #40] @ 88f48 <__cxa_atexit@plt+0x7caf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #28] @ 88f50 <__cxa_atexit@plt+0x7caf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r5, [r3], #2988 @ 0xbac │ │ │ │ - strbeq r5, [r3], #3009 @ 0xbc1 │ │ │ │ - strbeq r5, [r3], #2993 @ 0xbb1 │ │ │ │ - strbeq r5, [r3], #3057 @ 0xbf1 │ │ │ │ + strbeq r5, [r3], #3500 @ 0xdac │ │ │ │ + strbeq r5, [r3], #3521 @ 0xdc1 │ │ │ │ + strbeq r5, [r3], #3505 @ 0xdb1 │ │ │ │ + strbeq r5, [r3], #3569 @ 0xdf1 │ │ │ │ ldrbteq sl, [sl], #1372 @ 0x55c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 88f84 <__cxa_atexit@plt+0x7cb2c> │ │ │ │ cmp r3, #2 │ │ │ │ bne 88fb0 <__cxa_atexit@plt+0x7cb58> │ │ │ │ ldr r8, [pc, #72] @ 88fc4 <__cxa_atexit@plt+0x7cb6c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 88fc8 <__cxa_atexit@plt+0x7cb70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 88fcc <__cxa_atexit@plt+0x7cb74> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 88fc0 <__cxa_atexit@plt+0x7cb68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r5, [r3], #2824 @ 0xb08 │ │ │ │ - strbeq r5, [r3], #2893 @ 0xb4d │ │ │ │ - strbeq r5, [r3], #2889 @ 0xb49 │ │ │ │ - strbeq r5, [r3], #2865 @ 0xb31 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r5, [r3], #3336 @ 0xd08 │ │ │ │ + strbeq r5, [r3], #3405 @ 0xd4d │ │ │ │ + strbeq r5, [r3], #3401 @ 0xd49 │ │ │ │ + strbeq r5, [r3], #3377 @ 0xd31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 88ff4 <__cxa_atexit@plt+0x7cb9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq sl, [sl], #1188 @ 0x4a4 │ │ │ │ ldrbteq sl, [sl], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89058 <__cxa_atexit@plt+0x7cc00> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89050 <__cxa_atexit@plt+0x7cbf8> │ │ │ │ ldr r3, [pc, #52] @ 89060 <__cxa_atexit@plt+0x7cc08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 89064 <__cxa_atexit@plt+0x7cc0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #32] @ 89068 <__cxa_atexit@plt+0x7cc10> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + b 400884 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-3408] @ 0xfffff2b0 │ │ │ │ - strbeq sp, [r6, #-3452] @ 0xfffff284 │ │ │ │ - strbeq lr, [r6, #-360] @ 0xfffffe98 │ │ │ │ + strbeq sp, [r6, #-3392] @ 0xfffff2c0 │ │ │ │ + strbeq sp, [r6, #-3436] @ 0xfffff294 │ │ │ │ + strbeq lr, [r6, #-344] @ 0xfffffea8 │ │ │ │ ldrbteq sl, [sl], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 890cc <__cxa_atexit@plt+0x7cc74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 890c4 <__cxa_atexit@plt+0x7cc6c> │ │ │ │ ldr r3, [pc, #52] @ 890d4 <__cxa_atexit@plt+0x7cc7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 890d8 <__cxa_atexit@plt+0x7cc80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #32] @ 890dc <__cxa_atexit@plt+0x7cc84> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + b 400884 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-3292] @ 0xfffff324 │ │ │ │ - strbeq sp, [r6, #-3336] @ 0xfffff2f8 │ │ │ │ - strbeq lr, [r6, #-248] @ 0xffffff08 │ │ │ │ + strbeq sp, [r6, #-3276] @ 0xfffff334 │ │ │ │ + strbeq sp, [r6, #-3320] @ 0xfffff308 │ │ │ │ + strbeq lr, [r6, #-232] @ 0xffffff18 │ │ │ │ ldrbteq sl, [sl], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 8913c <__cxa_atexit@plt+0x7cce4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89134 <__cxa_atexit@plt+0x7ccdc> │ │ │ │ ldr r8, [pc, #48] @ 89144 <__cxa_atexit@plt+0x7ccec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 89148 <__cxa_atexit@plt+0x7ccf0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 8914c <__cxa_atexit@plt+0x7ccf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ + b 40088c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [sl], #936 @ 0x3a8 │ │ │ │ ldrbteq sl, [sl], #960 @ 0x3c0 │ │ │ │ - strbeq sp, [r6, #-3160] @ 0xfffff3a8 │ │ │ │ + strbeq sp, [r6, #-3144] @ 0xfffff3b8 │ │ │ │ ldrbteq sl, [sl], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 891b0 <__cxa_atexit@plt+0x7cd58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 891a8 <__cxa_atexit@plt+0x7cd50> │ │ │ │ ldr r3, [pc, #52] @ 891b8 <__cxa_atexit@plt+0x7cd60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 891bc <__cxa_atexit@plt+0x7cd64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #32] @ 891c0 <__cxa_atexit@plt+0x7cd68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + b 400884 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-3064] @ 0xfffff408 │ │ │ │ - strbeq sp, [r6, #-3108] @ 0xfffff3dc │ │ │ │ - strbeq lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ + strbeq sp, [r6, #-3048] @ 0xfffff418 │ │ │ │ + strbeq sp, [r6, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq lr, [r6, #-8] │ │ │ │ ldrbteq sl, [sl], #868 @ 0x364 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89220 <__cxa_atexit@plt+0x7cdc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89218 <__cxa_atexit@plt+0x7cdc0> │ │ │ │ ldr r8, [pc, #48] @ 89228 <__cxa_atexit@plt+0x7cdd0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 8922c <__cxa_atexit@plt+0x7cdd4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 89230 <__cxa_atexit@plt+0x7cdd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ + b 40088c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [sl], #808 @ 0x328 │ │ │ │ ldrbteq sl, [sl], #768 @ 0x300 │ │ │ │ - strbeq sp, [r6, #-2932] @ 0xfffff48c │ │ │ │ + strbeq sp, [r6, #-2916] @ 0xfffff49c │ │ │ │ ldrbteq sl, [sl], #792 @ 0x318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89294 <__cxa_atexit@plt+0x7ce3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8928c <__cxa_atexit@plt+0x7ce34> │ │ │ │ ldr r3, [pc, #52] @ 8929c <__cxa_atexit@plt+0x7ce44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 892a0 <__cxa_atexit@plt+0x7ce48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #32] @ 892a4 <__cxa_atexit@plt+0x7ce4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + b 400884 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-2836] @ 0xfffff4ec │ │ │ │ - strbeq sp, [r6, #-2880] @ 0xfffff4c0 │ │ │ │ - strbeq sp, [r6, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq sp, [r6, #-2820] @ 0xfffff4fc │ │ │ │ + strbeq sp, [r6, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq sp, [r6, #-3880] @ 0xfffff0d8 │ │ │ │ ldrbteq sl, [sl], #708 @ 0x2c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89304 <__cxa_atexit@plt+0x7ceac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 892fc <__cxa_atexit@plt+0x7cea4> │ │ │ │ ldr r8, [pc, #48] @ 8930c <__cxa_atexit@plt+0x7ceb4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 89310 <__cxa_atexit@plt+0x7ceb8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 89314 <__cxa_atexit@plt+0x7cebc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ + b 40088c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [sl], #648 @ 0x288 │ │ │ │ ldrbteq sl, [sl], #540 @ 0x21c │ │ │ │ - strbeq sp, [r6, #-2704] @ 0xfffff570 │ │ │ │ + strbeq sp, [r6, #-2688] @ 0xfffff580 │ │ │ │ ldrbteq sl, [sl], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89378 <__cxa_atexit@plt+0x7cf20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89370 <__cxa_atexit@plt+0x7cf18> │ │ │ │ ldr r3, [pc, #52] @ 89380 <__cxa_atexit@plt+0x7cf28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 89384 <__cxa_atexit@plt+0x7cf2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #32] @ 89388 <__cxa_atexit@plt+0x7cf30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + b 400884 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-2608] @ 0xfffff5d0 │ │ │ │ - strbeq sp, [r6, #-2652] @ 0xfffff5a4 │ │ │ │ - strbeq sp, [r6, #-3672] @ 0xfffff1a8 │ │ │ │ + strbeq sp, [r6, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq sp, [r6, #-2636] @ 0xfffff5b4 │ │ │ │ + strbeq sp, [r6, #-3656] @ 0xfffff1b8 │ │ │ │ ldrbteq sl, [sl], #548 @ 0x224 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 893ec <__cxa_atexit@plt+0x7cf94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 893e4 <__cxa_atexit@plt+0x7cf8c> │ │ │ │ ldr r3, [pc, #52] @ 893f4 <__cxa_atexit@plt+0x7cf9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 893f8 <__cxa_atexit@plt+0x7cfa0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #32] @ 893fc <__cxa_atexit@plt+0x7cfa4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + b 400884 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-2492] @ 0xfffff644 │ │ │ │ - strbeq sp, [r6, #-2536] @ 0xfffff618 │ │ │ │ - strbeq sp, [r6, #-3560] @ 0xfffff218 │ │ │ │ + strbeq sp, [r6, #-2476] @ 0xfffff654 │ │ │ │ + strbeq sp, [r6, #-2520] @ 0xfffff628 │ │ │ │ + strbeq sp, [r6, #-3544] @ 0xfffff228 │ │ │ │ ldrbteq sl, [sl], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89460 <__cxa_atexit@plt+0x7d008> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89458 <__cxa_atexit@plt+0x7d000> │ │ │ │ ldr r3, [pc, #52] @ 89468 <__cxa_atexit@plt+0x7d010> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 8946c <__cxa_atexit@plt+0x7d014> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #32] @ 89470 <__cxa_atexit@plt+0x7d018> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + b 400884 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-2376] @ 0xfffff6b8 │ │ │ │ - strbeq sp, [r6, #-2420] @ 0xfffff68c │ │ │ │ - strbeq sp, [r6, #-3448] @ 0xfffff288 │ │ │ │ + strbeq sp, [r6, #-2360] @ 0xfffff6c8 │ │ │ │ + strbeq sp, [r6, #-2404] @ 0xfffff69c │ │ │ │ + strbeq sp, [r6, #-3432] @ 0xfffff298 │ │ │ │ ldrbteq sl, [sl], #380 @ 0x17c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 894d0 <__cxa_atexit@plt+0x7d078> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 894c8 <__cxa_atexit@plt+0x7d070> │ │ │ │ ldr r8, [pc, #48] @ 894d8 <__cxa_atexit@plt+0x7d080> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 894dc <__cxa_atexit@plt+0x7d084> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 894e0 <__cxa_atexit@plt+0x7d088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ + b 40088c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [sl], #288 @ 0x120 │ │ │ │ ldrbteq sl, [sl], #312 @ 0x138 │ │ │ │ - strbeq sp, [r6, #-2244] @ 0xfffff73c │ │ │ │ + strbeq sp, [r6, #-2228] @ 0xfffff74c │ │ │ │ ldrbteq sl, [sl], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89540 <__cxa_atexit@plt+0x7d0e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 89538 <__cxa_atexit@plt+0x7d0e0> │ │ │ │ ldr r8, [pc, #48] @ 89548 <__cxa_atexit@plt+0x7d0f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 8954c <__cxa_atexit@plt+0x7d0f4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 89550 <__cxa_atexit@plt+0x7d0f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ + b 40088c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [sl], #144 @ 0x90 │ │ │ │ ldrbteq sl, [sl], #236 @ 0xec │ │ │ │ - strbeq sp, [r6, #-2132] @ 0xfffff7ac │ │ │ │ + strbeq sp, [r6, #-2116] @ 0xfffff7bc │ │ │ │ ldrbteq sl, [sl], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 895b4 <__cxa_atexit@plt+0x7d15c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 895ac <__cxa_atexit@plt+0x7d154> │ │ │ │ ldr r3, [pc, #52] @ 895bc <__cxa_atexit@plt+0x7d164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 895c0 <__cxa_atexit@plt+0x7d168> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #32] @ 895c4 <__cxa_atexit@plt+0x7d16c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + b 400884 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-2036] @ 0xfffff80c │ │ │ │ - strbeq sp, [r6, #-2080] @ 0xfffff7e0 │ │ │ │ - strbeq sp, [r6, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq sp, [r6, #-2020] @ 0xfffff81c │ │ │ │ + strbeq sp, [r6, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq sp, [r6, #-3096] @ 0xfffff3e8 │ │ │ │ ldrbteq sl, [sl], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89624 <__cxa_atexit@plt+0x7d1cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8961c <__cxa_atexit@plt+0x7d1c4> │ │ │ │ ldr r8, [pc, #48] @ 8962c <__cxa_atexit@plt+0x7d1d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 89630 <__cxa_atexit@plt+0x7d1d8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 89634 <__cxa_atexit@plt+0x7d1dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ + b 40088c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [sl], #84 @ 0x54 │ │ │ │ ldrbteq r9, [sl], #3836 @ 0xefc │ │ │ │ - strbeq sp, [r6, #-1904] @ 0xfffff890 │ │ │ │ + strbeq sp, [r6, #-1888] @ 0xfffff8a0 │ │ │ │ ldrbteq sl, [sl], #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89694 <__cxa_atexit@plt+0x7d23c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8968c <__cxa_atexit@plt+0x7d234> │ │ │ │ ldr r8, [pc, #48] @ 8969c <__cxa_atexit@plt+0x7d244> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 896a0 <__cxa_atexit@plt+0x7d248> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 896a4 <__cxa_atexit@plt+0x7d24c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ + b 40088c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [sl], #4036 @ 0xfc4 │ │ │ │ ldrbteq sl, [sl], #0 │ │ │ │ - strbeq sp, [r6, #-1792] @ 0xfffff900 │ │ │ │ + strbeq sp, [r6, #-1776] @ 0xfffff910 │ │ │ │ ldrbteq r9, [sl], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 89704 <__cxa_atexit@plt+0x7d2ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 896fc <__cxa_atexit@plt+0x7d2a4> │ │ │ │ ldr r8, [pc, #48] @ 8970c <__cxa_atexit@plt+0x7d2b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 89710 <__cxa_atexit@plt+0x7d2b8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 89714 <__cxa_atexit@plt+0x7d2bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ + b 40088c <__cxa_atexit@plt+0x3f4434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [sl], #3756 @ 0xeac │ │ │ │ ldrbteq r9, [sl], #4020 @ 0xfb4 │ │ │ │ - strbeq sp, [r6, #-1680] @ 0xfffff970 │ │ │ │ + strbeq sp, [r6, #-1664] @ 0xfffff980 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 89784 <__cxa_atexit@plt+0x7d32c> │ │ │ │ @@ -128265,27 +128265,27 @@ │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq sp, [r6, #-2344] @ 0xfffff6d8 │ │ │ │ - strbeq sp, [r6, #-2452] @ 0xfffff66c │ │ │ │ + strbeq sp, [r6, #-2328] @ 0xfffff6e8 │ │ │ │ + strbeq sp, [r6, #-2436] @ 0xfffff67c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89910 <__cxa_atexit@plt+0x7d4b8> │ │ │ │ @@ -128300,17 +128300,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r6, #-2160] @ 0xfffff790 │ │ │ │ - strbeq sp, [r6, #-2268] @ 0xfffff724 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r6, #-2144] @ 0xfffff7a0 │ │ │ │ + strbeq sp, [r6, #-2252] @ 0xfffff734 │ │ │ │ ldrbteq r9, [sl], #3512 @ 0xdb8 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 89964 <__cxa_atexit@plt+0x7d50c> │ │ │ │ @@ -128398,36 +128398,36 @@ │ │ │ │ ldr r7, [pc, #40] @ 89ab4 <__cxa_atexit@plt+0x7d65c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ ldrbteq r9, [sl], #3180 @ 0xc6c │ │ │ │ - strbeq sp, [r6, #-1916] @ 0xfffff884 │ │ │ │ + strbeq sp, [r6, #-1900] @ 0xfffff894 │ │ │ │ ldrbteq r9, [sl], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 89ae8 <__cxa_atexit@plt+0x7d690> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b 400898 <__cxa_atexit@plt+0x3f4440> │ │ │ │ + b 400894 <__cxa_atexit@plt+0x3f443c> │ │ │ │ andeq r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 89b18 <__cxa_atexit@plt+0x7d6c0> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -128457,17 +128457,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 89b90 <__cxa_atexit@plt+0x7d738> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq sp, [r6, #-1664] @ 0xfffff980 │ │ │ │ + strbeq sp, [r6, #-1648] @ 0xfffff990 │ │ │ │ andeq r0, r0, r7, ror #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -128488,63 +128488,63 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 89c10 <__cxa_atexit@plt+0x7d7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq sp, [r6, #-1532] @ 0xfffffa04 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq sp, [r6, #-1516] @ 0xfffffa14 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrbteq r9, [sl], #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 89c38 <__cxa_atexit@plt+0x7d7e0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ - b 4008a0 <__cxa_atexit@plt+0x3f4448> │ │ │ │ + b 40089c <__cxa_atexit@plt+0x3f4444> │ │ │ │ ldrbteq r9, [sl], #2732 @ 0xaac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89c80 <__cxa_atexit@plt+0x7d828> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 89c88 <__cxa_atexit@plt+0x7d830> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4008a8 <__cxa_atexit@plt+0x3f4450> │ │ │ │ + b 4008a4 <__cxa_atexit@plt+0x3f444c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-284] @ 0xfffffee4 │ │ │ │ + strbeq sp, [r6, #-268] @ 0xfffffef4 │ │ │ │ ldrbteq r9, [sl], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89cc0 <__cxa_atexit@plt+0x7d868> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 89cc8 <__cxa_atexit@plt+0x7d870> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4008b0 <__cxa_atexit@plt+0x3f4458> │ │ │ │ + b 4008ac <__cxa_atexit@plt+0x3f4454> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r6, #-220] @ 0xffffff24 │ │ │ │ + strbeq sp, [r6, #-204] @ 0xffffff34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89d5c <__cxa_atexit@plt+0x7d904> │ │ │ │ ldr r2, [pc, #144] @ 89d78 <__cxa_atexit@plt+0x7d920> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -128579,19 +128579,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq sp, [r6, #-156] @ 0xffffff64 │ │ │ │ - strbeq sp, [r6, #-1076] @ 0xfffffbcc │ │ │ │ - strbeq sp, [r6, #-1184] @ 0xfffffb60 │ │ │ │ + strbeq sp, [r6, #-140] @ 0xffffff74 │ │ │ │ + strbeq sp, [r6, #-1060] @ 0xfffffbdc │ │ │ │ + strbeq sp, [r6, #-1168] @ 0xfffffb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89dd8 <__cxa_atexit@plt+0x7d980> │ │ │ │ @@ -128606,17 +128606,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r6, #-936] @ 0xfffffc58 │ │ │ │ - strbeq sp, [r6, #-1044] @ 0xfffffbec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r6, #-920] @ 0xfffffc68 │ │ │ │ + strbeq sp, [r6, #-1028] @ 0xfffffbfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89e7c <__cxa_atexit@plt+0x7da24> │ │ │ │ ldr r2, [pc, #144] @ 89e98 <__cxa_atexit@plt+0x7da40> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -128651,19 +128651,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq ip, [r6, #-3964] @ 0xfffff084 │ │ │ │ - strbeq sp, [r6, #-788] @ 0xfffffcec │ │ │ │ - strbeq sp, [r6, #-896] @ 0xfffffc80 │ │ │ │ + strbeq ip, [r6, #-3948] @ 0xfffff094 │ │ │ │ + strbeq sp, [r6, #-772] @ 0xfffffcfc │ │ │ │ + strbeq sp, [r6, #-880] @ 0xfffffc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89ef8 <__cxa_atexit@plt+0x7daa0> │ │ │ │ @@ -128678,17 +128678,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r6, #-648] @ 0xfffffd78 │ │ │ │ - strbeq sp, [r6, #-756] @ 0xfffffd0c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r6, #-632] @ 0xfffffd88 │ │ │ │ + strbeq sp, [r6, #-740] @ 0xfffffd1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89f9c <__cxa_atexit@plt+0x7db44> │ │ │ │ ldr r2, [pc, #144] @ 89fb8 <__cxa_atexit@plt+0x7db60> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -128723,19 +128723,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq ip, [r6, #-3676] @ 0xfffff1a4 │ │ │ │ - strbeq sp, [r6, #-500] @ 0xfffffe0c │ │ │ │ - strbeq sp, [r6, #-608] @ 0xfffffda0 │ │ │ │ + strbeq ip, [r6, #-3660] @ 0xfffff1b4 │ │ │ │ + strbeq sp, [r6, #-484] @ 0xfffffe1c │ │ │ │ + strbeq sp, [r6, #-592] @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a018 <__cxa_atexit@plt+0x7dbc0> │ │ │ │ @@ -128750,17 +128750,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r6, #-360] @ 0xfffffe98 │ │ │ │ - strbeq sp, [r6, #-468] @ 0xfffffe2c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r6, #-344] @ 0xfffffea8 │ │ │ │ + strbeq sp, [r6, #-452] @ 0xfffffe3c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ ldr r3, [pc, #280] @ 8a15c <__cxa_atexit@plt+0x7dd04> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -128804,15 +128804,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 8a108 <__cxa_atexit@plt+0x7dcb0> │ │ │ │ ldr r3, [pc, #120] @ 8a164 <__cxa_atexit@plt+0x7dd0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 8a148 <__cxa_atexit@plt+0x7dcf0> │ │ │ │ @@ -128828,35 +128828,35 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ ldrbteq r9, [sl], #1668 @ 0x684 │ │ │ │ - strbeq sp, [r6, #-192] @ 0xffffff40 │ │ │ │ - strbeq ip, [r6, #-3348] @ 0xfffff2ec │ │ │ │ + strbeq sp, [r6, #-176] @ 0xffffff50 │ │ │ │ + strbeq ip, [r6, #-3332] @ 0xfffff2fc │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - strbeq ip, [r6, #-3204] @ 0xfffff37c │ │ │ │ + strbeq ip, [r6, #-3188] @ 0xfffff38c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8a1ac <__cxa_atexit@plt+0x7dd54> │ │ │ │ ldr r3, [pc, #96] @ 8a1fc <__cxa_atexit@plt+0x7dda4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 8a1ec <__cxa_atexit@plt+0x7dd94> │ │ │ │ ldr r7, [pc, #60] @ 8a200 <__cxa_atexit@plt+0x7dda8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -128868,18 +128868,18 @@ │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - strbeq ip, [r6, #-3040] @ 0xfffff420 │ │ │ │ + strbeq ip, [r6, #-3024] @ 0xfffff430 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -128910,19 +128910,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - strbeq ip, [r6, #-2916] @ 0xfffff49c │ │ │ │ + strbeq ip, [r6, #-2900] @ 0xfffff4ac │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - strbeq ip, [r6, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq ip, [r6, #-2848] @ 0xfffff4e0 │ │ │ │ ldrbteq r9, [sl], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8a328 <__cxa_atexit@plt+0x7ded0> │ │ │ │ ldr r2, [pc, #200] @ 8a39c <__cxa_atexit@plt+0x7df44> │ │ │ │ @@ -128943,15 +128943,15 @@ │ │ │ │ bne 8a33c <__cxa_atexit@plt+0x7dee4> │ │ │ │ ldr r2, [pc, #140] @ 8a3a0 <__cxa_atexit@plt+0x7df48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ @@ -128972,31 +128972,31 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - strbeq ip, [r6, #-2628] @ 0xfffff5bc │ │ │ │ + strbeq ip, [r6, #-2612] @ 0xfffff5cc │ │ │ │ ldrbteq r9, [sl], #856 @ 0x358 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8a3dc <__cxa_atexit@plt+0x7df84> │ │ │ │ ldr r3, [pc, #104] @ 8a438 <__cxa_atexit@plt+0x7dfe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 8a428 <__cxa_atexit@plt+0x7dfd0> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #68] @ 8a43c <__cxa_atexit@plt+0x7dfe4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -129011,18 +129011,18 @@ │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - strbeq ip, [r6, #-2468] @ 0xfffff65c │ │ │ │ + strbeq ip, [r6, #-2452] @ 0xfffff66c │ │ │ │ ldrbteq r9, [sl], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 8a480 <__cxa_atexit@plt+0x7e028> │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -129037,15 +129037,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r3, [pc, #16] @ 8a49c <__cxa_atexit@plt+0x7e044> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6, #-2348] @ 0xfffff6d4 │ │ │ │ + strbeq ip, [r6, #-2332] @ 0xfffff6e4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r9, [sl], #584 @ 0x248 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -129059,15 +129059,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ ldrbteq r9, [sl], #476 @ 0x1dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -129276,25 +129276,25 @@ │ │ │ │ bne 8a874 <__cxa_atexit@plt+0x7e41c> │ │ │ │ ldr r2, [pc, #64] @ 8a888 <__cxa_atexit@plt+0x7e430> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ - b 4008a8 <__cxa_atexit@plt+0x3f4450> │ │ │ │ + b 4008a4 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrbteq r8, [sl], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -129302,19 +129302,19 @@ │ │ │ │ bne 8a8c4 <__cxa_atexit@plt+0x7e46c> │ │ │ │ ldr r2, [pc, #36] @ 8a8d4 <__cxa_atexit@plt+0x7e47c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r3 │ │ │ │ - b 4008a8 <__cxa_atexit@plt+0x3f4450> │ │ │ │ + b 4008a4 <__cxa_atexit@plt+0x3f444c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [sl], #3660 @ 0xe4c │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 8a908 <__cxa_atexit@plt+0x7e4b0> │ │ │ │ @@ -129361,15 +129361,15 @@ │ │ │ │ b 8a9a0 <__cxa_atexit@plt+0x7e548> │ │ │ │ ldr r1, [pc, #20] @ 8a9b0 <__cxa_atexit@plt+0x7e558> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0] │ │ │ │ str lr, [r5, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r7 │ │ │ │ - b 4008b0 <__cxa_atexit@plt+0x3f4458> │ │ │ │ + b 4008ac <__cxa_atexit@plt+0x3f4454> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r8, [sl], #3420 @ 0xd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -129518,15 +129518,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 8ac1c <__cxa_atexit@plt+0x7e7c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq r8, [sl], #2900 @ 0xb54 │ │ │ │ - strbeq ip, [r6, #-1384] @ 0xfffffa98 │ │ │ │ + strbeq ip, [r6, #-1368] @ 0xfffffaa8 │ │ │ │ ldrbteq r8, [sl], #2852 @ 0xb24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8ac60 <__cxa_atexit@plt+0x7e808> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -129542,29 +129542,29 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq ip, [r6, #-1264] @ 0xfffffb10 │ │ │ │ + strbeq ip, [r6, #-1248] @ 0xfffffb20 │ │ │ │ ldrbteq r8, [sl], #2756 @ 0xac4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8acbc <__cxa_atexit@plt+0x7e864> │ │ │ │ ldr r3, [pc, #152] @ 8ad44 <__cxa_atexit@plt+0x7e8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [pc, #124] @ 8ad40 <__cxa_atexit@plt+0x7e8e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ tst r9, #3 │ │ │ │ beq 8ad18 <__cxa_atexit@plt+0x7e8c0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -129589,19 +129589,19 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq ip, [r6, #-1132] @ 0xfffffb94 │ │ │ │ - strbeq ip, [r6, #-1240] @ 0xfffffb28 │ │ │ │ + strbeq ip, [r6, #-1116] @ 0xfffffba4 │ │ │ │ + strbeq ip, [r6, #-1224] @ 0xfffffb38 │ │ │ │ ldrbteq r8, [sl], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ mvn r3, r3 │ │ │ │ @@ -129665,35 +129665,35 @@ │ │ │ │ mov r7, fp │ │ │ │ b 8aa58 <__cxa_atexit@plt+0x7e600> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #72] @ 8aec0 <__cxa_atexit@plt+0x7ea68> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 8aeb0 <__cxa_atexit@plt+0x7ea58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbeq ip, [r6, #-836] @ 0xfffffcbc │ │ │ │ - strbeq ip, [r6, #-944] @ 0xfffffc50 │ │ │ │ + strbeq ip, [r6, #-820] @ 0xfffffccc │ │ │ │ + strbeq ip, [r6, #-928] @ 0xfffffc60 │ │ │ │ ldrbteq r8, [sl], #2228 @ 0x8b4 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - strbeq ip, [r6, #-948] @ 0xfffffc4c │ │ │ │ - strbeq ip, [r6, #-1056] @ 0xfffffbe0 │ │ │ │ + strbeq ip, [r6, #-932] @ 0xfffffc5c │ │ │ │ + strbeq ip, [r6, #-1040] @ 0xfffffbf0 │ │ │ │ ldrbteq r8, [sl], #2248 @ 0x8c8 │ │ │ │ ldrbteq r8, [sl], #2164 @ 0x874 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -129715,23 +129715,23 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8af38 <__cxa_atexit@plt+0x7eae0> │ │ │ │ stm r5, {r2, r9, sl} │ │ │ │ mov r7, fp │ │ │ │ b 8a7fc <__cxa_atexit@plt+0x7e3a4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #24] @ 8af58 <__cxa_atexit@plt+0x7eb00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6, #-616] @ 0xfffffd98 │ │ │ │ - strbeq ip, [r6, #-724] @ 0xfffffd2c │ │ │ │ + strbeq ip, [r6, #-600] @ 0xfffffda8 │ │ │ │ + strbeq ip, [r6, #-708] @ 0xfffffd3c │ │ │ │ ldrbteq r8, [sl], #2048 @ 0x800 │ │ │ │ ldrbteq r8, [sl], #2020 @ 0x7e4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -129754,22 +129754,22 @@ │ │ │ │ bhi 8afd4 <__cxa_atexit@plt+0x7eb7c> │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 8aa58 <__cxa_atexit@plt+0x7e600> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #20] @ 8aff0 <__cxa_atexit@plt+0x7eb98> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r6, #-464] @ 0xfffffe30 │ │ │ │ - strbeq ip, [r6, #-572] @ 0xfffffdc4 │ │ │ │ + strbeq ip, [r6, #-448] @ 0xfffffe40 │ │ │ │ + strbeq ip, [r6, #-556] @ 0xfffffdd4 │ │ │ │ ldrbteq r8, [sl], #1900 @ 0x76c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -129785,17 +129785,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r6, #-316] @ 0xfffffec4 │ │ │ │ - strbeq ip, [r6, #-424] @ 0xfffffe58 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r6, #-300] @ 0xfffffed4 │ │ │ │ + strbeq ip, [r6, #-408] @ 0xfffffe68 │ │ │ │ ldrbteq r8, [sl], #1680 @ 0x690 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8b0f4 <__cxa_atexit@plt+0x7ec9c> │ │ │ │ @@ -129826,21 +129826,21 @@ │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [pc, #16] @ 8b10c <__cxa_atexit@plt+0x7ecb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq ip, [r6, #-184] @ 0xffffff48 │ │ │ │ + strbeq ip, [r6, #-168] @ 0xffffff58 │ │ │ │ ldrbteq r8, [sl], #1644 @ 0x66c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrbteq r8, [sl], #1612 @ 0x64c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -129856,17 +129856,17 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 8b16c <__cxa_atexit@plt+0x7ed14> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r2, r9} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq ip, [r6, #-36] @ 0xffffffdc │ │ │ │ + strbeq ip, [r6, #-20] @ 0xffffffec │ │ │ │ ldrbteq r8, [sl], #1516 @ 0x5ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -129897,15 +129897,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 8b210 <__cxa_atexit@plt+0x7edb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ stm r5, {r2, r8} │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 4008b0 <__cxa_atexit@plt+0x3f4458> │ │ │ │ + b 4008ac <__cxa_atexit@plt+0x3f4454> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [sl], #1220 @ 0x4c4 │ │ │ │ @@ -129913,15 +129913,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ 8b250 <__cxa_atexit@plt+0x7edf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 4008b0 <__cxa_atexit@plt+0x3f4458> │ │ │ │ + b 4008ac <__cxa_atexit@plt+0x3f4454> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -129985,15 +129985,15 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 8b068 <__cxa_atexit@plt+0x7ec10> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq fp, [r6, #-3696] @ 0xfffff190 │ │ │ │ + strbeq fp, [r6, #-3680] @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrbteq r8, [sl], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8b398 <__cxa_atexit@plt+0x7ef40> │ │ │ │ @@ -130098,15 +130098,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr sl, [r2, #7] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4008b8 <__cxa_atexit@plt+0x3f4460> │ │ │ │ + b 4008b4 <__cxa_atexit@plt+0x3f445c> │ │ │ │ ldrbteq r8, [sl], #420 @ 0x1a4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -130191,27 +130191,27 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq fp, [r6, #-2824] @ 0xfffff4f8 │ │ │ │ - strbeq fp, [r6, #-2932] @ 0xfffff48c │ │ │ │ + strbeq fp, [r6, #-2808] @ 0xfffff508 │ │ │ │ + strbeq fp, [r6, #-2916] @ 0xfffff49c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8b728 <__cxa_atexit@plt+0x7f2d0> │ │ │ │ @@ -130226,17 +130226,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r6, #-2648] @ 0xfffff5a8 │ │ │ │ - strbeq fp, [r6, #-2756] @ 0xfffff53c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r6, #-2632] @ 0xfffff5b8 │ │ │ │ + strbeq fp, [r6, #-2740] @ 0xfffff54c │ │ │ │ ldrbteq r7, [sl], #4000 @ 0xfa0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 8b774 <__cxa_atexit@plt+0x7f31c> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ @@ -130299,29 +130299,29 @@ │ │ │ │ bne 8b848 <__cxa_atexit@plt+0x7f3f0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b 400898 <__cxa_atexit@plt+0x3f4440> │ │ │ │ + b 400894 <__cxa_atexit@plt+0x3f443c> │ │ │ │ ldrbteq r7, [sl], #3692 @ 0xe6c │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 8b87c <__cxa_atexit@plt+0x7f424> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ - b 4008a0 <__cxa_atexit@plt+0x3f4448> │ │ │ │ + b 40089c <__cxa_atexit@plt+0x3f4444> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8b8d4 <__cxa_atexit@plt+0x7f47c> │ │ │ │ ldr r7, [pc, #52] @ 8b8e4 <__cxa_atexit@plt+0x7f48c> │ │ │ │ @@ -130534,15 +130534,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ ldreq r3, [r5, #12] │ │ │ │ cmpeq sl, r3 │ │ │ │ beq 8bc04 <__cxa_atexit@plt+0x7f7ac> │ │ │ │ add r5, r5, #24 │ │ │ │ mov r9, r7 │ │ │ │ - b 4008b0 <__cxa_atexit@plt+0x3f4458> │ │ │ │ + b 4008ac <__cxa_atexit@plt+0x3f4454> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 8bc2c <__cxa_atexit@plt+0x7f7d4> │ │ │ │ @@ -130568,15 +130568,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 8bce8 <__cxa_atexit@plt+0x7f890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -130589,18 +130589,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrbteq r7, [sl], #2796 @ 0xaec │ │ │ │ - strbeq fp, [r6, #-272] @ 0xfffffef0 │ │ │ │ + strbeq fp, [r6, #-256] @ 0xffffff00 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8bd38 <__cxa_atexit@plt+0x7f8e0> │ │ │ │ @@ -130611,25 +130611,25 @@ │ │ │ │ ldr r3, [pc, #64] @ 8bd60 <__cxa_atexit@plt+0x7f908> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #28] @ 8bd5c <__cxa_atexit@plt+0x7f904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r6, #-120] @ 0xffffff88 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r6, #-104] @ 0xffffff98 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bd94 <__cxa_atexit@plt+0x7f93c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -130637,15 +130637,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 8c190 <__cxa_atexit@plt+0x7fd38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r6, #-12] │ │ │ │ + strbeq sl, [r6, #-4092] @ 0xfffff004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8bdd4 <__cxa_atexit@plt+0x7f97c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -130653,30 +130653,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 8be28 <__cxa_atexit@plt+0x7f9d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6, #-4044] @ 0xfffff034 │ │ │ │ + strbeq sl, [r6, #-4028] @ 0xfffff044 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8be10 <__cxa_atexit@plt+0x7f9b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 8be18 <__cxa_atexit@plt+0x7f9c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4008c0 <__cxa_atexit@plt+0x3f4468> │ │ │ │ + b 4008bc <__cxa_atexit@plt+0x3f4464> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6, #-3984] @ 0xfffff070 │ │ │ │ + strbeq sl, [r6, #-3968] @ 0xfffff080 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8bee0 <__cxa_atexit@plt+0x7fa88> │ │ │ │ ldr r3, [pc, #196] @ 8bf00 <__cxa_atexit@plt+0x7faa8> │ │ │ │ @@ -130725,19 +130725,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbeq sl, [r6, #-3864] @ 0xfffff0e8 │ │ │ │ + strbeq sl, [r6, #-3848] @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8bf8c <__cxa_atexit@plt+0x7fb34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -130769,18 +130769,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strbeq sl, [r6, #-3660] @ 0xfffff1b4 │ │ │ │ + strbeq sl, [r6, #-3644] @ 0xfffff1c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c030 <__cxa_atexit@plt+0x7fbd8> │ │ │ │ ldr r2, [pc, #96] @ 8c038 <__cxa_atexit@plt+0x7fbe0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -130805,15 +130805,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq sl, [r6, #-3500] @ 0xfffff254 │ │ │ │ + strbeq sl, [r6, #-3484] @ 0xfffff264 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 8c080 <__cxa_atexit@plt+0x7fc28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -130862,15 +130862,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq sl, [r6, #-3272] @ 0xfffff338 │ │ │ │ + strbeq sl, [r6, #-3256] @ 0xfffff348 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 8c164 <__cxa_atexit@plt+0x7fd0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -130951,23 +130951,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ ldrbteq r7, [sl], #1352 @ 0x548 │ │ │ │ - strbeq sl, [r6, #-2916] @ 0xfffff49c │ │ │ │ + strbeq sl, [r6, #-2900] @ 0xfffff4ac │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq sl, [r6, #-2992] @ 0xfffff450 │ │ │ │ + strbeq sl, [r6, #-2976] @ 0xfffff460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8c344 <__cxa_atexit@plt+0x7feec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ @@ -131007,21 +131007,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r6, #-2668] @ 0xfffff594 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r6, #-2652] @ 0xfffff5a4 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - strbeq sl, [r6, #-2732] @ 0xfffff554 │ │ │ │ + strbeq sl, [r6, #-2716] @ 0xfffff564 │ │ │ │ ldrbteq r6, [sl], #3660 @ 0xe4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c3ac <__cxa_atexit@plt+0x7ff54> │ │ │ │ @@ -131049,15 +131049,15 @@ │ │ │ │ beq 8c410 <__cxa_atexit@plt+0x7ffb8> │ │ │ │ str r7, [r5] │ │ │ │ b 8c3cc <__cxa_atexit@plt+0x7ff74> │ │ │ │ ldr r9, [pc, #24] @ 8c41c <__cxa_atexit@plt+0x7ffc4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrbteq r6, [sl], #3540 @ 0xdd4 │ │ │ │ ldrbteq r6, [sl], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -131111,32 +131111,32 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8c53c <__cxa_atexit@plt+0x800e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8c534 <__cxa_atexit@plt+0x800dc> │ │ │ │ ldr r3, [pc, #44] @ 8c544 <__cxa_atexit@plt+0x800ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 8c548 <__cxa_atexit@plt+0x800f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 400858 <__cxa_atexit@plt+0x3f4400> │ │ │ │ + b 400854 <__cxa_atexit@plt+0x3f43fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [sl], #3508 @ 0xdb4 │ │ │ │ - strbeq sl, [r6, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq sl, [r6, #-2124] @ 0xfffff7b4 │ │ │ │ ldrbteq r7, [sl], #668 @ 0x29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c580 <__cxa_atexit@plt+0x80128> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -131144,33 +131144,33 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 8c5e4 <__cxa_atexit@plt+0x8018c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6, #-2080] @ 0xfffff7e0 │ │ │ │ + strbeq sl, [r6, #-2064] @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c5c4 <__cxa_atexit@plt+0x8016c> │ │ │ │ ldr r8, [pc, #36] @ 8c5cc <__cxa_atexit@plt+0x80174> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 8c5d0 <__cxa_atexit@plt+0x80178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r3], #1294 @ 0x50e │ │ │ │ - strbeq sl, [r6, #-2012] @ 0xfffff824 │ │ │ │ + strbeq r2, [r3], #1806 @ 0x70e │ │ │ │ + strbeq sl, [r6, #-1996] @ 0xfffff834 │ │ │ │ ldrbteq r7, [sl], #512 @ 0x200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c690 <__cxa_atexit@plt+0x80238> │ │ │ │ @@ -131219,21 +131219,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r7, [sl], #344 @ 0x158 │ │ │ │ ldrbteq r7, [sl], #348 @ 0x15c │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strbeq sl, [r6, #-1912] @ 0xfffff888 │ │ │ │ + strbeq sl, [r6, #-1896] @ 0xfffff898 │ │ │ │ ldrbteq r7, [sl], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8c748 <__cxa_atexit@plt+0x802f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -131264,37 +131264,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r7, [sl], #144 @ 0x90 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbeq sl, [r6, #-1692] @ 0xfffff964 │ │ │ │ + strbeq sl, [r6, #-1676] @ 0xfffff974 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c7b4 <__cxa_atexit@plt+0x8035c> │ │ │ │ ldr r8, [pc, #36] @ 8c7bc <__cxa_atexit@plt+0x80364> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 8c7c0 <__cxa_atexit@plt+0x80368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r3], #1032 @ 0x408 │ │ │ │ - strbeq sl, [r6, #-1516] @ 0xfffffa14 │ │ │ │ + strbeq r2, [r3], #1544 @ 0x608 │ │ │ │ + strbeq sl, [r6, #-1500] @ 0xfffffa24 │ │ │ │ ldrbteq r7, [sl], #320 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c808 <__cxa_atexit@plt+0x803b0> │ │ │ │ ldr r2, [pc, #44] @ 8c810 <__cxa_atexit@plt+0x803b8> │ │ │ │ @@ -131308,15 +131308,15 @@ │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b cabec <__cxa_atexit@plt+0xbe794> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [sl], #2616 @ 0xa38 │ │ │ │ ldrbteq r6, [sl], #3416 @ 0xd58 │ │ │ │ - strbeq sl, [r6, #-1436] @ 0xfffffa64 │ │ │ │ + strbeq sl, [r6, #-1420] @ 0xfffffa74 │ │ │ │ ldrbteq r7, [sl], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c860 <__cxa_atexit@plt+0x80408> │ │ │ │ ldr r2, [pc, #44] @ 8c868 <__cxa_atexit@plt+0x80410> │ │ │ │ @@ -131330,15 +131330,15 @@ │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b cabec <__cxa_atexit@plt+0xbe794> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [sl], #1760 @ 0x6e0 │ │ │ │ ldrbteq r6, [sl], #3704 @ 0xe78 │ │ │ │ - strbeq sl, [r6, #-1348] @ 0xfffffabc │ │ │ │ + strbeq sl, [r6, #-1332] @ 0xfffffacc │ │ │ │ ldrbteq r7, [sl], #144 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c8b8 <__cxa_atexit@plt+0x80460> │ │ │ │ ldr r2, [pc, #44] @ 8c8c0 <__cxa_atexit@plt+0x80468> │ │ │ │ @@ -131352,15 +131352,15 @@ │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b cabec <__cxa_atexit@plt+0xbe794> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [sl], #1640 @ 0x668 │ │ │ │ ldrbteq r6, [sl], #3240 @ 0xca8 │ │ │ │ - strbeq sl, [r6, #-1260] @ 0xfffffb14 │ │ │ │ + strbeq sl, [r6, #-1244] @ 0xfffffb24 │ │ │ │ ldrbteq r7, [sl], #36 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8c960 <__cxa_atexit@plt+0x80508> │ │ │ │ @@ -131384,45 +131384,45 @@ │ │ │ │ ldr r2, [pc, #60] @ 8c970 <__cxa_atexit@plt+0x80518> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [pc, #56] @ 8c974 <__cxa_atexit@plt+0x8051c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r7, [pc, #24] @ 8c96c <__cxa_atexit@plt+0x80514> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq sl, [r6, #-1076] @ 0xfffffbcc │ │ │ │ + strbeq sl, [r6, #-1060] @ 0xfffffbdc │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrbteq r6, [sl], #1436 @ 0x59c │ │ │ │ ldrbteq r6, [sl], #3964 @ 0xf7c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8c9ac <__cxa_atexit@plt+0x80554> │ │ │ │ ldr r3, [pc, #44] @ 8c9c4 <__cxa_atexit@plt+0x8056c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 8c9c8 <__cxa_atexit@plt+0x80570> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r7, [pc, #12] @ 8c9c0 <__cxa_atexit@plt+0x80568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6, #-980] @ 0xfffffc2c │ │ │ │ + strbeq sl, [r6, #-964] @ 0xfffffc3c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r6, [sl], #1336 @ 0x538 │ │ │ │ ldrbteq r6, [sl], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -131451,29 +131451,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #76] @ 8ca90 <__cxa_atexit@plt+0x80638> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #72] @ 8ca94 <__cxa_atexit@plt+0x8063c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r7, [pc, #44] @ 8ca8c <__cxa_atexit@plt+0x80634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8ca88 <__cxa_atexit@plt+0x80630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq sl, [r6, #-784] @ 0xfffffcf0 │ │ │ │ - strbeq sl, [r6, #-808] @ 0xfffffcd8 │ │ │ │ + strbeq sl, [r6, #-768] @ 0xfffffd00 │ │ │ │ + strbeq sl, [r6, #-792] @ 0xfffffce8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrbteq r6, [sl], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 8cae0 <__cxa_atexit@plt+0x80688> │ │ │ │ @@ -131497,31 +131497,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8cb0c <__cxa_atexit@plt+0x806b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq sl, [r6, #-648] @ 0xfffffd78 │ │ │ │ - strbeq sl, [r6, #-672] @ 0xfffffd60 │ │ │ │ + strbeq sl, [r6, #-632] @ 0xfffffd88 │ │ │ │ + strbeq sl, [r6, #-656] @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 8cb48 <__cxa_atexit@plt+0x806f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 8cb4c <__cxa_atexit@plt+0x806f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6, #-612] @ 0xfffffd9c │ │ │ │ - strbeq sl, [r6, #-600] @ 0xfffffda8 │ │ │ │ + strbeq sl, [r6, #-596] @ 0xfffffdac │ │ │ │ + strbeq sl, [r6, #-584] @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8cb98 <__cxa_atexit@plt+0x80740> │ │ │ │ ldr r7, [pc, #84] @ 8cbc0 <__cxa_atexit@plt+0x80768> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -131543,31 +131543,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8cbc4 <__cxa_atexit@plt+0x8076c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq sl, [r6, #-464] @ 0xfffffe30 │ │ │ │ - strbeq sl, [r6, #-488] @ 0xfffffe18 │ │ │ │ + strbeq sl, [r6, #-448] @ 0xfffffe40 │ │ │ │ + strbeq sl, [r6, #-472] @ 0xfffffe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 8cc00 <__cxa_atexit@plt+0x807a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 8cc04 <__cxa_atexit@plt+0x807ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6, #-428] @ 0xfffffe54 │ │ │ │ - strbeq sl, [r6, #-416] @ 0xfffffe60 │ │ │ │ + strbeq sl, [r6, #-412] @ 0xfffffe64 │ │ │ │ + strbeq sl, [r6, #-400] @ 0xfffffe70 │ │ │ │ ldrbteq r6, [sl], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cc48 <__cxa_atexit@plt+0x807f0> │ │ │ │ ldr r2, [pc, #40] @ 8cc50 <__cxa_atexit@plt+0x807f8> │ │ │ │ @@ -131579,15 +131579,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 8bc2c <__cxa_atexit@plt+0x7f7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq sl, [r6, #-348] @ 0xfffffea4 │ │ │ │ + strbeq sl, [r6, #-332] @ 0xfffffeb4 │ │ │ │ ldrbteq r6, [sl], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8ccac <__cxa_atexit@plt+0x80854> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -131610,36 +131610,36 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 8ccd8 <__cxa_atexit@plt+0x80880> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r6, [sl], #532 @ 0x214 │ │ │ │ ldrbteq r6, [sl], #520 @ 0x208 │ │ │ │ - strbeq sl, [r6, #-1240] @ 0xfffffb28 │ │ │ │ + strbeq sl, [r6, #-1224] @ 0xfffffb38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cd18 <__cxa_atexit@plt+0x808c0> │ │ │ │ ldr r2, [pc, #36] @ 8cd20 <__cxa_atexit@plt+0x808c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 8cd24 <__cxa_atexit@plt+0x808cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4008c8 <__cxa_atexit@plt+0x3f4470> │ │ │ │ + b 4008c4 <__cxa_atexit@plt+0x3f446c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6, #-148] @ 0xffffff6c │ │ │ │ - strbeq sl, [r6, #-176] @ 0xffffff50 │ │ │ │ + strbeq sl, [r6, #-132] @ 0xffffff7c │ │ │ │ + strbeq sl, [r6, #-160] @ 0xffffff60 │ │ │ │ ldrbteq r6, [sl], #2660 @ 0xa64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cd8c <__cxa_atexit@plt+0x80934> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -131664,15 +131664,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8cdb0 <__cxa_atexit@plt+0x80958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r6, #-64] @ 0xffffffc0 │ │ │ │ + strbeq sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ @ instruction: 0xffffeb8c │ │ │ │ ldrbteq r6, [sl], #2552 @ 0x9f8 │ │ │ │ ldrbteq r6, [sl], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -131704,19 +131704,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 8ce58 <__cxa_atexit@plt+0x80a00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r6, #-4028] @ 0xfffff044 │ │ │ │ + strbeq r9, [r6, #-4012] @ 0xfffff054 │ │ │ │ @ instruction: 0xffffeb04 │ │ │ │ - strbeq sl, [r6, #-860] @ 0xfffffca4 │ │ │ │ + strbeq sl, [r6, #-844] @ 0xfffffcb4 │ │ │ │ ldrbteq r6, [sl], #2404 @ 0x964 │ │ │ │ - strbeq sl, [r6, #-800] @ 0xfffffce0 │ │ │ │ + strbeq sl, [r6, #-784] @ 0xfffffcf0 │ │ │ │ ldrbteq r6, [sl], #2676 @ 0xa74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #20 │ │ │ │ ldr sl, [pc, #204] @ 8cf44 <__cxa_atexit@plt+0x80aec> │ │ │ │ add sl, pc, sl │ │ │ │ @@ -131770,16 +131770,16 @@ │ │ │ │ sub r5, r5, #20 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - strbeq sl, [r6, #-588] @ 0xfffffdb4 │ │ │ │ - strbeq r9, [r6, #-3744] @ 0xfffff160 │ │ │ │ + strbeq sl, [r6, #-572] @ 0xfffffdc4 │ │ │ │ + strbeq r9, [r6, #-3728] @ 0xfffff170 │ │ │ │ ldrbteq r6, [sl], #2428 @ 0x97c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #68] @ 8cfb8 <__cxa_atexit@plt+0x80b60> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -131844,26 +131844,26 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, r2 │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ + b 400584 <__cxa_atexit@plt+0x3f412c> │ │ │ │ ldr r3, [pc, #36] @ 8d0a8 <__cxa_atexit@plt+0x80c50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - strbeq r9, [r6, #-3452] @ 0xfffff284 │ │ │ │ - strbeq r9, [r6, #-3768] @ 0xfffff148 │ │ │ │ - strbeq sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ + strbeq r9, [r6, #-3436] @ 0xfffff294 │ │ │ │ + strbeq r9, [r6, #-3752] @ 0xfffff158 │ │ │ │ + strbeq sl, [r6, #-12] │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ ldrbteq r6, [sl], #2072 @ 0x818 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8d0cc <__cxa_atexit@plt+0x80c74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -131944,22 +131944,22 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r8, r6, #22 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - strbeq r9, [r6, #-3092] @ 0xfffff3ec │ │ │ │ - strbeq r9, [r6, #-3028] @ 0xfffff42c │ │ │ │ + strbeq r9, [r6, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq r9, [r6, #-3012] @ 0xfffff43c │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ ldrbteq r6, [sl], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d264 <__cxa_atexit@plt+0x80e0c> │ │ │ │ @@ -131970,15 +131970,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 8d270 <__cxa_atexit@plt+0x80e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 8c190 <__cxa_atexit@plt+0x7fd38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r9, [r6, #-2868] @ 0xfffff4cc │ │ │ │ + strbeq r9, [r6, #-2852] @ 0xfffff4dc │ │ │ │ ldrbteq r6, [sl], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8d2e0 <__cxa_atexit@plt+0x80e88> │ │ │ │ mov r3, r7 │ │ │ │ @@ -132013,15 +132013,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r9, [r6, #-3820] @ 0xfffff114 │ │ │ │ + strbeq r9, [r6, #-3804] @ 0xfffff124 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 8d36c <__cxa_atexit@plt+0x80f14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ @@ -132062,16 +132062,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8d3e8 <__cxa_atexit@plt+0x80f90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r9, [r6, #-2716] @ 0xfffff564 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r9, [r6, #-2700] @ 0xfffff574 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ ldrbteq r5, [sl], #3556 @ 0xde4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d424 <__cxa_atexit@plt+0x80fcc> │ │ │ │ @@ -132081,15 +132081,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 8d6bc <__cxa_atexit@plt+0x81264> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r6, #-2428] @ 0xfffff684 │ │ │ │ + strbeq r9, [r6, #-2412] @ 0xfffff694 │ │ │ │ ldrbteq r5, [sl], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d4b8 <__cxa_atexit@plt+0x81060> │ │ │ │ ldr r2, [pc, #112] @ 8d4c0 <__cxa_atexit@plt+0x81068> │ │ │ │ @@ -132115,15 +132115,15 @@ │ │ │ │ b c6758 <__cxa_atexit@plt+0xba300> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #24] @ 8d4c8 <__cxa_atexit@plt+0x81070> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrbteq r5, [sl], #3368 @ 0xd28 │ │ │ │ ldrbteq r5, [sl], #3332 @ 0xd04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -132140,25 +132140,25 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ b c6758 <__cxa_atexit@plt+0xba300> │ │ │ │ ldr r9, [pc, #12] @ 8d51c <__cxa_atexit@plt+0x810c4> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r5, [sl], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r5, [sl], #3244 @ 0xcac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 8d544 <__cxa_atexit@plt+0x810ec> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r5, [sl], #3232 @ 0xca0 │ │ │ │ ldrbteq r5, [sl], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -132171,21 +132171,21 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [pc, #40] @ 8d5ac <__cxa_atexit@plt+0x81154> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r1, [r3], #1461 @ 0x5b5 │ │ │ │ + strbeq r1, [r3], #1973 @ 0x7b5 │ │ │ │ ldrbteq r5, [sl], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -132196,15 +132196,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [r7, #20] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrbteq r5, [sl], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -132230,25 +132230,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq r9, [r6, #-1860] @ 0xfffff8bc │ │ │ │ - strbeq r1, [r3], #1336 @ 0x538 │ │ │ │ + strbeq r9, [r6, #-1844] @ 0xfffff8cc │ │ │ │ + strbeq r1, [r3], #1848 @ 0x738 │ │ │ │ ldrbteq r5, [sl], #2848 @ 0xb20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d798 <__cxa_atexit@plt+0x81340> │ │ │ │ @@ -132307,20 +132307,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbeq r9, [r6, #-1580] @ 0xfffff9d4 │ │ │ │ + strbeq r9, [r6, #-1564] @ 0xfffff9e4 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - strbeq r9, [r6, #-1636] @ 0xfffff99c │ │ │ │ + strbeq r9, [r6, #-1620] @ 0xfffff9ac │ │ │ │ ldrbteq r5, [sl], #2564 @ 0xa04 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8d860 <__cxa_atexit@plt+0x81408> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -132358,19 +132358,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r6, #-1360] @ 0xfffffab0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r6, #-1344] @ 0xfffffac0 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strbeq r9, [r6, #-1420] @ 0xfffffa74 │ │ │ │ + strbeq r9, [r6, #-1404] @ 0xfffffa84 │ │ │ │ ldrbteq r5, [sl], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d8e4 <__cxa_atexit@plt+0x8148c> │ │ │ │ ldr r2, [pc, #84] @ 8d908 <__cxa_atexit@plt+0x814b0> │ │ │ │ @@ -132392,15 +132392,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 8d90c <__cxa_atexit@plt+0x814b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 8d910 <__cxa_atexit@plt+0x814b8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r6, #-1244] @ 0xfffffb24 │ │ │ │ + strbeq r9, [r6, #-1228] @ 0xfffffb34 │ │ │ │ ldrbteq r5, [sl], #3776 @ 0xec0 │ │ │ │ ldrbteq r5, [sl], #2200 @ 0x898 │ │ │ │ ldrbteq r5, [sl], #2244 @ 0x8c4 │ │ │ │ ldrbteq r5, [sl], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -132412,34 +132412,34 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 8d9b8 <__cxa_atexit@plt+0x81560> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r6, #-1104] @ 0xfffffbb0 │ │ │ │ + strbeq r9, [r6, #-1088] @ 0xfffffbc0 │ │ │ │ ldrbteq r5, [sl], #1876 @ 0x754 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8d998 <__cxa_atexit@plt+0x81540> │ │ │ │ ldr r9, [pc, #36] @ 8d9a0 <__cxa_atexit@plt+0x81548> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 8d9a4 <__cxa_atexit@plt+0x8154c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [sl], #1852 @ 0x73c │ │ │ │ - strbeq r9, [r6, #-1032] @ 0xfffffbf8 │ │ │ │ + strbeq r9, [r6, #-1016] @ 0xfffffc08 │ │ │ │ ldrbteq r5, [sl], #1796 @ 0x704 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8da6c <__cxa_atexit@plt+0x81614> │ │ │ │ @@ -132488,19 +132488,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r9, [r6, #-904] @ 0xfffffc78 │ │ │ │ + strbeq r9, [r6, #-888] @ 0xfffffc88 │ │ │ │ ldrbteq r5, [sl], #1556 @ 0x614 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8db1c <__cxa_atexit@plt+0x816c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -132531,18 +132531,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq r9, [r6, #-700] @ 0xfffffd44 │ │ │ │ + strbeq r9, [r6, #-684] @ 0xfffffd54 │ │ │ │ ldrbteq r5, [sl], #1372 @ 0x55c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8db94 <__cxa_atexit@plt+0x8173c> │ │ │ │ ldr r2, [pc, #84] @ 8dbb8 <__cxa_atexit@plt+0x81760> │ │ │ │ @@ -132564,15 +132564,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 8dbbc <__cxa_atexit@plt+0x81764> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ 8dbc0 <__cxa_atexit@plt+0x81768> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r6, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq r9, [r6, #-540] @ 0xfffffde4 │ │ │ │ ldrbteq r5, [sl], #3096 @ 0xc18 │ │ │ │ ldrbteq r5, [sl], #1276 @ 0x4fc │ │ │ │ ldrbteq r5, [sl], #1320 @ 0x528 │ │ │ │ ldrbteq r5, [sl], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -132584,34 +132584,34 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 8dc68 <__cxa_atexit@plt+0x81810> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r6, #-416] @ 0xfffffe60 │ │ │ │ + strbeq r9, [r6, #-400] @ 0xfffffe70 │ │ │ │ ldrbteq r5, [sl], #1188 @ 0x4a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8dc48 <__cxa_atexit@plt+0x817f0> │ │ │ │ ldr r9, [pc, #36] @ 8dc50 <__cxa_atexit@plt+0x817f8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 8dc54 <__cxa_atexit@plt+0x817fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [sl], #1164 @ 0x48c │ │ │ │ - strbeq r9, [r6, #-344] @ 0xfffffea8 │ │ │ │ + strbeq r9, [r6, #-328] @ 0xfffffeb8 │ │ │ │ ldrbteq r5, [sl], #1108 @ 0x454 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8dd1c <__cxa_atexit@plt+0x818c4> │ │ │ │ @@ -132660,19 +132660,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r9, [r6, #-216] @ 0xffffff28 │ │ │ │ + strbeq r9, [r6, #-200] @ 0xffffff38 │ │ │ │ ldrbteq r5, [sl], #868 @ 0x364 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8ddcc <__cxa_atexit@plt+0x81974> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -132703,18 +132703,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq r9, [r6, #-12] │ │ │ │ + strbeq r8, [r6, #-4092] @ 0xfffff004 │ │ │ │ ldrbteq r5, [sl], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8de38 <__cxa_atexit@plt+0x819e0> │ │ │ │ ldr r3, [pc, #44] @ 8de40 <__cxa_atexit@plt+0x819e8> │ │ │ │ @@ -132723,20 +132723,20 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 8de44 <__cxa_atexit@plt+0x819ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ ldr r3, [pc, #24] @ 8de48 <__cxa_atexit@plt+0x819f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r8, [r6, #-3948] @ 0xfffff094 │ │ │ │ - strbeq r9, [r6, #-936] @ 0xfffffc58 │ │ │ │ + strbeq r8, [r6, #-3932] @ 0xfffff0a4 │ │ │ │ + strbeq r9, [r6, #-920] @ 0xfffffc68 │ │ │ │ ldrbteq r5, [sl], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8deb8 <__cxa_atexit@plt+0x81a60> │ │ │ │ mov r3, r7 │ │ │ │ @@ -132771,15 +132771,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq r9, [r6, #-788] @ 0xfffffcec │ │ │ │ + strbeq r9, [r6, #-772] @ 0xfffffcfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 8df44 <__cxa_atexit@plt+0x81aec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ @@ -132820,16 +132820,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8dfc0 <__cxa_atexit@plt+0x81b68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r8, [r6, #-3780] @ 0xfffff13c │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r8, [r6, #-3764] @ 0xfffff14c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ ldrbteq r5, [sl], #2120 @ 0x848 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -132857,15 +132857,15 @@ │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ str r7, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #100] @ 8e0a8 <__cxa_atexit@plt+0x81c50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 8e0a0 <__cxa_atexit@plt+0x81c48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -132875,20 +132875,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r8, [r6, #-3476] @ 0xfffff26c │ │ │ │ - strbeq r9, [r6, #-372] @ 0xfffffe8c │ │ │ │ + strbeq r8, [r6, #-3460] @ 0xfffff27c │ │ │ │ + strbeq r9, [r6, #-356] @ 0xfffffe9c │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - strbeq r9, [r6, #-412] @ 0xfffffe64 │ │ │ │ + strbeq r9, [r6, #-396] @ 0xfffffe74 │ │ │ │ ldrbteq r5, [sl], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8e100 <__cxa_atexit@plt+0x81ca8> │ │ │ │ @@ -132901,52 +132901,52 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #56] @ 8e12c <__cxa_atexit@plt+0x81cd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ 8e124 <__cxa_atexit@plt+0x81ccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r6, #-212] @ 0xffffff2c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r6, #-196] @ 0xffffff3c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - strbeq r9, [r6, #-236] @ 0xffffff14 │ │ │ │ + strbeq r9, [r6, #-220] @ 0xffffff24 │ │ │ │ ldrbteq r5, [sl], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8e164 <__cxa_atexit@plt+0x81d0c> │ │ │ │ ldr r3, [pc, #28] @ 8e170 <__cxa_atexit@plt+0x81d18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r5, [sl], #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 8e194 <__cxa_atexit@plt+0x81d3c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r5, [sl], #80 @ 0x50 │ │ │ │ ldrbteq r5, [sl], #56 @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -132956,15 +132956,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrbteq r4, [sl], #4060 @ 0xfdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -132982,21 +132982,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 8e258 <__cxa_atexit@plt+0x81e00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r0, [r3], #2420 @ 0x974 │ │ │ │ + strbeq r0, [r3], #2932 @ 0xb74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8e2d8 <__cxa_atexit@plt+0x81e80> │ │ │ │ ldr r2, [pc, #124] @ 8e2f4 <__cxa_atexit@plt+0x81e9c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -133026,18 +133026,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r8, [r6, #-2828] @ 0xfffff4f4 │ │ │ │ - strbeq r8, [r6, #-2984] @ 0xfffff458 │ │ │ │ + strbeq r8, [r6, #-2812] @ 0xfffff504 │ │ │ │ + strbeq r8, [r6, #-2968] @ 0xfffff468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e33c <__cxa_atexit@plt+0x81ee4> │ │ │ │ @@ -133047,16 +133047,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r7, #16 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r6, #-2868] @ 0xfffff4cc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r6, #-2852] @ 0xfffff4dc │ │ │ │ ldrbteq r5, [sl], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8e3c8 <__cxa_atexit@plt+0x81f70> │ │ │ │ ldr r2, [pc, #100] @ 8e3d0 <__cxa_atexit@plt+0x81f78> │ │ │ │ @@ -133083,15 +133083,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 8e3dc <__cxa_atexit@plt+0x81f84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r8, [r6, #-2584] @ 0xfffff5e8 │ │ │ │ + strbeq r8, [r6, #-2568] @ 0xfffff5f8 │ │ │ │ ldrbteq r4, [sl], #3036 @ 0xbdc │ │ │ │ ldrbteq r4, [sl], #3024 @ 0xbd0 │ │ │ │ ldrbteq r5, [sl], #1052 @ 0x41c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -133176,25 +133176,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 8e570 <__cxa_atexit@plt+0x82118> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strbeq r0, [r3], #1423 @ 0x58f │ │ │ │ - strbeq r8, [r6, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq r0, [r3], #1935 @ 0x78f │ │ │ │ + strbeq r8, [r6, #-2124] @ 0xfffff7b4 │ │ │ │ ldrbteq r5, [sl], #776 @ 0x308 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -133225,15 +133225,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r8, [r6, #-2024] @ 0xfffff818 │ │ │ │ + strbeq r8, [r6, #-2008] @ 0xfffff828 │ │ │ │ ldrbteq r5, [sl], #620 @ 0x26c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 8e6b0 <__cxa_atexit@plt+0x82258> │ │ │ │ @@ -133289,20 +133289,20 @@ │ │ │ │ b 8e730 <__cxa_atexit@plt+0x822d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strbeq r8, [r6, #-1844] @ 0xfffff8cc │ │ │ │ + strbeq r8, [r6, #-1828] @ 0xfffff8dc │ │ │ │ ldrbteq r5, [sl], #292 @ 0x124 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8e7f8 <__cxa_atexit@plt+0x823a0> │ │ │ │ @@ -133347,58 +133347,58 @@ │ │ │ │ bne 8e818 <__cxa_atexit@plt+0x823c0> │ │ │ │ ldr r2, [pc, #108] @ 8e850 <__cxa_atexit@plt+0x823f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 400880 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ ldr r7, [pc, #84] @ 8e854 <__cxa_atexit@plt+0x823fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #56] @ 8e858 <__cxa_atexit@plt+0x82400> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400880 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ - strbeq r8, [r6, #-1568] @ 0xfffff9e0 │ │ │ │ - strbeq r8, [r6, #-1544] @ 0xfffff9f8 │ │ │ │ + strbeq r8, [r6, #-1552] @ 0xfffff9f0 │ │ │ │ + strbeq r8, [r6, #-1528] @ 0xfffffa08 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r8, [r6, #-1464] @ 0xfffffa48 │ │ │ │ + strbeq r8, [r6, #-1448] @ 0xfffffa58 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq r4, [sl], #4060 @ 0xfdc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8e894 <__cxa_atexit@plt+0x8243c> │ │ │ │ ldr r3, [pc, #36] @ 8e8a8 <__cxa_atexit@plt+0x82450> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 400880 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ ldr r3, [pc, #8] @ 8e8a4 <__cxa_atexit@plt+0x8244c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400880 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r4, [sl], #3980 @ 0xf8c │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 8e8d0 <__cxa_atexit@plt+0x82478> │ │ │ │ @@ -133429,30 +133429,30 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 8e94c <__cxa_atexit@plt+0x824f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #137 @ 0x89 │ │ │ │ b c2fc0 <__cxa_atexit@plt+0xb6b68> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ - strbeq r8, [r6, #-1176] @ 0xfffffb68 │ │ │ │ - strbeq r8, [r6, #-1132] @ 0xfffffb94 │ │ │ │ + strbeq r8, [r6, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq r8, [r6, #-1116] @ 0xfffffba4 │ │ │ │ ldrbteq r4, [sl], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8e97c <__cxa_atexit@plt+0x82524> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 8e980 <__cxa_atexit@plt+0x82528> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r4, [sl], #2336 @ 0x920 │ │ │ │ ldrbteq r4, [sl], #3732 @ 0xe94 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -133470,21 +133470,21 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r3, [pc, #24] @ 8ea04 <__cxa_atexit@plt+0x825ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrbteq r4, [sl], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -133502,26 +133502,26 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 8ea60 <__cxa_atexit@plt+0x82608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b c43a0 <__cxa_atexit@plt+0xb7f48> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r8, [r6, #-872] @ 0xfffffc98 │ │ │ │ + strbeq r8, [r6, #-856] @ 0xfffffca8 │ │ │ │ ldrbteq r4, [sl], #3524 @ 0xdc4 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8ea90 <__cxa_atexit@plt+0x82638> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 8ea94 <__cxa_atexit@plt+0x8263c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r4, [sl], #2060 @ 0x80c │ │ │ │ ldrbteq r4, [sl], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -133539,21 +133539,21 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r3, [pc, #24] @ 8eb18 <__cxa_atexit@plt+0x826c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r4, [sl], #3324 @ 0xcfc │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -133572,21 +133572,21 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r3, [pc, #24] @ 8eb9c <__cxa_atexit@plt+0x82744> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq r4, [sl], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -133649,23 +133649,23 @@ │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r5, [pc, #48] @ 8ecd0 <__cxa_atexit@plt+0x82878> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r0 │ │ │ │ - b 400880 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffecc8 │ │ │ │ @ instruction: 0xffffedd8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq r8, [r6, #-444] @ 0xfffffe44 │ │ │ │ - strbeq r8, [r6, #-420] @ 0xfffffe5c │ │ │ │ + strbeq r8, [r6, #-428] @ 0xfffffe54 │ │ │ │ + strbeq r8, [r6, #-404] @ 0xfffffe6c │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrbteq r4, [sl], #1200 @ 0x4b0 │ │ │ │ ldrbteq r4, [sl], #1188 @ 0x4a4 │ │ │ │ ldrbteq r4, [sl], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -133676,19 +133676,19 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 8ed1c <__cxa_atexit@plt+0x828c4> │ │ │ │ ldr r2, [pc, #36] @ 8ed30 <__cxa_atexit@plt+0x828d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 400880 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ ldr r3, [pc, #8] @ 8ed2c <__cxa_atexit@plt+0x828d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400880 <__cxa_atexit@plt+0x3f4428> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r4, [sl], #892 @ 0x37c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 8ed58 <__cxa_atexit@plt+0x82900> │ │ │ │ @@ -133702,15 +133702,15 @@ │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r3, [pc, #16] @ 8ed80 <__cxa_atexit@plt+0x82928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add sl, r3, #233 @ 0xe9 │ │ │ │ b c2fc0 <__cxa_atexit@plt+0xb6b68> │ │ │ │ - strbeq r8, [r6, #-40] @ 0xffffffd8 │ │ │ │ + strbeq r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldrbteq r4, [sl], #812 @ 0x32c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 8eda8 <__cxa_atexit@plt+0x82950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -133767,18 +133767,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r7, [r6, #-3968] @ 0xfffff080 │ │ │ │ - strbeq r8, [r6, #-20] @ 0xffffffec │ │ │ │ + strbeq r7, [r6, #-3952] @ 0xfffff090 │ │ │ │ + strbeq r8, [r6, #-4] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8eed8 <__cxa_atexit@plt+0x82a80> │ │ │ │ @@ -133790,16 +133790,16 @@ │ │ │ │ sub r7, r7, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r6, #-3988] @ 0xfffff06c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r6, #-3972] @ 0xfffff07c │ │ │ │ ldrbteq r4, [sl], #2472 @ 0x9a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ sub r0, r5, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ @@ -133885,15 +133885,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, r1 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strbeq r7, [r6, #-3808] @ 0xfffff120 │ │ │ │ + strbeq r7, [r6, #-3792] @ 0xfffff130 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ ldrbteq r4, [sl], #2084 @ 0x824 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -133914,15 +133914,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r7, [r6, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq r7, [r6, #-3604] @ 0xfffff1ec │ │ │ │ ldrbteq r4, [sl], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #128] @ 8f170 <__cxa_atexit@plt+0x82d18> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -134081,24 +134081,24 @@ │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r7, sl │ │ │ │ mov fp, ip │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ mov r7, #108 @ 0x6c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff328 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - strbeq r7, [r6, #-3088] @ 0xfffff3f0 │ │ │ │ - strbeq r7, [r6, #-2788] @ 0xfffff51c │ │ │ │ - strbeq r7, [r6, #-3048] @ 0xfffff418 │ │ │ │ - strbeq r7, [r6, #-3520] @ 0xfffff240 │ │ │ │ - strbeq r7, [r6, #-2684] @ 0xfffff584 │ │ │ │ - strbeq r7, [r6, #-3480] @ 0xfffff268 │ │ │ │ + strbeq r7, [r6, #-3072] @ 0xfffff400 │ │ │ │ + strbeq r7, [r6, #-2772] @ 0xfffff52c │ │ │ │ + strbeq r7, [r6, #-3032] @ 0xfffff428 │ │ │ │ + strbeq r7, [r6, #-3504] @ 0xfffff250 │ │ │ │ + strbeq r7, [r6, #-2668] @ 0xfffff594 │ │ │ │ + strbeq r7, [r6, #-3464] @ 0xfffff278 │ │ │ │ ldrbteq r4, [sl], #1452 @ 0x5ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8f3fc <__cxa_atexit@plt+0x82fa4> │ │ │ │ @@ -134168,24 +134168,24 @@ │ │ │ │ ldr r3, [pc, #84] @ 8f508 <__cxa_atexit@plt+0x830b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ add r8, ip, #1 │ │ │ │ mov r6, sl │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffd38c │ │ │ │ @ instruction: 0xffffd41c │ │ │ │ @ instruction: 0xffffd3bc │ │ │ │ ldrbteq r3, [sl], #2476 @ 0x9ac │ │ │ │ @ instruction: 0xffffd43c │ │ │ │ @ instruction: 0xffffd9b4 │ │ │ │ @@ -134243,29 +134243,29 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #23 │ │ │ │ b 8eef8 <__cxa_atexit@plt+0x82aa0> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffdcac │ │ │ │ @ instruction: 0xffffe128 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldrbteq r4, [sl], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #12] @ 8f62c <__cxa_atexit@plt+0x831d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b bd85c <__cxa_atexit@plt+0xb1404> │ │ │ │ - strbeq r7, [r6, #-1940] @ 0xfffff86c │ │ │ │ + strbeq r7, [r6, #-1924] @ 0xfffff87c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -134362,71 +134362,71 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r7, [r6, #-1804] @ 0xfffff8f4 │ │ │ │ - strbeq pc, [r2], #1257 @ 0x4e9 @ │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r7, [r6, #-1788] @ 0xfffff904 │ │ │ │ + strbeq pc, [r2], #1769 @ 0x6e9 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r2], #1336 @ 0x538 @ │ │ │ │ + strbeq pc, [r2], #1848 @ 0x738 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r2], #1414 @ 0x586 @ │ │ │ │ + strbeq pc, [r2], #1926 @ 0x786 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r2], #1496 @ 0x5d8 @ │ │ │ │ + strbeq pc, [r2], #2008 @ 0x7d8 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [sl], #340 @ 0x154 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 8f89c <__cxa_atexit@plt+0x83444> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 8f894 <__cxa_atexit@plt+0x8343c> │ │ │ │ ldr r7, [pc, #56] @ 8f8a4 <__cxa_atexit@plt+0x8344c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ 8f8a8 <__cxa_atexit@plt+0x83450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ 8f8ac <__cxa_atexit@plt+0x83454> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ 8f8b0 <__cxa_atexit@plt+0x83458> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r6, #-1296] @ 0xfffffaf0 │ │ │ │ - strbeq r7, [r6, #-1928] @ 0xfffff878 │ │ │ │ - strbeq r7, [r6, #-2400] @ 0xfffff6a0 │ │ │ │ - strbeq r7, [r6, #-2396] @ 0xfffff6a4 │ │ │ │ + strbeq r7, [r6, #-1280] @ 0xfffffb00 │ │ │ │ + strbeq r7, [r6, #-1912] @ 0xfffff888 │ │ │ │ + strbeq r7, [r6, #-2384] @ 0xfffff6b0 │ │ │ │ + strbeq r7, [r6, #-2380] @ 0xfffff6b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8f91c <__cxa_atexit@plt+0x834c4> │ │ │ │ ldr r3, [pc, #88] @ 8f92c <__cxa_atexit@plt+0x834d4> │ │ │ │ @@ -134444,38 +134444,38 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #32] @ 8f930 <__cxa_atexit@plt+0x834d8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #20] @ 8f938 <__cxa_atexit@plt+0x834e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq pc, [r2], #1629 @ 0x65d @ │ │ │ │ - strbeq pc, [r2], #1648 @ 0x670 @ │ │ │ │ + strbeq pc, [r2], #2141 @ 0x85d @ │ │ │ │ + strbeq pc, [r2], #2160 @ 0x870 @ │ │ │ │ ldrbteq r4, [sl], #148 @ 0x94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 8f970 <__cxa_atexit@plt+0x83518> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 8f974 <__cxa_atexit@plt+0x8351c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq pc, [r2], #1560 @ 0x618 @ │ │ │ │ - strbeq pc, [r2], #1561 @ 0x619 @ │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq pc, [r2], #2072 @ 0x818 @ │ │ │ │ + strbeq pc, [r2], #2073 @ 0x819 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8f9e0 <__cxa_atexit@plt+0x83588> │ │ │ │ ldr r3, [pc, #88] @ 8f9f0 <__cxa_atexit@plt+0x83598> │ │ │ │ @@ -134493,47 +134493,47 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 8f9f4 <__cxa_atexit@plt+0x8359c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #20] @ 8f9fc <__cxa_atexit@plt+0x835a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq pc, [r2], #1433 @ 0x599 @ │ │ │ │ - strbeq pc, [r2], #1452 @ 0x5ac @ │ │ │ │ + strbeq pc, [r2], #1945 @ 0x799 @ │ │ │ │ + strbeq pc, [r2], #1964 @ 0x7ac @ │ │ │ │ ldrbteq r3, [sl], #4052 @ 0xfd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 8fa34 <__cxa_atexit@plt+0x835dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 8fa38 <__cxa_atexit@plt+0x835e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq pc, [r2], #1364 @ 0x554 @ │ │ │ │ - strbeq pc, [r2], #1365 @ 0x555 @ │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq pc, [r2], #1876 @ 0x754 @ │ │ │ │ + strbeq pc, [r2], #1877 @ 0x755 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 8fa60 <__cxa_atexit@plt+0x83608> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq r3, [sl], #3940 @ 0xf64 │ │ │ │ ldrbteq r3, [sl], #3964 @ 0xf7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -134621,15 +134621,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8fbe0 <__cxa_atexit@plt+0x83788> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r7, [r6, #-492] @ 0xfffffe14 │ │ │ │ + strbeq r7, [r6, #-476] @ 0xfffffe24 │ │ │ │ ldrbteq r3, [sl], #3660 @ 0xe4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ 8fc38 <__cxa_atexit@plt+0x837e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -134645,28 +134645,28 @@ │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r7, [r6, #-356] @ 0xfffffe9c │ │ │ │ + strbeq r7, [r6, #-340] @ 0xfffffeac │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 8fc70 <__cxa_atexit@plt+0x83818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r6, #-304] @ 0xfffffed0 │ │ │ │ + strbeq r7, [r6, #-288] @ 0xfffffee0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fd08 <__cxa_atexit@plt+0x838b0> │ │ │ │ ldr r7, [pc, #132] @ 8fd18 <__cxa_atexit@plt+0x838c0> │ │ │ │ @@ -134702,17 +134702,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8fd24 <__cxa_atexit@plt+0x838cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq r7, [r6, #-176] @ 0xffffff50 │ │ │ │ + strbeq r7, [r6, #-160] @ 0xffffff60 │ │ │ │ ldrbteq r3, [sl], #3340 @ 0xd0c │ │ │ │ - strbeq r7, [r6, #-136] @ 0xffffff78 │ │ │ │ + strbeq r7, [r6, #-120] @ 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ 8fd90 <__cxa_atexit@plt+0x83938> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -134731,16 +134731,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8fd98 <__cxa_atexit@plt+0x83940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r7, [r6, #-20] @ 0xffffffec │ │ │ │ - strbeq r7, [r6, #-0] │ │ │ │ + strbeq r7, [r6, #-4] │ │ │ │ + strbeq r6, [r6, #-4080] @ 0xfffff010 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 8fdd8 <__cxa_atexit@plt+0x83980> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ 8fddc <__cxa_atexit@plt+0x83984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -134748,16 +134748,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r6, #-4056] @ 0xfffff028 │ │ │ │ - strbeq r6, [r6, #-4052] @ 0xfffff02c │ │ │ │ + strbeq r6, [r6, #-4040] @ 0xfffff038 │ │ │ │ + strbeq r6, [r6, #-4036] @ 0xfffff03c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 8fe28 <__cxa_atexit@plt+0x839d0> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -134767,25 +134767,25 @@ │ │ │ │ ldr r2, [pc, #56] @ 8fe48 <__cxa_atexit@plt+0x839f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #48] @ 8fe4c <__cxa_atexit@plt+0x839f4> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #20] @ 8fe44 <__cxa_atexit@plt+0x839ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #4] @ 8fe40 <__cxa_atexit@plt+0x839e8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq pc, [r2], #288 @ 0x120 @ │ │ │ │ - strbeq pc, [r2], #293 @ 0x125 @ │ │ │ │ - strbeq pc, [r2], #311 @ 0x137 @ │ │ │ │ - strbeq pc, [r2], #306 @ 0x132 @ │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq pc, [r2], #800 @ 0x320 @ │ │ │ │ + strbeq pc, [r2], #805 @ 0x325 @ │ │ │ │ + strbeq pc, [r2], #823 @ 0x337 @ │ │ │ │ + strbeq pc, [r2], #818 @ 0x332 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8feec <__cxa_atexit@plt+0x83a94> │ │ │ │ ldr r3, [pc, #140] @ 8fefc <__cxa_atexit@plt+0x83aa4> │ │ │ │ @@ -134816,56 +134816,56 @@ │ │ │ │ ldr r8, [pc, #44] @ 8ff00 <__cxa_atexit@plt+0x83aa8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 8fee0 <__cxa_atexit@plt+0x83a88> │ │ │ │ ldr r8, [pc, #40] @ 8ff08 <__cxa_atexit@plt+0x83ab0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #28] @ 8ff10 <__cxa_atexit@plt+0x83ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq pc, [r2], #136 @ 0x88 @ │ │ │ │ - strbeq pc, [r2], #141 @ 0x8d @ │ │ │ │ - strbeq pc, [r2], #110 @ 0x6e @ │ │ │ │ - strbeq pc, [r2], #155 @ 0x9b @ │ │ │ │ + strbeq pc, [r2], #648 @ 0x288 @ │ │ │ │ + strbeq pc, [r2], #653 @ 0x28d @ │ │ │ │ + strbeq pc, [r2], #622 @ 0x26e @ │ │ │ │ + strbeq pc, [r2], #667 @ 0x29b @ │ │ │ │ ldrbteq r3, [sl], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 8ff44 <__cxa_atexit@plt+0x83aec> │ │ │ │ cmp r3, #2 │ │ │ │ bne 8ff70 <__cxa_atexit@plt+0x83b18> │ │ │ │ ldr r8, [pc, #72] @ 8ff84 <__cxa_atexit@plt+0x83b2c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 8ff88 <__cxa_atexit@plt+0x83b30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 8ff8c <__cxa_atexit@plt+0x83b34> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 8ff80 <__cxa_atexit@plt+0x83b28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq lr, [r2], #4068 @ 0xfe4 │ │ │ │ - strbeq pc, [r2], #25 @ │ │ │ │ - strbeq lr, [r2], #4083 @ 0xff3 │ │ │ │ - strbeq lr, [r2], #4078 @ 0xfee │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq pc, [r2], #484 @ 0x1e4 @ │ │ │ │ + strbeq pc, [r2], #537 @ 0x219 @ │ │ │ │ + strbeq pc, [r2], #499 @ 0x1f3 @ │ │ │ │ + strbeq pc, [r2], #494 @ 0x1ee @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9002c <__cxa_atexit@plt+0x83bd4> │ │ │ │ ldr r3, [pc, #140] @ 9003c <__cxa_atexit@plt+0x83be4> │ │ │ │ @@ -134896,65 +134896,65 @@ │ │ │ │ ldr r3, [pc, #44] @ 90040 <__cxa_atexit@plt+0x83be8> │ │ │ │ add r3, pc, r3 │ │ │ │ b 90020 <__cxa_atexit@plt+0x83bc8> │ │ │ │ ldr r3, [pc, #40] @ 90048 <__cxa_atexit@plt+0x83bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #28] @ 90050 <__cxa_atexit@plt+0x83bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq lr, [r2], #3912 @ 0xf48 │ │ │ │ - strbeq lr, [r2], #3917 @ 0xf4d │ │ │ │ - strbeq lr, [r2], #3886 @ 0xf2e │ │ │ │ - strbeq lr, [r2], #3931 @ 0xf5b │ │ │ │ + strbeq pc, [r2], #328 @ 0x148 @ │ │ │ │ + strbeq pc, [r2], #333 @ 0x14d @ │ │ │ │ + strbeq pc, [r2], #302 @ 0x12e @ │ │ │ │ + strbeq pc, [r2], #347 @ 0x15b @ │ │ │ │ ldrbteq r3, [sl], #2564 @ 0xa04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 90084 <__cxa_atexit@plt+0x83c2c> │ │ │ │ cmp r3, #2 │ │ │ │ bne 900b0 <__cxa_atexit@plt+0x83c58> │ │ │ │ ldr r8, [pc, #72] @ 900c4 <__cxa_atexit@plt+0x83c6c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #52] @ 900c8 <__cxa_atexit@plt+0x83c70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r8, [pc, #44] @ 900cc <__cxa_atexit@plt+0x83c74> │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r3, #3 │ │ │ │ moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 900c0 <__cxa_atexit@plt+0x83c68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq lr, [r2], #3748 @ 0xea4 │ │ │ │ - strbeq lr, [r2], #3801 @ 0xed9 │ │ │ │ - strbeq lr, [r2], #3763 @ 0xeb3 │ │ │ │ - strbeq lr, [r2], #3758 @ 0xeae │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq pc, [r2], #164 @ 0xa4 @ │ │ │ │ + strbeq pc, [r2], #217 @ 0xd9 @ │ │ │ │ + strbeq pc, [r2], #179 @ 0xb3 @ │ │ │ │ + strbeq pc, [r2], #174 @ 0xae @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 900f4 <__cxa_atexit@plt+0x83c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq r3, [sl], #2380 @ 0x94c │ │ │ │ ldrbteq r3, [sl], #2444 @ 0x98c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -135090,15 +135090,15 @@ │ │ │ │ b 902a0 <__cxa_atexit@plt+0x83e48> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 902c0 <__cxa_atexit@plt+0x83e68> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq r6, [r6, #-2744] @ 0xfffff548 │ │ │ │ + strbeq r6, [r6, #-2728] @ 0xfffff558 │ │ │ │ ldrbteq r3, [sl], #1988 @ 0x7c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -135126,15 +135126,15 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 90358 <__cxa_atexit@plt+0x83f00> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 90378 <__cxa_atexit@plt+0x83f20> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r6, [r6, #-2560] @ 0xfffff600 │ │ │ │ + strbeq r6, [r6, #-2544] @ 0xfffff610 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 903fc <__cxa_atexit@plt+0x83fa4> │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -135145,15 +135145,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 903e0 <__cxa_atexit@plt+0x83f88> │ │ │ │ - strbeq r6, [r6, #-2456] @ 0xfffff668 │ │ │ │ + strbeq r6, [r6, #-2440] @ 0xfffff678 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 904b4 <__cxa_atexit@plt+0x8405c> │ │ │ │ ldr r7, [pc, #180] @ 904e4 <__cxa_atexit@plt+0x8408c> │ │ │ │ @@ -135201,17 +135201,17 @@ │ │ │ │ b 9044c <__cxa_atexit@plt+0x83ff4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 9046c <__cxa_atexit@plt+0x84014> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq r6, [r6, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq r6, [r6, #-2292] @ 0xfffff70c │ │ │ │ ldrbteq r3, [sl], #1548 @ 0x60c │ │ │ │ - strbeq r6, [r6, #-2268] @ 0xfffff724 │ │ │ │ + strbeq r6, [r6, #-2252] @ 0xfffff734 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 9056c <__cxa_atexit@plt+0x84114> │ │ │ │ @@ -135242,16 +135242,16 @@ │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 90518 <__cxa_atexit@plt+0x840c0> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 90538 <__cxa_atexit@plt+0x840e0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r6, [r6, #-2104] @ 0xfffff7c8 │ │ │ │ - strbeq r6, [r6, #-2084] @ 0xfffff7dc │ │ │ │ + strbeq r6, [r6, #-2088] @ 0xfffff7d8 │ │ │ │ + strbeq r6, [r6, #-2068] @ 0xfffff7ec │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 905d8 <__cxa_atexit@plt+0x84180> │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -135264,16 +135264,16 @@ │ │ │ │ cmp r3, r2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 905b4 <__cxa_atexit@plt+0x8415c> │ │ │ │ - strbeq r6, [r6, #-1992] @ 0xfffff838 │ │ │ │ - strbeq r6, [r6, #-1988] @ 0xfffff83c │ │ │ │ + strbeq r6, [r6, #-1976] @ 0xfffff848 │ │ │ │ + strbeq r6, [r6, #-1972] @ 0xfffff84c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9063c <__cxa_atexit@plt+0x841e4> │ │ │ │ ldr r3, [pc, #60] @ 9064c <__cxa_atexit@plt+0x841f4> │ │ │ │ @@ -135441,15 +135441,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 908c0 <__cxa_atexit@plt+0x84468> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r6, #-1276] @ 0xfffffb04 │ │ │ │ + strbeq r6, [r6, #-1260] @ 0xfffffb14 │ │ │ │ ldrbteq r3, [sl], #1284 @ 0x504 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90958 <__cxa_atexit@plt+0x84500> │ │ │ │ @@ -135493,21 +135493,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq r3, [sl], #1160 @ 0x488 │ │ │ │ ldrbteq r3, [sl], #1140 @ 0x474 │ │ │ │ ldrbteq r3, [sl], #1132 @ 0x46c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq r6, [r6, #-1172] @ 0xfffffb6c │ │ │ │ + strbeq r6, [r6, #-1156] @ 0xfffffb7c │ │ │ │ ldrbteq r3, [sl], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 909fc <__cxa_atexit@plt+0x845a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -135534,19 +135534,19 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 90a28 <__cxa_atexit@plt+0x845d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r3, [sl], #956 @ 0x3bc │ │ │ │ ldrbteq r3, [sl], #944 @ 0x3b0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r6, [r6, #-972] @ 0xfffffc34 │ │ │ │ + strbeq r6, [r6, #-956] @ 0xfffffc44 │ │ │ │ ldrbteq r3, [sl], #948 @ 0x3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90a68 <__cxa_atexit@plt+0x84610> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -135554,15 +135554,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 90a80 <__cxa_atexit@plt+0x84628> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r6, #-824] @ 0xfffffcc8 │ │ │ │ + strbeq r6, [r6, #-808] @ 0xfffffcd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90b14 <__cxa_atexit@plt+0x846bc> │ │ │ │ ldr r3, [pc, #168] @ 90b3c <__cxa_atexit@plt+0x846e4> │ │ │ │ @@ -135604,20 +135604,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrbteq r3, [sl], #724 @ 0x2d4 │ │ │ │ - strbeq r6, [r6, #-1316] @ 0xfffffadc │ │ │ │ + strbeq r6, [r6, #-1300] @ 0xfffffaec │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq r6, [r6, #-724] @ 0xfffffd2c │ │ │ │ + strbeq r6, [r6, #-708] @ 0xfffffd3c │ │ │ │ ldrbteq r3, [sl], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 90bb4 <__cxa_atexit@plt+0x8475c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -135643,18 +135643,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r6, #-1140] @ 0xfffffb8c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r6, #-1124] @ 0xfffffb9c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq r6, [r6, #-532] @ 0xfffffdec │ │ │ │ + strbeq r6, [r6, #-516] @ 0xfffffdfc │ │ │ │ ldrbteq r3, [sl], #528 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90c18 <__cxa_atexit@plt+0x847c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -135662,15 +135662,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 90c34 <__cxa_atexit@plt+0x847dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r6, #-392] @ 0xfffffe78 │ │ │ │ + strbeq r6, [r6, #-376] @ 0xfffffe88 │ │ │ │ ldrbteq r3, [sl], #420 @ 0x1a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90ccc <__cxa_atexit@plt+0x84874> │ │ │ │ @@ -135714,21 +135714,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq r3, [sl], #296 @ 0x128 │ │ │ │ ldrbteq r3, [sl], #276 @ 0x114 │ │ │ │ ldrbteq r3, [sl], #268 @ 0x10c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq r6, [r6, #-288] @ 0xfffffee0 │ │ │ │ + strbeq r6, [r6, #-272] @ 0xfffffef0 │ │ │ │ ldrbteq r3, [sl], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 90d70 <__cxa_atexit@plt+0x84918> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -135755,19 +135755,19 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 90d9c <__cxa_atexit@plt+0x84944> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r3, [sl], #92 @ 0x5c │ │ │ │ ldrbteq r3, [sl], #80 @ 0x50 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r6, [r6, #-88] @ 0xffffffa8 │ │ │ │ + strbeq r6, [r6, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 90e40 <__cxa_atexit@plt+0x849e8> │ │ │ │ ldr r2, [pc, #148] @ 90e5c <__cxa_atexit@plt+0x84a04> │ │ │ │ @@ -135795,29 +135795,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r5, [r6, #-4028] @ 0xfffff044 │ │ │ │ + strbeq r5, [r6, #-4012] @ 0xfffff054 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r5, [r6, #-4016] @ 0xfffff050 │ │ │ │ - strbeq r5, [r6, #-3984] @ 0xfffff070 │ │ │ │ + strbeq r5, [r6, #-4000] @ 0xfffff060 │ │ │ │ + strbeq r5, [r6, #-3968] @ 0xfffff080 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90ec8 <__cxa_atexit@plt+0x84a70> │ │ │ │ @@ -135831,21 +135831,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 90edc <__cxa_atexit@plt+0x84a84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r5, [r6, #-3868] @ 0xfffff0e4 │ │ │ │ - strbeq r5, [r6, #-3836] @ 0xfffff104 │ │ │ │ + strbeq r5, [r6, #-3852] @ 0xfffff0f4 │ │ │ │ + strbeq r5, [r6, #-3820] @ 0xfffff114 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90f2c <__cxa_atexit@plt+0x84ad4> │ │ │ │ @@ -135859,17 +135859,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r6, #-3760] @ 0xfffff150 │ │ │ │ - strbeq r6, [r6, #-288] @ 0xfffffee0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r6, #-3744] @ 0xfffff160 │ │ │ │ + strbeq r6, [r6, #-272] @ 0xfffffef0 │ │ │ │ ldrbteq r2, [sl], #3996 @ 0xf9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90fb0 <__cxa_atexit@plt+0x84b58> │ │ │ │ ldr r2, [pc, #88] @ 90fb8 <__cxa_atexit@plt+0x84b60> │ │ │ │ @@ -135948,29 +135948,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r5, [r6, #-3416] @ 0xfffff2a8 │ │ │ │ + strbeq r5, [r6, #-3400] @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r5, [r6, #-3404] @ 0xfffff2b4 │ │ │ │ - strbeq r5, [r6, #-3372] @ 0xfffff2d4 │ │ │ │ + strbeq r5, [r6, #-3388] @ 0xfffff2c4 │ │ │ │ + strbeq r5, [r6, #-3356] @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9112c <__cxa_atexit@plt+0x84cd4> │ │ │ │ @@ -135984,21 +135984,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 91140 <__cxa_atexit@plt+0x84ce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r5, [r6, #-3256] @ 0xfffff348 │ │ │ │ - strbeq r5, [r6, #-3224] @ 0xfffff368 │ │ │ │ + strbeq r5, [r6, #-3240] @ 0xfffff358 │ │ │ │ + strbeq r5, [r6, #-3208] @ 0xfffff378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91190 <__cxa_atexit@plt+0x84d38> │ │ │ │ @@ -136012,17 +136012,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r6, #-3148] @ 0xfffff3b4 │ │ │ │ - strbeq r5, [r6, #-3772] @ 0xfffff144 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r6, #-3132] @ 0xfffff3c4 │ │ │ │ + strbeq r5, [r6, #-3756] @ 0xfffff154 │ │ │ │ ldrbteq r2, [sl], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91214 <__cxa_atexit@plt+0x84dbc> │ │ │ │ ldr r2, [pc, #88] @ 9121c <__cxa_atexit@plt+0x84dc4> │ │ │ │ @@ -136163,21 +136163,21 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #7 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - strbeq r5, [r6, #-2556] @ 0xfffff604 │ │ │ │ - strbeq r5, [r6, #-3176] @ 0xfffff398 │ │ │ │ + strbeq r5, [r6, #-2540] @ 0xfffff614 │ │ │ │ + strbeq r5, [r6, #-3160] @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ ldrbteq r2, [sl], #2780 @ 0xadc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -136217,20 +136217,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq r5, [r6, #-2360] @ 0xfffff6c8 │ │ │ │ - strbeq r5, [r6, #-2952] @ 0xfffff478 │ │ │ │ + strbeq r5, [r6, #-2344] @ 0xfffff6d8 │ │ │ │ + strbeq r5, [r6, #-2936] @ 0xfffff488 │ │ │ │ ldrbteq r2, [sl], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -136251,19 +136251,19 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #32] @ 91564 <__cxa_atexit@plt+0x8510c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - strbeq r5, [r6, #-2172] @ 0xfffff784 │ │ │ │ - strbeq r5, [r6, #-2792] @ 0xfffff518 │ │ │ │ + strbeq r5, [r6, #-2156] @ 0xfffff794 │ │ │ │ + strbeq r5, [r6, #-2776] @ 0xfffff528 │ │ │ │ ldrbteq r2, [sl], #2436 @ 0x984 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #112] @ 915f0 <__cxa_atexit@plt+0x85198> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -136283,21 +136283,21 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ ldrbteq r2, [sl], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -136314,32 +136314,32 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ ldrbteq r2, [sl], #1920 @ 0x780 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 91690 <__cxa_atexit@plt+0x85238> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 91694 <__cxa_atexit@plt+0x8523c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r5, [r6, #-2472] @ 0xfffff658 │ │ │ │ + strbeq r5, [r6, #-2456] @ 0xfffff668 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 916dc <__cxa_atexit@plt+0x85284> │ │ │ │ @@ -136351,16 +136351,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r6, #-2420] @ 0xfffff68c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r6, #-2404] @ 0xfffff69c │ │ │ │ ldrbteq r2, [sl], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #19] │ │ │ │ ldr r1, [pc, #144] @ 9179c <__cxa_atexit@plt+0x85344> │ │ │ │ @@ -136396,20 +136396,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strbeq r5, [r6, #-1644] @ 0xfffff994 │ │ │ │ - strbeq r5, [r6, #-2236] @ 0xfffff744 │ │ │ │ + strbeq r5, [r6, #-1628] @ 0xfffff9a4 │ │ │ │ + strbeq r5, [r6, #-2220] @ 0xfffff754 │ │ │ │ ldrbteq r2, [sl], #1884 @ 0x75c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -136430,19 +136430,19 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #32] @ 91830 <__cxa_atexit@plt+0x853d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ - strbeq r5, [r6, #-1456] @ 0xfffffa50 │ │ │ │ - strbeq r5, [r6, #-2076] @ 0xfffff7e4 │ │ │ │ + strbeq r5, [r6, #-1440] @ 0xfffffa60 │ │ │ │ + strbeq r5, [r6, #-2060] @ 0xfffff7f4 │ │ │ │ ldrbteq r2, [sl], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #112] @ 918bc <__cxa_atexit@plt+0x85464> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -136462,21 +136462,21 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ ldrbteq r2, [sl], #1556 @ 0x614 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -136493,18 +136493,18 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -136518,52 +136518,52 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r6, #-1752] @ 0xfffff928 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r6, #-1736] @ 0xfffff938 │ │ │ │ ldrbteq r2, [sl], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 919c0 <__cxa_atexit@plt+0x85568> │ │ │ │ ldr r2, [pc, #32] @ 919c8 <__cxa_atexit@plt+0x85570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 919cc <__cxa_atexit@plt+0x85574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r6, #-1000] @ 0xfffffc18 │ │ │ │ - strbeq r5, [r6, #-1528] @ 0xfffffa08 │ │ │ │ + strbeq r5, [r6, #-984] @ 0xfffffc28 │ │ │ │ + strbeq r5, [r6, #-1512] @ 0xfffffa18 │ │ │ │ ldrbteq r2, [sl], #1100 @ 0x44c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91a08 <__cxa_atexit@plt+0x855b0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 91a10 <__cxa_atexit@plt+0x855b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 91a14 <__cxa_atexit@plt+0x855bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r6, #-960] @ 0xfffffc40 │ │ │ │ - strbeq r5, [r6, #-1672] @ 0xfffff978 │ │ │ │ + strbeq r5, [r6, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r5, [r6, #-1656] @ 0xfffff988 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91a4c <__cxa_atexit@plt+0x855f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -136571,15 +136571,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 91a64 <__cxa_atexit@plt+0x8560c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r6, #-852] @ 0xfffffcac │ │ │ │ + strbeq r5, [r6, #-836] @ 0xfffffcbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 91b04 <__cxa_atexit@plt+0x856ac> │ │ │ │ ldr r3, [pc, #172] @ 91b24 <__cxa_atexit@plt+0x856cc> │ │ │ │ @@ -136622,18 +136622,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r5, [r6, #-740] @ 0xfffffd1c │ │ │ │ + strbeq r5, [r6, #-724] @ 0xfffffd2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 91b98 <__cxa_atexit@plt+0x85740> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -136660,17 +136660,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r5, [r6, #-564] @ 0xfffffdcc │ │ │ │ + strbeq r5, [r6, #-548] @ 0xfffffddc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91bf8 <__cxa_atexit@plt+0x857a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -136678,15 +136678,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 91c10 <__cxa_atexit@plt+0x857b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r6, #-424] @ 0xfffffe58 │ │ │ │ + strbeq r5, [r6, #-408] @ 0xfffffe68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 91cb0 <__cxa_atexit@plt+0x85858> │ │ │ │ ldr r3, [pc, #172] @ 91cd0 <__cxa_atexit@plt+0x85878> │ │ │ │ @@ -136729,18 +136729,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r5, [r6, #-312] @ 0xfffffec8 │ │ │ │ + strbeq r5, [r6, #-296] @ 0xfffffed8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 91d44 <__cxa_atexit@plt+0x858ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -136767,17 +136767,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r5, [r6, #-136] @ 0xffffff78 │ │ │ │ + strbeq r5, [r6, #-120] @ 0xffffff88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91da4 <__cxa_atexit@plt+0x8594c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -136785,15 +136785,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 91dbc <__cxa_atexit@plt+0x85964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r6, #-4092] @ 0xfffff004 │ │ │ │ + strbeq r4, [r6, #-4076] @ 0xfffff014 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 91e5c <__cxa_atexit@plt+0x85a04> │ │ │ │ ldr r3, [pc, #172] @ 91e7c <__cxa_atexit@plt+0x85a24> │ │ │ │ @@ -136836,18 +136836,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r4, [r6, #-3980] @ 0xfffff074 │ │ │ │ + strbeq r4, [r6, #-3964] @ 0xfffff084 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 91ef0 <__cxa_atexit@plt+0x85a98> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -136874,17 +136874,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r4, [r6, #-3804] @ 0xfffff124 │ │ │ │ + strbeq r4, [r6, #-3788] @ 0xfffff134 │ │ │ │ ldrbteq r1, [sl], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 91f84 <__cxa_atexit@plt+0x85b2c> │ │ │ │ @@ -136907,15 +136907,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r4, [r6, #-3640] @ 0xfffff1c8 │ │ │ │ + strbeq r4, [r6, #-3624] @ 0xfffff1d8 │ │ │ │ ldrbteq r1, [sl], #3860 @ 0xf14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 91fcc <__cxa_atexit@plt+0x85b74> │ │ │ │ ldr r3, [pc, #108] @ 92024 <__cxa_atexit@plt+0x85bcc> │ │ │ │ @@ -136937,20 +136937,20 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r9, [pc, #20] @ 92020 <__cxa_atexit@plt+0x85bc8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - strbeq r5, [r6, #-36] @ 0xffffffdc │ │ │ │ + strbeq r5, [r6, #-20] @ 0xffffffec │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq r1, [sl], #3716 @ 0xe84 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 920a8 <__cxa_atexit@plt+0x85c50> │ │ │ │ @@ -136975,15 +136975,15 @@ │ │ │ │ ldr r2, [pc, #148] @ 92124 <__cxa_atexit@plt+0x85ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #132] @ 92128 <__cxa_atexit@plt+0x85cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #92] @ 9210c <__cxa_atexit@plt+0x85cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 920ec <__cxa_atexit@plt+0x85c94> │ │ │ │ ldr r3, [pc, #72] @ 92110 <__cxa_atexit@plt+0x85cb8> │ │ │ │ @@ -136992,31 +136992,31 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r9, [pc, #44] @ 92114 <__cxa_atexit@plt+0x85cbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 9211c <__cxa_atexit@plt+0x85cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - strbeq r4, [r6, #-3912] @ 0xfffff0b8 │ │ │ │ + strbeq r4, [r6, #-3896] @ 0xfffff0c8 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ muleq r0, r0, r2 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - strbeq r4, [r6, #-4072] @ 0xfffff018 │ │ │ │ + strbeq r4, [r6, #-4056] @ 0xfffff028 │ │ │ │ ldrbteq r1, [sl], #3436 @ 0xd6c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -137031,53 +137031,53 @@ │ │ │ │ ldr r2, [pc, #52] @ 921a4 <__cxa_atexit@plt+0x85d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #36] @ 921a8 <__cxa_atexit@plt+0x85d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ 921ac <__cxa_atexit@plt+0x85d54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - strbeq r4, [r6, #-3848] @ 0xfffff0f8 │ │ │ │ + strbeq r4, [r6, #-3832] @ 0xfffff108 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrbteq r1, [sl], #3324 @ 0xcfc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 921e8 <__cxa_atexit@plt+0x85d90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r9, [pc, #8] @ 921ec <__cxa_atexit@plt+0x85d94> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r4, [r6, #-3660] @ 0xfffff1b4 │ │ │ │ + strbeq r4, [r6, #-3644] @ 0xfffff1c4 │ │ │ │ ldrbteq r1, [sl], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 92218 <__cxa_atexit@plt+0x85dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 9221c <__cxa_atexit@plt+0x85dc4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r4, [r6, #-3616] @ 0xfffff1e0 │ │ │ │ + strbeq r4, [r6, #-3600] @ 0xfffff1f0 │ │ │ │ ldrbteq r1, [sl], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -137089,24 +137089,24 @@ │ │ │ │ ldr r2, [pc, #52] @ 9228c <__cxa_atexit@plt+0x85e34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #36] @ 92290 <__cxa_atexit@plt+0x85e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ 92294 <__cxa_atexit@plt+0x85e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - strbeq r4, [r6, #-3616] @ 0xfffff1e0 │ │ │ │ + strbeq r4, [r6, #-3600] @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r1, [sl], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -137118,24 +137118,24 @@ │ │ │ │ ldr r2, [pc, #52] @ 92300 <__cxa_atexit@plt+0x85ea8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #36] @ 92304 <__cxa_atexit@plt+0x85eac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ 92308 <__cxa_atexit@plt+0x85eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ - strbeq r4, [r6, #-3500] @ 0xfffff254 │ │ │ │ + strbeq r4, [r6, #-3484] @ 0xfffff264 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldrbteq r1, [sl], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -137183,15 +137183,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 92440 <__cxa_atexit@plt+0x85fe8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 92414 <__cxa_atexit@plt+0x85fbc> │ │ │ │ ldr r3, [pc, #52] @ 9242c <__cxa_atexit@plt+0x85fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 92430 <__cxa_atexit@plt+0x85fd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ @@ -137200,15 +137200,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 91c10 <__cxa_atexit@plt+0x857b8> │ │ │ │ mov r5, #8 │ │ │ │ b 92420 <__cxa_atexit@plt+0x85fc8> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ @@ -137228,21 +137228,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 924b0 <__cxa_atexit@plt+0x86058> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r4, [r6, #-2368] @ 0xfffff6c0 │ │ │ │ - strbeq r4, [r6, #-2344] @ 0xfffff6d8 │ │ │ │ + strbeq r4, [r6, #-2352] @ 0xfffff6d0 │ │ │ │ + strbeq r4, [r6, #-2328] @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 92500 <__cxa_atexit@plt+0x860a8> │ │ │ │ @@ -137256,17 +137256,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r6, #-2268] @ 0xfffff724 │ │ │ │ - strbeq r4, [r6, #-2892] @ 0xfffff4b4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r6, #-2252] @ 0xfffff734 │ │ │ │ + strbeq r4, [r6, #-2876] @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 92564 <__cxa_atexit@plt+0x8610c> │ │ │ │ @@ -137278,21 +137278,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 92578 <__cxa_atexit@plt+0x86120> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r4, [r6, #-2168] @ 0xfffff788 │ │ │ │ - strbeq r4, [r6, #-2144] @ 0xfffff7a0 │ │ │ │ + strbeq r4, [r6, #-2152] @ 0xfffff798 │ │ │ │ + strbeq r4, [r6, #-2128] @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 925c8 <__cxa_atexit@plt+0x86170> │ │ │ │ @@ -137306,17 +137306,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r6, #-2068] @ 0xfffff7ec │ │ │ │ - strbeq r4, [r6, #-2692] @ 0xfffff57c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r6, #-2052] @ 0xfffff7fc │ │ │ │ + strbeq r4, [r6, #-2676] @ 0xfffff58c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9262c <__cxa_atexit@plt+0x861d4> │ │ │ │ @@ -137328,21 +137328,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 92640 <__cxa_atexit@plt+0x861e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r4, [r6, #-1968] @ 0xfffff850 │ │ │ │ - strbeq r4, [r6, #-1944] @ 0xfffff868 │ │ │ │ + strbeq r4, [r6, #-1952] @ 0xfffff860 │ │ │ │ + strbeq r4, [r6, #-1928] @ 0xfffff878 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 92690 <__cxa_atexit@plt+0x86238> │ │ │ │ @@ -137356,17 +137356,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r6, #-1868] @ 0xfffff8b4 │ │ │ │ - strbeq r4, [r6, #-2492] @ 0xfffff644 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r6, #-1852] @ 0xfffff8c4 │ │ │ │ + strbeq r4, [r6, #-2476] @ 0xfffff654 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 926f4 <__cxa_atexit@plt+0x8629c> │ │ │ │ @@ -137378,21 +137378,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 92708 <__cxa_atexit@plt+0x862b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r4, [r6, #-1768] @ 0xfffff918 │ │ │ │ - strbeq r4, [r6, #-1744] @ 0xfffff930 │ │ │ │ + strbeq r4, [r6, #-1752] @ 0xfffff928 │ │ │ │ + strbeq r4, [r6, #-1728] @ 0xfffff940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 92758 <__cxa_atexit@plt+0x86300> │ │ │ │ @@ -137406,17 +137406,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r6, #-1668] @ 0xfffff97c │ │ │ │ - strbeq r4, [r6, #-2292] @ 0xfffff70c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r6, #-1652] @ 0xfffff98c │ │ │ │ + strbeq r4, [r6, #-2276] @ 0xfffff71c │ │ │ │ ldrbteq r1, [sl], #1868 @ 0x74c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92828 <__cxa_atexit@plt+0x863d0> │ │ │ │ @@ -137462,20 +137462,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - strbeq r4, [r6, #-1464] @ 0xfffffa48 │ │ │ │ - strbeq r4, [r6, #-2076] @ 0xfffff7e4 │ │ │ │ + strbeq r4, [r6, #-1448] @ 0xfffffa58 │ │ │ │ + strbeq r4, [r6, #-2060] @ 0xfffff7f4 │ │ │ │ ldrbteq r1, [sl], #1636 @ 0x664 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 928fc <__cxa_atexit@plt+0x864a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -137508,19 +137508,19 @@ │ │ │ │ mov r6, lr │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - strbeq r4, [r6, #-1300] @ 0xfffffaec │ │ │ │ - strbeq r4, [r6, #-1876] @ 0xfffff8ac │ │ │ │ + strbeq r4, [r6, #-1284] @ 0xfffffafc │ │ │ │ + strbeq r4, [r6, #-1860] @ 0xfffff8bc │ │ │ │ ldrbteq r1, [sl], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -137544,33 +137544,33 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ ldr r3, [pc, #28] @ 92994 <__cxa_atexit@plt+0x8653c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ - strbeq r4, [r6, #-1140] @ 0xfffffb8c │ │ │ │ - strbeq r4, [r6, #-1716] @ 0xfffff94c │ │ │ │ + strbeq r4, [r6, #-1124] @ 0xfffffb9c │ │ │ │ + strbeq r4, [r6, #-1700] @ 0xfffff95c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 929c8 <__cxa_atexit@plt+0x86570> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 929d0 <__cxa_atexit@plt+0x86578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r6, #-984] @ 0xfffffc28 │ │ │ │ + strbeq r4, [r6, #-968] @ 0xfffffc38 │ │ │ │ ldrbteq r1, [sl], #1256 @ 0x4e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92a4c <__cxa_atexit@plt+0x865f4> │ │ │ │ ldr lr, [pc, #96] @ 92a54 <__cxa_atexit@plt+0x865fc> │ │ │ │ @@ -137649,15 +137649,15 @@ │ │ │ │ b 92b3c <__cxa_atexit@plt+0x866e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r4, [r6, #-676] @ 0xfffffd5c │ │ │ │ + strbeq r4, [r6, #-660] @ 0xfffffd6c │ │ │ │ ldrbteq r1, [sl], #908 @ 0x38c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 92b98 <__cxa_atexit@plt+0x86740> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -137685,15 +137685,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ ldrbteq r1, [sl], #756 @ 0x2f4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -137743,22 +137743,22 @@ │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 9277c <__cxa_atexit@plt+0x86324> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - strbeq r4, [r6, #-260] @ 0xfffffefc │ │ │ │ + strbeq r4, [r6, #-244] @ 0xffffff0c │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - strbeq r4, [r6, #-396] @ 0xfffffe74 │ │ │ │ - strbeq r4, [r6, #-348] @ 0xfffffea4 │ │ │ │ - strbeq r4, [r6, #-340] @ 0xfffffeac │ │ │ │ - strbeq r4, [r6, #-1092] @ 0xfffffbbc │ │ │ │ + strbeq r4, [r6, #-380] @ 0xfffffe84 │ │ │ │ + strbeq r4, [r6, #-332] @ 0xfffffeb4 │ │ │ │ + strbeq r4, [r6, #-324] @ 0xfffffebc │ │ │ │ + strbeq r4, [r6, #-1076] @ 0xfffffbcc │ │ │ │ mov fp, r7 │ │ │ │ mov r9, #0 │ │ │ │ ldr lr, [pc, #176] @ 92d84 <__cxa_atexit@plt+0x8692c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #172] @ 92d88 <__cxa_atexit@plt+0x86930> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -137798,15 +137798,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 92d8c <__cxa_atexit@plt+0x86934> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r1, [sl], #300 @ 0x12c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -137840,15 +137840,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 92e34 <__cxa_atexit@plt+0x869dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ ldrbteq r1, [sl], #132 @ 0x84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -137890,15 +137890,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r3, [r6, #-3808] @ 0xfffff120 │ │ │ │ + strbeq r3, [r6, #-3792] @ 0xfffff130 │ │ │ │ ldrbteq r0, [sl], #3956 @ 0xf74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 92f28 <__cxa_atexit@plt+0x86ad0> │ │ │ │ ldr r3, [pc, #120] @ 92f8c <__cxa_atexit@plt+0x86b34> │ │ │ │ @@ -137920,23 +137920,23 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #4]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #32] @ 92f88 <__cxa_atexit@plt+0x86b30> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ - strbeq r4, [r6, #-212] @ 0xffffff2c │ │ │ │ + strbeq r4, [r6, #-196] @ 0xffffff3c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrbteq r0, [sl], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 93010 <__cxa_atexit@plt+0x86bb8> │ │ │ │ @@ -137961,15 +137961,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #4]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #124] @ 93088 <__cxa_atexit@plt+0x86c30> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [pc, #88] @ 93070 <__cxa_atexit@plt+0x86c18> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 93054 <__cxa_atexit@plt+0x86bfc> │ │ │ │ @@ -137978,29 +137978,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #4]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 93078 <__cxa_atexit@plt+0x86c20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - strbeq r3, [r6, #-4076] @ 0xfffff014 │ │ │ │ + strbeq r3, [r6, #-4060] @ 0xfffff024 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - strbeq r4, [r6, #-36] @ 0xffffffdc │ │ │ │ + strbeq r4, [r6, #-20] @ 0xffffffec │ │ │ │ ldrbteq r0, [sl], #3420 @ 0xd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -138016,52 +138016,52 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #52] @ 9310c <__cxa_atexit@plt+0x86cb4> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r9, [pc, #40] @ 93110 <__cxa_atexit@plt+0x86cb8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r3, [r6, #-3912] @ 0xfffff0b8 │ │ │ │ + strbeq r3, [r6, #-3896] @ 0xfffff0c8 │ │ │ │ ldrbteq r0, [sl], #3284 @ 0xcd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 93148 <__cxa_atexit@plt+0x86cf0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 9314c <__cxa_atexit@plt+0x86cf4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r3, [r6, #-3820] @ 0xfffff114 │ │ │ │ + strbeq r3, [r6, #-3804] @ 0xfffff124 │ │ │ │ ldrbteq r0, [sl], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 93178 <__cxa_atexit@plt+0x86d20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 9317c <__cxa_atexit@plt+0x86d24> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r3, [r6, #-3776] @ 0xfffff140 │ │ │ │ + strbeq r3, [r6, #-3760] @ 0xfffff150 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 931c4 <__cxa_atexit@plt+0x86d6c> │ │ │ │ @@ -138073,43 +138073,43 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r6, #-3724] @ 0xfffff174 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r6, #-3708] @ 0xfffff184 │ │ │ │ ldrbteq r0, [sl], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 93208 <__cxa_atexit@plt+0x86db0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 9320c <__cxa_atexit@plt+0x86db4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r3, [r6, #-3640] @ 0xfffff1c8 │ │ │ │ + strbeq r3, [r6, #-3624] @ 0xfffff1d8 │ │ │ │ ldrbteq r0, [sl], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 93238 <__cxa_atexit@plt+0x86de0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 9323c <__cxa_atexit@plt+0x86de4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r3, [r6, #-3584] @ 0xfffff200 │ │ │ │ + strbeq r3, [r6, #-3568] @ 0xfffff210 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 93284 <__cxa_atexit@plt+0x86e2c> │ │ │ │ @@ -138121,52 +138121,52 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r6, #-3532] @ 0xfffff234 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r6, #-3516] @ 0xfffff244 │ │ │ │ ldrbteq r0, [sl], #2980 @ 0xba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 932cc <__cxa_atexit@plt+0x86e74> │ │ │ │ ldr r2, [pc, #32] @ 932d4 <__cxa_atexit@plt+0x86e7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 932d8 <__cxa_atexit@plt+0x86e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6, #-2780] @ 0xfffff524 │ │ │ │ - strbeq r3, [r6, #-3308] @ 0xfffff314 │ │ │ │ + strbeq r3, [r6, #-2764] @ 0xfffff534 │ │ │ │ + strbeq r3, [r6, #-3292] @ 0xfffff324 │ │ │ │ ldrbteq r0, [sl], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 93314 <__cxa_atexit@plt+0x86ebc> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 9331c <__cxa_atexit@plt+0x86ec4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 93320 <__cxa_atexit@plt+0x86ec8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6, #-2740] @ 0xfffff54c │ │ │ │ - strbeq r3, [r6, #-3452] @ 0xfffff284 │ │ │ │ + strbeq r3, [r6, #-2724] @ 0xfffff55c │ │ │ │ + strbeq r3, [r6, #-3436] @ 0xfffff294 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 93358 <__cxa_atexit@plt+0x86f00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -138174,15 +138174,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 93370 <__cxa_atexit@plt+0x86f18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6, #-2632] @ 0xfffff5b8 │ │ │ │ + strbeq r3, [r6, #-2616] @ 0xfffff5c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 93410 <__cxa_atexit@plt+0x86fb8> │ │ │ │ ldr r3, [pc, #172] @ 93430 <__cxa_atexit@plt+0x86fd8> │ │ │ │ @@ -138225,18 +138225,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r3, [r6, #-2520] @ 0xfffff628 │ │ │ │ + strbeq r3, [r6, #-2504] @ 0xfffff638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 934a4 <__cxa_atexit@plt+0x8704c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -138263,17 +138263,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r3, [r6, #-2344] @ 0xfffff6d8 │ │ │ │ + strbeq r3, [r6, #-2328] @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 93504 <__cxa_atexit@plt+0x870ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -138281,15 +138281,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 9351c <__cxa_atexit@plt+0x870c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6, #-2204] @ 0xfffff764 │ │ │ │ + strbeq r3, [r6, #-2188] @ 0xfffff774 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 935bc <__cxa_atexit@plt+0x87164> │ │ │ │ ldr r3, [pc, #172] @ 935dc <__cxa_atexit@plt+0x87184> │ │ │ │ @@ -138332,18 +138332,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r3, [r6, #-2092] @ 0xfffff7d4 │ │ │ │ + strbeq r3, [r6, #-2076] @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 93650 <__cxa_atexit@plt+0x871f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -138370,17 +138370,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r3, [r6, #-1916] @ 0xfffff884 │ │ │ │ + strbeq r3, [r6, #-1900] @ 0xfffff894 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 936b0 <__cxa_atexit@plt+0x87258> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -138388,15 +138388,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 936c8 <__cxa_atexit@plt+0x87270> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6, #-1776] @ 0xfffff910 │ │ │ │ + strbeq r3, [r6, #-1760] @ 0xfffff920 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 93768 <__cxa_atexit@plt+0x87310> │ │ │ │ ldr r3, [pc, #172] @ 93788 <__cxa_atexit@plt+0x87330> │ │ │ │ @@ -138439,18 +138439,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r3, [r6, #-1664] @ 0xfffff980 │ │ │ │ + strbeq r3, [r6, #-1648] @ 0xfffff990 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 937fc <__cxa_atexit@plt+0x873a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -138477,17 +138477,17 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r3, [r6, #-1488] @ 0xfffffa30 │ │ │ │ + strbeq r3, [r6, #-1472] @ 0xfffffa40 │ │ │ │ ldrbteq r0, [sl], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 938bc <__cxa_atexit@plt+0x87464> │ │ │ │ @@ -138516,26 +138516,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r3, sl, lr} │ │ │ │ str r9, [r5, #16] │ │ │ │ ldr r7, [pc, #44] @ 938e4 <__cxa_atexit@plt+0x8748c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r6, #-1332] @ 0xfffffacc │ │ │ │ + strbeq r3, [r6, #-1316] @ 0xfffffadc │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r3, [r6, #-1784] @ 0xfffff908 │ │ │ │ + strbeq r3, [r6, #-1768] @ 0xfffff918 │ │ │ │ ldrbteq r0, [sl], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 93920 <__cxa_atexit@plt+0x874c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -138543,15 +138543,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #16] @ 93924 <__cxa_atexit@plt+0x874cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ b 6d350 <__cxa_atexit@plt+0x60ef8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r3, [r6, #-1236] @ 0xfffffb2c │ │ │ │ + strbeq r3, [r6, #-1220] @ 0xfffffb3c │ │ │ │ ldrbteq r0, [sl], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 93958 <__cxa_atexit@plt+0x87500> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -138589,15 +138589,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #108] @ 93a44 <__cxa_atexit@plt+0x875ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 93a2c <__cxa_atexit@plt+0x875d4> │ │ │ │ ldr lr, [pc, #76] @ 93a48 <__cxa_atexit@plt+0x875f0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -138608,25 +138608,25 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r2] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - strbeq r3, [r6, #-1716] @ 0xfffff94c │ │ │ │ + strbeq r3, [r6, #-1700] @ 0xfffff95c │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - strbeq r3, [r6, #-948] @ 0xfffffc4c │ │ │ │ - strbeq r3, [r6, #-924] @ 0xfffffc64 │ │ │ │ + strbeq r3, [r6, #-932] @ 0xfffffc5c │ │ │ │ + strbeq r3, [r6, #-908] @ 0xfffffc74 │ │ │ │ ldrbteq r0, [sl], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -138641,15 +138641,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #96] @ 93b08 <__cxa_atexit@plt+0x876b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 93af4 <__cxa_atexit@plt+0x8769c> │ │ │ │ ldr r2, [pc, #76] @ 93b0c <__cxa_atexit@plt+0x876b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #72] @ 93b10 <__cxa_atexit@plt+0x876b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [pc, #68] @ 93b14 <__cxa_atexit@plt+0x876bc> │ │ │ │ @@ -138658,24 +138658,24 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ - strbeq r3, [r6, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq r3, [r6, #-1492] @ 0xfffffa2c │ │ │ │ muleq r0, r0, r5 │ │ │ │ - strbeq r3, [r6, #-740] @ 0xfffffd1c │ │ │ │ - strbeq r3, [r6, #-744] @ 0xfffffd18 │ │ │ │ + strbeq r3, [r6, #-724] @ 0xfffffd2c │ │ │ │ + strbeq r3, [r6, #-728] @ 0xfffffd28 │ │ │ │ ldrbteq r0, [sl], #784 @ 0x310 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 93b68 <__cxa_atexit@plt+0x87710> │ │ │ │ @@ -138700,17 +138700,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #3 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r9, [pc, #8] @ 93ba0 <__cxa_atexit@plt+0x87748> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ - strbeq r3, [r6, #-1176] @ 0xfffffb68 │ │ │ │ + strbeq r3, [r6, #-1160] @ 0xfffffb78 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -138727,15 +138727,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ b 936c8 <__cxa_atexit@plt+0x87270> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -138749,21 +138749,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 93c74 <__cxa_atexit@plt+0x8781c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r3, [r6, #-380] @ 0xfffffe84 │ │ │ │ - strbeq r3, [r6, #-356] @ 0xfffffe9c │ │ │ │ + strbeq r3, [r6, #-364] @ 0xfffffe94 │ │ │ │ + strbeq r3, [r6, #-340] @ 0xfffffeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 93cc4 <__cxa_atexit@plt+0x8786c> │ │ │ │ @@ -138777,17 +138777,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r6, #-280] @ 0xfffffee8 │ │ │ │ - strbeq r3, [r6, #-904] @ 0xfffffc78 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r6, #-264] @ 0xfffffef8 │ │ │ │ + strbeq r3, [r6, #-888] @ 0xfffffc88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138801,15 +138801,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ b 9351c <__cxa_atexit@plt+0x870c4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -138823,21 +138823,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 93d9c <__cxa_atexit@plt+0x87944> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r3, [r6, #-84] @ 0xffffffac │ │ │ │ - strbeq r3, [r6, #-60] @ 0xffffffc4 │ │ │ │ + strbeq r3, [r6, #-68] @ 0xffffffbc │ │ │ │ + strbeq r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 93dec <__cxa_atexit@plt+0x87994> │ │ │ │ @@ -138851,17 +138851,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r6, #-4080] @ 0xfffff010 │ │ │ │ - strbeq r3, [r6, #-608] @ 0xfffffda0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r6, #-4064] @ 0xfffff020 │ │ │ │ + strbeq r3, [r6, #-592] @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138875,15 +138875,15 @@ │ │ │ │ str r3, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ b 93370 <__cxa_atexit@plt+0x86f18> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -138897,21 +138897,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 93ec4 <__cxa_atexit@plt+0x87a6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r2, [r6, #-3884] @ 0xfffff0d4 │ │ │ │ - strbeq r2, [r6, #-3860] @ 0xfffff0ec │ │ │ │ + strbeq r2, [r6, #-3868] @ 0xfffff0e4 │ │ │ │ + strbeq r2, [r6, #-3844] @ 0xfffff0fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 93f14 <__cxa_atexit@plt+0x87abc> │ │ │ │ @@ -138925,17 +138925,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r6, #-3784] @ 0xfffff138 │ │ │ │ - strbeq r3, [r6, #-312] @ 0xfffffec8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r6, #-3768] @ 0xfffff148 │ │ │ │ + strbeq r3, [r6, #-296] @ 0xfffffed8 │ │ │ │ ldrbteq pc, [r9], #3828 @ 0xef4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138945,18 +138945,18 @@ │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #36] @ 93f80 <__cxa_atexit@plt+0x87b28> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -138970,21 +138970,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 93fe8 <__cxa_atexit@plt+0x87b90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r2, [r6, #-3592] @ 0xfffff1f8 │ │ │ │ - strbeq r2, [r6, #-3568] @ 0xfffff210 │ │ │ │ + strbeq r2, [r6, #-3576] @ 0xfffff208 │ │ │ │ + strbeq r2, [r6, #-3552] @ 0xfffff220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 94038 <__cxa_atexit@plt+0x87be0> │ │ │ │ @@ -138998,17 +138998,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r6, #-3492] @ 0xfffff25c │ │ │ │ - strbeq r3, [r6, #-20] @ 0xffffffec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r6, #-3476] @ 0xfffff26c │ │ │ │ + strbeq r3, [r6, #-4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 94098 <__cxa_atexit@plt+0x87c40> │ │ │ │ @@ -139022,17 +139022,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r6, #-3396] @ 0xfffff2bc │ │ │ │ - strbeq r2, [r6, #-4020] @ 0xfffff04c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r6, #-3380] @ 0xfffff2cc │ │ │ │ + strbeq r2, [r6, #-4004] @ 0xfffff05c │ │ │ │ ldrbteq pc, [r9], #3544 @ 0xdd8 @ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -139098,19 +139098,19 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ - strbeq r2, [r6, #-3168] @ 0xfffff3a0 │ │ │ │ - strbeq r2, [r6, #-3712] @ 0xfffff180 │ │ │ │ + strbeq r2, [r6, #-3152] @ 0xfffff3b0 │ │ │ │ + strbeq r2, [r6, #-3696] @ 0xfffff190 │ │ │ │ ldrbteq pc, [r9], #3236 @ 0xca4 @ │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -139143,18 +139143,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 94290 <__cxa_atexit@plt+0x87e38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr fp, [sp] │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - strbeq r2, [r6, #-2976] @ 0xfffff460 │ │ │ │ - strbeq r2, [r6, #-3516] @ 0xfffff244 │ │ │ │ + strbeq r2, [r6, #-2960] @ 0xfffff470 │ │ │ │ + strbeq r2, [r6, #-3500] @ 0xfffff254 │ │ │ │ ldrbteq pc, [r9], #3060 @ 0xbf4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 942f8 <__cxa_atexit@plt+0x87ea0> │ │ │ │ @@ -139176,15 +139176,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [r6, #-2756] @ 0xfffff53c │ │ │ │ + strbeq r2, [r6, #-2740] @ 0xfffff54c │ │ │ │ ldrbteq pc, [r9], #2940 @ 0xb7c @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 943a0 <__cxa_atexit@plt+0x87f48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -139216,16 +139216,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - strbeq r2, [r6, #-2620] @ 0xfffff5c4 │ │ │ │ - strbeq r2, [r6, #-2552] @ 0xfffff608 │ │ │ │ + strbeq r2, [r6, #-2604] @ 0xfffff5d4 │ │ │ │ + strbeq r2, [r6, #-2536] @ 0xfffff618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -139239,15 +139239,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r6, #-2468] @ 0xfffff65c │ │ │ │ + strbeq r2, [r6, #-2452] @ 0xfffff66c │ │ │ │ ldrbteq pc, [r9], #2688 @ 0xa80 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9449c <__cxa_atexit@plt+0x88044> │ │ │ │ ldr lr, [pc, #124] @ 944a4 <__cxa_atexit@plt+0x8804c> │ │ │ │ @@ -139280,15 +139280,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r2, [r6, #-2376] @ 0xfffff6b8 │ │ │ │ + strbeq r2, [r6, #-2360] @ 0xfffff6c8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrbteq pc, [r9], #2520 @ 0x9d8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -139471,21 +139471,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b 9479c <__cxa_atexit@plt+0x88344> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - strbeq r2, [r6, #-1708] @ 0xfffff954 │ │ │ │ - strbeq r2, [r6, #-1660] @ 0xfffff984 │ │ │ │ - strbeq r2, [r6, #-1652] @ 0xfffff98c │ │ │ │ - strbeq r2, [r6, #-2404] @ 0xfffff69c │ │ │ │ + strbeq r2, [r6, #-1692] @ 0xfffff964 │ │ │ │ + strbeq r2, [r6, #-1644] @ 0xfffff994 │ │ │ │ + strbeq r2, [r6, #-1636] @ 0xfffff99c │ │ │ │ + strbeq r2, [r6, #-2388] @ 0xfffff6ac │ │ │ │ mov fp, r7 │ │ │ │ mov r9, #0 │ │ │ │ ldr lr, [pc, #180] @ 94884 <__cxa_atexit@plt+0x8842c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #176] @ 94888 <__cxa_atexit@plt+0x88430> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -139526,15 +139526,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 9488c <__cxa_atexit@plt+0x88434> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq pc, [r9], #1528 @ 0x5f8 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -139568,15 +139568,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 94934 <__cxa_atexit@plt+0x884dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ ldrbteq pc, [r9], #1360 @ 0x550 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -139595,15 +139595,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r6, #-1044] @ 0xfffffbec │ │ │ │ + strbeq r2, [r6, #-1028] @ 0xfffffbfc │ │ │ │ ldrbteq pc, [r9], #1332 @ 0x534 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 949e8 <__cxa_atexit@plt+0x88590> │ │ │ │ ldr r3, [pc, #56] @ 949f0 <__cxa_atexit@plt+0x88598> │ │ │ │ @@ -139811,22 +139811,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc628 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - strbeq r2, [r6, #-1432] @ 0xfffffa68 │ │ │ │ + strbeq r2, [r6, #-1416] @ 0xfffffa78 │ │ │ │ ldrbteq pc, [r9], #440 @ 0x1b8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -139897,24 +139897,24 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r1, [r6, #-3948] @ 0xfffff094 │ │ │ │ + strbeq r1, [r6, #-3932] @ 0xfffff0a4 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - strbeq r2, [r6, #-20] @ 0xffffffec │ │ │ │ - strbeq r2, [r6, #-12] │ │ │ │ - strbeq r2, [r6, #-764] @ 0xfffffd04 │ │ │ │ - strbeq r2, [r6, #-0] │ │ │ │ + strbeq r2, [r6, #-4] │ │ │ │ + strbeq r1, [r6, #-4092] @ 0xfffff004 │ │ │ │ + strbeq r2, [r6, #-748] @ 0xfffffd14 │ │ │ │ + strbeq r1, [r6, #-4080] @ 0xfffff010 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, #0 │ │ │ │ ldr lr, [pc, #168] @ 94f2c <__cxa_atexit@plt+0x88ad4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, #164] @ 94f30 <__cxa_atexit@plt+0x88ad8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -139952,15 +139952,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 94f34 <__cxa_atexit@plt+0x88adc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq lr, [r9], #3988 @ 0xf94 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -139996,15 +139996,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 94fe4 <__cxa_atexit@plt+0x88b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrbteq lr, [r9], #3812 @ 0xee4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -140041,15 +140041,15 @@ │ │ │ │ b 945b0 <__cxa_atexit@plt+0x88158> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r1, [r6, #-3360] @ 0xfffff2e0 │ │ │ │ + strbeq r1, [r6, #-3344] @ 0xfffff2f0 │ │ │ │ ldrbteq lr, [r9], #3644 @ 0xe3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #36] @ 950d0 <__cxa_atexit@plt+0x88c78> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -140059,15 +140059,15 @@ │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #12] @ 950d4 <__cxa_atexit@plt+0x88c7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b 945b0 <__cxa_atexit@plt+0x88158> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r1, [r6, #-3264] @ 0xfffff340 │ │ │ │ + strbeq r1, [r6, #-3248] @ 0xfffff350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r9], #3644 @ 0xe3c │ │ │ │ @@ -140085,15 +140085,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 94b78 <__cxa_atexit@plt+0x88720> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [r6, #-3188] @ 0xfffff38c │ │ │ │ + strbeq r1, [r6, #-3172] @ 0xfffff39c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95198 <__cxa_atexit@plt+0x88d40> │ │ │ │ @@ -140107,21 +140107,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 951ac <__cxa_atexit@plt+0x88d54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r1, [r6, #-3148] @ 0xfffff3b4 │ │ │ │ - strbeq r1, [r6, #-3116] @ 0xfffff3d4 │ │ │ │ + strbeq r1, [r6, #-3132] @ 0xfffff3c4 │ │ │ │ + strbeq r1, [r6, #-3100] @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 951fc <__cxa_atexit@plt+0x88da4> │ │ │ │ @@ -140135,17 +140135,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r6, #-3040] @ 0xfffff420 │ │ │ │ - strbeq r1, [r6, #-3664] @ 0xfffff1b0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r6, #-3024] @ 0xfffff430 │ │ │ │ + strbeq r1, [r6, #-3648] @ 0xfffff1c0 │ │ │ │ ldrbteq lr, [r9], #3372 @ 0xd2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 952b4 <__cxa_atexit@plt+0x88e5c> │ │ │ │ @@ -140187,15 +140187,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r1, [r6, #-2880] @ 0xfffff4c0 │ │ │ │ + strbeq r1, [r6, #-2864] @ 0xfffff4d0 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ ldrbteq lr, [r9], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 95308 <__cxa_atexit@plt+0x88eb0> │ │ │ │ @@ -140240,22 +140240,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ - strbeq r1, [r6, #-2640] @ 0xfffff5b0 │ │ │ │ - strbeq r1, [r6, #-3236] @ 0xfffff35c │ │ │ │ + strbeq r1, [r6, #-2624] @ 0xfffff5c0 │ │ │ │ + strbeq r1, [r6, #-3220] @ 0xfffff36c │ │ │ │ ldrbteq lr, [r9], #2628 @ 0xa44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [pc, #16] @ 953f8 <__cxa_atexit@plt+0x88fa0> │ │ │ │ @@ -140298,16 +140298,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r6, #-3016] @ 0xfffff438 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r6, #-3000] @ 0xfffff448 │ │ │ │ ldrbteq lr, [r9], #2724 @ 0xaa4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 95530 <__cxa_atexit@plt+0x890d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -140337,20 +140337,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r1, [r6, #-2252] @ 0xfffff734 │ │ │ │ - strbeq r1, [r6, #-2848] @ 0xfffff4e0 │ │ │ │ + strbeq r1, [r6, #-2236] @ 0xfffff744 │ │ │ │ + strbeq r1, [r6, #-2832] @ 0xfffff4f0 │ │ │ │ ldrbteq lr, [r9], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140371,19 +140371,19 @@ │ │ │ │ str lr, [r5, #8] │ │ │ │ ldr r3, [pc, #32] @ 955c4 <__cxa_atexit@plt+0x8916c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r1, [r6, #-2100] @ 0xfffff7cc │ │ │ │ - strbeq r1, [r6, #-2696] @ 0xfffff578 │ │ │ │ + strbeq r1, [r6, #-2084] @ 0xfffff7dc │ │ │ │ + strbeq r1, [r6, #-2680] @ 0xfffff588 │ │ │ │ ldrbteq lr, [r9], #2116 @ 0x844 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 95618 <__cxa_atexit@plt+0x891c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -140448,16 +140448,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r6, #-2416] @ 0xfffff690 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r6, #-2400] @ 0xfffff6a0 │ │ │ │ ldrbteq lr, [r9], #2120 @ 0x848 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -140502,16 +140502,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 957c8 <__cxa_atexit@plt+0x89370> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r6, #-1672] @ 0xfffff978 │ │ │ │ - strbeq r1, [r6, #-1596] @ 0xfffff9c4 │ │ │ │ + strbeq r1, [r6, #-1656] @ 0xfffff988 │ │ │ │ + strbeq r1, [r6, #-1580] @ 0xfffff9d4 │ │ │ │ ldrbteq lr, [r9], #1964 @ 0x7ac │ │ │ │ ldrbteq lr, [r9], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95818 <__cxa_atexit@plt+0x893c0> │ │ │ │ @@ -140523,20 +140523,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [pc, #24] @ 95828 <__cxa_atexit@plt+0x893d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r1, [r6, #-1428] @ 0xfffffa6c │ │ │ │ - strbeq r1, [r6, #-1952] @ 0xfffff860 │ │ │ │ + strbeq r1, [r6, #-1412] @ 0xfffffa7c │ │ │ │ + strbeq r1, [r6, #-1936] @ 0xfffff870 │ │ │ │ ldrbteq lr, [r9], #1884 @ 0x75c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 6d350 <__cxa_atexit@plt+0x60ef8> │ │ │ │ @@ -140569,48 +140569,48 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r6, #-1308] @ 0xfffffae4 │ │ │ │ + strbeq r1, [r6, #-1292] @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95908 <__cxa_atexit@plt+0x894b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 95910 <__cxa_atexit@plt+0x894b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r6, #-1176] @ 0xfffffb68 │ │ │ │ + strbeq r1, [r6, #-1160] @ 0xfffffb78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95948 <__cxa_atexit@plt+0x894f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 95950 <__cxa_atexit@plt+0x894f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r6, #-1112] @ 0xfffffba8 │ │ │ │ + strbeq r1, [r6, #-1096] @ 0xfffffbb8 │ │ │ │ ldrbteq lr, [r9], #1300 @ 0x514 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95994 <__cxa_atexit@plt+0x8953c> │ │ │ │ ldr r2, [pc, #40] @ 9599c <__cxa_atexit@plt+0x89544> │ │ │ │ @@ -140618,19 +140618,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 959a0 <__cxa_atexit@plt+0x89548> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r1, [r6, #-1032] @ 0xfffffbf8 │ │ │ │ + strbeq r1, [r6, #-1016] @ 0xfffffc08 │ │ │ │ ldrbteq lr, [r9], #1220 @ 0x4c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 959f8 <__cxa_atexit@plt+0x895a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -140641,47 +140641,47 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #32] @ 959fc <__cxa_atexit@plt+0x895a4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #20] @ 95a00 <__cxa_atexit@plt+0x895a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r1, [r6, #-1616] @ 0xfffff9b0 │ │ │ │ + strbeq r1, [r6, #-1600] @ 0xfffff9c0 │ │ │ │ ldrbteq lr, [r9], #1124 @ 0x464 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 95a38 <__cxa_atexit@plt+0x895e0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 95a3c <__cxa_atexit@plt+0x895e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r6, #-1544] @ 0xfffff9f8 │ │ │ │ + strbeq r1, [r6, #-1528] @ 0xfffffa08 │ │ │ │ ldrbteq lr, [r9], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 95a68 <__cxa_atexit@plt+0x89610> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 95a6c <__cxa_atexit@plt+0x89614> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r1, [r6, #-1488] @ 0xfffffa30 │ │ │ │ + strbeq r1, [r6, #-1472] @ 0xfffffa40 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95ab4 <__cxa_atexit@plt+0x8965c> │ │ │ │ @@ -140693,16 +140693,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r6, #-1436] @ 0xfffffa64 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r6, #-1420] @ 0xfffffa74 │ │ │ │ ldrbteq lr, [r9], #928 @ 0x3a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -140712,15 +140712,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrbteq lr, [r9], #836 @ 0x344 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -140834,24 +140834,24 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 95d10 <__cxa_atexit@plt+0x898b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #36] @ 95d14 <__cxa_atexit@plt+0x898bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrbteq lr, [r9], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strbeq r1, [r6, #-704] @ 0xfffffd40 │ │ │ │ + strbeq r1, [r6, #-688] @ 0xfffffd50 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ ldrbteq lr, [r9], #640 @ 0x280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -140887,21 +140887,21 @@ │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #36] @ 95dd8 <__cxa_atexit@plt+0x89980> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #28] @ 95ddc <__cxa_atexit@plt+0x89984> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r1, [r6, #-496] @ 0xfffffe10 │ │ │ │ + strbeq r1, [r6, #-480] @ 0xfffffe20 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ ldrbteq lr, [r9], #412 @ 0x19c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -140930,50 +140930,50 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 95e98 <__cxa_atexit@plt+0x89a40> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r0, [r6, #-3920] @ 0xfffff0b0 │ │ │ │ + strbeq r0, [r6, #-3904] @ 0xfffff0c0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r1, [r6, #-448] @ 0xfffffe40 │ │ │ │ + strbeq r1, [r6, #-432] @ 0xfffffe50 │ │ │ │ ldrbteq lr, [r9], #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 95ed0 <__cxa_atexit@plt+0x89a78> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 95ed4 <__cxa_atexit@plt+0x89a7c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r6, #-356] @ 0xfffffe9c │ │ │ │ + strbeq r1, [r6, #-340] @ 0xfffffeac │ │ │ │ ldrbteq sp, [r9], #3788 @ 0xecc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 95f00 <__cxa_atexit@plt+0x89aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 95f04 <__cxa_atexit@plt+0x89aac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq sp, [r9], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -140987,16 +140987,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r6, #-260] @ 0xfffffefc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r6, #-244] @ 0xffffff0c │ │ │ │ ldrbteq lr, [r9], #88 @ 0x58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp fp, sl │ │ │ │ bhi 96038 <__cxa_atexit@plt+0x89be0> │ │ │ │ @@ -141055,18 +141055,18 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq r0, [r6, #-3572] @ 0xfffff20c │ │ │ │ + strbeq r0, [r6, #-3556] @ 0xfffff21c │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - strbeq r0, [r6, #-3624] @ 0xfffff1d8 │ │ │ │ - strbeq r1, [r6, #-544] @ 0xfffffde0 │ │ │ │ + strbeq r0, [r6, #-3608] @ 0xfffff1e8 │ │ │ │ + strbeq r1, [r6, #-528] @ 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ ldrbteq sp, [r9], #3820 @ 0xeec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 960d0 <__cxa_atexit@plt+0x89c78> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -141079,15 +141079,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ 960d8 <__cxa_atexit@plt+0x89c80> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq sp, [r9], #3332 @ 0xd04 │ │ │ │ ldrbteq sp, [r9], #3724 @ 0xe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -141097,39 +141097,39 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 96114 <__cxa_atexit@plt+0x89cbc> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq sp, [r9], #3260 @ 0xcbc │ │ │ │ ldrbteq sp, [r9], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 96140 <__cxa_atexit@plt+0x89ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 96144 <__cxa_atexit@plt+0x89cec> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r6, #-3832] @ 0xfffff108 │ │ │ │ + strbeq r0, [r6, #-3816] @ 0xfffff118 │ │ │ │ ldrbteq sp, [r9], #3204 @ 0xc84 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 96170 <__cxa_atexit@plt+0x89d18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 96174 <__cxa_atexit@plt+0x89d1c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq sp, [r9], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -141143,16 +141143,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r6, #-3732] @ 0xfffff16c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r6, #-3716] @ 0xfffff17c │ │ │ │ ldrbteq sp, [r9], #3556 @ 0xde4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -141181,16 +141181,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 96264 <__cxa_atexit@plt+0x89e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - strbeq r0, [r6, #-3076] @ 0xfffff3fc │ │ │ │ - strbeq r0, [r6, #-3000] @ 0xfffff448 │ │ │ │ + strbeq r0, [r6, #-3060] @ 0xfffff40c │ │ │ │ + strbeq r0, [r6, #-2984] @ 0xfffff458 │ │ │ │ ldrbteq sp, [r9], #3464 @ 0xd88 │ │ │ │ ldrbteq sp, [r9], #3468 @ 0xd8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ @@ -141216,15 +141216,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 962e0 <__cxa_atexit@plt+0x89e88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r9], #3380 @ 0xd34 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r0, [r6, #-3528] @ 0xfffff238 │ │ │ │ + strbeq r0, [r6, #-3512] @ 0xfffff248 │ │ │ │ ldrbteq sp, [r9], #3340 @ 0xd0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5], #-8 │ │ │ │ @@ -141243,17 +141243,17 @@ │ │ │ │ mov r8, r2 │ │ │ │ b c1958 <__cxa_atexit@plt+0xb5500> │ │ │ │ ldr r3, [pc, #24] @ 96360 <__cxa_atexit@plt+0x89f08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r0, [r6, #-3392] @ 0xfffff2c0 │ │ │ │ + strbeq r0, [r6, #-3376] @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq sp, [r9], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -141269,17 +141269,17 @@ │ │ │ │ str r2, [r8, #8] │ │ │ │ b c1958 <__cxa_atexit@plt+0xb5500> │ │ │ │ ldr r3, [pc, #24] @ 963c8 <__cxa_atexit@plt+0x89f70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r0, [r6, #-3284] @ 0xfffff32c │ │ │ │ + strbeq r0, [r6, #-3268] @ 0xfffff33c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r7 │ │ │ │ bge 963f4 <__cxa_atexit@plt+0x89f9c> │ │ │ │ ldr r7, [pc, #52] @ 9641c <__cxa_atexit@plt+0x89fc4> │ │ │ │ @@ -141287,41 +141287,41 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bne 96408 <__cxa_atexit@plt+0x89fb0> │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [pc, #16] @ 96420 <__cxa_atexit@plt+0x89fc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r6, #-3592] @ 0xfffff1f8 │ │ │ │ - strbeq r0, [r6, #-3556] @ 0xfffff21c │ │ │ │ + strbeq r0, [r6, #-3576] @ 0xfffff208 │ │ │ │ + strbeq r0, [r6, #-3540] @ 0xfffff22c │ │ │ │ ldrbteq sp, [r9], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96460 <__cxa_atexit@plt+0x8a008> │ │ │ │ ldr r2, [pc, #36] @ 96468 <__cxa_atexit@plt+0x8a010> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 9646c <__cxa_atexit@plt+0x8a014> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r9], #3016 @ 0xbc8 │ │ │ │ - strbeq r0, [r6, #-2372] @ 0xfffff6bc │ │ │ │ + strbeq r0, [r6, #-2356] @ 0xfffff6cc │ │ │ │ ldrbteq sp, [r9], #2960 @ 0xb90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9650c <__cxa_atexit@plt+0x8a0b4> │ │ │ │ @@ -141362,19 +141362,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrbteq sp, [r9], #2816 @ 0xb00 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq r0, [r6, #-3360] @ 0xfffff2e0 │ │ │ │ + strbeq r0, [r6, #-3344] @ 0xfffff2f0 │ │ │ │ ldrbteq sp, [r9], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141393,45 +141393,45 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r0, [r6, #-3180] @ 0xfffff394 │ │ │ │ + strbeq r0, [r6, #-3164] @ 0xfffff3a4 │ │ │ │ ldrbteq sp, [r9], #2652 @ 0xa5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 96614 <__cxa_atexit@plt+0x8a1bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9660c <__cxa_atexit@plt+0x8a1b4> │ │ │ │ ldr r7, [pc, #48] @ 9661c <__cxa_atexit@plt+0x8a1c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ 96620 <__cxa_atexit@plt+0x8a1c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 96624 <__cxa_atexit@plt+0x8a1cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r6, #-1936] @ 0xfffff870 │ │ │ │ - strbeq r0, [r6, #-2664] @ 0xfffff598 │ │ │ │ - strbeq r0, [r6, #-2660] @ 0xfffff59c │ │ │ │ + strbeq r0, [r6, #-1920] @ 0xfffff880 │ │ │ │ + strbeq r0, [r6, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq r0, [r6, #-2644] @ 0xfffff5ac │ │ │ │ ldrbteq sp, [r9], #2556 @ 0x9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96668 <__cxa_atexit@plt+0x8a210> │ │ │ │ ldr r2, [pc, #40] @ 96670 <__cxa_atexit@plt+0x8a218> │ │ │ │ @@ -141439,19 +141439,19 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 96674 <__cxa_atexit@plt+0x8a21c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r9], #2532 @ 0x9e4 │ │ │ │ - strbeq r0, [r6, #-1852] @ 0xfffff8c4 │ │ │ │ + strbeq r0, [r6, #-1836] @ 0xfffff8d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -141459,33 +141459,33 @@ │ │ │ │ ldr r7, [pc, #48] @ 966d0 <__cxa_atexit@plt+0x8a278> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ 966d4 <__cxa_atexit@plt+0x8a27c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ 966d8 <__cxa_atexit@plt+0x8a280> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq r0, [r6, #-2492] @ 0xfffff644 │ │ │ │ + strbeq r0, [r6, #-2476] @ 0xfffff654 │ │ │ │ ldrbteq sp, [r9], #2428 @ 0x97c │ │ │ │ ldrbteq sp, [r9], #2428 @ 0x97c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9674c <__cxa_atexit@plt+0x8a2f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 96744 <__cxa_atexit@plt+0x8a2ec> │ │ │ │ ldr r3, [pc, #68] @ 96754 <__cxa_atexit@plt+0x8a2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 96758 <__cxa_atexit@plt+0x8a300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -141494,23 +141494,23 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #105 @ 0x69 │ │ │ │ add r8, r5, #768 @ 0x300 │ │ │ │ ldr sl, [pc, #40] @ 96760 <__cxa_atexit@plt+0x8a308> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r9], #2364 @ 0x93c │ │ │ │ - strbeq r0, [r6, #-1636] @ 0xfffff99c │ │ │ │ - strbeq r0, [r6, #-2624] @ 0xfffff5c0 │ │ │ │ - strbeq r0, [r6, #-2296] @ 0xfffff708 │ │ │ │ + strbeq r0, [r6, #-1620] @ 0xfffff9ac │ │ │ │ + strbeq r0, [r6, #-2608] @ 0xfffff5d0 │ │ │ │ + strbeq r0, [r6, #-2280] @ 0xfffff718 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 967d8 <__cxa_atexit@plt+0x8a380> │ │ │ │ ldr r2, [pc, #116] @ 967f4 <__cxa_atexit@plt+0x8a39c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141538,18 +141538,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r0, [r6, #-1540] @ 0xfffff9fc │ │ │ │ - strbeq r0, [r6, #-2300] @ 0xfffff704 │ │ │ │ + strbeq r0, [r6, #-1524] @ 0xfffffa0c │ │ │ │ + strbeq r0, [r6, #-2284] @ 0xfffff714 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 96834 <__cxa_atexit@plt+0x8a3dc> │ │ │ │ @@ -141557,70 +141557,70 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r6, #-2192] @ 0xfffff770 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r6, #-2176] @ 0xfffff780 │ │ │ │ ldrbteq sp, [r9], #1524 @ 0x5f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9687c <__cxa_atexit@plt+0x8a424> │ │ │ │ ldr r2, [pc, #32] @ 96884 <__cxa_atexit@plt+0x8a42c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 96888 <__cxa_atexit@plt+0x8a430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r6, #-1324] @ 0xfffffad4 │ │ │ │ - strbeq r0, [r6, #-1852] @ 0xfffff8c4 │ │ │ │ + strbeq r0, [r6, #-1308] @ 0xfffffae4 │ │ │ │ + strbeq r0, [r6, #-1836] @ 0xfffff8d4 │ │ │ │ ldrbteq sp, [r9], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 968c4 <__cxa_atexit@plt+0x8a46c> │ │ │ │ ldr r2, [pc, #32] @ 968cc <__cxa_atexit@plt+0x8a474> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 968d0 <__cxa_atexit@plt+0x8a478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r6, #-1252] @ 0xfffffb1c │ │ │ │ - strbeq r0, [r6, #-2368] @ 0xfffff6c0 │ │ │ │ + strbeq r0, [r6, #-1236] @ 0xfffffb2c │ │ │ │ + strbeq r0, [r6, #-2352] @ 0xfffff6d0 │ │ │ │ ldrbteq sp, [r9], #1956 @ 0x7a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9690c <__cxa_atexit@plt+0x8a4b4> │ │ │ │ ldr r2, [pc, #32] @ 96914 <__cxa_atexit@plt+0x8a4bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 96918 <__cxa_atexit@plt+0x8a4c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r6, #-1180] @ 0xfffffb64 │ │ │ │ - strbeq r0, [r6, #-2004] @ 0xfffff82c │ │ │ │ + strbeq r0, [r6, #-1164] @ 0xfffffb74 │ │ │ │ + strbeq r0, [r6, #-1988] @ 0xfffff83c │ │ │ │ ldrbteq sp, [r9], #2448 @ 0x990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96960 <__cxa_atexit@plt+0x8a508> │ │ │ │ ldr r2, [pc, #44] @ 96968 <__cxa_atexit@plt+0x8a510> │ │ │ │ @@ -141629,20 +141629,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ 96970 <__cxa_atexit@plt+0x8a518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r0, [r6, #-1100] @ 0xfffffbb4 │ │ │ │ - strbeq r0, [r6, #-2216] @ 0xfffff758 │ │ │ │ + strbeq r0, [r6, #-1084] @ 0xfffffbc4 │ │ │ │ + strbeq r0, [r6, #-2200] @ 0xfffff768 │ │ │ │ ldrbteq sp, [r9], #1796 @ 0x704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 969ac <__cxa_atexit@plt+0x8a554> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -141678,19 +141678,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 96a24 <__cxa_atexit@plt+0x8a5cc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r0, [r6, #-1144] @ 0xfffffb88 │ │ │ │ + strbeq r0, [r6, #-1128] @ 0xfffffb98 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r0, [r6, #-1068] @ 0xfffffbd4 │ │ │ │ + strbeq r0, [r6, #-1052] @ 0xfffffbe4 │ │ │ │ ldrbteq sp, [r9], #1604 @ 0x644 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -141709,17 +141709,17 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 96aa8 <__cxa_atexit@plt+0x8a650> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strbeq r0, [r6, #-936] @ 0xfffffc58 │ │ │ │ + strbeq r0, [r6, #-920] @ 0xfffffc68 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ ldrbteq sp, [r9], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96b1c <__cxa_atexit@plt+0x8a6c4> │ │ │ │ @@ -141733,59 +141733,59 @@ │ │ │ │ bne 96b00 <__cxa_atexit@plt+0x8a6a8> │ │ │ │ ldr r5, [pc, #60] @ 96b28 <__cxa_atexit@plt+0x8a6d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r9, [r2, #6] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #36] @ 96b2c <__cxa_atexit@plt+0x8a6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r2, #3] │ │ │ │ ldr r8, [pc, #24] @ 96b30 <__cxa_atexit@plt+0x8a6d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r6, #-708] @ 0xfffffd3c │ │ │ │ + strbeq r0, [r6, #-692] @ 0xfffffd4c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r0, [r6, #-1396] @ 0xfffffa8c │ │ │ │ - strbeq r0, [r6, #-1384] @ 0xfffffa98 │ │ │ │ + strbeq r0, [r6, #-1380] @ 0xfffffa9c │ │ │ │ + strbeq r0, [r6, #-1368] @ 0xfffffaa8 │ │ │ │ ldrbteq sp, [r9], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 96b60 <__cxa_atexit@plt+0x8a708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #12] @ 96b64 <__cxa_atexit@plt+0x8a70c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r7 │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ - strbeq r0, [r6, #-1332] @ 0xfffffacc │ │ │ │ - strbeq r0, [r6, #-1320] @ 0xfffffad8 │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ + strbeq r0, [r6, #-1316] @ 0xfffffadc │ │ │ │ + strbeq r0, [r6, #-1304] @ 0xfffffae8 │ │ │ │ ldrbteq sp, [r9], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96ba0 <__cxa_atexit@plt+0x8a748> │ │ │ │ ldr r2, [pc, #32] @ 96ba8 <__cxa_atexit@plt+0x8a750> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 96bac <__cxa_atexit@plt+0x8a754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r6, #-520] @ 0xfffffdf8 │ │ │ │ - strbeq r0, [r6, #-1248] @ 0xfffffb20 │ │ │ │ + strbeq r0, [r6, #-504] @ 0xfffffe08 │ │ │ │ + strbeq r0, [r6, #-1232] @ 0xfffffb30 │ │ │ │ ldrbteq sp, [r9], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96c0c <__cxa_atexit@plt+0x8a7b4> │ │ │ │ @@ -141800,25 +141800,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 96c30 <__cxa_atexit@plt+0x8a7d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r0, [r6, #-420] @ 0xfffffe5c │ │ │ │ - strbeq r0, [r6, #-1536] @ 0xfffffa00 │ │ │ │ + strbeq r0, [r6, #-404] @ 0xfffffe6c │ │ │ │ + strbeq r0, [r6, #-1520] @ 0xfffffa10 │ │ │ │ ldrbteq sp, [r9], #1408 @ 0x580 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96ce8 <__cxa_atexit@plt+0x8a890> │ │ │ │ @@ -141847,15 +141847,15 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [pc, #92] @ 96d20 <__cxa_atexit@plt+0x8a8c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 96d14 <__cxa_atexit@plt+0x8a8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -141864,21 +141864,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #24] @ 96d10 <__cxa_atexit@plt+0x8a8b8> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq r0, [r6, #-336] @ 0xfffffeb0 │ │ │ │ + strbeq r0, [r6, #-320] @ 0xfffffec0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - strbeq r0, [r6, #-996] @ 0xfffffc1c │ │ │ │ + strbeq r0, [r6, #-980] @ 0xfffffc2c │ │ │ │ ldrbteq sp, [r9], #1172 @ 0x494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -141896,32 +141896,32 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r7, [pc, #68] @ 96dcc <__cxa_atexit@plt+0x8a974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #44] @ 96dc0 <__cxa_atexit@plt+0x8a968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 96dbc <__cxa_atexit@plt+0x8a964> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r0, [r6, #-152] @ 0xffffff68 │ │ │ │ + strbeq r0, [r6, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r0, [r6, #-800] @ 0xfffffce0 │ │ │ │ + strbeq r0, [r6, #-784] @ 0xfffffcf0 │ │ │ │ ldrbteq sp, [r9], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -141936,24 +141936,24 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r7, [pc, #36] @ 96e4c <__cxa_atexit@plt+0x8a9f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ 96e50 <__cxa_atexit@plt+0x8a9f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r0, [r6, #-640] @ 0xfffffd80 │ │ │ │ + strbeq r0, [r6, #-624] @ 0xfffffd90 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrbteq sp, [r9], #868 @ 0x364 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #32] @ 96e8c <__cxa_atexit@plt+0x8aa34> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142007,42 +142007,42 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [pc, #108] @ 96fb0 <__cxa_atexit@plt+0x8ab58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 96fa4 <__cxa_atexit@plt+0x8ab4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r5, [pc, #24] @ 96f9c <__cxa_atexit@plt+0x8ab44> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - strbeq pc, [r5, #-3904] @ 0xfffff0c0 @ │ │ │ │ - strbeq pc, [r5, #-3788] @ 0xfffff134 @ │ │ │ │ + strbeq pc, [r5, #-3888] @ 0xfffff0d0 @ │ │ │ │ + strbeq pc, [r5, #-3772] @ 0xfffff144 @ │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strbeq r0, [r6, #-356] @ 0xfffffe9c │ │ │ │ + strbeq r0, [r6, #-340] @ 0xfffffeac │ │ │ │ ldrbteq sp, [r9], #516 @ 0x204 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -142060,50 +142060,50 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r7, [pc, #68] @ 9705c <__cxa_atexit@plt+0x8ac04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #44] @ 97050 <__cxa_atexit@plt+0x8abf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 9704c <__cxa_atexit@plt+0x8abf4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strbeq pc, [r5, #-3592] @ 0xfffff1f8 @ │ │ │ │ + strbeq pc, [r5, #-3576] @ 0xfffff208 @ │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strbeq r0, [r6, #-144] @ 0xffffff70 │ │ │ │ + strbeq r0, [r6, #-128] @ 0xffffff80 │ │ │ │ ldrbteq ip, [r9], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97098 <__cxa_atexit@plt+0x8ac40> │ │ │ │ ldr r2, [pc, #32] @ 970a0 <__cxa_atexit@plt+0x8ac48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 970a4 <__cxa_atexit@plt+0x8ac4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r5, #-3344] @ 0xfffff2f0 @ │ │ │ │ - strbeq pc, [r5, #-3872] @ 0xfffff0e0 @ │ │ │ │ + strbeq pc, [r5, #-3328] @ 0xfffff300 @ │ │ │ │ + strbeq pc, [r5, #-3856] @ 0xfffff0f0 @ │ │ │ │ ldrbteq ip, [r9], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 97120 <__cxa_atexit@plt+0x8acc8> │ │ │ │ @@ -142122,40 +142122,40 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r9, [pc, #40] @ 97138 <__cxa_atexit@plt+0x8ace0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq pc, [r5, #-3248] @ 0xfffff350 @ │ │ │ │ + strbeq pc, [r5, #-3232] @ 0xfffff360 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq pc, [r5, #-3872] @ 0xfffff0e0 @ │ │ │ │ + strbeq pc, [r5, #-3856] @ 0xfffff0f0 @ │ │ │ │ ldrbteq ip, [r9], #3244 @ 0xcac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 97170 <__cxa_atexit@plt+0x8ad18> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r9, [pc, #8] @ 97174 <__cxa_atexit@plt+0x8ad1c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq pc, [r5, #-3780] @ 0xfffff13c @ │ │ │ │ + strbeq pc, [r5, #-3764] @ 0xfffff14c @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 971bc <__cxa_atexit@plt+0x8ad64> │ │ │ │ @@ -142167,16 +142167,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-3732] @ 0xfffff16c @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-3716] @ 0xfffff17c @ │ │ │ │ ldrbteq ip, [r9], #3096 @ 0xc18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -142184,15 +142184,15 @@ │ │ │ │ bcc 9720c <__cxa_atexit@plt+0x8adb4> │ │ │ │ ldr r2, [pc, #36] @ 9721c <__cxa_atexit@plt+0x8adc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ ldrbteq ip, [r9], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -142214,20 +142214,20 @@ │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [r2, #2] │ │ │ │ mov r5, r3 │ │ │ │ b 96c44 <__cxa_atexit@plt+0x8a7ec> │ │ │ │ ldr r7, [pc, #24] @ 97294 <__cxa_atexit@plt+0x8ae3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r5, #-2896] @ 0xfffff4b0 @ │ │ │ │ + strbeq pc, [r5, #-2880] @ 0xfffff4c0 @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq pc, [r5, #-3980] @ 0xfffff074 @ │ │ │ │ + strbeq pc, [r5, #-3964] @ 0xfffff084 @ │ │ │ │ ldrbteq ip, [r9], #3836 @ 0xefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 972e8 <__cxa_atexit@plt+0x8ae90> │ │ │ │ @@ -142248,16 +142248,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-3864] @ 0xfffff0e8 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-3848] @ 0xfffff0f8 @ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ ldrbteq ip, [r9], #2768 @ 0xad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -142268,34 +142268,34 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ ldrbteq ip, [r9], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97398 <__cxa_atexit@plt+0x8af40> │ │ │ │ ldr r2, [pc, #32] @ 973a0 <__cxa_atexit@plt+0x8af48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 973a4 <__cxa_atexit@plt+0x8af4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r5, #-2576] @ 0xfffff5f0 @ │ │ │ │ - strbeq pc, [r5, #-3104] @ 0xfffff3e0 @ │ │ │ │ + strbeq pc, [r5, #-2560] @ 0xfffff600 @ │ │ │ │ + strbeq pc, [r5, #-3088] @ 0xfffff3f0 @ │ │ │ │ ldrbteq ip, [r9], #3548 @ 0xddc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 973ec <__cxa_atexit@plt+0x8af94> │ │ │ │ ldr r2, [pc, #44] @ 973f4 <__cxa_atexit@plt+0x8af9c> │ │ │ │ @@ -142304,20 +142304,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ 973fc <__cxa_atexit@plt+0x8afa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq pc, [r5, #-2496] @ 0xfffff640 @ │ │ │ │ - strbeq pc, [r5, #-3624] @ 0xfffff1d8 @ │ │ │ │ + strbeq pc, [r5, #-2480] @ 0xfffff650 @ │ │ │ │ + strbeq pc, [r5, #-3608] @ 0xfffff1e8 @ │ │ │ │ ldrbteq ip, [r9], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9745c <__cxa_atexit@plt+0x8b004> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -142341,66 +142341,66 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-2504] @ 0xfffff638 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-2488] @ 0xfffff648 @ │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strbeq pc, [r5, #-2520] @ 0xfffff628 @ │ │ │ │ + strbeq pc, [r5, #-2504] @ 0xfffff638 @ │ │ │ │ ldrbteq ip, [r9], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 974c4 <__cxa_atexit@plt+0x8b06c> │ │ │ │ ldr r2, [pc, #32] @ 974cc <__cxa_atexit@plt+0x8b074> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 974d0 <__cxa_atexit@plt+0x8b078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r5, #-2276] @ 0xfffff71c @ │ │ │ │ - strbeq pc, [r5, #-3392] @ 0xfffff2c0 @ │ │ │ │ + strbeq pc, [r5, #-2260] @ 0xfffff72c @ │ │ │ │ + strbeq pc, [r5, #-3376] @ 0xfffff2d0 @ │ │ │ │ ldrbteq ip, [r9], #3148 @ 0xc4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [pc, #28] @ 97504 <__cxa_atexit@plt+0x8b0ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #24] @ 97508 <__cxa_atexit@plt+0x8b0b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ 9750c <__cxa_atexit@plt+0x8b0b4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldrbteq ip, [r9], #1216 @ 0x4c0 │ │ │ │ - strbeq pc, [r5, #-2996] @ 0xfffff44c @ │ │ │ │ - strbeq pc, [r5, #-2752] @ 0xfffff540 @ │ │ │ │ + strbeq pc, [r5, #-2980] @ 0xfffff45c @ │ │ │ │ + strbeq pc, [r5, #-2736] @ 0xfffff550 @ │ │ │ │ ldrbteq ip, [r9], #3068 @ 0xbfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 97540 <__cxa_atexit@plt+0x8b0e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #24] @ 97544 <__cxa_atexit@plt+0x8b0ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ 97548 <__cxa_atexit@plt+0x8b0f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ - strbeq pc, [r5, #-2944] @ 0xfffff480 @ │ │ │ │ - strbeq pc, [r5, #-3300] @ 0xfffff31c @ │ │ │ │ - strbeq pc, [r5, #-2692] @ 0xfffff57c @ │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + strbeq pc, [r5, #-2928] @ 0xfffff490 @ │ │ │ │ + strbeq pc, [r5, #-3284] @ 0xfffff32c @ │ │ │ │ + strbeq pc, [r5, #-2676] @ 0xfffff58c @ │ │ │ │ ldrbteq ip, [r9], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -142449,36 +142449,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #84] @ 97680 <__cxa_atexit@plt+0x8b228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #32] @ 97668 <__cxa_atexit@plt+0x8b210> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - strbeq pc, [r5, #-2052] @ 0xfffff7fc @ │ │ │ │ - strbeq pc, [r5, #-2960] @ 0xfffff470 @ │ │ │ │ + strbeq pc, [r5, #-2036] @ 0xfffff80c @ │ │ │ │ + strbeq pc, [r5, #-2944] @ 0xfffff480 @ │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ ldrbteq ip, [r9], #2748 @ 0xabc │ │ │ │ ldrbteq ip, [r9], #2728 @ 0xaa8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strbeq pc, [r5, #-3048] @ 0xfffff418 @ │ │ │ │ + strbeq pc, [r5, #-3032] @ 0xfffff428 @ │ │ │ │ ldrbteq ip, [r9], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 976cc <__cxa_atexit@plt+0x8b274> │ │ │ │ @@ -142507,29 +142507,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #56] @ 9774c <__cxa_atexit@plt+0x8b2f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #20] @ 97734 <__cxa_atexit@plt+0x8b2dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-2728] @ 0xfffff558 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-2712] @ 0xfffff568 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrbteq ip, [r9], #2492 @ 0x9bc │ │ │ │ ldrbteq ip, [r9], #2476 @ 0x9ac │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - strbeq pc, [r5, #-2816] @ 0xfffff500 @ │ │ │ │ + strbeq pc, [r5, #-2800] @ 0xfffff510 @ │ │ │ │ ldrbteq ip, [r9], #2580 @ 0xa14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -142539,18 +142539,18 @@ │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #36] @ 977a8 <__cxa_atexit@plt+0x8b350> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ ldrbteq ip, [r9], #2468 @ 0x9a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -142576,30 +142576,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r8, #20]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #60] @ 97864 <__cxa_atexit@plt+0x8b40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #24] @ 97858 <__cxa_atexit@plt+0x8b400> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-1504] @ 0xfffffa20 @ │ │ │ │ - strbeq pc, [r5, #-2128] @ 0xfffff7b0 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-1488] @ 0xfffffa30 @ │ │ │ │ + strbeq pc, [r5, #-2112] @ 0xfffff7c0 @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - strbeq pc, [r5, #-2540] @ 0xfffff614 @ │ │ │ │ + strbeq pc, [r5, #-2524] @ 0xfffff624 @ │ │ │ │ ldrbteq ip, [r9], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -142611,24 +142611,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #36] @ 978d8 <__cxa_atexit@plt+0x8b480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ 978dc <__cxa_atexit@plt+0x8b484> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strbeq pc, [r5, #-2400] @ 0xfffff6a0 @ │ │ │ │ + strbeq pc, [r5, #-2384] @ 0xfffff6b0 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq ip, [r9], #2132 @ 0x854 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -142641,15 +142641,15 @@ │ │ │ │ ldr r9, [pc, #40] @ 97940 <__cxa_atexit@plt+0x8b4e8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrbteq ip, [r9], #1152 @ 0x480 │ │ │ │ ldrbteq ip, [r9], #2012 @ 0x7dc │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ @@ -142664,18 +142664,18 @@ │ │ │ │ ldr r2, [pc, #40] @ 9799c <__cxa_atexit@plt+0x8b544> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -142690,34 +142690,34 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-1644] @ 0xfffff994 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-1628] @ 0xfffff9a4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97a30 <__cxa_atexit@plt+0x8b5d8> │ │ │ │ ldr r2, [pc, #36] @ 97a38 <__cxa_atexit@plt+0x8b5e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 97a3c <__cxa_atexit@plt+0x8b5e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq pc, [r5, #-916] @ 0xfffffc6c @ │ │ │ │ + strbeq pc, [r5, #-900] @ 0xfffffc7c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97a68 <__cxa_atexit@plt+0x8b610> │ │ │ │ ldr r7, [pc, #96] @ 97abc <__cxa_atexit@plt+0x8b664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -142740,36 +142740,36 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-860] @ 0xfffffca4 @ │ │ │ │ - strbeq pc, [r5, #-812] @ 0xfffffcd4 @ │ │ │ │ - strbeq pc, [r5, #-812] @ 0xfffffcd4 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-844] @ 0xfffffcb4 @ │ │ │ │ + strbeq pc, [r5, #-796] @ 0xfffffce4 @ │ │ │ │ + strbeq pc, [r5, #-796] @ 0xfffffce4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97b00 <__cxa_atexit@plt+0x8b6a8> │ │ │ │ ldr r2, [pc, #36] @ 97b08 <__cxa_atexit@plt+0x8b6b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 97b0c <__cxa_atexit@plt+0x8b6b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq pc, [r5, #-708] @ 0xfffffd3c @ │ │ │ │ + strbeq pc, [r5, #-692] @ 0xfffffd4c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97b38 <__cxa_atexit@plt+0x8b6e0> │ │ │ │ ldr r7, [pc, #96] @ 97b8c <__cxa_atexit@plt+0x8b734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -142792,72 +142792,72 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-652] @ 0xfffffd74 @ │ │ │ │ - strbeq pc, [r5, #-604] @ 0xfffffda4 @ │ │ │ │ - strbeq pc, [r5, #-604] @ 0xfffffda4 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-636] @ 0xfffffd84 @ │ │ │ │ + strbeq pc, [r5, #-588] @ 0xfffffdb4 @ │ │ │ │ + strbeq pc, [r5, #-588] @ 0xfffffdb4 @ │ │ │ │ ldrbteq ip, [r9], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97bd0 <__cxa_atexit@plt+0x8b778> │ │ │ │ ldr r2, [pc, #32] @ 97bd8 <__cxa_atexit@plt+0x8b780> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 97bdc <__cxa_atexit@plt+0x8b784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r5, #-472] @ 0xfffffe28 @ │ │ │ │ - strbeq pc, [r5, #-1000] @ 0xfffffc18 @ │ │ │ │ + strbeq pc, [r5, #-456] @ 0xfffffe38 @ │ │ │ │ + strbeq pc, [r5, #-984] @ 0xfffffc28 @ │ │ │ │ ldrbteq ip, [r9], #572 @ 0x23c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97c18 <__cxa_atexit@plt+0x8b7c0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [pc, #28] @ 97c20 <__cxa_atexit@plt+0x8b7c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #20] @ 97c24 <__cxa_atexit@plt+0x8b7cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r5, #-432] @ 0xfffffe50 @ │ │ │ │ - strbeq pc, [r5, #-1144] @ 0xfffffb88 @ │ │ │ │ + strbeq pc, [r5, #-416] @ 0xfffffe60 @ │ │ │ │ + strbeq pc, [r5, #-1128] @ 0xfffffb98 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97c60 <__cxa_atexit@plt+0x8b808> │ │ │ │ ldr r2, [pc, #36] @ 97c68 <__cxa_atexit@plt+0x8b810> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 97c6c <__cxa_atexit@plt+0x8b814> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq pc, [r5, #-356] @ 0xfffffe9c @ │ │ │ │ + strbeq pc, [r5, #-340] @ 0xfffffeac @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97c98 <__cxa_atexit@plt+0x8b840> │ │ │ │ ldr r7, [pc, #96] @ 97cec <__cxa_atexit@plt+0x8b894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -142880,36 +142880,36 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-300] @ 0xfffffed4 @ │ │ │ │ - strbeq pc, [r5, #-252] @ 0xffffff04 @ │ │ │ │ - strbeq pc, [r5, #-252] @ 0xffffff04 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-284] @ 0xfffffee4 @ │ │ │ │ + strbeq pc, [r5, #-236] @ 0xffffff14 @ │ │ │ │ + strbeq pc, [r5, #-236] @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97d30 <__cxa_atexit@plt+0x8b8d8> │ │ │ │ ldr r2, [pc, #36] @ 97d38 <__cxa_atexit@plt+0x8b8e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 97d3c <__cxa_atexit@plt+0x8b8e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq pc, [r5, #-148] @ 0xffffff6c @ │ │ │ │ + strbeq pc, [r5, #-132] @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97d68 <__cxa_atexit@plt+0x8b910> │ │ │ │ ldr r7, [pc, #96] @ 97dbc <__cxa_atexit@plt+0x8b964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -142932,36 +142932,36 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r5, #-92] @ 0xffffffa4 @ │ │ │ │ - strbeq pc, [r5, #-44] @ 0xffffffd4 @ │ │ │ │ - strbeq pc, [r5, #-44] @ 0xffffffd4 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r5, #-76] @ 0xffffffb4 @ │ │ │ │ + strbeq pc, [r5, #-28] @ 0xffffffe4 @ │ │ │ │ + strbeq pc, [r5, #-28] @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97e00 <__cxa_atexit@plt+0x8b9a8> │ │ │ │ ldr r2, [pc, #36] @ 97e08 <__cxa_atexit@plt+0x8b9b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 97e0c <__cxa_atexit@plt+0x8b9b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq lr, [r5, #-4036] @ 0xfffff03c │ │ │ │ + strbeq lr, [r5, #-4020] @ 0xfffff04c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97e38 <__cxa_atexit@plt+0x8b9e0> │ │ │ │ ldr r7, [pc, #96] @ 97e8c <__cxa_atexit@plt+0x8ba34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -142984,36 +142984,36 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r5, #-3980] @ 0xfffff074 │ │ │ │ - strbeq lr, [r5, #-3932] @ 0xfffff0a4 │ │ │ │ - strbeq lr, [r5, #-3932] @ 0xfffff0a4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r5, #-3964] @ 0xfffff084 │ │ │ │ + strbeq lr, [r5, #-3916] @ 0xfffff0b4 │ │ │ │ + strbeq lr, [r5, #-3916] @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97ed0 <__cxa_atexit@plt+0x8ba78> │ │ │ │ ldr r2, [pc, #36] @ 97ed8 <__cxa_atexit@plt+0x8ba80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 97edc <__cxa_atexit@plt+0x8ba84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq lr, [r5, #-3828] @ 0xfffff10c │ │ │ │ + strbeq lr, [r5, #-3812] @ 0xfffff11c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97f08 <__cxa_atexit@plt+0x8bab0> │ │ │ │ ldr r7, [pc, #96] @ 97f5c <__cxa_atexit@plt+0x8bb04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -143036,36 +143036,36 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r5, #-3772] @ 0xfffff144 │ │ │ │ - strbeq lr, [r5, #-3724] @ 0xfffff174 │ │ │ │ - strbeq lr, [r5, #-3724] @ 0xfffff174 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r5, #-3756] @ 0xfffff154 │ │ │ │ + strbeq lr, [r5, #-3708] @ 0xfffff184 │ │ │ │ + strbeq lr, [r5, #-3708] @ 0xfffff184 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97fa0 <__cxa_atexit@plt+0x8bb48> │ │ │ │ ldr r2, [pc, #36] @ 97fa8 <__cxa_atexit@plt+0x8bb50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 97fac <__cxa_atexit@plt+0x8bb54> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq lr, [r5, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq lr, [r5, #-3604] @ 0xfffff1ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97fd8 <__cxa_atexit@plt+0x8bb80> │ │ │ │ ldr r7, [pc, #96] @ 9802c <__cxa_atexit@plt+0x8bbd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -143088,36 +143088,36 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r5, #-3564] @ 0xfffff214 │ │ │ │ - strbeq lr, [r5, #-3516] @ 0xfffff244 │ │ │ │ - strbeq lr, [r5, #-3516] @ 0xfffff244 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r5, #-3548] @ 0xfffff224 │ │ │ │ + strbeq lr, [r5, #-3500] @ 0xfffff254 │ │ │ │ + strbeq lr, [r5, #-3500] @ 0xfffff254 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98070 <__cxa_atexit@plt+0x8bc18> │ │ │ │ ldr r2, [pc, #36] @ 98078 <__cxa_atexit@plt+0x8bc20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ 9807c <__cxa_atexit@plt+0x8bc24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq lr, [r5, #-3412] @ 0xfffff2ac │ │ │ │ + strbeq lr, [r5, #-3396] @ 0xfffff2bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 980a8 <__cxa_atexit@plt+0x8bc50> │ │ │ │ ldr r7, [pc, #96] @ 980fc <__cxa_atexit@plt+0x8bca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -143140,18 +143140,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r5, #-3356] @ 0xfffff2e4 │ │ │ │ - strbeq lr, [r5, #-3308] @ 0xfffff314 │ │ │ │ - strbeq lr, [r5, #-3308] @ 0xfffff314 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r5, #-3340] @ 0xfffff2f4 │ │ │ │ + strbeq lr, [r5, #-3292] @ 0xfffff324 │ │ │ │ + strbeq lr, [r5, #-3292] @ 0xfffff324 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9814c <__cxa_atexit@plt+0x8bcf4> │ │ │ │ ldr r1, [pc, #48] @ 98154 <__cxa_atexit@plt+0x8bcfc> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -143160,19 +143160,19 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r0, [pc, #32] @ 98158 <__cxa_atexit@plt+0x8bd00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [r5, #-3160] @ 0xfffff3a8 │ │ │ │ + strbeq lr, [r5, #-3144] @ 0xfffff3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 981e4 <__cxa_atexit@plt+0x8bd8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -143192,25 +143192,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq lr, [r5, #-3100] @ 0xfffff3e4 │ │ │ │ - strbeq lr, [r5, #-3068] @ 0xfffff404 │ │ │ │ + strbeq lr, [r5, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq lr, [r5, #-3052] @ 0xfffff414 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9824c <__cxa_atexit@plt+0x8bdf4> │ │ │ │ @@ -143224,21 +143224,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 98260 <__cxa_atexit@plt+0x8be08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq lr, [r5, #-2968] @ 0xfffff468 │ │ │ │ - strbeq lr, [r5, #-2936] @ 0xfffff488 │ │ │ │ + strbeq lr, [r5, #-2952] @ 0xfffff478 │ │ │ │ + strbeq lr, [r5, #-2920] @ 0xfffff498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 982b0 <__cxa_atexit@plt+0x8be58> │ │ │ │ @@ -143252,17 +143252,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r5, #-2860] @ 0xfffff4d4 │ │ │ │ - strbeq lr, [r5, #-3484] @ 0xfffff264 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r5, #-2844] @ 0xfffff4e4 │ │ │ │ + strbeq lr, [r5, #-3468] @ 0xfffff274 │ │ │ │ ldrbteq fp, [r9], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98314 <__cxa_atexit@plt+0x8bebc> │ │ │ │ ldr r2, [pc, #56] @ 9831c <__cxa_atexit@plt+0x8bec4> │ │ │ │ @@ -143274,76 +143274,76 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [pc, #24] @ 98324 <__cxa_atexit@plt+0x8becc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq lr, [r5, #-2716] @ 0xfffff564 │ │ │ │ - strbeq lr, [r5, #-3436] @ 0xfffff294 │ │ │ │ + strbeq lr, [r5, #-2700] @ 0xfffff574 │ │ │ │ + strbeq lr, [r5, #-3420] @ 0xfffff2a4 │ │ │ │ ldrbteq fp, [r9], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 9835c <__cxa_atexit@plt+0x8bf04> │ │ │ │ ldr r2, [pc, #68] @ 98390 <__cxa_atexit@plt+0x8bf38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r3, #6] │ │ │ │ str r2, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [pc, #32] @ 98384 <__cxa_atexit@plt+0x8bf2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #28] @ 98388 <__cxa_atexit@plt+0x8bf30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ ldr sl, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #12] @ 9838c <__cxa_atexit@plt+0x8bf34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - strbeq lr, [r5, #-3344] @ 0xfffff2f0 │ │ │ │ strbeq lr, [r5, #-3328] @ 0xfffff300 │ │ │ │ + strbeq lr, [r5, #-3312] @ 0xfffff310 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrbteq fp, [r9], #3412 @ 0xd54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 983c8 <__cxa_atexit@plt+0x8bf70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 983cc <__cxa_atexit@plt+0x8bf74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ 983d0 <__cxa_atexit@plt+0x8bf78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r7 │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq lr, [r5, #-3272] @ 0xfffff338 │ │ │ │ - strbeq lr, [r5, #-3264] @ 0xfffff340 │ │ │ │ + strbeq lr, [r5, #-3256] @ 0xfffff348 │ │ │ │ + strbeq lr, [r5, #-3248] @ 0xfffff350 │ │ │ │ ldrbteq fp, [r9], #3332 @ 0xd04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 98400 <__cxa_atexit@plt+0x8bfa8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #8] @ 98404 <__cxa_atexit@plt+0x8bfac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq lr, [r5, #-2996] @ 0xfffff44c │ │ │ │ + strbeq lr, [r5, #-2980] @ 0xfffff45c │ │ │ │ ldrbteq fp, [r9], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 98438 <__cxa_atexit@plt+0x8bfe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [pc, #20] @ 9843c <__cxa_atexit@plt+0x8bfe4> │ │ │ │ @@ -143370,47 +143370,47 @@ │ │ │ │ ldrne r0, [r5, #8]! │ │ │ │ movne r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 98498 <__cxa_atexit@plt+0x8c040> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrbteq fp, [r9], #2956 @ 0xb8c │ │ │ │ ldrbteq fp, [r9], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 984d0 <__cxa_atexit@plt+0x8c078> │ │ │ │ ldr r3, [pc, #20] @ 984dc <__cxa_atexit@plt+0x8c084> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r9], #2892 @ 0xb4c │ │ │ │ ldrbteq fp, [r9], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9850c <__cxa_atexit@plt+0x8c0b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #8] @ 98510 <__cxa_atexit@plt+0x8c0b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq lr, [r5, #-2728] @ 0xfffff558 │ │ │ │ + strbeq lr, [r5, #-2712] @ 0xfffff568 │ │ │ │ ldrbteq fp, [r9], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 98544 <__cxa_atexit@plt+0x8c0ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [pc, #20] @ 98548 <__cxa_atexit@plt+0x8c0f0> │ │ │ │ @@ -143437,30 +143437,30 @@ │ │ │ │ ldrne r0, [r5, #8]! │ │ │ │ movne r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 985a4 <__cxa_atexit@plt+0x8c14c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrbteq fp, [r9], #2688 @ 0xa80 │ │ │ │ ldrbteq fp, [r9], #2660 @ 0xa64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 985dc <__cxa_atexit@plt+0x8c184> │ │ │ │ ldr r3, [pc, #20] @ 985e8 <__cxa_atexit@plt+0x8c190> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r9], #2624 @ 0xa40 │ │ │ │ ldrbteq fp, [r9], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -143500,22 +143500,22 @@ │ │ │ │ ldr r9, [pc, #60] @ 986c0 <__cxa_atexit@plt+0x8c268> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq lr, [r5, #-1900] @ 0xfffff894 │ │ │ │ + strbeq lr, [r5, #-1884] @ 0xfffff8a4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrbteq fp, [r9], #2408 @ 0x968 │ │ │ │ ldrbteq fp, [r9], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -143538,15 +143538,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #32] @ 98748 <__cxa_atexit@plt+0x8c2f0> │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq fp, [r9], #2244 @ 0x8c4 │ │ │ │ ldrbteq fp, [r9], #2200 @ 0x898 │ │ │ │ @@ -143557,15 +143557,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 98784 <__cxa_atexit@plt+0x8c32c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq fp, [r9], #2168 @ 0x878 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -143579,16 +143579,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r5, #-2180] @ 0xfffff77c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r5, #-2164] @ 0xfffff78c │ │ │ │ ldrbteq fp, [r9], #2056 @ 0x808 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -143605,15 +143605,15 @@ │ │ │ │ ldr r7, [r7, #20] │ │ │ │ ldr r0, [pc, #52] @ 98860 <__cxa_atexit@plt+0x8c408> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ b 98850 <__cxa_atexit@plt+0x8c3f8> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -143677,21 +143677,21 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq lr, [r5, #-1244] @ 0xfffffb24 │ │ │ │ + strbeq lr, [r5, #-1228] @ 0xfffffb34 │ │ │ │ ldrbteq fp, [r9], #1692 @ 0x69c │ │ │ │ - strbeq lr, [r5, #-1140] @ 0xfffffb8c │ │ │ │ + strbeq lr, [r5, #-1124] @ 0xfffffb9c │ │ │ │ @ instruction: 0xffffd68c │ │ │ │ - strbeq lr, [r5, #-1332] @ 0xfffffacc │ │ │ │ - strbeq lr, [r5, #-1248] @ 0xfffffb20 │ │ │ │ - strbeq lr, [r5, #-1212] @ 0xfffffb44 │ │ │ │ + strbeq lr, [r5, #-1316] @ 0xfffffadc │ │ │ │ + strbeq lr, [r5, #-1232] @ 0xfffffb30 │ │ │ │ + strbeq lr, [r5, #-1196] @ 0xfffffb54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -143760,21 +143760,21 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbeq lr, [r5, #-960] @ 0xfffffc40 │ │ │ │ - strbeq lr, [r5, #-988] @ 0xfffffc24 │ │ │ │ - strbeq lr, [r5, #-948] @ 0xfffffc4c │ │ │ │ + strbeq lr, [r5, #-944] @ 0xfffffc50 │ │ │ │ + strbeq lr, [r5, #-972] @ 0xfffffc34 │ │ │ │ + strbeq lr, [r5, #-932] @ 0xfffffc5c │ │ │ │ ldrbteq fp, [r9], #1348 @ 0x544 │ │ │ │ @ instruction: 0xffffd540 │ │ │ │ - strbeq lr, [r5, #-1000] @ 0xfffffc18 │ │ │ │ - strbeq lr, [r5, #-916] @ 0xfffffc6c │ │ │ │ + strbeq lr, [r5, #-984] @ 0xfffffc28 │ │ │ │ + strbeq lr, [r5, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -143829,21 +143829,21 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq lr, [r5, #-636] @ 0xfffffd84 │ │ │ │ + strbeq lr, [r5, #-620] @ 0xfffffd94 │ │ │ │ ldrbteq fp, [r9], #1084 @ 0x43c │ │ │ │ - strbeq lr, [r5, #-532] @ 0xfffffdec │ │ │ │ + strbeq lr, [r5, #-516] @ 0xfffffdfc │ │ │ │ @ instruction: 0xffffd42c │ │ │ │ - strbeq lr, [r5, #-724] @ 0xfffffd2c │ │ │ │ - strbeq lr, [r5, #-640] @ 0xfffffd80 │ │ │ │ - strbeq lr, [r5, #-604] @ 0xfffffda4 │ │ │ │ + strbeq lr, [r5, #-708] @ 0xfffffd3c │ │ │ │ + strbeq lr, [r5, #-624] @ 0xfffffd90 │ │ │ │ + strbeq lr, [r5, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -143886,22 +143886,22 @@ │ │ │ │ ldr r9, [pc, #60] @ 98cc8 <__cxa_atexit@plt+0x8c870> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq lr, [r5, #-356] @ 0xfffffe9c │ │ │ │ + strbeq lr, [r5, #-340] @ 0xfffffeac │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrbteq fp, [r9], #864 @ 0x360 │ │ │ │ ldrbteq fp, [r9], #792 @ 0x318 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -143924,15 +143924,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #32] @ 98d50 <__cxa_atexit@plt+0x8c8f8> │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrbteq fp, [r9], #700 @ 0x2bc │ │ │ │ ldrbteq fp, [r9], #656 @ 0x290 │ │ │ │ @@ -143943,15 +143943,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ 98d8c <__cxa_atexit@plt+0x8c934> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq fp, [r9], #624 @ 0x270 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -143965,16 +143965,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r5, #-636] @ 0xfffffd84 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r5, #-620] @ 0xfffffd94 │ │ │ │ ldrbteq fp, [r9], #512 @ 0x200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -143991,15 +143991,15 @@ │ │ │ │ ldr r7, [r7, #20] │ │ │ │ ldr r0, [pc, #52] @ 98e68 <__cxa_atexit@plt+0x8ca10> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ b 98e58 <__cxa_atexit@plt+0x8ca00> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -144088,35 +144088,35 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r5, #-3696] @ 0xfffff190 │ │ │ │ - strbeq sp, [r5, #-3620] @ 0xfffff1dc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r5, #-3680] @ 0xfffff1a0 │ │ │ │ + strbeq sp, [r5, #-3604] @ 0xfffff1ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9900c <__cxa_atexit@plt+0x8cbb4> │ │ │ │ ldr r2, [pc, #36] @ 99014 <__cxa_atexit@plt+0x8cbbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 99018 <__cxa_atexit@plt+0x8cbc0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r5, #-3488] @ 0xfffff260 │ │ │ │ - strbeq sp, [r5, #-3768] @ 0xfffff148 │ │ │ │ + strbeq sp, [r5, #-3472] @ 0xfffff270 │ │ │ │ + strbeq sp, [r5, #-3752] @ 0xfffff158 │ │ │ │ ldrbteq sl, [r9], #4008 @ 0xfa8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -144157,16 +144157,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [r9], #3864 @ 0xf18 │ │ │ │ @ instruction: 0xffffcf04 │ │ │ │ - strbeq sp, [r5, #-3500] @ 0xfffff254 │ │ │ │ - strbeq sp, [r5, #-3416] @ 0xfffff2a8 │ │ │ │ + strbeq sp, [r5, #-3484] @ 0xfffff264 │ │ │ │ + strbeq sp, [r5, #-3400] @ 0xfffff2b8 │ │ │ │ ldrbteq fp, [r9], #412 @ 0x19c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 991f4 <__cxa_atexit@plt+0x8cd9c> │ │ │ │ ldr r2, [pc, #280] @ 9921c <__cxa_atexit@plt+0x8cdc4> │ │ │ │ @@ -144222,37 +144222,37 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ str r8, [r6, #24] │ │ │ │ ldr r7, [pc, #92] @ 99238 <__cxa_atexit@plt+0x8cde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r0 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 99224 <__cxa_atexit@plt+0x8cdcc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strbeq sp, [r5, #-3172] @ 0xfffff39c │ │ │ │ + strbeq sp, [r5, #-3156] @ 0xfffff3ac │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xffffe0ac │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0xffffe224 │ │ │ │ @ instruction: 0xffffe3c0 │ │ │ │ - strbeq lr, [r5, #-60] @ 0xffffffc4 │ │ │ │ + strbeq lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldrbteq fp, [r9], #68 @ 0x44 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ @@ -144287,28 +144287,28 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str r8, [r6, #24] │ │ │ │ ldr r7, [pc, #56] @ 99318 <__cxa_atexit@plt+0x8cec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r6, [pc, #44] @ 9931c <__cxa_atexit@plt+0x8cec4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ @ instruction: 0xffffdfa8 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xffffe120 │ │ │ │ @ instruction: 0xffffe2bc │ │ │ │ - strbeq sp, [r5, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq sp, [r5, #-3880] @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq sl, [r9], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -144337,26 +144337,26 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r8, [r3, #24] │ │ │ │ ldr r7, [pc, #44] @ 993d8 <__cxa_atexit@plt+0x8cf80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #36] @ 993dc <__cxa_atexit@plt+0x8cf84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ @ instruction: 0xffffdedc │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffe054 │ │ │ │ @ instruction: 0xffffe1f0 │ │ │ │ - strbeq sp, [r5, #-3692] @ 0xfffff194 │ │ │ │ + strbeq sp, [r5, #-3676] @ 0xfffff1a4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq sl, [r9], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -144407,15 +144407,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r1, r0, r4, lsr #17 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffee98 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ ldrbteq sl, [r9], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -144443,15 +144443,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 9956c <__cxa_atexit@plt+0x8d114> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffedcc │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbteq sl, [r9], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -144518,15 +144518,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 996b0 <__cxa_atexit@plt+0x8d258> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #32] @ 996ac <__cxa_atexit@plt+0x8d254> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144569,22 +144569,22 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff3bc │ │ │ │ ldrbteq sl, [r9], #2708 @ 0xa94 │ │ │ │ andeq r0, r0, sp, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -144652,15 +144652,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #72] @ 998d0 <__cxa_atexit@plt+0x8d478> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #40] @ 998cc <__cxa_atexit@plt+0x8d474> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144745,15 +144745,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #68] @ 99a40 <__cxa_atexit@plt+0x8d5e8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #36] @ 99a3c <__cxa_atexit@plt+0x8d5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144870,15 +144870,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #68] @ 99c34 <__cxa_atexit@plt+0x8d7dc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #36] @ 99c30 <__cxa_atexit@plt+0x8d7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144975,19 +144975,19 @@ │ │ │ │ b cf7f4 <__cxa_atexit@plt+0xc339c> │ │ │ │ ldr r6, [pc, #80] @ 99de4 <__cxa_atexit@plt+0x8d98c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #32] @ 99de0 <__cxa_atexit@plt+0x8d988> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -145149,21 +145149,21 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffe84c │ │ │ │ ldrbteq sl, [r9], #412 @ 0x19c │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -145231,15 +145231,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #72] @ 9a1dc <__cxa_atexit@plt+0x8dd84> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #40] @ 9a1d8 <__cxa_atexit@plt+0x8dd80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -145324,15 +145324,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #68] @ 9a34c <__cxa_atexit@plt+0x8def4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #36] @ 9a348 <__cxa_atexit@plt+0x8def0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -145449,15 +145449,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #68] @ 9a540 <__cxa_atexit@plt+0x8e0e8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #36] @ 9a53c <__cxa_atexit@plt+0x8e0e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -145527,15 +145527,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #68] @ 9a678 <__cxa_atexit@plt+0x8e220> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #36] @ 9a674 <__cxa_atexit@plt+0x8e21c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -145615,15 +145615,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 9a7d4 <__cxa_atexit@plt+0x8e37c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #32] @ 9a7d0 <__cxa_atexit@plt+0x8e378> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -145708,24 +145708,24 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r9, [r0, #4]! │ │ │ │ str r1, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ str r2, [r0, #16] │ │ │ │ str r3, [r0, #20] │ │ │ │ mov r9, r0 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #68] @ 9a968 <__cxa_atexit@plt+0x8e510> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #28] @ 9a964 <__cxa_atexit@plt+0x8e50c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -145894,15 +145894,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 9ac2c <__cxa_atexit@plt+0x8e7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #28] @ 9ac28 <__cxa_atexit@plt+0x8e7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -146004,15 +146004,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [pc, #48] @ 9add8 <__cxa_atexit@plt+0x8e980> │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ @@ -146087,32 +146087,32 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ ldr r9, [pc, #52] @ 9af34 <__cxa_atexit@plt+0x8eadc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - strbeq ip, [r5, #-304] @ 0xfffffed0 │ │ │ │ + strbeq ip, [r5, #-288] @ 0xfffffee0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffffd294 │ │ │ │ - strbeq fp, [r5, #-3856] @ 0xfffff0f0 │ │ │ │ - strbeq ip, [r5, #-380] @ 0xfffffe84 │ │ │ │ + strbeq fp, [r5, #-3840] @ 0xfffff100 │ │ │ │ + strbeq ip, [r5, #-364] @ 0xfffffe94 │ │ │ │ ldrbteq r9, [r9], #788 @ 0x314 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -146135,19 +146135,19 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ 9afd4 <__cxa_atexit@plt+0x8eb7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffd190 │ │ │ │ - strbeq fp, [r5, #-3596] @ 0xfffff1f4 │ │ │ │ - strbeq ip, [r5, #-120] @ 0xffffff88 │ │ │ │ + strbeq fp, [r5, #-3580] @ 0xfffff204 │ │ │ │ + strbeq ip, [r5, #-104] @ 0xffffff98 │ │ │ │ ldrbteq r9, [r9], #632 @ 0x278 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 9b030 <__cxa_atexit@plt+0x8ebd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -146159,15 +146159,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #32] @ 9b038 <__cxa_atexit@plt+0x8ebe0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq r8, [r9], #3516 @ 0xdbc │ │ │ │ ldrbteq r9, [r9], #532 @ 0x214 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ @@ -146178,15 +146178,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #20] @ 9b078 <__cxa_atexit@plt+0x8ec20> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq r8, [r9], #3440 @ 0xd70 │ │ │ │ ldrbteq r9, [r9], #364 @ 0x16c │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -146217,27 +146217,27 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ ldr r9, [pc, #8] @ 9b114 <__cxa_atexit@plt+0x8ecbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq fp, [r5, #-3876] @ 0xfffff0dc │ │ │ │ + strbeq fp, [r5, #-3860] @ 0xfffff0ec │ │ │ │ ldrbteq r9, [r9], #312 @ 0x138 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 9b140 <__cxa_atexit@plt+0x8ece8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 9b144 <__cxa_atexit@plt+0x8ecec> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r8, [r9], #3232 @ 0xca0 │ │ │ │ ldrbteq r9, [r9], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -146268,15 +146268,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #20] @ 9b1e0 <__cxa_atexit@plt+0x8ed88> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq r8, [r9], #3080 @ 0xc08 │ │ │ │ ldrbteq r9, [r9], #4 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -146325,30 +146325,30 @@ │ │ │ │ bcc 9b2e4 <__cxa_atexit@plt+0x8ee8c> │ │ │ │ ldr r3, [pc, #72] @ 9b2f4 <__cxa_atexit@plt+0x8ee9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #48] @ 9b2f8 <__cxa_atexit@plt+0x8eea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffccc0 │ │ │ │ - strbeq fp, [r5, #-3624] @ 0xfffff1d8 │ │ │ │ + strbeq fp, [r5, #-3608] @ 0xfffff1e8 │ │ │ │ ldrbteq r8, [r9], #3804 @ 0xedc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #128] @ 9b394 <__cxa_atexit@plt+0x8ef3c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -146367,26 +146367,26 @@ │ │ │ │ bne 9b374 <__cxa_atexit@plt+0x8ef1c> │ │ │ │ ldr r3, [pc, #68] @ 9b398 <__cxa_atexit@plt+0x8ef40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ str r2, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ b 9b410 <__cxa_atexit@plt+0x8efb8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffcce8 │ │ │ │ ldrbteq r8, [r9], #3644 @ 0xe3c │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -146400,23 +146400,23 @@ │ │ │ │ bne 9b3ec <__cxa_atexit@plt+0x8ef94> │ │ │ │ ldr r2, [pc, #52] @ 9b40c <__cxa_atexit@plt+0x8efb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ str r3, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ b 9b410 <__cxa_atexit@plt+0x8efb8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffcc64 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [pc, #140] @ 9b4ac <__cxa_atexit@plt+0x8f054> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ @@ -146444,19 +146444,19 @@ │ │ │ │ ldr r3, [pc, #48] @ 9b4b4 <__cxa_atexit@plt+0x8f05c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffc578 │ │ │ │ ldrbteq r8, [r9], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -146477,18 +146477,18 @@ │ │ │ │ ldr r3, [pc, #40] @ 9b530 <__cxa_atexit@plt+0x8f0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffc4f4 │ │ │ │ ldrbteq r8, [r9], #2320 @ 0x910 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -146505,31 +146505,31 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #68] @ 9b5cc <__cxa_atexit@plt+0x8f174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9b5b8 <__cxa_atexit@plt+0x8f160> │ │ │ │ ldr r3, [pc, #48] @ 9b5d0 <__cxa_atexit@plt+0x8f178> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffc630 │ │ │ │ - strbeq fp, [r5, #-2820] @ 0xfffff4fc │ │ │ │ + strbeq fp, [r5, #-2804] @ 0xfffff50c │ │ │ │ @ instruction: 0xffffc52c │ │ │ │ ldrbteq r8, [r9], #2132 @ 0x854 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -146555,100 +146555,100 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #3 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r9, [pc, #8] @ 9b65c <__cxa_atexit@plt+0x8f204> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - strbeq fp, [r5, #-2524] @ 0xfffff624 │ │ │ │ + strbeq fp, [r5, #-2508] @ 0xfffff634 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9b68c <__cxa_atexit@plt+0x8f234> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9b6c8 <__cxa_atexit@plt+0x8f270> │ │ │ │ ldr r3, [pc, #32] @ 9b6d4 <__cxa_atexit@plt+0x8f27c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffc7e8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9b6f8 <__cxa_atexit@plt+0x8f2a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9b734 <__cxa_atexit@plt+0x8f2dc> │ │ │ │ ldr r3, [pc, #32] @ 9b740 <__cxa_atexit@plt+0x8f2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffc6ac │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9b764 <__cxa_atexit@plt+0x8f30c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9b7a0 <__cxa_atexit@plt+0x8f348> │ │ │ │ ldr r3, [pc, #32] @ 9b7ac <__cxa_atexit@plt+0x8f354> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffc570 │ │ │ │ ldrbteq r8, [r9], #1644 @ 0x66c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -146659,18 +146659,18 @@ │ │ │ │ ldr r2, [pc, #40] @ 9b808 <__cxa_atexit@plt+0x8f3b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffc408 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -146678,18 +146678,18 @@ │ │ │ │ bcc 9b844 <__cxa_atexit@plt+0x8f3ec> │ │ │ │ ldr r3, [pc, #32] @ 9b850 <__cxa_atexit@plt+0x8f3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffc3fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -146706,20 +146706,20 @@ │ │ │ │ ldr r2, [pc, #36] @ 9b8c0 <__cxa_atexit@plt+0x8f468> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ 9b8c4 <__cxa_atexit@plt+0x8f46c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5, #-1280] @ 0xfffffb00 │ │ │ │ - strbeq fp, [r5, #-1992] @ 0xfffff838 │ │ │ │ - strbeq fp, [r5, #-1984] @ 0xfffff840 │ │ │ │ + strbeq fp, [r5, #-1264] @ 0xfffffb10 │ │ │ │ + strbeq fp, [r5, #-1976] @ 0xfffff848 │ │ │ │ + strbeq fp, [r5, #-1968] @ 0xfffff850 │ │ │ │ ldrbteq r8, [r9], #2012 @ 0x7dc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9b92c <__cxa_atexit@plt+0x8f4d4> │ │ │ │ @@ -146741,15 +146741,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq fp, [r5, #-1168] @ 0xfffffb70 │ │ │ │ + strbeq fp, [r5, #-1152] @ 0xfffffb80 │ │ │ │ ldrbteq r8, [r9], #1892 @ 0x764 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 9b9b0 <__cxa_atexit@plt+0x8f558> │ │ │ │ @@ -146777,27 +146777,27 @@ │ │ │ │ ldr r7, [pc, #60] @ 9b9f4 <__cxa_atexit@plt+0x8f59c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3] │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #48] @ 9b9f8 <__cxa_atexit@plt+0x8f5a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strbeq fp, [r5, #-2128] @ 0xfffff7b0 │ │ │ │ - strbeq fp, [r5, #-1216] @ 0xfffffb40 │ │ │ │ + strbeq fp, [r5, #-2112] @ 0xfffff7c0 │ │ │ │ + strbeq fp, [r5, #-1200] @ 0xfffffb50 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9ba44 <__cxa_atexit@plt+0x8f5ec> │ │ │ │ @@ -146809,16 +146809,16 @@ │ │ │ │ sub r7, r7, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r5, #-1064] @ 0xfffffbd8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ ldrbteq r8, [r9], #1596 @ 0x63c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -146832,49 +146832,49 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #84] @ 9bafc <__cxa_atexit@plt+0x8f6a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ add r6, r8, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9bae4 <__cxa_atexit@plt+0x8f68c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r3, [pc, #40] @ 9baf0 <__cxa_atexit@plt+0x8f698> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ rsb r7, r7, #2 │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r5, #-912] @ 0xfffffc70 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r5, #-896] @ 0xfffffc80 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - strbeq fp, [r5, #-1476] @ 0xfffffa3c │ │ │ │ + strbeq fp, [r5, #-1460] @ 0xfffffa4c │ │ │ │ ldrbteq r8, [r9], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9bb34 <__cxa_atexit@plt+0x8f6dc> │ │ │ │ ldr r3, [pc, #88] @ 9bb78 <__cxa_atexit@plt+0x8f720> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #76] @ 9bb7c <__cxa_atexit@plt+0x8f724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9bb68 <__cxa_atexit@plt+0x8f710> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #44] @ 9bb80 <__cxa_atexit@plt+0x8f728> │ │ │ │ @@ -146883,18 +146883,18 @@ │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq fp, [r5, #-1448] @ 0xfffffa58 │ │ │ │ - strbeq fp, [r5, #-772] @ 0xfffffcfc │ │ │ │ + strbeq fp, [r5, #-1432] @ 0xfffffa68 │ │ │ │ + strbeq fp, [r5, #-756] @ 0xfffffd0c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9bbc8 <__cxa_atexit@plt+0x8f770> │ │ │ │ @@ -146906,52 +146906,52 @@ │ │ │ │ sub r7, r7, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r5, #-676] @ 0xfffffd5c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r5, #-660] @ 0xfffffd6c │ │ │ │ ldrbteq r8, [r9], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9bc10 <__cxa_atexit@plt+0x8f7b8> │ │ │ │ ldr r2, [pc, #32] @ 9bc18 <__cxa_atexit@plt+0x8f7c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 9bc1c <__cxa_atexit@plt+0x8f7c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5, #-408] @ 0xfffffe68 │ │ │ │ - strbeq fp, [r5, #-1136] @ 0xfffffb90 │ │ │ │ + strbeq fp, [r5, #-392] @ 0xfffffe78 │ │ │ │ + strbeq fp, [r5, #-1120] @ 0xfffffba0 │ │ │ │ ldrbteq r8, [r9], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9bc58 <__cxa_atexit@plt+0x8f800> │ │ │ │ ldr r2, [pc, #32] @ 9bc60 <__cxa_atexit@plt+0x8f808> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ 9bc64 <__cxa_atexit@plt+0x8f80c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r5, #-336] @ 0xfffffeb0 │ │ │ │ - strbeq fp, [r5, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq fp, [r5, #-320] @ 0xfffffec0 │ │ │ │ + strbeq fp, [r5, #-1144] @ 0xfffffb88 │ │ │ │ ldrbteq r8, [r9], #1660 @ 0x67c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #40 @ 0x28 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -146975,40 +146975,40 @@ │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r8, r9} │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #12]! │ │ │ │ ldr r7, [pc, #48] @ 9bd10 <__cxa_atexit@plt+0x8f8b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffabac │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffabdc │ │ │ │ - strbeq fp, [r5, #-1340] @ 0xfffffac4 │ │ │ │ + strbeq fp, [r5, #-1324] @ 0xfffffad4 │ │ │ │ ldrbteq r8, [r9], #1476 @ 0x5c4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 9bd44 <__cxa_atexit@plt+0x8f8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [pc, #8] @ 9bd48 <__cxa_atexit@plt+0x8f8f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq fp, [r5, #-1248] @ 0xfffffb20 │ │ │ │ + strbeq fp, [r5, #-1232] @ 0xfffffb30 │ │ │ │ ldrbteq r8, [r9], #1392 @ 0x570 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9bd84 <__cxa_atexit@plt+0x8f92c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -147046,19 +147046,19 @@ │ │ │ │ b 9be90 <__cxa_atexit@plt+0x8fa38> │ │ │ │ ldr r6, [pc, #20] @ 9be04 <__cxa_atexit@plt+0x8f9ac> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq fp, [r5, #-160] @ 0xffffff60 │ │ │ │ + strbeq fp, [r5, #-144] @ 0xffffff70 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strbeq fp, [r5, #-64] @ 0xffffffc0 │ │ │ │ + strbeq fp, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldrbteq r8, [r9], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -147078,17 +147078,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 9be90 <__cxa_atexit@plt+0x8fa38> │ │ │ │ ldr r3, [pc, #24] @ 9be8c <__cxa_atexit@plt+0x8fa34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - strbeq sl, [r5, #-4024] @ 0xfffff048 │ │ │ │ + strbeq sl, [r5, #-4008] @ 0xfffff058 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mov fp, r7 │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5], #-4 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -147116,29 +147116,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #28] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #56] @ 9bf50 <__cxa_atexit@plt+0x8faf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 9bf40 <__cxa_atexit@plt+0x8fae8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - strbeq fp, [r5, #-340] @ 0xfffffeac │ │ │ │ + strbeq fp, [r5, #-324] @ 0xfffffebc │ │ │ │ ldrbteq r8, [r9], #872 @ 0x368 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -147158,49 +147158,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ ldr r7, [pc, #36] @ 9bfe4 <__cxa_atexit@plt+0x8fb8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ 9bfe8 <__cxa_atexit@plt+0x8fb90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - strbeq fp, [r5, #-172] @ 0xffffff54 │ │ │ │ + strbeq fp, [r5, #-156] @ 0xffffff64 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq r8, [r9], #720 @ 0x2d0 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c020 <__cxa_atexit@plt+0x8fbc8> │ │ │ │ ldr r3, [pc, #56] @ 9c044 <__cxa_atexit@plt+0x8fbec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #44] @ 9c048 <__cxa_atexit@plt+0x8fbf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #24] @ 9c040 <__cxa_atexit@plt+0x8fbe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #137 @ 0x89 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #32] │ │ │ │ sub r5, r5, #4 │ │ │ │ b 9c078 <__cxa_atexit@plt+0x8fc20> │ │ │ │ - strbeq sl, [r5, #-3440] @ 0xfffff290 │ │ │ │ + strbeq sl, [r5, #-3424] @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq fp, [r5, #-140] @ 0xffffff74 │ │ │ │ + strbeq fp, [r5, #-124] @ 0xffffff84 │ │ │ │ ldrbteq r8, [r9], #624 @ 0x270 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #32] │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -147292,27 +147292,27 @@ │ │ │ │ b bd85c <__cxa_atexit@plt+0xb1404> │ │ │ │ ldr r3, [pc, #68] @ 9c20c <__cxa_atexit@plt+0x8fdb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #140 @ 0x8c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xffffa894 │ │ │ │ @ instruction: 0xffffaba8 │ │ │ │ @ instruction: 0xffffa9e8 │ │ │ │ @ instruction: 0xffffd014 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ - strbeq sl, [r5, #-3500] @ 0xfffff254 │ │ │ │ - strbeq sl, [r5, #-3200] @ 0xfffff380 │ │ │ │ - strbeq sl, [r5, #-3164] @ 0xfffff3a4 │ │ │ │ - strbeq sl, [r5, #-3956] @ 0xfffff08c │ │ │ │ - strbeq sl, [r5, #-3424] @ 0xfffff2a0 │ │ │ │ - strbeq sl, [r5, #-3088] @ 0xfffff3f0 │ │ │ │ + strbeq sl, [r5, #-3484] @ 0xfffff264 │ │ │ │ + strbeq sl, [r5, #-3184] @ 0xfffff390 │ │ │ │ + strbeq sl, [r5, #-3148] @ 0xfffff3b4 │ │ │ │ + strbeq sl, [r5, #-3940] @ 0xfffff09c │ │ │ │ + strbeq sl, [r5, #-3408] @ 0xfffff2b0 │ │ │ │ + strbeq sl, [r5, #-3072] @ 0xfffff400 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -147393,23 +147393,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 9c37c <__cxa_atexit@plt+0x8ff24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffa49c │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ ldrbteq r7, [r9], #3196 @ 0xc7c │ │ │ │ ldrbteq r7, [r9], #4036 @ 0xfc4 │ │ │ │ ldrbteq r7, [r9], #4068 @ 0xfe4 │ │ │ │ ldrbteq r7, [r9], #3284 @ 0xcd4 │ │ │ │ - strbeq sl, [r5, #-3000] @ 0xfffff448 │ │ │ │ + strbeq sl, [r5, #-2984] @ 0xfffff458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9c3c4 <__cxa_atexit@plt+0x8ff6c> │ │ │ │ @@ -147417,16 +147417,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq sl, [r5, #-2832] @ 0xfffff4f0 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq sl, [r5, #-2816] @ 0xfffff500 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -147443,148 +147443,148 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9c438 <__cxa_atexit@plt+0x8ffe0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5, #-2748] @ 0xfffff544 │ │ │ │ + strbeq sl, [r5, #-2732] @ 0xfffff554 │ │ │ │ ldrbteq r7, [r9], #3828 @ 0xef4 │ │ │ │ - strbeq r2, [r2], #2866 @ 0xb32 │ │ │ │ + strbeq r2, [r2], #3378 @ 0xd32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r2], #2940 @ 0xb7c │ │ │ │ + strbeq r2, [r2], #3452 @ 0xd7c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r2], #3015 @ 0xbc7 │ │ │ │ + strbeq r2, [r2], #3527 @ 0xdc7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r2], #3089 @ 0xc11 │ │ │ │ + strbeq r2, [r2], #3601 @ 0xe11 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r2], #3163 @ 0xc5b │ │ │ │ + strbeq r2, [r2], #3675 @ 0xe5b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r2], #3237 @ 0xca5 │ │ │ │ + strbeq r2, [r2], #3749 @ 0xea5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r2], #3313 @ 0xcf1 │ │ │ │ + strbeq r2, [r2], #3825 @ 0xef1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [r9], #3708 @ 0xe7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9c548 <__cxa_atexit@plt+0x900f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9c540 <__cxa_atexit@plt+0x900e8> │ │ │ │ ldr r7, [pc, #56] @ 9c550 <__cxa_atexit@plt+0x900f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ 9c554 <__cxa_atexit@plt+0x900fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ 9c558 <__cxa_atexit@plt+0x90100> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ 9c55c <__cxa_atexit@plt+0x90104> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5, #-2148] @ 0xfffff79c │ │ │ │ - strbeq sl, [r5, #-2928] @ 0xfffff490 │ │ │ │ - strbeq sl, [r5, #-3316] @ 0xfffff30c │ │ │ │ - strbeq sl, [r5, #-3312] @ 0xfffff310 │ │ │ │ + strbeq sl, [r5, #-2132] @ 0xfffff7ac │ │ │ │ + strbeq sl, [r5, #-2912] @ 0xfffff4a0 │ │ │ │ + strbeq sl, [r5, #-3300] @ 0xfffff31c │ │ │ │ + strbeq sl, [r5, #-3296] @ 0xfffff320 │ │ │ │ ldrbteq r7, [r9], #3620 @ 0xe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9c5bc <__cxa_atexit@plt+0x90164> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9c5b4 <__cxa_atexit@plt+0x9015c> │ │ │ │ ldr r7, [pc, #48] @ 9c5c4 <__cxa_atexit@plt+0x9016c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ 9c5c8 <__cxa_atexit@plt+0x90170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 9c5cc <__cxa_atexit@plt+0x90174> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5, #-2024] @ 0xfffff818 │ │ │ │ - strbeq sl, [r5, #-2796] @ 0xfffff514 │ │ │ │ - strbeq sl, [r5, #-3200] @ 0xfffff380 │ │ │ │ + strbeq sl, [r5, #-2008] @ 0xfffff828 │ │ │ │ + strbeq sl, [r5, #-2780] @ 0xfffff524 │ │ │ │ + strbeq sl, [r5, #-3184] @ 0xfffff390 │ │ │ │ ldrbteq r7, [r9], #3540 @ 0xdd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9c634 <__cxa_atexit@plt+0x901dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9c62c <__cxa_atexit@plt+0x901d4> │ │ │ │ ldr r8, [pc, #56] @ 9c63c <__cxa_atexit@plt+0x901e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #52] @ 9c640 <__cxa_atexit@plt+0x901e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ 9c644 <__cxa_atexit@plt+0x901ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ 9c648 <__cxa_atexit@plt+0x901f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [r9], #3480 @ 0xd98 │ │ │ │ - strbeq sl, [r5, #-1904] @ 0xfffff890 │ │ │ │ - strbeq sl, [r5, #-2684] @ 0xfffff584 │ │ │ │ - strbeq sl, [r5, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq sl, [r5, #-1888] @ 0xfffff8a0 │ │ │ │ + strbeq sl, [r5, #-2668] @ 0xfffff594 │ │ │ │ + strbeq sl, [r5, #-3068] @ 0xfffff404 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9c6c8 <__cxa_atexit@plt+0x90270> │ │ │ │ ldr r3, [pc, #108] @ 9c6d8 <__cxa_atexit@plt+0x90280> │ │ │ │ @@ -147607,47 +147607,47 @@ │ │ │ │ ldr r8, [pc, #48] @ 9c6e0 <__cxa_atexit@plt+0x90288> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9c6bc <__cxa_atexit@plt+0x90264> │ │ │ │ ldr r8, [pc, #32] @ 9c6dc <__cxa_atexit@plt+0x90284> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #24] @ 9c6e8 <__cxa_atexit@plt+0x90290> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r2, [r2], #3526 @ 0xdc6 │ │ │ │ - strbeq r2, [r2], #3529 @ 0xdc9 │ │ │ │ - strbeq r2, [r2], #3551 @ 0xddf │ │ │ │ + strbeq r2, [r2], #4038 @ 0xfc6 │ │ │ │ + strbeq r2, [r2], #4041 @ 0xfc9 │ │ │ │ + strbeq r2, [r2], #4063 @ 0xfdf │ │ │ │ ldrbteq r7, [r9], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9c71c <__cxa_atexit@plt+0x902c4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 9c72c <__cxa_atexit@plt+0x902d4> │ │ │ │ ldr r8, [pc, #48] @ 9c744 <__cxa_atexit@plt+0x902ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #28] @ 9c740 <__cxa_atexit@plt+0x902e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 9c73c <__cxa_atexit@plt+0x902e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r2, [r2], #3406 @ 0xd4e │ │ │ │ - strbeq r2, [r2], #3413 @ 0xd55 │ │ │ │ - strbeq r2, [r2], #3423 @ 0xd5f │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r2, [r2], #3918 @ 0xf4e │ │ │ │ + strbeq r2, [r2], #3925 @ 0xf55 │ │ │ │ + strbeq r2, [r2], #3935 @ 0xf5f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9c7c4 <__cxa_atexit@plt+0x9036c> │ │ │ │ ldr r3, [pc, #108] @ 9c7d4 <__cxa_atexit@plt+0x9037c> │ │ │ │ @@ -147670,56 +147670,56 @@ │ │ │ │ ldr r3, [pc, #48] @ 9c7dc <__cxa_atexit@plt+0x90384> │ │ │ │ add r3, pc, r3 │ │ │ │ b 9c7b8 <__cxa_atexit@plt+0x90360> │ │ │ │ ldr r3, [pc, #32] @ 9c7d8 <__cxa_atexit@plt+0x90380> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #24] @ 9c7e4 <__cxa_atexit@plt+0x9038c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r2, [r2], #3274 @ 0xcca │ │ │ │ - strbeq r2, [r2], #3277 @ 0xccd │ │ │ │ - strbeq r2, [r2], #3299 @ 0xce3 │ │ │ │ + strbeq r2, [r2], #3786 @ 0xeca │ │ │ │ + strbeq r2, [r2], #3789 @ 0xecd │ │ │ │ + strbeq r2, [r2], #3811 @ 0xee3 │ │ │ │ ldrbteq r7, [r9], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9c818 <__cxa_atexit@plt+0x903c0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 9c828 <__cxa_atexit@plt+0x903d0> │ │ │ │ ldr r8, [pc, #48] @ 9c840 <__cxa_atexit@plt+0x903e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #28] @ 9c83c <__cxa_atexit@plt+0x903e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 9c838 <__cxa_atexit@plt+0x903e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r2, [r2], #3154 @ 0xc52 │ │ │ │ - strbeq r2, [r2], #3161 @ 0xc59 │ │ │ │ - strbeq r2, [r2], #3171 @ 0xc63 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r2, [r2], #3666 @ 0xe52 │ │ │ │ + strbeq r2, [r2], #3673 @ 0xe59 │ │ │ │ + strbeq r2, [r2], #3683 @ 0xe63 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 9c868 <__cxa_atexit@plt+0x90410> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq r7, [r9], #2932 @ 0xb74 │ │ │ │ ldrbteq r7, [r9], #2976 @ 0xba0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -147821,15 +147821,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9ca20 <__cxa_atexit@plt+0x905c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [r5, #-940] @ 0xfffffc54 │ │ │ │ + strbeq sl, [r5, #-924] @ 0xfffffc64 │ │ │ │ ldrbteq r7, [r9], #2620 @ 0xa3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #64] @ 9ca78 <__cxa_atexit@plt+0x90620> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -147845,28 +147845,28 @@ │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq sl, [r5, #-804] @ 0xfffffcdc │ │ │ │ + strbeq sl, [r5, #-788] @ 0xfffffcec │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 9cab0 <__cxa_atexit@plt+0x90658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5, #-752] @ 0xfffffd10 │ │ │ │ + strbeq sl, [r5, #-736] @ 0xfffffd20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9cb48 <__cxa_atexit@plt+0x906f0> │ │ │ │ ldr r7, [pc, #132] @ 9cb58 <__cxa_atexit@plt+0x90700> │ │ │ │ @@ -147902,17 +147902,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9cb64 <__cxa_atexit@plt+0x9070c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r5, #-624] @ 0xfffffd90 │ │ │ │ + strbeq sl, [r5, #-608] @ 0xfffffda0 │ │ │ │ ldrbteq r7, [r9], #2300 @ 0x8fc │ │ │ │ - strbeq sl, [r5, #-584] @ 0xfffffdb8 │ │ │ │ + strbeq sl, [r5, #-568] @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ 9cbd0 <__cxa_atexit@plt+0x90778> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -147931,16 +147931,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9cbd8 <__cxa_atexit@plt+0x90780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq sl, [r5, #-468] @ 0xfffffe2c │ │ │ │ - strbeq sl, [r5, #-448] @ 0xfffffe40 │ │ │ │ + strbeq sl, [r5, #-452] @ 0xfffffe3c │ │ │ │ + strbeq sl, [r5, #-432] @ 0xfffffe50 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 9cc18 <__cxa_atexit@plt+0x907c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ 9cc1c <__cxa_atexit@plt+0x907c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -147948,16 +147948,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r5, #-408] @ 0xfffffe68 │ │ │ │ - strbeq sl, [r5, #-404] @ 0xfffffe6c │ │ │ │ + strbeq sl, [r5, #-392] @ 0xfffffe78 │ │ │ │ + strbeq sl, [r5, #-388] @ 0xfffffe7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9cc6c <__cxa_atexit@plt+0x90814> │ │ │ │ ldr r3, [pc, #60] @ 9cc7c <__cxa_atexit@plt+0x90824> │ │ │ │ @@ -148125,15 +148125,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 9cee0 <__cxa_atexit@plt+0x90a88> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4008d0 <__cxa_atexit@plt+0x3f4478> │ │ │ │ + b 4008cc <__cxa_atexit@plt+0x3f4474> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -148148,15 +148148,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 9cf3c <__cxa_atexit@plt+0x90ae4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4008d0 <__cxa_atexit@plt+0x3f4478> │ │ │ │ + b 4008cc <__cxa_atexit@plt+0x3f4474> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 9cf84 <__cxa_atexit@plt+0x90b2c> │ │ │ │ @@ -148164,24 +148164,24 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 9cf7c <__cxa_atexit@plt+0x90b24> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4008d0 <__cxa_atexit@plt+0x3f4478> │ │ │ │ + b 4008cc <__cxa_atexit@plt+0x3f4474> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4008d0 <__cxa_atexit@plt+0x3f4478> │ │ │ │ + b 4008cc <__cxa_atexit@plt+0x3f4474> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9cffc <__cxa_atexit@plt+0x90ba4> │ │ │ │ @@ -148196,27 +148196,27 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #56] @ 9d028 <__cxa_atexit@plt+0x90bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ b 9d00c <__cxa_atexit@plt+0x90bb4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 9d01c <__cxa_atexit@plt+0x90bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [r9], #1536 @ 0x600 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r9, [r5, #-3868] @ 0xfffff0e4 │ │ │ │ - strbeq sl, [r5, #-184] @ 0xffffff48 │ │ │ │ + strbeq r9, [r5, #-3852] @ 0xfffff0f4 │ │ │ │ + strbeq sl, [r5, #-168] @ 0xffffff58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9d068 <__cxa_atexit@plt+0x90c10> │ │ │ │ @@ -148226,16 +148226,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r5, #-3452] @ 0xfffff284 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r5, #-3436] @ 0xfffff294 │ │ │ │ ldrbteq r7, [r9], #1448 @ 0x5a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9d148 <__cxa_atexit@plt+0x90cf0> │ │ │ │ @@ -148264,15 +148264,15 @@ │ │ │ │ ldr r5, [pc, #132] @ 9d178 <__cxa_atexit@plt+0x90d20> │ │ │ │ add r5, pc, r5 │ │ │ │ str r7, [r3] │ │ │ │ add r2, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9d158 <__cxa_atexit@plt+0x90d00> │ │ │ │ ldr r7, [pc, #96] @ 9d184 <__cxa_atexit@plt+0x90d2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -148289,22 +148289,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ ldrbteq r7, [r9], #1312 @ 0x520 │ │ │ │ - strbeq r9, [r5, #-3312] @ 0xfffff310 │ │ │ │ + strbeq r9, [r5, #-3296] @ 0xfffff320 │ │ │ │ ldrbteq r7, [r9], #1260 @ 0x4ec │ │ │ │ - strbeq r9, [r5, #-3220] @ 0xfffff36c │ │ │ │ - strbeq r9, [r5, #-3196] @ 0xfffff384 │ │ │ │ + strbeq r9, [r5, #-3204] @ 0xfffff37c │ │ │ │ + strbeq r9, [r5, #-3180] @ 0xfffff394 │ │ │ │ ldrbteq r7, [r9], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -148319,15 +148319,15 @@ │ │ │ │ ldr r5, [pc, #100] @ 9d234 <__cxa_atexit@plt+0x90ddc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #96] @ 9d238 <__cxa_atexit@plt+0x90de0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9d224 <__cxa_atexit@plt+0x90dcc> │ │ │ │ ldr r7, [pc, #64] @ 9d240 <__cxa_atexit@plt+0x90de8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -148338,68 +148338,68 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq r7, [r9], #1084 @ 0x43c │ │ │ │ - strbeq r9, [r5, #-3068] @ 0xfffff404 │ │ │ │ - strbeq r9, [r5, #-3000] @ 0xfffff448 │ │ │ │ - strbeq r9, [r5, #-2976] @ 0xfffff460 │ │ │ │ + strbeq r9, [r5, #-3052] @ 0xfffff414 │ │ │ │ + strbeq r9, [r5, #-2984] @ 0xfffff458 │ │ │ │ + strbeq r9, [r5, #-2960] @ 0xfffff470 │ │ │ │ ldrbteq r7, [r9], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9d274 <__cxa_atexit@plt+0x90e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 9d278 <__cxa_atexit@plt+0x90e20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r7, [r9], #940 @ 0x3ac │ │ │ │ ldrbteq r7, [r9], #924 @ 0x39c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9d2a8 <__cxa_atexit@plt+0x90e50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 9d2ac <__cxa_atexit@plt+0x90e54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r9, [r5, #-3812] @ 0xfffff11c │ │ │ │ + strbeq r9, [r5, #-3796] @ 0xfffff12c │ │ │ │ ldrbteq r7, [r9], #872 @ 0x368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 9d2dc <__cxa_atexit@plt+0x90e84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 9d2e0 <__cxa_atexit@plt+0x90e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b c9ccc <__cxa_atexit@plt+0xbd874> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r9, [r5, #-3940] @ 0xfffff09c │ │ │ │ + strbeq r9, [r5, #-3924] @ 0xfffff0ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9d304 <__cxa_atexit@plt+0x90eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - strbeq r9, [r5, #-3908] @ 0xfffff0bc │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + strbeq r9, [r5, #-3892] @ 0xfffff0cc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 9da40 <__cxa_atexit@plt+0x915e8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d388 <__cxa_atexit@plt+0x90f30> │ │ │ │ @@ -148414,53 +148414,53 @@ │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ beq 9d370 <__cxa_atexit@plt+0x90f18> │ │ │ │ cmp r2, #3 │ │ │ │ bne 9d37c <__cxa_atexit@plt+0x90f24> │ │ │ │ ldr r8, [pc, #60] @ 9d39c <__cxa_atexit@plt+0x90f44> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #32] @ 9d398 <__cxa_atexit@plt+0x90f40> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #16] @ 9d394 <__cxa_atexit@plt+0x90f3c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r2, [r2], #23 │ │ │ │ - strbeq r2, [r2], #25 │ │ │ │ - strbeq r2, [r2], #42 @ 0x2a │ │ │ │ + strbeq r2, [r2], #535 @ 0x217 │ │ │ │ + strbeq r2, [r2], #537 @ 0x219 │ │ │ │ + strbeq r2, [r2], #554 @ 0x22a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9d3d0 <__cxa_atexit@plt+0x90f78> │ │ │ │ cmp r3, #3 │ │ │ │ bne 9d3e0 <__cxa_atexit@plt+0x90f88> │ │ │ │ ldr r8, [pc, #48] @ 9d3f8 <__cxa_atexit@plt+0x90fa0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #28] @ 9d3f4 <__cxa_atexit@plt+0x90f9c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 9d3f0 <__cxa_atexit@plt+0x90f98> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r1, [r2], #4019 @ 0xfb3 │ │ │ │ - strbeq r1, [r2], #4025 @ 0xfb9 │ │ │ │ - strbeq r1, [r2], #4034 @ 0xfc2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r2, [r2], #435 @ 0x1b3 │ │ │ │ + strbeq r2, [r2], #441 @ 0x1b9 │ │ │ │ + strbeq r2, [r2], #450 @ 0x1c2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9d440 <__cxa_atexit@plt+0x90fe8> │ │ │ │ @@ -148469,21 +148469,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ 9d454 <__cxa_atexit@plt+0x90ffc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strbeq r1, [r2], #3955 @ 0xf73 │ │ │ │ + strbeq r2, [r2], #371 @ 0x173 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9d4f8 <__cxa_atexit@plt+0x910a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -148506,59 +148506,59 @@ │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ beq 9d4e0 <__cxa_atexit@plt+0x91088> │ │ │ │ cmp r2, #3 │ │ │ │ bne 9d4ec <__cxa_atexit@plt+0x91094> │ │ │ │ ldr r8, [pc, #84] @ 9d524 <__cxa_atexit@plt+0x910cc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #56] @ 9d520 <__cxa_atexit@plt+0x910c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #40] @ 9d51c <__cxa_atexit@plt+0x910c4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r1, [r2], #3982 @ 0xf8e │ │ │ │ - strbeq r1, [r2], #3985 @ 0xf91 │ │ │ │ - strbeq r1, [r2], #4003 @ 0xfa3 │ │ │ │ + strbeq r2, [r2], #398 @ 0x18e │ │ │ │ + strbeq r2, [r2], #401 @ 0x191 │ │ │ │ + strbeq r2, [r2], #419 @ 0x1a3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9d558 <__cxa_atexit@plt+0x91100> │ │ │ │ cmp r3, #3 │ │ │ │ bne 9d568 <__cxa_atexit@plt+0x91110> │ │ │ │ ldr r8, [pc, #48] @ 9d580 <__cxa_atexit@plt+0x91128> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #28] @ 9d57c <__cxa_atexit@plt+0x91124> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 9d578 <__cxa_atexit@plt+0x91120> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r1, [r2], #3858 @ 0xf12 │ │ │ │ - strbeq r1, [r2], #3865 @ 0xf19 │ │ │ │ - strbeq r1, [r2], #3875 @ 0xf23 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r2, [r2], #274 @ 0x112 │ │ │ │ + strbeq r2, [r2], #281 @ 0x119 │ │ │ │ + strbeq r2, [r2], #291 @ 0x123 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9d5d0 <__cxa_atexit@plt+0x91178> │ │ │ │ @@ -148569,21 +148569,21 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [pc, #40] @ 9d5e4 <__cxa_atexit@plt+0x9118c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq r1, [r2], #3576 @ 0xdf8 │ │ │ │ + strbeq r1, [r2], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9d690 <__cxa_atexit@plt+0x91238> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -148608,59 +148608,59 @@ │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ beq 9d678 <__cxa_atexit@plt+0x91220> │ │ │ │ cmp r2, #3 │ │ │ │ bne 9d684 <__cxa_atexit@plt+0x9122c> │ │ │ │ ldr r8, [pc, #84] @ 9d6bc <__cxa_atexit@plt+0x91264> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #56] @ 9d6b8 <__cxa_atexit@plt+0x91260> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #40] @ 9d6b4 <__cxa_atexit@plt+0x9125c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r1, [r2], #3574 @ 0xdf6 │ │ │ │ - strbeq r1, [r2], #3577 @ 0xdf9 │ │ │ │ - strbeq r1, [r2], #3595 @ 0xe0b │ │ │ │ + strbeq r1, [r2], #4086 @ 0xff6 │ │ │ │ + strbeq r1, [r2], #4089 @ 0xff9 │ │ │ │ + strbeq r2, [r2], #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9d6f0 <__cxa_atexit@plt+0x91298> │ │ │ │ cmp r3, #3 │ │ │ │ bne 9d700 <__cxa_atexit@plt+0x912a8> │ │ │ │ ldr r8, [pc, #48] @ 9d718 <__cxa_atexit@plt+0x912c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #28] @ 9d714 <__cxa_atexit@plt+0x912bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 9d710 <__cxa_atexit@plt+0x912b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r1, [r2], #3450 @ 0xd7a │ │ │ │ - strbeq r1, [r2], #3457 @ 0xd81 │ │ │ │ - strbeq r1, [r2], #3467 @ 0xd8b │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r1, [r2], #3962 @ 0xf7a │ │ │ │ + strbeq r1, [r2], #3969 @ 0xf81 │ │ │ │ + strbeq r1, [r2], #3979 @ 0xf8b │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9d770 <__cxa_atexit@plt+0x91318> │ │ │ │ @@ -148673,21 +148673,21 @@ │ │ │ │ ldr r8, [pc, #44] @ 9d784 <__cxa_atexit@plt+0x9132c> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - strbeq r1, [r2], #3178 @ 0xc6a │ │ │ │ + strbeq r1, [r2], #3690 @ 0xe6a │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9d834 <__cxa_atexit@plt+0x913dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -148713,59 +148713,59 @@ │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ beq 9d81c <__cxa_atexit@plt+0x913c4> │ │ │ │ cmp r2, #3 │ │ │ │ bne 9d828 <__cxa_atexit@plt+0x913d0> │ │ │ │ ldr r8, [pc, #84] @ 9d860 <__cxa_atexit@plt+0x91408> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #56] @ 9d85c <__cxa_atexit@plt+0x91404> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #40] @ 9d858 <__cxa_atexit@plt+0x91400> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r1, [r2], #3154 @ 0xc52 │ │ │ │ - strbeq r1, [r2], #3157 @ 0xc55 │ │ │ │ - strbeq r1, [r2], #3175 @ 0xc67 │ │ │ │ + strbeq r1, [r2], #3666 @ 0xe52 │ │ │ │ + strbeq r1, [r2], #3669 @ 0xe55 │ │ │ │ + strbeq r1, [r2], #3687 @ 0xe67 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9d894 <__cxa_atexit@plt+0x9143c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 9d8a4 <__cxa_atexit@plt+0x9144c> │ │ │ │ ldr r8, [pc, #48] @ 9d8bc <__cxa_atexit@plt+0x91464> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #28] @ 9d8b8 <__cxa_atexit@plt+0x91460> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r8, [pc, #8] @ 9d8b4 <__cxa_atexit@plt+0x9145c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r1, [r2], #3030 @ 0xbd6 │ │ │ │ - strbeq r1, [r2], #3037 @ 0xbdd │ │ │ │ - strbeq r1, [r2], #3047 @ 0xbe7 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r1, [r2], #3542 @ 0xdd6 │ │ │ │ + strbeq r1, [r2], #3549 @ 0xddd │ │ │ │ + strbeq r1, [r2], #3559 @ 0xde7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -148781,21 +148781,21 @@ │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strbeq r1, [r2], #2777 @ 0xad9 │ │ │ │ + strbeq r1, [r2], #3289 @ 0xcd9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -148830,32 +148830,32 @@ │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b 9d9f4 <__cxa_atexit@plt+0x9159c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r5, #-1056] @ 0xfffffbe0 │ │ │ │ - strbeq r9, [r5, #-1068] @ 0xfffffbd4 │ │ │ │ + strbeq r9, [r5, #-1040] @ 0xfffffbf0 │ │ │ │ strbeq r9, [r5, #-1052] @ 0xfffffbe4 │ │ │ │ + strbeq r9, [r5, #-1036] @ 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - strbeq r1, [r2], #2581 @ 0xa15 │ │ │ │ + strbeq r1, [r2], #3093 @ 0xc15 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ @@ -148903,34 +148903,34 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, r9} │ │ │ │ mov r8, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #56] @ 9db48 <__cxa_atexit@plt+0x916f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r9, [r5, #-796] @ 0xfffffce4 │ │ │ │ - strbeq r9, [r5, #-772] @ 0xfffffcfc │ │ │ │ + strbeq r9, [r5, #-780] @ 0xfffffcf4 │ │ │ │ + strbeq r9, [r5, #-756] @ 0xfffffd0c │ │ │ │ ldrbteq r6, [r9], #2868 @ 0xb34 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strbeq r1, [r2], #2285 @ 0x8ed │ │ │ │ + strbeq r1, [r2], #2797 @ 0xaed │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9dbd4 <__cxa_atexit@plt+0x9177c> │ │ │ │ @@ -149039,15 +149039,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 9dd28 <__cxa_atexit@plt+0x918d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq r6, [r9], #2348 @ 0x92c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9dd98 <__cxa_atexit@plt+0x91940> │ │ │ │ @@ -149073,15 +149073,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9ddb0 <__cxa_atexit@plt+0x91958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r9, [r5, #-64] @ 0xffffffc0 │ │ │ │ + strbeq r9, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldrbteq r6, [r9], #2236 @ 0x8bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 9ddec <__cxa_atexit@plt+0x91994> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -149089,15 +149089,15 @@ │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, r3, #1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ b 9da40 <__cxa_atexit@plt+0x915e8> │ │ │ │ - strbeq r8, [r5, #-4084] @ 0xfffff00c │ │ │ │ + strbeq r8, [r5, #-4068] @ 0xfffff01c │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9de18 <__cxa_atexit@plt+0x919c0> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -149138,27 +149138,27 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [r5] │ │ │ │ add r3, r3, #8 │ │ │ │ b 9de48 <__cxa_atexit@plt+0x919f0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r6, r6, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ sub r6, r6, #8 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r9, [r5, #-16] │ │ │ │ + strbeq r9, [r5, #-0] │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9df30 <__cxa_atexit@plt+0x91ad8> │ │ │ │ @@ -149172,24 +149172,24 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ add r7, r1, #1 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 9de2c <__cxa_atexit@plt+0x919d4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r5, #-3920] @ 0xfffff0b0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r5, #-3904] @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9dfbc <__cxa_atexit@plt+0x91b64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9dfb4 <__cxa_atexit@plt+0x91b5c> │ │ │ │ ldr r7, [pc, #140] @ 9dffc <__cxa_atexit@plt+0x91ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -149221,81 +149221,81 @@ │ │ │ │ ldr r5, [pc, #36] @ 9e00c <__cxa_atexit@plt+0x91bb4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5, #-3596] @ 0xfffff1f4 │ │ │ │ + strbeq r8, [r5, #-3580] @ 0xfffff204 │ │ │ │ ldrbteq r6, [r9], #1724 @ 0x6bc │ │ │ │ - strbeq r1, [r2], #940 @ 0x3ac │ │ │ │ - strbeq r9, [r5, #-512] @ 0xfffffe00 │ │ │ │ - strbeq r8, [r5, #-3504] @ 0xfffff250 │ │ │ │ - strbeq r1, [r2], #1012 @ 0x3f4 │ │ │ │ - strbeq r8, [r5, #-3584] @ 0xfffff200 │ │ │ │ - strbeq r9, [r5, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r1, [r2], #1452 @ 0x5ac │ │ │ │ + strbeq r9, [r5, #-496] @ 0xfffffe10 │ │ │ │ + strbeq r8, [r5, #-3488] @ 0xfffff260 │ │ │ │ + strbeq r1, [r2], #1524 @ 0x5f4 │ │ │ │ + strbeq r8, [r5, #-3568] @ 0xfffff210 │ │ │ │ + strbeq r9, [r5, #-552] @ 0xfffffdd8 │ │ │ │ ldrbteq r6, [r9], #1928 @ 0x788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e074 <__cxa_atexit@plt+0x91c1c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e06c <__cxa_atexit@plt+0x91c14> │ │ │ │ ldr r3, [pc, #44] @ 9e07c <__cxa_atexit@plt+0x91c24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 9e080 <__cxa_atexit@plt+0x91c28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r9], #1864 @ 0x748 │ │ │ │ - strbeq r8, [r5, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq r8, [r5, #-3348] @ 0xfffff2ec │ │ │ │ ldrbteq r6, [r9], #1856 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e0d8 <__cxa_atexit@plt+0x91c80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e0d0 <__cxa_atexit@plt+0x91c78> │ │ │ │ ldr r8, [pc, #40] @ 9e0e0 <__cxa_atexit@plt+0x91c88> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 9e0e4 <__cxa_atexit@plt+0x91c8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2], #476 @ 0x1dc │ │ │ │ - strbeq r8, [r5, #-3260] @ 0xfffff344 │ │ │ │ + strbeq r1, [r2], #988 @ 0x3dc │ │ │ │ + strbeq r8, [r5, #-3244] @ 0xfffff354 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9e164 <__cxa_atexit@plt+0x91d0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e15c <__cxa_atexit@plt+0x91d04> │ │ │ │ ldr r7, [pc, #140] @ 9e1a4 <__cxa_atexit@plt+0x91d4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -149327,58 +149327,58 @@ │ │ │ │ ldr r5, [pc, #36] @ 9e1b4 <__cxa_atexit@plt+0x91d5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5, #-3172] @ 0xfffff39c │ │ │ │ + strbeq r8, [r5, #-3156] @ 0xfffff3ac │ │ │ │ ldrbteq r6, [r9], #1300 @ 0x514 │ │ │ │ - strbeq r1, [r2], #277 @ 0x115 │ │ │ │ - strbeq r9, [r5, #-88] @ 0xffffffa8 │ │ │ │ - strbeq r8, [r5, #-3080] @ 0xfffff3f8 │ │ │ │ - strbeq r1, [r2], #349 @ 0x15d │ │ │ │ - strbeq r8, [r5, #-3160] @ 0xfffff3a8 │ │ │ │ - strbeq r9, [r5, #-144] @ 0xffffff70 │ │ │ │ + strbeq r1, [r2], #789 @ 0x315 │ │ │ │ + strbeq r9, [r5, #-72] @ 0xffffffb8 │ │ │ │ + strbeq r8, [r5, #-3064] @ 0xfffff408 │ │ │ │ + strbeq r1, [r2], #861 @ 0x35d │ │ │ │ + strbeq r8, [r5, #-3144] @ 0xfffff3b8 │ │ │ │ + strbeq r9, [r5, #-128] @ 0xffffff80 │ │ │ │ ldrbteq r6, [r9], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e220 <__cxa_atexit@plt+0x91dc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e218 <__cxa_atexit@plt+0x91dc0> │ │ │ │ ldr r7, [pc, #48] @ 9e228 <__cxa_atexit@plt+0x91dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ 9e22c <__cxa_atexit@plt+0x91dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 9e230 <__cxa_atexit@plt+0x91dd8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5, #-2948] @ 0xfffff47c │ │ │ │ - strbeq r8, [r5, #-3676] @ 0xfffff1a4 │ │ │ │ - strbeq r8, [r5, #-3672] @ 0xfffff1a8 │ │ │ │ + strbeq r8, [r5, #-2932] @ 0xfffff48c │ │ │ │ + strbeq r8, [r5, #-3660] @ 0xfffff1b4 │ │ │ │ + strbeq r8, [r5, #-3656] @ 0xfffff1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 9e2b0 <__cxa_atexit@plt+0x91e58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e2a8 <__cxa_atexit@plt+0x91e50> │ │ │ │ ldr r7, [pc, #140] @ 9e2f0 <__cxa_atexit@plt+0x91e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -149410,127 +149410,127 @@ │ │ │ │ ldr r5, [pc, #36] @ 9e300 <__cxa_atexit@plt+0x91ea8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5, #-2840] @ 0xfffff4e8 │ │ │ │ + strbeq r8, [r5, #-2824] @ 0xfffff4f8 │ │ │ │ ldrbteq r6, [r9], #968 @ 0x3c8 │ │ │ │ - strbeq r0, [r2], #4037 @ 0xfc5 │ │ │ │ - strbeq r8, [r5, #-3852] @ 0xfffff0f4 │ │ │ │ - strbeq r8, [r5, #-2748] @ 0xfffff544 │ │ │ │ - strbeq r1, [r2], #13 │ │ │ │ - strbeq r8, [r5, #-2828] @ 0xfffff4f4 │ │ │ │ - strbeq r8, [r5, #-3908] @ 0xfffff0bc │ │ │ │ + strbeq r1, [r2], #453 @ 0x1c5 │ │ │ │ + strbeq r8, [r5, #-3836] @ 0xfffff104 │ │ │ │ + strbeq r8, [r5, #-2732] @ 0xfffff554 │ │ │ │ + strbeq r1, [r2], #525 @ 0x20d │ │ │ │ + strbeq r8, [r5, #-2812] @ 0xfffff504 │ │ │ │ + strbeq r8, [r5, #-3892] @ 0xfffff0cc │ │ │ │ ldrbteq r6, [r9], #1260 @ 0x4ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e36c <__cxa_atexit@plt+0x91f14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e364 <__cxa_atexit@plt+0x91f0c> │ │ │ │ ldr r7, [pc, #48] @ 9e374 <__cxa_atexit@plt+0x91f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ 9e378 <__cxa_atexit@plt+0x91f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 9e37c <__cxa_atexit@plt+0x91f24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5, #-2616] @ 0xfffff5c8 │ │ │ │ - strbeq r8, [r5, #-3344] @ 0xfffff2f0 │ │ │ │ - strbeq r8, [r5, #-3340] @ 0xfffff2f4 │ │ │ │ + strbeq r8, [r5, #-2600] @ 0xfffff5d8 │ │ │ │ + strbeq r8, [r5, #-3328] @ 0xfffff300 │ │ │ │ + strbeq r8, [r5, #-3324] @ 0xfffff304 │ │ │ │ ldrbteq r6, [r9], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e3d8 <__cxa_atexit@plt+0x91f80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e3d0 <__cxa_atexit@plt+0x91f78> │ │ │ │ ldr r3, [pc, #44] @ 9e3e0 <__cxa_atexit@plt+0x91f88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 9e3e4 <__cxa_atexit@plt+0x91f8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r9], #1224 @ 0x4c8 │ │ │ │ - strbeq r8, [r5, #-2496] @ 0xfffff640 │ │ │ │ + strbeq r8, [r5, #-2480] @ 0xfffff650 │ │ │ │ ldrbteq r6, [r9], #988 @ 0x3dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e43c <__cxa_atexit@plt+0x91fe4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e434 <__cxa_atexit@plt+0x91fdc> │ │ │ │ ldr r8, [pc, #40] @ 9e444 <__cxa_atexit@plt+0x91fec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 9e448 <__cxa_atexit@plt+0x91ff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2], #3605 @ 0xe15 │ │ │ │ - strbeq r8, [r5, #-2392] @ 0xfffff6a8 │ │ │ │ + strbeq r1, [r2], #21 │ │ │ │ + strbeq r8, [r5, #-2376] @ 0xfffff6b8 │ │ │ │ ldrbteq r6, [r9], #1220 @ 0x4c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9e4a4 <__cxa_atexit@plt+0x9204c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 9e49c <__cxa_atexit@plt+0x92044> │ │ │ │ ldr r3, [pc, #44] @ 9e4ac <__cxa_atexit@plt+0x92054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 9e4b0 <__cxa_atexit@plt+0x92058> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4008d8 <__cxa_atexit@plt+0x3f4480> │ │ │ │ + b 4008d4 <__cxa_atexit@plt+0x3f447c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r9], #1156 @ 0x484 │ │ │ │ - strbeq r8, [r5, #-2292] @ 0xfffff70c │ │ │ │ + strbeq r8, [r5, #-2276] @ 0xfffff71c │ │ │ │ ldrbteq r6, [r9], #1144 @ 0x478 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9e51c <__cxa_atexit@plt+0x920c4> │ │ │ │ @@ -149545,24 +149545,24 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #48] @ 9e530 <__cxa_atexit@plt+0x920d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9e534 <__cxa_atexit@plt+0x920dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r8, [r5, #-3388] @ 0xfffff2c4 │ │ │ │ + strbeq r8, [r5, #-3372] @ 0xfffff2d4 │ │ │ │ ldrbteq r6, [r9], #1056 @ 0x420 │ │ │ │ ldrbteq r6, [r9], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #80] @ 9e5a0 <__cxa_atexit@plt+0x92148> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -149576,23 +149576,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 9e5a4 <__cxa_atexit@plt+0x9214c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #32] @ 9e5a8 <__cxa_atexit@plt+0x92150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - strbeq r8, [r5, #-3252] @ 0xfffff34c │ │ │ │ + strbeq r8, [r5, #-3236] @ 0xfffff35c │ │ │ │ ldrbteq r6, [r9], #900 @ 0x384 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -149600,20 +149600,20 @@ │ │ │ │ ldr r3, [pc, #36] @ 9e5f8 <__cxa_atexit@plt+0x921a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #20] @ 9e5fc <__cxa_atexit@plt+0x921a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strbeq r8, [r5, #-3156] @ 0xfffff3ac │ │ │ │ + strbeq r8, [r5, #-3140] @ 0xfffff3bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9e628 <__cxa_atexit@plt+0x921d0> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -149665,20 +149665,20 @@ │ │ │ │ ldr r2, [pc, #36] @ 9e6fc <__cxa_atexit@plt+0x922a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ 9e700 <__cxa_atexit@plt+0x922a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5, #-1732] @ 0xfffff93c │ │ │ │ - strbeq r8, [r5, #-2920] @ 0xfffff498 │ │ │ │ - strbeq r8, [r5, #-2436] @ 0xfffff67c │ │ │ │ + strbeq r8, [r5, #-1716] @ 0xfffff94c │ │ │ │ + strbeq r8, [r5, #-2904] @ 0xfffff4a8 │ │ │ │ + strbeq r8, [r5, #-2420] @ 0xfffff68c │ │ │ │ ldrbteq r6, [r9], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e77c <__cxa_atexit@plt+0x92324> │ │ │ │ ldr r2, [pc, #124] @ 9e7a0 <__cxa_atexit@plt+0x92348> │ │ │ │ @@ -149711,15 +149711,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #24] @ 9e7ac <__cxa_atexit@plt+0x92354> │ │ │ │ add r9, pc, r9 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r8, [r5, #-1632] @ 0xfffff9a0 │ │ │ │ + strbeq r8, [r5, #-1616] @ 0xfffff9b0 │ │ │ │ ldrbteq r6, [r9], #448 @ 0x1c0 │ │ │ │ ldrbteq r6, [r9], #40 @ 0x28 │ │ │ │ ldrbteq r6, [r9], #100 @ 0x64 │ │ │ │ ldrbteq r6, [r9], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -149763,26 +149763,26 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 9e89c <__cxa_atexit@plt+0x92444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #48] @ 9e8a0 <__cxa_atexit@plt+0x92448> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq r8, [r5, #-1344] @ 0xfffffac0 │ │ │ │ - strbeq r8, [r5, #-2044] @ 0xfffff804 │ │ │ │ - strbeq r8, [r5, #-2040] @ 0xfffff808 │ │ │ │ + strbeq r8, [r5, #-1328] @ 0xfffffad0 │ │ │ │ + strbeq r8, [r5, #-2028] @ 0xfffff814 │ │ │ │ + strbeq r8, [r5, #-2024] @ 0xfffff818 │ │ │ │ ldrbteq r5, [r9], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e8e8 <__cxa_atexit@plt+0x92490> │ │ │ │ ldr r2, [pc, #44] @ 9e8f0 <__cxa_atexit@plt+0x92498> │ │ │ │ @@ -149791,20 +149791,20 @@ │ │ │ │ ldr r2, [pc, #36] @ 9e8f4 <__cxa_atexit@plt+0x9249c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ 9e8f8 <__cxa_atexit@plt+0x924a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5, #-1228] @ 0xfffffb34 │ │ │ │ - strbeq r8, [r5, #-1940] @ 0xfffff86c │ │ │ │ - strbeq r8, [r5, #-1932] @ 0xfffff874 │ │ │ │ + strbeq r8, [r5, #-1212] @ 0xfffffb44 │ │ │ │ + strbeq r8, [r5, #-1924] @ 0xfffff87c │ │ │ │ + strbeq r8, [r5, #-1916] @ 0xfffff884 │ │ │ │ ldrbteq r5, [r9], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e93c <__cxa_atexit@plt+0x924e4> │ │ │ │ ldr r2, [pc, #40] @ 9e944 <__cxa_atexit@plt+0x924ec> │ │ │ │ @@ -149816,15 +149816,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b a6ad8 <__cxa_atexit@plt+0x9a680> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r9], #3440 @ 0xd70 │ │ │ │ - strbeq r8, [r5, #-1124] @ 0xfffffb9c │ │ │ │ + strbeq r8, [r5, #-1108] @ 0xfffffbac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9e9d4 <__cxa_atexit@plt+0x9257c> │ │ │ │ ldr r3, [pc, #120] @ 9e9e4 <__cxa_atexit@plt+0x9258c> │ │ │ │ @@ -149928,25 +149928,25 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r7, [pc, #40] @ 9eb30 <__cxa_atexit@plt+0x926d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrbteq r5, [r9], #3388 @ 0xd3c │ │ │ │ ldrbteq r5, [r9], #3376 @ 0xd30 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq r8, [r5, #-1380] @ 0xfffffa9c │ │ │ │ + strbeq r8, [r5, #-1364] @ 0xfffffaac │ │ │ │ ldrbteq r5, [r9], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9eb6c <__cxa_atexit@plt+0x92714> │ │ │ │ @@ -149971,23 +149971,23 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r0, [r8, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r7, [pc, #32] @ 9ebd4 <__cxa_atexit@plt+0x9277c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r5, [r9], #3200 @ 0xc80 │ │ │ │ ldrbteq r5, [r9], #3188 @ 0xc74 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r8, [r5, #-1208] @ 0xfffffb48 │ │ │ │ + strbeq r8, [r5, #-1192] @ 0xfffffb58 │ │ │ │ ldrbteq r5, [r9], #3476 @ 0xd94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9ec38 <__cxa_atexit@plt+0x927e0> │ │ │ │ @@ -150003,28 +150003,28 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #52] @ 9ec68 <__cxa_atexit@plt+0x92810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ 9ec5c <__cxa_atexit@plt+0x92804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r5, #-492] @ 0xfffffe14 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r5, #-476] @ 0xfffffe24 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - strbeq r8, [r5, #-1080] @ 0xfffffbc8 │ │ │ │ + strbeq r8, [r5, #-1064] @ 0xfffffbd8 │ │ │ │ ldrbteq r5, [r9], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9ecc8 <__cxa_atexit@plt+0x92870> │ │ │ │ @@ -150039,28 +150039,28 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #52] @ 9ecf8 <__cxa_atexit@plt+0x928a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ 9ecec <__cxa_atexit@plt+0x92894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r5, #-348] @ 0xfffffea4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r5, #-332] @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - strbeq r8, [r5, #-936] @ 0xfffffc58 │ │ │ │ + strbeq r8, [r5, #-920] @ 0xfffffc68 │ │ │ │ ldrbteq r5, [r9], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ed30 <__cxa_atexit@plt+0x928d8> │ │ │ │ ldr r3, [pc, #44] @ 9ed48 <__cxa_atexit@plt+0x928f0> │ │ │ │ @@ -150071,15 +150071,15 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ b 9e958 <__cxa_atexit@plt+0x92500> │ │ │ │ ldr r7, [pc, #12] @ 9ed44 <__cxa_atexit@plt+0x928ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r5, #-244] @ 0xffffff0c │ │ │ │ + strbeq r8, [r5, #-228] @ 0xffffff1c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r5, [r9], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9edc4 <__cxa_atexit@plt+0x9296c> │ │ │ │ @@ -150111,19 +150111,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r5, #-96] @ 0xffffffa0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r5, #-80] @ 0xffffffb0 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - strbeq r8, [r5, #-124] @ 0xffffff84 │ │ │ │ - strbeq r8, [r5, #-8] │ │ │ │ + strbeq r8, [r5, #-108] @ 0xffffff94 │ │ │ │ + strbeq r7, [r5, #-4088] @ 0xfffff008 │ │ │ │ ldrbteq r5, [r9], #2612 @ 0xa34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ee38 <__cxa_atexit@plt+0x929e0> │ │ │ │ ldr r2, [pc, #40] @ 9ee40 <__cxa_atexit@plt+0x929e8> │ │ │ │ @@ -150131,19 +150131,19 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 9ee44 <__cxa_atexit@plt+0x929ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r9], #2588 @ 0xa1c │ │ │ │ - strbeq r7, [r5, #-3948] @ 0xfffff094 │ │ │ │ + strbeq r7, [r5, #-3932] @ 0xfffff0a4 │ │ │ │ ldrbteq r5, [r9], #2880 @ 0xb40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9eed0 <__cxa_atexit@plt+0x92a78> │ │ │ │ @@ -150166,35 +150166,35 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #84] @ 9ef10 <__cxa_atexit@plt+0x92ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 9ef04 <__cxa_atexit@plt+0x92aac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 9ef00 <__cxa_atexit@plt+0x92aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq r5, [r9], #2764 @ 0xacc │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r8, [r5, #-896] @ 0xfffffc80 │ │ │ │ + strbeq r8, [r5, #-880] @ 0xfffffc90 │ │ │ │ ldrbteq r5, [r9], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -150208,24 +150208,24 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #36] @ 9ef8c <__cxa_atexit@plt+0x92b34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #28] @ 9ef90 <__cxa_atexit@plt+0x92b38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq r8, [r5, #-724] @ 0xfffffd2c │ │ │ │ + strbeq r8, [r5, #-708] @ 0xfffffd3c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ ldrbteq r5, [r9], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #144] @ 9f040 <__cxa_atexit@plt+0x92be8> │ │ │ │ @@ -150248,33 +150248,33 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #72] @ 9f050 <__cxa_atexit@plt+0x92bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9f044 <__cxa_atexit@plt+0x92bec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strbeq r8, [r5, #-564] @ 0xfffffdcc │ │ │ │ + strbeq r8, [r5, #-548] @ 0xfffffddc │ │ │ │ ldrbteq r5, [r9], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -150291,36 +150291,36 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #56] @ 9f0ec <__cxa_atexit@plt+0x92c94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 9f0e0 <__cxa_atexit@plt+0x92c88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - strbeq r8, [r5, #-392] @ 0xfffffe78 │ │ │ │ + strbeq r8, [r5, #-376] @ 0xfffffe88 │ │ │ │ ldrbteq r5, [r9], #1820 @ 0x71c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #4] @ 9f10c <__cxa_atexit@plt+0x92cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldrbteq r5, [r9], #1804 @ 0x70c │ │ │ │ ldrbteq r5, [r9], #1784 @ 0x6f8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -150372,15 +150372,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #28] @ 9f204 <__cxa_atexit@plt+0x92dac> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r5, [r9], #1540 @ 0x604 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -150407,15 +150407,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 9f290 <__cxa_atexit@plt+0x92e38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldrbteq r5, [r9], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ @@ -150433,32 +150433,32 @@ │ │ │ │ ldr r2, [pc, #36] @ 9f2fc <__cxa_atexit@plt+0x92ea4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ 9f300 <__cxa_atexit@plt+0x92ea8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r5, #-2756] @ 0xfffff53c │ │ │ │ - strbeq r7, [r5, #-3944] @ 0xfffff098 │ │ │ │ - strbeq r7, [r5, #-3460] @ 0xfffff27c │ │ │ │ + strbeq r7, [r5, #-2740] @ 0xfffff54c │ │ │ │ + strbeq r7, [r5, #-3928] @ 0xfffff0a8 │ │ │ │ + strbeq r7, [r5, #-3444] @ 0xfffff28c │ │ │ │ ldrbteq r5, [r9], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 9f32c <__cxa_atexit@plt+0x92ed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #12] @ 9f330 <__cxa_atexit@plt+0x92ed8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ - strbeq r7, [r5, #-3404] @ 0xfffff2b4 │ │ │ │ - strbeq r7, [r5, #-3396] @ 0xfffff2bc │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + strbeq r7, [r5, #-3388] @ 0xfffff2c4 │ │ │ │ + strbeq r7, [r5, #-3380] @ 0xfffff2cc │ │ │ │ ldrbteq r5, [r9], #1704 @ 0x6a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f3a4 <__cxa_atexit@plt+0x92f4c> │ │ │ │ @@ -150492,15 +150492,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9f3dc <__cxa_atexit@plt+0x92f84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r7, [r5, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq r7, [r5, #-2576] @ 0xfffff5f0 │ │ │ │ ldrbteq r5, [r9], #1508 @ 0x5e4 │ │ │ │ ldrbteq r5, [r9], #1052 @ 0x41c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f424 <__cxa_atexit@plt+0x92fcc> │ │ │ │ @@ -150510,20 +150510,20 @@ │ │ │ │ ldr r2, [pc, #36] @ 9f430 <__cxa_atexit@plt+0x92fd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ 9f434 <__cxa_atexit@plt+0x92fdc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r5, #-2448] @ 0xfffff670 │ │ │ │ - strbeq r7, [r5, #-3160] @ 0xfffff3a8 │ │ │ │ - strbeq r7, [r5, #-3152] @ 0xfffff3b0 │ │ │ │ + strbeq r7, [r5, #-2432] @ 0xfffff680 │ │ │ │ + strbeq r7, [r5, #-3144] @ 0xfffff3b8 │ │ │ │ + strbeq r7, [r5, #-3136] @ 0xfffff3c0 │ │ │ │ ldrbteq r5, [r9], #948 @ 0x3b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f478 <__cxa_atexit@plt+0x93020> │ │ │ │ ldr r2, [pc, #40] @ 9f480 <__cxa_atexit@plt+0x93028> │ │ │ │ @@ -150535,15 +150535,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b a6ad8 <__cxa_atexit@plt+0x9a680> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r9], #924 @ 0x39c │ │ │ │ - strbeq r7, [r5, #-2344] @ 0xfffff6d8 │ │ │ │ + strbeq r7, [r5, #-2328] @ 0xfffff6e8 │ │ │ │ ldrbteq r5, [r9], #1236 @ 0x4d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f4cc <__cxa_atexit@plt+0x93074> │ │ │ │ ldr r2, [pc, #44] @ 9f4d4 <__cxa_atexit@plt+0x9307c> │ │ │ │ @@ -150552,27 +150552,27 @@ │ │ │ │ ldr r2, [pc, #36] @ 9f4d8 <__cxa_atexit@plt+0x93080> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ 9f4dc <__cxa_atexit@plt+0x93084> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r5, #-2280] @ 0xfffff718 │ │ │ │ - strbeq r7, [r5, #-3468] @ 0xfffff274 │ │ │ │ - strbeq r7, [r5, #-2984] @ 0xfffff458 │ │ │ │ + strbeq r7, [r5, #-2264] @ 0xfffff728 │ │ │ │ + strbeq r7, [r5, #-3452] @ 0xfffff284 │ │ │ │ + strbeq r7, [r5, #-2968] @ 0xfffff468 │ │ │ │ ldrbteq r5, [r9], #812 @ 0x32c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #4] @ 9f4fc <__cxa_atexit@plt+0x930a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldrbteq r5, [r9], #796 @ 0x31c │ │ │ │ ldrbteq r5, [r9], #1228 @ 0x4cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f548 <__cxa_atexit@plt+0x930f0> │ │ │ │ @@ -150587,15 +150587,15 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, fp │ │ │ │ b 9f558 <__cxa_atexit@plt+0x93100> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r9], #888 @ 0x378 │ │ │ │ - strbeq r7, [r5, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq r7, [r5, #-2124] @ 0xfffff7b4 │ │ │ │ mov fp, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr lr, [pc, #192] @ 9f628 <__cxa_atexit@plt+0x931d0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, #188] @ 9f62c <__cxa_atexit@plt+0x931d4> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -150639,15 +150639,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 9f638 <__cxa_atexit@plt+0x931e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r5, [r9], #896 @ 0x380 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -150678,15 +150678,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 9f6cc <__cxa_atexit@plt+0x93274> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ ldrbteq r5, [r9], #748 @ 0x2ec │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -150722,20 +150722,20 @@ │ │ │ │ ldr r2, [pc, #36] @ 9f780 <__cxa_atexit@plt+0x93328> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ 9f784 <__cxa_atexit@plt+0x9332c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r5, #-1600] @ 0xfffff9c0 │ │ │ │ - strbeq r7, [r5, #-2312] @ 0xfffff6f8 │ │ │ │ - strbeq r7, [r5, #-2304] @ 0xfffff700 │ │ │ │ + strbeq r7, [r5, #-1584] @ 0xfffff9d0 │ │ │ │ + strbeq r7, [r5, #-2296] @ 0xfffff708 │ │ │ │ + strbeq r7, [r5, #-2288] @ 0xfffff710 │ │ │ │ ldrbteq r5, [r9], #148 @ 0x94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f7c8 <__cxa_atexit@plt+0x93370> │ │ │ │ ldr r2, [pc, #40] @ 9f7d0 <__cxa_atexit@plt+0x93378> │ │ │ │ @@ -150747,15 +150747,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b a6ad8 <__cxa_atexit@plt+0x9a680> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r9], #124 @ 0x7c │ │ │ │ - strbeq r7, [r5, #-1496] @ 0xfffffa28 │ │ │ │ + strbeq r7, [r5, #-1480] @ 0xfffffa38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9f818 <__cxa_atexit@plt+0x933c0> │ │ │ │ ldr r7, [pc, #48] @ 9f828 <__cxa_atexit@plt+0x933d0> │ │ │ │ @@ -150866,22 +150866,22 @@ │ │ │ │ ldr r1, [pc, #52] @ 9f9d0 <__cxa_atexit@plt+0x93578> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #16] @ 9f9cc <__cxa_atexit@plt+0x93574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq r7, [r5, #-1136] @ 0xfffffb90 │ │ │ │ + strbeq r7, [r5, #-1120] @ 0xfffffba0 │ │ │ │ andeq r0, r0, ip, ror r6 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrbteq r4, [r9], #3980 @ 0xf8c │ │ │ │ ldrbteq r4, [r9], #3968 @ 0xf80 │ │ │ │ ldrbteq r5, [r9], #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -150891,27 +150891,27 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 9fa18 <__cxa_atexit@plt+0x935c0> │ │ │ │ cmp r2, #2 │ │ │ │ bne 9fa30 <__cxa_atexit@plt+0x935d8> │ │ │ │ ldr r3, [pc, #60] @ 9fa4c <__cxa_atexit@plt+0x935f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r2, [pc, #40] @ 9fa48 <__cxa_atexit@plt+0x935f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #12] @ 9fa44 <__cxa_atexit@plt+0x935ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r5, #-1012] @ 0xfffffc0c │ │ │ │ + strbeq r7, [r5, #-996] @ 0xfffffc1c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrbteq r4, [r9], #3996 @ 0xf9c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 9fac4 <__cxa_atexit@plt+0x9366c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -150937,15 +150937,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r7, [r5, #-896] @ 0xfffffc80 │ │ │ │ + strbeq r7, [r5, #-880] @ 0xfffffc90 │ │ │ │ ldrbteq r4, [r9], #3868 @ 0xf1c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9fb08 <__cxa_atexit@plt+0x936b0> │ │ │ │ @@ -150960,15 +150960,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r7, [r5, #-796] @ 0xfffffce4 │ │ │ │ + strbeq r7, [r5, #-780] @ 0xfffffcf4 │ │ │ │ ldrbteq r4, [r9], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 9fba8 <__cxa_atexit@plt+0x93750> │ │ │ │ ldr r2, [pc, #152] @ 9fbe4 <__cxa_atexit@plt+0x9378c> │ │ │ │ @@ -151006,20 +151006,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 9fbec <__cxa_atexit@plt+0x93794> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ ldr r7, [pc, #20] @ 9fbf0 <__cxa_atexit@plt+0x93798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strbeq r7, [r5, #-980] @ 0xfffffc2c │ │ │ │ - strbeq r7, [r5, #-636] @ 0xfffffd84 │ │ │ │ + strbeq r7, [r5, #-964] @ 0xfffffc3c │ │ │ │ + strbeq r7, [r5, #-620] @ 0xfffffd94 │ │ │ │ ldrbteq r4, [r9], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9fc54 <__cxa_atexit@plt+0x937fc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -151046,19 +151046,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 9fc88 <__cxa_atexit@plt+0x93830> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 9fc8c <__cxa_atexit@plt+0x93834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r7, [r5, #-816] @ 0xfffffcd0 │ │ │ │ - strbeq r7, [r5, #-464] @ 0xfffffe30 │ │ │ │ + strbeq r7, [r5, #-800] @ 0xfffffce0 │ │ │ │ + strbeq r7, [r5, #-448] @ 0xfffffe40 │ │ │ │ ldrbteq r4, [r9], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9fcc0 <__cxa_atexit@plt+0x93868> │ │ │ │ ldr r7, [pc, #48] @ 9fce4 <__cxa_atexit@plt+0x9388c> │ │ │ │ @@ -151068,18 +151068,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9fcdc <__cxa_atexit@plt+0x93884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 9fce0 <__cxa_atexit@plt+0x93888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r7, [r5, #-728] @ 0xfffffd28 │ │ │ │ - strbeq r7, [r5, #-376] @ 0xfffffe88 │ │ │ │ + strbeq r7, [r5, #-712] @ 0xfffffd38 │ │ │ │ + strbeq r7, [r5, #-360] @ 0xfffffe98 │ │ │ │ ldrbteq r4, [r9], #3332 @ 0xd04 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9fd1c <__cxa_atexit@plt+0x938c4> │ │ │ │ @@ -151101,22 +151101,22 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #28] @ 9fd78 <__cxa_atexit@plt+0x93920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r5, #-288] @ 0xfffffee0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r5, #-272] @ 0xfffffef0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ - strbeq r7, [r5, #-784] @ 0xfffffcf0 │ │ │ │ + strbeq r7, [r5, #-768] @ 0xfffffd00 │ │ │ │ ldrbteq r4, [r9], #3184 @ 0xc70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9fde4 <__cxa_atexit@plt+0x9398c> │ │ │ │ @@ -151134,28 +151134,28 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ ldr r7, [pc, #52] @ 9fe14 <__cxa_atexit@plt+0x939bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ 9fe08 <__cxa_atexit@plt+0x939b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - strbeq r7, [r5, #-652] @ 0xfffffd74 │ │ │ │ + strbeq r7, [r5, #-636] @ 0xfffffd84 │ │ │ │ ldrbteq r4, [r9], #3028 @ 0xbd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 9fe78 <__cxa_atexit@plt+0x93a20> │ │ │ │ @@ -151171,28 +151171,28 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #52] @ 9fea8 <__cxa_atexit@plt+0x93a50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ 9fe9c <__cxa_atexit@plt+0x93a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r5, #-4012] @ 0xfffff054 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r5, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - strbeq r7, [r5, #-504] @ 0xfffffe08 │ │ │ │ + strbeq r7, [r5, #-488] @ 0xfffffe18 │ │ │ │ ldrbteq r4, [r9], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ff04 <__cxa_atexit@plt+0x93aac> │ │ │ │ ldr r3, [pc, #104] @ 9ff34 <__cxa_atexit@plt+0x93adc> │ │ │ │ @@ -151222,15 +151222,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 9ff3c <__cxa_atexit@plt+0x93ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ ldrbteq r4, [r9], #2760 @ 0xac8 │ │ │ │ - strbeq r6, [r5, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r6, [r5, #-3856] @ 0xfffff0f0 │ │ │ │ ldrbteq r4, [r9], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ffd8 <__cxa_atexit@plt+0x93b80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -151268,20 +151268,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r5, #-3660] @ 0xfffff1b4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r5, #-3644] @ 0xfffff1c4 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - strbeq r6, [r5, #-3716] @ 0xfffff17c │ │ │ │ - strbeq r6, [r5, #-3588] @ 0xfffff1fc │ │ │ │ - strbeq r6, [r5, #-4092] @ 0xfffff004 │ │ │ │ + strbeq r6, [r5, #-3700] @ 0xfffff18c │ │ │ │ + strbeq r6, [r5, #-3572] @ 0xfffff20c │ │ │ │ + strbeq r6, [r5, #-4076] @ 0xfffff014 │ │ │ │ ldrbteq r4, [r9], #2524 @ 0x9dc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ a0084 <__cxa_atexit@plt+0x93c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -151305,15 +151305,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r6, [r5, #-3520] @ 0xfffff240 │ │ │ │ + strbeq r6, [r5, #-3504] @ 0xfffff250 │ │ │ │ ldrbteq r4, [r9], #2396 @ 0x95c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a00c8 <__cxa_atexit@plt+0x93c70> │ │ │ │ @@ -151328,15 +151328,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r6, [r5, #-3420] @ 0xfffff2a4 │ │ │ │ + strbeq r6, [r5, #-3404] @ 0xfffff2b4 │ │ │ │ ldrbteq r4, [r9], #2304 @ 0x900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq a0160 <__cxa_atexit@plt+0x93d08> │ │ │ │ ldr r3, [pc, #136] @ a0194 <__cxa_atexit@plt+0x93d3c> │ │ │ │ @@ -151370,20 +151370,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ a019c <__cxa_atexit@plt+0x93d44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ a01a0 <__cxa_atexit@plt+0x93d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq r6, [r5, #-3616] @ 0xfffff1e0 │ │ │ │ - strbeq r6, [r5, #-3268] @ 0xfffff33c │ │ │ │ + strbeq r6, [r5, #-3600] @ 0xfffff1f0 │ │ │ │ + strbeq r6, [r5, #-3252] @ 0xfffff34c │ │ │ │ ldrbteq r4, [r9], #2116 @ 0x844 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a01fc <__cxa_atexit@plt+0x93da4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -151408,19 +151408,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ a0230 <__cxa_atexit@plt+0x93dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ a0234 <__cxa_atexit@plt+0x93ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r6, [r5, #-3464] @ 0xfffff278 │ │ │ │ - strbeq r6, [r5, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq r6, [r5, #-3448] @ 0xfffff288 │ │ │ │ + strbeq r6, [r5, #-3096] @ 0xfffff3e8 │ │ │ │ ldrbteq r4, [r9], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a0268 <__cxa_atexit@plt+0x93e10> │ │ │ │ ldr r7, [pc, #48] @ a028c <__cxa_atexit@plt+0x93e34> │ │ │ │ @@ -151430,18 +151430,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a0284 <__cxa_atexit@plt+0x93e2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ a0288 <__cxa_atexit@plt+0x93e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [r5, #-3376] @ 0xfffff2d0 │ │ │ │ - strbeq r6, [r5, #-3024] @ 0xfffff430 │ │ │ │ + strbeq r6, [r5, #-3360] @ 0xfffff2e0 │ │ │ │ + strbeq r6, [r5, #-3008] @ 0xfffff440 │ │ │ │ ldrbteq r4, [r9], #1884 @ 0x75c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq a02dc <__cxa_atexit@plt+0x93e84> │ │ │ │ @@ -151478,24 +151478,24 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #40] @ a0364 <__cxa_atexit@plt+0x93f0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r6, [r5, #-2888] @ 0xfffff4b8 │ │ │ │ + strbeq r6, [r5, #-2872] @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xffffef90 │ │ │ │ - strbeq r6, [r5, #-3376] @ 0xfffff2d0 │ │ │ │ + strbeq r6, [r5, #-3360] @ 0xfffff2e0 │ │ │ │ ldrbteq r4, [r9], #1668 @ 0x684 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a039c <__cxa_atexit@plt+0x93f44> │ │ │ │ @@ -151515,22 +151515,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ ldr r7, [pc, #28] @ a03f0 <__cxa_atexit@plt+0x93f98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r5, #-2720] @ 0xfffff560 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r5, #-2704] @ 0xfffff570 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffeef8 │ │ │ │ - strbeq r6, [r5, #-3224] @ 0xfffff368 │ │ │ │ + strbeq r6, [r5, #-3208] @ 0xfffff378 │ │ │ │ ldrbteq r4, [r9], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a045c <__cxa_atexit@plt+0x94004> │ │ │ │ @@ -151548,28 +151548,28 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [pc, #52] @ a048c <__cxa_atexit@plt+0x94034> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ a0480 <__cxa_atexit@plt+0x94028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r5, #-2504] @ 0xfffff638 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r5, #-2488] @ 0xfffff648 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffef0c │ │ │ │ - strbeq r6, [r5, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq r6, [r5, #-3076] @ 0xfffff3fc │ │ │ │ ldrbteq r4, [r9], #1372 @ 0x55c │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a04f0 <__cxa_atexit@plt+0x94098> │ │ │ │ @@ -151585,28 +151585,28 @@ │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #52] @ a0520 <__cxa_atexit@plt+0x940c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ a0514 <__cxa_atexit@plt+0x940bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r5, #-2356] @ 0xfffff6cc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r5, #-2340] @ 0xfffff6dc │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffef1c │ │ │ │ - strbeq r6, [r5, #-2944] @ 0xfffff480 │ │ │ │ + strbeq r6, [r5, #-2928] @ 0xfffff490 │ │ │ │ ldrbteq r4, [r9], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a057c <__cxa_atexit@plt+0x94124> │ │ │ │ ldr r3, [pc, #104] @ a05ac <__cxa_atexit@plt+0x94154> │ │ │ │ @@ -151636,15 +151636,15 @@ │ │ │ │ ldr r7, [pc, #16] @ a05b4 <__cxa_atexit@plt+0x9415c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff2d0 │ │ │ │ ldrbteq r4, [r9], #1104 @ 0x450 │ │ │ │ - strbeq r6, [r5, #-2216] @ 0xfffff758 │ │ │ │ + strbeq r6, [r5, #-2200] @ 0xfffff768 │ │ │ │ ldrbteq r4, [r9], #560 @ 0x230 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a064c <__cxa_atexit@plt+0x941f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -151681,20 +151681,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r5, #-2008] @ 0xfffff828 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r5, #-1992] @ 0xfffff838 │ │ │ │ @ instruction: 0xffffee54 │ │ │ │ - strbeq r6, [r5, #-2060] @ 0xfffff7f4 │ │ │ │ - strbeq r6, [r5, #-1932] @ 0xfffff874 │ │ │ │ - strbeq r6, [r5, #-1972] @ 0xfffff84c │ │ │ │ + strbeq r6, [r5, #-2044] @ 0xfffff804 │ │ │ │ + strbeq r6, [r5, #-1916] @ 0xfffff884 │ │ │ │ + strbeq r6, [r5, #-1956] @ 0xfffff85c │ │ │ │ ldrbteq r4, [r9], #928 @ 0x3a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a06c4 <__cxa_atexit@plt+0x9426c> │ │ │ │ ldr r3, [pc, #40] @ a06cc <__cxa_atexit@plt+0x94274> │ │ │ │ @@ -151702,20 +151702,20 @@ │ │ │ │ ldr r8, [pc, #36] @ a06d0 <__cxa_atexit@plt+0x94278> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #24] @ a06d4 <__cxa_atexit@plt+0x9427c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r4, [r9], #392 @ 0x188 │ │ │ │ - strbeq r6, [r5, #-1748] @ 0xfffff92c │ │ │ │ + strbeq r6, [r5, #-1732] @ 0xfffff93c │ │ │ │ ldrbteq r4, [r9], #828 @ 0x33c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0774 <__cxa_atexit@plt+0x9431c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -151746,15 +151746,15 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #120] @ a07e0 <__cxa_atexit@plt+0x94388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #108] @ a07e8 <__cxa_atexit@plt+0x94390> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #100] @ a07ec <__cxa_atexit@plt+0x94394> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -151774,15 +151774,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xffffddf0 │ │ │ │ - strbeq r6, [r5, #-2772] @ 0xfffff52c │ │ │ │ + strbeq r6, [r5, #-2756] @ 0xfffff53c │ │ │ │ ldrbteq r4, [r9], #384 @ 0x180 │ │ │ │ ldrbteq r4, [r9], #428 @ 0x1ac │ │ │ │ ldrbteq r4, [r9], #416 @ 0x1a0 │ │ │ │ ldrbteq r4, [r9], #332 @ 0x14c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -151805,15 +151805,15 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r7, [pc, #68] @ a089c <__cxa_atexit@plt+0x94444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -151821,15 +151821,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffdd00 │ │ │ │ - strbeq r6, [r5, #-2532] @ 0xfffff61c │ │ │ │ + strbeq r6, [r5, #-2516] @ 0xfffff62c │ │ │ │ ldrbteq r4, [r9], #192 @ 0xc0 │ │ │ │ ldrbteq r4, [r9], #152 @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, r5, #8 │ │ │ │ @@ -151845,27 +151845,27 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r7, [pc, #52] @ a092c <__cxa_atexit@plt+0x944d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ a0930 <__cxa_atexit@plt+0x944d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdc60 │ │ │ │ - strbeq r6, [r5, #-2372] @ 0xfffff6bc │ │ │ │ + strbeq r6, [r5, #-2356] @ 0xfffff6cc │ │ │ │ ldrbteq r4, [r9], #44 @ 0x2c │ │ │ │ ldrbteq r3, [r9], #3784 @ 0xec8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0978 <__cxa_atexit@plt+0x94520> │ │ │ │ @@ -151875,20 +151875,20 @@ │ │ │ │ ldr r2, [pc, #36] @ a0984 <__cxa_atexit@plt+0x9452c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ a0988 <__cxa_atexit@plt+0x94530> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5, #-1084] @ 0xfffffbc4 │ │ │ │ - strbeq r6, [r5, #-1796] @ 0xfffff8fc │ │ │ │ - strbeq r6, [r5, #-1788] @ 0xfffff904 │ │ │ │ + strbeq r6, [r5, #-1068] @ 0xfffffbd4 │ │ │ │ + strbeq r6, [r5, #-1780] @ 0xfffff90c │ │ │ │ + strbeq r6, [r5, #-1772] @ 0xfffff914 │ │ │ │ ldrbteq r3, [r9], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a09cc <__cxa_atexit@plt+0x94574> │ │ │ │ ldr r2, [pc, #40] @ a09d4 <__cxa_atexit@plt+0x9457c> │ │ │ │ @@ -151900,15 +151900,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b a6ad8 <__cxa_atexit@plt+0x9a680> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r3, [r9], #3704 @ 0xe78 │ │ │ │ - strbeq r6, [r5, #-980] @ 0xfffffc2c │ │ │ │ + strbeq r6, [r5, #-964] @ 0xfffffc3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a0a1c <__cxa_atexit@plt+0x945c4> │ │ │ │ ldr r7, [pc, #48] @ a0a2c <__cxa_atexit@plt+0x945d4> │ │ │ │ @@ -152025,20 +152025,20 @@ │ │ │ │ ldr r2, [pc, #36] @ a0bdc <__cxa_atexit@plt+0x94784> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r7, [pc, #24] @ a0be0 <__cxa_atexit@plt+0x94788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq r6, [r5, #-660] @ 0xfffffd6c │ │ │ │ + strbeq r6, [r5, #-644] @ 0xfffffd7c │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbeq r6, [r5, #-1188] @ 0xfffffb5c │ │ │ │ + strbeq r6, [r5, #-1172] @ 0xfffffb6c │ │ │ │ ldrbteq r3, [r9], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq a0c3c <__cxa_atexit@plt+0x947e4> │ │ │ │ mov r3, r7 │ │ │ │ @@ -152066,41 +152066,41 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ a0c80 <__cxa_atexit@plt+0x94828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r6, [r5, #-488] @ 0xfffffe18 │ │ │ │ + strbeq r6, [r5, #-472] @ 0xfffffe28 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r6, [r5, #-1024] @ 0xfffffc00 │ │ │ │ + strbeq r6, [r5, #-1008] @ 0xfffffc10 │ │ │ │ ldrbteq r3, [r9], #3504 @ 0xdb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0cbc <__cxa_atexit@plt+0x94864> │ │ │ │ ldr r3, [pc, #48] @ a0cd4 <__cxa_atexit@plt+0x9487c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [pc, #32] @ a0cd8 <__cxa_atexit@plt+0x94880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ a0cd0 <__cxa_atexit@plt+0x94878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r5, #-360] @ 0xfffffe98 │ │ │ │ + strbeq r6, [r5, #-344] @ 0xfffffea8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r6, [r5, #-948] @ 0xfffffc4c │ │ │ │ + strbeq r6, [r5, #-932] @ 0xfffffc5c │ │ │ │ ldrbteq r3, [r9], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a0d3c <__cxa_atexit@plt+0x948e4> │ │ │ │ @@ -152116,28 +152116,28 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #52] @ a0d6c <__cxa_atexit@plt+0x94914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ a0d60 <__cxa_atexit@plt+0x94908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r5, #-232] @ 0xffffff18 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r5, #-216] @ 0xffffff28 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ - strbeq r6, [r5, #-820] @ 0xfffffccc │ │ │ │ + strbeq r6, [r5, #-804] @ 0xfffffcdc │ │ │ │ ldrbteq r3, [r9], #3268 @ 0xcc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a0dcc <__cxa_atexit@plt+0x94974> │ │ │ │ @@ -152152,28 +152152,28 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #52] @ a0dfc <__cxa_atexit@plt+0x949a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ a0df0 <__cxa_atexit@plt+0x94998> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r5, #-88] @ 0xffffffa8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r5, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - strbeq r6, [r5, #-676] @ 0xfffffd5c │ │ │ │ + strbeq r6, [r5, #-660] @ 0xfffffd6c │ │ │ │ ldrbteq r3, [r9], #3124 @ 0xc34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0e58 <__cxa_atexit@plt+0x94a00> │ │ │ │ ldr r3, [pc, #104] @ a0e88 <__cxa_atexit@plt+0x94a30> │ │ │ │ @@ -152203,15 +152203,15 @@ │ │ │ │ ldr r7, [pc, #16] @ a0e90 <__cxa_atexit@plt+0x94a38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ ldrbteq r3, [r9], #3004 @ 0xbbc │ │ │ │ - strbeq r5, [r5, #-4044] @ 0xfffff034 │ │ │ │ + strbeq r5, [r5, #-4028] @ 0xfffff044 │ │ │ │ ldrbteq r3, [r9], #2436 @ 0x984 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0f10 <__cxa_atexit@plt+0x94ab8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -152242,19 +152242,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r5, #-3860] @ 0xfffff0ec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r5, #-3844] @ 0xfffff0fc │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - strbeq r5, [r5, #-3888] @ 0xfffff0d0 │ │ │ │ - strbeq r5, [r5, #-3772] @ 0xfffff144 │ │ │ │ + strbeq r5, [r5, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r5, [r5, #-3756] @ 0xfffff154 │ │ │ │ ldrbteq r3, [r9], #2872 @ 0xb38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ ldr r2, [pc, #128] @ a0fe0 <__cxa_atexit@plt+0x94b88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -152288,15 +152288,15 @@ │ │ │ │ ldr r7, [pc, #20] @ a0fe8 <__cxa_atexit@plt+0x94b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq r5, [r5, #-3848] @ 0xfffff0f8 │ │ │ │ + strbeq r5, [r5, #-3832] @ 0xfffff108 │ │ │ │ ldrbteq r3, [r9], #2708 @ 0xa94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a1024 <__cxa_atexit@plt+0x94bcc> │ │ │ │ ldr r3, [pc, #48] @ a103c <__cxa_atexit@plt+0x94be4> │ │ │ │ @@ -152308,15 +152308,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ b a0f54 <__cxa_atexit@plt+0x94afc> │ │ │ │ ldr r7, [pc, #12] @ a1038 <__cxa_atexit@plt+0x94be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5, #-3760] @ 0xfffff150 │ │ │ │ + strbeq r5, [r5, #-3744] @ 0xfffff160 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r3, [r9], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a1068 <__cxa_atexit@plt+0x94c10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -152331,15 +152331,15 @@ │ │ │ │ ldr r3, [pc, #20] @ a1094 <__cxa_atexit@plt+0x94c3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r6, [r5, #-96] @ 0xffffffa0 │ │ │ │ + strbeq r6, [r5, #-80] @ 0xffffffb0 │ │ │ │ ldrbteq r3, [r9], #2596 @ 0xa24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a10dc <__cxa_atexit@plt+0x94c84> │ │ │ │ ldr r2, [pc, #44] @ a10e4 <__cxa_atexit@plt+0x94c8c> │ │ │ │ @@ -152348,20 +152348,20 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ a10ec <__cxa_atexit@plt+0x94c94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r5, #-3280] @ 0xfffff330 │ │ │ │ - strbeq r5, [r5, #-3804] @ 0xfffff124 │ │ │ │ + strbeq r5, [r5, #-3264] @ 0xfffff340 │ │ │ │ + strbeq r5, [r5, #-3788] @ 0xfffff134 │ │ │ │ ldrbteq r3, [r9], #2172 @ 0x87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a1110 <__cxa_atexit@plt+0x94cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -152378,15 +152378,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a1150 <__cxa_atexit@plt+0x94cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5, #-3188] @ 0xfffff38c │ │ │ │ + strbeq r5, [r5, #-3172] @ 0xfffff39c │ │ │ │ ldrbteq r3, [r9], #2440 @ 0x988 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a11d8 <__cxa_atexit@plt+0x94d80> │ │ │ │ @@ -152403,48 +152403,48 @@ │ │ │ │ bne a11c8 <__cxa_atexit@plt+0x94d70> │ │ │ │ ldr r7, [pc, #64] @ a11e4 <__cxa_atexit@plt+0x94d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #56] @ a11e8 <__cxa_atexit@plt+0x94d90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r6, [r5, #-148] @ 0xffffff6c │ │ │ │ + strbeq r6, [r5, #-132] @ 0xffffff7c │ │ │ │ ldrbteq r3, [r9], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a1220 <__cxa_atexit@plt+0x94dc8> │ │ │ │ ldr r7, [pc, #36] @ a1234 <__cxa_atexit@plt+0x94ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #28] @ a1238 <__cxa_atexit@plt+0x94de0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r6, [r5, #-40] @ 0xffffffd8 │ │ │ │ + strbeq r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldrbteq r3, [r9], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a1290 <__cxa_atexit@plt+0x94e38> │ │ │ │ @@ -152466,15 +152466,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ ldrbteq r3, [r9], #1988 @ 0x7c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ a12e0 <__cxa_atexit@plt+0x94e88> │ │ │ │ @@ -152489,15 +152489,15 @@ │ │ │ │ ldr r3, [pc, #20] @ a130c <__cxa_atexit@plt+0x94eb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r5, [r5, #-3560] @ 0xfffff218 │ │ │ │ + strbeq r5, [r5, #-3544] @ 0xfffff228 │ │ │ │ ldrbteq r3, [r9], #1996 @ 0x7cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ ldr r2, [pc, #124] @ a13a8 <__cxa_atexit@plt+0x94f50> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -152558,17 +152558,17 @@ │ │ │ │ ldr r3, [pc, #24] @ a1424 <__cxa_atexit@plt+0x94fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #8] @ a1428 <__cxa_atexit@plt+0x94fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [r5, #-2960] @ 0xfffff470 │ │ │ │ + strbeq r5, [r5, #-2944] @ 0xfffff480 │ │ │ │ ldrbteq r3, [r9], #1716 @ 0x6b4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, r5, #16 │ │ │ │ @@ -152586,28 +152586,28 @@ │ │ │ │ cmp r7, #2 │ │ │ │ bne a14a0 <__cxa_atexit@plt+0x95048> │ │ │ │ ldr r7, [pc, #60] @ a14c0 <__cxa_atexit@plt+0x95068> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #52] @ a14c4 <__cxa_atexit@plt+0x9506c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - strbeq r5, [r5, #-3508] @ 0xfffff24c │ │ │ │ + strbeq r5, [r5, #-3492] @ 0xfffff25c │ │ │ │ ldrbteq r3, [r9], #1556 @ 0x614 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ ldr r2, [pc, #124] @ a1560 <__cxa_atexit@plt+0x95108> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -152668,17 +152668,17 @@ │ │ │ │ ldr r3, [pc, #24] @ a15dc <__cxa_atexit@plt+0x95184> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #8] @ a15e0 <__cxa_atexit@plt+0x95188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [r5, #-2520] @ 0xfffff628 │ │ │ │ + strbeq r5, [r5, #-2504] @ 0xfffff638 │ │ │ │ ldrbteq r3, [r9], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, r5, #16 │ │ │ │ @@ -152696,28 +152696,28 @@ │ │ │ │ cmp r7, #2 │ │ │ │ bne a1658 <__cxa_atexit@plt+0x95200> │ │ │ │ ldr r7, [pc, #60] @ a1678 <__cxa_atexit@plt+0x95220> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #52] @ a167c <__cxa_atexit@plt+0x95224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - strbeq r5, [r5, #-3068] @ 0xfffff404 │ │ │ │ + strbeq r5, [r5, #-3052] @ 0xfffff414 │ │ │ │ ldrbteq r3, [r9], #1148 @ 0x47c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1714 <__cxa_atexit@plt+0x952bc> │ │ │ │ @@ -152737,53 +152737,53 @@ │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r7, [pc, #60] @ a1724 <__cxa_atexit@plt+0x952cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ a1728 <__cxa_atexit@plt+0x952d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r5, [r5, #-2248] @ 0xfffff738 │ │ │ │ - strbeq r5, [r5, #-2004] @ 0xfffff82c │ │ │ │ + strbeq r5, [r5, #-2232] @ 0xfffff748 │ │ │ │ + strbeq r5, [r5, #-1988] @ 0xfffff83c │ │ │ │ ldrbteq r3, [r9], #980 @ 0x3d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a1768 <__cxa_atexit@plt+0x95310> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r3, [pc, #44] @ a1780 <__cxa_atexit@plt+0x95328> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #32] @ a1784 <__cxa_atexit@plt+0x9532c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ a177c <__cxa_atexit@plt+0x95324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5, #-1900] @ 0xfffff894 │ │ │ │ + strbeq r5, [r5, #-1884] @ 0xfffff8a4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r5, [r5, #-2124] @ 0xfffff7b4 │ │ │ │ + strbeq r5, [r5, #-2108] @ 0xfffff7c4 │ │ │ │ ldrbteq r3, [r9], #888 @ 0x378 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne a17bc <__cxa_atexit@plt+0x95364> │ │ │ │ ldr r3, [pc, #152] @ a1840 <__cxa_atexit@plt+0x953e8> │ │ │ │ @@ -152808,45 +152808,45 @@ │ │ │ │ ldr r3, [pc, #68] @ a1838 <__cxa_atexit@plt+0x953e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #52] @ a183c <__cxa_atexit@plt+0x953e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a1844 <__cxa_atexit@plt+0x953ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbeq r5, [r5, #-1960] @ 0xfffff858 │ │ │ │ + strbeq r5, [r5, #-1944] @ 0xfffff868 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strbeq r5, [r5, #-1716] @ 0xfffff94c │ │ │ │ + strbeq r5, [r5, #-1700] @ 0xfffff95c │ │ │ │ ldrbteq r3, [r9], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ bne a1884 <__cxa_atexit@plt+0x9542c> │ │ │ │ ldr r7, [pc, #140] @ a1900 <__cxa_atexit@plt+0x954a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #132] @ a1904 <__cxa_atexit@plt+0x954ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [pc, #92] @ a18f4 <__cxa_atexit@plt+0x9549c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2, #3] │ │ │ │ str r1, [r3] │ │ │ │ @@ -152858,29 +152858,29 @@ │ │ │ │ ldr r3, [pc, #60] @ a18f8 <__cxa_atexit@plt+0x954a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #44] @ a18fc <__cxa_atexit@plt+0x954a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ a1908 <__cxa_atexit@plt+0x954b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - strbeq r5, [r5, #-1760] @ 0xfffff920 │ │ │ │ + strbeq r5, [r5, #-1744] @ 0xfffff930 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r5, [r5, #-2504] @ 0xfffff638 │ │ │ │ - strbeq r5, [r5, #-1524] @ 0xfffffa0c │ │ │ │ + strbeq r5, [r5, #-2488] @ 0xfffff648 │ │ │ │ + strbeq r5, [r5, #-1508] @ 0xfffffa1c │ │ │ │ ldrbteq r3, [r9], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a1938 <__cxa_atexit@plt+0x954e0> │ │ │ │ ldr r7, [pc, #48] @ a195c <__cxa_atexit@plt+0x95504> │ │ │ │ @@ -152893,28 +152893,28 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ b a1690 <__cxa_atexit@plt+0x95238> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [r5, #-1924] @ 0xfffff87c │ │ │ │ + strbeq r5, [r5, #-1908] @ 0xfffff88c │ │ │ │ ldrbteq r3, [r9], #400 @ 0x190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a198c <__cxa_atexit@plt+0x95534> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #8] @ a1990 <__cxa_atexit@plt+0x95538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [r5, #-1828] @ 0xfffff8dc │ │ │ │ + strbeq r5, [r5, #-1812] @ 0xfffff8ec │ │ │ │ ldrbteq r3, [r9], #332 @ 0x14c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -152953,37 +152953,37 @@ │ │ │ │ mov r6, r3 │ │ │ │ b a1320 <__cxa_atexit@plt+0x94ec8> │ │ │ │ mov r6, #12 │ │ │ │ b a1a44 <__cxa_atexit@plt+0x955ec> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ - strbeq r5, [r5, #-952] @ 0xfffffc48 │ │ │ │ - strbeq r5, [r5, #-924] @ 0xfffffc64 │ │ │ │ + strbeq r5, [r5, #-936] @ 0xfffffc58 │ │ │ │ + strbeq r5, [r5, #-908] @ 0xfffffc74 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ ldrbteq r3, [r9], #64 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1a98 <__cxa_atexit@plt+0x95640> │ │ │ │ ldr r2, [pc, #32] @ a1aa0 <__cxa_atexit@plt+0x95648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ a1aa4 <__cxa_atexit@plt+0x9564c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r5, #-784] @ 0xfffffcf0 │ │ │ │ - strbeq r5, [r5, #-1980] @ 0xfffff844 │ │ │ │ + strbeq r5, [r5, #-768] @ 0xfffffd00 │ │ │ │ + strbeq r5, [r5, #-1964] @ 0xfffff854 │ │ │ │ ldrbteq r3, [r9], #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1b14 <__cxa_atexit@plt+0x956bc> │ │ │ │ @@ -153002,26 +153002,26 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ a1b3c <__cxa_atexit@plt+0x956e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r5, [r5, #-672] @ 0xfffffd60 │ │ │ │ - strbeq r5, [r5, #-1188] @ 0xfffffb5c │ │ │ │ + strbeq r5, [r5, #-656] @ 0xfffffd70 │ │ │ │ + strbeq r5, [r5, #-1172] @ 0xfffffb6c │ │ │ │ ldrbteq r2, [r9], #3756 @ 0xeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ a1ba0 <__cxa_atexit@plt+0x95748> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -153050,24 +153050,24 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a1bd4 <__cxa_atexit@plt+0x9577c> │ │ │ │ ldr r3, [pc, #48] @ a1bf8 <__cxa_atexit@plt+0x957a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 4008e0 <__cxa_atexit@plt+0x3f4488> │ │ │ │ + b 4008dc <__cxa_atexit@plt+0x3f4484> │ │ │ │ ldr r3, [pc, #20] @ a1bf0 <__cxa_atexit@plt+0x95798> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ a1bf4 <__cxa_atexit@plt+0x9579c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4008e0 <__cxa_atexit@plt+0x3f4488> │ │ │ │ + b 4008dc <__cxa_atexit@plt+0x3f4484> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r5, [r5, #-464] @ 0xfffffe30 │ │ │ │ + strbeq r5, [r5, #-448] @ 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153076,16 +153076,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r5, [r5, #-436] @ 0xfffffe4c │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r5, [r5, #-420] @ 0xfffffe5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a1c74 <__cxa_atexit@plt+0x9581c> │ │ │ │ @@ -153093,16 +153093,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r5, [r5, #-368] @ 0xfffffe90 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r5, [r5, #-352] @ 0xfffffea0 │ │ │ │ ldrbteq r2, [r9], #3576 @ 0xdf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ ldr r2, [pc, #124] @ a1d1c <__cxa_atexit@plt+0x958c4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -153174,15 +153174,15 @@ │ │ │ │ ldr r3, [pc, #20] @ a1dc0 <__cxa_atexit@plt+0x95968> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r5, [r5, #-820] @ 0xfffffccc │ │ │ │ + strbeq r5, [r5, #-804] @ 0xfffffcdc │ │ │ │ ldrbteq r2, [r9], #3440 @ 0xd70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -153239,20 +153239,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq r5, [r5, #-68] @ 0xffffffbc │ │ │ │ + strbeq r5, [r5, #-52] @ 0xffffffcc │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbeq r5, [r5, #-136] @ 0xffffff78 │ │ │ │ + strbeq r5, [r5, #-120] @ 0xffffff88 │ │ │ │ ldrbteq r2, [r9], #3164 @ 0xc5c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a1f4c <__cxa_atexit@plt+0x95af4> │ │ │ │ @@ -153281,19 +153281,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r5, #-3976] @ 0xfffff078 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r5, #-3960] @ 0xfffff088 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r4, [r5, #-4024] @ 0xfffff048 │ │ │ │ + strbeq r4, [r5, #-4008] @ 0xfffff058 │ │ │ │ ldrbteq r2, [r9], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ a1fa4 <__cxa_atexit@plt+0x95b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -153321,15 +153321,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ b a1dd4 <__cxa_atexit@plt+0x9597c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrbteq r2, [r9], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -153345,17 +153345,17 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ b 9d088 <__cxa_atexit@plt+0x90c30> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r5, #-32] @ 0xffffffe0 │ │ │ │ + strbeq r5, [r5, #-16] │ │ │ │ ldrbteq r2, [r9], #2568 @ 0xa08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ a209c <__cxa_atexit@plt+0x95c44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -153368,15 +153368,15 @@ │ │ │ │ ldr r3, [pc, #20] @ a20c8 <__cxa_atexit@plt+0x95c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r5, [r5, #-44] @ 0xffffffd4 │ │ │ │ + strbeq r5, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldrbteq r2, [r9], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2138 <__cxa_atexit@plt+0x95ce0> │ │ │ │ ldr r2, [pc, #104] @ a2154 <__cxa_atexit@plt+0x95cfc> │ │ │ │ @@ -153404,15 +153404,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ a2160 <__cxa_atexit@plt+0x95d08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r4, [r5, #-3224] @ 0xfffff368 │ │ │ │ + strbeq r4, [r5, #-3208] @ 0xfffff378 │ │ │ │ @ instruction: 0xffffe924 │ │ │ │ ldrbteq r2, [r9], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a218c <__cxa_atexit@plt+0x95d34> │ │ │ │ @@ -153422,15 +153422,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ a21a0 <__cxa_atexit@plt+0x95d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5, #-3108] @ 0xfffff3dc │ │ │ │ + strbeq r4, [r5, #-3092] @ 0xfffff3ec │ │ │ │ ldrbteq r2, [r9], #2504 @ 0x9c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r1, [pc, #264] @ a22c4 <__cxa_atexit@plt+0x95e6c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #260] @ a22c8 <__cxa_atexit@plt+0x95e70> │ │ │ │ @@ -153500,15 +153500,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ - strbeq r4, [r5, #-3144] @ 0xfffff3b8 │ │ │ │ + strbeq r4, [r5, #-3128] @ 0xfffff3c8 │ │ │ │ ldrbteq r2, [r9], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a2370 <__cxa_atexit@plt+0x95f18> │ │ │ │ mov r3, r7 │ │ │ │ @@ -153555,15 +153555,15 @@ │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b a21b4 <__cxa_atexit@plt+0x95d5c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - strbeq r4, [r5, #-2916] @ 0xfffff49c │ │ │ │ + strbeq r4, [r5, #-2900] @ 0xfffff4ac │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq r2, [r9], #1972 @ 0x7b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ a243c <__cxa_atexit@plt+0x95fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -153638,15 +153638,15 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ b 9d088 <__cxa_atexit@plt+0x90c30> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ ldrbteq r2, [r9], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ a2530 <__cxa_atexit@plt+0x960d8> │ │ │ │ @@ -153661,47 +153661,47 @@ │ │ │ │ ldr r3, [pc, #20] @ a255c <__cxa_atexit@plt+0x96104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r4, [r5, #-2968] @ 0xfffff468 │ │ │ │ + strbeq r4, [r5, #-2952] @ 0xfffff478 │ │ │ │ ldrbteq r2, [r9], #1300 @ 0x514 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a2590 <__cxa_atexit@plt+0x96138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a2594 <__cxa_atexit@plt+0x9613c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r4, [r5, #-2924] @ 0xfffff494 │ │ │ │ - strbeq r4, [r5, #-2396] @ 0xfffff6a4 │ │ │ │ + strbeq r4, [r5, #-2908] @ 0xfffff4a4 │ │ │ │ + strbeq r4, [r5, #-2380] @ 0xfffff6b4 │ │ │ │ ldrbteq r2, [r9], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a25d0 <__cxa_atexit@plt+0x96178> │ │ │ │ ldr r2, [pc, #32] @ a25d8 <__cxa_atexit@plt+0x96180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ a25dc <__cxa_atexit@plt+0x96184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5, #-2008] @ 0xfffff828 │ │ │ │ - strbeq r4, [r5, #-2536] @ 0xfffff618 │ │ │ │ + strbeq r4, [r5, #-1992] @ 0xfffff838 │ │ │ │ + strbeq r4, [r5, #-2520] @ 0xfffff628 │ │ │ │ ldrbteq r2, [r9], #1456 @ 0x5b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -153751,15 +153751,15 @@ │ │ │ │ ldr sl, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ a26c4 <__cxa_atexit@plt+0x9626c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b c4148 <__cxa_atexit@plt+0xb7cf0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq r1, [r9], #3288 @ 0xcd8 │ │ │ │ - strbeq r4, [r5, #-2968] @ 0xfffff468 │ │ │ │ + strbeq r4, [r5, #-2952] @ 0xfffff478 │ │ │ │ ldrbteq r2, [r9], #1152 @ 0x480 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ a26ec <__cxa_atexit@plt+0x96294> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -153775,15 +153775,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a2724 <__cxa_atexit@plt+0x962cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r4, [r5, #-2508] @ 0xfffff634 │ │ │ │ + strbeq r4, [r5, #-2492] @ 0xfffff644 │ │ │ │ ldrbteq r2, [r9], #1020 @ 0x3fc │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -153795,21 +153795,21 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #24] @ a278c <__cxa_atexit@plt+0x96334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - strbeq r4, [r5, #-2416] @ 0xfffff690 │ │ │ │ + strbeq r4, [r5, #-2400] @ 0xfffff6a0 │ │ │ │ ldrbteq r2, [r9], #900 @ 0x384 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ a27b4 <__cxa_atexit@plt+0x9635c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ @@ -153825,25 +153825,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a27ec <__cxa_atexit@plt+0x96394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r4, [r5, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq r4, [r5, #-2292] @ 0xfffff70c │ │ │ │ ldrbteq r2, [r9], #604 @ 0x25c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #12] @ a2814 <__cxa_atexit@plt+0x963bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b bd85c <__cxa_atexit@plt+0xb1404> │ │ │ │ - strbeq r4, [r5, #-1452] @ 0xfffffa54 │ │ │ │ + strbeq r4, [r5, #-1436] @ 0xfffffa64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ @@ -153914,20 +153914,20 @@ │ │ │ │ ldr r7, [pc, #64] @ a297c <__cxa_atexit@plt+0x96524> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #124 @ 0x7c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5, #-2472] @ 0xfffff658 │ │ │ │ - strbeq r4, [r5, #-2536] @ 0xfffff618 │ │ │ │ + strbeq r4, [r5, #-2456] @ 0xfffff668 │ │ │ │ + strbeq r4, [r5, #-2520] @ 0xfffff628 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - strbeq r4, [r5, #-1620] @ 0xfffff9ac │ │ │ │ - strbeq r4, [r5, #-1976] @ 0xfffff848 │ │ │ │ + strbeq r4, [r5, #-1604] @ 0xfffff9bc │ │ │ │ + strbeq r4, [r5, #-1960] @ 0xfffff858 │ │ │ │ @ instruction: 0xfffff504 │ │ │ │ @ instruction: 0xffffe664 │ │ │ │ @ instruction: 0xffffe864 │ │ │ │ @ instruction: 0xffffed7c │ │ │ │ ldrbteq r1, [r9], #3400 @ 0xd48 │ │ │ │ ldrbteq r2, [r9], #624 @ 0x270 │ │ │ │ ldrbteq r2, [r9], #544 @ 0x220 │ │ │ │ @@ -154029,30 +154029,30 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - strbeq r4, [r5, #-2088] @ 0xfffff7d8 │ │ │ │ - strbeq r4, [r5, #-2152] @ 0xfffff798 │ │ │ │ + strbeq r4, [r5, #-2072] @ 0xfffff7e8 │ │ │ │ + strbeq r4, [r5, #-2136] @ 0xfffff7a8 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - strbeq r4, [r5, #-1232] @ 0xfffffb30 │ │ │ │ - strbeq r4, [r5, #-1588] @ 0xfffff9cc │ │ │ │ + strbeq r4, [r5, #-1216] @ 0xfffffb40 │ │ │ │ + strbeq r4, [r5, #-1572] @ 0xfffff9dc │ │ │ │ @ instruction: 0xfffff380 │ │ │ │ @ instruction: 0xffffe4e8 │ │ │ │ @ instruction: 0xffffe6e8 │ │ │ │ @ instruction: 0xffffec00 │ │ │ │ ldrbteq r1, [r9], #3024 @ 0xbd0 │ │ │ │ ldrbteq r2, [r9], #192 @ 0xc0 │ │ │ │ ldrbteq r2, [r9], #224 @ 0xe0 │ │ │ │ - strbeq r4, [r5, #-1040] @ 0xfffffbf0 │ │ │ │ + strbeq r4, [r5, #-1024] @ 0xfffffc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a2b90 <__cxa_atexit@plt+0x96738> │ │ │ │ @@ -154060,16 +154060,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r4, [r5, #-836] @ 0xfffffcbc │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r4, [r5, #-820] @ 0xfffffccc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -154084,164 +154084,164 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ a2bfc <__cxa_atexit@plt+0x967a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r4, [r5, #-900] @ 0xfffffc7c │ │ │ │ ldrbteq r1, [r9], #4060 @ 0xfdc │ │ │ │ - strbeq ip, [r1], #2177 @ 0x881 │ │ │ │ + strbeq ip, [r1], #2689 @ 0xa81 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #2250 @ 0x8ca │ │ │ │ + strbeq ip, [r1], #2762 @ 0xaca │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #2323 @ 0x913 │ │ │ │ + strbeq ip, [r1], #2835 @ 0xb13 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1], #2398 @ 0x95e │ │ │ │ + strbeq ip, [r1], #2910 @ 0xb5e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [r9], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a2cc4 <__cxa_atexit@plt+0x9686c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq a2cbc <__cxa_atexit@plt+0x96864> │ │ │ │ ldr r7, [pc, #56] @ a2ccc <__cxa_atexit@plt+0x96874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ a2cd0 <__cxa_atexit@plt+0x96878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ a2cd4 <__cxa_atexit@plt+0x9687c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ a2cd8 <__cxa_atexit@plt+0x96880> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5, #-232] @ 0xffffff18 │ │ │ │ - strbeq r4, [r5, #-1012] @ 0xfffffc0c │ │ │ │ - strbeq r4, [r5, #-1400] @ 0xfffffa88 │ │ │ │ - strbeq r4, [r5, #-1396] @ 0xfffffa8c │ │ │ │ + strbeq r4, [r5, #-216] @ 0xffffff28 │ │ │ │ + strbeq r4, [r5, #-996] @ 0xfffffc1c │ │ │ │ + strbeq r4, [r5, #-1384] @ 0xfffffa98 │ │ │ │ + strbeq r4, [r5, #-1380] @ 0xfffffa9c │ │ │ │ ldrbteq r1, [r9], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a2d38 <__cxa_atexit@plt+0x968e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq a2d30 <__cxa_atexit@plt+0x968d8> │ │ │ │ ldr r7, [pc, #48] @ a2d40 <__cxa_atexit@plt+0x968e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ a2d44 <__cxa_atexit@plt+0x968ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ a2d48 <__cxa_atexit@plt+0x968f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r5, #-108] @ 0xffffff94 │ │ │ │ - strbeq r4, [r5, #-880] @ 0xfffffc90 │ │ │ │ - strbeq r4, [r5, #-1284] @ 0xfffffafc │ │ │ │ + strbeq r4, [r5, #-92] @ 0xffffffa4 │ │ │ │ + strbeq r4, [r5, #-864] @ 0xfffffca0 │ │ │ │ + strbeq r4, [r5, #-1268] @ 0xfffffb0c │ │ │ │ ldrbteq r1, [r9], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a2db0 <__cxa_atexit@plt+0x96958> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq a2da8 <__cxa_atexit@plt+0x96950> │ │ │ │ ldr r8, [pc, #56] @ a2db8 <__cxa_atexit@plt+0x96960> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #52] @ a2dbc <__cxa_atexit@plt+0x96964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ a2dc0 <__cxa_atexit@plt+0x96968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ a2dc4 <__cxa_atexit@plt+0x9696c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [r9], #3756 @ 0xeac │ │ │ │ - strbeq r3, [r5, #-4084] @ 0xfffff00c │ │ │ │ - strbeq r4, [r5, #-768] @ 0xfffffd00 │ │ │ │ - strbeq r4, [r5, #-1208] @ 0xfffffb48 │ │ │ │ + strbeq r3, [r5, #-4068] @ 0xfffff01c │ │ │ │ + strbeq r4, [r5, #-752] @ 0xfffffd10 │ │ │ │ + strbeq r4, [r5, #-1192] @ 0xfffffb58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a2dfc <__cxa_atexit@plt+0x969a4> │ │ │ │ ldr r7, [pc, #36] @ a2e0c <__cxa_atexit@plt+0x969b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #24] @ a2e10 <__cxa_atexit@plt+0x969b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ a2e14 <__cxa_atexit@plt+0x969bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r4, [r5, #-736] @ 0xfffffd20 │ │ │ │ + strbeq r4, [r5, #-720] @ 0xfffffd30 │ │ │ │ ldrbteq r1, [r9], #3776 @ 0xec0 │ │ │ │ ldrbteq r1, [r9], #3732 @ 0xe94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a2e48 <__cxa_atexit@plt+0x969f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [pc, #8] @ a2e4c <__cxa_atexit@plt+0x969f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r4, [r5, #-612] @ 0xfffffd9c │ │ │ │ + strbeq r4, [r5, #-596] @ 0xfffffdac │ │ │ │ ldrbteq r1, [r9], #3660 @ 0xe4c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ @@ -154249,38 +154249,38 @@ │ │ │ │ ldr r7, [pc, #44] @ a2ea4 <__cxa_atexit@plt+0x96a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #32] @ a2ea8 <__cxa_atexit@plt+0x96a50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #20] @ a2eac <__cxa_atexit@plt+0x96a54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r4, [r5, #-980] @ 0xfffffc2c │ │ │ │ - strbeq r4, [r5, #-68] @ 0xffffffbc │ │ │ │ + strbeq r4, [r5, #-964] @ 0xfffffc3c │ │ │ │ + strbeq r4, [r5, #-52] @ 0xffffffcc │ │ │ │ ldrbteq r1, [r9], #3548 @ 0xddc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ a2ee4 <__cxa_atexit@plt+0x96a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #8] @ a2ee8 <__cxa_atexit@plt+0x96a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r4, [r5, #-896] @ 0xfffffc80 │ │ │ │ + strbeq r4, [r5, #-880] @ 0xfffffc90 │ │ │ │ ldrbteq r1, [r9], #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a2fb8 <__cxa_atexit@plt+0x96b60> │ │ │ │ @@ -154327,74 +154327,74 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r5, #-3888] @ 0xfffff0d0 │ │ │ │ - strbeq r4, [r5, #-836] @ 0xfffffcbc │ │ │ │ - strbeq r3, [r5, #-3728] @ 0xfffff170 │ │ │ │ - strbeq r3, [r5, #-4008] @ 0xfffff058 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r5, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r4, [r5, #-820] @ 0xfffffccc │ │ │ │ + strbeq r3, [r5, #-3712] @ 0xfffff180 │ │ │ │ + strbeq r3, [r5, #-3992] @ 0xfffff068 │ │ │ │ ldrbteq r1, [r9], #3364 @ 0xd24 │ │ │ │ - strbeq r3, [r5, #-3652] @ 0xfffff1bc │ │ │ │ - strbeq r3, [r5, #-3932] @ 0xfffff0a4 │ │ │ │ + strbeq r3, [r5, #-3636] @ 0xfffff1cc │ │ │ │ + strbeq r3, [r5, #-3916] @ 0xfffff0b4 │ │ │ │ ldrbteq r1, [r9], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a303c <__cxa_atexit@plt+0x96be4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq a3034 <__cxa_atexit@plt+0x96bdc> │ │ │ │ ldr r3, [pc, #44] @ a3044 <__cxa_atexit@plt+0x96bec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ a3048 <__cxa_atexit@plt+0x96bf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [r9], #3512 @ 0xdb8 │ │ │ │ - strbeq r3, [r5, #-3420] @ 0xfffff2a4 │ │ │ │ + strbeq r3, [r5, #-3404] @ 0xfffff2b4 │ │ │ │ ldrbteq r1, [r9], #3580 @ 0xdfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a30a4 <__cxa_atexit@plt+0x96c4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq a309c <__cxa_atexit@plt+0x96c44> │ │ │ │ ldr r3, [pc, #44] @ a30ac <__cxa_atexit@plt+0x96c54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ a30b0 <__cxa_atexit@plt+0x96c58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [r9], #3516 @ 0xdbc │ │ │ │ - strbeq r3, [r5, #-3316] @ 0xfffff30c │ │ │ │ + strbeq r3, [r5, #-3300] @ 0xfffff31c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a30dc <__cxa_atexit@plt+0x96c84> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -154459,15 +154459,15 @@ │ │ │ │ ldr r7, [pc, #24] @ a31d8 <__cxa_atexit@plt+0x96d80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ a31dc <__cxa_atexit@plt+0x96d84> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r5, #-3088] @ 0xfffff3f0 │ │ │ │ + strbeq r3, [r5, #-3072] @ 0xfffff400 │ │ │ │ ldrbteq r1, [r9], #3268 @ 0xcc4 │ │ │ │ ldrbteq r1, [r9], #3116 @ 0xc2c │ │ │ │ ldrbteq r1, [r9], #3160 @ 0xc58 │ │ │ │ ldrbteq r1, [r9], #3272 @ 0xcc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -154487,26 +154487,26 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ a326c <__cxa_atexit@plt+0x96e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #48] @ a3270 <__cxa_atexit@plt+0x96e18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r3, [r5, #-2928] @ 0xfffff490 │ │ │ │ - strbeq r3, [r5, #-3628] @ 0xfffff1d4 │ │ │ │ - strbeq r3, [r5, #-3624] @ 0xfffff1d8 │ │ │ │ + strbeq r3, [r5, #-2912] @ 0xfffff4a0 │ │ │ │ + strbeq r3, [r5, #-3612] @ 0xfffff1e4 │ │ │ │ + strbeq r3, [r5, #-3608] @ 0xfffff1e8 │ │ │ │ ldrbteq r1, [r9], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a32b8 <__cxa_atexit@plt+0x96e60> │ │ │ │ ldr r2, [pc, #44] @ a32c0 <__cxa_atexit@plt+0x96e68> │ │ │ │ @@ -154515,20 +154515,20 @@ │ │ │ │ ldr r2, [pc, #36] @ a32c4 <__cxa_atexit@plt+0x96e6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ a32c8 <__cxa_atexit@plt+0x96e70> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r5, #-2812] @ 0xfffff504 │ │ │ │ - strbeq r3, [r5, #-3524] @ 0xfffff23c │ │ │ │ - strbeq r3, [r5, #-3516] @ 0xfffff244 │ │ │ │ + strbeq r3, [r5, #-2796] @ 0xfffff514 │ │ │ │ + strbeq r3, [r5, #-3508] @ 0xfffff24c │ │ │ │ + strbeq r3, [r5, #-3500] @ 0xfffff254 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3354 <__cxa_atexit@plt+0x96efc> │ │ │ │ ldr r3, [pc, #120] @ a3364 <__cxa_atexit@plt+0x96f0c> │ │ │ │ @@ -154562,15 +154562,15 @@ │ │ │ │ ldr r7, [pc, #16] @ a336c <__cxa_atexit@plt+0x96f14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrbteq r1, [r9], #2924 @ 0xb6c │ │ │ │ - strbeq r3, [r5, #-2972] @ 0xfffff464 │ │ │ │ + strbeq r3, [r5, #-2956] @ 0xfffff474 │ │ │ │ ldrbteq r1, [r9], #2892 @ 0xb4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a33b4 <__cxa_atexit@plt+0x96f5c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -154587,15 +154587,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r3, [r5, #-2848] @ 0xfffff4e0 │ │ │ │ + strbeq r3, [r5, #-2832] @ 0xfffff4f0 │ │ │ │ ldrbteq r1, [r9], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a33fc <__cxa_atexit@plt+0x96fa4> │ │ │ │ ldr r7, [pc, #176] @ a34a8 <__cxa_atexit@plt+0x97050> │ │ │ │ @@ -154625,47 +154625,47 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #76] @ a34b4 <__cxa_atexit@plt+0x9705c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ a34a4 <__cxa_atexit@plt+0x9704c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ b a32d8 <__cxa_atexit@plt+0x96e80> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - strbeq r3, [r5, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq r3, [r5, #-3060] @ 0xfffff40c │ │ │ │ ldrbteq r1, [r9], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a34e8 <__cxa_atexit@plt+0x97090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a34ec <__cxa_atexit@plt+0x97094> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-3092] @ 0xfffff3ec │ │ │ │ - strbeq r3, [r5, #-2564] @ 0xfffff5fc │ │ │ │ + strbeq r3, [r5, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq r3, [r5, #-2548] @ 0xfffff60c │ │ │ │ ldrbteq r1, [r9], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a3544 <__cxa_atexit@plt+0x970ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -154678,40 +154678,40 @@ │ │ │ │ ldr r2, [pc, #64] @ a356c <__cxa_atexit@plt+0x97114> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ a3570 <__cxa_atexit@plt+0x97118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ a3564 <__cxa_atexit@plt+0x9710c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ str r7, [r5] │ │ │ │ b a32d8 <__cxa_atexit@plt+0x96e80> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - strbeq r3, [r5, #-2860] @ 0xfffff4d4 │ │ │ │ + strbeq r3, [r5, #-2844] @ 0xfffff4e4 │ │ │ │ ldrbteq r1, [r9], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a35a8 <__cxa_atexit@plt+0x97150> │ │ │ │ ldr r3, [pc, #44] @ a35c0 <__cxa_atexit@plt+0x97168> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #12] @ a35bc <__cxa_atexit@plt+0x97164> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ str r7, [r5] │ │ │ │ b a32d8 <__cxa_atexit@plt+0x96e80> │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -154756,57 +154756,57 @@ │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r7, [pc, #64] @ a36b0 <__cxa_atexit@plt+0x97258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r6, [pc, #24] @ a369c <__cxa_atexit@plt+0x97244> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - strbeq r3, [r5, #-2556] @ 0xfffff604 │ │ │ │ + strbeq r3, [r5, #-2540] @ 0xfffff614 │ │ │ │ ldrbteq r1, [r9], #1996 @ 0x7cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a36e4 <__cxa_atexit@plt+0x9728c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a36e8 <__cxa_atexit@plt+0x97290> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-2584] @ 0xfffff5e8 │ │ │ │ - strbeq r3, [r5, #-2056] @ 0xfffff7f8 │ │ │ │ + strbeq r3, [r5, #-2568] @ 0xfffff5f8 │ │ │ │ + strbeq r3, [r5, #-2040] @ 0xfffff808 │ │ │ │ ldrbteq r1, [r9], #1940 @ 0x794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a371c <__cxa_atexit@plt+0x972c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a3720 <__cxa_atexit@plt+0x972c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-2528] @ 0xfffff620 │ │ │ │ - strbeq r3, [r5, #-2000] @ 0xfffff830 │ │ │ │ + strbeq r3, [r5, #-2512] @ 0xfffff630 │ │ │ │ + strbeq r3, [r5, #-1984] @ 0xfffff840 │ │ │ │ ldrbteq r1, [r9], #1948 @ 0x79c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -154819,24 +154819,24 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r7, [pc, #36] @ a3798 <__cxa_atexit@plt+0x97340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #28] @ a379c <__cxa_atexit@plt+0x97344> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - strbeq r3, [r5, #-2296] @ 0xfffff708 │ │ │ │ + strbeq r3, [r5, #-2280] @ 0xfffff718 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ ldrbteq r1, [r9], #1824 @ 0x720 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -154869,22 +154869,22 @@ │ │ │ │ bhi a3840 <__cxa_atexit@plt+0x973e8> │ │ │ │ ldr r7, [pc, #40] @ a3854 <__cxa_atexit@plt+0x973fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #28] @ a3858 <__cxa_atexit@plt+0x97400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #20] @ a385c <__cxa_atexit@plt+0x97404> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ - strbeq r3, [r5, #-2204] @ 0xfffff764 │ │ │ │ + strbeq r3, [r5, #-2188] @ 0xfffff774 │ │ │ │ ldrbteq r1, [r9], #1148 @ 0x47c │ │ │ │ ldrbteq r1, [r9], #1580 @ 0x62c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ a38c4 <__cxa_atexit@plt+0x9746c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -154897,105 +154897,105 @@ │ │ │ │ bhi a38b0 <__cxa_atexit@plt+0x97458> │ │ │ │ ldr r7, [pc, #44] @ a38c8 <__cxa_atexit@plt+0x97470> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #32] @ a38cc <__cxa_atexit@plt+0x97474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ a38d0 <__cxa_atexit@plt+0x97478> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ - strbeq r3, [r5, #-2092] @ 0xfffff7d4 │ │ │ │ + strbeq r3, [r5, #-2076] @ 0xfffff7e4 │ │ │ │ ldrbteq r1, [r9], #1036 @ 0x40c │ │ │ │ ldrbteq r1, [r9], #1452 @ 0x5ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a3904 <__cxa_atexit@plt+0x974ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a3908 <__cxa_atexit@plt+0x974b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r3, [r5, #-2024] @ 0xfffff818 │ │ │ │ + strbeq r3, [r5, #-2008] @ 0xfffff828 │ │ │ │ ldrbteq r1, [r9], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a3934 <__cxa_atexit@plt+0x974dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-1984] @ 0xfffff840 │ │ │ │ + strbeq r3, [r5, #-1968] @ 0xfffff850 │ │ │ │ ldrbteq r1, [r9], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a3968 <__cxa_atexit@plt+0x97510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a396c <__cxa_atexit@plt+0x97514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-1940] @ 0xfffff86c │ │ │ │ - strbeq r3, [r5, #-1412] @ 0xfffffa7c │ │ │ │ + strbeq r3, [r5, #-1924] @ 0xfffff87c │ │ │ │ + strbeq r3, [r5, #-1396] @ 0xfffffa8c │ │ │ │ ldrbteq r1, [r9], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a39a0 <__cxa_atexit@plt+0x97548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a39a4 <__cxa_atexit@plt+0x9754c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-1884] @ 0xfffff8a4 │ │ │ │ - strbeq r3, [r5, #-1356] @ 0xfffffab4 │ │ │ │ + strbeq r3, [r5, #-1868] @ 0xfffff8b4 │ │ │ │ + strbeq r3, [r5, #-1340] @ 0xfffffac4 │ │ │ │ ldrbteq r1, [r9], #1240 @ 0x4d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a39d8 <__cxa_atexit@plt+0x97580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a39dc <__cxa_atexit@plt+0x97584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-1828] @ 0xfffff8dc │ │ │ │ - strbeq r3, [r5, #-1300] @ 0xfffffaec │ │ │ │ + strbeq r3, [r5, #-1812] @ 0xfffff8ec │ │ │ │ + strbeq r3, [r5, #-1284] @ 0xfffffafc │ │ │ │ ldrbteq r1, [r9], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a3a10 <__cxa_atexit@plt+0x975b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a3a14 <__cxa_atexit@plt+0x975bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-1772] @ 0xfffff914 │ │ │ │ - strbeq r3, [r5, #-1244] @ 0xfffffb24 │ │ │ │ + strbeq r3, [r5, #-1756] @ 0xfffff924 │ │ │ │ + strbeq r3, [r5, #-1228] @ 0xfffffb34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3a40 <__cxa_atexit@plt+0x975e8> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -155044,19 +155044,19 @@ │ │ │ │ ldr r2, [pc, #32] @ a3b04 <__cxa_atexit@plt+0x976ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ a3b08 <__cxa_atexit@plt+0x976b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r5, #-684] @ 0xfffffd54 │ │ │ │ - strbeq r3, [r5, #-1212] @ 0xfffffb44 │ │ │ │ + strbeq r3, [r5, #-668] @ 0xfffffd64 │ │ │ │ + strbeq r3, [r5, #-1196] @ 0xfffffb54 │ │ │ │ ldrbteq r1, [r9], #912 @ 0x390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3b50 <__cxa_atexit@plt+0x976f8> │ │ │ │ ldr r2, [pc, #44] @ a3b58 <__cxa_atexit@plt+0x97700> │ │ │ │ @@ -155065,20 +155065,20 @@ │ │ │ │ ldr r2, [pc, #36] @ a3b5c <__cxa_atexit@plt+0x97704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ a3b60 <__cxa_atexit@plt+0x97708> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r5, #-612] @ 0xfffffd9c │ │ │ │ - strbeq r3, [r5, #-1324] @ 0xfffffad4 │ │ │ │ - strbeq r3, [r5, #-1316] @ 0xfffffadc │ │ │ │ + strbeq r3, [r5, #-596] @ 0xfffffdac │ │ │ │ + strbeq r3, [r5, #-1308] @ 0xfffffae4 │ │ │ │ + strbeq r3, [r5, #-1300] @ 0xfffffaec │ │ │ │ ldrbteq r1, [r9], #756 @ 0x2f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3bb4 <__cxa_atexit@plt+0x9775c> │ │ │ │ ldr r2, [pc, #84] @ a3bd8 <__cxa_atexit@plt+0x97780> │ │ │ │ @@ -155100,15 +155100,15 @@ │ │ │ │ ldr r7, [pc, #24] @ a3bdc <__cxa_atexit@plt+0x97784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #20] @ a3be0 <__cxa_atexit@plt+0x97788> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r5, #-524] @ 0xfffffdf4 │ │ │ │ + strbeq r3, [r5, #-508] @ 0xfffffe04 │ │ │ │ ldrbteq r1, [r9], #796 @ 0x31c │ │ │ │ ldrbteq r1, [r9], #660 @ 0x294 │ │ │ │ ldrbteq r1, [r9], #704 @ 0x2c0 │ │ │ │ ldrbteq r1, [r9], #756 @ 0x2f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -155128,26 +155128,26 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ a3c70 <__cxa_atexit@plt+0x97818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #48] @ a3c74 <__cxa_atexit@plt+0x9781c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strbeq r3, [r5, #-364] @ 0xfffffe94 │ │ │ │ - strbeq r3, [r5, #-1064] @ 0xfffffbd8 │ │ │ │ - strbeq r3, [r5, #-1060] @ 0xfffffbdc │ │ │ │ + strbeq r3, [r5, #-348] @ 0xfffffea4 │ │ │ │ + strbeq r3, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ + strbeq r3, [r5, #-1044] @ 0xfffffbec │ │ │ │ ldrbteq r1, [r9], #548 @ 0x224 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3cbc <__cxa_atexit@plt+0x97864> │ │ │ │ ldr r2, [pc, #44] @ a3cc4 <__cxa_atexit@plt+0x9786c> │ │ │ │ @@ -155156,20 +155156,20 @@ │ │ │ │ ldr r2, [pc, #36] @ a3cc8 <__cxa_atexit@plt+0x97870> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #28] @ a3ccc <__cxa_atexit@plt+0x97874> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r5, #-248] @ 0xffffff08 │ │ │ │ - strbeq r3, [r5, #-960] @ 0xfffffc40 │ │ │ │ - strbeq r3, [r5, #-952] @ 0xfffffc48 │ │ │ │ + strbeq r3, [r5, #-232] @ 0xffffff18 │ │ │ │ + strbeq r3, [r5, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r3, [r5, #-936] @ 0xfffffc58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a3d78 <__cxa_atexit@plt+0x97920> │ │ │ │ ldr r7, [pc, #176] @ a3da0 <__cxa_atexit@plt+0x97948> │ │ │ │ @@ -155194,15 +155194,15 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ stmib r5, {r1, r6} │ │ │ │ ldr r7, [pc, #108] @ a3db4 <__cxa_atexit@plt+0x9795c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ a3da8 <__cxa_atexit@plt+0x97950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -155213,21 +155213,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq r1, [r9], #388 @ 0x184 │ │ │ │ - strbeq r3, [r5, #-368] @ 0xfffffe90 │ │ │ │ + strbeq r3, [r5, #-352] @ 0xfffffea0 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r3, [r5, #-1312] @ 0xfffffae0 │ │ │ │ + strbeq r3, [r5, #-1296] @ 0xfffffaf0 │ │ │ │ ldrbteq r1, [r9], #324 @ 0x144 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a3e18 <__cxa_atexit@plt+0x979c0> │ │ │ │ @@ -155243,28 +155243,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r7, [pc, #52] @ a3e48 <__cxa_atexit@plt+0x979f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ a3e3c <__cxa_atexit@plt+0x979e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r5, #-188] @ 0xffffff44 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r5, #-172] @ 0xffffff54 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r3, [r5, #-1108] @ 0xfffffbac │ │ │ │ + strbeq r3, [r5, #-1092] @ 0xfffffbbc │ │ │ │ ldrbteq r1, [r9], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a3e78 <__cxa_atexit@plt+0x97a20> │ │ │ │ ldr r7, [pc, #52] @ a3ea0 <__cxa_atexit@plt+0x97a48> │ │ │ │ @@ -155291,16 +155291,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a3ed8 <__cxa_atexit@plt+0x97a80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-552] @ 0xfffffdd8 │ │ │ │ - strbeq r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + strbeq r3, [r5, #-536] @ 0xfffffde8 │ │ │ │ + strbeq r3, [r5, #-8] │ │ │ │ ldrbteq r1, [r9], #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a3f30 <__cxa_atexit@plt+0x97ad8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -155328,19 +155328,19 @@ │ │ │ │ b a3cdc <__cxa_atexit@plt+0x97884> │ │ │ │ ldr r7, [pc, #28] @ a3f74 <__cxa_atexit@plt+0x97b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ a3f78 <__cxa_atexit@plt+0x97b20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, lsr #26 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r3, [r5, #-72] @ 0xffffffb8 │ │ │ │ + strbeq r3, [r5, #-56] @ 0xffffffc8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrbteq r0, [r9], #3964 @ 0xf7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a3fac <__cxa_atexit@plt+0x97b54> │ │ │ │ @@ -155351,32 +155351,32 @@ │ │ │ │ b a3cdc <__cxa_atexit@plt+0x97884> │ │ │ │ ldr r7, [pc, #20] @ a3fc8 <__cxa_atexit@plt+0x97b70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ a3fcc <__cxa_atexit@plt+0x97b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r2, [r5, #-4076] @ 0xfffff014 │ │ │ │ + strbeq r2, [r5, #-4060] @ 0xfffff024 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r0, [r9], #3756 @ 0xeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a4004 <__cxa_atexit@plt+0x97bac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4008 <__cxa_atexit@plt+0x97bb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-248] @ 0xffffff08 │ │ │ │ - strbeq r2, [r5, #-3816] @ 0xfffff118 │ │ │ │ + strbeq r3, [r5, #-232] @ 0xffffff18 │ │ │ │ + strbeq r2, [r5, #-3800] @ 0xfffff128 │ │ │ │ ldrbteq r0, [r9], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a4030 <__cxa_atexit@plt+0x97bd8> │ │ │ │ ldr r7, [pc, #132] @ a40b0 <__cxa_atexit@plt+0x97c58> │ │ │ │ @@ -155423,16 +155423,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a40e8 <__cxa_atexit@plt+0x97c90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - strbeq r2, [r5, #-3592] @ 0xfffff1f8 │ │ │ │ + strbeq r3, [r5, #-8] │ │ │ │ + strbeq r2, [r5, #-3576] @ 0xfffff208 │ │ │ │ ldrbteq r0, [r9], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a4118 <__cxa_atexit@plt+0x97cc0> │ │ │ │ ldr r7, [pc, #52] @ a4140 <__cxa_atexit@plt+0x97ce8> │ │ │ │ @@ -155459,16 +155459,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4178 <__cxa_atexit@plt+0x97d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-3976] @ 0xfffff078 │ │ │ │ - strbeq r2, [r5, #-3448] @ 0xfffff288 │ │ │ │ + strbeq r2, [r5, #-3960] @ 0xfffff088 │ │ │ │ + strbeq r2, [r5, #-3432] @ 0xfffff298 │ │ │ │ ldrbteq r0, [r9], #3456 @ 0xd80 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a41a8 <__cxa_atexit@plt+0x97d50> │ │ │ │ ldr r7, [pc, #112] @ a420c <__cxa_atexit@plt+0x97db4> │ │ │ │ @@ -155487,22 +155487,22 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne a41f4 <__cxa_atexit@plt+0x97d9c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r2, [pc, #44] @ a4208 <__cxa_atexit@plt+0x97db0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a4210 <__cxa_atexit@plt+0x97db8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ ldrbteq r0, [r9], #3180 @ 0xc6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -155511,34 +155511,34 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4248 <__cxa_atexit@plt+0x97df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-3768] @ 0xfffff148 │ │ │ │ - strbeq r2, [r5, #-3240] @ 0xfffff358 │ │ │ │ + strbeq r2, [r5, #-3752] @ 0xfffff158 │ │ │ │ + strbeq r2, [r5, #-3224] @ 0xfffff368 │ │ │ │ ldrbteq r0, [r9], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne a4280 <__cxa_atexit@plt+0x97e28> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #40] @ a4298 <__cxa_atexit@plt+0x97e40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r3, [pc, #12] @ a4294 <__cxa_atexit@plt+0x97e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq r0, [r9], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #132] @ a4338 <__cxa_atexit@plt+0x97ee0> │ │ │ │ @@ -155550,15 +155550,15 @@ │ │ │ │ cmp r6, #2 │ │ │ │ bne a42f0 <__cxa_atexit@plt+0x97e98> │ │ │ │ ldr r7, [pc, #104] @ a433c <__cxa_atexit@plt+0x97ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r6, r8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a432c <__cxa_atexit@plt+0x97ed4> │ │ │ │ @@ -155568,71 +155568,71 @@ │ │ │ │ ldr r2, [pc, #48] @ a4344 <__cxa_atexit@plt+0x97eec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #32] @ a4348 <__cxa_atexit@plt+0x97ef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ - strbeq r2, [r5, #-3396] @ 0xfffff2bc │ │ │ │ + strbeq r2, [r5, #-3380] @ 0xfffff2cc │ │ │ │ ldrbteq r0, [r9], #2992 @ 0xbb0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a4380 <__cxa_atexit@plt+0x97f28> │ │ │ │ ldr r7, [pc, #88] @ a43c8 <__cxa_atexit@plt+0x97f70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r6, r8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a43bc <__cxa_atexit@plt+0x97f64> │ │ │ │ ldr r7, [pc, #52] @ a43cc <__cxa_atexit@plt+0x97f74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #44] @ a43d0 <__cxa_atexit@plt+0x97f78> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #28] @ a43d4 <__cxa_atexit@plt+0x97f7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - strbeq r2, [r5, #-3252] @ 0xfffff34c │ │ │ │ + strbeq r2, [r5, #-3236] @ 0xfffff35c │ │ │ │ ldrbteq r0, [r9], #2852 @ 0xb24 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a440c <__cxa_atexit@plt+0x97fb4> │ │ │ │ ldr r3, [pc, #44] @ a4424 <__cxa_atexit@plt+0x97fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #12] @ a4420 <__cxa_atexit@plt+0x97fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b a3cdc <__cxa_atexit@plt+0x97884> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @@ -155644,16 +155644,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a445c <__cxa_atexit@plt+0x98004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-3236] @ 0xfffff35c │ │ │ │ - strbeq r2, [r5, #-2708] @ 0xfffff56c │ │ │ │ + strbeq r2, [r5, #-3220] @ 0xfffff36c │ │ │ │ + strbeq r2, [r5, #-2692] @ 0xfffff57c │ │ │ │ ldrbteq r0, [r9], #2716 @ 0xa9c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ a44f0 <__cxa_atexit@plt+0x98098> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -155671,30 +155671,30 @@ │ │ │ │ ldr r2, [pc, #76] @ a44fc <__cxa_atexit@plt+0x980a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #60] @ a4500 <__cxa_atexit@plt+0x980a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a44f4 <__cxa_atexit@plt+0x9809c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b a3cdc <__cxa_atexit@plt+0x97884> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - strbeq r2, [r5, #-2984] @ 0xfffff458 │ │ │ │ + strbeq r2, [r5, #-2968] @ 0xfffff468 │ │ │ │ ldrbteq r0, [r9], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a4558 <__cxa_atexit@plt+0x98100> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -155707,40 +155707,40 @@ │ │ │ │ ldr r2, [pc, #64] @ a4580 <__cxa_atexit@plt+0x98128> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ a4584 <__cxa_atexit@plt+0x9812c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ a4578 <__cxa_atexit@plt+0x98120> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b a3cdc <__cxa_atexit@plt+0x97884> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ - strbeq r2, [r5, #-2840] @ 0xfffff4e8 │ │ │ │ + strbeq r2, [r5, #-2824] @ 0xfffff4f8 │ │ │ │ ldrbteq r0, [r9], #2420 @ 0x974 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a45bc <__cxa_atexit@plt+0x98164> │ │ │ │ ldr r3, [pc, #44] @ a45d4 <__cxa_atexit@plt+0x9817c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #12] @ a45d0 <__cxa_atexit@plt+0x98178> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b a3cdc <__cxa_atexit@plt+0x97884> │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -155749,17 +155749,17 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a4600 <__cxa_atexit@plt+0x981a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #8] @ a4604 <__cxa_atexit@plt+0x981ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r2, [r5, #-3184] @ 0xfffff390 │ │ │ │ + strbeq r2, [r5, #-3168] @ 0xfffff3a0 │ │ │ │ ldrbteq r0, [r9], #2292 @ 0x8f4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a463c <__cxa_atexit@plt+0x981e4> │ │ │ │ ldr r3, [pc, #60] @ a4664 <__cxa_atexit@plt+0x9820c> │ │ │ │ @@ -155821,72 +155821,72 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r7, [pc, #68] @ a4758 <__cxa_atexit@plt+0x98300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r6, [pc, #24] @ a4740 <__cxa_atexit@plt+0x982e8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff414 │ │ │ │ - strbeq r2, [r5, #-2392] @ 0xfffff6a8 │ │ │ │ + strbeq r2, [r5, #-2376] @ 0xfffff6b8 │ │ │ │ ldrbteq r0, [r9], #1828 @ 0x724 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a478c <__cxa_atexit@plt+0x98334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4790 <__cxa_atexit@plt+0x98338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-2416] @ 0xfffff690 │ │ │ │ - strbeq r2, [r5, #-1888] @ 0xfffff8a0 │ │ │ │ + strbeq r2, [r5, #-2400] @ 0xfffff6a0 │ │ │ │ + strbeq r2, [r5, #-1872] @ 0xfffff8b0 │ │ │ │ ldrbteq r0, [r9], #1772 @ 0x6ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a47c4 <__cxa_atexit@plt+0x9836c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a47c8 <__cxa_atexit@plt+0x98370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-2360] @ 0xfffff6c8 │ │ │ │ - strbeq r2, [r5, #-1832] @ 0xfffff8d8 │ │ │ │ + strbeq r2, [r5, #-2344] @ 0xfffff6d8 │ │ │ │ + strbeq r2, [r5, #-1816] @ 0xfffff8e8 │ │ │ │ ldrbteq r0, [r9], #1716 @ 0x6b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a47fc <__cxa_atexit@plt+0x983a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4800 <__cxa_atexit@plt+0x983a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-2304] @ 0xfffff700 │ │ │ │ - strbeq r2, [r5, #-1776] @ 0xfffff910 │ │ │ │ + strbeq r2, [r5, #-2288] @ 0xfffff710 │ │ │ │ + strbeq r2, [r5, #-1760] @ 0xfffff920 │ │ │ │ ldrbteq r0, [r9], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a4840 <__cxa_atexit@plt+0x983e8> │ │ │ │ @@ -155924,58 +155924,58 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r7, [pc, #68] @ a48f4 <__cxa_atexit@plt+0x9849c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r6, [pc, #24] @ a48dc <__cxa_atexit@plt+0x98484> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ - strbeq r2, [r5, #-1980] @ 0xfffff844 │ │ │ │ + strbeq r2, [r5, #-1964] @ 0xfffff854 │ │ │ │ ldrbteq r0, [r9], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a4928 <__cxa_atexit@plt+0x984d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a492c <__cxa_atexit@plt+0x984d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-2004] @ 0xfffff82c │ │ │ │ - strbeq r2, [r5, #-1476] @ 0xfffffa3c │ │ │ │ + strbeq r2, [r5, #-1988] @ 0xfffff83c │ │ │ │ + strbeq r2, [r5, #-1460] @ 0xfffffa4c │ │ │ │ ldrbteq r0, [r9], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a4960 <__cxa_atexit@plt+0x98508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4964 <__cxa_atexit@plt+0x9850c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-1948] @ 0xfffff864 │ │ │ │ - strbeq r2, [r5, #-1420] @ 0xfffffa74 │ │ │ │ + strbeq r2, [r5, #-1932] @ 0xfffff874 │ │ │ │ + strbeq r2, [r5, #-1404] @ 0xfffffa84 │ │ │ │ ldrbteq r0, [r9], #1428 @ 0x594 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -155987,25 +155987,25 @@ │ │ │ │ ldr r2, [pc, #56] @ a49d8 <__cxa_atexit@plt+0x98580> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ ldr r7, [pc, #40] @ a49dc <__cxa_atexit@plt+0x98584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #32] @ a49e0 <__cxa_atexit@plt+0x98588> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff174 │ │ │ │ - strbeq r2, [r5, #-1720] @ 0xfffff948 │ │ │ │ + strbeq r2, [r5, #-1704] @ 0xfffff958 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrbteq r0, [r9], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -156035,22 +156035,22 @@ │ │ │ │ bhi a4a78 <__cxa_atexit@plt+0x98620> │ │ │ │ ldr r7, [pc, #40] @ a4a8c <__cxa_atexit@plt+0x98634> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #28] @ a4a90 <__cxa_atexit@plt+0x98638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #20] @ a4a94 <__cxa_atexit@plt+0x9863c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffe3bc │ │ │ │ - strbeq r2, [r5, #-1636] @ 0xfffff99c │ │ │ │ + strbeq r2, [r5, #-1620] @ 0xfffff9ac │ │ │ │ ldrbteq r0, [r9], #580 @ 0x244 │ │ │ │ ldrbteq r0, [r9], #1012 @ 0x3f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ a4afc <__cxa_atexit@plt+0x986a4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -156063,119 +156063,119 @@ │ │ │ │ bhi a4ae8 <__cxa_atexit@plt+0x98690> │ │ │ │ ldr r7, [pc, #44] @ a4b00 <__cxa_atexit@plt+0x986a8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #32] @ a4b04 <__cxa_atexit@plt+0x986ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ a4b08 <__cxa_atexit@plt+0x986b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffe34c │ │ │ │ - strbeq r2, [r5, #-1524] @ 0xfffffa0c │ │ │ │ + strbeq r2, [r5, #-1508] @ 0xfffffa1c │ │ │ │ ldrbteq r0, [r9], #468 @ 0x1d4 │ │ │ │ ldrbteq r0, [r9], #884 @ 0x374 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a4b3c <__cxa_atexit@plt+0x986e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a4b40 <__cxa_atexit@plt+0x986e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r2, [r5, #-1456] @ 0xfffffa50 │ │ │ │ + strbeq r2, [r5, #-1440] @ 0xfffffa60 │ │ │ │ ldrbteq r0, [r9], #828 @ 0x33c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a4b6c <__cxa_atexit@plt+0x98714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-1416] @ 0xfffffa78 │ │ │ │ + strbeq r2, [r5, #-1400] @ 0xfffffa88 │ │ │ │ ldrbteq r0, [r9], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a4ba0 <__cxa_atexit@plt+0x98748> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4ba4 <__cxa_atexit@plt+0x9874c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-1372] @ 0xfffffaa4 │ │ │ │ - strbeq r2, [r5, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq r2, [r5, #-1356] @ 0xfffffab4 │ │ │ │ + strbeq r2, [r5, #-828] @ 0xfffffcc4 │ │ │ │ ldrbteq r0, [r9], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a4bd8 <__cxa_atexit@plt+0x98780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4bdc <__cxa_atexit@plt+0x98784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-1316] @ 0xfffffadc │ │ │ │ - strbeq r2, [r5, #-788] @ 0xfffffcec │ │ │ │ + strbeq r2, [r5, #-1300] @ 0xfffffaec │ │ │ │ + strbeq r2, [r5, #-772] @ 0xfffffcfc │ │ │ │ ldrbteq r0, [r9], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a4c10 <__cxa_atexit@plt+0x987b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4c14 <__cxa_atexit@plt+0x987bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-1260] @ 0xfffffb14 │ │ │ │ - strbeq r2, [r5, #-732] @ 0xfffffd24 │ │ │ │ + strbeq r2, [r5, #-1244] @ 0xfffffb24 │ │ │ │ + strbeq r2, [r5, #-716] @ 0xfffffd34 │ │ │ │ ldrbteq r0, [r9], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a4c48 <__cxa_atexit@plt+0x987f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4c4c <__cxa_atexit@plt+0x987f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-1204] @ 0xfffffb4c │ │ │ │ - strbeq r2, [r5, #-676] @ 0xfffffd5c │ │ │ │ + strbeq r2, [r5, #-1188] @ 0xfffffb5c │ │ │ │ + strbeq r2, [r5, #-660] @ 0xfffffd6c │ │ │ │ ldrbteq r0, [r9], #560 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a4c80 <__cxa_atexit@plt+0x98828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a4c84 <__cxa_atexit@plt+0x9882c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r2, [r5, #-1148] @ 0xfffffb84 │ │ │ │ - strbeq r2, [r5, #-620] @ 0xfffffd94 │ │ │ │ + strbeq r2, [r5, #-1132] @ 0xfffffb94 │ │ │ │ + strbeq r2, [r5, #-604] @ 0xfffffda4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4ccc <__cxa_atexit@plt+0x98874> │ │ │ │ @@ -156218,15 +156218,15 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r9, [pc, #12] @ a4d50 <__cxa_atexit@plt+0x988f8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b c4148 <__cxa_atexit@plt+0xb7cf0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq pc, [r8], #3804 @ 0xedc @ │ │ │ │ - strbeq r2, [r5, #-1324] @ 0xfffffad4 │ │ │ │ + strbeq r2, [r5, #-1308] @ 0xfffffae4 │ │ │ │ ldrbteq r0, [r9], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a4d74 <__cxa_atexit@plt+0x9891c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -156241,25 +156241,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a4dac <__cxa_atexit@plt+0x98954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r2, [r5, #-836] @ 0xfffffcbc │ │ │ │ + strbeq r2, [r5, #-820] @ 0xfffffccc │ │ │ │ ldrbteq r0, [r9], #368 @ 0x170 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #12] @ a4dd4 <__cxa_atexit@plt+0x9897c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b bd85c <__cxa_atexit@plt+0xb1404> │ │ │ │ - strbeq r1, [r5, #-4076] @ 0xfffff014 │ │ │ │ + strbeq r1, [r5, #-4060] @ 0xfffff024 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a4e70 <__cxa_atexit@plt+0x98a18> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -156273,15 +156273,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc a4e7c <__cxa_atexit@plt+0x98a24> │ │ │ │ cmp r8, #1 │ │ │ │ bne a4e30 <__cxa_atexit@plt+0x989d8> │ │ │ │ ldr r7, [pc, #116] @ a4e9c <__cxa_atexit@plt+0x98a44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #108] @ a4ea4 <__cxa_atexit@plt+0x98a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ a4ea8 <__cxa_atexit@plt+0x98a50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -156289,31 +156289,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a4ea0 <__cxa_atexit@plt+0x98a48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5, #-3988] @ 0xfffff06c │ │ │ │ + strbeq r1, [r5, #-3972] @ 0xfffff07c │ │ │ │ ldrbteq r0, [r9], #424 @ 0x1a8 │ │ │ │ ldrbteq r0, [r9], #348 @ 0x15c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r2, [r5, #-804] @ 0xfffffcdc │ │ │ │ - strbeq r1, [r5, #-3928] @ 0xfffff0a8 │ │ │ │ + strbeq r2, [r5, #-788] @ 0xfffffcec │ │ │ │ + strbeq r1, [r5, #-3912] @ 0xfffff0b8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -156347,16 +156347,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [r9], #240 @ 0xf0 │ │ │ │ ldrbteq r0, [r9], #168 @ 0xa8 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r2, [r5, #-616] @ 0xfffffd98 │ │ │ │ - strbeq r1, [r5, #-3732] @ 0xfffff16c │ │ │ │ + strbeq r2, [r5, #-600] @ 0xfffffda8 │ │ │ │ + strbeq r1, [r5, #-3716] @ 0xfffff17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5038 <__cxa_atexit@plt+0x98be0> │ │ │ │ ldr r2, [pc, #228] @ a505c <__cxa_atexit@plt+0x98c04> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -156414,21 +156414,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r1, [r5, #-3596] @ 0xfffff1f4 │ │ │ │ + strbeq r1, [r5, #-3580] @ 0xfffff204 │ │ │ │ ldrbteq r0, [r9], #8 │ │ │ │ ldrbteq pc, [r8], #3992 @ 0xf98 @ │ │ │ │ - strbeq r1, [r5, #-3536] @ 0xfffff230 │ │ │ │ + strbeq r1, [r5, #-3520] @ 0xfffff240 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - strbeq r2, [r5, #-356] @ 0xfffffe9c │ │ │ │ - strbeq r1, [r5, #-3472] @ 0xfffff270 │ │ │ │ + strbeq r2, [r5, #-340] @ 0xfffffeac │ │ │ │ + strbeq r1, [r5, #-3456] @ 0xfffff280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r8, #0 │ │ │ │ ble a50c0 <__cxa_atexit@plt+0x98c68> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -156469,18 +156469,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [r8], #3868 @ 0xf1c @ │ │ │ │ ldrbteq pc, [r8], #3776 @ 0xec0 @ │ │ │ │ - strbeq r1, [r5, #-3312] @ 0xfffff310 │ │ │ │ + strbeq r1, [r5, #-3296] @ 0xfffff320 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - strbeq r2, [r5, #-132] @ 0xffffff7c │ │ │ │ - strbeq r1, [r5, #-3248] @ 0xfffff350 │ │ │ │ + strbeq r2, [r5, #-116] @ 0xffffff8c │ │ │ │ + strbeq r1, [r5, #-3232] @ 0xfffff360 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a51b4 <__cxa_atexit@plt+0x98d5c> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -156505,15 +156505,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5, #-3100] @ 0xfffff3e4 │ │ │ │ + strbeq r1, [r5, #-3084] @ 0xfffff3f4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -156584,15 +156584,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #104] @ a537c <__cxa_atexit@plt+0x98f24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ @@ -156610,20 +156610,20 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbeq r1, [r5, #-2724] @ 0xfffff55c │ │ │ │ + strbeq r1, [r5, #-2708] @ 0xfffff56c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strbeq r1, [r5, #-2672] @ 0xfffff590 │ │ │ │ + strbeq r1, [r5, #-2656] @ 0xfffff5a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a5414 <__cxa_atexit@plt+0x98fbc> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -156637,15 +156637,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr lr, [pc, #64] @ a5428 <__cxa_atexit@plt+0x98fd0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, #60] @ a542c <__cxa_atexit@plt+0x98fd4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r1, r6, #20 │ │ │ │ @@ -156654,24 +156654,24 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - strbeq r1, [r5, #-2492] @ 0xfffff644 │ │ │ │ + strbeq r1, [r5, #-2476] @ 0xfffff654 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldrbteq pc, [r8], #2920 @ 0xb68 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -156761,24 +156761,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ a55e0 <__cxa_atexit@plt+0x99188> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ ldrbteq pc, [r8], #2560 @ 0xa00 @ │ │ │ │ ldrbteq pc, [r8], #2632 @ 0xa48 @ │ │ │ │ ldrbteq pc, [r8], #2656 @ 0xa60 @ │ │ │ │ ldrbteq pc, [r8], #2648 @ 0xa58 @ │ │ │ │ - strbeq r1, [r5, #-2392] @ 0xfffff6a8 │ │ │ │ + strbeq r1, [r5, #-2376] @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a5628 <__cxa_atexit@plt+0x991d0> │ │ │ │ @@ -156786,100 +156786,100 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r1, [r5, #-2220] @ 0xfffff754 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r1, [r5, #-2204] @ 0xfffff764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi a5690 <__cxa_atexit@plt+0x99238> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq a5688 <__cxa_atexit@plt+0x99230> │ │ │ │ ldr r3, [pc, #48] @ a5698 <__cxa_atexit@plt+0x99240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ a569c <__cxa_atexit@plt+0x99244> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5, #-1812] @ 0xfffff8ec │ │ │ │ - strbeq r1, [r5, #-1856] @ 0xfffff8c0 │ │ │ │ + strbeq r1, [r5, #-1796] @ 0xfffff8fc │ │ │ │ + strbeq r1, [r5, #-1840] @ 0xfffff8d0 │ │ │ │ ldrbteq pc, [r8], #2396 @ 0x95c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a5700 <__cxa_atexit@plt+0x992a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq a56f8 <__cxa_atexit@plt+0x992a0> │ │ │ │ ldr r9, [pc, #52] @ a5708 <__cxa_atexit@plt+0x992b0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ a570c <__cxa_atexit@plt+0x992b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ a5710 <__cxa_atexit@plt+0x992b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [r8], #2336 @ 0x920 @ │ │ │ │ - strbeq r1, [r5, #-1696] @ 0xfffff960 │ │ │ │ - strbeq r1, [r5, #-2680] @ 0xfffff588 │ │ │ │ + strbeq r1, [r5, #-1680] @ 0xfffff970 │ │ │ │ + strbeq r1, [r5, #-2664] @ 0xfffff598 │ │ │ │ ldrbteq pc, [r8], #2296 @ 0x8f8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a5774 <__cxa_atexit@plt+0x9931c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq a576c <__cxa_atexit@plt+0x99314> │ │ │ │ ldr r8, [pc, #52] @ a577c <__cxa_atexit@plt+0x99324> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #48] @ a5780 <__cxa_atexit@plt+0x99328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ a5784 <__cxa_atexit@plt+0x9932c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [r8], #2252 @ 0x8cc @ │ │ │ │ - strbeq r1, [r5, #-1580] @ 0xfffff9d4 │ │ │ │ - strbeq r1, [r5, #-1624] @ 0xfffff9a8 │ │ │ │ + strbeq r1, [r5, #-1564] @ 0xfffff9e4 │ │ │ │ + strbeq r1, [r5, #-1608] @ 0xfffff9b8 │ │ │ │ ldrbteq pc, [r8], #2220 @ 0x8ac @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a57cc <__cxa_atexit@plt+0x99374> │ │ │ │ @@ -156943,23 +156943,23 @@ │ │ │ │ ldr r3, [pc, #40] @ a58b8 <__cxa_atexit@plt+0x99460> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ a58c4 <__cxa_atexit@plt+0x9946c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - strbeq r1, [r5, #-1304] @ 0xfffffae8 │ │ │ │ + strbeq r1, [r5, #-1288] @ 0xfffffaf8 │ │ │ │ ldrbteq pc, [r8], #1976 @ 0x7b8 @ │ │ │ │ ldrbteq pc, [r8], #1964 @ 0x7ac @ │ │ │ │ ldrbteq pc, [r8], #1884 @ 0x75c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #12 │ │ │ │ @@ -156978,158 +156978,158 @@ │ │ │ │ ldr r5, [pc, #84] @ a5970 <__cxa_atexit@plt+0x99518> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #76] @ a5974 <__cxa_atexit@plt+0x9951c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r3, [pc, #60] @ a5978 <__cxa_atexit@plt+0x99520> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ a597c <__cxa_atexit@plt+0x99524> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r1, [r5, #-1168] @ 0xfffffb70 │ │ │ │ + strbeq r1, [r5, #-1152] @ 0xfffffb80 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq r1, [r5, #-1132] @ 0xfffffb94 │ │ │ │ + strbeq r1, [r5, #-1116] @ 0xfffffba4 │ │ │ │ ldrbteq pc, [r8], #1708 @ 0x6ac @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne a59bc <__cxa_atexit@plt+0x99564> │ │ │ │ ldr r3, [pc, #36] @ a59cc <__cxa_atexit@plt+0x99574> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ a59d0 <__cxa_atexit@plt+0x99578> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r1, [r5, #-1028] @ 0xfffffbfc │ │ │ │ + strbeq r1, [r5, #-1012] @ 0xfffffc0c │ │ │ │ ldrbteq pc, [r8], #1624 @ 0x658 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a5a00 <__cxa_atexit@plt+0x995a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a5a04 <__cxa_atexit@plt+0x995ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r5, #-1904] @ 0xfffff890 │ │ │ │ + strbeq r1, [r5, #-1888] @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a5a28 <__cxa_atexit@plt+0x995d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ - strbeq r1, [r5, #-928] @ 0xfffffc60 │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r1, [r5, #-912] @ 0xfffffc70 │ │ │ │ ldrbteq pc, [r8], #1536 @ 0x600 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a5a58 <__cxa_atexit@plt+0x99600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a5a5c <__cxa_atexit@plt+0x99604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r5, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq r1, [r5, #-1800] @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a5a80 <__cxa_atexit@plt+0x99628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ - strbeq r1, [r5, #-840] @ 0xfffffcb8 │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r1, [r5, #-824] @ 0xfffffcc8 │ │ │ │ ldrbteq pc, [r8], #1472 @ 0x5c0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ a5aa8 <__cxa_atexit@plt+0x99650> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldrbteq pc, [r8], #1456 @ 0x5b0 @ │ │ │ │ ldrbteq pc, [r8], #1520 @ 0x5f0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a5b10 <__cxa_atexit@plt+0x996b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq a5b08 <__cxa_atexit@plt+0x996b0> │ │ │ │ ldr r7, [pc, #56] @ a5b18 <__cxa_atexit@plt+0x996c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ a5b1c <__cxa_atexit@plt+0x996c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ a5b20 <__cxa_atexit@plt+0x996c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ a5b24 <__cxa_atexit@plt+0x996cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5, #-668] @ 0xfffffd64 │ │ │ │ - strbeq r1, [r5, #-1448] @ 0xfffffa58 │ │ │ │ - strbeq r1, [r5, #-1836] @ 0xfffff8d4 │ │ │ │ - strbeq r1, [r5, #-1832] @ 0xfffff8d8 │ │ │ │ + strbeq r1, [r5, #-652] @ 0xfffffd74 │ │ │ │ + strbeq r1, [r5, #-1432] @ 0xfffffa68 │ │ │ │ + strbeq r1, [r5, #-1820] @ 0xfffff8e4 │ │ │ │ + strbeq r1, [r5, #-1816] @ 0xfffff8e8 │ │ │ │ ldrbteq pc, [r8], #1612 @ 0x64c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5b60 <__cxa_atexit@plt+0x99708> │ │ │ │ ldr r2, [pc, #32] @ a5b68 <__cxa_atexit@plt+0x99710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ a5b6c <__cxa_atexit@plt+0x99714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5, #-584] @ 0xfffffdb8 │ │ │ │ - strbeq r1, [r5, #-1312] @ 0xfffffae0 │ │ │ │ + strbeq r1, [r5, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r1, [r5, #-1296] @ 0xfffffaf0 │ │ │ │ ldrbteq pc, [r8], #1552 @ 0x610 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5bcc <__cxa_atexit@plt+0x99774> │ │ │ │ @@ -157144,43 +157144,43 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ a5bf0 <__cxa_atexit@plt+0x99798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r1, [r5, #-484] @ 0xfffffe1c │ │ │ │ - strbeq r1, [r5, #-1712] @ 0xfffff950 │ │ │ │ + strbeq r1, [r5, #-468] @ 0xfffffe2c │ │ │ │ + strbeq r1, [r5, #-1696] @ 0xfffff960 │ │ │ │ ldrbteq pc, [r8], #1372 @ 0x55c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5c2c <__cxa_atexit@plt+0x997d4> │ │ │ │ ldr r2, [pc, #32] @ a5c34 <__cxa_atexit@plt+0x997dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ a5c38 <__cxa_atexit@plt+0x997e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r5, #-380] @ 0xfffffe84 │ │ │ │ - strbeq r1, [r5, #-1504] @ 0xfffffa20 │ │ │ │ + strbeq r1, [r5, #-364] @ 0xfffffe94 │ │ │ │ + strbeq r1, [r5, #-1488] @ 0xfffffa30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a5cc4 <__cxa_atexit@plt+0x9986c> │ │ │ │ ldr r3, [pc, #120] @ a5cd4 <__cxa_atexit@plt+0x9987c> │ │ │ │ @@ -157214,15 +157214,15 @@ │ │ │ │ ldr r7, [pc, #16] @ a5cdc <__cxa_atexit@plt+0x99884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrbteq pc, [r8], #1228 @ 0x4cc @ │ │ │ │ - strbeq r1, [r5, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq r1, [r5, #-540] @ 0xfffffde4 │ │ │ │ ldrbteq pc, [r8], #1196 @ 0x4ac @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5d24 <__cxa_atexit@plt+0x998cc> │ │ │ │ mov r3, r7 │ │ │ │ @@ -157239,15 +157239,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r1, [r5, #-432] @ 0xfffffe50 │ │ │ │ + strbeq r1, [r5, #-416] @ 0xfffffe60 │ │ │ │ ldrbteq pc, [r8], #1096 @ 0x448 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq a5db4 <__cxa_atexit@plt+0x9995c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -157282,25 +157282,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #40] @ a5e18 <__cxa_atexit@plt+0x999c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - strbeq r1, [r5, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq r1, [r5, #-1144] @ 0xfffffb88 │ │ │ │ ldrbteq pc, [r8], #884 @ 0x374 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -157351,71 +157351,71 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ b ba694 <__cxa_atexit@plt+0xae23c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ ldrbteq pc, [r8], #552 @ 0x228 @ │ │ │ │ ldrbteq pc, [r8], #540 @ 0x21c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a5f3c <__cxa_atexit@plt+0x99ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r1, [r5, #-440] @ 0xfffffe48 │ │ │ │ + strbeq r1, [r5, #-424] @ 0xfffffe58 │ │ │ │ ldrbteq pc, [r8], #496 @ 0x1f0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a5f70 <__cxa_atexit@plt+0x99b18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a5f74 <__cxa_atexit@plt+0x99b1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r1, [r5, #-396] @ 0xfffffe74 │ │ │ │ - strbeq r0, [r5, #-3964] @ 0xfffff084 │ │ │ │ + strbeq r1, [r5, #-380] @ 0xfffffe84 │ │ │ │ + strbeq r0, [r5, #-3948] @ 0xfffff094 │ │ │ │ ldrbteq pc, [r8], #440 @ 0x1b8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a5fa8 <__cxa_atexit@plt+0x99b50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a5fac <__cxa_atexit@plt+0x99b54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r1, [r5, #-340] @ 0xfffffeac │ │ │ │ - strbeq r0, [r5, #-3908] @ 0xfffff0bc │ │ │ │ + strbeq r1, [r5, #-324] @ 0xfffffebc │ │ │ │ + strbeq r0, [r5, #-3892] @ 0xfffff0cc │ │ │ │ ldrbteq pc, [r8], #384 @ 0x180 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a5fe0 <__cxa_atexit@plt+0x99b88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a5fe4 <__cxa_atexit@plt+0x99b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r1, [r5, #-284] @ 0xfffffee4 │ │ │ │ - strbeq r0, [r5, #-3852] @ 0xfffff0f4 │ │ │ │ + strbeq r1, [r5, #-268] @ 0xfffffef4 │ │ │ │ + strbeq r0, [r5, #-3836] @ 0xfffff104 │ │ │ │ ldrbteq pc, [r8], #424 @ 0x1a8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a601c <__cxa_atexit@plt+0x99bc4> │ │ │ │ ldr r3, [pc, #48] @ a6038 <__cxa_atexit@plt+0x99be0> │ │ │ │ @@ -157487,30 +157487,30 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a6128 <__cxa_atexit@plt+0x99cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-4056] @ 0xfffff028 │ │ │ │ - strbeq r0, [r5, #-3528] @ 0xfffff238 │ │ │ │ + strbeq r0, [r5, #-4040] @ 0xfffff038 │ │ │ │ + strbeq r0, [r5, #-3512] @ 0xfffff248 │ │ │ │ ldrbteq pc, [r8], #4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a615c <__cxa_atexit@plt+0x99d04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a6160 <__cxa_atexit@plt+0x99d08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-4000] @ 0xfffff060 │ │ │ │ - strbeq r0, [r5, #-3472] @ 0xfffff270 │ │ │ │ + strbeq r0, [r5, #-3984] @ 0xfffff070 │ │ │ │ + strbeq r0, [r5, #-3456] @ 0xfffff280 │ │ │ │ ldrbteq lr, [r8], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a6190 <__cxa_atexit@plt+0x99d38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ a6194 <__cxa_atexit@plt+0x99d3c> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -157526,71 +157526,71 @@ │ │ │ │ ldr r3, [pc, #20] @ a61c0 <__cxa_atexit@plt+0x99d68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-3892] @ 0xfffff0cc │ │ │ │ + strbeq r0, [r5, #-3876] @ 0xfffff0dc │ │ │ │ ldrbteq lr, [r8], #3948 @ 0xf6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a61f4 <__cxa_atexit@plt+0x99d9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a61f8 <__cxa_atexit@plt+0x99da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-3848] @ 0xfffff0f8 │ │ │ │ - strbeq r0, [r5, #-3320] @ 0xfffff308 │ │ │ │ + strbeq r0, [r5, #-3832] @ 0xfffff108 │ │ │ │ + strbeq r0, [r5, #-3304] @ 0xfffff318 │ │ │ │ ldrbteq lr, [r8], #3892 @ 0xf34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a622c <__cxa_atexit@plt+0x99dd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a6230 <__cxa_atexit@plt+0x99dd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-3792] @ 0xfffff130 │ │ │ │ - strbeq r0, [r5, #-3264] @ 0xfffff340 │ │ │ │ + strbeq r0, [r5, #-3776] @ 0xfffff140 │ │ │ │ + strbeq r0, [r5, #-3248] @ 0xfffff350 │ │ │ │ ldrbteq lr, [r8], #3836 @ 0xefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a6264 <__cxa_atexit@plt+0x99e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a6268 <__cxa_atexit@plt+0x99e10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-3736] @ 0xfffff168 │ │ │ │ - strbeq r0, [r5, #-3208] @ 0xfffff378 │ │ │ │ + strbeq r0, [r5, #-3720] @ 0xfffff178 │ │ │ │ + strbeq r0, [r5, #-3192] @ 0xfffff388 │ │ │ │ ldrbteq lr, [r8], #3780 @ 0xec4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a629c <__cxa_atexit@plt+0x99e44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a62a0 <__cxa_atexit@plt+0x99e48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-3680] @ 0xfffff1a0 │ │ │ │ - strbeq r0, [r5, #-3152] @ 0xfffff3b0 │ │ │ │ + strbeq r0, [r5, #-3664] @ 0xfffff1b0 │ │ │ │ + strbeq r0, [r5, #-3136] @ 0xfffff3c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r2, [pc, #188] @ a637c <__cxa_atexit@plt+0x99f24> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157636,22 +157636,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ a6388 <__cxa_atexit@plt+0x99f30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #20] @ a638c <__cxa_atexit@plt+0x99f34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r0, [r5, #-3844] @ 0xfffff0fc │ │ │ │ + strbeq r0, [r5, #-3828] @ 0xfffff10c │ │ │ │ ldrbteq lr, [r8], #3740 @ 0xe9c │ │ │ │ - strbeq r0, [r5, #-2964] @ 0xfffff46c │ │ │ │ + strbeq r0, [r5, #-2948] @ 0xfffff47c │ │ │ │ ldrbteq lr, [r8], #3620 @ 0xe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6400 <__cxa_atexit@plt+0x99fa8> │ │ │ │ mov r3, r7 │ │ │ │ @@ -157669,15 +157669,15 @@ │ │ │ │ ldr r5, [pc, #80] @ a6438 <__cxa_atexit@plt+0x99fe0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r5, [r3] │ │ │ │ ldr r7, [pc, #68] @ a643c <__cxa_atexit@plt+0x99fe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #56] @ a6440 <__cxa_atexit@plt+0x99fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -157685,38 +157685,38 @@ │ │ │ │ ldr r7, [pc, #28] @ a6444 <__cxa_atexit@plt+0x99fec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ b a62b0 <__cxa_atexit@plt+0x99e58> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r0, [r5, #-3716] @ 0xfffff17c │ │ │ │ - strbeq r0, [r5, #-2772] @ 0xfffff52c │ │ │ │ + strbeq r0, [r5, #-3700] @ 0xfffff18c │ │ │ │ + strbeq r0, [r5, #-2756] @ 0xfffff53c │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ ldrbteq lr, [r8], #3444 @ 0xd74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne a647c <__cxa_atexit@plt+0x9a024> │ │ │ │ ldr r3, [pc, #44] @ a6494 <__cxa_atexit@plt+0x9a03c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #32] @ a6498 <__cxa_atexit@plt+0x9a040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ a6490 <__cxa_atexit@plt+0x9a038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ b a62b0 <__cxa_atexit@plt+0x99e58> │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r5, #-3588] @ 0xfffff1fc │ │ │ │ + strbeq r0, [r5, #-3572] @ 0xfffff20c │ │ │ │ ldrbteq lr, [r8], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -157758,30 +157758,30 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a6564 <__cxa_atexit@plt+0x9a10c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-2972] @ 0xfffff464 │ │ │ │ - strbeq r0, [r5, #-2444] @ 0xfffff674 │ │ │ │ + strbeq r0, [r5, #-2956] @ 0xfffff474 │ │ │ │ + strbeq r0, [r5, #-2428] @ 0xfffff684 │ │ │ │ ldrbteq lr, [r8], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a6598 <__cxa_atexit@plt+0x9a140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a659c <__cxa_atexit@plt+0x9a144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-2916] @ 0xfffff49c │ │ │ │ - strbeq r0, [r5, #-2388] @ 0xfffff6ac │ │ │ │ + strbeq r0, [r5, #-2900] @ 0xfffff4ac │ │ │ │ + strbeq r0, [r5, #-2372] @ 0xfffff6bc │ │ │ │ ldrbteq lr, [r8], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a65cc <__cxa_atexit@plt+0x9a174> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #20] @ a65d0 <__cxa_atexit@plt+0x9a178> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -157797,43 +157797,43 @@ │ │ │ │ ldr r3, [pc, #20] @ a65fc <__cxa_atexit@plt+0x9a1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-2808] @ 0xfffff508 │ │ │ │ + strbeq r0, [r5, #-2792] @ 0xfffff518 │ │ │ │ ldrbteq lr, [r8], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a6630 <__cxa_atexit@plt+0x9a1d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a6634 <__cxa_atexit@plt+0x9a1dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-2764] @ 0xfffff534 │ │ │ │ - strbeq r0, [r5, #-2236] @ 0xfffff744 │ │ │ │ + strbeq r0, [r5, #-2748] @ 0xfffff544 │ │ │ │ + strbeq r0, [r5, #-2220] @ 0xfffff754 │ │ │ │ ldrbteq lr, [r8], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a6668 <__cxa_atexit@plt+0x9a210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ a666c <__cxa_atexit@plt+0x9a214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ - strbeq r0, [r5, #-2708] @ 0xfffff56c │ │ │ │ - strbeq r0, [r5, #-2180] @ 0xfffff77c │ │ │ │ + strbeq r0, [r5, #-2692] @ 0xfffff57c │ │ │ │ + strbeq r0, [r5, #-2164] @ 0xfffff78c │ │ │ │ ldrbteq lr, [r8], #3004 @ 0xbbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a671c <__cxa_atexit@plt+0x9a2c4> │ │ │ │ @@ -157874,16 +157874,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b c4148 <__cxa_atexit@plt+0xb7cf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrbteq lr, [r8], #2508 @ 0x9cc │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq r0, [r5, #-2016] @ 0xfffff820 │ │ │ │ - strbeq r0, [r5, #-2924] @ 0xfffff494 │ │ │ │ + strbeq r0, [r5, #-2000] @ 0xfffff830 │ │ │ │ + strbeq r0, [r5, #-2908] @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ ldrbteq lr, [r8], #2636 @ 0xa4c │ │ │ │ ldrbteq lr, [r8], #2800 @ 0xaf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -157909,16 +157909,16 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [pc, #16] @ a67c0 <__cxa_atexit@plt+0x9a368> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b c4148 <__cxa_atexit@plt+0xb7cf0> │ │ │ │ ldrbteq lr, [r8], #2352 @ 0x930 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r0, [r5, #-1860] @ 0xfffff8bc │ │ │ │ - strbeq r0, [r5, #-2768] @ 0xfffff530 │ │ │ │ + strbeq r0, [r5, #-1844] @ 0xfffff8cc │ │ │ │ + strbeq r0, [r5, #-2752] @ 0xfffff540 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrbteq lr, [r8], #2488 @ 0x9b8 │ │ │ │ ldrbteq lr, [r8], #2644 @ 0xa54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ a6808 <__cxa_atexit@plt+0x9a3b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157930,15 +157930,15 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [pc, #16] @ a6810 <__cxa_atexit@plt+0x9a3b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ b c4148 <__cxa_atexit@plt+0xb7cf0> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq lr, [r8], #2256 @ 0x8d0 │ │ │ │ - strbeq r0, [r5, #-2688] @ 0xfffff580 │ │ │ │ + strbeq r0, [r5, #-2672] @ 0xfffff590 │ │ │ │ ldrbteq lr, [r8], #2556 @ 0x9fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a6834 <__cxa_atexit@plt+0x9a3dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -157953,15 +157953,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a686c <__cxa_atexit@plt+0x9a414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r0, [r5, #-2180] @ 0xfffff77c │ │ │ │ + strbeq r0, [r5, #-2164] @ 0xfffff78c │ │ │ │ ldrbteq lr, [r8], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ a68a4 <__cxa_atexit@plt+0x9a44c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #28] @ a68a8 <__cxa_atexit@plt+0x9a450> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -157969,15 +157969,15 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r9, [pc, #12] @ a68ac <__cxa_atexit@plt+0x9a454> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b c4148 <__cxa_atexit@plt+0xb7cf0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq lr, [r8], #2092 @ 0x82c │ │ │ │ - strbeq r0, [r5, #-2532] @ 0xfffff61c │ │ │ │ + strbeq r0, [r5, #-2516] @ 0xfffff62c │ │ │ │ ldrbteq lr, [r8], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a68d0 <__cxa_atexit@plt+0x9a478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -157992,25 +157992,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a6908 <__cxa_atexit@plt+0x9a4b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r0, [r5, #-2024] @ 0xfffff818 │ │ │ │ + strbeq r0, [r5, #-2008] @ 0xfffff828 │ │ │ │ ldrbteq lr, [r8], #2240 @ 0x8c0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #12] @ a6930 <__cxa_atexit@plt+0x9a4d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b bd85c <__cxa_atexit@plt+0xb1404> │ │ │ │ - strbeq r0, [r5, #-1168] @ 0xfffffb70 │ │ │ │ + strbeq r0, [r5, #-1152] @ 0xfffffb80 │ │ │ │ ldrbteq lr, [r8], #2296 @ 0x8f8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -158080,22 +158080,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a6a74 <__cxa_atexit@plt+0x9a61c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ ldrbteq lr, [r8], #1740 @ 0x6cc │ │ │ │ ldrbteq lr, [r8], #2068 @ 0x814 │ │ │ │ ldrbteq lr, [r8], #2092 @ 0x82c │ │ │ │ ldrbteq lr, [r8], #1828 @ 0x724 │ │ │ │ - strbeq r0, [r5, #-1212] @ 0xfffffb44 │ │ │ │ + strbeq r0, [r5, #-1196] @ 0xfffffb54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a6abc <__cxa_atexit@plt+0x9a664> │ │ │ │ @@ -158103,53 +158103,53 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r0, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r0, [r5, #-1032] @ 0xfffffbf8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a6afc <__cxa_atexit@plt+0x9a6a4> │ │ │ │ ldr r3, [pc, #32] @ a6b0c <__cxa_atexit@plt+0x9a6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #12] @ a6b10 <__cxa_atexit@plt+0x9a6b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq lr, [r8], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a6b38 <__cxa_atexit@plt+0x9a6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a6b60 <__cxa_atexit@plt+0x9a708> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ a6bf0 <__cxa_atexit@plt+0x9a798> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -158177,17 +158177,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r0, [r5, #-1768] @ 0xfffff918 │ │ │ │ + strbeq r0, [r5, #-1752] @ 0xfffff928 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a6c4c <__cxa_atexit@plt+0x9a7f4> │ │ │ │ @@ -158203,16 +158203,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r5, #-1644] @ 0xfffff994 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r5, #-1628] @ 0xfffff9a4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b a72e4 <__cxa_atexit@plt+0x9ae8c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6cb4 <__cxa_atexit@plt+0x9a85c> │ │ │ │ @@ -158226,20 +158226,20 @@ │ │ │ │ ldr r1, [pc, #40] @ a6cc4 <__cxa_atexit@plt+0x9a86c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4008e8 <__cxa_atexit@plt+0x3f4490> │ │ │ │ + b 4008e4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5, #-264] @ 0xfffffef8 │ │ │ │ - strbeq r0, [r5, #-264] @ 0xfffffef8 │ │ │ │ - strbeq r0, [r5, #-332] @ 0xfffffeb4 │ │ │ │ + strbeq r0, [r5, #-248] @ 0xffffff08 │ │ │ │ + strbeq r0, [r5, #-248] @ 0xffffff08 │ │ │ │ + strbeq r0, [r5, #-316] @ 0xfffffec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6d18 <__cxa_atexit@plt+0x9a8c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -158251,20 +158251,20 @@ │ │ │ │ ldr r1, [pc, #40] @ a6d28 <__cxa_atexit@plt+0x9a8d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4008e8 <__cxa_atexit@plt+0x3f4490> │ │ │ │ + b 4008e4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5, #-164] @ 0xffffff5c │ │ │ │ - strbeq r0, [r5, #-164] @ 0xffffff5c │ │ │ │ - strbeq r0, [r5, #-232] @ 0xffffff18 │ │ │ │ + strbeq r0, [r5, #-148] @ 0xffffff6c │ │ │ │ + strbeq r0, [r5, #-148] @ 0xffffff6c │ │ │ │ + strbeq r0, [r5, #-216] @ 0xffffff28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6d7c <__cxa_atexit@plt+0x9a924> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -158276,53 +158276,53 @@ │ │ │ │ ldr r1, [pc, #40] @ a6d8c <__cxa_atexit@plt+0x9a934> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4008e8 <__cxa_atexit@plt+0x3f4490> │ │ │ │ + b 4008e4 <__cxa_atexit@plt+0x3f448c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r5, #-64] @ 0xffffffc0 │ │ │ │ - strbeq r0, [r5, #-64] @ 0xffffffc0 │ │ │ │ - strbeq r0, [r5, #-132] @ 0xffffff7c │ │ │ │ + strbeq r0, [r5, #-48] @ 0xffffffd0 │ │ │ │ + strbeq r0, [r5, #-48] @ 0xffffffd0 │ │ │ │ + strbeq r0, [r5, #-116] @ 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6dc8 <__cxa_atexit@plt+0x9a970> │ │ │ │ ldr r8, [pc, #36] @ a6dd0 <__cxa_atexit@plt+0x9a978> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ a6dd4 <__cxa_atexit@plt+0x9a97c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1], #2800 @ 0xaf0 │ │ │ │ - strbeq pc, [r4, #-4056] @ 0xfffff028 @ │ │ │ │ + strbeq r8, [r1], #3312 @ 0xcf0 │ │ │ │ + strbeq pc, [r4, #-4040] @ 0xfffff038 @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a6e14 <__cxa_atexit@plt+0x9a9bc> │ │ │ │ ldr r3, [pc, #40] @ a6e24 <__cxa_atexit@plt+0x9a9cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -158343,25 +158343,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ a6eac <__cxa_atexit@plt+0x9aa54> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq pc, [r4, #-3888] @ 0xfffff0d0 @ │ │ │ │ - strbeq r8, [r1], #2602 @ 0xa2a │ │ │ │ + strbeq pc, [r4, #-3872] @ 0xfffff0e0 @ │ │ │ │ + strbeq r8, [r1], #3114 @ 0xc2a │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a6ef0 <__cxa_atexit@plt+0x9aa98> │ │ │ │ @@ -158369,15 +158369,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r7, #8 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -158400,25 +158400,25 @@ │ │ │ │ ldr r8, [pc, #60] @ a6f90 <__cxa_atexit@plt+0x9ab38> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbeq pc, [r4, #-3668] @ 0xfffff1ac @ │ │ │ │ - strbeq r8, [r1], #2394 @ 0x95a │ │ │ │ + strbeq pc, [r4, #-3652] @ 0xfffff1bc @ │ │ │ │ + strbeq r8, [r1], #2906 @ 0xb5a │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a6fdc <__cxa_atexit@plt+0x9ab84> │ │ │ │ @@ -158428,15 +158428,15 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r7, [r8, #16] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -158461,25 +158461,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq pc, [r4, #-3432] @ 0xfffff298 @ │ │ │ │ - strbeq r8, [r1], #2166 @ 0x876 │ │ │ │ + strbeq pc, [r4, #-3416] @ 0xfffff2a8 @ │ │ │ │ + strbeq r8, [r1], #2678 @ 0xa76 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc a70d0 <__cxa_atexit@plt+0x9ac78> │ │ │ │ @@ -158489,15 +158489,15 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r0, r2, r3, r7} │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ add lr, r8, #12 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -158518,21 +158518,21 @@ │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strbeq r8, [r1], #1953 @ 0x7a1 │ │ │ │ + strbeq r8, [r1], #2465 @ 0x9a1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -158567,32 +158567,32 @@ │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b a7218 <__cxa_atexit@plt+0x9adc0> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4, #-3068] @ 0xfffff404 @ │ │ │ │ - strbeq pc, [r4, #-3080] @ 0xfffff3f8 @ │ │ │ │ + strbeq pc, [r4, #-3052] @ 0xfffff414 @ │ │ │ │ strbeq pc, [r4, #-3064] @ 0xfffff408 @ │ │ │ │ + strbeq pc, [r4, #-3048] @ 0xfffff418 @ │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq r8, [r1], #1757 @ 0x6dd │ │ │ │ + strbeq r8, [r1], #2269 @ 0x8dd │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -158615,16 +158615,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strbeq pc, [r4, #-2868] @ 0xfffff4cc @ │ │ │ │ - strbeq pc, [r4, #-2840] @ 0xfffff4e8 @ │ │ │ │ + strbeq pc, [r4, #-2852] @ 0xfffff4dc @ │ │ │ │ + strbeq pc, [r4, #-2824] @ 0xfffff4f8 @ │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ andeq r0, r0, r6, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -158896,15 +158896,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a772c <__cxa_atexit@plt+0x9b2d4> │ │ │ │ ldr r2, [pc, #36] @ a7744 <__cxa_atexit@plt+0x9b2ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #20] @ a7748 <__cxa_atexit@plt+0x9b2f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @@ -158962,15 +158962,15 @@ │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ str r7, [r6, #52] @ 0x34 │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ str r6, [r6, #60] @ 0x3c │ │ │ │ str r9, [r6, #64]! @ 0x40 │ │ │ │ sub r7, r8, #23 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ a7890 <__cxa_atexit@plt+0x9b438> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -158983,16 +158983,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r1, #0 │ │ │ │ stmib r2, {r1, lr} │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbeq pc, [r4, #-1580] @ 0xfffff9d4 @ │ │ │ │ strbeq pc, [r4, #-1564] @ 0xfffff9e4 @ │ │ │ │ + strbeq pc, [r4, #-1548] @ 0xfffff9f4 @ │ │ │ │ ldrbteq sp, [r8], #2572 @ 0xa0c │ │ │ │ ldrbteq sp, [r8], #2604 @ 0xa2c │ │ │ │ @ instruction: 0xfffff490 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -159048,16 +159048,16 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r1, #0 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r4, #-1284] @ 0xfffffafc @ │ │ │ │ strbeq pc, [r4, #-1268] @ 0xfffffb0c @ │ │ │ │ + strbeq pc, [r4, #-1252] @ 0xfffffb1c @ │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ @ instruction: 0xfffff410 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ ldrbteq sp, [r8], #2304 @ 0x900 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -159070,15 +159070,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a79e4 <__cxa_atexit@plt+0x9b58c> │ │ │ │ ldr r2, [pc, #36] @ a79fc <__cxa_atexit@plt+0x9b5a4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #20] @ a7a00 <__cxa_atexit@plt+0x9b5a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @@ -159131,15 +159131,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq pc, [r4, #-2068] @ 0xfffff7ec @ │ │ │ │ + strbeq pc, [r4, #-2052] @ 0xfffff7fc @ │ │ │ │ ldrbteq sp, [r8], #1984 @ 0x7c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7b4c <__cxa_atexit@plt+0x9b6f4> │ │ │ │ @@ -159170,18 +159170,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq sp, [r8], #1832 @ 0x728 │ │ │ │ - strbeq pc, [r4, #-824] @ 0xfffffcc8 @ │ │ │ │ + strbeq pc, [r4, #-808] @ 0xfffffcd8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a7bb8 <__cxa_atexit@plt+0x9b760> │ │ │ │ @@ -159190,16 +159190,16 @@ │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r4, #-692] @ 0xfffffd4c @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r4, #-676] @ 0xfffffd5c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a7c10 <__cxa_atexit@plt+0x9b7b8> │ │ │ │ ldr r3, [pc, #56] @ a7c20 <__cxa_atexit@plt+0x9b7c8> │ │ │ │ @@ -159409,23 +159409,23 @@ │ │ │ │ ldr r7, [pc, #48] @ a7f48 <__cxa_atexit@plt+0x9baf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ a7f4c <__cxa_atexit@plt+0x9baf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ a7f50 <__cxa_atexit@plt+0x9baf8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4, #-4068] @ 0xfffff01c │ │ │ │ - strbeq pc, [r4, #-820] @ 0xfffffccc @ │ │ │ │ + strbeq lr, [r4, #-4052] @ 0xfffff02c │ │ │ │ + strbeq pc, [r4, #-804] @ 0xfffffcdc @ │ │ │ │ ldrbteq sp, [r8], #1104 @ 0x450 │ │ │ │ ldrbteq sp, [r8], #1108 @ 0x454 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7f88 <__cxa_atexit@plt+0x9bb30> │ │ │ │ @@ -159434,15 +159434,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b a8188 <__cxa_atexit@plt+0x9bd30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4, #-3608] @ 0xfffff1e8 │ │ │ │ + strbeq lr, [r4, #-3592] @ 0xfffff1f8 │ │ │ │ ldrbteq sp, [r8], #1028 @ 0x404 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi a7ffc <__cxa_atexit@plt+0x9bba4> │ │ │ │ @@ -159460,26 +159460,26 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #44] @ a8024 <__cxa_atexit@plt+0x9bbcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [r4, #-3520] @ 0xfffff240 │ │ │ │ - strbeq pc, [r4, #-528] @ 0xfffffdf0 @ │ │ │ │ - strbeq pc, [r4, #-612] @ 0xfffffd9c @ │ │ │ │ + strbeq lr, [r4, #-3504] @ 0xfffff250 │ │ │ │ + strbeq pc, [r4, #-512] @ 0xfffffe00 @ │ │ │ │ + strbeq pc, [r4, #-596] @ 0xfffffdac @ │ │ │ │ ldrbteq sp, [r8], #868 @ 0x364 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -159492,21 +159492,21 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ a8090 <__cxa_atexit@plt+0x9bc38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq pc, [r4, #-404] @ 0xfffffe6c @ │ │ │ │ - strbeq pc, [r4, #-488] @ 0xfffffe18 @ │ │ │ │ + strbeq pc, [r4, #-388] @ 0xfffffe7c @ │ │ │ │ + strbeq pc, [r4, #-472] @ 0xfffffe28 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ a8114 <__cxa_atexit@plt+0x9bcbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -159530,17 +159530,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq lr, [r4, #-3456] @ 0xfffff280 │ │ │ │ + strbeq lr, [r4, #-3440] @ 0xfffff290 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a8168 <__cxa_atexit@plt+0x9bd10> │ │ │ │ @@ -159554,16 +159554,16 @@ │ │ │ │ sub r1, r2, r1 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r4, #-3336] @ 0xfffff2f8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r4, #-3320] @ 0xfffff308 │ │ │ │ ldrbteq sp, [r8], #540 @ 0x21c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8234 <__cxa_atexit@plt+0x9bddc> │ │ │ │ @@ -159612,21 +159612,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq sp, [r8], #372 @ 0x174 │ │ │ │ - strbeq lr, [r4, #-2960] @ 0xfffff470 │ │ │ │ + strbeq lr, [r4, #-2944] @ 0xfffff480 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - strbeq lr, [r4, #-3028] @ 0xfffff42c │ │ │ │ + strbeq lr, [r4, #-3012] @ 0xfffff43c │ │ │ │ ldrbteq sp, [r8], #308 @ 0x134 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a82ec <__cxa_atexit@plt+0x9be94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -159657,19 +159657,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r4, #-2756] @ 0xfffff53c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r4, #-2740] @ 0xfffff54c │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - strbeq lr, [r4, #-2808] @ 0xfffff508 │ │ │ │ + strbeq lr, [r4, #-2792] @ 0xfffff518 │ │ │ │ ldrbteq sp, [r8], #252 @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8364 <__cxa_atexit@plt+0x9bf0c> │ │ │ │ ldr r3, [pc, #44] @ a836c <__cxa_atexit@plt+0x9bf14> │ │ │ │ @@ -159678,20 +159678,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #28] @ a8374 <__cxa_atexit@plt+0x9bf1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ add r8, r2, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrbteq sp, [r8], #64 @ 0x40 │ │ │ │ - strbeq lr, [r4, #-2616] @ 0xfffff5c8 │ │ │ │ + strbeq lr, [r4, #-2600] @ 0xfffff5d8 │ │ │ │ ldrbteq sp, [r8], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a83e4 <__cxa_atexit@plt+0x9bf8c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -159726,15 +159726,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq lr, [r4, #-3560] @ 0xfffff218 │ │ │ │ + strbeq lr, [r4, #-3544] @ 0xfffff228 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ a8470 <__cxa_atexit@plt+0x9c018> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ @@ -159775,16 +159775,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a84ec <__cxa_atexit@plt+0x9c094> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq lr, [r4, #-2456] @ 0xfffff668 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq lr, [r4, #-2440] @ 0xfffff678 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ ldrbteq ip, [r8], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -159800,34 +159800,34 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r5, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ a8570 <__cxa_atexit@plt+0x9c118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4, #-2156] @ 0xfffff794 │ │ │ │ - strbeq lr, [r4, #-2508] @ 0xfffff634 │ │ │ │ - strbeq lr, [r4, #-3352] @ 0xfffff2e8 │ │ │ │ + strbeq lr, [r4, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq lr, [r4, #-2492] @ 0xfffff644 │ │ │ │ + strbeq lr, [r4, #-3336] @ 0xfffff2f8 │ │ │ │ ldrbteq ip, [r8], #3644 @ 0xe3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a8594 <__cxa_atexit@plt+0x9c13c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ - strbeq lr, [r4, #-3036] @ 0xfffff424 │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ + strbeq lr, [r4, #-3020] @ 0xfffff434 │ │ │ │ ldrbteq ip, [r8], #3608 @ 0xe18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a8604 <__cxa_atexit@plt+0x9c1ac> │ │ │ │ @@ -159844,15 +159844,15 @@ │ │ │ │ ldr r2, [pc, #48] @ a8614 <__cxa_atexit@plt+0x9c1bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -159862,15 +159862,15 @@ │ │ │ │ ldr r3, [pc, #24] @ a8644 <__cxa_atexit@plt+0x9c1ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq ip, [r8], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -159891,28 +159891,28 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b c64cc <__cxa_atexit@plt+0xba074> │ │ │ │ ldr r3, [pc, #36] @ a86d0 <__cxa_atexit@plt+0x9c278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq lr, [r4, #-2744] @ 0xfffff548 │ │ │ │ + strbeq lr, [r4, #-2728] @ 0xfffff558 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq ip, [r8], #3268 @ 0xcc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a87bc <__cxa_atexit@plt+0x9c364> │ │ │ │ @@ -159939,41 +159939,41 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq a87ac <__cxa_atexit@plt+0x9c354> │ │ │ │ ldr r7, [pc, #108] @ a87d4 <__cxa_atexit@plt+0x9c37c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4008f0 <__cxa_atexit@plt+0x3f4498> │ │ │ │ + b 4008ec <__cxa_atexit@plt+0x3f4494> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #76] @ a87d8 <__cxa_atexit@plt+0x9c380> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r3, [pc, #68] @ a87dc <__cxa_atexit@plt+0x9c384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, r8 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq lr, [r4, #-1640] @ 0xfffff998 │ │ │ │ + strbeq lr, [r4, #-1624] @ 0xfffff9a8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - strbeq lr, [r4, #-1568] @ 0xfffff9e0 │ │ │ │ + strbeq lr, [r4, #-1552] @ 0xfffff9f0 │ │ │ │ ldrbteq ip, [r8], #3024 @ 0xbd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r8, #1 │ │ │ │ @@ -159984,41 +159984,41 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq a8858 <__cxa_atexit@plt+0x9c400> │ │ │ │ ldr r3, [pc, #68] @ a8864 <__cxa_atexit@plt+0x9c40c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 4008f0 <__cxa_atexit@plt+0x3f4498> │ │ │ │ + b 4008ec <__cxa_atexit@plt+0x3f4494> │ │ │ │ ldr r2, [pc, #52] @ a8868 <__cxa_atexit@plt+0x9c410> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ a886c <__cxa_atexit@plt+0x9c414> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq lr, [r4, #-1404] @ 0xfffffa84 │ │ │ │ + strbeq lr, [r4, #-1388] @ 0xfffffa94 │ │ │ │ ldrbteq ip, [r8], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a8894 <__cxa_atexit@plt+0x9c43c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 4008f0 <__cxa_atexit@plt+0x3f4498> │ │ │ │ + b 4008ec <__cxa_atexit@plt+0x3f4494> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq ip, [r8], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ a88ec <__cxa_atexit@plt+0x9c494> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -160030,62 +160030,62 @@ │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ a88f4 <__cxa_atexit@plt+0x9c49c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq lr, [r4, #-1248] @ 0xfffffb20 │ │ │ │ + strbeq lr, [r4, #-1232] @ 0xfffffb30 │ │ │ │ ldrbteq ip, [r8], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [pc, #32] @ a8930 <__cxa_atexit@plt+0x9c4d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ a8934 <__cxa_atexit@plt+0x9c4dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq lr, [r4, #-1172] @ 0xfffffb6c │ │ │ │ + strbeq lr, [r4, #-1156] @ 0xfffffb7c │ │ │ │ ldrbteq ip, [r8], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a8964 <__cxa_atexit@plt+0x9c50c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a8968 <__cxa_atexit@plt+0x9c510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq lr, [r4, #-2060] @ 0xfffff7f4 │ │ │ │ + strbeq lr, [r4, #-2044] @ 0xfffff804 │ │ │ │ ldrbteq ip, [r8], #2628 @ 0xa44 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a8998 <__cxa_atexit@plt+0x9c540> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a899c <__cxa_atexit@plt+0x9c544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq lr, [r4, #-1068] @ 0xfffffbd4 │ │ │ │ + strbeq lr, [r4, #-1052] @ 0xfffffbe4 │ │ │ │ ldrbteq ip, [r8], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -160096,18 +160096,18 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ ldrbteq ip, [r8], #2480 @ 0x9b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -160134,16 +160134,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - strbeq lr, [r4, #-904] @ 0xfffffc78 │ │ │ │ - strbeq lr, [r4, #-864] @ 0xfffffca0 │ │ │ │ + strbeq lr, [r4, #-888] @ 0xfffffc88 │ │ │ │ + strbeq lr, [r4, #-848] @ 0xfffffcb0 │ │ │ │ ldrbteq ip, [r8], #2344 @ 0x928 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a8b0c <__cxa_atexit@plt+0x9c6b4> │ │ │ │ @@ -160168,31 +160168,31 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #20] @ a8b3c <__cxa_atexit@plt+0x9c6e4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r4, #-740] @ 0xfffffd1c │ │ │ │ - strbeq lr, [r4, #-656] @ 0xfffffd70 │ │ │ │ + strbeq lr, [r4, #-724] @ 0xfffffd2c │ │ │ │ + strbeq lr, [r4, #-640] @ 0xfffffd80 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - strbeq lr, [r4, #-728] @ 0xfffffd28 │ │ │ │ - strbeq lr, [r4, #-704] @ 0xfffffd40 │ │ │ │ + strbeq lr, [r4, #-712] @ 0xfffffd38 │ │ │ │ + strbeq lr, [r4, #-688] @ 0xfffffd50 │ │ │ │ ldrbteq ip, [r8], #2144 @ 0x860 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8c18 <__cxa_atexit@plt+0x9c7c0> │ │ │ │ @@ -160245,16 +160245,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - strbeq lr, [r4, #-512] @ 0xfffffe00 │ │ │ │ - strbeq lr, [r4, #-472] @ 0xfffffe28 │ │ │ │ + strbeq lr, [r4, #-496] @ 0xfffffe10 │ │ │ │ + strbeq lr, [r4, #-456] @ 0xfffffe38 │ │ │ │ ldrbteq ip, [r8], #1900 @ 0x76c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a8cd0 <__cxa_atexit@plt+0x9c878> │ │ │ │ @@ -160293,16 +160293,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - strbeq lr, [r4, #-296] @ 0xfffffed8 │ │ │ │ - strbeq lr, [r4, #-256] @ 0xffffff00 │ │ │ │ + strbeq lr, [r4, #-280] @ 0xfffffee8 │ │ │ │ + strbeq lr, [r4, #-240] @ 0xffffff10 │ │ │ │ ldrbteq ip, [r8], #1732 @ 0x6c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8db8 <__cxa_atexit@plt+0x9c960> │ │ │ │ @@ -160330,15 +160330,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r7, [pc, #96] @ a8de8 <__cxa_atexit@plt+0x9c990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ a8ddc <__cxa_atexit@plt+0x9c984> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -160347,20 +160347,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq lr, [r4, #-304] @ 0xfffffed0 │ │ │ │ + strbeq lr, [r4, #-288] @ 0xfffffee0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbeq lr, [r4, #-768] @ 0xfffffd00 │ │ │ │ - strbeq lr, [r4, #-800] @ 0xfffffce0 │ │ │ │ + strbeq lr, [r4, #-752] @ 0xfffffd10 │ │ │ │ + strbeq lr, [r4, #-784] @ 0xfffffcf0 │ │ │ │ ldrbteq ip, [r8], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a8e50 <__cxa_atexit@plt+0x9c9f8> │ │ │ │ @@ -160377,28 +160377,28 @@ │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [pc, #52] @ a8e80 <__cxa_atexit@plt+0x9ca28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #28] @ a8e74 <__cxa_atexit@plt+0x9ca1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r4, #-132] @ 0xffffff7c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r4, #-116] @ 0xffffff8c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq lr, [r4, #-576] @ 0xfffffdc0 │ │ │ │ - strbeq lr, [r4, #-604] @ 0xfffffda4 │ │ │ │ + strbeq lr, [r4, #-560] @ 0xfffffdd0 │ │ │ │ + strbeq lr, [r4, #-588] @ 0xfffffdb4 │ │ │ │ ldrbteq ip, [r8], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -160426,15 +160426,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ mov r7, r2 │ │ │ │ b a8d14 <__cxa_atexit@plt+0x9c8bc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ ldrbteq ip, [r8], #1176 @ 0x498 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -160486,23 +160486,23 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov sl, r7 │ │ │ │ ldr fp, [sp] │ │ │ │ b beef8 <__cxa_atexit@plt+0xb2aa0> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r4, #-3980] @ 0xfffff074 │ │ │ │ - strbeq sp, [r4, #-3668] @ 0xfffff1ac │ │ │ │ - strbeq lr, [r4, #-796] @ 0xfffffce4 │ │ │ │ - strbeq lr, [r4, #-348] @ 0xfffffea4 │ │ │ │ - strbeq sp, [r4, #-3916] @ 0xfffff0b4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r4, #-3964] @ 0xfffff084 │ │ │ │ + strbeq sp, [r4, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq lr, [r4, #-780] @ 0xfffffcf4 │ │ │ │ + strbeq lr, [r4, #-332] @ 0xfffffeb4 │ │ │ │ + strbeq sp, [r4, #-3900] @ 0xfffff0c4 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - strbeq sp, [r4, #-3552] @ 0xfffff220 │ │ │ │ - strbeq lr, [r4, #-256] @ 0xffffff00 │ │ │ │ + strbeq sp, [r4, #-3536] @ 0xfffff230 │ │ │ │ + strbeq lr, [r4, #-240] @ 0xffffff10 │ │ │ │ ldrbteq ip, [r8], #1028 @ 0x404 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a906c <__cxa_atexit@plt+0x9cc14> │ │ │ │ @@ -160556,18 +160556,18 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff270 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq sp, [r4, #-3556] @ 0xfffff21c │ │ │ │ + strbeq sp, [r4, #-3540] @ 0xfffff22c │ │ │ │ ldrbteq ip, [r8], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a9180 <__cxa_atexit@plt+0x9cd28> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -160603,22 +160603,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ a91f8 <__cxa_atexit@plt+0x9cda0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r7, [pc, #16] @ a91f0 <__cxa_atexit@plt+0x9cd98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - strbeq sp, [r4, #-3324] @ 0xfffff304 │ │ │ │ + strbeq sp, [r4, #-3308] @ 0xfffff314 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ ldrbteq ip, [r8], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq ip, [r8], #508 @ 0x1fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -160668,15 +160668,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq sp, [r4, #-3888] @ 0xfffff0d0 │ │ │ │ + strbeq sp, [r4, #-3872] @ 0xfffff0e0 │ │ │ │ ldrbteq ip, [r8], #260 @ 0x104 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ a932c <__cxa_atexit@plt+0x9ced4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ @@ -160745,18 +160745,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ a9420 <__cxa_atexit@plt+0x9cfc8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbeq sp, [r4, #-2824] @ 0xfffff4f8 │ │ │ │ + strbeq sp, [r4, #-2808] @ 0xfffff508 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq fp, [r8], #3724 @ 0xe8c │ │ │ │ ldrbteq fp, [r8], #4028 @ 0xfbc │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -160786,17 +160786,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ a94c0 <__cxa_atexit@plt+0x9d068> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq sp, [r4, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq sp, [r4, #-2632] @ 0xfffff5b8 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq fp, [r8], #3560 @ 0xde8 │ │ │ │ ldrbteq fp, [r8], #3868 @ 0xf1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -160804,21 +160804,21 @@ │ │ │ │ ldr r3, [pc, #48] @ a9514 <__cxa_atexit@plt+0x9d0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ a9518 <__cxa_atexit@plt+0x9d0c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r7, [pc, #12] @ a9510 <__cxa_atexit@plt+0x9d0b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r4, #-2520] @ 0xfffff628 │ │ │ │ + strbeq sp, [r4, #-2504] @ 0xfffff638 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrbteq fp, [r8], #3484 @ 0xd9c │ │ │ │ ldrbteq fp, [r8], #3780 @ 0xec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -160830,39 +160830,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r7, r8} │ │ │ │ ldr r7, [pc, #40] @ a9588 <__cxa_atexit@plt+0x9d130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [pc, #20] @ a9580 <__cxa_atexit@plt+0x9d128> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq sp, [r4, #-2888] @ 0xfffff4b8 │ │ │ │ + strbeq sp, [r4, #-2872] @ 0xfffff4c8 │ │ │ │ ldrbteq fp, [r8], #3668 @ 0xe54 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ a95bc <__cxa_atexit@plt+0x9d164> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [pc, #8] @ a95c0 <__cxa_atexit@plt+0x9d168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq sp, [r4, #-2848] @ 0xfffff4e0 │ │ │ │ + strbeq sp, [r4, #-2832] @ 0xfffff4f0 │ │ │ │ ldrbteq fp, [r8], #3612 @ 0xe1c │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ @@ -160879,34 +160879,34 @@ │ │ │ │ ldr r3, [pc, #88] @ a9668 <__cxa_atexit@plt+0x9d210> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stm r5, {r3, r7, r8} │ │ │ │ ldr r7, [pc, #72] @ a966c <__cxa_atexit@plt+0x9d214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #64] @ a9670 <__cxa_atexit@plt+0x9d218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #36] @ a9674 <__cxa_atexit@plt+0x9d21c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq sp, [r4, #-2692] @ 0xfffff57c │ │ │ │ - strbeq sp, [r4, #-2220] @ 0xfffff754 │ │ │ │ + strbeq sp, [r4, #-2676] @ 0xfffff58c │ │ │ │ + strbeq sp, [r4, #-2204] @ 0xfffff764 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrbteq fp, [r8], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -160915,59 +160915,59 @@ │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r3, [pc, #48] @ a96d4 <__cxa_atexit@plt+0x9d27c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [pc, #36] @ a96d8 <__cxa_atexit@plt+0x9d280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #16] @ a96d0 <__cxa_atexit@plt+0x9d278> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - strbeq sp, [r4, #-2548] @ 0xfffff60c │ │ │ │ + strbeq sp, [r4, #-2532] @ 0xfffff61c │ │ │ │ ldrbteq fp, [r8], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a9708 <__cxa_atexit@plt+0x9d2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #8] @ a970c <__cxa_atexit@plt+0x9d2b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq sp, [r4, #-2468] @ 0xfffff65c │ │ │ │ + strbeq sp, [r4, #-2452] @ 0xfffff66c │ │ │ │ ldrbteq fp, [r8], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ a973c <__cxa_atexit@plt+0x9d2e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ a9740 <__cxa_atexit@plt+0x9d2e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006e0 <__cxa_atexit@plt+0x3f4288> │ │ │ │ + b 400714 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq sp, [r4, #-2916] @ 0xfffff49c │ │ │ │ + strbeq sp, [r4, #-2900] @ 0xfffff4ac │ │ │ │ ldrbteq fp, [r8], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a9768 <__cxa_atexit@plt+0x9d310> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq fp, [r8], #3168 @ 0xc60 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -160989,26 +160989,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - strbeq sp, [r4, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq sp, [r4, #-1800] @ 0xfffff8f8 │ │ │ │ ldr r7, [r5] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ cmp fp, r5 │ │ │ │ bhi a980c <__cxa_atexit@plt+0x9d3b4> │ │ │ │ ldr r3, [pc, #40] @ a9828 <__cxa_atexit@plt+0x9d3d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r3, [pc, #24] @ a982c <__cxa_atexit@plt+0x9d3d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -161024,15 +161024,15 @@ │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a986c <__cxa_atexit@plt+0x9d414> │ │ │ │ ldr r7, [pc, #32] @ a9880 <__cxa_atexit@plt+0x9d428> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ mov r7, r8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #16] @ a9884 <__cxa_atexit@plt+0x9d42c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq fp, [r8], #3032 @ 0xbd8 │ │ │ │ @@ -161040,25 +161040,25 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a98ac <__cxa_atexit@plt+0x9d454> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ a98d4 <__cxa_atexit@plt+0x9d47c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -161073,17 +161073,17 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r0, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r4, #-2440] @ 0xfffff678 │ │ │ │ - strbeq r5, [r1], #4002 @ 0xfa2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r4, #-2424] @ 0xfffff688 │ │ │ │ + strbeq r6, [r1], #418 @ 0x1a2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b a9d70 <__cxa_atexit@plt+0x9d918> │ │ │ │ @@ -161096,19 +161096,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ a9998 <__cxa_atexit@plt+0x9d540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1], #72 @ 0x48 │ │ │ │ - strbeq sp, [r4, #-1044] @ 0xfffffbec │ │ │ │ + strbeq r6, [r1], #584 @ 0x248 │ │ │ │ + strbeq sp, [r4, #-1028] @ 0xfffffbfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9a14 <__cxa_atexit@plt+0x9d5bc> │ │ │ │ ldr r6, [pc, #116] @ a9a30 <__cxa_atexit@plt+0x9d5d8> │ │ │ │ @@ -161126,26 +161126,26 @@ │ │ │ │ ldr r3, [pc, #72] @ a9a34 <__cxa_atexit@plt+0x9d5dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -161155,18 +161155,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9ae8 <__cxa_atexit@plt+0x9d690> │ │ │ │ @@ -161183,25 +161183,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ a9b0c <__cxa_atexit@plt+0x9d6b4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbeq sp, [r4, #-720] @ 0xfffffd30 │ │ │ │ - strbeq r5, [r1], #3814 @ 0xee6 │ │ │ │ + strbeq sp, [r4, #-704] @ 0xfffffd40 │ │ │ │ + strbeq r6, [r1], #230 @ 0xe6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9b94 <__cxa_atexit@plt+0x9d73c> │ │ │ │ ldr r6, [pc, #128] @ a9bb0 <__cxa_atexit@plt+0x9d758> │ │ │ │ @@ -161222,26 +161222,26 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ mov r8, #0 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -161253,18 +161253,18 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #0 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -161277,21 +161277,21 @@ │ │ │ │ ldr r3, [pc, #44] @ a9c74 <__cxa_atexit@plt+0x9d81c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - strbeq r5, [r1], #3456 @ 0xd80 │ │ │ │ + strbeq r5, [r1], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -161322,32 +161322,32 @@ │ │ │ │ ldr r3, [pc, #88] @ a9d54 <__cxa_atexit@plt+0x9d8fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ b a9d24 <__cxa_atexit@plt+0x9d8cc> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r4, #-224] @ 0xffffff20 │ │ │ │ - strbeq sp, [r4, #-236] @ 0xffffff14 │ │ │ │ + strbeq sp, [r4, #-208] @ 0xffffff30 │ │ │ │ strbeq sp, [r4, #-220] @ 0xffffff24 │ │ │ │ + strbeq sp, [r4, #-204] @ 0xffffff34 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbeq r5, [r1], #3276 @ 0xccc │ │ │ │ + strbeq r5, [r1], #3788 @ 0xecc │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ @@ -161392,34 +161392,34 @@ │ │ │ │ ldr r2, [pc, #96] @ a9e74 <__cxa_atexit@plt+0x9da1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #56] @ a9e6c <__cxa_atexit@plt+0x9da14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq ip, [r4, #-4088] @ 0xfffff008 │ │ │ │ - strbeq ip, [r4, #-4064] @ 0xfffff020 │ │ │ │ + strbeq ip, [r4, #-4072] @ 0xfffff018 │ │ │ │ + strbeq ip, [r4, #-4048] @ 0xfffff030 │ │ │ │ ldrbteq fp, [r8], #1564 @ 0x61c │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - strbeq r5, [r1], #2996 @ 0xbb4 │ │ │ │ + strbeq r5, [r1], #3508 @ 0xdb4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9ef0 <__cxa_atexit@plt+0x9da98> │ │ │ │ ldr r7, [pc, #104] @ a9f00 <__cxa_atexit@plt+0x9daa8> │ │ │ │ @@ -161512,15 +161512,15 @@ │ │ │ │ ldr r2, [pc, #140] @ aa080 <__cxa_atexit@plt+0x9dc28> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #80] @ aa078 <__cxa_atexit@plt+0x9dc20> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -161542,15 +161542,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ ldrbteq fp, [r8], #1044 @ 0x414 │ │ │ │ ldrbteq fp, [r8], #1072 @ 0x430 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - strbeq r5, [r1], #2516 @ 0x9d4 │ │ │ │ + strbeq r5, [r1], #3028 @ 0xbd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -161575,15 +161575,15 @@ │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ ldr r3, [pc, #92] @ aa150 <__cxa_atexit@plt+0x9dcf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #56] @ aa148 <__cxa_atexit@plt+0x9dcf0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, #0 │ │ │ │ @@ -161594,24 +161594,24 @@ │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ ldrbteq fp, [r8], #832 @ 0x340 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - strbeq r5, [r1], #2260 @ 0x8d4 │ │ │ │ + strbeq r5, [r1], #2772 @ 0xad4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ aa178 <__cxa_atexit@plt+0x9dd20> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq fp, [r8], #744 @ 0x2e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -161648,15 +161648,15 @@ │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r2, [r9, #-8] │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ str r8, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ aa29c <__cxa_atexit@plt+0x9de44> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -161674,20 +161674,20 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq ip, [r4, #-3072] @ 0xfffff400 │ │ │ │ + strbeq ip, [r4, #-3056] @ 0xfffff410 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ ldrbteq fp, [r8], #496 @ 0x1f0 │ │ │ │ ldrbteq fp, [r8], #544 @ 0x220 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ - strbeq r5, [r1], #1980 @ 0x7bc │ │ │ │ + strbeq r5, [r1], #2492 @ 0x9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #176] @ aa36c <__cxa_atexit@plt+0x9df14> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ str r8, [r5] │ │ │ │ @@ -161714,34 +161714,34 @@ │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r2, [r9, #-8] │ │ │ │ ldr r1, [r9, #-4] │ │ │ │ str r8, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #56] @ aa374 <__cxa_atexit@plt+0x9df1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4, #-2812] @ 0xfffff504 │ │ │ │ + strbeq ip, [r4, #-2796] @ 0xfffff514 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ ldrbteq fp, [r8], #276 @ 0x114 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ - strbeq r5, [r1], #1716 @ 0x6b4 │ │ │ │ + strbeq r5, [r1], #2228 @ 0x8b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi aa3f4 <__cxa_atexit@plt+0x9df9c> │ │ │ │ ldr r3, [pc, #100] @ aa404 <__cxa_atexit@plt+0x9dfac> │ │ │ │ @@ -161821,24 +161821,24 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bne aa4e0 <__cxa_atexit@plt+0x9e088> │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 4008f8 <__cxa_atexit@plt+0x3f44a0> │ │ │ │ + b 4008f4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ ldr r7, [pc, #24] @ aa500 <__cxa_atexit@plt+0x9e0a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbeq ip, [r4, #-2260] @ 0xfffff72c │ │ │ │ - strbeq ip, [r4, #-2204] @ 0xfffff764 │ │ │ │ + strbeq ip, [r4, #-2244] @ 0xfffff73c │ │ │ │ + strbeq ip, [r4, #-2188] @ 0xfffff774 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ aa57c <__cxa_atexit@plt+0x9e124> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -161855,23 +161855,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bne aa568 <__cxa_atexit@plt+0x9e110> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4008f8 <__cxa_atexit@plt+0x3f44a0> │ │ │ │ + b 4008f4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ ldr r7, [pc, #20] @ aa584 <__cxa_atexit@plt+0x9e12c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq ip, [r4, #-2120] @ 0xfffff7b8 │ │ │ │ - strbeq ip, [r4, #-2068] @ 0xfffff7ec │ │ │ │ + strbeq ip, [r4, #-2104] @ 0xfffff7c8 │ │ │ │ + strbeq ip, [r4, #-2052] @ 0xfffff7fc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bge aa5b4 <__cxa_atexit@plt+0x9e15c> │ │ │ │ ldr r7, [pc, #52] @ aa5dc <__cxa_atexit@plt+0x9e184> │ │ │ │ @@ -161879,22 +161879,22 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bne aa5c8 <__cxa_atexit@plt+0x9e170> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4008f8 <__cxa_atexit@plt+0x3f44a0> │ │ │ │ + b 4008f4 <__cxa_atexit@plt+0x3f449c> │ │ │ │ ldr r7, [pc, #16] @ aa5e0 <__cxa_atexit@plt+0x9e188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4, #-2016] @ 0xfffff820 │ │ │ │ - strbeq ip, [r4, #-1972] @ 0xfffff84c │ │ │ │ + strbeq ip, [r4, #-2000] @ 0xfffff830 │ │ │ │ + strbeq ip, [r4, #-1956] @ 0xfffff85c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi aa658 <__cxa_atexit@plt+0x9e200> │ │ │ │ ldr r3, [pc, #100] @ aa668 <__cxa_atexit@plt+0x9e210> │ │ │ │ @@ -161974,24 +161974,24 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bne aa744 <__cxa_atexit@plt+0x9e2ec> │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #24] @ aa764 <__cxa_atexit@plt+0x9e30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbeq ip, [r4, #-2776] @ 0xfffff528 │ │ │ │ - strbeq ip, [r4, #-2728] @ 0xfffff558 │ │ │ │ + strbeq ip, [r4, #-2760] @ 0xfffff538 │ │ │ │ + strbeq ip, [r4, #-2712] @ 0xfffff568 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ aa7e0 <__cxa_atexit@plt+0x9e388> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -162008,23 +162008,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bne aa7cc <__cxa_atexit@plt+0x9e374> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #20] @ aa7e8 <__cxa_atexit@plt+0x9e390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq ip, [r4, #-2636] @ 0xfffff5b4 │ │ │ │ - strbeq ip, [r4, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq ip, [r4, #-2620] @ 0xfffff5c4 │ │ │ │ + strbeq ip, [r4, #-2576] @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bge aa818 <__cxa_atexit@plt+0x9e3c0> │ │ │ │ ldr r7, [pc, #52] @ aa840 <__cxa_atexit@plt+0x9e3e8> │ │ │ │ @@ -162032,22 +162032,22 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bne aa82c <__cxa_atexit@plt+0x9e3d4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #16] @ aa844 <__cxa_atexit@plt+0x9e3ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4, #-2532] @ 0xfffff61c │ │ │ │ - strbeq ip, [r4, #-2496] @ 0xfffff640 │ │ │ │ + strbeq ip, [r4, #-2516] @ 0xfffff62c │ │ │ │ + strbeq ip, [r4, #-2480] @ 0xfffff650 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi aa8bc <__cxa_atexit@plt+0x9e464> │ │ │ │ ldr r3, [pc, #100] @ aa8cc <__cxa_atexit@plt+0x9e474> │ │ │ │ @@ -162118,26 +162118,26 @@ │ │ │ │ beq aa984 <__cxa_atexit@plt+0x9e52c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne aa990 <__cxa_atexit@plt+0x9e538> │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 400770 <__cxa_atexit@plt+0x3f4318> │ │ │ │ + b 4007a4 <__cxa_atexit@plt+0x3f434c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ aa9ac <__cxa_atexit@plt+0x9e554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq ip, [r4, #-1004] @ 0xfffffc14 │ │ │ │ + strbeq ip, [r4, #-988] @ 0xfffffc24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ aaa10 <__cxa_atexit@plt+0x9e5b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ @@ -162146,40 +162146,40 @@ │ │ │ │ beq aa9f4 <__cxa_atexit@plt+0x9e59c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne aa9fc <__cxa_atexit@plt+0x9e5a4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400770 <__cxa_atexit@plt+0x3f4318> │ │ │ │ + b 4007a4 <__cxa_atexit@plt+0x3f434c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ aaa14 <__cxa_atexit@plt+0x9e5bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq ip, [r4, #-896] @ 0xfffffc80 │ │ │ │ + strbeq ip, [r4, #-880] @ 0xfffffc90 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bne aaa40 <__cxa_atexit@plt+0x9e5e8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400770 <__cxa_atexit@plt+0x3f4318> │ │ │ │ + b 4007a4 <__cxa_atexit@plt+0x3f434c> │ │ │ │ ldr r7, [pc, #12] @ aaa54 <__cxa_atexit@plt+0x9e5fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4, #-828] @ 0xfffffcc4 │ │ │ │ + strbeq ip, [r4, #-812] @ 0xfffffcd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi aaa9c <__cxa_atexit@plt+0x9e644> │ │ │ │ ldr r7, [pc, #52] @ aaaac <__cxa_atexit@plt+0x9e654> │ │ │ │ @@ -162328,17 +162328,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ aacd0 <__cxa_atexit@plt+0x9e878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq ip, [r4, #-260] @ 0xfffffefc │ │ │ │ - strbeq ip, [r4, #-248] @ 0xffffff08 │ │ │ │ - strbeq ip, [r4, #-208] @ 0xffffff30 │ │ │ │ + strbeq ip, [r4, #-244] @ 0xffffff0c │ │ │ │ + strbeq ip, [r4, #-232] @ 0xffffff18 │ │ │ │ + strbeq ip, [r4, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ aad40 <__cxa_atexit@plt+0x9e8e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #8]! │ │ │ │ @@ -162359,31 +162359,31 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ aad48 <__cxa_atexit@plt+0x9e8f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq ip, [r4, #-104] @ 0xffffff98 │ │ │ │ - strbeq ip, [r4, #-80] @ 0xffffffb0 │ │ │ │ + strbeq ip, [r4, #-88] @ 0xffffffa8 │ │ │ │ + strbeq ip, [r4, #-64] @ 0xffffffc0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ aad80 <__cxa_atexit@plt+0x9e928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ aad84 <__cxa_atexit@plt+0x9e92c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r4, #-40] @ 0xffffffd8 │ │ │ │ strbeq ip, [r4, #-24] @ 0xffffffe8 │ │ │ │ + strbeq ip, [r4, #-8] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b aada8 <__cxa_atexit@plt+0x9e950> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -162436,19 +162436,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbeq fp, [r4, #-3940] @ 0xfffff09c │ │ │ │ - strbeq fp, [r4, #-4032] @ 0xfffff040 │ │ │ │ + strbeq fp, [r4, #-3924] @ 0xfffff0ac │ │ │ │ + strbeq fp, [r4, #-4016] @ 0xfffff050 │ │ │ │ ldrbteq sl, [r8], #1600 @ 0x640 │ │ │ │ - strbeq fp, [r4, #-3928] @ 0xfffff0a8 │ │ │ │ - strbeq fp, [r4, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq fp, [r4, #-3912] @ 0xfffff0b8 │ │ │ │ + strbeq fp, [r4, #-3880] @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ aaee8 <__cxa_atexit@plt+0x9ea90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162465,31 +162465,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ aaef0 <__cxa_atexit@plt+0x9ea98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq fp, [r4, #-3772] @ 0xfffff144 │ │ │ │ - strbeq fp, [r4, #-3752] @ 0xfffff158 │ │ │ │ + strbeq fp, [r4, #-3756] @ 0xfffff154 │ │ │ │ + strbeq fp, [r4, #-3736] @ 0xfffff168 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ aaf28 <__cxa_atexit@plt+0x9ead0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ aaf2c <__cxa_atexit@plt+0x9ead4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ addlt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4, #-3712] @ 0xfffff180 │ │ │ │ strbeq fp, [r4, #-3696] @ 0xfffff190 │ │ │ │ + strbeq fp, [r4, #-3680] @ 0xfffff1a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi aaf74 <__cxa_atexit@plt+0x9eb1c> │ │ │ │ ldr r7, [pc, #52] @ aaf84 <__cxa_atexit@plt+0x9eb2c> │ │ │ │ @@ -162853,19 +162853,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq fp, [r4, #-2288] @ 0xfffff710 │ │ │ │ - strbeq fp, [r4, #-2376] @ 0xfffff6b8 │ │ │ │ + strbeq fp, [r4, #-2272] @ 0xfffff720 │ │ │ │ + strbeq fp, [r4, #-2360] @ 0xfffff6c8 │ │ │ │ ldrbteq r9, [r8], #4040 @ 0xfc8 │ │ │ │ - strbeq fp, [r4, #-2276] @ 0xfffff71c │ │ │ │ - strbeq fp, [r4, #-2228] @ 0xfffff74c │ │ │ │ + strbeq fp, [r4, #-2260] @ 0xfffff72c │ │ │ │ + strbeq fp, [r4, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ ab56c <__cxa_atexit@plt+0x9f114> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -162882,31 +162882,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ ab574 <__cxa_atexit@plt+0x9f11c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq fp, [r4, #-2104] @ 0xfffff7c8 │ │ │ │ - strbeq fp, [r4, #-2084] @ 0xfffff7dc │ │ │ │ + strbeq fp, [r4, #-2088] @ 0xfffff7d8 │ │ │ │ + strbeq fp, [r4, #-2068] @ 0xfffff7ec │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ ab5ac <__cxa_atexit@plt+0x9f154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ ab5b0 <__cxa_atexit@plt+0x9f158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ addlt r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4, #-2044] @ 0xfffff804 │ │ │ │ strbeq fp, [r4, #-2028] @ 0xfffff814 │ │ │ │ + strbeq fp, [r4, #-2012] @ 0xfffff824 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ab5f8 <__cxa_atexit@plt+0x9f1a0> │ │ │ │ ldr r7, [pc, #52] @ ab608 <__cxa_atexit@plt+0x9f1b0> │ │ │ │ @@ -163291,37 +163291,37 @@ │ │ │ │ ldr r2, [pc, #32] @ abbe0 <__cxa_atexit@plt+0x9f788> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ abbe4 <__cxa_atexit@plt+0x9f78c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4, #-464] @ 0xfffffe30 │ │ │ │ - strbeq fp, [r4, #-1288] @ 0xfffffaf8 │ │ │ │ + strbeq fp, [r4, #-448] @ 0xfffffe40 │ │ │ │ + strbeq fp, [r4, #-1272] @ 0xfffffb08 │ │ │ │ ldrbteq r9, [r8], #2300 @ 0x8fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abc20 <__cxa_atexit@plt+0x9f7c8> │ │ │ │ ldr r2, [pc, #32] @ abc28 <__cxa_atexit@plt+0x9f7d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ abc2c <__cxa_atexit@plt+0x9f7d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r4, #-392] @ 0xfffffe78 │ │ │ │ - strbeq fp, [r4, #-1168] @ 0xfffffb70 │ │ │ │ + strbeq fp, [r4, #-376] @ 0xfffffe88 │ │ │ │ + strbeq fp, [r4, #-1152] @ 0xfffffb80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -163346,15 +163346,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq fp, [r4, #-1332] @ 0xfffffacc │ │ │ │ + strbeq fp, [r4, #-1316] @ 0xfffffadc │ │ │ │ ldrbteq r9, [r8], #2156 @ 0x86c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi abcf8 <__cxa_atexit@plt+0x9f8a0> │ │ │ │ @@ -163410,18 +163410,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq fp, [r4, #-228] @ 0xffffff1c │ │ │ │ + strbeq fp, [r4, #-212] @ 0xffffff2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ abe38 <__cxa_atexit@plt+0x9f9e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -163443,17 +163443,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq fp, [r4, #-88] @ 0xffffffa8 │ │ │ │ + strbeq fp, [r4, #-72] @ 0xffffffb8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc abe84 <__cxa_atexit@plt+0x9fa2c> │ │ │ │ @@ -163465,46 +163465,46 @@ │ │ │ │ sub r7, r2, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r4, #-4072] @ 0xfffff018 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r4, #-4056] @ 0xfffff028 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abec4 <__cxa_atexit@plt+0x9fa6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ abecc <__cxa_atexit@plt+0x9fa74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400908 <__cxa_atexit@plt+0x3f44b0> │ │ │ │ + b 400904 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4, #-3800] @ 0xfffff128 │ │ │ │ + strbeq sl, [r4, #-3784] @ 0xfffff138 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abf00 <__cxa_atexit@plt+0x9faa8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ abf08 <__cxa_atexit@plt+0x9fab0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400908 <__cxa_atexit@plt+0x3f44b0> │ │ │ │ + b 400904 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4, #-3740] @ 0xfffff164 │ │ │ │ + strbeq sl, [r4, #-3724] @ 0xfffff174 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi abfb0 <__cxa_atexit@plt+0x9fb58> │ │ │ │ ldr r7, [pc, #172] @ abfd8 <__cxa_atexit@plt+0x9fb80> │ │ │ │ @@ -163547,20 +163547,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrbteq r9, [r8], #1376 @ 0x560 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq fp, [r4, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq fp, [r4, #-536] @ 0xfffffde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac05c <__cxa_atexit@plt+0x9fc04> │ │ │ │ @@ -163583,18 +163583,18 @@ │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strbeq fp, [r4, #-360] @ 0xfffffe98 │ │ │ │ + strbeq fp, [r4, #-344] @ 0xfffffea8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b ac094 <__cxa_atexit@plt+0x9fc3c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -163642,17 +163642,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strbeq sl, [r4, #-3280] @ 0xfffff330 │ │ │ │ + strbeq sl, [r4, #-3264] @ 0xfffff340 │ │ │ │ ldrbteq r9, [r8], #996 @ 0x3e4 │ │ │ │ - strbeq sl, [r4, #-3188] @ 0xfffff38c │ │ │ │ + strbeq sl, [r4, #-3172] @ 0xfffff39c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ ac1c8 <__cxa_atexit@plt+0x9fd70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -163673,16 +163673,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [r4, #-3060] @ 0xfffff40c │ │ │ │ - strbeq sl, [r4, #-3024] @ 0xfffff430 │ │ │ │ + strbeq sl, [r4, #-3044] @ 0xfffff41c │ │ │ │ + strbeq sl, [r4, #-3008] @ 0xfffff440 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, r7 │ │ │ │ bne ac200 <__cxa_atexit@plt+0x9fda8> │ │ │ │ ldr r7, [pc, #44] @ ac220 <__cxa_atexit@plt+0x9fdc8> │ │ │ │ @@ -163694,16 +163694,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4, #-2964] @ 0xfffff46c │ │ │ │ - strbeq sl, [r4, #-2936] @ 0xfffff488 │ │ │ │ + strbeq sl, [r4, #-2948] @ 0xfffff47c │ │ │ │ + strbeq sl, [r4, #-2920] @ 0xfffff498 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ac26c <__cxa_atexit@plt+0x9fe14> │ │ │ │ ldr r7, [pc, #52] @ ac27c <__cxa_atexit@plt+0x9fe24> │ │ │ │ @@ -163835,33 +163835,33 @@ │ │ │ │ bhi ac458 <__cxa_atexit@plt+0xa0000> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ac460 <__cxa_atexit@plt+0xa0008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400910 <__cxa_atexit@plt+0x3f44b8> │ │ │ │ + b 40090c <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4, #-2372] @ 0xfffff6bc │ │ │ │ + strbeq sl, [r4, #-2356] @ 0xfffff6cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac494 <__cxa_atexit@plt+0xa003c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ ac49c <__cxa_atexit@plt+0xa0044> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400918 <__cxa_atexit@plt+0x3f44c0> │ │ │ │ + b 400914 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4, #-2312] @ 0xfffff6f8 │ │ │ │ + strbeq sl, [r4, #-2296] @ 0xfffff708 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ac4e4 <__cxa_atexit@plt+0xa008c> │ │ │ │ ldr r7, [pc, #52] @ ac4f4 <__cxa_atexit@plt+0xa009c> │ │ │ │ @@ -163922,19 +163922,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - strbeq sl, [r4, #-3116] @ 0xfffff3d4 │ │ │ │ + strbeq sl, [r4, #-3100] @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc ac63c <__cxa_atexit@plt+0xa01e4> │ │ │ │ @@ -163959,18 +163959,18 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strbeq sl, [r4, #-2956] @ 0xfffff474 │ │ │ │ + strbeq sl, [r4, #-2940] @ 0xfffff484 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac6c8 <__cxa_atexit@plt+0xa0270> │ │ │ │ ldr r2, [pc, #92] @ ac6d0 <__cxa_atexit@plt+0xa0278> │ │ │ │ @@ -164135,16 +164135,16 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq sl, [r4, #-1288] @ 0xfffffaf8 │ │ │ │ - strbeq sl, [r4, #-1192] @ 0xfffffb58 │ │ │ │ + strbeq sl, [r4, #-1272] @ 0xfffffb08 │ │ │ │ + strbeq sl, [r4, #-1176] @ 0xfffffb68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ ac978 <__cxa_atexit@plt+0xa0520> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -164165,16 +164165,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq sl, [r4, #-1092] @ 0xfffffbbc │ │ │ │ - strbeq sl, [r4, #-1056] @ 0xfffffbe0 │ │ │ │ + strbeq sl, [r4, #-1076] @ 0xfffffbcc │ │ │ │ + strbeq sl, [r4, #-1040] @ 0xfffffbf0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, r7 │ │ │ │ bne ac9b0 <__cxa_atexit@plt+0xa0558> │ │ │ │ ldr r7, [pc, #44] @ ac9d0 <__cxa_atexit@plt+0xa0578> │ │ │ │ @@ -164186,31 +164186,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4, #-996] @ 0xfffffc1c │ │ │ │ - strbeq sl, [r4, #-968] @ 0xfffffc38 │ │ │ │ + strbeq sl, [r4, #-980] @ 0xfffffc2c │ │ │ │ + strbeq sl, [r4, #-952] @ 0xfffffc48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aca08 <__cxa_atexit@plt+0xa05b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ aca10 <__cxa_atexit@plt+0xa05b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4, #-916] @ 0xfffffc6c │ │ │ │ + strbeq sl, [r4, #-900] @ 0xfffffc7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aca74 <__cxa_atexit@plt+0xa061c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -164234,15 +164234,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ aca98 <__cxa_atexit@plt+0xa0640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r4, #-856] @ 0xfffffca8 │ │ │ │ + strbeq sl, [r4, #-840] @ 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ ldrbteq r8, [r8], #2720 @ 0xaa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -164290,15 +164290,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ ldrbteq r8, [r8], #2560 @ 0xa00 │ │ │ │ - strbeq sl, [r4, #-624] @ 0xfffffd90 │ │ │ │ + strbeq sl, [r4, #-608] @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne acbd4 <__cxa_atexit@plt+0xa077c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -164325,15 +164325,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq sl, [r4, #-476] @ 0xfffffe24 │ │ │ │ + strbeq sl, [r4, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #20] @ acc2c <__cxa_atexit@plt+0xa07d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -164356,18 +164356,18 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ - b 400920 <__cxa_atexit@plt+0x3f44c8> │ │ │ │ + b 40091c <__cxa_atexit@plt+0x3f44c4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ accc4 <__cxa_atexit@plt+0xa086c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -164459,27 +164459,27 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - strbeq r9, [r4, #-4092] @ 0xfffff004 │ │ │ │ - strbeq sl, [r4, #-28] @ 0xffffffe4 │ │ │ │ - strbeq r9, [r4, #-4088] @ 0xfffff008 │ │ │ │ + strbeq r9, [r4, #-4076] @ 0xfffff014 │ │ │ │ + strbeq sl, [r4, #-12] │ │ │ │ + strbeq r9, [r4, #-4072] @ 0xfffff018 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - strbeq sl, [r4, #-108] @ 0xffffff94 │ │ │ │ - strbeq sl, [r4, #-116] @ 0xffffff8c │ │ │ │ + strbeq sl, [r4, #-92] @ 0xffffffa4 │ │ │ │ + strbeq sl, [r4, #-100] @ 0xffffff9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc acee8 <__cxa_atexit@plt+0xa0a90> │ │ │ │ @@ -164514,32 +164514,32 @@ │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ str r3, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #6 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - strbeq r9, [r4, #-3864] @ 0xfffff0e8 │ │ │ │ - strbeq r9, [r4, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r9, [r4, #-3848] @ 0xfffff0f8 │ │ │ │ + strbeq r9, [r4, #-3856] @ 0xfffff0f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b acaa8 <__cxa_atexit@plt+0xa0650> │ │ │ │ ldrbteq r8, [r8], #1572 @ 0x624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi acf6c <__cxa_atexit@plt+0xa0b14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq acf64 <__cxa_atexit@plt+0xa0b0c> │ │ │ │ ldr r7, [pc, #44] @ acf74 <__cxa_atexit@plt+0xa0b1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #32] @ acf78 <__cxa_atexit@plt+0xa0b20> │ │ │ │ @@ -164547,16 +164547,16 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r9 │ │ │ │ b ad16c <__cxa_atexit@plt+0xa0d14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-3636] @ 0xfffff1cc │ │ │ │ - strbeq r9, [r4, #-3680] @ 0xfffff1a0 │ │ │ │ + strbeq r9, [r4, #-3620] @ 0xfffff1dc │ │ │ │ + strbeq r9, [r4, #-3664] @ 0xfffff1b0 │ │ │ │ ldrbteq r8, [r8], #1468 @ 0x5bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi acfb0 <__cxa_atexit@plt+0xa0b58> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -164564,15 +164564,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ad16c <__cxa_atexit@plt+0xa0d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-3568] @ 0xfffff210 │ │ │ │ + strbeq r9, [r4, #-3552] @ 0xfffff220 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ad038 <__cxa_atexit@plt+0xa0be0> │ │ │ │ ldr lr, [pc, #104] @ ad044 <__cxa_atexit@plt+0xa0bec> │ │ │ │ @@ -164600,15 +164600,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r9, [r4, #-3488] @ 0xfffff260 │ │ │ │ + strbeq r9, [r4, #-3472] @ 0xfffff270 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ ldrgt r7, [r5, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -164644,15 +164644,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r9, [r4, #-3312] @ 0xfffff310 │ │ │ │ + strbeq r9, [r4, #-3296] @ 0xfffff320 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ ldrgt r7, [r5, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -164668,15 +164668,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b ad16c <__cxa_atexit@plt+0xa0d14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-3152] @ 0xfffff3b0 │ │ │ │ + strbeq r9, [r4, #-3136] @ 0xfffff3c0 │ │ │ │ ldrbteq r8, [r8], #968 @ 0x3c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi ad1e8 <__cxa_atexit@plt+0xa0d90> │ │ │ │ @@ -164711,15 +164711,15 @@ │ │ │ │ ldr r7, [pc, #16] @ ad200 <__cxa_atexit@plt+0xa0da8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq r8, [r8], #848 @ 0x350 │ │ │ │ - strbeq r9, [r4, #-3044] @ 0xfffff41c │ │ │ │ + strbeq r9, [r4, #-3028] @ 0xfffff42c │ │ │ │ ldrbteq r8, [r8], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad244 <__cxa_atexit@plt+0xa0dec> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -164735,15 +164735,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r9, [r4, #-2924] @ 0xfffff494 │ │ │ │ + strbeq r9, [r4, #-2908] @ 0xfffff4a4 │ │ │ │ ldrbteq r8, [r8], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -164774,18 +164774,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq r8, [r8], #616 @ 0x268 │ │ │ │ - strbeq r9, [r4, #-2780] @ 0xfffff524 │ │ │ │ + strbeq r9, [r4, #-2764] @ 0xfffff534 │ │ │ │ ldrbteq r8, [r8], #552 @ 0x228 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #152] @ ad3bc <__cxa_atexit@plt+0xa0f64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -164967,21 +164967,21 @@ │ │ │ │ ldr r6, [pc, #24] @ ad608 <__cxa_atexit@plt+0xa11b0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str r2, [r8, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - strbeq r9, [r4, #-2180] @ 0xfffff77c │ │ │ │ - strbeq r9, [r4, #-3180] @ 0xfffff394 │ │ │ │ + strbeq r9, [r4, #-2164] @ 0xfffff78c │ │ │ │ + strbeq r9, [r4, #-3164] @ 0xfffff3a4 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ ldrbteq r7, [r8], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r9, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #32] @ ad660 <__cxa_atexit@plt+0xa1208> │ │ │ │ @@ -165065,29 +165065,29 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r6, [pc, #20] @ ad7b0 <__cxa_atexit@plt+0xa1358> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - strbeq r9, [r4, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq r9, [r4, #-1592] @ 0xfffff9c8 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ - strbeq r9, [r4, #-1728] @ 0xfffff940 │ │ │ │ - strbeq r9, [r4, #-2728] @ 0xfffff558 │ │ │ │ + strbeq r9, [r4, #-1712] @ 0xfffff950 │ │ │ │ + strbeq r9, [r4, #-2712] @ 0xfffff568 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ ldrbteq r7, [r8], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r7, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -165129,76 +165129,76 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ ad8a4 <__cxa_atexit@plt+0xa144c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ - strbeq r9, [r4, #-1416] @ 0xfffffa78 │ │ │ │ - strbeq r9, [r4, #-2416] @ 0xfffff690 │ │ │ │ + strbeq r9, [r4, #-1400] @ 0xfffffa88 │ │ │ │ + strbeq r9, [r4, #-2400] @ 0xfffff6a0 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ ldrbteq r7, [r8], #3268 @ 0xcc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi ad8fc <__cxa_atexit@plt+0xa14a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq ad8f4 <__cxa_atexit@plt+0xa149c> │ │ │ │ ldr r8, [pc, #40] @ ad904 <__cxa_atexit@plt+0xa14ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ ad908 <__cxa_atexit@plt+0xa14b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003b8 <__cxa_atexit@plt+0x3f3f60> │ │ │ │ + b 4003ec <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [r8], #3204 @ 0xc84 │ │ │ │ - strbeq r9, [r4, #-1176] @ 0xfffffb68 │ │ │ │ + strbeq r9, [r4, #-1160] @ 0xfffffb78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad940 <__cxa_atexit@plt+0xa14e8> │ │ │ │ ldr r3, [pc, #32] @ ad948 <__cxa_atexit@plt+0xa14f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ ad94c <__cxa_atexit@plt+0xa14f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 400420 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + b 400454 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r9, [r4, #-1112] @ 0xfffffba8 │ │ │ │ + strbeq r9, [r4, #-1096] @ 0xfffffbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ ad97c <__cxa_atexit@plt+0xa1524> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ad980 <__cxa_atexit@plt+0xa1528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldrbteq r7, [r8], #3064 @ 0xbf8 │ │ │ │ - strbeq r9, [r4, #-1092] @ 0xfffffbbc │ │ │ │ + strbeq r9, [r4, #-1076] @ 0xfffffbcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ad9d0 <__cxa_atexit@plt+0xa1578> │ │ │ │ ldr r2, [pc, #56] @ ad9d8 <__cxa_atexit@plt+0xa1580> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165209,20 +165209,20 @@ │ │ │ │ ldr r1, [pc, #40] @ ad9e0 <__cxa_atexit@plt+0xa1588> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [r8], #2984 @ 0xba8 │ │ │ │ - strbeq r9, [r4, #-996] @ 0xfffffc1c │ │ │ │ - strbeq r9, [r4, #-1020] @ 0xfffffc04 │ │ │ │ + strbeq r9, [r4, #-980] @ 0xfffffc2c │ │ │ │ + strbeq r9, [r4, #-1004] @ 0xfffffc14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ada30 <__cxa_atexit@plt+0xa15d8> │ │ │ │ ldr r2, [pc, #56] @ ada38 <__cxa_atexit@plt+0xa15e0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165233,20 +165233,20 @@ │ │ │ │ ldr r1, [pc, #40] @ ada40 <__cxa_atexit@plt+0xa15e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [r8], #2904 @ 0xb58 │ │ │ │ - strbeq r9, [r4, #-900] @ 0xfffffc7c │ │ │ │ - strbeq r9, [r4, #-924] @ 0xfffffc64 │ │ │ │ + strbeq r9, [r4, #-884] @ 0xfffffc8c │ │ │ │ + strbeq r9, [r4, #-908] @ 0xfffffc74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ada90 <__cxa_atexit@plt+0xa1638> │ │ │ │ ldr r2, [pc, #56] @ ada98 <__cxa_atexit@plt+0xa1640> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165257,20 +165257,20 @@ │ │ │ │ ldr r1, [pc, #40] @ adaa0 <__cxa_atexit@plt+0xa1648> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [r8], #2800 @ 0xaf0 │ │ │ │ - strbeq r9, [r4, #-804] @ 0xfffffcdc │ │ │ │ - strbeq r9, [r4, #-828] @ 0xfffffcc4 │ │ │ │ + strbeq r9, [r4, #-788] @ 0xfffffcec │ │ │ │ + strbeq r9, [r4, #-812] @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adaf0 <__cxa_atexit@plt+0xa1698> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -165281,51 +165281,51 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-708] @ 0xfffffd3c │ │ │ │ - strbeq r9, [r4, #-788] @ 0xfffffcec │ │ │ │ + strbeq r9, [r4, #-692] @ 0xfffffd4c │ │ │ │ + strbeq r9, [r4, #-772] @ 0xfffffcfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adb34 <__cxa_atexit@plt+0xa16dc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ adb3c <__cxa_atexit@plt+0xa16e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 400910 <__cxa_atexit@plt+0x3f44b8> │ │ │ │ + b 40090c <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-624] @ 0xfffffd90 │ │ │ │ + strbeq r9, [r4, #-608] @ 0xfffffda0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adb74 <__cxa_atexit@plt+0xa171c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ adb7c <__cxa_atexit@plt+0xa1724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 400918 <__cxa_atexit@plt+0x3f44c0> │ │ │ │ + b 400914 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-560] @ 0xfffffdd0 │ │ │ │ + strbeq r9, [r4, #-544] @ 0xfffffde0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adbcc <__cxa_atexit@plt+0xa1774> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -165336,29 +165336,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400438 <__cxa_atexit@plt+0x3f3fe0> │ │ │ │ + b 40046c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-488] @ 0xfffffe18 │ │ │ │ - strbeq r9, [r4, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r9, [r4, #-472] @ 0xfffffe28 │ │ │ │ + strbeq r9, [r4, #-552] @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 400910 <__cxa_atexit@plt+0x3f44b8> │ │ │ │ + b 40090c <__cxa_atexit@plt+0x3f44b4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 400918 <__cxa_atexit@plt+0x3f44c0> │ │ │ │ + b 400914 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adc50 <__cxa_atexit@plt+0xa17f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -165369,81 +165369,81 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-356] @ 0xfffffe9c │ │ │ │ - strbeq r9, [r4, #-436] @ 0xfffffe4c │ │ │ │ + strbeq r9, [r4, #-340] @ 0xfffffeac │ │ │ │ + strbeq r9, [r4, #-420] @ 0xfffffe5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adc94 <__cxa_atexit@plt+0xa183c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ adc9c <__cxa_atexit@plt+0xa1844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 400910 <__cxa_atexit@plt+0x3f44b8> │ │ │ │ + b 40090c <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-272] @ 0xfffffef0 │ │ │ │ + strbeq r9, [r4, #-256] @ 0xffffff00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adcd4 <__cxa_atexit@plt+0xa187c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ adcdc <__cxa_atexit@plt+0xa1884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 400918 <__cxa_atexit@plt+0x3f44c0> │ │ │ │ + b 400914 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-208] @ 0xffffff30 │ │ │ │ + strbeq r9, [r4, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi add10 <__cxa_atexit@plt+0xa18b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ add18 <__cxa_atexit@plt+0xa18c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400910 <__cxa_atexit@plt+0x3f44b8> │ │ │ │ + b 40090c <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-140] @ 0xffffff74 │ │ │ │ + strbeq r9, [r4, #-124] @ 0xffffff84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi add4c <__cxa_atexit@plt+0xa18f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ add54 <__cxa_atexit@plt+0xa18fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400918 <__cxa_atexit@plt+0x3f44c0> │ │ │ │ + b 400914 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-80] @ 0xffffffb0 │ │ │ │ + strbeq r9, [r4, #-64] @ 0xffffffc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adda4 <__cxa_atexit@plt+0xa194c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -165454,51 +165454,51 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r4, #-16] │ │ │ │ - strbeq r9, [r4, #-96] @ 0xffffffa0 │ │ │ │ + strbeq r9, [r4, #-0] │ │ │ │ + strbeq r9, [r4, #-80] @ 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adde8 <__cxa_atexit@plt+0xa1990> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ addf0 <__cxa_atexit@plt+0xa1998> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 400910 <__cxa_atexit@plt+0x3f44b8> │ │ │ │ + b 40090c <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4, #-4028] @ 0xfffff044 │ │ │ │ + strbeq r8, [r4, #-4012] @ 0xfffff054 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ade28 <__cxa_atexit@plt+0xa19d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ ade30 <__cxa_atexit@plt+0xa19d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 400918 <__cxa_atexit@plt+0x3f44c0> │ │ │ │ + b 400914 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4, #-3964] @ 0xfffff084 │ │ │ │ + strbeq r8, [r4, #-3948] @ 0xfffff094 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ade80 <__cxa_atexit@plt+0xa1a28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -165509,19 +165509,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400438 <__cxa_atexit@plt+0x3f3fe0> │ │ │ │ + b 40046c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4, #-3892] @ 0xfffff0cc │ │ │ │ - strbeq r8, [r4, #-3972] @ 0xfffff07c │ │ │ │ + strbeq r8, [r4, #-3876] @ 0xfffff0dc │ │ │ │ + strbeq r8, [r4, #-3956] @ 0xfffff08c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adedc <__cxa_atexit@plt+0xa1a84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -165532,63 +165532,63 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4, #-3800] @ 0xfffff128 │ │ │ │ - strbeq r8, [r4, #-3880] @ 0xfffff0d8 │ │ │ │ + strbeq r8, [r4, #-3784] @ 0xfffff138 │ │ │ │ + strbeq r8, [r4, #-3864] @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adf20 <__cxa_atexit@plt+0xa1ac8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ adf28 <__cxa_atexit@plt+0xa1ad0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 400910 <__cxa_atexit@plt+0x3f44b8> │ │ │ │ + b 40090c <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4, #-3716] @ 0xfffff17c │ │ │ │ + strbeq r8, [r4, #-3700] @ 0xfffff18c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adf60 <__cxa_atexit@plt+0xa1b08> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ adf68 <__cxa_atexit@plt+0xa1b10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 400918 <__cxa_atexit@plt+0x3f44c0> │ │ │ │ + b 400914 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq r8, [r4, #-3636] @ 0xfffff1cc │ │ │ │ ldrbteq r7, [r8], #1548 @ 0x60c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi adf9c <__cxa_atexit@plt+0xa1b44> │ │ │ │ ldr r3, [pc, #28] @ adfac <__cxa_atexit@plt+0xa1b54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 400440 <__cxa_atexit@plt+0x3f3fe8> │ │ │ │ + b 400474 <__cxa_atexit@plt+0x3f401c> │ │ │ │ ldr r7, [pc, #12] @ adfb0 <__cxa_atexit@plt+0xa1b58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r7, [r8], #1520 @ 0x5f0 │ │ │ │ ldrbteq r7, [r8], #1480 @ 0x5c8 │ │ │ │ @@ -165605,35 +165605,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400448 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + b 40047c <__cxa_atexit@plt+0x3f4024> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r7, [r8], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ae048 <__cxa_atexit@plt+0xa1bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ ae04c <__cxa_atexit@plt+0xa1bf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400450 <__cxa_atexit@plt+0x3f3ff8> │ │ │ │ + b 400484 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r8, [r4, #-3500] @ 0xfffff254 │ │ │ │ + strbeq r8, [r4, #-3484] @ 0xfffff264 │ │ │ │ ldrbteq r7, [r8], #1324 @ 0x52c │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ae080 <__cxa_atexit@plt+0xa1c28> │ │ │ │ ldr r7, [pc, #40] @ ae098 <__cxa_atexit@plt+0xa1c40> │ │ │ │ @@ -165642,33 +165642,33 @@ │ │ │ │ ldr r0, [pc, #32] @ ae09c <__cxa_atexit@plt+0xa1c44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ ae094 <__cxa_atexit@plt+0xa1c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 400448 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + b 40047c <__cxa_atexit@plt+0x3f4024> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r7, [r8], #1300 @ 0x514 │ │ │ │ ldrbteq r7, [r8], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ae0bc <__cxa_atexit@plt+0xa1c64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400458 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + b 40048c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ ae0dc <__cxa_atexit@plt+0xa1c84> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 400420 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + b 400454 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ae19c <__cxa_atexit@plt+0xa1d44> │ │ │ │ @@ -165708,33 +165708,33 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #32] @ ae1d4 <__cxa_atexit@plt+0xa1d7c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strbeq r8, [r4, #-3204] @ 0xfffff37c │ │ │ │ + strbeq r8, [r4, #-3188] @ 0xfffff38c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -165754,25 +165754,25 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #32] @ ae27c <__cxa_atexit@plt+0xa1e24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r8, [r4, #-3016] @ 0xfffff438 │ │ │ │ + strbeq r8, [r4, #-3000] @ 0xfffff448 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ae358 <__cxa_atexit@plt+0xa1f00> │ │ │ │ @@ -165819,15 +165819,15 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r6, [pc, #232] @ ae434 <__cxa_atexit@plt+0xa1fdc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ae3c4 <__cxa_atexit@plt+0xa1f6c> │ │ │ │ ldr r2, [pc, #168] @ ae420 <__cxa_atexit@plt+0xa1fc8> │ │ │ │ @@ -165842,48 +165842,48 @@ │ │ │ │ str r6, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r6, [pc, #128] @ ae428 <__cxa_atexit@plt+0xa1fd0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #64] @ ae40c <__cxa_atexit@plt+0xa1fb4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ ldr r6, [pc, #44] @ ae41c <__cxa_atexit@plt+0xa1fc4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ - strbeq r8, [r4, #-2624] @ 0xfffff5c0 │ │ │ │ + strbeq r8, [r4, #-2608] @ 0xfffff5d0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - strbeq r8, [r4, #-2716] @ 0xfffff564 │ │ │ │ + strbeq r8, [r4, #-2700] @ 0xfffff574 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -165901,26 +165901,26 @@ │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #36] @ ae4cc <__cxa_atexit@plt+0xa2074> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r8, [r4, #-2416] @ 0xfffff690 │ │ │ │ + strbeq r8, [r4, #-2400] @ 0xfffff6a0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r6 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -165977,34 +165977,34 @@ │ │ │ │ str r6, [lr, #8] │ │ │ │ str r2, [lr, #12] │ │ │ │ str r0, [lr, #16] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r6, [pc, #32] @ ae60c <__cxa_atexit@plt+0xa21b4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff600 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r8, [r4, #-2132] @ 0xfffff7ac │ │ │ │ + strbeq r8, [r4, #-2116] @ 0xfffff7bc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ae684 <__cxa_atexit@plt+0xa222c> │ │ │ │ @@ -166022,24 +166022,24 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #40] @ ae6a4 <__cxa_atexit@plt+0xa224c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ ae6a8 <__cxa_atexit@plt+0xa2250> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ - strbeq r8, [r4, #-1900] @ 0xfffff894 │ │ │ │ + strbeq r8, [r4, #-1884] @ 0xfffff8a4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ae784 <__cxa_atexit@plt+0xa232c> │ │ │ │ @@ -166086,44 +166086,44 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r6, [pc, #124] @ ae7f4 <__cxa_atexit@plt+0xa239c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #88] @ ae7e4 <__cxa_atexit@plt+0xa238c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #72] @ ae7e8 <__cxa_atexit@plt+0xa2390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #32] @ ae7e0 <__cxa_atexit@plt+0xa2388> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r8, [r4, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq r8, [r4, #-1592] @ 0xfffff9c8 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffff434 │ │ │ │ - strbeq r8, [r4, #-1648] @ 0xfffff990 │ │ │ │ + strbeq r8, [r4, #-1632] @ 0xfffff9a0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ @@ -166201,36 +166201,36 @@ │ │ │ │ stm r1, {r9, sl, lr} │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [pc, #88] @ ae9a0 <__cxa_atexit@plt+0xa2548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #36] @ ae994 <__cxa_atexit@plt+0xa253c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ @ instruction: 0xfffff424 │ │ │ │ @ instruction: 0xfffff380 │ │ │ │ @ instruction: 0xfffff3a8 │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffff264 │ │ │ │ - strbeq r8, [r4, #-1184] @ 0xfffffb60 │ │ │ │ + strbeq r8, [r4, #-1168] @ 0xfffffb70 │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ ldrbteq r6, [r8], #3036 @ 0xbdc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -166265,15 +166265,15 @@ │ │ │ │ bhi aea80 <__cxa_atexit@plt+0xa2628> │ │ │ │ ldr r7, [pc, #112] @ aeaac <__cxa_atexit@plt+0xa2654> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r7, r8 │ │ │ │ - b 400440 <__cxa_atexit@plt+0x3f3fe8> │ │ │ │ + b 400474 <__cxa_atexit@plt+0x3f401c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -166320,15 +166320,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi aeb3c <__cxa_atexit@plt+0xa26e4> │ │ │ │ ldr r7, [pc, #64] @ aeb5c <__cxa_atexit@plt+0xa2704> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r8 │ │ │ │ - b 400440 <__cxa_atexit@plt+0x3f3fe8> │ │ │ │ + b 400474 <__cxa_atexit@plt+0x3f401c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ aeb58 <__cxa_atexit@plt+0xa2700> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -166354,15 +166354,15 @@ │ │ │ │ bhi aebb4 <__cxa_atexit@plt+0xa275c> │ │ │ │ ldr r7, [pc, #44] @ aebcc <__cxa_atexit@plt+0xa2774> │ │ │ │ add r7, pc, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 400440 <__cxa_atexit@plt+0x3f3fe8> │ │ │ │ + b 400474 <__cxa_atexit@plt+0x3f401c> │ │ │ │ ldr r7, [pc, #20] @ aebd0 <__cxa_atexit@plt+0xa2778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff41c │ │ │ │ @@ -166381,47 +166381,47 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aec24 <__cxa_atexit@plt+0xa27cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r8, [r4, #-1444] @ 0xfffffa5c │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r8, [r4, #-1428] @ 0xfffffa6c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aec58 <__cxa_atexit@plt+0xa2800> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ aec60 <__cxa_atexit@plt+0xa2808> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400910 <__cxa_atexit@plt+0x3f44b8> │ │ │ │ + b 40090c <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4, #-324] @ 0xfffffebc │ │ │ │ + strbeq r8, [r4, #-308] @ 0xfffffecc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aec94 <__cxa_atexit@plt+0xa283c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ aec9c <__cxa_atexit@plt+0xa2844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400918 <__cxa_atexit@plt+0x3f44c0> │ │ │ │ + b 400914 <__cxa_atexit@plt+0x3f44bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r4, #-264] @ 0xfffffef8 │ │ │ │ + strbeq r8, [r4, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ ldr r2, [pc, #180] @ aed6c <__cxa_atexit@plt+0xa2914> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #176] @ aed70 <__cxa_atexit@plt+0xa2918> │ │ │ │ @@ -166532,15 +166532,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ aee84 <__cxa_atexit@plt+0xa2a2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -166636,16 +166636,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ af020 <__cxa_atexit@plt+0xa2bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r8, [r4, #-424] @ 0xfffffe58 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r8, [r4, #-408] @ 0xfffffe68 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi af070 <__cxa_atexit@plt+0xa2c18> │ │ │ │ @@ -166688,26 +166688,26 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ af0fc <__cxa_atexit@plt+0xa2ca4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 400928 <__cxa_atexit@plt+0x3f44d0> │ │ │ │ + b 400924 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r7, [r4, #-3268] @ 0xfffff33c │ │ │ │ - strbeq r8, [r4, #-440] @ 0xfffffe48 │ │ │ │ + strbeq r7, [r4, #-3252] @ 0xfffff34c │ │ │ │ + strbeq r8, [r4, #-424] @ 0xfffffe58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 400930 <__cxa_atexit@plt+0x3f44d8> │ │ │ │ + b 40092c <__cxa_atexit@plt+0x3f44d4> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi af1c0 <__cxa_atexit@plt+0xa2d68> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -166716,15 +166716,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ bne af15c <__cxa_atexit@plt+0xa2d04> │ │ │ │ ldr r7, [pc, #144] @ af1e4 <__cxa_atexit@plt+0xa2d8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc af1cc <__cxa_atexit@plt+0xa2d74> │ │ │ │ ldr r2, [pc, #108] @ af1e8 <__cxa_atexit@plt+0xa2d90> │ │ │ │ @@ -166741,28 +166741,28 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ add r1, r6, #20 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4, #-3152] @ 0xfffff3b0 │ │ │ │ - strbeq r7, [r4, #-3172] @ 0xfffff39c │ │ │ │ + strbeq r7, [r4, #-3136] @ 0xfffff3c0 │ │ │ │ + strbeq r7, [r4, #-3156] @ 0xfffff3ac │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbeq r7, [r4, #-3100] @ 0xfffff3e4 │ │ │ │ - strbeq r7, [r4, #-3264] @ 0xfffff340 │ │ │ │ + strbeq r7, [r4, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq r7, [r4, #-3248] @ 0xfffff350 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -166788,16 +166788,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r7, [r4, #-2936] @ 0xfffff488 │ │ │ │ - strbeq r7, [r4, #-3100] @ 0xfffff3e4 │ │ │ │ + strbeq r7, [r4, #-2920] @ 0xfffff498 │ │ │ │ + strbeq r7, [r4, #-3084] @ 0xfffff3f4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi af2a8 <__cxa_atexit@plt+0xa2e50> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ @@ -166858,15 +166858,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - strbeq r7, [r4, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq r7, [r4, #-2576] @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne af410 <__cxa_atexit@plt+0xa2fb8> │ │ │ │ ldr r3, [pc, #152] @ af448 <__cxa_atexit@plt+0xa2ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -166907,15 +166907,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - strbeq r7, [r4, #-2412] @ 0xfffff694 │ │ │ │ + strbeq r7, [r4, #-2396] @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r2, [pc, #64] @ af4b8 <__cxa_atexit@plt+0xa3060> │ │ │ │ @@ -167003,27 +167003,27 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, fp │ │ │ │ b af620 <__cxa_atexit@plt+0xa31c8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r7, [r4, #-2188] @ 0xfffff774 │ │ │ │ + strbeq r7, [r4, #-2172] @ 0xfffff784 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - strbeq r7, [r4, #-2076] @ 0xfffff7e4 │ │ │ │ - strbeq r7, [r4, #-2240] @ 0xfffff740 │ │ │ │ + strbeq r7, [r4, #-2060] @ 0xfffff7f4 │ │ │ │ + strbeq r7, [r4, #-2224] @ 0xfffff750 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b af620 <__cxa_atexit@plt+0xa31c8> │ │ │ │ mov fp, r8 │ │ │ │ @@ -167049,15 +167049,15 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq af6d8 <__cxa_atexit@plt+0xa3280> │ │ │ │ ldr r7, [pc, #140] @ af70c <__cxa_atexit@plt+0xa32b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 400938 <__cxa_atexit@plt+0x3f44e0> │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc af6e4 <__cxa_atexit@plt+0xa328c> │ │ │ │ ldr r7, [pc, #104] @ af710 <__cxa_atexit@plt+0xa32b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ @@ -167077,15 +167077,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ af700 <__cxa_atexit@plt+0xa32a8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -167099,28 +167099,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq af758 <__cxa_atexit@plt+0xa3300> │ │ │ │ ldr r3, [pc, #32] @ af768 <__cxa_atexit@plt+0xa3310> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400938 <__cxa_atexit@plt+0x3f44e0> │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ af78c <__cxa_atexit@plt+0xa3334> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 400938 <__cxa_atexit@plt+0x3f44e0> │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne af7b8 <__cxa_atexit@plt+0xa3360> │ │ │ │ ldr r7, [pc, #60] @ af7e8 <__cxa_atexit@plt+0xa3390> │ │ │ │ @@ -167136,15 +167136,15 @@ │ │ │ │ beq af7dc <__cxa_atexit@plt+0xa3384> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, fp │ │ │ │ b af620 <__cxa_atexit@plt+0xa31c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r7, [r4, #-1500] @ 0xfffffa24 │ │ │ │ + strbeq r7, [r4, #-1484] @ 0xfffffa34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b af620 <__cxa_atexit@plt+0xa31c8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -167164,15 +167164,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b af2bc <__cxa_atexit@plt+0xa2e64> │ │ │ │ ldr r3, [pc, #20] @ af860 <__cxa_atexit@plt+0xa3408> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -167188,17 +167188,17 @@ │ │ │ │ ldr r7, [pc, #24] @ af8bc <__cxa_atexit@plt+0xa3464> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #20] @ af8c0 <__cxa_atexit@plt+0xa3468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4, #-2576] @ 0xfffff5f0 │ │ │ │ + strbeq r7, [r4, #-2560] @ 0xfffff600 │ │ │ │ ldrbteq r5, [r8], #3360 @ 0xd20 │ │ │ │ - strbeq r7, [r4, #-2540] @ 0xfffff614 │ │ │ │ + strbeq r7, [r4, #-2524] @ 0xfffff624 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -167211,78 +167211,78 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ af918 <__cxa_atexit@plt+0xa34c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4, #-2224] @ 0xfffff750 │ │ │ │ + strbeq r7, [r4, #-2208] @ 0xfffff760 │ │ │ │ ldrbteq r5, [r8], #3488 @ 0xda0 │ │ │ │ - strbeq r0, [r1], #185 @ 0xb9 │ │ │ │ + strbeq r0, [r1], #697 @ 0x2b9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r8], #3436 @ 0xd6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi af990 <__cxa_atexit@plt+0xa3538> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq af988 <__cxa_atexit@plt+0xa3530> │ │ │ │ ldr r7, [pc, #48] @ af998 <__cxa_atexit@plt+0xa3540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ af99c <__cxa_atexit@plt+0xa3544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ af9a0 <__cxa_atexit@plt+0xa3548> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4, #-1044] @ 0xfffffbec │ │ │ │ - strbeq r7, [r4, #-2340] @ 0xfffff6dc │ │ │ │ - strbeq r7, [r4, #-2336] @ 0xfffff6e0 │ │ │ │ + strbeq r7, [r4, #-1028] @ 0xfffffbfc │ │ │ │ + strbeq r7, [r4, #-2324] @ 0xfffff6ec │ │ │ │ + strbeq r7, [r4, #-2320] @ 0xfffff6f0 │ │ │ │ ldrbteq r5, [r8], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi afa00 <__cxa_atexit@plt+0xa35a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq af9f8 <__cxa_atexit@plt+0xa35a0> │ │ │ │ ldr r7, [pc, #48] @ afa08 <__cxa_atexit@plt+0xa35b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ afa0c <__cxa_atexit@plt+0xa35b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ afa10 <__cxa_atexit@plt+0xa35b8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4, #-932] @ 0xfffffc5c │ │ │ │ - strbeq r7, [r4, #-2236] @ 0xfffff744 │ │ │ │ - strbeq r7, [r4, #-2224] @ 0xfffff750 │ │ │ │ + strbeq r7, [r4, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r7, [r4, #-2220] @ 0xfffff754 │ │ │ │ + strbeq r7, [r4, #-2208] @ 0xfffff760 │ │ │ │ ldrbteq r5, [r8], #3332 @ 0xd04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi afa54 <__cxa_atexit@plt+0xa35fc> │ │ │ │ ldr r9, [pc, #40] @ afa5c <__cxa_atexit@plt+0xa3604> │ │ │ │ @@ -167290,38 +167290,38 @@ │ │ │ │ ldr r2, [pc, #36] @ afa60 <__cxa_atexit@plt+0xa3608> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #24] @ afa64 <__cxa_atexit@plt+0xa360c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r8], #3236 @ 0xca4 │ │ │ │ - strbeq r7, [r4, #-852] @ 0xfffffcac │ │ │ │ - strbeq r7, [r4, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq r7, [r4, #-836] @ 0xfffffcbc │ │ │ │ + strbeq r7, [r4, #-2124] @ 0xfffff7b4 │ │ │ │ ldrbteq r5, [r8], #3236 @ 0xca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi afaa0 <__cxa_atexit@plt+0xa3648> │ │ │ │ ldr r2, [pc, #32] @ afaa8 <__cxa_atexit@plt+0xa3650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ afaac <__cxa_atexit@plt+0xa3654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r4, #-776] @ 0xfffffcf8 │ │ │ │ - strbeq r7, [r4, #-2052] @ 0xfffff7fc │ │ │ │ + strbeq r7, [r4, #-760] @ 0xfffffd08 │ │ │ │ + strbeq r7, [r4, #-2036] @ 0xfffff80c │ │ │ │ ldrbteq r5, [r8], #3140 @ 0xc44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi afaf8 <__cxa_atexit@plt+0xa36a0> │ │ │ │ @@ -167331,30 +167331,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #32] @ afb0c <__cxa_atexit@plt+0xa36b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #28] @ afb10 <__cxa_atexit@plt+0xa36b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrbteq r5, [r8], #3036 @ 0xbdc │ │ │ │ - strbeq r7, [r4, #-1464] @ 0xfffffa48 │ │ │ │ - strbeq r7, [r4, #-1224] @ 0xfffffb38 │ │ │ │ + strbeq r7, [r4, #-1448] @ 0xfffffa58 │ │ │ │ + strbeq r7, [r4, #-1208] @ 0xfffffb48 │ │ │ │ ldrbteq r5, [r8], #3020 @ 0xbcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ afb34 <__cxa_atexit@plt+0xa36dc> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r5, [r8], #3008 @ 0xbc0 │ │ │ │ ldrbteq r5, [r8], #3004 @ 0xbbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -167363,21 +167363,21 @@ │ │ │ │ ldr r3, [pc, #40] @ afb88 <__cxa_atexit@plt+0xa3730> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ afb8c <__cxa_atexit@plt+0xa3734> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq pc, [r0], #3998 @ 0xf9e @ │ │ │ │ + strbeq r0, [r1], #414 @ 0x19e │ │ │ │ ldrbteq r5, [r8], #2916 @ 0xb64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi afbfc <__cxa_atexit@plt+0xa37a4> │ │ │ │ @@ -167396,32 +167396,32 @@ │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #52] @ afc20 <__cxa_atexit@plt+0xa37c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #48] @ afc24 <__cxa_atexit@plt+0xa37cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r7, [r4, #-1208] @ 0xfffffb48 │ │ │ │ - strbeq r7, [r4, #-968] @ 0xfffffc38 │ │ │ │ + strbeq r7, [r4, #-1192] @ 0xfffffb58 │ │ │ │ + strbeq r7, [r4, #-952] @ 0xfffffc48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r5, [r8], #2740 @ 0xab4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -167433,21 +167433,21 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [pc, #40] @ afca4 <__cxa_atexit@plt+0xa384c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strbeq pc, [r0], #3722 @ 0xe8a @ │ │ │ │ + strbeq r0, [r1], #138 @ 0x8a │ │ │ │ ldrbteq r5, [r8], #2636 @ 0xa4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ bhi afd28 <__cxa_atexit@plt+0xa38d0> │ │ │ │ @@ -167471,33 +167471,33 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r7, [pc, #56] @ afd50 <__cxa_atexit@plt+0xa38f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #52] @ afd54 <__cxa_atexit@plt+0xa38fc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, ip │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ ldrbteq r5, [r8], #2496 @ 0x9c0 │ │ │ │ - strbeq r7, [r4, #-908] @ 0xfffffc74 │ │ │ │ - strbeq r7, [r4, #-668] @ 0xfffffd64 │ │ │ │ + strbeq r7, [r4, #-892] @ 0xfffffc84 │ │ │ │ + strbeq r7, [r4, #-652] @ 0xfffffd74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r5, [r8], #2436 @ 0x984 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -167511,21 +167511,21 @@ │ │ │ │ ldr r8, [pc, #44] @ afddc <__cxa_atexit@plt+0xa3984> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strbeq pc, [r0], #3414 @ 0xd56 @ │ │ │ │ + strbeq pc, [r0], #3926 @ 0xf56 @ │ │ │ │ ldrbteq r5, [r8], #2324 @ 0x914 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ bhi afe9c <__cxa_atexit@plt+0xa3a44> │ │ │ │ ldr lr, [pc, #184] @ afeb8 <__cxa_atexit@plt+0xa3a60> │ │ │ │ @@ -167571,19 +167571,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r6, [r4, #-3940] @ 0xfffff09c │ │ │ │ + strbeq r6, [r4, #-3924] @ 0xfffff0ac │ │ │ │ ldrbteq r5, [r8], #2092 @ 0x82c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -167606,24 +167606,24 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, ip} │ │ │ │ mov r8, #0 │ │ │ │ b a9d70 <__cxa_atexit@plt+0x9d918> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r6, [r4, #-3768] @ 0xfffff148 │ │ │ │ + strbeq r6, [r4, #-3752] @ 0xfffff158 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r5, [r8], #1928 @ 0x788 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -167651,31 +167651,31 @@ │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, lr │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq pc, [r0], #2874 @ 0xb3a @ │ │ │ │ + strbeq pc, [r0], #3386 @ 0xd3a @ │ │ │ │ ldrbteq r5, [r8], #1724 @ 0x6bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -167692,20 +167692,20 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ str sl, [r9, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - strbeq pc, [r0], #2706 @ 0xa92 @ │ │ │ │ + strbeq pc, [r0], #3218 @ 0xc92 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -167766,40 +167766,40 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ ldr r7, [pc, #52] @ b0200 <__cxa_atexit@plt+0xa3da8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ b01fc <__cxa_atexit@plt+0xa3da4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r6, [r4, #-3148] @ 0xfffff3b4 │ │ │ │ + strbeq r6, [r4, #-3132] @ 0xfffff3c4 │ │ │ │ ldrbteq r5, [r8], #1360 @ 0x550 │ │ │ │ ldrbteq r5, [r8], #1400 @ 0x578 │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r5, [r8], #1280 @ 0x500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b02a4 <__cxa_atexit@plt+0xa3e4c> │ │ │ │ @@ -167822,26 +167822,26 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b02d0 <__cxa_atexit@plt+0xa3e78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r4, #-2884] @ 0xfffff4bc │ │ │ │ + strbeq r6, [r4, #-2868] @ 0xfffff4cc │ │ │ │ ldrbteq r5, [r8], #1144 @ 0x478 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -167850,24 +167850,24 @@ │ │ │ │ bhi b0314 <__cxa_atexit@plt+0xa3ebc> │ │ │ │ ldr r2, [pc, #28] @ b031c <__cxa_atexit@plt+0xa3ec4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r5, [r8], #1004 @ 0x3ec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -167878,15 +167878,15 @@ │ │ │ │ ldr r1, [pc, #52] @ b03a0 <__cxa_atexit@plt+0xa3f48> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #24] @ b03a4 <__cxa_atexit@plt+0xa3f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @@ -167909,15 +167909,15 @@ │ │ │ │ ldr r1, [pc, #52] @ b041c <__cxa_atexit@plt+0xa3fc4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #24] @ b0420 <__cxa_atexit@plt+0xa3fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @@ -167949,26 +167949,26 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b04cc <__cxa_atexit@plt+0xa4074> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r4, #-2376] @ 0xfffff6b8 │ │ │ │ + strbeq r6, [r4, #-2360] @ 0xfffff6c8 │ │ │ │ ldrbteq r5, [r8], #636 @ 0x27c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffff5f8 │ │ │ │ ldrbteq r5, [r8], #604 @ 0x25c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -168005,15 +168005,15 @@ │ │ │ │ mov r7, r6 │ │ │ │ str r1, [r7, #12]! │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ b05d4 <__cxa_atexit@plt+0xa417c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -168025,15 +168025,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - strbeq r6, [r4, #-2188] @ 0xfffff774 │ │ │ │ + strbeq r6, [r4, #-2172] @ 0xfffff784 │ │ │ │ ldrbteq r5, [r8], #380 @ 0x17c │ │ │ │ ldrbteq r5, [r8], #424 @ 0x1a8 │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ @ instruction: 0xfffff518 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -168070,59 +168070,59 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - strbeq r6, [r4, #-3160] @ 0xfffff3a8 │ │ │ │ + strbeq r6, [r4, #-3144] @ 0xfffff3b8 │ │ │ │ ldrbteq r5, [r8], #240 @ 0xf0 │ │ │ │ ldrbteq r5, [r8], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b06b8 <__cxa_atexit@plt+0xa4260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #24] @ b06bc <__cxa_atexit@plt+0xa4264> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ b06c0 <__cxa_atexit@plt+0xa4268> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ - strbeq r6, [r4, #-2568] @ 0xfffff5f8 │ │ │ │ - strbeq r6, [r4, #-3068] @ 0xfffff404 │ │ │ │ - strbeq r6, [r4, #-2316] @ 0xfffff6f4 │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + strbeq r6, [r4, #-2552] @ 0xfffff608 │ │ │ │ + strbeq r6, [r4, #-3052] @ 0xfffff414 │ │ │ │ + strbeq r6, [r4, #-2300] @ 0xfffff704 │ │ │ │ ldrbteq r5, [r8], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b06f0 <__cxa_atexit@plt+0xa4298> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [pc, #12] @ b06f4 <__cxa_atexit@plt+0xa429c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ - strbeq r6, [r4, #-2508] @ 0xfffff634 │ │ │ │ - strbeq r6, [r4, #-2260] @ 0xfffff72c │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + strbeq r6, [r4, #-2492] @ 0xfffff644 │ │ │ │ + strbeq r6, [r4, #-2244] @ 0xfffff73c │ │ │ │ ldrbteq r5, [r8], #104 @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b0728 <__cxa_atexit@plt+0xa42d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #24] @ b072c <__cxa_atexit@plt+0xa42d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #16] @ b0730 <__cxa_atexit@plt+0xa42d8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ - strbeq r6, [r4, #-2456] @ 0xfffff668 │ │ │ │ - strbeq r6, [r4, #-2956] @ 0xfffff474 │ │ │ │ - strbeq r6, [r4, #-2204] @ 0xfffff764 │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + strbeq r6, [r4, #-2440] @ 0xfffff678 │ │ │ │ + strbeq r6, [r4, #-2940] @ 0xfffff484 │ │ │ │ + strbeq r6, [r4, #-2188] @ 0xfffff774 │ │ │ │ ldrbteq r5, [r8], #44 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -168130,21 +168130,21 @@ │ │ │ │ ldr r3, [pc, #40] @ b0784 <__cxa_atexit@plt+0xa432c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ b0788 <__cxa_atexit@plt+0xa4330> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq pc, [r0], #881 @ 0x371 @ │ │ │ │ + strbeq pc, [r0], #1393 @ 0x571 @ │ │ │ │ ldrbteq r4, [r8], #4052 @ 0xfd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b07f8 <__cxa_atexit@plt+0xa43a0> │ │ │ │ @@ -168163,32 +168163,32 @@ │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r7, [pc, #52] @ b081c <__cxa_atexit@plt+0xa43c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #48] @ b0820 <__cxa_atexit@plt+0xa43c8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strbeq r6, [r4, #-2236] @ 0xfffff744 │ │ │ │ - strbeq r6, [r4, #-1996] @ 0xfffff834 │ │ │ │ + strbeq r6, [r4, #-2220] @ 0xfffff754 │ │ │ │ + strbeq r6, [r4, #-1980] @ 0xfffff844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r4, [r8], #3908 @ 0xf44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -168231,55 +168231,55 @@ │ │ │ │ ldr r8, [pc, #180] @ b09a4 <__cxa_atexit@plt+0xa454c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0978 <__cxa_atexit@plt+0xa4520> │ │ │ │ ldr r2, [pc, #124] @ b0998 <__cxa_atexit@plt+0xa4540> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #120] @ b099c <__cxa_atexit@plt+0xa4544> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0984 <__cxa_atexit@plt+0xa452c> │ │ │ │ ldr r3, [pc, #64] @ b0990 <__cxa_atexit@plt+0xa4538> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #60] @ b0994 <__cxa_atexit@plt+0xa453c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - strbeq pc, [r0], #414 @ 0x19e @ │ │ │ │ + strbeq pc, [r0], #926 @ 0x39e @ │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - strbeq pc, [r0], #456 @ 0x1c8 @ │ │ │ │ + strbeq pc, [r0], #968 @ 0x3c8 @ │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq pc, [r0], #487 @ 0x1e7 @ │ │ │ │ + strbeq pc, [r0], #999 @ 0x3e7 @ │ │ │ │ ldrbteq r4, [r8], #3560 @ 0xde8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0a10 <__cxa_atexit@plt+0xa45b8> │ │ │ │ @@ -168317,15 +168317,15 @@ │ │ │ │ ldrbteq r4, [r8], #3444 @ 0xd74 │ │ │ │ ldrbteq r4, [r8], #3468 @ 0xd8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r4, [r8], #3376 @ 0xd30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi b0ad0 <__cxa_atexit@plt+0xa4678> │ │ │ │ @@ -168363,29 +168363,29 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ ldrbteq r4, [r8], #3260 @ 0xcbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r4, [r8], #3192 @ 0xc78 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0b50 <__cxa_atexit@plt+0xa46f8> │ │ │ │ ldr r2, [pc, #36] @ b0b68 <__cxa_atexit@plt+0xa4710> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #20] @ b0b6c <__cxa_atexit@plt+0xa4714> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @@ -168402,15 +168402,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b0bb4 <__cxa_atexit@plt+0xa475c> │ │ │ │ ldr r2, [pc, #36] @ b0bcc <__cxa_atexit@plt+0xa4774> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldr r7, [pc, #20] @ b0bd0 <__cxa_atexit@plt+0xa4778> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @@ -168530,15 +168530,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r6, [r4, #-1336] @ 0xfffffac8 │ │ │ │ + strbeq r6, [r4, #-1320] @ 0xfffffad8 │ │ │ │ ldrbteq r4, [r8], #2592 @ 0xa20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b0e04 <__cxa_atexit@plt+0xa49ac> │ │ │ │ @@ -168683,25 +168683,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #52] @ b103c <__cxa_atexit@plt+0xa4be4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r5} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-3496] @ 0xfffff258 │ │ │ │ - strbeq r5, [r4, #-3524] @ 0xfffff23c │ │ │ │ - strbeq r5, [r4, #-3492] @ 0xfffff25c │ │ │ │ + strbeq r5, [r4, #-3480] @ 0xfffff268 │ │ │ │ + strbeq r5, [r4, #-3508] @ 0xfffff24c │ │ │ │ + strbeq r5, [r4, #-3476] @ 0xfffff26c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b10a0 <__cxa_atexit@plt+0xa4c48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -168717,25 +168717,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, #52] @ b10c4 <__cxa_atexit@plt+0xa4c6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r5} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-3360] @ 0xfffff2e0 │ │ │ │ - strbeq r5, [r4, #-3388] @ 0xfffff2c4 │ │ │ │ - strbeq r5, [r4, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq r5, [r4, #-3344] @ 0xfffff2f0 │ │ │ │ + strbeq r5, [r4, #-3372] @ 0xfffff2d4 │ │ │ │ + strbeq r5, [r4, #-3340] @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b1148 <__cxa_atexit@plt+0xa4cf0> │ │ │ │ @@ -168759,27 +168759,27 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #64] @ b1174 <__cxa_atexit@plt+0xa4d1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, lr} │ │ │ │ str sl, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r3 │ │ │ │ b b1158 <__cxa_atexit@plt+0xa4d00> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-3220] @ 0xfffff36c │ │ │ │ - strbeq r5, [r4, #-3248] @ 0xfffff350 │ │ │ │ - strbeq r5, [r4, #-3212] @ 0xfffff374 │ │ │ │ - strbeq r5, [r4, #-3332] @ 0xfffff2fc │ │ │ │ + strbeq r5, [r4, #-3204] @ 0xfffff37c │ │ │ │ strbeq r5, [r4, #-3232] @ 0xfffff360 │ │ │ │ + strbeq r5, [r4, #-3196] @ 0xfffff384 │ │ │ │ + strbeq r5, [r4, #-3316] @ 0xfffff30c │ │ │ │ + strbeq r5, [r4, #-3216] @ 0xfffff370 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b120c <__cxa_atexit@plt+0xa4db4> │ │ │ │ @@ -168808,27 +168808,27 @@ │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ ldr r0, [pc, #60] @ b1238 <__cxa_atexit@plt+0xa4de0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r3, #24 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r3 │ │ │ │ b b121c <__cxa_atexit@plt+0xa4dc4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-3044] @ 0xfffff41c │ │ │ │ - strbeq r5, [r4, #-3072] @ 0xfffff400 │ │ │ │ - strbeq r5, [r4, #-3068] @ 0xfffff404 │ │ │ │ - strbeq r5, [r4, #-3120] @ 0xfffff3d0 │ │ │ │ - strbeq r5, [r4, #-2992] @ 0xfffff450 │ │ │ │ + strbeq r5, [r4, #-3028] @ 0xfffff42c │ │ │ │ + strbeq r5, [r4, #-3056] @ 0xfffff410 │ │ │ │ + strbeq r5, [r4, #-3052] @ 0xfffff414 │ │ │ │ + strbeq r5, [r4, #-3104] @ 0xfffff3e0 │ │ │ │ + strbeq r5, [r4, #-2976] @ 0xfffff460 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b128c <__cxa_atexit@plt+0xa4e34> │ │ │ │ ldr r2, [pc, #60] @ b1294 <__cxa_atexit@plt+0xa4e3c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168844,15 +168844,15 @@ │ │ │ │ b b12a4 <__cxa_atexit@plt+0xa4e4c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r5, [r4, #-2852] @ 0xfffff4dc │ │ │ │ + strbeq r5, [r4, #-2836] @ 0xfffff4ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq b1358 <__cxa_atexit@plt+0xa4f00> │ │ │ │ @@ -168951,27 +168951,27 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - strbeq r5, [r4, #-3664] @ 0xfffff1b0 │ │ │ │ + strbeq r5, [r4, #-3648] @ 0xfffff1c0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strbeq r5, [r4, #-3792] @ 0xfffff130 │ │ │ │ + strbeq r5, [r4, #-3776] @ 0xfffff140 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b14e8 <__cxa_atexit@plt+0xa5090> │ │ │ │ @@ -168994,17 +168994,17 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - strbeq r5, [r4, #-3384] @ 0xfffff2c8 │ │ │ │ + strbeq r5, [r4, #-3368] @ 0xfffff2d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b1560 <__cxa_atexit@plt+0xa5108> │ │ │ │ @@ -169024,17 +169024,17 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - strbeq r5, [r4, #-3252] @ 0xfffff34c │ │ │ │ + strbeq r5, [r4, #-3236] @ 0xfffff35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ @@ -169095,20 +169095,20 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ - strbeq r5, [r4, #-3056] @ 0xfffff410 │ │ │ │ + strbeq r5, [r4, #-3040] @ 0xfffff420 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - strbeq r5, [r4, #-1900] @ 0xfffff894 │ │ │ │ - strbeq r5, [r4, #-2976] @ 0xfffff460 │ │ │ │ + strbeq r5, [r4, #-1884] @ 0xfffff8a4 │ │ │ │ + strbeq r5, [r4, #-2960] @ 0xfffff470 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b1724 <__cxa_atexit@plt+0xa52cc> │ │ │ │ @@ -169144,15 +169144,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b1750 <__cxa_atexit@plt+0xa52f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - strbeq r5, [r4, #-1848] @ 0xfffff8c8 │ │ │ │ + strbeq r5, [r4, #-1832] @ 0xfffff8d8 │ │ │ │ andeq r0, r0, ip, lsr #10 │ │ │ │ ldrbteq r4, [r8], #156 @ 0x9c │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -169161,76 +169161,76 @@ │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [pc, #32] @ b179c <__cxa_atexit@plt+0xa5344> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ ldrgt r7, [r7, #12] │ │ │ │ ldrle r7, [r7, #8] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-1556] @ 0xfffff9ec │ │ │ │ + strbeq r5, [r4, #-1540] @ 0xfffff9fc │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b17dc <__cxa_atexit@plt+0xa5384> │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [pc, #32] @ b17e8 <__cxa_atexit@plt+0xa5390> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ ldrgt r7, [r7, #12] │ │ │ │ ldrle r7, [r7, #8] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-1480] @ 0xfffffa38 │ │ │ │ + strbeq r5, [r4, #-1464] @ 0xfffffa48 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b1828 <__cxa_atexit@plt+0xa53d0> │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [pc, #32] @ b1834 <__cxa_atexit@plt+0xa53dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ ldrgt r7, [r7, #12] │ │ │ │ ldrle r7, [r7, #8] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-1404] @ 0xfffffa84 │ │ │ │ + strbeq r5, [r4, #-1388] @ 0xfffffa94 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b1874 <__cxa_atexit@plt+0xa541c> │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [pc, #32] @ b1880 <__cxa_atexit@plt+0xa5428> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ ldrgt r7, [r7, #12] │ │ │ │ ldrle r7, [r7, #8] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-1328] @ 0xfffffad0 │ │ │ │ + strbeq r5, [r4, #-1312] @ 0xfffffae0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b1900 <__cxa_atexit@plt+0xa54a8> │ │ │ │ ldr lr, [pc, #104] @ b190c <__cxa_atexit@plt+0xa54b4> │ │ │ │ @@ -169258,15 +169258,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r5, [r4, #-1240] @ 0xfffffb28 │ │ │ │ + strbeq r5, [r4, #-1224] @ 0xfffffb38 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ ldrgt r7, [r5, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -169302,15 +169302,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r5, [r4, #-1064] @ 0xfffffbd8 │ │ │ │ + strbeq r5, [r4, #-1048] @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ ldrgt r7, [r5, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -169346,15 +169346,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r5, [r4, #-888] @ 0xfffffc88 │ │ │ │ + strbeq r5, [r4, #-872] @ 0xfffffc98 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ ldrgt r7, [r5, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -169390,15 +169390,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r5, [r4, #-712] @ 0xfffffd38 │ │ │ │ + strbeq r5, [r4, #-696] @ 0xfffffd48 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ ldrgt r7, [r5, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -169410,37 +169410,37 @@ │ │ │ │ bhi b1b74 <__cxa_atexit@plt+0xa571c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ b1b7c <__cxa_atexit@plt+0xa5724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400910 <__cxa_atexit@plt+0x3f44b8> │ │ │ │ + b 40090c <__cxa_atexit@plt+0x3f44b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq r5, [r4, #-536] @ 0xfffffde8 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b1bbc <__cxa_atexit@plt+0xa5764> │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ ldr r0, [pc, #32] @ b1bc8 <__cxa_atexit@plt+0xa5770> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ ldrgt r7, [r7, #12] │ │ │ │ ldrle r7, [r7, #8] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r4, #-488] @ 0xfffffe18 │ │ │ │ + strbeq r5, [r4, #-472] @ 0xfffffe28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #68 @ 0x44 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b1c10 <__cxa_atexit@plt+0xa57b8> │ │ │ │ ldr r7, [pc, #52] @ b1c20 <__cxa_atexit@plt+0xa57c8> │ │ │ │ @@ -169573,18 +169573,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ - strbeq r5, [r4, #-1308] @ 0xfffffae4 │ │ │ │ - strbeq r5, [r4, #-28] @ 0xffffffe4 │ │ │ │ + strbeq r5, [r4, #-1292] @ 0xfffffaf4 │ │ │ │ + strbeq r5, [r4, #-12] │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ b1e50 <__cxa_atexit@plt+0xa59f8> │ │ │ │ @@ -169769,21 +169769,21 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq b20fc <__cxa_atexit@plt+0xa5ca4> │ │ │ │ b b229c <__cxa_atexit@plt+0xa5e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r4, #-492] @ 0xfffffe14 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r4, #-476] @ 0xfffffe24 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - strbeq r5, [r4, #-528] @ 0xfffffdf0 │ │ │ │ + strbeq r5, [r4, #-512] @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - strbeq r5, [r4, #-624] @ 0xfffffd90 │ │ │ │ - strbeq r5, [r4, #-320] @ 0xfffffec0 │ │ │ │ + strbeq r5, [r4, #-608] @ 0xfffffda0 │ │ │ │ + strbeq r5, [r4, #-304] @ 0xfffffed0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b21c4 <__cxa_atexit@plt+0xa5d6c> │ │ │ │ ldr r3, [pc, #172] @ b21f4 <__cxa_atexit@plt+0xa5d9c> │ │ │ │ @@ -169817,28 +169817,28 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq b21d8 <__cxa_atexit@plt+0xa5d80> │ │ │ │ mov r6, r3 │ │ │ │ b b229c <__cxa_atexit@plt+0xa5e44> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 400940 <__cxa_atexit@plt+0x3f44e8> │ │ │ │ + b 40093c <__cxa_atexit@plt+0x3f44e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbeq r4, [r4, #-3124] @ 0xfffff3cc │ │ │ │ - strbeq r5, [r4, #-280] @ 0xfffffee8 │ │ │ │ + strbeq r4, [r4, #-3108] @ 0xfffff3dc │ │ │ │ + strbeq r5, [r4, #-264] @ 0xfffffef8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b227c <__cxa_atexit@plt+0xa5e24> │ │ │ │ @@ -169863,18 +169863,18 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq b2274 <__cxa_atexit@plt+0xa5e1c> │ │ │ │ b b229c <__cxa_atexit@plt+0xa5e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r4, [r4, #-2952] @ 0xfffff478 │ │ │ │ - strbeq r5, [r4, #-108] @ 0xffffff94 │ │ │ │ + strbeq r4, [r4, #-2936] @ 0xfffff488 │ │ │ │ + strbeq r5, [r4, #-92] @ 0xffffffa4 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne b22fc <__cxa_atexit@plt+0xa5ea4> │ │ │ │ ldr r6, [pc, #288] @ b23d4 <__cxa_atexit@plt+0xa5f7c> │ │ │ │ @@ -169925,35 +169925,35 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str lr, [r9, #24]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #32] @ b23d0 <__cxa_atexit@plt+0xa5f78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r4, [r4, #-3812] @ 0xfffff11c │ │ │ │ - strbeq r4, [r4, #-2716] @ 0xfffff564 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r4, [r4, #-3796] @ 0xfffff12c │ │ │ │ + strbeq r4, [r4, #-2700] @ 0xfffff574 │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffff348 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -170221,31 +170221,31 @@ │ │ │ │ str r3, [r9, #56]! @ 0x38 │ │ │ │ str r8, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r9 │ │ │ │ b b2994 <__cxa_atexit@plt+0xa653c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #36] @ b2860 <__cxa_atexit@plt+0xa6408> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #40]! @ 0x28 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r4, [r4, #-2688] @ 0xfffff580 │ │ │ │ - strbeq r4, [r4, #-1592] @ 0xfffff9c8 │ │ │ │ - strbeq r4, [r4, #-1496] @ 0xfffffa28 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r4, [r4, #-2672] @ 0xfffff590 │ │ │ │ + strbeq r4, [r4, #-1576] @ 0xfffff9d8 │ │ │ │ + strbeq r4, [r4, #-1480] @ 0xfffffa38 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffeeac │ │ │ │ andeq r0, r0, pc, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -170294,31 +170294,31 @@ │ │ │ │ str r3, [r9, #56]! @ 0x38 │ │ │ │ str r8, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r9 │ │ │ │ b b2994 <__cxa_atexit@plt+0xa653c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #36] @ b2984 <__cxa_atexit@plt+0xa652c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #40]! @ 0x28 │ │ │ │ mov r7, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r4, [r4, #-2396] @ 0xfffff6a4 │ │ │ │ - strbeq r4, [r4, #-1300] @ 0xfffffaec │ │ │ │ - strbeq r4, [r4, #-1204] @ 0xfffffb4c │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r4, [r4, #-2380] @ 0xfffff6b4 │ │ │ │ + strbeq r4, [r4, #-1284] @ 0xfffffafc │ │ │ │ + strbeq r4, [r4, #-1188] @ 0xfffffb5c │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ @ instruction: 0xffffed88 │ │ │ │ andeq r0, r0, pc, lsr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov ip, r6 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ @@ -170405,15 +170405,15 @@ │ │ │ │ stm lr, {r1, r2, r3, r4} │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ mov r9, ip │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #200] @ b2bd0 <__cxa_atexit@plt+0xa6778> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst fp, #3 │ │ │ │ beq b2b44 <__cxa_atexit@plt+0xa66ec> │ │ │ │ ldr r7, [pc, #184] @ b2bd4 <__cxa_atexit@plt+0xa677c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -170439,30 +170439,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #100] @ b2bd8 <__cxa_atexit@plt+0xa6780> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ mov fp, lr │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ ldr r7, [pc, #52] @ b2bc4 <__cxa_atexit@plt+0xa676c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r8, r1 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff0a0 │ │ │ │ @ instruction: 0xffffefe8 │ │ │ │ - strbeq r4, [r4, #-896] @ 0xfffffc80 │ │ │ │ - strbeq r4, [r4, #-1924] @ 0xfffff87c │ │ │ │ - strbeq r4, [r4, #-1824] @ 0xfffff8e0 │ │ │ │ + strbeq r4, [r4, #-880] @ 0xfffffc90 │ │ │ │ + strbeq r4, [r4, #-1908] @ 0xfffff88c │ │ │ │ + strbeq r4, [r4, #-1808] @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ @ instruction: 0xffffee58 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xffffebd4 │ │ │ │ @@ -170619,43 +170619,43 @@ │ │ │ │ str r4, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #44] @ b2ea0 <__cxa_atexit@plt+0xa6a48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #24 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #40]! @ 0x28 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r3, [r4, #-4052] @ 0xfffff02c │ │ │ │ - strbeq r4, [r4, #-1028] @ 0xfffffbfc │ │ │ │ - strbeq r3, [r4, #-4016] @ 0xfffff050 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r3, [r4, #-4036] @ 0xfffff03c │ │ │ │ + strbeq r4, [r4, #-1012] @ 0xfffffc0c │ │ │ │ + strbeq r3, [r4, #-4000] @ 0xfffff060 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r4, [r4, #-140] @ 0xffffff74 │ │ │ │ + strbeq r4, [r4, #-124] @ 0xffffff84 │ │ │ │ @ instruction: 0xffffea64 │ │ │ │ - strbeq r4, [r4, #-1176] @ 0xfffffb68 │ │ │ │ - strbeq r4, [r4, #-1076] @ 0xfffffbcc │ │ │ │ + strbeq r4, [r4, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq r4, [r4, #-1060] @ 0xfffffbdc │ │ │ │ @ instruction: 0xffffe9d8 │ │ │ │ - strbeq r4, [r4, #-308] @ 0xfffffecc │ │ │ │ + strbeq r4, [r4, #-292] @ 0xfffffedc │ │ │ │ @ instruction: 0xffffeb58 │ │ │ │ - strbeq r4, [r4, #-1344] @ 0xfffffac0 │ │ │ │ - strbeq r4, [r4, #-1244] @ 0xfffffb24 │ │ │ │ + strbeq r4, [r4, #-1328] @ 0xfffffad0 │ │ │ │ + strbeq r4, [r4, #-1228] @ 0xfffffb34 │ │ │ │ @ instruction: 0xffffeb5c │ │ │ │ @ instruction: 0xffffe874 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -170670,21 +170670,21 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #20] @ b2f40 <__cxa_atexit@plt+0xa6ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xffffe7a4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, r2 │ │ │ │ bge b2f68 <__cxa_atexit@plt+0xa6b10> │ │ │ │ ldr r7, [pc, #52] @ b2f90 <__cxa_atexit@plt+0xa6b38> │ │ │ │ @@ -170692,22 +170692,22 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bne b2f7c <__cxa_atexit@plt+0xa6b24> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #16] @ b2f94 <__cxa_atexit@plt+0xa6b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4, #-660] @ 0xfffffd6c │ │ │ │ - strbeq r4, [r4, #-624] @ 0xfffffd90 │ │ │ │ + strbeq r4, [r4, #-644] @ 0xfffffd7c │ │ │ │ + strbeq r4, [r4, #-608] @ 0xfffffda0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ cmp r8, sl │ │ │ │ @@ -170717,22 +170717,22 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ bne b2fe0 <__cxa_atexit@plt+0xa6b88> │ │ │ │ ldr r3, [r5], #4 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #16] @ b2ff8 <__cxa_atexit@plt+0xa6ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r4, #-560] @ 0xfffffdd0 │ │ │ │ - strbeq r4, [r4, #-524] @ 0xfffffdf4 │ │ │ │ + strbeq r4, [r4, #-544] @ 0xfffffde0 │ │ │ │ + strbeq r4, [r4, #-508] @ 0xfffffe04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b3040 <__cxa_atexit@plt+0xa6be8> │ │ │ │ ldr r7, [pc, #52] @ b3050 <__cxa_atexit@plt+0xa6bf8> │ │ │ │ @@ -170860,24 +170860,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bne b321c <__cxa_atexit@plt+0xa6dc4> │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #24] @ b323c <__cxa_atexit@plt+0xa6de4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r4, [r4, #-4] │ │ │ │ - strbeq r3, [r4, #-4048] @ 0xfffff030 │ │ │ │ + strbeq r3, [r4, #-4084] @ 0xfffff00c │ │ │ │ + strbeq r3, [r4, #-4032] @ 0xfffff040 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #112] @ b32cc <__cxa_atexit@plt+0xa6e74> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -170899,23 +170899,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bne b32b8 <__cxa_atexit@plt+0xa6e60> │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #20] @ b32d4 <__cxa_atexit@plt+0xa6e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r3, [r4, #-3932] @ 0xfffff0a4 │ │ │ │ - strbeq r3, [r4, #-3892] @ 0xfffff0cc │ │ │ │ + strbeq r3, [r4, #-3916] @ 0xfffff0b4 │ │ │ │ + strbeq r3, [r4, #-3876] @ 0xfffff0dc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r9, [r5, #12] │ │ │ │ @@ -170924,43 +170924,43 @@ │ │ │ │ ldr r7, [pc, #44] @ b3330 <__cxa_atexit@plt+0xa6ed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ bne b331c <__cxa_atexit@plt+0xa6ec4> │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #16] @ b3334 <__cxa_atexit@plt+0xa6edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-3820] @ 0xfffff114 │ │ │ │ - strbeq r3, [r4, #-3792] @ 0xfffff130 │ │ │ │ + strbeq r3, [r4, #-3804] @ 0xfffff124 │ │ │ │ + strbeq r3, [r4, #-3776] @ 0xfffff140 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, r2 │ │ │ │ bge b335c <__cxa_atexit@plt+0xa6f04> │ │ │ │ ldr r7, [pc, #52] @ b3384 <__cxa_atexit@plt+0xa6f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ bne b3370 <__cxa_atexit@plt+0xa6f18> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #16] @ b3388 <__cxa_atexit@plt+0xa6f30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-3744] @ 0xfffff160 │ │ │ │ - strbeq r3, [r4, #-3708] @ 0xfffff184 │ │ │ │ + strbeq r3, [r4, #-3728] @ 0xfffff170 │ │ │ │ + strbeq r3, [r4, #-3692] @ 0xfffff194 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ cmp r8, sl │ │ │ │ @@ -170970,22 +170970,22 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ bne b33d4 <__cxa_atexit@plt+0xa6f7c> │ │ │ │ ldr r3, [r5], #4 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #16] @ b33ec <__cxa_atexit@plt+0xa6f94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-3644] @ 0xfffff1c4 │ │ │ │ - strbeq r3, [r4, #-3608] @ 0xfffff1e8 │ │ │ │ + strbeq r3, [r4, #-3628] @ 0xfffff1d4 │ │ │ │ + strbeq r3, [r4, #-3592] @ 0xfffff1f8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b3434 <__cxa_atexit@plt+0xa6fdc> │ │ │ │ ldr r7, [pc, #52] @ b3444 <__cxa_atexit@plt+0xa6fec> │ │ │ │ @@ -171113,24 +171113,24 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bne b3610 <__cxa_atexit@plt+0xa71b8> │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #24] @ b3630 <__cxa_atexit@plt+0xa71d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strbeq r3, [r4, #-3088] @ 0xfffff3f0 │ │ │ │ - strbeq r3, [r4, #-3036] @ 0xfffff424 │ │ │ │ + strbeq r3, [r4, #-3072] @ 0xfffff400 │ │ │ │ + strbeq r3, [r4, #-3020] @ 0xfffff434 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #112] @ b36c0 <__cxa_atexit@plt+0xa7268> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -171152,23 +171152,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bne b36ac <__cxa_atexit@plt+0xa7254> │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #20] @ b36c8 <__cxa_atexit@plt+0xa7270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r3, [r4, #-2920] @ 0xfffff498 │ │ │ │ - strbeq r3, [r4, #-2880] @ 0xfffff4c0 │ │ │ │ + strbeq r3, [r4, #-2904] @ 0xfffff4a8 │ │ │ │ + strbeq r3, [r4, #-2864] @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r9, [r5, #12] │ │ │ │ @@ -171177,22 +171177,22 @@ │ │ │ │ ldr r7, [pc, #44] @ b3724 <__cxa_atexit@plt+0xa72cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ bne b3710 <__cxa_atexit@plt+0xa72b8> │ │ │ │ - b 400900 <__cxa_atexit@plt+0x3f44a8> │ │ │ │ + b 4008fc <__cxa_atexit@plt+0x3f44a4> │ │ │ │ ldr r7, [pc, #16] @ b3728 <__cxa_atexit@plt+0xa72d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-2808] @ 0xfffff508 │ │ │ │ - strbeq r3, [r4, #-2780] @ 0xfffff524 │ │ │ │ + strbeq r3, [r4, #-2792] @ 0xfffff518 │ │ │ │ + strbeq r3, [r4, #-2764] @ 0xfffff534 │ │ │ │ ldrbteq r2, [r8], #236 @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b3794 <__cxa_atexit@plt+0xa733c> │ │ │ │ @@ -171218,15 +171218,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b37b8 <__cxa_atexit@plt+0xa7360> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-1600] @ 0xfffff9c0 │ │ │ │ + strbeq r3, [r4, #-1584] @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ ldrbteq r2, [r8], #120 @ 0x78 │ │ │ │ ldrbteq r2, [r8], #64 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -171234,19 +171234,19 @@ │ │ │ │ ldr r2, [pc, #32] @ b37fc <__cxa_atexit@plt+0xa73a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ b3800 <__cxa_atexit@plt+0xa73a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-1460] @ 0xfffffa4c │ │ │ │ - strbeq r3, [r4, #-2188] @ 0xfffff774 │ │ │ │ + strbeq r3, [r4, #-1444] @ 0xfffffa5c │ │ │ │ + strbeq r3, [r4, #-2172] @ 0xfffff784 │ │ │ │ ldrbteq r2, [r8], #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3860 <__cxa_atexit@plt+0xa7408> │ │ │ │ @@ -171261,61 +171261,61 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ b3884 <__cxa_atexit@plt+0xa742c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r3, [r4, #-1360] @ 0xfffffab0 │ │ │ │ - strbeq r3, [r4, #-2476] @ 0xfffff654 │ │ │ │ + strbeq r3, [r4, #-1344] @ 0xfffffac0 │ │ │ │ + strbeq r3, [r4, #-2460] @ 0xfffff664 │ │ │ │ ldrbteq r1, [r8], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b38c0 <__cxa_atexit@plt+0xa7468> │ │ │ │ ldr r2, [pc, #32] @ b38c8 <__cxa_atexit@plt+0xa7470> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ b38cc <__cxa_atexit@plt+0xa7474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-1256] @ 0xfffffb18 │ │ │ │ - strbeq r3, [r4, #-2032] @ 0xfffff810 │ │ │ │ + strbeq r3, [r4, #-1240] @ 0xfffffb28 │ │ │ │ + strbeq r3, [r4, #-2016] @ 0xfffff820 │ │ │ │ ldrbteq r1, [r8], #3860 @ 0xf14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3908 <__cxa_atexit@plt+0xa74b0> │ │ │ │ ldr r2, [pc, #32] @ b3910 <__cxa_atexit@plt+0xa74b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ b3914 <__cxa_atexit@plt+0xa74bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-1184] @ 0xfffffb60 │ │ │ │ - strbeq r3, [r4, #-2008] @ 0xfffff828 │ │ │ │ + strbeq r3, [r4, #-1168] @ 0xfffffb70 │ │ │ │ + strbeq r3, [r4, #-1992] @ 0xfffff838 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b395c <__cxa_atexit@plt+0xa7504> │ │ │ │ @@ -171394,23 +171394,23 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r4, #-864] @ 0xfffffca0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r4, #-848] @ 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strbeq r3, [r4, #-976] @ 0xfffffc30 │ │ │ │ - strbeq r3, [r4, #-988] @ 0xfffffc24 │ │ │ │ - strbeq r3, [r4, #-1948] @ 0xfffff864 │ │ │ │ + strbeq r3, [r4, #-960] @ 0xfffffc40 │ │ │ │ + strbeq r3, [r4, #-972] @ 0xfffffc34 │ │ │ │ + strbeq r3, [r4, #-1932] @ 0xfffff874 │ │ │ │ ldrbteq r1, [r8], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3acc <__cxa_atexit@plt+0xa7674> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -171419,15 +171419,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b b3b9c <__cxa_atexit@plt+0xa7744> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-724] @ 0xfffffd2c │ │ │ │ + strbeq r3, [r4, #-708] @ 0xfffffd3c │ │ │ │ ldrbteq r1, [r8], #3412 @ 0xd54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3b1c <__cxa_atexit@plt+0xa76c4> │ │ │ │ ldr r2, [pc, #44] @ b3b24 <__cxa_atexit@plt+0xa76cc> │ │ │ │ @@ -171440,15 +171440,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b abc3c <__cxa_atexit@plt+0x9f7e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r3, [r4, #-648] @ 0xfffffd78 │ │ │ │ + strbeq r3, [r4, #-632] @ 0xfffffd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3b7c <__cxa_atexit@plt+0xa7724> │ │ │ │ @@ -171463,16 +171463,16 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r4, #-644] @ 0xfffffd7c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r4, #-628] @ 0xfffffd8c │ │ │ │ ldrbteq r1, [r8], #3228 @ 0xc9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3c1c <__cxa_atexit@plt+0xa77c4> │ │ │ │ @@ -171491,50 +171491,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ b3c2c <__cxa_atexit@plt+0xa77d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strbeq r3, [r4, #-424] @ 0xfffffe58 │ │ │ │ + strbeq r3, [r4, #-408] @ 0xfffffe68 │ │ │ │ ldrbteq r1, [r8], #3068 @ 0xbfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b3c6c <__cxa_atexit@plt+0xa7814> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #44] @ b3c84 <__cxa_atexit@plt+0xa782c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ b3c80 <__cxa_atexit@plt+0xa7828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r4, #-324] @ 0xfffffebc │ │ │ │ + strbeq r3, [r4, #-308] @ 0xfffffecc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r1, [r8], #2980 @ 0xba4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ @@ -171581,34 +171581,34 @@ │ │ │ │ ldr r2, [pc, #80] @ b3d98 <__cxa_atexit@plt+0xa7940> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r8, [r5, #12] │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ b3d9c <__cxa_atexit@plt+0xa7944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r3, [r4, #-68] @ 0xffffffbc │ │ │ │ + strbeq r3, [r4, #-52] @ 0xffffffcc │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - strbeq r3, [r4, #-200] @ 0xffffff38 │ │ │ │ + strbeq r3, [r4, #-184] @ 0xffffff48 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b3e28 <__cxa_atexit@plt+0xa79d0> │ │ │ │ @@ -171661,30 +171661,30 @@ │ │ │ │ ldr r3, [pc, #24] @ b3ea0 <__cxa_atexit@plt+0xa7a48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ b3ea4 <__cxa_atexit@plt+0xa7a4c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r1, [r8], #2392 @ 0x958 │ │ │ │ ldrbteq r1, [r8], #2436 @ 0x984 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b3ed4 <__cxa_atexit@plt+0xa7a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ b3ed8 <__cxa_atexit@plt+0xa7a80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r3, [r4, #-696] @ 0xfffffd48 │ │ │ │ + strbeq r3, [r4, #-680] @ 0xfffffd58 │ │ │ │ ldrbteq r1, [r8], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ b3f08 <__cxa_atexit@plt+0xa7ab0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ @@ -171698,29 +171698,29 @@ │ │ │ │ ldr r3, [pc, #24] @ b3f34 <__cxa_atexit@plt+0xa7adc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ b3f38 <__cxa_atexit@plt+0xa7ae0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r1, [r8], #2236 @ 0x8bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b3f64 <__cxa_atexit@plt+0xa7b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ b3f68 <__cxa_atexit@plt+0xa7b10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r3, [r4, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq r3, [r4, #-536] @ 0xfffffde8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp fp, r7 │ │ │ │ bhi b3fc0 <__cxa_atexit@plt+0xa7b68> │ │ │ │ @@ -171743,17 +171743,17 @@ │ │ │ │ ldr r3, [pc, #28] @ b3fec <__cxa_atexit@plt+0xa7b94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdc9c │ │ │ │ - strbeq r2, [r4, #-3732] @ 0xfffff16c │ │ │ │ + strbeq r2, [r4, #-3716] @ 0xfffff17c │ │ │ │ ldrbteq r1, [r8], #2064 @ 0x810 │ │ │ │ - strbeq r2, [r4, #-3676] @ 0xfffff1a4 │ │ │ │ + strbeq r2, [r4, #-3660] @ 0xfffff1b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b4030 <__cxa_atexit@plt+0xa7bd8> │ │ │ │ ldr r7, [pc, #48] @ b4040 <__cxa_atexit@plt+0xa7be8> │ │ │ │ @@ -171803,15 +171803,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b b414c <__cxa_atexit@plt+0xa7cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r2, [r4, #-3320] @ 0xfffff308 │ │ │ │ + strbeq r2, [r4, #-3304] @ 0xfffff318 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b4100 <__cxa_atexit@plt+0xa7ca8> │ │ │ │ ldr r7, [pc, #60] @ b4130 <__cxa_atexit@plt+0xa7cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -171826,15 +171826,15 @@ │ │ │ │ beq b4124 <__cxa_atexit@plt+0xa7ccc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b414c <__cxa_atexit@plt+0xa7cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r2, [r4, #-3220] @ 0xfffff36c │ │ │ │ + strbeq r2, [r4, #-3204] @ 0xfffff37c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b414c <__cxa_atexit@plt+0xa7cf4> │ │ │ │ mov fp, r7 │ │ │ │ @@ -171888,16 +171888,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbeq r2, [r4, #-2936] @ 0xfffff488 │ │ │ │ - strbeq r2, [r4, #-2960] @ 0xfffff470 │ │ │ │ + strbeq r2, [r4, #-2920] @ 0xfffff498 │ │ │ │ + strbeq r2, [r4, #-2944] @ 0xfffff480 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ b4298 <__cxa_atexit@plt+0xa7e40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -171918,15 +171918,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b414c <__cxa_atexit@plt+0xa7cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r2, [r4, #-2856] @ 0xfffff4d8 │ │ │ │ + strbeq r2, [r4, #-2840] @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b42cc <__cxa_atexit@plt+0xa7e74> │ │ │ │ ldr r7, [pc, #60] @ b42fc <__cxa_atexit@plt+0xa7ea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -171941,15 +171941,15 @@ │ │ │ │ beq b42f0 <__cxa_atexit@plt+0xa7e98> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b414c <__cxa_atexit@plt+0xa7cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r2, [r4, #-2760] @ 0xfffff538 │ │ │ │ + strbeq r2, [r4, #-2744] @ 0xfffff548 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b414c <__cxa_atexit@plt+0xa7cf4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -171961,16 +171961,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4, #-2656] @ 0xfffff5a0 │ │ │ │ - strbeq r2, [r4, #-2644] @ 0xfffff5ac │ │ │ │ + strbeq r2, [r4, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq r2, [r4, #-2628] @ 0xfffff5bc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -171980,20 +171980,20 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #20] │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r8, #12]! │ │ │ │ mov r9, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4, #-3316] @ 0xfffff30c │ │ │ │ + strbeq r2, [r4, #-3300] @ 0xfffff31c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b4404 <__cxa_atexit@plt+0xa7fac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -172006,24 +172006,24 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 400760 <__cxa_atexit@plt+0x3f4308> │ │ │ │ + b 400794 <__cxa_atexit@plt+0x3f433c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq r2, [r4, #-2472] @ 0xfffff658 │ │ │ │ + strbeq r2, [r4, #-2456] @ 0xfffff668 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b44b8 <__cxa_atexit@plt+0xa8060> │ │ │ │ ldr r7, [pc, #152] @ b44e0 <__cxa_atexit@plt+0xa8088> │ │ │ │ @@ -172061,19 +172061,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrbteq r1, [r8], #916 @ 0x394 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq r2, [r4, #-3440] @ 0xfffff290 │ │ │ │ + strbeq r2, [r4, #-3424] @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4558 <__cxa_atexit@plt+0xa8100> │ │ │ │ @@ -172094,17 +172094,17 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strbeq r2, [r4, #-3264] @ 0xfffff340 │ │ │ │ + strbeq r2, [r4, #-3248] @ 0xfffff350 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172117,15 +172117,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b45c0 <__cxa_atexit@plt+0xa8168> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq r2, [r4, #-3340] @ 0xfffff2f4 │ │ │ │ ldrbteq r1, [r8], #1492 @ 0x5d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -172139,15 +172139,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b4618 <__cxa_atexit@plt+0xa81c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4, #-3264] @ 0xfffff340 │ │ │ │ + strbeq r2, [r4, #-3248] @ 0xfffff350 │ │ │ │ ldrbteq r1, [r8], #1408 @ 0x580 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -172161,15 +172161,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b4670 <__cxa_atexit@plt+0xa8218> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4, #-3184] @ 0xfffff390 │ │ │ │ + strbeq r2, [r4, #-3168] @ 0xfffff3a0 │ │ │ │ ldrbteq r1, [r8], #1324 @ 0x52c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -172185,35 +172185,35 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b46d0 <__cxa_atexit@plt+0xa8278> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4, #-2908] @ 0xfffff4a4 │ │ │ │ + strbeq r2, [r4, #-2892] @ 0xfffff4b4 │ │ │ │ ldrbteq r1, [r8], #1232 @ 0x4d0 │ │ │ │ - strbeq fp, [r0], #1086 @ 0x43e │ │ │ │ + strbeq fp, [r0], #1598 @ 0x63e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #1156 @ 0x484 │ │ │ │ + strbeq fp, [r0], #1668 @ 0x684 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #1223 @ 0x4c7 │ │ │ │ + strbeq fp, [r0], #1735 @ 0x6c7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0], #1301 @ 0x515 │ │ │ │ + strbeq fp, [r0], #1813 @ 0x715 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -172394,16 +172394,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b4a14 <__cxa_atexit@plt+0xa85bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq r2, [r4, #-968] @ 0xfffffc38 │ │ │ │ - strbeq r2, [r4, #-904] @ 0xfffffc78 │ │ │ │ + strbeq r2, [r4, #-952] @ 0xfffffc48 │ │ │ │ + strbeq r2, [r4, #-888] @ 0xfffffc88 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ b4a78 <__cxa_atexit@plt+0xa8620> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -172421,28 +172421,28 @@ │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r2, [r4, #-812] @ 0xfffffcd4 │ │ │ │ + strbeq r2, [r4, #-796] @ 0xfffffce4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ b4ab0 <__cxa_atexit@plt+0xa8658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r4, #-752] @ 0xfffffd10 │ │ │ │ + strbeq r2, [r4, #-736] @ 0xfffffd20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b4b0c <__cxa_atexit@plt+0xa86b4> │ │ │ │ ldr r2, [pc, #64] @ b4b14 <__cxa_atexit@plt+0xa86bc> │ │ │ │ @@ -172453,38 +172453,38 @@ │ │ │ │ beq b4b00 <__cxa_atexit@plt+0xa86a8> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [pc, #40] @ b4b1c <__cxa_atexit@plt+0xa86c4> │ │ │ │ ldrne r8, [pc, r8] │ │ │ │ ldreq r8, [pc, #28] @ b4b18 <__cxa_atexit@plt+0xa86c0> │ │ │ │ ldreq r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r2, [r4, #-676] @ 0xfffffd5c │ │ │ │ - strbeq r2, [r4, #-688] @ 0xfffffd50 │ │ │ │ + strbeq r2, [r4, #-660] @ 0xfffffd6c │ │ │ │ + strbeq r2, [r4, #-672] @ 0xfffffd60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r5, r7, #3 │ │ │ │ ldr r2, [pc, #24] @ b4b54 <__cxa_atexit@plt+0xa86fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r5, #2 │ │ │ │ ldr r8, [pc, #16] @ b4b58 <__cxa_atexit@plt+0xa8700> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - strbeq r2, [r4, #-612] @ 0xfffffd9c │ │ │ │ - strbeq r2, [r4, #-604] @ 0xfffffda4 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r2, [r4, #-596] @ 0xfffffdac │ │ │ │ + strbeq r2, [r4, #-588] @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b4be4 <__cxa_atexit@plt+0xa878c> │ │ │ │ @@ -172510,27 +172510,27 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ ldr r3, [pc, #60] @ b4c10 <__cxa_atexit@plt+0xa87b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r8, r6, #3 │ │ │ │ sub sl, r6, #14 │ │ │ │ - b 400948 <__cxa_atexit@plt+0x3f44f0> │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ mov r6, r3 │ │ │ │ b b4bf4 <__cxa_atexit@plt+0xa879c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq r2, [r4, #-504] @ 0xfffffe08 │ │ │ │ - strbeq r2, [r4, #-508] @ 0xfffffe04 │ │ │ │ - strbeq r2, [r4, #-500] @ 0xfffffe0c │ │ │ │ + strbeq r2, [r4, #-488] @ 0xfffffe18 │ │ │ │ + strbeq r2, [r4, #-492] @ 0xfffffe14 │ │ │ │ strbeq r2, [r4, #-484] @ 0xfffffe1c │ │ │ │ + strbeq r2, [r4, #-468] @ 0xfffffe2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b4cbc <__cxa_atexit@plt+0xa8864> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -172561,36 +172561,36 @@ │ │ │ │ str r3, [r2, #20] │ │ │ │ str r2, [r2, #24] │ │ │ │ tst r7, #3 │ │ │ │ beq b4cb0 <__cxa_atexit@plt+0xa8858> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 7040e4 <__cxa_atexit@plt+0x6f7c8c> │ │ │ │ + b 90fef0 <__cxa_atexit@plt+0x903a98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - strbeq r2, [r4, #-312] @ 0xfffffec8 │ │ │ │ - strbeq r2, [r4, #-1596] @ 0xfffff9c4 │ │ │ │ - strbeq r2, [r4, #-292] @ 0xfffffedc │ │ │ │ + strbeq r2, [r4, #-296] @ 0xfffffed8 │ │ │ │ + strbeq r2, [r4, #-1580] @ 0xfffff9d4 │ │ │ │ + strbeq r2, [r4, #-276] @ 0xfffffeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 7040e4 <__cxa_atexit@plt+0x6f7c8c> │ │ │ │ + b 90fef0 <__cxa_atexit@plt+0x903a98> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172615,16 +172615,16 @@ │ │ │ │ ldr r7, [pc, #28] @ b4d8c <__cxa_atexit@plt+0xa8934> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strbeq r2, [r4, #-124] @ 0xffffff84 │ │ │ │ - strbeq r2, [r4, #-100] @ 0xffffff9c │ │ │ │ + strbeq r2, [r4, #-108] @ 0xffffff94 │ │ │ │ + strbeq r2, [r4, #-84] @ 0xffffffac │ │ │ │ ldrbteq r0, [r8], #3672 @ 0xe58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b4e30 <__cxa_atexit@plt+0xa89d8> │ │ │ │ @@ -172674,16 +172674,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq r0, [r8], #3456 @ 0xd80 │ │ │ │ ldrbteq r0, [r8], #3476 @ 0xd94 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq r1, [r4, #-4040] @ 0xfffff038 │ │ │ │ - strbeq r1, [r4, #-4016] @ 0xfffff050 │ │ │ │ + strbeq r1, [r4, #-4024] @ 0xfffff048 │ │ │ │ + strbeq r1, [r4, #-4000] @ 0xfffff060 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -172712,24 +172712,24 @@ │ │ │ │ ldr r7, [pc, #28] @ b4f10 <__cxa_atexit@plt+0xa8ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - strbeq r1, [r4, #-3832] @ 0xfffff108 │ │ │ │ - strbeq r1, [r4, #-3808] @ 0xfffff120 │ │ │ │ + strbeq r1, [r4, #-3816] @ 0xfffff118 │ │ │ │ + strbeq r1, [r4, #-3792] @ 0xfffff130 │ │ │ │ ldrbteq r0, [r8], #3284 @ 0xcd4 │ │ │ │ ldrbteq r0, [r8], #3252 @ 0xcb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ b4f30 <__cxa_atexit@plt+0xa8ad8> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r0, [r8], #3236 @ 0xca4 │ │ │ │ ldrbteq r0, [r8], #3220 @ 0xc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -172738,21 +172738,21 @@ │ │ │ │ ldr r3, [pc, #40] @ b4f84 <__cxa_atexit@plt+0xa8b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ b4f88 <__cxa_atexit@plt+0xa8b30> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - strbeq sl, [r0], #3528 @ 0xdc8 │ │ │ │ + strbeq sl, [r0], #4040 @ 0xfc8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172760,31 +172760,31 @@ │ │ │ │ ldr r3, [pc, #48] @ b4fe4 <__cxa_atexit@plt+0xa8b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ b4fe8 <__cxa_atexit@plt+0xa8b90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b eecd4 <__cxa_atexit@plt+0xe287c> │ │ │ │ + b 2fa060 <__cxa_atexit@plt+0x2edc08> │ │ │ │ ldr r7, [pc, #24] @ b4fec <__cxa_atexit@plt+0xa8b94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r2, [r4, #-760] @ 0xfffffd08 │ │ │ │ + strbeq r2, [r4, #-744] @ 0xfffffd18 │ │ │ │ ldrbteq r0, [r8], #3088 @ 0xc10 │ │ │ │ ldrbteq r0, [r8], #3068 @ 0xbfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ b500c <__cxa_atexit@plt+0xa8bb4> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq r0, [r8], #3052 @ 0xbec │ │ │ │ ldrbteq r0, [r8], #3036 @ 0xbdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -172793,21 +172793,21 @@ │ │ │ │ ldr r3, [pc, #40] @ b5060 <__cxa_atexit@plt+0xa8c08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ b5064 <__cxa_atexit@plt+0xa8c0c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - strbeq sl, [r0], #3283 @ 0xcd3 │ │ │ │ + strbeq sl, [r0], #3795 @ 0xed3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -172815,23 +172815,23 @@ │ │ │ │ ldr r3, [pc, #48] @ b50c0 <__cxa_atexit@plt+0xa8c68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ b50c4 <__cxa_atexit@plt+0xa8c6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b eecd4 <__cxa_atexit@plt+0xe287c> │ │ │ │ + b 2fa060 <__cxa_atexit@plt+0x2edc08> │ │ │ │ ldr r7, [pc, #24] @ b50c8 <__cxa_atexit@plt+0xa8c70> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strbeq r2, [r4, #-540] @ 0xfffffde4 │ │ │ │ + strbeq r2, [r4, #-524] @ 0xfffffdf4 │ │ │ │ ldrbteq r0, [r8], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5110 <__cxa_atexit@plt+0xa8cb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -172848,15 +172848,15 @@ │ │ │ │ b b51bc <__cxa_atexit@plt+0xa8d64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r4, #-3232] @ 0xfffff360 │ │ │ │ + strbeq r1, [r4, #-3216] @ 0xfffff370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5170 <__cxa_atexit@plt+0xa8d18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -172872,15 +172872,15 @@ │ │ │ │ b b51bc <__cxa_atexit@plt+0xa8d64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r4, #-3136] @ 0xfffff3c0 │ │ │ │ + strbeq r1, [r4, #-3120] @ 0xfffff3d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b51b4 <__cxa_atexit@plt+0xa8d5c> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -173004,22 +173004,22 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strbeq r1, [r4, #-2656] @ 0xfffff5a0 │ │ │ │ - strbeq r1, [r4, #-2612] @ 0xfffff5cc │ │ │ │ - strbeq r1, [r4, #-2676] @ 0xfffff58c │ │ │ │ + strbeq r1, [r4, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq r1, [r4, #-2596] @ 0xfffff5dc │ │ │ │ + strbeq r1, [r4, #-2660] @ 0xfffff59c │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strbeq r1, [r4, #-2720] @ 0xfffff560 │ │ │ │ - strbeq r1, [r4, #-2672] @ 0xfffff590 │ │ │ │ + strbeq r1, [r4, #-2704] @ 0xfffff570 │ │ │ │ + strbeq r1, [r4, #-2656] @ 0xfffff5a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -173056,15 +173056,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b b5478 <__cxa_atexit@plt+0xa9020> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r4, #-2368] @ 0xfffff6c0 │ │ │ │ + strbeq r1, [r4, #-2352] @ 0xfffff6d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b5534 <__cxa_atexit@plt+0xa90dc> │ │ │ │ ldr r3, [pc, #184] @ b5544 <__cxa_atexit@plt+0xa90ec> │ │ │ │ @@ -173095,15 +173095,15 @@ │ │ │ │ ldr r3, [pc, #100] @ b5554 <__cxa_atexit@plt+0xa90fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #92] @ b5558 <__cxa_atexit@plt+0xa9100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ b5560 <__cxa_atexit@plt+0xa9108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -173115,18 +173115,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - strbeq r1, [r4, #-3536] @ 0xfffff230 │ │ │ │ - strbeq r1, [r4, #-3528] @ 0xfffff238 │ │ │ │ + strbeq r1, [r4, #-3520] @ 0xfffff240 │ │ │ │ + strbeq r1, [r4, #-3512] @ 0xfffff248 │ │ │ │ ldrbteq r0, [r8], #1760 @ 0x6e0 │ │ │ │ - strbeq r1, [r4, #-2200] @ 0xfffff768 │ │ │ │ + strbeq r1, [r4, #-2184] @ 0xfffff778 │ │ │ │ ldrbteq r0, [r8], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b55e4 <__cxa_atexit@plt+0xa918c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -173150,28 +173150,28 @@ │ │ │ │ ldr r3, [pc, #64] @ b560c <__cxa_atexit@plt+0xa91b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ b5610 <__cxa_atexit@plt+0xa91b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r7, [pc, #40] @ b5614 <__cxa_atexit@plt+0xa91bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq r1, [r4, #-3316] @ 0xfffff30c │ │ │ │ - strbeq r1, [r4, #-3308] @ 0xfffff314 │ │ │ │ - strbeq r1, [r4, #-1996] @ 0xfffff834 │ │ │ │ + strbeq r1, [r4, #-3300] @ 0xfffff31c │ │ │ │ + strbeq r1, [r4, #-3292] @ 0xfffff324 │ │ │ │ + strbeq r1, [r4, #-1980] @ 0xfffff844 │ │ │ │ ldrbteq r0, [r8], #1532 @ 0x5fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ b5670 <__cxa_atexit@plt+0xa9218> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -173183,38 +173183,38 @@ │ │ │ │ ldr r3, [pc, #40] @ b5678 <__cxa_atexit@plt+0xa9220> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ b567c <__cxa_atexit@plt+0xa9224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r1, [r4, #-3184] @ 0xfffff390 │ │ │ │ - strbeq r1, [r4, #-3176] @ 0xfffff398 │ │ │ │ + strbeq r1, [r4, #-3168] @ 0xfffff3a0 │ │ │ │ + strbeq r1, [r4, #-3160] @ 0xfffff3a8 │ │ │ │ ldrbteq r0, [r8], #1428 @ 0x594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b56b8 <__cxa_atexit@plt+0xa9260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ b56bc <__cxa_atexit@plt+0xa9264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ b56c0 <__cxa_atexit@plt+0xa9268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r1, [r4, #-3104] @ 0xfffff3e0 │ │ │ │ - strbeq r1, [r4, #-3096] @ 0xfffff3e8 │ │ │ │ + strbeq r1, [r4, #-3088] @ 0xfffff3f0 │ │ │ │ + strbeq r1, [r4, #-3080] @ 0xfffff3f8 │ │ │ │ ldrbteq r0, [r8], #1360 @ 0x550 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ b5708 <__cxa_atexit@plt+0xa92b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -173282,15 +173282,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #44] @ b5828 <__cxa_atexit@plt+0xa93d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ b b5810 <__cxa_atexit@plt+0xa93b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -173339,17 +173339,17 @@ │ │ │ │ ldr r3, [pc, #24] @ b58d8 <__cxa_atexit@plt+0xa9480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #16] @ b58dc <__cxa_atexit@plt+0xa9484> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + strbeq r1, [r4, #-1228] @ 0xfffffb34 │ │ │ │ strbeq r1, [r4, #-1244] @ 0xfffffb24 │ │ │ │ - strbeq r1, [r4, #-1260] @ 0xfffffb14 │ │ │ │ ldrbteq r0, [r8], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b593c <__cxa_atexit@plt+0xa94e4> │ │ │ │ @@ -173364,25 +173364,25 @@ │ │ │ │ ldr r1, [pc, #60] @ b5960 <__cxa_atexit@plt+0xa9508> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbeq sl, [r0], #922 @ 0x39a │ │ │ │ - strbeq r1, [r4, #-1132] @ 0xfffffb94 │ │ │ │ + strbeq sl, [r0], #1434 @ 0x59a │ │ │ │ + strbeq r1, [r4, #-1116] @ 0xfffffba4 │ │ │ │ ldrbteq r0, [r8], #1044 @ 0x414 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5990 <__cxa_atexit@plt+0xa9538> │ │ │ │ @@ -173410,15 +173410,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [pc, #100] @ b5a54 <__cxa_atexit@plt+0xa95fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b e6704 <__cxa_atexit@plt+0xda2ac> │ │ │ │ + b 2f1a90 <__cxa_atexit@plt+0x2e5638> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173428,22 +173428,22 @@ │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #52] @ b5a5c <__cxa_atexit@plt+0xa9604> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - strbeq r1, [r4, #-2264] @ 0xfffff728 │ │ │ │ + strbeq r1, [r4, #-2248] @ 0xfffff738 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ ldrbteq r0, [r8], #796 @ 0x31c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173453,35 +173453,35 @@ │ │ │ │ ldr r2, [pc, #96] @ b5ae8 <__cxa_atexit@plt+0xa9690> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r8, [pc, #80] @ b5aec <__cxa_atexit@plt+0xa9694> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b e6704 <__cxa_atexit@plt+0xda2ac> │ │ │ │ + b 2f1a90 <__cxa_atexit@plt+0x2e5638> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b5adc <__cxa_atexit@plt+0xa9684> │ │ │ │ ldr r7, [pc, #52] @ b5af0 <__cxa_atexit@plt+0xa9698> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [pc, #44] @ b5af4 <__cxa_atexit@plt+0xa969c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r1, [r4, #-2092] @ 0xfffff7d4 │ │ │ │ + strbeq r1, [r4, #-2076] @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ ldrbteq r0, [r8], #644 @ 0x284 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173523,26 +173523,26 @@ │ │ │ │ ldr r6, [pc, #56] @ b5bd8 <__cxa_atexit@plt+0xa9780> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #20] @ b5bd4 <__cxa_atexit@plt+0xa977c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r1, [r4, #-584] @ 0xfffffdb8 │ │ │ │ - strbeq r1, [r4, #-736] @ 0xfffffd20 │ │ │ │ + strbeq r1, [r4, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r1, [r4, #-720] @ 0xfffffd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173555,16 +173555,16 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b5c3c <__cxa_atexit@plt+0xa97e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r4, #-516] @ 0xfffffdfc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r4, #-500] @ 0xfffffe0c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ ldrbteq r0, [r8], #316 @ 0x13c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -173586,44 +173586,44 @@ │ │ │ │ mov r7, fp │ │ │ │ b b5998 <__cxa_atexit@plt+0xa9540> │ │ │ │ ldr r3, [pc, #20] @ b5cb8 <__cxa_atexit@plt+0xa9860> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r4, #-320] @ 0xfffffec0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r4, #-304] @ 0xfffffed0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrbteq pc, [r7], #3820 @ 0xeec @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b5ce4 <__cxa_atexit@plt+0xa988c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r8, [pc, #12] @ b5ce8 <__cxa_atexit@plt+0xa9890> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq pc, [r7], #3796 @ 0xed4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ b5d08 <__cxa_atexit@plt+0xa98b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r4, #-304] @ 0xfffffed0 │ │ │ │ + strbeq r1, [r4, #-288] @ 0xfffffee0 │ │ │ │ ldrbteq pc, [r7], #3864 @ 0xf18 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ b5d28 <__cxa_atexit@plt+0xa98d0> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq pc, [r7], #3848 @ 0xf08 @ │ │ │ │ ldrbteq pc, [r7], #3832 @ 0xef8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -173639,25 +173639,25 @@ │ │ │ │ ldr r1, [pc, #60] @ b5dac <__cxa_atexit@plt+0xa9954> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - strbeq r9, [r0], #3968 @ 0xf80 │ │ │ │ - strbeq r1, [r4, #-32] @ 0xffffffe0 │ │ │ │ + strbeq sl, [r0], #384 @ 0x180 │ │ │ │ + strbeq r1, [r4, #-16] │ │ │ │ ldrbteq pc, [r7], #3876 @ 0xf24 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5e44 <__cxa_atexit@plt+0xa99ec> │ │ │ │ ldr r2, [pc, #124] @ b5e4c <__cxa_atexit@plt+0xa99f4> │ │ │ │ @@ -173683,15 +173683,15 @@ │ │ │ │ str r2, [r3, #-12]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq b5e38 <__cxa_atexit@plt+0xa99e0> │ │ │ │ mov r8, r7 │ │ │ │ - b 28edd4 <__cxa_atexit@plt+0x28297c> │ │ │ │ + b 49b368 <__cxa_atexit@plt+0x48ef10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -173714,15 +173714,15 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq b5ebc <__cxa_atexit@plt+0xa9a64> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 28edd4 <__cxa_atexit@plt+0x28297c> │ │ │ │ + b 49b368 <__cxa_atexit@plt+0x48ef10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -173739,33 +173739,33 @@ │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq b5f18 <__cxa_atexit@plt+0xa9ac0> │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 28edd4 <__cxa_atexit@plt+0x28297c> │ │ │ │ + b 49b368 <__cxa_atexit@plt+0x48ef10> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq pc, [r7], #3500 @ 0xdac @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 28edd4 <__cxa_atexit@plt+0x28297c> │ │ │ │ + b 49b368 <__cxa_atexit@plt+0x48ef10> │ │ │ │ ldrbteq pc, [r7], #3432 @ 0xd68 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 28ee70 <__cxa_atexit@plt+0x282a18> │ │ │ │ + b 49b404 <__cxa_atexit@plt+0x48efac> │ │ │ │ ldrbteq pc, [r7], #3252 @ 0xcb4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5f94 <__cxa_atexit@plt+0xa9b3c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -173773,15 +173773,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b b5478 <__cxa_atexit@plt+0xa9020> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r4, #-3596] @ 0xfffff1f4 │ │ │ │ + strbeq r0, [r4, #-3580] @ 0xfffff204 │ │ │ │ ldrbteq pc, [r7], #3280 @ 0xcd0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b6018 <__cxa_atexit@plt+0xa9bc0> │ │ │ │ @@ -173810,15 +173810,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r4, #-3524] @ 0xfffff23c │ │ │ │ + strbeq r0, [r4, #-3508] @ 0xfffff24c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq pc, [r7], #3124 @ 0xc34 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -173867,27 +173867,27 @@ │ │ │ │ ldr r3, [pc, #64] @ b6140 <__cxa_atexit@plt+0xa9ce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ b6144 <__cxa_atexit@plt+0xa9cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r1, [r4, #-460] @ 0xfffffe34 │ │ │ │ - strbeq r1, [r4, #-440] @ 0xfffffe48 │ │ │ │ + strbeq r1, [r4, #-444] @ 0xfffffe44 │ │ │ │ + strbeq r1, [r4, #-424] @ 0xfffffe58 │ │ │ │ ldrbteq pc, [r7], #2856 @ 0xb28 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ b61a0 <__cxa_atexit@plt+0xa9d48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -173899,38 +173899,38 @@ │ │ │ │ ldr r3, [pc, #40] @ b61a8 <__cxa_atexit@plt+0xa9d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ b61ac <__cxa_atexit@plt+0xa9d54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r1, [r4, #-332] @ 0xfffffeb4 │ │ │ │ - strbeq r1, [r4, #-312] @ 0xfffffec8 │ │ │ │ + strbeq r1, [r4, #-316] @ 0xfffffec4 │ │ │ │ + strbeq r1, [r4, #-296] @ 0xfffffed8 │ │ │ │ ldrbteq pc, [r7], #2752 @ 0xac0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b61e8 <__cxa_atexit@plt+0xa9d90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ b61ec <__cxa_atexit@plt+0xa9d94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ b61f0 <__cxa_atexit@plt+0xa9d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r1, [r4, #-252] @ 0xffffff04 │ │ │ │ - strbeq r1, [r4, #-232] @ 0xffffff18 │ │ │ │ + strbeq r1, [r4, #-236] @ 0xffffff14 │ │ │ │ + strbeq r1, [r4, #-216] @ 0xffffff28 │ │ │ │ ldrbteq pc, [r7], #2684 @ 0xa7c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ b6238 <__cxa_atexit@plt+0xa9de0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -174003,15 +174003,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #44] @ b636c <__cxa_atexit@plt+0xa9f14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ b b6354 <__cxa_atexit@plt+0xa9efc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -174102,15 +174102,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - strbeq r0, [r4, #-2404] @ 0xfffff69c │ │ │ │ + strbeq r0, [r4, #-2388] @ 0xfffff6ac │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ ldrbteq pc, [r7], #1940 @ 0x794 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -174141,15 +174141,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r4, #-2200] @ 0xfffff768 │ │ │ │ + strbeq r0, [r4, #-2184] @ 0xfffff778 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq pc, [r7], #1784 @ 0x6f8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -174198,27 +174198,27 @@ │ │ │ │ ldr r3, [pc, #64] @ b666c <__cxa_atexit@plt+0xaa214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ b6670 <__cxa_atexit@plt+0xaa218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r0, [r4, #-3236] @ 0xfffff35c │ │ │ │ - strbeq r0, [r4, #-3212] @ 0xfffff374 │ │ │ │ + strbeq r0, [r4, #-3220] @ 0xfffff36c │ │ │ │ + strbeq r0, [r4, #-3196] @ 0xfffff384 │ │ │ │ ldrbteq pc, [r7], #1516 @ 0x5ec @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ b66cc <__cxa_atexit@plt+0xaa274> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -174230,38 +174230,38 @@ │ │ │ │ ldr r3, [pc, #40] @ b66d4 <__cxa_atexit@plt+0xaa27c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ b66d8 <__cxa_atexit@plt+0xaa280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r0, [r4, #-3108] @ 0xfffff3dc │ │ │ │ - strbeq r0, [r4, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq r0, [r4, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq r0, [r4, #-3068] @ 0xfffff404 │ │ │ │ ldrbteq pc, [r7], #1412 @ 0x584 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b6714 <__cxa_atexit@plt+0xaa2bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ b6718 <__cxa_atexit@plt+0xaa2c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ b671c <__cxa_atexit@plt+0xaa2c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r0, [r4, #-3028] @ 0xfffff42c │ │ │ │ - strbeq r0, [r4, #-3004] @ 0xfffff444 │ │ │ │ + strbeq r0, [r4, #-3012] @ 0xfffff43c │ │ │ │ + strbeq r0, [r4, #-2988] @ 0xfffff454 │ │ │ │ ldrbteq pc, [r7], #1344 @ 0x540 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ b6764 <__cxa_atexit@plt+0xaa30c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -174334,15 +174334,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #44] @ b6898 <__cxa_atexit@plt+0xaa440> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ b b6880 <__cxa_atexit@plt+0xaa428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -174433,15 +174433,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - strbeq r0, [r4, #-1080] @ 0xfffffbc8 │ │ │ │ + strbeq r0, [r4, #-1064] @ 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ ldrbteq pc, [r7], #600 @ 0x258 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -174472,15 +174472,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r4, #-876] @ 0xfffffc94 │ │ │ │ + strbeq r0, [r4, #-860] @ 0xfffffca4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq pc, [r7], #444 @ 0x1bc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -174529,27 +174529,27 @@ │ │ │ │ ldr r3, [pc, #64] @ b6b98 <__cxa_atexit@plt+0xaa740> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ b6b9c <__cxa_atexit@plt+0xaa744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq r0, [r4, #-1916] @ 0xfffff884 │ │ │ │ - strbeq r0, [r4, #-1888] @ 0xfffff8a0 │ │ │ │ + strbeq r0, [r4, #-1900] @ 0xfffff894 │ │ │ │ + strbeq r0, [r4, #-1872] @ 0xfffff8b0 │ │ │ │ ldrbteq pc, [r7], #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ b6bf8 <__cxa_atexit@plt+0xaa7a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -174561,38 +174561,38 @@ │ │ │ │ ldr r3, [pc, #40] @ b6c00 <__cxa_atexit@plt+0xaa7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ b6c04 <__cxa_atexit@plt+0xaa7ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r0, [r4, #-1788] @ 0xfffff904 │ │ │ │ - strbeq r0, [r4, #-1760] @ 0xfffff920 │ │ │ │ + strbeq r0, [r4, #-1772] @ 0xfffff914 │ │ │ │ + strbeq r0, [r4, #-1744] @ 0xfffff930 │ │ │ │ ldrbteq pc, [r7], #72 @ 0x48 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b6c40 <__cxa_atexit@plt+0xaa7e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ b6c44 <__cxa_atexit@plt+0xaa7ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ b6c48 <__cxa_atexit@plt+0xaa7f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r0, [r4, #-1708] @ 0xfffff954 │ │ │ │ - strbeq r0, [r4, #-1680] @ 0xfffff970 │ │ │ │ + strbeq r0, [r4, #-1692] @ 0xfffff964 │ │ │ │ + strbeq r0, [r4, #-1664] @ 0xfffff980 │ │ │ │ ldrbteq pc, [r7], #4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ b6c90 <__cxa_atexit@plt+0xaa838> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -174665,15 +174665,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #44] @ b6dc4 <__cxa_atexit@plt+0xaa96c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ b b6dac <__cxa_atexit@plt+0xaa954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -174764,15 +174764,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - strbeq pc, [r3, #-3852] @ 0xfffff0f4 @ │ │ │ │ + strbeq pc, [r3, #-3836] @ 0xfffff104 @ │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ ldrbteq lr, [r7], #3452 @ 0xd7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -174790,15 +174790,15 @@ │ │ │ │ b b6f90 <__cxa_atexit@plt+0xaab38> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq pc, [r3, #-3644] @ 0xfffff1c4 @ │ │ │ │ + strbeq pc, [r3, #-3628] @ 0xfffff1d4 @ │ │ │ │ ldrbteq lr, [r7], #3356 @ 0xd1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -174838,32 +174838,32 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #80] @ b7084 <__cxa_atexit@plt+0xaac2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5], #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq r0, [r4, #-684] @ 0xfffffd54 │ │ │ │ - strbeq r0, [r4, #-656] @ 0xfffffd70 │ │ │ │ + strbeq r0, [r4, #-668] @ 0xfffffd64 │ │ │ │ + strbeq r0, [r4, #-640] @ 0xfffffd80 │ │ │ │ ldrbteq lr, [r7], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b70e4 <__cxa_atexit@plt+0xaac8c> │ │ │ │ ldr r3, [pc, #88] @ b7100 <__cxa_atexit@plt+0xaaca8> │ │ │ │ @@ -174878,43 +174878,43 @@ │ │ │ │ ldr r3, [pc, #60] @ b7108 <__cxa_atexit@plt+0xaacb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ b710c <__cxa_atexit@plt+0xaacb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq r0, [r4, #-520] @ 0xfffffdf8 │ │ │ │ - strbeq r0, [r4, #-492] @ 0xfffffe14 │ │ │ │ + strbeq r0, [r4, #-504] @ 0xfffffe08 │ │ │ │ + strbeq r0, [r4, #-476] @ 0xfffffe24 │ │ │ │ ldrbteq lr, [r7], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b7148 <__cxa_atexit@plt+0xaacf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ b714c <__cxa_atexit@plt+0xaacf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ b7150 <__cxa_atexit@plt+0xaacf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 3975fc <__cxa_atexit@plt+0x38b1a4> │ │ │ │ + b 5a3b90 <__cxa_atexit@plt+0x597738> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r0, [r4, #-420] @ 0xfffffe5c │ │ │ │ - strbeq r0, [r4, #-392] @ 0xfffffe78 │ │ │ │ + strbeq r0, [r4, #-404] @ 0xfffffe6c │ │ │ │ + strbeq r0, [r4, #-376] @ 0xfffffe88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ b7194 <__cxa_atexit@plt+0xaad3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b718c <__cxa_atexit@plt+0xaad34> │ │ │ │ @@ -175020,17 +175020,17 @@ │ │ │ │ ldr r3, [pc, #24] @ b731c <__cxa_atexit@plt+0xaaec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ b7320 <__cxa_atexit@plt+0xaaec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq lr, [r7], #2248 @ 0x8c8 │ │ │ │ - strbeq pc, [r3, #-2732] @ 0xfffff554 @ │ │ │ │ + strbeq pc, [r3, #-2716] @ 0xfffff564 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b737c <__cxa_atexit@plt+0xaaf24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -175044,49 +175044,49 @@ │ │ │ │ ldr r1, [pc, #60] @ b73a0 <__cxa_atexit@plt+0xaaf48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r8, [r0], #2364 @ 0x93c │ │ │ │ - strbeq pc, [r3, #-2604] @ 0xfffff5d4 @ │ │ │ │ + strbeq r8, [r0], #2876 @ 0xb3c │ │ │ │ + strbeq pc, [r3, #-2588] @ 0xfffff5e4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b73dc <__cxa_atexit@plt+0xaaf84> │ │ │ │ ldr r2, [pc, #36] @ b73e4 <__cxa_atexit@plt+0xaaf8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ b73e8 <__cxa_atexit@plt+0xaaf90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4006e0 <__cxa_atexit@plt+0x3f4288> │ │ │ │ + b 400714 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r7], #2052 @ 0x804 │ │ │ │ - strbeq pc, [r3, #-2504] @ 0xfffff638 @ │ │ │ │ + strbeq pc, [r3, #-2488] @ 0xfffff648 @ │ │ │ │ ldrbteq lr, [r7], #2136 @ 0x858 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 2a76b0 <__cxa_atexit@plt+0x29b258> │ │ │ │ + b 4b3c44 <__cxa_atexit@plt+0x4a77ec> │ │ │ │ ldrbteq lr, [r7], #2096 @ 0x830 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -175110,22 +175110,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 400588 <__cxa_atexit@plt+0x3f4130> │ │ │ │ + b 4005bc <__cxa_atexit@plt+0x3f4164> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r3, #-2428] @ 0xfffff684 @ │ │ │ │ - strbeq pc, [r3, #-2548] @ 0xfffff60c @ │ │ │ │ - strbeq pc, [r3, #-2544] @ 0xfffff610 @ │ │ │ │ + strbeq pc, [r3, #-2412] @ 0xfffff694 @ │ │ │ │ + strbeq pc, [r3, #-2532] @ 0xfffff61c @ │ │ │ │ + strbeq pc, [r3, #-2528] @ 0xfffff620 @ │ │ │ │ ldrbteq lr, [r7], #2336 @ 0x920 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -175173,15 +175173,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #196] @ b7630 <__cxa_atexit@plt+0xab1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #188] @ b7634 <__cxa_atexit@plt+0xab1dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r3, [pc, #160] @ b7628 <__cxa_atexit@plt+0xab1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ b b8514 <__cxa_atexit@plt+0xac0bc> │ │ │ │ ldr r2, [pc, #132] @ b7620 <__cxa_atexit@plt+0xab1c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -175201,34 +175201,34 @@ │ │ │ │ ldr r1, [pc, #104] @ b7640 <__cxa_atexit@plt+0xab1e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r7, [pc, #64] @ b7638 <__cxa_atexit@plt+0xab1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #24] @ b7624 <__cxa_atexit@plt+0xab1cc> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r3, #-2192] @ 0xfffff770 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r3, #-2176] @ 0xfffff780 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq pc, [r3, #-2304] @ 0xfffff700 @ │ │ │ │ - strbeq pc, [r3, #-2296] @ 0xfffff708 @ │ │ │ │ - strbeq pc, [r3, #-1984] @ 0xfffff840 @ │ │ │ │ + strbeq pc, [r3, #-2288] @ 0xfffff710 @ │ │ │ │ + strbeq pc, [r3, #-2280] @ 0xfffff718 @ │ │ │ │ + strbeq pc, [r3, #-1968] @ 0xfffff850 @ │ │ │ │ @ instruction: 0xffffe764 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ ldrbteq lr, [r7], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ b768c <__cxa_atexit@plt+0xab234> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -175238,30 +175238,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ b7690 <__cxa_atexit@plt+0xab238> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4005a8 <__cxa_atexit@plt+0x3f4150> │ │ │ │ + b 4005dc <__cxa_atexit@plt+0x3f4184> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq lr, [r7], #1824 @ 0x720 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ b76c0 <__cxa_atexit@plt+0xab268> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 4005a8 <__cxa_atexit@plt+0x3f4150> │ │ │ │ + b 4005dc <__cxa_atexit@plt+0x3f4184> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq lr, [r7], #1776 @ 0x6f0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -175275,18 +175275,18 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 4005b0 <__cxa_atexit@plt+0x3f4158> │ │ │ │ + b 4005e4 <__cxa_atexit@plt+0x3f418c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrbteq lr, [r7], #1656 @ 0x678 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b774c <__cxa_atexit@plt+0xab2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -175316,16 +175316,16 @@ │ │ │ │ ldr r5, [pc, #24] @ b77bc <__cxa_atexit@plt+0xab364> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq pc, [r3, #-1584] @ 0xfffff9d0 @ │ │ │ │ - strbeq pc, [r3, #-1556] @ 0xfffff9ec @ │ │ │ │ + strbeq pc, [r3, #-1568] @ 0xfffff9e0 @ │ │ │ │ + strbeq pc, [r3, #-1540] @ 0xfffff9fc @ │ │ │ │ ldrbteq lr, [r7], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -175341,29 +175341,29 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r7, [pc, #44] @ b7854 <__cxa_atexit@plt+0xab3fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ b7850 <__cxa_atexit@plt+0xab3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - strbeq pc, [r3, #-1424] @ 0xfffffa70 @ │ │ │ │ + strbeq pc, [r3, #-1408] @ 0xfffffa80 @ │ │ │ │ @ instruction: 0xffffe53c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq lr, [r7], #1332 @ 0x534 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r2, [pc, #76] @ b78c4 <__cxa_atexit@plt+0xab46c> │ │ │ │ @@ -175384,16 +175384,16 @@ │ │ │ │ ldr r5, [pc, #24] @ b78cc <__cxa_atexit@plt+0xab474> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq pc, [r3, #-1312] @ 0xfffffae0 @ │ │ │ │ - strbeq pc, [r3, #-1284] @ 0xfffffafc @ │ │ │ │ + strbeq pc, [r3, #-1296] @ 0xfffffaf0 @ │ │ │ │ + strbeq pc, [r3, #-1268] @ 0xfffffb0c @ │ │ │ │ ldrbteq lr, [r7], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -175409,29 +175409,29 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r7, [pc, #44] @ b7964 <__cxa_atexit@plt+0xab50c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ b7960 <__cxa_atexit@plt+0xab508> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq pc, [r3, #-1152] @ 0xfffffb80 @ │ │ │ │ + strbeq pc, [r3, #-1136] @ 0xfffffb90 @ │ │ │ │ @ instruction: 0xffffe42c │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq lr, [r7], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -175446,45 +175446,45 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r3, [pc, #24] @ b79e4 <__cxa_atexit@plt+0xab58c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffe398 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ ldrbteq lr, [r7], #868 @ 0x364 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b7a14 <__cxa_atexit@plt+0xab5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ b7a18 <__cxa_atexit@plt+0xab5c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + b 400564 <__cxa_atexit@plt+0x3f410c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq pc, [r3, #-1068] @ 0xfffffbd4 @ │ │ │ │ + strbeq pc, [r3, #-1052] @ 0xfffffbe4 @ │ │ │ │ ldrbteq lr, [r7], #800 @ 0x320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b7a3c <__cxa_atexit@plt+0xab5e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ + b 40058c <__cxa_atexit@plt+0x3f4134> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrbteq lr, [r7], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ b7aec <__cxa_atexit@plt+0xab694> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -175498,15 +175498,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #120] @ b7af8 <__cxa_atexit@plt+0xab6a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #112] @ b7afc <__cxa_atexit@plt+0xab6a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 4006e8 <__cxa_atexit@plt+0x3f4290> │ │ │ │ + b 40071c <__cxa_atexit@plt+0x3f42c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -175514,28 +175514,28 @@ │ │ │ │ ldr r3, [pc, #68] @ b7b00 <__cxa_atexit@plt+0xab6a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #56] @ b7b04 <__cxa_atexit@plt+0xab6ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b eecd4 <__cxa_atexit@plt+0xe287c> │ │ │ │ + b 2fa060 <__cxa_atexit@plt+0x2edc08> │ │ │ │ ldr r7, [pc, #20] @ b7af0 <__cxa_atexit@plt+0xab698> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq lr, [r7], #300 @ 0x12c │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq pc, [r3, #-892] @ 0xfffffc84 @ │ │ │ │ - strbeq pc, [r3, #-1272] @ 0xfffffb08 @ │ │ │ │ + strbeq pc, [r3, #-876] @ 0xfffffc94 @ │ │ │ │ + strbeq pc, [r3, #-1256] @ 0xfffffb18 @ │ │ │ │ @ instruction: 0xffffd55c │ │ │ │ - strbeq pc, [r3, #-2032] @ 0xfffff810 @ │ │ │ │ + strbeq pc, [r3, #-2016] @ 0xfffff820 @ │ │ │ │ ldrbteq lr, [r7], #540 @ 0x21c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b7b4c <__cxa_atexit@plt+0xab6f4> │ │ │ │ @@ -175544,41 +175544,41 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #108] @ b7ba4 <__cxa_atexit@plt+0xab74c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #100] @ b7ba8 <__cxa_atexit@plt+0xab750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 4006e8 <__cxa_atexit@plt+0x3f4290> │ │ │ │ + b 40071c <__cxa_atexit@plt+0x3f42c4> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b7b84 <__cxa_atexit@plt+0xab72c> │ │ │ │ ldr r3, [pc, #64] @ b7bac <__cxa_atexit@plt+0xab754> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #52] @ b7bb0 <__cxa_atexit@plt+0xab758> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b eecd4 <__cxa_atexit@plt+0xe287c> │ │ │ │ + b 2fa060 <__cxa_atexit@plt+0x2edc08> │ │ │ │ ldr r7, [pc, #16] @ b7b9c <__cxa_atexit@plt+0xab744> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r7], #124 @ 0x7c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq pc, [r3, #-708] @ 0xfffffd3c @ │ │ │ │ - strbeq pc, [r3, #-1088] @ 0xfffffbc0 @ │ │ │ │ + strbeq pc, [r3, #-692] @ 0xfffffd4c @ │ │ │ │ + strbeq pc, [r3, #-1072] @ 0xfffffbd0 @ │ │ │ │ @ instruction: 0xffffd4ac │ │ │ │ - strbeq pc, [r3, #-1856] @ 0xfffff8c0 @ │ │ │ │ + strbeq pc, [r3, #-1840] @ 0xfffff8d0 @ │ │ │ │ ldrbteq lr, [r7], #348 @ 0x15c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ b7c04 <__cxa_atexit@plt+0xab7ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ b7c08 <__cxa_atexit@plt+0xab7b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -175590,20 +175590,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ stmda r5, {r0, r1, r2, r3} │ │ │ │ ldr r3, [pc, #28] @ b7c14 <__cxa_atexit@plt+0xab7bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r8, r7 │ │ │ │ - b 250ff4 <__cxa_atexit@plt+0x244b9c> │ │ │ │ + b 45d588 <__cxa_atexit@plt+0x451130> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq pc, [r3, #-1800] @ 0xfffff8f8 @ │ │ │ │ - strbeq pc, [r3, #-1792] @ 0xfffff900 @ │ │ │ │ strbeq pc, [r3, #-1784] @ 0xfffff908 @ │ │ │ │ - strbeq pc, [r3, #-888] @ 0xfffffc88 @ │ │ │ │ + strbeq pc, [r3, #-1776] @ 0xfffff910 @ │ │ │ │ + strbeq pc, [r3, #-1768] @ 0xfffff918 @ │ │ │ │ + strbeq pc, [r3, #-872] @ 0xfffffc98 @ │ │ │ │ ldrbteq lr, [r7], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #36] @ b7c5c <__cxa_atexit@plt+0xab804> │ │ │ │ @@ -175654,15 +175654,15 @@ │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r6, [pc, #112] @ b7d60 <__cxa_atexit@plt+0xab908> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ ldr r8, [pc, #104] @ b7d64 <__cxa_atexit@plt+0xab90c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ + b 30d968 <__cxa_atexit@plt+0x301510> │ │ │ │ ldr r3, [pc, #60] @ b7d48 <__cxa_atexit@plt+0xab8f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b7d20 <__cxa_atexit@plt+0xab8c8> │ │ │ │ b b7e84 <__cxa_atexit@plt+0xaba2c> │ │ │ │ @@ -175671,23 +175671,23 @@ │ │ │ │ ldr r7, [pc, #28] @ b7d4c <__cxa_atexit@plt+0xab8f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ - strbeq pc, [r3, #-176] @ 0xffffff50 @ │ │ │ │ - strbeq pc, [r3, #-1536] @ 0xfffffa00 @ │ │ │ │ - strbeq pc, [r3, #-1128] @ 0xfffffb98 @ │ │ │ │ - strbeq pc, [r3, #-1516] @ 0xfffffa14 @ │ │ │ │ + strbeq pc, [r3, #-160] @ 0xffffff60 @ │ │ │ │ + strbeq pc, [r3, #-1520] @ 0xfffffa10 @ │ │ │ │ + strbeq pc, [r3, #-1112] @ 0xfffffba8 @ │ │ │ │ + strbeq pc, [r3, #-1500] @ 0xfffffa24 @ │ │ │ │ ldrbteq sp, [r7], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -175713,27 +175713,27 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ b7e18 <__cxa_atexit@plt+0xab9c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #48] @ b7e1c <__cxa_atexit@plt+0xab9c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ + b 30d968 <__cxa_atexit@plt+0x301510> │ │ │ │ ldr r3, [pc, #40] @ b7e20 <__cxa_atexit@plt+0xab9c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff658 │ │ │ │ - strbeq lr, [r3, #-4032] @ 0xfffff040 │ │ │ │ - strbeq pc, [r3, #-1296] @ 0xfffffaf0 @ │ │ │ │ - strbeq pc, [r3, #-888] @ 0xfffffc88 @ │ │ │ │ - strbeq pc, [r3, #-1276] @ 0xfffffb04 @ │ │ │ │ + strbeq lr, [r3, #-4016] @ 0xfffff050 │ │ │ │ + strbeq pc, [r3, #-1280] @ 0xfffffb00 @ │ │ │ │ + strbeq pc, [r3, #-872] @ 0xfffffc98 @ │ │ │ │ + strbeq pc, [r3, #-1260] @ 0xfffffb14 @ │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrbteq sp, [r7], #3804 @ 0xedc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b7e5c <__cxa_atexit@plt+0xaba04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -175773,15 +175773,15 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r8, [r8, #20] │ │ │ │ str r1, [r8, #12]! │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + b 400594 <__cxa_atexit@plt+0x3f413c> │ │ │ │ ldr r6, [pc, #168] @ b7f90 <__cxa_atexit@plt+0xabb38> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b7f6c <__cxa_atexit@plt+0xabb14> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -175808,31 +175808,31 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #72] @ b7fa4 <__cxa_atexit@plt+0xabb4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #64] @ b7fa8 <__cxa_atexit@plt+0xabb50> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ + b 30d968 <__cxa_atexit@plt+0x301510> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xffffdea0 │ │ │ │ - strbeq lr, [r3, #-3652] @ 0xfffff1bc │ │ │ │ - strbeq pc, [r3, #-916] @ 0xfffffc6c @ │ │ │ │ - strbeq pc, [r3, #-508] @ 0xfffffe04 @ │ │ │ │ - strbeq pc, [r3, #-896] @ 0xfffffc80 @ │ │ │ │ + strbeq lr, [r3, #-3636] @ 0xfffff1cc │ │ │ │ + strbeq pc, [r3, #-900] @ 0xfffffc7c @ │ │ │ │ + strbeq pc, [r3, #-492] @ 0xfffffe14 @ │ │ │ │ + strbeq pc, [r3, #-880] @ 0xfffffc90 @ │ │ │ │ @ instruction: 0xfffff080 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -175845,15 +175845,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ ldrbteq sp, [r7], #3292 @ 0xcdc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -175878,24 +175878,24 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ b80a0 <__cxa_atexit@plt+0xabc48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #36] @ b80a4 <__cxa_atexit@plt+0xabc4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ + b 30d968 <__cxa_atexit@plt+0x301510> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffdd84 │ │ │ │ - strbeq lr, [r3, #-3372] @ 0xfffff2d4 │ │ │ │ - strbeq pc, [r3, #-636] @ 0xfffffd84 @ │ │ │ │ - strbeq pc, [r3, #-228] @ 0xffffff1c @ │ │ │ │ - strbeq pc, [r3, #-616] @ 0xfffffd98 @ │ │ │ │ + strbeq lr, [r3, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq pc, [r3, #-620] @ 0xfffffd94 @ │ │ │ │ + strbeq pc, [r3, #-212] @ 0xffffff2c @ │ │ │ │ + strbeq pc, [r3, #-600] @ 0xfffffda8 @ │ │ │ │ ldrbteq sp, [r7], #3092 @ 0xc14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ b80f4 <__cxa_atexit@plt+0xabc9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -175959,46 +175959,46 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #132] @ b823c <__cxa_atexit@plt+0xabde4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #124] @ b8240 <__cxa_atexit@plt+0xabde8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ + b 30d968 <__cxa_atexit@plt+0x301510> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b8208 <__cxa_atexit@plt+0xabdb0> │ │ │ │ ldr r3, [pc, #64] @ b8224 <__cxa_atexit@plt+0xabdcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r3, [pc, #52] @ b8228 <__cxa_atexit@plt+0xabdd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b eecd4 <__cxa_atexit@plt+0xe287c> │ │ │ │ + b 2fa060 <__cxa_atexit@plt+0x2edc08> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #16] @ b8220 <__cxa_atexit@plt+0xabdc8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r7], #2516 @ 0x9d4 │ │ │ │ @ instruction: 0xffffcd58 │ │ │ │ - strbeq pc, [r3, #-200] @ 0xffffff38 @ │ │ │ │ + strbeq pc, [r3, #-184] @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xffffdddc │ │ │ │ - strbeq lr, [r3, #-3048] @ 0xfffff418 │ │ │ │ - strbeq pc, [r3, #-312] @ 0xfffffec8 @ │ │ │ │ - strbeq lr, [r3, #-4000] @ 0xfffff060 │ │ │ │ - strbeq pc, [r3, #-292] @ 0xfffffedc @ │ │ │ │ + strbeq lr, [r3, #-3032] @ 0xfffff428 │ │ │ │ + strbeq pc, [r3, #-296] @ 0xfffffed8 @ │ │ │ │ + strbeq lr, [r3, #-3984] @ 0xfffff070 │ │ │ │ + strbeq pc, [r3, #-276] @ 0xfffffeec @ │ │ │ │ ldrbteq sp, [r7], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b8274 <__cxa_atexit@plt+0xabe1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -176053,18 +176053,18 @@ │ │ │ │ bhi b8340 <__cxa_atexit@plt+0xabee8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ b8348 <__cxa_atexit@plt+0xabef0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400950 <__cxa_atexit@plt+0x3f44f8> │ │ │ │ + b 40094c <__cxa_atexit@plt+0x3f44f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3, #-2656] @ 0xfffff5a0 │ │ │ │ + strbeq lr, [r3, #-2640] @ 0xfffff5b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b83a0 <__cxa_atexit@plt+0xabf48> │ │ │ │ ldr r3, [pc, #64] @ b83a8 <__cxa_atexit@plt+0xabf50> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -176075,34 +176075,34 @@ │ │ │ │ ldr r3, [pc, #44] @ b83ac <__cxa_atexit@plt+0xabf54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ b83b0 <__cxa_atexit@plt+0xabf58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400590 <__cxa_atexit@plt+0x3f4138> │ │ │ │ + b 4005c4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [r3, #-2768] @ 0xfffff530 │ │ │ │ + strbeq lr, [r3, #-2752] @ 0xfffff540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b83dc <__cxa_atexit@plt+0xabf84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ b83e0 <__cxa_atexit@plt+0xabf88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400590 <__cxa_atexit@plt+0x3f4138> │ │ │ │ + b 4005c4 <__cxa_atexit@plt+0x3f416c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [r3, #-2700] @ 0xfffff574 │ │ │ │ + strbeq lr, [r3, #-2684] @ 0xfffff584 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #140] @ b8480 <__cxa_atexit@plt+0xac028> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -176128,23 +176128,23 @@ │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400950 <__cxa_atexit@plt+0x3f44f8> │ │ │ │ + b 40094c <__cxa_atexit@plt+0x3f44f4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strbeq lr, [r3, #-2416] @ 0xfffff690 │ │ │ │ + strbeq lr, [r3, #-2400] @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b84e8 <__cxa_atexit@plt+0xac090> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -176161,21 +176161,21 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400950 <__cxa_atexit@plt+0x3f44f8> │ │ │ │ + b 40094c <__cxa_atexit@plt+0x3f44f4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - strbeq lr, [r3, #-2272] @ 0xfffff720 │ │ │ │ + strbeq lr, [r3, #-2256] @ 0xfffff730 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b855c <__cxa_atexit@plt+0xac104> │ │ │ │ @@ -176188,15 +176188,15 @@ │ │ │ │ ldr r1, [pc, #64] @ b8584 <__cxa_atexit@plt+0xac12c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 400958 <__cxa_atexit@plt+0x3f4500> │ │ │ │ + b 400954 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ mov r6, r3 │ │ │ │ b b856c <__cxa_atexit@plt+0xac114> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ b857c <__cxa_atexit@plt+0xac124> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -176209,38 +176209,38 @@ │ │ │ │ ldr r3, [pc, #24] @ b85b0 <__cxa_atexit@plt+0xac158> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ b85b4 <__cxa_atexit@plt+0xac15c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [r3, #-3400] @ 0xfffff2b8 │ │ │ │ + strbeq lr, [r3, #-3384] @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b85e0 <__cxa_atexit@plt+0xac188> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ b85e4 <__cxa_atexit@plt+0xac18c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [r3, #-2020] @ 0xfffff81c │ │ │ │ + strbeq lr, [r3, #-2004] @ 0xfffff82c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8608 <__cxa_atexit@plt+0xac1b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - strbeq lr, [r3, #-3320] @ 0xfffff308 │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + strbeq lr, [r3, #-3304] @ 0xfffff318 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -176253,15 +176253,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b8660 <__cxa_atexit@plt+0xac208> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3, #-2036] @ 0xfffff80c │ │ │ │ + strbeq lr, [r3, #-2020] @ 0xfffff81c │ │ │ │ ldrbteq sp, [r7], #2272 @ 0x8e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -176275,29 +176275,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b86b8 <__cxa_atexit@plt+0xac260> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3, #-3176] @ 0xfffff398 │ │ │ │ + strbeq lr, [r3, #-3160] @ 0xfffff3a8 │ │ │ │ ldrbteq sp, [r7], #2188 @ 0x88c │ │ │ │ - strbeq r7, [r0], #1983 @ 0x7bf │ │ │ │ + strbeq r7, [r0], #2495 @ 0x9bf │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r0], #2058 @ 0x80a │ │ │ │ + strbeq r7, [r0], #2570 @ 0xa0a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r0], #2143 @ 0x85f │ │ │ │ + strbeq r7, [r0], #2655 @ 0xa5f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -176337,15 +176337,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq lr, [r3, #-1580] @ 0xfffff9d4 │ │ │ │ + strbeq lr, [r3, #-1564] @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b b8740 <__cxa_atexit@plt+0xac2e8> │ │ │ │ andeq r0, r2, sp │ │ │ │ @@ -176398,18 +176398,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ b88a8 <__cxa_atexit@plt+0xac450> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r3, #-1460] @ 0xfffffa4c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r3, #-1444] @ 0xfffffa5c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [r3, #-1456] @ 0xfffffa50 │ │ │ │ + strbeq lr, [r3, #-1440] @ 0xfffffa60 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -176437,16 +176437,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b b8804 <__cxa_atexit@plt+0xac3ac> │ │ │ │ ldr r3, [pc, #20] @ b8944 <__cxa_atexit@plt+0xac4ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r3, #-1300] @ 0xfffffaec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r3, #-1284] @ 0xfffffafc │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b8984 <__cxa_atexit@plt+0xac52c> │ │ │ │ @@ -176454,68 +176454,68 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ b8994 <__cxa_atexit@plt+0xac53c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 400960 <__cxa_atexit@plt+0x3f4508> │ │ │ │ + b 40095c <__cxa_atexit@plt+0x3f4504> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r3, #-1064] @ 0xfffffbd8 │ │ │ │ - strbeq lr, [r3, #-1088] @ 0xfffffbc0 │ │ │ │ + strbeq lr, [r3, #-1048] @ 0xfffffbe8 │ │ │ │ + strbeq lr, [r3, #-1072] @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b8a0c <__cxa_atexit@plt+0xac5b4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b8a18 <__cxa_atexit@plt+0xac5c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq b8a04 <__cxa_atexit@plt+0xac5ac> │ │ │ │ ldr r3, [pc, #80] @ b8a2c <__cxa_atexit@plt+0xac5d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #68] @ b8a28 <__cxa_atexit@plt+0xac5d0> │ │ │ │ ldr r2, [pc, #72] @ b8a30 <__cxa_atexit@plt+0xac5d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ mvn r5, #7 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, sl │ │ │ │ - b 400960 <__cxa_atexit@plt+0x3f4508> │ │ │ │ + b 40095c <__cxa_atexit@plt+0x3f4504> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq lr, [r3, #-916] @ 0xfffffc6c │ │ │ │ + strbeq lr, [r3, #-900] @ 0xfffffc7c │ │ │ │ ldrbteq sp, [r7], #1348 @ 0x544 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b8aa0 <__cxa_atexit@plt+0xac648> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq b8a98 <__cxa_atexit@plt+0xac640> │ │ │ │ ldr r3, [pc, #64] @ b8aa8 <__cxa_atexit@plt+0xac650> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [pc, #60] @ b8aac <__cxa_atexit@plt+0xac654> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #56] @ b8ab0 <__cxa_atexit@plt+0xac658> │ │ │ │ @@ -176523,32 +176523,32 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ b8ab4 <__cxa_atexit@plt+0xac65c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r7], #1288 @ 0x508 │ │ │ │ ldrbteq sp, [r7], #1260 @ 0x4ec │ │ │ │ - strbeq lr, [r3, #-772] @ 0xfffffcfc │ │ │ │ - strbeq lr, [r3, #-2160] @ 0xfffff790 │ │ │ │ + strbeq lr, [r3, #-756] @ 0xfffffd0c │ │ │ │ + strbeq lr, [r3, #-2144] @ 0xfffff7a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #12] @ b8ad8 <__cxa_atexit@plt+0xac680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ - b 400960 <__cxa_atexit@plt+0x3f4508> │ │ │ │ - strbeq lr, [r3, #-748] @ 0xfffffd14 │ │ │ │ + b 40095c <__cxa_atexit@plt+0x3f4504> │ │ │ │ + strbeq lr, [r3, #-732] @ 0xfffffd24 │ │ │ │ ldrbteq sp, [r7], #1244 @ 0x4dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b8b30 <__cxa_atexit@plt+0xac6d8> │ │ │ │ @@ -176559,15 +176559,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq b8b28 <__cxa_atexit@plt+0xac6d0> │ │ │ │ ldr r3, [pc, #40] @ b8b40 <__cxa_atexit@plt+0xac6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -176575,15 +176575,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b8b68 <__cxa_atexit@plt+0xac710> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq sp, [r7], #1100 @ 0x44c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -176595,15 +176595,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [pc, #140] @ b8c34 <__cxa_atexit@plt+0xac7dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 400960 <__cxa_atexit@plt+0x3f4508> │ │ │ │ + b 40095c <__cxa_atexit@plt+0x3f4504> │ │ │ │ cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ bne b8bdc <__cxa_atexit@plt+0xac784> │ │ │ │ ldr r7, [pc, #92] @ b8c24 <__cxa_atexit@plt+0xac7cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #84] @ b8c28 <__cxa_atexit@plt+0xac7d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -176616,37 +176616,37 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ ldr r2, [pc, #68] @ b8c40 <__cxa_atexit@plt+0xac7e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r3, [pc, #24] @ b8c2c <__cxa_atexit@plt+0xac7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ ldrbteq sp, [r7], #968 @ 0x3c8 │ │ │ │ ldrbteq sp, [r7], #956 @ 0x3bc │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq lr, [r3, #-528] @ 0xfffffdf0 │ │ │ │ + strbeq lr, [r3, #-512] @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ ldrbteq sp, [r7], #880 @ 0x370 │ │ │ │ - strbeq lr, [r3, #-1788] @ 0xfffff904 │ │ │ │ + strbeq lr, [r3, #-1772] @ 0xfffff914 │ │ │ │ ldrbteq sp, [r7], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ b8c64 <__cxa_atexit@plt+0xac80c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq sp, [r7], #772 @ 0x304 │ │ │ │ ldrbteq sp, [r7], #848 @ 0x350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -176655,21 +176655,21 @@ │ │ │ │ ldr r3, [pc, #40] @ b8cb8 <__cxa_atexit@plt+0xac860> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ b8cbc <__cxa_atexit@plt+0xac864> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - strbeq r7, [r0], #1092 @ 0x444 │ │ │ │ + strbeq r7, [r0], #1604 @ 0x644 │ │ │ │ ldrbteq sp, [r7], #728 @ 0x2d8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b8d2c <__cxa_atexit@plt+0xac8d4> │ │ │ │ @@ -176685,47 +176685,47 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, r1 │ │ │ │ ldr r3, [pc, #40] @ b8d40 <__cxa_atexit@plt+0xac8e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq lr, [r3, #-160] @ 0xffffff60 │ │ │ │ + strbeq lr, [r3, #-144] @ 0xffffff70 │ │ │ │ ldrbteq sp, [r7], #596 @ 0x254 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ b8d78 <__cxa_atexit@plt+0xac920> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, r1 │ │ │ │ ldr r3, [pc, #12] @ b8d7c <__cxa_atexit@plt+0xac924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq lr, [r3, #-72] @ 0xffffffb8 │ │ │ │ + strbeq lr, [r3, #-56] @ 0xffffffc8 │ │ │ │ ldrbteq sp, [r7], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ b8da0 <__cxa_atexit@plt+0xac948> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq sp, [r7], #524 @ 0x20c │ │ │ │ ldrbteq sp, [r7], #500 @ 0x1f4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -176736,40 +176736,40 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ b8e00 <__cxa_atexit@plt+0xac9a8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strbeq r7, [r0], #784 @ 0x310 │ │ │ │ + strbeq r7, [r0], #1296 @ 0x510 │ │ │ │ ldrbteq sp, [r7], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b8e40 <__cxa_atexit@plt+0xac9e8> │ │ │ │ ldr r2, [pc, #36] @ b8e48 <__cxa_atexit@plt+0xac9f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ b8e4c <__cxa_atexit@plt+0xac9f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r3, #-3948] @ 0xfffff094 │ │ │ │ - strbeq lr, [r3, #-344] @ 0xfffffea8 │ │ │ │ + strbeq sp, [r3, #-3932] @ 0xfffff0a4 │ │ │ │ + strbeq lr, [r3, #-328] @ 0xfffffeb8 │ │ │ │ ldrbteq sp, [r7], #348 @ 0x15c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -176785,23 +176785,23 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #48] @ b8ecc <__cxa_atexit@plt+0xaca74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbeq r7, [r0], #589 @ 0x24d │ │ │ │ - strbeq lr, [r3, #-252] @ 0xffffff04 │ │ │ │ - strbeq sp, [r3, #-3856] @ 0xfffff0f0 │ │ │ │ + strbeq r7, [r0], #1101 @ 0x44d │ │ │ │ + strbeq lr, [r3, #-236] @ 0xffffff14 │ │ │ │ + strbeq sp, [r3, #-3840] @ 0xfffff100 │ │ │ │ ldrbteq sp, [r7], #220 @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi b8f60 <__cxa_atexit@plt+0xacb08> │ │ │ │ @@ -176827,28 +176827,28 @@ │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r6, [r3, #-4] │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r6, [pc, #60] @ b8f88 <__cxa_atexit@plt+0xacb30> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strbeq sp, [r3, #-3692] @ 0xfffff194 │ │ │ │ + strbeq sp, [r3, #-3676] @ 0xfffff1a4 │ │ │ │ ldrbteq sp, [r7], #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -176861,27 +176861,27 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ b8ff4 <__cxa_atexit@plt+0xacb9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strbeq sp, [r3, #-3552] @ 0xfffff220 │ │ │ │ + strbeq sp, [r3, #-3536] @ 0xfffff230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq ip, [r7], #3996 @ 0xf9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -176891,21 +176891,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ b906c <__cxa_atexit@plt+0xacc14> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strbeq r7, [r0], #164 @ 0xa4 │ │ │ │ + strbeq r7, [r0], #676 @ 0x2a4 │ │ │ │ ldrbteq ip, [r7], #3900 @ 0xf3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b910c <__cxa_atexit@plt+0xaccb4> │ │ │ │ ldr r2, [pc, #152] @ b9128 <__cxa_atexit@plt+0xaccd0> │ │ │ │ @@ -176933,29 +176933,29 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r6, [pc, #64] @ b9134 <__cxa_atexit@plt+0xaccdc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq sp, [r3, #-3268] @ 0xfffff33c │ │ │ │ + strbeq sp, [r3, #-3252] @ 0xfffff34c │ │ │ │ ldrbteq ip, [r7], #3700 @ 0xe74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -176971,27 +176971,27 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [pc, #28] @ b91ac <__cxa_atexit@plt+0xacd54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - strbeq sp, [r3, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq sp, [r3, #-3096] @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq ip, [r7], #3556 @ 0xde4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -177003,21 +177003,21 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r8, [pc, #40] @ b922c <__cxa_atexit@plt+0xacdd4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strbeq r6, [r0], #3798 @ 0xed6 │ │ │ │ + strbeq r7, [r0], #214 @ 0xd6 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9358 <__cxa_atexit@plt+0xacf00> │ │ │ │ mov r3, r5 │ │ │ │ @@ -177047,15 +177047,15 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r6, [pc, #300] @ b93e4 <__cxa_atexit@plt+0xacf8c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r0, r2 │ │ │ │ bcc b9388 <__cxa_atexit@plt+0xacf30> │ │ │ │ ldr r0, [pc, #228] @ b93c8 <__cxa_atexit@plt+0xacf70> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -177083,51 +177083,51 @@ │ │ │ │ str r6, [r5, #-4] │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r6, [pc, #120] @ b93c0 <__cxa_atexit@plt+0xacf68> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r7, [pc, #120] @ b93d8 <__cxa_atexit@plt+0xacf80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #100] @ b93d4 <__cxa_atexit@plt+0xacf7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #64] @ b93d0 <__cxa_atexit@plt+0xacf78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ b b93a4 <__cxa_atexit@plt+0xacf4c> │ │ │ │ ldr r7, [pc, #36] @ b93c4 <__cxa_atexit@plt+0xacf6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r0, r2 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - strbeq sp, [r3, #-2672] @ 0xfffff590 │ │ │ │ + strbeq sp, [r3, #-2656] @ 0xfffff5a0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq ip, [r7], #3184 @ 0xc70 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq sp, [r3, #-2816] @ 0xfffff500 │ │ │ │ + strbeq sp, [r3, #-2800] @ 0xfffff510 │ │ │ │ ldrbteq ip, [r7], #3012 @ 0xbc4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -177146,31 +177146,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ ldr r3, [pc, #40] @ b9474 <__cxa_atexit@plt+0xad01c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r3, [pc, #28] @ b9478 <__cxa_atexit@plt+0xad020> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - strbeq sp, [r3, #-2412] @ 0xfffff694 │ │ │ │ + strbeq sp, [r3, #-2396] @ 0xfffff6a4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq ip, [r7], #2820 @ 0xb04 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -177185,31 +177185,31 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ ldr r3, [pc, #40] @ b9510 <__cxa_atexit@plt+0xad0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r3, [pc, #28] @ b9514 <__cxa_atexit@plt+0xad0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ - strbeq sp, [r3, #-2256] @ 0xfffff730 │ │ │ │ + strbeq sp, [r3, #-2240] @ 0xfffff740 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq ip, [r7], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -177223,31 +177223,31 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [pc, #40] @ b95a8 <__cxa_atexit@plt+0xad150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r3, [pc, #28] @ b95ac <__cxa_atexit@plt+0xad154> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ - strbeq sp, [r3, #-2104] @ 0xfffff7c8 │ │ │ │ + strbeq sp, [r3, #-2088] @ 0xfffff7d8 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq ip, [r7], #2580 @ 0xa14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9634 <__cxa_atexit@plt+0xad1dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -177274,15 +177274,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b9658 <__cxa_atexit@plt+0xad200> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r3, #-1952] @ 0xfffff860 │ │ │ │ + strbeq sp, [r3, #-1936] @ 0xfffff870 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ ldrbteq ip, [r7], #2464 @ 0x9a0 │ │ │ │ ldrbteq ip, [r7], #2412 @ 0x96c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -177293,15 +177293,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b b9740 <__cxa_atexit@plt+0xad2e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r3, #-1804] @ 0xfffff8f4 │ │ │ │ + strbeq sp, [r3, #-1788] @ 0xfffff904 │ │ │ │ ldrbteq ip, [r7], #2344 @ 0x928 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi b9700 <__cxa_atexit@plt+0xad2a8> │ │ │ │ @@ -177322,15 +177322,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq sp, [r3, #-1724] @ 0xfffff944 │ │ │ │ + strbeq sp, [r3, #-1708] @ 0xfffff954 │ │ │ │ ldrbteq ip, [r7], #2228 @ 0x8b4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b b923c <__cxa_atexit@plt+0xacde4> │ │ │ │ @@ -177388,19 +177388,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strbeq sp, [r3, #-1524] @ 0xfffffa0c │ │ │ │ + strbeq sp, [r3, #-1508] @ 0xfffffa1c │ │ │ │ ldrbteq ip, [r7], #1948 @ 0x79c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b98b4 <__cxa_atexit@plt+0xad45c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -177435,18 +177435,18 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strbeq sp, [r3, #-1320] @ 0xfffffad8 │ │ │ │ + strbeq sp, [r3, #-1304] @ 0xfffffae8 │ │ │ │ ldrbteq ip, [r7], #1784 @ 0x6f8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -177537,15 +177537,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, ip, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ ldrbteq ip, [r7], #1376 @ 0x560 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ @@ -177586,23 +177586,23 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strbeq sp, [r3, #-760] @ 0xfffffd08 │ │ │ │ + strbeq sp, [r3, #-744] @ 0xfffffd18 │ │ │ │ ldrbteq ip, [r7], #1236 @ 0x4d4 │ │ │ │ - strbeq sp, [r3, #-672] @ 0xfffffd60 │ │ │ │ + strbeq sp, [r3, #-656] @ 0xfffffd70 │ │ │ │ ldrbteq ip, [r7], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldrbteq ip, [r7], #1156 @ 0x484 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9bcc <__cxa_atexit@plt+0xad774> │ │ │ │ @@ -177639,32 +177639,32 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strbeq sp, [r3, #-544] @ 0xfffffde0 │ │ │ │ + strbeq sp, [r3, #-528] @ 0xfffffdf0 │ │ │ │ ldrbteq ip, [r7], #1024 @ 0x400 │ │ │ │ - strbeq sp, [r3, #-460] @ 0xfffffe34 │ │ │ │ + strbeq sp, [r3, #-444] @ 0xfffffe44 │ │ │ │ ldrbteq ip, [r7], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b9c30 <__cxa_atexit@plt+0xad7d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq ip, [r7], #908 @ 0x38c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9cc4 <__cxa_atexit@plt+0xad86c> │ │ │ │ @@ -177703,42 +177703,42 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbeq sp, [r3, #-296] @ 0xfffffed8 │ │ │ │ + strbeq sp, [r3, #-280] @ 0xfffffee8 │ │ │ │ ldrbteq ip, [r7], #776 @ 0x308 │ │ │ │ - strbeq sp, [r3, #-212] @ 0xffffff2c │ │ │ │ + strbeq sp, [r3, #-196] @ 0xffffff3c │ │ │ │ ldrbteq ip, [r7], #816 @ 0x330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ b9d30 <__cxa_atexit@plt+0xad8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldrbteq ip, [r7], #676 @ 0x2a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ b9d74 <__cxa_atexit@plt+0xad91c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ ldrbteq ip, [r7], #656 @ 0x290 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b9e00 <__cxa_atexit@plt+0xad9a8> │ │ │ │ @@ -177773,18 +177773,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strbeq ip, [r3, #-4072] @ 0xfffff018 │ │ │ │ - strbeq sp, [r3, #-124] @ 0xffffff84 │ │ │ │ + strbeq ip, [r3, #-4056] @ 0xfffff028 │ │ │ │ + strbeq sp, [r3, #-108] @ 0xffffff94 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b9e70 <__cxa_atexit@plt+0xada18> │ │ │ │ @@ -177796,16 +177796,16 @@ │ │ │ │ sub r7, r7, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r3, #-4092] @ 0xfffff004 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r3, #-4076] @ 0xfffff014 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b9ec4 <__cxa_atexit@plt+0xada6c> │ │ │ │ ldr r7, [pc, #52] @ b9ed4 <__cxa_atexit@plt+0xada7c> │ │ │ │ @@ -177881,22 +177881,22 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - strbeq ip, [r3, #-3992] @ 0xfffff068 │ │ │ │ - strbeq ip, [r3, #-3972] @ 0xfffff07c │ │ │ │ - strbeq ip, [r3, #-3652] @ 0xfffff1bc │ │ │ │ - strbeq ip, [r3, #-3624] @ 0xfffff1d8 │ │ │ │ - strbeq sp, [r3, #-328] @ 0xfffffeb8 │ │ │ │ + strbeq ip, [r3, #-3976] @ 0xfffff078 │ │ │ │ + strbeq ip, [r3, #-3956] @ 0xfffff08c │ │ │ │ + strbeq ip, [r3, #-3636] @ 0xfffff1cc │ │ │ │ + strbeq ip, [r3, #-3608] @ 0xfffff1e8 │ │ │ │ + strbeq sp, [r3, #-312] @ 0xfffffec8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ba094 <__cxa_atexit@plt+0xadc3c> │ │ │ │ @@ -177933,39 +177933,39 @@ │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - strbeq ip, [r3, #-3760] @ 0xfffff150 │ │ │ │ - strbeq ip, [r3, #-3740] @ 0xfffff164 │ │ │ │ - strbeq ip, [r3, #-3420] @ 0xfffff2a4 │ │ │ │ - strbeq ip, [r3, #-3392] @ 0xfffff2c0 │ │ │ │ - strbeq sp, [r3, #-96] @ 0xffffffa0 │ │ │ │ + strbeq ip, [r3, #-3744] @ 0xfffff160 │ │ │ │ + strbeq ip, [r3, #-3724] @ 0xfffff174 │ │ │ │ + strbeq ip, [r3, #-3404] @ 0xfffff2b4 │ │ │ │ + strbeq ip, [r3, #-3376] @ 0xfffff2d0 │ │ │ │ + strbeq sp, [r3, #-80] @ 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba0f0 <__cxa_atexit@plt+0xadc98> │ │ │ │ ldr r2, [pc, #36] @ ba0f8 <__cxa_atexit@plt+0xadca0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ ba0fc <__cxa_atexit@plt+0xadca4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r3, #-3260] @ 0xfffff344 │ │ │ │ - strbeq ip, [r3, #-3288] @ 0xfffff328 │ │ │ │ + strbeq ip, [r3, #-3244] @ 0xfffff354 │ │ │ │ + strbeq ip, [r3, #-3272] @ 0xfffff338 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ba16c <__cxa_atexit@plt+0xadd14> │ │ │ │ ldr r2, [pc, #84] @ ba174 <__cxa_atexit@plt+0xadd1c> │ │ │ │ @@ -177976,15 +177976,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ands r7, r8, #3 │ │ │ │ beq ba14c <__cxa_atexit@plt+0xadcf4> │ │ │ │ cmp r7, #2 │ │ │ │ bne ba15c <__cxa_atexit@plt+0xadd04> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r8, [r8, #2] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -177997,15 +177997,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ba1a0 <__cxa_atexit@plt+0xadd48> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -178073,24 +178073,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ ldrbteq fp, [r7], #3444 @ 0xd74 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strbeq ip, [r3, #-3280] @ 0xfffff330 │ │ │ │ - strbeq ip, [r3, #-3260] @ 0xfffff344 │ │ │ │ - strbeq ip, [r3, #-2964] @ 0xfffff46c │ │ │ │ - strbeq ip, [r3, #-2904] @ 0xfffff4a8 │ │ │ │ - strbeq ip, [r3, #-2872] @ 0xfffff4c8 │ │ │ │ - strbeq ip, [r3, #-3696] @ 0xfffff190 │ │ │ │ + strbeq ip, [r3, #-3264] @ 0xfffff340 │ │ │ │ + strbeq ip, [r3, #-3244] @ 0xfffff354 │ │ │ │ + strbeq ip, [r3, #-2948] @ 0xfffff47c │ │ │ │ + strbeq ip, [r3, #-2888] @ 0xfffff4b8 │ │ │ │ + strbeq ip, [r3, #-2856] @ 0xfffff4d8 │ │ │ │ + strbeq ip, [r3, #-3680] @ 0xfffff1a0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -178135,22 +178135,22 @@ │ │ │ │ stm r7, {r1, r3, r8} │ │ │ │ add r1, r3, #28 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - strbeq ip, [r3, #-2984] @ 0xfffff458 │ │ │ │ - strbeq ip, [r3, #-2964] @ 0xfffff46c │ │ │ │ - strbeq ip, [r3, #-2668] @ 0xfffff594 │ │ │ │ - strbeq ip, [r3, #-2608] @ 0xfffff5d0 │ │ │ │ - strbeq ip, [r3, #-2576] @ 0xfffff5f0 │ │ │ │ - strbeq ip, [r3, #-3400] @ 0xfffff2b8 │ │ │ │ + strbeq ip, [r3, #-2968] @ 0xfffff468 │ │ │ │ + strbeq ip, [r3, #-2948] @ 0xfffff47c │ │ │ │ + strbeq ip, [r3, #-2652] @ 0xfffff5a4 │ │ │ │ + strbeq ip, [r3, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq ip, [r3, #-2560] @ 0xfffff600 │ │ │ │ + strbeq ip, [r3, #-3384] @ 0xfffff2c8 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ba45c <__cxa_atexit@plt+0xae004> │ │ │ │ @@ -178258,22 +178258,22 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq ip, [r3, #-2556] @ 0xfffff604 │ │ │ │ - strbeq ip, [r3, #-3400] @ 0xfffff2b8 │ │ │ │ - strbeq ip, [r3, #-2484] @ 0xfffff64c │ │ │ │ + strbeq ip, [r3, #-2540] @ 0xfffff614 │ │ │ │ + strbeq ip, [r3, #-3384] @ 0xfffff2c8 │ │ │ │ strbeq ip, [r3, #-2468] @ 0xfffff65c │ │ │ │ - strbeq ip, [r3, #-2172] @ 0xfffff784 │ │ │ │ - strbeq ip, [r3, #-2148] @ 0xfffff79c │ │ │ │ + strbeq ip, [r3, #-2452] @ 0xfffff66c │ │ │ │ + strbeq ip, [r3, #-2156] @ 0xfffff794 │ │ │ │ + strbeq ip, [r3, #-2132] @ 0xfffff7ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ba668 <__cxa_atexit@plt+0xae210> │ │ │ │ @@ -178306,54 +178306,54 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r3, #-3184] @ 0xfffff390 │ │ │ │ - strbeq ip, [r3, #-2268] @ 0xfffff724 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r3, #-3168] @ 0xfffff3a0 │ │ │ │ strbeq ip, [r3, #-2252] @ 0xfffff734 │ │ │ │ - strbeq ip, [r3, #-1956] @ 0xfffff85c │ │ │ │ - strbeq ip, [r3, #-1932] @ 0xfffff874 │ │ │ │ + strbeq ip, [r3, #-2236] @ 0xfffff744 │ │ │ │ + strbeq ip, [r3, #-1940] @ 0xfffff86c │ │ │ │ + strbeq ip, [r3, #-1916] @ 0xfffff884 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ba6bc <__cxa_atexit@plt+0xae264> │ │ │ │ ldr r7, [pc, #36] @ ba6cc <__cxa_atexit@plt+0xae274> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r7, [pc, #24] @ ba6d0 <__cxa_atexit@plt+0xae278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ ba6d4 <__cxa_atexit@plt+0xae27c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq ip, [r3, #-2544] @ 0xfffff610 │ │ │ │ + strbeq ip, [r3, #-2528] @ 0xfffff620 │ │ │ │ ldrbteq fp, [r7], #2452 @ 0x994 │ │ │ │ ldrbteq fp, [r7], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ ba708 <__cxa_atexit@plt+0xae2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [pc, #8] @ ba70c <__cxa_atexit@plt+0xae2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq ip, [r3, #-2516] @ 0xfffff62c │ │ │ │ + strbeq ip, [r3, #-2500] @ 0xfffff63c │ │ │ │ ldrbteq fp, [r7], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r2, r7 │ │ │ │ @@ -178361,38 +178361,38 @@ │ │ │ │ ldr r7, [pc, #44] @ ba764 <__cxa_atexit@plt+0xae30c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #32] @ ba768 <__cxa_atexit@plt+0xae310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #20] @ ba76c <__cxa_atexit@plt+0xae314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq ip, [r3, #-2840] @ 0xfffff4e8 │ │ │ │ - strbeq ip, [r3, #-1924] @ 0xfffff87c │ │ │ │ + strbeq ip, [r3, #-2824] @ 0xfffff4f8 │ │ │ │ + strbeq ip, [r3, #-1908] @ 0xfffff88c │ │ │ │ ldrbteq fp, [r7], #2228 @ 0x8b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ba7a4 <__cxa_atexit@plt+0xae34c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #8] @ ba7a8 <__cxa_atexit@plt+0xae350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq ip, [r3, #-2748] @ 0xfffff544 │ │ │ │ + strbeq ip, [r3, #-2732] @ 0xfffff554 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ba878 <__cxa_atexit@plt+0xae420> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -178439,21 +178439,21 @@ │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r3, #-1792] @ 0xfffff900 │ │ │ │ - strbeq ip, [r3, #-1480] @ 0xfffffa38 │ │ │ │ - strbeq ip, [r3, #-1760] @ 0xfffff920 │ │ │ │ - strbeq ip, [r3, #-2624] @ 0xfffff5c0 │ │ │ │ - strbeq ip, [r3, #-1396] @ 0xfffffa8c │ │ │ │ - strbeq ip, [r3, #-1676] @ 0xfffff974 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq ip, [r3, #-1776] @ 0xfffff910 │ │ │ │ + strbeq ip, [r3, #-1464] @ 0xfffffa48 │ │ │ │ + strbeq ip, [r3, #-1744] @ 0xfffff930 │ │ │ │ + strbeq ip, [r3, #-2608] @ 0xfffff5d0 │ │ │ │ + strbeq ip, [r3, #-1380] @ 0xfffffa9c │ │ │ │ + strbeq ip, [r3, #-1660] @ 0xfffff984 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b babb0 <__cxa_atexit@plt+0xae758> │ │ │ │ ldrbteq fp, [r7], #1824 @ 0x720 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -178503,25 +178503,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ ba9ac <__cxa_atexit@plt+0xae554> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq ip, [r3, #-1072] @ 0xfffffbd0 │ │ │ │ - strbeq r5, [r0], #1719 @ 0x6b7 │ │ │ │ + strbeq ip, [r3, #-1056] @ 0xfffffbe0 │ │ │ │ + strbeq r5, [r0], #2231 @ 0x8b7 │ │ │ │ ldrbteq fp, [r7], #1560 @ 0x618 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi baa00 <__cxa_atexit@plt+0xae5a8> │ │ │ │ @@ -178569,25 +178569,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ baab4 <__cxa_atexit@plt+0xae65c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strbeq ip, [r3, #-808] @ 0xfffffcd8 │ │ │ │ - strbeq r5, [r0], #1455 @ 0x5af │ │ │ │ + strbeq ip, [r3, #-792] @ 0xfffffce8 │ │ │ │ + strbeq r5, [r0], #1967 @ 0x7af │ │ │ │ ldrbteq fp, [r7], #1600 @ 0x640 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -178626,22 +178626,22 @@ │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ str r3, [r3, #20] │ │ │ │ str r5, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov fp, ip │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - strbeq ip, [r3, #-684] @ 0xfffffd54 │ │ │ │ - strbeq ip, [r3, #-660] @ 0xfffffd6c │ │ │ │ + strbeq ip, [r3, #-668] @ 0xfffffd64 │ │ │ │ + strbeq ip, [r3, #-644] @ 0xfffffd7c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ ldrbteq fp, [r7], #1008 @ 0x3f0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -178661,36 +178661,36 @@ │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r2, r8, sl} │ │ │ │ mov r8, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #36] @ bac2c <__cxa_atexit@plt+0xae7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strbeq r5, [r0], #1106 @ 0x452 │ │ │ │ + strbeq r5, [r0], #1618 @ 0x652 │ │ │ │ ldrbteq fp, [r7], #1288 @ 0x508 │ │ │ │ ldrbteq fp, [r7], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bac54 <__cxa_atexit@plt+0xae7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldrbteq fp, [r7], #1176 @ 0x498 │ │ │ │ ldrbteq fp, [r7], #1196 @ 0x4ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -178749,15 +178749,15 @@ │ │ │ │ ldr r8, [pc, #92] @ bada4 <__cxa_atexit@plt+0xae94c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str sl, [r9, #8] │ │ │ │ add r0, r9, #12 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ bad98 <__cxa_atexit@plt+0xae940> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r2, sl, lr} │ │ │ │ @@ -178767,15 +178767,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ ldrbteq fp, [r7], #920 @ 0x398 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strbeq r5, [r0], #742 @ 0x2e6 │ │ │ │ + strbeq r5, [r0], #1254 @ 0x4e6 │ │ │ │ ldrbteq fp, [r7], #864 @ 0x360 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #152] @ bae58 <__cxa_atexit@plt+0xaea00> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -178801,30 +178801,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r3] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str sl, [r9, #8] │ │ │ │ add r0, r9, #12 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ bae5c <__cxa_atexit@plt+0xaea04> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r2, sl, lr} │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrbteq fp, [r7], #716 @ 0x2cc │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strbeq r5, [r0], #538 @ 0x21a │ │ │ │ + strbeq r5, [r0], #1050 @ 0x41a │ │ │ │ ldrbteq fp, [r7], #668 @ 0x29c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r1, [r5, #12]! │ │ │ │ ldmdb r5, {r0, r3} │ │ │ │ @@ -178842,26 +178842,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str sl, [r9, #20] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r7, [pc, #36] @ baf00 <__cxa_atexit@plt+0xaeaa8> │ │ │ │ add r7, pc, r7 │ │ │ │ stm lr, {r0, r1, sl} │ │ │ │ mov r0, #24 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - strbeq r5, [r0], #374 @ 0x176 │ │ │ │ + strbeq r5, [r0], #886 @ 0x376 │ │ │ │ ldrbteq fp, [r7], #564 @ 0x234 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi baf54 <__cxa_atexit@plt+0xaeafc> │ │ │ │ @@ -178871,23 +178871,23 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ bne baf48 <__cxa_atexit@plt+0xaeaf0> │ │ │ │ ldr r7, [pc, #36] @ baf64 <__cxa_atexit@plt+0xaeb0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ b baf74 <__cxa_atexit@plt+0xaeb1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r3, #-3684] @ 0xfffff19c │ │ │ │ - strbeq fp, [r3, #-3704] @ 0xfffff188 │ │ │ │ + strbeq fp, [r3, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq fp, [r3, #-3688] @ 0xfffff198 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi baff0 <__cxa_atexit@plt+0xaeb98> │ │ │ │ ldr r2, [pc, #132] @ bb00c <__cxa_atexit@plt+0xaebb4> │ │ │ │ @@ -179002,15 +179002,15 @@ │ │ │ │ ldr r7, [pc, #16] @ bb14c <__cxa_atexit@plt+0xaecf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq sl, [r7], #3612 @ 0xe1c │ │ │ │ - strbeq fp, [r3, #-3336] @ 0xfffff2f8 │ │ │ │ + strbeq fp, [r3, #-3320] @ 0xfffff308 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -179092,29 +179092,29 @@ │ │ │ │ mov r4, r9 │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #24] @ bb2dc <__cxa_atexit@plt+0xaee84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r9, #-8] │ │ │ │ mov r4, r9 │ │ │ │ mov r9, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ ldrbteq sl, [r7], #3220 @ 0xc94 │ │ │ │ - strbeq fp, [r3, #-2964] @ 0xfffff46c │ │ │ │ + strbeq fp, [r3, #-2948] @ 0xfffff47c │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - strbeq fp, [r3, #-3216] @ 0xfffff370 │ │ │ │ - strbeq ip, [r3, #-292] @ 0xfffffedc │ │ │ │ - strbeq fp, [r3, #-3000] @ 0xfffff448 │ │ │ │ + strbeq fp, [r3, #-3200] @ 0xfffff380 │ │ │ │ + strbeq ip, [r3, #-276] @ 0xfffffeec │ │ │ │ + strbeq fp, [r3, #-2984] @ 0xfffff458 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bb31c <__cxa_atexit@plt+0xaeec4> │ │ │ │ str r7, [r5, #-12]! │ │ │ │ @@ -179155,15 +179155,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq fp, [r3, #-2596] @ 0xfffff5dc │ │ │ │ + strbeq fp, [r3, #-2580] @ 0xfffff5ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bb3f4 <__cxa_atexit@plt+0xaef9c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -179179,15 +179179,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq fp, [r3, #-2492] @ 0xfffff644 │ │ │ │ + strbeq fp, [r3, #-2476] @ 0xfffff654 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq bb490 <__cxa_atexit@plt+0xaf038> │ │ │ │ @@ -179238,15 +179238,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq fp, [r3, #-2268] @ 0xfffff724 │ │ │ │ + strbeq fp, [r3, #-2252] @ 0xfffff734 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bb538 <__cxa_atexit@plt+0xaf0e0> │ │ │ │ ldr r3, [pc, #52] @ bb554 <__cxa_atexit@plt+0xaf0fc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -179260,15 +179260,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq fp, [r3, #-2168] @ 0xfffff788 │ │ │ │ + strbeq fp, [r3, #-2152] @ 0xfffff798 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne bb5c4 <__cxa_atexit@plt+0xaf16c> │ │ │ │ ldr r2, [pc, #108] @ bb5e4 <__cxa_atexit@plt+0xaf18c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -179297,15 +179297,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq fp, [r3, #-2028] @ 0xfffff814 │ │ │ │ + strbeq fp, [r3, #-2012] @ 0xfffff824 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bb624 <__cxa_atexit@plt+0xaf1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -179368,19 +179368,19 @@ │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, fp │ │ │ │ b bb324 <__cxa_atexit@plt+0xaeecc> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq fp, [r3, #-3188] @ 0xfffff38c │ │ │ │ - strbeq fp, [r3, #-1832] @ 0xfffff8d8 │ │ │ │ - strbeq fp, [r3, #-1808] @ 0xfffff8f0 │ │ │ │ + strbeq fp, [r3, #-3172] @ 0xfffff39c │ │ │ │ + strbeq fp, [r3, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq fp, [r3, #-1792] @ 0xfffff900 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc bb7b4 <__cxa_atexit@plt+0xaf35c> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -179414,18 +179414,18 @@ │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b bb324 <__cxa_atexit@plt+0xaeecc> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r3, #-2992] @ 0xfffff450 │ │ │ │ - strbeq fp, [r3, #-1636] @ 0xfffff99c │ │ │ │ - strbeq fp, [r3, #-1612] @ 0xfffff9b4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r3, #-2976] @ 0xfffff460 │ │ │ │ + strbeq fp, [r3, #-1620] @ 0xfffff9ac │ │ │ │ + strbeq fp, [r3, #-1596] @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bb850 <__cxa_atexit@plt+0xaf3f8> │ │ │ │ @@ -179462,19 +179462,19 @@ │ │ │ │ b bb89c <__cxa_atexit@plt+0xaf444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq fp, [r3, #-2800] @ 0xfffff510 │ │ │ │ - strbeq fp, [r3, #-1444] @ 0xfffffa5c │ │ │ │ - strbeq fp, [r3, #-1416] @ 0xfffffa78 │ │ │ │ + strbeq fp, [r3, #-2784] @ 0xfffff520 │ │ │ │ + strbeq fp, [r3, #-1428] @ 0xfffffa6c │ │ │ │ + strbeq fp, [r3, #-1400] @ 0xfffffa88 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ bb94c <__cxa_atexit@plt+0xaf4f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -179512,17 +179512,17 @@ │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ b baf74 <__cxa_atexit@plt+0xaeb1c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq fp, [r3, #-1224] @ 0xfffffb38 │ │ │ │ + strbeq fp, [r3, #-1208] @ 0xfffffb48 │ │ │ │ @ instruction: 0xfffff660 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc bb9d0 <__cxa_atexit@plt+0xaf578> │ │ │ │ @@ -179549,16 +179549,16 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ b baf74 <__cxa_atexit@plt+0xaeb1c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r3, #-1060] @ 0xfffffbdc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r3, #-1044] @ 0xfffffbec │ │ │ │ @ instruction: 0xfffff5c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -179626,15 +179626,15 @@ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bbb60 <__cxa_atexit@plt+0xaf708> │ │ │ │ ldr r3, [pc, #52] @ bbb68 <__cxa_atexit@plt+0xaf710> │ │ │ │ @@ -179702,15 +179702,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi bbce8 <__cxa_atexit@plt+0xaf890> │ │ │ │ @@ -179825,15 +179825,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ bbe2c <__cxa_atexit@plt+0xaf9d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r3, #-3992] @ 0xfffff068 │ │ │ │ + strbeq sl, [r3, #-3976] @ 0xfffff078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bbeac <__cxa_atexit@plt+0xafa54> │ │ │ │ ldr r2, [pc, #124] @ bbec8 <__cxa_atexit@plt+0xafa70> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -179863,18 +179863,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq sl, [r3, #-3896] @ 0xfffff0c8 │ │ │ │ - strbeq sl, [r3, #-4052] @ 0xfffff02c │ │ │ │ + strbeq sl, [r3, #-3880] @ 0xfffff0d8 │ │ │ │ + strbeq sl, [r3, #-4036] @ 0xfffff03c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bbf10 <__cxa_atexit@plt+0xafab8> │ │ │ │ @@ -179884,16 +179884,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r3, #-3936] @ 0xfffff0a0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r3, #-3920] @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bbfa8 <__cxa_atexit@plt+0xafb50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -179932,15 +179932,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - strbeq sl, [r3, #-3640] @ 0xfffff1c8 │ │ │ │ + strbeq sl, [r3, #-3624] @ 0xfffff1d8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r7, #20] │ │ │ │ sub r3, r5, #32 │ │ │ │ @@ -179977,15 +179977,15 @@ │ │ │ │ ldr r9, [r3, #-12]! │ │ │ │ cmp r8, #1 │ │ │ │ blt bc09c <__cxa_atexit@plt+0xafc44> │ │ │ │ ldr r5, [pc, #112] @ bc0f4 <__cxa_atexit@plt+0xafc9c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 4008f0 <__cxa_atexit@plt+0x3f4498> │ │ │ │ + b 4008ec <__cxa_atexit@plt+0x3f4494> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ bc0ec <__cxa_atexit@plt+0xafc94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ bc0f0 <__cxa_atexit@plt+0xafc98> │ │ │ │ @@ -179998,19 +179998,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strbeq sl, [r3, #-3400] @ 0xfffff2b8 │ │ │ │ + strbeq sl, [r3, #-3384] @ 0xfffff2c8 │ │ │ │ + strbeq sl, [r3, #-3332] @ 0xfffff2fc │ │ │ │ strbeq sl, [r3, #-3348] @ 0xfffff2ec │ │ │ │ - strbeq sl, [r3, #-3364] @ 0xfffff2dc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180021,29 +180021,29 @@ │ │ │ │ cmp r8, #1 │ │ │ │ blt bc140 <__cxa_atexit@plt+0xafce8> │ │ │ │ ldr r6, [pc, #72] @ bc178 <__cxa_atexit@plt+0xafd20> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4008f0 <__cxa_atexit@plt+0x3f4498> │ │ │ │ + b 4008ec <__cxa_atexit@plt+0x3f4494> │ │ │ │ ldr r7, [pc, #40] @ bc170 <__cxa_atexit@plt+0xafd18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [pc, #32] @ bc174 <__cxa_atexit@plt+0xafd1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r9} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r3, #-3168] @ 0xfffff3a0 │ │ │ │ strbeq sl, [r3, #-3184] @ 0xfffff390 │ │ │ │ - strbeq sl, [r3, #-3200] @ 0xfffff380 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180052,16 +180052,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq sl, [r3, #-3124] @ 0xfffff3cc │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq sl, [r3, #-3108] @ 0xfffff3dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bc20c <__cxa_atexit@plt+0xafdb4> │ │ │ │ ldr r2, [pc, #56] @ bc218 <__cxa_atexit@plt+0xafdc0> │ │ │ │ @@ -180193,15 +180193,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ bc3ec <__cxa_atexit@plt+0xaff94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r3, #-2520] @ 0xfffff628 │ │ │ │ + strbeq sl, [r3, #-2504] @ 0xfffff638 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc49c <__cxa_atexit@plt+0xb0044> │ │ │ │ ldr lr, [pc, #172] @ bc4b8 <__cxa_atexit@plt+0xb0060> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -180243,19 +180243,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq sl, [r3, #-2420] @ 0xfffff68c │ │ │ │ + strbeq sl, [r3, #-2404] @ 0xfffff69c │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq sl, [r3, #-2548] @ 0xfffff60c │ │ │ │ + strbeq sl, [r3, #-2532] @ 0xfffff61c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ bc53c <__cxa_atexit@plt+0xb00e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -180276,17 +180276,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq sl, [r3, #-2384] @ 0xfffff6b0 │ │ │ │ + strbeq sl, [r3, #-2368] @ 0xfffff6c0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc584 <__cxa_atexit@plt+0xb012c> │ │ │ │ @@ -180297,16 +180297,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r7, r7, r2 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r3, #-2276] @ 0xfffff71c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r3, #-2260] @ 0xfffff72c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc65c <__cxa_atexit@plt+0xb0204> │ │ │ │ ldr lr, [pc, #204] @ bc680 <__cxa_atexit@plt+0xb0228> │ │ │ │ @@ -180355,15 +180355,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -180393,15 +180393,15 @@ │ │ │ │ bhi bc710 <__cxa_atexit@plt+0xb02b8> │ │ │ │ str r7, [r5, #4]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, fp │ │ │ │ b bd384 <__cxa_atexit@plt+0xb0f2c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -180488,24 +180488,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq sl, [r3, #-1320] @ 0xfffffad8 │ │ │ │ + strbeq sl, [r3, #-1304] @ 0xfffffae8 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc948 <__cxa_atexit@plt+0xb04f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -180547,16 +180547,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r3, #-1200] @ 0xfffffb50 │ │ │ │ - strbeq sl, [r3, #-1376] @ 0xfffffaa0 │ │ │ │ + strbeq sl, [r3, #-1184] @ 0xfffffb60 │ │ │ │ + strbeq sl, [r3, #-1360] @ 0xfffffab0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc9c8 <__cxa_atexit@plt+0xb0570> │ │ │ │ @@ -180605,15 +180605,15 @@ │ │ │ │ ldr r3, [pc, #132] @ bcacc <__cxa_atexit@plt+0xb0674> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r6, {r3, r7} │ │ │ │ sub r7, r2, #26 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400970 <__cxa_atexit@plt+0x3f4518> │ │ │ │ + b 40096c <__cxa_atexit@plt+0x3f4514> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ add r8, r6, #4 │ │ │ │ ldr lr, [pc, #84] @ bcad0 <__cxa_atexit@plt+0xb0678> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -180631,19 +180631,19 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq sl, [r3, #-868] @ 0xfffffc9c │ │ │ │ + strbeq sl, [r3, #-852] @ 0xfffffcac │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strbeq sl, [r3, #-800] @ 0xfffffce0 │ │ │ │ + strbeq sl, [r3, #-784] @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bcb68 <__cxa_atexit@plt+0xb0710> │ │ │ │ @@ -180674,18 +180674,18 @@ │ │ │ │ stm lr, {r0, r1, r7, r8} │ │ │ │ str r2, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r3, #-660] @ 0xfffffd6c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r3, #-644] @ 0xfffffd7c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - strbeq sl, [r3, #-620] @ 0xfffffd94 │ │ │ │ + strbeq sl, [r3, #-604] @ 0xfffffda4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi bcbe0 <__cxa_atexit@plt+0xb0788> │ │ │ │ ldr lr, [pc, #76] @ bcbec <__cxa_atexit@plt+0xb0794> │ │ │ │ @@ -180706,15 +180706,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq sl, [r3, #-476] @ 0xfffffe24 │ │ │ │ + strbeq sl, [r3, #-460] @ 0xfffffe34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bccc8 <__cxa_atexit@plt+0xb0870> │ │ │ │ @@ -180762,21 +180762,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strbeq sl, [r3, #-508] @ 0xfffffe04 │ │ │ │ + strbeq sl, [r3, #-492] @ 0xfffffe14 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -180794,32 +180794,32 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq bcd54 <__cxa_atexit@plt+0xb08fc> │ │ │ │ ldr r3, [pc, #48] @ bcd74 <__cxa_atexit@plt+0xb091c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r3, #-108] @ 0xffffff94 │ │ │ │ + strbeq sl, [r3, #-92] @ 0xffffffa4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ bcd98 <__cxa_atexit@plt+0xb0940> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ bce3c <__cxa_atexit@plt+0xb09e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -180852,18 +180852,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strbeq sl, [r3, #-96] @ 0xffffffa0 │ │ │ │ + strbeq sl, [r3, #-80] @ 0xffffffb0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ bcec8 <__cxa_atexit@plt+0xb0a70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -180887,17 +180887,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r9, [r3, #-4044] @ 0xfffff034 │ │ │ │ + strbeq r9, [r3, #-4028] @ 0xfffff044 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bcf18 <__cxa_atexit@plt+0xb0ac0> │ │ │ │ @@ -180910,31 +180910,31 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r3, #-3936] @ 0xfffff0a0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r3, #-3920] @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bcf58 <__cxa_atexit@plt+0xb0b00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ bcf60 <__cxa_atexit@plt+0xb0b08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400908 <__cxa_atexit@plt+0x3f44b0> │ │ │ │ + b 400904 <__cxa_atexit@plt+0x3f44ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r3, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq r9, [r3, #-3636] @ 0xfffff1cc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bcfe8 <__cxa_atexit@plt+0xb0b90> │ │ │ │ ldr lr, [pc, #132] @ bd008 <__cxa_atexit@plt+0xb0bb0> │ │ │ │ @@ -180967,18 +180967,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r9, [r3, #-3580] @ 0xfffff204 │ │ │ │ - strbeq r9, [r3, #-3728] @ 0xfffff170 │ │ │ │ + strbeq r9, [r3, #-3564] @ 0xfffff214 │ │ │ │ + strbeq r9, [r3, #-3712] @ 0xfffff180 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd054 <__cxa_atexit@plt+0xb0bfc> │ │ │ │ @@ -180989,16 +180989,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r7, r7, r2 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r3, #-3604] @ 0xfffff1ec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r3, #-3588] @ 0xfffff1fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd0fc <__cxa_atexit@plt+0xb0ca4> │ │ │ │ ldr r3, [pc, #128] @ bd104 <__cxa_atexit@plt+0xb0cac> │ │ │ │ @@ -181103,19 +181103,19 @@ │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strbeq sl, [r3, #-136] @ 0xffffff78 │ │ │ │ + strbeq sl, [r3, #-120] @ 0xffffff88 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ bcc bd2c8 <__cxa_atexit@plt+0xb0e70> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -181147,18 +181147,18 @@ │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - strbeq r9, [r3, #-4056] @ 0xfffff028 │ │ │ │ + strbeq r9, [r3, #-4040] @ 0xfffff038 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd33c <__cxa_atexit@plt+0xb0ee4> │ │ │ │ @@ -181172,15 +181172,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ str r3, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -181229,15 +181229,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r9, [r3, #-2492] @ 0xfffff644 │ │ │ │ + strbeq r9, [r3, #-2476] @ 0xfffff654 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bd464 <__cxa_atexit@plt+0xb100c> │ │ │ │ ldr r3, [pc, #68] @ bd480 <__cxa_atexit@plt+0xb1028> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -181255,15 +181255,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r9, [r3, #-2380] @ 0xfffff6b4 │ │ │ │ + strbeq r9, [r3, #-2364] @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bd4c4 <__cxa_atexit@plt+0xb106c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -181301,18 +181301,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffea48 │ │ │ │ - strbeq r9, [r3, #-2240] @ 0xfffff740 │ │ │ │ + strbeq r9, [r3, #-2224] @ 0xfffff750 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r3, #16]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r3, #4] │ │ │ │ @@ -181381,51 +181381,51 @@ │ │ │ │ str ip, [r9, #36] @ 0x24 │ │ │ │ str r9, [r9, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #120] @ bd6e8 <__cxa_atexit@plt+0xb1290> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r9, #44]! @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r0, r6 │ │ │ │ bcc bd6cc <__cxa_atexit@plt+0xb1274> │ │ │ │ ldr r0, [pc, #68] @ bd6d8 <__cxa_atexit@plt+0xb1280> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str sl, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str lr, [r9, #20] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffe950 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xffffe9f8 │ │ │ │ @ instruction: 0xffffef4c │ │ │ │ - strbeq r9, [r3, #-2560] @ 0xfffff600 │ │ │ │ + strbeq r9, [r3, #-2544] @ 0xfffff610 │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strbeq r9, [r3, #-2036] @ 0xfffff80c │ │ │ │ + strbeq r9, [r3, #-2020] @ 0xfffff81c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd788 <__cxa_atexit@plt+0xb1330> │ │ │ │ ldr r2, [pc, #124] @ bd7a8 <__cxa_atexit@plt+0xb1350> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -181457,15 +181457,15 @@ │ │ │ │ ldr r7, [pc, #28] @ bd7b4 <__cxa_atexit@plt+0xb135c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strbeq r9, [r3, #-1624] @ 0xfffff9a8 │ │ │ │ + strbeq r9, [r3, #-1608] @ 0xfffff9b8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq r8, [r7], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #56] @ bd804 <__cxa_atexit@plt+0xb13ac> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -181496,15 +181496,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ bd848 <__cxa_atexit@plt+0xb13f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r3, #-1404] @ 0xfffffa84 │ │ │ │ + strbeq r9, [r3, #-1388] @ 0xfffffa94 │ │ │ │ ldrbteq r8, [r7], #2248 @ 0x8c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -181563,16 +181563,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe294 │ │ │ │ @ instruction: 0xffffda6c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffe2a8 │ │ │ │ - strbeq r9, [r3, #-1256] @ 0xfffffb18 │ │ │ │ - strbeq r9, [r3, #-1156] @ 0xfffffb7c │ │ │ │ + strbeq r9, [r3, #-1240] @ 0xfffffb28 │ │ │ │ + strbeq r9, [r3, #-1140] @ 0xfffffb8c │ │ │ │ ldrbteq r8, [r7], #2056 @ 0x808 │ │ │ │ ldrbteq r8, [r7], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -181603,33 +181603,33 @@ │ │ │ │ str r3, [r9, #-8] │ │ │ │ str r2, [r9, #-4] │ │ │ │ ldr r7, [pc, #84] @ bda3c <__cxa_atexit@plt+0xb15e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #137 @ 0x89 │ │ │ │ add r5, r5, #8 │ │ │ │ sub r7, r6, #13 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ bda30 <__cxa_atexit@plt+0xb15d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffd328 │ │ │ │ ldrbteq r8, [r7], #1808 @ 0x710 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - strbeq r9, [r3, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r9, [r3, #-928] @ 0xfffffc60 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdb00 <__cxa_atexit@plt+0xb16a8> │ │ │ │ ldr r7, [pc, #200] @ bdb28 <__cxa_atexit@plt+0xb16d0> │ │ │ │ @@ -181679,22 +181679,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrbteq r8, [r7], #2408 @ 0x968 │ │ │ │ - strbeq r9, [r3, #-1828] @ 0xfffff8dc │ │ │ │ - strbeq r9, [r3, #-1096] @ 0xfffffbb8 │ │ │ │ - strbeq r9, [r3, #-1068] @ 0xfffffbd4 │ │ │ │ - strbeq r9, [r3, #-772] @ 0xfffffcfc │ │ │ │ - strbeq r9, [r3, #-748] @ 0xfffffd14 │ │ │ │ + strbeq r9, [r3, #-1812] @ 0xfffff8ec │ │ │ │ + strbeq r9, [r3, #-1080] @ 0xfffffbc8 │ │ │ │ + strbeq r9, [r3, #-1052] @ 0xfffffbe4 │ │ │ │ + strbeq r9, [r3, #-756] @ 0xfffffd0c │ │ │ │ + strbeq r9, [r3, #-732] @ 0xfffffd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc bdbd8 <__cxa_atexit@plt+0xb1780> │ │ │ │ @@ -181726,20 +181726,20 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r3, #-1600] @ 0xfffff9c0 │ │ │ │ - strbeq r9, [r3, #-872] @ 0xfffffc98 │ │ │ │ - strbeq r9, [r3, #-844] @ 0xfffffcb4 │ │ │ │ - strbeq r9, [r3, #-548] @ 0xfffffddc │ │ │ │ - strbeq r9, [r3, #-524] @ 0xfffffdf4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r3, #-1584] @ 0xfffff9d0 │ │ │ │ + strbeq r9, [r3, #-856] @ 0xfffffca8 │ │ │ │ + strbeq r9, [r3, #-828] @ 0xfffffcc4 │ │ │ │ + strbeq r9, [r3, #-532] @ 0xfffffdec │ │ │ │ + strbeq r9, [r3, #-508] @ 0xfffffe04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b bda4c <__cxa_atexit@plt+0xb15f4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -181756,31 +181756,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bdc8c <__cxa_atexit@plt+0xb1834> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq bdc84 <__cxa_atexit@plt+0xb182c> │ │ │ │ ldr r8, [pc, #40] @ bdc94 <__cxa_atexit@plt+0xb183c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ bdc98 <__cxa_atexit@plt+0xb1840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003b8 <__cxa_atexit@plt+0x3f3f60> │ │ │ │ + b 4003ec <__cxa_atexit@plt+0x3f3f94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [r7], #2092 @ 0x82c │ │ │ │ - strbeq r9, [r3, #-264] @ 0xfffffef8 │ │ │ │ + strbeq r9, [r3, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdcfc <__cxa_atexit@plt+0xb18a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -181804,15 +181804,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bdd20 <__cxa_atexit@plt+0xb18c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r3, #-208] @ 0xffffff30 │ │ │ │ + strbeq r9, [r3, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ ldrbteq r8, [r7], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdd84 <__cxa_atexit@plt+0xb192c> │ │ │ │ @@ -181838,15 +181838,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bdda8 <__cxa_atexit@plt+0xb1950> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r3, #-72] @ 0xffffffb8 │ │ │ │ + strbeq r9, [r3, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ ldrbteq r8, [r7], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bde0c <__cxa_atexit@plt+0xb19b4> │ │ │ │ @@ -181872,15 +181872,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bde30 <__cxa_atexit@plt+0xb19d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r3, #-4032] @ 0xfffff040 │ │ │ │ + strbeq r8, [r3, #-4016] @ 0xfffff050 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ ldrbteq r8, [r7], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bde94 <__cxa_atexit@plt+0xb1a3c> │ │ │ │ @@ -181906,15 +181906,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bdeb8 <__cxa_atexit@plt+0xb1a60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r3, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq r8, [r3, #-3880] @ 0xfffff0d8 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ ldrbteq r8, [r7], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdf1c <__cxa_atexit@plt+0xb1ac4> │ │ │ │ @@ -181940,15 +181940,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bdf40 <__cxa_atexit@plt+0xb1ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r3, #-3760] @ 0xfffff150 │ │ │ │ + strbeq r8, [r3, #-3744] @ 0xfffff160 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ ldrbteq r8, [r7], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bdfa4 <__cxa_atexit@plt+0xb1b4c> │ │ │ │ @@ -181974,15 +181974,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bdfc8 <__cxa_atexit@plt+0xb1b70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r3, #-3624] @ 0xfffff1d8 │ │ │ │ + strbeq r8, [r3, #-3608] @ 0xfffff1e8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrbteq r8, [r7], #1304 @ 0x518 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -182110,18 +182110,18 @@ │ │ │ │ b be1f8 <__cxa_atexit@plt+0xb1da0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - strbeq r8, [r3, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq r8, [r3, #-3096] @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne be254 <__cxa_atexit@plt+0xb1dfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -182190,38 +182190,38 @@ │ │ │ │ b be21c <__cxa_atexit@plt+0xb1dc4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r7, [pc, #52] @ be360 <__cxa_atexit@plt+0xb1f08> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #8]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #32] @ be36c <__cxa_atexit@plt+0xb1f14> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, ip, r2 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - strbeq r8, [r3, #-2936] @ 0xfffff488 │ │ │ │ + strbeq r8, [r3, #-2920] @ 0xfffff498 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - strbeq r8, [r3, #-2788] @ 0xfffff51c │ │ │ │ + strbeq r8, [r3, #-2772] @ 0xfffff52c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #212] @ be464 <__cxa_atexit@plt+0xb200c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -182270,20 +182270,20 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - strbeq r8, [r3, #-2508] @ 0xfffff634 │ │ │ │ + strbeq r8, [r3, #-2492] @ 0xfffff644 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - strbeq r8, [r3, #-2448] @ 0xfffff670 │ │ │ │ + strbeq r8, [r3, #-2432] @ 0xfffff680 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -182323,19 +182323,19 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ bx r2 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ - strbeq r8, [r3, #-2276] @ 0xfffff71c │ │ │ │ + strbeq r8, [r3, #-2260] @ 0xfffff72c │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - strbeq r8, [r3, #-2228] @ 0xfffff74c │ │ │ │ + strbeq r8, [r3, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -182355,17 +182355,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ be5c0 <__cxa_atexit@plt+0xb2168> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - strbeq r8, [r3, #-2084] @ 0xfffff7dc │ │ │ │ + strbeq r8, [r3, #-2068] @ 0xfffff7ec │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -182387,17 +182387,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ be640 <__cxa_atexit@plt+0xb21e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffff6b4 │ │ │ │ - strbeq r8, [r3, #-1960] @ 0xfffff858 │ │ │ │ + strbeq r8, [r3, #-1944] @ 0xfffff868 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq r7, [r7], #3712 @ 0xe80 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -182418,16 +182418,16 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b be6bc <__cxa_atexit@plt+0xb2264> │ │ │ │ ldr r7, [pc, #16] @ be6b8 <__cxa_atexit@plt+0xb2260> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r3, #-1976] @ 0xfffff848 │ │ │ │ - strbeq r8, [r3, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq r8, [r3, #-1960] @ 0xfffff858 │ │ │ │ + strbeq r8, [r3, #-2124] @ 0xfffff7b4 │ │ │ │ ldrbteq r7, [r7], #3636 @ 0xe34 │ │ │ │ mov fp, r7 │ │ │ │ ldr sl, [pc, #396] @ be854 <__cxa_atexit@plt+0xb23fc> │ │ │ │ add sl, pc, sl │ │ │ │ ldr lr, [pc, #392] @ be858 <__cxa_atexit@plt+0xb2400> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -182487,38 +182487,38 @@ │ │ │ │ ldr r0, [pc, #200] @ be878 <__cxa_atexit@plt+0xb2420> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ stm r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 400678 <__cxa_atexit@plt+0x3f4220> │ │ │ │ + b 4006ac <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r2, [pc, #140] @ be85c <__cxa_atexit@plt+0xb2404> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #136] @ be860 <__cxa_atexit@plt+0xb2408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldmda r5, {r8, sl} │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [pc, #120] @ be864 <__cxa_atexit@plt+0xb240c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400678 <__cxa_atexit@plt+0x3f4220> │ │ │ │ + b 4006ac <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r7, [pc, #116] @ be880 <__cxa_atexit@plt+0xb2428> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r2, [pc, #80] @ be87c <__cxa_atexit@plt+0xb2424> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -182526,21 +182526,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strbeq r8, [r3, #-1796] @ 0xfffff8fc │ │ │ │ - strbeq r8, [r3, #-1600] @ 0xfffff9c0 │ │ │ │ + strbeq r8, [r3, #-1780] @ 0xfffff90c │ │ │ │ + strbeq r8, [r3, #-1584] @ 0xfffff9d0 │ │ │ │ ldrbteq r7, [r7], #3220 @ 0xc94 │ │ │ │ - strbeq r8, [r3, #-1692] @ 0xfffff964 │ │ │ │ + strbeq r8, [r3, #-1676] @ 0xfffff974 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strbeq r8, [r3, #-1848] @ 0xfffff8c8 │ │ │ │ - strbeq r8, [r3, #-1660] @ 0xfffff984 │ │ │ │ + strbeq r8, [r3, #-1832] @ 0xfffff8d8 │ │ │ │ + strbeq r8, [r3, #-1644] @ 0xfffff994 │ │ │ │ ldrbteq r7, [r7], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq r7, [r7], #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -182554,15 +182554,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ stm r5, {r1, r2, r8} │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 400678 <__cxa_atexit@plt+0x3f4220> │ │ │ │ + b 4006ac <__cxa_atexit@plt+0x3f4254> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -182575,15 +182575,15 @@ │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r1, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 400678 <__cxa_atexit@plt+0x3f4220> │ │ │ │ + b 4006ac <__cxa_atexit@plt+0x3f4254> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -182596,18 +182596,18 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ be984 <__cxa_atexit@plt+0xb252c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r3, #-1060] @ 0xfffffbdc │ │ │ │ + strbeq r8, [r3, #-1044] @ 0xfffffbec │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi be9fc <__cxa_atexit@plt+0xb25a4> │ │ │ │ ldr r3, [pc, #100] @ bea0c <__cxa_atexit@plt+0xb25b4> │ │ │ │ @@ -182732,54 +182732,54 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b be994 <__cxa_atexit@plt+0xb253c> │ │ │ │ mov r6, #24 │ │ │ │ b beb90 <__cxa_atexit@plt+0xb2738> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq r8, [r3, #-936] @ 0xfffffc58 │ │ │ │ + strbeq r8, [r3, #-920] @ 0xfffffc68 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r8, [r3, #-1092] @ 0xfffffbbc │ │ │ │ strbeq r8, [r3, #-1076] @ 0xfffffbcc │ │ │ │ + strbeq r8, [r3, #-1060] @ 0xfffffbdc │ │ │ │ ldrbteq r7, [r7], #2356 @ 0x934 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 400668 <__cxa_atexit@plt+0x3f4210> │ │ │ │ + b 40069c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldrbteq r7, [r7], #2308 @ 0x904 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ - b 400660 <__cxa_atexit@plt+0x3f4208> │ │ │ │ + b 400694 <__cxa_atexit@plt+0x3f423c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bec2c <__cxa_atexit@plt+0xb27d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ bec34 <__cxa_atexit@plt+0xb27dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r3, #-372] @ 0xfffffe8c │ │ │ │ + strbeq r8, [r3, #-356] @ 0xfffffe9c │ │ │ │ ldrbteq r7, [r7], #2232 @ 0x8b8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi becb0 <__cxa_atexit@plt+0xb2858> │ │ │ │ @@ -182905,54 +182905,54 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b bec48 <__cxa_atexit@plt+0xb27f0> │ │ │ │ mov r6, #24 │ │ │ │ b bee44 <__cxa_atexit@plt+0xb29ec> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbeq r8, [r3, #-240] @ 0xffffff10 │ │ │ │ + strbeq r8, [r3, #-224] @ 0xffffff20 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r8, [r3, #-400] @ 0xfffffe70 │ │ │ │ strbeq r8, [r3, #-384] @ 0xfffffe80 │ │ │ │ + strbeq r8, [r3, #-368] @ 0xfffffe90 │ │ │ │ ldrbteq r7, [r7], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 400668 <__cxa_atexit@plt+0x3f4210> │ │ │ │ + b 40069c <__cxa_atexit@plt+0x3f4244> │ │ │ │ ldrbteq r7, [r7], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ str r7, [r5] │ │ │ │ - b 400660 <__cxa_atexit@plt+0x3f4208> │ │ │ │ + b 400694 <__cxa_atexit@plt+0x3f423c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi beee0 <__cxa_atexit@plt+0xb2a88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ beee8 <__cxa_atexit@plt+0xb2a90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3, #-3776] @ 0xfffff140 │ │ │ │ + strbeq r7, [r3, #-3760] @ 0xfffff150 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bef30 <__cxa_atexit@plt+0xb2ad8> │ │ │ │ ldr r7, [pc, #52] @ bef40 <__cxa_atexit@plt+0xb2ae8> │ │ │ │ @@ -183084,16 +183084,16 @@ │ │ │ │ sub r5, r5, #16 │ │ │ │ ldr r7, [pc, #28] @ bf124 <__cxa_atexit@plt+0xb2ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - strbeq r7, [r3, #-3520] @ 0xfffff240 │ │ │ │ - strbeq r7, [r3, #-3676] @ 0xfffff1a4 │ │ │ │ + strbeq r7, [r3, #-3504] @ 0xfffff250 │ │ │ │ + strbeq r7, [r3, #-3660] @ 0xfffff1b4 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ ldrbteq r7, [r7], #1036 @ 0x40c │ │ │ │ ldrbteq r7, [r7], #1012 @ 0x3f4 │ │ │ │ ldrbteq r7, [r7], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -183181,29 +183181,29 @@ │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 400678 <__cxa_atexit@plt+0x3f4220> │ │ │ │ + b 4006ac <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r9, [r5, #24]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 400678 <__cxa_atexit@plt+0x3f4220> │ │ │ │ + b 4006ac <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r7, [pc, #24] @ bf2d8 <__cxa_atexit@plt+0xb2e80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ ldrbteq r7, [r7], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -183220,21 +183220,21 @@ │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 400678 <__cxa_atexit@plt+0x3f4220> │ │ │ │ + b 4006ac <__cxa_atexit@plt+0x3f4254> │ │ │ │ ldr r3, [pc, #20] @ bf358 <__cxa_atexit@plt+0xb2f00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrbteq r7, [r7], #428 @ 0x1ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ @@ -183275,32 +183275,32 @@ │ │ │ │ ldr r3, [pc, #32] @ bf420 <__cxa_atexit@plt+0xb2fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ bf424 <__cxa_atexit@plt+0xb2fcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 400420 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + b 400454 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r7, [r3, #-2432] @ 0xfffff680 │ │ │ │ + strbeq r7, [r3, #-2416] @ 0xfffff690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ bf454 <__cxa_atexit@plt+0xb2ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ bf458 <__cxa_atexit@plt+0xb3000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldrbteq r7, [r7], #88 @ 0x58 │ │ │ │ - strbeq r7, [r3, #-2412] @ 0xfffff694 │ │ │ │ + strbeq r7, [r3, #-2396] @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf4a8 <__cxa_atexit@plt+0xb3050> │ │ │ │ ldr r2, [pc, #56] @ bf4b0 <__cxa_atexit@plt+0xb3058> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -183311,20 +183311,20 @@ │ │ │ │ ldr r1, [pc, #40] @ bf4b8 <__cxa_atexit@plt+0xb3060> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [r7], #8 │ │ │ │ - strbeq r7, [r3, #-2316] @ 0xfffff6f4 │ │ │ │ - strbeq r7, [r3, #-2340] @ 0xfffff6dc │ │ │ │ + strbeq r7, [r3, #-2300] @ 0xfffff704 │ │ │ │ + strbeq r7, [r3, #-2324] @ 0xfffff6ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf508 <__cxa_atexit@plt+0xb30b0> │ │ │ │ ldr r2, [pc, #56] @ bf510 <__cxa_atexit@plt+0xb30b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -183335,20 +183335,20 @@ │ │ │ │ ldr r1, [pc, #40] @ bf518 <__cxa_atexit@plt+0xb30c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r7], #4024 @ 0xfb8 │ │ │ │ - strbeq r7, [r3, #-2220] @ 0xfffff754 │ │ │ │ - strbeq r7, [r3, #-2244] @ 0xfffff73c │ │ │ │ + strbeq r7, [r3, #-2204] @ 0xfffff764 │ │ │ │ + strbeq r7, [r3, #-2228] @ 0xfffff74c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf568 <__cxa_atexit@plt+0xb3110> │ │ │ │ ldr r2, [pc, #56] @ bf570 <__cxa_atexit@plt+0xb3118> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -183359,20 +183359,20 @@ │ │ │ │ ldr r1, [pc, #40] @ bf578 <__cxa_atexit@plt+0xb3120> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 400428 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ + b 40045c <__cxa_atexit@plt+0x3f4004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r7], #3920 @ 0xf50 │ │ │ │ - strbeq r7, [r3, #-2124] @ 0xfffff7b4 │ │ │ │ - strbeq r7, [r3, #-2148] @ 0xfffff79c │ │ │ │ + strbeq r7, [r3, #-2108] @ 0xfffff7c4 │ │ │ │ + strbeq r7, [r3, #-2132] @ 0xfffff7ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf5c8 <__cxa_atexit@plt+0xb3170> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -183383,19 +183383,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3, #-2028] @ 0xfffff814 │ │ │ │ - strbeq r7, [r3, #-2108] @ 0xfffff7c4 │ │ │ │ + strbeq r7, [r3, #-2012] @ 0xfffff824 │ │ │ │ + strbeq r7, [r3, #-2092] @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf624 <__cxa_atexit@plt+0xb31cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -183406,19 +183406,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400438 <__cxa_atexit@plt+0x3f3fe0> │ │ │ │ + b 40046c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3, #-1936] @ 0xfffff870 │ │ │ │ - strbeq r7, [r3, #-2016] @ 0xfffff820 │ │ │ │ + strbeq r7, [r3, #-1920] @ 0xfffff880 │ │ │ │ + strbeq r7, [r3, #-2000] @ 0xfffff830 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf680 <__cxa_atexit@plt+0xb3228> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -183429,19 +183429,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3, #-1844] @ 0xfffff8cc │ │ │ │ - strbeq r7, [r3, #-1924] @ 0xfffff87c │ │ │ │ + strbeq r7, [r3, #-1828] @ 0xfffff8dc │ │ │ │ + strbeq r7, [r3, #-1908] @ 0xfffff88c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf6dc <__cxa_atexit@plt+0xb3284> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -183452,19 +183452,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3, #-1752] @ 0xfffff928 │ │ │ │ - strbeq r7, [r3, #-1832] @ 0xfffff8d8 │ │ │ │ + strbeq r7, [r3, #-1736] @ 0xfffff938 │ │ │ │ + strbeq r7, [r3, #-1816] @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf738 <__cxa_atexit@plt+0xb32e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -183475,19 +183475,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400438 <__cxa_atexit@plt+0x3f3fe0> │ │ │ │ + b 40046c <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3, #-1660] @ 0xfffff984 │ │ │ │ - strbeq r7, [r3, #-1740] @ 0xfffff934 │ │ │ │ + strbeq r7, [r3, #-1644] @ 0xfffff994 │ │ │ │ + strbeq r7, [r3, #-1724] @ 0xfffff944 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf794 <__cxa_atexit@plt+0xb333c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -183498,31 +183498,31 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400430 <__cxa_atexit@plt+0x3f3fd8> │ │ │ │ + b 400464 <__cxa_atexit@plt+0x3f400c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r3, #-1568] @ 0xfffff9e0 │ │ │ │ - strbeq r7, [r3, #-1648] @ 0xfffff990 │ │ │ │ + strbeq r7, [r3, #-1552] @ 0xfffff9f0 │ │ │ │ + strbeq r7, [r3, #-1632] @ 0xfffff9a0 │ │ │ │ ldrbteq r6, [r7], #3476 @ 0xd94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bf7d4 <__cxa_atexit@plt+0xb337c> │ │ │ │ ldr r3, [pc, #28] @ bf7e4 <__cxa_atexit@plt+0xb338c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 400440 <__cxa_atexit@plt+0x3f3fe8> │ │ │ │ + b 400474 <__cxa_atexit@plt+0x3f401c> │ │ │ │ ldr r7, [pc, #12] @ bf7e8 <__cxa_atexit@plt+0xb3390> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r6, [r7], #3448 @ 0xd78 │ │ │ │ ldrbteq r6, [r7], #3408 @ 0xd50 │ │ │ │ @@ -183539,35 +183539,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400448 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + b 40047c <__cxa_atexit@plt+0x3f4024> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r6, [r7], #3312 @ 0xcf0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ bf880 <__cxa_atexit@plt+0xb3428> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ bf884 <__cxa_atexit@plt+0xb342c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - b 400450 <__cxa_atexit@plt+0x3f3ff8> │ │ │ │ + b 400484 <__cxa_atexit@plt+0x3f402c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r7, [r3, #-1396] @ 0xfffffa8c │ │ │ │ + strbeq r7, [r3, #-1380] @ 0xfffffa9c │ │ │ │ ldrbteq r6, [r7], #3252 @ 0xcb4 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bf8b8 <__cxa_atexit@plt+0xb3460> │ │ │ │ ldr r7, [pc, #40] @ bf8d0 <__cxa_atexit@plt+0xb3478> │ │ │ │ @@ -183576,35 +183576,35 @@ │ │ │ │ ldr r0, [pc, #32] @ bf8d4 <__cxa_atexit@plt+0xb347c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ bf8cc <__cxa_atexit@plt+0xb3474> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 400448 <__cxa_atexit@plt+0x3f3ff0> │ │ │ │ + b 40047c <__cxa_atexit@plt+0x3f4024> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r6, [r7], #3092 @ 0xc14 │ │ │ │ ldrbteq r6, [r7], #3080 @ 0xc08 │ │ │ │ ldrbteq r6, [r7], #3156 @ 0xc54 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ bf8f8 <__cxa_atexit@plt+0xb34a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400458 <__cxa_atexit@plt+0x3f4000> │ │ │ │ + b 40048c <__cxa_atexit@plt+0x3f4034> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrbteq r6, [r7], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ bf91c <__cxa_atexit@plt+0xb34c4> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 400420 <__cxa_atexit@plt+0x3f3fc8> │ │ │ │ + b 400454 <__cxa_atexit@plt+0x3f3ffc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrbteq r6, [r7], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -183650,39 +183650,39 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ ldr r6, [pc, #108] @ bfa50 <__cxa_atexit@plt+0xb35f8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #36] @ bfa44 <__cxa_atexit@plt+0xb35ec> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strbeq r7, [r3, #-1028] @ 0xfffffbfc │ │ │ │ + strbeq r7, [r3, #-1012] @ 0xfffffc0c │ │ │ │ ldrbteq r6, [r7], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -183705,24 +183705,24 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ bfaf4 <__cxa_atexit@plt+0xb369c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strbeq r7, [r3, #-848] @ 0xfffffcb0 │ │ │ │ + strbeq r7, [r3, #-832] @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r6, [r7], #2612 @ 0xa34 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -183745,24 +183745,24 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ bfb94 <__cxa_atexit@plt+0xb373c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r7, [r3, #-688] @ 0xfffffd50 │ │ │ │ + strbeq r7, [r3, #-672] @ 0xfffffd60 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ ldrbteq r6, [r7], #2452 @ 0x994 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ @@ -183815,29 +183815,29 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r2, lr} │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r2, [pc, #140] @ bfd08 <__cxa_atexit@plt+0xb38b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r2, [pc, #60] @ bfce4 <__cxa_atexit@plt+0xb388c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ ldr r5, [pc, #48] @ bfcf8 <__cxa_atexit@plt+0xb38a0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #44] @ bfcfc <__cxa_atexit@plt+0xb38a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -183848,15 +183848,15 @@ │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ ldrbteq r6, [r7], #2232 @ 0x8b8 │ │ │ │ @ instruction: 0xfffff334 │ │ │ │ ldrbteq r6, [r7], #2052 @ 0x804 │ │ │ │ ldrbteq r6, [r7], #2116 @ 0x844 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ - strbeq r7, [r3, #-364] @ 0xfffffe94 │ │ │ │ + strbeq r7, [r3, #-348] @ 0xfffffea4 │ │ │ │ ldrbteq r6, [r7], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -183879,24 +183879,24 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ bfdac <__cxa_atexit@plt+0xb3954> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - strbeq r7, [r3, #-152] @ 0xffffff68 │ │ │ │ + strbeq r7, [r3, #-136] @ 0xffffff78 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ ldrbteq r6, [r7], #1916 @ 0x77c │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -183916,24 +183916,24 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r8, r2 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ bfe40 <__cxa_atexit@plt+0xb39e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strbeq r6, [r3, #-4088] @ 0xfffff008 │ │ │ │ + strbeq r6, [r3, #-4072] @ 0xfffff018 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ ldrbteq r6, [r7], #1768 @ 0x6e8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -183973,15 +183973,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b bef54 <__cxa_atexit@plt+0xb2afc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #40] @ bff30 <__cxa_atexit@plt+0xb3ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #36] @ bff34 <__cxa_atexit@plt+0xb3adc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ @@ -184020,25 +184020,25 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r5, [pc, #32] @ bffe4 <__cxa_atexit@plt+0xb3b8c> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strbeq r6, [r3, #-3684] @ 0xfffff19c │ │ │ │ + strbeq r6, [r3, #-3668] @ 0xfffff1ac │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r6, [r7], #1348 @ 0x544 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -184062,25 +184062,25 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #32] @ c008c <__cxa_atexit@plt+0xb3c34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r6, [r3, #-3516] @ 0xfffff244 │ │ │ │ + strbeq r6, [r3, #-3500] @ 0xfffff254 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ ldrbteq r6, [r7], #1180 @ 0x49c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -184122,21 +184122,21 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r3, [pc, #92] @ c01a8 <__cxa_atexit@plt+0xb3d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #40] @ c019c <__cxa_atexit@plt+0xb3d44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #36] @ c01a0 <__cxa_atexit@plt+0xb3d48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ @@ -184144,15 +184144,15 @@ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xffffee48 │ │ │ │ ldrbteq r6, [r7], #956 @ 0x3bc │ │ │ │ ldrbteq r6, [r7], #856 @ 0x358 │ │ │ │ ldrbteq r6, [r7], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - strbeq r6, [r3, #-3228] @ 0xfffff364 │ │ │ │ + strbeq r6, [r3, #-3212] @ 0xfffff374 │ │ │ │ ldrbteq r6, [r7], #896 @ 0x380 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -184175,27 +184175,27 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #56] @ c0254 <__cxa_atexit@plt+0xb3dfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #40] @ c0258 <__cxa_atexit@plt+0xb3e00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #20 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffff3f0 │ │ │ │ - strbeq r6, [r3, #-3020] @ 0xfffff434 │ │ │ │ + strbeq r6, [r3, #-3004] @ 0xfffff444 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ ldrbteq r6, [r7], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ ldr r9, [r3, #24] │ │ │ │ @@ -184299,15 +184299,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b bef54 <__cxa_atexit@plt+0xb2afc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #40] @ c0448 <__cxa_atexit@plt+0xb3ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #36] @ c044c <__cxa_atexit@plt+0xb3ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ @@ -184347,25 +184347,25 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r5, [pc, #32] @ c0500 <__cxa_atexit@plt+0xb40a8> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ + b 4004a4 <__cxa_atexit@plt+0x3f404c> │ │ │ │ @ instruction: 0xfffff14c │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - strbeq r6, [r3, #-2376] @ 0xfffff6b8 │ │ │ │ + strbeq r6, [r3, #-2360] @ 0xfffff6c8 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ ldrbteq r6, [r7], #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -184399,15 +184399,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrbteq r5, [r7], #4080 @ 0xff0 │ │ │ │ - strbeq r6, [r3, #-2384] @ 0xfffff6b0 │ │ │ │ + strbeq r6, [r3, #-2368] @ 0xfffff6c0 │ │ │ │ ldrbteq r5, [r7], #4012 @ 0xfac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c05dc <__cxa_atexit@plt+0xb4184> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -184418,15 +184418,15 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b c0514 <__cxa_atexit@plt+0xb40bc> │ │ │ │ ldr r7, [pc, #12] @ c05f0 <__cxa_atexit@plt+0xb4198> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r3, #-2296] @ 0xfffff708 │ │ │ │ + strbeq r6, [r3, #-2280] @ 0xfffff718 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r5, [r7], #3860 @ 0xf14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -184600,15 +184600,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c08cc <__cxa_atexit@plt+0xb4474> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r3, #-2660] @ 0xfffff59c │ │ │ │ + strbeq r6, [r3, #-2644] @ 0xfffff5ac │ │ │ │ ldrbteq r5, [r7], #3304 @ 0xce8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -184622,15 +184622,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c0924 <__cxa_atexit@plt+0xb44cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r3, #-2224] @ 0xfffff750 │ │ │ │ + strbeq r6, [r3, #-2208] @ 0xfffff760 │ │ │ │ ldrbteq r5, [r7], #3220 @ 0xc94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -184644,15 +184644,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c097c <__cxa_atexit@plt+0xb4524> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r3, #-1932] @ 0xfffff874 │ │ │ │ + strbeq r6, [r3, #-1916] @ 0xfffff884 │ │ │ │ ldrbteq r5, [r7], #3136 @ 0xc40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -184666,199 +184666,199 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c09d4 <__cxa_atexit@plt+0xb457c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r3, #-2236] @ 0xfffff744 │ │ │ │ + strbeq r6, [r3, #-2220] @ 0xfffff754 │ │ │ │ ldrbteq r5, [r7], #3052 @ 0xbec │ │ │ │ - ldrteq pc, [pc], #1845 @ c09e0 <__cxa_atexit@plt+0xb4588> @ │ │ │ │ + ldrteq pc, [pc], #2357 @ c09e0 <__cxa_atexit@plt+0xb4588> @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #1910 @ c09f8 <__cxa_atexit@plt+0xb45a0> @ │ │ │ │ + ldrteq pc, [pc], #2422 @ c09f8 <__cxa_atexit@plt+0xb45a0> @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #1974 @ c0a10 <__cxa_atexit@plt+0xb45b8> @ │ │ │ │ + ldrteq pc, [pc], #2486 @ c0a10 <__cxa_atexit@plt+0xb45b8> @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [pc], #2037 @ c0a28 <__cxa_atexit@plt+0xb45d0> @ │ │ │ │ + ldrteq pc, [pc], #2549 @ c0a28 <__cxa_atexit@plt+0xb45d0> @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r7], #2928 @ 0xb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c0a9c <__cxa_atexit@plt+0xb4644> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c0a94 <__cxa_atexit@plt+0xb463c> │ │ │ │ ldr r7, [pc, #56] @ c0aa4 <__cxa_atexit@plt+0xb464c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ c0aa8 <__cxa_atexit@plt+0xb4650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ c0aac <__cxa_atexit@plt+0xb4654> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ c0ab0 <__cxa_atexit@plt+0xb4658> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r3, #-784] @ 0xfffffcf0 │ │ │ │ - strbeq r6, [r3, #-1416] @ 0xfffffa78 │ │ │ │ - strbeq r6, [r3, #-1412] @ 0xfffffa7c │ │ │ │ - strbeq r6, [r3, #-1408] @ 0xfffffa80 │ │ │ │ + strbeq r6, [r3, #-768] @ 0xfffffd00 │ │ │ │ + strbeq r6, [r3, #-1400] @ 0xfffffa88 │ │ │ │ + strbeq r6, [r3, #-1396] @ 0xfffffa8c │ │ │ │ + strbeq r6, [r3, #-1392] @ 0xfffffa90 │ │ │ │ ldrbteq r5, [r7], #2868 @ 0xb34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c0b14 <__cxa_atexit@plt+0xb46bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c0b0c <__cxa_atexit@plt+0xb46b4> │ │ │ │ ldr r7, [pc, #52] @ c0b1c <__cxa_atexit@plt+0xb46c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #48] @ c0b20 <__cxa_atexit@plt+0xb46c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #32] @ c0b24 <__cxa_atexit@plt+0xb46cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r7], #2796 @ 0xaec │ │ │ │ - strbeq r6, [r3, #-652] @ 0xfffffd74 │ │ │ │ - strbeq r6, [r3, #-2044] @ 0xfffff804 │ │ │ │ + strbeq r6, [r3, #-636] @ 0xfffffd84 │ │ │ │ + strbeq r6, [r3, #-2028] @ 0xfffff814 │ │ │ │ ldrbteq r5, [r7], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c0b8c <__cxa_atexit@plt+0xb4734> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c0b84 <__cxa_atexit@plt+0xb472c> │ │ │ │ ldr r9, [pc, #56] @ c0b94 <__cxa_atexit@plt+0xb473c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [pc, #52] @ c0b98 <__cxa_atexit@plt+0xb4740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ c0b9c <__cxa_atexit@plt+0xb4744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ c0ba0 <__cxa_atexit@plt+0xb4748> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r7], #2724 @ 0xaa4 │ │ │ │ - strbeq r6, [r3, #-536] @ 0xfffffde8 │ │ │ │ + strbeq r6, [r3, #-520] @ 0xfffffdf8 │ │ │ │ + strbeq r6, [r3, #-1152] @ 0xfffffb80 │ │ │ │ strbeq r6, [r3, #-1168] @ 0xfffffb70 │ │ │ │ - strbeq r6, [r3, #-1184] @ 0xfffffb60 │ │ │ │ ldrbteq r5, [r7], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c0c08 <__cxa_atexit@plt+0xb47b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c0c00 <__cxa_atexit@plt+0xb47a8> │ │ │ │ ldr r7, [pc, #56] @ c0c10 <__cxa_atexit@plt+0xb47b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ c0c14 <__cxa_atexit@plt+0xb47bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ c0c18 <__cxa_atexit@plt+0xb47c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ c0c1c <__cxa_atexit@plt+0xb47c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r3, #-420] @ 0xfffffe5c │ │ │ │ + strbeq r6, [r3, #-404] @ 0xfffffe6c │ │ │ │ + strbeq r6, [r3, #-1036] @ 0xfffffbf4 │ │ │ │ strbeq r6, [r3, #-1052] @ 0xfffffbe4 │ │ │ │ - strbeq r6, [r3, #-1068] @ 0xfffffbd4 │ │ │ │ - strbeq r6, [r3, #-1560] @ 0xfffff9e8 │ │ │ │ + strbeq r6, [r3, #-1544] @ 0xfffff9f8 │ │ │ │ ldrbteq r5, [r7], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c0c7c <__cxa_atexit@plt+0xb4824> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c0c74 <__cxa_atexit@plt+0xb481c> │ │ │ │ ldr r7, [pc, #48] @ c0c84 <__cxa_atexit@plt+0xb482c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ c0c88 <__cxa_atexit@plt+0xb4830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ c0c8c <__cxa_atexit@plt+0xb4834> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r3, #-296] @ 0xfffffed8 │ │ │ │ - strbeq r6, [r3, #-1696] @ 0xfffff960 │ │ │ │ - strbeq r6, [r3, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r6, [r3, #-280] @ 0xfffffee8 │ │ │ │ + strbeq r6, [r3, #-1680] @ 0xfffff970 │ │ │ │ + strbeq r6, [r3, #-928] @ 0xfffffc60 │ │ │ │ ldrbteq r5, [r7], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c0d04 <__cxa_atexit@plt+0xb48ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c0cfc <__cxa_atexit@plt+0xb48a4> │ │ │ │ ldr r7, [pc, #72] @ c0d0c <__cxa_atexit@plt+0xb48b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #68] @ c0d10 <__cxa_atexit@plt+0xb48b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ c0d14 <__cxa_atexit@plt+0xb48bc> │ │ │ │ @@ -184868,70 +184868,70 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #48] @ c0d18 <__cxa_atexit@plt+0xb48c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr sl, [pc, #44] @ c0d1c <__cxa_atexit@plt+0xb48c4> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r7], #2320 @ 0x910 │ │ │ │ ldrbteq r5, [r7], #2492 @ 0x9bc │ │ │ │ - strbeq r6, [r3, #-168] @ 0xffffff58 │ │ │ │ - strbeq r6, [r3, #-1568] @ 0xfffff9e0 │ │ │ │ - strbeq r6, [r3, #-1564] @ 0xfffff9e4 │ │ │ │ + strbeq r6, [r3, #-152] @ 0xffffff68 │ │ │ │ + strbeq r6, [r3, #-1552] @ 0xfffff9f0 │ │ │ │ + strbeq r6, [r3, #-1548] @ 0xfffff9f4 │ │ │ │ ldrbteq r5, [r7], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c0d84 <__cxa_atexit@plt+0xb492c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c0d7c <__cxa_atexit@plt+0xb4924> │ │ │ │ ldr r8, [pc, #56] @ c0d8c <__cxa_atexit@plt+0xb4934> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #52] @ c0d90 <__cxa_atexit@plt+0xb4938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ c0d94 <__cxa_atexit@plt+0xb493c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ c0d98 <__cxa_atexit@plt+0xb4940> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r7], #2396 @ 0x95c │ │ │ │ - strbeq r6, [r3, #-32] @ 0xffffffe0 │ │ │ │ - strbeq r6, [r3, #-824] @ 0xfffffcc8 │ │ │ │ - strbeq r6, [r3, #-584] @ 0xfffffdb8 │ │ │ │ + strbeq r6, [r3, #-16] │ │ │ │ + strbeq r6, [r3, #-808] @ 0xfffffcd8 │ │ │ │ + strbeq r6, [r3, #-568] @ 0xfffffdc8 │ │ │ │ ldrbteq r5, [r7], #2348 @ 0x92c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0dd8 <__cxa_atexit@plt+0xb4980> │ │ │ │ ldr r2, [pc, #40] @ c0de8 <__cxa_atexit@plt+0xb4990> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #36] @ c0dec <__cxa_atexit@plt+0xb4994> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ c0df0 <__cxa_atexit@plt+0xb4998> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r5, [r7], #2316 @ 0x90c │ │ │ │ ldrbteq r5, [r7], #2308 @ 0x904 │ │ │ │ @@ -184941,80 +184941,80 @@ │ │ │ │ ldr r3, [pc, #24] @ c0e20 <__cxa_atexit@plt+0xb49c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c0e24 <__cxa_atexit@plt+0xb49cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r6, [r3, #-156] @ 0xffffff64 │ │ │ │ + strbeq r6, [r3, #-140] @ 0xffffff74 │ │ │ │ ldrbteq r5, [r7], #2212 @ 0x8a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ c0e58 <__cxa_atexit@plt+0xb4a00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ c0e5c <__cxa_atexit@plt+0xb4a04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r5, [r7], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c0e88 <__cxa_atexit@plt+0xb4a30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c0e8c <__cxa_atexit@plt+0xb4a34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r6, [r3, #-52] @ 0xffffffcc │ │ │ │ + strbeq r6, [r3, #-36] @ 0xffffffdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldrbteq r5, [r7], #2108 @ 0x83c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c0f0c <__cxa_atexit@plt+0xb4ab4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c0f04 <__cxa_atexit@plt+0xb4aac> │ │ │ │ ldr r8, [pc, #56] @ c0f14 <__cxa_atexit@plt+0xb4abc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #52] @ c0f18 <__cxa_atexit@plt+0xb4ac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ c0f1c <__cxa_atexit@plt+0xb4ac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ c0f20 <__cxa_atexit@plt+0xb4ac8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r7], #1900 @ 0x76c │ │ │ │ - strbeq r5, [r3, #-3736] @ 0xfffff168 │ │ │ │ - strbeq r6, [r3, #-432] @ 0xfffffe50 │ │ │ │ - strbeq r6, [r3, #-192] @ 0xffffff40 │ │ │ │ + strbeq r5, [r3, #-3720] @ 0xfffff178 │ │ │ │ + strbeq r6, [r3, #-416] @ 0xfffffe60 │ │ │ │ + strbeq r6, [r3, #-176] @ 0xffffff50 │ │ │ │ ldrbteq r5, [r7], #2020 @ 0x7e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0f68 <__cxa_atexit@plt+0xb4b10> │ │ │ │ ldr r2, [pc, #44] @ c0f70 <__cxa_atexit@plt+0xb4b18> │ │ │ │ @@ -185023,77 +185023,77 @@ │ │ │ │ ldr r2, [pc, #36] @ c0f74 <__cxa_atexit@plt+0xb4b1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ c0f78 <__cxa_atexit@plt+0xb4b20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3, #-3660] @ 0xfffff1b4 │ │ │ │ - strbeq r6, [r3, #-340] @ 0xfffffeac │ │ │ │ - strbeq r6, [r3, #-96] @ 0xffffffa0 │ │ │ │ + strbeq r5, [r3, #-3644] @ 0xfffff1c4 │ │ │ │ + strbeq r6, [r3, #-324] @ 0xfffffebc │ │ │ │ + strbeq r6, [r3, #-80] @ 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0fb0 <__cxa_atexit@plt+0xb4b58> │ │ │ │ ldr r2, [pc, #28] @ c0fb8 <__cxa_atexit@plt+0xb4b60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmdb r5, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c0fe4 <__cxa_atexit@plt+0xb4b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c0fe8 <__cxa_atexit@plt+0xb4b90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [r3, #-3800] @ 0xfffff128 │ │ │ │ + strbeq r5, [r3, #-3784] @ 0xfffff138 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ c1014 <__cxa_atexit@plt+0xb4bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c1040 <__cxa_atexit@plt+0xb4be8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c1044 <__cxa_atexit@plt+0xb4bec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [r3, #-3708] @ 0xfffff184 │ │ │ │ + strbeq r5, [r3, #-3692] @ 0xfffff194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldrbteq r5, [r7], #1700 @ 0x6a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -185128,73 +185128,73 @@ │ │ │ │ ldr r2, [pc, #32] @ c1114 <__cxa_atexit@plt+0xb4cbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ c1118 <__cxa_atexit@plt+0xb4cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3, #-3228] @ 0xfffff364 │ │ │ │ - strbeq r6, [r3, #-28] @ 0xffffffe4 │ │ │ │ + strbeq r5, [r3, #-3212] @ 0xfffff374 │ │ │ │ + strbeq r6, [r3, #-12] │ │ │ │ ldrbteq r5, [r7], #1580 @ 0x62c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c1154 <__cxa_atexit@plt+0xb4cfc> │ │ │ │ ldr r2, [pc, #32] @ c115c <__cxa_atexit@plt+0xb4d04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ c1160 <__cxa_atexit@plt+0xb4d08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3, #-3156] @ 0xfffff3ac │ │ │ │ - strbeq r5, [r3, #-4052] @ 0xfffff02c │ │ │ │ + strbeq r5, [r3, #-3140] @ 0xfffff3bc │ │ │ │ + strbeq r5, [r3, #-4036] @ 0xfffff03c │ │ │ │ ldrbteq r5, [r7], #1468 @ 0x5bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c119c <__cxa_atexit@plt+0xb4d44> │ │ │ │ ldr r2, [pc, #32] @ c11a4 <__cxa_atexit@plt+0xb4d4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ c11a8 <__cxa_atexit@plt+0xb4d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3, #-3084] @ 0xfffff3f4 │ │ │ │ - strbeq r5, [r3, #-3984] @ 0xfffff070 │ │ │ │ + strbeq r5, [r3, #-3068] @ 0xfffff404 │ │ │ │ + strbeq r5, [r3, #-3968] @ 0xfffff080 │ │ │ │ ldrbteq r5, [r7], #1396 @ 0x574 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c11e4 <__cxa_atexit@plt+0xb4d8c> │ │ │ │ ldr r2, [pc, #32] @ c11ec <__cxa_atexit@plt+0xb4d94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ c11f0 <__cxa_atexit@plt+0xb4d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3, #-3012] @ 0xfffff43c │ │ │ │ - strbeq r5, [r3, #-3912] @ 0xfffff0b8 │ │ │ │ + strbeq r5, [r3, #-2996] @ 0xfffff44c │ │ │ │ + strbeq r5, [r3, #-3896] @ 0xfffff0c8 │ │ │ │ ldrbteq r5, [r7], #1372 @ 0x55c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -185210,15 +185210,15 @@ │ │ │ │ ldr r7, [pc, #68] @ c1280 <__cxa_atexit@plt+0xb4e28> │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ b c1264 <__cxa_atexit@plt+0xb4e0c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ c1274 <__cxa_atexit@plt+0xb4e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -185233,17 +185233,17 @@ │ │ │ │ ldr r3, [pc, #24] @ c12b0 <__cxa_atexit@plt+0xb4e58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c12b4 <__cxa_atexit@plt+0xb4e5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [r3, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq r5, [r3, #-3068] @ 0xfffff404 │ │ │ │ ldrbteq r5, [r7], #1180 @ 0x49c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -185256,43 +185256,43 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r5, [r7], #1040 @ 0x410 │ │ │ │ ldrbteq r5, [r7], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c1350 <__cxa_atexit@plt+0xb4ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c1354 <__cxa_atexit@plt+0xb4efc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r5, [r3, #-2924] @ 0xfffff494 │ │ │ │ + strbeq r5, [r3, #-2908] @ 0xfffff4a4 │ │ │ │ ldrbteq r5, [r7], #980 @ 0x3d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c137c <__cxa_atexit@plt+0xb4f24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r5, [r7], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -185311,26 +185311,26 @@ │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r7, [pc, #52] @ c1408 <__cxa_atexit@plt+0xb4fb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #48] @ c140c <__cxa_atexit@plt+0xb4fb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #44] @ c1410 <__cxa_atexit@plt+0xb4fb8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - strbeq r5, [r3, #-3280] @ 0xfffff330 │ │ │ │ - strbeq r5, [r3, #-3888] @ 0xfffff0d0 │ │ │ │ - strbeq r5, [r3, #-3032] @ 0xfffff428 │ │ │ │ + strbeq r5, [r3, #-3264] @ 0xfffff340 │ │ │ │ + strbeq r5, [r3, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r5, [r3, #-3016] @ 0xfffff438 │ │ │ │ ldrbteq r5, [r7], #792 @ 0x318 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -185346,32 +185346,32 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r7, [pc, #40] @ c1488 <__cxa_atexit@plt+0xb5030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ c148c <__cxa_atexit@plt+0xb5034> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ c1490 <__cxa_atexit@plt+0xb5038> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r5, [r3, #-3140] @ 0xfffff3bc │ │ │ │ - strbeq r5, [r3, #-3748] @ 0xfffff15c │ │ │ │ - strbeq r5, [r3, #-2892] @ 0xfffff4b4 │ │ │ │ + strbeq r5, [r3, #-3124] @ 0xfffff3cc │ │ │ │ + strbeq r5, [r3, #-3732] @ 0xfffff16c │ │ │ │ + strbeq r5, [r3, #-2876] @ 0xfffff4c4 │ │ │ │ ldrbteq r5, [r7], #584 @ 0x248 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c14b8 <__cxa_atexit@plt+0xb5060> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r5, [r7], #544 @ 0x220 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c1508 <__cxa_atexit@plt+0xb50b0> │ │ │ │ @@ -185383,15 +185383,15 @@ │ │ │ │ ldr r2, [pc, #56] @ c1528 <__cxa_atexit@plt+0xb50d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #52] @ c152c <__cxa_atexit@plt+0xb50d4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c1524 <__cxa_atexit@plt+0xb50cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -185412,24 +185412,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r7, [pc, #40] @ c1598 <__cxa_atexit@plt+0xb5140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ c159c <__cxa_atexit@plt+0xb5144> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #28] @ c15a0 <__cxa_atexit@plt+0xb5148> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrbteq r5, [r7], #160 @ 0xa0 │ │ │ │ - strbeq r5, [r3, #-2868] @ 0xfffff4cc │ │ │ │ - strbeq r5, [r3, #-2628] @ 0xfffff5bc │ │ │ │ + strbeq r5, [r3, #-2852] @ 0xfffff4dc │ │ │ │ + strbeq r5, [r3, #-2612] @ 0xfffff5cc │ │ │ │ ldrbteq r5, [r7], #536 @ 0x218 │ │ │ │ ldrbteq r5, [r7], #472 @ 0x1d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c1620 <__cxa_atexit@plt+0xb51c8> │ │ │ │ @@ -185453,15 +185453,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #124] @ c1690 <__cxa_atexit@plt+0xb5238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #120] @ c1694 <__cxa_atexit@plt+0xb523c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r8, [pc, #112] @ c1698 <__cxa_atexit@plt+0xb5240> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #108] @ c169c <__cxa_atexit@plt+0xb5244> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #104] @ c16a0 <__cxa_atexit@plt+0xb5248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -185470,33 +185470,33 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [pc, #84] @ c16a4 <__cxa_atexit@plt+0xb524c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r9, [pc, #72] @ c16a8 <__cxa_atexit@plt+0xb5250> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #52] @ c16ac <__cxa_atexit@plt+0xb5254> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r1 │ │ │ │ ldrbteq r5, [r7], #8 │ │ │ │ - strbeq r5, [r3, #-2704] @ 0xfffff570 │ │ │ │ - strbeq r5, [r3, #-2464] @ 0xfffff660 │ │ │ │ + strbeq r5, [r3, #-2688] @ 0xfffff580 │ │ │ │ + strbeq r5, [r3, #-2448] @ 0xfffff670 │ │ │ │ ldrbteq r4, [r7], #4056 @ 0xfd8 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strbeq r5, [r3, #-1920] @ 0xfffff880 │ │ │ │ - strbeq r5, [r3, #-2644] @ 0xfffff5ac │ │ │ │ - strbeq r5, [r3, #-2396] @ 0xfffff6a4 │ │ │ │ + strbeq r5, [r3, #-1904] @ 0xfffff890 │ │ │ │ + strbeq r5, [r3, #-2628] @ 0xfffff5bc │ │ │ │ + strbeq r5, [r3, #-2380] @ 0xfffff6b4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrbteq r5, [r7], #204 @ 0xcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #40 @ 0x28 │ │ │ │ bne c1700 <__cxa_atexit@plt+0xb52a8> │ │ │ │ @@ -185509,24 +185509,24 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #40] @ c171c <__cxa_atexit@plt+0xb52c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ c1720 <__cxa_atexit@plt+0xb52c8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r3, [pc, #8] @ c1710 <__cxa_atexit@plt+0xb52b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrbteq r4, [r7], #3880 @ 0xf28 │ │ │ │ - strbeq r5, [r3, #-2480] @ 0xfffff650 │ │ │ │ - strbeq r5, [r3, #-2240] @ 0xfffff740 │ │ │ │ + strbeq r5, [r3, #-2464] @ 0xfffff660 │ │ │ │ + strbeq r5, [r3, #-2224] @ 0xfffff750 │ │ │ │ ldrbteq r5, [r7], #88 @ 0x58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ c176c <__cxa_atexit@plt+0xb5314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ c1770 <__cxa_atexit@plt+0xb5318> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -185536,19 +185536,19 @@ │ │ │ │ movne r7, #1 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #20] @ c1774 <__cxa_atexit@plt+0xb531c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #16] @ c1778 <__cxa_atexit@plt+0xb5320> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrbteq r4, [r7], #3776 @ 0xec0 │ │ │ │ - strbeq r5, [r3, #-2372] @ 0xfffff6bc │ │ │ │ - strbeq r5, [r3, #-2132] @ 0xfffff7ac │ │ │ │ + strbeq r5, [r3, #-2356] @ 0xfffff6cc │ │ │ │ + strbeq r5, [r3, #-2116] @ 0xfffff7bc │ │ │ │ ldrbteq r4, [r7], #4084 @ 0xff4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c17e0 <__cxa_atexit@plt+0xb5388> │ │ │ │ @@ -185565,26 +185565,26 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, #2 │ │ │ │ blt c180c <__cxa_atexit@plt+0xb53b4> │ │ │ │ bne c1820 <__cxa_atexit@plt+0xb53c8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r7, #1 │ │ │ │ blt c180c <__cxa_atexit@plt+0xb53b4> │ │ │ │ bne c1820 <__cxa_atexit@plt+0xb53c8> │ │ │ │ ldr r7, [pc, #84] @ c184c <__cxa_atexit@plt+0xb53f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [pc, #64] @ c1854 <__cxa_atexit@plt+0xb53fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ c1858 <__cxa_atexit@plt+0xb5400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -185592,19 +185592,19 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ c185c <__cxa_atexit@plt+0xb5404> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ - strbeq r5, [r3, #-1472] @ 0xfffffa40 │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ + strbeq r5, [r3, #-1456] @ 0xfffffa50 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq r5, [r3, #-2524] @ 0xfffff624 │ │ │ │ strbeq r5, [r3, #-2508] @ 0xfffff634 │ │ │ │ + strbeq r5, [r3, #-2492] @ 0xfffff644 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrbteq r4, [r7], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #40 @ 0x28 │ │ │ │ bne c1898 <__cxa_atexit@plt+0xb5440> │ │ │ │ @@ -185615,28 +185615,28 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ c18d4 <__cxa_atexit@plt+0xb547c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ bne c18bc <__cxa_atexit@plt+0xb5464> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [pc, #20] @ c18d8 <__cxa_atexit@plt+0xb5480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3, #-2404] @ 0xfffff69c │ │ │ │ + strbeq r5, [r3, #-2388] @ 0xfffff6ac │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq r5, [r3, #-2352] @ 0xfffff6d0 │ │ │ │ + strbeq r5, [r3, #-2336] @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne c1914 <__cxa_atexit@plt+0xb54bc> │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185649,40 +185649,40 @@ │ │ │ │ bx r0 │ │ │ │ cmp r3, #1 │ │ │ │ blt c1930 <__cxa_atexit@plt+0xb54d8> │ │ │ │ bne c1900 <__cxa_atexit@plt+0xb54a8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [pc, #12] @ c1944 <__cxa_atexit@plt+0xb54ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3, #-2232] @ 0xfffff748 │ │ │ │ - strbeq r5, [r3, #-2284] @ 0xfffff714 │ │ │ │ + strbeq r5, [r3, #-2216] @ 0xfffff758 │ │ │ │ + strbeq r5, [r3, #-2268] @ 0xfffff724 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c197c <__cxa_atexit@plt+0xb5524> │ │ │ │ ldr r7, [pc, #32] @ c198c <__cxa_atexit@plt+0xb5534> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ c1990 <__cxa_atexit@plt+0xb5538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ c1994 <__cxa_atexit@plt+0xb553c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r5, [r3, #-1592] @ 0xfffff9c8 │ │ │ │ + strbeq r5, [r3, #-1576] @ 0xfffff9d8 │ │ │ │ ldrbteq r4, [r7], #3644 @ 0xe3c │ │ │ │ ldrbteq r4, [r7], #3588 @ 0xe04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq c19f0 <__cxa_atexit@plt+0xb5598> │ │ │ │ @@ -185723,30 +185723,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r7, #5] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #64] @ c1a8c <__cxa_atexit@plt+0xb5634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #60] @ c1a90 <__cxa_atexit@plt+0xb5638> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r7, [pc, #32] @ c1a80 <__cxa_atexit@plt+0xb5628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ ldrbteq r4, [r7], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ ldrbteq r4, [r7], #3108 @ 0xc24 │ │ │ │ - strbeq r5, [r3, #-856] @ 0xfffffca8 │ │ │ │ + strbeq r5, [r3, #-840] @ 0xfffffcb8 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ ldrbteq r4, [r7], #3048 @ 0xbe8 │ │ │ │ - strbeq r5, [r3, #-1624] @ 0xfffff9a8 │ │ │ │ - strbeq r5, [r3, #-1384] @ 0xfffffa98 │ │ │ │ + strbeq r5, [r3, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq r5, [r3, #-1368] @ 0xfffffaa8 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrbteq r4, [r7], #3164 @ 0xc5c │ │ │ │ ldrbteq r4, [r7], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -185778,32 +185778,32 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #20] @ c1b3c <__cxa_atexit@plt+0xb56e4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r5, [r3, #-692] @ 0xfffffd4c │ │ │ │ + strbeq r5, [r3, #-676] @ 0xfffffd5c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq r4, [r7], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #40 @ 0x28 │ │ │ │ bne c1b68 <__cxa_atexit@plt+0xb5710> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #8] @ c1b78 <__cxa_atexit@plt+0xb5720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ subs r7, r7, #2 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -185841,32 +185841,32 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #20] @ c1c38 <__cxa_atexit@plt+0xb57e0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r5, [r3, #-440] @ 0xfffffe48 │ │ │ │ + strbeq r5, [r3, #-424] @ 0xfffffe58 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq r4, [r7], #2868 @ 0xb34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #40 @ 0x28 │ │ │ │ bne c1c64 <__cxa_atexit@plt+0xb580c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #8] @ c1c74 <__cxa_atexit@plt+0xb581c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ subs r7, r7, #2 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -185904,32 +185904,32 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #20] @ c1d34 <__cxa_atexit@plt+0xb58dc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r5, [r3, #-188] @ 0xffffff44 │ │ │ │ + strbeq r5, [r3, #-172] @ 0xffffff54 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq r4, [r7], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #40 @ 0x28 │ │ │ │ bne c1d60 <__cxa_atexit@plt+0xb5908> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #8] @ c1d70 <__cxa_atexit@plt+0xb5918> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ subs r7, r7, #2 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -185967,32 +185967,32 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #20] @ c1e30 <__cxa_atexit@plt+0xb59d8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r4, [r3, #-4032] @ 0xfffff040 │ │ │ │ + strbeq r4, [r3, #-4016] @ 0xfffff050 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq r4, [r7], #2364 @ 0x93c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #40 @ 0x28 │ │ │ │ bne c1e5c <__cxa_atexit@plt+0xb5a04> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #8] @ c1e6c <__cxa_atexit@plt+0xb5a14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ subs r7, r7, #2 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -186030,32 +186030,32 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #20] @ c1f2c <__cxa_atexit@plt+0xb5ad4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r4, [r3, #-3780] @ 0xfffff13c │ │ │ │ + strbeq r4, [r3, #-3764] @ 0xfffff14c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq r4, [r7], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #40 @ 0x28 │ │ │ │ bne c1f58 <__cxa_atexit@plt+0xb5b00> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #8] @ c1f68 <__cxa_atexit@plt+0xb5b10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400978 <__cxa_atexit@plt+0x3f4520> │ │ │ │ + b 400974 <__cxa_atexit@plt+0x3f451c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ subs r7, r7, #2 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -186077,29 +186077,29 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi c1ff0 <__cxa_atexit@plt+0xb5b98> │ │ │ │ ldr r7, [pc, #64] @ c2010 <__cxa_atexit@plt+0xb5bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [pc, #56] @ c2014 <__cxa_atexit@plt+0xb5bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #36] @ c200c <__cxa_atexit@plt+0xb5bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c2008 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrbteq r4, [r7], #1992 @ 0x7c8 │ │ │ │ ldrbteq r4, [r7], #2024 @ 0x7e8 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - strbeq r4, [r3, #-4052] @ 0xfffff02c │ │ │ │ + strbeq r4, [r3, #-4036] @ 0xfffff03c │ │ │ │ ldrbteq r4, [r7], #1952 @ 0x7a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ c2078 <__cxa_atexit@plt+0xb5c20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -186110,23 +186110,23 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi c2064 <__cxa_atexit@plt+0xb5c0c> │ │ │ │ ldr r7, [pc, #40] @ c207c <__cxa_atexit@plt+0xb5c24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #32] @ c2080 <__cxa_atexit@plt+0xb5c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ c2084 <__cxa_atexit@plt+0xb5c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - strbeq r4, [r3, #-3920] @ 0xfffff0b0 │ │ │ │ + strbeq r4, [r3, #-3904] @ 0xfffff0c0 │ │ │ │ ldrbteq r4, [r7], #1876 @ 0x754 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r7 │ │ │ │ bge c20b0 <__cxa_atexit@plt+0xb5c58> │ │ │ │ ldr r7, [pc, #52] @ c20d8 <__cxa_atexit@plt+0xb5c80> │ │ │ │ @@ -186134,22 +186134,22 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ bne c20c4 <__cxa_atexit@plt+0xb5c6c> │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 400628 <__cxa_atexit@plt+0x3f41d0> │ │ │ │ + b 40065c <__cxa_atexit@plt+0x3f4204> │ │ │ │ ldr r7, [pc, #16] @ c20dc <__cxa_atexit@plt+0xb5c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r3, #-332] @ 0xfffffeb4 │ │ │ │ - strbeq r5, [r3, #-296] @ 0xfffffed8 │ │ │ │ + strbeq r5, [r3, #-316] @ 0xfffffec4 │ │ │ │ + strbeq r5, [r3, #-280] @ 0xfffffee8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c2174 <__cxa_atexit@plt+0xb5d1c> │ │ │ │ @@ -186162,15 +186162,15 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc c2184 <__cxa_atexit@plt+0xb5d2c> │ │ │ │ cmp r8, #1 │ │ │ │ bne c2134 <__cxa_atexit@plt+0xb5cdc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r2, [pc, #96] @ c219c <__cxa_atexit@plt+0xb5d44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #88] @ c21a0 <__cxa_atexit@plt+0xb5d48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ @@ -186178,28 +186178,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r3, #-3204] @ 0xfffff37c │ │ │ │ + strbeq r4, [r3, #-3188] @ 0xfffff38c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - strbeq r5, [r3, #-32] @ 0xffffffe0 │ │ │ │ - strbeq r4, [r3, #-3156] @ 0xfffff3ac │ │ │ │ + strbeq r5, [r3, #-16] │ │ │ │ + strbeq r4, [r3, #-3140] @ 0xfffff3bc │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186228,16 +186228,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strbeq r4, [r3, #-3960] @ 0xfffff088 │ │ │ │ - strbeq r4, [r3, #-2980] @ 0xfffff45c │ │ │ │ + strbeq r4, [r3, #-3944] @ 0xfffff098 │ │ │ │ + strbeq r4, [r3, #-2964] @ 0xfffff46c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r0, r2 │ │ │ │ bcc c22fc <__cxa_atexit@plt+0xb5ea4> │ │ │ │ @@ -186291,16 +186291,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq r4, [r3, #-2872] @ 0xfffff4c8 │ │ │ │ - strbeq r4, [r3, #-3816] @ 0xfffff118 │ │ │ │ + strbeq r4, [r3, #-2856] @ 0xfffff4d8 │ │ │ │ + strbeq r4, [r3, #-3800] @ 0xfffff128 │ │ │ │ ldrbteq r4, [r7], #1244 @ 0x4dc │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -186345,15 +186345,15 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc c2460 <__cxa_atexit@plt+0xb6008> │ │ │ │ cmp r8, #1 │ │ │ │ bne c2410 <__cxa_atexit@plt+0xb5fb8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r2, [pc, #96] @ c2478 <__cxa_atexit@plt+0xb6020> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #88] @ c247c <__cxa_atexit@plt+0xb6024> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ @@ -186361,28 +186361,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r3, #-2472] @ 0xfffff658 │ │ │ │ + strbeq r4, [r3, #-2456] @ 0xfffff668 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - strbeq r4, [r3, #-3396] @ 0xfffff2bc │ │ │ │ - strbeq r4, [r3, #-2424] @ 0xfffff688 │ │ │ │ + strbeq r4, [r3, #-3380] @ 0xfffff2cc │ │ │ │ + strbeq r4, [r3, #-2408] @ 0xfffff698 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -186411,23 +186411,23 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strbeq r4, [r3, #-3228] @ 0xfffff364 │ │ │ │ - strbeq r4, [r3, #-2248] @ 0xfffff738 │ │ │ │ + strbeq r4, [r3, #-3212] @ 0xfffff374 │ │ │ │ + strbeq r4, [r3, #-2232] @ 0xfffff748 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ c2534 <__cxa_atexit@plt+0xb60dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq sp, [pc], #3767 @ c253c <__cxa_atexit@plt+0xb60e4> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq lr, [pc], #183 @ c253c <__cxa_atexit@plt+0xb60e4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c25a0 <__cxa_atexit@plt+0xb6148> │ │ │ │ ldr r3, [pc, #88] @ c25b0 <__cxa_atexit@plt+0xb6158> │ │ │ │ @@ -186451,27 +186451,27 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c25b8 <__cxa_atexit@plt+0xb6160> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r4, [r3, #-2116] @ 0xfffff7bc │ │ │ │ + strbeq r4, [r3, #-2100] @ 0xfffff7cc │ │ │ │ ldrbteq r4, [r7], #576 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [pc, #20] @ c25e4 <__cxa_atexit@plt+0xb618c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b c25e8 <__cxa_atexit@plt+0xb6190> │ │ │ │ - strbeq r4, [r3, #-2024] @ 0xfffff818 │ │ │ │ + strbeq r4, [r3, #-2008] @ 0xfffff828 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c263c <__cxa_atexit@plt+0xb61e4> │ │ │ │ ldr r3, [r2, #2] │ │ │ │ @@ -186484,15 +186484,15 @@ │ │ │ │ ldr r0, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c26ac <__cxa_atexit@plt+0xb6254> │ │ │ │ str r8, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -186504,72 +186504,72 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r6, [pc, #136] @ c2700 <__cxa_atexit@plt+0xb62a8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r1, [pc, #92] @ c26f0 <__cxa_atexit@plt+0xb6298> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq c26c4 <__cxa_atexit@plt+0xb626c> │ │ │ │ b c29a8 <__cxa_atexit@plt+0xb6550> │ │ │ │ ldr r3, [pc, #68] @ c26f8 <__cxa_atexit@plt+0xb62a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ c26ec <__cxa_atexit@plt+0xb6294> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq r4, [r3, #-1796] @ 0xfffff8fc │ │ │ │ - strbeq r4, [r3, #-1860] @ 0xfffff8bc │ │ │ │ - strbeq r4, [r3, #-1856] @ 0xfffff8c0 │ │ │ │ + strbeq r4, [r3, #-1780] @ 0xfffff90c │ │ │ │ + strbeq r4, [r3, #-1844] @ 0xfffff8cc │ │ │ │ + strbeq r4, [r3, #-1840] @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ c2748 <__cxa_atexit@plt+0xb62f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq c2740 <__cxa_atexit@plt+0xb62e8> │ │ │ │ ldr r3, [pc, #28] @ c274c <__cxa_atexit@plt+0xb62f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c2770 <__cxa_atexit@plt+0xb6318> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #216] @ c2860 <__cxa_atexit@plt+0xb6408> │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -186598,15 +186598,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r3, [sl] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r6] │ │ │ │ mov r5, r2 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #72] @ c2864 <__cxa_atexit@plt+0xb640c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #68] @ c2868 <__cxa_atexit@plt+0xb6410> │ │ │ │ @@ -186621,18 +186621,18 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, fp │ │ │ │ b c25e8 <__cxa_atexit@plt+0xb6190> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r4, [r3, #-1424] @ 0xfffffa70 │ │ │ │ - strbeq r4, [r3, #-1428] @ 0xfffffa6c │ │ │ │ + strbeq r4, [r3, #-1408] @ 0xfffffa80 │ │ │ │ + strbeq r4, [r3, #-1412] @ 0xfffffa7c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, fp, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -186654,15 +186654,15 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ str r3, [sl] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r6] │ │ │ │ mov r5, r2 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr lr, [pc, #64] @ c292c <__cxa_atexit@plt+0xb64d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #60] @ c2930 <__cxa_atexit@plt+0xb64d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #28]! │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ @@ -186672,17 +186672,17 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r8, fp │ │ │ │ b c25e8 <__cxa_atexit@plt+0xb6190> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r3, #-1216] @ 0xfffffb40 │ │ │ │ - strbeq r4, [r3, #-1220] @ 0xfffffb3c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r3, #-1200] @ 0xfffffb50 │ │ │ │ + strbeq r4, [r3, #-1204] @ 0xfffffb4c │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r9, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, #48] @ c2984 <__cxa_atexit@plt+0xb652c> │ │ │ │ @@ -186805,27 +186805,27 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - strbeq r4, [r3, #-972] @ 0xfffffc34 │ │ │ │ - strbeq r4, [r3, #-1916] @ 0xfffff884 │ │ │ │ + strbeq r4, [r3, #-956] @ 0xfffffc44 │ │ │ │ + strbeq r4, [r3, #-1900] @ 0xfffff894 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -186885,23 +186885,23 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r3, [pc, #44] @ c2c9c <__cxa_atexit@plt+0xb6844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r3, [pc, #24] @ c2ca0 <__cxa_atexit@plt+0xb6848> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r3, #-332] @ 0xfffffeb4 │ │ │ │ - strbeq r4, [r3, #-328] @ 0xfffffeb8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r3, #-316] @ 0xfffffec4 │ │ │ │ + strbeq r4, [r3, #-312] @ 0xfffffec8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c2d54 <__cxa_atexit@plt+0xb68fc> │ │ │ │ @@ -186951,26 +186951,26 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c2d94 <__cxa_atexit@plt+0xb693c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r3, #-188] @ 0xffffff44 │ │ │ │ - strbeq r4, [r3, #-188] @ 0xffffff44 │ │ │ │ + strbeq r4, [r3, #-172] @ 0xffffff54 │ │ │ │ + strbeq r4, [r3, #-172] @ 0xffffff54 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ - strbeq r4, [r3, #-144] @ 0xffffff70 │ │ │ │ + strbeq r4, [r3, #-128] @ 0xffffff80 │ │ │ │ ldrbteq r3, [r7], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ c2db0 <__cxa_atexit@plt+0xb6958> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq sp, [pc], #1595 @ c2db8 <__cxa_atexit@plt+0xb6960> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq sp, [pc], #2107 @ c2db8 <__cxa_atexit@plt+0xb6960> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c2e08 <__cxa_atexit@plt+0xb69b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -186983,31 +186983,31 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbeq r3, [r3, #-4004] @ 0xfffff05c │ │ │ │ + strbeq r3, [r3, #-3988] @ 0xfffff06c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ c2e44 <__cxa_atexit@plt+0xb69ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq sp, [pc], #1447 @ c2e4c <__cxa_atexit@plt+0xb69f4> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq sp, [pc], #1959 @ c2e4c <__cxa_atexit@plt+0xb69f4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c2e9c <__cxa_atexit@plt+0xb6a44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -187020,24 +187020,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbeq r3, [r3, #-3856] @ 0xfffff0f0 │ │ │ │ + strbeq r3, [r3, #-3840] @ 0xfffff100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c2f70 <__cxa_atexit@plt+0xb6b18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -187086,18 +187086,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c2fb0 <__cxa_atexit@plt+0xb6b58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r3, #-3744] @ 0xfffff160 │ │ │ │ - strbeq r3, [r3, #-3744] @ 0xfffff160 │ │ │ │ + strbeq r3, [r3, #-3728] @ 0xfffff170 │ │ │ │ + strbeq r3, [r3, #-3728] @ 0xfffff170 │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - strbeq r3, [r3, #-3700] @ 0xfffff18c │ │ │ │ + strbeq r3, [r3, #-3684] @ 0xfffff19c │ │ │ │ ldrbteq r3, [r7], #2132 @ 0x854 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c3000 <__cxa_atexit@plt+0xb6ba8> │ │ │ │ @@ -187140,15 +187140,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq c30c4 <__cxa_atexit@plt+0xb6c6c> │ │ │ │ ldr r3, [pc, #136] @ c30f4 <__cxa_atexit@plt+0xb6c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ bcc c30cc <__cxa_atexit@plt+0xb6c74> │ │ │ │ ldr r7, [pc, #96] @ c30f8 <__cxa_atexit@plt+0xb6ca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -187168,28 +187168,28 @@ │ │ │ │ ldr r6, [pc, #24] @ c30ec <__cxa_atexit@plt+0xb6c94> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r3, [r3, #-3348] @ 0xfffff2ec │ │ │ │ - strbeq r3, [r3, #-3348] @ 0xfffff2ec │ │ │ │ + strbeq r3, [r3, #-3332] @ 0xfffff2fc │ │ │ │ + strbeq r3, [r3, #-3332] @ 0xfffff2fc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c3120 <__cxa_atexit@plt+0xb6cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ c3154 <__cxa_atexit@plt+0xb6cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -187242,31 +187242,31 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq c3214 <__cxa_atexit@plt+0xb6dbc> │ │ │ │ ldr r7, [pc, #64] @ c3244 <__cxa_atexit@plt+0xb6dec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ c3248 <__cxa_atexit@plt+0xb6df0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400980 <__cxa_atexit@plt+0x3f4528> │ │ │ │ + b 40097c <__cxa_atexit@plt+0x3f4524> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - strbeq r3, [r3, #-3052] @ 0xfffff414 │ │ │ │ + strbeq r3, [r3, #-3036] @ 0xfffff424 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ @@ -187290,26 +187290,26 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ c32dc <__cxa_atexit@plt+0xb6e84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400980 <__cxa_atexit@plt+0x3f4528> │ │ │ │ + b 40097c <__cxa_atexit@plt+0x3f4524> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - strbeq r3, [r3, #-2832] @ 0xfffff4f0 │ │ │ │ + strbeq r3, [r3, #-2816] @ 0xfffff500 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c3300 <__cxa_atexit@plt+0xb6ea8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187353,15 +187353,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ c33dc <__cxa_atexit@plt+0xb6f84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -187412,19 +187412,19 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - strbeq r3, [r3, #-2368] @ 0xfffff6c0 │ │ │ │ + strbeq r3, [r3, #-2352] @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b c302c <__cxa_atexit@plt+0xb6bd4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -187453,17 +187453,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ c3568 <__cxa_atexit@plt+0xb7110> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r3, #-2192] @ 0xfffff770 │ │ │ │ - strbeq r3, [r3, #-2192] @ 0xfffff770 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r3, #-2176] @ 0xfffff780 │ │ │ │ + strbeq r3, [r3, #-2176] @ 0xfffff780 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -187477,15 +187477,15 @@ │ │ │ │ sub r8, r1, #1 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc c3610 <__cxa_atexit@plt+0xb71b8> │ │ │ │ cmp r8, #1 │ │ │ │ bne c35c0 <__cxa_atexit@plt+0xb7168> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r2, [pc, #96] @ c3628 <__cxa_atexit@plt+0xb71d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #88] @ c362c <__cxa_atexit@plt+0xb71d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ @@ -187493,28 +187493,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r3, #-2040] @ 0xfffff808 │ │ │ │ + strbeq r3, [r3, #-2024] @ 0xfffff818 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - strbeq r3, [r3, #-2964] @ 0xfffff46c │ │ │ │ - strbeq r3, [r3, #-1992] @ 0xfffff838 │ │ │ │ + strbeq r3, [r3, #-2948] @ 0xfffff47c │ │ │ │ + strbeq r3, [r3, #-1976] @ 0xfffff848 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -187543,23 +187543,23 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strbeq r3, [r3, #-2796] @ 0xfffff514 │ │ │ │ - strbeq r3, [r3, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq r3, [r3, #-2780] @ 0xfffff524 │ │ │ │ + strbeq r3, [r3, #-1800] @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ c36e4 <__cxa_atexit@plt+0xb728c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq ip, [pc], #3335 @ c36ec <__cxa_atexit@plt+0xb7294> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq ip, [pc], #3847 @ c36ec <__cxa_atexit@plt+0xb7294> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c372c <__cxa_atexit@plt+0xb72d4> │ │ │ │ ldr r7, [pc, #52] @ c373c <__cxa_atexit@plt+0xb72e4> │ │ │ │ @@ -187623,29 +187623,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c3810 <__cxa_atexit@plt+0xb73b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r3, [r3, #-1524] @ 0xfffffa0c │ │ │ │ + strbeq r3, [r3, #-1508] @ 0xfffffa1c │ │ │ │ @ instruction: 0xffffee48 │ │ │ │ - strbeq r3, [r3, #-1580] @ 0xfffff9d4 │ │ │ │ + strbeq r3, [r3, #-1564] @ 0xfffff9e4 │ │ │ │ ldrbteq r2, [r7], #4084 @ 0xff4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [pc, #20] @ c383c <__cxa_atexit@plt+0xb73e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ b c3840 <__cxa_atexit@plt+0xb73e8> │ │ │ │ - strbeq r3, [r3, #-1424] @ 0xfffffa70 │ │ │ │ + strbeq r3, [r3, #-1408] @ 0xfffffa80 │ │ │ │ mov fp, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldm r5, {r2, r3} │ │ │ │ and r6, r2, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne c38b8 <__cxa_atexit@plt+0xb7460> │ │ │ │ ldr r6, [r2, #2] │ │ │ │ @@ -187667,15 +187667,15 @@ │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r3, #6] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [sl, #4]! │ │ │ │ str r3, [sl, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne c3930 <__cxa_atexit@plt+0xb74d8> │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #8]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ @@ -187687,15 +187687,15 @@ │ │ │ │ stmib sl, {r1, r3} │ │ │ │ str r2, [sl, #12] │ │ │ │ ldr r3, [pc, #164] @ c399c <__cxa_atexit@plt+0xb7544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r3, [pc, #124] @ c398c <__cxa_atexit@plt+0xb7534> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r1, r6} │ │ │ │ tst r7, #3 │ │ │ │ beq c394c <__cxa_atexit@plt+0xb74f4> │ │ │ │ @@ -187704,36 +187704,36 @@ │ │ │ │ b c3a70 <__cxa_atexit@plt+0xb7618> │ │ │ │ ldr r6, [pc, #92] @ c3994 <__cxa_atexit@plt+0xb753c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, sl │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ c3990 <__cxa_atexit@plt+0xb7538> │ │ │ │ add r7, pc, r7 │ │ │ │ b c3970 <__cxa_atexit@plt+0xb7518> │ │ │ │ ldr r7, [pc, #24] @ c3988 <__cxa_atexit@plt+0xb7530> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r3, [r3, #-1152] @ 0xfffffb80 │ │ │ │ - strbeq r3, [r3, #-1220] @ 0xfffffb3c │ │ │ │ - strbeq r3, [r3, #-1216] @ 0xfffffb40 │ │ │ │ + strbeq r3, [r3, #-1136] @ 0xfffffb90 │ │ │ │ + strbeq r3, [r3, #-1204] @ 0xfffffb4c │ │ │ │ + strbeq r3, [r3, #-1200] @ 0xfffffb50 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -187746,21 +187746,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r3, [pc, #24] @ c3a14 <__cxa_atexit@plt+0xb75bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -187866,26 +187866,26 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - strbeq r3, [r3, #-772] @ 0xfffffcfc │ │ │ │ - strbeq r3, [r3, #-1716] @ 0xfffff94c │ │ │ │ + strbeq r3, [r3, #-756] @ 0xfffffd0c │ │ │ │ + strbeq r3, [r3, #-1700] @ 0xfffff95c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -187939,23 +187939,23 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r3, [pc, #44] @ c3d14 <__cxa_atexit@plt+0xb78bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r3, [pc, #24] @ c3d18 <__cxa_atexit@plt+0xb78c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r3, #-212] @ 0xffffff2c │ │ │ │ - strbeq r3, [r3, #-208] @ 0xffffff30 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r3, #-196] @ 0xffffff3c │ │ │ │ + strbeq r3, [r3, #-192] @ 0xffffff40 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c3d98 <__cxa_atexit@plt+0xb7940> │ │ │ │ @@ -187972,15 +187972,15 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -187999,15 +187999,15 @@ │ │ │ │ bne c3de8 <__cxa_atexit@plt+0xb7990> │ │ │ │ ldr r3, [pc, #36] @ c3df8 <__cxa_atexit@plt+0xb79a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -188022,15 +188022,15 @@ │ │ │ │ bne c3e4c <__cxa_atexit@plt+0xb79f4> │ │ │ │ ldr r3, [pc, #48] @ c3e60 <__cxa_atexit@plt+0xb7a08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @@ -188046,15 +188046,15 @@ │ │ │ │ ldr r2, [pc, #32] @ c3eac <__cxa_atexit@plt+0xb7a54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 400988 <__cxa_atexit@plt+0x3f4530> │ │ │ │ + b 400984 <__cxa_atexit@plt+0x3f452c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r2, [r7], #2364 @ 0x93c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -188064,27 +188064,27 @@ │ │ │ │ ldr r2, [pc, #32] @ c3ef4 <__cxa_atexit@plt+0xb7a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 400988 <__cxa_atexit@plt+0x3f4530> │ │ │ │ + b 400984 <__cxa_atexit@plt+0x3f452c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r2, [r7], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c3f1c <__cxa_atexit@plt+0xb7ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -188106,33 +188106,33 @@ │ │ │ │ sub r1, r3, #6 │ │ │ │ stm r5, {r0, r2, lr} │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r6, [pc, #80] @ c3fd8 <__cxa_atexit@plt+0xb7b80> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400998 <__cxa_atexit@plt+0x3f4540> │ │ │ │ + b 400994 <__cxa_atexit@plt+0x3f453c> │ │ │ │ ldr r3, [pc, #40] @ c3fc4 <__cxa_atexit@plt+0xb7b6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #36] @ c3fc8 <__cxa_atexit@plt+0xb7b70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 400998 <__cxa_atexit@plt+0x3f4540> │ │ │ │ + b 400994 <__cxa_atexit@plt+0x3f453c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r2, [r3, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq r2, [r3, #-3636] @ 0xfffff1cc │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r2, [r3, #-3676] @ 0xfffff1a4 │ │ │ │ - strbeq r2, [r3, #-3652] @ 0xfffff1bc │ │ │ │ - strbeq r2, [r3, #-3680] @ 0xfffff1a0 │ │ │ │ + strbeq r2, [r3, #-3660] @ 0xfffff1b4 │ │ │ │ + strbeq r2, [r3, #-3636] @ 0xfffff1cc │ │ │ │ + strbeq r2, [r3, #-3664] @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4058 <__cxa_atexit@plt+0xb7c00> │ │ │ │ @@ -188148,15 +188148,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -188191,15 +188191,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r2, #2] │ │ │ │ ldr r1, [r2, #6] │ │ │ │ str r5, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -188208,31 +188208,31 @@ │ │ │ │ ldr r3, [pc, #32] @ c4134 <__cxa_atexit@plt+0xb7cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - strbeq r2, [r3, #-3340] @ 0xfffff2f4 │ │ │ │ + strbeq r2, [r3, #-3324] @ 0xfffff304 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ ldrbteq r2, [r7], #1768 @ 0x6e8 │ │ │ │ - strbeq r2, [r3, #-3236] @ 0xfffff35c │ │ │ │ + strbeq r2, [r3, #-3220] @ 0xfffff36c │ │ │ │ ldrbteq r2, [r7], #1716 @ 0x6b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c416c <__cxa_atexit@plt+0xb7d14> │ │ │ │ ldr r2, [pc, #32] @ c417c <__cxa_atexit@plt+0xb7d24> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 400988 <__cxa_atexit@plt+0x3f4530> │ │ │ │ + b 400984 <__cxa_atexit@plt+0x3f452c> │ │ │ │ ldr r7, [pc, #12] @ c4180 <__cxa_atexit@plt+0xb7d28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r2, [r7], #1680 @ 0x690 │ │ │ │ ldrbteq r2, [r7], #1644 @ 0x66c │ │ │ │ @@ -188261,86 +188261,86 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r9, [r5, #8] │ │ │ │ ldr r7, [r6, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r5, {r7, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 400988 <__cxa_atexit@plt+0x3f4530> │ │ │ │ + b 400984 <__cxa_atexit@plt+0x3f452c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ c4248 <__cxa_atexit@plt+0xb7df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ - strbeq r2, [r3, #-3876] @ 0xfffff0dc │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ + strbeq r2, [r3, #-3860] @ 0xfffff0ec │ │ │ │ ldrbteq r2, [r7], #1460 @ 0x5b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c4288 <__cxa_atexit@plt+0xb7e30> │ │ │ │ ldr r3, [pc, #40] @ c429c <__cxa_atexit@plt+0xb7e44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ c42a0 <__cxa_atexit@plt+0xb7e48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ ldr r7, [pc, #20] @ c42a4 <__cxa_atexit@plt+0xb7e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r2, [r3, #-2872] @ 0xfffff4c8 │ │ │ │ + strbeq r2, [r3, #-2856] @ 0xfffff4d8 │ │ │ │ ldrbteq r2, [r7], #1416 @ 0x588 │ │ │ │ ldrbteq r2, [r7], #1372 @ 0x55c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c42d4 <__cxa_atexit@plt+0xb7e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c42d8 <__cxa_atexit@plt+0xb7e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r2, [r3, #-3740] @ 0xfffff164 │ │ │ │ + strbeq r2, [r3, #-3724] @ 0xfffff174 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c42fc <__cxa_atexit@plt+0xb7ea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ - strbeq r2, [r3, #-2764] @ 0xfffff534 │ │ │ │ + b 400624 <__cxa_atexit@plt+0x3f41cc> │ │ │ │ + strbeq r2, [r3, #-2748] @ 0xfffff544 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ c4318 <__cxa_atexit@plt+0xb7ec0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq ip, [pc], #211 @ c4320 <__cxa_atexit@plt+0xb7ec8> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq ip, [pc], #723 @ c4320 <__cxa_atexit@plt+0xb7ec8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4370 <__cxa_atexit@plt+0xb7f18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -188353,24 +188353,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - strbeq r2, [r3, #-2620] @ 0xfffff5c4 │ │ │ │ + strbeq r2, [r3, #-2604] @ 0xfffff5d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c43bc <__cxa_atexit@plt+0xb7f64> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ @@ -188431,27 +188431,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #56] @ c44cc <__cxa_atexit@plt+0xb8074> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r3, [pc, #24] @ c44c8 <__cxa_atexit@plt+0xb8070> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r2, [r3, #-2400] @ 0xfffff6a0 │ │ │ │ - strbeq r2, [r3, #-2372] @ 0xfffff6bc │ │ │ │ + strbeq r2, [r3, #-2384] @ 0xfffff6b0 │ │ │ │ + strbeq r2, [r3, #-2356] @ 0xfffff6cc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -188479,15 +188479,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ c4570 <__cxa_atexit@plt+0xb8118> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -188515,17 +188515,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ c4600 <__cxa_atexit@plt+0xb81a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r3, #-2040] @ 0xfffff808 │ │ │ │ - strbeq r2, [r3, #-2040] @ 0xfffff808 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r3, #-2024] @ 0xfffff818 │ │ │ │ + strbeq r2, [r3, #-2024] @ 0xfffff818 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -188625,18 +188625,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c47b8 <__cxa_atexit@plt+0xb8360> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r3, #-1520] @ 0xfffffa10 │ │ │ │ + strbeq r2, [r3, #-1504] @ 0xfffffa20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c4864 <__cxa_atexit@plt+0xb840c> │ │ │ │ ldr r3, [pc, #176] @ c488c <__cxa_atexit@plt+0xb8434> │ │ │ │ @@ -188680,20 +188680,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrbteq r1, [r7], #4028 @ 0xfbc │ │ │ │ - strbeq r2, [r3, #-1376] @ 0xfffffaa0 │ │ │ │ + strbeq r2, [r3, #-1360] @ 0xfffffab0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strbeq r2, [r3, #-1416] @ 0xfffffa78 │ │ │ │ + strbeq r2, [r3, #-1400] @ 0xfffffa88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c4904 <__cxa_atexit@plt+0xb84ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -188719,34 +188719,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r3, #-1196] @ 0xfffffb54 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r3, #-1180] @ 0xfffffb64 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq r2, [r3, #-1220] @ 0xfffffb3c │ │ │ │ + strbeq r2, [r3, #-1204] @ 0xfffffb4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4968 <__cxa_atexit@plt+0xb8510> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c4970 <__cxa_atexit@plt+0xb8518> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r3, #-1080] @ 0xfffffbc8 │ │ │ │ + strbeq r2, [r3, #-1064] @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c49d4 <__cxa_atexit@plt+0xb857c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -188770,15 +188770,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c49f8 <__cxa_atexit@plt+0xb85a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r3, #-1016] @ 0xfffffc08 │ │ │ │ + strbeq r2, [r3, #-1000] @ 0xfffffc18 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrbteq r1, [r7], #3656 @ 0xe48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -188861,22 +188861,22 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r2 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbeq r2, [r3, #-672] @ 0xfffffd60 │ │ │ │ - strbeq r2, [r3, #-640] @ 0xfffffd80 │ │ │ │ + strbeq r2, [r3, #-656] @ 0xfffffd70 │ │ │ │ + strbeq r2, [r3, #-624] @ 0xfffffd90 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strbeq r2, [r3, #-740] @ 0xfffffd1c │ │ │ │ - strbeq r2, [r3, #-720] @ 0xfffffd30 │ │ │ │ + strbeq r2, [r3, #-724] @ 0xfffffd2c │ │ │ │ + strbeq r2, [r3, #-704] @ 0xfffffd40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -188912,20 +188912,20 @@ │ │ │ │ str lr, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - strbeq r2, [r3, #-488] @ 0xfffffe18 │ │ │ │ + strbeq r2, [r3, #-472] @ 0xfffffe28 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - strbeq r2, [r3, #-448] @ 0xfffffe40 │ │ │ │ - strbeq r2, [r3, #-416] @ 0xfffffe60 │ │ │ │ + strbeq r2, [r3, #-432] @ 0xfffffe50 │ │ │ │ + strbeq r2, [r3, #-400] @ 0xfffffe70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4ca0 <__cxa_atexit@plt+0xb8848> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -188949,33 +188949,33 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c4cc4 <__cxa_atexit@plt+0xb886c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r3, #-300] @ 0xfffffed4 │ │ │ │ + strbeq r2, [r3, #-284] @ 0xfffffee4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrbteq r1, [r7], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4cfc <__cxa_atexit@plt+0xb88a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c4d04 <__cxa_atexit@plt+0xb88ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r3, #-164] @ 0xffffff5c │ │ │ │ + strbeq r2, [r3, #-148] @ 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c4d4c <__cxa_atexit@plt+0xb88f4> │ │ │ │ ldr r7, [pc, #52] @ c4d5c <__cxa_atexit@plt+0xb8904> │ │ │ │ @@ -189052,20 +189052,20 @@ │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq r1, [r3, #-3996] @ 0xfffff064 │ │ │ │ + strbeq r1, [r3, #-3980] @ 0xfffff074 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strbeq r1, [r3, #-4040] @ 0xfffff038 │ │ │ │ + strbeq r1, [r3, #-4024] @ 0xfffff048 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c4eec <__cxa_atexit@plt+0xb8a94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -189095,33 +189095,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - strbeq r1, [r3, #-3824] @ 0xfffff110 │ │ │ │ + strbeq r1, [r3, #-3808] @ 0xfffff120 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4f44 <__cxa_atexit@plt+0xb8aec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ c4f4c <__cxa_atexit@plt+0xb8af4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r3, #-3672] @ 0xfffff1a8 │ │ │ │ + strbeq r1, [r3, #-3656] @ 0xfffff1b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c4ffc <__cxa_atexit@plt+0xb8ba4> │ │ │ │ ldr r3, [pc, #180] @ c5024 <__cxa_atexit@plt+0xb8bcc> │ │ │ │ @@ -189166,20 +189166,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq r1, [r7], #2096 @ 0x830 │ │ │ │ - strbeq r1, [r3, #-3528] @ 0xfffff238 │ │ │ │ + strbeq r1, [r3, #-3512] @ 0xfffff248 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq r1, [r3, #-3572] @ 0xfffff20c │ │ │ │ + strbeq r1, [r3, #-3556] @ 0xfffff21c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c509c <__cxa_atexit@plt+0xb8c44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -189205,33 +189205,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r3, #-3348] @ 0xfffff2ec │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r3, #-3332] @ 0xfffff2fc │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strbeq r1, [r3, #-3372] @ 0xfffff2d4 │ │ │ │ + strbeq r1, [r3, #-3356] @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c50fc <__cxa_atexit@plt+0xb8ca4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ c5104 <__cxa_atexit@plt+0xb8cac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r3, #-3236] @ 0xfffff35c │ │ │ │ + strbeq r1, [r3, #-3220] @ 0xfffff36c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c5190 <__cxa_atexit@plt+0xb8d38> │ │ │ │ ldr r3, [pc, #120] @ c51a0 <__cxa_atexit@plt+0xb8d48> │ │ │ │ @@ -189265,15 +189265,15 @@ │ │ │ │ ldr r7, [pc, #16] @ c51a8 <__cxa_atexit@plt+0xb8d50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrbteq r1, [r7], #1696 @ 0x6a0 │ │ │ │ - strbeq r1, [r3, #-3132] @ 0xfffff3c4 │ │ │ │ + strbeq r1, [r3, #-3116] @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c51e8 <__cxa_atexit@plt+0xb8d90> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -189288,15 +189288,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [r3, #-3016] @ 0xfffff438 │ │ │ │ + strbeq r1, [r3, #-3000] @ 0xfffff448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c5288 <__cxa_atexit@plt+0xb8e30> │ │ │ │ @@ -189353,39 +189353,39 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b c5304 <__cxa_atexit@plt+0xb8eac> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r3, #-2844] @ 0xfffff4e4 │ │ │ │ - strbeq r1, [r3, #-2820] @ 0xfffff4fc │ │ │ │ - strbeq r1, [r3, #-2776] @ 0xfffff528 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r3, #-2828] @ 0xfffff4f4 │ │ │ │ + strbeq r1, [r3, #-2804] @ 0xfffff50c │ │ │ │ strbeq r1, [r3, #-2760] @ 0xfffff538 │ │ │ │ - strbeq r1, [r3, #-3516] @ 0xfffff244 │ │ │ │ + strbeq r1, [r3, #-2744] @ 0xfffff548 │ │ │ │ + strbeq r1, [r3, #-3500] @ 0xfffff254 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r1, [r3, #-2908] @ 0xfffff4a4 │ │ │ │ - strbeq r1, [r3, #-2860] @ 0xfffff4d4 │ │ │ │ - strbeq r1, [r3, #-3616] @ 0xfffff1e0 │ │ │ │ + strbeq r1, [r3, #-2892] @ 0xfffff4b4 │ │ │ │ + strbeq r1, [r3, #-2844] @ 0xfffff4e4 │ │ │ │ + strbeq r1, [r3, #-3600] @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5364 <__cxa_atexit@plt+0xb8f0c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ c536c <__cxa_atexit@plt+0xb8f14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c5114 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r3, #-2620] @ 0xfffff5c4 │ │ │ │ + strbeq r1, [r3, #-2604] @ 0xfffff5d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c53f8 <__cxa_atexit@plt+0xb8fa0> │ │ │ │ ldr r3, [pc, #120] @ c5408 <__cxa_atexit@plt+0xb8fb0> │ │ │ │ @@ -189419,15 +189419,15 @@ │ │ │ │ ldr r7, [pc, #16] @ c5410 <__cxa_atexit@plt+0xb8fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrbteq r1, [r7], #1084 @ 0x43c │ │ │ │ - strbeq r1, [r3, #-2516] @ 0xfffff62c │ │ │ │ + strbeq r1, [r3, #-2500] @ 0xfffff63c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c5450 <__cxa_atexit@plt+0xb8ff8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -189442,15 +189442,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [r3, #-2400] @ 0xfffff6a0 │ │ │ │ + strbeq r1, [r3, #-2384] @ 0xfffff6b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c54fc <__cxa_atexit@plt+0xb90a4> │ │ │ │ @@ -189507,37 +189507,37 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b c556c <__cxa_atexit@plt+0xb9114> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r3, #-2216] @ 0xfffff758 │ │ │ │ - strbeq r1, [r3, #-2192] @ 0xfffff770 │ │ │ │ - strbeq r1, [r3, #-2148] @ 0xfffff79c │ │ │ │ - strbeq r1, [r3, #-2900] @ 0xfffff4ac │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r3, #-2200] @ 0xfffff768 │ │ │ │ + strbeq r1, [r3, #-2176] @ 0xfffff780 │ │ │ │ + strbeq r1, [r3, #-2132] @ 0xfffff7ac │ │ │ │ + strbeq r1, [r3, #-2884] @ 0xfffff4bc │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r1, [r3, #-2292] @ 0xfffff70c │ │ │ │ - strbeq r1, [r3, #-2244] @ 0xfffff73c │ │ │ │ - strbeq r1, [r3, #-2236] @ 0xfffff744 │ │ │ │ - strbeq r1, [r3, #-2988] @ 0xfffff454 │ │ │ │ + strbeq r1, [r3, #-2276] @ 0xfffff71c │ │ │ │ + strbeq r1, [r3, #-2228] @ 0xfffff74c │ │ │ │ + strbeq r1, [r3, #-2220] @ 0xfffff754 │ │ │ │ + strbeq r1, [r3, #-2972] @ 0xfffff464 │ │ │ │ ldrbteq r1, [r7], #668 @ 0x29c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c55c8 <__cxa_atexit@plt+0xb9170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [pc, #12] @ c55cc <__cxa_atexit@plt+0xb9174> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ - strbeq r1, [r3, #-2804] @ 0xfffff50c │ │ │ │ - strbeq r1, [r3, #-2556] @ 0xfffff604 │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + strbeq r1, [r3, #-2788] @ 0xfffff51c │ │ │ │ + strbeq r1, [r3, #-2540] @ 0xfffff614 │ │ │ │ ldrbteq r1, [r7], #616 @ 0x268 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -189547,21 +189547,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ c562c <__cxa_atexit@plt+0xb91d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldrteq sl, [pc], #3548 @ c5634 <__cxa_atexit@plt+0xb91dc> │ │ │ │ + ldrteq sl, [pc], #4060 @ c5634 <__cxa_atexit@plt+0xb91dc> │ │ │ │ ldrbteq r1, [r7], #520 @ 0x208 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5690 <__cxa_atexit@plt+0xb9238> │ │ │ │ @@ -189577,24 +189577,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strbeq r1, [r3, #-1828] @ 0xfffff8dc │ │ │ │ + strbeq r1, [r3, #-1812] @ 0xfffff8ec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -189605,67 +189605,67 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ ldr r7, [pc, #40] @ c571c <__cxa_atexit@plt+0xb92c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ c5720 <__cxa_atexit@plt+0xb92c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq r1, [r3, #-3100] @ 0xfffff3e4 │ │ │ │ + strbeq r1, [r3, #-3084] @ 0xfffff3f4 │ │ │ │ ldrbteq r1, [r7], #328 @ 0x148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5758 <__cxa_atexit@plt+0xb9300> │ │ │ │ ldr r3, [pc, #32] @ c5760 <__cxa_atexit@plt+0xb9308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ c5764 <__cxa_atexit@plt+0xb930c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 4009a0 <__cxa_atexit@plt+0x3f4548> │ │ │ │ + b 40099c <__cxa_atexit@plt+0x3f4544> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r1, [r3, #-1600] @ 0xfffff9c0 │ │ │ │ + strbeq r1, [r3, #-1584] @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c5794 <__cxa_atexit@plt+0xb933c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c5798 <__cxa_atexit@plt+0xb9340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 4009a8 <__cxa_atexit@plt+0x3f4550> │ │ │ │ - strbeq r1, [r3, #-1692] @ 0xfffff964 │ │ │ │ - strbeq r1, [r3, #-1580] @ 0xfffff9d4 │ │ │ │ + b 4009a4 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + strbeq r1, [r3, #-1676] @ 0xfffff974 │ │ │ │ + strbeq r1, [r3, #-1564] @ 0xfffff9e4 │ │ │ │ ldrbteq r1, [r7], #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c57c8 <__cxa_atexit@plt+0xb9370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [pc, #12] @ c57cc <__cxa_atexit@plt+0xb9374> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ - strbeq r1, [r3, #-2292] @ 0xfffff70c │ │ │ │ - strbeq r1, [r3, #-2044] @ 0xfffff804 │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + strbeq r1, [r3, #-2276] @ 0xfffff71c │ │ │ │ + strbeq r1, [r3, #-2028] @ 0xfffff814 │ │ │ │ ldrbteq r1, [r7], #104 @ 0x68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -189675,21 +189675,21 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #36] @ c582c <__cxa_atexit@plt+0xb93d4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldrteq sl, [pc], #3036 @ c5834 <__cxa_atexit@plt+0xb93dc> │ │ │ │ + ldrteq sl, [pc], #3548 @ c5834 <__cxa_atexit@plt+0xb93dc> │ │ │ │ ldrbteq r1, [r7], #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -189698,15 +189698,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldrbteq r0, [r7], #4028 @ 0xfbc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -189726,15 +189726,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r9, r3 │ │ │ │ - b 4009b0 <__cxa_atexit@plt+0x3f4558> │ │ │ │ + b 4009ac <__cxa_atexit@plt+0x3f4554> │ │ │ │ ldr r7, [pc, #24] @ c5904 <__cxa_atexit@plt+0xb94ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @@ -189800,20 +189800,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ c5a14 <__cxa_atexit@plt+0xb95bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ c5a18 <__cxa_atexit@plt+0xb95c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strbeq r1, [r3, #-1448] @ 0xfffffa58 │ │ │ │ - strbeq r1, [r3, #-1100] @ 0xfffffbb4 │ │ │ │ + strbeq r1, [r3, #-1432] @ 0xfffffa68 │ │ │ │ + strbeq r1, [r3, #-1084] @ 0xfffffbc4 │ │ │ │ ldrbteq r0, [r7], #3648 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c5a74 <__cxa_atexit@plt+0xb961c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -189838,19 +189838,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ c5aa8 <__cxa_atexit@plt+0xb9650> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ c5aac <__cxa_atexit@plt+0xb9654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r1, [r3, #-1296] @ 0xfffffaf0 │ │ │ │ - strbeq r1, [r3, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r1, [r3, #-1280] @ 0xfffffb00 │ │ │ │ + strbeq r1, [r3, #-928] @ 0xfffffc60 │ │ │ │ ldrbteq r0, [r7], #3500 @ 0xdac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c5ae0 <__cxa_atexit@plt+0xb9688> │ │ │ │ ldr r7, [pc, #48] @ c5b04 <__cxa_atexit@plt+0xb96ac> │ │ │ │ @@ -189860,18 +189860,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c5afc <__cxa_atexit@plt+0xb96a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ c5b00 <__cxa_atexit@plt+0xb96a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r3, #-1208] @ 0xfffffb48 │ │ │ │ - strbeq r1, [r3, #-856] @ 0xfffffca8 │ │ │ │ + strbeq r1, [r3, #-1192] @ 0xfffffb58 │ │ │ │ + strbeq r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq c5b4c <__cxa_atexit@plt+0xb96f4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -189906,18 +189906,18 @@ │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r1, [r3, #-728] @ 0xfffffd28 │ │ │ │ - strbeq r1, [r3, #-652] @ 0xfffffd74 │ │ │ │ + strbeq r1, [r3, #-712] @ 0xfffffd38 │ │ │ │ + strbeq r1, [r3, #-636] @ 0xfffffd84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c5be8 <__cxa_atexit@plt+0xb9790> │ │ │ │ ldr r7, [pc, #76] @ c5c28 <__cxa_atexit@plt+0xb97d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -189935,17 +189935,17 @@ │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r3, #-592] @ 0xfffffdb0 │ │ │ │ - strbeq r1, [r3, #-520] @ 0xfffffdf8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r3, #-576] @ 0xfffffdc0 │ │ │ │ + strbeq r1, [r3, #-504] @ 0xfffffe08 │ │ │ │ ldrbteq r0, [r7], #3116 @ 0xc2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c5c74 <__cxa_atexit@plt+0xb981c> │ │ │ │ @@ -190002,20 +190002,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ c5d3c <__cxa_atexit@plt+0xb98e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ c5d40 <__cxa_atexit@plt+0xb98e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strbeq r1, [r3, #-640] @ 0xfffffd80 │ │ │ │ - strbeq r1, [r3, #-292] @ 0xfffffedc │ │ │ │ + strbeq r1, [r3, #-624] @ 0xfffffd90 │ │ │ │ + strbeq r1, [r3, #-276] @ 0xfffffeec │ │ │ │ ldrbteq r0, [r7], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c5d9c <__cxa_atexit@plt+0xb9944> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -190040,19 +190040,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ c5dd0 <__cxa_atexit@plt+0xb9978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ c5dd4 <__cxa_atexit@plt+0xb997c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r1, [r3, #-488] @ 0xfffffe18 │ │ │ │ - strbeq r1, [r3, #-136] @ 0xffffff78 │ │ │ │ + strbeq r1, [r3, #-472] @ 0xfffffe28 │ │ │ │ + strbeq r1, [r3, #-120] @ 0xffffff88 │ │ │ │ ldrbteq r0, [r7], #2692 @ 0xa84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c5e08 <__cxa_atexit@plt+0xb99b0> │ │ │ │ ldr r7, [pc, #48] @ c5e2c <__cxa_atexit@plt+0xb99d4> │ │ │ │ @@ -190062,18 +190062,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c5e24 <__cxa_atexit@plt+0xb99cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ c5e28 <__cxa_atexit@plt+0xb99d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r3, #-400] @ 0xfffffe70 │ │ │ │ - strbeq r1, [r3, #-48] @ 0xffffffd0 │ │ │ │ + strbeq r1, [r3, #-384] @ 0xfffffe80 │ │ │ │ + strbeq r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c5e58 <__cxa_atexit@plt+0xb9a00> │ │ │ │ ldr r7, [pc, #76] @ c5e98 <__cxa_atexit@plt+0xb9a40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -190091,92 +190091,92 @@ │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r3, #-4064] @ 0xfffff020 │ │ │ │ - strbeq r0, [r3, #-4000] @ 0xfffff060 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r3, #-4048] @ 0xfffff030 │ │ │ │ + strbeq r0, [r3, #-3984] @ 0xfffff070 │ │ │ │ ldrbteq r0, [r7], #2556 @ 0x9fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c5ef4 <__cxa_atexit@plt+0xb9a9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c5eec <__cxa_atexit@plt+0xb9a94> │ │ │ │ ldr r8, [pc, #40] @ c5efc <__cxa_atexit@plt+0xb9aa4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c5f00 <__cxa_atexit@plt+0xb9aa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq sl, [pc], #1148 @ c5f04 <__cxa_atexit@plt+0xb9aac> │ │ │ │ - strbeq r0, [r3, #-3744] @ 0xfffff160 │ │ │ │ + ldrteq sl, [pc], #1660 @ c5f04 <__cxa_atexit@plt+0xb9aac> │ │ │ │ + strbeq r0, [r3, #-3728] @ 0xfffff170 │ │ │ │ ldrbteq r0, [r7], #2456 @ 0x998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c5f58 <__cxa_atexit@plt+0xb9b00> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c5f50 <__cxa_atexit@plt+0xb9af8> │ │ │ │ ldr r8, [pc, #40] @ c5f60 <__cxa_atexit@plt+0xb9b08> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c5f64 <__cxa_atexit@plt+0xb9b0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq sl, [pc], #982 @ c5f68 <__cxa_atexit@plt+0xb9b10> │ │ │ │ - strbeq r0, [r3, #-3644] @ 0xfffff1c4 │ │ │ │ + ldrteq sl, [pc], #1494 @ c5f68 <__cxa_atexit@plt+0xb9b10> │ │ │ │ + strbeq r0, [r3, #-3628] @ 0xfffff1d4 │ │ │ │ ldrbteq r0, [r7], #2356 @ 0x934 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c5fbc <__cxa_atexit@plt+0xb9b64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c5fb4 <__cxa_atexit@plt+0xb9b5c> │ │ │ │ ldr r8, [pc, #40] @ c5fc4 <__cxa_atexit@plt+0xb9b6c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c5fc8 <__cxa_atexit@plt+0xb9b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq sl, [pc], #809 @ c5fcc <__cxa_atexit@plt+0xb9b74> │ │ │ │ - strbeq r0, [r3, #-3544] @ 0xfffff228 │ │ │ │ + ldrteq sl, [pc], #1321 @ c5fcc <__cxa_atexit@plt+0xb9b74> │ │ │ │ + strbeq r0, [r3, #-3528] @ 0xfffff238 │ │ │ │ ldrbteq r0, [r7], #2316 @ 0x90c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ bhi c6054 <__cxa_atexit@plt+0xb9bfc> │ │ │ │ @@ -190193,15 +190193,15 @@ │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r5, [r2, #6] │ │ │ │ str r7, [r1] │ │ │ │ str r5, [r3] │ │ │ │ ldr r7, [pc, #72] @ c6070 <__cxa_atexit@plt+0xb9c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ c6078 <__cxa_atexit@plt+0xb9c20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -190210,17 +190210,17 @@ │ │ │ │ ldr r7, [pc, #24] @ c6074 <__cxa_atexit@plt+0xb9c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strbeq r0, [r3, #-3976] @ 0xfffff078 │ │ │ │ + strbeq r0, [r3, #-3960] @ 0xfffff088 │ │ │ │ ldrbteq r0, [r7], #2180 @ 0x884 │ │ │ │ - strbeq r0, [r3, #-3440] @ 0xfffff290 │ │ │ │ + strbeq r0, [r3, #-3424] @ 0xfffff2a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c6100 <__cxa_atexit@plt+0xb9ca8> │ │ │ │ ldr r3, [pc, #116] @ c6110 <__cxa_atexit@plt+0xb9cb8> │ │ │ │ @@ -190236,15 +190236,15 @@ │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r7, [pc, #68] @ c6118 <__cxa_atexit@plt+0xb9cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ c6120 <__cxa_atexit@plt+0xb9cc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -190252,40 +190252,40 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c611c <__cxa_atexit@plt+0xb9cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strbeq r0, [r3, #-3804] @ 0xfffff124 │ │ │ │ + strbeq r0, [r3, #-3788] @ 0xfffff134 │ │ │ │ ldrbteq r0, [r7], #2008 @ 0x7d8 │ │ │ │ - strbeq r0, [r3, #-3268] @ 0xfffff33c │ │ │ │ + strbeq r0, [r3, #-3252] @ 0xfffff34c │ │ │ │ ldrbteq r0, [r7], #1972 @ 0x7b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6160 <__cxa_atexit@plt+0xb9d08> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r3, [pc, #44] @ c6178 <__cxa_atexit@plt+0xb9d20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #32] @ c617c <__cxa_atexit@plt+0xb9d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ c6174 <__cxa_atexit@plt+0xb9d1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r3, #-3152] @ 0xfffff3b0 │ │ │ │ + strbeq r0, [r3, #-3136] @ 0xfffff3c0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r3, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq r0, [r3, #-3652] @ 0xfffff1bc │ │ │ │ ldrbteq r0, [r7], #1880 @ 0x758 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne c61b8 <__cxa_atexit@plt+0xb9d60> │ │ │ │ @@ -190303,18 +190303,18 @@ │ │ │ │ ldr r3, [pc, #44] @ c61fc <__cxa_atexit@plt+0xb9da4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r0, [r7], #1804 @ 0x70c │ │ │ │ ldrbteq r0, [r7], #1792 @ 0x700 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ ldrbteq r0, [r7], #1780 @ 0x6f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -190409,15 +190409,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stmda r5, {r2, r7} │ │ │ │ ldr r7, [pc, #76] @ c63d4 <__cxa_atexit@plt+0xb9f7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ c63e4 <__cxa_atexit@plt+0xb9f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ @@ -190427,19 +190427,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strbeq r0, [r3, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq r0, [r3, #-3096] @ 0xfffff3e8 │ │ │ │ ldrbteq r0, [r7], #1320 @ 0x528 │ │ │ │ ldrbteq r0, [r7], #1428 @ 0x594 │ │ │ │ ldrbteq r0, [r7], #1416 @ 0x588 │ │ │ │ - strbeq r0, [r3, #-2584] @ 0xfffff5e8 │ │ │ │ + strbeq r0, [r3, #-2568] @ 0xfffff5f8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c6480 <__cxa_atexit@plt+0xba028> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -190453,15 +190453,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc c648c <__cxa_atexit@plt+0xba034> │ │ │ │ cmp r8, #1 │ │ │ │ bne c6440 <__cxa_atexit@plt+0xb9fe8> │ │ │ │ ldr r7, [pc, #116] @ c64ac <__cxa_atexit@plt+0xba054> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #108] @ c64b4 <__cxa_atexit@plt+0xba05c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [pc, #100] @ c64b8 <__cxa_atexit@plt+0xba060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ @@ -190469,31 +190469,31 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c64b0 <__cxa_atexit@plt+0xba058> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r3, #-2436] @ 0xfffff67c │ │ │ │ + strbeq r0, [r3, #-2420] @ 0xfffff68c │ │ │ │ ldrbteq r0, [r7], #1248 @ 0x4e0 │ │ │ │ ldrbteq r0, [r7], #1172 @ 0x494 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strbeq r0, [r3, #-3348] @ 0xfffff2ec │ │ │ │ - strbeq r0, [r3, #-2376] @ 0xfffff6b8 │ │ │ │ + strbeq r0, [r3, #-3332] @ 0xfffff2fc │ │ │ │ + strbeq r0, [r3, #-2360] @ 0xfffff6c8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -190527,16 +190527,16 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [r7], #1064 @ 0x428 │ │ │ │ ldrbteq r0, [r7], #992 @ 0x3e0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strbeq r0, [r3, #-3160] @ 0xfffff3a8 │ │ │ │ - strbeq r0, [r3, #-2180] @ 0xfffff77c │ │ │ │ + strbeq r0, [r3, #-3144] @ 0xfffff3b8 │ │ │ │ + strbeq r0, [r3, #-2164] @ 0xfffff78c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c65ec <__cxa_atexit@plt+0xba194> │ │ │ │ ldr r2, [pc, #108] @ c65f8 <__cxa_atexit@plt+0xba1a0> │ │ │ │ @@ -190555,15 +190555,15 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq c65e0 <__cxa_atexit@plt+0xba188> │ │ │ │ ldr r7, [pc, #56] @ c6600 <__cxa_atexit@plt+0xba1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ @@ -190582,27 +190582,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq c6644 <__cxa_atexit@plt+0xba1ec> │ │ │ │ ldr r3, [pc, #28] @ c6650 <__cxa_atexit@plt+0xba1f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6674 <__cxa_atexit@plt+0xba21c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r8, r3, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -190645,18 +190645,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [r7], #612 @ 0x264 │ │ │ │ ldrbteq r0, [r7], #520 @ 0x208 │ │ │ │ - strbeq r0, [r3, #-1776] @ 0xfffff910 │ │ │ │ + strbeq r0, [r3, #-1760] @ 0xfffff920 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - strbeq r0, [r3, #-2692] @ 0xfffff57c │ │ │ │ - strbeq r0, [r3, #-1712] @ 0xfffff950 │ │ │ │ + strbeq r0, [r3, #-2676] @ 0xfffff58c │ │ │ │ + strbeq r0, [r3, #-1696] @ 0xfffff960 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -190664,29 +190664,29 @@ │ │ │ │ ldr r2, [pc, #48] @ c67a4 <__cxa_atexit@plt+0xba34c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [pc, #20] @ c67a8 <__cxa_atexit@plt+0xba350> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ ldrbteq r0, [r7], #408 @ 0x198 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ c67c4 <__cxa_atexit@plt+0xba36c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4009b8 <__cxa_atexit@plt+0x3f4560> │ │ │ │ + b 4009b4 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldrbteq r0, [r7], #512 @ 0x200 │ │ │ │ ldrbteq r0, [r7], #548 @ 0x224 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190700,15 +190700,15 @@ │ │ │ │ ldr r7, [pc, #60] @ c6840 <__cxa_atexit@plt+0xba3e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c6844 <__cxa_atexit@plt+0xba3ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190720,73 +190720,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c686c <__cxa_atexit@plt+0xba414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r0, [r7], #384 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c6898 <__cxa_atexit@plt+0xba440> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ c689c <__cxa_atexit@plt+0xba444> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r3, #-2692] @ 0xfffff57c │ │ │ │ + strbeq r0, [r3, #-2676] @ 0xfffff58c │ │ │ │ ldrbteq r0, [r7], #316 @ 0x13c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c68c8 <__cxa_atexit@plt+0xba470> │ │ │ │ ldr r7, [pc, #20] @ c68d4 <__cxa_atexit@plt+0xba47c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ + b 4009c4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldrbteq r0, [r7], #292 @ 0x124 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ c6900 <__cxa_atexit@plt+0xba4a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6904 <__cxa_atexit@plt+0xba4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq r0, [r7], #232 @ 0xe8 │ │ │ │ ldrbteq r0, [r7], #280 @ 0x118 │ │ │ │ ldrbteq r0, [r7], #256 @ 0x100 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ c6934 <__cxa_atexit@plt+0xba4dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6938 <__cxa_atexit@plt+0xba4e0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq r0, [r7], #180 @ 0xb4 │ │ │ │ ldrbteq r0, [r7], #228 @ 0xe4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ c6954 <__cxa_atexit@plt+0xba4fc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4009b8 <__cxa_atexit@plt+0x3f4560> │ │ │ │ + b 4009b4 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldrbteq r0, [r7], #220 @ 0xdc │ │ │ │ ldrbteq r0, [r7], #256 @ 0x100 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190800,15 +190800,15 @@ │ │ │ │ ldr r7, [pc, #60] @ c69d0 <__cxa_atexit@plt+0xba578> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c69d4 <__cxa_atexit@plt+0xba57c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190820,73 +190820,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c69fc <__cxa_atexit@plt+0xba5a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r0, [r7], #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c6a28 <__cxa_atexit@plt+0xba5d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ c6a2c <__cxa_atexit@plt+0xba5d4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r3, #-2292] @ 0xfffff70c │ │ │ │ + strbeq r0, [r3, #-2276] @ 0xfffff71c │ │ │ │ ldrbteq r0, [r7], #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c6a58 <__cxa_atexit@plt+0xba600> │ │ │ │ ldr r7, [pc, #20] @ c6a64 <__cxa_atexit@plt+0xba60c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ + b 4009c4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldrbteq r0, [r7], #0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ c6a90 <__cxa_atexit@plt+0xba638> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6a94 <__cxa_atexit@plt+0xba63c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #4036 @ 0xfc4 @ │ │ │ │ ldrbteq pc, [r6], #4084 @ 0xff4 @ │ │ │ │ ldrbteq pc, [r6], #4060 @ 0xfdc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ c6ac4 <__cxa_atexit@plt+0xba66c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6ac8 <__cxa_atexit@plt+0xba670> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #3984 @ 0xf90 @ │ │ │ │ ldrbteq pc, [r6], #4032 @ 0xfc0 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ c6ae4 <__cxa_atexit@plt+0xba68c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4009b8 <__cxa_atexit@plt+0x3f4560> │ │ │ │ + b 4009b4 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldrbteq pc, [r6], #4024 @ 0xfb8 @ │ │ │ │ ldrbteq pc, [r6], #4060 @ 0xfdc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -190900,15 +190900,15 @@ │ │ │ │ ldr r7, [pc, #60] @ c6b60 <__cxa_atexit@plt+0xba708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c6b64 <__cxa_atexit@plt+0xba70c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190920,73 +190920,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6b8c <__cxa_atexit@plt+0xba734> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq pc, [r6], #3896 @ 0xf38 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c6bb8 <__cxa_atexit@plt+0xba760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ c6bbc <__cxa_atexit@plt+0xba764> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r3, #-1892] @ 0xfffff89c │ │ │ │ + strbeq r0, [r3, #-1876] @ 0xfffff8ac │ │ │ │ ldrbteq pc, [r6], #3828 @ 0xef4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c6be8 <__cxa_atexit@plt+0xba790> │ │ │ │ ldr r7, [pc, #20] @ c6bf4 <__cxa_atexit@plt+0xba79c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ + b 4009c4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldrbteq pc, [r6], #3804 @ 0xedc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ c6c20 <__cxa_atexit@plt+0xba7c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6c24 <__cxa_atexit@plt+0xba7cc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #3744 @ 0xea0 @ │ │ │ │ ldrbteq pc, [r6], #3792 @ 0xed0 @ │ │ │ │ ldrbteq pc, [r6], #3768 @ 0xeb8 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ c6c54 <__cxa_atexit@plt+0xba7fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6c58 <__cxa_atexit@plt+0xba800> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #3692 @ 0xe6c @ │ │ │ │ ldrbteq pc, [r6], #3740 @ 0xe9c @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ c6c74 <__cxa_atexit@plt+0xba81c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4009b8 <__cxa_atexit@plt+0x3f4560> │ │ │ │ + b 4009b4 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldrbteq pc, [r6], #3732 @ 0xe94 @ │ │ │ │ ldrbteq pc, [r6], #3768 @ 0xeb8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -191000,15 +191000,15 @@ │ │ │ │ ldr r7, [pc, #60] @ c6cf0 <__cxa_atexit@plt+0xba898> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c6cf4 <__cxa_atexit@plt+0xba89c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -191020,73 +191020,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6d1c <__cxa_atexit@plt+0xba8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq pc, [r6], #3604 @ 0xe14 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c6d48 <__cxa_atexit@plt+0xba8f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ c6d4c <__cxa_atexit@plt+0xba8f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r3, #-1492] @ 0xfffffa2c │ │ │ │ + strbeq r0, [r3, #-1476] @ 0xfffffa3c │ │ │ │ ldrbteq pc, [r6], #3536 @ 0xdd0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c6d78 <__cxa_atexit@plt+0xba920> │ │ │ │ ldr r7, [pc, #20] @ c6d84 <__cxa_atexit@plt+0xba92c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ + b 4009c4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldrbteq pc, [r6], #3512 @ 0xdb8 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ c6db0 <__cxa_atexit@plt+0xba958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6db4 <__cxa_atexit@plt+0xba95c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #3452 @ 0xd7c @ │ │ │ │ ldrbteq pc, [r6], #3500 @ 0xdac @ │ │ │ │ ldrbteq pc, [r6], #3476 @ 0xd94 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ c6de4 <__cxa_atexit@plt+0xba98c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6de8 <__cxa_atexit@plt+0xba990> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #3400 @ 0xd48 @ │ │ │ │ ldrbteq pc, [r6], #3448 @ 0xd78 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ c6e04 <__cxa_atexit@plt+0xba9ac> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4009b8 <__cxa_atexit@plt+0x3f4560> │ │ │ │ + b 4009b4 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldrbteq pc, [r6], #3440 @ 0xd70 @ │ │ │ │ ldrbteq pc, [r6], #3476 @ 0xd94 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -191100,15 +191100,15 @@ │ │ │ │ ldr r7, [pc, #60] @ c6e80 <__cxa_atexit@plt+0xbaa28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c6e84 <__cxa_atexit@plt+0xbaa2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -191120,73 +191120,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c6eac <__cxa_atexit@plt+0xbaa54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq pc, [r6], #3312 @ 0xcf0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c6ed8 <__cxa_atexit@plt+0xbaa80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ c6edc <__cxa_atexit@plt+0xbaa84> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r3, #-1092] @ 0xfffffbbc │ │ │ │ + strbeq r0, [r3, #-1076] @ 0xfffffbcc │ │ │ │ ldrbteq pc, [r6], #3244 @ 0xcac @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c6f08 <__cxa_atexit@plt+0xbaab0> │ │ │ │ ldr r7, [pc, #20] @ c6f14 <__cxa_atexit@plt+0xbaabc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ + b 4009c4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldrbteq pc, [r6], #3220 @ 0xc94 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ c6f40 <__cxa_atexit@plt+0xbaae8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6f44 <__cxa_atexit@plt+0xbaaec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #3160 @ 0xc58 @ │ │ │ │ ldrbteq pc, [r6], #3208 @ 0xc88 @ │ │ │ │ ldrbteq pc, [r6], #3184 @ 0xc70 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ c6f74 <__cxa_atexit@plt+0xbab1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c6f78 <__cxa_atexit@plt+0xbab20> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #3108 @ 0xc24 @ │ │ │ │ ldrbteq pc, [r6], #3156 @ 0xc54 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ c6f94 <__cxa_atexit@plt+0xbab3c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4009b8 <__cxa_atexit@plt+0x3f4560> │ │ │ │ + b 4009b4 <__cxa_atexit@plt+0x3f455c> │ │ │ │ ldrbteq pc, [r6], #3148 @ 0xc4c @ │ │ │ │ ldrbteq pc, [r6], #3184 @ 0xc70 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -191200,15 +191200,15 @@ │ │ │ │ ldr r7, [pc, #60] @ c7010 <__cxa_atexit@plt+0xbabb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c7014 <__cxa_atexit@plt+0xbabbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -191220,93 +191220,93 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ c703c <__cxa_atexit@plt+0xbabe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b 4009bc <__cxa_atexit@plt+0x3f4564> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq pc, [r6], #3020 @ 0xbcc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c7068 <__cxa_atexit@plt+0xbac10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ c706c <__cxa_atexit@plt+0xbac14> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r0, [r3, #-692] @ 0xfffffd4c │ │ │ │ + strbeq r0, [r3, #-676] @ 0xfffffd5c │ │ │ │ ldrbteq pc, [r6], #2952 @ 0xb88 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c7098 <__cxa_atexit@plt+0xbac40> │ │ │ │ ldr r7, [pc, #20] @ c70a4 <__cxa_atexit@plt+0xbac4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ + b 4009c4 <__cxa_atexit@plt+0x3f456c> │ │ │ │ ldrbteq pc, [r6], #2928 @ 0xb70 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ c70d0 <__cxa_atexit@plt+0xbac78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c70d4 <__cxa_atexit@plt+0xbac7c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #2868 @ 0xb34 @ │ │ │ │ ldrbteq pc, [r6], #2916 @ 0xb64 @ │ │ │ │ ldrbteq pc, [r6], #2892 @ 0xb4c @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ c7104 <__cxa_atexit@plt+0xbacac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ c7108 <__cxa_atexit@plt+0xbacb0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldrbteq pc, [r6], #2816 @ 0xb00 @ │ │ │ │ ldrbteq pc, [r6], #2864 @ 0xb30 @ │ │ │ │ ldrbteq pc, [r6], #3140 @ 0xc44 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c7164 <__cxa_atexit@plt+0xbad0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c715c <__cxa_atexit@plt+0xbad04> │ │ │ │ ldr r3, [pc, #44] @ c716c <__cxa_atexit@plt+0xbad14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ c7170 <__cxa_atexit@plt+0xbad18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 4006f8 <__cxa_atexit@plt+0x3f42a0> │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [r6], #3076 @ 0xc04 @ │ │ │ │ - strbeq pc, [r2, #-3124] @ 0xfffff3cc @ │ │ │ │ + strbeq pc, [r2, #-3108] @ 0xfffff3dc @ │ │ │ │ ldrbteq pc, [r6], #3052 @ 0xbec @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c7218 <__cxa_atexit@plt+0xbadc0> │ │ │ │ @@ -191344,15 +191344,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq pc, [r2, #-3040] @ 0xfffff420 @ │ │ │ │ + strbeq pc, [r2, #-3024] @ 0xfffff430 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq pc, [r6], #2864 @ 0xb30 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c7270 <__cxa_atexit@plt+0xbae18> │ │ │ │ @@ -191492,42 +191492,42 @@ │ │ │ │ bcc c74b8 <__cxa_atexit@plt+0xbb060> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne c7484 <__cxa_atexit@plt+0xbb02c> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ c74e0 <__cxa_atexit@plt+0xbb088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #80] @ c74e4 <__cxa_atexit@plt+0xbb08c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r6, [pc, #28] @ c74dc <__cxa_atexit@plt+0xbb084> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strbeq pc, [r2, #-2336] @ 0xfffff6e0 @ │ │ │ │ - strbeq pc, [r2, #-3284] @ 0xfffff32c @ │ │ │ │ + strbeq pc, [r2, #-2320] @ 0xfffff6f0 @ │ │ │ │ + strbeq pc, [r2, #-3268] @ 0xfffff33c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ b c73f4 <__cxa_atexit@plt+0xbaf9c> │ │ │ │ @@ -191542,36 +191542,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne c7544 <__cxa_atexit@plt+0xbb0ec> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r2, [pc, #68] @ c7590 <__cxa_atexit@plt+0xbb138> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ c7594 <__cxa_atexit@plt+0xbb13c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r3, [pc, #16] @ c758c <__cxa_atexit@plt+0xbb134> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq pc, [r2, #-2144] @ 0xfffff7a0 @ │ │ │ │ - strbeq pc, [r2, #-3092] @ 0xfffff3ec @ │ │ │ │ + strbeq pc, [r2, #-2128] @ 0xfffff7b0 @ │ │ │ │ + strbeq pc, [r2, #-3076] @ 0xfffff3fc @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -191579,36 +191579,36 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne c75d8 <__cxa_atexit@plt+0xbb180> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r2, [pc, #68] @ c7624 <__cxa_atexit@plt+0xbb1cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ c7628 <__cxa_atexit@plt+0xbb1d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ ldr r3, [pc, #16] @ c7620 <__cxa_atexit@plt+0xbb1c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq pc, [r2, #-1996] @ 0xfffff834 @ │ │ │ │ - strbeq pc, [r2, #-2944] @ 0xfffff480 @ │ │ │ │ + strbeq pc, [r2, #-1980] @ 0xfffff844 @ │ │ │ │ + strbeq pc, [r2, #-2928] @ 0xfffff490 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c7670 <__cxa_atexit@plt+0xbb218> │ │ │ │ ldr r7, [pc, #52] @ c7680 <__cxa_atexit@plt+0xbb228> │ │ │ │ @@ -191617,15 +191617,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ c7688 <__cxa_atexit@plt+0xbb230> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r7, [pc, #20] @ c768c <__cxa_atexit@plt+0xbb234> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrbteq pc, [r6], #1220 @ 0x4c4 @ │ │ │ │ ldrbteq pc, [r6], #1268 @ 0x4f4 @ │ │ │ │ @@ -191645,15 +191645,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ ldrbteq pc, [r6], #1672 @ 0x688 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -191664,15 +191664,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ c7744 <__cxa_atexit@plt+0xbb2ec> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + b 40056c <__cxa_atexit@plt+0x3f4114> │ │ │ │ ldr r7, [pc, #20] @ c7748 <__cxa_atexit@plt+0xbb2f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ ldrbteq pc, [r6], #1032 @ 0x408 @ │ │ │ │ ldrbteq pc, [r6], #1080 @ 0x438 @ │ │ │ │ @@ -191681,35 +191681,35 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c77ac <__cxa_atexit@plt+0xbb354> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c77a4 <__cxa_atexit@plt+0xbb34c> │ │ │ │ ldr r3, [pc, #52] @ c77b4 <__cxa_atexit@plt+0xbb35c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ c77b8 <__cxa_atexit@plt+0xbb360> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ c77bc <__cxa_atexit@plt+0xbb364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [r6], #1672 @ 0x688 @ │ │ │ │ ldrbteq pc, [r6], #1684 @ 0x694 @ │ │ │ │ - strbeq pc, [r2, #-1516] @ 0xfffffa14 @ │ │ │ │ + strbeq pc, [r2, #-1500] @ 0xfffffa24 @ │ │ │ │ ldrbteq pc, [r6], #1656 @ 0x678 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c784c <__cxa_atexit@plt+0xbb3f4> │ │ │ │ @@ -191803,15 +191803,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c77d0 <__cxa_atexit@plt+0xbb378> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r2, #-1108] @ 0xfffffbac @ │ │ │ │ + strbeq pc, [r2, #-1092] @ 0xfffffbbc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -191819,23 +191819,23 @@ │ │ │ │ ldr r7, [pc, #48] @ c79b0 <__cxa_atexit@plt+0xbb558> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ c79b4 <__cxa_atexit@plt+0xbb55c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ c79b8 <__cxa_atexit@plt+0xbb560> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbeq pc, [r2, #-1816] @ 0xfffff8e8 @ │ │ │ │ + strbeq pc, [r2, #-1800] @ 0xfffff8f8 @ │ │ │ │ ldrbteq pc, [r6], #1212 @ 0x4bc @ │ │ │ │ ldrbteq pc, [r6], #1168 @ 0x490 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c79f0 <__cxa_atexit@plt+0xbb598> │ │ │ │ @@ -191844,15 +191844,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b c77d0 <__cxa_atexit@plt+0xbb378> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r2, #-944] @ 0xfffffc50 @ │ │ │ │ + strbeq pc, [r2, #-928] @ 0xfffffc60 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -191860,42 +191860,42 @@ │ │ │ │ ldr r7, [pc, #48] @ c7a54 <__cxa_atexit@plt+0xbb5fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ c7a58 <__cxa_atexit@plt+0xbb600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ c7a5c <__cxa_atexit@plt+0xbb604> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strbeq pc, [r2, #-1700] @ 0xfffff95c @ │ │ │ │ + strbeq pc, [r2, #-1684] @ 0xfffff96c @ │ │ │ │ ldrbteq pc, [r6], #1064 @ 0x428 @ │ │ │ │ ldrbteq pc, [r6], #1056 @ 0x420 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c7a98 <__cxa_atexit@plt+0xbb640> │ │ │ │ ldr r2, [pc, #32] @ c7aa0 <__cxa_atexit@plt+0xbb648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ c7aa4 <__cxa_atexit@plt+0xbb64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r2, #-784] @ 0xfffffcf0 @ │ │ │ │ - strbeq pc, [r2, #-1608] @ 0xfffff9b8 @ │ │ │ │ + strbeq pc, [r2, #-768] @ 0xfffffd00 @ │ │ │ │ + strbeq pc, [r2, #-1592] @ 0xfffff9c8 @ │ │ │ │ ldrbteq pc, [r6], #968 @ 0x3c8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -191915,27 +191915,27 @@ │ │ │ │ beq c7b24 <__cxa_atexit@plt+0xbb6cc> │ │ │ │ ldr r2, [pc, #60] @ c7b40 <__cxa_atexit@plt+0xbb6e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r7, [pc, #48] @ c7b44 <__cxa_atexit@plt+0xbb6ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq pc, [r2, #-1428] @ 0xfffffa6c @ │ │ │ │ + strbeq pc, [r2, #-1412] @ 0xfffffa7c @ │ │ │ │ ldrbteq pc, [r6], #812 @ 0x32c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ c7b94 <__cxa_atexit@plt+0xbb73c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -191944,45 +191944,45 @@ │ │ │ │ beq c7b8c <__cxa_atexit@plt+0xbb734> │ │ │ │ ldr r3, [pc, #32] @ c7b98 <__cxa_atexit@plt+0xbb740> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #20] @ c7b9c <__cxa_atexit@plt+0xbb744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq pc, [r2, #-1312] @ 0xfffffae0 @ │ │ │ │ + strbeq pc, [r2, #-1296] @ 0xfffffaf0 @ │ │ │ │ ldrbteq pc, [r6], #724 @ 0x2d4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c7bcc <__cxa_atexit@plt+0xbb774> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #8] @ c7bd0 <__cxa_atexit@plt+0xbb778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r2, #-1248] @ 0xfffffb20 @ │ │ │ │ + strbeq pc, [r2, #-1232] @ 0xfffffb30 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #16] @ c7c00 <__cxa_atexit@plt+0xbb7a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addge r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r2, #-400] @ 0xfffffe70 @ │ │ │ │ + strbeq pc, [r2, #-384] @ 0xfffffe80 @ │ │ │ │ ldrbteq pc, [r6], #644 @ 0x284 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -192070,19 +192070,19 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ + b 400584 <__cxa_atexit@plt+0x3f412c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ ldrbteq pc, [r6], #236 @ 0xec @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -192105,19 +192105,19 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ + b 400584 <__cxa_atexit@plt+0x3f412c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ ldrbteq pc, [r6], #76 @ 0x4c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -192125,19 +192125,19 @@ │ │ │ │ ldr r2, [pc, #32] @ c7e68 <__cxa_atexit@plt+0xbba10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ c7e6c <__cxa_atexit@plt+0xbba14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r2, #-3912] @ 0xfffff0b8 │ │ │ │ - strbeq pc, [r2, #-592] @ 0xfffffdb0 @ │ │ │ │ + strbeq lr, [r2, #-3896] @ 0xfffff0c8 │ │ │ │ + strbeq pc, [r2, #-576] @ 0xfffffdc0 @ │ │ │ │ ldrbteq pc, [r6], #12 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -192157,27 +192157,27 @@ │ │ │ │ beq c7eec <__cxa_atexit@plt+0xbba94> │ │ │ │ ldr r2, [pc, #60] @ c7f08 <__cxa_atexit@plt+0xbbab0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r7, [pc, #48] @ c7f0c <__cxa_atexit@plt+0xbbab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq pc, [r2, #-508] @ 0xfffffe04 @ │ │ │ │ + strbeq pc, [r2, #-492] @ 0xfffffe14 @ │ │ │ │ ldrbteq lr, [r6], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ c7f5c <__cxa_atexit@plt+0xbbb04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -192186,45 +192186,45 @@ │ │ │ │ beq c7f54 <__cxa_atexit@plt+0xbbafc> │ │ │ │ ldr r3, [pc, #32] @ c7f60 <__cxa_atexit@plt+0xbbb08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #20] @ c7f64 <__cxa_atexit@plt+0xbbb0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq pc, [r2, #-392] @ 0xfffffe78 @ │ │ │ │ + strbeq pc, [r2, #-376] @ 0xfffffe88 @ │ │ │ │ ldrbteq lr, [r6], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c7f94 <__cxa_atexit@plt+0xbbb3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #8] @ c7f98 <__cxa_atexit@plt+0xbbb40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r2, #-328] @ 0xfffffeb8 @ │ │ │ │ + strbeq pc, [r2, #-312] @ 0xfffffec8 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #16] @ c7fc8 <__cxa_atexit@plt+0xbbb70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r3, r7 │ │ │ │ addle r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r2, #-3528] @ 0xfffff238 │ │ │ │ + strbeq lr, [r2, #-3512] @ 0xfffff248 │ │ │ │ ldrbteq lr, [r6], #3772 @ 0xebc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -192312,19 +192312,19 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ + b 400584 <__cxa_atexit@plt+0x3f412c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ ldrbteq lr, [r6], #3364 @ 0xd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -192347,19 +192347,19 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ + b 400584 <__cxa_atexit@plt+0x3f412c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -192384,15 +192384,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ c8260 <__cxa_atexit@plt+0xbbe08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r6], #3164 @ 0xc5c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq lr, [r2, #-3044] @ 0xfffff41c │ │ │ │ + strbeq lr, [r2, #-3028] @ 0xfffff42c │ │ │ │ ldrbteq lr, [r6], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b c7fdc <__cxa_atexit@plt+0xbbb84> │ │ │ │ @@ -192400,70 +192400,70 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c82e8 <__cxa_atexit@plt+0xbbe90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c82e0 <__cxa_atexit@plt+0xbbe88> │ │ │ │ ldr r7, [pc, #52] @ c82f0 <__cxa_atexit@plt+0xbbe98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ c82f4 <__cxa_atexit@plt+0xbbe9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #32] @ c82f8 <__cxa_atexit@plt+0xbbea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r2, #-2752] @ 0xfffff540 │ │ │ │ - strbeq pc, [r2, #-76] @ 0xffffffb4 @ │ │ │ │ - strbeq pc, [r2, #-68] @ 0xffffffbc @ │ │ │ │ + strbeq lr, [r2, #-2736] @ 0xfffff550 │ │ │ │ + strbeq pc, [r2, #-60] @ 0xffffffc4 @ │ │ │ │ + strbeq pc, [r2, #-52] @ 0xffffffcc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #12] @ c831c <__cxa_atexit@plt+0xbbec4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [pc, #8] @ c8320 <__cxa_atexit@plt+0xbbec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldrbteq lr, [r6], #3012 @ 0xbc4 │ │ │ │ - strbeq lr, [r2, #-3468] @ 0xfffff274 │ │ │ │ + strbeq lr, [r2, #-3452] @ 0xfffff284 │ │ │ │ ldrbteq lr, [r6], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c8378 <__cxa_atexit@plt+0xbbf20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c8370 <__cxa_atexit@plt+0xbbf18> │ │ │ │ ldr r8, [pc, #40] @ c8380 <__cxa_atexit@plt+0xbbf28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c8384 <__cxa_atexit@plt+0xbbf2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq r8, [pc], #773 @ c8388 <__cxa_atexit@plt+0xbbf30> │ │ │ │ - strbeq lr, [r2, #-2588] @ 0xfffff5e4 │ │ │ │ + ldrteq r8, [pc], #1285 @ c8388 <__cxa_atexit@plt+0xbbf30> │ │ │ │ + strbeq lr, [r2, #-2572] @ 0xfffff5f4 │ │ │ │ ldrbteq lr, [r6], #2940 @ 0xb7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8400 <__cxa_atexit@plt+0xbbfa8> │ │ │ │ @@ -192485,25 +192485,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ c8420 <__cxa_atexit@plt+0xbbfc8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #44] @ c8424 <__cxa_atexit@plt+0xbbfcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #20] @ c841c <__cxa_atexit@plt+0xbbfc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrbteq lr, [r6], #2872 @ 0xb38 │ │ │ │ ldrbteq lr, [r6], #2864 @ 0xb30 │ │ │ │ ldrbteq lr, [r6], #2840 @ 0xb18 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strbeq lr, [r2, #-3252] @ 0xfffff34c │ │ │ │ + strbeq lr, [r2, #-3236] @ 0xfffff35c │ │ │ │ ldrbteq lr, [r6], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne c845c <__cxa_atexit@plt+0xbc004> │ │ │ │ @@ -192514,17 +192514,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c8474 <__cxa_atexit@plt+0xbc01c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ c8478 <__cxa_atexit@plt+0xbc020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [r2, #-3132] @ 0xfffff3c4 │ │ │ │ + strbeq lr, [r2, #-3116] @ 0xfffff3d4 │ │ │ │ ldrbteq lr, [r6], #2740 @ 0xab4 │ │ │ │ ldrbteq lr, [r6], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c84ac <__cxa_atexit@plt+0xbc054> │ │ │ │ @@ -192548,35 +192548,35 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r2, #-2292] @ 0xfffff70c │ │ │ │ - strbeq lr, [r2, #-2260] @ 0xfffff72c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq lr, [r2, #-2276] @ 0xfffff71c │ │ │ │ + strbeq lr, [r2, #-2244] @ 0xfffff73c │ │ │ │ ldrbteq lr, [r6], #2620 @ 0xa3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c853c <__cxa_atexit@plt+0xbc0e4> │ │ │ │ ldr r2, [pc, #32] @ c8544 <__cxa_atexit@plt+0xbc0ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ c8548 <__cxa_atexit@plt+0xbc0f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r2, #-2156] @ 0xfffff794 │ │ │ │ - strbeq lr, [r2, #-2884] @ 0xfffff4bc │ │ │ │ + strbeq lr, [r2, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq lr, [r2, #-2868] @ 0xfffff4cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -192584,53 +192584,53 @@ │ │ │ │ ldr r7, [pc, #48] @ c85a4 <__cxa_atexit@plt+0xbc14c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ c85a8 <__cxa_atexit@plt+0xbc150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ c85ac <__cxa_atexit@plt+0xbc154> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - strbeq lr, [r2, #-3200] @ 0xfffff380 │ │ │ │ + strbeq lr, [r2, #-3184] @ 0xfffff390 │ │ │ │ ldrbteq lr, [r6], #2496 @ 0x9c0 │ │ │ │ ldrbteq lr, [r6], #2476 @ 0x9ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c8610 <__cxa_atexit@plt+0xbc1b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c8608 <__cxa_atexit@plt+0xbc1b0> │ │ │ │ ldr r3, [pc, #52] @ c8618 <__cxa_atexit@plt+0xbc1c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ c861c <__cxa_atexit@plt+0xbc1c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r8, [pc, #32] @ c8620 <__cxa_atexit@plt+0xbc1c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + b 400884 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r2, #-1944] @ 0xfffff868 │ │ │ │ - strbeq lr, [r2, #-1988] @ 0xfffff83c │ │ │ │ - strbeq lr, [r2, #-3360] @ 0xfffff2e0 │ │ │ │ + strbeq lr, [r2, #-1928] @ 0xfffff878 │ │ │ │ + strbeq lr, [r2, #-1972] @ 0xfffff84c │ │ │ │ + strbeq lr, [r2, #-3344] @ 0xfffff2f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8680 <__cxa_atexit@plt+0xbc228> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -192642,15 +192642,15 @@ │ │ │ │ ldr r2, [r8, #2] │ │ │ │ ldr r0, [r8, #6] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c8694 <__cxa_atexit@plt+0xbc23c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -192670,15 +192670,15 @@ │ │ │ │ bne c86ec <__cxa_atexit@plt+0xbc294> │ │ │ │ ldr r3, [pc, #44] @ c86fc <__cxa_atexit@plt+0xbc2a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ @@ -192691,30 +192691,30 @@ │ │ │ │ bne c8738 <__cxa_atexit@plt+0xbc2e0> │ │ │ │ ldr r3, [pc, #32] @ c8744 <__cxa_atexit@plt+0xbc2ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8774 <__cxa_atexit@plt+0xbc31c> │ │ │ │ ldr r3, [pc, #28] @ c8784 <__cxa_atexit@plt+0xbc32c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 400988 <__cxa_atexit@plt+0x3f4530> │ │ │ │ + b 400984 <__cxa_atexit@plt+0x3f452c> │ │ │ │ ldr r7, [pc, #12] @ c8788 <__cxa_atexit@plt+0xbc330> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq lr, [r6], #2088 @ 0x828 │ │ │ │ ldrbteq lr, [r6], #2032 @ 0x7f0 │ │ │ │ @@ -192724,15 +192724,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c87bc <__cxa_atexit@plt+0xbc364> │ │ │ │ ldr r3, [pc, #28] @ c87cc <__cxa_atexit@plt+0xbc374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 400988 <__cxa_atexit@plt+0x3f4530> │ │ │ │ + b 400984 <__cxa_atexit@plt+0x3f452c> │ │ │ │ ldr r7, [pc, #12] @ c87d0 <__cxa_atexit@plt+0xbc378> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq lr, [r6], #2016 @ 0x7e0 │ │ │ │ ldrbteq lr, [r6], #1964 @ 0x7ac │ │ │ │ @@ -192740,90 +192740,90 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ c87fc <__cxa_atexit@plt+0xbc3a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ c8800 <__cxa_atexit@plt+0xbc3a8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq lr, [r6], #1924 @ 0x784 │ │ │ │ ldrbteq lr, [r6], #1916 @ 0x77c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne c8834 <__cxa_atexit@plt+0xbc3dc> │ │ │ │ ldr r7, [pc, #76] @ c8874 <__cxa_atexit@plt+0xbc41c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r2, [pc, #44] @ c8868 <__cxa_atexit@plt+0xbc410> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #40] @ c886c <__cxa_atexit@plt+0xbc414> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r1, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c8870 <__cxa_atexit@plt+0xbc418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400998 <__cxa_atexit@plt+0x3f4540> │ │ │ │ + b 400994 <__cxa_atexit@plt+0x3f453c> │ │ │ │ muleq r0, r0, r2 │ │ │ │ ldrbteq lr, [r6], #1860 @ 0x744 │ │ │ │ - strbeq lr, [r2, #-1416] @ 0xfffffa78 │ │ │ │ + strbeq lr, [r2, #-1400] @ 0xfffffa88 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq lr, [r6], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c88ac <__cxa_atexit@plt+0xbc454> │ │ │ │ ldr r3, [pc, #76] @ c88e4 <__cxa_atexit@plt+0xbc48c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #36] @ c88d8 <__cxa_atexit@plt+0xbc480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ c88dc <__cxa_atexit@plt+0xbc484> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r8, [pc, #12] @ c88e0 <__cxa_atexit@plt+0xbc488> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ ldrbteq lr, [r6], #1688 @ 0x698 │ │ │ │ - strbeq lr, [r2, #-1964] @ 0xfffff854 │ │ │ │ + strbeq lr, [r2, #-1948] @ 0xfffff864 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq lr, [r6], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ c891c <__cxa_atexit@plt+0xbc4c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ c8920 <__cxa_atexit@plt+0xbc4c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r8, [pc, #16] @ c8924 <__cxa_atexit@plt+0xbc4cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r7 │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq lr, [r6], #1616 @ 0x650 │ │ │ │ - strbeq lr, [r2, #-1900] @ 0xfffff894 │ │ │ │ + strbeq lr, [r2, #-1884] @ 0xfffff8a4 │ │ │ │ ldrbteq lr, [r6], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ c8968 <__cxa_atexit@plt+0xbc510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ c896c <__cxa_atexit@plt+0xbc514> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -192831,18 +192831,18 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ c8970 <__cxa_atexit@plt+0xbc518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 400998 <__cxa_atexit@plt+0x3f4540> │ │ │ │ + b 400994 <__cxa_atexit@plt+0x3f453c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq lr, [r6], #1604 @ 0x644 │ │ │ │ - strbeq lr, [r2, #-1160] @ 0xfffffb78 │ │ │ │ + strbeq lr, [r2, #-1144] @ 0xfffffb88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c89d8 <__cxa_atexit@plt+0xbc580> │ │ │ │ @@ -192855,15 +192855,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c89f4 <__cxa_atexit@plt+0xbc59c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -192883,18 +192883,18 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ c8a40 <__cxa_atexit@plt+0xbc5e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 400998 <__cxa_atexit@plt+0x3f4540> │ │ │ │ + b 400994 <__cxa_atexit@plt+0x3f453c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq lr, [r6], #1396 @ 0x574 │ │ │ │ - strbeq lr, [r2, #-952] @ 0xfffffc48 │ │ │ │ + strbeq lr, [r2, #-936] @ 0xfffffc58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi c8aa8 <__cxa_atexit@plt+0xbc650> │ │ │ │ @@ -192907,15 +192907,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c8ac4 <__cxa_atexit@plt+0xbc66c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -192945,41 +192945,41 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r5, [r7, #-4] │ │ │ │ str r1, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ c8b60 <__cxa_atexit@plt+0xbc708> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ c8b64 <__cxa_atexit@plt+0xbc70c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r2, #-712] @ 0xfffffd38 │ │ │ │ + strbeq lr, [r2, #-696] @ 0xfffffd48 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ ldrbteq lr, [r6], #1088 @ 0x440 │ │ │ │ - strbeq lr, [r2, #-620] @ 0xfffffd94 │ │ │ │ + strbeq lr, [r2, #-604] @ 0xfffffda4 │ │ │ │ ldrbteq lr, [r6], #1072 @ 0x430 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8b98 <__cxa_atexit@plt+0xbc740> │ │ │ │ ldr r3, [pc, #32] @ c8bac <__cxa_atexit@plt+0xbc754> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ - b 400988 <__cxa_atexit@plt+0x3f4530> │ │ │ │ + b 400984 <__cxa_atexit@plt+0x3f452c> │ │ │ │ ldr r7, [pc, #16] @ c8bb0 <__cxa_atexit@plt+0xbc758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ ldrbteq lr, [r6], #1028 @ 0x404 │ │ │ │ @@ -193003,161 +193003,161 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, #2] │ │ │ │ ldr r9, [r2, #6] │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ c8c68 <__cxa_atexit@plt+0xbc810> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ ldr sl, [r2, #3] │ │ │ │ ldr r3, [pc, #44] @ c8c6c <__cxa_atexit@plt+0xbc814> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldr r7, [pc, #16] @ c8c64 <__cxa_atexit@plt+0xbc80c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrbteq lr, [r6], #880 @ 0x370 │ │ │ │ ldrbteq lr, [r6], #804 @ 0x324 │ │ │ │ - strbeq lr, [r2, #-1088] @ 0xfffffbc0 │ │ │ │ + strbeq lr, [r2, #-1072] @ 0xfffffbd0 │ │ │ │ ldrbteq lr, [r6], #828 @ 0x33c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne c8ca4 <__cxa_atexit@plt+0xbc84c> │ │ │ │ ldr r2, [pc, #56] @ c8ccc <__cxa_atexit@plt+0xbc874> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r3, #6] │ │ │ │ str r2, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [pc, #24] @ c8cc4 <__cxa_atexit@plt+0xbc86c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ ldr sl, [r3, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #8] @ c8cc8 <__cxa_atexit@plt+0xbc870> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldrbteq lr, [r6], #680 @ 0x2a8 │ │ │ │ - strbeq lr, [r2, #-960] @ 0xfffffc40 │ │ │ │ + strbeq lr, [r2, #-944] @ 0xfffffc50 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq lr, [r6], #732 @ 0x2dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c8cfc <__cxa_atexit@plt+0xbc8a4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [pc, #12] @ c8d00 <__cxa_atexit@plt+0xbc8a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r7 │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ ldrbteq lr, [r6], #624 @ 0x270 │ │ │ │ - strbeq lr, [r2, #-908] @ 0xfffffc74 │ │ │ │ + strbeq lr, [r2, #-892] @ 0xfffffc84 │ │ │ │ ldrbteq lr, [r6], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c8d68 <__cxa_atexit@plt+0xbc910> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c8d60 <__cxa_atexit@plt+0xbc908> │ │ │ │ ldr r7, [pc, #56] @ c8d70 <__cxa_atexit@plt+0xbc918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ c8d74 <__cxa_atexit@plt+0xbc91c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ c8d78 <__cxa_atexit@plt+0xbc920> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ c8d7c <__cxa_atexit@plt+0xbc924> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r2, #-68] @ 0xffffffbc │ │ │ │ - strbeq lr, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - strbeq lr, [r2, #-1236] @ 0xfffffb2c │ │ │ │ - strbeq lr, [r2, #-1232] @ 0xfffffb30 │ │ │ │ + strbeq lr, [r2, #-52] @ 0xffffffcc │ │ │ │ + strbeq lr, [r2, #-832] @ 0xfffffcc0 │ │ │ │ + strbeq lr, [r2, #-1220] @ 0xfffffb3c │ │ │ │ + strbeq lr, [r2, #-1216] @ 0xfffffb40 │ │ │ │ ldrbteq lr, [r6], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c8de4 <__cxa_atexit@plt+0xbc98c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c8ddc <__cxa_atexit@plt+0xbc984> │ │ │ │ ldr r7, [pc, #56] @ c8dec <__cxa_atexit@plt+0xbc994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ c8df0 <__cxa_atexit@plt+0xbc998> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ c8df4 <__cxa_atexit@plt+0xbc99c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ c8df8 <__cxa_atexit@plt+0xbc9a0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r2, #-4040] @ 0xfffff038 │ │ │ │ - strbeq lr, [r2, #-576] @ 0xfffffdc0 │ │ │ │ - strbeq lr, [r2, #-572] @ 0xfffffdc4 │ │ │ │ - strbeq lr, [r2, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq sp, [r2, #-4024] @ 0xfffff048 │ │ │ │ + strbeq lr, [r2, #-560] @ 0xfffffdd0 │ │ │ │ + strbeq lr, [r2, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq lr, [r2, #-552] @ 0xfffffdd8 │ │ │ │ ldrbteq lr, [r6], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c8e50 <__cxa_atexit@plt+0xbc9f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c8e48 <__cxa_atexit@plt+0xbc9f0> │ │ │ │ ldr r8, [pc, #40] @ c8e58 <__cxa_atexit@plt+0xbca00> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c8e5c <__cxa_atexit@plt+0xbca04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq r7, [pc], #2581 @ c8e60 <__cxa_atexit@plt+0xbca08> │ │ │ │ - strbeq sp, [r2, #-3908] @ 0xfffff0bc │ │ │ │ + ldrteq r7, [pc], #3093 @ c8e60 <__cxa_atexit@plt+0xbca08> │ │ │ │ + strbeq sp, [r2, #-3892] @ 0xfffff0cc │ │ │ │ ldrbteq lr, [r6], #452 @ 0x1c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c8ed4 <__cxa_atexit@plt+0xbca7c> │ │ │ │ @@ -193238,15 +193238,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #92] @ c901c <__cxa_atexit@plt+0xbcbc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #84] @ c9020 <__cxa_atexit@plt+0xbcbc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -193260,18 +193260,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #32] @ c902c <__cxa_atexit@plt+0xbcbd4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - strbeq sp, [r2, #-3648] @ 0xfffff1c0 │ │ │ │ - strbeq lr, [r2, #-868] @ 0xfffffc9c │ │ │ │ - strbeq sp, [r2, #-3512] @ 0xfffff248 │ │ │ │ - strbeq sp, [r2, #-3484] @ 0xfffff264 │ │ │ │ + strbeq sp, [r2, #-3632] @ 0xfffff1d0 │ │ │ │ + strbeq lr, [r2, #-852] @ 0xfffffcac │ │ │ │ + strbeq sp, [r2, #-3496] @ 0xfffff258 │ │ │ │ + strbeq sp, [r2, #-3468] @ 0xfffff274 │ │ │ │ ldrbteq lr, [r6], #32 │ │ │ │ ldrbteq lr, [r6], #20 │ │ │ │ ldrbteq sp, [r6], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -193289,32 +193289,32 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #72] @ c90c8 <__cxa_atexit@plt+0xbcc70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #64] @ c90cc <__cxa_atexit@plt+0xbcc74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #56] @ c90d0 <__cxa_atexit@plt+0xbcc78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ c90d4 <__cxa_atexit@plt+0xbcc7c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ c90d8 <__cxa_atexit@plt+0xbcc80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq sp, [r2, #-3432] @ 0xfffff298 │ │ │ │ - strbeq lr, [r2, #-664] @ 0xfffffd68 │ │ │ │ - strbeq sp, [r2, #-3312] @ 0xfffff310 │ │ │ │ + strbeq sp, [r2, #-3416] @ 0xfffff2a8 │ │ │ │ + strbeq lr, [r2, #-648] @ 0xfffffd78 │ │ │ │ + strbeq sp, [r2, #-3296] @ 0xfffff320 │ │ │ │ ldrbteq sp, [r6], #3948 @ 0xf6c │ │ │ │ ldrbteq sp, [r6], #3936 @ 0xf60 │ │ │ │ ldrbteq sp, [r6], #3916 @ 0xf4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -193323,43 +193323,43 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #48] @ c9138 <__cxa_atexit@plt+0xbcce0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #40] @ c913c <__cxa_atexit@plt+0xbcce4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #16] @ c9130 <__cxa_atexit@plt+0xbccd8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ c9134 <__cxa_atexit@plt+0xbccdc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r6], #3840 @ 0xf00 │ │ │ │ ldrbteq sp, [r6], #3828 @ 0xef4 │ │ │ │ - strbeq sp, [r2, #-3296] @ 0xfffff320 │ │ │ │ - strbeq lr, [r2, #-528] @ 0xfffffdf0 │ │ │ │ + strbeq sp, [r2, #-3280] @ 0xfffff330 │ │ │ │ + strbeq lr, [r2, #-512] @ 0xfffffe00 │ │ │ │ ldrbteq sp, [r6], #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9178 <__cxa_atexit@plt+0xbcd20> │ │ │ │ ldr r2, [pc, #32] @ c9180 <__cxa_atexit@plt+0xbcd28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ c9184 <__cxa_atexit@plt+0xbcd2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r2, #-3120] @ 0xfffff3d0 │ │ │ │ - strbeq sp, [r2, #-4016] @ 0xfffff050 │ │ │ │ + strbeq sp, [r2, #-3104] @ 0xfffff3e0 │ │ │ │ + strbeq sp, [r2, #-4000] @ 0xfffff060 │ │ │ │ ldrbteq sp, [r6], #3780 @ 0xec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c91e4 <__cxa_atexit@plt+0xbcd8c> │ │ │ │ @@ -193374,25 +193374,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ c9208 <__cxa_atexit@plt+0xbcdb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq sp, [r2, #-3020] @ 0xfffff434 │ │ │ │ - strbeq sp, [r2, #-3540] @ 0xfffff22c │ │ │ │ + strbeq sp, [r2, #-3004] @ 0xfffff444 │ │ │ │ + strbeq sp, [r2, #-3524] @ 0xfffff23c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -193400,40 +193400,40 @@ │ │ │ │ ldr r7, [pc, #48] @ c9264 <__cxa_atexit@plt+0xbce0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ c9268 <__cxa_atexit@plt+0xbce10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ c926c <__cxa_atexit@plt+0xbce14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strbeq sp, [r2, #-3784] @ 0xfffff138 │ │ │ │ + strbeq sp, [r2, #-3768] @ 0xfffff148 │ │ │ │ ldrbteq sp, [r6], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c92a4 <__cxa_atexit@plt+0xbce4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c92ac <__cxa_atexit@plt+0xbce54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r2, #-2812] @ 0xfffff504 │ │ │ │ + strbeq sp, [r2, #-2796] @ 0xfffff514 │ │ │ │ ldrbteq sp, [r6], #3516 @ 0xdbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9314 <__cxa_atexit@plt+0xbcebc> │ │ │ │ @@ -193450,57 +193450,57 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ ldr r7, [pc, #44] @ c9338 <__cxa_atexit@plt+0xbcee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq sp, [r2, #-2724] @ 0xfffff55c │ │ │ │ - strbeq sp, [r2, #-3532] @ 0xfffff234 │ │ │ │ + strbeq sp, [r2, #-2708] @ 0xfffff56c │ │ │ │ + strbeq sp, [r2, #-3516] @ 0xfffff244 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9370 <__cxa_atexit@plt+0xbcf18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c9378 <__cxa_atexit@plt+0xbcf20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r2, #-2608] @ 0xfffff5d0 │ │ │ │ + strbeq sp, [r2, #-2592] @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c93b0 <__cxa_atexit@plt+0xbcf58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ c93b8 <__cxa_atexit@plt+0xbcf60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r2, #-2544] @ 0xfffff610 │ │ │ │ + strbeq sp, [r2, #-2528] @ 0xfffff620 │ │ │ │ ldrbteq sp, [r6], #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9420 <__cxa_atexit@plt+0xbcfc8> │ │ │ │ @@ -193517,25 +193517,25 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ ldr r7, [pc, #44] @ c9444 <__cxa_atexit@plt+0xbcfec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strbeq sp, [r2, #-2456] @ 0xfffff668 │ │ │ │ - strbeq sp, [r2, #-3264] @ 0xfffff340 │ │ │ │ + strbeq sp, [r2, #-2440] @ 0xfffff678 │ │ │ │ + strbeq sp, [r2, #-3248] @ 0xfffff350 │ │ │ │ ldrbteq sp, [r6], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ @@ -193593,18 +193593,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strbeq sp, [r2, #-2312] @ 0xfffff6f8 │ │ │ │ - strbeq sp, [r2, #-2316] @ 0xfffff6f4 │ │ │ │ - strbeq sp, [r2, #-2292] @ 0xfffff70c │ │ │ │ - strbeq sp, [r2, #-2384] @ 0xfffff6b0 │ │ │ │ + strbeq sp, [r2, #-2296] @ 0xfffff708 │ │ │ │ + strbeq sp, [r2, #-2300] @ 0xfffff704 │ │ │ │ + strbeq sp, [r2, #-2276] @ 0xfffff71c │ │ │ │ + strbeq sp, [r2, #-2368] @ 0xfffff6c0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq sp, [r6], #2836 @ 0xb14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -193684,21 +193684,21 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strbeq sp, [r2, #-1820] @ 0xfffff8e4 │ │ │ │ - strbeq sp, [r2, #-1916] @ 0xfffff884 │ │ │ │ - strbeq sp, [r2, #-1876] @ 0xfffff8ac │ │ │ │ - strbeq sp, [r2, #-2816] @ 0xfffff500 │ │ │ │ + strbeq sp, [r2, #-1804] @ 0xfffff8f4 │ │ │ │ + strbeq sp, [r2, #-1900] @ 0xfffff894 │ │ │ │ + strbeq sp, [r2, #-1860] @ 0xfffff8bc │ │ │ │ + strbeq sp, [r2, #-2800] @ 0xfffff510 │ │ │ │ ldrbteq sp, [r6], #2468 @ 0x9a4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne c9758 <__cxa_atexit@plt+0xbd300> │ │ │ │ @@ -193723,15 +193723,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r7, [pc, #212] @ c9824 <__cxa_atexit@plt+0xbd3cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c97dc <__cxa_atexit@plt+0xbd384> │ │ │ │ ldr r9, [pc, #152] @ c9808 <__cxa_atexit@plt+0xbd3b0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, #148] @ c980c <__cxa_atexit@plt+0xbd3b4> │ │ │ │ @@ -193753,37 +193753,37 @@ │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r0, r1, r9} │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ c9800 <__cxa_atexit@plt+0xbd3a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - strbeq sp, [r2, #-1564] @ 0xfffff9e4 │ │ │ │ - strbeq sp, [r2, #-1540] @ 0xfffff9fc │ │ │ │ - strbeq sp, [r2, #-1632] @ 0xfffff9a0 │ │ │ │ + strbeq sp, [r2, #-1548] @ 0xfffff9f4 │ │ │ │ + strbeq sp, [r2, #-1524] @ 0xfffffa0c │ │ │ │ + strbeq sp, [r2, #-1616] @ 0xfffff9b0 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - strbeq sp, [r2, #-2392] @ 0xfffff6a8 │ │ │ │ + strbeq sp, [r2, #-2376] @ 0xfffff6b8 │ │ │ │ ldrbteq sp, [r6], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -193798,21 +193798,21 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r7, [pc, #24] @ c9898 <__cxa_atexit@plt+0xbd440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq sp, [r2, #-2088] @ 0xfffff7d8 │ │ │ │ + strbeq sp, [r2, #-2072] @ 0xfffff7e8 │ │ │ │ ldrbteq sp, [r6], #2012 @ 0x7dc │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #24 │ │ │ │ cmp r1, r8 │ │ │ │ bcc c9a14 <__cxa_atexit@plt+0xbd5bc> │ │ │ │ @@ -193889,51 +193889,51 @@ │ │ │ │ str lr, [lr, #20] │ │ │ │ str r6, [lr, #24] │ │ │ │ str r0, [lr, #28] │ │ │ │ str r5, [lr, #32] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r6, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldr r6, [pc, #44] @ c9a58 <__cxa_atexit@plt+0xbd600> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ - strbeq sp, [r2, #-1032] @ 0xfffffbf8 │ │ │ │ - strbeq sp, [r2, #-1008] @ 0xfffffc10 │ │ │ │ - strbeq sp, [r2, #-1100] @ 0xfffffbb4 │ │ │ │ - strbeq sp, [r2, #-1124] @ 0xfffffb9c │ │ │ │ - strbeq sp, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq sp, [r2, #-1016] @ 0xfffffc08 │ │ │ │ + strbeq sp, [r2, #-992] @ 0xfffffc20 │ │ │ │ + strbeq sp, [r2, #-1084] @ 0xfffffbc4 │ │ │ │ + strbeq sp, [r2, #-1108] @ 0xfffffbac │ │ │ │ + strbeq sp, [r2, #-2048] @ 0xfffff800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c9ae8 <__cxa_atexit@plt+0xbd690> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -193959,17 +193959,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r2, #-748] @ 0xfffffd14 │ │ │ │ - strbeq sp, [r2, #-1688] @ 0xfffff968 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r2, #-732] @ 0xfffffd24 │ │ │ │ + strbeq sp, [r2, #-1672] @ 0xfffff978 │ │ │ │ ldrbteq sp, [r6], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -193995,26 +193995,26 @@ │ │ │ │ add sl, r3, #8 │ │ │ │ stm sl, {r0, r1, r9} │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r3, [pc, #36] @ c9bc4 <__cxa_atexit@plt+0xbd76c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ - strbeq sp, [r2, #-596] @ 0xfffffdac │ │ │ │ - strbeq sp, [r2, #-572] @ 0xfffffdc4 │ │ │ │ - strbeq sp, [r2, #-664] @ 0xfffffd68 │ │ │ │ + strbeq sp, [r2, #-580] @ 0xfffffdbc │ │ │ │ + strbeq sp, [r2, #-556] @ 0xfffffdd4 │ │ │ │ + strbeq sp, [r2, #-648] @ 0xfffffd78 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrbteq sp, [r6], #1200 @ 0x4b0 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -194064,19 +194064,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r2, #-296] @ 0xfffffed8 │ │ │ │ - strbeq sp, [r2, #-372] @ 0xfffffe8c │ │ │ │ - strbeq sp, [r2, #-332] @ 0xfffffeb4 │ │ │ │ - strbeq sp, [r2, #-1272] @ 0xfffffb08 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r2, #-280] @ 0xfffffee8 │ │ │ │ + strbeq sp, [r2, #-356] @ 0xfffffe9c │ │ │ │ + strbeq sp, [r2, #-316] @ 0xfffffec4 │ │ │ │ + strbeq sp, [r2, #-1256] @ 0xfffffb18 │ │ │ │ ldrbteq sp, [r6], #952 @ 0x3b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -194122,125 +194122,125 @@ │ │ │ │ ldr r3, [pc, #32] @ c9d9c <__cxa_atexit@plt+0xbd944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - strbeq sp, [r2, #-280] @ 0xfffffee8 │ │ │ │ - strbeq sp, [r2, #-152] @ 0xffffff68 │ │ │ │ - strbeq sp, [r2, #-72] @ 0xffffffb8 │ │ │ │ - strbeq sp, [r2, #-176] @ 0xffffff50 │ │ │ │ + strbeq sp, [r2, #-264] @ 0xfffffef8 │ │ │ │ + strbeq sp, [r2, #-136] @ 0xffffff78 │ │ │ │ + strbeq sp, [r2, #-56] @ 0xffffffc8 │ │ │ │ + strbeq sp, [r2, #-160] @ 0xffffff60 │ │ │ │ ldrbteq sp, [r6], #828 @ 0x33c │ │ │ │ ldrbteq sp, [r6], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c9e04 <__cxa_atexit@plt+0xbd9ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c9dfc <__cxa_atexit@plt+0xbd9a4> │ │ │ │ ldr r7, [pc, #52] @ c9e0c <__cxa_atexit@plt+0xbd9b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #48] @ c9e10 <__cxa_atexit@plt+0xbd9b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #32] @ c9e14 <__cxa_atexit@plt+0xbd9bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r6], #704 @ 0x2c0 │ │ │ │ - strbeq ip, [r2, #-3996] @ 0xfffff064 │ │ │ │ - strbeq sp, [r2, #-1332] @ 0xfffffacc │ │ │ │ + strbeq ip, [r2, #-3980] @ 0xfffff074 │ │ │ │ + strbeq sp, [r2, #-1316] @ 0xfffffadc │ │ │ │ ldrbteq sp, [r6], #692 @ 0x2b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c9e7c <__cxa_atexit@plt+0xbda24> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c9e74 <__cxa_atexit@plt+0xbda1c> │ │ │ │ ldr r9, [pc, #56] @ c9e84 <__cxa_atexit@plt+0xbda2c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [pc, #52] @ c9e88 <__cxa_atexit@plt+0xbda30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ c9e8c <__cxa_atexit@plt+0xbda34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ c9e90 <__cxa_atexit@plt+0xbda38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r6], #632 @ 0x278 │ │ │ │ - strbeq ip, [r2, #-3880] @ 0xfffff0d8 │ │ │ │ + strbeq ip, [r2, #-3864] @ 0xfffff0e8 │ │ │ │ + strbeq sp, [r2, #-400] @ 0xfffffe70 │ │ │ │ strbeq sp, [r2, #-416] @ 0xfffffe60 │ │ │ │ - strbeq sp, [r2, #-432] @ 0xfffffe50 │ │ │ │ ldrbteq sp, [r6], #604 @ 0x25c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi c9ef8 <__cxa_atexit@plt+0xbdaa0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq c9ef0 <__cxa_atexit@plt+0xbda98> │ │ │ │ ldr r8, [pc, #56] @ c9f00 <__cxa_atexit@plt+0xbdaa8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, #52] @ c9f04 <__cxa_atexit@plt+0xbdaac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ c9f08 <__cxa_atexit@plt+0xbdab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #36] @ c9f0c <__cxa_atexit@plt+0xbdab4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r6], #544 @ 0x220 │ │ │ │ - strbeq ip, [r2, #-3756] @ 0xfffff154 │ │ │ │ - strbeq sp, [r2, #-452] @ 0xfffffe3c │ │ │ │ - strbeq sp, [r2, #-212] @ 0xffffff2c │ │ │ │ + strbeq ip, [r2, #-3740] @ 0xfffff164 │ │ │ │ + strbeq sp, [r2, #-436] @ 0xfffffe4c │ │ │ │ + strbeq sp, [r2, #-196] @ 0xffffff3c │ │ │ │ ldrbteq sp, [r6], #496 @ 0x1f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c9f4c <__cxa_atexit@plt+0xbdaf4> │ │ │ │ ldr r2, [pc, #40] @ c9f5c <__cxa_atexit@plt+0xbdb04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #36] @ c9f60 <__cxa_atexit@plt+0xbdb08> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ c9f64 <__cxa_atexit@plt+0xbdb0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq sp, [r6], #464 @ 0x1d0 │ │ │ │ ldrbteq sp, [r6], #456 @ 0x1c8 │ │ │ │ @@ -194251,48 +194251,48 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #24] @ c9f9c <__cxa_atexit@plt+0xbdb44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq sp, [r6], #392 @ 0x188 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldrbteq sp, [r6], #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi ca00c <__cxa_atexit@plt+0xbdbb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq ca004 <__cxa_atexit@plt+0xbdbac> │ │ │ │ ldr r8, [pc, #40] @ ca014 <__cxa_atexit@plt+0xbdbbc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ ca018 <__cxa_atexit@plt+0xbdbc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq r6, [pc], #2074 @ ca01c <__cxa_atexit@plt+0xbdbc4> │ │ │ │ - strbeq ip, [r2, #-3464] @ 0xfffff278 │ │ │ │ + ldrteq r6, [pc], #2586 @ ca01c <__cxa_atexit@plt+0xbdbc4> │ │ │ │ + strbeq ip, [r2, #-3448] @ 0xfffff288 │ │ │ │ ldrbteq sp, [r6], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca05c <__cxa_atexit@plt+0xbdc04> │ │ │ │ ldr r2, [pc, #40] @ ca064 <__cxa_atexit@plt+0xbdc0c> │ │ │ │ @@ -194300,28 +194300,28 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ ca068 <__cxa_atexit@plt+0xbdc10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq ip, [r2, #-3396] @ 0xfffff2bc │ │ │ │ + strbeq ip, [r2, #-3380] @ 0xfffff2cc │ │ │ │ ldrbteq sp, [r6], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ca090 <__cxa_atexit@plt+0xbdc38> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 4006e0 <__cxa_atexit@plt+0x3f4288> │ │ │ │ + b 400714 <__cxa_atexit@plt+0x3f42bc> │ │ │ │ ldrbteq sp, [r6], #156 @ 0x9c │ │ │ │ ldrbteq sp, [r6], #152 @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca0d8 <__cxa_atexit@plt+0xbdc80> │ │ │ │ @@ -194331,20 +194331,20 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #28] @ ca0e4 <__cxa_atexit@plt+0xbdc8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ ldr r7, [pc, #20] @ ca0e8 <__cxa_atexit@plt+0xbdc90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq ip, [r2, #-3272] @ 0xfffff338 │ │ │ │ - strbeq sp, [r2, #-160] @ 0xffffff60 │ │ │ │ + strbeq ip, [r2, #-3256] @ 0xfffff348 │ │ │ │ + strbeq sp, [r2, #-144] @ 0xffffff70 │ │ │ │ ldrbteq sp, [r6], #64 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ca174 <__cxa_atexit@plt+0xbdd1c> │ │ │ │ ldr r2, [pc, #136] @ ca194 <__cxa_atexit@plt+0xbdd3c> │ │ │ │ @@ -194370,28 +194370,28 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r7, [pc, #48] @ ca1a0 <__cxa_atexit@plt+0xbdd48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #32] @ ca1a4 <__cxa_atexit@plt+0xbdd4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - strbeq sp, [r2, #-4] │ │ │ │ - strbeq ip, [r2, #-4080] @ 0xfffff010 │ │ │ │ + strbeq ip, [r2, #-4084] @ 0xfffff00c │ │ │ │ + strbeq ip, [r2, #-4064] @ 0xfffff020 │ │ │ │ ldrbteq ip, [r6], #3972 @ 0xf84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #76] @ ca210 <__cxa_atexit@plt+0xbddb8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -194406,37 +194406,37 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r7, [pc, #24] @ ca218 <__cxa_atexit@plt+0xbddc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq ip, [r2, #-3956] @ 0xfffff08c │ │ │ │ + strbeq ip, [r2, #-3940] @ 0xfffff09c │ │ │ │ ldrbteq ip, [r6], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ ca254 <__cxa_atexit@plt+0xbddfc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r7, [pc, #8] @ ca258 <__cxa_atexit@plt+0xbde00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq ip, [r2, #-3876] @ 0xfffff0dc │ │ │ │ + strbeq ip, [r2, #-3860] @ 0xfffff0ec │ │ │ │ ldrbteq ip, [r6], #3768 @ 0xeb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ca31c <__cxa_atexit@plt+0xbdec4> │ │ │ │ ldr r3, [pc, #196] @ ca340 <__cxa_atexit@plt+0xbdee8> │ │ │ │ @@ -194485,21 +194485,21 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - strbeq sp, [r2, #-92] @ 0xffffffa4 │ │ │ │ - strbeq ip, [r2, #-2800] @ 0xfffff510 │ │ │ │ - strbeq ip, [r2, #-2848] @ 0xfffff4e0 │ │ │ │ + strbeq sp, [r2, #-76] @ 0xffffffb4 │ │ │ │ + strbeq ip, [r2, #-2784] @ 0xfffff520 │ │ │ │ + strbeq ip, [r2, #-2832] @ 0xfffff4f0 │ │ │ │ ldrbteq ip, [r6], #3516 @ 0xdbc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ ca40c <__cxa_atexit@plt+0xbdfb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -194536,20 +194536,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - strbeq ip, [r2, #-3972] @ 0xfffff07c │ │ │ │ - strbeq ip, [r2, #-2584] @ 0xfffff5e8 │ │ │ │ - strbeq ip, [r2, #-2632] @ 0xfffff5b8 │ │ │ │ + strbeq ip, [r2, #-3956] @ 0xfffff08c │ │ │ │ + strbeq ip, [r2, #-2568] @ 0xfffff5f8 │ │ │ │ + strbeq ip, [r2, #-2616] @ 0xfffff5c8 │ │ │ │ ldrbteq ip, [r6], #3316 @ 0xcf4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194577,19 +194577,19 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r3, r8, sl} │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - strbeq ip, [r2, #-3792] @ 0xfffff130 │ │ │ │ - strbeq ip, [r2, #-2404] @ 0xfffff69c │ │ │ │ - strbeq ip, [r2, #-2452] @ 0xfffff66c │ │ │ │ + strbeq ip, [r2, #-3776] @ 0xfffff140 │ │ │ │ + strbeq ip, [r2, #-2388] @ 0xfffff6ac │ │ │ │ + strbeq ip, [r2, #-2436] @ 0xfffff67c │ │ │ │ ldrbteq ip, [r6], #3196 @ 0xc7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ca518 <__cxa_atexit@plt+0xbe0c0> │ │ │ │ @@ -194608,15 +194608,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq ip, [r2, #-2204] @ 0xfffff764 │ │ │ │ + strbeq ip, [r2, #-2188] @ 0xfffff774 │ │ │ │ ldrbteq ip, [r6], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ca55c <__cxa_atexit@plt+0xbe104> │ │ │ │ ldr r7, [pc, #128] @ ca5cc <__cxa_atexit@plt+0xbe174> │ │ │ │ @@ -194648,19 +194648,19 @@ │ │ │ │ sub r7, lr, #31 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r0, #52 @ 0x34 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq ip, [r6], #3032 @ 0xbd8 │ │ │ │ ldrbteq ip, [r6], #3020 @ 0xbcc │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - strbeq ip, [r2, #-3480] @ 0xfffff268 │ │ │ │ + strbeq ip, [r2, #-3464] @ 0xfffff278 │ │ │ │ ldrbteq ip, [r6], #2908 @ 0xb5c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194691,15 +194691,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi ca678 <__cxa_atexit@plt+0xbe220> │ │ │ │ ldr r7, [pc, #32] @ ca688 <__cxa_atexit@plt+0xbe230> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r7, [pc, #12] @ ca68c <__cxa_atexit@plt+0xbe234> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq ip, [r6], #2780 @ 0xadc │ │ │ │ ldrbteq ip, [r6], #2748 @ 0xabc │ │ │ │ @@ -194708,15 +194708,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #16] @ ca6bc <__cxa_atexit@plt+0xbe264> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq ip, [r6], #2700 @ 0xa8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ ca77c <__cxa_atexit@plt+0xbe324> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ @@ -194756,19 +194756,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ ldrbteq ip, [r6], #2572 @ 0xa0c │ │ │ │ - strbeq ip, [r2, #-3080] @ 0xfffff3f8 │ │ │ │ + strbeq ip, [r2, #-3064] @ 0xfffff408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ca7c0 <__cxa_atexit@plt+0xbe368> │ │ │ │ @@ -194776,16 +194776,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq ip, [r2, #-2940] @ 0xfffff484 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq ip, [r2, #-2924] @ 0xfffff494 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ca84c <__cxa_atexit@plt+0xbe3f4> │ │ │ │ ldr r3, [pc, #108] @ ca85c <__cxa_atexit@plt+0xbe404> │ │ │ │ @@ -194801,15 +194801,15 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -194828,15 +194828,15 @@ │ │ │ │ bne ca89c <__cxa_atexit@plt+0xbe444> │ │ │ │ ldr r3, [pc, #36] @ ca8ac <__cxa_atexit@plt+0xbe454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -194851,15 +194851,15 @@ │ │ │ │ bne ca900 <__cxa_atexit@plt+0xbe4a8> │ │ │ │ ldr r3, [pc, #48] @ ca914 <__cxa_atexit@plt+0xbe4bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @@ -194868,97 +194868,97 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi ca96c <__cxa_atexit@plt+0xbe514> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq ca964 <__cxa_atexit@plt+0xbe50c> │ │ │ │ ldr r8, [pc, #40] @ ca974 <__cxa_atexit@plt+0xbe51c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ ca978 <__cxa_atexit@plt+0xbe520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400988 <__cxa_atexit@plt+0x3f4530> │ │ │ │ + b 400984 <__cxa_atexit@plt+0x3f452c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r6], #1684 @ 0x694 │ │ │ │ - strbeq ip, [r2, #-1064] @ 0xfffffbd8 │ │ │ │ + strbeq ip, [r2, #-1048] @ 0xfffffbe8 │ │ │ │ ldrbteq ip, [r6], #2032 @ 0x7f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ca9b8 <__cxa_atexit@plt+0xbe560> │ │ │ │ ldr r2, [pc, #32] @ ca9c0 <__cxa_atexit@plt+0xbe568> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmdb r5, {r0, r1, r7, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 400988 <__cxa_atexit@plt+0x3f4530> │ │ │ │ + b 400984 <__cxa_atexit@plt+0x3f452c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq ip, [r6], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ca9e8 <__cxa_atexit@plt+0xbe590> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne caa18 <__cxa_atexit@plt+0xbe5c0> │ │ │ │ ldr r3, [pc, #60] @ caa48 <__cxa_atexit@plt+0xbe5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #32] @ caa40 <__cxa_atexit@plt+0xbe5e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ caa44 <__cxa_atexit@plt+0xbe5ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 400998 <__cxa_atexit@plt+0x3f4540> │ │ │ │ + b 400994 <__cxa_atexit@plt+0x3f453c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq ip, [r2, #-960] @ 0xfffffc40 │ │ │ │ + strbeq ip, [r2, #-944] @ 0xfffffc50 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ caa7c <__cxa_atexit@plt+0xbe624> │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ ldr r3, [pc, #12] @ caa80 <__cxa_atexit@plt+0xbe628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400998 <__cxa_atexit@plt+0x3f4540> │ │ │ │ + b 400994 <__cxa_atexit@plt+0x3f453c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq ip, [r2, #-884] @ 0xfffffc8c │ │ │ │ + strbeq ip, [r2, #-868] @ 0xfffffc9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cab00 <__cxa_atexit@plt+0xbe6a8> │ │ │ │ @@ -194974,15 +194974,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -195017,15 +195017,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r2, #2] │ │ │ │ ldr r1, [r2, #6] │ │ │ │ str r5, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -195034,18 +195034,18 @@ │ │ │ │ ldr r3, [pc, #32] @ cabdc <__cxa_atexit@plt+0xbe784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - strbeq ip, [r2, #-612] @ 0xfffffd9c │ │ │ │ + strbeq ip, [r2, #-596] @ 0xfffffdac │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ ldrbteq ip, [r6], #1456 @ 0x5b0 │ │ │ │ - strbeq ip, [r2, #-508] @ 0xfffffe04 │ │ │ │ + strbeq ip, [r2, #-492] @ 0xfffffe14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -195062,15 +195062,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ stmib r2, {r1, r9} │ │ │ │ str r3, [r2, #12] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ sub r2, r6, #6 │ │ │ │ stmib r5, {r2, r9, sl} │ │ │ │ mov r9, r3 │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ + b 40098c <__cxa_atexit@plt+0x3f4534> │ │ │ │ mov r6, r2 │ │ │ │ b cac54 <__cxa_atexit@plt+0xbe7fc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ cac68 <__cxa_atexit@plt+0xbe810> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -195087,29 +195087,29 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne caca8 <__cxa_atexit@plt+0xbe850> │ │ │ │ ldr r3, [pc, #68] @ cace0 <__cxa_atexit@plt+0xbe888> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [pc, #36] @ cacd4 <__cxa_atexit@plt+0xbe87c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ cacd8 <__cxa_atexit@plt+0xbe880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #28] @ cacdc <__cxa_atexit@plt+0xbe884> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 400998 <__cxa_atexit@plt+0x3f4540> │ │ │ │ + b 400994 <__cxa_atexit@plt+0x3f453c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ ldrbteq ip, [r6], #808 @ 0x328 │ │ │ │ - strbeq ip, [r2, #-296] @ 0xfffffed8 │ │ │ │ + strbeq ip, [r2, #-280] @ 0xfffffee8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrbteq ip, [r6], #756 @ 0x2f4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ cad20 <__cxa_atexit@plt+0xbe8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ cad24 <__cxa_atexit@plt+0xbe8cc> │ │ │ │ @@ -195117,18 +195117,18 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ cad28 <__cxa_atexit@plt+0xbe8d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 400998 <__cxa_atexit@plt+0x3f4540> │ │ │ │ + b 400994 <__cxa_atexit@plt+0x3f453c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq ip, [r6], #736 @ 0x2e0 │ │ │ │ - strbeq ip, [r2, #-208] @ 0xffffff30 │ │ │ │ + strbeq ip, [r2, #-192] @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cada8 <__cxa_atexit@plt+0xbe950> │ │ │ │ @@ -195144,15 +195144,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r3, [r8, #6] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -195187,15 +195187,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r2, #2] │ │ │ │ ldr r1, [r2, #6] │ │ │ │ str r5, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -195204,18 +195204,18 @@ │ │ │ │ ldr r3, [pc, #32] @ cae84 <__cxa_atexit@plt+0xbea2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - strbeq fp, [r2, #-4028] @ 0xfffff044 │ │ │ │ + strbeq fp, [r2, #-4012] @ 0xfffff054 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ ldrbteq ip, [r6], #776 @ 0x308 │ │ │ │ - strbeq fp, [r2, #-3924] @ 0xfffff0ac │ │ │ │ + strbeq fp, [r2, #-3908] @ 0xfffff0bc │ │ │ │ ldrbteq ip, [r6], #412 @ 0x19c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi caefc <__cxa_atexit@plt+0xbeaa4> │ │ │ │ @@ -195298,15 +195298,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #2] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r8, [pc, #96] @ cb050 <__cxa_atexit@plt+0xbebf8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #88] @ cb054 <__cxa_atexit@plt+0xbebfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -195321,18 +195321,18 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #36] @ cb060 <__cxa_atexit@plt+0xbec08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - strbeq fp, [r2, #-3600] @ 0xfffff1f0 │ │ │ │ - strbeq ip, [r2, #-820] @ 0xfffffccc │ │ │ │ - strbeq fp, [r2, #-3468] @ 0xfffff274 │ │ │ │ - strbeq fp, [r2, #-3432] @ 0xfffff298 │ │ │ │ + strbeq fp, [r2, #-3584] @ 0xfffff200 │ │ │ │ + strbeq ip, [r2, #-804] @ 0xfffffcdc │ │ │ │ + strbeq fp, [r2, #-3452] @ 0xfffff284 │ │ │ │ + strbeq fp, [r2, #-3416] @ 0xfffff2a8 │ │ │ │ ldrbteq fp, [r6], #4080 @ 0xff0 │ │ │ │ ldrbteq fp, [r6], #4068 @ 0xfe4 │ │ │ │ ldrbteq fp, [r6], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -195352,15 +195352,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ ldr r3, [pc, #76] @ cb108 <__cxa_atexit@plt+0xbecb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #68] @ cb10c <__cxa_atexit@plt+0xbecb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #60] @ cb110 <__cxa_atexit@plt+0xbecb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -195368,17 +195368,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ cb118 <__cxa_atexit@plt+0xbecc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq fp, [r2, #-3372] @ 0xfffff2d4 │ │ │ │ - strbeq ip, [r2, #-604] @ 0xfffffda4 │ │ │ │ - strbeq fp, [r2, #-3248] @ 0xfffff350 │ │ │ │ + strbeq fp, [r2, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq ip, [r2, #-588] @ 0xfffffdb4 │ │ │ │ + strbeq fp, [r2, #-3232] @ 0xfffff360 │ │ │ │ ldrbteq fp, [r6], #3888 @ 0xf30 │ │ │ │ ldrbteq fp, [r6], #3876 @ 0xf24 │ │ │ │ ldrbteq fp, [r6], #3852 @ 0xf0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -195390,84 +195390,84 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ ldr r3, [pc, #52] @ cb188 <__cxa_atexit@plt+0xbed30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #44] @ cb18c <__cxa_atexit@plt+0xbed34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #16] @ cb17c <__cxa_atexit@plt+0xbed24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ cb180 <__cxa_atexit@plt+0xbed28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r6], #3764 @ 0xeb4 │ │ │ │ ldrbteq fp, [r6], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq fp, [r2, #-3220] @ 0xfffff36c │ │ │ │ - strbeq ip, [r2, #-452] @ 0xfffffe3c │ │ │ │ + strbeq fp, [r2, #-3204] @ 0xfffff37c │ │ │ │ + strbeq ip, [r2, #-436] @ 0xfffffe4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ cb1c4 <__cxa_atexit@plt+0xbed6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ cb1c8 <__cxa_atexit@plt+0xbed70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-3044] @ 0xfffff41c │ │ │ │ - strbeq fp, [r2, #-3040] @ 0xfffff420 │ │ │ │ + strbeq fp, [r2, #-3028] @ 0xfffff42c │ │ │ │ + strbeq fp, [r2, #-3024] @ 0xfffff430 │ │ │ │ ldrbteq ip, [r6], #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi cb220 <__cxa_atexit@plt+0xbedc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq cb218 <__cxa_atexit@plt+0xbedc0> │ │ │ │ ldr r3, [pc, #40] @ cb228 <__cxa_atexit@plt+0xbedd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ cb22c <__cxa_atexit@plt+0xbedd4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2940] @ 0xfffff484 │ │ │ │ - strbeq ip, [r2, #-292] @ 0xfffffedc │ │ │ │ + strbeq fp, [r2, #-2924] @ 0xfffff494 │ │ │ │ + strbeq ip, [r2, #-276] @ 0xfffffeec │ │ │ │ ldrbteq fp, [r6], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb268 <__cxa_atexit@plt+0xbee10> │ │ │ │ ldr r2, [pc, #32] @ cb270 <__cxa_atexit@plt+0xbee18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cb274 <__cxa_atexit@plt+0xbee1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ - strbeq fp, [r2, #-3776] @ 0xfffff140 │ │ │ │ + strbeq fp, [r2, #-2864] @ 0xfffff4d0 │ │ │ │ + strbeq fp, [r2, #-3760] @ 0xfffff150 │ │ │ │ ldrbteq fp, [r6], #3536 @ 0xdd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -195476,49 +195476,49 @@ │ │ │ │ ldr r7, [pc, #48] @ cb2d4 <__cxa_atexit@plt+0xbee7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #36] @ cb2d8 <__cxa_atexit@plt+0xbee80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #24] @ cb2dc <__cxa_atexit@plt+0xbee84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strbeq fp, [r2, #-3324] @ 0xfffff304 │ │ │ │ + strbeq fp, [r2, #-3308] @ 0xfffff314 │ │ │ │ ldrbteq ip, [r6], #24 │ │ │ │ ldrbteq fp, [r6], #4092 @ 0xffc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi cb334 <__cxa_atexit@plt+0xbeedc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq cb32c <__cxa_atexit@plt+0xbeed4> │ │ │ │ ldr r3, [pc, #40] @ cb33c <__cxa_atexit@plt+0xbeee4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #28] @ cb340 <__cxa_atexit@plt+0xbeee8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2664] @ 0xfffff598 │ │ │ │ - strbeq fp, [r2, #-3576] @ 0xfffff208 │ │ │ │ + strbeq fp, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq fp, [r2, #-3560] @ 0xfffff218 │ │ │ │ ldrbteq fp, [r6], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -195534,29 +195534,29 @@ │ │ │ │ ldr r7, [pc, #72] @ cb3d4 <__cxa_atexit@plt+0xbef7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ cb3d8 <__cxa_atexit@plt+0xbef80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cb3d0 <__cxa_atexit@plt+0xbef78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2596] @ 0xfffff5dc │ │ │ │ + strbeq fp, [r2, #-2580] @ 0xfffff5ec │ │ │ │ ldrbteq fp, [r6], #3872 @ 0xf20 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - strbeq fp, [r2, #-3092] @ 0xfffff3ec │ │ │ │ + strbeq fp, [r2, #-3076] @ 0xfffff3fc │ │ │ │ ldrbteq fp, [r6], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -195572,119 +195572,119 @@ │ │ │ │ ldr r7, [pc, #72] @ cb46c <__cxa_atexit@plt+0xbf014> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #60] @ cb470 <__cxa_atexit@plt+0xbf018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cb468 <__cxa_atexit@plt+0xbf010> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2444] @ 0xfffff674 │ │ │ │ + strbeq fp, [r2, #-2428] @ 0xfffff684 │ │ │ │ ldrbteq fp, [r6], #3720 @ 0xe88 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strbeq fp, [r2, #-2940] @ 0xfffff484 │ │ │ │ + strbeq fp, [r2, #-2924] @ 0xfffff494 │ │ │ │ ldrbteq fp, [r6], #3852 @ 0xf0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb4ac <__cxa_atexit@plt+0xbf054> │ │ │ │ ldr r2, [pc, #32] @ cb4b4 <__cxa_atexit@plt+0xbf05c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cb4b8 <__cxa_atexit@plt+0xbf060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2300] @ 0xfffff704 │ │ │ │ - strbeq fp, [r2, #-3212] @ 0xfffff374 │ │ │ │ + strbeq fp, [r2, #-2284] @ 0xfffff714 │ │ │ │ + strbeq fp, [r2, #-3196] @ 0xfffff384 │ │ │ │ ldrbteq fp, [r6], #3780 @ 0xec4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb4f4 <__cxa_atexit@plt+0xbf09c> │ │ │ │ ldr r2, [pc, #32] @ cb4fc <__cxa_atexit@plt+0xbf0a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cb500 <__cxa_atexit@plt+0xbf0a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2228] @ 0xfffff74c │ │ │ │ - strbeq fp, [r2, #-3140] @ 0xfffff3bc │ │ │ │ + strbeq fp, [r2, #-2212] @ 0xfffff75c │ │ │ │ + strbeq fp, [r2, #-3124] @ 0xfffff3cc │ │ │ │ ldrbteq fp, [r6], #3628 @ 0xe2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb53c <__cxa_atexit@plt+0xbf0e4> │ │ │ │ ldr r2, [pc, #32] @ cb544 <__cxa_atexit@plt+0xbf0ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cb548 <__cxa_atexit@plt+0xbf0f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2156] @ 0xfffff794 │ │ │ │ - strbeq fp, [r2, #-2684] @ 0xfffff584 │ │ │ │ + strbeq fp, [r2, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq fp, [r2, #-2668] @ 0xfffff594 │ │ │ │ ldrbteq fp, [r6], #3556 @ 0xde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb584 <__cxa_atexit@plt+0xbf12c> │ │ │ │ ldr r2, [pc, #32] @ cb58c <__cxa_atexit@plt+0xbf134> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cb590 <__cxa_atexit@plt+0xbf138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2084] @ 0xfffff7dc │ │ │ │ - strbeq fp, [r2, #-2612] @ 0xfffff5cc │ │ │ │ + strbeq fp, [r2, #-2068] @ 0xfffff7ec │ │ │ │ + strbeq fp, [r2, #-2596] @ 0xfffff5dc │ │ │ │ ldrbteq fp, [r6], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb5cc <__cxa_atexit@plt+0xbf174> │ │ │ │ ldr r2, [pc, #32] @ cb5d4 <__cxa_atexit@plt+0xbf17c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cb5d8 <__cxa_atexit@plt+0xbf180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-2012] @ 0xfffff824 │ │ │ │ - strbeq fp, [r2, #-2928] @ 0xfffff490 │ │ │ │ + strbeq fp, [r2, #-1996] @ 0xfffff834 │ │ │ │ + strbeq fp, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cb64c <__cxa_atexit@plt+0xbf1f4> │ │ │ │ @@ -195704,15 +195704,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r8, #12]! │ │ │ │ mov r9, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, r3 │ │ │ │ b cb65c <__cxa_atexit@plt+0xbf204> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ cb66c <__cxa_atexit@plt+0xbf214> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -195730,38 +195730,38 @@ │ │ │ │ bne cb6b4 <__cxa_atexit@plt+0xbf25c> │ │ │ │ ldr r7, [pc, #44] @ cb6cc <__cxa_atexit@plt+0xbf274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ cb6d0 <__cxa_atexit@plt+0xbf278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ cb6c8 <__cxa_atexit@plt+0xbf270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-1736] @ 0xfffff938 │ │ │ │ + strbeq fp, [r2, #-1720] @ 0xfffff948 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq fp, [r2, #-2676] @ 0xfffff58c │ │ │ │ + strbeq fp, [r2, #-2660] @ 0xfffff59c │ │ │ │ ldrbteq fp, [r6], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ cb708 <__cxa_atexit@plt+0xbf2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [pc, #8] @ cb70c <__cxa_atexit@plt+0xbf2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq fp, [r2, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq fp, [r2, #-2576] @ 0xfffff5f0 │ │ │ │ ldrbteq fp, [r6], #3216 @ 0xc90 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ sub r2, r6, #1 │ │ │ │ @@ -195782,15 +195782,15 @@ │ │ │ │ stmib r5, {r2, r6} │ │ │ │ ldr r6, [pc, #196] @ cb834 <__cxa_atexit@plt+0xbf3dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ ldr r8, [pc, #188] @ cb838 <__cxa_atexit@plt+0xbf3e0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r9 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #176] @ cb83c <__cxa_atexit@plt+0xbf3e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -195810,34 +195810,34 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r8, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #84] @ cb850 <__cxa_atexit@plt+0xbf3f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [pc, #76] @ cb854 <__cxa_atexit@plt+0xbf3fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #20] @ cb82c <__cxa_atexit@plt+0xbf3d4> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strbeq fp, [r2, #-1656] @ 0xfffff988 │ │ │ │ - strbeq fp, [r2, #-2984] @ 0xfffff458 │ │ │ │ - strbeq fp, [r2, #-1528] @ 0xfffffa08 │ │ │ │ + strbeq fp, [r2, #-1640] @ 0xfffff998 │ │ │ │ + strbeq fp, [r2, #-2968] @ 0xfffff468 │ │ │ │ + strbeq fp, [r2, #-1512] @ 0xfffffa18 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ ldrbteq fp, [r6], #2852 @ 0xb24 │ │ │ │ ldrbteq fp, [r6], #2084 @ 0x824 │ │ │ │ ldrbteq fp, [r6], #2072 @ 0x818 │ │ │ │ ldrbteq fp, [r6], #2868 @ 0xb34 │ │ │ │ @@ -195862,29 +195862,29 @@ │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #12]! │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #44] @ cb8f8 <__cxa_atexit@plt+0xbf4a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ cb8f4 <__cxa_atexit@plt+0xbf49c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq fp, [r2, #-1208] @ 0xfffffb48 │ │ │ │ + strbeq fp, [r2, #-1192] @ 0xfffffb58 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ ldrbteq fp, [r6], #2636 @ 0xa4c │ │ │ │ ldrbteq fp, [r6], #2688 @ 0xa80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -195904,21 +195904,21 @@ │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #12]! │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r3, [pc, #32] @ cb994 <__cxa_atexit@plt+0xbf53c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ ldrbteq fp, [r6], #2468 @ 0x9a4 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrbteq fp, [r6], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -195928,23 +195928,23 @@ │ │ │ │ bne cb9cc <__cxa_atexit@plt+0xbf574> │ │ │ │ ldr r7, [pc, #44] @ cb9e4 <__cxa_atexit@plt+0xbf58c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ cb9e8 <__cxa_atexit@plt+0xbf590> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ cb9e0 <__cxa_atexit@plt+0xbf588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-944] @ 0xfffffc50 │ │ │ │ + strbeq fp, [r2, #-928] @ 0xfffffc60 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq fp, [r2, #-1900] @ 0xfffff894 │ │ │ │ + strbeq fp, [r2, #-1884] @ 0xfffff8a4 │ │ │ │ ldrbteq fp, [r6], #2436 @ 0x984 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq cba68 <__cxa_atexit@plt+0xbf610> │ │ │ │ @@ -195967,163 +195967,163 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ ldr r6, [pc, #96] @ cbab4 <__cxa_atexit@plt+0xbf65c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ ldr r8, [pc, #88] @ cbab8 <__cxa_atexit@plt+0xbf660> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #52] @ cbaa4 <__cxa_atexit@plt+0xbf64c> │ │ │ │ add r7, pc, r7 │ │ │ │ b cba7c <__cxa_atexit@plt+0xbf624> │ │ │ │ ldr r7, [pc, #32] @ cba9c <__cxa_atexit@plt+0xbf644> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #24] @ cbaa0 <__cxa_atexit@plt+0xbf648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - strbeq fp, [r2, #-1708] @ 0xfffff954 │ │ │ │ + strbeq fp, [r2, #-1692] @ 0xfffff964 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq fp, [r2, #-1752] @ 0xfffff928 │ │ │ │ - strbeq fp, [r2, #-916] @ 0xfffffc6c │ │ │ │ - strbeq fp, [r2, #-1716] @ 0xfffff94c │ │ │ │ + strbeq fp, [r2, #-1736] @ 0xfffff938 │ │ │ │ + strbeq fp, [r2, #-900] @ 0xfffffc7c │ │ │ │ + strbeq fp, [r2, #-1700] @ 0xfffff95c │ │ │ │ ldrbteq fp, [r6], #2196 @ 0x894 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne cbaf0 <__cxa_atexit@plt+0xbf698> │ │ │ │ ldr r7, [pc, #44] @ cbb08 <__cxa_atexit@plt+0xbf6b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ cbb0c <__cxa_atexit@plt+0xbf6b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ cbb04 <__cxa_atexit@plt+0xbf6ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-652] @ 0xfffffd74 │ │ │ │ + strbeq fp, [r2, #-636] @ 0xfffffd84 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - strbeq fp, [r2, #-1668] @ 0xfffff97c │ │ │ │ + strbeq fp, [r2, #-1652] @ 0xfffff98c │ │ │ │ ldrbteq fp, [r6], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne cbb44 <__cxa_atexit@plt+0xbf6ec> │ │ │ │ ldr r7, [pc, #88] @ cbb88 <__cxa_atexit@plt+0xbf730> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #76] @ cbb8c <__cxa_atexit@plt+0xbf734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #44] @ cbb78 <__cxa_atexit@plt+0xbf720> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ cbb7c <__cxa_atexit@plt+0xbf724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ cbb80 <__cxa_atexit@plt+0xbf728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #16] @ cbb84 <__cxa_atexit@plt+0xbf72c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq fp, [r2, #-2020] @ 0xfffff81c │ │ │ │ - strbeq fp, [r2, #-640] @ 0xfffffd80 │ │ │ │ - strbeq fp, [r2, #-1440] @ 0xfffffa60 │ │ │ │ + strbeq fp, [r2, #-2004] @ 0xfffff82c │ │ │ │ + strbeq fp, [r2, #-624] @ 0xfffffd90 │ │ │ │ + strbeq fp, [r2, #-1424] @ 0xfffffa70 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - strbeq fp, [r2, #-1584] @ 0xfffff9d0 │ │ │ │ + strbeq fp, [r2, #-1568] @ 0xfffff9e0 │ │ │ │ ldrbteq fp, [r6], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne cbbc4 <__cxa_atexit@plt+0xbf76c> │ │ │ │ ldr r7, [pc, #44] @ cbbdc <__cxa_atexit@plt+0xbf784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ cbbe0 <__cxa_atexit@plt+0xbf788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ cbbd8 <__cxa_atexit@plt+0xbf780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-440] @ 0xfffffe48 │ │ │ │ + strbeq fp, [r2, #-424] @ 0xfffffe58 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strbeq fp, [r2, #-1456] @ 0xfffffa50 │ │ │ │ + strbeq fp, [r2, #-1440] @ 0xfffffa60 │ │ │ │ ldrbteq fp, [r6], #1916 @ 0x77c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cbc18 <__cxa_atexit@plt+0xbf7c0> │ │ │ │ ldr r7, [pc, #88] @ cbc5c <__cxa_atexit@plt+0xbf804> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #76] @ cbc60 <__cxa_atexit@plt+0xbf808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r3, [pc, #44] @ cbc4c <__cxa_atexit@plt+0xbf7f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ cbc50 <__cxa_atexit@plt+0xbf7f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ cbc54 <__cxa_atexit@plt+0xbf7fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #16] @ cbc58 <__cxa_atexit@plt+0xbf800> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq fp, [r2, #-1812] @ 0xfffff8ec │ │ │ │ - strbeq fp, [r2, #-428] @ 0xfffffe54 │ │ │ │ - strbeq fp, [r2, #-1228] @ 0xfffffb34 │ │ │ │ + strbeq fp, [r2, #-1796] @ 0xfffff8fc │ │ │ │ + strbeq fp, [r2, #-412] @ 0xfffffe64 │ │ │ │ + strbeq fp, [r2, #-1212] @ 0xfffffb44 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq fp, [r2, #-1372] @ 0xfffffaa4 │ │ │ │ + strbeq fp, [r2, #-1356] @ 0xfffffab4 │ │ │ │ ldrbteq fp, [r6], #1772 @ 0x6ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne cbc98 <__cxa_atexit@plt+0xbf840> │ │ │ │ ldr r7, [pc, #44] @ cbcb0 <__cxa_atexit@plt+0xbf858> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ cbcb4 <__cxa_atexit@plt+0xbf85c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ cbcac <__cxa_atexit@plt+0xbf854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r2, #-228] @ 0xffffff1c │ │ │ │ + strbeq fp, [r2, #-212] @ 0xffffff2c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq fp, [r2, #-1244] @ 0xfffffb24 │ │ │ │ + strbeq fp, [r2, #-1228] @ 0xfffffb34 │ │ │ │ ldrbteq fp, [r6], #1688 @ 0x698 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cbd14 <__cxa_atexit@plt+0xbf8bc> │ │ │ │ @@ -196150,24 +196150,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r7, [pc, #28] @ cbd5c <__cxa_atexit@plt+0xbf904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r2, #-272] @ 0xfffffef0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r2, #-256] @ 0xffffff00 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq fp, [r2, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq fp, [r2, #-1056] @ 0xfffffbe0 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - strbeq fp, [r2, #-276] @ 0xfffffeec │ │ │ │ + strbeq fp, [r2, #-260] @ 0xfffffefc │ │ │ │ ldrbteq fp, [r6], #1492 @ 0x5d4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cbdc4 <__cxa_atexit@plt+0xbf96c> │ │ │ │ @@ -196207,67 +196207,67 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #108] @ cbe84 <__cxa_atexit@plt+0xbfa2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #100] @ cbe88 <__cxa_atexit@plt+0xbfa30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r7, [pc, #92] @ cbe8c <__cxa_atexit@plt+0xbfa34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ cbe98 <__cxa_atexit@plt+0xbfa40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #72] @ cbe9c <__cxa_atexit@plt+0xbfa44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #64] @ cbea0 <__cxa_atexit@plt+0xbfa48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r2, #-96] @ 0xffffffa0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r2, #-80] @ 0xffffffb0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [r2, #-4048] @ 0xfffff030 │ │ │ │ - strbeq fp, [r2, #-1296] @ 0xfffffaf0 │ │ │ │ - strbeq sl, [r2, #-3924] @ 0xfffff0ac │ │ │ │ + strbeq sl, [r2, #-4032] @ 0xfffff040 │ │ │ │ + strbeq fp, [r2, #-1280] @ 0xfffffb00 │ │ │ │ + strbeq sl, [r2, #-3908] @ 0xfffff0bc │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ - strbeq fp, [r2, #-100] @ 0xffffff9c │ │ │ │ + strbeq fp, [r2, #-84] @ 0xffffffac │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq fp, [r2, #-800] @ 0xfffffce0 │ │ │ │ - strbeq fp, [r2, #-656] @ 0xfffffd70 │ │ │ │ + strbeq fp, [r2, #-784] @ 0xfffffcf0 │ │ │ │ + strbeq fp, [r2, #-640] @ 0xfffffd80 │ │ │ │ ldrbteq fp, [r6], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne cbed8 <__cxa_atexit@plt+0xbfa80> │ │ │ │ ldr r7, [pc, #44] @ cbef0 <__cxa_atexit@plt+0xbfa98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ cbef4 <__cxa_atexit@plt+0xbfa9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #12] @ cbeec <__cxa_atexit@plt+0xbfa94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-3748] @ 0xfffff15c │ │ │ │ + strbeq sl, [r2, #-3732] @ 0xfffff16c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq fp, [r2, #-672] @ 0xfffffd60 │ │ │ │ + strbeq fp, [r2, #-656] @ 0xfffffd70 │ │ │ │ ldrbteq fp, [r6], #1052 @ 0x41c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cbf54 <__cxa_atexit@plt+0xbfafc> │ │ │ │ @@ -196294,24 +196294,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #28] @ cbf9c <__cxa_atexit@plt+0xbfb44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r2, #-3792] @ 0xfffff130 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r2, #-3776] @ 0xfffff140 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq fp, [r2, #-500] @ 0xfffffe0c │ │ │ │ - strbeq fp, [r2, #-324] @ 0xfffffebc │ │ │ │ - strbeq sl, [r2, #-3796] @ 0xfffff12c │ │ │ │ + strbeq fp, [r2, #-484] @ 0xfffffe1c │ │ │ │ + strbeq fp, [r2, #-308] @ 0xfffffecc │ │ │ │ + strbeq sl, [r2, #-3780] @ 0xfffff13c │ │ │ │ ldrbteq fp, [r6], #860 @ 0x35c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ ldr r3, [r2, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -196339,15 +196339,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #8] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r8, [pc, #148] @ cc0c4 <__cxa_atexit@plt+0xbfc6c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r6, r1 │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ cmp r1, #0 │ │ │ │ beq cc054 <__cxa_atexit@plt+0xbfbfc> │ │ │ │ ldr r7, [pc, #108] @ cc0b4 <__cxa_atexit@plt+0xbfc5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -196368,22 +196368,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r2, #-136] @ 0xffffff78 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq fp, [r2, #-120] @ 0xffffff88 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strbeq sl, [r2, #-3388] @ 0xfffff2c4 │ │ │ │ - strbeq sl, [r2, #-3340] @ 0xfffff2f4 │ │ │ │ - strbeq sl, [r2, #-3556] @ 0xfffff21c │ │ │ │ - strbeq fp, [r2, #-96] @ 0xffffffa0 │ │ │ │ - strbeq fp, [r2, #-784] @ 0xfffffcf0 │ │ │ │ + strbeq sl, [r2, #-3372] @ 0xfffff2d4 │ │ │ │ + strbeq sl, [r2, #-3324] @ 0xfffff304 │ │ │ │ + strbeq sl, [r2, #-3540] @ 0xfffff22c │ │ │ │ + strbeq fp, [r2, #-80] @ 0xffffffb0 │ │ │ │ + strbeq fp, [r2, #-768] @ 0xfffffd00 │ │ │ │ ldrbteq fp, [r6], #560 @ 0x230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -196397,82 +196397,82 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ ldr r3, [pc, #44] @ cc13c <__cxa_atexit@plt+0xbfce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #36] @ cc140 <__cxa_atexit@plt+0xbfce8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400460 <__cxa_atexit@plt+0x3f4008> │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ ldr r3, [pc, #28] @ cc144 <__cxa_atexit@plt+0xbfcec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r2, #-3964] @ 0xfffff084 │ │ │ │ - strbeq sl, [r2, #-3288] @ 0xfffff328 │ │ │ │ - strbeq fp, [r2, #-548] @ 0xfffffddc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r2, #-3948] @ 0xfffff094 │ │ │ │ + strbeq sl, [r2, #-3272] @ 0xfffff338 │ │ │ │ + strbeq fp, [r2, #-532] @ 0xfffffdec │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ ldrbteq fp, [r6], #812 @ 0x32c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi cc1a8 <__cxa_atexit@plt+0xbfd50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq cc1a0 <__cxa_atexit@plt+0xbfd48> │ │ │ │ ldr r3, [pc, #52] @ cc1b0 <__cxa_atexit@plt+0xbfd58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ cc1b4 <__cxa_atexit@plt+0xbfd5c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ cc1b8 <__cxa_atexit@plt+0xbfd60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r6], #728 @ 0x2d8 │ │ │ │ ldrbteq fp, [r6], #740 @ 0x2e4 │ │ │ │ - strbeq sl, [r2, #-3056] @ 0xfffff410 │ │ │ │ + strbeq sl, [r2, #-3040] @ 0xfffff420 │ │ │ │ ldrbteq fp, [r6], #732 @ 0x2dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi cc218 <__cxa_atexit@plt+0xbfdc0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq cc210 <__cxa_atexit@plt+0xbfdb8> │ │ │ │ ldr r7, [pc, #48] @ cc220 <__cxa_atexit@plt+0xbfdc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #36] @ cc224 <__cxa_atexit@plt+0xbfdcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ cc228 <__cxa_atexit@plt+0xbfdd0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-2956] @ 0xfffff474 │ │ │ │ - strbeq sl, [r2, #-3684] @ 0xfffff19c │ │ │ │ - strbeq sl, [r2, #-3680] @ 0xfffff1a0 │ │ │ │ + strbeq sl, [r2, #-2940] @ 0xfffff484 │ │ │ │ + strbeq sl, [r2, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq sl, [r2, #-3664] @ 0xfffff1b0 │ │ │ │ ldrbteq fp, [r6], #636 @ 0x27c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc26c <__cxa_atexit@plt+0xbfe14> │ │ │ │ ldr r2, [pc, #40] @ cc274 <__cxa_atexit@plt+0xbfe1c> │ │ │ │ @@ -196480,19 +196480,19 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ cc278 <__cxa_atexit@plt+0xbfe20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r6], #612 @ 0x264 │ │ │ │ - strbeq sl, [r2, #-2872] @ 0xfffff4c8 │ │ │ │ + strbeq sl, [r2, #-2856] @ 0xfffff4d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cc2d8 <__cxa_atexit@plt+0xbfe80> │ │ │ │ @@ -196507,61 +196507,61 @@ │ │ │ │ str r7, [r2] │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #56] @ cc304 <__cxa_atexit@plt+0xbfeac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ b cc2e8 <__cxa_atexit@plt+0xbfe90> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ cc2f8 <__cxa_atexit@plt+0xbfea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r6], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strbeq sl, [r2, #-3488] @ 0xfffff260 │ │ │ │ + strbeq sl, [r2, #-3472] @ 0xfffff270 │ │ │ │ ldrbteq fp, [r6], #384 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cc334 <__cxa_atexit@plt+0xbfedc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ cc344 <__cxa_atexit@plt+0xbfeec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldrbteq fp, [r6], #340 @ 0x154 │ │ │ │ ldrbteq sl, [r6], #4072 @ 0xfe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc380 <__cxa_atexit@plt+0xbff28> │ │ │ │ ldr r2, [pc, #32] @ cc388 <__cxa_atexit@plt+0xbff30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cc38c <__cxa_atexit@plt+0xbff34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-2600] @ 0xfffff5d8 │ │ │ │ - strbeq sl, [r2, #-3128] @ 0xfffff3c8 │ │ │ │ + strbeq sl, [r2, #-2584] @ 0xfffff5e8 │ │ │ │ + strbeq sl, [r2, #-3112] @ 0xfffff3d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cc3ec <__cxa_atexit@plt+0xbff94> │ │ │ │ @@ -196576,27 +196576,27 @@ │ │ │ │ str r7, [r2] │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #56] @ cc418 <__cxa_atexit@plt+0xbffc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ b cc3fc <__cxa_atexit@plt+0xbffa4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ cc40c <__cxa_atexit@plt+0xbffb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r6], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq sl, [r2, #-3504] @ 0xfffff250 │ │ │ │ + strbeq sl, [r2, #-3488] @ 0xfffff260 │ │ │ │ ldrbteq fp, [r6], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cc440 <__cxa_atexit@plt+0xbffe8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -196622,27 +196622,27 @@ │ │ │ │ str r7, [r2] │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #56] @ cc4d0 <__cxa_atexit@plt+0xc0078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ b cc4b4 <__cxa_atexit@plt+0xc005c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ cc4c4 <__cxa_atexit@plt+0xc006c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r6], #40 @ 0x28 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq sl, [r2, #-3320] @ 0xfffff308 │ │ │ │ + strbeq sl, [r2, #-3304] @ 0xfffff318 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cc540 <__cxa_atexit@plt+0xc00e8> │ │ │ │ ldr r3, [pc, #92] @ cc550 <__cxa_atexit@plt+0xc00f8> │ │ │ │ @@ -196667,31 +196667,31 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ cc558 <__cxa_atexit@plt+0xc0100> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq sl, [r2, #-2156] @ 0xfffff794 │ │ │ │ + strbeq sl, [r2, #-2140] @ 0xfffff7a4 │ │ │ │ ldrbteq sl, [r6], #4024 @ 0xfb8 │ │ │ │ - strbeq sl, [r2, #-2128] @ 0xfffff7b0 │ │ │ │ + strbeq sl, [r2, #-2112] @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ cc590 <__cxa_atexit@plt+0xc0138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ cc594 <__cxa_atexit@plt+0xc013c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #35 @ 0x23 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-2068] @ 0xfffff7ec │ │ │ │ - strbeq sl, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq sl, [r2, #-2052] @ 0xfffff7fc │ │ │ │ + strbeq sl, [r2, #-2048] @ 0xfffff800 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cc5c0 <__cxa_atexit@plt+0xc0168> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -196726,15 +196726,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r2, #-1944] @ 0xfffff868 │ │ │ │ + strbeq sl, [r2, #-1928] @ 0xfffff878 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b cc5d4 <__cxa_atexit@plt+0xc017c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -196762,15 +196762,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cc6d8 <__cxa_atexit@plt+0xc0280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-1816] @ 0xfffff8e8 │ │ │ │ + strbeq sl, [r2, #-1800] @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ ldrbteq sl, [r6], #3672 @ 0xe58 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -196782,22 +196782,22 @@ │ │ │ │ str r1, [r3, #-8] │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ bne cc724 <__cxa_atexit@plt+0xc02cc> │ │ │ │ ldr r7, [pc, #36] @ cc73c <__cxa_atexit@plt+0xc02e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ add r7, r7, #256 @ 0x100 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-1676] @ 0xfffff974 │ │ │ │ - strbeq sl, [r2, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq sl, [r2, #-1660] @ 0xfffff984 │ │ │ │ + strbeq sl, [r2, #-2624] @ 0xfffff5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cc780 <__cxa_atexit@plt+0xc0328> │ │ │ │ ldr r7, [pc, #48] @ cc790 <__cxa_atexit@plt+0xc0338> │ │ │ │ @@ -196868,20 +196868,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq sl, [r2, #-1472] @ 0xfffffa40 │ │ │ │ + strbeq sl, [r2, #-1456] @ 0xfffffa50 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq sl, [r2, #-1412] @ 0xfffffa7c │ │ │ │ + strbeq sl, [r2, #-1396] @ 0xfffffa8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc cc918 <__cxa_atexit@plt+0xc04c0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -196911,55 +196911,55 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r2, #-1276] @ 0xfffffb04 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r2, #-1260] @ 0xfffffb14 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - strbeq sl, [r2, #-1220] @ 0xfffffb3c │ │ │ │ + strbeq sl, [r2, #-1204] @ 0xfffffb4c │ │ │ │ ldrbteq sl, [r6], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc970 <__cxa_atexit@plt+0xc0518> │ │ │ │ ldr r2, [pc, #32] @ cc978 <__cxa_atexit@plt+0xc0520> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cc97c <__cxa_atexit@plt+0xc0524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-1080] @ 0xfffffbc8 │ │ │ │ - strbeq sl, [r2, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq sl, [r2, #-1064] @ 0xfffffbd8 │ │ │ │ + strbeq sl, [r2, #-1592] @ 0xfffff9c8 │ │ │ │ ldrbteq sl, [r6], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc9b8 <__cxa_atexit@plt+0xc0560> │ │ │ │ ldr r2, [pc, #32] @ cc9c0 <__cxa_atexit@plt+0xc0568> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cc9c4 <__cxa_atexit@plt+0xc056c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-1008] @ 0xfffffc10 │ │ │ │ - strbeq sl, [r2, #-1736] @ 0xfffff938 │ │ │ │ + strbeq sl, [r2, #-992] @ 0xfffffc20 │ │ │ │ + strbeq sl, [r2, #-1720] @ 0xfffff948 │ │ │ │ ldrbteq sl, [r6], #2908 @ 0xb5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cca24 <__cxa_atexit@plt+0xc05cc> │ │ │ │ @@ -196974,25 +196974,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ cca48 <__cxa_atexit@plt+0xc05f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq sl, [r2, #-908] @ 0xfffffc74 │ │ │ │ - strbeq sl, [r2, #-2024] @ 0xfffff818 │ │ │ │ + strbeq sl, [r2, #-892] @ 0xfffffc84 │ │ │ │ + strbeq sl, [r2, #-2008] @ 0xfffff828 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ccaa8 <__cxa_atexit@plt+0xc0650> │ │ │ │ @@ -197007,27 +197007,27 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r7, [pc, #52] @ ccad4 <__cxa_atexit@plt+0xc067c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ b ccab8 <__cxa_atexit@plt+0xc0660> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ccac8 <__cxa_atexit@plt+0xc0670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [r6], #2716 @ 0xa9c │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq sl, [r2, #-1516] @ 0xfffffa14 │ │ │ │ + strbeq sl, [r2, #-1500] @ 0xfffffa24 │ │ │ │ ldrbteq sl, [r6], #2668 @ 0xa6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -197035,21 +197035,21 @@ │ │ │ │ ldr r3, [pc, #48] @ ccb30 <__cxa_atexit@plt+0xc06d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ ccb34 <__cxa_atexit@plt+0xc06dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 4007f0 <__cxa_atexit@plt+0x3f4398> │ │ │ │ + b 400804 <__cxa_atexit@plt+0x3f43ac> │ │ │ │ ldr r7, [pc, #12] @ ccb2c <__cxa_atexit@plt+0xc06d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-780] @ 0xfffffcf4 │ │ │ │ + strbeq sl, [r2, #-764] @ 0xfffffd04 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrbteq sl, [r6], #2552 @ 0x9f8 │ │ │ │ ldrbteq sl, [r6], #2572 @ 0xa0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #56] @ ccb88 <__cxa_atexit@plt+0xc0730> │ │ │ │ @@ -197100,15 +197100,15 @@ │ │ │ │ ldrbteq sl, [r6], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ccc1c <__cxa_atexit@plt+0xc07c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4009d0 <__cxa_atexit@plt+0x3f4578> │ │ │ │ + b 4009cc <__cxa_atexit@plt+0x3f4574> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrbteq sl, [r6], #2324 @ 0x914 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ccc90 <__cxa_atexit@plt+0xc0838> │ │ │ │ @@ -197129,27 +197129,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ ldr r3, [pc, #52] @ cccbc <__cxa_atexit@plt+0xc0864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r7, [pc, #28] @ cccb4 <__cxa_atexit@plt+0xc085c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq sl, [r2, #-404] @ 0xfffffe6c │ │ │ │ + strbeq sl, [r2, #-388] @ 0xfffffe7c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r2, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq sl, [r2, #-536] @ 0xfffffde8 │ │ │ │ ldrbteq sl, [r6], #2164 @ 0x874 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ccd04 <__cxa_atexit@plt+0xc08ac> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -197158,33 +197158,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ ccd20 <__cxa_atexit@plt+0xc08c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r7, [pc, #12] @ ccd18 <__cxa_atexit@plt+0xc08c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r2, #-288] @ 0xfffffee0 │ │ │ │ + strbeq sl, [r2, #-272] @ 0xfffffef0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq sl, [r2, #-436] @ 0xfffffe4c │ │ │ │ + strbeq sl, [r2, #-420] @ 0xfffffe5c │ │ │ │ ldrbteq sl, [r6], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ ccd4c <__cxa_atexit@plt+0xc08f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ ccd50 <__cxa_atexit@plt+0xc08f8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq sl, [r6], #1988 @ 0x7c4 │ │ │ │ ldrbteq sl, [r6], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -197221,38 +197221,38 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r2, #-72] @ 0xffffffb8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r2, #-56] @ 0xffffffc8 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - strbeq sl, [r2, #-972] @ 0xfffffc34 │ │ │ │ - strbeq sl, [r2, #-104] @ 0xffffff98 │ │ │ │ - strbeq sl, [r2, #-32] @ 0xffffffe0 │ │ │ │ + strbeq sl, [r2, #-956] @ 0xfffffc44 │ │ │ │ + strbeq sl, [r2, #-88] @ 0xffffffa8 │ │ │ │ + strbeq sl, [r2, #-16] │ │ │ │ ldrbteq sl, [r6], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cce4c <__cxa_atexit@plt+0xc09f4> │ │ │ │ ldr r2, [pc, #32] @ cce54 <__cxa_atexit@plt+0xc09fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ cce58 <__cxa_atexit@plt+0xc0a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2, #-3932] @ 0xfffff0a4 │ │ │ │ - strbeq sl, [r2, #-364] @ 0xfffffe94 │ │ │ │ + strbeq r9, [r2, #-3916] @ 0xfffff0b4 │ │ │ │ + strbeq sl, [r2, #-348] @ 0xfffffea4 │ │ │ │ ldrbteq sl, [r6], #1824 @ 0x720 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cceb8 <__cxa_atexit@plt+0xc0a60> │ │ │ │ @@ -197267,25 +197267,25 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ ccedc <__cxa_atexit@plt+0xc0a84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strbeq r9, [r2, #-3832] @ 0xfffff108 │ │ │ │ - strbeq sl, [r2, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq r9, [r2, #-3816] @ 0xfffff118 │ │ │ │ + strbeq sl, [r2, #-828] @ 0xfffffcc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ccf3c <__cxa_atexit@plt+0xc0ae4> │ │ │ │ @@ -197300,89 +197300,89 @@ │ │ │ │ str r7, [r2] │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #56] @ ccf68 <__cxa_atexit@plt+0xc0b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ b ccf4c <__cxa_atexit@plt+0xc0af4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ ccf5c <__cxa_atexit@plt+0xc0b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [r6], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strbeq sl, [r2, #-748] @ 0xfffffd14 │ │ │ │ + strbeq sl, [r2, #-732] @ 0xfffffd24 │ │ │ │ ldrbteq sl, [r6], #1532 @ 0x5fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne ccfa0 <__cxa_atexit@plt+0xc0b48> │ │ │ │ ldr r2, [pc, #68] @ ccfd4 <__cxa_atexit@plt+0xc0b7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r3, #6] │ │ │ │ str r2, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r2, [pc, #32] @ ccfc8 <__cxa_atexit@plt+0xc0b70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #28] @ ccfcc <__cxa_atexit@plt+0xc0b74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ ldr sl, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #12] @ ccfd0 <__cxa_atexit@plt+0xc0b78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq sl, [r2, #-204] @ 0xffffff34 │ │ │ │ strbeq sl, [r2, #-188] @ 0xffffff44 │ │ │ │ + strbeq sl, [r2, #-172] @ 0xffffff54 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrbteq sl, [r6], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ cd00c <__cxa_atexit@plt+0xc0bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ cd010 <__cxa_atexit@plt+0xc0bb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [pc, #16] @ cd014 <__cxa_atexit@plt+0xc0bbc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov sl, r7 │ │ │ │ - b 400738 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ + b 40076c <__cxa_atexit@plt+0x3f4314> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq sl, [r2, #-132] @ 0xffffff7c │ │ │ │ - strbeq sl, [r2, #-124] @ 0xffffff84 │ │ │ │ + strbeq sl, [r2, #-116] @ 0xffffff8c │ │ │ │ + strbeq sl, [r2, #-108] @ 0xffffff94 │ │ │ │ ldrbteq sl, [r6], #1340 @ 0x53c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cd03c <__cxa_atexit@plt+0xc0be4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400838 <__cxa_atexit@plt+0x3f43e0> │ │ │ │ + b 400834 <__cxa_atexit@plt+0x3f43dc> │ │ │ │ ldrbteq sl, [r6], #1328 @ 0x530 │ │ │ │ ldrbteq sl, [r6], #1300 @ 0x514 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cd064 <__cxa_atexit@plt+0xc0c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 400838 <__cxa_atexit@plt+0x3f43e0> │ │ │ │ + b 400834 <__cxa_atexit@plt+0x3f43dc> │ │ │ │ ldrbteq sl, [r6], #1288 @ 0x508 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -197436,18 +197436,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r9, [r2, #-3860] @ 0xfffff0ec │ │ │ │ + strbeq r9, [r2, #-3844] @ 0xfffff0fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ cd1e4 <__cxa_atexit@plt+0xc0d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -197470,17 +197470,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r9, [r2, #-3724] @ 0xfffff174 │ │ │ │ + strbeq r9, [r2, #-3708] @ 0xfffff184 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cd230 <__cxa_atexit@plt+0xc0dd8> │ │ │ │ @@ -197492,16 +197492,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r2, #-3616] @ 0xfffff1e0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r2, #-3600] @ 0xfffff1f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cd2a8 <__cxa_atexit@plt+0xc0e50> │ │ │ │ ldr r3, [pc, #112] @ cd2d0 <__cxa_atexit@plt+0xc0e78> │ │ │ │ @@ -197529,18 +197529,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq sl, [r6], #764 @ 0x2fc │ │ │ │ - strbeq r9, [r2, #-3632] @ 0xfffff1d0 │ │ │ │ + strbeq r9, [r2, #-3616] @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cd310 <__cxa_atexit@plt+0xc0eb8> │ │ │ │ @@ -197548,41 +197548,41 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r2, #-3508] @ 0xfffff24c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r2, #-3492] @ 0xfffff25c │ │ │ │ ldrbteq sl, [r6], #708 @ 0x2c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi cd374 <__cxa_atexit@plt+0xc0f1c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq cd36c <__cxa_atexit@plt+0xc0f14> │ │ │ │ ldr r8, [pc, #40] @ cd37c <__cxa_atexit@plt+0xc0f24> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ cd380 <__cxa_atexit@plt+0xc0f28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 400708 <__cxa_atexit@plt+0x3f42b0> │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq r3, [pc], #1499 @ cd384 <__cxa_atexit@plt+0xc0f2c> │ │ │ │ - strbeq r9, [r2, #-2592] @ 0xfffff5e0 │ │ │ │ + ldrteq r3, [pc], #2011 @ cd384 <__cxa_atexit@plt+0xc0f2c> │ │ │ │ + strbeq r9, [r2, #-2576] @ 0xfffff5f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -197598,33 +197598,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ cd3e8 <__cxa_atexit@plt+0xc0f90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2, #-2664] @ 0xfffff598 │ │ │ │ - strbeq r9, [r2, #-2588] @ 0xfffff5e4 │ │ │ │ + strbeq r9, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq r9, [r2, #-2572] @ 0xfffff5f4 │ │ │ │ ldrbteq sl, [r6], #700 @ 0x2bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd420 <__cxa_atexit@plt+0xc0fc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ cd428 <__cxa_atexit@plt+0xc0fd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2, #-2432] @ 0xfffff680 │ │ │ │ + strbeq r9, [r2, #-2416] @ 0xfffff690 │ │ │ │ ldrbteq sl, [r6], #468 @ 0x1d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cd4a4 <__cxa_atexit@plt+0xc104c> │ │ │ │ @@ -197643,38 +197643,38 @@ │ │ │ │ ldr r9, [pc, #60] @ cd4bc <__cxa_atexit@plt+0xc1064> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r9, [r2, #-2348] @ 0xfffff6d4 │ │ │ │ + strbeq r9, [r2, #-2332] @ 0xfffff6e4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq sl, [r6], #392 @ 0x188 │ │ │ │ ldrbteq sl, [r6], #320 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ cd4f4 <__cxa_atexit@plt+0xc109c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ cd4f8 <__cxa_atexit@plt+0xc10a0> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq sl, [r6], #288 @ 0x120 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -197688,16 +197688,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r2, #-2832] @ 0xfffff4f0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r2, #-2816] @ 0xfffff500 │ │ │ │ ldrbteq sl, [r6], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd5a8 <__cxa_atexit@plt+0xc1150> │ │ │ │ @@ -197711,24 +197711,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r9, [r2, #-2052] @ 0xfffff7fc │ │ │ │ + strbeq r9, [r2, #-2036] @ 0xfffff80c │ │ │ │ ldrbteq sl, [r6], #72 @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd668 <__cxa_atexit@plt+0xc1210> │ │ │ │ ldr r1, [pc, #132] @ cd670 <__cxa_atexit@plt+0xc1218> │ │ │ │ @@ -197752,26 +197752,26 @@ │ │ │ │ ldr r9, [pc, #76] @ cd680 <__cxa_atexit@plt+0xc1228> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r9, [r2, #-1936] @ 0xfffff870 │ │ │ │ + strbeq r9, [r2, #-1920] @ 0xfffff880 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrbteq r9, [r6], #4072 @ 0xfe8 │ │ │ │ ldrbteq r9, [r6], #3984 @ 0xf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ cd6d8 <__cxa_atexit@plt+0xc1280> │ │ │ │ @@ -197785,15 +197785,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ cd6e0 <__cxa_atexit@plt+0xc1288> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r9, [r6], #3928 @ 0xf58 │ │ │ │ ldrbteq r9, [r6], #3888 @ 0xf30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -197803,15 +197803,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ cd71c <__cxa_atexit@plt+0xc12c4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r9, [r6], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -197825,16 +197825,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r2, #-2284] @ 0xfffff714 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r2, #-2268] @ 0xfffff724 │ │ │ │ ldrbteq r9, [r6], #3856 @ 0xf10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -197866,16 +197866,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - strbeq r9, [r2, #-1572] @ 0xfffff9dc │ │ │ │ - strbeq r9, [r2, #-2204] @ 0xfffff764 │ │ │ │ + strbeq r9, [r2, #-1556] @ 0xfffff9ec │ │ │ │ + strbeq r9, [r2, #-2188] @ 0xfffff774 │ │ │ │ ldrbteq r9, [r6], #3692 @ 0xe6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -197954,50 +197954,50 @@ │ │ │ │ ldr r9, [pc, #60] @ cd998 <__cxa_atexit@plt+0xc1540> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r9, [r2, #-1104] @ 0xfffffbb0 │ │ │ │ + strbeq r9, [r2, #-1088] @ 0xfffffbc0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrbteq r9, [r6], #3412 @ 0xd54 │ │ │ │ ldrbteq r9, [r6], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ cd9d0 <__cxa_atexit@plt+0xc1578> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ cd9d4 <__cxa_atexit@plt+0xc157c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r9, [r6], #3308 @ 0xcec │ │ │ │ ldrbteq r9, [r6], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ cda00 <__cxa_atexit@plt+0xc15a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ cda04 <__cxa_atexit@plt+0xc15ac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r9, [r6], #3300 @ 0xce4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198011,16 +198011,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r2, #-1540] @ 0xfffff9fc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r2, #-1524] @ 0xfffffa0c │ │ │ │ ldrbteq r9, [r6], #3204 @ 0xc84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -198044,16 +198044,16 @@ │ │ │ │ ldr r7, [pc, #28] @ cdae0 <__cxa_atexit@plt+0xc1688> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strbeq r9, [r2, #-900] @ 0xfffffc7c │ │ │ │ - strbeq r9, [r2, #-816] @ 0xfffffcd0 │ │ │ │ + strbeq r9, [r2, #-884] @ 0xfffffc8c │ │ │ │ + strbeq r9, [r2, #-800] @ 0xfffffce0 │ │ │ │ ldrbteq r9, [r6], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cdb5c <__cxa_atexit@plt+0xc1704> │ │ │ │ @@ -198073,35 +198073,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r9, [r2, #-628] @ 0xfffffd8c │ │ │ │ + strbeq r9, [r2, #-612] @ 0xfffffd9c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ cdba0 <__cxa_atexit@plt+0xc1748> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198114,16 +198114,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r2, #-1128] @ 0xfffffb98 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r2, #-1112] @ 0xfffffba8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -198147,16 +198147,16 @@ │ │ │ │ ldr r7, [pc, #28] @ cdc7c <__cxa_atexit@plt+0xc1824> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r9, [r2, #-492] @ 0xfffffe14 │ │ │ │ - strbeq r9, [r2, #-408] @ 0xfffffe68 │ │ │ │ + strbeq r9, [r2, #-476] @ 0xfffffe24 │ │ │ │ + strbeq r9, [r2, #-392] @ 0xfffffe78 │ │ │ │ ldrbteq r9, [r6], #2724 @ 0xaa4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -198181,16 +198181,16 @@ │ │ │ │ ldr r7, [pc, #28] @ cdd04 <__cxa_atexit@plt+0xc18ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r9, [r2, #-356] @ 0xfffffe9c │ │ │ │ - strbeq r9, [r2, #-272] @ 0xfffffef0 │ │ │ │ + strbeq r9, [r2, #-340] @ 0xfffffeac │ │ │ │ + strbeq r9, [r2, #-256] @ 0xffffff00 │ │ │ │ ldrbteq r9, [r6], #2588 @ 0xa1c │ │ │ │ ldrbteq r9, [r6], #2556 @ 0x9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cdd4c <__cxa_atexit@plt+0xc18f4> │ │ │ │ @@ -198200,36 +198200,36 @@ │ │ │ │ ldr r2, [pc, #36] @ cdd58 <__cxa_atexit@plt+0xc1900> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ cdd5c <__cxa_atexit@plt+0xc1904> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2, #-104] @ 0xffffff98 │ │ │ │ - strbeq r9, [r2, #-880] @ 0xfffffc90 │ │ │ │ - strbeq r9, [r2, #-636] @ 0xfffffd84 │ │ │ │ + strbeq r9, [r2, #-88] @ 0xffffffa8 │ │ │ │ + strbeq r9, [r2, #-864] @ 0xfffffca0 │ │ │ │ + strbeq r9, [r2, #-620] @ 0xfffffd94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cdd94 <__cxa_atexit@plt+0xc193c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ cdd9c <__cxa_atexit@plt+0xc1944> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r2, #-12] │ │ │ │ + strbeq r8, [r2, #-4092] @ 0xfffff004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cde18 <__cxa_atexit@plt+0xc19c0> │ │ │ │ ldr r1, [pc, #100] @ cde24 <__cxa_atexit@plt+0xc19cc> │ │ │ │ @@ -198248,35 +198248,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r8, [r2, #-4024] @ 0xfffff048 │ │ │ │ + strbeq r8, [r2, #-4008] @ 0xfffff058 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ cde5c <__cxa_atexit@plt+0xc1a04> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198289,16 +198289,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r2, #-428] @ 0xfffffe54 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r2, #-412] @ 0xfffffe64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198321,16 +198321,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r8, [r2, #-3888] @ 0xfffff0d0 │ │ │ │ - strbeq r8, [r2, #-3800] @ 0xfffff128 │ │ │ │ + strbeq r8, [r2, #-3872] @ 0xfffff0e0 │ │ │ │ + strbeq r8, [r2, #-3784] @ 0xfffff138 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198397,20 +198397,20 @@ │ │ │ │ ldr r1, [pc, #36] @ ce06c <__cxa_atexit@plt+0xc1c14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [pc, #24] @ ce070 <__cxa_atexit@plt+0xc1c18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400748 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + b 40077c <__cxa_atexit@plt+0x3f4324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r2, #-3416] @ 0xfffff2a8 │ │ │ │ - strbeq r8, [r2, #-3436] @ 0xfffff294 │ │ │ │ - strbeq r9, [r2, #-48] @ 0xffffffd0 │ │ │ │ + strbeq r8, [r2, #-3400] @ 0xfffff2b8 │ │ │ │ + strbeq r8, [r2, #-3420] @ 0xfffff2a4 │ │ │ │ + strbeq r9, [r2, #-32] @ 0xffffffe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ce0ec <__cxa_atexit@plt+0xc1c94> │ │ │ │ ldr r1, [pc, #100] @ ce0f8 <__cxa_atexit@plt+0xc1ca0> │ │ │ │ @@ -198429,35 +198429,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r8, [r2, #-3300] @ 0xfffff31c │ │ │ │ + strbeq r8, [r2, #-3284] @ 0xfffff32c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ ce130 <__cxa_atexit@plt+0xc1cd8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198470,16 +198470,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r2, #-3800] @ 0xfffff128 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r2, #-3784] @ 0xfffff138 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198502,35 +198502,35 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r8, [r2, #-3164] @ 0xfffff3a4 │ │ │ │ - strbeq r8, [r2, #-3076] @ 0xfffff3fc │ │ │ │ + strbeq r8, [r2, #-3148] @ 0xfffff3b4 │ │ │ │ + strbeq r8, [r2, #-3060] @ 0xfffff40c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce23c <__cxa_atexit@plt+0xc1de4> │ │ │ │ ldr r7, [pc, #36] @ ce24c <__cxa_atexit@plt+0xc1df4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #28] @ ce250 <__cxa_atexit@plt+0xc1df8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ ce254 <__cxa_atexit@plt+0xc1dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r8, [r2, #-3672] @ 0xfffff1a8 │ │ │ │ + strbeq r8, [r2, #-3656] @ 0xfffff1b8 │ │ │ │ ldrbteq r9, [r6], #1260 @ 0x4ec │ │ │ │ ldrbteq r9, [r6], #1220 @ 0x4c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq ce288 <__cxa_atexit@plt+0xc1e30> │ │ │ │ @@ -198541,15 +198541,15 @@ │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b ce294 <__cxa_atexit@plt+0xc1e3c> │ │ │ │ ldr r3, [pc, #100] @ ce2f4 <__cxa_atexit@plt+0xc1e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, r3, #3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc ce2e4 <__cxa_atexit@plt+0xc1e8c> │ │ │ │ ldr r2, [pc, #68] @ ce2fc <__cxa_atexit@plt+0xc1ea4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #64] @ ce300 <__cxa_atexit@plt+0xc1ea8> │ │ │ │ @@ -198562,15 +198562,15 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r9, [r6], #1140 @ 0x474 │ │ │ │ ldrbteq r9, [r6], #1156 @ 0x484 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ ldrbteq r9, [r6], #1060 @ 0x424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -198587,42 +198587,42 @@ │ │ │ │ bhi ce364 <__cxa_atexit@plt+0xc1f0c> │ │ │ │ ldr r7, [pc, #56] @ ce37c <__cxa_atexit@plt+0xc1f24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #48] @ ce380 <__cxa_atexit@plt+0xc1f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ce378 <__cxa_atexit@plt+0xc1f20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r2, #-2664] @ 0xfffff598 │ │ │ │ + strbeq r8, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ ldrbteq r9, [r6], #964 @ 0x3c4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - strbeq r8, [r2, #-3388] @ 0xfffff2c4 │ │ │ │ + strbeq r8, [r2, #-3372] @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce3b8 <__cxa_atexit@plt+0xc1f60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ ce3c0 <__cxa_atexit@plt+0xc1f68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r2, #-2536] @ 0xfffff618 │ │ │ │ + strbeq r8, [r2, #-2520] @ 0xfffff628 │ │ │ │ ldrbteq r9, [r6], #780 @ 0x30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ce43c <__cxa_atexit@plt+0xc1fe4> │ │ │ │ @@ -198641,38 +198641,38 @@ │ │ │ │ ldr r9, [pc, #60] @ ce454 <__cxa_atexit@plt+0xc1ffc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r8, [r2, #-2452] @ 0xfffff66c │ │ │ │ + strbeq r8, [r2, #-2436] @ 0xfffff67c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r9, [r6], #704 @ 0x2c0 │ │ │ │ ldrbteq r9, [r6], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ce48c <__cxa_atexit@plt+0xc2034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ ce490 <__cxa_atexit@plt+0xc2038> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r9, [r6], #600 @ 0x258 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198686,16 +198686,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r2, #-2936] @ 0xfffff488 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r2, #-2920] @ 0xfffff498 │ │ │ │ ldrbteq r9, [r6], #484 @ 0x1e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -198703,15 +198703,15 @@ │ │ │ │ bcc ce528 <__cxa_atexit@plt+0xc20d0> │ │ │ │ ldr r2, [pc, #36] @ ce538 <__cxa_atexit@plt+0xc20e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ ldrbteq r9, [r6], #400 @ 0x190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -198785,15 +198785,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq r9, [r6], #256 @ 0x100 │ │ │ │ ldrbteq r9, [r6], #80 @ 0x50 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ ldrbteq r9, [r6], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -198822,15 +198822,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r8, [r6], #4004 @ 0xfa4 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ ldrbteq r8, [r6], #4032 @ 0xfc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -198852,38 +198852,38 @@ │ │ │ │ ldr r9, [pc, #60] @ ce7a0 <__cxa_atexit@plt+0xc2348> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r8, [r2, #-1608] @ 0xfffff9b8 │ │ │ │ + strbeq r8, [r2, #-1592] @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r8, [r6], #3956 @ 0xf74 │ │ │ │ ldrbteq r8, [r6], #3884 @ 0xf2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ce7d8 <__cxa_atexit@plt+0xc2380> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ ce7dc <__cxa_atexit@plt+0xc2384> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [r6], #3852 @ 0xf0c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198897,16 +198897,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r2, #-2092] @ 0xfffff7d4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r2, #-2076] @ 0xfffff7e4 │ │ │ │ ldrbteq r8, [r6], #3736 @ 0xe98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -198930,16 +198930,16 @@ │ │ │ │ ldr r7, [pc, #28] @ ce8b8 <__cxa_atexit@plt+0xc2460> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq r8, [r2, #-1452] @ 0xfffffa54 │ │ │ │ - strbeq r8, [r2, #-1368] @ 0xfffffaa8 │ │ │ │ + strbeq r8, [r2, #-1436] @ 0xfffffa64 │ │ │ │ + strbeq r8, [r2, #-1352] @ 0xfffffab8 │ │ │ │ ldrbteq r8, [r6], #3772 @ 0xebc │ │ │ │ ldrbteq r8, [r6], #3728 @ 0xe90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -198964,16 +198964,16 @@ │ │ │ │ ldr r7, [pc, #28] @ ce940 <__cxa_atexit@plt+0xc24e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq r8, [r2, #-1316] @ 0xfffffadc │ │ │ │ - strbeq r8, [r2, #-1232] @ 0xfffffb30 │ │ │ │ + strbeq r8, [r2, #-1300] @ 0xfffffaec │ │ │ │ + strbeq r8, [r2, #-1216] @ 0xfffffb40 │ │ │ │ ldrbteq r8, [r6], #3636 @ 0xe34 │ │ │ │ ldrbteq r8, [r6], #3448 @ 0xd78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -198993,38 +198993,38 @@ │ │ │ │ ldr r9, [pc, #60] @ ce9d4 <__cxa_atexit@plt+0xc257c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r8, [r2, #-1044] @ 0xfffffbec │ │ │ │ + strbeq r8, [r2, #-1028] @ 0xfffffbfc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r8, [r6], #3372 @ 0xd2c │ │ │ │ ldrbteq r8, [r6], #3300 @ 0xce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ cea0c <__cxa_atexit@plt+0xc25b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ cea10 <__cxa_atexit@plt+0xc25b8> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [r6], #3268 @ 0xcc4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199038,16 +199038,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r2, #-1528] @ 0xfffffa08 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r2, #-1512] @ 0xfffffa18 │ │ │ │ ldrbteq r8, [r6], #3152 @ 0xc50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -199071,16 +199071,16 @@ │ │ │ │ ldr r7, [pc, #28] @ ceaec <__cxa_atexit@plt+0xc2694> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq r8, [r2, #-888] @ 0xfffffc88 │ │ │ │ - strbeq r8, [r2, #-804] @ 0xfffffcdc │ │ │ │ + strbeq r8, [r2, #-872] @ 0xfffffc98 │ │ │ │ + strbeq r8, [r2, #-788] @ 0xfffffcec │ │ │ │ ldrbteq r8, [r6], #3224 @ 0xc98 │ │ │ │ ldrbteq r8, [r6], #3180 @ 0xc6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -199105,16 +199105,16 @@ │ │ │ │ ldr r7, [pc, #28] @ ceb74 <__cxa_atexit@plt+0xc271c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq r8, [r2, #-752] @ 0xfffffd10 │ │ │ │ - strbeq r8, [r2, #-668] @ 0xfffffd64 │ │ │ │ + strbeq r8, [r2, #-736] @ 0xfffffd20 │ │ │ │ + strbeq r8, [r2, #-652] @ 0xfffffd74 │ │ │ │ ldrbteq r8, [r6], #3088 @ 0xc10 │ │ │ │ ldrbteq r8, [r6], #2864 @ 0xb30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -199134,38 +199134,38 @@ │ │ │ │ ldr r9, [pc, #60] @ cec08 <__cxa_atexit@plt+0xc27b0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r8, [r2, #-480] @ 0xfffffe20 │ │ │ │ + strbeq r8, [r2, #-464] @ 0xfffffe30 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r8, [r6], #2788 @ 0xae4 │ │ │ │ ldrbteq r8, [r6], #2716 @ 0xa9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ cec40 <__cxa_atexit@plt+0xc27e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ cec44 <__cxa_atexit@plt+0xc27ec> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [r6], #2684 @ 0xa7c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199179,16 +199179,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r2, #-964] @ 0xfffffc3c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r2, #-948] @ 0xfffffc4c │ │ │ │ ldrbteq r8, [r6], #2568 @ 0xa08 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -199212,16 +199212,16 @@ │ │ │ │ ldr r7, [pc, #28] @ ced20 <__cxa_atexit@plt+0xc28c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq r8, [r2, #-324] @ 0xfffffebc │ │ │ │ - strbeq r8, [r2, #-240] @ 0xffffff10 │ │ │ │ + strbeq r8, [r2, #-308] @ 0xfffffecc │ │ │ │ + strbeq r8, [r2, #-224] @ 0xffffff20 │ │ │ │ ldrbteq r8, [r6], #2676 @ 0xa74 │ │ │ │ ldrbteq r8, [r6], #2632 @ 0xa48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -199246,16 +199246,16 @@ │ │ │ │ ldr r7, [pc, #28] @ ceda8 <__cxa_atexit@plt+0xc2950> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strbeq r8, [r2, #-188] @ 0xffffff44 │ │ │ │ - strbeq r8, [r2, #-104] @ 0xffffff98 │ │ │ │ + strbeq r8, [r2, #-172] @ 0xffffff54 │ │ │ │ + strbeq r8, [r2, #-88] @ 0xffffffa8 │ │ │ │ ldrbteq r8, [r6], #2540 @ 0x9ec │ │ │ │ ldrbteq r8, [r6], #2084 @ 0x824 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -199275,38 +199275,38 @@ │ │ │ │ ldr r9, [pc, #60] @ cee3c <__cxa_atexit@plt+0xc29e4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r7, [r2, #-4012] @ 0xfffff054 │ │ │ │ + strbeq r7, [r2, #-3996] @ 0xfffff064 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r8, [r6], #2008 @ 0x7d8 │ │ │ │ ldrbteq r8, [r6], #1936 @ 0x790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ cee74 <__cxa_atexit@plt+0xc2a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ cee78 <__cxa_atexit@plt+0xc2a20> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [r6], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199320,16 +199320,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r2, #-400] @ 0xfffffe70 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r2, #-384] @ 0xfffffe80 │ │ │ │ ldrbteq r8, [r6], #1788 @ 0x6fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -199353,16 +199353,16 @@ │ │ │ │ ldr r7, [pc, #28] @ cef54 <__cxa_atexit@plt+0xc2afc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq r7, [r2, #-3856] @ 0xfffff0f0 │ │ │ │ - strbeq r7, [r2, #-3772] @ 0xfffff144 │ │ │ │ + strbeq r7, [r2, #-3840] @ 0xfffff100 │ │ │ │ + strbeq r7, [r2, #-3756] @ 0xfffff154 │ │ │ │ ldrbteq r8, [r6], #2128 @ 0x850 │ │ │ │ ldrbteq r8, [r6], #1636 @ 0x664 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -199382,38 +199382,38 @@ │ │ │ │ ldr r9, [pc, #60] @ cefe8 <__cxa_atexit@plt+0xc2b90> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r7, [r2, #-3584] @ 0xfffff200 │ │ │ │ + strbeq r7, [r2, #-3568] @ 0xfffff210 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r8, [r6], #1560 @ 0x618 │ │ │ │ ldrbteq r8, [r6], #1488 @ 0x5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ cf020 <__cxa_atexit@plt+0xc2bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ cf024 <__cxa_atexit@plt+0xc2bcc> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r8, [r6], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -199427,16 +199427,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r2, #-4068] @ 0xfffff01c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r2, #-4052] @ 0xfffff02c │ │ │ │ ldrbteq r8, [r6], #1340 @ 0x53c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -199460,16 +199460,16 @@ │ │ │ │ ldr r7, [pc, #28] @ cf100 <__cxa_atexit@plt+0xc2ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strbeq r7, [r2, #-3428] @ 0xfffff29c │ │ │ │ - strbeq r7, [r2, #-3344] @ 0xfffff2f0 │ │ │ │ + strbeq r7, [r2, #-3412] @ 0xfffff2ac │ │ │ │ + strbeq r7, [r2, #-3328] @ 0xfffff300 │ │ │ │ ldrbteq r8, [r6], #1708 @ 0x6ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cf19c <__cxa_atexit@plt+0xc2d44> │ │ │ │ @@ -199498,29 +199498,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq r7, [r2, #-3168] @ 0xfffff3a0 │ │ │ │ + strbeq r7, [r2, #-3152] @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strbeq r7, [r2, #-3156] @ 0xfffff3ac │ │ │ │ - strbeq r7, [r2, #-3124] @ 0xfffff3cc │ │ │ │ + strbeq r7, [r2, #-3140] @ 0xfffff3bc │ │ │ │ + strbeq r7, [r2, #-3108] @ 0xfffff3dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cf224 <__cxa_atexit@plt+0xc2dcc> │ │ │ │ @@ -199534,21 +199534,21 @@ │ │ │ │ ldr r2, [pc, #44] @ cf238 <__cxa_atexit@plt+0xc2de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r7, [r2, #-3008] @ 0xfffff440 │ │ │ │ - strbeq r7, [r2, #-2976] @ 0xfffff460 │ │ │ │ + strbeq r7, [r2, #-2992] @ 0xfffff450 │ │ │ │ + strbeq r7, [r2, #-2960] @ 0xfffff470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cf288 <__cxa_atexit@plt+0xc2e30> │ │ │ │ @@ -199562,17 +199562,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r2, #-2900] @ 0xfffff4ac │ │ │ │ - strbeq r7, [r2, #-3524] @ 0xfffff23c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r2, #-2884] @ 0xfffff4bc │ │ │ │ + strbeq r7, [r2, #-3508] @ 0xfffff24c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -199595,16 +199595,16 @@ │ │ │ │ ldr r7, [pc, #28] @ cf31c <__cxa_atexit@plt+0xc2ec4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strbeq r7, [r2, #-2888] @ 0xfffff4b8 │ │ │ │ - strbeq r7, [r2, #-2804] @ 0xfffff50c │ │ │ │ + strbeq r7, [r2, #-2872] @ 0xfffff4c8 │ │ │ │ + strbeq r7, [r2, #-2788] @ 0xfffff51c │ │ │ │ ldrbteq r8, [r6], #1176 @ 0x498 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -199628,34 +199628,34 @@ │ │ │ │ ldr r7, [pc, #28] @ cf3a0 <__cxa_atexit@plt+0xc2f48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - strbeq r7, [r2, #-2756] @ 0xfffff53c │ │ │ │ - strbeq r7, [r2, #-2672] @ 0xfffff590 │ │ │ │ + strbeq r7, [r2, #-2740] @ 0xfffff54c │ │ │ │ + strbeq r7, [r2, #-2656] @ 0xfffff5a0 │ │ │ │ ldrbteq r8, [r6], #1044 @ 0x414 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf3dc <__cxa_atexit@plt+0xc2f84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ cf3e4 <__cxa_atexit@plt+0xc2f8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r2, #-2500] @ 0xfffff63c │ │ │ │ + strbeq r7, [r2, #-2484] @ 0xfffff64c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf464 <__cxa_atexit@plt+0xc300c> │ │ │ │ @@ -199678,27 +199678,27 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r7, [r7, #28] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r7 │ │ │ │ b cf474 <__cxa_atexit@plt+0xc301c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ cf484 <__cxa_atexit@plt+0xc302c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [r6], #804 @ 0x324 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r7, [r2, #-2752] @ 0xfffff540 │ │ │ │ + strbeq r7, [r2, #-2736] @ 0xfffff550 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne cf4f4 <__cxa_atexit@plt+0xc309c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -199718,21 +199718,21 @@ │ │ │ │ str r2, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r9, r5, #12 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ add r5, r5, #24 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r2, #-2992] @ 0xfffff450 │ │ │ │ - strbeq r7, [r2, #-2300] @ 0xfffff704 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r2, #-2976] @ 0xfffff460 │ │ │ │ + strbeq r7, [r2, #-2284] @ 0xfffff714 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf598 <__cxa_atexit@plt+0xc3140> │ │ │ │ @@ -199755,27 +199755,27 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r7, [r7, #28] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r7 │ │ │ │ b cf5a8 <__cxa_atexit@plt+0xc3150> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ cf5b8 <__cxa_atexit@plt+0xc3160> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [r6], #496 @ 0x1f0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strbeq r7, [r2, #-2444] @ 0xfffff674 │ │ │ │ + strbeq r7, [r2, #-2428] @ 0xfffff684 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cf640 <__cxa_atexit@plt+0xc31e8> │ │ │ │ ldr r1, [pc, #100] @ cf648 <__cxa_atexit@plt+0xc31f0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -199793,35 +199793,35 @@ │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r7, [r2, #-1940] @ 0xfffff86c │ │ │ │ + strbeq r7, [r2, #-1924] @ 0xfffff87c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ cf680 <__cxa_atexit@plt+0xc3228> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199834,16 +199834,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r2, #-2440] @ 0xfffff678 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r2, #-2424] @ 0xfffff688 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -199867,16 +199867,16 @@ │ │ │ │ ldr r7, [pc, #28] @ cf75c <__cxa_atexit@plt+0xc3304> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strbeq r7, [r2, #-1804] @ 0xfffff8f4 │ │ │ │ - strbeq r7, [r2, #-1720] @ 0xfffff948 │ │ │ │ + strbeq r7, [r2, #-1788] @ 0xfffff904 │ │ │ │ + strbeq r7, [r2, #-1704] @ 0xfffff958 │ │ │ │ ldrbteq r8, [r6], #104 @ 0x68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -199901,16 +199901,16 @@ │ │ │ │ ldr r7, [pc, #28] @ cf7e4 <__cxa_atexit@plt+0xc338c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strbeq r7, [r2, #-1668] @ 0xfffff97c │ │ │ │ - strbeq r7, [r2, #-1584] @ 0xfffff9d0 │ │ │ │ + strbeq r7, [r2, #-1652] @ 0xfffff98c │ │ │ │ + strbeq r7, [r2, #-1568] @ 0xfffff9e0 │ │ │ │ ldrbteq r7, [r6], #4064 @ 0xfe0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cf86c <__cxa_atexit@plt+0xc3414> │ │ │ │ @@ -199929,22 +199929,22 @@ │ │ │ │ bne cf860 <__cxa_atexit@plt+0xc3408> │ │ │ │ ldr r2, [pc, #68] @ cf880 <__cxa_atexit@plt+0xc3428> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #16] @ cf884 <__cxa_atexit@plt+0xc342c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrbteq r7, [r6], #3900 @ 0xf3c │ │ │ │ @@ -199958,17 +199958,17 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne cf8c4 <__cxa_atexit@plt+0xc346c> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ ldr r2, [pc, #20] @ cf8cc <__cxa_atexit@plt+0xc3474> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r8} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ cf914 <__cxa_atexit@plt+0xc34bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -199976,27 +199976,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq cf90c <__cxa_atexit@plt+0xc34b4> │ │ │ │ ldr r3, [pc, #28] @ cf918 <__cxa_atexit@plt+0xc34c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cf93c <__cxa_atexit@plt+0xc34e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ cf9a4 <__cxa_atexit@plt+0xc354c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -200008,15 +200008,15 @@ │ │ │ │ ble cf998 <__cxa_atexit@plt+0xc3540> │ │ │ │ ldr r3, [pc, #48] @ cf9a8 <__cxa_atexit@plt+0xc3550> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -200029,15 +200029,15 @@ │ │ │ │ ble cf9e0 <__cxa_atexit@plt+0xc3588> │ │ │ │ ldr r3, [pc, #32] @ cf9ec <__cxa_atexit@plt+0xc3594> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -200049,27 +200049,27 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq cfa30 <__cxa_atexit@plt+0xc35d8> │ │ │ │ ldr r3, [pc, #28] @ cfa3c <__cxa_atexit@plt+0xc35e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cfa60 <__cxa_atexit@plt+0xc3608> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r2, #20 │ │ │ │ cmp r3, r7 │ │ │ │ moveq r2, #4 │ │ │ │ @@ -200103,15 +200103,15 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r7, [pc, #16] @ cfb20 <__cxa_atexit@plt+0xc36c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ ldrbteq r7, [r6], #3232 @ 0xca0 │ │ │ │ @@ -200132,31 +200132,31 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq cfb7c <__cxa_atexit@plt+0xc3724> │ │ │ │ ldr r3, [pc, #44] @ cfb98 <__cxa_atexit@plt+0xc3740> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r7, [r2, #-576] @ 0xfffffdc0 │ │ │ │ + strbeq r7, [r2, #-560] @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ cfbbc <__cxa_atexit@plt+0xc3764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -200165,16 +200165,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r7, [r2, #-628] @ 0xfffffd8c │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r7, [r2, #-612] @ 0xfffffd9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -200193,15 +200193,15 @@ │ │ │ │ ldr r7, [pc, #24] @ cfc70 <__cxa_atexit@plt+0xc3818> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strbeq r7, [r2, #-408] @ 0xfffffe68 │ │ │ │ + strbeq r7, [r2, #-392] @ 0xfffffe78 │ │ │ │ ldrbteq r7, [r6], #2912 @ 0xb60 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -200221,15 +200221,15 @@ │ │ │ │ ldr r7, [pc, #24] @ cfce0 <__cxa_atexit@plt+0xc3888> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - strbeq r7, [r2, #-296] @ 0xfffffed8 │ │ │ │ + strbeq r7, [r2, #-280] @ 0xfffffee8 │ │ │ │ ldrbteq r7, [r6], #2800 @ 0xaf0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -200248,16 +200248,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ cfd50 <__cxa_atexit@plt+0xc38f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r2, #-496] @ 0xfffffe10 │ │ │ │ - strbeq r7, [r2, #-184] @ 0xffffff48 │ │ │ │ + strbeq r7, [r2, #-480] @ 0xfffffe20 │ │ │ │ + strbeq r7, [r2, #-168] @ 0xffffff58 │ │ │ │ ldrbteq r7, [r6], #2696 @ 0xa88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -200276,16 +200276,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ cfdc0 <__cxa_atexit@plt+0xc3968> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r2, #-384] @ 0xfffffe80 │ │ │ │ - strbeq r7, [r2, #-72] @ 0xffffffb8 │ │ │ │ + strbeq r7, [r2, #-368] @ 0xfffffe90 │ │ │ │ + strbeq r7, [r2, #-56] @ 0xffffffc8 │ │ │ │ ldrbteq r7, [r6], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfe70 <__cxa_atexit@plt+0xc3a18> │ │ │ │ ldr lr, [pc, #192] @ cfea0 <__cxa_atexit@plt+0xc3a48> │ │ │ │ @@ -200333,20 +200333,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r6, [r2, #-4000] @ 0xfffff060 │ │ │ │ + strbeq r6, [r2, #-3984] @ 0xfffff070 │ │ │ │ @ instruction: 0xffffd4c8 │ │ │ │ ldrbteq r7, [r6], #1836 @ 0x72c │ │ │ │ - strbeq r7, [r2, #-632] @ 0xfffffd88 │ │ │ │ + strbeq r7, [r2, #-616] @ 0xfffffd98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r5, r7, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi cff20 <__cxa_atexit@plt+0xc3ac8> │ │ │ │ @@ -200375,18 +200375,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffd408 │ │ │ │ ldrbteq r7, [r6], #1668 @ 0x684 │ │ │ │ - strbeq r7, [r2, #-440] @ 0xfffffe48 │ │ │ │ + strbeq r7, [r2, #-424] @ 0xfffffe58 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -200394,15 +200394,15 @@ │ │ │ │ ldr r7, [pc, #48] @ cffac <__cxa_atexit@plt+0xc3b54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #20] @ cffb0 <__cxa_atexit@plt+0xc3b58> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @@ -200418,15 +200418,15 @@ │ │ │ │ ldr r7, [pc, #48] @ d000c <__cxa_atexit@plt+0xc3bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #20] @ d0010 <__cxa_atexit@plt+0xc3bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @@ -200450,65 +200450,65 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ d0078 <__cxa_atexit@plt+0xc3c20> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r2, #-3544] @ 0xfffff228 │ │ │ │ - strbeq r6, [r2, #-3468] @ 0xfffff274 │ │ │ │ + strbeq r6, [r2, #-3528] @ 0xfffff238 │ │ │ │ + strbeq r6, [r2, #-3452] @ 0xfffff284 │ │ │ │ ldrbteq r7, [r6], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d00b0 <__cxa_atexit@plt+0xc3c58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d00b8 <__cxa_atexit@plt+0xc3c60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r2, #-3312] @ 0xfffff310 │ │ │ │ + strbeq r6, [r2, #-3296] @ 0xfffff320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d00f0 <__cxa_atexit@plt+0xc3c98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d00f8 <__cxa_atexit@plt+0xc3ca0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r2, #-3248] @ 0xfffff350 │ │ │ │ + strbeq r6, [r2, #-3232] @ 0xfffff360 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d0130 <__cxa_atexit@plt+0xc3cd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d0138 <__cxa_atexit@plt+0xc3ce0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r2, #-3184] @ 0xfffff390 │ │ │ │ + strbeq r6, [r2, #-3168] @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d0174 <__cxa_atexit@plt+0xc3d1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -200517,15 +200517,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b d0308 <__cxa_atexit@plt+0xc3eb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r2, #-3116] @ 0xfffff3d4 │ │ │ │ + strbeq r6, [r2, #-3100] @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d01c0 <__cxa_atexit@plt+0xc3d68> │ │ │ │ ldr r1, [pc, #44] @ d01c8 <__cxa_atexit@plt+0xc3d70> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -200533,19 +200533,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ d01cc <__cxa_atexit@plt+0xc3d74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r6, [r2, #-3044] @ 0xfffff41c │ │ │ │ + strbeq r6, [r2, #-3028] @ 0xfffff42c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -200571,24 +200571,24 @@ │ │ │ │ ldr r2, [pc, #60] @ d027c <__cxa_atexit@plt+0xc3e24> │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strbeq r6, [r2, #-2920] @ 0xfffff498 │ │ │ │ + strbeq r6, [r2, #-2904] @ 0xfffff4a8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -200607,15 +200607,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -200682,15 +200682,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ ldrbteq r7, [r6], #1000 @ 0x3e8 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -200739,15 +200739,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r7, [r6], #756 @ 0x2f4 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -200774,15 +200774,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strbeq r6, [r2, #-2124] @ 0xfffff7b4 │ │ │ │ + strbeq r6, [r2, #-2108] @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d05c4 <__cxa_atexit@plt+0xc416c> │ │ │ │ ldr r1, [pc, #44] @ d05cc <__cxa_atexit@plt+0xc4174> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -200790,19 +200790,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ d05d0 <__cxa_atexit@plt+0xc4178> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r6, [r2, #-2016] @ 0xfffff820 │ │ │ │ + strbeq r6, [r2, #-2000] @ 0xfffff830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -200818,15 +200818,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -200883,15 +200883,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrbteq r7, [r6], #188 @ 0xbc │ │ │ │ ldrbteq r7, [r6], #204 @ 0xcc │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -200932,15 +200932,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r6, [r6], #4080 @ 0xff0 │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -200958,20 +200958,20 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #32] @ d0874 <__cxa_atexit@plt+0xc441c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ add r9, r1, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r6, [r6], #3996 @ 0xf9c │ │ │ │ - strbeq r6, [r2, #-1340] @ 0xfffffac4 │ │ │ │ + strbeq r6, [r2, #-1324] @ 0xfffffad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #128] @ d0910 <__cxa_atexit@plt+0xc44b8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ @@ -201001,17 +201001,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r6, [r2, #-1992] @ 0xfffff838 │ │ │ │ + strbeq r6, [r2, #-1976] @ 0xfffff848 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d0964 <__cxa_atexit@plt+0xc450c> │ │ │ │ @@ -201025,34 +201025,34 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r2, #-1864] @ 0xfffff8b8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r2, #-1848] @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d09ac <__cxa_atexit@plt+0xc4554> │ │ │ │ ldr r2, [pc, #36] @ d09b4 <__cxa_atexit@plt+0xc455c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r5, [pc, #24] @ d09b8 <__cxa_atexit@plt+0xc4560> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + b 40054c <__cxa_atexit@plt+0x3f40f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r6, [r2, #-1048] @ 0xfffffbe8 │ │ │ │ + strbeq r6, [r2, #-1032] @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d09e4 <__cxa_atexit@plt+0xc458c> │ │ │ │ ldr r7, [pc, #96] @ d0a38 <__cxa_atexit@plt+0xc45e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -201075,18 +201075,18 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r2, #-992] @ 0xfffffc20 │ │ │ │ - strbeq r6, [r2, #-944] @ 0xfffffc50 │ │ │ │ - strbeq r6, [r2, #-944] @ 0xfffffc50 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r2, #-976] @ 0xfffffc30 │ │ │ │ + strbeq r6, [r2, #-928] @ 0xfffffc60 │ │ │ │ + strbeq r6, [r2, #-928] @ 0xfffffc60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d0ac4 <__cxa_atexit@plt+0xc466c> │ │ │ │ ldr r6, [pc, #124] @ d0ae0 <__cxa_atexit@plt+0xc4688> │ │ │ │ @@ -201106,28 +201106,28 @@ │ │ │ │ ldr r3, [pc, #76] @ d0ae8 <__cxa_atexit@plt+0xc4690> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq r6, [r2, #-800] @ 0xfffffce0 │ │ │ │ + strbeq r6, [r2, #-784] @ 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -201135,18 +201135,18 @@ │ │ │ │ ldr r3, [pc, #36] @ d0b34 <__cxa_atexit@plt+0xc46dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -201173,15 +201173,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - strbeq r6, [r2, #-1256] @ 0xfffffb18 │ │ │ │ + strbeq r6, [r2, #-1240] @ 0xfffffb28 │ │ │ │ ldrbteq r6, [r6], #3148 @ 0xc4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi d0c64 <__cxa_atexit@plt+0xc480c> │ │ │ │ @@ -201232,22 +201232,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strbeq r6, [r2, #-1096] @ 0xfffffbb8 │ │ │ │ + strbeq r6, [r2, #-1080] @ 0xfffffbc8 │ │ │ │ ldrbteq r6, [r6], #2932 @ 0xb74 │ │ │ │ ldrbteq r6, [r6], #2952 @ 0xb88 │ │ │ │ - strbeq r6, [r2, #-396] @ 0xfffffe74 │ │ │ │ + strbeq r6, [r2, #-380] @ 0xfffffe84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d0cfc <__cxa_atexit@plt+0xc48a4> │ │ │ │ @@ -201255,16 +201255,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - strbeq r6, [r2, #-232] @ 0xffffff18 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + strbeq r6, [r2, #-216] @ 0xffffff28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d0d84 <__cxa_atexit@plt+0xc492c> │ │ │ │ ldr r7, [pc, #136] @ d0db4 <__cxa_atexit@plt+0xc495c> │ │ │ │ @@ -201304,15 +201304,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrbteq r6, [r6], #2644 @ 0xa54 │ │ │ │ ldrbteq r6, [r6], #2668 @ 0xa6c │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - strbeq r6, [r2, #-788] @ 0xfffffcec │ │ │ │ + strbeq r6, [r2, #-772] @ 0xfffffcfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r6], #2812 @ 0xafc │ │ │ │ @@ -201324,19 +201324,19 @@ │ │ │ │ ldr r2, [pc, #32] @ d0e24 <__cxa_atexit@plt+0xc49cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ d0e28 <__cxa_atexit@plt+0xc49d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r2, #-3980] @ 0xfffff074 │ │ │ │ - strbeq r6, [r2, #-612] @ 0xfffffd9c │ │ │ │ + strbeq r5, [r2, #-3964] @ 0xfffff084 │ │ │ │ + strbeq r6, [r2, #-596] @ 0xfffffdac │ │ │ │ ldrbteq r6, [r6], #2752 @ 0xac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d0e98 <__cxa_atexit@plt+0xc4a40> │ │ │ │ @@ -201355,26 +201355,26 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #48] @ d0ec0 <__cxa_atexit@plt+0xc4a68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r5, [r2, #-3868] @ 0xfffff0e4 │ │ │ │ - strbeq r6, [r2, #-996] @ 0xfffffc1c │ │ │ │ + strbeq r5, [r2, #-3852] @ 0xfffff0f4 │ │ │ │ + strbeq r6, [r2, #-980] @ 0xfffffc2c │ │ │ │ ldrbteq r6, [r6], #2572 @ 0xa0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq d0f24 <__cxa_atexit@plt+0xc4acc> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -201573,22 +201573,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #40] @ d1214 <__cxa_atexit@plt+0xc4dbc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #32] @ d1218 <__cxa_atexit@plt+0xc4dc0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r2, #-3000] @ 0xfffff448 │ │ │ │ - strbeq r5, [r2, #-3776] @ 0xfffff140 │ │ │ │ - strbeq r6, [r2, #-344] @ 0xfffffea8 │ │ │ │ - strbeq r5, [r2, #-3524] @ 0xfffff23c │ │ │ │ + strbeq r5, [r2, #-2984] @ 0xfffff458 │ │ │ │ + strbeq r5, [r2, #-3760] @ 0xfffff150 │ │ │ │ + strbeq r6, [r2, #-328] @ 0xfffffeb8 │ │ │ │ + strbeq r5, [r2, #-3508] @ 0xfffff24c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d12a0 <__cxa_atexit@plt+0xc4e48> │ │ │ │ ldr lr, [pc, #112] @ d12ac <__cxa_atexit@plt+0xc4e54> │ │ │ │ @@ -201610,53 +201610,53 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r5, [r2, #-2868] @ 0xfffff4cc │ │ │ │ + strbeq r5, [r2, #-2852] @ 0xfffff4dc │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ d12e4 <__cxa_atexit@plt+0xc4e8c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d1308 <__cxa_atexit@plt+0xc4eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d132c <__cxa_atexit@plt+0xc4ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -201670,16 +201670,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r2, #-3292] @ 0xfffff324 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r2, #-3276] @ 0xfffff334 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -201704,34 +201704,34 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strbeq r5, [r2, #-2652] @ 0xfffff5a4 │ │ │ │ - strbeq r5, [r2, #-2556] @ 0xfffff604 │ │ │ │ + strbeq r5, [r2, #-2636] @ 0xfffff5b4 │ │ │ │ + strbeq r5, [r2, #-2540] @ 0xfffff614 │ │ │ │ ldrbteq r6, [r6], #1180 @ 0x49c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d1448 <__cxa_atexit@plt+0xc4ff0> │ │ │ │ ldr r2, [pc, #32] @ d1450 <__cxa_atexit@plt+0xc4ff8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #20] @ d1454 <__cxa_atexit@plt+0xc4ffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r2, #-2400] @ 0xfffff6a0 │ │ │ │ - strbeq r5, [r2, #-3276] @ 0xfffff334 │ │ │ │ + strbeq r5, [r2, #-2384] @ 0xfffff6b0 │ │ │ │ + strbeq r5, [r2, #-3260] @ 0xfffff344 │ │ │ │ ldrbteq r6, [r6], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d14a4 <__cxa_atexit@plt+0xc504c> │ │ │ │ @@ -201742,22 +201742,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #40] @ d14b8 <__cxa_atexit@plt+0xc5060> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #32] @ d14bc <__cxa_atexit@plt+0xc5064> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r2, #-2324] @ 0xfffff6ec │ │ │ │ - strbeq r5, [r2, #-3100] @ 0xfffff3e4 │ │ │ │ - strbeq r5, [r2, #-3764] @ 0xfffff14c │ │ │ │ - strbeq r5, [r2, #-2848] @ 0xfffff4e0 │ │ │ │ + strbeq r5, [r2, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq r5, [r2, #-3084] @ 0xfffff3f4 │ │ │ │ + strbeq r5, [r2, #-3748] @ 0xfffff15c │ │ │ │ + strbeq r5, [r2, #-2832] @ 0xfffff4f0 │ │ │ │ ldrbteq r6, [r6], #508 @ 0x1fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d1548 <__cxa_atexit@plt+0xc50f0> │ │ │ │ @@ -201780,57 +201780,57 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r5, [r2, #-2196] @ 0xfffff76c │ │ │ │ + strbeq r5, [r2, #-2180] @ 0xfffff77c │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq r6, [r6], #348 @ 0x15c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ d1590 <__cxa_atexit@plt+0xc5138> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r6, [r6], #296 @ 0x128 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ d15bc <__cxa_atexit@plt+0xc5164> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ d15c0 <__cxa_atexit@plt+0xc5168> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r6, [r6], #276 @ 0x114 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ d15e4 <__cxa_atexit@plt+0xc518c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -201844,16 +201844,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r2, #-2596] @ 0xfffff5dc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r2, #-2580] @ 0xfffff5ec │ │ │ │ ldrbteq r6, [r6], #120 @ 0x78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -201877,16 +201877,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - strbeq r5, [r2, #-1952] @ 0xfffff860 │ │ │ │ - strbeq r5, [r2, #-1860] @ 0xfffff8bc │ │ │ │ + strbeq r5, [r2, #-1936] @ 0xfffff870 │ │ │ │ + strbeq r5, [r2, #-1844] @ 0xfffff8cc │ │ │ │ ldrbteq r6, [r6], #468 @ 0x1d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d1710 <__cxa_atexit@plt+0xc52b8> │ │ │ │ @@ -201897,22 +201897,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #40] @ d1724 <__cxa_atexit@plt+0xc52cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #32] @ d1728 <__cxa_atexit@plt+0xc52d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r2, #-1704] @ 0xfffff958 │ │ │ │ - strbeq r5, [r2, #-2480] @ 0xfffff650 │ │ │ │ - strbeq r5, [r2, #-3144] @ 0xfffff3b8 │ │ │ │ - strbeq r5, [r2, #-2228] @ 0xfffff74c │ │ │ │ + strbeq r5, [r2, #-1688] @ 0xfffff968 │ │ │ │ + strbeq r5, [r2, #-2464] @ 0xfffff660 │ │ │ │ + strbeq r5, [r2, #-3128] @ 0xfffff3c8 │ │ │ │ + strbeq r5, [r2, #-2212] @ 0xfffff75c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d17a4 <__cxa_atexit@plt+0xc534c> │ │ │ │ ldr r1, [pc, #100] @ d17b0 <__cxa_atexit@plt+0xc5358> │ │ │ │ @@ -201931,35 +201931,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r5, [r2, #-1580] @ 0xfffff9d4 │ │ │ │ + strbeq r5, [r2, #-1564] @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ d17e8 <__cxa_atexit@plt+0xc5390> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -201972,16 +201972,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r2, #-2080] @ 0xfffff7e0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -202004,16 +202004,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r5, [r2, #-1444] @ 0xfffffa5c │ │ │ │ - strbeq r5, [r2, #-1356] @ 0xfffffab4 │ │ │ │ + strbeq r5, [r2, #-1428] @ 0xfffffa6c │ │ │ │ + strbeq r5, [r2, #-1340] @ 0xfffffac4 │ │ │ │ ldrbteq r5, [r6], #4036 @ 0xfc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d190c <__cxa_atexit@plt+0xc54b4> │ │ │ │ @@ -202024,22 +202024,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #40] @ d1920 <__cxa_atexit@plt+0xc54c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #32] @ d1924 <__cxa_atexit@plt+0xc54cc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r2, #-1196] @ 0xfffffb54 │ │ │ │ - strbeq r5, [r2, #-1972] @ 0xfffff84c │ │ │ │ - strbeq r5, [r2, #-2640] @ 0xfffff5b0 │ │ │ │ - strbeq r5, [r2, #-1720] @ 0xfffff948 │ │ │ │ + strbeq r5, [r2, #-1180] @ 0xfffffb64 │ │ │ │ + strbeq r5, [r2, #-1956] @ 0xfffff85c │ │ │ │ + strbeq r5, [r2, #-2624] @ 0xfffff5c0 │ │ │ │ + strbeq r5, [r2, #-1704] @ 0xfffff958 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d19a0 <__cxa_atexit@plt+0xc5548> │ │ │ │ ldr r1, [pc, #100] @ d19ac <__cxa_atexit@plt+0xc5554> │ │ │ │ @@ -202058,35 +202058,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r5, [r2, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq r5, [r2, #-1056] @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ d19e4 <__cxa_atexit@plt+0xc558c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -202099,16 +202099,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r2, #-1572] @ 0xfffff9dc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r2, #-1556] @ 0xfffff9ec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -202131,35 +202131,35 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r5, [r2, #-936] @ 0xfffffc58 │ │ │ │ - strbeq r5, [r2, #-848] @ 0xfffffcb0 │ │ │ │ + strbeq r5, [r2, #-920] @ 0xfffffc68 │ │ │ │ + strbeq r5, [r2, #-832] @ 0xfffffcc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d1af0 <__cxa_atexit@plt+0xc5698> │ │ │ │ ldr r7, [pc, #36] @ d1b00 <__cxa_atexit@plt+0xc56a8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ldr r7, [pc, #28] @ d1b04 <__cxa_atexit@plt+0xc56ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ d1b08 <__cxa_atexit@plt+0xc56b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r5, [r2, #-1224] @ 0xfffffb38 │ │ │ │ + strbeq r5, [r2, #-1208] @ 0xfffffb48 │ │ │ │ ldrbteq r5, [r6], #3628 @ 0xe2c │ │ │ │ ldrbteq r5, [r6], #3572 @ 0xdf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq d1b6c <__cxa_atexit@plt+0xc5714> │ │ │ │ @@ -202258,24 +202258,24 @@ │ │ │ │ mov r6, #20 │ │ │ │ b d1ca8 <__cxa_atexit@plt+0xc5850> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b d1ca8 <__cxa_atexit@plt+0xc5850> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffff250 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ @ instruction: 0xfffff5c8 │ │ │ │ - strbeq r5, [r2, #-1120] @ 0xfffffba0 │ │ │ │ - strbeq r5, [r2, #-724] @ 0xfffffd2c │ │ │ │ + strbeq r5, [r2, #-1104] @ 0xfffffbb0 │ │ │ │ + strbeq r5, [r2, #-708] @ 0xfffffd3c │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -202337,18 +202337,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r5, [r6], #3632 @ 0xe30 │ │ │ │ - strbeq r5, [r2, #-188] @ 0xffffff44 │ │ │ │ + strbeq r5, [r2, #-172] @ 0xffffff54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d1e34 <__cxa_atexit@plt+0xc59dc> │ │ │ │ @@ -202357,16 +202357,16 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r2, #-56] @ 0xffffffc8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r5, [r2, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d1e8c <__cxa_atexit@plt+0xc5a34> │ │ │ │ ldr r3, [pc, #56] @ d1e9c <__cxa_atexit@plt+0xc5a44> │ │ │ │ @@ -202437,32 +202437,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d1f80 <__cxa_atexit@plt+0xc5b28> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-3712] @ 0xfffff180 │ │ │ │ + strbeq r4, [r2, #-3696] @ 0xfffff190 │ │ │ │ ldrbteq r5, [r6], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d1fb8 <__cxa_atexit@plt+0xc5b60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d1fc0 <__cxa_atexit@plt+0xc5b68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-3560] @ 0xfffff218 │ │ │ │ + strbeq r4, [r2, #-3544] @ 0xfffff228 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -202474,15 +202474,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-3552] @ 0xfffff220 │ │ │ │ + strbeq r4, [r2, #-3536] @ 0xfffff230 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -202525,15 +202525,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d20e0 <__cxa_atexit@plt+0xc5c88> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq r4, [r2, #-3348] @ 0xfffff2ec │ │ │ │ ldrbteq r5, [r6], #2888 @ 0xb48 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -202550,175 +202550,175 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ d2148 <__cxa_atexit@plt+0xc5cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-3336] @ 0xfffff2f8 │ │ │ │ - strbeq r4, [r2, #-3260] @ 0xfffff344 │ │ │ │ + strbeq r4, [r2, #-3320] @ 0xfffff308 │ │ │ │ + strbeq r4, [r2, #-3244] @ 0xfffff354 │ │ │ │ ldrbteq r5, [r6], #2792 @ 0xae8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldrbteq r5, [r6], #2740 @ 0xab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi d21c8 <__cxa_atexit@plt+0xc5d70> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq d21c0 <__cxa_atexit@plt+0xc5d68> │ │ │ │ ldr r7, [pc, #56] @ d21d0 <__cxa_atexit@plt+0xc5d78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #44] @ d21d4 <__cxa_atexit@plt+0xc5d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #40] @ d21d8 <__cxa_atexit@plt+0xc5d80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #36] @ d21dc <__cxa_atexit@plt+0xc5d84> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-3044] @ 0xfffff41c │ │ │ │ - strbeq r4, [r2, #-3676] @ 0xfffff1a4 │ │ │ │ - strbeq r4, [r2, #-3672] @ 0xfffff1a8 │ │ │ │ - strbeq r4, [r2, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq r4, [r2, #-3028] @ 0xfffff42c │ │ │ │ + strbeq r4, [r2, #-3660] @ 0xfffff1b4 │ │ │ │ + strbeq r4, [r2, #-3656] @ 0xfffff1b8 │ │ │ │ + strbeq r4, [r2, #-3652] @ 0xfffff1bc │ │ │ │ ldrbteq r5, [r6], #2680 @ 0xa78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d2240 <__cxa_atexit@plt+0xc5de8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq d2238 <__cxa_atexit@plt+0xc5de0> │ │ │ │ ldr r7, [pc, #52] @ d2248 <__cxa_atexit@plt+0xc5df0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #48] @ d224c <__cxa_atexit@plt+0xc5df4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #32] @ d2250 <__cxa_atexit@plt+0xc5df8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r6], #2608 @ 0xa30 │ │ │ │ - strbeq r4, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ - strbeq r4, [r2, #-3568] @ 0xfffff210 │ │ │ │ + strbeq r4, [r2, #-2896] @ 0xfffff4b0 │ │ │ │ + strbeq r4, [r2, #-3552] @ 0xfffff220 │ │ │ │ ldrbteq r5, [r6], #2596 @ 0xa24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi d22b8 <__cxa_atexit@plt+0xc5e60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq d22b0 <__cxa_atexit@plt+0xc5e58> │ │ │ │ ldr r9, [pc, #56] @ d22c0 <__cxa_atexit@plt+0xc5e68> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [pc, #52] @ d22c4 <__cxa_atexit@plt+0xc5e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r7, [pc, #40] @ d22c8 <__cxa_atexit@plt+0xc5e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ d22cc <__cxa_atexit@plt+0xc5e74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r6], #2536 @ 0x9e8 │ │ │ │ - strbeq r4, [r2, #-2796] @ 0xfffff514 │ │ │ │ + strbeq r4, [r2, #-2780] @ 0xfffff524 │ │ │ │ + strbeq r4, [r2, #-3412] @ 0xfffff2ac │ │ │ │ strbeq r4, [r2, #-3428] @ 0xfffff29c │ │ │ │ - strbeq r4, [r2, #-3444] @ 0xfffff28c │ │ │ │ ldrbteq r5, [r6], #2508 @ 0x9cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi d2338 <__cxa_atexit@plt+0xc5ee0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq d2330 <__cxa_atexit@plt+0xc5ed8> │ │ │ │ ldr r7, [pc, #60] @ d2340 <__cxa_atexit@plt+0xc5ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #56] @ d2344 <__cxa_atexit@plt+0xc5eec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #52] @ d2348 <__cxa_atexit@plt+0xc5ef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #36] @ d234c <__cxa_atexit@plt+0xc5ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, sl │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r6], #2368 @ 0x940 │ │ │ │ ldrbteq r5, [r6], #2440 @ 0x988 │ │ │ │ - strbeq r4, [r2, #-2664] @ 0xfffff598 │ │ │ │ - strbeq r5, [r2, #-36] @ 0xffffffdc │ │ │ │ + strbeq r4, [r2, #-2648] @ 0xfffff5a8 │ │ │ │ + strbeq r5, [r2, #-20] @ 0xffffffec │ │ │ │ ldrbteq r5, [r6], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi d23b0 <__cxa_atexit@plt+0xc5f58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ beq d23a8 <__cxa_atexit@plt+0xc5f50> │ │ │ │ ldr r7, [pc, #52] @ d23b8 <__cxa_atexit@plt+0xc5f60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #48] @ d23bc <__cxa_atexit@plt+0xc5f64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #32] @ d23c0 <__cxa_atexit@plt+0xc5f68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r6], #2240 @ 0x8c0 │ │ │ │ - strbeq r4, [r2, #-2544] @ 0xfffff610 │ │ │ │ - strbeq r4, [r2, #-4016] @ 0xfffff050 │ │ │ │ + strbeq r4, [r2, #-2528] @ 0xfffff620 │ │ │ │ + strbeq r4, [r2, #-4000] @ 0xfffff060 │ │ │ │ ldrbteq r5, [r6], #2476 @ 0x9ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2410 <__cxa_atexit@plt+0xc5fb8> │ │ │ │ ldr r8, [pc, #52] @ d2418 <__cxa_atexit@plt+0xc5fc0> │ │ │ │ @@ -202729,21 +202729,21 @@ │ │ │ │ ldr r2, [pc, #40] @ d2420 <__cxa_atexit@plt+0xc5fc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #32] @ d2424 <__cxa_atexit@plt+0xc5fcc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r6], #2224 @ 0x8b0 │ │ │ │ - strbeq r4, [r2, #-2468] @ 0xfffff65c │ │ │ │ - strbeq r4, [r2, #-3244] @ 0xfffff354 │ │ │ │ - strbeq r4, [r2, #-3000] @ 0xfffff448 │ │ │ │ + strbeq r4, [r2, #-2452] @ 0xfffff66c │ │ │ │ + strbeq r4, [r2, #-3228] @ 0xfffff364 │ │ │ │ + strbeq r4, [r2, #-2984] @ 0xfffff458 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d24a0 <__cxa_atexit@plt+0xc6048> │ │ │ │ ldr r1, [pc, #100] @ d24ac <__cxa_atexit@plt+0xc6054> │ │ │ │ @@ -202762,35 +202762,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r4, [r2, #-2352] @ 0xfffff6d0 │ │ │ │ + strbeq r4, [r2, #-2336] @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ d24e4 <__cxa_atexit@plt+0xc608c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -202803,16 +202803,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r2, #-2852] @ 0xfffff4dc │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r2, #-2836] @ 0xfffff4ec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -202835,16 +202835,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r4, [r2, #-2216] @ 0xfffff758 │ │ │ │ - strbeq r4, [r2, #-2128] @ 0xfffff7b0 │ │ │ │ + strbeq r4, [r2, #-2200] @ 0xfffff768 │ │ │ │ + strbeq r4, [r2, #-2112] @ 0xfffff7c0 │ │ │ │ ldrbteq r5, [r6], #864 @ 0x360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2610 <__cxa_atexit@plt+0xc61b8> │ │ │ │ ldr r2, [pc, #80] @ d262c <__cxa_atexit@plt+0xc61d4> │ │ │ │ @@ -202857,42 +202857,42 @@ │ │ │ │ ldr r7, [pc, #60] @ d2634 <__cxa_atexit@plt+0xc61dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ d2638 <__cxa_atexit@plt+0xc61e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d2630 <__cxa_atexit@plt+0xc61d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-1972] @ 0xfffff84c │ │ │ │ + strbeq r4, [r2, #-1956] @ 0xfffff85c │ │ │ │ ldrbteq r5, [r6], #772 @ 0x304 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ - strbeq r4, [r2, #-2472] @ 0xfffff658 │ │ │ │ + strbeq r4, [r2, #-2456] @ 0xfffff668 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2670 <__cxa_atexit@plt+0xc6218> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d2678 <__cxa_atexit@plt+0xc6220> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-1840] @ 0xfffff8d0 │ │ │ │ + strbeq r4, [r2, #-1824] @ 0xfffff8e0 │ │ │ │ ldrbteq r4, [r6], #3884 @ 0xf2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2738 <__cxa_atexit@plt+0xc62e0> │ │ │ │ ldr r1, [pc, #164] @ d2740 <__cxa_atexit@plt+0xc62e8> │ │ │ │ @@ -202920,30 +202920,30 @@ │ │ │ │ ldr r9, [pc, #92] @ d2750 <__cxa_atexit@plt+0xc62f8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ sub r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strbeq r4, [r2, #-1756] @ 0xfffff924 │ │ │ │ + strbeq r4, [r2, #-1740] @ 0xfffff934 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r4, [r6], #3772 @ 0xebc │ │ │ │ ldrbteq r4, [r6], #3668 @ 0xe54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -202962,15 +202962,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #48] @ d27d8 <__cxa_atexit@plt+0xc6380> │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -202985,15 +202985,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d2814 <__cxa_atexit@plt+0xc63bc> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r4, [r6], #3500 @ 0xdac │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203007,16 +203007,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r2, #-2036] @ 0xfffff80c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r2, #-2020] @ 0xfffff81c │ │ │ │ ldrbteq r4, [r6], #3384 @ 0xd38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203026,15 +203026,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ ldrbteq r4, [r6], #3292 @ 0xcdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -203082,26 +203082,26 @@ │ │ │ │ ldr r7, [pc, #60] @ d29b8 <__cxa_atexit@plt+0xc6560> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ d29bc <__cxa_atexit@plt+0xc6564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d29b4 <__cxa_atexit@plt+0xc655c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq r4, [r2, #-1056] @ 0xfffffbe0 │ │ │ │ ldrbteq r5, [r6], #1000 @ 0x3e8 │ │ │ │ andeq r2, r0, r8, lsl r5 │ │ │ │ - strbeq r4, [r2, #-1572] @ 0xfffff9dc │ │ │ │ + strbeq r4, [r2, #-1556] @ 0xfffff9ec │ │ │ │ ldrbteq r5, [r6], #964 @ 0x3c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2a14 <__cxa_atexit@plt+0xc65bc> │ │ │ │ ldr r2, [pc, #80] @ d2a30 <__cxa_atexit@plt+0xc65d8> │ │ │ │ @@ -203114,58 +203114,58 @@ │ │ │ │ ldr r7, [pc, #60] @ d2a38 <__cxa_atexit@plt+0xc65e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ d2a3c <__cxa_atexit@plt+0xc65e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d2a34 <__cxa_atexit@plt+0xc65dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r4, [r2, #-928] @ 0xfffffc60 │ │ │ │ ldrbteq r5, [r6], #872 @ 0x368 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - strbeq r4, [r2, #-1444] @ 0xfffffa5c │ │ │ │ + strbeq r4, [r2, #-1428] @ 0xfffffa6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2a74 <__cxa_atexit@plt+0xc661c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d2a7c <__cxa_atexit@plt+0xc6624> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-812] @ 0xfffffcd4 │ │ │ │ + strbeq r4, [r2, #-796] @ 0xfffffce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2ab4 <__cxa_atexit@plt+0xc665c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d2abc <__cxa_atexit@plt+0xc6664> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r2, #-748] @ 0xfffffd14 │ │ │ │ + strbeq r4, [r2, #-732] @ 0xfffffd24 │ │ │ │ ldrbteq r4, [r6], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2b00 <__cxa_atexit@plt+0xc66a8> │ │ │ │ ldr r2, [pc, #40] @ d2b08 <__cxa_atexit@plt+0xc66b0> │ │ │ │ @@ -203173,19 +203173,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ d2b0c <__cxa_atexit@plt+0xc66b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r4, [r2, #-668] @ 0xfffffd64 │ │ │ │ + strbeq r4, [r2, #-652] @ 0xfffffd74 │ │ │ │ ldrbteq r4, [r6], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d2b64 <__cxa_atexit@plt+0xc670c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -203196,15 +203196,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ d2b6c <__cxa_atexit@plt+0xc6714> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r4, [r6], #2952 @ 0xb88 │ │ │ │ ldrbteq r4, [r6], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -203214,15 +203214,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d2ba8 <__cxa_atexit@plt+0xc6750> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r4, [r6], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203236,16 +203236,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r2, #-1120] @ 0xfffffba0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r2, #-1104] @ 0xfffffbb0 │ │ │ │ ldrbteq r4, [r6], #2764 @ 0xacc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203255,15 +203255,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ ldrbteq r4, [r6], #2672 @ 0xa70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -203316,21 +203316,21 @@ │ │ │ │ ldr r2, [pc, #40] @ d2d4c <__cxa_atexit@plt+0xc68f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #32] @ d2d50 <__cxa_atexit@plt+0xc68f8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r6], #3972 @ 0xf84 │ │ │ │ - strbeq r4, [r2, #-120] @ 0xffffff88 │ │ │ │ - strbeq r4, [r2, #-896] @ 0xfffffc80 │ │ │ │ - strbeq r4, [r2, #-652] @ 0xfffffd74 │ │ │ │ + strbeq r4, [r2, #-104] @ 0xffffff98 │ │ │ │ + strbeq r4, [r2, #-880] @ 0xfffffc90 │ │ │ │ + strbeq r4, [r2, #-636] @ 0xfffffd84 │ │ │ │ ldrbteq r4, [r6], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2da0 <__cxa_atexit@plt+0xc6948> │ │ │ │ ldr r8, [pc, #52] @ d2da8 <__cxa_atexit@plt+0xc6950> │ │ │ │ @@ -203341,21 +203341,21 @@ │ │ │ │ ldr r2, [pc, #40] @ d2db0 <__cxa_atexit@plt+0xc6958> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #32] @ d2db4 <__cxa_atexit@plt+0xc695c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r6], #3908 @ 0xf44 │ │ │ │ - strbeq r4, [r2, #-20] @ 0xffffffec │ │ │ │ - strbeq r4, [r2, #-796] @ 0xfffffce4 │ │ │ │ - strbeq r4, [r2, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq r4, [r2, #-4] │ │ │ │ + strbeq r4, [r2, #-780] @ 0xfffffcf4 │ │ │ │ + strbeq r4, [r2, #-536] @ 0xfffffde8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d2e30 <__cxa_atexit@plt+0xc69d8> │ │ │ │ ldr r1, [pc, #100] @ d2e3c <__cxa_atexit@plt+0xc69e4> │ │ │ │ @@ -203374,35 +203374,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r3, [r2, #-4000] @ 0xfffff060 │ │ │ │ + strbeq r3, [r2, #-3984] @ 0xfffff070 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ d2e74 <__cxa_atexit@plt+0xc6a1c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -203415,16 +203415,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r2, #-404] @ 0xfffffe6c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r4, [r2, #-388] @ 0xfffffe7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -203447,16 +203447,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r3, [r2, #-3864] @ 0xfffff0e8 │ │ │ │ - strbeq r3, [r2, #-3776] @ 0xfffff140 │ │ │ │ + strbeq r3, [r2, #-3848] @ 0xfffff0f8 │ │ │ │ + strbeq r3, [r2, #-3760] @ 0xfffff150 │ │ │ │ ldrbteq r4, [r6], #3596 @ 0xe0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d2f9c <__cxa_atexit@plt+0xc6b44> │ │ │ │ @@ -203473,15 +203473,15 @@ │ │ │ │ b d2fbc <__cxa_atexit@plt+0xc6b64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r3, [r2, #-3604] @ 0xfffff1ec │ │ │ │ + strbeq r3, [r2, #-3588] @ 0xfffff1fc │ │ │ │ ldrbteq r4, [r6], #3496 @ 0xda8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq d2ffc <__cxa_atexit@plt+0xc6ba4> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -203520,15 +203520,15 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r4, [r6], #1920 @ 0x780 │ │ │ │ ldrbteq r4, [r6], #1924 @ 0x784 │ │ │ │ ldrbteq r4, [r6], #1548 @ 0x60c │ │ │ │ ldrbteq r4, [r6], #1536 @ 0x600 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ ldrbteq r4, [r6], #3328 @ 0xd00 │ │ │ │ @@ -203547,58 +203547,58 @@ │ │ │ │ ldr r7, [pc, #60] @ d30fc <__cxa_atexit@plt+0xc6ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ d3100 <__cxa_atexit@plt+0xc6ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d30f8 <__cxa_atexit@plt+0xc6ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r2, #-3308] @ 0xfffff314 │ │ │ │ + strbeq r3, [r2, #-3292] @ 0xfffff324 │ │ │ │ ldrbteq r4, [r6], #3236 @ 0xca4 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - strbeq r3, [r2, #-3808] @ 0xfffff120 │ │ │ │ + strbeq r3, [r2, #-3792] @ 0xfffff130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3138 <__cxa_atexit@plt+0xc6ce0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d3140 <__cxa_atexit@plt+0xc6ce8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r2, #-3176] @ 0xfffff398 │ │ │ │ + strbeq r3, [r2, #-3160] @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3178 <__cxa_atexit@plt+0xc6d20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d3180 <__cxa_atexit@plt+0xc6d28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r2, #-3112] @ 0xfffff3d8 │ │ │ │ + strbeq r3, [r2, #-3096] @ 0xfffff3e8 │ │ │ │ ldrbteq r4, [r6], #1356 @ 0x54c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d3200 <__cxa_atexit@plt+0xc6da8> │ │ │ │ @@ -203618,47 +203618,47 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r3, [r2, #-3024] @ 0xfffff430 │ │ │ │ + strbeq r3, [r2, #-3008] @ 0xfffff440 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq r4, [r6], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ d3248 <__cxa_atexit@plt+0xc6df0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrbteq r4, [r6], #1156 @ 0x484 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ d3274 <__cxa_atexit@plt+0xc6e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ d3278 <__cxa_atexit@plt+0xc6e20> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r4, [r6], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203672,16 +203672,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r2, #-3472] @ 0xfffff270 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r2, #-3456] @ 0xfffff280 │ │ │ │ ldrbteq r4, [r6], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d3338 <__cxa_atexit@plt+0xc6ee0> │ │ │ │ @@ -203699,24 +203699,24 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ ldr r0, [pc, #56] @ d335c <__cxa_atexit@plt+0xc6f04> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strbeq r3, [r2, #-2692] @ 0xfffff57c │ │ │ │ + strbeq r3, [r2, #-2676] @ 0xfffff58c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r4, [r6], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d33b4 <__cxa_atexit@plt+0xc6f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -203728,15 +203728,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ d33bc <__cxa_atexit@plt+0xc6f64> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r4, [r6], #824 @ 0x338 │ │ │ │ ldrbteq r4, [r6], #784 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -203746,15 +203746,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d33f8 <__cxa_atexit@plt+0xc6fa0> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r4, [r6], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203768,16 +203768,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r2, #-3088] @ 0xfffff3f0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r2, #-3072] @ 0xfffff400 │ │ │ │ ldrbteq r4, [r6], #636 @ 0x27c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -203789,15 +203789,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ ldrbteq r4, [r6], #536 @ 0x218 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -203846,19 +203846,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ d3590 <__cxa_atexit@plt+0xc7138> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r6], #2084 @ 0x824 │ │ │ │ - strbeq r3, [r2, #-2080] @ 0xfffff7e0 │ │ │ │ + strbeq r3, [r2, #-2064] @ 0xfffff7f0 │ │ │ │ ldrbteq r4, [r6], #352 @ 0x160 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d35d4 <__cxa_atexit@plt+0xc717c> │ │ │ │ ldr r2, [pc, #40] @ d35dc <__cxa_atexit@plt+0xc7184> │ │ │ │ @@ -203870,15 +203870,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r6], #328 @ 0x148 │ │ │ │ - strbeq r3, [r2, #-1996] @ 0xfffff834 │ │ │ │ + strbeq r3, [r2, #-1980] @ 0xfffff844 │ │ │ │ ldrbteq r4, [r6], #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d365c <__cxa_atexit@plt+0xc7204> │ │ │ │ @@ -203897,38 +203897,38 @@ │ │ │ │ ldr r9, [pc, #60] @ d3674 <__cxa_atexit@plt+0xc721c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r3, [r2, #-1908] @ 0xfffff88c │ │ │ │ + strbeq r3, [r2, #-1892] @ 0xfffff89c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r3, [r6], #4048 @ 0xfd0 │ │ │ │ ldrbteq r3, [r6], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d36ac <__cxa_atexit@plt+0xc7254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d36b0 <__cxa_atexit@plt+0xc7258> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r3, [r6], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -203942,16 +203942,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r2, #-2392] @ 0xfffff6a8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r2, #-2376] @ 0xfffff6b8 │ │ │ │ ldrbteq r3, [r6], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d376c <__cxa_atexit@plt+0xc7314> │ │ │ │ @@ -203968,24 +203968,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r1, [pc, #56] @ d3790 <__cxa_atexit@plt+0xc7338> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r3, [r2, #-1612] @ 0xfffff9b4 │ │ │ │ + strbeq r3, [r2, #-1596] @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r3, [r6], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d37e8 <__cxa_atexit@plt+0xc7390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -203997,15 +203997,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ d37f0 <__cxa_atexit@plt+0xc7398> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r3, [r6], #3656 @ 0xe48 │ │ │ │ ldrbteq r3, [r6], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204015,15 +204015,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d382c <__cxa_atexit@plt+0xc73d4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r3, [r6], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -204037,16 +204037,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r2, #-2012] @ 0xfffff824 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r2, #-1996] @ 0xfffff834 │ │ │ │ ldrbteq r3, [r6], #3584 @ 0xe00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -204070,16 +204070,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strbeq r3, [r2, #-1372] @ 0xfffffaa4 │ │ │ │ - strbeq r3, [r2, #-1284] @ 0xfffffafc │ │ │ │ + strbeq r3, [r2, #-1356] @ 0xfffffab4 │ │ │ │ + strbeq r3, [r2, #-1268] @ 0xfffffb0c │ │ │ │ ldrbteq r4, [r6], #1064 @ 0x428 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -204120,26 +204120,26 @@ │ │ │ │ ldr r7, [pc, #60] @ d39f0 <__cxa_atexit@plt+0xc7598> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ d39f4 <__cxa_atexit@plt+0xc759c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d39ec <__cxa_atexit@plt+0xc7594> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r2, #-1016] @ 0xfffffc08 │ │ │ │ + strbeq r3, [r2, #-1000] @ 0xfffffc18 │ │ │ │ ldrbteq r4, [r6], #944 @ 0x3b0 │ │ │ │ andeq r1, r0, r0, ror #9 │ │ │ │ - strbeq r3, [r2, #-1516] @ 0xfffffa14 │ │ │ │ + strbeq r3, [r2, #-1500] @ 0xfffffa24 │ │ │ │ ldrbteq r3, [r6], #3876 @ 0xf24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3a4c <__cxa_atexit@plt+0xc75f4> │ │ │ │ ldr r2, [pc, #80] @ d3a68 <__cxa_atexit@plt+0xc7610> │ │ │ │ @@ -204152,26 +204152,26 @@ │ │ │ │ ldr r7, [pc, #60] @ d3a70 <__cxa_atexit@plt+0xc7618> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ d3a74 <__cxa_atexit@plt+0xc761c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d3a6c <__cxa_atexit@plt+0xc7614> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r2, #-888] @ 0xfffffc88 │ │ │ │ + strbeq r3, [r2, #-872] @ 0xfffffc98 │ │ │ │ ldrbteq r3, [r6], #3784 @ 0xec8 │ │ │ │ @ instruction: 0xffffe0e0 │ │ │ │ - strbeq r3, [r2, #-1388] @ 0xfffffa94 │ │ │ │ + strbeq r3, [r2, #-1372] @ 0xfffffaa4 │ │ │ │ ldrbteq r4, [r6], #780 @ 0x30c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3acc <__cxa_atexit@plt+0xc7674> │ │ │ │ ldr r2, [pc, #80] @ d3ae8 <__cxa_atexit@plt+0xc7690> │ │ │ │ @@ -204184,74 +204184,74 @@ │ │ │ │ ldr r7, [pc, #60] @ d3af0 <__cxa_atexit@plt+0xc7698> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ d3af4 <__cxa_atexit@plt+0xc769c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d3aec <__cxa_atexit@plt+0xc7694> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r2, #-760] @ 0xfffffd08 │ │ │ │ + strbeq r3, [r2, #-744] @ 0xfffffd18 │ │ │ │ ldrbteq r4, [r6], #688 @ 0x2b0 │ │ │ │ andeq r1, r0, r0, ror #7 │ │ │ │ - strbeq r3, [r2, #-1260] @ 0xfffffb14 │ │ │ │ + strbeq r3, [r2, #-1244] @ 0xfffffb24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3b2c <__cxa_atexit@plt+0xc76d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d3b34 <__cxa_atexit@plt+0xc76dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r2, #-628] @ 0xfffffd8c │ │ │ │ + strbeq r3, [r2, #-612] @ 0xfffffd9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3b6c <__cxa_atexit@plt+0xc7714> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d3b74 <__cxa_atexit@plt+0xc771c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r2, #-564] @ 0xfffffdcc │ │ │ │ + strbeq r3, [r2, #-548] @ 0xfffffddc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3bac <__cxa_atexit@plt+0xc7754> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d3bb4 <__cxa_atexit@plt+0xc775c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r2, #-500] @ 0xfffffe0c │ │ │ │ + strbeq r3, [r2, #-484] @ 0xfffffe1c │ │ │ │ ldrbteq r3, [r6], #2840 @ 0xb18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3bf8 <__cxa_atexit@plt+0xc77a0> │ │ │ │ ldr r2, [pc, #40] @ d3c00 <__cxa_atexit@plt+0xc77a8> │ │ │ │ @@ -204259,19 +204259,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ d3c04 <__cxa_atexit@plt+0xc77ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r3, [r2, #-420] @ 0xfffffe5c │ │ │ │ + strbeq r3, [r2, #-404] @ 0xfffffe6c │ │ │ │ ldrbteq r3, [r6], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d3c5c <__cxa_atexit@plt+0xc7804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ @@ -204282,15 +204282,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ d3c64 <__cxa_atexit@plt+0xc780c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r3, [r6], #2704 @ 0xa90 │ │ │ │ ldrbteq r3, [r6], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204300,15 +204300,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d3ca0 <__cxa_atexit@plt+0xc7848> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r3, [r6], #2632 @ 0xa48 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -204322,16 +204322,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r2, #-872] @ 0xfffffc98 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r2, #-856] @ 0xfffffca8 │ │ │ │ ldrbteq r3, [r6], #2520 @ 0x9d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d3d60 <__cxa_atexit@plt+0xc7908> │ │ │ │ @@ -204349,24 +204349,24 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ ldr r0, [pc, #56] @ d3d84 <__cxa_atexit@plt+0xc792c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strbeq r3, [r2, #-92] @ 0xffffffa4 │ │ │ │ + strbeq r3, [r2, #-76] @ 0xffffffb4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r3, [r6], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d3ddc <__cxa_atexit@plt+0xc7984> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -204378,15 +204378,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ d3de4 <__cxa_atexit@plt+0xc798c> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r3, [r6], #2320 @ 0x910 │ │ │ │ ldrbteq r3, [r6], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204396,15 +204396,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d3e20 <__cxa_atexit@plt+0xc79c8> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r3, [r6], #2248 @ 0x8c8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -204418,16 +204418,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r2, #-488] @ 0xfffffe18 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r3, [r2, #-472] @ 0xfffffe28 │ │ │ │ ldrbteq r3, [r6], #2132 @ 0x854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -204439,15 +204439,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ ldrbteq r3, [r6], #2032 @ 0x7f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -204510,42 +204510,42 @@ │ │ │ │ ldr r7, [pc, #60] @ d4008 <__cxa_atexit@plt+0xc7bb0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r7, [pc, #48] @ d400c <__cxa_atexit@plt+0xc7bb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ d4004 <__cxa_atexit@plt+0xc7bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r2, #-3552] @ 0xfffff220 │ │ │ │ + strbeq r2, [r2, #-3536] @ 0xfffff230 │ │ │ │ ldrbteq r3, [r6], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ - strbeq r2, [r2, #-4052] @ 0xfffff02c │ │ │ │ + strbeq r2, [r2, #-4036] @ 0xfffff03c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4044 <__cxa_atexit@plt+0xc7bec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d404c <__cxa_atexit@plt+0xc7bf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r2, [r2, #-3420] @ 0xfffff2a4 │ │ │ │ + strbeq r2, [r2, #-3404] @ 0xfffff2b4 │ │ │ │ ldrbteq r3, [r6], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d40c8 <__cxa_atexit@plt+0xc7c70> │ │ │ │ @@ -204564,38 +204564,38 @@ │ │ │ │ ldr r9, [pc, #60] @ d40e0 <__cxa_atexit@plt+0xc7c88> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r2, [r2, #-3336] @ 0xfffff2f8 │ │ │ │ + strbeq r2, [r2, #-3320] @ 0xfffff308 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r3, [r6], #1380 @ 0x564 │ │ │ │ ldrbteq r3, [r6], #1308 @ 0x51c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d4118 <__cxa_atexit@plt+0xc7cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d411c <__cxa_atexit@plt+0xc7cc4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r3, [r6], #1276 @ 0x4fc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -204609,16 +204609,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r2, #-3820] @ 0xfffff114 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r2, #-3804] @ 0xfffff124 │ │ │ │ ldrbteq r3, [r6], #1300 @ 0x514 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d41d8 <__cxa_atexit@plt+0xc7d80> │ │ │ │ @@ -204635,24 +204635,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r1, [pc, #56] @ d41fc <__cxa_atexit@plt+0xc7da4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r2, [r2, #-3040] @ 0xfffff420 │ │ │ │ + strbeq r2, [r2, #-3024] @ 0xfffff430 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r3, [r6], #1044 @ 0x414 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d4254 <__cxa_atexit@plt+0xc7dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -204664,15 +204664,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ d425c <__cxa_atexit@plt+0xc7e04> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r3, [r6], #988 @ 0x3dc │ │ │ │ ldrbteq r3, [r6], #948 @ 0x3b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204682,15 +204682,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d4298 <__cxa_atexit@plt+0xc7e40> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r3, [r6], #916 @ 0x394 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -204704,16 +204704,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r2, #-3440] @ 0xfffff290 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r2, #-3424] @ 0xfffff2a0 │ │ │ │ ldrbteq r3, [r6], #916 @ 0x394 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -204737,16 +204737,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strbeq r2, [r2, #-2800] @ 0xfffff510 │ │ │ │ - strbeq r2, [r2, #-2712] @ 0xfffff568 │ │ │ │ + strbeq r2, [r2, #-2784] @ 0xfffff520 │ │ │ │ + strbeq r2, [r2, #-2696] @ 0xfffff578 │ │ │ │ ldrbteq r3, [r6], #784 @ 0x310 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -204781,19 +204781,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ d442c <__cxa_atexit@plt+0xc7fd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r3, [r6], #2440 @ 0x988 │ │ │ │ - strbeq r2, [r2, #-2436] @ 0xfffff67c │ │ │ │ + strbeq r2, [r2, #-2420] @ 0xfffff68c │ │ │ │ ldrbteq r3, [r6], #708 @ 0x2c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4470 <__cxa_atexit@plt+0xc8018> │ │ │ │ ldr r2, [pc, #40] @ d4478 <__cxa_atexit@plt+0xc8020> │ │ │ │ @@ -204805,15 +204805,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r3, [r6], #684 @ 0x2ac │ │ │ │ - strbeq r2, [r2, #-2352] @ 0xfffff6d0 │ │ │ │ + strbeq r2, [r2, #-2336] @ 0xfffff6e0 │ │ │ │ ldrbteq r3, [r6], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d44f8 <__cxa_atexit@plt+0xc80a0> │ │ │ │ @@ -204832,38 +204832,38 @@ │ │ │ │ ldr r9, [pc, #60] @ d4510 <__cxa_atexit@plt+0xc80b8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r2, [r2, #-2264] @ 0xfffff728 │ │ │ │ + strbeq r2, [r2, #-2248] @ 0xfffff738 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r3, [r6], #348 @ 0x15c │ │ │ │ ldrbteq r3, [r6], #276 @ 0x114 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d4548 <__cxa_atexit@plt+0xc80f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d454c <__cxa_atexit@plt+0xc80f4> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r3, [r6], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -204877,16 +204877,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r2, #-2748] @ 0xfffff544 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r2, #-2732] @ 0xfffff554 │ │ │ │ ldrbteq r3, [r6], #1904 @ 0x770 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d4608 <__cxa_atexit@plt+0xc81b0> │ │ │ │ @@ -204903,24 +204903,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r1, [pc, #56] @ d462c <__cxa_atexit@plt+0xc81d4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r2, [r2, #-1968] @ 0xfffff850 │ │ │ │ + strbeq r2, [r2, #-1952] @ 0xfffff860 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r3, [r6], #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d4684 <__cxa_atexit@plt+0xc822c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -204932,15 +204932,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ d468c <__cxa_atexit@plt+0xc8234> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r2, [r6], #4052 @ 0xfd4 │ │ │ │ ldrbteq r2, [r6], #4012 @ 0xfac │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204950,15 +204950,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d46c8 <__cxa_atexit@plt+0xc8270> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r2, [r6], #3980 @ 0xf8c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -204972,16 +204972,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r2, #-2368] @ 0xfffff6c0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r2, #-2352] @ 0xfffff6d0 │ │ │ │ ldrbteq r3, [r6], #1520 @ 0x5f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -205005,16 +205005,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strbeq r2, [r2, #-1728] @ 0xfffff940 │ │ │ │ - strbeq r2, [r2, #-1640] @ 0xfffff998 │ │ │ │ + strbeq r2, [r2, #-1712] @ 0xfffff950 │ │ │ │ + strbeq r2, [r2, #-1624] @ 0xfffff9a8 │ │ │ │ ldrbteq r3, [r6], #1404 @ 0x57c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -205049,19 +205049,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ d485c <__cxa_atexit@plt+0xc8404> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r3, [r6], #1368 @ 0x558 │ │ │ │ - strbeq r2, [r2, #-1364] @ 0xfffffaac │ │ │ │ + strbeq r2, [r2, #-1348] @ 0xfffffabc │ │ │ │ ldrbteq r2, [r6], #3732 @ 0xe94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d48a0 <__cxa_atexit@plt+0xc8448> │ │ │ │ ldr r2, [pc, #40] @ d48a8 <__cxa_atexit@plt+0xc8450> │ │ │ │ @@ -205073,15 +205073,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b d0654 <__cxa_atexit@plt+0xc41fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r2, [r6], #3708 @ 0xe7c │ │ │ │ - strbeq r2, [r2, #-1280] @ 0xfffffb00 │ │ │ │ + strbeq r2, [r2, #-1264] @ 0xfffffb10 │ │ │ │ ldrbteq r2, [r6], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d4928 <__cxa_atexit@plt+0xc84d0> │ │ │ │ @@ -205100,38 +205100,38 @@ │ │ │ │ ldr r9, [pc, #60] @ d4940 <__cxa_atexit@plt+0xc84e8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r2, [r2, #-1192] @ 0xfffffb58 │ │ │ │ + strbeq r2, [r2, #-1176] @ 0xfffffb68 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrbteq r2, [r6], #3412 @ 0xd54 │ │ │ │ ldrbteq r2, [r6], #3340 @ 0xd0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ d4978 <__cxa_atexit@plt+0xc8520> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d497c <__cxa_atexit@plt+0xc8524> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r2, [r6], #3308 @ 0xcec │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205145,16 +205145,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r2, #-1676] @ 0xfffff974 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r2, #-1660] @ 0xfffff984 │ │ │ │ ldrbteq r3, [r6], #800 @ 0x320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi d4a38 <__cxa_atexit@plt+0xc85e0> │ │ │ │ @@ -205171,24 +205171,24 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r1, [pc, #56] @ d4a5c <__cxa_atexit@plt+0xc8604> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strbeq r2, [r2, #-896] @ 0xfffffc80 │ │ │ │ + strbeq r2, [r2, #-880] @ 0xfffffc90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrbteq r2, [r6], #2996 @ 0xbb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ d4ab4 <__cxa_atexit@plt+0xc865c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -205200,15 +205200,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #28] @ d4abc <__cxa_atexit@plt+0xc8664> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbteq r2, [r6], #2940 @ 0xb7c │ │ │ │ ldrbteq r2, [r6], #2900 @ 0xb54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -205218,15 +205218,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [pc, #16] @ d4af8 <__cxa_atexit@plt+0xc86a0> │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r2, [r6], #2868 @ 0xb34 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205240,16 +205240,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r2, #-1296] @ 0xfffffaf0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r2, #-1280] @ 0xfffffb00 │ │ │ │ ldrbteq r3, [r6], #416 @ 0x1a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -205273,16 +205273,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strbeq r2, [r2, #-656] @ 0xfffffd70 │ │ │ │ - strbeq r2, [r2, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq r2, [r2, #-640] @ 0xfffffd80 │ │ │ │ + strbeq r2, [r2, #-552] @ 0xfffffdd8 │ │ │ │ ldrbteq r3, [r6], #300 @ 0x12c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -205321,21 +205321,21 @@ │ │ │ │ ldr r2, [pc, #40] @ d4ca0 <__cxa_atexit@plt+0xc8848> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #32] @ d4ca4 <__cxa_atexit@plt+0xc884c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r3, [r6], #116 @ 0x74 │ │ │ │ - strbeq r2, [r2, #-292] @ 0xfffffedc │ │ │ │ - strbeq r2, [r2, #-1068] @ 0xfffffbd4 │ │ │ │ - strbeq r2, [r2, #-824] @ 0xfffffcc8 │ │ │ │ + strbeq r2, [r2, #-276] @ 0xfffffeec │ │ │ │ + strbeq r2, [r2, #-1052] @ 0xfffffbe4 │ │ │ │ + strbeq r2, [r2, #-808] @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d4d20 <__cxa_atexit@plt+0xc88c8> │ │ │ │ ldr r1, [pc, #100] @ d4d2c <__cxa_atexit@plt+0xc88d4> │ │ │ │ @@ -205354,35 +205354,35 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r2, [r2, #-176] @ 0xffffff50 │ │ │ │ + strbeq r2, [r2, #-160] @ 0xffffff60 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #16] @ d4d64 <__cxa_atexit@plt+0xc890c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205395,16 +205395,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r2, #-676] @ 0xfffffd5c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r2, #-660] @ 0xfffffd6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205427,35 +205427,35 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strbeq r2, [r2, #-40] @ 0xffffffd8 │ │ │ │ - strbeq r1, [r2, #-4048] @ 0xfffff030 │ │ │ │ + strbeq r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ + strbeq r1, [r2, #-4032] @ 0xfffff040 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4e70 <__cxa_atexit@plt+0xc8a18> │ │ │ │ ldr r7, [pc, #36] @ d4e80 <__cxa_atexit@plt+0xc8a28> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ldr r7, [pc, #28] @ d4e84 <__cxa_atexit@plt+0xc8a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r7, [pc, #16] @ d4e88 <__cxa_atexit@plt+0xc8a30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r2, [r2, #-328] @ 0xfffffeb8 │ │ │ │ + strbeq r2, [r2, #-312] @ 0xfffffec8 │ │ │ │ ldrbteq r2, [r6], #3860 @ 0xf14 │ │ │ │ ldrbteq r2, [r6], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -205656,15 +205656,15 @@ │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b d51c0 <__cxa_atexit@plt+0xc8d68> │ │ │ │ mov r6, #24 │ │ │ │ b d51c0 <__cxa_atexit@plt+0xc8d68> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ @ instruction: 0xffffd254 │ │ │ │ @ instruction: 0xffffd3c0 │ │ │ │ @ instruction: 0xffffd6a4 │ │ │ │ @ instruction: 0xffffd9ac │ │ │ │ @ instruction: 0xffffd954 │ │ │ │ @ instruction: 0xffffdc6c │ │ │ │ @ instruction: 0xffffd9c4 │ │ │ │ @@ -205702,64 +205702,64 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d5284 <__cxa_atexit@plt+0xc8e2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-2940] @ 0xfffff484 │ │ │ │ + strbeq r1, [r2, #-2924] @ 0xfffff494 │ │ │ │ ldrbteq r2, [r6], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d52bc <__cxa_atexit@plt+0xc8e64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d52c4 <__cxa_atexit@plt+0xc8e6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-2788] @ 0xfffff51c │ │ │ │ + strbeq r1, [r2, #-2772] @ 0xfffff52c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d52fc <__cxa_atexit@plt+0xc8ea4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d5304 <__cxa_atexit@plt+0xc8eac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-2724] @ 0xfffff55c │ │ │ │ + strbeq r1, [r2, #-2708] @ 0xfffff56c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d533c <__cxa_atexit@plt+0xc8ee4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d5344 <__cxa_atexit@plt+0xc8eec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-2660] @ 0xfffff59c │ │ │ │ + strbeq r1, [r2, #-2644] @ 0xfffff5ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d539c <__cxa_atexit@plt+0xc8f44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -205772,24 +205772,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [pc, #48] @ d53bc <__cxa_atexit@plt+0xc8f64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-2584] @ 0xfffff5e8 │ │ │ │ - strbeq r1, [r2, #-2928] @ 0xfffff490 │ │ │ │ + strbeq r1, [r2, #-2568] @ 0xfffff5f8 │ │ │ │ + strbeq r1, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d5448 <__cxa_atexit@plt+0xc8ff0> │ │ │ │ @@ -205811,49 +205811,49 @@ │ │ │ │ ldr r3, [pc, #80] @ d5470 <__cxa_atexit@plt+0xc9018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strbeq r1, [r2, #-2460] @ 0xfffff664 │ │ │ │ - strbeq r1, [r2, #-3152] @ 0xfffff3b0 │ │ │ │ + strbeq r1, [r2, #-2444] @ 0xfffff674 │ │ │ │ + strbeq r1, [r2, #-3136] @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc d54b0 <__cxa_atexit@plt+0xc9058> │ │ │ │ ldr r3, [pc, #36] @ d54bc <__cxa_atexit@plt+0xc9064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r2, #-3032] @ 0xfffff428 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r1, [r2, #-3016] @ 0xfffff438 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205892,16 +205892,16 @@ │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strbeq r1, [r2, #-2248] @ 0xfffff738 │ │ │ │ - strbeq r1, [r2, #-2520] @ 0xfffff628 │ │ │ │ + strbeq r1, [r2, #-2232] @ 0xfffff748 │ │ │ │ + strbeq r1, [r2, #-2504] @ 0xfffff638 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -205942,34 +205942,34 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d564c <__cxa_atexit@plt+0xc91f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-1884] @ 0xfffff8a4 │ │ │ │ + strbeq r1, [r2, #-1868] @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5684 <__cxa_atexit@plt+0xc922c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d568c <__cxa_atexit@plt+0xc9234> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-1820] @ 0xfffff8e4 │ │ │ │ + strbeq r1, [r2, #-1804] @ 0xfffff8f4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov lr, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -205998,62 +205998,62 @@ │ │ │ │ ldr r0, [pc, #76] @ d5758 <__cxa_atexit@plt+0xc9300> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r7, [pc, #68] @ d575c <__cxa_atexit@plt+0xc9304> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, lr │ │ │ │ - b 4009d8 <__cxa_atexit@plt+0x3f4580> │ │ │ │ + b 4009d4 <__cxa_atexit@plt+0x3f457c> │ │ │ │ mov r6, r2 │ │ │ │ b d5734 <__cxa_atexit@plt+0xc92dc> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ d5748 <__cxa_atexit@plt+0xc92f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ ldrbteq r2, [r6], #1668 @ 0x684 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strbeq r1, [r2, #-3156] @ 0xfffff3ac │ │ │ │ - strbeq r1, [r2, #-3148] @ 0xfffff3b4 │ │ │ │ strbeq r1, [r2, #-3140] @ 0xfffff3bc │ │ │ │ + strbeq r1, [r2, #-3132] @ 0xfffff3c4 │ │ │ │ + strbeq r1, [r2, #-3124] @ 0xfffff3cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5794 <__cxa_atexit@plt+0xc933c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d579c <__cxa_atexit@plt+0xc9344> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-1548] @ 0xfffff9f4 │ │ │ │ + strbeq r1, [r2, #-1532] @ 0xfffffa04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d57d4 <__cxa_atexit@plt+0xc937c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d57dc <__cxa_atexit@plt+0xc9384> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-1484] @ 0xfffffa34 │ │ │ │ + strbeq r1, [r2, #-1468] @ 0xfffffa44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5820 <__cxa_atexit@plt+0xc93c8> │ │ │ │ ldr r1, [pc, #44] @ d5828 <__cxa_atexit@plt+0xc93d0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -206061,19 +206061,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ d582c <__cxa_atexit@plt+0xc93d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r1, [r2, #-1412] @ 0xfffffa7c │ │ │ │ + strbeq r1, [r2, #-1396] @ 0xfffffa8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -206089,15 +206089,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -206144,50 +206144,50 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d5974 <__cxa_atexit@plt+0xc951c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-1076] @ 0xfffffbcc │ │ │ │ + strbeq r1, [r2, #-1060] @ 0xfffffbdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d59ac <__cxa_atexit@plt+0xc9554> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d59b4 <__cxa_atexit@plt+0xc955c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-1012] @ 0xfffffc0c │ │ │ │ + strbeq r1, [r2, #-996] @ 0xfffffc1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d59ec <__cxa_atexit@plt+0xc9594> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d59f4 <__cxa_atexit@plt+0xc959c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-948] @ 0xfffffc4c │ │ │ │ + strbeq r1, [r2, #-932] @ 0xfffffc5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5a5c <__cxa_atexit@plt+0xc9604> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -206204,25 +206204,25 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #52] @ d5a80 <__cxa_atexit@plt+0xc9628> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strbeq r1, [r2, #-860] @ 0xfffffca4 │ │ │ │ - strbeq r1, [r2, #-1200] @ 0xfffffb50 │ │ │ │ + strbeq r1, [r2, #-844] @ 0xfffffcb4 │ │ │ │ + strbeq r1, [r2, #-1184] @ 0xfffffb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -206262,16 +206262,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strbeq r1, [r2, #-764] @ 0xfffffd04 │ │ │ │ - strbeq r1, [r2, #-1388] @ 0xfffffa94 │ │ │ │ + strbeq r1, [r2, #-748] @ 0xfffffd14 │ │ │ │ + strbeq r1, [r2, #-1372] @ 0xfffffaa4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -206312,18 +206312,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d5c14 <__cxa_atexit@plt+0xc97bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-404] @ 0xfffffe6c │ │ │ │ + strbeq r1, [r2, #-388] @ 0xfffffe7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5c58 <__cxa_atexit@plt+0xc9800> │ │ │ │ ldr r1, [pc, #44] @ d5c60 <__cxa_atexit@plt+0xc9808> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -206331,19 +206331,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ d5c64 <__cxa_atexit@plt+0xc980c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r1, [r2, #-332] @ 0xfffffeb4 │ │ │ │ + strbeq r1, [r2, #-316] @ 0xfffffec4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -206370,15 +206370,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strbeq r1, [r2, #-272] @ 0xfffffef0 │ │ │ │ + strbeq r1, [r2, #-256] @ 0xffffff00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -206412,34 +206412,34 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d5da4 <__cxa_atexit@plt+0xc994c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r2, #-4] │ │ │ │ + strbeq r0, [r2, #-4084] @ 0xfffff00c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5ddc <__cxa_atexit@plt+0xc9984> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d5de4 <__cxa_atexit@plt+0xc998c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2, #-4036] @ 0xfffff03c │ │ │ │ + strbeq r0, [r2, #-4020] @ 0xfffff04c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -206458,22 +206458,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, sl │ │ │ │ str r7, [r8, #28]! │ │ │ │ ldr r7, [pc, #36] @ d5e6c <__cxa_atexit@plt+0xc9a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [sl, #16]! │ │ │ │ mov r7, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 4006d4 <__cxa_atexit@plt+0x3f427c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strbeq r1, [r2, #-568] @ 0xfffffdc8 │ │ │ │ - strbeq r1, [r2, #-180] @ 0xffffff4c │ │ │ │ + strbeq r1, [r2, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq r1, [r2, #-164] @ 0xffffff5c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -206509,34 +206509,34 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d5f28 <__cxa_atexit@plt+0xc9ad0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2, #-3712] @ 0xfffff180 │ │ │ │ + strbeq r0, [r2, #-3696] @ 0xfffff190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5f60 <__cxa_atexit@plt+0xc9b08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d5f68 <__cxa_atexit@plt+0xc9b10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2, #-3648] @ 0xfffff1c0 │ │ │ │ + strbeq r0, [r2, #-3632] @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5fac <__cxa_atexit@plt+0xc9b54> │ │ │ │ ldr r1, [pc, #44] @ d5fb4 <__cxa_atexit@plt+0xc9b5c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -206544,19 +206544,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ d5fb8 <__cxa_atexit@plt+0xc9b60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r0, [r2, #-3576] @ 0xfffff208 │ │ │ │ + strbeq r0, [r2, #-3560] @ 0xfffff218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -206572,15 +206572,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -206744,18 +206744,18 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d62d4 <__cxa_atexit@plt+0xc9e7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2, #-2772] @ 0xfffff52c │ │ │ │ + strbeq r0, [r2, #-2756] @ 0xfffff53c │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d6388 <__cxa_atexit@plt+0xc9f30> │ │ │ │ @@ -206787,29 +206787,29 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r7, r8, lr} │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r7, [pc, #48] @ d63b0 <__cxa_atexit@plt+0xc9f58> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2, #-2696] @ 0xfffff578 │ │ │ │ + strbeq r0, [r2, #-2680] @ 0xfffff588 │ │ │ │ ldrbteq r1, [r6], #1104 @ 0x450 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -206821,19 +206821,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ d640c <__cxa_atexit@plt+0xc9fb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r0, [r2, #-2468] @ 0xfffff65c │ │ │ │ + strbeq r0, [r2, #-2452] @ 0xfffff66c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -206849,15 +206849,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -207058,15 +207058,15 @@ │ │ │ │ beq d67c4 <__cxa_atexit@plt+0xca36c> │ │ │ │ ldr r3, [pc, #72] @ d67e8 <__cxa_atexit@plt+0xca390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -207091,29 +207091,29 @@ │ │ │ │ beq d6838 <__cxa_atexit@plt+0xca3e0> │ │ │ │ ldr r3, [pc, #32] @ d6844 <__cxa_atexit@plt+0xca3ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq r0, [r6], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ d6870 <__cxa_atexit@plt+0xca418> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + b 400774 <__cxa_atexit@plt+0x3f431c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r0, [r6], #3804 @ 0xedc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #32] @ d68ac <__cxa_atexit@plt+0xca454> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -207122,15 +207122,15 @@ │ │ │ │ ldr r0, [pc, #20] @ d68b0 <__cxa_atexit@plt+0xca458> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r5, {r0, r2} │ │ │ │ sub r8, r1, r7 │ │ │ │ add r9, r3, #2 │ │ │ │ b d6540 <__cxa_atexit@plt+0xca0e8> │ │ │ │ ldrbteq r0, [r6], #3788 @ 0xecc │ │ │ │ - strbeq r0, [r2, #-1304] @ 0xfffffae8 │ │ │ │ + strbeq r0, [r2, #-1288] @ 0xfffffaf8 │ │ │ │ ldrbteq r1, [r6], #1336 @ 0x538 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b d6750 <__cxa_atexit@plt+0xca2f8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -207140,34 +207140,34 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d6904 <__cxa_atexit@plt+0xca4ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2, #-1188] @ 0xfffffb5c │ │ │ │ + strbeq r0, [r2, #-1172] @ 0xfffffb6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d693c <__cxa_atexit@plt+0xca4e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ d6944 <__cxa_atexit@plt+0xca4ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2, #-1124] @ 0xfffffb9c │ │ │ │ + strbeq r0, [r2, #-1108] @ 0xfffffbac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d699c <__cxa_atexit@plt+0xca544> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -207180,24 +207180,24 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r2, [pc, #48] @ d69bc <__cxa_atexit@plt+0xca564> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r2, #-1048] @ 0xfffffbe8 │ │ │ │ - strbeq r0, [r2, #-1764] @ 0xfffff91c │ │ │ │ + strbeq r0, [r2, #-1032] @ 0xfffffbf8 │ │ │ │ + strbeq r0, [r2, #-1748] @ 0xfffff92c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -207230,16 +207230,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - strbeq r0, [r2, #-988] @ 0xfffffc24 │ │ │ │ - strbeq r0, [r2, #-1252] @ 0xfffffb1c │ │ │ │ + strbeq r0, [r2, #-972] @ 0xfffffc34 │ │ │ │ + strbeq r0, [r2, #-1236] @ 0xfffffb2c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -207309,19 +207309,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ ldrbteq r1, [r6], #768 @ 0x300 │ │ │ │ - strbeq r0, [r2, #-1260] @ 0xfffffb14 │ │ │ │ + strbeq r0, [r2, #-1244] @ 0xfffffb24 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #96] @ d6c24 <__cxa_atexit@plt+0xca7cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ @@ -207342,17 +207342,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strbeq r0, [r2, #-1084] @ 0xfffffbc4 │ │ │ │ + strbeq r0, [r2, #-1068] @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6c70 <__cxa_atexit@plt+0xca818> │ │ │ │ @@ -207364,16 +207364,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r2, #-992] @ 0xfffffc20 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r2, #-976] @ 0xfffffc30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d6ce8 <__cxa_atexit@plt+0xca890> │ │ │ │ ldr r3, [pc, #112] @ d6d10 <__cxa_atexit@plt+0xca8b8> │ │ │ │ @@ -207401,18 +207401,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrbteq r1, [r6], #408 @ 0x198 │ │ │ │ - strbeq r0, [r2, #-1008] @ 0xfffffc10 │ │ │ │ + strbeq r0, [r2, #-992] @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6d50 <__cxa_atexit@plt+0xca8f8> │ │ │ │ @@ -207420,587312 +207420,584979 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r2, #-884] @ 0xfffffc8c │ │ │ │ - ldrteq r9, [lr], #3088 @ 0xc10 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r2, #-868] @ 0xfffffc9c │ │ │ │ + ldrteq r9, [lr], #3600 @ 0xe10 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrteq r9, [lr], #3158 @ 0xc56 │ │ │ │ + ldrteq r9, [lr], #3670 @ 0xe56 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d6e30 <__cxa_atexit@plt+0xca9d8> │ │ │ │ - mov r2, r5 │ │ │ │ - and r7, r8, #3 │ │ │ │ - str r8, [r2, #-4]! │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d6e1c <__cxa_atexit@plt+0xca9c4> │ │ │ │ - ldr r7, [pc, #124] @ d6e40 <__cxa_atexit@plt+0xca9e8> │ │ │ │ + bhi d6e20 <__cxa_atexit@plt+0xca9c8> │ │ │ │ + ldr r7, [pc, #148] @ d6e44 <__cxa_atexit@plt+0xca9ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r8, [r8, #6] │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d6e04 <__cxa_atexit@plt+0xca9ac> │ │ │ │ + ldr r2, [pc, #132] @ d6e48 <__cxa_atexit@plt+0xca9f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq d6e08 <__cxa_atexit@plt+0xca9b0> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq d6dc8 <__cxa_atexit@plt+0xca970> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne d6e18 <__cxa_atexit@plt+0xca9c0> │ │ │ │ - ldr r7, [pc, #84] @ d6e48 <__cxa_atexit@plt+0xca9f0> │ │ │ │ + beq d6e14 <__cxa_atexit@plt+0xca9bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d6e30 <__cxa_atexit@plt+0xca9d8> │ │ │ │ + ldr r3, [pc, #100] @ d6e50 <__cxa_atexit@plt+0xca9f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - str r8, [r2] │ │ │ │ - bx r0 │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r7, [pc, #32] @ d6e44 <__cxa_atexit@plt+0xca9ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d6e4c <__cxa_atexit@plt+0xca9f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ d6e4c <__cxa_atexit@plt+0xca9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strbeq pc, [r1, #-4080] @ 0xfffff010 @ │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrbteq r1, [r6], #80 @ 0x50 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r1, [r6], #100 @ 0x64 │ │ │ │ + strbeq r0, [r2, #-1380] @ 0xfffffa9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #144] @ d6ef4 <__cxa_atexit@plt+0xcaa9c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r1, [r3] │ │ │ │ - beq d6ec0 <__cxa_atexit@plt+0xcaa68> │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne d6ee0 <__cxa_atexit@plt+0xcaa88> │ │ │ │ - ldr r2, [pc, #112] @ d6ef8 <__cxa_atexit@plt+0xcaaa0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #84] @ d6ebc <__cxa_atexit@plt+0xcaa64> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r2, #3 │ │ │ │ - beq d6ecc <__cxa_atexit@plt+0xcaa74> │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq d6e8c <__cxa_atexit@plt+0xcaa34> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne d6edc <__cxa_atexit@plt+0xcaa84> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d6ea4 <__cxa_atexit@plt+0xcaa4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d6eac <__cxa_atexit@plt+0xcaa54> │ │ │ │ + ldr r1, [pc, #48] @ d6ec0 <__cxa_atexit@plt+0xcaa68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r3, r7} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + strbeq r0, [r2, #-1216] @ 0xfffffb40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6f04 <__cxa_atexit@plt+0xcaaac> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ d6f10 <__cxa_atexit@plt+0xcaab8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r2, #-1124] @ 0xfffffb9c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d6fb8 <__cxa_atexit@plt+0xcab60> │ │ │ │ + ldr r7, [pc, #168] @ d6fdc <__cxa_atexit@plt+0xcab84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d6f9c <__cxa_atexit@plt+0xcab44> │ │ │ │ + ldr r2, [pc, #152] @ d6fe0 <__cxa_atexit@plt+0xcab88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d6fac <__cxa_atexit@plt+0xcab54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d6fc8 <__cxa_atexit@plt+0xcab70> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #112] @ d6fe8 <__cxa_atexit@plt+0xcab90> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r3] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #20] @ d6efc <__cxa_atexit@plt+0xcaaa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #36] @ d6fe4 <__cxa_atexit@plt+0xcab8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - strbeq pc, [r1, #-3884] @ 0xfffff0d4 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + ldrbteq r0, [r6], #3792 @ 0xed0 │ │ │ │ + strbeq r0, [r2, #-988] @ 0xfffffc24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne d6f78 <__cxa_atexit@plt+0xcab20> │ │ │ │ - ldr r2, [pc, #108] @ d6f8c <__cxa_atexit@plt+0xcab34> │ │ │ │ - mov r3, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #112] @ d7070 <__cxa_atexit@plt+0xcac18> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r2, #3 │ │ │ │ - beq d6f60 <__cxa_atexit@plt+0xcab08> │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq d6f28 <__cxa_atexit@plt+0xcaad0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne d6f74 <__cxa_atexit@plt+0xcab1c> │ │ │ │ - ldr r3, [pc, #64] @ d6f94 <__cxa_atexit@plt+0xcab3c> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7058 <__cxa_atexit@plt+0xcac00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d7060 <__cxa_atexit@plt+0xcac08> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #68] @ d7074 <__cxa_atexit@plt+0xcac1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq r0, [r2, #-804] @ 0xfffffcdc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d70c0 <__cxa_atexit@plt+0xcac68> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #44] @ d70cc <__cxa_atexit@plt+0xcac74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r0, [r2, #-692] @ 0xfffffd4c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7134 <__cxa_atexit@plt+0xcacdc> │ │ │ │ + ldr r2, [pc, #80] @ d713c <__cxa_atexit@plt+0xcace4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ d7140 <__cxa_atexit@plt+0xcace8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7128 <__cxa_atexit@plt+0xcacd0> │ │ │ │ + ldr r3, [pc, #48] @ d7144 <__cxa_atexit@plt+0xcacec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ d6f90 <__cxa_atexit@plt+0xcab38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - strbeq pc, [r1, #-3732] @ 0xfffff16c @ │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + strbeq pc, [r1, #-3208] @ 0xfffff378 @ │ │ │ │ + strbeq pc, [r1, #-3220] @ 0xfffff36c @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d716c <__cxa_atexit@plt+0xcad14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + strbeq pc, [r1, #-3152] @ 0xfffff3b0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6fd8 <__cxa_atexit@plt+0xcab80> │ │ │ │ - ldr r3, [pc, #48] @ d6fe8 <__cxa_atexit@plt+0xcab90> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d71d0 <__cxa_atexit@plt+0xcad78> │ │ │ │ + ldr r3, [pc, #80] @ d71e8 <__cxa_atexit@plt+0xcad90> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq d6fc8 <__cxa_atexit@plt+0xcab70> │ │ │ │ - b d6d9c <__cxa_atexit@plt+0xca944> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #76] @ d71ec <__cxa_atexit@plt+0xcad94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #25 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #56] @ d71f0 <__cxa_atexit@plt+0xcad98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d6fec <__cxa_atexit@plt+0xcab94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ d71f4 <__cxa_atexit@plt+0xcad9c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrbteq r0, [r6], #3756 @ 0xeac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + strbeq pc, [r1, #-4024] @ 0xfffff048 @ │ │ │ │ + strbeq pc, [r1, #-3044] @ 0xfffff41c @ │ │ │ │ + ldrbteq r0, [r6], #3268 @ 0xcc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d7258 <__cxa_atexit@plt+0xcae00> │ │ │ │ + ldr lr, [pc, #76] @ d7264 <__cxa_atexit@plt+0xcae0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #64] @ d7268 <__cxa_atexit@plt+0xcae10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d724c <__cxa_atexit@plt+0xcadf4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + strbeq pc, [r1, #-2904] @ 0xfffff4a8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b d6d9c <__cxa_atexit@plt+0xca944> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ d7024 <__cxa_atexit@plt+0xcabcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d72ec <__cxa_atexit@plt+0xcae94> │ │ │ │ + ldr r3, [pc, #84] @ d7304 <__cxa_atexit@plt+0xcaeac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ d7308 <__cxa_atexit@plt+0xcaeb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #25 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #60] @ d730c <__cxa_atexit@plt+0xcaeb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r1, #-3440] @ 0xfffff290 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d70c4 <__cxa_atexit@plt+0xcac6c> │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [pc, #176] @ d7100 <__cxa_atexit@plt+0xcaca8> │ │ │ │ - add r8, r3, #1 │ │ │ │ - sub r3, r2, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - bhi d70d0 <__cxa_atexit@plt+0xcac78> │ │ │ │ - ldrb r7, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq d70bc <__cxa_atexit@plt+0xcac64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r2, #-20] @ 0xffffffec │ │ │ │ - str r9, [r2, #-16] │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc d70e0 <__cxa_atexit@plt+0xcac88> │ │ │ │ - ldr r7, [pc, #120] @ d710c <__cxa_atexit@plt+0xcacb4> │ │ │ │ - ldr r3, [pc, #120] @ d7110 <__cxa_atexit@plt+0xcacb8> │ │ │ │ + ldr r7, [pc, #28] @ d7310 <__cxa_atexit@plt+0xcaeb8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strbeq pc, [r1, #-3744] @ 0xfffff160 @ │ │ │ │ + strbeq pc, [r1, #-2764] @ 0xfffff534 @ │ │ │ │ + ldrbteq r0, [r6], #2988 @ 0xbac │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ d7338 <__cxa_atexit@plt+0xcaee0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - mov r7, r9 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq r0, [r6], #2928 @ 0xb70 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d736c <__cxa_atexit@plt+0xcaf14> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ d7374 <__cxa_atexit@plt+0xcaf1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 4009dc <__cxa_atexit@plt+0x3f4584> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ d7108 <__cxa_atexit@plt+0xcacb0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + strbeq pc, [r1, #-2592] @ 0xfffff5e0 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d73dc <__cxa_atexit@plt+0xcaf84> │ │ │ │ + ldr r3, [pc, #84] @ d73f4 <__cxa_atexit@plt+0xcaf9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ d73f8 <__cxa_atexit@plt+0xcafa0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #25 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #60] @ d73fc <__cxa_atexit@plt+0xcafa4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ d7400 <__cxa_atexit@plt+0xcafa8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ d7104 <__cxa_atexit@plt+0xcacac> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + strbeq pc, [r1, #-3504] @ 0xfffff250 @ │ │ │ │ + strbeq pc, [r1, #-2524] @ 0xfffff624 @ │ │ │ │ + ldrbteq r0, [r6], #2756 @ 0xac4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7454 <__cxa_atexit@plt+0xcaffc> │ │ │ │ + ldr r2, [pc, #60] @ d745c <__cxa_atexit@plt+0xcb004> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7448 <__cxa_atexit@plt+0xcaff0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #11 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq pc, [r1, #-3380] @ 0xfffff2cc @ │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrbteq r0, [r6], #3544 @ 0xdd8 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d7184 <__cxa_atexit@plt+0xcad2c> │ │ │ │ - ldr r2, [pc, #112] @ d71a4 <__cxa_atexit@plt+0xcad4c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ + bhi d7500 <__cxa_atexit@plt+0xcb0a8> │ │ │ │ + ldr r2, [pc, #132] @ d751c <__cxa_atexit@plt+0xcb0c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - beq d7174 <__cxa_atexit@plt+0xcad1c> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d74f4 <__cxa_atexit@plt+0xcb09c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc d718c <__cxa_atexit@plt+0xcad34> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [pc, #72] @ d71a8 <__cxa_atexit@plt+0xcad50> │ │ │ │ - sub r8, r2, #3 │ │ │ │ + bcc d7508 <__cxa_atexit@plt+0xcb0b0> │ │ │ │ + ldr r3, [pc, #88] @ d7520 <__cxa_atexit@plt+0xcb0c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #72] @ d7524 <__cxa_atexit@plt+0xcb0cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub sl, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r8, #11 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq pc, [r1, #-3312] @ 0xfffff310 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strbeq pc, [r1, #-2256] @ 0xfffff730 @ │ │ │ │ + strbeq pc, [r1, #-2240] @ 0xfffff740 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d71f0 <__cxa_atexit@plt+0xcad98> │ │ │ │ - ldr r2, [pc, #44] @ d71fc <__cxa_atexit@plt+0xcada4> │ │ │ │ - sub r8, r6, #3 │ │ │ │ + bcc d7578 <__cxa_atexit@plt+0xcb120> │ │ │ │ + ldr r2, [pc, #56] @ d7584 <__cxa_atexit@plt+0xcb12c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #40] @ d7588 <__cxa_atexit@plt+0xcb130> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - mov r3, #8 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #11 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r1, #-3204] @ 0xfffff37c @ │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d727c <__cxa_atexit@plt+0xcae24> │ │ │ │ - ldrb r7, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq d7274 <__cxa_atexit@plt+0xcae1c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - cmp r1, r3 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc d728c <__cxa_atexit@plt+0xcae34> │ │ │ │ - ldr r7, [pc, #108] @ d72b4 <__cxa_atexit@plt+0xcae5c> │ │ │ │ - ldr r2, [pc, #108] @ d72b8 <__cxa_atexit@plt+0xcae60> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r7, [pc, #44] @ d72b0 <__cxa_atexit@plt+0xcae58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ d72ac <__cxa_atexit@plt+0xcae54> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r0, [r6], #3116 @ 0xc2c │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq pc, [r1, #-2124] @ 0xfffff7b4 @ │ │ │ │ + strbeq pc, [r1, #-2108] @ 0xfffff7c4 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d75ec <__cxa_atexit@plt+0xcb194> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc d7314 <__cxa_atexit@plt+0xcaebc> │ │ │ │ - ldr r7, [pc, #72] @ d732c <__cxa_atexit@plt+0xcaed4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #68] @ d7330 <__cxa_atexit@plt+0xcaed8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ d7334 <__cxa_atexit@plt+0xcaedc> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d73f0 <__cxa_atexit@plt+0xcaf98> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d73e4 <__cxa_atexit@plt+0xcaf8c> │ │ │ │ - ldr r7, [pc, #216] @ d7444 <__cxa_atexit@plt+0xcafec> │ │ │ │ - sub r3, r8, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - str r7, [r8, #-8] │ │ │ │ - bhi d73fc <__cxa_atexit@plt+0xcafa4> │ │ │ │ - ldr r7, [pc, #192] @ d7448 <__cxa_atexit@plt+0xcaff0> │ │ │ │ - ldr r1, [pc, #192] @ d744c <__cxa_atexit@plt+0xcaff4> │ │ │ │ - mov r2, #32 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc d75f8 <__cxa_atexit@plt+0xcb1a0> │ │ │ │ + ldr r2, [pc, #76] @ d7608 <__cxa_atexit@plt+0xcb1b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ d760c <__cxa_atexit@plt+0xcb1b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r8, #-12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r7, [r8, #-20] @ 0xffffffec │ │ │ │ - str r1, [r8, #-16] │ │ │ │ - bcc d7420 <__cxa_atexit@plt+0xcafc8> │ │ │ │ - ldr r3, [pc, #164] @ d7460 <__cxa_atexit@plt+0xcb008> │ │ │ │ - ldr r0, [pc, #164] @ d7464 <__cxa_atexit@plt+0xcb00c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 4009e0 <__cxa_atexit@plt+0x3f4588> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ d7454 <__cxa_atexit@plt+0xcaffc> │ │ │ │ - ldr r8, [pc, #80] @ d7458 <__cxa_atexit@plt+0xcb000> │ │ │ │ - ldr r3, [pc, #80] @ d745c <__cxa_atexit@plt+0xcb004> │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ d7610 <__cxa_atexit@plt+0xcb1b8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d7450 <__cxa_atexit@plt+0xcaff8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #32 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq pc, [r1, #-2568] @ 0xfffff5f8 @ │ │ │ │ - ldrteq r9, [lr], #2599 @ 0xa27 │ │ │ │ - strbeq pc, [r1, #-3656] @ 0xfffff1b8 @ │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - ldrbteq r0, [r6], #2728 @ 0xaa8 │ │ │ │ - ldrteq r9, [lr], #2471 @ 0x9a7 │ │ │ │ - strbeq pc, [r1, #-3528] @ 0xfffff238 @ │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d753c <__cxa_atexit@plt+0xcb0e4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc d7544 <__cxa_atexit@plt+0xcb0ec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d7530 <__cxa_atexit@plt+0xcb0d8> │ │ │ │ - ldr r7, [pc, #204] @ d7574 <__cxa_atexit@plt+0xcb11c> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, #232 @ 0xe8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - strb r3, [r7, #12]! │ │ │ │ - strb r2, [r7, #4]! │ │ │ │ - ldr r2, [pc, #172] @ d7578 <__cxa_atexit@plt+0xcb120> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - mov r2, #8 │ │ │ │ - strb r3, [r7, #15] │ │ │ │ - strb r3, [r7, #14] │ │ │ │ - strb r3, [r7, #13] │ │ │ │ - mov r3, #212 @ 0xd4 │ │ │ │ - strb r3, [r7, #11] │ │ │ │ - mov r3, #165 @ 0xa5 │ │ │ │ - strb r3, [r7, #10] │ │ │ │ - mov r3, #16 │ │ │ │ - strb r3, [r7, #9] │ │ │ │ - add r3, r7, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc d7558 <__cxa_atexit@plt+0xcb100> │ │ │ │ - ldr r2, [pc, #104] @ d7580 <__cxa_atexit@plt+0xcb128> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b d754c <__cxa_atexit@plt+0xcb0f4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ d757c <__cxa_atexit@plt+0xcb124> │ │ │ │ - mov r5, r8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r1, #-2252] @ 0xfffff734 @ │ │ │ │ - strbeq pc, [r1, #-3732] @ 0xfffff16c @ │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq pc, [r1, #-3660] @ 0xfffff1b4 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d75bc <__cxa_atexit@plt+0xcb164> │ │ │ │ - ldr r2, [pc, #40] @ d75d4 <__cxa_atexit@plt+0xcb17c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d75d8 <__cxa_atexit@plt+0xcb180> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq pc, [r1, #-3512] @ 0xfffff248 @ │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - ldrbteq r0, [r6], #2256 @ 0x8d0 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + strbeq pc, [r1, #-1980] @ 0xfffff844 @ │ │ │ │ + ldrteq r9, [lr], #3760 @ 0xeb0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d7680 <__cxa_atexit@plt+0xcb228> │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - and r2, r9, #3 │ │ │ │ - str r8, [r3, #-8]! │ │ │ │ - cmp r2, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - bne d7650 <__cxa_atexit@plt+0xcb1f8> │ │ │ │ - ldr r9, [r9, #6] │ │ │ │ - add r8, r8, #1 │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq d7610 <__cxa_atexit@plt+0xcb1b8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne d764c <__cxa_atexit@plt+0xcb1f4> │ │ │ │ - ldr r7, [pc, #132] @ d76b8 <__cxa_atexit@plt+0xcb260> │ │ │ │ - ldr r0, [r9] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7658 <__cxa_atexit@plt+0xcb200> │ │ │ │ + ldr r7, [pc, #52] @ d766c <__cxa_atexit@plt+0xcb214> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq d764c <__cxa_atexit@plt+0xcb1f4> │ │ │ │ + mov r7, r9 │ │ │ │ + b d767c <__cxa_atexit@plt+0xcb224> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d7690 <__cxa_atexit@plt+0xcb238> │ │ │ │ - ldr r7, [pc, #88] @ d76c0 <__cxa_atexit@plt+0xcb268> │ │ │ │ - ldr r2, [pc, #88] @ d76c4 <__cxa_atexit@plt+0xcb26c> │ │ │ │ + ldr r7, [pc, #16] @ d7670 <__cxa_atexit@plt+0xcb218> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r7, [pc, #52] @ d76bc <__cxa_atexit@plt+0xcb264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ d76b4 <__cxa_atexit@plt+0xcb25c> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrbteq r0, [r6], #2152 @ 0x868 │ │ │ │ - ldrbteq r0, [r6], #2124 @ 0x84c │ │ │ │ - strbeq pc, [r1, #-2024] @ 0xfffff818 @ │ │ │ │ - ldrbteq r0, [r6], #2024 @ 0x7e8 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - bne d7720 <__cxa_atexit@plt+0xcb2c8> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, r2, #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r0, [r6], #2184 @ 0x888 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq d76e8 <__cxa_atexit@plt+0xcb290> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne d771c <__cxa_atexit@plt+0xcb2c4> │ │ │ │ - ldr r3, [pc, #104] @ d7774 <__cxa_atexit@plt+0xcb31c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + beq d7718 <__cxa_atexit@plt+0xcb2c0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d7728 <__cxa_atexit@plt+0xcb2d0> │ │ │ │ + ldr r3, [pc, #236] @ d7788 <__cxa_atexit@plt+0xcb330> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7738 <__cxa_atexit@plt+0xcb2e0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d7770 <__cxa_atexit@plt+0xcb318> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r2, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble d7740 <__cxa_atexit@plt+0xcb2e8> │ │ │ │ + ldr lr, [pc, #176] @ d778c <__cxa_atexit@plt+0xcb334> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ d7790 <__cxa_atexit@plt+0xcb338> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #164] @ d7794 <__cxa_atexit@plt+0xcb33c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc d7754 <__cxa_atexit@plt+0xcb2fc> │ │ │ │ - ldr r7, [pc, #64] @ d7778 <__cxa_atexit@plt+0xcb320> │ │ │ │ - ldr r1, [pc, #64] @ d777c <__cxa_atexit@plt+0xcb324> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r8, r3, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ + ldr r8, [pc, #100] @ d7784 <__cxa_atexit@plt+0xcb32c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #80] @ d7780 <__cxa_atexit@plt+0xcb328> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #76] @ d7798 <__cxa_atexit@plt+0xcb340> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #72] @ d779c <__cxa_atexit@plt+0xcb344> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r6, [pc, #20] @ d7770 <__cxa_atexit@plt+0xcb318> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + mov r9, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - ldrbteq r0, [r6], #1912 @ 0x778 │ │ │ │ - strbeq pc, [r1, #-1808] @ 0xfffff8f0 @ │ │ │ │ - ldrbteq r0, [r6], #1840 @ 0x730 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrteq r9, [lr], #3432 @ 0xd68 │ │ │ │ + ldrteq r9, [lr], #3440 @ 0xd70 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + strbeq pc, [r1, #-1724] @ 0xfffff944 @ │ │ │ │ + strbeq pc, [r1, #-1708] @ 0xfffff954 @ │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + ldrteq r9, [lr], #3380 @ 0xd34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc d77c8 <__cxa_atexit@plt+0xcb370> │ │ │ │ - ldr r7, [pc, #52] @ d77e0 <__cxa_atexit@plt+0xcb388> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #48] @ d77e4 <__cxa_atexit@plt+0xcb38c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r3, [pc, #24] @ d77e8 <__cxa_atexit@plt+0xcb390> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq r0, [r6], #1796 @ 0x704 │ │ │ │ - strbeq pc, [r1, #-1688] @ 0xfffff968 @ │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d7880 <__cxa_atexit@plt+0xcb428> │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [pc, #148] @ d78a8 <__cxa_atexit@plt+0xcb450> │ │ │ │ - sub r9, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc d788c <__cxa_atexit@plt+0xcb434> │ │ │ │ - cmp r9, #1 │ │ │ │ - bne d783c <__cxa_atexit@plt+0xcb3e4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r7, [pc, #108] @ d78b0 <__cxa_atexit@plt+0xcb458> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ d78b4 <__cxa_atexit@plt+0xcb45c> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d783c <__cxa_atexit@plt+0xcb3e4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble d7810 <__cxa_atexit@plt+0xcb3b8> │ │ │ │ + ldr lr, [pc, #116] @ d784c <__cxa_atexit@plt+0xcb3f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ d7850 <__cxa_atexit@plt+0xcb3f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ d7854 <__cxa_atexit@plt+0xcb3fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #96] @ d78b8 <__cxa_atexit@plt+0xcb460> │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r7, r7, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #24] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d78ac <__cxa_atexit@plt+0xcb454> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #60] @ d7858 <__cxa_atexit@plt+0xcb400> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #56] @ d785c <__cxa_atexit@plt+0xcb404> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strbeq pc, [r1, #-1400] @ 0xfffffa88 @ │ │ │ │ - ldrbteq r0, [r6], #1628 @ 0x65c │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - strbeq pc, [r1, #-2328] @ 0xfffff6e8 @ │ │ │ │ - strbeq pc, [r1, #-1356] @ 0xfffffab4 @ │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d7938 <__cxa_atexit@plt+0xcb4e0> │ │ │ │ - cmp r9, #1 │ │ │ │ - bne d78f4 <__cxa_atexit@plt+0xcb49c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #88] @ d7954 <__cxa_atexit@plt+0xcb4fc> │ │ │ │ - ldr r2, [pc, #88] @ d7958 <__cxa_atexit@plt+0xcb500> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #72] @ d795c <__cxa_atexit@plt+0xcb504> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d7950 <__cxa_atexit@plt+0xcb4f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r0, [r6], #1460 @ 0x5b4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - strbeq pc, [r1, #-2148] @ 0xfffff79c @ │ │ │ │ - strbeq pc, [r1, #-1168] @ 0xfffffb70 @ │ │ │ │ - ldrbteq r0, [r6], #1492 @ 0x5d4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + strbeq pc, [r1, #-1472] @ 0xfffffa40 @ │ │ │ │ + strbeq pc, [r1, #-1456] @ 0xfffffa50 @ │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + ldrteq r9, [lr], #3172 @ 0xc64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d79c8 <__cxa_atexit@plt+0xcb570> │ │ │ │ - ldr r2, [pc, #80] @ d79d4 <__cxa_atexit@plt+0xcb57c> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d78b0 <__cxa_atexit@plt+0xcb458> │ │ │ │ + ldr r2, [pc, #60] @ d78b8 <__cxa_atexit@plt+0xcb460> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #68] @ d79d8 <__cxa_atexit@plt+0xcb580> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - beq d79c0 <__cxa_atexit@plt+0xcb568> │ │ │ │ - ldr r3, [pc, #52] @ d79dc <__cxa_atexit@plt+0xcb584> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ d79e0 <__cxa_atexit@plt+0xcb588> │ │ │ │ + beq d78a4 <__cxa_atexit@plt+0xcb44c> │ │ │ │ + ldr r3, [pc, #40] @ d78bc <__cxa_atexit@plt+0xcb464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 4009e8 <__cxa_atexit@plt+0x3f4590> │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r8, #11 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - strbeq pc, [r1, #-1016] @ 0xfffffc08 @ │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq pc, [r1, #-2480] @ 0xfffff650 @ │ │ │ │ - ldrbteq r0, [r6], #1360 @ 0x550 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strbeq pc, [r1, #-1300] @ 0xfffffaec @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d7a10 <__cxa_atexit@plt+0xcb5b8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ d7a14 <__cxa_atexit@plt+0xcb5bc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ d78e4 <__cxa_atexit@plt+0xcb48c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 4009e8 <__cxa_atexit@plt+0x3f4590> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r1, #-2400] @ 0xfffff6a0 @ │ │ │ │ - ldrbteq r0, [r6], #1308 @ 0x51c │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + strbeq pc, [r1, #-1240] @ 0xfffffb28 @ │ │ │ │ + ldrbteq r0, [r6], #1528 @ 0x5f8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d7a44 <__cxa_atexit@plt+0xcb5ec> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d79a8 <__cxa_atexit@plt+0xcb550> │ │ │ │ + ldr r6, [pc, #192] @ d79d0 <__cxa_atexit@plt+0xcb578> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq d7964 <__cxa_atexit@plt+0xcb50c> │ │ │ │ + cmp r6, #2 │ │ │ │ + beq d7978 <__cxa_atexit@plt+0xcb520> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne d7990 <__cxa_atexit@plt+0xcb538> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d79bc <__cxa_atexit@plt+0xcb564> │ │ │ │ + ldr r7, [pc, #164] @ d79e8 <__cxa_atexit@plt+0xcb590> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #160] @ d79ec <__cxa_atexit@plt+0xcb594> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ d7a48 <__cxa_atexit@plt+0xcb5f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 4009e8 <__cxa_atexit@plt+0x3f4590> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r1, #-2348] @ 0xfffff6d4 @ │ │ │ │ - ldrbteq r0, [r6], #1240 @ 0x4d8 │ │ │ │ + ldr r2, [r8, #1] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #92] @ d79dc <__cxa_atexit@plt+0xcb584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #88] @ d79e0 <__cxa_atexit@plt+0xcb588> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ d79d4 <__cxa_atexit@plt+0xcb57c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ d79d8 <__cxa_atexit@plt+0xcb580> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ d79e4 <__cxa_atexit@plt+0xcb58c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq r0, [r6], #1320 @ 0x528 │ │ │ │ + ldrbteq r0, [r6], #1312 @ 0x520 │ │ │ │ + ldrbteq r0, [r6], #1364 @ 0x554 │ │ │ │ + ldrbteq r0, [r6], #1356 @ 0x54c │ │ │ │ + ldrbteq r0, [r6], #1356 @ 0x54c │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + ldrteq r9, [lr], #2876 @ 0xb3c │ │ │ │ + ldrbteq r0, [r6], #1268 @ 0x4f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ d7a80 <__cxa_atexit@plt+0xcb628> │ │ │ │ - ldr r3, [pc, #32] @ d7a84 <__cxa_atexit@plt+0xcb62c> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ d7a88 <__cxa_atexit@plt+0xcb630> │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq d7a48 <__cxa_atexit@plt+0xcb5f0> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne d7a64 <__cxa_atexit@plt+0xcb60c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d7a80 <__cxa_atexit@plt+0xcb628> │ │ │ │ + ldr r3, [pc, #112] @ d7a9c <__cxa_atexit@plt+0xcb644> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [pc, #108] @ d7aa0 <__cxa_atexit@plt+0xcb648> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #68] @ d7a94 <__cxa_atexit@plt+0xcb63c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #60] @ d7a98 <__cxa_atexit@plt+0xcb640> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbteq r0, [r6], #1116 @ 0x45c │ │ │ │ - ldrbteq r0, [r6], #1108 @ 0x454 │ │ │ │ - ldrbteq r0, [r6], #1160 @ 0x488 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ d7ab0 <__cxa_atexit@plt+0xcb658> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4009f0 <__cxa_atexit@plt+0x3f4598> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r7, [pc, #32] @ d7a8c <__cxa_atexit@plt+0xcb634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ d7a90 <__cxa_atexit@plt+0xcb638> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ ldrbteq r0, [r6], #1108 @ 0x454 │ │ │ │ + ldrbteq r0, [r6], #1096 @ 0x448 │ │ │ │ + ldrbteq r0, [r6], #1156 @ 0x484 │ │ │ │ + ldrbteq r0, [r6], #1144 @ 0x478 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + ldrteq r9, [lr], #2644 @ 0xa54 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4009f8 <__cxa_atexit@plt+0x3f45a0> │ │ │ │ - ldrbteq r0, [r6], #1140 @ 0x474 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7b00 <__cxa_atexit@plt+0xcb6a8> │ │ │ │ + ldr r7, [pc, #80] @ d7b20 <__cxa_atexit@plt+0xcb6c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ d7b24 <__cxa_atexit@plt+0xcb6cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq d7af4 <__cxa_atexit@plt+0xcb69c> │ │ │ │ + mov r7, r9 │ │ │ │ + b d767c <__cxa_atexit@plt+0xcb224> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d7b28 <__cxa_atexit@plt+0xcb6d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ d7b2c <__cxa_atexit@plt+0xcb6d4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + strbeq pc, [r1, #-688] @ 0xfffffd50 @ │ │ │ │ + ldrbteq r0, [r6], #992 @ 0x3e0 │ │ │ │ + strbeq pc, [r1, #-632] @ 0xfffffd88 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ d7b54 <__cxa_atexit@plt+0xcb6fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq r0, [r6], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d7b60 <__cxa_atexit@plt+0xcb708> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d7b6c <__cxa_atexit@plt+0xcb714> │ │ │ │ - ldr r8, [pc, #120] @ d7b7c <__cxa_atexit@plt+0xcb724> │ │ │ │ - ldr lr, [pc, #120] @ d7b80 <__cxa_atexit@plt+0xcb728> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #116] @ d7b84 <__cxa_atexit@plt+0xcb72c> │ │ │ │ + bhi d7b90 <__cxa_atexit@plt+0xcb738> │ │ │ │ + ldr r8, [pc, #36] @ d7b98 <__cxa_atexit@plt+0xcb740> │ │ │ │ add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, lr, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #96] @ d7b88 <__cxa_atexit@plt+0xcb730> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - ldr r0, [pc, #68] @ d7b8c <__cxa_atexit@plt+0xcb734> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ d7b9c <__cxa_atexit@plt+0xcb744> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #56] @ d7b90 <__cxa_atexit@plt+0xcb738> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #2 │ │ │ │ - b 400a00 <__cxa_atexit@plt+0x3f45a8> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - ldrbteq r0, [r6], #908 @ 0x38c │ │ │ │ - strbeq pc, [r1, #-628] @ 0xfffffd8c @ │ │ │ │ - strbeq pc, [r1, #-604] @ 0xfffffda4 @ │ │ │ │ - strbeq pc, [r1, #-2080] @ 0xfffff7e0 @ │ │ │ │ - strbeq pc, [r1, #-2072] @ 0xfffff7e8 @ │ │ │ │ - ldrbteq r0, [r6], #856 @ 0x358 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldrteq r9, [lr], #2273 @ 0x8e1 │ │ │ │ + strbeq pc, [r1, #-512] @ 0xfffffe00 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d7bec <__cxa_atexit@plt+0xcb794> │ │ │ │ - ldr r2, [pc, #64] @ d7bf4 <__cxa_atexit@plt+0xcb79c> │ │ │ │ - ldr r1, [pc, #64] @ d7bf8 <__cxa_atexit@plt+0xcb7a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi d7bd4 <__cxa_atexit@plt+0xcb77c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ d7bdc <__cxa_atexit@plt+0xcb784> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq d7bdc <__cxa_atexit@plt+0xcb784> │ │ │ │ - mov r8, #0 │ │ │ │ - b d75ec <__cxa_atexit@plt+0xcb194> │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b d803c <__cxa_atexit@plt+0xcbbe4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq pc, [r1, #-468] @ 0xfffffe2c @ │ │ │ │ - ldrbteq r0, [r6], #752 @ 0x2f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b d75ec <__cxa_atexit@plt+0xcb194> │ │ │ │ + strbeq pc, [r1, #-444] @ 0xfffffe44 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi d7c58 <__cxa_atexit@plt+0xcb800> │ │ │ │ - ldr r2, [pc, #40] @ d7c64 <__cxa_atexit@plt+0xcb80c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - beq d7c50 <__cxa_atexit@plt+0xcb7f8> │ │ │ │ - b d7c70 <__cxa_atexit@plt+0xcb818> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi d7c3c <__cxa_atexit@plt+0xcb7e4> │ │ │ │ + ldr r7, [pc, #80] @ d7c5c <__cxa_atexit@plt+0xcb804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ d7c60 <__cxa_atexit@plt+0xcb808> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq d7c30 <__cxa_atexit@plt+0xcb7d8> │ │ │ │ + mov r7, r9 │ │ │ │ + b d767c <__cxa_atexit@plt+0xcb224> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d7c64 <__cxa_atexit@plt+0xcb80c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ d7c68 <__cxa_atexit@plt+0xcb810> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + strbeq pc, [r1, #-1860] @ 0xfffff8bc @ │ │ │ │ + ldrbteq r0, [r6], #676 @ 0x2a4 │ │ │ │ + strbeq pc, [r1, #-1804] @ 0xfffff8f4 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7d00 <__cxa_atexit@plt+0xcb8a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc d7d20 <__cxa_atexit@plt+0xcb8c8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r9, #0 │ │ │ │ - ble d7ce0 <__cxa_atexit@plt+0xcb888> │ │ │ │ - ldr r7, [pc, #180] @ d7d4c <__cxa_atexit@plt+0xcb8f4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [pc, #168] @ d7d50 <__cxa_atexit@plt+0xcb8f8> │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d7d08 <__cxa_atexit@plt+0xcb8b0> │ │ │ │ + ldr lr, [pc, #124] @ d7d1c <__cxa_atexit@plt+0xcb8c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #120] @ d7d20 <__cxa_atexit@plt+0xcb8c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r0, r0, #256 @ 0x100 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - bcc d7d30 <__cxa_atexit@plt+0xcb8d8> │ │ │ │ - cmp r9, #1 │ │ │ │ - bne d7cf0 <__cxa_atexit@plt+0xcb898> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #100] @ d7d24 <__cxa_atexit@plt+0xcb8cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #92] @ d7d28 <__cxa_atexit@plt+0xcb8d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #84] @ d7d2c <__cxa_atexit@plt+0xcb8d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, r8, r9} │ │ │ │ + ldr r3, [pc, #64] @ d7d30 <__cxa_atexit@plt+0xcb8d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b d7d10 <__cxa_atexit@plt+0xcb8b8> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + strbeq pc, [r1, #-216] @ 0xffffff28 @ │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + strbeq pc, [r1, #-204] @ 0xffffff34 @ │ │ │ │ + strbeq pc, [r1, #-196] @ 0xffffff3c @ │ │ │ │ + strbeq pc, [r1, #-184] @ 0xffffff48 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d7df8 <__cxa_atexit@plt+0xcb9a0> │ │ │ │ + ldr lr, [pc, #196] @ d7e18 <__cxa_atexit@plt+0xcb9c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r3, r7} │ │ │ │ + ldr r9, [pc, #184] @ d7e1c <__cxa_atexit@plt+0xcb9c4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7dec <__cxa_atexit@plt+0xcb994> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc d7e04 <__cxa_atexit@plt+0xcb9ac> │ │ │ │ + ldr lr, [pc, #132] @ d7e20 <__cxa_atexit@plt+0xcb9c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ d7e24 <__cxa_atexit@plt+0xcb9cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #100] @ d7e28 <__cxa_atexit@plt+0xcb9d0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + add r3, r6, #12 │ │ │ │ + stm r3, {r0, r8, lr} │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ d7d58 <__cxa_atexit@plt+0xcb900> │ │ │ │ - ldr r1, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #28] @ d7d54 <__cxa_atexit@plt+0xcb8fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strbeq pc, [r1, #-268] @ 0xfffffef4 @ │ │ │ │ - strbeq pc, [r1, #-1216] @ 0xfffffb40 @ │ │ │ │ - ldrbteq r0, [r6], #440 @ 0x1b8 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + strbeq pc, [r1, #-28] @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + strbeq pc, [r1, #-1264] @ 0xfffffb10 @ │ │ │ │ + strbeq lr, [r1, #-4056] @ 0xfffff028 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d7db0 <__cxa_atexit@plt+0xcb958> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7e9c <__cxa_atexit@plt+0xcba44> │ │ │ │ + ldr lr, [pc, #88] @ d7ea8 <__cxa_atexit@plt+0xcba50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #64] @ d7eac <__cxa_atexit@plt+0xcba54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #56] @ d7eb0 <__cxa_atexit@plt+0xcba58> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r8, lr} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + strbeq pc, [r1, #-1084] @ 0xfffffbc4 @ │ │ │ │ + strbeq lr, [r1, #-3876] @ 0xfffff0dc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7f74 <__cxa_atexit@plt+0xcbb1c> │ │ │ │ + ldr lr, [pc, #192] @ d7f94 <__cxa_atexit@plt+0xcbb3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #180] @ d7f98 <__cxa_atexit@plt+0xcbb40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7f68 <__cxa_atexit@plt+0xcbb10> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d7dbc <__cxa_atexit@plt+0xcb964> │ │ │ │ - ldr r1, [pc, #64] @ d7dcc <__cxa_atexit@plt+0xcb974> │ │ │ │ - ldr r0, [pc, #64] @ d7dd0 <__cxa_atexit@plt+0xcb978> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d7f80 <__cxa_atexit@plt+0xcbb28> │ │ │ │ + ldr r3, [pc, #132] @ d7f9c <__cxa_atexit@plt+0xcbb44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ d7fa0 <__cxa_atexit@plt+0xcbb48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #96] @ d7fa4 <__cxa_atexit@plt+0xcbb4c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r0, r3, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - strbeq lr, [r1, #-4088] @ 0xfffff008 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + strbeq lr, [r1, #-3740] @ 0xfffff164 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + strbeq lr, [r1, #-3688] @ 0xfffff198 │ │ │ │ + strbeq lr, [r1, #-3672] @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d7e3c <__cxa_atexit@plt+0xcb9e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d7e48 <__cxa_atexit@plt+0xcb9f0> │ │ │ │ - ldr r1, [pc, #84] @ d7e58 <__cxa_atexit@plt+0xcba00> │ │ │ │ - sub r9, r6, #6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8018 <__cxa_atexit@plt+0xcbbc0> │ │ │ │ + ldr r2, [pc, #88] @ d8024 <__cxa_atexit@plt+0xcbbcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ d8028 <__cxa_atexit@plt+0xcbbd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #52] @ d802c <__cxa_atexit@plt+0xcbbd4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r0, r2, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + strbeq lr, [r1, #-3508] @ 0xfffff24c │ │ │ │ + strbeq lr, [r1, #-3492] @ 0xfffff25c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d80e8 <__cxa_atexit@plt+0xcbc90> │ │ │ │ + ldr r3, [pc, #184] @ d8108 <__cxa_atexit@plt+0xcbcb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ d7e5c <__cxa_atexit@plt+0xcba04> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #60] @ d7e60 <__cxa_atexit@plt+0xcba08> │ │ │ │ - add r5, r5, #1 │ │ │ │ - add r5, r5, #256 @ 0x100 │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq d80cc <__cxa_atexit@plt+0xcbc74> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne d80dc <__cxa_atexit@plt+0xcbc84> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc d80f0 <__cxa_atexit@plt+0xcbc98> │ │ │ │ + ldr lr, [pc, #136] @ d810c <__cxa_atexit@plt+0xcbcb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [pc, #116] @ d8110 <__cxa_atexit@plt+0xcbcb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #108] @ d8114 <__cxa_atexit@plt+0xcbcbc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r1, #-3976] @ 0xfffff078 │ │ │ │ - strbeq pc, [r1, #-852] @ 0xfffffcac @ │ │ │ │ - strbeq lr, [r1, #-3968] @ 0xfffff080 │ │ │ │ - ldrbteq r0, [r6], #240 @ 0xf0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d7ea8 <__cxa_atexit@plt+0xcba50> │ │ │ │ - ldr r1, [pc, #48] @ d7ebc <__cxa_atexit@plt+0xcba64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r9, sl} │ │ │ │ - ldr r5, [pc, #40] @ d7ec0 <__cxa_atexit@plt+0xcba68> │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #20] @ d7ec4 <__cxa_atexit@plt+0xcba6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq pc, [r1, #-1240] @ 0xfffffb28 @ │ │ │ │ - ldrbteq r0, [r6], #184 @ 0xb8 │ │ │ │ - ldrbteq r0, [r6], #144 @ 0x90 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d7f1c <__cxa_atexit@plt+0xcbac4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d7f28 <__cxa_atexit@plt+0xcbad0> │ │ │ │ - ldr r2, [pc, #60] @ d7f38 <__cxa_atexit@plt+0xcbae0> │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #56] @ d7f3c <__cxa_atexit@plt+0xcbae4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - stm r5, {r2, r6} │ │ │ │ - str r1, [r6, #8] │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - ldrbteq pc, [r5], #4024 @ 0xfb8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + strbeq pc, [r1, #-524] @ 0xfffffdf4 @ │ │ │ │ + strbeq lr, [r1, #-3316] @ 0xfffff30c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d7fd8 <__cxa_atexit@plt+0xcbb80> │ │ │ │ + bne d8190 <__cxa_atexit@plt+0xcbd38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc d7fe8 <__cxa_atexit@plt+0xcbb90> │ │ │ │ - ldr r2, [pc, #136] @ d7ffc <__cxa_atexit@plt+0xcbba4> │ │ │ │ - ldr lr, [pc, #136] @ d8000 <__cxa_atexit@plt+0xcbba8> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ + bcc d819c <__cxa_atexit@plt+0xcbd44> │ │ │ │ + ldr r2, [pc, #104] @ d81ac <__cxa_atexit@plt+0xcbd54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r9, [pc, #124] @ d8004 <__cxa_atexit@plt+0xcbbac> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr sl, [pc, #120] @ d8008 <__cxa_atexit@plt+0xcbbb0> │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - str r9, [r1, #28]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r3, #6 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ d81b0 <__cxa_atexit@plt+0xcbd58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ d81b4 <__cxa_atexit@plt+0xcbd5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldr r9, [pc, #24] @ d7ff8 <__cxa_atexit@plt+0xcbba0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq pc, [r5], #3836 @ 0xefc @ │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - strbeq lr, [r1, #-3600] @ 0xfffff1f0 │ │ │ │ - ldrbteq pc, [r5], #3952 @ 0xf70 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi d8064 <__cxa_atexit@plt+0xcbc0c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d805c <__cxa_atexit@plt+0xcbc04> │ │ │ │ - ldr r3, [pc, #44] @ d806c <__cxa_atexit@plt+0xcbc14> │ │ │ │ - ldr r2, [pc, #44] @ d8070 <__cxa_atexit@plt+0xcbc18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 141620 <__cxa_atexit@plt+0x1351c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq pc, [r5], #3892 @ 0xf34 @ │ │ │ │ - strbeq lr, [r1, #-3376] @ 0xfffff2d0 │ │ │ │ - ldrbteq pc, [r5], #3876 @ 0xf24 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + strbeq pc, [r1, #-328] @ 0xfffffeb8 @ │ │ │ │ + strbeq lr, [r1, #-3120] @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d80d8 <__cxa_atexit@plt+0xcbc80> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8230 <__cxa_atexit@plt+0xcbdd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d8238 <__cxa_atexit@plt+0xcbde0> │ │ │ │ + ldr lr, [pc, #96] @ d824c <__cxa_atexit@plt+0xcbdf4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ d8250 <__cxa_atexit@plt+0xcbdf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #124] @ d8118 <__cxa_atexit@plt+0xcbcc0> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq d80cc <__cxa_atexit@plt+0xcbc74> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq d80e0 <__cxa_atexit@plt+0xcbc88> │ │ │ │ - ldr r7, [pc, #100] @ d8124 <__cxa_atexit@plt+0xcbccc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + ldr r0, [pc, #72] @ d8254 <__cxa_atexit@plt+0xcbdfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #64] @ d8258 <__cxa_atexit@plt+0xcbe00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b d803c <__cxa_atexit@plt+0xcbbe4> │ │ │ │ + mov r6, r3 │ │ │ │ + b d8240 <__cxa_atexit@plt+0xcbde8> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls d8100 <__cxa_atexit@plt+0xcbca8> │ │ │ │ - ldr r5, [pc, #36] @ d8120 <__cxa_atexit@plt+0xcbcc8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b d810c <__cxa_atexit@plt+0xcbcb4> │ │ │ │ - bne d80b8 <__cxa_atexit@plt+0xcbc60> │ │ │ │ - ldr r5, [pc, #16] @ d811c <__cxa_atexit@plt+0xcbcc4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a08 <__cxa_atexit@plt+0x3f45b0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq lr, [r1, #-3320] @ 0xfffff308 │ │ │ │ - ldrbteq pc, [r5], #3696 @ 0xe70 @ │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + strbeq lr, [r1, #-2956] @ 0xfffff474 │ │ │ │ + strbeq pc, [r1, #-336] @ 0xfffffeb0 @ │ │ │ │ + strbeq lr, [r1, #-2948] @ 0xfffff47c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - beq d8154 <__cxa_atexit@plt+0xcbcfc> │ │ │ │ - ldr r7, [pc, #84] @ d819c <__cxa_atexit@plt+0xcbd44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r7, #3 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls d817c <__cxa_atexit@plt+0xcbd24> │ │ │ │ - ldr r5, [pc, #32] @ d8198 <__cxa_atexit@plt+0xcbd40> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b d8188 <__cxa_atexit@plt+0xcbd30> │ │ │ │ - bne d8140 <__cxa_atexit@plt+0xcbce8> │ │ │ │ - ldr r5, [pc, #12] @ d8194 <__cxa_atexit@plt+0xcbd3c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d82b8 <__cxa_atexit@plt+0xcbe60> │ │ │ │ + ldr r7, [pc, #80] @ d82d8 <__cxa_atexit@plt+0xcbe80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ d82dc <__cxa_atexit@plt+0xcbe84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq d82ac <__cxa_atexit@plt+0xcbe54> │ │ │ │ + mov r7, r9 │ │ │ │ + b d767c <__cxa_atexit@plt+0xcb224> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ d82e0 <__cxa_atexit@plt+0xcbe88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ d82e4 <__cxa_atexit@plt+0xcbe8c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400a08 <__cxa_atexit@plt+0x3f45b0> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq lr, [r1, #-3184] @ 0xfffff390 │ │ │ │ - ldrbteq pc, [r5], #3384 @ 0xd38 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ d81c0 <__cxa_atexit@plt+0xcbd68> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq pc, [r5], #3364 @ 0xd24 @ │ │ │ │ - ldrbteq pc, [r5], #3348 @ 0xd14 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ d81e4 <__cxa_atexit@plt+0xcbd8c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq pc, [r5], #3328 @ 0xd00 @ │ │ │ │ - ldrbteq pc, [r5], #3504 @ 0xdb0 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff3f0 │ │ │ │ + strbeq pc, [r1, #-200] @ 0xffffff38 @ │ │ │ │ + ldrbteq pc, [r5], #3112 @ 0xc28 @ │ │ │ │ + strbeq pc, [r1, #-144] @ 0xffffff70 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi d824c <__cxa_atexit@plt+0xcbdf4> │ │ │ │ - ldr r2, [pc, #76] @ d8258 <__cxa_atexit@plt+0xcbe00> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - beq d8244 <__cxa_atexit@plt+0xcbdec> │ │ │ │ - ldr r3, [pc, #48] @ d825c <__cxa_atexit@plt+0xcbe04> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ d8260 <__cxa_atexit@plt+0xcbe08> │ │ │ │ + bhi d8380 <__cxa_atexit@plt+0xcbf28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d8388 <__cxa_atexit@plt+0xcbf30> │ │ │ │ + ldr lr, [pc, #128] @ d839c <__cxa_atexit@plt+0xcbf44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #124] @ d83a0 <__cxa_atexit@plt+0xcbf48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r8, [pc, #104] @ d83a4 <__cxa_atexit@plt+0xcbf4c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #96] @ d83a8 <__cxa_atexit@plt+0xcbf50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #88] @ d83ac <__cxa_atexit@plt+0xcbf54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r3, r8, r9} │ │ │ │ + ldr r3, [pc, #64] @ d83b0 <__cxa_atexit@plt+0xcbf58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b d8390 <__cxa_atexit@plt+0xcbf38> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq pc, [r1, #-316] @ 0xfffffec4 @ │ │ │ │ - ldrbteq pc, [r5], #3380 @ 0xd34 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d8290 <__cxa_atexit@plt+0xcbe38> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ d8294 <__cxa_atexit@plt+0xcbe3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r1, #-240] @ 0xffffff10 @ │ │ │ │ - ldrbteq pc, [r5], #3328 @ 0xd00 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d82c8 <__cxa_atexit@plt+0xcbe70> │ │ │ │ - ldr r8, [pc, #12] @ d82d0 <__cxa_atexit@plt+0xcbe78> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r7, r9 │ │ │ │ - b d8080 <__cxa_atexit@plt+0xcbc28> │ │ │ │ - ldrteq r8, [lr], #2805 @ 0xaf5 │ │ │ │ - ldrbteq pc, [r5], #3284 @ 0xcd4 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d8398 <__cxa_atexit@plt+0xcbf40> │ │ │ │ - ldr r3, [pc, #192] @ d83b8 <__cxa_atexit@plt+0xcbf60> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - mov r2, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + strbeq lr, [r1, #-2652] @ 0xfffff5a4 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + strbeq lr, [r1, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq lr, [r1, #-2632] @ 0xfffff5b8 │ │ │ │ + strbeq lr, [r1, #-2616] @ 0xfffff5c8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d8478 <__cxa_atexit@plt+0xcc020> │ │ │ │ + ldr lr, [pc, #196] @ d8498 <__cxa_atexit@plt+0xcc040> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r3, r7} │ │ │ │ + ldr r9, [pc, #184] @ d849c <__cxa_atexit@plt+0xcc044> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - beq d8380 <__cxa_atexit@plt+0xcbf28> │ │ │ │ + beq d846c <__cxa_atexit@plt+0xcc014> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc d83a4 <__cxa_atexit@plt+0xcbf4c> │ │ │ │ - ldr r8, [pc, #144] @ d83bc <__cxa_atexit@plt+0xcbf64> │ │ │ │ - ldr r3, [pc, #144] @ d83c0 <__cxa_atexit@plt+0xcbf68> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - tst r7, #3 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc d8484 <__cxa_atexit@plt+0xcc02c> │ │ │ │ + ldr lr, [pc, #136] @ d84a0 <__cxa_atexit@plt+0xcc048> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r1, [pc, #112] @ d84a4 <__cxa_atexit@plt+0xcc04c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #104] @ d84a8 <__cxa_atexit@plt+0xcc050> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r1, #-12] │ │ │ │ - str r7, [r1, #-8] │ │ │ │ - str r6, [r1, #-4] │ │ │ │ - beq d838c <__cxa_atexit@plt+0xcbf34> │ │ │ │ - ldr r0, [pc, #96] @ d83c4 <__cxa_atexit@plt+0xcbf6c> │ │ │ │ - mov r6, lr │ │ │ │ - mov r9, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [pc, #80] @ d83c8 <__cxa_atexit@plt+0xcbf70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, lr │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - strbeq pc, [r1, #-4] @ │ │ │ │ - ldrbteq pc, [r5], #3036 @ 0xbdc @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + strbeq lr, [r1, #-2460] @ 0xfffff664 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + strbeq lr, [r1, #-3700] @ 0xfffff18c │ │ │ │ + strbeq lr, [r1, #-2396] @ 0xfffff6a4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d8450 <__cxa_atexit@plt+0xcbff8> │ │ │ │ - ldr r2, [pc, #104] @ d845c <__cxa_atexit@plt+0xcc004> │ │ │ │ - ldr lr, [pc, #104] @ d8460 <__cxa_atexit@plt+0xcc008> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + bcc d8520 <__cxa_atexit@plt+0xcc0c8> │ │ │ │ + ldr lr, [pc, #92] @ d852c <__cxa_atexit@plt+0xcc0d4> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ d8530 <__cxa_atexit@plt+0xcc0d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #60] @ d8534 <__cxa_atexit@plt+0xcc0dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + strbeq lr, [r1, #-3516] @ 0xfffff244 │ │ │ │ + strbeq lr, [r1, #-2212] @ 0xfffff75c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d85f4 <__cxa_atexit@plt+0xcc19c> │ │ │ │ + ldr lr, [pc, #188] @ d8614 <__cxa_atexit@plt+0xcc1bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #176] @ d8618 <__cxa_atexit@plt+0xcc1c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - beq d8448 <__cxa_atexit@plt+0xcbff0> │ │ │ │ - ldr r3, [pc, #52] @ d8464 <__cxa_atexit@plt+0xcc00c> │ │ │ │ - mov r9, r7 │ │ │ │ + beq d85e8 <__cxa_atexit@plt+0xcc190> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d8600 <__cxa_atexit@plt+0xcc1a8> │ │ │ │ + ldr r3, [pc, #128] @ d861c <__cxa_atexit@plt+0xcc1c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ d8468 <__cxa_atexit@plt+0xcc010> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #108] @ d8620 <__cxa_atexit@plt+0xcc1c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + ldr r8, [pc, #96] @ d8624 <__cxa_atexit@plt+0xcc1cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq lr, [r1, #-3900] @ 0xfffff0c4 │ │ │ │ - ldrbteq pc, [r5], #2876 @ 0xb3c @ │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strbeq lr, [r1, #-2072] @ 0xfffff7e8 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + strbeq lr, [r1, #-2028] @ 0xfffff814 │ │ │ │ + strbeq lr, [r1, #-2008] @ 0xfffff828 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d8498 <__cxa_atexit@plt+0xcc040> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ d849c <__cxa_atexit@plt+0xcc044> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq lr, [r1, #-3820] @ 0xfffff114 │ │ │ │ - ldrbteq pc, [r5], #2824 @ 0xb08 @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8694 <__cxa_atexit@plt+0xcc23c> │ │ │ │ + ldr r2, [pc, #84] @ d86a0 <__cxa_atexit@plt+0xcc248> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #64] @ d86a4 <__cxa_atexit@plt+0xcc24c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + ldr r8, [pc, #52] @ d86a8 <__cxa_atexit@plt+0xcc250> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + strbeq lr, [r1, #-1852] @ 0xfffff8c4 │ │ │ │ + strbeq lr, [r1, #-1832] @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8750 <__cxa_atexit@plt+0xcc2f8> │ │ │ │ + ldr r2, [pc, #144] @ d8760 <__cxa_atexit@plt+0xcc308> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r2, r9 │ │ │ │ + str r0, [r2, #8]! │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne d8740 <__cxa_atexit@plt+0xcc2e8> │ │ │ │ + ldr lr, [pc, #104] @ d8764 <__cxa_atexit@plt+0xcc30c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #100] @ d8768 <__cxa_atexit@plt+0xcc310> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r7, [r1, #2] │ │ │ │ + ldr r1, [r1, #6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + ldr lr, [pc, #76] @ d876c <__cxa_atexit@plt+0xcc314> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #40] @ d8770 <__cxa_atexit@plt+0xcc318> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff48c │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + strbeq lr, [r1, #-3164] @ 0xfffff3a4 │ │ │ │ + strbeq lr, [r1, #-1660] @ 0xfffff984 │ │ │ │ + strbeq lr, [r1, #-3100] @ 0xfffff3e4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne d84fc <__cxa_atexit@plt+0xcc0a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - str r7, [r5] │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc d850c <__cxa_atexit@plt+0xcc0b4> │ │ │ │ - ldr r3, [pc, #80] @ d8528 <__cxa_atexit@plt+0xcc0d0> │ │ │ │ - ldr r8, [pc, #80] @ d852c <__cxa_atexit@plt+0xcc0d4> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + bcc d87bc <__cxa_atexit@plt+0xcc364> │ │ │ │ + ldr r2, [pc, #48] @ d87cc <__cxa_atexit@plt+0xcc374> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ d87d0 <__cxa_atexit@plt+0xcc378> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r9 │ │ │ │ - b d8080 <__cxa_atexit@plt+0xcbc28> │ │ │ │ - ldr r3, [pc, #16] @ d8524 <__cxa_atexit@plt+0xcc0cc> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - ldrbteq pc, [r5], #2724 @ 0xaa4 @ │ │ │ │ - ldrbteq pc, [r5], #2680 @ 0xa78 @ │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + ldrteq r8, [lr], #3275 @ 0xccb │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d8580 <__cxa_atexit@plt+0xcc128> │ │ │ │ - ldr r3, [pc, #60] @ d8598 <__cxa_atexit@plt+0xcc140> │ │ │ │ - ldr r8, [pc, #60] @ d859c <__cxa_atexit@plt+0xcc144> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + bcc d8820 <__cxa_atexit@plt+0xcc3c8> │ │ │ │ + ldr r2, [pc, #48] @ d8830 <__cxa_atexit@plt+0xcc3d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ d8834 <__cxa_atexit@plt+0xcc3dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r3, [pc, #24] @ d85a0 <__cxa_atexit@plt+0xcc148> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - ldrbteq pc, [r5], #2592 @ 0xa20 @ │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrbteq pc, [r5], #2560 @ 0xa00 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + ldrteq r8, [lr], #3175 @ 0xc67 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d88b0 <__cxa_atexit@plt+0xcc458> │ │ │ │ + ldr r1, [pc, #116] @ d88d4 <__cxa_atexit@plt+0xcc47c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #100] @ d88d8 <__cxa_atexit@plt+0xcc480> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r9, {r0, r1, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d85e8 <__cxa_atexit@plt+0xcc190> │ │ │ │ - ldr r2, [pc, #48] @ d8600 <__cxa_atexit@plt+0xcc1a8> │ │ │ │ + bcc d88c4 <__cxa_atexit@plt+0xcc46c> │ │ │ │ + ldr r2, [pc, #76] @ d88dc <__cxa_atexit@plt+0xcc484> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r7, [pc, #20] @ d8604 <__cxa_atexit@plt+0xcc1ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #72] @ d88e0 <__cxa_atexit@plt+0xcc488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #16]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r7, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - ldrbteq pc, [r5], #2504 @ 0x9c8 @ │ │ │ │ - ldrbteq pc, [r5], #2568 @ 0xa08 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d866c <__cxa_atexit@plt+0xcc214> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d8664 <__cxa_atexit@plt+0xcc20c> │ │ │ │ - ldr r3, [pc, #56] @ d8674 <__cxa_atexit@plt+0xcc21c> │ │ │ │ - ldr r2, [pc, #56] @ d8678 <__cxa_atexit@plt+0xcc220> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ d867c <__cxa_atexit@plt+0xcc224> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + strbeq lr, [r1, #-1336] @ 0xfffffac8 │ │ │ │ + strbeq lr, [r1, #-1320] @ 0xfffffad8 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + ldrteq r8, [lr], #3031 @ 0xbd7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d8944 <__cxa_atexit@plt+0xcc4ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8950 <__cxa_atexit@plt+0xcc4f8> │ │ │ │ + ldr r2, [pc, #76] @ d8960 <__cxa_atexit@plt+0xcc508> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ d8964 <__cxa_atexit@plt+0xcc50c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ d8968 <__cxa_atexit@plt+0xcc510> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r5], #2480 @ 0x9b0 @ │ │ │ │ - strbeq lr, [r1, #-1844] @ 0xfffff8cc │ │ │ │ - strbeq lr, [r1, #-1888] @ 0xfffff8a0 │ │ │ │ - ldrbteq pc, [r5], #2448 @ 0x990 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d86e4 <__cxa_atexit@plt+0xcc28c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d86dc <__cxa_atexit@plt+0xcc284> │ │ │ │ - ldr r3, [pc, #56] @ d86ec <__cxa_atexit@plt+0xcc294> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ d86f0 <__cxa_atexit@plt+0xcc298> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ d86f4 <__cxa_atexit@plt+0xcc29c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r1, #-1736] @ 0xfffff938 │ │ │ │ - strbeq lr, [r1, #-3260] @ 0xfffff344 │ │ │ │ - strbeq lr, [r1, #-1768] @ 0xfffff918 │ │ │ │ - ldrbteq pc, [r5], #2372 @ 0x944 @ │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + strbeq lr, [r1, #-1124] @ 0xfffffb9c │ │ │ │ + ldrteq r8, [lr], #2889 @ 0xb49 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d8754 <__cxa_atexit@plt+0xcc2fc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d874c <__cxa_atexit@plt+0xcc2f4> │ │ │ │ - ldr r8, [pc, #48] @ d875c <__cxa_atexit@plt+0xcc304> │ │ │ │ - ldr r9, [pc, #48] @ d8760 <__cxa_atexit@plt+0xcc308> │ │ │ │ - ldr r3, [pc, #48] @ d8764 <__cxa_atexit@plt+0xcc30c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8a08 <__cxa_atexit@plt+0xcc5b0> │ │ │ │ + ldr r2, [pc, #140] @ d8a20 <__cxa_atexit@plt+0xcc5c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ + add r9, r3, #12 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble d89e4 <__cxa_atexit@plt+0xcc58c> │ │ │ │ + ldr r7, [pc, #116] @ d8a24 <__cxa_atexit@plt+0xcc5cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #112] @ d8a28 <__cxa_atexit@plt+0xcc5d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #104] @ d8a2c <__cxa_atexit@plt+0xcc5d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r1, [pc, #68] @ d8a34 <__cxa_atexit@plt+0xcc5dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #64] @ d8a38 <__cxa_atexit@plt+0xcc5e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #32] @ d8a30 <__cxa_atexit@plt+0xcc5d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r5], #2288 @ 0x8f0 @ │ │ │ │ - ldrbteq pc, [r5], #2300 @ 0x8fc @ │ │ │ │ - strbeq lr, [r1, #-1600] @ 0xfffff9c0 │ │ │ │ - ldrbteq pc, [r5], #2292 @ 0x8f4 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + strbeq lr, [r1, #-1000] @ 0xfffffc18 │ │ │ │ + strbeq lr, [r1, #-984] @ 0xfffffc28 │ │ │ │ + ldrbteq pc, [r5], #1304 @ 0x518 @ │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + ldrteq r8, [lr], #2689 @ 0xa81 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d87cc <__cxa_atexit@plt+0xcc374> │ │ │ │ - ldr r3, [pc, #80] @ d87dc <__cxa_atexit@plt+0xcc384> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8a80 <__cxa_atexit@plt+0xcc628> │ │ │ │ + ldr r7, [pc, #52] @ d8a94 <__cxa_atexit@plt+0xcc63c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq d87c0 <__cxa_atexit@plt+0xcc368> │ │ │ │ - ldr r2, [pc, #64] @ d87e0 <__cxa_atexit@plt+0xcc388> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ + beq d8a74 <__cxa_atexit@plt+0xcc61c> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b d8aa4 <__cxa_atexit@plt+0xcc64c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d87e4 <__cxa_atexit@plt+0xcc38c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbteq pc, [r5], #2208 @ 0x8a0 @ │ │ │ │ - ldrbteq pc, [r5], #2168 @ 0x878 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq pc, [r5], #1188 @ 0x4a4 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #220] @ d8b88 <__cxa_atexit@plt+0xcc730> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ d8810 <__cxa_atexit@plt+0xcc3b8> │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d8b3c <__cxa_atexit@plt+0xcc6e4> │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d8b6c <__cxa_atexit@plt+0xcc714> │ │ │ │ + ldr r2, [pc, #164] @ d8b8c <__cxa_atexit@plt+0xcc734> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq pc, [r5], #2124 @ 0x84c @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ d883c <__cxa_atexit@plt+0xcc3e4> │ │ │ │ - ldr r9, [pc, #20] @ d8840 <__cxa_atexit@plt+0xcc3e8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq pc, [r5], #2084 @ 0x824 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + stmib r6, {r2, r9} │ │ │ │ + add r9, r6, #12 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble d8b44 <__cxa_atexit@plt+0xcc6ec> │ │ │ │ + ldr r7, [pc, #140] @ d8b90 <__cxa_atexit@plt+0xcc738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #136] @ d8b94 <__cxa_atexit@plt+0xcc73c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #128] @ d8b98 <__cxa_atexit@plt+0xcc740> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #24 │ │ │ │ + ldr r1, [pc, #80] @ d8ba0 <__cxa_atexit@plt+0xcc748> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #76] @ d8ba4 <__cxa_atexit@plt+0xcc74c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #40] @ d8b9c <__cxa_atexit@plt+0xcc744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + strbeq lr, [r1, #-660] @ 0xfffffd6c │ │ │ │ + strbeq lr, [r1, #-644] @ 0xfffffd7c │ │ │ │ + ldrbteq pc, [r5], #948 @ 0x3b4 @ │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + ldrteq r8, [lr], #2337 @ 0x921 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d8888 <__cxa_atexit@plt+0xcc430> │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r3, {r8, sl} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc d889c <__cxa_atexit@plt+0xcc444> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ d88b0 <__cxa_atexit@plt+0xcc458> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + bcc d8c54 <__cxa_atexit@plt+0xcc7fc> │ │ │ │ + ldr r2, [pc, #152] @ d8c70 <__cxa_atexit@plt+0xcc818> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, r9} │ │ │ │ + add r9, r6, #12 │ │ │ │ + sub r2, r3, #31 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble d8c2c <__cxa_atexit@plt+0xcc7d4> │ │ │ │ + ldr r7, [pc, #128] @ d8c74 <__cxa_atexit@plt+0xcc81c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #124] @ d8c78 <__cxa_atexit@plt+0xcc820> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #116] @ d8c7c <__cxa_atexit@plt+0xcc824> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d88ac <__cxa_atexit@plt+0xcc454> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ + ldr r1, [pc, #76] @ d8c84 <__cxa_atexit@plt+0xcc82c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #72] @ d8c88 <__cxa_atexit@plt+0xcc830> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #36] @ d8c80 <__cxa_atexit@plt+0xcc828> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r1, #-1436] @ 0xfffffa64 │ │ │ │ - strbeq lr, [r1, #-1432] @ 0xfffffa68 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + strbeq lr, [r1, #-420] @ 0xfffffe5c │ │ │ │ + strbeq lr, [r1, #-404] @ 0xfffffe6c │ │ │ │ + ldrbteq pc, [r5], #716 @ 0x2cc @ │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + ldrteq r8, [lr], #2105 @ 0x839 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d88e8 <__cxa_atexit@plt+0xcc490> │ │ │ │ - ldr r2, [pc, #36] @ d88f8 <__cxa_atexit@plt+0xcc4a0> │ │ │ │ - ldr r9, [pc, #36] @ d88fc <__cxa_atexit@plt+0xcc4a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - ldr r7, [pc, #16] @ d8900 <__cxa_atexit@plt+0xcc4a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d8d2c <__cxa_atexit@plt+0xcc8d4> │ │ │ │ + ldr r3, [pc, #188] @ d8d68 <__cxa_atexit@plt+0xcc910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d8d1c <__cxa_atexit@plt+0xcc8c4> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d8d3c <__cxa_atexit@plt+0xcc8e4> │ │ │ │ + ldr r7, [pc, #164] @ d8d78 <__cxa_atexit@plt+0xcc920> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq pc, [r5], #1972 @ 0x7b4 @ │ │ │ │ - ldrbteq pc, [r5], #1972 @ 0x7b4 @ │ │ │ │ - ldrbteq pc, [r5], #1908 @ 0x774 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d8930 <__cxa_atexit@plt+0xcc4d8> │ │ │ │ - ldr r7, [pc, #48] @ d8954 <__cxa_atexit@plt+0xcc4fc> │ │ │ │ + ldr r1, [pc, #160] @ d8d7c <__cxa_atexit@plt+0xcc924> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #156] @ d8d80 <__cxa_atexit@plt+0xcc928> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + ldr r7, [pc, #148] @ d8d84 <__cxa_atexit@plt+0xcc92c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r6, {r1, r9} │ │ │ │ + sub r2, r2, #31 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d894c <__cxa_atexit@plt+0xcc4f4> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [pc, #16] @ d8950 <__cxa_atexit@plt+0xcc4f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbteq pc, [r5], #1848 @ 0x738 @ │ │ │ │ - strbeq lr, [r1, #-1120] @ 0xfffffba0 │ │ │ │ + ldr r7, [pc, #64] @ d8d74 <__cxa_atexit@plt+0xcc91c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ d8d6c <__cxa_atexit@plt+0xcc914> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #28] @ d8d70 <__cxa_atexit@plt+0xcc918> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + ldrbteq pc, [r5], #484 @ 0x1e4 @ │ │ │ │ + strbeq lr, [r1, #-84] @ 0xffffffac │ │ │ │ + ldrbteq pc, [r5], #508 @ 0x1fc @ │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + @ instruction: 0xfffffaa0 │ │ │ │ + ldrteq r8, [lr], #1941 @ 0x795 │ │ │ │ + strbeq lr, [r1, #-184] @ 0xffffff48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d898c <__cxa_atexit@plt+0xcc534> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8df0 <__cxa_atexit@plt+0xcc998> │ │ │ │ + ldr r2, [pc, #100] @ d8e18 <__cxa_atexit@plt+0xcc9c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ d8e1c <__cxa_atexit@plt+0xcc9c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #92] @ d8e20 <__cxa_atexit@plt+0xcc9c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r2, [pc, #84] @ d8e24 <__cxa_atexit@plt+0xcc9cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ d8990 <__cxa_atexit@plt+0xcc538> │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + stmdb r3, {r1, r9} │ │ │ │ + sub r2, r6, #31 │ │ │ │ + mov r6, r3 │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #48] @ d8e28 <__cxa_atexit@plt+0xcc9d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #36] @ d8e2c <__cxa_atexit@plt+0xcc9d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r1, #-1044] @ 0xfffffbec │ │ │ │ - strbeq lr, [r1, #-1040] @ 0xfffffbf0 │ │ │ │ - ldrbteq pc, [r5], #1820 @ 0x71c @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8a00 <__cxa_atexit@plt+0xcc5a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ d8a1c <__cxa_atexit@plt+0xcc5c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + @ instruction: 0xfffffa24 │ │ │ │ + @ instruction: 0xfffff9c0 │ │ │ │ + ldrteq r8, [lr], #1717 @ 0x6b5 │ │ │ │ + strbeq sp, [r1, #-4056] @ 0xfffff028 │ │ │ │ + ldrbteq pc, [r5], #304 @ 0x130 @ │ │ │ │ + strbeq sp, [r1, #-4000] @ 0xfffff060 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d8a08 <__cxa_atexit@plt+0xcc5b0> │ │ │ │ - ldr r3, [pc, #76] @ d8a20 <__cxa_atexit@plt+0xcc5c8> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + bhi d8ec8 <__cxa_atexit@plt+0xcca70> │ │ │ │ + ldr r3, [pc, #168] @ d8ef8 <__cxa_atexit@plt+0xccaa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq d89f0 <__cxa_atexit@plt+0xcc598> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d8eb8 <__cxa_atexit@plt+0xcca60> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc d8ed8 <__cxa_atexit@plt+0xcca80> │ │ │ │ + ldr r7, [pc, #136] @ d8f04 <__cxa_atexit@plt+0xccaac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #132] @ d8f08 <__cxa_atexit@plt+0xccab0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #128] @ d8f0c <__cxa_atexit@plt+0xccab4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + stmdb r6, {r1, r9} │ │ │ │ + sub r2, r2, #31 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d8a24 <__cxa_atexit@plt+0xcc5cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #48] @ d8f00 <__cxa_atexit@plt+0xccaa8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r1, #-980] @ 0xfffffc2c │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq pc, [r5], #1696 @ 0x6a0 @ │ │ │ │ - ldrbteq pc, [r5], #1196 @ 0x4ac @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d8a70 <__cxa_atexit@plt+0xcc618> │ │ │ │ - ldr r7, [pc, #52] @ d8a84 <__cxa_atexit@plt+0xcc62c> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r7, [pc, #28] @ d8efc <__cxa_atexit@plt+0xccaa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq d8a64 <__cxa_atexit@plt+0xcc60c> │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d8a88 <__cxa_atexit@plt+0xcc630> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq pc, [r5], #1592 @ 0x638 @ │ │ │ │ - ldrbteq pc, [r5], #1572 @ 0x624 @ │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrbteq pc, [r5], #72 @ 0x48 @ │ │ │ │ + ldrbteq pc, [r5], #100 @ 0x64 @ │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + @ instruction: 0xfffff8f8 │ │ │ │ + ldrteq r8, [lr], #1517 @ 0x5ed │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d8af4 <__cxa_atexit@plt+0xcc69c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d8b4c <__cxa_atexit@plt+0xcc6f4> │ │ │ │ - ldr r2, [pc, #172] @ d8b68 <__cxa_atexit@plt+0xcc710> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8f74 <__cxa_atexit@plt+0xccb1c> │ │ │ │ + ldr r2, [pc, #76] @ d8f90 <__cxa_atexit@plt+0xccb38> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #152] @ d8b6c <__cxa_atexit@plt+0xcc714> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r1, [pc, #72] @ d8f94 <__cxa_atexit@plt+0xccb3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #68] @ d8f98 <__cxa_atexit@plt+0xccb40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + stmdb r3, {r1, r9} │ │ │ │ + sub r2, r6, #31 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ d8b5c <__cxa_atexit@plt+0xcc704> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq d8b40 <__cxa_atexit@plt+0xcc6e8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [pc, #68] @ d8b60 <__cxa_atexit@plt+0xcc708> │ │ │ │ - ldr r2, [pc, #68] @ d8b64 <__cxa_atexit@plt+0xcc70c> │ │ │ │ - add r5, r5, #8 │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #32] @ d8f9c <__cxa_atexit@plt+0xccb44> │ │ │ │ add r7, pc, r7 │ │ │ │ - cmp r3, #10 │ │ │ │ - mov r3, r7 │ │ │ │ - moveq r3, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r3] │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbteq pc, [r5], #956 @ 0x3bc @ │ │ │ │ - strbeq lr, [r1, #-644] @ 0xfffffd7c │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - strbeq lr, [r1, #-728] @ 0xfffffd28 │ │ │ │ - ldrbteq pc, [r5], #872 @ 0x368 @ │ │ │ │ + @ instruction: 0xfffff894 │ │ │ │ + @ instruction: 0xfffff830 │ │ │ │ + ldrteq r8, [lr], #1317 @ 0x525 │ │ │ │ + ldrbteq lr, [r5], #4012 @ 0xfac │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [pc, #36] @ d8bac <__cxa_atexit@plt+0xcc754> │ │ │ │ - ldr r2, [pc, #36] @ d8bb0 <__cxa_atexit@plt+0xcc758> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r3, #10 │ │ │ │ - mov r3, r7 │ │ │ │ - moveq r3, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r3] │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq pc, [r5], #848 @ 0x350 @ │ │ │ │ - strbeq lr, [r1, #-536] @ 0xfffffde8 │ │ │ │ - ldrbteq pc, [r5], #1276 @ 0x4fc @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8c20 <__cxa_atexit@plt+0xcc7c8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ d8c3c <__cxa_atexit@plt+0xcc7e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ d8fc4 <__cxa_atexit@plt+0xccb6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq lr, [r5], #3960 @ 0xf78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d8c28 <__cxa_atexit@plt+0xcc7d0> │ │ │ │ - ldr r3, [pc, #76] @ d8c40 <__cxa_atexit@plt+0xcc7e8> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + bhi d903c <__cxa_atexit@plt+0xccbe4> │ │ │ │ + ldr r3, [pc, #124] @ d9064 <__cxa_atexit@plt+0xccc0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq d8c10 <__cxa_atexit@plt+0xcc7b8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d902c <__cxa_atexit@plt+0xccbd4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d904c <__cxa_atexit@plt+0xccbf4> │ │ │ │ + ldr r7, [pc, #96] @ d906c <__cxa_atexit@plt+0xccc14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d8c44 <__cxa_atexit@plt+0xcc7ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ d9068 <__cxa_atexit@plt+0xccc10> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r1, #-436] @ 0xfffffe4c │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - ldrbteq pc, [r5], #1152 @ 0x480 @ │ │ │ │ - ldrbteq pc, [r5], #1124 @ 0x464 @ │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrbteq lr, [r5], #3852 @ 0xf0c │ │ │ │ + strbeq sp, [r1, #-3644] @ 0xfffff1c4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d90ac <__cxa_atexit@plt+0xccc54> │ │ │ │ + ldr r2, [pc, #36] @ d90b8 <__cxa_atexit@plt+0xccc60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r1, #-3508] @ 0xfffff24c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d8cf4 <__cxa_atexit@plt+0xcc89c> │ │ │ │ - ldr r3, [pc, #176] @ d8d1c <__cxa_atexit@plt+0xcc8c4> │ │ │ │ + bhi d9130 <__cxa_atexit@plt+0xcccd8> │ │ │ │ + ldr r3, [pc, #124] @ d9158 <__cxa_atexit@plt+0xccd00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq d8cd0 <__cxa_atexit@plt+0xcc878> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d8ce0 <__cxa_atexit@plt+0xcc888> │ │ │ │ + tst r8, #3 │ │ │ │ + beq d9120 <__cxa_atexit@plt+0xcccc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc d8d04 <__cxa_atexit@plt+0xcc8ac> │ │ │ │ - ldr r7, [pc, #144] @ d8d28 <__cxa_atexit@plt+0xcc8d0> │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [pc, #124] @ d8d2c <__cxa_atexit@plt+0xcc8d4> │ │ │ │ + bcc d9140 <__cxa_atexit@plt+0xccce8> │ │ │ │ + ldr r7, [pc, #96] @ d9160 <__cxa_atexit@plt+0xccd08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ d8d24 <__cxa_atexit@plt+0xcc8cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d8d20 <__cxa_atexit@plt+0xcc8c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ d915c <__cxa_atexit@plt+0xccd04> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrbteq pc, [r5], #960 @ 0x3c0 @ │ │ │ │ - strbeq lr, [r1, #-208] @ 0xffffff30 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - strbeq lr, [r1, #-252] @ 0xffffff04 │ │ │ │ - ldrbteq pc, [r5], #896 @ 0x380 @ │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrbteq lr, [r5], #3612 @ 0xe1c │ │ │ │ + strbeq sp, [r1, #-3400] @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d8d98 <__cxa_atexit@plt+0xcc940> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d8dac <__cxa_atexit@plt+0xcc954> │ │ │ │ - ldr r2, [pc, #96] @ d8dc0 <__cxa_atexit@plt+0xcc968> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ d8dc4 <__cxa_atexit@plt+0xcc96c> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d91a0 <__cxa_atexit@plt+0xccd48> │ │ │ │ + ldr r2, [pc, #36] @ d91ac <__cxa_atexit@plt+0xccd54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d8dbc <__cxa_atexit@plt+0xcc964> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r1, #-24] @ 0xffffffe8 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - strbeq lr, [r1, #-52] @ 0xffffffcc │ │ │ │ - ldrbteq pc, [r5], #744 @ 0x2e8 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d8e14 <__cxa_atexit@plt+0xcc9bc> │ │ │ │ - ldr r7, [pc, #52] @ d8e28 <__cxa_atexit@plt+0xcc9d0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq d8e08 <__cxa_atexit@plt+0xcc9b0> │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sp, [r1, #-3264] @ 0xfffff340 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d8e2c <__cxa_atexit@plt+0xcc9d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldrbteq lr, [r5], #3468 @ 0xd8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d921c <__cxa_atexit@plt+0xccdc4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d9214 <__cxa_atexit@plt+0xccdbc> │ │ │ │ + ldr r8, [pc, #40] @ d9224 <__cxa_atexit@plt+0xccdcc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ d9228 <__cxa_atexit@plt+0xccdd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - ldrbteq pc, [r5], #660 @ 0x294 @ │ │ │ │ - ldrbteq pc, [r5], #676 @ 0x2a4 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d8e78 <__cxa_atexit@plt+0xcca20> │ │ │ │ - ldr r3, [pc, #48] @ d8e88 <__cxa_atexit@plt+0xcca30> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr sl, [pc, #40] @ d8e8c <__cxa_atexit@plt+0xcca34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - ldrbteq pc, [r5], #604 @ 0x25c @ │ │ │ │ - ldrbteq pc, [r5], #576 @ 0x240 @ │ │ │ │ + ldrteq r8, [lr], #556 @ 0x22c │ │ │ │ + strbeq sp, [r1, #-2920] @ 0xfffff498 │ │ │ │ + ldrbteq lr, [r5], #3376 @ 0xd30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d8ed4 <__cxa_atexit@plt+0xcca7c> │ │ │ │ - ldr r1, [pc, #48] @ d8ee8 <__cxa_atexit@plt+0xcca90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - ldr r5, [pc, #40] @ d8eec <__cxa_atexit@plt+0xcca94> │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #20] @ d8ef0 <__cxa_atexit@plt+0xcca98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d9274 <__cxa_atexit@plt+0xcce1c> │ │ │ │ + ldr r7, [pc, #52] @ d9284 <__cxa_atexit@plt+0xcce2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d9268 <__cxa_atexit@plt+0xcce10> │ │ │ │ + mov r7, r8 │ │ │ │ + b d9298 <__cxa_atexit@plt+0xcce40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ d9288 <__cxa_atexit@plt+0xcce30> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq lr, [r1, #-1200] @ 0xfffffb50 │ │ │ │ - ldrbteq pc, [r5], #520 @ 0x208 @ │ │ │ │ - ldrbteq pc, [r5], #480 @ 0x1e0 @ │ │ │ │ + ldrbteq lr, [r5], #3324 @ 0xcfc │ │ │ │ + ldrbteq lr, [r5], #3284 @ 0xcd4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #116] @ d9318 <__cxa_atexit@plt+0xccec0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d92f0 <__cxa_atexit@plt+0xcce98> │ │ │ │ + ldr r7, [r5] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne d92fc <__cxa_atexit@plt+0xccea4> │ │ │ │ + ldr r3, [pc, #64] @ d931c <__cxa_atexit@plt+0xccec4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d9310 <__cxa_atexit@plt+0xcceb8> │ │ │ │ + b d9390 <__cxa_atexit@plt+0xccf38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ d9320 <__cxa_atexit@plt+0xccec8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strbeq sp, [r1, #-2672] @ 0xfffff590 │ │ │ │ + ldrbteq lr, [r5], #3132 @ 0xc3c │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d9360 <__cxa_atexit@plt+0xccf08> │ │ │ │ + ldr r3, [pc, #48] @ d937c <__cxa_atexit@plt+0xccf24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d9374 <__cxa_atexit@plt+0xccf1c> │ │ │ │ + b d9390 <__cxa_atexit@plt+0xccf38> │ │ │ │ + ldr r7, [pc, #24] @ d9380 <__cxa_atexit@plt+0xccf28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strbeq sp, [r1, #-2572] @ 0xfffff5f4 │ │ │ │ + ldrbteq lr, [r5], #3036 @ 0xbdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne d8f60 <__cxa_atexit@plt+0xccb08> │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne d8f70 <__cxa_atexit@plt+0xccb18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d8f88 <__cxa_atexit@plt+0xccb30> │ │ │ │ - ldr r2, [pc, #116] @ d8fb0 <__cxa_atexit@plt+0xccb58> │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r8, [pc, #108] @ d8fb4 <__cxa_atexit@plt+0xccb5c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne d93c4 <__cxa_atexit@plt+0xccf6c> │ │ │ │ + ldr r1, [pc, #60] @ d93ec <__cxa_atexit@plt+0xccf94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d93e0 <__cxa_atexit@plt+0xccf88> │ │ │ │ + b d93fc <__cxa_atexit@plt+0xccfa4> │ │ │ │ + ldr r1, [pc, #28] @ d93e8 <__cxa_atexit@plt+0xccf90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d93e0 <__cxa_atexit@plt+0xccf88> │ │ │ │ + b d95b0 <__cxa_atexit@plt+0xcd158> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq lr, [r5], #2928 @ 0xb70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d946c <__cxa_atexit@plt+0xcd014> │ │ │ │ + ldr r2, [pc, #168] @ d94b8 <__cxa_atexit@plt+0xcd060> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq d9484 <__cxa_atexit@plt+0xcd02c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9498 <__cxa_atexit@plt+0xcd040> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #132] @ d94bc <__cxa_atexit@plt+0xcd064> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d9490 <__cxa_atexit@plt+0xcd038> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d94a8 <__cxa_atexit@plt+0xcd050> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #104] @ d94c0 <__cxa_atexit@plt+0xcd068> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ d94c4 <__cxa_atexit@plt+0xcd06c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #72] @ d94c8 <__cxa_atexit@plt+0xcd070> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ d8fac <__cxa_atexit@plt+0xccb54> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d9430 <__cxa_atexit@plt+0xccfd8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d9450 <__cxa_atexit@plt+0xccff8> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + strbeq sp, [r1, #-2328] @ 0xfffff6e8 │ │ │ │ + ldrbteq lr, [r5], #2804 @ 0xaf4 │ │ │ │ + ldrbteq lr, [r5], #2792 @ 0xae8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9530 <__cxa_atexit@plt+0xcd0d8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ d9550 <__cxa_atexit@plt+0xcd0f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d9528 <__cxa_atexit@plt+0xcd0d0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9540 <__cxa_atexit@plt+0xcd0e8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ d9554 <__cxa_atexit@plt+0xcd0fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d8fa8 <__cxa_atexit@plt+0xccb50> │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d94ec <__cxa_atexit@plt+0xcd094> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d950c <__cxa_atexit@plt+0xcd0b4> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strbeq sp, [r1, #-2140] @ 0xfffff7a4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9590 <__cxa_atexit@plt+0xcd138> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ d95a0 <__cxa_atexit@plt+0xcd148> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d9574 <__cxa_atexit@plt+0xcd11c> │ │ │ │ + strbeq sp, [r1, #-2036] @ 0xfffff80c │ │ │ │ + ldrbteq lr, [r5], #2492 @ 0x9bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d95d4 <__cxa_atexit@plt+0xcd17c> │ │ │ │ + ldr r7, [pc, #180] @ d9678 <__cxa_atexit@plt+0xcd220> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #172] @ d967c <__cxa_atexit@plt+0xcd224> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #144] @ d966c <__cxa_atexit@plt+0xcd214> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq d9638 <__cxa_atexit@plt+0xcd1e0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d964c <__cxa_atexit@plt+0xcd1f4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ d9670 <__cxa_atexit@plt+0xcd218> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d9644 <__cxa_atexit@plt+0xcd1ec> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d965c <__cxa_atexit@plt+0xcd204> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #80] @ d9674 <__cxa_atexit@plt+0xcd21c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq sp, [r1, #-3644] @ 0xfffff1c4 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - ldrteq r7, [lr], #3535 @ 0xdcf │ │ │ │ - ldrbteq pc, [r5], #284 @ 0x11c @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc d9008 <__cxa_atexit@plt+0xccbb0> │ │ │ │ - ldr r3, [pc, #60] @ d9020 <__cxa_atexit@plt+0xccbc8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r8, [pc, #52] @ d9024 <__cxa_atexit@plt+0xccbcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r3, [pc, #24] @ d9028 <__cxa_atexit@plt+0xccbd0> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - ldrteq r7, [lr], #3367 @ 0xd27 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrbteq pc, [r5], #180 @ 0xb4 @ │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d95fc <__cxa_atexit@plt+0xcd1a4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d961c <__cxa_atexit@plt+0xcd1c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + strbeq sp, [r1, #-1868] @ 0xfffff8b4 │ │ │ │ + ldrbteq lr, [r5], #2468 @ 0x9a4 │ │ │ │ + ldrbteq lr, [r5], #2456 @ 0x998 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d96e4 <__cxa_atexit@plt+0xcd28c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ d9704 <__cxa_atexit@plt+0xcd2ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d96dc <__cxa_atexit@plt+0xcd284> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d96f4 <__cxa_atexit@plt+0xcd29c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ d9708 <__cxa_atexit@plt+0xcd2b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d96a0 <__cxa_atexit@plt+0xcd248> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d96c0 <__cxa_atexit@plt+0xcd268> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strbeq sp, [r1, #-1704] @ 0xfffff958 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9744 <__cxa_atexit@plt+0xcd2ec> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ d9754 <__cxa_atexit@plt+0xcd2fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d9728 <__cxa_atexit@plt+0xcd2d0> │ │ │ │ + strbeq sp, [r1, #-1600] @ 0xfffff9c0 │ │ │ │ + ldrbteq lr, [r5], #2052 @ 0x804 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d90d8 <__cxa_atexit@plt+0xccc80> │ │ │ │ - ldr r7, [pc, #152] @ d90ec <__cxa_atexit@plt+0xccc94> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r9} │ │ │ │ - beq d90b4 <__cxa_atexit@plt+0xccc5c> │ │ │ │ - ldr r7, [pc, #136] @ d90f0 <__cxa_atexit@plt+0xccc98> │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq d90c0 <__cxa_atexit@plt+0xccc68> │ │ │ │ - ldr r7, [pc, #116] @ d90f4 <__cxa_atexit@plt+0xccc9c> │ │ │ │ - tst r9, #3 │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-8] │ │ │ │ - beq d90cc <__cxa_atexit@plt+0xccc74> │ │ │ │ - ldr r7, [pc, #96] @ d90f8 <__cxa_atexit@plt+0xccca0> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d97a0 <__cxa_atexit@plt+0xcd348> │ │ │ │ + ldr r7, [pc, #52] @ d97b0 <__cxa_atexit@plt+0xcd358> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r9} │ │ │ │ - ldr r7, [pc, #88] @ d90fc <__cxa_atexit@plt+0xccca4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d9794 <__cxa_atexit@plt+0xcd33c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d97c4 <__cxa_atexit@plt+0xcd36c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ d9100 <__cxa_atexit@plt+0xccca8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #12] @ d97b4 <__cxa_atexit@plt+0xcd35c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - strbeq lr, [r1, #-724] @ 0xfffffd2c │ │ │ │ - ldrbteq pc, [r5], #12 @ │ │ │ │ - ldrbteq lr, [r5], #4064 @ 0xfe0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq lr, [r5], #2008 @ 0x7d8 │ │ │ │ + ldrbteq lr, [r5], #1960 @ 0x7a8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ d919c <__cxa_atexit@plt+0xccd44> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #116] @ d9844 <__cxa_atexit@plt+0xcd3ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - beq d9164 <__cxa_atexit@plt+0xccd0c> │ │ │ │ - ldr r3, [pc, #112] @ d91a0 <__cxa_atexit@plt+0xccd48> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d981c <__cxa_atexit@plt+0xcd3c4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + bne d9828 <__cxa_atexit@plt+0xcd3d0> │ │ │ │ + ldr r3, [pc, #64] @ d9848 <__cxa_atexit@plt+0xcd3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - beq d9170 <__cxa_atexit@plt+0xccd18> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d9178 <__cxa_atexit@plt+0xccd20> │ │ │ │ - ldr r3, [pc, #88] @ d91a8 <__cxa_atexit@plt+0xccd50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #80] @ d91ac <__cxa_atexit@plt+0xccd54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + beq d983c <__cxa_atexit@plt+0xcd3e4> │ │ │ │ + b d98bc <__cxa_atexit@plt+0xcd464> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ d984c <__cxa_atexit@plt+0xcd3f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ d91a4 <__cxa_atexit@plt+0xccd4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strbeq sp, [r1, #-1352] @ 0xfffffab8 │ │ │ │ + ldrbteq lr, [r5], #1808 @ 0x710 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d988c <__cxa_atexit@plt+0xcd434> │ │ │ │ + ldr r3, [pc, #48] @ d98a8 <__cxa_atexit@plt+0xcd450> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d98a0 <__cxa_atexit@plt+0xcd448> │ │ │ │ + b d98bc <__cxa_atexit@plt+0xcd464> │ │ │ │ + ldr r7, [pc, #24] @ d98ac <__cxa_atexit@plt+0xcd454> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrbteq lr, [r5], #3940 @ 0xf64 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - strbeq lr, [r1, #-540] @ 0xfffffde4 │ │ │ │ - ldrbteq lr, [r5], #3892 @ 0xf34 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strbeq sp, [r1, #-1252] @ 0xfffffb1c │ │ │ │ + ldrbteq lr, [r5], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ d922c <__cxa_atexit@plt+0xccdd4> │ │ │ │ - mov r2, r7 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq d9204 <__cxa_atexit@plt+0xccdac> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d920c <__cxa_atexit@plt+0xccdb4> │ │ │ │ - ldr r3, [pc, #72] @ d9234 <__cxa_atexit@plt+0xccddc> │ │ │ │ - mov r9, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #60] @ d9238 <__cxa_atexit@plt+0xccde0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne d98f0 <__cxa_atexit@plt+0xcd498> │ │ │ │ + ldr r1, [pc, #60] @ d9918 <__cxa_atexit@plt+0xcd4c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d990c <__cxa_atexit@plt+0xcd4b4> │ │ │ │ + b d9928 <__cxa_atexit@plt+0xcd4d0> │ │ │ │ + ldr r1, [pc, #28] @ d9914 <__cxa_atexit@plt+0xcd4bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + cmp r2, #0 │ │ │ │ + beq d990c <__cxa_atexit@plt+0xcd4b4> │ │ │ │ + b d9b10 <__cxa_atexit@plt+0xcd6b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ d9230 <__cxa_atexit@plt+0xccdd8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq lr, [r5], #1604 @ 0x644 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d9998 <__cxa_atexit@plt+0xcd540> │ │ │ │ + ldr r2, [pc, #184] @ d99f4 <__cxa_atexit@plt+0xcd59c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq d99b0 <__cxa_atexit@plt+0xcd558> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d99d4 <__cxa_atexit@plt+0xcd57c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ d99f8 <__cxa_atexit@plt+0xcd5a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d99bc <__cxa_atexit@plt+0xcd564> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d99e4 <__cxa_atexit@plt+0xcd58c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d99c4 <__cxa_atexit@plt+0xcd56c> │ │ │ │ + ldr r7, [pc, #108] @ d99fc <__cxa_atexit@plt+0xcd5a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #96] @ d9a00 <__cxa_atexit@plt+0xcd5a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r0, [pc, #88] @ d9a04 <__cxa_atexit@plt+0xcd5ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq lr, [r5], #3792 @ 0xed0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - strbeq lr, [r1, #-380] @ 0xfffffe84 │ │ │ │ - ldrbteq lr, [r5], #3752 @ 0xea8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ d9a08 <__cxa_atexit@plt+0xcd5b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d995c <__cxa_atexit@plt+0xcd504> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d997c <__cxa_atexit@plt+0xcd524> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + strbeq sp, [r1, #-996] @ 0xfffffc1c │ │ │ │ + ldrbteq lr, [r5], #1480 @ 0x5c8 │ │ │ │ + ldrbteq lr, [r5], #1468 @ 0x5bc │ │ │ │ + strbeq sp, [r1, #-940] @ 0xfffffc54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9a80 <__cxa_atexit@plt+0xcd628> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ d9aa0 <__cxa_atexit@plt+0xcd648> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d9a68 <__cxa_atexit@plt+0xcd610> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9a90 <__cxa_atexit@plt+0xcd638> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d9a70 <__cxa_atexit@plt+0xcd618> │ │ │ │ + ldr r7, [pc, #68] @ d9aa4 <__cxa_atexit@plt+0xcd64c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ d9aa8 <__cxa_atexit@plt+0xcd650> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d9a2c <__cxa_atexit@plt+0xcd5d4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d9a4c <__cxa_atexit@plt+0xcd5f4> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq sp, [r1, #-788] @ 0xfffffcec │ │ │ │ + strbeq sp, [r1, #-768] @ 0xfffffd00 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9aec <__cxa_atexit@plt+0xcd694> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ d9afc <__cxa_atexit@plt+0xcd6a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ d9b00 <__cxa_atexit@plt+0xcd6a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b d9ac8 <__cxa_atexit@plt+0xcd670> │ │ │ │ + strbeq sp, [r1, #-676] @ 0xfffffd5c │ │ │ │ + strbeq sp, [r1, #-672] @ 0xfffffd60 │ │ │ │ + ldrbteq lr, [r5], #1116 @ 0x45c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d9270 <__cxa_atexit@plt+0xcce18> │ │ │ │ - ldr r3, [pc, #56] @ d9294 <__cxa_atexit@plt+0xcce3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #48] @ d9298 <__cxa_atexit@plt+0xcce40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #36] @ d929c <__cxa_atexit@plt+0xcce44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r2, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d9b34 <__cxa_atexit@plt+0xcd6dc> │ │ │ │ + ldr r7, [pc, #196] @ d9be8 <__cxa_atexit@plt+0xcd790> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #188] @ d9bec <__cxa_atexit@plt+0xcd794> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #160] @ d9bdc <__cxa_atexit@plt+0xcd784> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq d9b98 <__cxa_atexit@plt+0xcd740> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9bbc <__cxa_atexit@plt+0xcd764> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #124] @ d9be0 <__cxa_atexit@plt+0xcd788> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d9ba4 <__cxa_atexit@plt+0xcd74c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9bcc <__cxa_atexit@plt+0xcd774> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d9bac <__cxa_atexit@plt+0xcd754> │ │ │ │ + ldr r7, [pc, #84] @ d9be4 <__cxa_atexit@plt+0xcd78c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - strbeq lr, [r1, #-272] @ 0xfffffef0 │ │ │ │ - ldrbteq lr, [r5], #3692 @ 0xe6c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d92dc <__cxa_atexit@plt+0xcce84> │ │ │ │ - ldr r2, [pc, #40] @ d92e8 <__cxa_atexit@plt+0xcce90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #28] @ d92ec <__cxa_atexit@plt+0xcce94> │ │ │ │ - rsb r8, r3, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400960 <__cxa_atexit@plt+0x3f4508> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ d9bf0 <__cxa_atexit@plt+0xcd798> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d9b5c <__cxa_atexit@plt+0xcd704> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d9b7c <__cxa_atexit@plt+0xcd724> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + strbeq sp, [r1, #-484] @ 0xfffffe1c │ │ │ │ + ldrbteq lr, [r5], #1092 @ 0x444 │ │ │ │ + ldrbteq lr, [r5], #1080 @ 0x438 │ │ │ │ + strbeq sp, [r1, #-452] @ 0xfffffe3c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9c68 <__cxa_atexit@plt+0xcd810> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ d9c88 <__cxa_atexit@plt+0xcd830> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d9c50 <__cxa_atexit@plt+0xcd7f8> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9c78 <__cxa_atexit@plt+0xcd820> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d9c58 <__cxa_atexit@plt+0xcd800> │ │ │ │ + ldr r7, [pc, #68] @ d9c8c <__cxa_atexit@plt+0xcd834> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ d9c90 <__cxa_atexit@plt+0xcd838> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d9c14 <__cxa_atexit@plt+0xcd7bc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b d9c34 <__cxa_atexit@plt+0xcd7dc> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq sp, [r1, #-300] @ 0xfffffed4 │ │ │ │ + strbeq sp, [r1, #-280] @ 0xfffffee8 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d9cd4 <__cxa_atexit@plt+0xcd87c> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ d9ce4 <__cxa_atexit@plt+0xcd88c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ d9ce8 <__cxa_atexit@plt+0xcd890> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r1, #-2768] @ 0xfffff530 │ │ │ │ - strbeq sp, [r1, #-2788] @ 0xfffff51c │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b d9cb0 <__cxa_atexit@plt+0xcd858> │ │ │ │ + strbeq sp, [r1, #-188] @ 0xffffff44 │ │ │ │ + strbeq sp, [r1, #-184] @ 0xffffff48 │ │ │ │ + ldrbteq lr, [r5], #660 @ 0x294 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, sl │ │ │ │ - bhi d9364 <__cxa_atexit@plt+0xccf0c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d9370 <__cxa_atexit@plt+0xccf18> │ │ │ │ + bhi d9d50 <__cxa_atexit@plt+0xcd8f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d935c <__cxa_atexit@plt+0xccf04> │ │ │ │ - ldr r3, [pc, #80] @ d9384 <__cxa_atexit@plt+0xccf2c> │ │ │ │ - ldr r2, [pc, #80] @ d9388 <__cxa_atexit@plt+0xccf30> │ │ │ │ - ldr r8, [pc, #68] @ d9380 <__cxa_atexit@plt+0xccf28> │ │ │ │ + beq d9d48 <__cxa_atexit@plt+0xcd8f0> │ │ │ │ + ldr r3, [pc, #56] @ d9d58 <__cxa_atexit@plt+0xcd900> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ d9d5c <__cxa_atexit@plt+0xcd904> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - mvn r5, #7 │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ d9d60 <__cxa_atexit@plt+0xcd908> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + add r9, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 400960 <__cxa_atexit@plt+0x3f4508> │ │ │ │ + b 4009e4 <__cxa_atexit@plt+0x3f458c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - strbeq sp, [r1, #-2620] @ 0xfffff5c4 │ │ │ │ - ldrbteq lr, [r5], #3468 @ 0xd8c │ │ │ │ + ldrbteq lr, [r5], #616 @ 0x268 │ │ │ │ + strbeq sp, [r1, #-68] @ 0xffffffbc │ │ │ │ + strbeq sp, [r1, #-1584] @ 0xfffff9d0 │ │ │ │ + ldrbteq lr, [r5], #556 @ 0x22c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi d93f8 <__cxa_atexit@plt+0xccfa0> │ │ │ │ + bhi d9db8 <__cxa_atexit@plt+0xcd960> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq d93f0 <__cxa_atexit@plt+0xccf98> │ │ │ │ - ldr r3, [pc, #64] @ d9400 <__cxa_atexit@plt+0xccfa8> │ │ │ │ - ldr sl, [pc, #64] @ d9404 <__cxa_atexit@plt+0xccfac> │ │ │ │ - ldr r2, [pc, #64] @ d9408 <__cxa_atexit@plt+0xccfb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + beq d9db0 <__cxa_atexit@plt+0xcd958> │ │ │ │ + ldr r8, [pc, #40] @ d9dc0 <__cxa_atexit@plt+0xcd968> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ d9dc4 <__cxa_atexit@plt+0xcd96c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ d940c <__cxa_atexit@plt+0xccfb4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ + b 4009ec <__cxa_atexit@plt+0x3f4594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbteq lr, [r5], #3400 @ 0xd48 │ │ │ │ - ldrbteq lr, [r5], #3376 @ 0xd30 │ │ │ │ - strbeq sp, [r1, #-2476] @ 0xfffff654 │ │ │ │ - strbeq sp, [r1, #-3864] @ 0xfffff0e8 │ │ │ │ - ldrbteq lr, [r5], #3232 @ 0xca0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d947c <__cxa_atexit@plt+0xcd024> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ d9498 <__cxa_atexit@plt+0xcd040> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + ldrbteq lr, [r5], #512 @ 0x200 │ │ │ │ + strbeq ip, [r1, #-4044] @ 0xfffff034 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq d9e1c <__cxa_atexit@plt+0xcd9c4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d9e28 <__cxa_atexit@plt+0xcd9d0> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + beq d9e40 <__cxa_atexit@plt+0xcd9e8> │ │ │ │ + cmp r3, #4 │ │ │ │ + beq d9e34 <__cxa_atexit@plt+0xcd9dc> │ │ │ │ + cmp r3, #3 │ │ │ │ + ldrne r8, [pc, #68] @ d9e54 <__cxa_atexit@plt+0xcd9fc> │ │ │ │ + addne r8, pc, r8 │ │ │ │ + ldreq r8, [pc, #64] @ d9e58 <__cxa_atexit@plt+0xcda00> │ │ │ │ + addeq r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #44] @ d9e50 <__cxa_atexit@plt+0xcd9f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #28] @ d9e4c <__cxa_atexit@plt+0xcd9f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #32] @ d9e5c <__cxa_atexit@plt+0xcda04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #24] @ d9e60 <__cxa_atexit@plt+0xcda08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq r7, [lr], #1520 @ 0x5f0 │ │ │ │ + ldrteq r7, [lr], #1513 @ 0x5e9 │ │ │ │ + ldrteq r7, [lr], #1516 @ 0x5ec │ │ │ │ + ldrteq r7, [lr], #1493 @ 0x5d5 │ │ │ │ + ldrteq r7, [lr], #1442 @ 0x5a2 │ │ │ │ + ldrteq r7, [lr], #1415 @ 0x587 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d9484 <__cxa_atexit@plt+0xcd02c> │ │ │ │ - ldr r3, [pc, #76] @ d949c <__cxa_atexit@plt+0xcd044> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + bhi d9eb4 <__cxa_atexit@plt+0xcda5c> │ │ │ │ + ldr r3, [pc, #64] @ d9ec4 <__cxa_atexit@plt+0xcda6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq d946c <__cxa_atexit@plt+0xcd014> │ │ │ │ - mov r5, r7 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq d9ea4 <__cxa_atexit@plt+0xcda4c> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d94a0 <__cxa_atexit@plt+0xcd048> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strbeq sp, [r1, #-2392] @ 0xfffff6a8 │ │ │ │ - @ instruction: 0xfffff63c │ │ │ │ - ldrbteq lr, [r5], #3108 @ 0xc24 │ │ │ │ - ldrbteq lr, [r5], #3300 @ 0xce4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d94e8 <__cxa_atexit@plt+0xcd090> │ │ │ │ - ldr lr, [pc, #44] @ d94f0 <__cxa_atexit@plt+0xcd098> │ │ │ │ - add r8, r7, #16 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldm r8, {r0, r3, r8} │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - b 162b54 <__cxa_atexit@plt+0x1566fc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbteq lr, [r5], #3204 @ 0xc84 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #132] @ d958c <__cxa_atexit@plt+0xcd134> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov sl, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d9568 <__cxa_atexit@plt+0xcd110> │ │ │ │ - ldr r7, [pc, #100] @ d9590 <__cxa_atexit@plt+0xcd138> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + ldr r7, [pc, #12] @ d9ec8 <__cxa_atexit@plt+0xcda70> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d9578 <__cxa_atexit@plt+0xcd120> │ │ │ │ - ldr r2, [pc, #80] @ d9598 <__cxa_atexit@plt+0xcd140> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - ldr r5, [pc, #72] @ d959c <__cxa_atexit@plt+0xcd144> │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d9594 <__cxa_atexit@plt+0xcd13c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrbteq lr, [r5], #2536 @ 0x9e8 │ │ │ │ - @ instruction: 0xffffe988 │ │ │ │ - strbeq sp, [r1, #-3612] @ 0xfffff1e4 │ │ │ │ - ldrbteq lr, [r5], #3032 @ 0xbd8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq lr, [r5], #256 @ 0x100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #88] @ d9614 <__cxa_atexit@plt+0xcd1bc> │ │ │ │ - ldr sl, [r1, #4]! │ │ │ │ - sub r2, r1, #12 │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - str r7, [r1] │ │ │ │ - bhi d95fc <__cxa_atexit@plt+0xcd1a4> │ │ │ │ - ldr r7, [pc, #60] @ d9618 <__cxa_atexit@plt+0xcd1c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9, sl} │ │ │ │ - ldr r7, [pc, #52] @ d961c <__cxa_atexit@plt+0xcd1c4> │ │ │ │ + bhi d9f30 <__cxa_atexit@plt+0xcdad8> │ │ │ │ + ldr r1, [pc, #56] @ d9f3c <__cxa_atexit@plt+0xcdae4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d9f24 <__cxa_atexit@plt+0xcdacc> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #28] @ d9620 <__cxa_atexit@plt+0xcd1c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffe8f4 │ │ │ │ - strbeq sp, [r1, #-3460] @ 0xfffff27c │ │ │ │ - ldrbteq lr, [r5], #2404 @ 0x964 │ │ │ │ - ldrbteq lr, [r5], #2884 @ 0xb44 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ d9644 <__cxa_atexit@plt+0xcd1ec> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq lr, [r5], #2848 @ 0xb20 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d9674 <__cxa_atexit@plt+0xcd21c> │ │ │ │ - ldr r2, [pc, #24] @ d9678 <__cxa_atexit@plt+0xcd220> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq lr, [r5], #2624 @ 0xa40 │ │ │ │ - ldrbteq lr, [r5], #2780 @ 0xadc │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ d969c <__cxa_atexit@plt+0xcd244> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq lr, [r5], #2744 @ 0xab8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ d9730 <__cxa_atexit@plt+0xcd2d8> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq d9708 <__cxa_atexit@plt+0xcd2b0> │ │ │ │ - ldr r1, [pc, #100] @ d9734 <__cxa_atexit@plt+0xcd2dc> │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3], #-8 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d9714 <__cxa_atexit@plt+0xcd2bc> │ │ │ │ - ldr r1, [pc, #84] @ d973c <__cxa_atexit@plt+0xcd2e4> │ │ │ │ - mov r9, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #72] @ d9740 <__cxa_atexit@plt+0xcd2e8> │ │ │ │ + bhi d9fe0 <__cxa_atexit@plt+0xcdb88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d9fec <__cxa_atexit@plt+0xcdb94> │ │ │ │ + ldr lr, [pc, #116] @ d9ffc <__cxa_atexit@plt+0xcdba4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ da000 <__cxa_atexit@plt+0xcdba8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #96] @ da004 <__cxa_atexit@plt+0xcdbac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d9fd0 <__cxa_atexit@plt+0xcdb78> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ d9738 <__cxa_atexit@plt+0xcd2e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrbteq lr, [r5], #2504 @ 0x9c8 │ │ │ │ - @ instruction: 0xfffff810 │ │ │ │ - strbeq sp, [r1, #-3196] @ 0xfffff384 │ │ │ │ - ldrbteq lr, [r5], #2580 @ 0xa14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #80] @ d97ac <__cxa_atexit@plt+0xcd354> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d9798 <__cxa_atexit@plt+0xcd340> │ │ │ │ - ldr r2, [pc, #56] @ d97b0 <__cxa_atexit@plt+0xcd358> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #48] @ d97b4 <__cxa_atexit@plt+0xcd35c> │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #24] @ d97b8 <__cxa_atexit@plt+0xcd360> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - strbeq sp, [r1, #-3056] @ 0xfffff410 │ │ │ │ - ldrbteq lr, [r5], #2372 @ 0x944 │ │ │ │ - ldrbteq lr, [r5], #2444 @ 0x98c │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #92] @ d9830 <__cxa_atexit@plt+0xcd3d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - add r6, r6, #16 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d9818 <__cxa_atexit@plt+0xcd3c0> │ │ │ │ - ldr r7, [pc, #56] @ d9834 <__cxa_atexit@plt+0xcd3dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, sl │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r7, [pc, #24] @ d9838 <__cxa_atexit@plt+0xcd3e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffeae0 │ │ │ │ - ldrbteq lr, [r5], #1944 @ 0x798 │ │ │ │ - ldrbteq lr, [r5], #2164 @ 0x874 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d98a4 <__cxa_atexit@plt+0xcd44c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strbeq ip, [r1, #-3592] @ 0xfffff1f8 │ │ │ │ + strbeq ip, [r1, #-3576] @ 0xfffff208 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi da080 <__cxa_atexit@plt+0xcdc28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d98b8 <__cxa_atexit@plt+0xcd460> │ │ │ │ - ldr r2, [pc, #96] @ d98cc <__cxa_atexit@plt+0xcd474> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc da08c <__cxa_atexit@plt+0xcdc34> │ │ │ │ + ldr r2, [pc, #76] @ da09c <__cxa_atexit@plt+0xcdc44> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ d98d0 <__cxa_atexit@plt+0xcd478> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [pc, #72] @ da0a0 <__cxa_atexit@plt+0xcdc48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ da0a4 <__cxa_atexit@plt+0xcdc4c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ d98c8 <__cxa_atexit@plt+0xcd470> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r1, #-1292] @ 0xfffffaf4 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - strbeq sp, [r1, #-1320] @ 0xfffffad8 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #12] @ d98f4 <__cxa_atexit@plt+0xcd49c> │ │ │ │ - rsb r8, r3, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400960 <__cxa_atexit@plt+0x3f4508> │ │ │ │ - strbeq sp, [r1, #-1228] @ 0xfffffb34 │ │ │ │ - ldrbteq lr, [r5], #2112 @ 0x840 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d9948 <__cxa_atexit@plt+0xcd4f0> │ │ │ │ - ldr r3, [pc, #56] @ d9954 <__cxa_atexit@plt+0xcd4fc> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + strbeq ip, [r1, #-3368] @ 0xfffff2d8 │ │ │ │ + ldrteq r7, [lr], #856 @ 0x358 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi da0f4 <__cxa_atexit@plt+0xcdc9c> │ │ │ │ + ldr r1, [pc, #56] @ da100 <__cxa_atexit@plt+0xcdca8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq d9940 <__cxa_atexit@plt+0xcd4e8> │ │ │ │ - ldr r3, [pc, #36] @ d9958 <__cxa_atexit@plt+0xcd500> │ │ │ │ + beq da0e8 <__cxa_atexit@plt+0xcdc90> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 144104 <__cxa_atexit@plt+0x137cac> │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq lr, [r5], #2012 @ 0x7dc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ d997c <__cxa_atexit@plt+0xcd524> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 144104 <__cxa_atexit@plt+0x137cac> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq lr, [r5], #1976 @ 0x7b8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d9a20 <__cxa_atexit@plt+0xcd5c8> │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi d99cc <__cxa_atexit@plt+0xcd574> │ │ │ │ - ldr r6, [pc, #148] @ d9a44 <__cxa_atexit@plt+0xcd5ec> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [pc, #136] @ d9a48 <__cxa_atexit@plt+0xcd5f0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400960 <__cxa_atexit@plt+0x3f4508> │ │ │ │ - cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ - bne d99f0 <__cxa_atexit@plt+0xcd598> │ │ │ │ - ldr r7, [pc, #92] @ d9a38 <__cxa_atexit@plt+0xcd5e0> │ │ │ │ - ldr r0, [pc, #92] @ d9a3c <__cxa_atexit@plt+0xcd5e4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi da1a4 <__cxa_atexit@plt+0xcdd4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc da1b0 <__cxa_atexit@plt+0xcdd58> │ │ │ │ + ldr lr, [pc, #116] @ da1c0 <__cxa_atexit@plt+0xcdd68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ da1c4 <__cxa_atexit@plt+0xcdd6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #96] @ da1c8 <__cxa_atexit@plt+0xcdd70> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq da194 <__cxa_atexit@plt+0xcdd3c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ d9a4c <__cxa_atexit@plt+0xcd5f4> │ │ │ │ - ldr sl, [pc, #84] @ d9a50 <__cxa_atexit@plt+0xcd5f8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r2, [pc, #64] @ d9a54 <__cxa_atexit@plt+0xcd5fc> │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ - ldr r3, [pc, #24] @ d9a40 <__cxa_atexit@plt+0xcd5e8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - ldrbteq lr, [r5], #1868 @ 0x74c │ │ │ │ - ldrbteq lr, [r5], #1860 @ 0x744 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq sp, [r1, #-1016] @ 0xfffffc08 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - ldrbteq lr, [r5], #1780 @ 0x6f4 │ │ │ │ - strbeq sp, [r1, #-2272] @ 0xfffff720 │ │ │ │ - ldrbteq lr, [r5], #1692 @ 0x69c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ d9a78 <__cxa_atexit@plt+0xcd620> │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strbeq ip, [r1, #-3140] @ 0xfffff3bc │ │ │ │ + strbeq ip, [r1, #-3124] @ 0xfffff3cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq lr, [r5], #1672 @ 0x688 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi da244 <__cxa_atexit@plt+0xcddec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc da250 <__cxa_atexit@plt+0xcddf8> │ │ │ │ + ldr r2, [pc, #76] @ da260 <__cxa_atexit@plt+0xcde08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ da264 <__cxa_atexit@plt+0xcde0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ da268 <__cxa_atexit@plt+0xcde10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + strbeq ip, [r1, #-2916] @ 0xfffff49c │ │ │ │ + ldrteq r7, [lr], #392 @ 0x188 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d9b04 <__cxa_atexit@plt+0xcd6ac> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi da378 <__cxa_atexit@plt+0xcdf20> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + add r3, r6, #28 │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne da2d0 <__cxa_atexit@plt+0xcde78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d9b0c <__cxa_atexit@plt+0xcd6b4> │ │ │ │ - ldr r0, [pc, #120] @ d9b28 <__cxa_atexit@plt+0xcd6d0> │ │ │ │ - ldr r1, [pc, #120] @ d9b2c <__cxa_atexit@plt+0xcd6d4> │ │ │ │ - ldr ip, [pc, #120] @ d9b30 <__cxa_atexit@plt+0xcd6d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc da388 <__cxa_atexit@plt+0xcdf30> │ │ │ │ + ldr r1, [r2, #2] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble da338 <__cxa_atexit@plt+0xcdee0> │ │ │ │ + ldr lr, [pc, #264] @ da3d4 <__cxa_atexit@plt+0xcdf7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b da2fc <__cxa_atexit@plt+0xcdea4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc da394 <__cxa_atexit@plt+0xcdf3c> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble da350 <__cxa_atexit@plt+0xcdef8> │ │ │ │ + ldr lr, [pc, #192] @ da3bc <__cxa_atexit@plt+0xcdf64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #188] @ da3c0 <__cxa_atexit@plt+0xcdf68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #180] @ da3c4 <__cxa_atexit@plt+0xcdf6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r5] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - stm r1, {r8, sl, lr} │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28]! │ │ │ │ - ldr r8, [pc, #60] @ d9b34 <__cxa_atexit@plt+0xcd6dc> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #136] @ da3cc <__cxa_atexit@plt+0xcdf74> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #132] @ da3d0 <__cxa_atexit@plt+0xcdf78> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b da364 <__cxa_atexit@plt+0xcdf0c> │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #88] @ da3b4 <__cxa_atexit@plt+0xcdf5c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #84] @ da3b8 <__cxa_atexit@plt+0xcdf60> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b d9b14 <__cxa_atexit@plt+0xcd6bc> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ d9b24 <__cxa_atexit@plt+0xcd6cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #92] @ da3dc <__cxa_atexit@plt+0xcdf84> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq lr, [r5], #1664 @ 0x680 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - ldrteq r7, [lr], #500 @ 0x1f4 │ │ │ │ - ldrbteq lr, [r5], #1452 @ 0x5ac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #128] @ d9bd0 <__cxa_atexit@plt+0xcd778> │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq d9ba4 <__cxa_atexit@plt+0xcd74c> │ │ │ │ - ldr r2, [pc, #104] @ d9bd4 <__cxa_atexit@plt+0xcd77c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d9bb0 <__cxa_atexit@plt+0xcd758> │ │ │ │ - ldr r3, [pc, #88] @ d9bdc <__cxa_atexit@plt+0xcd784> │ │ │ │ - mov r9, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #76] @ d9be0 <__cxa_atexit@plt+0xcd788> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #32] @ d9bd8 <__cxa_atexit@plt+0xcd780> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrbteq lr, [r5], #1324 @ 0x52c │ │ │ │ - @ instruction: 0xfffff374 │ │ │ │ - strbeq sp, [r1, #-2016] @ 0xfffff820 │ │ │ │ - ldrbteq lr, [r5], #1280 @ 0x500 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #84] @ d9c54 <__cxa_atexit@plt+0xcd7fc> │ │ │ │ - ldr r9, [r1, #4]! │ │ │ │ - sub r2, r1, #8 │ │ │ │ + ldr r7, [pc, #72] @ da3d8 <__cxa_atexit@plt+0xcdf80> │ │ │ │ add r7, pc, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r7, [r1] │ │ │ │ - bhi d9c3c <__cxa_atexit@plt+0xcd7e4> │ │ │ │ - ldr r7, [pc, #60] @ d9c58 <__cxa_atexit@plt+0xcd800> │ │ │ │ + b da39c <__cxa_atexit@plt+0xcdf44> │ │ │ │ + ldr r7, [pc, #44] @ da3c8 <__cxa_atexit@plt+0xcdf70> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - ldr r7, [pc, #52] @ d9c5c <__cxa_atexit@plt+0xcd804> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffb8c │ │ │ │ + ldrteq r7, [lr], #96 @ 0x60 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + strbeq ip, [r1, #-2716] @ 0xfffff564 │ │ │ │ + strbeq ip, [r1, #-2700] @ 0xfffff574 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + ldrteq r7, [lr], #108 @ 0x6c │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrbteq sp, [r5], #3136 @ 0xc40 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc da478 <__cxa_atexit@plt+0xce020> │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble da450 <__cxa_atexit@plt+0xcdff8> │ │ │ │ + ldr lr, [pc, #116] @ da490 <__cxa_atexit@plt+0xce038> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ da494 <__cxa_atexit@plt+0xce03c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ da498 <__cxa_atexit@plt+0xce040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #28] @ d9c60 <__cxa_atexit@plt+0xcd808> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffff2e0 │ │ │ │ - strbeq sp, [r1, #-1864] @ 0xfffff8b8 │ │ │ │ - ldrbteq lr, [r5], #1184 @ 0x4a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + add r6, r3, #16 │ │ │ │ + ldr r0, [pc, #68] @ da4a0 <__cxa_atexit@plt+0xce048> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #64] @ da4a4 <__cxa_atexit@plt+0xce04c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r3, [pc, #28] @ da49c <__cxa_atexit@plt+0xce044> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + strbeq ip, [r1, #-2428] @ 0xfffff684 │ │ │ │ + strbeq ip, [r1, #-2412] @ 0xfffff694 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + ldrteq r6, [lr], #3924 @ 0xf54 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq lr, [r5], #1304 @ 0x518 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc da540 <__cxa_atexit@plt+0xce0e8> │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble da518 <__cxa_atexit@plt+0xce0c0> │ │ │ │ + ldr lr, [pc, #116] @ da558 <__cxa_atexit@plt+0xce100> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ da55c <__cxa_atexit@plt+0xce104> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ da560 <__cxa_atexit@plt+0xce108> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r6, r3, #16 │ │ │ │ + ldr r0, [pc, #68] @ da568 <__cxa_atexit@plt+0xce110> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #64] @ da56c <__cxa_atexit@plt+0xce114> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r3, [pc, #28] @ da564 <__cxa_atexit@plt+0xce10c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffb40 │ │ │ │ + strbeq ip, [r1, #-2228] @ 0xfffff74c │ │ │ │ + strbeq ip, [r1, #-2212] @ 0xfffff75c │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + ldrteq r6, [lr], #3736 @ 0xe98 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d9cc0 <__cxa_atexit@plt+0xcd868> │ │ │ │ - ldr r7, [pc, #48] @ d9cd0 <__cxa_atexit@plt+0xcd878> │ │ │ │ + bhi da5e8 <__cxa_atexit@plt+0xce190> │ │ │ │ + ldr r3, [pc, #104] @ da5f8 <__cxa_atexit@plt+0xce1a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq d9cb4 <__cxa_atexit@plt+0xcd85c> │ │ │ │ - mov r7, r8 │ │ │ │ - b d9ce4 <__cxa_atexit@plt+0xcd88c> │ │ │ │ + beq da5c8 <__cxa_atexit@plt+0xce170> │ │ │ │ + ldr r3, [pc, #88] @ da5fc <__cxa_atexit@plt+0xce1a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq da5d8 <__cxa_atexit@plt+0xce180> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + b da278 <__cxa_atexit@plt+0xcde20> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d9cd4 <__cxa_atexit@plt+0xcd87c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq lr, [r5], #1252 @ 0x4e4 │ │ │ │ - ldrbteq lr, [r5], #1216 @ 0x4c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #200] @ d9dc0 <__cxa_atexit@plt+0xcd968> │ │ │ │ - mov r7, r5 │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - mov r3, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r3, #-8]! │ │ │ │ - beq d9d8c <__cxa_atexit@plt+0xcd934> │ │ │ │ - cmp fp, r3 │ │ │ │ - str r0, [r5] │ │ │ │ - bhi d9d9c <__cxa_atexit@plt+0xcd944> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc d9da4 <__cxa_atexit@plt+0xcd94c> │ │ │ │ - ldr r7, [pc, #144] @ d9dc8 <__cxa_atexit@plt+0xcd970> │ │ │ │ - ldr r2, [pc, #144] @ d9dcc <__cxa_atexit@plt+0xcd974> │ │ │ │ - ldr ip, [pc, #144] @ d9dd0 <__cxa_atexit@plt+0xcd978> │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, r6, #8 │ │ │ │ - add ip, pc, ip │ │ │ │ - stmdb r5, {r7, lr} │ │ │ │ - str r6, [r5] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - stm r2, {r8, sl, lr} │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str ip, [r6, #28]! │ │ │ │ - ldr r8, [pc, #92] @ d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ - mov r9, r6 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r1, r6 │ │ │ │ - b d9dac <__cxa_atexit@plt+0xcd954> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ d9dc4 <__cxa_atexit@plt+0xcd96c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ + ldr r7, [pc, #16] @ da600 <__cxa_atexit@plt+0xce1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - ldrbteq lr, [r5], #996 @ 0x3e4 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0xfffff768 │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - ldrteq r6, [lr], #3948 @ 0xf6c │ │ │ │ - ldrbteq lr, [r5], #960 @ 0x3c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [r2, #8]! │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - str r1, [r2] │ │ │ │ - bhi d9e70 <__cxa_atexit@plt+0xcda18> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc d9e78 <__cxa_atexit@plt+0xcda20> │ │ │ │ - ldr r0, [pc, #116] @ d9e98 <__cxa_atexit@plt+0xcda40> │ │ │ │ - ldr r2, [pc, #116] @ d9e9c <__cxa_atexit@plt+0xcda44> │ │ │ │ - ldr ip, [pc, #116] @ d9ea0 <__cxa_atexit@plt+0xcda48> │ │ │ │ - ldr lr, [sl, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r3, #8 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - stm r2, {r8, sl, lr} │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r7, #12] │ │ │ │ - stmib r7, {r0, lr} │ │ │ │ - str ip, [r3, #28]! │ │ │ │ - ldr r8, [pc, #64] @ d9ea4 <__cxa_atexit@plt+0xcda4c> │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r6, r3 │ │ │ │ - b d9e80 <__cxa_atexit@plt+0xcda28> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ d9e94 <__cxa_atexit@plt+0xcda3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrbteq lr, [r5], #784 @ 0x310 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - @ instruction: 0xfffff67c │ │ │ │ - @ instruction: 0xfffffac0 │ │ │ │ - ldrteq r6, [lr], #3720 @ 0xe88 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b da5ec <__cxa_atexit@plt+0xce194> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrbteq sp, [r5], #2516 @ 0x9d4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ da640 <__cxa_atexit@plt+0xce1e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq da638 <__cxa_atexit@plt+0xce1e0> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b da278 <__cxa_atexit@plt+0xcde20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b da278 <__cxa_atexit@plt+0xcde20> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d9ee0 <__cxa_atexit@plt+0xcda88> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ d9ee8 <__cxa_atexit@plt+0xcda90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi da6a8 <__cxa_atexit@plt+0xce250> │ │ │ │ + ldr r2, [pc, #56] @ da6b0 <__cxa_atexit@plt+0xce258> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq da69c <__cxa_atexit@plt+0xce244> │ │ │ │ + ldr r3, [pc, #36] @ da6b4 <__cxa_atexit@plt+0xce25c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400a10 <__cxa_atexit@plt+0x3f45b8> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1, #-3776] @ 0xfffff140 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strbeq ip, [r1, #-1816] @ 0xfffff8e8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ da6d8 <__cxa_atexit@plt+0xce280> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + strbeq ip, [r1, #-1760] @ 0xfffff920 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d9f4c <__cxa_atexit@plt+0xcdaf4> │ │ │ │ - ldr r2, [pc, #76] @ d9f58 <__cxa_atexit@plt+0xcdb00> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ d9f5c <__cxa_atexit@plt+0xcdb04> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi da728 <__cxa_atexit@plt+0xce2d0> │ │ │ │ + ldr r2, [pc, #56] @ da730 <__cxa_atexit@plt+0xce2d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq d9f44 <__cxa_atexit@plt+0xcdaec> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - mov r8, #11 │ │ │ │ - str r3, [r5] │ │ │ │ - b 104f68 <__cxa_atexit@plt+0xf8b10> │ │ │ │ + beq da71c <__cxa_atexit@plt+0xce2c4> │ │ │ │ + ldr r3, [pc, #36] @ da734 <__cxa_atexit@plt+0xce2dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq ip, [r1, #-3704] @ 0xfffff188 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strbeq ip, [r1, #-1688] @ 0xfffff968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - mov r8, #11 │ │ │ │ - str r3, [r5] │ │ │ │ - b 104f68 <__cxa_atexit@plt+0xf8b10> │ │ │ │ - ldrbteq lr, [r5], #596 @ 0x254 │ │ │ │ + ldr r3, [pc, #16] @ da758 <__cxa_atexit@plt+0xce300> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + strbeq ip, [r1, #-1632] @ 0xfffff9a0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi da800 <__cxa_atexit@plt+0xce3a8> │ │ │ │ + ldr r6, [pc, #168] @ da828 <__cxa_atexit@plt+0xce3d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq da7bc <__cxa_atexit@plt+0xce364> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne da7d0 <__cxa_atexit@plt+0xce378> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc da814 <__cxa_atexit@plt+0xce3bc> │ │ │ │ + ldr r7, [pc, #136] @ da834 <__cxa_atexit@plt+0xce3dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #132] @ da838 <__cxa_atexit@plt+0xce3e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + b da7ec <__cxa_atexit@plt+0xce394> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc da814 <__cxa_atexit@plt+0xce3bc> │ │ │ │ + ldr r7, [pc, #76] @ da82c <__cxa_atexit@plt+0xce3d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #72] @ da830 <__cxa_atexit@plt+0xce3d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #52] @ da83c <__cxa_atexit@plt+0xce3e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + ldrteq r6, [lr], #3036 @ 0xbdc │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + ldrteq r6, [lr], #3076 @ 0xc04 │ │ │ │ + ldrbteq sp, [r5], #1984 @ 0x7c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne da880 <__cxa_atexit@plt+0xce428> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc da8ac <__cxa_atexit@plt+0xce454> │ │ │ │ + ldr r3, [pc, #80] @ da8c0 <__cxa_atexit@plt+0xce468> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #76] @ da8c4 <__cxa_atexit@plt+0xce46c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + b da89c <__cxa_atexit@plt+0xce444> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc da8ac <__cxa_atexit@plt+0xce454> │ │ │ │ + ldr r3, [pc, #40] @ da8b8 <__cxa_atexit@plt+0xce460> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ da8bc <__cxa_atexit@plt+0xce464> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + ldrteq r6, [lr], #2860 @ 0xb2c │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + ldrteq r6, [lr], #2880 @ 0xb40 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi da918 <__cxa_atexit@plt+0xce4c0> │ │ │ │ + ldr r3, [pc, #64] @ da928 <__cxa_atexit@plt+0xce4d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq da908 <__cxa_atexit@plt+0xce4b0> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b da278 <__cxa_atexit@plt+0xcde20> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ da92c <__cxa_atexit@plt+0xce4d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq sp, [r5], #1708 @ 0x6ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d9fbc <__cxa_atexit@plt+0xcdb64> │ │ │ │ - ldr r2, [pc, #36] @ d9fc4 <__cxa_atexit@plt+0xcdb6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ d9fc8 <__cxa_atexit@plt+0xcdb70> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #217 @ 0xd9 │ │ │ │ - mov r5, r3 │ │ │ │ - b 155b88 <__cxa_atexit@plt+0x149730> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b da278 <__cxa_atexit@plt+0xcde20> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ da970 <__cxa_atexit@plt+0xce518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq sp, [r5], #1636 @ 0x664 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq da9d8 <__cxa_atexit@plt+0xce580> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne da9e4 <__cxa_atexit@plt+0xce58c> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #4 │ │ │ │ + bhi daa20 <__cxa_atexit@plt+0xce5c8> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldr r8, [pc, #100] @ daa38 <__cxa_atexit@plt+0xce5e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #80] @ daa30 <__cxa_atexit@plt+0xce5d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #64] @ daa2c <__cxa_atexit@plt+0xce5d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #80] @ daa48 <__cxa_atexit@plt+0xce5f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #60] @ daa40 <__cxa_atexit@plt+0xce5e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #52] @ daa44 <__cxa_atexit@plt+0xce5ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #32] @ daa3c <__cxa_atexit@plt+0xce5e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #12] @ daa34 <__cxa_atexit@plt+0xce5dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq r6, [lr], #2499 @ 0x9c3 │ │ │ │ + ldrteq r6, [lr], #2502 @ 0x9c6 │ │ │ │ + ldrteq r6, [lr], #2421 @ 0x975 │ │ │ │ + ldrteq r6, [lr], #2496 @ 0x9c0 │ │ │ │ + ldrteq r6, [lr], #2415 @ 0x96f │ │ │ │ + ldrteq r6, [lr], #2430 @ 0x97e │ │ │ │ + ldrteq r6, [lr], #2404 @ 0x964 │ │ │ │ + ldrteq r6, [lr], #2411 @ 0x96b │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi daa9c <__cxa_atexit@plt+0xce644> │ │ │ │ + ldr r3, [pc, #64] @ daaac <__cxa_atexit@plt+0xce654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq daa8c <__cxa_atexit@plt+0xce634> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ daab0 <__cxa_atexit@plt+0xce658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1, #-3568] @ 0xfffff210 │ │ │ │ - strbeq ip, [r1, #-3564] @ 0xfffff214 │ │ │ │ - ldrbteq lr, [r5], #504 @ 0x1f8 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq sp, [r5], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi da014 <__cxa_atexit@plt+0xcdbbc> │ │ │ │ - ldr r2, [pc, #48] @ da020 <__cxa_atexit@plt+0xcdbc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ da024 <__cxa_atexit@plt+0xcdbcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ da028 <__cxa_atexit@plt+0xcdbd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400a18 <__cxa_atexit@plt+0x3f45c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dab38 <__cxa_atexit@plt+0xce6e0> │ │ │ │ + ldr r3, [pc, #92] @ dab48 <__cxa_atexit@plt+0xce6f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dab18 <__cxa_atexit@plt+0xce6c0> │ │ │ │ + ldr r3, [pc, #76] @ dab4c <__cxa_atexit@plt+0xce6f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq dab28 <__cxa_atexit@plt+0xce6d0> │ │ │ │ + b db708 <__cxa_atexit@plt+0xcf2b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ dab50 <__cxa_atexit@plt+0xce6f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrbteq sp, [r5], #1228 @ 0x4cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ dab8c <__cxa_atexit@plt+0xce734> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq dab80 <__cxa_atexit@plt+0xce728> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b db708 <__cxa_atexit@plt+0xcf2b0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1, #-3488] @ 0xfffff260 │ │ │ │ - strbeq sp, [r1, #-904] @ 0xfffffc78 │ │ │ │ - strbeq ip, [r1, #-3456] @ 0xfffff280 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b db708 <__cxa_atexit@plt+0xcf2b0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi da060 <__cxa_atexit@plt+0xcdc08> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ da068 <__cxa_atexit@plt+0xcdc10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq ip, [r1, #-3392] @ 0xfffff2c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi da0ec <__cxa_atexit@plt+0xcdc94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc da0f4 <__cxa_atexit@plt+0xcdc9c> │ │ │ │ - ldr r1, [pc, #104] @ da108 <__cxa_atexit@plt+0xcdcb0> │ │ │ │ - ldr r0, [pc, #104] @ da10c <__cxa_atexit@plt+0xcdcb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ da110 <__cxa_atexit@plt+0xcdcb8> │ │ │ │ - add r8, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #68] @ da114 <__cxa_atexit@plt+0xcdcbc> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r7, r2 │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - mov r6, r3 │ │ │ │ - b da0fc <__cxa_atexit@plt+0xcdca4> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - strbeq ip, [r1, #-3304] @ 0xfffff318 │ │ │ │ - strbeq sp, [r1, #-704] @ 0xfffffd40 │ │ │ │ - strbeq ip, [r1, #-3288] @ 0xfffff328 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc da188 <__cxa_atexit@plt+0xcdd30> │ │ │ │ - ldr lr, [pc, #92] @ da198 <__cxa_atexit@plt+0xcdd40> │ │ │ │ + bhi dac58 <__cxa_atexit@plt+0xce800> │ │ │ │ + ldr r2, [pc, #188] @ dac80 <__cxa_atexit@plt+0xce828> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dac4c <__cxa_atexit@plt+0xce7f4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc dac60 <__cxa_atexit@plt+0xce808> │ │ │ │ + ldr lr, [pc, #140] @ dac88 <__cxa_atexit@plt+0xce830> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #72] @ da19c <__cxa_atexit@plt+0xcdd44> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #64] @ da1a0 <__cxa_atexit@plt+0xcdd48> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - ldr r8, [pc, #32] @ da1a4 <__cxa_atexit@plt+0xcdd4c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - strbeq sp, [r1, #-560] @ 0xfffffdd0 │ │ │ │ - strbeq ip, [r1, #-3144] @ 0xfffff3b8 │ │ │ │ - strbeq sp, [r1, #-520] @ 0xfffffdf8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da20c <__cxa_atexit@plt+0xcddb4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc da218 <__cxa_atexit@plt+0xcddc0> │ │ │ │ - ldr r2, [pc, #80] @ da228 <__cxa_atexit@plt+0xcddd0> │ │ │ │ - ldr r1, [pc, #80] @ da22c <__cxa_atexit@plt+0xcddd4> │ │ │ │ + ldr r2, [pc, #136] @ dac8c <__cxa_atexit@plt+0xce834> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ dac90 <__cxa_atexit@plt+0xce838> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + ldr r2, [pc, #116] @ dac94 <__cxa_atexit@plt+0xce83c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r7, r3, #31 │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + str r9, [r6, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - strbeq ip, [r1, #-2992] @ 0xfffff450 │ │ │ │ - ldrbteq sp, [r5], #3972 @ 0xf84 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc da2b0 <__cxa_atexit@plt+0xcde58> │ │ │ │ - ldr lr, [pc, #100] @ da2c0 <__cxa_atexit@plt+0xcde68> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ da2c4 <__cxa_atexit@plt+0xcde6c> │ │ │ │ - add ip, r3, #8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #68] @ da2c8 <__cxa_atexit@plt+0xcde70> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stm ip, {r1, r8, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - ldr r3, [pc, #40] @ da2cc <__cxa_atexit@plt+0xcde74> │ │ │ │ - sub sl, r6, #6 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + ldr r7, [pc, #28] @ dac84 <__cxa_atexit@plt+0xce82c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - strbeq sp, [r1, #-268] @ 0xfffffef4 │ │ │ │ - strbeq ip, [r1, #-2852] @ 0xfffff4dc │ │ │ │ - strbeq sp, [r1, #-232] @ 0xffffff18 │ │ │ │ - ldrbteq sp, [r5], #3816 @ 0xee8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrbteq sp, [r5], #704 @ 0x2c0 │ │ │ │ + @ instruction: 0xffffdb80 │ │ │ │ + @ instruction: 0xffffdce4 │ │ │ │ + strbeq ip, [r1, #-404] @ 0xfffffe6c │ │ │ │ + strbeq ip, [r1, #-380] @ 0xfffffe84 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc da354 <__cxa_atexit@plt+0xcdefc> │ │ │ │ - ldr lr, [pc, #100] @ da364 <__cxa_atexit@plt+0xcdf0c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc dad18 <__cxa_atexit@plt+0xce8c0> │ │ │ │ + ldr lr, [pc, #104] @ dad34 <__cxa_atexit@plt+0xce8dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ da368 <__cxa_atexit@plt+0xcdf10> │ │ │ │ - add ip, r3, #8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #68] @ da36c <__cxa_atexit@plt+0xcdf14> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stm ip, {r1, r8, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - ldr r3, [pc, #40] @ da370 <__cxa_atexit@plt+0xcdf18> │ │ │ │ - sub sl, r6, #6 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #100] @ dad38 <__cxa_atexit@plt+0xce8e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ dad3c <__cxa_atexit@plt+0xce8e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r2, [pc, #80] @ dad40 <__cxa_atexit@plt+0xce8e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ dad44 <__cxa_atexit@plt+0xce8ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - strbeq sp, [r1, #-104] @ 0xffffff98 │ │ │ │ - strbeq ip, [r1, #-2688] @ 0xfffff580 │ │ │ │ - strbeq sp, [r1, #-68] @ 0xffffffbc │ │ │ │ - ldrbteq sp, [r5], #3648 @ 0xe40 │ │ │ │ + @ instruction: 0xffffdab0 │ │ │ │ + @ instruction: 0xffffdc14 │ │ │ │ + strbeq ip, [r1, #-196] @ 0xffffff3c │ │ │ │ + strbeq ip, [r1, #-172] @ 0xffffff54 │ │ │ │ + ldrbteq sp, [r5], #520 @ 0x208 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc da3c0 <__cxa_atexit@plt+0xcdf68> │ │ │ │ - ldr r2, [pc, #48] @ da3d0 <__cxa_atexit@plt+0xcdf78> │ │ │ │ - ldr r3, [pc, #48] @ da3d4 <__cxa_atexit@plt+0xcdf7c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + bcc dad90 <__cxa_atexit@plt+0xce938> │ │ │ │ + ldr r2, [pc, #48] @ dada0 <__cxa_atexit@plt+0xce948> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + ldr r3, [pc, #44] @ dada4 <__cxa_atexit@plt+0xce94c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - ldrteq r6, [lr], #2351 @ 0x92f │ │ │ │ - ldrbteq sp, [r5], #3552 @ 0xde0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + ldrteq r6, [lr], #1505 @ 0x5e1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dae80 <__cxa_atexit@plt+0xcea28> │ │ │ │ + ldr r2, [pc, #248] @ daebc <__cxa_atexit@plt+0xcea64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dae74 <__cxa_atexit@plt+0xcea1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc da484 <__cxa_atexit@plt+0xce02c> │ │ │ │ - ldr r0, [pc, #176] @ da4b0 <__cxa_atexit@plt+0xce058> │ │ │ │ - sub r8, r3, #6 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc dae88 <__cxa_atexit@plt+0xcea30> │ │ │ │ + ldr r3, [pc, #204] @ daec0 <__cxa_atexit@plt+0xcea68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #188] @ daec4 <__cxa_atexit@plt+0xcea6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub sl, r2, #6 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r1, r3 │ │ │ │ + bcc dae9c <__cxa_atexit@plt+0xcea44> │ │ │ │ + ldr lr, [pc, #160] @ daecc <__cxa_atexit@plt+0xcea74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ daed0 <__cxa_atexit@plt+0xcea78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ daed4 <__cxa_atexit@plt+0xcea7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ - ldr lr, [pc, #152] @ da4b4 <__cxa_atexit@plt+0xce05c> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - bcc da49c <__cxa_atexit@plt+0xce044> │ │ │ │ - ldr sl, [pc, #128] @ da4b8 <__cxa_atexit@plt+0xce060> │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - add sl, pc, sl │ │ │ │ - ldm ip, {r1, r2, ip} │ │ │ │ - str sl, [r6, #16]! │ │ │ │ - ldr r0, [pc, #108] @ da4bc <__cxa_atexit@plt+0xce064> │ │ │ │ - sub sl, r3, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #24]! │ │ │ │ + sub r1, r3, #31 │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + str r9, [r6, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - add r1, r6, #16 │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stm r1, {r2, ip, lr} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - ldr r6, [pc, #72] @ da4c0 <__cxa_atexit@plt+0xce068> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #2 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r7, [pc, #36] @ daec8 <__cxa_atexit@plt+0xcea70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #11 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + strbeq fp, [r1, #-4004] @ 0xfffff05c │ │ │ │ + strbeq fp, [r1, #-3988] @ 0xfffff06c │ │ │ │ + ldrbteq sp, [r5], #132 @ 0x84 │ │ │ │ + @ instruction: 0xffffd950 │ │ │ │ + @ instruction: 0xffffdab4 │ │ │ │ + strbeq fp, [r1, #-3940] @ 0xfffff09c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc daf7c <__cxa_atexit@plt+0xceb24> │ │ │ │ + ldr r1, [pc, #180] @ dafac <__cxa_atexit@plt+0xceb54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r7, [pc, #164] @ dafb0 <__cxa_atexit@plt+0xceb58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub sl, r3, #6 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc daf8c <__cxa_atexit@plt+0xceb34> │ │ │ │ + ldr lr, [pc, #132] @ dafb8 <__cxa_atexit@plt+0xceb60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #128] @ dafbc <__cxa_atexit@plt+0xceb64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #124] @ dafc0 <__cxa_atexit@plt+0xceb68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #24]! │ │ │ │ + sub r1, r3, #31 │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + str r9, [r6, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r7, [pc, #32] @ dafb4 <__cxa_atexit@plt+0xceb5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, #11 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1, #-2460] @ 0xfffff664 │ │ │ │ - strbeq ip, [r1, #-2444] @ 0xfffff674 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - strbeq ip, [r1, #-3892] @ 0xfffff0cc │ │ │ │ - strbeq ip, [r1, #-3864] @ 0xfffff0e8 │ │ │ │ - ldrbteq sp, [r5], #3316 @ 0xcf4 │ │ │ │ + strbeq fp, [r1, #-3744] @ 0xfffff160 │ │ │ │ + strbeq fp, [r1, #-3728] @ 0xfffff170 │ │ │ │ + ldrbteq ip, [r5], #3988 @ 0xf94 │ │ │ │ + @ instruction: 0xffffd848 │ │ │ │ + @ instruction: 0xffffd9ac │ │ │ │ + strbeq fp, [r1, #-3676] @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi da528 <__cxa_atexit@plt+0xce0d0> │ │ │ │ + bhi db024 <__cxa_atexit@plt+0xcebcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc da534 <__cxa_atexit@plt+0xce0dc> │ │ │ │ - ldr r2, [pc, #76] @ da544 <__cxa_atexit@plt+0xce0ec> │ │ │ │ - ldr r1, [pc, #76] @ da548 <__cxa_atexit@plt+0xce0f0> │ │ │ │ + bcc db030 <__cxa_atexit@plt+0xcebd8> │ │ │ │ + ldr r2, [pc, #76] @ db040 <__cxa_atexit@plt+0xcebe8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ db044 <__cxa_atexit@plt+0xcebec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ da54c <__cxa_atexit@plt+0xce0f4> │ │ │ │ + ldr r8, [pc, #56] @ db048 <__cxa_atexit@plt+0xcebf0> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - strbeq ip, [r1, #-2192] @ 0xfffff770 │ │ │ │ - ldrteq r6, [lr], #1987 @ 0x7c3 │ │ │ │ - ldrbteq sp, [r5], #3172 @ 0xc64 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + strbeq fp, [r1, #-3460] @ 0xfffff27c │ │ │ │ + ldrteq r6, [lr], #841 @ 0x349 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc da5b8 <__cxa_atexit@plt+0xce160> │ │ │ │ - ldr r2, [pc, #76] @ da5c8 <__cxa_atexit@plt+0xce170> │ │ │ │ - ldr r1, [pc, #76] @ da5cc <__cxa_atexit@plt+0xce174> │ │ │ │ + bcc db0b0 <__cxa_atexit@plt+0xcec58> │ │ │ │ + ldr r2, [pc, #76] @ db0c0 <__cxa_atexit@plt+0xcec68> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ db0c4 <__cxa_atexit@plt+0xcec6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #56] @ da5d0 <__cxa_atexit@plt+0xce178> │ │ │ │ - add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #52] @ db0c8 <__cxa_atexit@plt+0xcec70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - strbeq ip, [r1, #-2092] @ 0xfffff7d4 │ │ │ │ - strbeq ip, [r1, #-2064] @ 0xfffff7f0 │ │ │ │ - @ instruction: 0xfffff8bc │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r0, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc da6a8 <__cxa_atexit@plt+0xce250> │ │ │ │ - ldr r7, [pc, #192] @ da6c8 <__cxa_atexit@plt+0xce270> │ │ │ │ - mov r3, r0 │ │ │ │ - ldr lr, [pc, #188] @ da6cc <__cxa_atexit@plt+0xce274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #184] @ da6d0 <__cxa_atexit@plt+0xce278> │ │ │ │ - ldr ip, [pc, #184] @ da6d4 <__cxa_atexit@plt+0xce27c> │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - ldr r9, [pc, #168] @ da6d8 <__cxa_atexit@plt+0xce280> │ │ │ │ - str r2, [r3, #32] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r2, #36]! @ 0x24 │ │ │ │ - mov r1, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, pc, ip │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r7, #12]! │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - str ip, [r1, #24]! │ │ │ │ - add lr, r3, #56 @ 0x38 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - cmp r8, #10 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - ble da690 <__cxa_atexit@plt+0xce238> │ │ │ │ - ldr r3, [pc, #84] @ da6e0 <__cxa_atexit@plt+0xce288> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b da698 <__cxa_atexit@plt+0xce240> │ │ │ │ - ldr r3, [pc, #68] @ da6dc <__cxa_atexit@plt+0xce284> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r3, [r0, #72] @ 0x48 │ │ │ │ - str r2, [r0, #76] @ 0x4c │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #52] @ da6e4 <__cxa_atexit@plt+0xce28c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff8a4 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0xfffff938 │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - ldrbteq sp, [r5], #2864 @ 0xb30 │ │ │ │ - ldrbteq sp, [r5], #2804 @ 0xaf4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi da76c <__cxa_atexit@plt+0xce314> │ │ │ │ - ldr r7, [pc, #112] @ da780 <__cxa_atexit@plt+0xce328> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r9} │ │ │ │ - beq da754 <__cxa_atexit@plt+0xce2fc> │ │ │ │ - ldr r7, [pc, #96] @ da784 <__cxa_atexit@plt+0xce32c> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8} │ │ │ │ - beq da760 <__cxa_atexit@plt+0xce308> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - mov r9, r3 │ │ │ │ - str r7, [r2, #-8] │ │ │ │ - str r1, [r2, #-4] │ │ │ │ - b da5ec <__cxa_atexit@plt+0xce194> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ da788 <__cxa_atexit@plt+0xce330> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldrbteq sp, [r5], #2688 @ 0xa80 │ │ │ │ - ldrbteq sp, [r5], #2644 @ 0xa54 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ da7d4 <__cxa_atexit@plt+0xce37c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq da7cc <__cxa_atexit@plt+0xce374> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b da5ec <__cxa_atexit@plt+0xce194> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrbteq sp, [r5], #2568 @ 0xa08 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b da5ec <__cxa_atexit@plt+0xce194> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b daf5c <__cxa_atexit@plt+0xceb04> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da838 <__cxa_atexit@plt+0xce3e0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ da840 <__cxa_atexit@plt+0xce3e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a10 <__cxa_atexit@plt+0x3f45b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1, #-1384] @ 0xfffffa98 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + strbeq fp, [r1, #-3364] @ 0xfffff2dc │ │ │ │ + strbeq fp, [r1, #-3336] @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi da8a4 <__cxa_atexit@plt+0xce44c> │ │ │ │ - ldr r2, [pc, #76] @ da8b0 <__cxa_atexit@plt+0xce458> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ da8b4 <__cxa_atexit@plt+0xce45c> │ │ │ │ + bhi db110 <__cxa_atexit@plt+0xcecb8> │ │ │ │ + ldr r2, [pc, #48] @ db11c <__cxa_atexit@plt+0xcecc4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ db120 <__cxa_atexit@plt+0xcecc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da89c <__cxa_atexit@plt+0xce444> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - mov r8, #11 │ │ │ │ - str r3, [r5] │ │ │ │ - b 104f68 <__cxa_atexit@plt+0xf8b10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ db124 <__cxa_atexit@plt+0xceccc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 4003f4 <__cxa_atexit@plt+0x3f3f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq ip, [r1, #-1312] @ 0xfffffae0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - mov r8, #11 │ │ │ │ - str r3, [r5] │ │ │ │ - b 104f68 <__cxa_atexit@plt+0xf8b10> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da928 <__cxa_atexit@plt+0xce4d0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ da930 <__cxa_atexit@plt+0xce4d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ da934 <__cxa_atexit@plt+0xce4dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #44] @ da938 <__cxa_atexit@plt+0xce4e0> │ │ │ │ - add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r1, r5, #16 │ │ │ │ - mov r5, r3 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - b 4008e8 <__cxa_atexit@plt+0x3f4490> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq ip, [r1, #-1172] @ 0xfffffb6c │ │ │ │ - strbeq ip, [r1, #-1172] @ 0xfffffb6c │ │ │ │ - strbeq ip, [r1, #-1240] @ 0xfffffb28 │ │ │ │ - ldrbteq sp, [r5], #2184 @ 0x888 │ │ │ │ + ldrbteq ip, [r5], #3852 @ 0xf0c │ │ │ │ + strbeq fp, [r1, #-3212] @ 0xfffff374 │ │ │ │ + strbeq fp, [r1, #-3208] @ 0xfffff378 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi da984 <__cxa_atexit@plt+0xce52c> │ │ │ │ - ldr r2, [pc, #48] @ da990 <__cxa_atexit@plt+0xce538> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ da994 <__cxa_atexit@plt+0xce53c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ da998 <__cxa_atexit@plt+0xce540> │ │ │ │ + bhi db16c <__cxa_atexit@plt+0xced14> │ │ │ │ + ldr r2, [pc, #48] @ db178 <__cxa_atexit@plt+0xced20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ db17c <__cxa_atexit@plt+0xced24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ db180 <__cxa_atexit@plt+0xced28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400a18 <__cxa_atexit@plt+0x3f45c0> │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 4003f4 <__cxa_atexit@plt+0x3f3f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1, #-1072] @ 0xfffffbd0 │ │ │ │ - strbeq ip, [r1, #-2584] @ 0xfffff5e8 │ │ │ │ - strbeq ip, [r1, #-1040] @ 0xfffffbf0 │ │ │ │ + ldrbteq ip, [r5], #3760 @ 0xeb0 │ │ │ │ + strbeq fp, [r1, #-3120] @ 0xfffff3d0 │ │ │ │ + strbeq fp, [r1, #-3116] @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi da9d0 <__cxa_atexit@plt+0xce578> │ │ │ │ + bhi db1b8 <__cxa_atexit@plt+0xced60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ da9d8 <__cxa_atexit@plt+0xce580> │ │ │ │ + ldr r1, [pc, #24] @ db1c0 <__cxa_atexit@plt+0xced68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1, #-976] @ 0xfffffc30 │ │ │ │ + strbeq fp, [r1, #-3032] @ 0xfffff428 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi daa5c <__cxa_atexit@plt+0xce604> │ │ │ │ + bhi db244 <__cxa_atexit@plt+0xcedec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc daa64 <__cxa_atexit@plt+0xce60c> │ │ │ │ - ldr r1, [pc, #104] @ daa78 <__cxa_atexit@plt+0xce620> │ │ │ │ - ldr r0, [pc, #104] @ daa7c <__cxa_atexit@plt+0xce624> │ │ │ │ + bcc db24c <__cxa_atexit@plt+0xcedf4> │ │ │ │ + ldr r1, [pc, #104] @ db260 <__cxa_atexit@plt+0xcee08> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ db264 <__cxa_atexit@plt+0xcee0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ daa80 <__cxa_atexit@plt+0xce628> │ │ │ │ - add r8, r3, #8 │ │ │ │ + ldr r1, [pc, #76] @ db268 <__cxa_atexit@plt+0xcee10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #68] @ daa84 <__cxa_atexit@plt+0xce62c> │ │ │ │ add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ db26c <__cxa_atexit@plt+0xcee14> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r7, r2 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r6, r3 │ │ │ │ - b daa6c <__cxa_atexit@plt+0xce614> │ │ │ │ + b db254 <__cxa_atexit@plt+0xcedfc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - strbeq ip, [r1, #-888] @ 0xfffffc88 │ │ │ │ - strbeq ip, [r1, #-2384] @ 0xfffff6b0 │ │ │ │ - strbeq ip, [r1, #-872] @ 0xfffffc98 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strbeq fp, [r1, #-2944] @ 0xfffff480 │ │ │ │ + strbeq ip, [r1, #-336] @ 0xfffffeb0 │ │ │ │ + strbeq fp, [r1, #-2932] @ 0xfffff48c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc daaf8 <__cxa_atexit@plt+0xce6a0> │ │ │ │ - ldr lr, [pc, #92] @ dab08 <__cxa_atexit@plt+0xce6b0> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi db30c <__cxa_atexit@plt+0xceeb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc db318 <__cxa_atexit@plt+0xceec0> │ │ │ │ + ldr r8, [pc, #136] @ db328 <__cxa_atexit@plt+0xceed0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ db32c <__cxa_atexit@plt+0xceed4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #72] @ dab0c <__cxa_atexit@plt+0xce6b4> │ │ │ │ - sub r9, r6, #6 │ │ │ │ + ldr r0, [pc, #100] @ db330 <__cxa_atexit@plt+0xceed8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #64] @ dab10 <__cxa_atexit@plt+0xce6b8> │ │ │ │ add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #92] @ db334 <__cxa_atexit@plt+0xceedc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - ldr r8, [pc, #32] @ dab14 <__cxa_atexit@plt+0xce6bc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + tst r7, #3 │ │ │ │ + beq db300 <__cxa_atexit@plt+0xceea8> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - strbeq ip, [r1, #-2240] @ 0xfffff740 │ │ │ │ - strbeq ip, [r1, #-728] @ 0xfffffd28 │ │ │ │ - strbeq ip, [r1, #-2200] @ 0xfffff768 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + strbeq ip, [r1, #-160] @ 0xffffff60 │ │ │ │ + strbeq fp, [r1, #-2756] @ 0xfffff53c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dab7c <__cxa_atexit@plt+0xce724> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dab88 <__cxa_atexit@plt+0xce730> │ │ │ │ - ldr r2, [pc, #80] @ dab98 <__cxa_atexit@plt+0xce740> │ │ │ │ - ldr r1, [pc, #80] @ dab9c <__cxa_atexit@plt+0xce744> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc db3a8 <__cxa_atexit@plt+0xcef50> │ │ │ │ + ldr r2, [pc, #64] @ db3b8 <__cxa_atexit@plt+0xcef60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ db3bc <__cxa_atexit@plt+0xcef64> │ │ │ │ + add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + ldrteq r5, [lr], #4036 @ 0xfc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi db424 <__cxa_atexit@plt+0xcefcc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc db430 <__cxa_atexit@plt+0xcefd8> │ │ │ │ + ldr r1, [pc, #80] @ db440 <__cxa_atexit@plt+0xcefe8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ db444 <__cxa_atexit@plt+0xcefec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ db448 <__cxa_atexit@plt+0xceff0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - strbeq ip, [r1, #-576] @ 0xfffffdc0 │ │ │ │ - ldrbteq sp, [r5], #1556 @ 0x614 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + strbeq fp, [r1, #-2448] @ 0xfffff670 │ │ │ │ + strbeq fp, [r1, #-2460] @ 0xfffff664 │ │ │ │ + strbeq fp, [r1, #-2444] @ 0xfffff674 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dac20 <__cxa_atexit@plt+0xce7c8> │ │ │ │ - ldr lr, [pc, #100] @ dac30 <__cxa_atexit@plt+0xce7d8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ dac34 <__cxa_atexit@plt+0xce7dc> │ │ │ │ - add ip, r3, #8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db4cc <__cxa_atexit@plt+0xcf074> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc db4d4 <__cxa_atexit@plt+0xcf07c> │ │ │ │ + ldr r1, [pc, #104] @ db4e8 <__cxa_atexit@plt+0xcf090> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ db4ec <__cxa_atexit@plt+0xcf094> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #68] @ dac38 <__cxa_atexit@plt+0xce7e0> │ │ │ │ - add r0, r0, #1 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ db4f0 <__cxa_atexit@plt+0xcf098> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ db4f4 <__cxa_atexit@plt+0xcf09c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - stm ip, {r1, r8, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - ldr r3, [pc, #40] @ dac3c <__cxa_atexit@plt+0xce7e4> │ │ │ │ - sub sl, r6, #6 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r6, r3 │ │ │ │ + b db4dc <__cxa_atexit@plt+0xcf084> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - strbeq ip, [r1, #-1948] @ 0xfffff864 │ │ │ │ - strbeq ip, [r1, #-436] @ 0xfffffe4c │ │ │ │ - strbeq ip, [r1, #-1912] @ 0xfffff888 │ │ │ │ - ldrbteq sp, [r5], #1400 @ 0x578 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + strbeq fp, [r1, #-2296] @ 0xfffff708 │ │ │ │ + strbeq fp, [r1, #-3784] @ 0xfffff138 │ │ │ │ + strbeq fp, [r1, #-2284] @ 0xfffff714 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dacc4 <__cxa_atexit@plt+0xce86c> │ │ │ │ - ldr lr, [pc, #100] @ dacd4 <__cxa_atexit@plt+0xce87c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi db594 <__cxa_atexit@plt+0xcf13c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc db5a0 <__cxa_atexit@plt+0xcf148> │ │ │ │ + ldr r8, [pc, #136] @ db5b0 <__cxa_atexit@plt+0xcf158> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ db5b4 <__cxa_atexit@plt+0xcf15c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ dacd8 <__cxa_atexit@plt+0xce880> │ │ │ │ - add ip, r3, #8 │ │ │ │ + ldr r0, [pc, #100] @ db5b8 <__cxa_atexit@plt+0xcf160> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #68] @ dacdc <__cxa_atexit@plt+0xce884> │ │ │ │ add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #92] @ db5bc <__cxa_atexit@plt+0xcf164> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - stm ip, {r1, r8, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - ldr r3, [pc, #40] @ dace0 <__cxa_atexit@plt+0xce888> │ │ │ │ - sub sl, r6, #6 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - strbeq ip, [r1, #-1784] @ 0xfffff908 │ │ │ │ - strbeq ip, [r1, #-272] @ 0xfffffef0 │ │ │ │ - strbeq ip, [r1, #-1748] @ 0xfffff92c │ │ │ │ - ldrbteq sp, [r5], #1232 @ 0x4d0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dad30 <__cxa_atexit@plt+0xce8d8> │ │ │ │ - ldr r2, [pc, #48] @ dad40 <__cxa_atexit@plt+0xce8e8> │ │ │ │ - ldr r3, [pc, #48] @ dad44 <__cxa_atexit@plt+0xce8ec> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str sl, [r3, #8] │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq db588 <__cxa_atexit@plt+0xcf130> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - ldrteq r5, [lr], #4031 @ 0xfbf │ │ │ │ - ldrbteq sp, [r5], #1136 @ 0x470 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc dadf4 <__cxa_atexit@plt+0xce99c> │ │ │ │ - ldr r0, [pc, #176] @ dae20 <__cxa_atexit@plt+0xce9c8> │ │ │ │ - sub r8, r3, #6 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ - ldr lr, [pc, #152] @ dae24 <__cxa_atexit@plt+0xce9cc> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - bcc dae0c <__cxa_atexit@plt+0xce9b4> │ │ │ │ - ldr sl, [pc, #128] @ dae28 <__cxa_atexit@plt+0xce9d0> │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - add sl, pc, sl │ │ │ │ - ldm ip, {r1, r2, ip} │ │ │ │ - str sl, [r6, #16]! │ │ │ │ - ldr r0, [pc, #108] @ dae2c <__cxa_atexit@plt+0xce9d4> │ │ │ │ - sub sl, r3, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #16 │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stm r1, {r2, ip, lr} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - ldr r6, [pc, #72] @ dae30 <__cxa_atexit@plt+0xce9d8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r1, #-44] @ 0xffffffd4 │ │ │ │ - strbeq ip, [r1, #-28] @ 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - strbeq ip, [r1, #-1476] @ 0xfffffa3c │ │ │ │ - strbeq ip, [r1, #-1448] @ 0xfffffa58 │ │ │ │ - ldrbteq sp, [r5], #900 @ 0x384 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + strbeq fp, [r1, #-3608] @ 0xfffff1e8 │ │ │ │ + strbeq fp, [r1, #-2108] @ 0xfffff7c4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dae98 <__cxa_atexit@plt+0xcea40> │ │ │ │ + bhi db648 <__cxa_atexit@plt+0xcf1f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc daea4 <__cxa_atexit@plt+0xcea4c> │ │ │ │ - ldr r2, [pc, #76] @ daeb4 <__cxa_atexit@plt+0xcea5c> │ │ │ │ - ldr r1, [pc, #76] @ daeb8 <__cxa_atexit@plt+0xcea60> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc db654 <__cxa_atexit@plt+0xcf1fc> │ │ │ │ + ldr lr, [pc, #92] @ db664 <__cxa_atexit@plt+0xcf20c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ db668 <__cxa_atexit@plt+0xcf210> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ daebc <__cxa_atexit@plt+0xcea64> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ db66c <__cxa_atexit@plt+0xcf214> │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - strbeq fp, [r1, #-3872] @ 0xfffff0e0 │ │ │ │ - ldrteq r5, [lr], #3667 @ 0xe53 │ │ │ │ - ldrbteq sp, [r5], #756 @ 0x2f4 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + strbeq fp, [r1, #-1904] @ 0xfffff890 │ │ │ │ + ldrteq r5, [lr], #3364 @ 0xd24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc daf28 <__cxa_atexit@plt+0xcead0> │ │ │ │ - ldr r2, [pc, #76] @ daf38 <__cxa_atexit@plt+0xceae0> │ │ │ │ - ldr r1, [pc, #76] @ daf3c <__cxa_atexit@plt+0xceae4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc db6e0 <__cxa_atexit@plt+0xcf288> │ │ │ │ + ldr lr, [pc, #88] @ db6f0 <__cxa_atexit@plt+0xcf298> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ db6f4 <__cxa_atexit@plt+0xcf29c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #56] @ daf40 <__cxa_atexit@plt+0xceae8> │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ db6f8 <__cxa_atexit@plt+0xcf2a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - bx r0 │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - strbeq fp, [r1, #-3772] @ 0xfffff144 │ │ │ │ - strbeq fp, [r1, #-3744] @ 0xfffff160 │ │ │ │ - @ instruction: 0xfffff8a4 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + strbeq fp, [r1, #-1792] @ 0xfffff900 │ │ │ │ + strbeq fp, [r1, #-1756] @ 0xfffff924 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #80 @ 0x50 │ │ │ │ - cmp r7, lr │ │ │ │ - bcc db024 <__cxa_atexit@plt+0xcebcc> │ │ │ │ - ldr r7, [pc, #212] @ db048 <__cxa_atexit@plt+0xcebf0> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr ip, [pc, #208] @ db04c <__cxa_atexit@plt+0xcebf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [pc, #184] @ db050 <__cxa_atexit@plt+0xcebf8> │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r2, [pc, #180] @ db054 <__cxa_atexit@plt+0xcebfc> │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str ip, [r8, #40]! @ 0x28 │ │ │ │ - str sl, [r0, #24]! │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - ldr r2, [pc, #132] @ db058 <__cxa_atexit@plt+0xcec00> │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, lr, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - sub r2, lr, #23 │ │ │ │ - cmp r9, #10 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str r8, [r3, #64] @ 0x40 │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - ble db008 <__cxa_atexit@plt+0xcebb0> │ │ │ │ - ldr r0, [pc, #92] @ db060 <__cxa_atexit@plt+0xcec08> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b db010 <__cxa_atexit@plt+0xcebb8> │ │ │ │ - ldr r0, [pc, #76] @ db05c <__cxa_atexit@plt+0xcec04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ - mov r6, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #56] @ db064 <__cxa_atexit@plt+0xcec0c> │ │ │ │ - mov r0, #80 @ 0x50 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, lr │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - @ instruction: 0xfffff990 │ │ │ │ - @ instruction: 0xfffff924 │ │ │ │ - @ instruction: 0xfffff88c │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - ldrbteq sp, [r5], #456 @ 0x1c8 │ │ │ │ - ldrbteq sp, [r5], #400 @ 0x190 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi db0b0 <__cxa_atexit@plt+0xcec58> │ │ │ │ - ldr r7, [pc, #52] @ db0c0 <__cxa_atexit@plt+0xcec68> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq db0a4 <__cxa_atexit@plt+0xcec4c> │ │ │ │ - mov r7, r9 │ │ │ │ - b db0d4 <__cxa_atexit@plt+0xcec7c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ db0c4 <__cxa_atexit@plt+0xcec6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq sp, [r5], #344 @ 0x158 │ │ │ │ - ldrbteq sp, [r5], #308 @ 0x134 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ db150 <__cxa_atexit@plt+0xcecf8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - beq db138 <__cxa_atexit@plt+0xcece0> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r0, [pc, #72] @ db154 <__cxa_atexit@plt+0xcecfc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, sl} │ │ │ │ - beq db140 <__cxa_atexit@plt+0xcece8> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b daf5c <__cxa_atexit@plt+0xceb04> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrbteq sp, [r5], #164 @ 0xa4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r3, r7, #7 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldm r3, {r1, r2, r3} │ │ │ │ - ldr r0, [pc, #60] @ db1b4 <__cxa_atexit@plt+0xced5c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - stm r5, {r1, sl} │ │ │ │ - beq db1a4 <__cxa_atexit@plt+0xced4c> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b daf5c <__cxa_atexit@plt+0xceb04> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq sp, [r5], #68 @ 0x44 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b daf5c <__cxa_atexit@plt+0xceb04> │ │ │ │ - ldrbteq ip, [r5], #4084 @ 0xff4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi db2ec <__cxa_atexit@plt+0xcee94> │ │ │ │ - ldr r7, [pc, #284] @ db32c <__cxa_atexit@plt+0xceed4> │ │ │ │ - mov r5, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq db2e0 <__cxa_atexit@plt+0xcee88> │ │ │ │ - ldr r2, [pc, #260] @ db330 <__cxa_atexit@plt+0xceed8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r0, r2 │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - bcc db300 <__cxa_atexit@plt+0xceea8> │ │ │ │ - ldr r0, [pc, #220] @ db33c <__cxa_atexit@plt+0xceee4> │ │ │ │ - ldr sl, [pc, #220] @ db340 <__cxa_atexit@plt+0xceee8> │ │ │ │ - ldr r3, [pc, #220] @ db344 <__cxa_atexit@plt+0xceeec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #216] @ db348 <__cxa_atexit@plt+0xceef0> │ │ │ │ - ldr r8, [pc, #216] @ db34c <__cxa_atexit@plt+0xceef4> │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r6, #32] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r3, [r1, #36]! @ 0x24 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r7, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, pc, r8 │ │ │ │ - add sl, pc, sl │ │ │ │ - str ip, [r3, #24]! │ │ │ │ - str r8, [r7, #12]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #136] @ db350 <__cxa_atexit@plt+0xceef8> │ │ │ │ - sub r0, r2, #23 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ db338 <__cxa_atexit@plt+0xceee0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #76 @ 0x4c │ │ │ │ - ldr r7, [pc, #40] @ db334 <__cxa_atexit@plt+0xceedc> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - stmib r3, {r9, lr} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - strbeq fp, [r1, #-2952] @ 0xfffff478 │ │ │ │ - ldrbteq ip, [r5], #3788 @ 0xecc │ │ │ │ - ldrbteq ip, [r5], #3872 @ 0xf20 │ │ │ │ - @ instruction: 0xffffec4c │ │ │ │ - @ instruction: 0xffffefa0 │ │ │ │ - @ instruction: 0xffffed5c │ │ │ │ - @ instruction: 0xffffecf4 │ │ │ │ - @ instruction: 0xffffec58 │ │ │ │ - @ instruction: 0xfffff0b0 │ │ │ │ - ldrbteq ip, [r5], #3724 @ 0xe8c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #208] @ db43c <__cxa_atexit@plt+0xcefe4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + bhi db804 <__cxa_atexit@plt+0xcf3ac> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne db794 <__cxa_atexit@plt+0xcf33c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r3, #76 @ 0x4c │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - bcc db418 <__cxa_atexit@plt+0xcefc0> │ │ │ │ - ldr r2, [pc, #164] @ db440 <__cxa_atexit@plt+0xcefe8> │ │ │ │ - ldr r9, [pc, #164] @ db444 <__cxa_atexit@plt+0xcefec> │ │ │ │ - ldr sl, [pc, #164] @ db448 <__cxa_atexit@plt+0xceff0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, #160] @ db44c <__cxa_atexit@plt+0xceff4> │ │ │ │ - ldr r8, [pc, #160] @ db450 <__cxa_atexit@plt+0xceff8> │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, pc, r8 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc db814 <__cxa_atexit@plt+0xcf3bc> │ │ │ │ + ldr lr, [pc, #268] @ db84c <__cxa_atexit@plt+0xcf3f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r9, [pc, #252] @ db850 <__cxa_atexit@plt+0xcf3f8> │ │ │ │ add r9, pc, r9 │ │ │ │ - str sl, [r0, #36]! @ 0x24 │ │ │ │ - str ip, [r1, #24]! │ │ │ │ - str r8, [r7, #12]! │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #80] @ db454 <__cxa_atexit@plt+0xceffc> │ │ │ │ - sub r2, r6, #23 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #68] @ 0x44 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ - mov r0, #76 @ 0x4c │ │ │ │ - ldr r7, [pc, #52] @ db458 <__cxa_atexit@plt+0xcf000> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - bx r0 │ │ │ │ - strbeq fp, [r1, #-2632] @ 0xfffff5b8 │ │ │ │ - @ instruction: 0xffffeb10 │ │ │ │ - @ instruction: 0xffffee64 │ │ │ │ - @ instruction: 0xffffec20 │ │ │ │ - @ instruction: 0xffffebb8 │ │ │ │ - @ instruction: 0xffffeb1c │ │ │ │ - @ instruction: 0xffffef74 │ │ │ │ - ldrbteq ip, [r5], #3508 @ 0xdb4 │ │ │ │ - ldrbteq ip, [r5], #3508 @ 0xdb4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #16] @ db484 <__cxa_atexit@plt+0xcf02c> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - ldrbteq ip, [r5], #3488 @ 0xda0 │ │ │ │ - ldrbteq ip, [r5], #3440 @ 0xd70 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi db4d4 <__cxa_atexit@plt+0xcf07c> │ │ │ │ - ldr r3, [pc, #48] @ db4dc <__cxa_atexit@plt+0xcf084> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq db4c8 <__cxa_atexit@plt+0xcf070> │ │ │ │ - mov r7, r8 │ │ │ │ - b db4ec <__cxa_atexit@plt+0xcf094> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq ip, [r5], #3356 @ 0xd1c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r8, [pc, #248] @ db5fc <__cxa_atexit@plt+0xcf1a4> │ │ │ │ - sub r3, r5, #8 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r3, {r0, r1, r2, lr} │ │ │ │ - mov r3, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq db5c4 <__cxa_atexit@plt+0xcf16c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #80 @ 0x50 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - cmp r3, r8 │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - bcc db5d0 <__cxa_atexit@plt+0xcf178> │ │ │ │ - ldr r3, [pc, #196] @ db604 <__cxa_atexit@plt+0xcf1ac> │ │ │ │ - ldr sl, [pc, #196] @ db608 <__cxa_atexit@plt+0xcf1b0> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r9, [pc, #184] @ db60c <__cxa_atexit@plt+0xcf1b4> │ │ │ │ - str r7, [r6, #32] │ │ │ │ - mov r7, r6 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r7, #40]! @ 0x28 │ │ │ │ - ldr r0, [pc, #156] @ db610 <__cxa_atexit@plt+0xcf1b8> │ │ │ │ mov r1, r6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #24]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r7, [r1, #20] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + mov r0, r1 │ │ │ │ str r9, [r0, #12]! │ │ │ │ - ldr r2, [pc, #128] @ db614 <__cxa_atexit@plt+0xcf1bc> │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ - ldr r7, [pc, #108] @ db618 <__cxa_atexit@plt+0xcf1c0> │ │ │ │ - sub r3, r8, #23 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ + sub r7, r3, #11 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble db7c4 <__cxa_atexit@plt+0xcf36c> │ │ │ │ + ldr lr, [pc, #216] @ db858 <__cxa_atexit@plt+0xcf400> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + b db7dc <__cxa_atexit@plt+0xcf384> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc db824 <__cxa_atexit@plt+0xcf3cc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble db7e8 <__cxa_atexit@plt+0xcf390> │ │ │ │ + ldr r1, [pc, #132] @ db844 <__cxa_atexit@plt+0xcf3ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b db7f0 <__cxa_atexit@plt+0xcf398> │ │ │ │ + ldr lr, [pc, #136] @ db854 <__cxa_atexit@plt+0xcf3fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [pc, #80] @ db840 <__cxa_atexit@plt+0xcf3e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ db600 <__cxa_atexit@plt+0xcf1a8> │ │ │ │ - mov r0, #80 @ 0x50 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #84] @ db860 <__cxa_atexit@plt+0xcf408> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrbteq ip, [r5], #3104 @ 0xc20 │ │ │ │ - @ instruction: 0xfffff2c4 │ │ │ │ - @ instruction: 0xfffff3e8 │ │ │ │ - @ instruction: 0xfffff2d0 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0xfffff610 │ │ │ │ - @ instruction: 0xfffff73c │ │ │ │ - ldrbteq ip, [r5], #3040 @ 0xbe0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldmib r5, {r0, r1, r8, lr} │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - bcc db6d4 <__cxa_atexit@plt+0xcf27c> │ │ │ │ - ldr r2, [pc, #168] @ db6fc <__cxa_atexit@plt+0xcf2a4> │ │ │ │ - ldr sl, [pc, #168] @ db700 <__cxa_atexit@plt+0xcf2a8> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #156] @ db704 <__cxa_atexit@plt+0xcf2ac> │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r3 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r7, #40]! @ 0x28 │ │ │ │ - ldr r0, [pc, #128] @ db708 <__cxa_atexit@plt+0xcf2b0> │ │ │ │ - mov r1, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #24]! │ │ │ │ + ldr r6, [pc, #64] @ db85c <__cxa_atexit@plt+0xcf404> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + b db830 <__cxa_atexit@plt+0xcf3d8> │ │ │ │ + ldr r6, [pc, #28] @ db848 <__cxa_atexit@plt+0xcf3f0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffff560 │ │ │ │ + @ instruction: 0xfffff894 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + @ instruction: 0xfffffb8c │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq ip, [r5], #2052 @ 0x804 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc db908 <__cxa_atexit@plt+0xcf4b0> │ │ │ │ + ldr r8, [pc, #148] @ db920 <__cxa_atexit@plt+0xcf4c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #144] @ db924 <__cxa_atexit@plt+0xcf4cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r3, r1 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r0, r3 │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r0, #12]! │ │ │ │ - ldr r2, [pc, #100] @ db70c <__cxa_atexit@plt+0xcf2b4> │ │ │ │ - add lr, r3, #56 @ 0x38 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - ldr r7, [pc, #80] @ db710 <__cxa_atexit@plt+0xcf2b8> │ │ │ │ - sub r9, r6, #23 │ │ │ │ - str r9, [r3, #76] @ 0x4c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #72] @ 0x48 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #56] @ db714 <__cxa_atexit@plt+0xcf2bc> │ │ │ │ - mov r0, #0 │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble db8e8 <__cxa_atexit@plt+0xcf490> │ │ │ │ + ldr lr, [pc, #84] @ db928 <__cxa_atexit@plt+0xcf4d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #28] │ │ │ │ + add lr, r1, #32 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + bx r2 │ │ │ │ + ldr lr, [pc, #64] @ db930 <__cxa_atexit@plt+0xcf4d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #28] │ │ │ │ + str r3, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + str r9, [r1, #40] @ 0x28 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #28] @ db92c <__cxa_atexit@plt+0xcf4d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff1b0 │ │ │ │ - @ instruction: 0xfffff2d4 │ │ │ │ - @ instruction: 0xfffff1bc │ │ │ │ - @ instruction: 0xfffff24c │ │ │ │ - @ instruction: 0xfffff4fc │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - ldrbteq ip, [r5], #2844 @ 0xb1c │ │ │ │ - ldrbteq ip, [r5], #2784 @ 0xae0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffff844 │ │ │ │ + @ instruction: 0xfffff898 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc db750 <__cxa_atexit@plt+0xcf2f8> │ │ │ │ - ldr r2, [pc, #36] @ db768 <__cxa_atexit@plt+0xcf310> │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc db994 <__cxa_atexit@plt+0xcf53c> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble db97c <__cxa_atexit@plt+0xcf524> │ │ │ │ + ldr r2, [pc, #60] @ db9b4 <__cxa_atexit@plt+0xcf55c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - ldr r7, [pc, #20] @ db76c <__cxa_atexit@plt+0xcf314> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b db984 <__cxa_atexit@plt+0xcf52c> │ │ │ │ + ldr r2, [pc, #44] @ db9b0 <__cxa_atexit@plt+0xcf558> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ db9b8 <__cxa_atexit@plt+0xcf560> │ │ │ │ + add r5, pc, r5 │ │ │ │ mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - ldrbteq ip, [r5], #2764 @ 0xacc │ │ │ │ - ldrbteq ip, [r5], #2668 @ 0xa6c │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffff3cc │ │ │ │ + @ instruction: 0xfffff6dc │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi db888 <__cxa_atexit@plt+0xcf430> │ │ │ │ - ldr r3, [pc, #300] @ db8c0 <__cxa_atexit@plt+0xcf468> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + bhi dba24 <__cxa_atexit@plt+0xcf5cc> │ │ │ │ + ldr r3, [pc, #88] @ dba38 <__cxa_atexit@plt+0xcf5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ - beq db878 <__cxa_atexit@plt+0xcf420> │ │ │ │ - ldr r2, [pc, #280] @ db8c4 <__cxa_atexit@plt+0xcf46c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - ldr r2, [pc, #252] @ db8c8 <__cxa_atexit@plt+0xcf470> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - bcc db898 <__cxa_atexit@plt+0xcf440> │ │ │ │ - ldr r0, [pc, #224] @ db8d4 <__cxa_atexit@plt+0xcf47c> │ │ │ │ - ldr sl, [pc, #224] @ db8d8 <__cxa_atexit@plt+0xcf480> │ │ │ │ - ldr r5, [pc, #224] @ db8dc <__cxa_atexit@plt+0xcf484> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #220] @ db8e0 <__cxa_atexit@plt+0xcf488> │ │ │ │ - ldr r8, [pc, #220] @ db8e4 <__cxa_atexit@plt+0xcf48c> │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r1, [r6, #32] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r5, [r1, #36]! @ 0x24 │ │ │ │ - mov r5, r6 │ │ │ │ - mov r7, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, pc, r8 │ │ │ │ - add sl, pc, sl │ │ │ │ - str ip, [r5, #24]! │ │ │ │ - str r8, [r7, #12]! │ │ │ │ - str r5, [r6, #56] @ 0x38 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #140] @ db8e8 <__cxa_atexit@plt+0xcf490> │ │ │ │ - sub r0, r2, #23 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ db8d0 <__cxa_atexit@plt+0xcf478> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #76 @ 0x4c │ │ │ │ - ldr r7, [pc, #40] @ db8cc <__cxa_atexit@plt+0xcf474> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - stmib r5, {r9, lr} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - strbeq fp, [r1, #-1540] @ 0xfffff9fc │ │ │ │ - strbeq fp, [r1, #-1516] @ 0xfffffa14 │ │ │ │ - ldrbteq ip, [r5], #2356 @ 0x934 │ │ │ │ - ldrbteq ip, [r5], #2464 @ 0x9a0 │ │ │ │ - @ instruction: 0xffffe6b8 │ │ │ │ - @ instruction: 0xffffea0c │ │ │ │ - @ instruction: 0xffffe7c8 │ │ │ │ - @ instruction: 0xffffe760 │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - @ instruction: 0xffffeb1c │ │ │ │ - ldrbteq ip, [r5], #2292 @ 0x8f4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #240] @ db9f4 <__cxa_atexit@plt+0xcf59c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r5, r6, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r6, [pc, #196] @ db9f8 <__cxa_atexit@plt+0xcf5a0> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - add r6, r2, #76 @ 0x4c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc db9cc <__cxa_atexit@plt+0xcf574> │ │ │ │ - ldr r0, [pc, #172] @ db9fc <__cxa_atexit@plt+0xcf5a4> │ │ │ │ - ldr sl, [pc, #172] @ dba00 <__cxa_atexit@plt+0xcf5a8> │ │ │ │ - ldr r3, [pc, #172] @ dba04 <__cxa_atexit@plt+0xcf5ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #168] @ dba08 <__cxa_atexit@plt+0xcf5b0> │ │ │ │ - ldr r9, [pc, #168] @ dba0c <__cxa_atexit@plt+0xcf5b4> │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - mov r1, r2 │ │ │ │ - str r7, [r2, #32] │ │ │ │ - str r3, [r1, #36]! @ 0x24 │ │ │ │ - mov r3, r2 │ │ │ │ - mov r7, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - str ip, [r3, #24]! │ │ │ │ - str r9, [r7, #12]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #44] @ 0x2c │ │ │ │ - str sl, [r2, #48] @ 0x30 │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str r3, [r2, #56] @ 0x38 │ │ │ │ - str r1, [r2, #60] @ 0x3c │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #88] @ dba10 <__cxa_atexit@plt+0xcf5b8> │ │ │ │ - sub r0, r6, #23 │ │ │ │ - str r0, [r2, #72] @ 0x48 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #68] @ 0x44 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ - mov r0, #76 @ 0x4c │ │ │ │ - ldr r7, [pc, #60] @ dba14 <__cxa_atexit@plt+0xcf5bc> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - stmib r3, {r8, lr} │ │ │ │ - bx r0 │ │ │ │ - strbeq fp, [r1, #-1200] @ 0xfffffb50 │ │ │ │ - strbeq fp, [r1, #-1148] @ 0xfffffb84 │ │ │ │ - @ instruction: 0xffffe55c │ │ │ │ - @ instruction: 0xffffe8b0 │ │ │ │ - @ instruction: 0xffffe66c │ │ │ │ - @ instruction: 0xffffe604 │ │ │ │ - @ instruction: 0xffffe568 │ │ │ │ - @ instruction: 0xffffe9c0 │ │ │ │ - ldrbteq ip, [r5], #2048 @ 0x800 │ │ │ │ - ldrbteq ip, [r5], #2016 @ 0x7e0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dba60 <__cxa_atexit@plt+0xcf608> │ │ │ │ - ldr r7, [pc, #52] @ dba70 <__cxa_atexit@plt+0xcf618> │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + beq dba14 <__cxa_atexit@plt+0xcf5bc> │ │ │ │ + ldr r7, [pc, #68] @ dba3c <__cxa_atexit@plt+0xcf5e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq dba54 <__cxa_atexit@plt+0xcf5fc> │ │ │ │ - mov r7, r9 │ │ │ │ - b dba84 <__cxa_atexit@plt+0xcf62c> │ │ │ │ + ldr r7, [pc, #60] @ dba40 <__cxa_atexit@plt+0xcf5e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + b db708 <__cxa_atexit@plt+0xcf2b0> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ dba74 <__cxa_atexit@plt+0xcf61c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ dba44 <__cxa_atexit@plt+0xcf5ec> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq ip, [r5], #2000 @ 0x7d0 │ │ │ │ - ldrbteq ip, [r5], #1924 @ 0x784 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r8, [pc, #272] @ dbbac <__cxa_atexit@plt+0xcf754> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - sub r0, r5, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - beq dbb74 <__cxa_atexit@plt+0xcf71c> │ │ │ │ - ldr r3, [pc, #236] @ dbbb0 <__cxa_atexit@plt+0xcf758> │ │ │ │ - add sl, r6, #80 @ 0x50 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strbeq fp, [r1, #-940] @ 0xfffffc54 │ │ │ │ + strbeq fp, [r1, #-932] @ 0xfffffc5c │ │ │ │ + ldrbteq ip, [r5], #1512 @ 0x5e8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ dba78 <__cxa_atexit@plt+0xcf620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [pc, #228] @ dbbb4 <__cxa_atexit@plt+0xcf75c> │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - cmp r0, sl │ │ │ │ - bcc dbb80 <__cxa_atexit@plt+0xcf728> │ │ │ │ - ldr r0, [pc, #204] @ dbbbc <__cxa_atexit@plt+0xcf764> │ │ │ │ - ldr ip, [pc, #204] @ dbbc0 <__cxa_atexit@plt+0xcf768> │ │ │ │ - ldr r3, [pc, #204] @ dbbc4 <__cxa_atexit@plt+0xcf76c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #32] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #24]! │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str ip, [r7, #40]! @ 0x28 │ │ │ │ - ldr r0, [pc, #156] @ dbbc8 <__cxa_atexit@plt+0xcf770> │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - ldr r2, [pc, #140] @ dbbcc <__cxa_atexit@plt+0xcf774> │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ - ldr r7, [pc, #116] @ dbbd0 <__cxa_atexit@plt+0xcf778> │ │ │ │ - sub r8, sl, #23 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - sub r7, sl, #3 │ │ │ │ - mov r6, sl │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #48] @ dbbb8 <__cxa_atexit@plt+0xcf760> │ │ │ │ - mov r0, #80 @ 0x50 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - strbeq fp, [r1, #-752] @ 0xfffffd10 │ │ │ │ - strbeq fp, [r1, #-736] @ 0xfffffd20 │ │ │ │ - ldrbteq ip, [r5], #1648 @ 0x670 │ │ │ │ - @ instruction: 0xffffed14 │ │ │ │ - @ instruction: 0xffffee44 │ │ │ │ - @ instruction: 0xffffedc8 │ │ │ │ - @ instruction: 0xffffed14 │ │ │ │ - @ instruction: 0xfffff064 │ │ │ │ - @ instruction: 0xfffff18c │ │ │ │ - ldrbteq ip, [r5], #1576 @ 0x628 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #240] @ dbcdc <__cxa_atexit@plt+0xcf884> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r2, #16] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r6, [pc, #212] @ dbce0 <__cxa_atexit@plt+0xcf888> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r0, [r2] │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r3, #80 @ 0x50 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dbcb0 <__cxa_atexit@plt+0xcf858> │ │ │ │ - ldr r1, [pc, #188] @ dbce4 <__cxa_atexit@plt+0xcf88c> │ │ │ │ - ldr r9, [pc, #188] @ dbce8 <__cxa_atexit@plt+0xcf890> │ │ │ │ - ldr sl, [pc, #188] @ dbcec <__cxa_atexit@plt+0xcf894> │ │ │ │ - ldr ip, [pc, #188] @ dbcf0 <__cxa_atexit@plt+0xcf898> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [r2, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - ldr lr, [pc, #164] @ dbcf4 <__cxa_atexit@plt+0xcf89c> │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r1, r3 │ │ │ │ - add sl, pc, sl │ │ │ │ - add ip, pc, ip │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - str sl, [r2, #40]! @ 0x28 │ │ │ │ - str ip, [r7, #24]! │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - ldr r7, [pc, #92] @ dbcf8 <__cxa_atexit@plt+0xcf8a0> │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str r8, [r3, #76] @ 0x4c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #72] @ 0x48 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ - ldr r3, [pc, #68] @ dbcfc <__cxa_atexit@plt+0xcf8a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #80 @ 0x50 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - mov r7, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - stmib r2, {r7, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strbeq fp, [r1, #-456] @ 0xfffffe38 │ │ │ │ - strbeq fp, [r1, #-424] @ 0xfffffe58 │ │ │ │ - @ instruction: 0xffffebd8 │ │ │ │ - @ instruction: 0xffffef3c │ │ │ │ - @ instruction: 0xffffece0 │ │ │ │ - @ instruction: 0xffffec74 │ │ │ │ - @ instruction: 0xffffebdc │ │ │ │ - @ instruction: 0xfffff04c │ │ │ │ - ldrbteq ip, [r5], #1340 @ 0x53c │ │ │ │ - ldrbteq ip, [r5], #1312 @ 0x520 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ dba7c <__cxa_atexit@plt+0xcf624> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b db708 <__cxa_atexit@plt+0xcf2b0> │ │ │ │ + strbeq fp, [r1, #-848] @ 0xfffffcb0 │ │ │ │ + strbeq fp, [r1, #-828] @ 0xfffffcc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dbd44 <__cxa_atexit@plt+0xcf8ec> │ │ │ │ - ldr r2, [pc, #36] @ dbd5c <__cxa_atexit@plt+0xcf904> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - ldr r7, [pc, #20] @ dbd60 <__cxa_atexit@plt+0xcf908> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - ldrbteq ip, [r5], #1240 @ 0x4d8 │ │ │ │ - ldrbteq ip, [r5], #1228 @ 0x4cc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dbdb4 <__cxa_atexit@plt+0xcf95c> │ │ │ │ - ldr r7, [pc, #52] @ dbdc4 <__cxa_atexit@plt+0xcf96c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq dbda8 <__cxa_atexit@plt+0xcf950> │ │ │ │ - mov r7, r9 │ │ │ │ - b dba84 <__cxa_atexit@plt+0xcf62c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ dbdc8 <__cxa_atexit@plt+0xcf970> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - ldrbteq ip, [r5], #1148 @ 0x47c │ │ │ │ - ldrbteq ip, [r5], #1084 @ 0x43c │ │ │ │ + ldr r3, [pc, #8] @ dbaa4 <__cxa_atexit@plt+0xcf64c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq ip, [r5], #1408 @ 0x580 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dbe20 <__cxa_atexit@plt+0xcf9c8> │ │ │ │ - ldr r7, [pc, #52] @ dbe30 <__cxa_atexit@plt+0xcf9d8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq dbe14 <__cxa_atexit@plt+0xcf9bc> │ │ │ │ - mov r7, r9 │ │ │ │ - b db0d4 <__cxa_atexit@plt+0xcec7c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ dbe34 <__cxa_atexit@plt+0xcf9dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff2d0 │ │ │ │ - ldrbteq ip, [r5], #1000 @ 0x3e8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dbeb0 <__cxa_atexit@plt+0xcfa58> │ │ │ │ - ldr sl, [pc, #104] @ dbec8 <__cxa_atexit@plt+0xcfa70> │ │ │ │ - ldr r2, [pc, #104] @ dbecc <__cxa_atexit@plt+0xcfa74> │ │ │ │ - ldr r9, [pc, #104] @ dbed0 <__cxa_atexit@plt+0xcfa78> │ │ │ │ - ldr lr, [pc, #104] @ dbed4 <__cxa_atexit@plt+0xcfa7c> │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str lr, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ dbed8 <__cxa_atexit@plt+0xcfa80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dbb00 <__cxa_atexit@plt+0xcf6a8> │ │ │ │ + ldr r7, [pc, #72] @ dbb18 <__cxa_atexit@plt+0xcf6c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - strbeq fp, [r1, #-1044] @ 0xfffffbec │ │ │ │ - ldrbteq ip, [r5], #920 @ 0x398 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dbf34 <__cxa_atexit@plt+0xcfadc> │ │ │ │ - ldr r3, [pc, #72] @ dbf4c <__cxa_atexit@plt+0xcfaf4> │ │ │ │ - ldr r2, [pc, #72] @ dbf50 <__cxa_atexit@plt+0xcfaf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #60] @ dbf54 <__cxa_atexit@plt+0xcfafc> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - stmib r7, {r1, r3} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + stmdb r2, {r7, r9} │ │ │ │ + tst r3, #3 │ │ │ │ + beq dbaf4 <__cxa_atexit@plt+0xcf69c> │ │ │ │ + ldr r7, [pc, #56] @ dbb1c <__cxa_atexit@plt+0xcf6c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r3 │ │ │ │ + b db708 <__cxa_atexit@plt+0xcf2b0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ dbf58 <__cxa_atexit@plt+0xcfb00> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #24] @ dbb20 <__cxa_atexit@plt+0xcf6c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbteq ip, [r5], #868 @ 0x364 │ │ │ │ - strbeq fp, [r1, #-1156] @ 0xfffffb7c │ │ │ │ - strbeq fp, [r1, #-1148] @ 0xfffffb84 │ │ │ │ - ldrbteq ip, [r5], #840 @ 0x348 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + strbeq fp, [r1, #-704] @ 0xfffffd40 │ │ │ │ + ldrbteq ip, [r5], #1300 @ 0x514 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ dbb44 <__cxa_atexit@plt+0xcf6ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b db708 <__cxa_atexit@plt+0xcf2b0> │ │ │ │ + strbeq fp, [r1, #-624] @ 0xfffffd90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dbfe0 <__cxa_atexit@plt+0xcfb88> │ │ │ │ - ldr r3, [pc, #116] @ dbff0 <__cxa_atexit@plt+0xcfb98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq dbfc0 <__cxa_atexit@plt+0xcfb68> │ │ │ │ - ldr r2, [pc, #100] @ dbff4 <__cxa_atexit@plt+0xcfb9c> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq dbfd0 <__cxa_atexit@plt+0xcfb78> │ │ │ │ - ldr r7, [pc, #76] @ dbff8 <__cxa_atexit@plt+0xcfba0> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dbbec <__cxa_atexit@plt+0xcf794> │ │ │ │ + ldr r7, [pc, #180] @ dbc1c <__cxa_atexit@plt+0xcf7c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq dbbc0 <__cxa_atexit@plt+0xcf768> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq dbbfc <__cxa_atexit@plt+0xcf7a4> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ dbc20 <__cxa_atexit@plt+0xcf7c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq dbbd0 <__cxa_atexit@plt+0xcf778> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq dbc0c <__cxa_atexit@plt+0xcf7b4> │ │ │ │ + sub r7, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne dbbdc <__cxa_atexit@plt+0xcf784> │ │ │ │ + ldr r7, [pc, #108] @ dbc24 <__cxa_atexit@plt+0xcf7cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ dbffc <__cxa_atexit@plt+0xcfba4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #72] @ dbc2c <__cxa_atexit@plt+0xcf7d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ dbc28 <__cxa_atexit@plt+0xcf7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strbeq sl, [r1, #-3536] @ 0xfffff230 │ │ │ │ - ldrbteq ip, [r5], #700 @ 0x2bc │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b dbb84 <__cxa_atexit@plt+0xcf72c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b dbba4 <__cxa_atexit@plt+0xcf74c> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strbeq fp, [r1, #-444] @ 0xfffffe44 │ │ │ │ + ldrbteq ip, [r5], #1068 @ 0x42c │ │ │ │ + strbeq fp, [r1, #-404] @ 0xfffffe6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ dc054 <__cxa_atexit@plt+0xcfbfc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq dbca4 <__cxa_atexit@plt+0xcf84c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ dbcc4 <__cxa_atexit@plt+0xcf86c> │ │ │ │ add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq dc04c <__cxa_atexit@plt+0xcfbf4> │ │ │ │ - ldr r7, [pc, #32] @ dc058 <__cxa_atexit@plt+0xcfc00> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + beq dbc8c <__cxa_atexit@plt+0xcf834> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq dbcb4 <__cxa_atexit@plt+0xcf85c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne dbc94 <__cxa_atexit@plt+0xcf83c> │ │ │ │ + ldr r7, [pc, #68] @ dbcc8 <__cxa_atexit@plt+0xcf870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq sl, [r1, #-3396] @ 0xfffff2bc │ │ │ │ + ldr r7, [pc, #48] @ dbccc <__cxa_atexit@plt+0xcf874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b dbc50 <__cxa_atexit@plt+0xcf7f8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b dbc70 <__cxa_atexit@plt+0xcf818> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq fp, [r1, #-240] @ 0xffffff10 │ │ │ │ + strbeq fp, [r1, #-220] @ 0xffffff24 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ dc08c <__cxa_atexit@plt+0xcfc34> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq dbd10 <__cxa_atexit@plt+0xcf8b8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ dbd20 <__cxa_atexit@plt+0xcf8c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ dbd24 <__cxa_atexit@plt+0xcf8cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1, #-3340] @ 0xfffff2f4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b dbcec <__cxa_atexit@plt+0xcf894> │ │ │ │ + strbeq fp, [r1, #-128] @ 0xffffff80 │ │ │ │ + strbeq fp, [r1, #-124] @ 0xffffff84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dc11c <__cxa_atexit@plt+0xcfcc4> │ │ │ │ - ldr r3, [pc, #124] @ dc12c <__cxa_atexit@plt+0xcfcd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq dc0fc <__cxa_atexit@plt+0xcfca4> │ │ │ │ - ldr r2, [pc, #108] @ dc130 <__cxa_atexit@plt+0xcfcd8> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq dc10c <__cxa_atexit@plt+0xcfcb4> │ │ │ │ - ldr r1, [pc, #84] @ dc134 <__cxa_atexit@plt+0xcfcdc> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #76] @ dc138 <__cxa_atexit@plt+0xcfce0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dbdbc <__cxa_atexit@plt+0xcf964> │ │ │ │ + ldr r7, [pc, #164] @ dbdec <__cxa_atexit@plt+0xcf994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq dbda0 <__cxa_atexit@plt+0xcf948> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq dbdcc <__cxa_atexit@plt+0xcf974> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ dbdf0 <__cxa_atexit@plt+0xcf998> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq dbdb0 <__cxa_atexit@plt+0xcf958> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq dbddc <__cxa_atexit@plt+0xcf984> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ dbdf4 <__cxa_atexit@plt+0xcf99c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ dc13c <__cxa_atexit@plt+0xcfce4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ dbdf8 <__cxa_atexit@plt+0xcf9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq sl, [r1, #-3232] @ 0xfffff360 │ │ │ │ - strbeq sl, [r1, #-3228] @ 0xfffff364 │ │ │ │ - ldrbteq ip, [r5], #388 @ 0x184 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b dbd64 <__cxa_atexit@plt+0xcf90c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b dbd84 <__cxa_atexit@plt+0xcf92c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + strbeq sl, [r1, #-4068] @ 0xfffff01c │ │ │ │ + ldrbteq ip, [r5], #608 @ 0x260 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ dc19c <__cxa_atexit@plt+0xcfd44> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq dbe60 <__cxa_atexit@plt+0xcfa08> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ dbe80 <__cxa_atexit@plt+0xcfa28> │ │ │ │ add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq dc194 <__cxa_atexit@plt+0xcfd3c> │ │ │ │ - ldr r1, [pc, #40] @ dc1a0 <__cxa_atexit@plt+0xcfd48> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #32] @ dc1a4 <__cxa_atexit@plt+0xcfd4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + beq dbe58 <__cxa_atexit@plt+0xcfa00> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq dbe70 <__cxa_atexit@plt+0xcfa18> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ dbe84 <__cxa_atexit@plt+0xcfa2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq sl, [r1, #-3080] @ 0xfffff3f8 │ │ │ │ - strbeq sl, [r1, #-3076] @ 0xfffff3fc │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b dbe1c <__cxa_atexit@plt+0xcf9c4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b dbe3c <__cxa_atexit@plt+0xcf9e4> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strbeq sl, [r1, #-3884] @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ dc1e4 <__cxa_atexit@plt+0xcfd8c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq dbec0 <__cxa_atexit@plt+0xcfa68> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ dbed0 <__cxa_atexit@plt+0xcfa78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ dc1e8 <__cxa_atexit@plt+0xcfd90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1, #-3012] @ 0xfffff43c │ │ │ │ - strbeq sl, [r1, #-3008] @ 0xfffff440 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b dbea4 <__cxa_atexit@plt+0xcfa4c> │ │ │ │ + strbeq sl, [r1, #-3780] @ 0xfffff13c │ │ │ │ + ldrbteq ip, [r5], #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dc238 <__cxa_atexit@plt+0xcfde0> │ │ │ │ - ldr r3, [pc, #60] @ dc248 <__cxa_atexit@plt+0xcfdf0> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi dbf34 <__cxa_atexit@plt+0xcfadc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq dbf2c <__cxa_atexit@plt+0xcfad4> │ │ │ │ + ldr r3, [pc, #52] @ dbf3c <__cxa_atexit@plt+0xcfae4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq dc228 <__cxa_atexit@plt+0xcfdd0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r9, [pc, #48] @ dbf40 <__cxa_atexit@plt+0xcfae8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ dbf44 <__cxa_atexit@plt+0xcfaec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 4009e4 <__cxa_atexit@plt+0x3f458c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ dc24c <__cxa_atexit@plt+0xcfdf4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq ip, [r5], #124 @ 0x7c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldrbteq ip, [r5], #304 @ 0x130 │ │ │ │ + ldrbteq ip, [r5], #152 @ 0x98 │ │ │ │ + strbeq sl, [r1, #-3668] @ 0xfffff1ac │ │ │ │ + ldrbteq ip, [r5], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi dc2c0 <__cxa_atexit@plt+0xcfe68> │ │ │ │ + bhi dbf9c <__cxa_atexit@plt+0xcfb44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq dc2b8 <__cxa_atexit@plt+0xcfe60> │ │ │ │ - ldr r3, [pc, #44] @ dc2c8 <__cxa_atexit@plt+0xcfe70> │ │ │ │ + beq dbf94 <__cxa_atexit@plt+0xcfb3c> │ │ │ │ + ldr r8, [pc, #40] @ dbfa4 <__cxa_atexit@plt+0xcfb4c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ dbfa8 <__cxa_atexit@plt+0xcfb50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ dc2cc <__cxa_atexit@plt+0xcfe74> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 653938 <__cxa_atexit@plt+0x6474e0> │ │ │ │ + b 4009ec <__cxa_atexit@plt+0x3f4594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1, #-2784] @ 0xfffff520 │ │ │ │ - strbeq fp, [r1, #-240] @ 0xffffff10 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrbteq ip, [r5], #204 @ 0xcc │ │ │ │ + strbeq sl, [r1, #-3560] @ 0xfffff218 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dc33c <__cxa_atexit@plt+0xcfee4> │ │ │ │ - ldr r2, [pc, #92] @ dc354 <__cxa_atexit@plt+0xcfefc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #88] @ dc358 <__cxa_atexit@plt+0xcff00> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #80] @ dc35c <__cxa_atexit@plt+0xcff04> │ │ │ │ - add lr, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #72] @ dc360 <__cxa_atexit@plt+0xcff08> │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #32] @ dc364 <__cxa_atexit@plt+0xcff0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1, #-2868] @ 0xfffff4cc │ │ │ │ - strbeq sl, [r1, #-2740] @ 0xfffff54c │ │ │ │ - strbeq fp, [r1, #-144] @ 0xffffff70 │ │ │ │ - strbeq fp, [r1, #-136] @ 0xffffff78 │ │ │ │ - ldrbteq fp, [r5], #3976 @ 0xf88 │ │ │ │ - ldrbteq fp, [r5], #3936 @ 0xf60 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dc3d8 <__cxa_atexit@plt+0xcff80> │ │ │ │ - ldr r2, [pc, #92] @ dc3f0 <__cxa_atexit@plt+0xcff98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #88] @ dc3f4 <__cxa_atexit@plt+0xcff9c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #80] @ dc3f8 <__cxa_atexit@plt+0xcffa0> │ │ │ │ - add lr, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #72] @ dc3fc <__cxa_atexit@plt+0xcffa4> │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #32] @ dc400 <__cxa_atexit@plt+0xcffa8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - strbeq sl, [r1, #-2712] @ 0xfffff568 │ │ │ │ - strbeq sl, [r1, #-2584] @ 0xfffff5e8 │ │ │ │ - strbeq sl, [r1, #-4084] @ 0xfffff00c │ │ │ │ - strbeq sl, [r1, #-4076] @ 0xfffff014 │ │ │ │ - ldrbteq fp, [r5], #3820 @ 0xeec │ │ │ │ - ldrbteq fp, [r5], #3996 @ 0xf9c │ │ │ │ + andeq r0, r0, lr │ │ │ │ + cmp r9, r8 │ │ │ │ + bge dbfe0 <__cxa_atexit@plt+0xcfb88> │ │ │ │ + mov sl, #-2147483648 @ 0x80000000 │ │ │ │ + b 4009f4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ + mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + b 4009fc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi dc4ec <__cxa_atexit@plt+0xd0094> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dc490 <__cxa_atexit@plt+0xd0038> │ │ │ │ - ldr r7, [pc, #188] @ dc4f4 <__cxa_atexit@plt+0xd009c> │ │ │ │ - ldr r3, [pc, #188] @ dc4f8 <__cxa_atexit@plt+0xd00a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [pc, #168] @ dc4fc <__cxa_atexit@plt+0xd00a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq dc4e0 <__cxa_atexit@plt+0xd0088> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq dc480 <__cxa_atexit@plt+0xd0028> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne dc498 <__cxa_atexit@plt+0xd0040> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #15 │ │ │ │ - bne dc498 <__cxa_atexit@plt+0xd0040> │ │ │ │ - ldr r7, [pc, #136] @ dc510 <__cxa_atexit@plt+0xd00b8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dc068 <__cxa_atexit@plt+0xcfc10> │ │ │ │ + ldr r7, [pc, #112] @ dc078 <__cxa_atexit@plt+0xcfc20> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 4009e0 <__cxa_atexit@plt+0x3f4588> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dc044 <__cxa_atexit@plt+0xcfbec> │ │ │ │ + ldr r2, [pc, #96] @ dc07c <__cxa_atexit@plt+0xcfc24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc054 <__cxa_atexit@plt+0xcfbfc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + cmp r9, r8 │ │ │ │ + bge dc060 <__cxa_atexit@plt+0xcfc08> │ │ │ │ + mov sl, #-2147483648 @ 0x80000000 │ │ │ │ + b 4009f4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ dc500 <__cxa_atexit@plt+0xd00a8> │ │ │ │ + mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + b 4009fc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + ldr r7, [pc, #16] @ dc080 <__cxa_atexit@plt+0xcfc28> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #88] @ dc504 <__cxa_atexit@plt+0xd00ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc4e0 <__cxa_atexit@plt+0xd0088> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #68] @ dc508 <__cxa_atexit@plt+0xd00b0> │ │ │ │ - ldr r2, [pc, #68] @ dc50c <__cxa_atexit@plt+0xd00b4> │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrbteq ip, [r5], #0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ dc0d0 <__cxa_atexit@plt+0xcfc78> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, r2, #2 │ │ │ │ - cmp r1, #22 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - b 4009e0 <__cxa_atexit@plt+0x3f4588> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc0c0 <__cxa_atexit@plt+0xcfc68> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r9, r8 │ │ │ │ + bge dc0c8 <__cxa_atexit@plt+0xcfc70> │ │ │ │ + mov sl, #-2147483648 @ 0x80000000 │ │ │ │ + b 4009f4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ + mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + b 4009fc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r9, r8 │ │ │ │ + bge dc0f8 <__cxa_atexit@plt+0xcfca0> │ │ │ │ + mov sl, #-2147483648 @ 0x80000000 │ │ │ │ + b 4009f4 <__cxa_atexit@plt+0x3f459c> │ │ │ │ + mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + b 4009fc <__cxa_atexit@plt+0x3f45a4> │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc1dc <__cxa_atexit@plt+0xcfd84> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ dc200 <__cxa_atexit@plt+0xcfda8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dc1ec <__cxa_atexit@plt+0xcfd94> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge dc190 <__cxa_atexit@plt+0xcfd38> │ │ │ │ + add r2, r6, #20 │ │ │ │ + ldr r7, [pc, #164] @ dc204 <__cxa_atexit@plt+0xcfdac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #156] @ dc208 <__cxa_atexit@plt+0xcfdb0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #152] @ dc20c <__cxa_atexit@plt+0xcfdb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #35 @ 0x23 │ │ │ │ + stmib r6, {r0, r8, lr} │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #26 │ │ │ │ + mov r6, r2 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #120] @ dc210 <__cxa_atexit@plt+0xcfdb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #104] @ dc214 <__cxa_atexit@plt+0xcfdbc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #100] @ dc218 <__cxa_atexit@plt+0xcfdc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strbeq sl, [r1, #-2364] @ 0xfffff6c4 │ │ │ │ - strbeq sl, [r1, #-3924] @ 0xfffff0ac │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - strbeq sl, [r1, #-3840] @ 0xfffff100 │ │ │ │ - ldrbteq fp, [r5], #3712 @ 0xe80 │ │ │ │ - ldrbteq fp, [r5], #3664 @ 0xe50 │ │ │ │ - ldrbteq fp, [r5], #3836 @ 0xefc │ │ │ │ - ldrbteq fp, [r5], #3704 @ 0xe78 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq dc548 <__cxa_atexit@plt+0xd00f0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne dc55c <__cxa_atexit@plt+0xd0104> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #15 │ │ │ │ - bne dc55c <__cxa_atexit@plt+0xd0104> │ │ │ │ - ldr r7, [pc, #112] @ dc5c0 <__cxa_atexit@plt+0xd0168> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ dc5b0 <__cxa_atexit@plt+0xd0158> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #68] @ dc5b4 <__cxa_atexit@plt+0xd015c> │ │ │ │ + strbeq sl, [r1, #-3152] @ 0xfffff3b0 │ │ │ │ + strbeq sl, [r1, #-3144] @ 0xfffff3b8 │ │ │ │ + strbeq sl, [r1, #-3120] @ 0xfffff3d0 │ │ │ │ + strbeq sl, [r1, #-3284] @ 0xfffff32c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + strbeq sl, [r1, #-3056] @ 0xfffff410 │ │ │ │ + strbeq sl, [r1, #-3220] @ 0xfffff36c │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dc2e0 <__cxa_atexit@plt+0xcfe88> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge dc290 <__cxa_atexit@plt+0xcfe38> │ │ │ │ + add r2, r3, #20 │ │ │ │ + ldr r7, [pc, #156] @ dc2f0 <__cxa_atexit@plt+0xcfe98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc5a8 <__cxa_atexit@plt+0xd0150> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r3, [pc, #52] @ dc5b8 <__cxa_atexit@plt+0xd0160> │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r2, [pc, #48] @ dc5bc <__cxa_atexit@plt+0xd0164> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, r2, #2 │ │ │ │ - cmp r1, #22 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #148] @ dc2f4 <__cxa_atexit@plt+0xcfe9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #144] @ dc2f8 <__cxa_atexit@plt+0xcfea0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strbeq sl, [r1, #-3644] @ 0xfffff1c4 │ │ │ │ - ldrbteq fp, [r5], #3520 @ 0xdc0 │ │ │ │ - ldrbteq fp, [r5], #3460 @ 0xd84 │ │ │ │ - ldrbteq fp, [r5], #3632 @ 0xe30 │ │ │ │ - ldrbteq fp, [r5], #3460 @ 0xd84 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r3, [pc, #36] @ dc600 <__cxa_atexit@plt+0xd01a8> │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r2, [pc, #32] @ dc604 <__cxa_atexit@plt+0xd01ac> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ + ldr r2, [pc, #100] @ dc2fc <__cxa_atexit@plt+0xcfea4> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r7, r2, #2 │ │ │ │ - cmp r1, #22 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #80] @ dc300 <__cxa_atexit@plt+0xcfea8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #76] @ dc304 <__cxa_atexit@plt+0xcfeac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldrbteq fp, [r5], #3432 @ 0xd68 │ │ │ │ - ldrbteq fp, [r5], #3372 @ 0xd2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dc630 <__cxa_atexit@plt+0xd01d8> │ │ │ │ - ldr r3, [pc, #20] @ dc638 <__cxa_atexit@plt+0xd01e0> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #76] @ dc6a4 <__cxa_atexit@plt+0xd024c> │ │ │ │ + strbeq sl, [r1, #-2900] @ 0xfffff4ac │ │ │ │ + strbeq sl, [r1, #-2876] @ 0xfffff4c4 │ │ │ │ + strbeq sl, [r1, #-3040] @ 0xfffff420 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + strbeq sl, [r1, #-2796] @ 0xfffff514 │ │ │ │ + strbeq sl, [r1, #-2960] @ 0xfffff470 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-16]! │ │ │ │ - mov r3, r5 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str sl, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - beq dc698 <__cxa_atexit@plt+0xd0240> │ │ │ │ - ldr r2, [pc, #36] @ dc6a8 <__cxa_atexit@plt+0xd0250> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a28 <__cxa_atexit@plt+0x3f45d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc408 <__cxa_atexit@plt+0xcffb0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dc410 <__cxa_atexit@plt+0xcffb8> │ │ │ │ + ldr lr, [pc, #260] @ dc43c <__cxa_atexit@plt+0xcffe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #256] @ dc440 <__cxa_atexit@plt+0xcffe8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dc428 <__cxa_atexit@plt+0xcffd0> │ │ │ │ + cmp r8, r2 │ │ │ │ + bge dc3bc <__cxa_atexit@plt+0xcff64> │ │ │ │ + add r2, r6, #32 │ │ │ │ + ldr r7, [pc, #188] @ dc444 <__cxa_atexit@plt+0xcffec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #180] @ dc448 <__cxa_atexit@plt+0xcfff0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #176] @ dc44c <__cxa_atexit@plt+0xcfff4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #35 @ 0x23 │ │ │ │ + add r9, r6, #16 │ │ │ │ + stm r9, {r0, r8, lr} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #26 │ │ │ │ + mov r6, r2 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #140] @ dc450 <__cxa_atexit@plt+0xcfff8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #128] @ dc454 <__cxa_atexit@plt+0xcfffc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #124] @ dc458 <__cxa_atexit@plt+0xd0000> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r6, #-8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + mov r3, r6 │ │ │ │ + b dc418 <__cxa_atexit@plt+0xcffc0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq sl, [r1, #-1844] @ 0xfffff8cc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ dc6d8 <__cxa_atexit@plt+0xd0280> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - add r3, r3, #1 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 400a28 <__cxa_atexit@plt+0x3f45d0> │ │ │ │ - strbeq sl, [r1, #-1788] @ 0xfffff904 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dc718 <__cxa_atexit@plt+0xd02c0> │ │ │ │ - ldr r3, [pc, #40] @ dc728 <__cxa_atexit@plt+0xd02d0> │ │ │ │ - ldr r8, [pc, #40] @ dc72c <__cxa_atexit@plt+0xd02d4> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - ldrteq r4, [lr], #1206 @ 0x4b6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dc768 <__cxa_atexit@plt+0xd0310> │ │ │ │ - ldr r3, [pc, #36] @ dc778 <__cxa_atexit@plt+0xd0320> │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + strbeq sl, [r1, #-2624] @ 0xfffff5c0 │ │ │ │ + strbeq sl, [r1, #-2592] @ 0xfffff5e0 │ │ │ │ + strbeq sl, [r1, #-2568] @ 0xfffff5f8 │ │ │ │ + strbeq sl, [r1, #-2732] @ 0xfffff554 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + strbeq sl, [r1, #-2504] @ 0xfffff638 │ │ │ │ + strbeq sl, [r1, #-2668] @ 0xfffff594 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc538 <__cxa_atexit@plt+0xd00e0> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ dc55c <__cxa_atexit@plt+0xd0104> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dc548 <__cxa_atexit@plt+0xd00f0> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble dc4ec <__cxa_atexit@plt+0xd0094> │ │ │ │ + add r2, r6, #20 │ │ │ │ + ldr r7, [pc, #164] @ dc560 <__cxa_atexit@plt+0xd0108> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #156] @ dc564 <__cxa_atexit@plt+0xd010c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #152] @ dc568 <__cxa_atexit@plt+0xd0110> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #35 @ 0x23 │ │ │ │ + stmib r6, {r0, r8, lr} │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #26 │ │ │ │ + mov r6, r2 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #120] @ dc56c <__cxa_atexit@plt+0xd0114> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #104] @ dc570 <__cxa_atexit@plt+0xd0118> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #100] @ dc574 <__cxa_atexit@plt+0xd011c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dc7dc <__cxa_atexit@plt+0xd0384> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq sl, [r1, #-2292] @ 0xfffff70c │ │ │ │ + strbeq sl, [r1, #-2284] @ 0xfffff714 │ │ │ │ + strbeq sl, [r1, #-2260] @ 0xfffff72c │ │ │ │ + strbeq sl, [r1, #-2424] @ 0xfffff688 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + strbeq sl, [r1, #-2196] @ 0xfffff76c │ │ │ │ + strbeq sl, [r1, #-2360] @ 0xfffff6c8 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dc7e8 <__cxa_atexit@plt+0xd0390> │ │ │ │ - ldr r2, [pc, #76] @ dc7f8 <__cxa_atexit@plt+0xd03a0> │ │ │ │ - ldr r1, [pc, #76] @ dc7fc <__cxa_atexit@plt+0xd03a4> │ │ │ │ + bcc dc63c <__cxa_atexit@plt+0xd01e4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble dc5ec <__cxa_atexit@plt+0xd0194> │ │ │ │ + add r2, r3, #20 │ │ │ │ + ldr r7, [pc, #156] @ dc64c <__cxa_atexit@plt+0xd01f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #148] @ dc650 <__cxa_atexit@plt+0xd01f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #144] @ dc654 <__cxa_atexit@plt+0xd01fc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #100] @ dc658 <__cxa_atexit@plt+0xd0200> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ dc800 <__cxa_atexit@plt+0xd03a8> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #80] @ dc65c <__cxa_atexit@plt+0xd0204> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #76] @ dc660 <__cxa_atexit@plt+0xd0208> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - strbeq sl, [r1, #-1500] @ 0xfffffa24 │ │ │ │ - ldrteq r4, [lr], #1017 @ 0x3f9 │ │ │ │ - ldrbteq ip, [r5], #396 @ 0x18c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dc87c <__cxa_atexit@plt+0xd0424> │ │ │ │ - ldr r2, [pc, #92] @ dc884 <__cxa_atexit@plt+0xd042c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ + strbeq sl, [r1, #-2040] @ 0xfffff808 │ │ │ │ + strbeq sl, [r1, #-2016] @ 0xfffff820 │ │ │ │ + strbeq sl, [r1, #-2180] @ 0xfffff77c │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + strbeq sl, [r1, #-1936] @ 0xfffff870 │ │ │ │ + strbeq sl, [r1, #-2100] @ 0xfffff7cc │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc764 <__cxa_atexit@plt+0xd030c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dc76c <__cxa_atexit@plt+0xd0314> │ │ │ │ + ldr lr, [pc, #260] @ dc798 <__cxa_atexit@plt+0xd0340> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #256] @ dc79c <__cxa_atexit@plt+0xd0344> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dc784 <__cxa_atexit@plt+0xd032c> │ │ │ │ + cmp r8, r2 │ │ │ │ + ble dc718 <__cxa_atexit@plt+0xd02c0> │ │ │ │ + add r2, r6, #32 │ │ │ │ + ldr r7, [pc, #188] @ dc7a0 <__cxa_atexit@plt+0xd0348> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #180] @ dc7a4 <__cxa_atexit@plt+0xd034c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #176] @ dc7a8 <__cxa_atexit@plt+0xd0350> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #35 @ 0x23 │ │ │ │ + add r9, r6, #16 │ │ │ │ + stm r9, {r0, r8, lr} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #26 │ │ │ │ + mov r6, r2 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #140] @ dc7ac <__cxa_atexit@plt+0xd0354> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq dc86c <__cxa_atexit@plt+0xd0414> │ │ │ │ - ldr r7, [pc, #64] @ dc888 <__cxa_atexit@plt+0xd0430> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #128] @ dc7b0 <__cxa_atexit@plt+0xd0358> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #124] @ dc7b4 <__cxa_atexit@plt+0xd035c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r6, #-8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + mov r3, r6 │ │ │ │ + b dc774 <__cxa_atexit@plt+0xd031c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + strbeq sl, [r1, #-1764] @ 0xfffff91c │ │ │ │ + strbeq sl, [r1, #-1732] @ 0xfffff93c │ │ │ │ + strbeq sl, [r1, #-1708] @ 0xfffff954 │ │ │ │ + strbeq sl, [r1, #-1872] @ 0xfffff8b0 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + strbeq sl, [r1, #-1644] @ 0xfffff994 │ │ │ │ + strbeq sl, [r1, #-1808] @ 0xfffff8f0 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc dc8ac <__cxa_atexit@plt+0xd0454> │ │ │ │ + cmp r9, r8 │ │ │ │ + bge dc82c <__cxa_atexit@plt+0xd03d4> │ │ │ │ + cmp sl, r9 │ │ │ │ + ble dc850 <__cxa_atexit@plt+0xd03f8> │ │ │ │ + cmp sl, r8 │ │ │ │ + bgt dc83c <__cxa_atexit@plt+0xd03e4> │ │ │ │ + ldr r7, [pc, #232] @ dc8dc <__cxa_atexit@plt+0xd0484> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #35 @ 0x23 │ │ │ │ + ldr r2, [pc, #212] @ dc8e0 <__cxa_atexit@plt+0xd0488> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #208] @ dc8e4 <__cxa_atexit@plt+0xd048c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + sub r7, r3, #26 │ │ │ │ + bx r0 │ │ │ │ + cmp sl, r9 │ │ │ │ + bge dc85c <__cxa_atexit@plt+0xd0404> │ │ │ │ + cmp sl, r8 │ │ │ │ + bge dc7ec <__cxa_atexit@plt+0xd0394> │ │ │ │ + ldr r7, [pc, #144] @ dc8d4 <__cxa_atexit@plt+0xd047c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #112] @ dc8c8 <__cxa_atexit@plt+0xd0470> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ + b dc864 <__cxa_atexit@plt+0xd040c> │ │ │ │ + ldr r7, [pc, #116] @ dc8d8 <__cxa_atexit@plt+0xd0480> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, #84] @ dc8cc <__cxa_atexit@plt+0xd0474> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #80] @ dc8d0 <__cxa_atexit@plt+0xd0478> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ dc8e8 <__cxa_atexit@plt+0xd0490> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + strbeq sl, [r1, #-1316] @ 0xfffffadc │ │ │ │ + strbeq sl, [r1, #-1480] @ 0xfffffa38 │ │ │ │ + strbeq sl, [r1, #-1380] @ 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + strbeq sl, [r1, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq sl, [r1, #-1424] @ 0xfffffa70 │ │ │ │ + strbeq sl, [r1, #-1588] @ 0xfffff9cc │ │ │ │ + ldrbteq fp, [r5], #1984 @ 0x7c0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc97c <__cxa_atexit@plt+0xd0524> │ │ │ │ + ldr r7, [pc, #128] @ dc990 <__cxa_atexit@plt+0xd0538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dc970 <__cxa_atexit@plt+0xd0518> │ │ │ │ + ldr r2, [pc, #112] @ dc994 <__cxa_atexit@plt+0xd053c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc968 <__cxa_atexit@plt+0xd0510> │ │ │ │ + ldr r2, [pc, #84] @ dc998 <__cxa_atexit@plt+0xd0540> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc968 <__cxa_atexit@plt+0xd0510> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + b dc7c4 <__cxa_atexit@plt+0xd036c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ dc99c <__cxa_atexit@plt+0xd0544> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq ip, [r5], #264 @ 0x108 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq fp, [r5], #1780 @ 0x6f4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ dc9f8 <__cxa_atexit@plt+0xd05a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ dc8b4 <__cxa_atexit@plt+0xd045c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq ip, [r5], #220 @ 0xdc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ dc8e0 <__cxa_atexit@plt+0xd0488> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc9f0 <__cxa_atexit@plt+0xd0598> │ │ │ │ + ldr r3, [pc, #48] @ dc9fc <__cxa_atexit@plt+0xd05a4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ dc8e4 <__cxa_atexit@plt+0xd048c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r1, #-2616] @ 0xfffff5c8 │ │ │ │ - ldrbteq ip, [r5], #156 @ 0x9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne dc94c <__cxa_atexit@plt+0xd04f4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dc95c <__cxa_atexit@plt+0xd0504> │ │ │ │ - ldr r3, [pc, #76] @ dc968 <__cxa_atexit@plt+0xd0510> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dc9f0 <__cxa_atexit@plt+0xd0598> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b dc7c4 <__cxa_atexit@plt+0xd036c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ dca40 <__cxa_atexit@plt+0xd05e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - ldr r3, [pc, #48] @ dc96c <__cxa_atexit@plt+0xd0514> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #44] @ dc970 <__cxa_atexit@plt+0xd0518> │ │ │ │ - add sl, r3, #2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - strbeq sl, [r1, #-1100] @ 0xfffffbb4 │ │ │ │ - strbeq sl, [r1, #-1216] @ 0xfffffb40 │ │ │ │ - ldrbteq ip, [r5], #28 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dc9b0 <__cxa_atexit@plt+0xd0558> │ │ │ │ - ldr r3, [pc, #40] @ dc9c8 <__cxa_atexit@plt+0xd0570> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #20] @ dc9cc <__cxa_atexit@plt+0xd0574> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dca38 <__cxa_atexit@plt+0xd05e0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b dc7c4 <__cxa_atexit@plt+0xd036c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b dc7c4 <__cxa_atexit@plt+0xd036c> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dcaf8 <__cxa_atexit@plt+0xd06a0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #156] @ dcb20 <__cxa_atexit@plt+0xd06c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ + bne dcaa0 <__cxa_atexit@plt+0xd0648> │ │ │ │ + ldr r7, [pc, #144] @ dcb28 <__cxa_atexit@plt+0xd06d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc dcb04 <__cxa_atexit@plt+0xd06ac> │ │ │ │ + ldr r7, [pc, #112] @ dcb2c <__cxa_atexit@plt+0xd06d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, #100] @ dcb30 <__cxa_atexit@plt+0xd06d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #96] @ dcb34 <__cxa_atexit@plt+0xd06dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - ldrbteq fp, [r5], #4080 @ 0xff0 │ │ │ │ - ldrbteq fp, [r5], #4052 @ 0xfd4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dca0c <__cxa_atexit@plt+0xd05b4> │ │ │ │ - ldr r3, [pc, #40] @ dca24 <__cxa_atexit@plt+0xd05cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #20] @ dca28 <__cxa_atexit@plt+0xd05d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #24] @ dcb24 <__cxa_atexit@plt+0xd06cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - ldrbteq fp, [r5], #3988 @ 0xf94 │ │ │ │ - ldrbteq fp, [r5], #4084 @ 0xff4 │ │ │ │ + strbeq sl, [r1, #-764] @ 0xfffffd04 │ │ │ │ + ldrbteq fp, [r5], #1392 @ 0x570 │ │ │ │ + strbeq sl, [r1, #-784] @ 0xfffffcf0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + strbeq sl, [r1, #-720] @ 0xfffffd30 │ │ │ │ + strbeq sl, [r1, #-884] @ 0xfffffc8c │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi dca8c <__cxa_atexit@plt+0xd0634> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dca84 <__cxa_atexit@plt+0xd062c> │ │ │ │ - ldr r3, [pc, #52] @ dca94 <__cxa_atexit@plt+0xd063c> │ │ │ │ - ldr r9, [pc, #52] @ dca98 <__cxa_atexit@plt+0xd0640> │ │ │ │ - ldr r2, [pc, #52] @ dca9c <__cxa_atexit@plt+0xd0644> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dcb98 <__cxa_atexit@plt+0xd0740> │ │ │ │ + ldr r3, [pc, #80] @ dcbb0 <__cxa_atexit@plt+0xd0758> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r2, [pc, #64] @ dcbb4 <__cxa_atexit@plt+0xd075c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #60] @ dcbb8 <__cxa_atexit@plt+0xd0760> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + add lr, r7, #20 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ dcbbc <__cxa_atexit@plt+0xd0764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbteq fp, [r5], #3992 @ 0xf98 │ │ │ │ - ldrbteq fp, [r5], #4008 @ 0xfa8 │ │ │ │ - strbeq sl, [r1, #-776] @ 0xfffffcf8 │ │ │ │ - ldrbteq fp, [r5], #3984 @ 0xf90 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + strbeq sl, [r1, #-552] @ 0xfffffdd8 │ │ │ │ + strbeq sl, [r1, #-716] @ 0xfffffd34 │ │ │ │ + ldrbteq fp, [r5], #1244 @ 0x4dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi dcb10 <__cxa_atexit@plt+0xd06b8> │ │ │ │ - ldr r3, [pc, #92] @ dcb20 <__cxa_atexit@plt+0xd06c8> │ │ │ │ + bhi dcc58 <__cxa_atexit@plt+0xd0800> │ │ │ │ + ldr r3, [pc, #164] @ dcc84 <__cxa_atexit@plt+0xd082c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq dcaec <__cxa_atexit@plt+0xd0694> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne dcafc <__cxa_atexit@plt+0xd06a4> │ │ │ │ + tst r8, #3 │ │ │ │ + beq dcc48 <__cxa_atexit@plt+0xd07f0> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc dcc68 <__cxa_atexit@plt+0xd0810> │ │ │ │ + ldr r7, [pc, #136] @ dcc90 <__cxa_atexit@plt+0xd0838> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, #120] @ dcc94 <__cxa_atexit@plt+0xd083c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #116] @ dcc98 <__cxa_atexit@plt+0xd0840> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ dcb24 <__cxa_atexit@plt+0xd06cc> │ │ │ │ - ldr r0, [pc, #32] @ dcb28 <__cxa_atexit@plt+0xd06d0> │ │ │ │ + ldr r7, [pc, #44] @ dcc8c <__cxa_atexit@plt+0xd0834> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ dcb2c <__cxa_atexit@plt+0xd06d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ dcc88 <__cxa_atexit@plt+0xd0830> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbteq fp, [r5], #3892 @ 0xf34 │ │ │ │ - ldrbteq fp, [r5], #3888 @ 0xf30 │ │ │ │ - ldrbteq fp, [r5], #3888 @ 0xf30 │ │ │ │ - ldrbteq fp, [r5], #3844 @ 0xf04 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrbteq fp, [r5], #1036 @ 0x40c │ │ │ │ + ldrbteq fp, [r5], #1056 @ 0x420 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + strbeq sl, [r1, #-384] @ 0xfffffe80 │ │ │ │ + strbeq sl, [r1, #-548] @ 0xfffffddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dcb5c <__cxa_atexit@plt+0xd0704> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ dcb74 <__cxa_atexit@plt+0xd071c> │ │ │ │ - ldr r0, [pc, #16] @ dcb78 <__cxa_atexit@plt+0xd0720> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc dcd04 <__cxa_atexit@plt+0xd08ac> │ │ │ │ + ldr r7, [pc, #84] @ dcd1c <__cxa_atexit@plt+0xd08c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq fp, [r5], #3792 @ 0xed0 │ │ │ │ - ldrbteq fp, [r5], #3788 @ 0xecc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dcbb4 <__cxa_atexit@plt+0xd075c> │ │ │ │ - ldr r2, [pc, #36] @ dcbbc <__cxa_atexit@plt+0xd0764> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r2, [pc, #68] @ dcd20 <__cxa_atexit@plt+0xd08c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ dcbc0 <__cxa_atexit@plt+0xd0768> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [pc, #64] @ dcd24 <__cxa_atexit@plt+0xd08cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r1, #-504] @ 0xfffffe08 │ │ │ │ - strbeq sl, [r1, #-532] @ 0xfffffdec │ │ │ │ - ldrbteq fp, [r5], #1816 @ 0x718 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dcc0c <__cxa_atexit@plt+0xd07b4> │ │ │ │ - ldr r2, [pc, #52] @ dcc20 <__cxa_atexit@plt+0xd07c8> │ │ │ │ - ldr r9, [pc, #52] @ dcc24 <__cxa_atexit@plt+0xd07cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - ldr r5, [pc, #44] @ dcc28 <__cxa_atexit@plt+0xd07d0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a30 <__cxa_atexit@plt+0x3f45d8> │ │ │ │ - ldr r7, [pc, #24] @ dcc2c <__cxa_atexit@plt+0xd07d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + ldr r7, [pc, #28] @ dcd28 <__cxa_atexit@plt+0xd08d0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq fp, [r5], #1772 @ 0x6ec │ │ │ │ - strbeq sl, [r1, #-948] @ 0xfffffc4c │ │ │ │ - ldrbteq fp, [r5], #3704 @ 0xe78 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dcc58 <__cxa_atexit@plt+0xd0800> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc dccb0 <__cxa_atexit@plt+0xd0858> │ │ │ │ - ldr r1, [pc, #80] @ dccc0 <__cxa_atexit@plt+0xd0868> │ │ │ │ - ldr r8, [pc, #80] @ dccc4 <__cxa_atexit@plt+0xd086c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #68] @ dccc8 <__cxa_atexit@plt+0xd0870> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #52] @ dcccc <__cxa_atexit@plt+0xd0874> │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + strbeq sl, [r1, #-192] @ 0xffffff40 │ │ │ │ + strbeq sl, [r1, #-356] @ 0xfffffe9c │ │ │ │ + ldrbteq fp, [r5], #880 @ 0x370 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dcdd4 <__cxa_atexit@plt+0xd097c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #160] @ dcdf4 <__cxa_atexit@plt+0xd099c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + cmp r2, r1 │ │ │ │ + bne dcd70 <__cxa_atexit@plt+0xd0918> │ │ │ │ + ldr r7, [pc, #144] @ dcdf8 <__cxa_atexit@plt+0xd09a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc dcde0 <__cxa_atexit@plt+0xd0988> │ │ │ │ + ldr r2, [pc, #108] @ dcdfc <__cxa_atexit@plt+0xd09a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, #92] @ dce00 <__cxa_atexit@plt+0xd09a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #88] @ dce04 <__cxa_atexit@plt+0xd09ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r6, #24 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - ldrteq r4, [lr], #80 @ 0x50 │ │ │ │ - strbeq sl, [r1, #-1240] @ 0xfffffb28 │ │ │ │ - strbeq sl, [r1, #-268] @ 0xfffffef4 │ │ │ │ + bx r0 │ │ │ │ + strbeq sl, [r1, #-44] @ 0xffffffd4 │ │ │ │ + strbeq sl, [r1, #-64] @ 0xffffffc0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + strbeq r9, [r1, #-4088] @ 0xfffff008 │ │ │ │ + strbeq sl, [r1, #-156] @ 0xffffff64 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dce78 <__cxa_atexit@plt+0xd0a20> │ │ │ │ + ldr r2, [pc, #88] @ dce88 <__cxa_atexit@plt+0xd0a30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #68] @ dce8c <__cxa_atexit@plt+0xd0a34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #64] @ dce90 <__cxa_atexit@plt+0xd0a38> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + strbeq r9, [r1, #-3924] @ 0xfffff0ac │ │ │ │ + strbeq r9, [r1, #-4088] @ 0xfffff008 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dccf8 <__cxa_atexit@plt+0xd08a0> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b dcd0c <__cxa_atexit@plt+0xd08b4> │ │ │ │ - ldr r7, [pc, #8] @ dcd08 <__cxa_atexit@plt+0xd08b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dcefc <__cxa_atexit@plt+0xd0aa4> │ │ │ │ + ldr r7, [pc, #88] @ dcf10 <__cxa_atexit@plt+0xd0ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq fp, [r5], #3480 @ 0xd98 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r7, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dcd78 <__cxa_atexit@plt+0xd0920> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [pc, #128] @ dcdb0 <__cxa_atexit@plt+0xd0958> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq dcd8c <__cxa_atexit@plt+0xd0934> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne dcd9c <__cxa_atexit@plt+0xd0944> │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - ldr r2, [pc, #84] @ dcdb4 <__cxa_atexit@plt+0xd095c> │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dcee8 <__cxa_atexit@plt+0xd0a90> │ │ │ │ + ldr r2, [pc, #72] @ dcf14 <__cxa_atexit@plt+0xd0abc> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - mov r8, r3 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - ldr r7, [pc, #56] @ dcdb8 <__cxa_atexit@plt+0xd0960> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dcef4 <__cxa_atexit@plt+0xd0a9c> │ │ │ │ + b dcf5c <__cxa_atexit@plt+0xd0b04> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ dcdbc <__cxa_atexit@plt+0xd0964> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strbeq sl, [r1, #-56] @ 0xffffffc8 │ │ │ │ - strbeq sl, [r1, #-20] @ 0xffffffec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dcdf8 <__cxa_atexit@plt+0xd09a0> │ │ │ │ - ldr r3, [pc, #56] @ dce14 <__cxa_atexit@plt+0xd09bc> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r3, [pc, #12] @ dce10 <__cxa_atexit@plt+0xd09b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r7, [pc, #20] @ dcf18 <__cxa_atexit@plt+0xd0ac0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1, #-4020] @ 0xfffff04c │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrbteq fp, [r5], #384 @ 0x180 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne dce58 <__cxa_atexit@plt+0xd0a00> │ │ │ │ - ldr r3, [pc, #60] @ dce70 <__cxa_atexit@plt+0xd0a18> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #36] @ dcf50 <__cxa_atexit@plt+0xd0af8> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - beq dce68 <__cxa_atexit@plt+0xd0a10> │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b dcd0c <__cxa_atexit@plt+0xd08b4> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq dcf48 <__cxa_atexit@plt+0xd0af0> │ │ │ │ + b dcf5c <__cxa_atexit@plt+0xd0b04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b dcd0c <__cxa_atexit@plt+0xd08b4> │ │ │ │ - ldrbteq fp, [r5], #3100 @ 0xc1c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dcec4 <__cxa_atexit@plt+0xd0a6c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ dcecc <__cxa_atexit@plt+0xd0a74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b dcee0 <__cxa_atexit@plt+0xd0a88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq r9, [r1, #-3800] @ 0xfffff128 │ │ │ │ - ldrbteq fp, [r5], #3012 @ 0xbc4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dcf78 <__cxa_atexit@plt+0xd0b20> │ │ │ │ - ldr r3, [pc, #172] @ dcfa0 <__cxa_atexit@plt+0xd0b48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq dcf5c <__cxa_atexit@plt+0xd0b04> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dcf6c <__cxa_atexit@plt+0xd0b14> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc dcf88 <__cxa_atexit@plt+0xd0b30> │ │ │ │ - ldr r7, [pc, #136] @ dcfa8 <__cxa_atexit@plt+0xd0b50> │ │ │ │ - ldr r2, [pc, #136] @ dcfac <__cxa_atexit@plt+0xd0b54> │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [pc, #120] @ dcfb0 <__cxa_atexit@plt+0xd0b58> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dd004 <__cxa_atexit@plt+0xd0bac> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble dcf90 <__cxa_atexit@plt+0xd0b38> │ │ │ │ + ldr r7, [pc, #168] @ dd02c <__cxa_atexit@plt+0xd0bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ dcfa4 <__cxa_atexit@plt+0xd0b4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #144] @ dd028 <__cxa_atexit@plt+0xd0bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldrbteq fp, [r5], #2864 @ 0xb30 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - ldrbteq fp, [r5], #2920 @ 0xb68 │ │ │ │ - strbeq r9, [r1, #-3696] @ 0xfffff190 │ │ │ │ - ldrbteq fp, [r5], #2808 @ 0xaf8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dd024 <__cxa_atexit@plt+0xd0bcc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc dd034 <__cxa_atexit@plt+0xd0bdc> │ │ │ │ - ldr r1, [pc, #92] @ dd044 <__cxa_atexit@plt+0xd0bec> │ │ │ │ - ldr lr, [pc, #92] @ dd048 <__cxa_atexit@plt+0xd0bf0> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + bcc dd014 <__cxa_atexit@plt+0xd0bbc> │ │ │ │ + ldr r1, [pc, #116] @ dd030 <__cxa_atexit@plt+0xd0bd8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [pc, #76] @ dd04c <__cxa_atexit@plt+0xd0bf4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, #100] @ dd034 <__cxa_atexit@plt+0xd0bdc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #96] @ dd038 <__cxa_atexit@plt+0xd0be0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - ldrbteq fp, [r5], #2720 @ 0xaa0 │ │ │ │ - strbeq r9, [r1, #-3496] @ 0xfffff258 │ │ │ │ - ldrbteq fp, [r5], #2660 @ 0xa64 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dd084 <__cxa_atexit@plt+0xd0c2c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ dd08c <__cxa_atexit@plt+0xd0c34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a38 <__cxa_atexit@plt+0x3f45e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1, #-3356] @ 0xfffff2e4 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + strbeq r9, [r1, #-3620] @ 0xfffff1dc │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + strbeq r9, [r1, #-3532] @ 0xfffff234 │ │ │ │ + strbeq r9, [r1, #-3696] @ 0xfffff190 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dd0e0 <__cxa_atexit@plt+0xd0c88> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dd0e8 <__cxa_atexit@plt+0xd0c90> │ │ │ │ - ldr r1, [pc, #64] @ dd104 <__cxa_atexit@plt+0xd0cac> │ │ │ │ - ldr r0, [pc, #64] @ dd108 <__cxa_atexit@plt+0xd0cb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - b 400a38 <__cxa_atexit@plt+0x3f45e0> │ │ │ │ - mov r6, r3 │ │ │ │ - b dd0f0 <__cxa_atexit@plt+0xd0c98> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ dd100 <__cxa_atexit@plt+0xd0ca8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd0f8 <__cxa_atexit@plt+0xd0ca0> │ │ │ │ + ldr r7, [pc, #196] @ dd120 <__cxa_atexit@plt+0xd0cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq dd0e8 <__cxa_atexit@plt+0xd0c90> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc dd108 <__cxa_atexit@plt+0xd0cb0> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + ldr r0, [r9, #15] │ │ │ │ + ldr lr, [r9, #19] │ │ │ │ + add ip, r9, #23 │ │ │ │ + ldm ip, {r8, sl, ip} │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r9, #35] @ 0x23 │ │ │ │ + ldr r9, [pc, #132] @ dd128 <__cxa_atexit@plt+0xd0cd0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + str fp, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r2, #39 @ 0x27 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldrbteq fp, [r5], #2508 @ 0x9cc │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldrbteq fp, [r5], #2464 @ 0x9a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ dd160 <__cxa_atexit@plt+0xd0d08> │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dd14c <__cxa_atexit@plt+0xd0cf4> │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b dcd0c <__cxa_atexit@plt+0xd08b4> │ │ │ │ - ldr r7, [pc, #16] @ dd164 <__cxa_atexit@plt+0xd0d0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq fp, [r5], #2368 @ 0x940 │ │ │ │ - ldrbteq fp, [r5], #2372 @ 0x944 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ dd188 <__cxa_atexit@plt+0xd0d30> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b dcee0 <__cxa_atexit@plt+0xd0a88> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 400a40 <__cxa_atexit@plt+0x3f45e8> │ │ │ │ - ldrbteq fp, [r5], #524 @ 0x20c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dd1e0 <__cxa_atexit@plt+0xd0d88> │ │ │ │ - ldr r3, [pc, #44] @ dd1f0 <__cxa_atexit@plt+0xd0d98> │ │ │ │ - ldr r7, [pc, #44] @ dd1f4 <__cxa_atexit@plt+0xd0d9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #36] @ dd124 <__cxa_atexit@plt+0xd0ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #28] @ dd1f8 <__cxa_atexit@plt+0xd0da0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ dd1fc <__cxa_atexit@plt+0xd0da4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq fp, [r5], #488 @ 0x1e8 │ │ │ │ - ldrbteq fp, [r5], #476 @ 0x1dc │ │ │ │ - ldrbteq fp, [r5], #2284 @ 0x8ec │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrbteq sl, [r5], #4016 @ 0xfb0 │ │ │ │ + strbeq sl, [r1, #-716] @ 0xfffffd34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne dd240 <__cxa_atexit@plt+0xd0de8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #44] @ dd254 <__cxa_atexit@plt+0xd0dfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #32] @ dd258 <__cxa_atexit@plt+0xd0e00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 4004c0 <__cxa_atexit@plt+0x3f4068> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r9, [r1, #-2944] @ 0xfffff480 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dd2c0 <__cxa_atexit@plt+0xd0e68> │ │ │ │ - ldr r7, [pc, #128] @ dd2f8 <__cxa_atexit@plt+0xd0ea0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd1ac <__cxa_atexit@plt+0xd0d54> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr lr, [r7, #15] │ │ │ │ + add ip, r7, #19 │ │ │ │ + ldm ip, {r8, r9, sl, ip} │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [pc, #72] @ dd1b8 <__cxa_atexit@plt+0xd0d60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str fp, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq sl, [r1, #-512] @ 0xfffffe00 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b dd958 <__cxa_atexit@plt+0xd1500> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd220 <__cxa_atexit@plt+0xd0dc8> │ │ │ │ + ldr r2, [pc, #72] @ dd228 <__cxa_atexit@plt+0xd0dd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq dd2d8 <__cxa_atexit@plt+0xd0e80> │ │ │ │ + beq dd214 <__cxa_atexit@plt+0xd0dbc> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne dd2e4 <__cxa_atexit@plt+0xd0e8c> │ │ │ │ - ldr r3, [pc, #92] @ dd2fc <__cxa_atexit@plt+0xd0ea4> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - ldr r3, [pc, #72] @ dd300 <__cxa_atexit@plt+0xd0ea8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 4004c0 <__cxa_atexit@plt+0x3f4068> │ │ │ │ - ldr r3, [pc, #60] @ dd304 <__cxa_atexit@plt+0xd0eac> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400a48 <__cxa_atexit@plt+0x3f45f0> │ │ │ │ + ldrne r8, [pc, #40] @ dd230 <__cxa_atexit@plt+0xd0dd8> │ │ │ │ + addne r8, pc, r8 │ │ │ │ + ldreq r8, [pc, #28] @ dd22c <__cxa_atexit@plt+0xd0dd4> │ │ │ │ + addeq r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - strbeq r9, [r1, #-2816] @ 0xfffff500 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrteq r4, [lr], #212 @ 0xd4 │ │ │ │ + ldrteq r4, [lr], #226 @ 0xe2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne dd348 <__cxa_atexit@plt+0xd0ef0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #44] @ dd35c <__cxa_atexit@plt+0xd0f04> │ │ │ │ + ldr r2, [pc, #36] @ dd268 <__cxa_atexit@plt+0xd0e10> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #32] @ dd360 <__cxa_atexit@plt+0xd0f08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 4004c0 <__cxa_atexit@plt+0x3f4068> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - strbeq r9, [r1, #-2680] @ 0xfffff588 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #32] @ dd26c <__cxa_atexit@plt+0xd0e14> │ │ │ │ + add r8, pc, r8 │ │ │ │ add r3, r5, #8 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne dd3b0 <__cxa_atexit@plt+0xd0f58> │ │ │ │ - ldr r2, [pc, #164] @ dd428 <__cxa_atexit@plt+0xd0fd0> │ │ │ │ - ldr r7, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq dd3fc <__cxa_atexit@plt+0xd0fa4> │ │ │ │ - ldr r2, [pc, #144] @ dd42c <__cxa_atexit@plt+0xd0fd4> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 400a50 <__cxa_atexit@plt+0x3f45f8> │ │ │ │ - ldr r2, [pc, #100] @ dd41c <__cxa_atexit@plt+0xd0fc4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq dd3fc <__cxa_atexit@plt+0xd0fa4> │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne dd408 <__cxa_atexit@plt+0xd0fb0> │ │ │ │ - ldr r3, [pc, #68] @ dd420 <__cxa_atexit@plt+0xd0fc8> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq r4, [lr], #160 @ 0xa0 │ │ │ │ + ldrteq r4, [lr], #158 @ 0x9e │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dd2b4 <__cxa_atexit@plt+0xd0e5c> │ │ │ │ + ldr r3, [pc, #48] @ dd2c4 <__cxa_atexit@plt+0xd0e6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - ldr r3, [pc, #48] @ dd424 <__cxa_atexit@plt+0xd0fcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 4004c0 <__cxa_atexit@plt+0x3f4068> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ dd2c8 <__cxa_atexit@plt+0xd0e70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - strbeq r9, [r1, #-2500] @ 0xfffff63c │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ dd450 <__cxa_atexit@plt+0xd0ff8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + ldrteq r4, [lr], #77 @ 0x4d │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi dd350 <__cxa_atexit@plt+0xd0ef8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dd35c <__cxa_atexit@plt+0xd0f04> │ │ │ │ + ldr lr, [pc, #112] @ dd36c <__cxa_atexit@plt+0xd0f14> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r3, [pc, #100] @ dd370 <__cxa_atexit@plt+0xd0f18> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400a50 <__cxa_atexit@plt+0x3f45f8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r3, r5, #4 │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dd344 <__cxa_atexit@plt+0xd0eec> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - addeq r3, r7, #2 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldrne r8, [pc, #64] @ dd378 <__cxa_atexit@plt+0xd0f20> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #52] @ dd374 <__cxa_atexit@plt+0xd0f1c> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne dd4c0 <__cxa_atexit@plt+0xd1068> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #44] @ dd4d4 <__cxa_atexit@plt+0xd107c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #32] @ dd4d8 <__cxa_atexit@plt+0xd1080> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 4004c0 <__cxa_atexit@plt+0x3f4068> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - strbeq r9, [r1, #-2304] @ 0xfffff700 │ │ │ │ - ldrbteq fp, [r5], #1588 @ 0x634 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + strbeq r9, [r1, #-2640] @ 0xfffff5b0 │ │ │ │ + strbeq r9, [r1, #-2652] @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dd558 <__cxa_atexit@plt+0xd1100> │ │ │ │ - ldr r1, [pc, #100] @ dd560 <__cxa_atexit@plt+0xd1108> │ │ │ │ - ldr r2, [pc, #100] @ dd564 <__cxa_atexit@plt+0xd110c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ dd3b0 <__cxa_atexit@plt+0xd0f58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq dd548 <__cxa_atexit@plt+0xd10f0> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #60] @ dd568 <__cxa_atexit@plt+0xd1110> │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #56] @ dd56c <__cxa_atexit@plt+0xd1114> │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ dd3b4 <__cxa_atexit@plt+0xd0f5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r9, [r1, #-2552] @ 0xfffff608 │ │ │ │ + strbeq r9, [r1, #-2544] @ 0xfffff610 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dd404 <__cxa_atexit@plt+0xd0fac> │ │ │ │ + ldr r3, [pc, #56] @ dd414 <__cxa_atexit@plt+0xd0fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ dd418 <__cxa_atexit@plt+0xd0fc0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + ldrteq r3, [lr], #3861 @ 0xf15 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi dd4a8 <__cxa_atexit@plt+0xd1050> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dd4b4 <__cxa_atexit@plt+0xd105c> │ │ │ │ + ldr lr, [pc, #120] @ dd4c4 <__cxa_atexit@plt+0xd106c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r1, r3, r7} │ │ │ │ + ldr r0, [pc, #104] @ dd4c8 <__cxa_atexit@plt+0xd1070> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dd49c <__cxa_atexit@plt+0xd1044> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r3 │ │ │ │ + ldrne r8, [pc, #64] @ dd4d0 <__cxa_atexit@plt+0xd1078> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #52] @ dd4cc <__cxa_atexit@plt+0xd1074> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r9, [r1, #-2188] @ 0xfffff774 │ │ │ │ - ldrbteq fp, [r5], #1472 @ 0x5c0 │ │ │ │ - ldrbteq fp, [r5], #1444 @ 0x5a4 │ │ │ │ - ldrbteq fp, [r5], #1440 @ 0x5a0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #28] @ dd5ac <__cxa_atexit@plt+0xd1154> │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #24] @ dd5b0 <__cxa_atexit@plt+0xd1158> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r2, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbteq fp, [r5], #1372 @ 0x55c │ │ │ │ - ldrbteq fp, [r5], #1344 @ 0x540 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ dd5d0 <__cxa_atexit@plt+0xd1178> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 400608 <__cxa_atexit@plt+0x3f41b0> │ │ │ │ - ldrbteq fp, [r5], #1344 @ 0x540 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + strbeq r9, [r1, #-2296] @ 0xfffff708 │ │ │ │ + strbeq r9, [r1, #-2308] @ 0xfffff6fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ dd508 <__cxa_atexit@plt+0xd10b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ dd50c <__cxa_atexit@plt+0xd10b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r9, [r1, #-2208] @ 0xfffff760 │ │ │ │ + strbeq r9, [r1, #-2200] @ 0xfffff768 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dd6a0 <__cxa_atexit@plt+0xd1248> │ │ │ │ - ldr r6, [pc, #200] @ dd6c0 <__cxa_atexit@plt+0xd1268> │ │ │ │ - ldr r7, [pc, #200] @ dd6c4 <__cxa_atexit@plt+0xd126c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r6, [r3, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq dd66c <__cxa_atexit@plt+0xd1214> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne dd67c <__cxa_atexit@plt+0xd1224> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dd564 <__cxa_atexit@plt+0xd110c> │ │ │ │ + ldr lr, [pc, #64] @ dd574 <__cxa_atexit@plt+0xd111c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + ldr r8, [pc, #44] @ dd578 <__cxa_atexit@plt+0xd1120> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + ldrteq r3, [lr], #3528 @ 0xdc8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi dd60c <__cxa_atexit@plt+0xd11b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc dd6b0 <__cxa_atexit@plt+0xd1258> │ │ │ │ - ldr r1, [pc, #140] @ dd6c8 <__cxa_atexit@plt+0xd1270> │ │ │ │ - ldr r0, [pc, #140] @ dd6cc <__cxa_atexit@plt+0xd1274> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + bcc dd618 <__cxa_atexit@plt+0xd11c0> │ │ │ │ + ldr lr, [pc, #124] @ dd628 <__cxa_atexit@plt+0xd11d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r1, r3, r9} │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #104] @ dd62c <__cxa_atexit@plt+0xd11d4> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r2] │ │ │ │ - str r9, [r3] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - beq dd690 <__cxa_atexit@plt+0xd1238> │ │ │ │ - mov r7, r8 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str sl, [r2, #8] │ │ │ │ + add lr, r2, #12 │ │ │ │ + stm lr, {r1, r3, r9} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dd600 <__cxa_atexit@plt+0xd11a8> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #64] @ dd634 <__cxa_atexit@plt+0xd11dc> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #52] @ dd630 <__cxa_atexit@plt+0xd11d8> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ dd6d0 <__cxa_atexit@plt+0xd1278> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strbeq r9, [r1, #-1936] @ 0xfffff870 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - strbeq r9, [r1, #-1840] @ 0xfffff8d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + strbeq r9, [r1, #-1940] @ 0xfffff86c │ │ │ │ + strbeq r9, [r1, #-1952] @ 0xfffff860 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ dd66c <__cxa_atexit@plt+0xd1214> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ dd670 <__cxa_atexit@plt+0xd1218> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r9, [r1, #-1852] @ 0xfffff8c4 │ │ │ │ + strbeq r9, [r1, #-1844] @ 0xfffff8cc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne dd740 <__cxa_atexit@plt+0xd12e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc dd764 <__cxa_atexit@plt+0xd130c> │ │ │ │ - ldr r3, [pc, #108] @ dd770 <__cxa_atexit@plt+0xd1318> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #96] @ dd774 <__cxa_atexit@plt+0xd131c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ + bcc dd6c8 <__cxa_atexit@plt+0xd1270> │ │ │ │ + ldr lr, [pc, #64] @ dd6d8 <__cxa_atexit@plt+0xd1280> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #40] @ dd6dc <__cxa_atexit@plt+0xd1284> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ - beq dd758 <__cxa_atexit@plt+0xd1300> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ - ldr r7, [pc, #48] @ dd778 <__cxa_atexit@plt+0xd1320> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r3, sl} │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + ldrteq r3, [lr], #3184 @ 0xc70 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi dd770 <__cxa_atexit@plt+0xd1318> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dd77c <__cxa_atexit@plt+0xd1324> │ │ │ │ + ldr lr, [pc, #124] @ dd78c <__cxa_atexit@plt+0xd1334> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r3, r9, sl} │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + ldr r0, [pc, #104] @ dd790 <__cxa_atexit@plt+0xd1338> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str ip, [r2, #8] │ │ │ │ + add lr, r2, #12 │ │ │ │ + stm lr, {r1, r3, r9, sl} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dd764 <__cxa_atexit@plt+0xd130c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #64] @ dd798 <__cxa_atexit@plt+0xd1340> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #52] @ dd794 <__cxa_atexit@plt+0xd133c> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strbeq r9, [r1, #-1644] @ 0xfffff994 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + strbeq r9, [r1, #-1584] @ 0xfffff9d0 │ │ │ │ + strbeq r9, [r1, #-1596] @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ dd7d0 <__cxa_atexit@plt+0xd1378> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ dd7d4 <__cxa_atexit@plt+0xd137c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + strbeq r9, [r1, #-1496] @ 0xfffffa28 │ │ │ │ + strbeq r9, [r1, #-1488] @ 0xfffffa30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dd838 <__cxa_atexit@plt+0xd13e0> │ │ │ │ + ldr lr, [pc, #72] @ dd848 <__cxa_atexit@plt+0xd13f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add sl, r7, #11 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #48] @ dd84c <__cxa_atexit@plt+0xd13f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl} │ │ │ │ + mov r8, lr │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + ldrteq r3, [lr], #2839 @ 0xb17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dd7c8 <__cxa_atexit@plt+0xd1370> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ dd7d0 <__cxa_atexit@plt+0xd1378> │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dd8fc <__cxa_atexit@plt+0xd14a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd904 <__cxa_atexit@plt+0xd14ac> │ │ │ │ + ldr r1, [pc, #164] @ dd92c <__cxa_atexit@plt+0xd14d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b dd81c <__cxa_atexit@plt+0xd13c4> │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #156] @ dd930 <__cxa_atexit@plt+0xd14d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #140] @ dd934 <__cxa_atexit@plt+0xd14dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r9, {r0, r1, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd91c <__cxa_atexit@plt+0xd14c4> │ │ │ │ + ldr lr, [pc, #116] @ dd938 <__cxa_atexit@plt+0xd14e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add sl, r7, #11 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + str lr, [r9, #16]! │ │ │ │ + ldr lr, [pc, #92] @ dd93c <__cxa_atexit@plt+0xd14e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl} │ │ │ │ + mov r8, lr │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + b dd90c <__cxa_atexit@plt+0xd14b4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1, #-1496] @ 0xfffffa28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dd804 <__cxa_atexit@plt+0xd13ac> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ dd80c <__cxa_atexit@plt+0xd13b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1, #-1432] @ 0xfffffa68 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub sl, r5, #32 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi dd8d8 <__cxa_atexit@plt+0xd1480> │ │ │ │ - ldr lr, [pc, #176] @ dd8e0 <__cxa_atexit@plt+0xd1488> │ │ │ │ - mov r3, r5 │ │ │ │ - add r9, r7, #3 │ │ │ │ + strbeq r9, [r1, #-1272] @ 0xfffffb08 │ │ │ │ + strbeq r9, [r1, #-1284] @ 0xfffffafc │ │ │ │ + strbeq r9, [r1, #-1268] @ 0xfffffb0c │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + ldrteq r3, [lr], #2643 @ 0xa53 │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov ip, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dda30 <__cxa_atexit@plt+0xd15d8> │ │ │ │ + ldr lr, [pc, #232] @ dda60 <__cxa_atexit@plt+0xd1608> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - str r9, [r3, #4] │ │ │ │ + ldm r5, {r0, r7} │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - beq dd8b0 <__cxa_atexit@plt+0xd1458> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne dd8c0 <__cxa_atexit@plt+0xd1468> │ │ │ │ - ldr r2, [pc, #116] @ dd8e4 <__cxa_atexit@plt+0xd148c> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ + cmp ip, #10 │ │ │ │ + ble dd9e8 <__cxa_atexit@plt+0xd1590> │ │ │ │ + ldr r2, [pc, #180] @ dda64 <__cxa_atexit@plt+0xd160c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #176] @ dda68 <__cxa_atexit@plt+0xd1610> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + ldr r2, [pc, #160] @ dda6c <__cxa_atexit@plt+0xd1614> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dda50 <__cxa_atexit@plt+0xd15f8> │ │ │ │ + ldr r1, [pc, #116] @ dda74 <__cxa_atexit@plt+0xd161c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #112] @ dda78 <__cxa_atexit@plt+0xd1620> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #28]! │ │ │ │ + ldr r1, [r3, #-20] @ 0xffffffec │ │ │ │ + ldmdb r3, {r0, r2, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, r9, sl} │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #56] @ dda70 <__cxa_atexit@plt+0xd1618> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str ip, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + strbeq r9, [r1, #-1000] @ 0xfffffc18 │ │ │ │ + strbeq r9, [r1, #-976] @ 0xfffffc30 │ │ │ │ + ldrbteq sl, [r5], #1768 @ 0x6e8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + ldrteq r3, [lr], #2347 @ 0x92b │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ddb0c <__cxa_atexit@plt+0xd16b4> │ │ │ │ + ldr r7, [pc, #128] @ ddb1c <__cxa_atexit@plt+0xd16c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ddaf0 <__cxa_atexit@plt+0xd1698> │ │ │ │ + ldr r2, [pc, #104] @ ddb20 <__cxa_atexit@plt+0xd16c8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - beq dd8cc <__cxa_atexit@plt+0xd1474> │ │ │ │ - ldr r3, [pc, #88] @ dd8e8 <__cxa_atexit@plt+0xd1490> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, sl │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ + beq ddb00 <__cxa_atexit@plt+0xd16a8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + b dd958 <__cxa_atexit@plt+0xd1500> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ddb24 <__cxa_atexit@plt+0xd16cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrbteq sl, [r5], #1552 @ 0x610 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dd948 <__cxa_atexit@plt+0xd14f0> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #80] @ dd95c <__cxa_atexit@plt+0xd1504> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ + ldr r3, [pc, #60] @ ddb74 <__cxa_atexit@plt+0xd171c> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq dd954 <__cxa_atexit@plt+0xd14fc> │ │ │ │ - ldr r3, [pc, #52] @ dd960 <__cxa_atexit@plt+0xd1508> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ddb6c <__cxa_atexit@plt+0xd1714> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b dd958 <__cxa_atexit@plt+0xd1500> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ dd990 <__cxa_atexit@plt+0xd1538> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dd9c4 <__cxa_atexit@plt+0xd156c> │ │ │ │ - ldr r3, [pc, #128] @ dda30 <__cxa_atexit@plt+0xd15d8> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b dd958 <__cxa_atexit@plt+0xd1500> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ddc10 <__cxa_atexit@plt+0xd17b8> │ │ │ │ + ldr r3, [pc, #92] @ ddc20 <__cxa_atexit@plt+0xd17c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq dda18 <__cxa_atexit@plt+0xd15c0> │ │ │ │ - b dda44 <__cxa_atexit@plt+0xd15ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc dda20 <__cxa_atexit@plt+0xd15c8> │ │ │ │ - ldr r7, [pc, #88] @ dda34 <__cxa_atexit@plt+0xd15dc> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ dda38 <__cxa_atexit@plt+0xd15e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ddc00 <__cxa_atexit@plt+0xd17a8> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r2, [r8, #19] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b dd958 <__cxa_atexit@plt+0xd1500> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ ddc24 <__cxa_atexit@plt+0xd17cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - strbeq r9, [r1, #-948] @ 0xfffffc4c │ │ │ │ - andeq r0, r0, r6, asr #8 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldrbteq sl, [r5], #1296 @ 0x510 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ddabc <__cxa_atexit@plt+0xd1664> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc ddb04 <__cxa_atexit@plt+0xd16ac> │ │ │ │ - ldr lr, [pc, #180] @ ddb24 <__cxa_atexit@plt+0xd16cc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #152] @ ddb28 <__cxa_atexit@plt+0xd16d0> │ │ │ │ - sub r1, r3, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #144] @ ddb2c <__cxa_atexit@plt+0xd16d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, r6, #24 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - stm r0, {r2, r6, lr} │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - b ddaf8 <__cxa_atexit@plt+0xd16a0> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc ddb0c <__cxa_atexit@plt+0xd16b4> │ │ │ │ - ldr r8, [pc, #76] @ ddb1c <__cxa_atexit@plt+0xd16c4> │ │ │ │ - sub r0, r3, #19 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ ddb20 <__cxa_atexit@plt+0xd16c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - add r8, r6, #8 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - b ddb10 <__cxa_atexit@plt+0xd16b8> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r1, #-768] @ 0xfffffd00 │ │ │ │ - strbeq r9, [r1, #-720] @ 0xfffffd30 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - strbeq r9, [r1, #-792] @ 0xfffffce8 │ │ │ │ - strbeq r9, [r1, #-824] @ 0xfffffcc8 │ │ │ │ - ldrbteq sl, [r5], #4060 @ 0xfdc │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, #0 │ │ │ │ + b dd958 <__cxa_atexit@plt+0xd1500> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ddbf0 <__cxa_atexit@plt+0xd1798> │ │ │ │ - ldr r3, [pc, #172] @ ddc08 <__cxa_atexit@plt+0xd17b0> │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r2, r6, #26 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ ddc78 <__cxa_atexit@plt+0xd1820> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r1, [pc, #156] @ ddc0c <__cxa_atexit@plt+0xd17b4> │ │ │ │ - sub r3, r6, #38 @ 0x26 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #148] @ ddc10 <__cxa_atexit@plt+0xd17b8> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - ldr sl, [pc, #136] @ ddc14 <__cxa_atexit@plt+0xd17bc> │ │ │ │ - mov r8, r7 │ │ │ │ - str r1, [r7, #52] @ 0x34 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r8, #12]! │ │ │ │ - str r8, [r7, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #116] @ ddc18 <__cxa_atexit@plt+0xd17c0> │ │ │ │ - add sl, r7, #60 @ 0x3c │ │ │ │ - str r7, [r7, #72] @ 0x48 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm sl, {r1, r2, r8} │ │ │ │ - str r3, [r7, #76] @ 0x4c │ │ │ │ - str r9, [r7, #20] │ │ │ │ - ldr r1, [pc, #92] @ ddc1c <__cxa_atexit@plt+0xd17c4> │ │ │ │ - add r2, r7, #24 │ │ │ │ - add r0, lr, #1 │ │ │ │ - sub lr, r6, #51 @ 0x33 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm r2, {r1, r7, r8} │ │ │ │ - ldr r1, [pc, #72] @ ddc20 <__cxa_atexit@plt+0xd17c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r7, #40] @ 0x28 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - str r1, [r7, #48] @ 0x30 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #44] @ ddc24 <__cxa_atexit@plt+0xd17cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq sl, [r5], #1208 @ 0x4b8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ddcf4 <__cxa_atexit@plt+0xd189c> │ │ │ │ + ldr r3, [pc, #104] @ ddd04 <__cxa_atexit@plt+0xd18ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq ddce4 <__cxa_atexit@plt+0xd188c> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r2, [r8, #19] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #60] @ ddd08 <__cxa_atexit@plt+0xd18b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r8, #0 │ │ │ │ + b dd958 <__cxa_atexit@plt+0xd1500> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ddd0c <__cxa_atexit@plt+0xd18b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - strbeq r9, [r1, #-2108] @ 0xfffff7c4 │ │ │ │ - strbeq r9, [r1, #-568] @ 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffa44 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - strbeq r9, [r1, #-520] @ 0xfffffdf8 │ │ │ │ - strbeq r9, [r1, #-468] @ 0xfffffe2c │ │ │ │ - ldrbteq sl, [r5], #3880 @ 0xf28 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strbeq r9, [r1, #-220] @ 0xffffff24 │ │ │ │ + ldrbteq sl, [r5], #1076 @ 0x434 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ ddd4c <__cxa_atexit@plt+0xd18f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r8, #0 │ │ │ │ + b dd958 <__cxa_atexit@plt+0xd1500> │ │ │ │ + strbeq r9, [r1, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ddc64 <__cxa_atexit@plt+0xd180c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ ddc6c <__cxa_atexit@plt+0xd1814> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ ddc70 <__cxa_atexit@plt+0xd1818> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ddd98 <__cxa_atexit@plt+0xd1940> │ │ │ │ + ldr r3, [pc, #56] @ dddb0 <__cxa_atexit@plt+0xd1958> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #48] @ dddb4 <__cxa_atexit@plt+0xd195c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #40] @ dddb8 <__cxa_atexit@plt+0xd1960> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 400a04 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ + ldr r7, [pc, #28] @ dddbc <__cxa_atexit@plt+0xd1964> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400a58 <__cxa_atexit@plt+0x3f4600> │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strbeq r9, [r1, #-1520] @ 0xfffffa10 │ │ │ │ + strbeq r9, [r1, #-216] @ 0xffffff28 │ │ │ │ + ldrbteq sl, [r5], #1020 @ 0x3fc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dddf4 <__cxa_atexit@plt+0xd199c> │ │ │ │ + ldr r2, [pc, #28] @ dde00 <__cxa_atexit@plt+0xd19a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r9, [r1, #-140] @ 0xffffff74 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dde70 <__cxa_atexit@plt+0xd1a18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dde78 <__cxa_atexit@plt+0xd1a20> │ │ │ │ + ldr r1, [pc, #84] @ dde8c <__cxa_atexit@plt+0xd1a34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + ldm lr, {r1, r9, lr} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + ldr r0, [pc, #56] @ dde90 <__cxa_atexit@plt+0xd1a38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r9, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + sub r8, r6, #19 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r6, r3 │ │ │ │ + b dde80 <__cxa_atexit@plt+0xd1a28> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r9, [r1, #-324] @ 0xfffffebc │ │ │ │ - strbeq r9, [r1, #-608] @ 0xfffffda0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + strbeq r8, [r1, #-3912] @ 0xfffff0b8 │ │ │ │ + strbeq r9, [r1, #-1312] @ 0xfffffae0 │ │ │ │ + ldrbteq sl, [r5], #984 @ 0x3d8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ddca0 <__cxa_atexit@plt+0xd1848> │ │ │ │ - ldr r2, [pc, #28] @ ddcb0 <__cxa_atexit@plt+0xd1858> │ │ │ │ + bhi dded8 <__cxa_atexit@plt+0xd1a80> │ │ │ │ + ldr r2, [pc, #40] @ ddee0 <__cxa_atexit@plt+0xd1a88> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ ddee4 <__cxa_atexit@plt+0xd1a8c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 400a60 <__cxa_atexit@plt+0x3f4608> │ │ │ │ - ldr r7, [pc, #12] @ ddcb4 <__cxa_atexit@plt+0xd185c> │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq sl, [r5], #3716 @ 0xe84 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq sl, [r5], #876 @ 0x36c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ddcf8 <__cxa_atexit@plt+0xd18a0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ddf10 <__cxa_atexit@plt+0xd1ab8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ ddf24 <__cxa_atexit@plt+0xd1acc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ ddd04 <__cxa_atexit@plt+0xd18ac> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - ldrbteq sl, [r5], #3612 @ 0xe1c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ddd38 <__cxa_atexit@plt+0xd18e0> │ │ │ │ - ldr r2, [pc, #28] @ ddd48 <__cxa_atexit@plt+0xd18f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a60 <__cxa_atexit@plt+0x3f4608> │ │ │ │ - ldr r7, [pc, #12] @ ddd4c <__cxa_atexit@plt+0xd18f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + strbeq r9, [r1, #-1124] @ 0xfffffb9c │ │ │ │ + ldrbteq sl, [r5], #856 @ 0x358 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ddf9c <__cxa_atexit@plt+0xd1b44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ddfa4 <__cxa_atexit@plt+0xd1b4c> │ │ │ │ + ldr lr, [pc, #88] @ ddfb8 <__cxa_atexit@plt+0xd1b60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ ddfbc <__cxa_atexit@plt+0xd1b64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, r8, r9, sl} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #60] @ ddfc0 <__cxa_atexit@plt+0xd1b68> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, r8, r9, sl, lr} │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + mov r6, r3 │ │ │ │ + b ddfac <__cxa_atexit@plt+0xd1b54> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrbteq sl, [r5], #3564 @ 0xdec │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + strbeq r8, [r1, #-3608] @ 0xfffff1e8 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq sl, [r5], #592 @ 0x250 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq sl, [r5], #660 @ 0x294 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ddde8 <__cxa_atexit@plt+0xd1990> │ │ │ │ - ldm r5, {r2, ip} │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [pc, #140] @ dde00 <__cxa_atexit@plt+0xd19a8> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r9, [pc, #136] @ dde04 <__cxa_atexit@plt+0xd19ac> │ │ │ │ + bcc de094 <__cxa_atexit@plt+0xd1c3c> │ │ │ │ + ldr lr, [pc, #128] @ de0a4 <__cxa_atexit@plt+0xd1c4c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r1, [pc, #120] @ dde08 <__cxa_atexit@plt+0xd19b0> │ │ │ │ - sub r0, r6, #49 @ 0x31 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #41 @ 0x29 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r9, [r3, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + add sl, r7, #11 │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr lr, [pc, #96] @ de0a8 <__cxa_atexit@plt+0xd1c50> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [pc, #84] @ de0ac <__cxa_atexit@plt+0xd1c54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [pc, #72] @ de0b0 <__cxa_atexit@plt+0xd1c58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ - stm r1, {r0, r8, sl, lr} │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #44] @ dde0c <__cxa_atexit@plt+0xd19b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #32] @ dde10 <__cxa_atexit@plt+0xd19b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl sl │ │ │ │ - strbeq r9, [r1, #-1568] @ 0xfffff9e0 │ │ │ │ - strbeq r9, [r1, #-1436] @ 0xfffffa64 │ │ │ │ - ldrbteq sl, [r5], #3588 @ 0xe04 │ │ │ │ - ldrbteq sl, [r5], #3464 @ 0xd88 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + strbeq r8, [r1, #-3608] @ 0xfffff1e8 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + ldrbteq sl, [r5], #492 @ 0x1ec │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi dde70 <__cxa_atexit@plt+0xd1a18> │ │ │ │ - ldr lr, [pc, #68] @ dde7c <__cxa_atexit@plt+0xd1a24> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - beq dde68 <__cxa_atexit@plt+0xd1a10> │ │ │ │ - b dde8c <__cxa_atexit@plt+0xd1a34> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, r6 │ │ │ │ + sub ip, r5, #16 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi de14c <__cxa_atexit@plt+0xd1cf4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc de158 <__cxa_atexit@plt+0xd1d00> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #124] @ de168 <__cxa_atexit@plt+0xd1d10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r3, r9, sl} │ │ │ │ + ldr r0, [pc, #104] @ de16c <__cxa_atexit@plt+0xd1d14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #88] @ de170 <__cxa_atexit@plt+0xd1d18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #84] @ de174 <__cxa_atexit@plt+0xd1d1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r5, [pc, #80] @ de178 <__cxa_atexit@plt+0xd1d20> │ │ │ │ + add r5, pc, r5 │ │ │ │ + stmib r2, {r5, lr} │ │ │ │ + add lr, r2, #12 │ │ │ │ + stm lr, {r1, r3, r9, sl} │ │ │ │ + ldr r5, [pc, #64] @ de17c <__cxa_atexit@plt+0xd1d24> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #217 @ 0xd9 │ │ │ │ + add r9, r0, #2 │ │ │ │ + mov r5, ip │ │ │ │ + b 400a24 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strbeq r8, [r1, #-3220] @ 0xfffff36c │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrbteq sl, [r5], #132 @ 0x84 │ │ │ │ + ldrbteq sl, [r5], #232 @ 0xe8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + strbeq r8, [r1, #-3148] @ 0xfffff3b4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc de1b4 <__cxa_atexit@plt+0xd1d5c> │ │ │ │ + ldr r2, [pc, #28] @ de1c0 <__cxa_atexit@plt+0xd1d68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r1, #-3276] @ 0xfffff334 │ │ │ │ + ldrbteq sl, [r5], #152 @ 0x98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi de208 <__cxa_atexit@plt+0xd1db0> │ │ │ │ + ldr r2, [pc, #40] @ de210 <__cxa_atexit@plt+0xd1db8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ de214 <__cxa_atexit@plt+0xd1dbc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq sl, [r5], #3356 @ 0xd1c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r9, [r5], #4044 @ 0xfcc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq ddef4 <__cxa_atexit@plt+0xd1a9c> │ │ │ │ - mov r1, r5 │ │ │ │ - cmp r7, #3 │ │ │ │ - ldr sl, [r1, #16]! │ │ │ │ - bne ddf10 <__cxa_atexit@plt+0xd1ab8> │ │ │ │ - ldr r7, [pc, #260] @ ddfb4 <__cxa_atexit@plt+0xd1b5c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq ddf70 <__cxa_atexit@plt+0xd1b18> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - ldr r7, [pc, #236] @ ddfb8 <__cxa_atexit@plt+0xd1b60> │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #12] │ │ │ │ - bhi ddf84 <__cxa_atexit@plt+0xd1b2c> │ │ │ │ - ldr r7, [pc, #216] @ ddfbc <__cxa_atexit@plt+0xd1b64> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b ddf58 <__cxa_atexit@plt+0xd1b00> │ │ │ │ - ldr r3, [pc, #180] @ ddfb0 <__cxa_atexit@plt+0xd1b58> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq ddf7c <__cxa_atexit@plt+0xd1b24> │ │ │ │ - b de0c0 <__cxa_atexit@plt+0xd1c68> │ │ │ │ - ldr r7, [pc, #136] @ ddfa0 <__cxa_atexit@plt+0xd1b48> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq ddf70 <__cxa_atexit@plt+0xd1b18> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [pc, #116] @ ddfa4 <__cxa_atexit@plt+0xd1b4c> │ │ │ │ - ldr r3, [r1, #4]! │ │ │ │ - sub r2, r1, #12 │ │ │ │ - ldr r9, [r1, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r7, [r1] │ │ │ │ - bhi ddf84 <__cxa_atexit@plt+0xd1b2c> │ │ │ │ - ldr r7, [pc, #88] @ ddfa8 <__cxa_atexit@plt+0xd1b50> │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #76] @ ddfac <__cxa_atexit@plt+0xd1b54> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + bne de240 <__cxa_atexit@plt+0xd1de8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ ddfc0 <__cxa_atexit@plt+0xd1b68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r7, [pc, #12] @ de254 <__cxa_atexit@plt+0xd1dfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r5 │ │ │ │ - andeq r0, r0, r4, lsl #11 │ │ │ │ - @ instruction: 0xffff9f7c │ │ │ │ - strbeq r9, [r1, #-1040] @ 0xfffffbf0 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - @ instruction: 0xffff9fe4 │ │ │ │ - ldrbteq r9, [r5], #4060 @ 0xfdc │ │ │ │ - ldrbteq sl, [r5], #3016 @ 0xbc8 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #92] @ de038 <__cxa_atexit@plt+0xd1be0> │ │ │ │ + strbeq r9, [r1, #-308] @ 0xfffffecc │ │ │ │ + ldrbteq sl, [r5], #96 @ 0x60 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #16]! │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr r3, [r7, #-12]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi de01c <__cxa_atexit@plt+0xd1bc4> │ │ │ │ - ldr r2, [pc, #60] @ de03c <__cxa_atexit@plt+0xd1be4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r3, sl} │ │ │ │ - ldr r5, [pc, #52] @ de040 <__cxa_atexit@plt+0xd1be8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #32] @ de044 <__cxa_atexit@plt+0xd1bec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi de2cc <__cxa_atexit@plt+0xd1e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc de2d4 <__cxa_atexit@plt+0xd1e7c> │ │ │ │ + ldr lr, [pc, #88] @ de2e8 <__cxa_atexit@plt+0xd1e90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ de2ec <__cxa_atexit@plt+0xd1e94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r0, r1, r8, r9} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #60] @ de2f0 <__cxa_atexit@plt+0xd1e98> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, r8, r9, lr} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + mov r6, r3 │ │ │ │ + b de2dc <__cxa_atexit@plt+0xd1e84> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffff9ed0 │ │ │ │ - strbeq r9, [r1, #-872] @ 0xfffffc98 │ │ │ │ - ldrbteq r9, [r5], #3908 @ 0xf44 │ │ │ │ - ldrbteq sl, [r5], #88 @ 0x58 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ de068 <__cxa_atexit@plt+0xd1c10> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sl, [r5], #52 @ 0x34 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ de098 <__cxa_atexit@plt+0xd1c40> │ │ │ │ - ldr r2, [pc, #24] @ de09c <__cxa_atexit@plt+0xd1c44> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbteq sl, [r5], #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldrbteq sl, [r5], #2792 @ 0xae8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - and r7, r7, #3 │ │ │ │ - ldr sl, [r1, #16]! │ │ │ │ - cmp r7, #2 │ │ │ │ - and r3, sl, #3 │ │ │ │ - bne de124 <__cxa_atexit@plt+0xd1ccc> │ │ │ │ - ldr r7, [pc, #220] @ de1bc <__cxa_atexit@plt+0xd1d64> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq de184 <__cxa_atexit@plt+0xd1d2c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - ldr r7, [pc, #196] @ de1c0 <__cxa_atexit@plt+0xd1d68> │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - cmp fp, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #12] │ │ │ │ - bhi de190 <__cxa_atexit@plt+0xd1d38> │ │ │ │ - ldr r7, [pc, #176] @ de1c4 <__cxa_atexit@plt+0xd1d6c> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b de16c <__cxa_atexit@plt+0xd1d14> │ │ │ │ - ldr r7, [pc, #128] @ de1ac <__cxa_atexit@plt+0xd1d54> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq de184 <__cxa_atexit@plt+0xd1d2c> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [pc, #108] @ de1b0 <__cxa_atexit@plt+0xd1d58> │ │ │ │ - ldr r3, [r1, #4]! │ │ │ │ - sub r2, r1, #12 │ │ │ │ - ldr r9, [r1, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r7, [r1] │ │ │ │ - bhi de190 <__cxa_atexit@plt+0xd1d38> │ │ │ │ - ldr r7, [pc, #80] @ de1b4 <__cxa_atexit@plt+0xd1d5c> │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + strbeq r8, [r1, #-2792] @ 0xfffff518 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r9, [r5], #3872 @ 0xf20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq r9, [r5], #3980 @ 0xf8c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc de3b8 <__cxa_atexit@plt+0xd1f60> │ │ │ │ + ldr r0, [pc, #116] @ de3c8 <__cxa_atexit@plt+0xd1f70> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {r1, r2, lr} │ │ │ │ + ldr ip, [r7, #15] │ │ │ │ + ldr r9, [pc, #100] @ de3cc <__cxa_atexit@plt+0xd1f74> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldr sl, [pc, #88] @ de3d0 <__cxa_atexit@plt+0xd1f78> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [pc, #68] @ de3d4 <__cxa_atexit@plt+0xd1f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #68] @ de1b8 <__cxa_atexit@plt+0xd1d60> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r5] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ de1c8 <__cxa_atexit@plt+0xd1d70> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffff9d68 │ │ │ │ - strbeq r9, [r1, #-508] @ 0xfffffe04 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0xffff9db4 │ │ │ │ - ldrbteq r9, [r5], #3536 @ 0xdd0 │ │ │ │ - ldrbteq sl, [r5], #2496 @ 0x9c0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #92] @ de240 <__cxa_atexit@plt+0xd1de8> │ │ │ │ - mov r2, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #16]! │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr r3, [r7, #-12]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi de224 <__cxa_atexit@plt+0xd1dcc> │ │ │ │ - ldr r2, [pc, #60] @ de244 <__cxa_atexit@plt+0xd1dec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r3, sl} │ │ │ │ - ldr r5, [pc, #52] @ de248 <__cxa_atexit@plt+0xd1df0> │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + strbeq r8, [r1, #-2808] @ 0xfffff508 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + ldrbteq r9, [r5], #3824 @ 0xef0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub ip, r5, #16 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi de474 <__cxa_atexit@plt+0xd201c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc de480 <__cxa_atexit@plt+0xd2028> │ │ │ │ + ldr lr, [pc, #132] @ de490 <__cxa_atexit@plt+0xd2038> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #124] @ de494 <__cxa_atexit@plt+0xd203c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r1, r3, r9} │ │ │ │ + ldr r0, [pc, #104] @ de498 <__cxa_atexit@plt+0xd2040> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #88] @ de49c <__cxa_atexit@plt+0xd2044> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #84] @ de4a0 <__cxa_atexit@plt+0xd2048> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str sl, [r2, #8] │ │ │ │ + add lr, r2, #12 │ │ │ │ + stm lr, {r1, r3, r9} │ │ │ │ + ldr r5, [pc, #64] @ de4a4 <__cxa_atexit@plt+0xd204c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #32] @ de24c <__cxa_atexit@plt+0xd1df4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + add sl, r5, #217 @ 0xd9 │ │ │ │ + add r9, r0, #2 │ │ │ │ + mov r5, ip │ │ │ │ + b 400a24 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffff9cc8 │ │ │ │ - strbeq r9, [r1, #-352] @ 0xfffffea0 │ │ │ │ - ldrbteq r9, [r5], #3388 @ 0xd3c │ │ │ │ - ldrbteq r9, [r5], #3664 @ 0xe50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ de270 <__cxa_atexit@plt+0xd1e18> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r9, [r5], #3628 @ 0xe2c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ de2a0 <__cxa_atexit@plt+0xd1e48> │ │ │ │ - ldr r2, [pc, #24] @ de2a4 <__cxa_atexit@plt+0xd1e4c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbteq r9, [r5], #3604 @ 0xe14 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + strbeq r8, [r1, #-2408] @ 0xfffff698 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + ldrbteq r9, [r5], #3416 @ 0xd58 │ │ │ │ + ldrbteq r9, [r5], #3496 @ 0xda8 │ │ │ │ + strbeq r8, [r1, #-2340] @ 0xfffff6dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldrbteq sl, [r5], #2240 @ 0x8c0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #92] @ de334 <__cxa_atexit@plt+0xd1edc> │ │ │ │ - ldr r3, [r1, #4]! │ │ │ │ - sub r2, r1, #12 │ │ │ │ - ldr r9, [r1, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r7, [r1] │ │ │ │ - bhi de318 <__cxa_atexit@plt+0xd1ec0> │ │ │ │ - ldr r7, [pc, #64] @ de338 <__cxa_atexit@plt+0xd1ee0> │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #52] @ de33c <__cxa_atexit@plt+0xd1ee4> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #32] @ de340 <__cxa_atexit@plt+0xd1ee8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc de4dc <__cxa_atexit@plt+0xd2084> │ │ │ │ + ldr r2, [pc, #28] @ de4e8 <__cxa_atexit@plt+0xd2090> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9bd4 │ │ │ │ - strbeq r9, [r1, #-104] @ 0xffffff98 │ │ │ │ - ldrbteq r9, [r5], #3144 @ 0xc48 │ │ │ │ - ldrbteq sl, [r5], #2088 @ 0x828 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ de364 <__cxa_atexit@plt+0xd1f0c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sl, [r5], #2052 @ 0x804 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ de394 <__cxa_atexit@plt+0xd1f3c> │ │ │ │ - ldr r2, [pc, #24] @ de398 <__cxa_atexit@plt+0xd1f40> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r9, [r5], #3360 @ 0xd20 │ │ │ │ - ldrbteq r9, [r5], #3400 @ 0xd48 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ de3bc <__cxa_atexit@plt+0xd1f64> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r9, [r5], #3364 @ 0xd24 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r1, #-2468] @ 0xfffff65c │ │ │ │ + ldrbteq r9, [r5], #3440 @ 0xd70 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi de400 <__cxa_atexit@plt+0xd1fa8> │ │ │ │ - ldr r2, [pc, #64] @ de424 <__cxa_atexit@plt+0xd1fcc> │ │ │ │ - str r7, [r5, #12] │ │ │ │ + bhi de530 <__cxa_atexit@plt+0xd20d8> │ │ │ │ + ldr r2, [pc, #40] @ de538 <__cxa_atexit@plt+0xd20e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r5, [pc, #52] @ de428 <__cxa_atexit@plt+0xd1fd0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ de53c <__cxa_atexit@plt+0xd20e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #36] @ de42c <__cxa_atexit@plt+0xd1fd4> │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r2, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffab14 │ │ │ │ - strbeq r8, [r1, #-3972] @ 0xfffff07c │ │ │ │ - ldrbteq r9, [r5], #3292 @ 0xcdc │ │ │ │ - ldrbteq sl, [r5], #1868 @ 0x74c │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #92] @ de4a8 <__cxa_atexit@plt+0xd2050> │ │ │ │ - ldr r3, [r1, #4]! │ │ │ │ - sub r2, r1, #12 │ │ │ │ - ldr r9, [r1, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r7, [r1] │ │ │ │ - bhi de48c <__cxa_atexit@plt+0xd2034> │ │ │ │ - ldr r7, [pc, #64] @ de4ac <__cxa_atexit@plt+0xd2054> │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #52] @ de4b0 <__cxa_atexit@plt+0xd2058> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #32] @ de4b4 <__cxa_atexit@plt+0xd205c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r9, [r5], #3236 @ 0xca4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne de568 <__cxa_atexit@plt+0xd2110> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff9a60 │ │ │ │ - strbeq r8, [r1, #-3828] @ 0xfffff10c │ │ │ │ - ldrbteq r9, [r5], #2772 @ 0xad4 │ │ │ │ - ldrbteq sl, [r5], #1716 @ 0x6b4 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ de4d8 <__cxa_atexit@plt+0xd2080> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sl, [r5], #1680 @ 0x690 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ de508 <__cxa_atexit@plt+0xd20b0> │ │ │ │ - ldr r2, [pc, #24] @ de50c <__cxa_atexit@plt+0xd20b4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r9, [r5], #2988 @ 0xbac │ │ │ │ - ldrbteq r9, [r5], #3028 @ 0xbd4 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ de530 <__cxa_atexit@plt+0xd20d8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r9, [r5], #2992 @ 0xbb0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de574 <__cxa_atexit@plt+0xd211c> │ │ │ │ - ldr r2, [pc, #64] @ de598 <__cxa_atexit@plt+0xd2140> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r5, [pc, #52] @ de59c <__cxa_atexit@plt+0xd2144> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #36] @ de5a0 <__cxa_atexit@plt+0xd2148> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r2, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r7, [pc, #12] @ de57c <__cxa_atexit@plt+0xd2124> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffa9a0 │ │ │ │ - strbeq r8, [r1, #-3600] @ 0xfffff1f0 │ │ │ │ - ldrbteq r9, [r5], #2920 @ 0xb68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ de5bc <__cxa_atexit@plt+0xd2164> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r2, [lr], #2049 @ 0x801 │ │ │ │ - ldrbteq sl, [r5], #1424 @ 0x590 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + strbeq r8, [r1, #-3596] @ 0xfffff1f4 │ │ │ │ + ldrbteq r9, [r5], #3400 @ 0xd48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi de5fc <__cxa_atexit@plt+0xd21a4> │ │ │ │ - ldr r3, [pc, #36] @ de608 <__cxa_atexit@plt+0xd21b0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ de60c <__cxa_atexit@plt+0xd21b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r8, [r1, #-3524] @ 0xfffff23c │ │ │ │ - ldrbteq sl, [r5], #1344 @ 0x540 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ de630 <__cxa_atexit@plt+0xd21d8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400608 <__cxa_atexit@plt+0x3f41b0> │ │ │ │ - strbeq r8, [r1, #-3472] @ 0xfffff270 │ │ │ │ - ldrbteq sl, [r5], #1320 @ 0x528 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de668 <__cxa_atexit@plt+0xd2210> │ │ │ │ - ldr r3, [pc, #28] @ de670 <__cxa_atexit@plt+0xd2218> │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ + bhi de5f4 <__cxa_atexit@plt+0xd219c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc de5fc <__cxa_atexit@plt+0xd21a4> │ │ │ │ + ldr lr, [pc, #88] @ de610 <__cxa_atexit@plt+0xd21b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ de614 <__cxa_atexit@plt+0xd21bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 400a10 <__cxa_atexit@plt+0x3f45b8> │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r9, [pc, #64] @ de618 <__cxa_atexit@plt+0xd21c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r8, r9} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + mov r6, r3 │ │ │ │ + b de604 <__cxa_atexit@plt+0xd21ac> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq sl, [r5], #1256 @ 0x4e8 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + strbeq r8, [r1, #-1984] @ 0xfffff840 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne de70c <__cxa_atexit@plt+0xd22b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r9, [r5], #3064 @ 0xbf8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq r9, [r5], #3188 @ 0xc74 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc de728 <__cxa_atexit@plt+0xd22d0> │ │ │ │ - ldr r2, [pc, #136] @ de734 <__cxa_atexit@plt+0xd22dc> │ │ │ │ - ldr r1, [pc, #136] @ de738 <__cxa_atexit@plt+0xd22e0> │ │ │ │ - ldr r0, [pc, #136] @ de73c <__cxa_atexit@plt+0xd22e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r9, r3 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ + bcc de6d4 <__cxa_atexit@plt+0xd227c> │ │ │ │ + ldr r0, [pc, #104] @ de6e4 <__cxa_atexit@plt+0xd228c> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r1, [r9, #12]! │ │ │ │ - str r9, [r5] │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #88] @ de740 <__cxa_atexit@plt+0xd22e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq de71c <__cxa_atexit@plt+0xd22c4> │ │ │ │ - ldr r7, [pc, #76] @ de744 <__cxa_atexit@plt+0xd22ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #68] @ de748 <__cxa_atexit@plt+0xd22f0> │ │ │ │ + ldr lr, [pc, #100] @ de6e8 <__cxa_atexit@plt+0xd2290> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r9, [pc, #88] @ de6ec <__cxa_atexit@plt+0xd2294> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldr r7, [pc, #76] @ de6f0 <__cxa_atexit@plt+0xd2298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ - ldr r8, [pc, #56] @ de74c <__cxa_atexit@plt+0xd22f4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #19 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r1, r2, r8, sl} │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ + bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r8, [r1, #-3288] @ 0xfffff328 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strbeq r8, [r1, #-3260] @ 0xfffff344 │ │ │ │ - ldrteq r2, [lr], #1697 @ 0x6a1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ de770 <__cxa_atexit@plt+0xd2318> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400610 <__cxa_atexit@plt+0x3f41b8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq sl, [r5], #1092 @ 0x444 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strbeq r8, [r1, #-1996] @ 0xfffff834 │ │ │ │ + ldrbteq r9, [r5], #3044 @ 0xbe4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de824 <__cxa_atexit@plt+0xd23cc> │ │ │ │ + sub ip, r5, #16 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi de790 <__cxa_atexit@plt+0xd2338> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ + add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc de830 <__cxa_atexit@plt+0xd23d8> │ │ │ │ - add ip, r7, #8 │ │ │ │ - stm sp, {r3, r6, fp} │ │ │ │ - ldr r1, [r7, #32] │ │ │ │ - ldm ip, {r0, r3, r8, r9, sl, ip} │ │ │ │ - ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr r6, [pc, #108] @ de840 <__cxa_atexit@plt+0xd23e8> │ │ │ │ - ldr lr, [pc, #108] @ de844 <__cxa_atexit@plt+0xd23ec> │ │ │ │ - tst r1, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ + bcc de79c <__cxa_atexit@plt+0xd2344> │ │ │ │ + ldr lr, [pc, #132] @ de7ac <__cxa_atexit@plt+0xd2354> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r3, r8, r9, sl} │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - beq de810 <__cxa_atexit@plt+0xd23b8> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r5, r6} │ │ │ │ - mov r7, r1 │ │ │ │ - b de854 <__cxa_atexit@plt+0xd23fc> │ │ │ │ - ldr r0, [r1] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r5, r6} │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #124] @ de7b0 <__cxa_atexit@plt+0xd2358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r8, [pc, #104] @ de7b4 <__cxa_atexit@plt+0xd235c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ de7b8 <__cxa_atexit@plt+0xd2360> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r8, [pc, #84] @ de7bc <__cxa_atexit@plt+0xd2364> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + ldr r5, [pc, #64] @ de7c0 <__cxa_atexit@plt+0xd2368> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #217 @ 0xd9 │ │ │ │ + add r9, r9, #2 │ │ │ │ + mov r5, ip │ │ │ │ + b 400a24 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff63c │ │ │ │ - ldrbteq sl, [r5], #904 @ 0x388 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq de888 <__cxa_atexit@plt+0xd2430> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne de8a4 <__cxa_atexit@plt+0xd244c> │ │ │ │ - ldr r3, [pc, #172] @ de91c <__cxa_atexit@plt+0xd24c4> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #160] @ de920 <__cxa_atexit@plt+0xd24c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #136] @ de918 <__cxa_atexit@plt+0xd24c0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq de8ec <__cxa_atexit@plt+0xd2494> │ │ │ │ - b dea38 <__cxa_atexit@plt+0xd25e0> │ │ │ │ - ldr r3, [pc, #100] @ de910 <__cxa_atexit@plt+0xd24b8> │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc de8f4 <__cxa_atexit@plt+0xd249c> │ │ │ │ - ldr r3, [pc, #84] @ de924 <__cxa_atexit@plt+0xd24cc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + strbeq r8, [r1, #-1612] @ 0xfffff9b4 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + ldrbteq r9, [r5], #2632 @ 0xa48 │ │ │ │ + ldrbteq r9, [r5], #2680 @ 0xa78 │ │ │ │ + strbeq r8, [r1, #-1544] @ 0xfffff9f8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc de7f8 <__cxa_atexit@plt+0xd23a0> │ │ │ │ + ldr r2, [pc, #28] @ de804 <__cxa_atexit@plt+0xd23ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ de914 <__cxa_atexit@plt+0xd24bc> │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r1, #-1284] @ 0xfffffafc │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strbeq r8, [r1, #-2884] @ 0xfffff4bc │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - ldrbteq sl, [r5], #644 @ 0x284 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r1, #-1672] @ 0xfffff978 │ │ │ │ + ldrbteq r9, [r5], #2644 @ 0xa54 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi de84c <__cxa_atexit@plt+0xd23f4> │ │ │ │ + ldr r2, [pc, #40] @ de854 <__cxa_atexit@plt+0xd23fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ de858 <__cxa_atexit@plt+0xd2400> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r9, [r5], #2440 @ 0x988 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne de960 <__cxa_atexit@plt+0xd2508> │ │ │ │ - ldr r3, [pc, #108] @ de9b4 <__cxa_atexit@plt+0xd255c> │ │ │ │ - ldr r7, [pc, #108] @ de9b8 <__cxa_atexit@plt+0xd2560> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #100] @ de9bc <__cxa_atexit@plt+0xd2564> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + bne de884 <__cxa_atexit@plt+0xd242c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi de9a4 <__cxa_atexit@plt+0xd254c> │ │ │ │ - ldr lr, [pc, #60] @ de9b0 <__cxa_atexit@plt+0xd2558> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #16] │ │ │ │ - beq de99c <__cxa_atexit@plt+0xd2544> │ │ │ │ - b dde8c <__cxa_atexit@plt+0xd1a34> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #12] @ de898 <__cxa_atexit@plt+0xd2440> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbteq sl, [r5], #492 @ 0x1ec │ │ │ │ - ldrbteq sl, [r5], #488 @ 0x1e8 │ │ │ │ - ldrbteq sl, [r5], #412 @ 0x19c │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc dea0c <__cxa_atexit@plt+0xd25b4> │ │ │ │ - ldr r3, [pc, #56] @ dea24 <__cxa_atexit@plt+0xd25cc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r8, r7 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r3, [pc, #20] @ dea28 <__cxa_atexit@plt+0xd25d0> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrbteq sl, [r5], #404 @ 0x194 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mvn r6, r7 │ │ │ │ - tst r6, #3 │ │ │ │ - beq dea9c <__cxa_atexit@plt+0xd2644> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + strbeq r8, [r1, #-2800] @ 0xfffff510 │ │ │ │ + ldrbteq r9, [r5], #2620 @ 0xa3c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi deaf4 <__cxa_atexit@plt+0xd269c> │ │ │ │ - ldr r6, [pc, #196] @ deb20 <__cxa_atexit@plt+0xd26c8> │ │ │ │ + bhi de910 <__cxa_atexit@plt+0xd24b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc de918 <__cxa_atexit@plt+0xd24c0> │ │ │ │ + ldr lr, [pc, #88] @ de92c <__cxa_atexit@plt+0xd24d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #84] @ de930 <__cxa_atexit@plt+0xd24d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - beq dea90 <__cxa_atexit@plt+0xd2638> │ │ │ │ - mov r6, r9 │ │ │ │ - b dde8c <__cxa_atexit@plt+0xd1a34> │ │ │ │ + ldr r8, [pc, #64] @ de934 <__cxa_atexit@plt+0xd24dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + mov r6, r3 │ │ │ │ + b de920 <__cxa_atexit@plt+0xd24c8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + strbeq r8, [r1, #-1188] @ 0xfffffb5c │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #1 │ │ │ │ - bls dea48 <__cxa_atexit@plt+0xd25f0> │ │ │ │ - ldr r6, [pc, #108] @ deb24 <__cxa_atexit@plt+0xd26cc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #1 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - bcc deb04 <__cxa_atexit@plt+0xd26ac> │ │ │ │ - ldr r3, [pc, #84] @ deb2c <__cxa_atexit@plt+0xd26d4> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r9 │ │ │ │ + ldrbteq r9, [r5], #2268 @ 0x8dc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq r9, [r5], #2408 @ 0x968 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc de9f4 <__cxa_atexit@plt+0xd259c> │ │ │ │ + ldr r2, [pc, #108] @ dea04 <__cxa_atexit@plt+0xd25ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ dea08 <__cxa_atexit@plt+0xd25b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #92] @ dea0c <__cxa_atexit@plt+0xd25b4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #76] @ dea10 <__cxa_atexit@plt+0xd25b8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ deb28 <__cxa_atexit@plt+0xd26d0> │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff418 │ │ │ │ - strbeq r8, [r1, #-768] @ 0xfffffd00 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - ldrbteq sl, [r5], #44 @ 0x2c │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc deb7c <__cxa_atexit@plt+0xd2724> │ │ │ │ - ldr r3, [pc, #56] @ deb94 <__cxa_atexit@plt+0xd273c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r8, r7 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r3, [pc, #20] @ deb98 <__cxa_atexit@plt+0xd2740> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffad8 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - ldrbteq r9, [r5], #1300 @ 0x514 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strbeq r8, [r1, #-1196] @ 0xfffffb54 │ │ │ │ + ldrbteq r9, [r5], #2260 @ 0x8d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dec08 <__cxa_atexit@plt+0xd27b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ dec24 <__cxa_atexit@plt+0xd27cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dec10 <__cxa_atexit@plt+0xd27b8> │ │ │ │ - ldr r3, [pc, #76] @ dec28 <__cxa_atexit@plt+0xd27d0> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi deaa8 <__cxa_atexit@plt+0xd2650> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc deab4 <__cxa_atexit@plt+0xd265c> │ │ │ │ + ldr sl, [pc, #124] @ deac4 <__cxa_atexit@plt+0xd266c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #120] @ deac8 <__cxa_atexit@plt+0xd2670> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ deacc <__cxa_atexit@plt+0xd2674> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr ip, [pc, #96] @ dead0 <__cxa_atexit@plt+0xd2678> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r8, [pc, #92] @ dead4 <__cxa_atexit@plt+0xd267c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + sub r3, r6, #7 │ │ │ │ str r3, [r5, #-16] │ │ │ │ - beq debf8 <__cxa_atexit@plt+0xd27a0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + ldr r0, [pc, #64] @ dead8 <__cxa_atexit@plt+0xd2680> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #217 @ 0xd9 │ │ │ │ + add r9, ip, #2 │ │ │ │ + mov r5, lr │ │ │ │ + b 400a24 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ dec2c <__cxa_atexit@plt+0xd27d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strbeq r8, [r1, #-804] @ 0xfffffcdc │ │ │ │ + ldrbteq r9, [r5], #1836 @ 0x72c │ │ │ │ + ldrbteq r9, [r5], #1876 @ 0x754 │ │ │ │ + strbeq r8, [r1, #-752] @ 0xfffffd10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc deb10 <__cxa_atexit@plt+0xd26b8> │ │ │ │ + ldr r2, [pc, #28] @ deb1c <__cxa_atexit@plt+0xd26c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1, #-460] @ 0xfffffe34 │ │ │ │ - @ instruction: 0xffff9eb0 │ │ │ │ - ldrbteq r9, [r5], #1176 @ 0x498 │ │ │ │ - ldrbteq r9, [r5], #4000 @ 0xfa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r1, #-880] @ 0xfffffc90 │ │ │ │ + ldrbteq r9, [r5], #1852 @ 0x73c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dec74 <__cxa_atexit@plt+0xd281c> │ │ │ │ - ldr r2, [pc, #44] @ dec7c <__cxa_atexit@plt+0xd2824> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ + bhi deb64 <__cxa_atexit@plt+0xd270c> │ │ │ │ + ldr r2, [pc, #40] @ deb6c <__cxa_atexit@plt+0xd2714> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ deb70 <__cxa_atexit@plt+0xd2718> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r5, [pc, #24] @ dec80 <__cxa_atexit@plt+0xd2828> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strbeq r8, [r1, #-1808] @ 0xfffff8f0 │ │ │ │ - ldrbteq r9, [r5], #3916 @ 0xf4c │ │ │ │ + ldrbteq r9, [r5], #1648 @ 0x670 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne deb9c <__cxa_atexit@plt+0xd2744> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne decb4 <__cxa_atexit@plt+0xd285c> │ │ │ │ - ldr r8, [pc, #12] @ decbc <__cxa_atexit@plt+0xd2864> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r7, r9 │ │ │ │ - b de798 <__cxa_atexit@plt+0xd2340> │ │ │ │ - ldrteq r2, [lr], #265 @ 0x109 │ │ │ │ - ldrbteq r9, [r5], #1008 @ 0x3f0 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ debb0 <__cxa_atexit@plt+0xd2758> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + strbeq r8, [r1, #-2008] @ 0xfffff828 │ │ │ │ + ldrbteq r9, [r5], #1844 @ 0x734 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ded2c <__cxa_atexit@plt+0xd28d4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ ded48 <__cxa_atexit@plt+0xd28f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ded34 <__cxa_atexit@plt+0xd28dc> │ │ │ │ - ldr r3, [pc, #76] @ ded4c <__cxa_atexit@plt+0xd28f4> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq ded1c <__cxa_atexit@plt+0xd28c4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi dec20 <__cxa_atexit@plt+0xd27c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dec2c <__cxa_atexit@plt+0xd27d4> │ │ │ │ + ldr lr, [pc, #84] @ dec3c <__cxa_atexit@plt+0xd27e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ dec40 <__cxa_atexit@plt+0xd27e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #64] @ dec44 <__cxa_atexit@plt+0xd27ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r5, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ded50 <__cxa_atexit@plt+0xd28f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + strbeq r8, [r1, #-400] @ 0xfffffe70 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r1, #-168] @ 0xffffff58 │ │ │ │ - @ instruction: 0xffff9d8c │ │ │ │ - ldrbteq r9, [r5], #884 @ 0x374 │ │ │ │ - @ instruction: 0xffffefe4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldrbteq r9, [r5], #3712 @ 0xe80 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrbteq r9, [r5], #1484 @ 0x5cc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq r9, [r5], #1640 @ 0x668 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dee1c <__cxa_atexit@plt+0xd29c4> │ │ │ │ - ldr lr, [pc, #180] @ dee3c <__cxa_atexit@plt+0xd29e4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + bcc decfc <__cxa_atexit@plt+0xd28a4> │ │ │ │ + ldr r2, [pc, #100] @ ded0c <__cxa_atexit@plt+0xd28b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #96] @ ded10 <__cxa_atexit@plt+0xd28b8> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #20]! │ │ │ │ - sub lr, r6, #41 @ 0x29 │ │ │ │ - str r0, [sp] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr ip, [pc, #128] @ dee40 <__cxa_atexit@plt+0xd29e8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r5] │ │ │ │ - ldr r0, [pc, #120] @ dee44 <__cxa_atexit@plt+0xd29ec> │ │ │ │ - sub ip, r6, #49 @ 0x31 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - stmdb r3, {r0, ip} │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ + ldr r9, [pc, #92] @ ded14 <__cxa_atexit@plt+0xd28bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr sl, [pc, #76] @ ded18 <__cxa_atexit@plt+0xd28c0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #64] @ dee48 <__cxa_atexit@plt+0xd29f0> │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r8, r7, #2 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #40] @ dee4c <__cxa_atexit@plt+0xd29f4> │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa04 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strbeq r8, [r1, #-1508] @ 0xfffffa1c │ │ │ │ - strbeq r8, [r1, #-1392] @ 0xfffffa90 │ │ │ │ - ldrbteq r9, [r5], #3536 @ 0xdd0 │ │ │ │ - ldrbteq r9, [r5], #3472 @ 0xd90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r3, [r2, #8]! │ │ │ │ - cmp r1, #2 │ │ │ │ - bne deeb8 <__cxa_atexit@plt+0xd2a60> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc deecc <__cxa_atexit@plt+0xd2a74> │ │ │ │ - ldr lr, [pc, #88] @ deee0 <__cxa_atexit@plt+0xd2a88> │ │ │ │ - ldr r9, [pc, #88] @ deee4 <__cxa_atexit@plt+0xd2a8c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + strbeq r8, [r1, #-420] @ 0xfffffe5c │ │ │ │ + ldrbteq r9, [r5], #1500 @ 0x5dc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi deda8 <__cxa_atexit@plt+0xd2950> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dedb4 <__cxa_atexit@plt+0xd295c> │ │ │ │ + ldr r9, [pc, #116] @ dedc4 <__cxa_atexit@plt+0xd296c> │ │ │ │ add r9, pc, r9 │ │ │ │ - str r9, [r6, #4]! │ │ │ │ + ldr r0, [pc, #112] @ dedc8 <__cxa_atexit@plt+0xd2970> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #108] @ dedcc <__cxa_atexit@plt+0xd2974> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 141620 <__cxa_atexit@plt+0x1351c8> │ │ │ │ - ldr r7, [pc, #28] @ deedc <__cxa_atexit@plt+0xd2a84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ - b de798 <__cxa_atexit@plt+0xd2340> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - ldrbteq r9, [r5], #456 @ 0x1c8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ def0c <__cxa_atexit@plt+0xd2ab4> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r9, [r5], #416 @ 0x1a0 │ │ │ │ + ldr r8, [pc, #104] @ dedd0 <__cxa_atexit@plt+0xd2978> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ dedd4 <__cxa_atexit@plt+0xd297c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r0, [pc, #64] @ dedd8 <__cxa_atexit@plt+0xd2980> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #217 @ 0xd9 │ │ │ │ + add r9, lr, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 400a24 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrbteq r9, [r5], #1084 @ 0x43c │ │ │ │ + ldrbteq r9, [r5], #1056 @ 0x420 │ │ │ │ + strbeq r8, [r1, #-12] │ │ │ │ + strbeq r7, [r1, #-4080] @ 0xfffff010 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne def78 <__cxa_atexit@plt+0xd2b20> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc def8c <__cxa_atexit@plt+0xd2b34> │ │ │ │ - ldr r2, [pc, #96] @ defa0 <__cxa_atexit@plt+0xd2b48> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ defa4 <__cxa_atexit@plt+0xd2b4c> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dee10 <__cxa_atexit@plt+0xd29b8> │ │ │ │ + ldr r2, [pc, #28] @ dee1c <__cxa_atexit@plt+0xd29c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ def9c <__cxa_atexit@plt+0xd2b44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r1, #-3640] @ 0xfffff1c8 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - strbeq r7, [r1, #-3668] @ 0xfffff1ac │ │ │ │ - ldrbteq r9, [r5], #264 @ 0x108 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne df010 <__cxa_atexit@plt+0xd2bb8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc df024 <__cxa_atexit@plt+0xd2bcc> │ │ │ │ - ldr r2, [pc, #96] @ df038 <__cxa_atexit@plt+0xd2be0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r8, [r1, #-112] @ 0xffffff90 │ │ │ │ + ldrbteq r9, [r5], #1068 @ 0x42c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dee64 <__cxa_atexit@plt+0xd2a0c> │ │ │ │ + ldr r2, [pc, #40] @ dee6c <__cxa_atexit@plt+0xd2a14> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ df03c <__cxa_atexit@plt+0xd2be4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ dee70 <__cxa_atexit@plt+0xd2a18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r9, [r5], #812 @ 0x32c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne dee9c <__cxa_atexit@plt+0xd2a44> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ df034 <__cxa_atexit@plt+0xd2bdc> │ │ │ │ + ldr r7, [pc, #12] @ deeb0 <__cxa_atexit@plt+0xd2a58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + strbeq r8, [r1, #-1240] @ 0xfffffb28 │ │ │ │ + ldrbteq r9, [r5], #1108 @ 0x454 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi def1c <__cxa_atexit@plt+0xd2ac4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc def28 <__cxa_atexit@plt+0xd2ad0> │ │ │ │ + ldr r1, [pc, #80] @ def38 <__cxa_atexit@plt+0xd2ae0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ def3c <__cxa_atexit@plt+0xd2ae4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ def40 <__cxa_atexit@plt+0xd2ae8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r1, #-3488] @ 0xfffff260 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - strbeq r7, [r1, #-3516] @ 0xfffff244 │ │ │ │ - ldrbteq r9, [r5], #112 @ 0x70 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + strbeq r7, [r1, #-3720] @ 0xfffff178 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r9, [r5], #720 @ 0x2d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq r9, [r5], #708 @ 0x2c4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df0ac <__cxa_atexit@plt+0xd2c54> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ df0c8 <__cxa_atexit@plt+0xd2c70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi df0b4 <__cxa_atexit@plt+0xd2c5c> │ │ │ │ - ldr r3, [pc, #76] @ df0cc <__cxa_atexit@plt+0xd2c74> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq df09c <__cxa_atexit@plt+0xd2c44> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi defbc <__cxa_atexit@plt+0xd2b64> │ │ │ │ + ldr r2, [pc, #40] @ defc4 <__cxa_atexit@plt+0xd2b6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ defc8 <__cxa_atexit@plt+0xd2b70> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r9, [r5], #436 @ 0x1b4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldrne r7, [pc, #12] @ deff4 <__cxa_atexit@plt+0xd2b9c> │ │ │ │ + ldrne r7, [pc, r7] │ │ │ │ + addne r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ + strbeq r8, [r1, #-916] @ 0xfffffc6c │ │ │ │ + ldrbteq r9, [r5], #800 @ 0x320 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi df09c <__cxa_atexit@plt+0xd2c44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc df0a4 <__cxa_atexit@plt+0xd2c4c> │ │ │ │ + ldr r1, [pc, #136] @ df0b8 <__cxa_atexit@plt+0xd2c60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ df0bc <__cxa_atexit@plt+0xd2c64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ df0c0 <__cxa_atexit@plt+0xd2c68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #124] @ df0c4 <__cxa_atexit@plt+0xd2c6c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #120] @ df0c8 <__cxa_atexit@plt+0xd2c70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #10 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr sl, [pc, #92] @ df0cc <__cxa_atexit@plt+0xd2c74> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + mov r6, r3 │ │ │ │ + b df0ac <__cxa_atexit@plt+0xd2c54> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ df0d0 <__cxa_atexit@plt+0xd2c78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + strbeq r7, [r1, #-3376] @ 0xfffff2d0 │ │ │ │ + strbeq r7, [r1, #-3584] @ 0xfffff200 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1, #-3368] @ 0xfffff2d8 │ │ │ │ - @ instruction: 0xffff9a0c │ │ │ │ - ldrbteq r8, [r5], #4084 @ 0xff4 │ │ │ │ - ldrbteq r9, [r5], #160 @ 0xa0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldrbteq r9, [r5], #324 @ 0x144 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq r9, [r5], #528 @ 0x210 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi df11c <__cxa_atexit@plt+0xd2cc4> │ │ │ │ - ldr r7, [pc, #52] @ df12c <__cxa_atexit@plt+0xd2cd4> │ │ │ │ - tst sl, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc df198 <__cxa_atexit@plt+0xd2d40> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge df180 <__cxa_atexit@plt+0xd2d28> │ │ │ │ + ldr r7, [pc, #120] @ df1b0 <__cxa_atexit@plt+0xd2d58> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq df110 <__cxa_atexit@plt+0xd2cb8> │ │ │ │ - mov r7, sl │ │ │ │ - b df140 <__cxa_atexit@plt+0xd2ce8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr lr, [pc, #116] @ df1b4 <__cxa_atexit@plt+0xd2d5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #112] @ df1b8 <__cxa_atexit@plt+0xd2d60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r2, [pc, #96] @ df1bc <__cxa_atexit@plt+0xd2d64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ df130 <__cxa_atexit@plt+0xd2cd8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #60] @ df1c4 <__cxa_atexit@plt+0xd2d6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ df1c0 <__cxa_atexit@plt+0xd2d68> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r9, [r5], #2780 @ 0xadc │ │ │ │ - ldrbteq r9, [r5], #68 @ 0x44 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r3, [pc, #172] @ df1f8 <__cxa_atexit@plt+0xd2da0> │ │ │ │ - mov r1, r5 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strbeq r7, [r1, #-3348] @ 0xfffff2ec │ │ │ │ + ldrbteq r9, [r5], #400 @ 0x190 │ │ │ │ + strbeq r8, [r1, #-500] @ 0xfffffe0c │ │ │ │ + ldrbteq r9, [r5], #348 @ 0x15c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df290 <__cxa_atexit@plt+0xd2e38> │ │ │ │ + ldr r3, [pc, #208] @ df2bc <__cxa_atexit@plt+0xd2e64> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq df1c8 <__cxa_atexit@plt+0xd2d70> │ │ │ │ - ldr r7, [pc, #144] @ df1fc <__cxa_atexit@plt+0xd2da4> │ │ │ │ - ldr sl, [r1, #12] │ │ │ │ - str r9, [r1, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r1, #-8] │ │ │ │ - beq df1d4 <__cxa_atexit@plt+0xd2d7c> │ │ │ │ - ldr r7, [pc, #120] @ df200 <__cxa_atexit@plt+0xd2da8> │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - sub r2, r1, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r7, [r1, #-8] │ │ │ │ - bhi df1e0 <__cxa_atexit@plt+0xd2d88> │ │ │ │ - ldr r7, [pc, #100] @ df208 <__cxa_atexit@plt+0xd2db0> │ │ │ │ - str r3, [r1, #-16] │ │ │ │ - str sl, [r1, #-12] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq df26c <__cxa_atexit@plt+0xd2e14> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc df2a0 <__cxa_atexit@plt+0xd2e48> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge df27c <__cxa_atexit@plt+0xd2e24> │ │ │ │ + ldr r7, [pc, #160] @ df2c0 <__cxa_atexit@plt+0xd2e68> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #84] @ df20c <__cxa_atexit@plt+0xd2db4> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr lr, [pc, #156] @ df2c4 <__cxa_atexit@plt+0xd2e6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #152] @ df2c8 <__cxa_atexit@plt+0xd2e70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [pc, #136] @ df2cc <__cxa_atexit@plt+0xd2e74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ df204 <__cxa_atexit@plt+0xd2dac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r7, [pc, #84] @ df2d8 <__cxa_atexit@plt+0xd2e80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - ldrbteq r8, [r5], #3456 @ 0xd80 │ │ │ │ - @ instruction: 0xffff8d24 │ │ │ │ - strbeq r8, [r1, #-440] @ 0xfffffe48 │ │ │ │ - ldrbteq r8, [r5], #3944 @ 0xf68 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #120] @ df2a0 <__cxa_atexit@plt+0xd2e48> │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5, #20] │ │ │ │ + ldr r7, [pc, #60] @ df2d4 <__cxa_atexit@plt+0xd2e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq df280 <__cxa_atexit@plt+0xd2e28> │ │ │ │ - ldr r7, [pc, #96] @ df2a4 <__cxa_atexit@plt+0xd2e4c> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi df28c <__cxa_atexit@plt+0xd2e34> │ │ │ │ - ldr r2, [pc, #76] @ df2ac <__cxa_atexit@plt+0xd2e54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - ldr r5, [pc, #68] @ df2b0 <__cxa_atexit@plt+0xd2e58> │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ df2a8 <__cxa_atexit@plt+0xd2e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrbteq r8, [r5], #3284 @ 0xcd4 │ │ │ │ - @ instruction: 0xffff8c70 │ │ │ │ - strbeq r8, [r1, #-260] @ 0xfffffefc │ │ │ │ - ldrbteq r8, [r5], #3780 @ 0xec4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #84] @ df320 <__cxa_atexit@plt+0xd2ec8> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ + ldr r7, [pc, #40] @ df2d0 <__cxa_atexit@plt+0xd2e78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi df308 <__cxa_atexit@plt+0xd2eb0> │ │ │ │ - ldr r2, [pc, #56] @ df324 <__cxa_atexit@plt+0xd2ecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3, sl} │ │ │ │ - ldr r5, [pc, #48] @ df328 <__cxa_atexit@plt+0xd2ed0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #28] @ df32c <__cxa_atexit@plt+0xd2ed4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffff8be4 │ │ │ │ - strbeq r8, [r1, #-124] @ 0xffffff84 │ │ │ │ - ldrbteq r8, [r5], #3160 @ 0xc58 │ │ │ │ - ldrbteq r8, [r5], #3640 @ 0xe38 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ df350 <__cxa_atexit@plt+0xd2ef8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r8, [r5], #3604 @ 0xe14 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ df380 <__cxa_atexit@plt+0xd2f28> │ │ │ │ - ldr r2, [pc, #24] @ df384 <__cxa_atexit@plt+0xd2f2c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400550 <__cxa_atexit@plt+0x3f40f8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r8, [r5], #3380 @ 0xd34 │ │ │ │ - ldrbteq r8, [r5], #3536 @ 0xdd0 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ df3a8 <__cxa_atexit@plt+0xd2f50> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r8, [r5], #3500 @ 0xdac │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + strbeq r7, [r1, #-3116] @ 0xfffff3d4 │ │ │ │ + ldrbteq r9, [r5], #136 @ 0x88 │ │ │ │ + ldrbteq r9, [r5], #160 @ 0xa0 │ │ │ │ + strbeq r8, [r1, #-248] @ 0xffffff08 │ │ │ │ + ldrbteq r9, [r5], #76 @ 0x4c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r2, [pc, #120] @ df440 <__cxa_atexit@plt+0xd2fe8> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r1, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq df418 <__cxa_atexit@plt+0xd2fc0> │ │ │ │ - ldr r2, [pc, #100] @ df444 <__cxa_atexit@plt+0xd2fec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi df424 <__cxa_atexit@plt+0xd2fcc> │ │ │ │ - ldr r5, [pc, #84] @ df44c <__cxa_atexit@plt+0xd2ff4> │ │ │ │ - mov r9, r1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmda r3, {r5, r7} │ │ │ │ - ldr r7, [pc, #72] @ df450 <__cxa_atexit@plt+0xd2ff8> │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc df378 <__cxa_atexit@plt+0xd2f20> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge df364 <__cxa_atexit@plt+0xd2f0c> │ │ │ │ + ldr r7, [pc, #124] @ df394 <__cxa_atexit@plt+0xd2f3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #120] @ df398 <__cxa_atexit@plt+0xd2f40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #116] @ df39c <__cxa_atexit@plt+0xd2f44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [pc, #100] @ df3a0 <__cxa_atexit@plt+0xd2f48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ df3a8 <__cxa_atexit@plt+0xd2f50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ df448 <__cxa_atexit@plt+0xd2ff0> │ │ │ │ + ldr r7, [pc, #36] @ df3a4 <__cxa_atexit@plt+0xd2f4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r1 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - ldrbteq r8, [r5], #3256 @ 0xcb8 │ │ │ │ - @ instruction: 0xffff9b00 │ │ │ │ - strbeq r7, [r1, #-3948] @ 0xfffff094 │ │ │ │ - ldrbteq r8, [r5], #3332 @ 0xd04 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #80] @ df4bc <__cxa_atexit@plt+0xd3064> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi df4a8 <__cxa_atexit@plt+0xd3050> │ │ │ │ - ldr r2, [pc, #56] @ df4c0 <__cxa_atexit@plt+0xd3068> │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + strbeq r7, [r1, #-2868] @ 0xfffff4cc │ │ │ │ + ldrbteq r8, [r5], #4016 @ 0xfb0 │ │ │ │ + strbeq r8, [r1, #-16] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi df3ec <__cxa_atexit@plt+0xd2f94> │ │ │ │ + ldr r3, [pc, #48] @ df408 <__cxa_atexit@plt+0xd2fb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ df40c <__cxa_atexit@plt+0xd2fb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #48] @ df4c4 <__cxa_atexit@plt+0xd306c> │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #3 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r7, [pc, #24] @ df4c8 <__cxa_atexit@plt+0xd3070> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 400a04 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ + ldr r7, [pc, #28] @ df410 <__cxa_atexit@plt+0xd2fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffff9a74 │ │ │ │ - strbeq r7, [r1, #-3808] @ 0xfffff120 │ │ │ │ - ldrbteq r8, [r5], #3124 @ 0xc34 │ │ │ │ - ldrbteq r8, [r5], #3196 @ 0xc7c │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #92] @ df540 <__cxa_atexit@plt+0xd30e8> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r8, [r5], #3928 @ 0xf58 │ │ │ │ + ldrbteq r8, [r5], #3916 @ 0xf4c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc df448 <__cxa_atexit@plt+0xd2ff0> │ │ │ │ + ldr r2, [pc, #28] @ df454 <__cxa_atexit@plt+0xd2ffc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r1, #-2616] @ 0xfffff5c8 │ │ │ │ + ldrbteq r8, [r5], #3808 @ 0xee0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi df4b0 <__cxa_atexit@plt+0xd3058> │ │ │ │ + ldr r2, [pc, #64] @ df4b8 <__cxa_atexit@plt+0xd3060> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ df4bc <__cxa_atexit@plt+0xd3064> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ df4c0 <__cxa_atexit@plt+0xd3068> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ df4c4 <__cxa_atexit@plt+0xd306c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 400a04 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrbteq r8, [r5], #3768 @ 0xeb8 │ │ │ │ + strbeq r7, [r1, #-2292] @ 0xfffff70c │ │ │ │ + strbeq r7, [r1, #-3816] @ 0xfffff118 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - add r6, r6, #16 │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc df528 <__cxa_atexit@plt+0xd30d0> │ │ │ │ - ldr r7, [pc, #56] @ df544 <__cxa_atexit@plt+0xd30ec> │ │ │ │ + bcc df4fc <__cxa_atexit@plt+0xd30a4> │ │ │ │ + ldr r2, [pc, #28] @ df508 <__cxa_atexit@plt+0xd30b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r7, [r1, #-2436] @ 0xfffff67c │ │ │ │ + ldrbteq r8, [r5], #3624 @ 0xe28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc df554 <__cxa_atexit@plt+0xd30fc> │ │ │ │ + ldr r7, [pc, #52] @ df56c <__cxa_atexit@plt+0xd3114> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ - mov r7, sl │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r7, [pc, #24] @ df548 <__cxa_atexit@plt+0xd30f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #40] @ df570 <__cxa_atexit@plt+0xd3118> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + ldr r7, [pc, #24] @ df574 <__cxa_atexit@plt+0xd311c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff8dd0 │ │ │ │ - ldrbteq r8, [r5], #2696 @ 0xa88 │ │ │ │ - ldrbteq r8, [r5], #2916 @ 0xb64 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + strbeq r7, [r1, #-3644] @ 0xfffff1c4 │ │ │ │ + ldrbteq r8, [r5], #3572 @ 0xdf4 │ │ │ │ + ldrbteq r8, [r5], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne df5b4 <__cxa_atexit@plt+0xd315c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc df5c8 <__cxa_atexit@plt+0xd3170> │ │ │ │ - ldr r2, [pc, #96] @ df5dc <__cxa_atexit@plt+0xd3184> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ df5e0 <__cxa_atexit@plt+0xd3188> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi df5d0 <__cxa_atexit@plt+0xd3178> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df5c8 <__cxa_atexit@plt+0xd3170> │ │ │ │ + ldr r3, [pc, #44] @ df5d8 <__cxa_atexit@plt+0xd3180> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ df5dc <__cxa_atexit@plt+0xd3184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a2c <__cxa_atexit@plt+0x3f45d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ df5d8 <__cxa_atexit@plt+0xd3180> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r1, #-2044] @ 0xfffff804 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - strbeq r7, [r1, #-2072] @ 0xfffff7e8 │ │ │ │ + ldrbteq r8, [r5], #3476 @ 0xd94 │ │ │ │ + strbeq r7, [r1, #-1976] @ 0xfffff848 │ │ │ │ + ldrbteq r8, [r5], #3456 @ 0xd80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi df64c <__cxa_atexit@plt+0xd31f4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq df644 <__cxa_atexit@plt+0xd31ec> │ │ │ │ + ldr r7, [pc, #64] @ df654 <__cxa_atexit@plt+0xd31fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ df658 <__cxa_atexit@plt+0xd3200> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ df65c <__cxa_atexit@plt+0xd3204> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ df660 <__cxa_atexit@plt+0xd3208> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r8, [r5], #3412 @ 0xd54 │ │ │ │ + strbeq r7, [r1, #-1872] @ 0xfffff8b0 │ │ │ │ + strbeq r7, [r1, #-3420] @ 0xfffff2a4 │ │ │ │ + strbeq r7, [r1, #-3400] @ 0xfffff2b8 │ │ │ │ + ldrbteq r8, [r5], #3336 @ 0xd08 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ df684 <__cxa_atexit@plt+0xd322c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 400614 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + ldrbteq r8, [r5], #3320 @ 0xcf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df618 <__cxa_atexit@plt+0xd31c0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ df620 <__cxa_atexit@plt+0xd31c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq r7, [r1, #-1928] @ 0xfffff878 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df6bc <__cxa_atexit@plt+0xd3264> │ │ │ │ - ldr lr, [pc, #152] @ df6dc <__cxa_atexit@plt+0xd3284> │ │ │ │ - ldr r8, [pc, #152] @ df6e0 <__cxa_atexit@plt+0xd3288> │ │ │ │ - add r7, r2, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str r2, [r5, #4] │ │ │ │ + bhi df6e4 <__cxa_atexit@plt+0xd328c> │ │ │ │ + ldr r2, [pc, #72] @ df6ec <__cxa_atexit@plt+0xd3294> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - beq df6a4 <__cxa_atexit@plt+0xd324c> │ │ │ │ + beq df6d8 <__cxa_atexit@plt+0xd3280> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - bne df6b0 <__cxa_atexit@plt+0xd3258> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp lr, r2 │ │ │ │ - bcc df6c8 <__cxa_atexit@plt+0xd3270> │ │ │ │ - ldr r7, [pc, #88] @ df6e4 <__cxa_atexit@plt+0xd328c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + ldrne r8, [pc, #40] @ df6f4 <__cxa_atexit@plt+0xd329c> │ │ │ │ + addne r8, pc, r8 │ │ │ │ + ldreq r8, [pc, #28] @ df6f0 <__cxa_atexit@plt+0xd3298> │ │ │ │ + addeq r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrteq r1, [lr], #3088 @ 0xc10 │ │ │ │ + ldrteq r1, [lr], #3102 @ 0xc1e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ df72c <__cxa_atexit@plt+0xd32d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #32] @ df730 <__cxa_atexit@plt+0xd32d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r3, r5, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r7, [r1, #-1856] @ 0xfffff8c0 │ │ │ │ - strbeq r7, [r1, #-1824] @ 0xfffff8e0 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq r1, [lr], #3036 @ 0xbdc │ │ │ │ + ldrteq r1, [lr], #3034 @ 0xbda │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne df738 <__cxa_atexit@plt+0xd32e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi df7d8 <__cxa_atexit@plt+0xd3380> │ │ │ │ + ldr r3, [pc, #164] @ df7f4 <__cxa_atexit@plt+0xd339c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq df790 <__cxa_atexit@plt+0xd3338> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc df748 <__cxa_atexit@plt+0xd32f0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #60] @ df758 <__cxa_atexit@plt+0xd3300> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne df79c <__cxa_atexit@plt+0xd3344> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc df7e0 <__cxa_atexit@plt+0xd3388> │ │ │ │ + ldr r8, [pc, #120] @ df804 <__cxa_atexit@plt+0xd33ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b df7ac <__cxa_atexit@plt+0xd3354> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r1, #-1680] @ 0xfffff970 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi df820 <__cxa_atexit@plt+0xd33c8> │ │ │ │ - ldr r3, [pc, #204] @ df848 <__cxa_atexit@plt+0xd33f0> │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - ands r3, r9, #3 │ │ │ │ - str r8, [r2, #4] │ │ │ │ - beq df7fc <__cxa_atexit@plt+0xd33a4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne df80c <__cxa_atexit@plt+0xd33b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc df830 <__cxa_atexit@plt+0xd33d8> │ │ │ │ - ldr lr, [pc, #164] @ df854 <__cxa_atexit@plt+0xd33fc> │ │ │ │ - ldr r1, [pc, #164] @ df858 <__cxa_atexit@plt+0xd3400> │ │ │ │ - ldr r0, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r6, #12] │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc df7e0 <__cxa_atexit@plt+0xd3388> │ │ │ │ + ldr r8, [pc, #76] @ df7f8 <__cxa_atexit@plt+0xd33a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #72] @ df7fc <__cxa_atexit@plt+0xd33a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #64] @ df800 <__cxa_atexit@plt+0xd33a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r5, [pc, #124] @ df85c <__cxa_atexit@plt+0xd3404> │ │ │ │ - mov r8, r6 │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ df850 <__cxa_atexit@plt+0xd33f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ df84c <__cxa_atexit@plt+0xd33f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - ldrbteq r9, [r5], #992 @ 0x3e0 │ │ │ │ - strbeq r7, [r1, #-1444] @ 0xfffffa5c │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - strbeq r7, [r1, #-1616] @ 0xfffff9b0 │ │ │ │ - ldrbteq r9, [r5], #932 @ 0x3a4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrteq r1, [lr], #2878 @ 0xb3e │ │ │ │ + strbeq r7, [r1, #-1508] @ 0xfffffa1c │ │ │ │ + strbeq r7, [r1, #-1500] @ 0xfffffa24 │ │ │ │ + ldrteq r1, [lr], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne df8cc <__cxa_atexit@plt+0xd3474> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc df8e4 <__cxa_atexit@plt+0xd348c> │ │ │ │ - ldr r3, [pc, #96] @ df8f4 <__cxa_atexit@plt+0xd349c> │ │ │ │ - ldr lr, [pc, #96] @ df8f8 <__cxa_atexit@plt+0xd34a0> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #56] @ df8fc <__cxa_atexit@plt+0xd34a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #28] @ df8f0 <__cxa_atexit@plt+0xd3498> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r7, [r1, #-1248] @ 0xfffffb20 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r7, [r1, #-1396] @ 0xfffffa8c │ │ │ │ - ldrbteq r9, [r5], #772 @ 0x304 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ df920 <__cxa_atexit@plt+0xd34c8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r9, [r5], #736 @ 0x2e0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ df94c <__cxa_atexit@plt+0xd34f4> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b df768 <__cxa_atexit@plt+0xd3310> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc df994 <__cxa_atexit@plt+0xd353c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ df9a0 <__cxa_atexit@plt+0xd3548> │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne df840 <__cxa_atexit@plt+0xd33e8> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc df87c <__cxa_atexit@plt+0xd3424> │ │ │ │ + ldr r8, [pc, #88] @ df894 <__cxa_atexit@plt+0xd343c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b df850 <__cxa_atexit@plt+0xd33f8> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc df87c <__cxa_atexit@plt+0xd3424> │ │ │ │ + ldr r8, [pc, #56] @ df888 <__cxa_atexit@plt+0xd3430> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #52] @ df88c <__cxa_atexit@plt+0xd3434> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #44] @ df890 <__cxa_atexit@plt+0xd3438> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - ldrbteq r9, [r5], #604 @ 0x25c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b df768 <__cxa_atexit@plt+0xd3310> │ │ │ │ - ldrbteq r9, [r5], #616 @ 0x268 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi dfa00 <__cxa_atexit@plt+0xd35a8> │ │ │ │ - ldr r2, [pc, #48] @ dfa0c <__cxa_atexit@plt+0xd35b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ dfa10 <__cxa_atexit@plt+0xd35b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ dfa14 <__cxa_atexit@plt+0xd35bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strbeq r7, [r1, #-948] @ 0xfffffc4c │ │ │ │ - strbeq r7, [r1, #-2528] @ 0xfffff620 │ │ │ │ - strbeq r7, [r1, #-2024] @ 0xfffff818 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrteq r1, [lr], #2714 @ 0xa9a │ │ │ │ + strbeq r7, [r1, #-1344] @ 0xfffffac0 │ │ │ │ + strbeq r7, [r1, #-1336] @ 0xfffffac8 │ │ │ │ + ldrteq r1, [lr], #2728 @ 0xaa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dfa4c <__cxa_atexit@plt+0xd35f4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ dfa54 <__cxa_atexit@plt+0xd35fc> │ │ │ │ + bhi df8f8 <__cxa_atexit@plt+0xd34a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc df904 <__cxa_atexit@plt+0xd34ac> │ │ │ │ + ldr r2, [pc, #76] @ df914 <__cxa_atexit@plt+0xd34bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ df918 <__cxa_atexit@plt+0xd34c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ df91c <__cxa_atexit@plt+0xd34c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b dfcc4 <__cxa_atexit@plt+0xd386c> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1, #-852] @ 0xfffffcac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dfa8c <__cxa_atexit@plt+0xd3634> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ dfa94 <__cxa_atexit@plt+0xd363c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b dfb0c <__cxa_atexit@plt+0xd36b4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r7, [r1, #-788] @ 0xfffffcec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dfad8 <__cxa_atexit@plt+0xd3680> │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldr r2, [pc, #40] @ dfae0 <__cxa_atexit@plt+0xd3688> │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #36] @ dfae4 <__cxa_atexit@plt+0xd368c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + strbeq r7, [r1, #-1200] @ 0xfffffb50 │ │ │ │ + ldrteq r1, [lr], #2454 @ 0x996 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc df9b0 <__cxa_atexit@plt+0xd3558> │ │ │ │ + add r3, r2, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble df988 <__cxa_atexit@plt+0xd3530> │ │ │ │ + ldr r7, [pc, #116] @ df9c8 <__cxa_atexit@plt+0xd3570> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #112] @ df9cc <__cxa_atexit@plt+0xd3574> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #104] @ df9d0 <__cxa_atexit@plt+0xd3578> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a68 <__cxa_atexit@plt+0x3f4610> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + add lr, r2, #20 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r7, [r1, #-716] @ 0xfffffd34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dfbd0 <__cxa_atexit@plt+0xd3778> │ │ │ │ - ldr r0, [pc, #208] @ dfbf0 <__cxa_atexit@plt+0xd3798> │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ands r0, r8, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ - beq dfbb4 <__cxa_atexit@plt+0xd375c> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne dfbc4 <__cxa_atexit@plt+0xd376c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc dfbd8 <__cxa_atexit@plt+0xd3780> │ │ │ │ - ldr r9, [pc, #148] @ dfbf4 <__cxa_atexit@plt+0xd379c> │ │ │ │ - ldr ip, [pc, #148] @ dfbf8 <__cxa_atexit@plt+0xd37a0> │ │ │ │ - ldr sl, [pc, #148] @ dfbfc <__cxa_atexit@plt+0xd37a4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r8, #2] │ │ │ │ - ldr r8, [r8, #6] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r3 │ │ │ │ + add r6, r2, #16 │ │ │ │ + ldr r1, [pc, #68] @ df9d8 <__cxa_atexit@plt+0xd3580> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #64] @ df9dc <__cxa_atexit@plt+0xd3584> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #28] @ df9d4 <__cxa_atexit@plt+0xd357c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + strbeq r7, [r1, #-1092] @ 0xfffffbbc │ │ │ │ + strbeq r7, [r1, #-1076] @ 0xfffffbcc │ │ │ │ + ldrbteq r8, [r5], #2544 @ 0x9f0 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + ldrteq r1, [lr], #2270 @ 0x8de │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dfa24 <__cxa_atexit@plt+0xd35cc> │ │ │ │ + ldr r7, [pc, #52] @ dfa38 <__cxa_atexit@plt+0xd35e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dfa18 <__cxa_atexit@plt+0xd35c0> │ │ │ │ + mov r7, r8 │ │ │ │ + b dfa48 <__cxa_atexit@plt+0xd35f0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #16] @ dfa3c <__cxa_atexit@plt+0xd35e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - strbeq r7, [r1, #-572] @ 0xfffffdc4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r8, [r5], #2432 @ 0x980 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dfc88 <__cxa_atexit@plt+0xd3830> │ │ │ │ + ldr r3, [pc, #208] @ dfb20 <__cxa_atexit@plt+0xd36c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq dfad0 <__cxa_atexit@plt+0xd3678> │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc dfc9c <__cxa_atexit@plt+0xd3844> │ │ │ │ - ldr r2, [pc, #128] @ dfcac <__cxa_atexit@plt+0xd3854> │ │ │ │ - ldr lr, [pc, #128] @ dfcb0 <__cxa_atexit@plt+0xd3858> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r8, [pc, #104] @ dfcb4 <__cxa_atexit@plt+0xd385c> │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + bcc dfb04 <__cxa_atexit@plt+0xd36ac> │ │ │ │ + add r2, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble dfad8 <__cxa_atexit@plt+0xd3680> │ │ │ │ + ldr r7, [pc, #140] @ dfb24 <__cxa_atexit@plt+0xd36cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #136] @ dfb28 <__cxa_atexit@plt+0xd36d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #128] @ dfb2c <__cxa_atexit@plt+0xd36d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r1, [pc, #80] @ dfb34 <__cxa_atexit@plt+0xd36dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #76] @ dfb38 <__cxa_atexit@plt+0xd36e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #36] @ dfb30 <__cxa_atexit@plt+0xd36d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - strbeq r7, [r1, #-344] @ 0xfffffea8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dfd68 <__cxa_atexit@plt+0xd3910> │ │ │ │ - ldr r1, [pc, #176] @ dfd88 <__cxa_atexit@plt+0xd3930> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + strbeq r7, [r1, #-768] @ 0xfffffd00 │ │ │ │ + strbeq r7, [r1, #-752] @ 0xfffffd10 │ │ │ │ + ldrbteq r8, [r5], #2204 @ 0x89c │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + ldrteq r1, [lr], #1934 @ 0x78e │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r3, {r8, sl} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc dfbdc <__cxa_atexit@plt+0xd3784> │ │ │ │ + add r2, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble dfbb0 <__cxa_atexit@plt+0xd3758> │ │ │ │ + ldr r7, [pc, #128] @ dfbf8 <__cxa_atexit@plt+0xd37a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #124] @ dfbfc <__cxa_atexit@plt+0xd37a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #116] @ dfc00 <__cxa_atexit@plt+0xd37a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r1, [pc, #76] @ dfc08 <__cxa_atexit@plt+0xd37b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - stmdb r5, {r0, r3, r7} │ │ │ │ - beq dfd44 <__cxa_atexit@plt+0xd38ec> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne dfd54 <__cxa_atexit@plt+0xd38fc> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #32 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc dfd70 <__cxa_atexit@plt+0xd3918> │ │ │ │ - ldr lr, [pc, #128] @ dfd90 <__cxa_atexit@plt+0xd3938> │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r8, [pc, #120] @ dfd94 <__cxa_atexit@plt+0xd393c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ + ldr r8, [pc, #72] @ dfc0c <__cxa_atexit@plt+0xd37b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8, r9} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #32] @ dfc04 <__cxa_atexit@plt+0xd37ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + strbeq r7, [r1, #-544] @ 0xfffffde0 │ │ │ │ + strbeq r7, [r1, #-528] @ 0xfffffdf0 │ │ │ │ + ldrbteq r8, [r5], #1988 @ 0x7c4 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + ldrteq r1, [lr], #1718 @ 0x6b6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dfc98 <__cxa_atexit@plt+0xd3840> │ │ │ │ + ldr r3, [pc, #152] @ dfcc8 <__cxa_atexit@plt+0xd3870> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dfc88 <__cxa_atexit@plt+0xd3830> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc dfca8 <__cxa_atexit@plt+0xd3850> │ │ │ │ + ldr r7, [pc, #120] @ dfcd4 <__cxa_atexit@plt+0xd387c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ dfcd8 <__cxa_atexit@plt+0xd3880> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #12]! │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b dfb0c <__cxa_atexit@plt+0xd36b4> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ dfd8c <__cxa_atexit@plt+0xd3934> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #48] @ dfcd0 <__cxa_atexit@plt+0xd3878> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ dfccc <__cxa_atexit@plt+0xd3874> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strbeq r7, [r1, #-92] @ 0xffffffa4 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrbteq r8, [r5], #1784 @ 0x6f8 │ │ │ │ + ldrbteq r8, [r5], #1808 @ 0x710 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + ldrteq r1, [lr], #1558 @ 0x616 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dfe04 <__cxa_atexit@plt+0xd39ac> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc dfe18 <__cxa_atexit@plt+0xd39c0> │ │ │ │ - ldr r2, [pc, #104] @ dfe2c <__cxa_atexit@plt+0xd39d4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #96] @ dfe30 <__cxa_atexit@plt+0xd39d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r3, #11 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dfd30 <__cxa_atexit@plt+0xd38d8> │ │ │ │ + ldr r6, [pc, #60] @ dfd4c <__cxa_atexit@plt+0xd38f4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [pc, #56] @ dfd50 <__cxa_atexit@plt+0xd38f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b dfb0c <__cxa_atexit@plt+0xd36b4> │ │ │ │ - ldr r7, [pc, #28] @ dfe28 <__cxa_atexit@plt+0xd39d0> │ │ │ │ + str r9, [r6, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #28] @ dfd54 <__cxa_atexit@plt+0xd38fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + ldrteq r1, [lr], #1378 @ 0x562 │ │ │ │ + ldrbteq r8, [r5], #1648 @ 0x670 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ dfd7c <__cxa_atexit@plt+0xd3924> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq r8, [r5], #1596 @ 0x63c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi dfe10 <__cxa_atexit@plt+0xd39b8> │ │ │ │ + ldr r3, [pc, #172] @ dfe4c <__cxa_atexit@plt+0xd39f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq dfe00 <__cxa_atexit@plt+0xd39a8> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc dfe20 <__cxa_atexit@plt+0xd39c8> │ │ │ │ + ldr r7, [pc, #148] @ dfe5c <__cxa_atexit@plt+0xd3a04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #144] @ dfe60 <__cxa_atexit@plt+0xd3a08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #136] @ dfe64 <__cxa_atexit@plt+0xd3a0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #12]! │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r1, #-4012] @ 0xfffff054 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dfeb8 <__cxa_atexit@plt+0xd3a60> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dfec0 <__cxa_atexit@plt+0xd3a68> │ │ │ │ - ldr r0, [pc, #116] @ dfee0 <__cxa_atexit@plt+0xd3a88> │ │ │ │ - ldr ip, [pc, #116] @ dfee4 <__cxa_atexit@plt+0xd3a8c> │ │ │ │ - ldr r9, [pc, #116] @ dfee8 <__cxa_atexit@plt+0xd3a90> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1, #4]! │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - str r1, [r1, #20] │ │ │ │ - ldr r0, [pc, #80] @ dfeec <__cxa_atexit@plt+0xd3a94> │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #64] @ dfef0 <__cxa_atexit@plt+0xd3a98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r1 │ │ │ │ - b dfec8 <__cxa_atexit@plt+0xd3a70> │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ dfedc <__cxa_atexit@plt+0xd3a84> │ │ │ │ + ldr r7, [pc, #64] @ dfe58 <__cxa_atexit@plt+0xd3a00> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ dfe50 <__cxa_atexit@plt+0xd39f8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #28] @ dfe54 <__cxa_atexit@plt+0xd39fc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r8, [r5], #3420 @ 0xd5c │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - strbeq r7, [r1, #-200] @ 0xffffff38 │ │ │ │ - strbeq r7, [r1, #-812] @ 0xfffffcd4 │ │ │ │ - ldrbteq r8, [r5], #3364 @ 0xd24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ dff18 <__cxa_atexit@plt+0xd3ac0> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b dfcc4 <__cxa_atexit@plt+0xd386c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r8, [r5], #3324 @ 0xcfc │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrbteq r8, [r5], #1408 @ 0x580 │ │ │ │ + strbeq r6, [r1, #-3952] @ 0xfffff090 │ │ │ │ + ldrbteq r8, [r5], #1440 @ 0x5a0 │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + ldrteq r1, [lr], #1194 @ 0x4aa │ │ │ │ + strbeq r6, [r1, #-4044] @ 0xfffff034 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ dff40 <__cxa_atexit@plt+0xd3ae8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b df768 <__cxa_atexit@plt+0xd3310> │ │ │ │ - strbeq r7, [r1, #-676] @ 0xfffffd5c │ │ │ │ - ldrbteq r8, [r5], #3300 @ 0xce4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dffcc <__cxa_atexit@plt+0xd3b74> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dffd4 <__cxa_atexit@plt+0xd3b7c> │ │ │ │ - ldr r0, [pc, #116] @ dfff4 <__cxa_atexit@plt+0xd3b9c> │ │ │ │ - ldr ip, [pc, #116] @ dfff8 <__cxa_atexit@plt+0xd3ba0> │ │ │ │ - ldr r9, [pc, #116] @ dfffc <__cxa_atexit@plt+0xd3ba4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1, #4]! │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - str r1, [r1, #20] │ │ │ │ - ldr r0, [pc, #80] @ e0000 <__cxa_atexit@plt+0xd3ba8> │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #64] @ e0004 <__cxa_atexit@plt+0xd3bac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r1 │ │ │ │ - b dffdc <__cxa_atexit@plt+0xd3b84> │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ dfff0 <__cxa_atexit@plt+0xd3b98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dfec0 <__cxa_atexit@plt+0xd3a68> │ │ │ │ + ldr r6, [pc, #84] @ dfee8 <__cxa_atexit@plt+0xd3a90> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [pc, #80] @ dfeec <__cxa_atexit@plt+0xd3a94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r3, #4]! │ │ │ │ + ldr r6, [pc, #72] @ dfef0 <__cxa_atexit@plt+0xd3a98> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r3, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + str r9, [r6, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #44] @ dfef4 <__cxa_atexit@plt+0xd3a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r8, [r5], #3144 @ 0xc48 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - strbeq r6, [r1, #-4020] @ 0xfffff04c │ │ │ │ - strbeq r7, [r1, #-536] @ 0xfffffde8 │ │ │ │ - ldrbteq r8, [r5], #3096 @ 0xc18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e0050 <__cxa_atexit@plt+0xd3bf8> │ │ │ │ - ldr r2, [pc, #48] @ e005c <__cxa_atexit@plt+0xd3c04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ e0060 <__cxa_atexit@plt+0xd3c08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ e0064 <__cxa_atexit@plt+0xd3c0c> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #32] @ dfef8 <__cxa_atexit@plt+0xd3aa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strbeq r6, [r1, #-3428] @ 0xfffff29c │ │ │ │ - strbeq r7, [r1, #-912] @ 0xfffffc70 │ │ │ │ - strbeq r7, [r1, #-408] @ 0xfffffe68 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e009c <__cxa_atexit@plt+0xd3c44> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e00a4 <__cxa_atexit@plt+0xd3c4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e0314 <__cxa_atexit@plt+0xd3ebc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1, #-3332] @ 0xfffff2fc │ │ │ │ + @ instruction: 0xfffff7f8 │ │ │ │ + ldrteq r1, [lr], #990 @ 0x3de │ │ │ │ + strbeq r6, [r1, #-3840] @ 0xfffff100 │ │ │ │ + ldrbteq r8, [r5], #1248 @ 0x4e0 │ │ │ │ + strbeq r6, [r1, #-3792] @ 0xfffff130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e00dc <__cxa_atexit@plt+0xd3c84> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e00e4 <__cxa_atexit@plt+0xd3c8c> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi dff54 <__cxa_atexit@plt+0xd3afc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc dff60 <__cxa_atexit@plt+0xd3b08> │ │ │ │ + ldr r1, [pc, #68] @ dff70 <__cxa_atexit@plt+0xd3b18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e015c <__cxa_atexit@plt+0xd3d04> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r5, [pc, #52] @ dff74 <__cxa_atexit@plt+0xd3b1c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r3, {r5, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1, #-3268] @ 0xfffff33c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0128 <__cxa_atexit@plt+0xd3cd0> │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldr r2, [pc, #40] @ e0130 <__cxa_atexit@plt+0xd3cd8> │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #36] @ e0134 <__cxa_atexit@plt+0xd3cdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a68 <__cxa_atexit@plt+0x3f4610> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r6, [r1, #-3196] @ 0xfffff384 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + strbeq r6, [r1, #-3668] @ 0xfffff1ac │ │ │ │ + strbeq r7, [r1, #-1100] @ 0xfffffbb4 │ │ │ │ + ldrbteq r8, [r5], #756 @ 0x2f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e0220 <__cxa_atexit@plt+0xd3dc8> │ │ │ │ - ldr r0, [pc, #208] @ e0240 <__cxa_atexit@plt+0xd3de8> │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ + bhi dffbc <__cxa_atexit@plt+0xd3b64> │ │ │ │ + ldr r2, [pc, #40] @ dffc4 <__cxa_atexit@plt+0xd3b6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + ldr r0, [pc, #32] @ dffc8 <__cxa_atexit@plt+0xd3b70> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ands r0, r8, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ - beq e0204 <__cxa_atexit@plt+0xd3dac> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne e0214 <__cxa_atexit@plt+0xd3dbc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc e0228 <__cxa_atexit@plt+0xd3dd0> │ │ │ │ - ldr r9, [pc, #148] @ e0244 <__cxa_atexit@plt+0xd3dec> │ │ │ │ - ldr ip, [pc, #148] @ e0248 <__cxa_atexit@plt+0xd3df0> │ │ │ │ - ldr sl, [pc, #148] @ e024c <__cxa_atexit@plt+0xd3df4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r8, #2] │ │ │ │ - ldr r8, [r8, #6] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r3 │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - strbeq r6, [r1, #-3052] @ 0xfffff414 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r8, [r5], #648 @ 0x288 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e02d8 <__cxa_atexit@plt+0xd3e80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e02ec <__cxa_atexit@plt+0xd3e94> │ │ │ │ - ldr r2, [pc, #128] @ e02fc <__cxa_atexit@plt+0xd3ea4> │ │ │ │ - ldr lr, [pc, #128] @ e0300 <__cxa_atexit@plt+0xd3ea8> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r8, [pc, #104] @ e0304 <__cxa_atexit@plt+0xd3eac> │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne dfff4 <__cxa_atexit@plt+0xd3b9c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - strbeq r6, [r1, #-2824] @ 0xfffff4f8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #12] @ e0008 <__cxa_atexit@plt+0xd3bb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + strbeq r7, [r1, #-896] @ 0xfffffc80 │ │ │ │ + ldrbteq r8, [r5], #628 @ 0x274 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi e03b8 <__cxa_atexit@plt+0xd3f60> │ │ │ │ - ldr r1, [pc, #176] @ e03d8 <__cxa_atexit@plt+0xd3f80> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - stmdb r5, {r0, r3, r7} │ │ │ │ - beq e0394 <__cxa_atexit@plt+0xd3f3c> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e03a4 <__cxa_atexit@plt+0xd3f4c> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #32 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc e03c0 <__cxa_atexit@plt+0xd3f68> │ │ │ │ - ldr lr, [pc, #128] @ e03e0 <__cxa_atexit@plt+0xd3f88> │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r8, [pc, #120] @ e03e4 <__cxa_atexit@plt+0xd3f8c> │ │ │ │ + bhi e0078 <__cxa_atexit@plt+0xd3c20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e0084 <__cxa_atexit@plt+0xd3c2c> │ │ │ │ + ldr lr, [pc, #84] @ e0094 <__cxa_atexit@plt+0xd3c3c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8, r9} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - b e015c <__cxa_atexit@plt+0xd3d04> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [pc, #80] @ e0098 <__cxa_atexit@plt+0xd3c40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #64] @ e009c <__cxa_atexit@plt+0xd3c44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r5, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ e03dc <__cxa_atexit@plt+0xd3f84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + strbeq r6, [r1, #-3384] @ 0xfffff2c8 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strbeq r6, [r1, #-2572] @ 0xfffff5f4 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e0454 <__cxa_atexit@plt+0xd3ffc> │ │ │ │ + ldrbteq r8, [r5], #372 @ 0x174 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq r8, [r5], #440 @ 0x1b8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e0468 <__cxa_atexit@plt+0xd4010> │ │ │ │ - ldr r2, [pc, #104] @ e047c <__cxa_atexit@plt+0xd4024> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #96] @ e0480 <__cxa_atexit@plt+0xd4028> │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e0150 <__cxa_atexit@plt+0xd3cf8> │ │ │ │ + ldr r2, [pc, #96] @ e0160 <__cxa_atexit@plt+0xd3d08> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + ldr lr, [pc, #92] @ e0164 <__cxa_atexit@plt+0xd3d0c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b e015c <__cxa_atexit@plt+0xd3d04> │ │ │ │ - ldr r7, [pc, #28] @ e0478 <__cxa_atexit@plt+0xd4020> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r9, [pc, #88] @ e0168 <__cxa_atexit@plt+0xd3d10> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr sl, [pc, #72] @ e016c <__cxa_atexit@plt+0xd3d14> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r7, r8, r9} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r6, [r1, #-2396] @ 0xfffff6a4 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + strbeq r6, [r1, #-3404] @ 0xfffff2b4 │ │ │ │ + ldrbteq r8, [r5], #668 @ 0x29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldrbteq r8, [r5], #1932 @ 0x78c │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e052c <__cxa_atexit@plt+0xd40d4> │ │ │ │ + bhi e01fc <__cxa_atexit@plt+0xd3da4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc e0534 <__cxa_atexit@plt+0xd40dc> │ │ │ │ - ldr lr, [pc, #124] @ e0550 <__cxa_atexit@plt+0xd40f8> │ │ │ │ - ldr ip, [pc, #124] @ e0554 <__cxa_atexit@plt+0xd40fc> │ │ │ │ - sub r1, r6, #7 │ │ │ │ + bcc e0208 <__cxa_atexit@plt+0xd3db0> │ │ │ │ + ldr r9, [pc, #116] @ e0218 <__cxa_atexit@plt+0xd3dc0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #112] @ e021c <__cxa_atexit@plt+0xd3dc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #108] @ e0220 <__cxa_atexit@plt+0xd3dc8> │ │ │ │ add lr, pc, lr │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - ldr r5, [pc, #88] @ e0558 <__cxa_atexit@plt+0xd4100> │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2, #12] │ │ │ │ - ldr r5, [pc, #72] @ e055c <__cxa_atexit@plt+0xd4104> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #64] @ e0560 <__cxa_atexit@plt+0xd4108> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r2 │ │ │ │ - b e053c <__cxa_atexit@plt+0xd40e4> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e054c <__cxa_atexit@plt+0xd40f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #104] @ e0224 <__cxa_atexit@plt+0xd3dcc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ e0228 <__cxa_atexit@plt+0xd3dd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r0, [pc, #64] @ e022c <__cxa_atexit@plt+0xd3dd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #217 @ 0xd9 │ │ │ │ + add r9, lr, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 400a24 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r8, [r5], #1796 @ 0x704 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffb30 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - strbeq r6, [r1, #-2648] @ 0xfffff5a8 │ │ │ │ - strbeq r6, [r1, #-3260] @ 0xfffff344 │ │ │ │ - ldrbteq r8, [r5], #1716 @ 0x6b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e0588 <__cxa_atexit@plt+0xd4130> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e0314 <__cxa_atexit@plt+0xd3ebc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r8, [r5], #1676 @ 0x68c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrbteq r7, [r5], #4072 @ 0xfe8 │ │ │ │ + ldrbteq r8, [r5], #564 @ 0x234 │ │ │ │ + strbeq r6, [r1, #-3000] @ 0xfffff448 │ │ │ │ + strbeq r6, [r1, #-2972] @ 0xfffff464 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e05d0 <__cxa_atexit@plt+0xd4178> │ │ │ │ - ldr r2, [pc, #40] @ e05dc <__cxa_atexit@plt+0xd4184> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r9, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b df768 <__cxa_atexit@plt+0xd3310> │ │ │ │ + bcc e0264 <__cxa_atexit@plt+0xd3e0c> │ │ │ │ + ldr r2, [pc, #28] @ e0270 <__cxa_atexit@plt+0xd3e18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - ldrbteq r8, [r5], #1632 @ 0x660 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r1, #-3100] @ 0xfffff3e4 │ │ │ │ + ldrbteq r7, [r5], #4056 @ 0xfd8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e0670 <__cxa_atexit@plt+0xd4218> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e0678 <__cxa_atexit@plt+0xd4220> │ │ │ │ - ldr lr, [pc, #124] @ e0694 <__cxa_atexit@plt+0xd423c> │ │ │ │ - ldr ip, [pc, #124] @ e0698 <__cxa_atexit@plt+0xd4240> │ │ │ │ - sub r1, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - ldr r5, [pc, #88] @ e069c <__cxa_atexit@plt+0xd4244> │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2, #12] │ │ │ │ - ldr r5, [pc, #72] @ e06a0 <__cxa_atexit@plt+0xd4248> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #64] @ e06a4 <__cxa_atexit@plt+0xd424c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + bhi e02b8 <__cxa_atexit@plt+0xd3e60> │ │ │ │ + ldr r2, [pc, #40] @ e02c0 <__cxa_atexit@plt+0xd3e68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ e02c4 <__cxa_atexit@plt+0xd3e6c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r2 │ │ │ │ - b e0680 <__cxa_atexit@plt+0xd4228> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e0690 <__cxa_atexit@plt+0xd4238> │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r8, [r5], #1472 @ 0x5c0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - strbeq r6, [r1, #-2324] @ 0xfffff6ec │ │ │ │ - strbeq r6, [r1, #-2936] @ 0xfffff488 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r7, [r5], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e06d8 <__cxa_atexit@plt+0xd4280> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ e06e0 <__cxa_atexit@plt+0xd4288> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e02f0 <__cxa_atexit@plt+0xd3e98> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e0304 <__cxa_atexit@plt+0xd3eac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + strbeq r7, [r1, #-132] @ 0xffffff7c │ │ │ │ + ldrbteq r8, [r5], #284 @ 0x11c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e0370 <__cxa_atexit@plt+0xd3f18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e037c <__cxa_atexit@plt+0xd3f24> │ │ │ │ + ldr r1, [pc, #80] @ e038c <__cxa_atexit@plt+0xd3f34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ e0390 <__cxa_atexit@plt+0xd3f38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ e0394 <__cxa_atexit@plt+0xd3f3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1, #-1736] @ 0xfffff938 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + strbeq r6, [r1, #-2612] @ 0xfffff5cc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r7, [r5], #3708 @ 0xe7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq r8, [r5], #44 @ 0x2c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e0714 <__cxa_atexit@plt+0xd42bc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ e071c <__cxa_atexit@plt+0xd42c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi e0410 <__cxa_atexit@plt+0xd3fb8> │ │ │ │ + ldr r2, [pc, #40] @ e0418 <__cxa_atexit@plt+0xd3fc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #32] @ e041c <__cxa_atexit@plt+0xd3fc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 400a0c <__cxa_atexit@plt+0x3f45b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r7, [r5], #4072 @ 0xfe8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldrne r7, [pc, #12] @ e0448 <__cxa_atexit@plt+0xd3ff0> │ │ │ │ + ldrne r7, [pc, r7] │ │ │ │ + addne r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + strbeq r6, [r1, #-3904] @ 0xfffff0c0 │ │ │ │ + ldrbteq r7, [r5], #4072 @ 0xfe8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e04f0 <__cxa_atexit@plt+0xd4098> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e04f8 <__cxa_atexit@plt+0xd40a0> │ │ │ │ + ldr r1, [pc, #136] @ e050c <__cxa_atexit@plt+0xd40b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #132] @ e0510 <__cxa_atexit@plt+0xd40b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ e0514 <__cxa_atexit@plt+0xd40bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #124] @ e0518 <__cxa_atexit@plt+0xd40c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #120] @ e051c <__cxa_atexit@plt+0xd40c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #10 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr sl, [pc, #92] @ e0520 <__cxa_atexit@plt+0xd40c8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 400a14 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + mov r6, r3 │ │ │ │ + b e0500 <__cxa_atexit@plt+0xd40a8> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1, #-1676] @ 0xfffff974 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + strbeq r6, [r1, #-2268] @ 0xfffff724 │ │ │ │ + strbeq r6, [r1, #-2476] @ 0xfffff654 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r7, [r5], #3312 @ 0xcf0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 400a1c <__cxa_atexit@plt+0x3f45c4> │ │ │ │ + ldrbteq r7, [r5], #3800 @ 0xed8 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e0748 <__cxa_atexit@plt+0xd42f0> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b e075c <__cxa_atexit@plt+0xd4304> │ │ │ │ - ldr r7, [pc, #8] @ e0758 <__cxa_atexit@plt+0xd4300> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e05ec <__cxa_atexit@plt+0xd4194> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge e05d4 <__cxa_atexit@plt+0xd417c> │ │ │ │ + ldr r7, [pc, #120] @ e0604 <__cxa_atexit@plt+0xd41ac> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #116] @ e0608 <__cxa_atexit@plt+0xd41b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #112] @ e060c <__cxa_atexit@plt+0xd41b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r2, [pc, #96] @ e0610 <__cxa_atexit@plt+0xd41b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r8, [r5], #1288 @ 0x508 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e07ac <__cxa_atexit@plt+0xd4354> │ │ │ │ - ldr r3, [pc, #156] @ e0814 <__cxa_atexit@plt+0xd43bc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq e07ec <__cxa_atexit@plt+0xd4394> │ │ │ │ - ldr r7, [pc, #124] @ e0818 <__cxa_atexit@plt+0xd43c0> │ │ │ │ - mov r9, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e07f8 <__cxa_atexit@plt+0xd43a0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #80] @ e081c <__cxa_atexit@plt+0xd43c4> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str r1, [r7, #8] │ │ │ │ - ldr r3, [pc, #60] @ e0820 <__cxa_atexit@plt+0xd43c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r7, [pc, #60] @ e0618 <__cxa_atexit@plt+0xd41c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #32] @ e0614 <__cxa_atexit@plt+0xd41bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e0810 <__cxa_atexit@plt+0xd43b8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - strbeq r6, [r1, #-1492] @ 0xfffffa2c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e0844 <__cxa_atexit@plt+0xd43ec> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strbeq r6, [r1, #-2240] @ 0xfffff740 │ │ │ │ + ldrbteq r7, [r5], #3672 @ 0xe58 │ │ │ │ + strbeq r6, [r1, #-3488] @ 0xfffff260 │ │ │ │ + ldrbteq r7, [r5], #3620 @ 0xe24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e06e4 <__cxa_atexit@plt+0xd428c> │ │ │ │ + ldr r3, [pc, #208] @ e0710 <__cxa_atexit@plt+0xd42b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e0900 <__cxa_atexit@plt+0xd44a8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #12]! │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r7, r1 │ │ │ │ - bge e08d0 <__cxa_atexit@plt+0xd4478> │ │ │ │ - ldr r9, [pc, #152] @ e0918 <__cxa_atexit@plt+0xd44c0> │ │ │ │ - ldr sl, [pc, #152] @ e091c <__cxa_atexit@plt+0xd44c4> │ │ │ │ - mvn r7, r7 │ │ │ │ - sub lr, r6, #6 │ │ │ │ - add r1, r1, r7 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - stmib r2, {sl, ip} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - beq e08f0 <__cxa_atexit@plt+0xd4498> │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b e075c <__cxa_atexit@plt+0xd4304> │ │ │ │ - ldr r3, [pc, #76] @ e0924 <__cxa_atexit@plt+0xd44cc> │ │ │ │ - ldr r1, [r5, #24]! │ │ │ │ - add r7, r2, #4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r6] │ │ │ │ - str r3, [r7] │ │ │ │ - bx r1 │ │ │ │ + beq e06c0 <__cxa_atexit@plt+0xd4268> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc e06f4 <__cxa_atexit@plt+0xd429c> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge e06d0 <__cxa_atexit@plt+0xd4278> │ │ │ │ + ldr r7, [pc, #160] @ e0714 <__cxa_atexit@plt+0xd42bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #156] @ e0718 <__cxa_atexit@plt+0xd42c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #152] @ e071c <__cxa_atexit@plt+0xd42c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [pc, #136] @ e0720 <__cxa_atexit@plt+0xd42c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ e0920 <__cxa_atexit@plt+0xd44c8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strbeq r6, [r1, #-1308] @ 0xfffffae4 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b e075c <__cxa_atexit@plt+0xd4304> │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e0994 <__cxa_atexit@plt+0xd453c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #56] @ e09ac <__cxa_atexit@plt+0xd4554> │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ e09b0 <__cxa_atexit@plt+0xd4558> │ │ │ │ + ldr r7, [pc, #84] @ e072c <__cxa_atexit@plt+0xd42d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ e09b4 <__cxa_atexit@plt+0xd455c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - strbeq r6, [r1, #-1072] @ 0xfffffbd0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e0a54 <__cxa_atexit@plt+0xd45fc> │ │ │ │ - ldr r0, [pc, #136] @ e0a60 <__cxa_atexit@plt+0xd4608> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r0, [pc, #116] @ e0a64 <__cxa_atexit@plt+0xd460c> │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r3, [r1, #12] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - beq e0a38 <__cxa_atexit@plt+0xd45e0> │ │ │ │ - ldr r1, [pc, #92] @ e0a68 <__cxa_atexit@plt+0xd4610> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - beq e0a48 <__cxa_atexit@plt+0xd45f0> │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b e0ad8 <__cxa_atexit@plt+0xd4680> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #60] @ e0728 <__cxa_atexit@plt+0xd42d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ e0724 <__cxa_atexit@plt+0xd42cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strbeq r6, [r1, #-924] @ 0xfffffc64 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + strbeq r6, [r1, #-2008] @ 0xfffff828 │ │ │ │ + ldrbteq r7, [r5], #3408 @ 0xd50 │ │ │ │ + ldrbteq r7, [r5], #3432 @ 0xd68 │ │ │ │ + strbeq r6, [r1, #-3236] @ 0xfffff35c │ │ │ │ + ldrbteq r7, [r5], #3348 @ 0xd14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ e0ab8 <__cxa_atexit@plt+0xd4660> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0aac <__cxa_atexit@plt+0xd4654> │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b e0ad8 <__cxa_atexit@plt+0xd4680> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc e07cc <__cxa_atexit@plt+0xd4374> │ │ │ │ + cmp r8, #12 │ │ │ │ + bge e07b8 <__cxa_atexit@plt+0xd4360> │ │ │ │ + ldr r7, [pc, #124] @ e07e8 <__cxa_atexit@plt+0xd4390> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #120] @ e07ec <__cxa_atexit@plt+0xd4394> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #116] @ e07f0 <__cxa_atexit@plt+0xd4398> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r2, [pc, #100] @ e07f4 <__cxa_atexit@plt+0xd439c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r1, r3, #19 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b e0ad8 <__cxa_atexit@plt+0xd4680> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #4]! │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e0b24 <__cxa_atexit@plt+0xd46cc> │ │ │ │ - ldr r2, [pc, #136] @ e0b80 <__cxa_atexit@plt+0xd4728> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq e0b60 <__cxa_atexit@plt+0xd4708> │ │ │ │ - ldr r3, [pc, #108] @ e0b84 <__cxa_atexit@plt+0xd472c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400a70 <__cxa_atexit@plt+0x3f4618> │ │ │ │ - ldr r3, [pc, #76] @ e0b78 <__cxa_atexit@plt+0xd4720> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq e0b68 <__cxa_atexit@plt+0xd4710> │ │ │ │ - ldr r5, [pc, #48] @ e0b7c <__cxa_atexit@plt+0xd4724> │ │ │ │ - mov r9, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #60] @ e07fc <__cxa_atexit@plt+0xd43a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #36] @ e07f8 <__cxa_atexit@plt+0xd43a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e0ba4 <__cxa_atexit@plt+0xd474c> │ │ │ │ - mov r8, r7 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + strbeq r6, [r1, #-1760] @ 0xfffff920 │ │ │ │ + ldrbteq r7, [r5], #3192 @ 0xc78 │ │ │ │ + strbeq r6, [r1, #-3004] @ 0xfffff444 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e0840 <__cxa_atexit@plt+0xd43e8> │ │ │ │ + ldr r3, [pc, #48] @ e085c <__cxa_atexit@plt+0xd4404> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ e0860 <__cxa_atexit@plt+0xd4408> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 400a70 <__cxa_atexit@plt+0x3f4618> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #52] @ e0bf0 <__cxa_atexit@plt+0xd4798> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 400a04 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ + ldr r7, [pc, #28] @ e0864 <__cxa_atexit@plt+0xd440c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, r1, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0be8 <__cxa_atexit@plt+0xd4790> │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b e0ad8 <__cxa_atexit@plt+0xd4680> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b e0ad8 <__cxa_atexit@plt+0xd4680> │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e0c2c <__cxa_atexit@plt+0xd47d4> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r7, [r5], #3104 @ 0xc20 │ │ │ │ + ldrbteq r7, [r5], #3092 @ 0xc14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e0c78 <__cxa_atexit@plt+0xd4820> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr lr, [pc, #48] @ e0c90 <__cxa_atexit@plt+0xd4838> │ │ │ │ - add r1, r7, r1 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r1, r2, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc e089c <__cxa_atexit@plt+0xd4444> │ │ │ │ + ldr r2, [pc, #28] @ e08a8 <__cxa_atexit@plt+0xd4450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ e0c94 <__cxa_atexit@plt+0xd483c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strbeq r6, [r1, #-492] @ 0xfffffe14 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [pc, #12] @ e0cb4 <__cxa_atexit@plt+0xd485c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r8 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ - strbeq r6, [r1, #-272] @ 0xfffffef0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r1, #-1508] @ 0xfffffa1c │ │ │ │ + ldrbteq r7, [r5], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e0d04 <__cxa_atexit@plt+0xd48ac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e0d10 <__cxa_atexit@plt+0xd48b8> │ │ │ │ - ldr r2, [pc, #56] @ e0d20 <__cxa_atexit@plt+0xd48c8> │ │ │ │ - ldr r1, [pc, #56] @ e0d24 <__cxa_atexit@plt+0xd48cc> │ │ │ │ + bhi e0904 <__cxa_atexit@plt+0xd44ac> │ │ │ │ + ldr r2, [pc, #64] @ e090c <__cxa_atexit@plt+0xd44b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + ldr r1, [pc, #60] @ e0910 <__cxa_atexit@plt+0xd44b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ e0914 <__cxa_atexit@plt+0xd44bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [pc, #44] @ e0918 <__cxa_atexit@plt+0xd44c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400a04 <__cxa_atexit@plt+0x3f45ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrbteq r7, [r5], #2944 @ 0xb80 │ │ │ │ + strbeq r6, [r1, #-1184] @ 0xfffffb60 │ │ │ │ + strbeq r6, [r1, #-2708] @ 0xfffff56c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e0950 <__cxa_atexit@plt+0xd44f8> │ │ │ │ + ldr r2, [pc, #28] @ e095c <__cxa_atexit@plt+0xd4504> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r6, [r1, #-1328] @ 0xfffffad0 │ │ │ │ + ldrbteq r7, [r5], #2800 @ 0xaf0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e09a8 <__cxa_atexit@plt+0xd4550> │ │ │ │ + ldr r7, [pc, #52] @ e09c0 <__cxa_atexit@plt+0xd4568> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ e09c4 <__cxa_atexit@plt+0xd456c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + ldr r7, [pc, #24] @ e09c8 <__cxa_atexit@plt+0xd4570> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - strbeq r6, [r1, #-160] @ 0xffffff60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0d58 <__cxa_atexit@plt+0xd4900> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e0d60 <__cxa_atexit@plt+0xd4908> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + strbeq r6, [r1, #-2536] @ 0xfffff618 │ │ │ │ + ldrbteq r7, [r5], #2748 @ 0xabc │ │ │ │ + ldrbteq r7, [r5], #2720 @ 0xaa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e0a24 <__cxa_atexit@plt+0xd45cc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e0a1c <__cxa_atexit@plt+0xd45c4> │ │ │ │ + ldr r3, [pc, #44] @ e0a2c <__cxa_atexit@plt+0xd45d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ e0a30 <__cxa_atexit@plt+0xd45d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a2c <__cxa_atexit@plt+0x3f45d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r6, [r1, #-68] @ 0xffffffbc │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + ldrbteq r7, [r5], #2652 @ 0xa5c │ │ │ │ + strbeq r6, [r1, #-868] @ 0xfffffc9c │ │ │ │ + ldrbteq r7, [r5], #2632 @ 0xa48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi e0aa0 <__cxa_atexit@plt+0xd4648> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e0a98 <__cxa_atexit@plt+0xd4640> │ │ │ │ + ldr r7, [pc, #64] @ e0aa8 <__cxa_atexit@plt+0xd4650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #60] @ e0aac <__cxa_atexit@plt+0xd4654> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ e0ab0 <__cxa_atexit@plt+0xd4658> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #40] @ e0ab4 <__cxa_atexit@plt+0xd465c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r7, [r5], #2588 @ 0xa1c │ │ │ │ + strbeq r6, [r1, #-764] @ 0xfffffd04 │ │ │ │ + strbeq r6, [r1, #-2312] @ 0xfffff6f8 │ │ │ │ + strbeq r6, [r1, #-2292] @ 0xfffff70c │ │ │ │ + ldrbteq r7, [r5], #2512 @ 0x9d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ e0ad8 <__cxa_atexit@plt+0xd4680> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 400614 <__cxa_atexit@plt+0x3f41bc> │ │ │ │ + ldrbteq r7, [r5], #2496 @ 0x9c0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #28 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi e0e10 <__cxa_atexit@plt+0xd49b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e0e18 <__cxa_atexit@plt+0xd49c0> │ │ │ │ - ldr r1, [pc, #152] @ e0e30 <__cxa_atexit@plt+0xd49d8> │ │ │ │ - ldr r2, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - and r3, r2, #3 │ │ │ │ + and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - bne e0e00 <__cxa_atexit@plt+0xd49a8> │ │ │ │ - ldr r3, [pc, #104] @ e0e34 <__cxa_atexit@plt+0xd49dc> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq e0e08 <__cxa_atexit@plt+0xd49b0> │ │ │ │ - ldr r3, [pc, #72] @ e0e38 <__cxa_atexit@plt+0xd49e0> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ + beq e0b24 <__cxa_atexit@plt+0xd46cc> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne e0b30 <__cxa_atexit@plt+0xd46d8> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #56] @ e0b44 <__cxa_atexit@plt+0xd46ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [pc, #48] @ e0b48 <__cxa_atexit@plt+0xd46f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #20] @ e0b40 <__cxa_atexit@plt+0xd46e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #4] @ e0b3c <__cxa_atexit@plt+0xd46e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq r0, [lr], #1824 @ 0x720 │ │ │ │ + ldrteq r0, [lr], #1827 @ 0x723 │ │ │ │ + ldrteq r0, [lr], #1846 @ 0x736 │ │ │ │ + ldrteq r0, [lr], #1841 @ 0x731 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0be8 <__cxa_atexit@plt+0xd4790> │ │ │ │ + ldr r3, [pc, #140] @ e0bf8 <__cxa_atexit@plt+0xd47a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq e0bac <__cxa_atexit@plt+0xd4754> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq e0bbc <__cxa_atexit@plt+0xd4764> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e0bc8 <__cxa_atexit@plt+0xd4770> │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne e0bd4 <__cxa_atexit@plt+0xd477c> │ │ │ │ + ldr r8, [pc, #96] @ e0c08 <__cxa_atexit@plt+0xd47b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b e0bdc <__cxa_atexit@plt+0xd4784> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b e0e20 <__cxa_atexit@plt+0xd49c8> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ e0e3c <__cxa_atexit@plt+0xd49e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [pc, #60] @ e0c00 <__cxa_atexit@plt+0xd47a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b e0bdc <__cxa_atexit@plt+0xd4784> │ │ │ │ + ldr r8, [pc, #44] @ e0bfc <__cxa_atexit@plt+0xd47a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b e0bdc <__cxa_atexit@plt+0xd4784> │ │ │ │ + ldr r8, [pc, #40] @ e0c04 <__cxa_atexit@plt+0xd47ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #28] @ e0c0c <__cxa_atexit@plt+0xd47b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq r7, [r5], #3636 @ 0xe34 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrteq r0, [lr], #1672 @ 0x688 │ │ │ │ + ldrteq r0, [lr], #1675 @ 0x68b │ │ │ │ + ldrteq r0, [lr], #1645 @ 0x66d │ │ │ │ + ldrteq r0, [lr], #1690 @ 0x69a │ │ │ │ + ldrbteq r7, [r5], #2264 @ 0x8d8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e0e60 <__cxa_atexit@plt+0xd4a08> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e0c40 <__cxa_atexit@plt+0xd47e8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e0c6c <__cxa_atexit@plt+0xd4814> │ │ │ │ + ldr r8, [pc, #72] @ e0c80 <__cxa_atexit@plt+0xd4828> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #52] @ e0c84 <__cxa_atexit@plt+0xd482c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [pc, #44] @ e0c88 <__cxa_atexit@plt+0xd4830> │ │ │ │ + add r8, pc, r8 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r8, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #8] @ e0c7c <__cxa_atexit@plt+0xd4824> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq r0, [lr], #1508 @ 0x5e4 │ │ │ │ + ldrteq r0, [lr], #1559 @ 0x617 │ │ │ │ + ldrteq r0, [lr], #1522 @ 0x5f2 │ │ │ │ + ldrteq r0, [lr], #1517 @ 0x5ed │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0d28 <__cxa_atexit@plt+0xd48d0> │ │ │ │ + ldr r3, [pc, #140] @ e0d38 <__cxa_atexit@plt+0xd48e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ e0e94 <__cxa_atexit@plt+0xd4a3c> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq e0cec <__cxa_atexit@plt+0xd4894> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e0cfc <__cxa_atexit@plt+0xd48a4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne e0d08 <__cxa_atexit@plt+0xd48b0> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne e0d14 <__cxa_atexit@plt+0xd48bc> │ │ │ │ + ldr r3, [pc, #96] @ e0d48 <__cxa_atexit@plt+0xd48f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0e8c <__cxa_atexit@plt+0xd4a34> │ │ │ │ - b e0ea0 <__cxa_atexit@plt+0xd4a48> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b e0d1c <__cxa_atexit@plt+0xd48c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + ldr r3, [pc, #60] @ e0d40 <__cxa_atexit@plt+0xd48e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b e0d1c <__cxa_atexit@plt+0xd48c4> │ │ │ │ + ldr r3, [pc, #44] @ e0d3c <__cxa_atexit@plt+0xd48e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b e0d1c <__cxa_atexit@plt+0xd48c4> │ │ │ │ + ldr r3, [pc, #40] @ e0d44 <__cxa_atexit@plt+0xd48ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #28] @ e0d4c <__cxa_atexit@plt+0xd48f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrteq r0, [lr], #1352 @ 0x548 │ │ │ │ + ldrteq r0, [lr], #1355 @ 0x54b │ │ │ │ + ldrteq r0, [lr], #1325 @ 0x52d │ │ │ │ + ldrteq r0, [lr], #1370 @ 0x55a │ │ │ │ + ldrbteq r7, [r5], #1948 @ 0x79c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e0f7c <__cxa_atexit@plt+0xd4b24> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - cmp r0, r7 │ │ │ │ - bge e0f40 <__cxa_atexit@plt+0xd4ae8> │ │ │ │ - ldr r2, [pc, #208] @ e0f9c <__cxa_atexit@plt+0xd4b44> │ │ │ │ - ldr lr, [pc, #208] @ e0fa0 <__cxa_atexit@plt+0xd4b48> │ │ │ │ - sub r9, r6, #6 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e0d80 <__cxa_atexit@plt+0xd4928> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e0dac <__cxa_atexit@plt+0xd4954> │ │ │ │ + ldr r8, [pc, #72] @ e0dc0 <__cxa_atexit@plt+0xd4968> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #52] @ e0dc4 <__cxa_atexit@plt+0xd496c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [pc, #196] @ e0fa4 <__cxa_atexit@plt+0xd4b4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str lr, [r1, #4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r1, #12] │ │ │ │ - ldr ip, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - mov r2, r3 │ │ │ │ - str ip, [r1, #8] │ │ │ │ - ldr sl, [r2, #4]! │ │ │ │ - mvn r1, r0 │ │ │ │ - add r8, r7, r1 │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r8, [r2] │ │ │ │ - beq e0f6c <__cxa_atexit@plt+0xd4b14> │ │ │ │ - ldr r7, [pc, #132] @ e0fa8 <__cxa_atexit@plt+0xd4b50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [pc, #44] @ e0dc8 <__cxa_atexit@plt+0xd4970> │ │ │ │ + add r8, pc, r8 │ │ │ │ + cmp r3, #3 │ │ │ │ + moveq r8, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r8, [pc, #8] @ e0dbc <__cxa_atexit@plt+0xd4964> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq r0, [lr], #1188 @ 0x4a4 │ │ │ │ + ldrteq r0, [lr], #1239 @ 0x4d7 │ │ │ │ + ldrteq r0, [lr], #1202 @ 0x4b2 │ │ │ │ + ldrteq r0, [lr], #1197 @ 0x4ad │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ e0df0 <__cxa_atexit@plt+0xd4998> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq r7, [r5], #1764 @ 0x6e4 │ │ │ │ + ldrbteq r7, [r5], #1828 @ 0x724 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e0f88 <__cxa_atexit@plt+0xd4b30> │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - b e075c <__cxa_atexit@plt+0xd4304> │ │ │ │ - ldr r7, [pc, #104] @ e0fb0 <__cxa_atexit@plt+0xd4b58> │ │ │ │ - ldr r3, [pc, #104] @ e0fb4 <__cxa_atexit@plt+0xd4b5c> │ │ │ │ - add r8, r1, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ + bhi e0eb0 <__cxa_atexit@plt+0xd4a58> │ │ │ │ + ldr r3, [pc, #168] @ e0ec0 <__cxa_atexit@plt+0xd4a68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r8] │ │ │ │ - str r2, [r6] │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #28] @ e0fac <__cxa_atexit@plt+0xd4b54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #120] @ e0ecc <__cxa_atexit@plt+0xd4a74> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #116] @ e0ed0 <__cxa_atexit@plt+0xd4a78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq r5, [r1, #-3796] @ 0xfffff12c │ │ │ │ - strbeq r5, [r1, #-3800] @ 0xfffff128 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - ldrbteq r7, [r5], #3268 @ 0xcc4 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #60] @ e100c <__cxa_atexit@plt+0xd4bb4> │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne e0e9c <__cxa_atexit@plt+0xd4a44> │ │ │ │ + ldr r7, [pc, #88] @ e0ed4 <__cxa_atexit@plt+0xd4a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e0ff8 <__cxa_atexit@plt+0xd4ba0> │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b e075c <__cxa_atexit@plt+0xd4304> │ │ │ │ - ldr r7, [pc, #16] @ e1010 <__cxa_atexit@plt+0xd4bb8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [pc, #84] @ e0ed8 <__cxa_atexit@plt+0xd4a80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ e0ec4 <__cxa_atexit@plt+0xd4a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #48] @ e0ec8 <__cxa_atexit@plt+0xd4a70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r7, [r5], #3156 @ 0xc54 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e1068 <__cxa_atexit@plt+0xd4c10> │ │ │ │ - ldr r1, [pc, #72] @ e1080 <__cxa_atexit@plt+0xd4c28> │ │ │ │ - ldr lr, [pc, #72] @ e1084 <__cxa_atexit@plt+0xd4c2c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - ldr r3, [pc, #24] @ e1088 <__cxa_atexit@plt+0xd4c30> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e10e0 <__cxa_atexit@plt+0xd4c88> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #60] @ e10f0 <__cxa_atexit@plt+0xd4c98> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e10e8 <__cxa_atexit@plt+0xd4c90> │ │ │ │ - ldr r3, [pc, #36] @ e10f4 <__cxa_atexit@plt+0xd4c9c> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [pc, #60] @ e0ee0 <__cxa_atexit@plt+0xd4a88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ e0ee4 <__cxa_atexit@plt+0xd4a8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #36] @ e0edc <__cxa_atexit@plt+0xd4a84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrbteq r7, [r5], #1604 @ 0x644 │ │ │ │ + ldrbteq r7, [r5], #1596 @ 0x63c │ │ │ │ + ldrbteq r7, [r5], #1684 @ 0x694 │ │ │ │ + ldrbteq r7, [r5], #1676 @ 0x68c │ │ │ │ + ldrbteq r7, [r5], #1684 @ 0x694 │ │ │ │ + ldrbteq r7, [r5], #1676 @ 0x68c │ │ │ │ + ldrbteq r7, [r5], #1668 @ 0x684 │ │ │ │ + ldrbteq r7, [r5], #1624 @ 0x658 │ │ │ │ + ldrbteq r7, [r5], #1616 @ 0x650 │ │ │ │ + ldrbteq r7, [r5], #1588 @ 0x634 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne e114c <__cxa_atexit@plt+0xd4cf4> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #60] @ e115c <__cxa_atexit@plt+0xd4d04> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e1154 <__cxa_atexit@plt+0xd4cfc> │ │ │ │ - ldr r3, [pc, #36] @ e1160 <__cxa_atexit@plt+0xd4d08> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ + beq e0f3c <__cxa_atexit@plt+0xd4ae4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #68] @ e0f50 <__cxa_atexit@plt+0xd4af8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e0f44 <__cxa_atexit@plt+0xd4aec> │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #52] @ e0f58 <__cxa_atexit@plt+0xd4b00> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + ldr r7, [pc, #44] @ e0f5c <__cxa_atexit@plt+0xd4b04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r2, #3 │ │ │ │ + moveq r7, r3 │ │ │ │ + b e0f44 <__cxa_atexit@plt+0xd4aec> │ │ │ │ + ldr r7, [pc, #16] @ e0f54 <__cxa_atexit@plt+0xd4afc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + ldrbteq r7, [r5], #1480 @ 0x5c8 │ │ │ │ + ldrbteq r7, [r5], #1444 @ 0x5a4 │ │ │ │ + ldrbteq r7, [r5], #1516 @ 0x5ec │ │ │ │ + ldrbteq r7, [r5], #1484 @ 0x5cc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e11c8 <__cxa_atexit@plt+0xd4d70> │ │ │ │ - ldr r7, [pc, #84] @ e11d8 <__cxa_atexit@plt+0xd4d80> │ │ │ │ - mov r2, r5 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + bhi e0ff4 <__cxa_atexit@plt+0xd4b9c> │ │ │ │ + ldr r7, [pc, #164] @ e1024 <__cxa_atexit@plt+0xd4bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str sl, [r2, #-4]! │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e11bc <__cxa_atexit@plt+0xd4d64> │ │ │ │ - ldr r3, [pc, #48] @ e11dc <__cxa_atexit@plt+0xd4d84> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - b e0d70 <__cxa_atexit@plt+0xd4918> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq e0fd8 <__cxa_atexit@plt+0xd4b80> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1004 <__cxa_atexit@plt+0xd4bac> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ e1028 <__cxa_atexit@plt+0xd4bd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e0fe8 <__cxa_atexit@plt+0xd4b90> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e1014 <__cxa_atexit@plt+0xd4bbc> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ e102c <__cxa_atexit@plt+0xd4bd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e11e0 <__cxa_atexit@plt+0xd4d88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ e1030 <__cxa_atexit@plt+0xd4bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldrbteq r7, [r5], #2704 @ 0xa90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e0f9c <__cxa_atexit@plt+0xd4b44> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e0fbc <__cxa_atexit@plt+0xd4b64> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + strbeq r5, [r1, #-3500] @ 0xfffff254 │ │ │ │ + ldrbteq r7, [r5], #1372 @ 0x55c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ e120c <__cxa_atexit@plt+0xd4db4> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b e0d70 <__cxa_atexit@plt+0xd4918> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1098 <__cxa_atexit@plt+0xd4c40> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ e10b8 <__cxa_atexit@plt+0xd4c60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e1090 <__cxa_atexit@plt+0xd4c38> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e10a8 <__cxa_atexit@plt+0xd4c50> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ e10bc <__cxa_atexit@plt+0xd4c64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e1054 <__cxa_atexit@plt+0xd4bfc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1074 <__cxa_atexit@plt+0xd4c1c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strbeq r5, [r1, #-3316] @ 0xfffff30c │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ e122c <__cxa_atexit@plt+0xd4dd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e10f8 <__cxa_atexit@plt+0xd4ca0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ e1108 <__cxa_atexit@plt+0xd4cb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1, #-3060] @ 0xfffff40c │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e10dc <__cxa_atexit@plt+0xd4c84> │ │ │ │ + strbeq r5, [r1, #-3212] @ 0xfffff374 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e1294 <__cxa_atexit@plt+0xd4e3c> │ │ │ │ - ldr r7, [pc, #84] @ e12a4 <__cxa_atexit@plt+0xd4e4c> │ │ │ │ - mov r2, r5 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str sl, [r2, #-4]! │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e1288 <__cxa_atexit@plt+0xd4e30> │ │ │ │ - ldr r3, [pc, #48] @ e12a8 <__cxa_atexit@plt+0xd4e50> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - b e0d70 <__cxa_atexit@plt+0xd4918> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e12ac <__cxa_atexit@plt+0xd4e54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi e11b0 <__cxa_atexit@plt+0xd4d58> │ │ │ │ + ldr r7, [pc, #180] @ e11e0 <__cxa_atexit@plt+0xd4d88> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq e1184 <__cxa_atexit@plt+0xd4d2c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e11c0 <__cxa_atexit@plt+0xd4d68> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ e11e4 <__cxa_atexit@plt+0xd4d8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e1194 <__cxa_atexit@plt+0xd4d3c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e11d0 <__cxa_atexit@plt+0xd4d78> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne e11a0 <__cxa_atexit@plt+0xd4d48> │ │ │ │ + ldr r7, [pc, #108] @ e11e8 <__cxa_atexit@plt+0xd4d90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldrbteq r7, [r5], #2500 @ 0x9c4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e12e4 <__cxa_atexit@plt+0xd4e8c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e12ec <__cxa_atexit@plt+0xd4e94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1, #-2748] @ 0xfffff544 │ │ │ │ - ldrbteq r7, [r5], #2320 @ 0x910 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e13bc <__cxa_atexit@plt+0xd4f64> │ │ │ │ - ldr r3, [pc, #220] @ e13f0 <__cxa_atexit@plt+0xd4f98> │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - ands r3, r9, #3 │ │ │ │ - str r8, [r2, #4] │ │ │ │ - beq e1398 <__cxa_atexit@plt+0xd4f40> │ │ │ │ - cmp r3, #2 │ │ │ │ - str r9, [r2] │ │ │ │ - bne e13a8 <__cxa_atexit@plt+0xd4f50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e13cc <__cxa_atexit@plt+0xd4f74> │ │ │ │ - ldr lr, [pc, #180] @ e1400 <__cxa_atexit@plt+0xd4fa8> │ │ │ │ - ldr r1, [pc, #180] @ e1404 <__cxa_atexit@plt+0xd4fac> │ │ │ │ - ldr r0, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r5, [pc, #140] @ e1408 <__cxa_atexit@plt+0xd4fb0> │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ e13fc <__cxa_atexit@plt+0xd4fa4> │ │ │ │ + ldr r7, [pc, #72] @ e11f0 <__cxa_atexit@plt+0xd4d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ e13f8 <__cxa_atexit@plt+0xd4fa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ e11ec <__cxa_atexit@plt+0xd4d94> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ e13f4 <__cxa_atexit@plt+0xd4f9c> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - ldrbteq r7, [r5], #2212 @ 0x8a4 │ │ │ │ - strbeq r5, [r1, #-2684] @ 0xfffff584 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - strbeq r5, [r1, #-2740] @ 0xfffff54c │ │ │ │ - ldrbteq r7, [r5], #2040 @ 0x7f8 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e1148 <__cxa_atexit@plt+0xd4cf0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1168 <__cxa_atexit@plt+0xd4d10> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strbeq r5, [r1, #-3064] @ 0xfffff408 │ │ │ │ + ldrbteq r7, [r5], #932 @ 0x3a4 │ │ │ │ + strbeq r5, [r1, #-3024] @ 0xfffff430 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne e147c <__cxa_atexit@plt+0xd5024> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e1494 <__cxa_atexit@plt+0xd503c> │ │ │ │ - ldr r3, [pc, #112] @ e14b4 <__cxa_atexit@plt+0xd505c> │ │ │ │ - ldr lr, [pc, #112] @ e14b8 <__cxa_atexit@plt+0xd5060> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #72] @ e14bc <__cxa_atexit@plt+0xd5064> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #44] @ e14b0 <__cxa_atexit@plt+0xd5058> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1268 <__cxa_atexit@plt+0xd4e10> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ e1288 <__cxa_atexit@plt+0xd4e30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e1250 <__cxa_atexit@plt+0xd4df8> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1278 <__cxa_atexit@plt+0xd4e20> │ │ │ │ + sub r7, r2, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne e1258 <__cxa_atexit@plt+0xd4e00> │ │ │ │ + ldr r7, [pc, #68] @ e128c <__cxa_atexit@plt+0xd4e34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e14ac <__cxa_atexit@plt+0xd5054> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [r1, #-2468] @ 0xfffff65c │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strbeq r5, [r1, #-2500] @ 0xfffff63c │ │ │ │ - ldrbteq r7, [r5], #1860 @ 0x744 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e1520 <__cxa_atexit@plt+0xd50c8> │ │ │ │ - ldr r3, [pc, #80] @ e1538 <__cxa_atexit@plt+0xd50e0> │ │ │ │ - ldr lr, [pc, #80] @ e153c <__cxa_atexit@plt+0xd50e4> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #40] @ e1540 <__cxa_atexit@plt+0xd50e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r3, [pc, #28] @ e1544 <__cxa_atexit@plt+0xd50ec> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r5, [r1, #-2336] @ 0xfffff6e0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldrbteq r7, [r5], #1724 @ 0x6bc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e1568 <__cxa_atexit@plt+0xd5110> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r7, [r5], #1688 @ 0x698 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ e1598 <__cxa_atexit@plt+0xd5140> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e1590 <__cxa_atexit@plt+0xd5138> │ │ │ │ - b e15a8 <__cxa_atexit@plt+0xd5150> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r7, [r5], #1640 @ 0x668 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e15e4 <__cxa_atexit@plt+0xd518c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e1684 <__cxa_atexit@plt+0xd522c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [pc, #236] @ e16c4 <__cxa_atexit@plt+0xd526c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #192] @ e16ac <__cxa_atexit@plt+0xd5254> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq e165c <__cxa_atexit@plt+0xd5204> │ │ │ │ - cmp r6, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne e166c <__cxa_atexit@plt+0xd5214> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e1690 <__cxa_atexit@plt+0xd5238> │ │ │ │ - ldr lr, [pc, #148] @ e16b8 <__cxa_atexit@plt+0xd5260> │ │ │ │ - ldr r2, [pc, #148] @ e16bc <__cxa_atexit@plt+0xd5264> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - ldr r3, [pc, #108] @ e16c0 <__cxa_atexit@plt+0xd5268> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ e16b4 <__cxa_atexit@plt+0xd525c> │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r7, [pc, #48] @ e1290 <__cxa_atexit@plt+0xd4e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r5, [pc, #24] @ e16b0 <__cxa_atexit@plt+0xd5258> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - strbeq r5, [r1, #-1972] @ 0xfffff84c │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - strbeq r5, [r1, #-2020] @ 0xfffff81c │ │ │ │ - strbeq r5, [r1, #-2104] @ 0xfffff7c8 │ │ │ │ - ldrbteq r7, [r5], #1340 @ 0x53c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne e1738 <__cxa_atexit@plt+0xd52e0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e1750 <__cxa_atexit@plt+0xd52f8> │ │ │ │ - ldr r3, [pc, #112] @ e1770 <__cxa_atexit@plt+0xd5318> │ │ │ │ - ldr lr, [pc, #112] @ e1774 <__cxa_atexit@plt+0xd531c> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #72] @ e1778 <__cxa_atexit@plt+0xd5320> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #44] @ e176c <__cxa_atexit@plt+0xd5314> │ │ │ │ - mov r6, r8 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e1214 <__cxa_atexit@plt+0xd4dbc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1234 <__cxa_atexit@plt+0xd4ddc> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq r5, [r1, #-2860] @ 0xfffff4d4 │ │ │ │ + strbeq r5, [r1, #-2840] @ 0xfffff4e8 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e12d4 <__cxa_atexit@plt+0xd4e7c> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ e12e4 <__cxa_atexit@plt+0xd4e8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ e12e8 <__cxa_atexit@plt+0xd4e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e1768 <__cxa_atexit@plt+0xd5310> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - strbeq r5, [r1, #-1768] @ 0xfffff918 │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - strbeq r5, [r1, #-1800] @ 0xfffff8f8 │ │ │ │ - ldrbteq r7, [r5], #1252 @ 0x4e4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b e1300 <__cxa_atexit@plt+0xd4ea8> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e17ec <__cxa_atexit@plt+0xd5394> │ │ │ │ - ldr r1, [pc, #72] @ e17f4 <__cxa_atexit@plt+0xd539c> │ │ │ │ - ldr r2, [pc, #72] @ e17f8 <__cxa_atexit@plt+0xd53a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq e17dc <__cxa_atexit@plt+0xd5384> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - mov r7, r2 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r5, [r1, #-1500] @ 0xfffffa24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldrbteq r7, [r5], #1004 @ 0x3ec │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b e12b0 <__cxa_atexit@plt+0xd4e58> │ │ │ │ + strbeq r5, [r1, #-2748] @ 0xfffff544 │ │ │ │ + strbeq r5, [r1, #-2744] @ 0xfffff548 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e18ac <__cxa_atexit@plt+0xd5454> │ │ │ │ - mov r1, r5 │ │ │ │ - and r2, r8, #3 │ │ │ │ - str r8, [r1, #-4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e1898 <__cxa_atexit@plt+0xd5440> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc e18bc <__cxa_atexit@plt+0xd5464> │ │ │ │ - ldr lr, [pc, #144] @ e18ec <__cxa_atexit@plt+0xd5494> │ │ │ │ - ldr r9, [pc, #144] @ e18f0 <__cxa_atexit@plt+0xd5498> │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #112] @ e18f4 <__cxa_atexit@plt+0xd549c> │ │ │ │ - mov r8, r6 │ │ │ │ + bhi e1364 <__cxa_atexit@plt+0xd4f0c> │ │ │ │ + ldr r7, [pc, #152] @ e13a4 <__cxa_atexit@plt+0xd4f4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq e1354 <__cxa_atexit@plt+0xd4efc> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq e1374 <__cxa_atexit@plt+0xd4f1c> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e1384 <__cxa_atexit@plt+0xd4f2c> │ │ │ │ + ldr r3, [pc, #112] @ e13b0 <__cxa_atexit@plt+0xd4f58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #72] @ e18e8 <__cxa_atexit@plt+0xd5490> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ e18e4 <__cxa_atexit@plt+0xd548c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #64] @ e13ac <__cxa_atexit@plt+0xd4f54> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e18e0 <__cxa_atexit@plt+0xd5488> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1324 <__cxa_atexit@plt+0xd4ecc> │ │ │ │ + ldr r6, [pc, #28] @ e13a8 <__cxa_atexit@plt+0xd4f50> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq r7, [r5], #964 @ 0x3c4 │ │ │ │ - strbeq r5, [r1, #-1420] @ 0xfffffa74 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - strbeq r5, [r1, #-1452] @ 0xfffffa54 │ │ │ │ - ldrbteq r7, [r5], #780 @ 0x30c │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrbteq r7, [r5], #516 @ 0x204 │ │ │ │ + strbeq r5, [r1, #-2824] @ 0xfffff4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e1950 <__cxa_atexit@plt+0xd54f8> │ │ │ │ - ldr r3, [pc, #72] @ e1968 <__cxa_atexit@plt+0xd5510> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [pc, #64] @ e196c <__cxa_atexit@plt+0xd5514> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #40] @ e1970 <__cxa_atexit@plt+0xd5518> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r3, [pc, #28] @ e1974 <__cxa_atexit@plt+0xd551c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq r5, [r1, #-1264] @ 0xfffffb10 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrbteq r7, [r5], #652 @ 0x28c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e1998 <__cxa_atexit@plt+0xd5540> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r7, [r5], #616 @ 0x268 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ e19c8 <__cxa_atexit@plt+0xd5570> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e19c0 <__cxa_atexit@plt+0xd5568> │ │ │ │ - b e19d8 <__cxa_atexit@plt+0xd5580> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r7, [r5], #568 @ 0x238 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e1a14 <__cxa_atexit@plt+0xd55bc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e1aac <__cxa_atexit@plt+0xd5654> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #228] @ e1aec <__cxa_atexit@plt+0xd5694> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #184] @ e1ad4 <__cxa_atexit@plt+0xd567c> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq e1a84 <__cxa_atexit@plt+0xd562c> │ │ │ │ - cmp r6, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne e1a94 <__cxa_atexit@plt+0xd563c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e13fc <__cxa_atexit@plt+0xd4fa4> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e1ab8 <__cxa_atexit@plt+0xd5660> │ │ │ │ - ldr r3, [pc, #140] @ e1ae0 <__cxa_atexit@plt+0xd5688> │ │ │ │ - ldr r2, [pc, #140] @ e1ae4 <__cxa_atexit@plt+0xd568c> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - ldr r3, [pc, #108] @ e1ae8 <__cxa_atexit@plt+0xd5690> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ e1adc <__cxa_atexit@plt+0xd5684> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e140c <__cxa_atexit@plt+0xd4fb4> │ │ │ │ + ldr r2, [pc, #68] @ e142c <__cxa_atexit@plt+0xd4fd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r5, [pc, #24] @ e1ad8 <__cxa_atexit@plt+0xd5680> │ │ │ │ - mov r2, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e13cc <__cxa_atexit@plt+0xd4f74> │ │ │ │ + ldr r6, [pc, #20] @ e1428 <__cxa_atexit@plt+0xd4fd0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - strbeq r5, [r1, #-908] @ 0xfffffc74 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - strbeq r5, [r1, #-956] @ 0xfffffc44 │ │ │ │ - strbeq r5, [r1, #-1032] @ 0xfffffbf8 │ │ │ │ - ldrbteq r7, [r5], #276 @ 0x114 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + strbeq r5, [r1, #-2656] @ 0xfffff5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bne e1b58 <__cxa_atexit@plt+0xd5700> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e1b70 <__cxa_atexit@plt+0xd5718> │ │ │ │ - ldr r3, [pc, #104] @ e1b90 <__cxa_atexit@plt+0xd5738> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [pc, #96] @ e1b94 <__cxa_atexit@plt+0xd573c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #72] @ e1b98 <__cxa_atexit@plt+0xd5740> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #44] @ e1b8c <__cxa_atexit@plt+0xd5734> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e1468 <__cxa_atexit@plt+0xd5010> │ │ │ │ + ldr r2, [pc, #40] @ e1480 <__cxa_atexit@plt+0xd5028> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e1b88 <__cxa_atexit@plt+0xd5730> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ e1484 <__cxa_atexit@plt+0xd502c> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - strbeq r5, [r1, #-712] @ 0xfffffd38 │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - strbeq r5, [r1, #-744] @ 0xfffffd18 │ │ │ │ - ldrbteq r7, [r5], #132 @ 0x84 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e1be4 <__cxa_atexit@plt+0xd578c> │ │ │ │ - ldr r2, [pc, #48] @ e1bf0 <__cxa_atexit@plt+0xd5798> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ e1bf4 <__cxa_atexit@plt+0xd579c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ e1bf8 <__cxa_atexit@plt+0xd57a0> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + strbeq r5, [r1, #-2544] @ 0xfffff610 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e151c <__cxa_atexit@plt+0xd50c4> │ │ │ │ + ldr r7, [pc, #164] @ e154c <__cxa_atexit@plt+0xd50f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq e1500 <__cxa_atexit@plt+0xd50a8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e152c <__cxa_atexit@plt+0xd50d4> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ e1550 <__cxa_atexit@plt+0xd50f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e1510 <__cxa_atexit@plt+0xd50b8> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e153c <__cxa_atexit@plt+0xd50e4> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ e1554 <__cxa_atexit@plt+0xd50fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1, #-464] @ 0xfffffe30 │ │ │ │ - strbeq r5, [r1, #-2044] @ 0xfffff804 │ │ │ │ - strbeq r5, [r1, #-1540] @ 0xfffff9fc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e1c78 <__cxa_atexit@plt+0xd5820> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ e1c90 <__cxa_atexit@plt+0xd5838> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1c84 <__cxa_atexit@plt+0xd582c> │ │ │ │ - ldr r2, [pc, #88] @ e1c94 <__cxa_atexit@plt+0xd583c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq e1c68 <__cxa_atexit@plt+0xd5810> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b e1f14 <__cxa_atexit@plt+0xd5abc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - strbeq r5, [r1, #-364] @ 0xfffffe94 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e1d14 <__cxa_atexit@plt+0xd58bc> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ e1d2c <__cxa_atexit@plt+0xd58d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1d20 <__cxa_atexit@plt+0xd58c8> │ │ │ │ - ldr lr, [pc, #88] @ e1d30 <__cxa_atexit@plt+0xd58d8> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - tst r8, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - beq e1d04 <__cxa_atexit@plt+0xd58ac> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b e1ddc <__cxa_atexit@plt+0xd5984> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #52] @ e1558 <__cxa_atexit@plt+0xd5100> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r1, #-208] @ 0xffffff30 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1d64 <__cxa_atexit@plt+0xd590c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e1d6c <__cxa_atexit@plt+0xd5914> │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e14c4 <__cxa_atexit@plt+0xd506c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e14e4 <__cxa_atexit@plt+0xd508c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + strbeq r5, [r1, #-2180] @ 0xfffff77c │ │ │ │ + ldrbteq r7, [r5], #80 @ 0x50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e15c0 <__cxa_atexit@plt+0xd5168> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ e15e0 <__cxa_atexit@plt+0xd5188> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e15b8 <__cxa_atexit@plt+0xd5160> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e15d0 <__cxa_atexit@plt+0xd5178> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ e15e4 <__cxa_atexit@plt+0xd518c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a68 <__cxa_atexit@plt+0x3f4610> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq r5, [r1, #-56] @ 0xffffffc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e1dc4 <__cxa_atexit@plt+0xd596c> │ │ │ │ - ldr lr, [pc, #60] @ e1dd0 <__cxa_atexit@plt+0xd5978> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - tst r8, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r0, r1, r2, r7} │ │ │ │ - beq e1db8 <__cxa_atexit@plt+0xd5960> │ │ │ │ - mov r7, r8 │ │ │ │ - b e1ddc <__cxa_atexit@plt+0xd5984> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e157c <__cxa_atexit@plt+0xd5124> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e159c <__cxa_atexit@plt+0xd5144> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strbeq r5, [r1, #-1996] @ 0xfffff834 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e1e74 <__cxa_atexit@plt+0xd5a1c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e1e88 <__cxa_atexit@plt+0xd5a30> │ │ │ │ - ldr r2, [pc, #152] @ e1e98 <__cxa_atexit@plt+0xd5a40> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r9, [pc, #128] @ e1e9c <__cxa_atexit@plt+0xd5a44> │ │ │ │ - mov lr, r6 │ │ │ │ - sub r7, r3, #19 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [pc, #104] @ e1ea0 <__cxa_atexit@plt+0xd5a48> │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [lr, #16]! │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #72] @ e1ea4 <__cxa_atexit@plt+0xd5a4c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1620 <__cxa_atexit@plt+0xd51c8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ e1630 <__cxa_atexit@plt+0xd51d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - strbeq r4, [r1, #-4016] @ 0xfffff050 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - strbeq r4, [r1, #-3920] @ 0xfffff0b0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1604 <__cxa_atexit@plt+0xd51ac> │ │ │ │ + strbeq r5, [r1, #-1892] @ 0xfffff89c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e1efc <__cxa_atexit@plt+0xd5aa4> │ │ │ │ - ldr r2, [pc, #60] @ e1f08 <__cxa_atexit@plt+0xd5ab0> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi e1678 <__cxa_atexit@plt+0xd5220> │ │ │ │ + ldr r7, [pc, #52] @ e168c <__cxa_atexit@plt+0xd5234> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - beq e1ef0 <__cxa_atexit@plt+0xd5a98> │ │ │ │ + beq e166c <__cxa_atexit@plt+0xd5214> │ │ │ │ mov r7, r8 │ │ │ │ - b e1f14 <__cxa_atexit@plt+0xd5abc> │ │ │ │ + b e169c <__cxa_atexit@plt+0xd5244> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e1690 <__cxa_atexit@plt+0xd5238> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r6, [r5], #3832 @ 0xef8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e1fa8 <__cxa_atexit@plt+0xd5b50> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e1fd0 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r2, [pc, #172] @ e1fe8 <__cxa_atexit@plt+0xd5b90> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #164] @ e1fec <__cxa_atexit@plt+0xd5b94> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e16f8 <__cxa_atexit@plt+0xd52a0> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #136] @ e1744 <__cxa_atexit@plt+0xd52ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - add lr, r3, #20 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - bhi e1fdc <__cxa_atexit@plt+0xd5b84> │ │ │ │ - ldr lr, [pc, #108] @ e1ff0 <__cxa_atexit@plt+0xd5b98> │ │ │ │ - ldmdb r6, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r3, r7} │ │ │ │ - beq e1fc0 <__cxa_atexit@plt+0xd5b68> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b e1ddc <__cxa_atexit@plt+0xd5984> │ │ │ │ - ldr r7, [pc, #68] @ e1ff4 <__cxa_atexit@plt+0xd5b9c> │ │ │ │ - mov r6, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e16f0 <__cxa_atexit@plt+0xd5298> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1708 <__cxa_atexit@plt+0xd52b0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge e171c <__cxa_atexit@plt+0xd52c4> │ │ │ │ + ldr r7, [pc, #104] @ e174c <__cxa_atexit@plt+0xd52f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - strbeq r4, [r1, #-3588] @ 0xfffff1fc │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e207c <__cxa_atexit@plt+0xd5c24> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e2084 <__cxa_atexit@plt+0xd5c2c> │ │ │ │ - ldr r0, [pc, #116] @ e20a4 <__cxa_atexit@plt+0xd5c4c> │ │ │ │ - ldr ip, [pc, #116] @ e20a8 <__cxa_atexit@plt+0xd5c50> │ │ │ │ - ldr r9, [pc, #116] @ e20ac <__cxa_atexit@plt+0xd5c54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1, #4]! │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - str r1, [r1, #20] │ │ │ │ - ldr r0, [pc, #80] @ e20b0 <__cxa_atexit@plt+0xd5c58> │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #64] @ e20b4 <__cxa_atexit@plt+0xd5c5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r1 │ │ │ │ - b e208c <__cxa_atexit@plt+0xd5c34> │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ e20a0 <__cxa_atexit@plt+0xd5c48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r6, [r5], #3048 @ 0xbe8 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - strbeq r4, [r1, #-3844] @ 0xfffff0fc │ │ │ │ - strbeq r5, [r1, #-360] @ 0xfffffe98 │ │ │ │ - ldrbteq r6, [r5], #3004 @ 0xbbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [pc, #96] @ e2130 <__cxa_atexit@plt+0xd5cd8> │ │ │ │ - mov r3, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e2124 <__cxa_atexit@plt+0xd5ccc> │ │ │ │ - ldr r3, [pc, #64] @ e2134 <__cxa_atexit@plt+0xd5cdc> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r2, #-12] │ │ │ │ - str r1, [r2, #-8] │ │ │ │ - stmda r2, {r0, r7} │ │ │ │ - beq e2118 <__cxa_atexit@plt+0xd5cc0> │ │ │ │ - mov r7, r8 │ │ │ │ - b e1f14 <__cxa_atexit@plt+0xd5abc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e16b4 <__cxa_atexit@plt+0xd525c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt e16dc <__cxa_atexit@plt+0xd5284> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne e1734 <__cxa_atexit@plt+0xd52dc> │ │ │ │ + ldr r7, [pc, #28] @ e1748 <__cxa_atexit@plt+0xd52f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #20] @ e1750 <__cxa_atexit@plt+0xd52f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - ldrbteq r6, [r5], #2876 @ 0xb3c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - add r3, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e21d8 <__cxa_atexit@plt+0xd5d80> │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r2, [r5] │ │ │ │ - bne e21c0 <__cxa_atexit@plt+0xd5d68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e21f0 <__cxa_atexit@plt+0xd5d98> │ │ │ │ - ldr lr, [pc, #156] @ e221c <__cxa_atexit@plt+0xd5dc4> │ │ │ │ - ldr r8, [pc, #156] @ e2220 <__cxa_atexit@plt+0xd5dc8> │ │ │ │ - ldr r0, [r2, #6] │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #124] @ e2224 <__cxa_atexit@plt+0xd5dcc> │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #80] @ e2218 <__cxa_atexit@plt+0xd5dc0> │ │ │ │ - mov r5, r3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strbeq r5, [r1, #-3172] @ 0xfffff39c │ │ │ │ + strbeq r5, [r1, #-2812] @ 0xfffff504 │ │ │ │ + strbeq r5, [r1, #-2728] @ 0xfffff558 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e178c <__cxa_atexit@plt+0xd5334> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge e17a0 <__cxa_atexit@plt+0xd5348> │ │ │ │ + ldr r7, [pc, #76] @ e17cc <__cxa_atexit@plt+0xd5374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r3] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ e2214 <__cxa_atexit@plt+0xd5dbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt e1778 <__cxa_atexit@plt+0xd5320> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne e17b8 <__cxa_atexit@plt+0xd5360> │ │ │ │ + ldr r7, [pc, #24] @ e17c8 <__cxa_atexit@plt+0xd5370> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e2210 <__cxa_atexit@plt+0xd5db8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff700 │ │ │ │ - ldrbteq r6, [r5], #2708 @ 0xa94 │ │ │ │ - strbeq r4, [r1, #-3168] @ 0xfffff3a0 │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - strbeq r4, [r1, #-3208] @ 0xfffff378 │ │ │ │ - ldrbteq r6, [r5], #2640 @ 0xa50 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #16] @ e17d0 <__cxa_atexit@plt+0xd5378> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + strbeq r5, [r1, #-3040] @ 0xfffff420 │ │ │ │ + strbeq r5, [r1, #-2656] @ 0xfffff5a0 │ │ │ │ + strbeq r5, [r1, #-2596] @ 0xfffff5dc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e22b0 <__cxa_atexit@plt+0xd5e58> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e22b8 <__cxa_atexit@plt+0xd5e60> │ │ │ │ - ldr r0, [pc, #116] @ e22d8 <__cxa_atexit@plt+0xd5e80> │ │ │ │ - ldr ip, [pc, #116] @ e22dc <__cxa_atexit@plt+0xd5e84> │ │ │ │ - ldr r9, [pc, #116] @ e22e0 <__cxa_atexit@plt+0xd5e88> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1, #4]! │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - str r1, [r1, #20] │ │ │ │ - ldr r0, [pc, #80] @ e22e4 <__cxa_atexit@plt+0xd5e8c> │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #64] @ e22e8 <__cxa_atexit@plt+0xd5e90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r1 │ │ │ │ - b e22c0 <__cxa_atexit@plt+0xd5e68> │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ e22d4 <__cxa_atexit@plt+0xd5e7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e1878 <__cxa_atexit@plt+0xd5420> │ │ │ │ + ldr r7, [pc, #180] @ e18a8 <__cxa_atexit@plt+0xd5450> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq e184c <__cxa_atexit@plt+0xd53f4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1888 <__cxa_atexit@plt+0xd5430> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ e18ac <__cxa_atexit@plt+0xd5454> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e185c <__cxa_atexit@plt+0xd5404> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e1898 <__cxa_atexit@plt+0xd5440> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge e1868 <__cxa_atexit@plt+0xd5410> │ │ │ │ + ldr r7, [pc, #108] @ e18b0 <__cxa_atexit@plt+0xd5458> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r6, [r5], #2484 @ 0x9b4 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0xfffff934 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - strbeq r4, [r1, #-3280] @ 0xfffff330 │ │ │ │ - strbeq r4, [r1, #-3892] @ 0xfffff0cc │ │ │ │ - ldrbteq r6, [r5], #2356 @ 0x934 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e2334 <__cxa_atexit@plt+0xd5edc> │ │ │ │ - ldr r2, [pc, #48] @ e2340 <__cxa_atexit@plt+0xd5ee8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ e2344 <__cxa_atexit@plt+0xd5eec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ e2348 <__cxa_atexit@plt+0xd5ef0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1, #-2688] @ 0xfffff580 │ │ │ │ - strbeq r5, [r1, #-172] @ 0xffffff54 │ │ │ │ - strbeq r4, [r1, #-3764] @ 0xfffff14c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2380 <__cxa_atexit@plt+0xd5f28> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e2388 <__cxa_atexit@plt+0xd5f30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e25f8 <__cxa_atexit@plt+0xd61a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1, #-2592] @ 0xfffff5e0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e23c0 <__cxa_atexit@plt+0xd5f68> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e23c8 <__cxa_atexit@plt+0xd5f70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e2440 <__cxa_atexit@plt+0xd5fe8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #72] @ e18b8 <__cxa_atexit@plt+0xd5460> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r1, #-2528] @ 0xfffff620 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e240c <__cxa_atexit@plt+0xd5fb4> │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldr r2, [pc, #40] @ e2414 <__cxa_atexit@plt+0xd5fbc> │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #36] @ e2418 <__cxa_atexit@plt+0xd5fc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a68 <__cxa_atexit@plt+0x3f4610> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #52] @ e18b4 <__cxa_atexit@plt+0xd545c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r4, [r1, #-2456] @ 0xfffff668 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e1810 <__cxa_atexit@plt+0xd53b8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1830 <__cxa_atexit@plt+0xd53d8> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strbeq r5, [r1, #-1328] @ 0xfffffad0 │ │ │ │ + ldrbteq r6, [r5], #3324 @ 0xcfc │ │ │ │ + strbeq r5, [r1, #-1288] @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2504 <__cxa_atexit@plt+0xd60ac> │ │ │ │ - ldr r0, [pc, #208] @ e2524 <__cxa_atexit@plt+0xd60cc> │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ands r0, r8, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ - beq e24e8 <__cxa_atexit@plt+0xd6090> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne e24f8 <__cxa_atexit@plt+0xd60a0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc e250c <__cxa_atexit@plt+0xd60b4> │ │ │ │ - ldr r9, [pc, #148] @ e2528 <__cxa_atexit@plt+0xd60d0> │ │ │ │ - ldr ip, [pc, #148] @ e252c <__cxa_atexit@plt+0xd60d4> │ │ │ │ - ldr sl, [pc, #148] @ e2530 <__cxa_atexit@plt+0xd60d8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r8, #2] │ │ │ │ - ldr r8, [r8, #6] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r3 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1930 <__cxa_atexit@plt+0xd54d8> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ e1950 <__cxa_atexit@plt+0xd54f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e1918 <__cxa_atexit@plt+0xd54c0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1940 <__cxa_atexit@plt+0xd54e8> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge e1920 <__cxa_atexit@plt+0xd54c8> │ │ │ │ + ldr r7, [pc, #68] @ e1954 <__cxa_atexit@plt+0xd54fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #48] @ e1958 <__cxa_atexit@plt+0xd5500> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - strbeq r4, [r1, #-2312] @ 0xfffff6f8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e18dc <__cxa_atexit@plt+0xd5484> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e18fc <__cxa_atexit@plt+0xd54a4> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq r5, [r1, #-1124] @ 0xfffffb9c │ │ │ │ + strbeq r5, [r1, #-1104] @ 0xfffffbb0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e25bc <__cxa_atexit@plt+0xd6164> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e199c <__cxa_atexit@plt+0xd5544> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ e19ac <__cxa_atexit@plt+0xd5554> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ e19b0 <__cxa_atexit@plt+0xd5558> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b e1978 <__cxa_atexit@plt+0xd5520> │ │ │ │ + strbeq r5, [r1, #-1012] @ 0xfffffc0c │ │ │ │ + strbeq r5, [r1, #-1008] @ 0xfffffc10 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e1a50 <__cxa_atexit@plt+0xd55f8> │ │ │ │ + ldr r3, [pc, #172] @ e1a80 <__cxa_atexit@plt+0xd5628> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq e1a34 <__cxa_atexit@plt+0xd55dc> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e1a60 <__cxa_atexit@plt+0xd5608> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ e1a84 <__cxa_atexit@plt+0xd562c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e1a44 <__cxa_atexit@plt+0xd55ec> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e1a70 <__cxa_atexit@plt+0xd5618> │ │ │ │ + sub r3, r1, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc e25d0 <__cxa_atexit@plt+0xd6178> │ │ │ │ - ldr r2, [pc, #128] @ e25e0 <__cxa_atexit@plt+0xd6188> │ │ │ │ - ldr lr, [pc, #128] @ e25e4 <__cxa_atexit@plt+0xd618c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r8, [pc, #104] @ e25e8 <__cxa_atexit@plt+0xd6190> │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - strbeq r4, [r1, #-2084] @ 0xfffff7dc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e269c <__cxa_atexit@plt+0xd6244> │ │ │ │ - ldr r1, [pc, #176] @ e26bc <__cxa_atexit@plt+0xd6264> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - stmdb r5, {r0, r3, r7} │ │ │ │ - beq e2678 <__cxa_atexit@plt+0xd6220> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e2688 <__cxa_atexit@plt+0xd6230> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #32 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc e26a4 <__cxa_atexit@plt+0xd624c> │ │ │ │ - ldr lr, [pc, #128] @ e26c4 <__cxa_atexit@plt+0xd626c> │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r8, [pc, #120] @ e26c8 <__cxa_atexit@plt+0xd6270> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8, r9} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - b e2440 <__cxa_atexit@plt+0xd5fe8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ e26c0 <__cxa_atexit@plt+0xd6268> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e1a88 <__cxa_atexit@plt+0xd5630> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b e19f8 <__cxa_atexit@plt+0xd55a0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e1a20 <__cxa_atexit@plt+0xd55c8> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strbeq r4, [r1, #-1832] @ 0xfffff8d8 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + ldrbteq r6, [r5], #2856 @ 0xb28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e2738 <__cxa_atexit@plt+0xd62e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e274c <__cxa_atexit@plt+0xd62f4> │ │ │ │ - ldr r2, [pc, #104] @ e2760 <__cxa_atexit@plt+0xd6308> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #96] @ e2764 <__cxa_atexit@plt+0xd630c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1af8 <__cxa_atexit@plt+0xd56a0> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ e1b18 <__cxa_atexit@plt+0xd56c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e1aec <__cxa_atexit@plt+0xd5694> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e1b08 <__cxa_atexit@plt+0xd56b0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #8] │ │ │ │ + ldrlt r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e1aac <__cxa_atexit@plt+0xd5654> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1ad8 <__cxa_atexit@plt+0xd5680> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq e1b54 <__cxa_atexit@plt+0xd56fc> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ add r5, r5, #16 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b e2440 <__cxa_atexit@plt+0xd5fe8> │ │ │ │ - ldr r7, [pc, #28] @ e275c <__cxa_atexit@plt+0xd6304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r4, [r1, #-1656] @ 0xfffff988 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1b3c <__cxa_atexit@plt+0xd56e4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e2798 <__cxa_atexit@plt+0xd6340> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e27a0 <__cxa_atexit@plt+0xd6348> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq r4, [r1, #-1540] @ 0xfffff9fc │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi e282c <__cxa_atexit@plt+0xd63d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e2834 <__cxa_atexit@plt+0xd63dc> │ │ │ │ - ldr r2, [pc, #120] @ e2850 <__cxa_atexit@plt+0xd63f8> │ │ │ │ - ldr ip, [pc, #120] @ e2854 <__cxa_atexit@plt+0xd63fc> │ │ │ │ - ldr lr, [pc, #120] @ e2858 <__cxa_atexit@plt+0xd6400> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r1, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #68] @ e285c <__cxa_atexit@plt+0xd6404> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #60] @ e2860 <__cxa_atexit@plt+0xd6408> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r3 │ │ │ │ - b e283c <__cxa_atexit@plt+0xd63e4> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e284c <__cxa_atexit@plt+0xd63f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi e1c08 <__cxa_atexit@plt+0xd57b0> │ │ │ │ + ldr r7, [pc, #180] @ e1c38 <__cxa_atexit@plt+0xd57e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r6, [r5], #1108 @ 0x454 │ │ │ │ - @ instruction: 0xfffffb14 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r4, [r1, #-1876] @ 0xfffff8ac │ │ │ │ - strbeq r4, [r1, #-2488] @ 0xfffff648 │ │ │ │ - ldrbteq r6, [r5], #928 @ 0x3a0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e2888 <__cxa_atexit@plt+0xd6430> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e25f8 <__cxa_atexit@plt+0xd61a0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r6, [r5], #888 @ 0x378 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne e2900 <__cxa_atexit@plt+0xd64a8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e2918 <__cxa_atexit@plt+0xd64c0> │ │ │ │ - ldr r3, [pc, #116] @ e2938 <__cxa_atexit@plt+0xd64e0> │ │ │ │ - ldr lr, [pc, #116] @ e293c <__cxa_atexit@plt+0xd64e4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #72] @ e2940 <__cxa_atexit@plt+0xd64e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #44] @ e2934 <__cxa_atexit@plt+0xd64dc> │ │ │ │ - mov r6, r8 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq e1bdc <__cxa_atexit@plt+0xd5784> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1c18 <__cxa_atexit@plt+0xd57c0> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ e1c3c <__cxa_atexit@plt+0xd57e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e1bec <__cxa_atexit@plt+0xd5794> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e1c28 <__cxa_atexit@plt+0xd57d0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bge e1bf8 <__cxa_atexit@plt+0xd57a0> │ │ │ │ + ldr r7, [pc, #108] @ e1c40 <__cxa_atexit@plt+0xd57e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e2930 <__cxa_atexit@plt+0xd64d8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r4, [r1, #-1312] @ 0xfffffae0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r4, [r1, #-1344] @ 0xfffffac0 │ │ │ │ - ldrbteq r6, [r5], #704 @ 0x2c0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc e29ac <__cxa_atexit@plt+0xd6554> │ │ │ │ - ldr r3, [pc, #84] @ e29c4 <__cxa_atexit@plt+0xd656c> │ │ │ │ - ldr lr, [pc, #84] @ e29c8 <__cxa_atexit@plt+0xd6570> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #40] @ e29cc <__cxa_atexit@plt+0xd6574> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r3, [pc, #28] @ e29d0 <__cxa_atexit@plt+0xd6578> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r4, [r1, #-1172] @ 0xfffffb6c │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrbteq r6, [r5], #560 @ 0x230 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e29f4 <__cxa_atexit@plt+0xd659c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r6, [r5], #524 @ 0x20c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ e2a24 <__cxa_atexit@plt+0xd65cc> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e2a1c <__cxa_atexit@plt+0xd65c4> │ │ │ │ - b e2a34 <__cxa_atexit@plt+0xd65dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r6, [r5], #476 @ 0x1dc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e2a70 <__cxa_atexit@plt+0xd6618> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e2b14 <__cxa_atexit@plt+0xd66bc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #240] @ e2b54 <__cxa_atexit@plt+0xd66fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r6, [pc, #192] @ e2b3c <__cxa_atexit@plt+0xd66e4> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq e2aec <__cxa_atexit@plt+0xd6694> │ │ │ │ - cmp r6, #2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bne e2afc <__cxa_atexit@plt+0xd66a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e2b20 <__cxa_atexit@plt+0xd66c8> │ │ │ │ - ldr lr, [pc, #152] @ e2b48 <__cxa_atexit@plt+0xd66f0> │ │ │ │ - ldr r2, [pc, #152] @ e2b4c <__cxa_atexit@plt+0xd66f4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r3, [pc, #108] @ e2b50 <__cxa_atexit@plt+0xd66f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ e2b44 <__cxa_atexit@plt+0xd66ec> │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r7, [pc, #72] @ e1c48 <__cxa_atexit@plt+0xd57f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r5, [pc, #24] @ e2b40 <__cxa_atexit@plt+0xd66e8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - strbeq r4, [r1, #-804] @ 0xfffffcdc │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - strbeq r4, [r1, #-852] @ 0xfffffcac │ │ │ │ - strbeq r4, [r1, #-940] @ 0xfffffc54 │ │ │ │ - ldrbteq r6, [r5], #172 @ 0xac │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne e2bcc <__cxa_atexit@plt+0xd6774> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e2be4 <__cxa_atexit@plt+0xd678c> │ │ │ │ - ldr r3, [pc, #116] @ e2c04 <__cxa_atexit@plt+0xd67ac> │ │ │ │ - ldr lr, [pc, #116] @ e2c08 <__cxa_atexit@plt+0xd67b0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #72] @ e2c0c <__cxa_atexit@plt+0xd67b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #44] @ e2c00 <__cxa_atexit@plt+0xd67a8> │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r7, [pc, #52] @ e1c44 <__cxa_atexit@plt+0xd57ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e1ba0 <__cxa_atexit@plt+0xd5748> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1bc0 <__cxa_atexit@plt+0xd5768> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strbeq r5, [r1, #-416] @ 0xfffffe60 │ │ │ │ + ldrbteq r6, [r5], #2420 @ 0x974 │ │ │ │ + strbeq r5, [r1, #-376] @ 0xfffffe88 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1cc0 <__cxa_atexit@plt+0xd5868> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ e1ce0 <__cxa_atexit@plt+0xd5888> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e1ca8 <__cxa_atexit@plt+0xd5850> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1cd0 <__cxa_atexit@plt+0xd5878> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bge e1cb0 <__cxa_atexit@plt+0xd5858> │ │ │ │ + ldr r7, [pc, #68] @ e1ce4 <__cxa_atexit@plt+0xd588c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e2bfc <__cxa_atexit@plt+0xd67a4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - strbeq r4, [r1, #-596] @ 0xfffffdac │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - strbeq r4, [r1, #-628] @ 0xfffffd8c │ │ │ │ - ldrbteq r6, [r5], #128 @ 0x80 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi e2c9c <__cxa_atexit@plt+0xd6844> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e2ca4 <__cxa_atexit@plt+0xd684c> │ │ │ │ - ldr r2, [pc, #120] @ e2cc0 <__cxa_atexit@plt+0xd6868> │ │ │ │ - ldr ip, [pc, #120] @ e2cc4 <__cxa_atexit@plt+0xd686c> │ │ │ │ - ldr lr, [pc, #120] @ e2cc8 <__cxa_atexit@plt+0xd6870> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r1, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #68] @ e2ccc <__cxa_atexit@plt+0xd6874> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #60] @ e2cd0 <__cxa_atexit@plt+0xd6878> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r3 │ │ │ │ - b e2cac <__cxa_atexit@plt+0xd6854> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e2cbc <__cxa_atexit@plt+0xd6864> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r5, [r5], #4068 @ 0xfe4 │ │ │ │ - @ instruction: 0xfffff6a4 │ │ │ │ - @ instruction: 0xfffff998 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - strbeq r4, [r1, #-740] @ 0xfffffd1c │ │ │ │ - strbeq r4, [r1, #-1352] @ 0xfffffab8 │ │ │ │ - ldrbteq r5, [r5], #3884 @ 0xf2c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r7, [pc, #48] @ e1ce8 <__cxa_atexit@plt+0xd5890> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e1c6c <__cxa_atexit@plt+0xd5814> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1c8c <__cxa_atexit@plt+0xd5834> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq r5, [r1, #-212] @ 0xffffff2c │ │ │ │ + strbeq r5, [r1, #-192] @ 0xffffff40 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1d2c <__cxa_atexit@plt+0xd58d4> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ e1d3c <__cxa_atexit@plt+0xd58e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ e1d40 <__cxa_atexit@plt+0xd58e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addlt r7, r1, #1 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b e1d08 <__cxa_atexit@plt+0xd58b0> │ │ │ │ + strbeq r5, [r1, #-100] @ 0xffffff9c │ │ │ │ + strbeq r5, [r1, #-96] @ 0xffffffa0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e2d44 <__cxa_atexit@plt+0xd68ec> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - bne e2d30 <__cxa_atexit@plt+0xd68d8> │ │ │ │ - ldr r1, [pc, #76] @ e2d54 <__cxa_atexit@plt+0xd68fc> │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ + bhi e1dd8 <__cxa_atexit@plt+0xd5980> │ │ │ │ + ldr r7, [pc, #164] @ e1e08 <__cxa_atexit@plt+0xd59b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq e1dbc <__cxa_atexit@plt+0xd5964> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1de8 <__cxa_atexit@plt+0xd5990> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ e1e0c <__cxa_atexit@plt+0xd59b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - ldr r5, [pc, #56] @ e2d58 <__cxa_atexit@plt+0xd6900> │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #40] @ e2d60 <__cxa_atexit@plt+0xd6908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e1dcc <__cxa_atexit@plt+0xd5974> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e1df8 <__cxa_atexit@plt+0xd59a0> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ e1e10 <__cxa_atexit@plt+0xd59b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addlt r3, r3, #4 │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e2d5c <__cxa_atexit@plt+0xd6904> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r4, [r1, #-276] @ 0xfffffeec │ │ │ │ - ldrbteq r5, [r5], #3940 @ 0xf64 │ │ │ │ - strbeq r4, [r1, #-244] @ 0xffffff0c │ │ │ │ - ldrbteq r5, [r5], #3744 @ 0xea0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e2d84 <__cxa_atexit@plt+0xd692c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r5, [r5], #3708 @ 0xe7c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ e2db4 <__cxa_atexit@plt+0xd695c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e2dac <__cxa_atexit@plt+0xd6954> │ │ │ │ - b e2dc4 <__cxa_atexit@plt+0xd696c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r5, [r5], #3660 @ 0xe4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e2e00 <__cxa_atexit@plt+0xd69a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e2e70 <__cxa_atexit@plt+0xd6a18> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #160] @ e2e90 <__cxa_atexit@plt+0xd6a38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #120] @ e2e80 <__cxa_atexit@plt+0xd6a28> │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r7, [pc, #52] @ e1e14 <__cxa_atexit@plt+0xd59bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r9, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e1d80 <__cxa_atexit@plt+0xd5928> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1da0 <__cxa_atexit@plt+0xd5948> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + strbeq r4, [r1, #-4040] @ 0xfffff038 │ │ │ │ + ldrbteq r6, [r5], #1960 @ 0x7a8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1e7c <__cxa_atexit@plt+0xd5a24> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ e1e9c <__cxa_atexit@plt+0xd5a44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq e2e50 <__cxa_atexit@plt+0xd69f8> │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne e2e5c <__cxa_atexit@plt+0xd6a04> │ │ │ │ - ldr r3, [pc, #84] @ e2e84 <__cxa_atexit@plt+0xd6a2c> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - ldr r3, [pc, #64] @ e2e88 <__cxa_atexit@plt+0xd6a30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + beq e1e74 <__cxa_atexit@plt+0xd5a1c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1e8c <__cxa_atexit@plt+0xd5a34> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ e1ea0 <__cxa_atexit@plt+0xd5a48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ e2e8c <__cxa_atexit@plt+0xd6a34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e1e38 <__cxa_atexit@plt+0xd59e0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1e58 <__cxa_atexit@plt+0xd5a00> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strbeq r4, [r1, #-3856] @ 0xfffff0f0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e1edc <__cxa_atexit@plt+0xd5a84> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ e1eec <__cxa_atexit@plt+0xd5a94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - strbeq r3, [r1, #-4080] @ 0xfffff010 │ │ │ │ - strbeq r3, [r1, #-4040] @ 0xfffff038 │ │ │ │ - strbeq r4, [r1, #-32] @ 0xffffffe0 │ │ │ │ - ldrbteq r5, [r5], #3440 @ 0xd70 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e1ec0 <__cxa_atexit@plt+0xd5a68> │ │ │ │ + strbeq r4, [r1, #-3752] @ 0xfffff158 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne e2ed8 <__cxa_atexit@plt+0xd6a80> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ e2ef0 <__cxa_atexit@plt+0xd6a98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #36] @ e2ef4 <__cxa_atexit@plt+0xd6a9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #12] @ e2eec <__cxa_atexit@plt+0xd6a94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - strbeq r3, [r1, #-3916] @ 0xfffff0b4 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - strbeq r3, [r1, #-3944] @ 0xfffff098 │ │ │ │ - ldrbteq r5, [r5], #3368 @ 0xd28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e1f8c <__cxa_atexit@plt+0xd5b34> │ │ │ │ + ldr r3, [pc, #172] @ e1fbc <__cxa_atexit@plt+0xd5b64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq e1f70 <__cxa_atexit@plt+0xd5b18> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e1f9c <__cxa_atexit@plt+0xd5b44> │ │ │ │ + sub r2, r3, #1 │ │ │ │ + ldr r1, [pc, #132] @ e1fc0 <__cxa_atexit@plt+0xd5b68> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e2f40 <__cxa_atexit@plt+0xd6ae8> │ │ │ │ - ldr r2, [pc, #48] @ e2f4c <__cxa_atexit@plt+0xd6af4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ e2f50 <__cxa_atexit@plt+0xd6af8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ e2f54 <__cxa_atexit@plt+0xd6afc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e1f80 <__cxa_atexit@plt+0xd5b28> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e1fac <__cxa_atexit@plt+0xd5b54> │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldrlt r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1, #-3700] @ 0xfffff18c │ │ │ │ - strbeq r4, [r1, #-1184] @ 0xfffffb60 │ │ │ │ - strbeq r4, [r1, #-680] @ 0xfffffd58 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2f8c <__cxa_atexit@plt+0xd6b34> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e2f94 <__cxa_atexit@plt+0xd6b3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e3204 <__cxa_atexit@plt+0xd6dac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1, #-3604] @ 0xfffff1ec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2fcc <__cxa_atexit@plt+0xd6b74> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e2fd4 <__cxa_atexit@plt+0xd6b7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e304c <__cxa_atexit@plt+0xd6bf4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r1, #-3540] @ 0xfffff22c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e3018 <__cxa_atexit@plt+0xd6bc0> │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldr r2, [pc, #40] @ e3020 <__cxa_atexit@plt+0xd6bc8> │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #36] @ e3024 <__cxa_atexit@plt+0xd6bcc> │ │ │ │ + ldr r7, [pc, #48] @ e1fc4 <__cxa_atexit@plt+0xd5b6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + b e1f34 <__cxa_atexit@plt+0xd5adc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e1f5c <__cxa_atexit@plt+0xd5b04> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + ldrbteq r6, [r5], #1528 @ 0x5f8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e2034 <__cxa_atexit@plt+0xd5bdc> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #100] @ e2054 <__cxa_atexit@plt+0xd5bfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e2028 <__cxa_atexit@plt+0xd5bd0> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e2044 <__cxa_atexit@plt+0xd5bec> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + ldrge r7, [r5, #4] │ │ │ │ + ldrlt r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400a68 <__cxa_atexit@plt+0x3f4610> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r3, [r1, #-3468] @ 0xfffff274 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e1fe8 <__cxa_atexit@plt+0xd5b90> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e2014 <__cxa_atexit@plt+0xd5bbc> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq e2090 <__cxa_atexit@plt+0xd5c38> │ │ │ │ + sub r7, r0, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + movlt r3, r2 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e2078 <__cxa_atexit@plt+0xd5c20> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e3110 <__cxa_atexit@plt+0xd6cb8> │ │ │ │ - ldr r0, [pc, #208] @ e3130 <__cxa_atexit@plt+0xd6cd8> │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ands r0, r8, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ - beq e30f4 <__cxa_atexit@plt+0xd6c9c> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne e3104 <__cxa_atexit@plt+0xd6cac> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc e3118 <__cxa_atexit@plt+0xd6cc0> │ │ │ │ - ldr r9, [pc, #148] @ e3134 <__cxa_atexit@plt+0xd6cdc> │ │ │ │ - ldr ip, [pc, #148] @ e3138 <__cxa_atexit@plt+0xd6ce0> │ │ │ │ - ldr sl, [pc, #148] @ e313c <__cxa_atexit@plt+0xd6ce4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r8, #2] │ │ │ │ - ldr r8, [r8, #6] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r3 │ │ │ │ + bhi e2134 <__cxa_atexit@plt+0xd5cdc> │ │ │ │ + ldr r7, [pc, #164] @ e2164 <__cxa_atexit@plt+0xd5d0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq e2118 <__cxa_atexit@plt+0xd5cc0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e2144 <__cxa_atexit@plt+0xd5cec> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #132] @ e2168 <__cxa_atexit@plt+0xd5d10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e2128 <__cxa_atexit@plt+0xd5cd0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e2154 <__cxa_atexit@plt+0xd5cfc> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r3, [pc, #104] @ e216c <__cxa_atexit@plt+0xd5d14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #52] @ e2170 <__cxa_atexit@plt+0xd5d18> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - strbeq r3, [r1, #-3324] @ 0xfffff304 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e20dc <__cxa_atexit@plt+0xd5c84> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e20fc <__cxa_atexit@plt+0xd5ca4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + strbeq r4, [r1, #-3180] @ 0xfffff394 │ │ │ │ + ldrbteq r6, [r5], #1148 @ 0x47c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e31c8 <__cxa_atexit@plt+0xd6d70> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e31dc <__cxa_atexit@plt+0xd6d84> │ │ │ │ - ldr r2, [pc, #128] @ e31ec <__cxa_atexit@plt+0xd6d94> │ │ │ │ - ldr lr, [pc, #128] @ e31f0 <__cxa_atexit@plt+0xd6d98> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e21d8 <__cxa_atexit@plt+0xd5d80> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #92] @ e21f8 <__cxa_atexit@plt+0xd5da0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r8, [pc, #104] @ e31f4 <__cxa_atexit@plt+0xd6d9c> │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e21d0 <__cxa_atexit@plt+0xd5d78> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e21e8 <__cxa_atexit@plt+0xd5d90> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #64] @ e21fc <__cxa_atexit@plt+0xd5da4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - strbeq r3, [r1, #-3096] @ 0xfffff3e8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e32a8 <__cxa_atexit@plt+0xd6e50> │ │ │ │ - ldr r1, [pc, #176] @ e32c8 <__cxa_atexit@plt+0xd6e70> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e2194 <__cxa_atexit@plt+0xd5d3c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e21b4 <__cxa_atexit@plt+0xd5d5c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strbeq r4, [r1, #-2996] @ 0xfffff44c │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e2238 <__cxa_atexit@plt+0xd5de0> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #36] @ e2248 <__cxa_atexit@plt+0xd5df0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e221c <__cxa_atexit@plt+0xd5dc4> │ │ │ │ + strbeq r4, [r1, #-2892] @ 0xfffff4b4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e22f0 <__cxa_atexit@plt+0xd5e98> │ │ │ │ + ldr r7, [pc, #180] @ e2320 <__cxa_atexit@plt+0xd5ec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq e22c4 <__cxa_atexit@plt+0xd5e6c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e2300 <__cxa_atexit@plt+0xd5ea8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #148] @ e2324 <__cxa_atexit@plt+0xd5ecc> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - stmdb r5, {r0, r3, r7} │ │ │ │ - beq e3284 <__cxa_atexit@plt+0xd6e2c> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e3294 <__cxa_atexit@plt+0xd6e3c> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #32 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc e32b0 <__cxa_atexit@plt+0xd6e58> │ │ │ │ - ldr lr, [pc, #128] @ e32d0 <__cxa_atexit@plt+0xd6e78> │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r8, [pc, #120] @ e32d4 <__cxa_atexit@plt+0xd6e7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8, r9} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - b e304c <__cxa_atexit@plt+0xd6bf4> │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e22d4 <__cxa_atexit@plt+0xd5e7c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e2310 <__cxa_atexit@plt+0xd5eb8> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne e22e0 <__cxa_atexit@plt+0xd5e88> │ │ │ │ + ldr r7, [pc, #108] @ e2328 <__cxa_atexit@plt+0xd5ed0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ e32cc <__cxa_atexit@plt+0xd6e74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ e2330 <__cxa_atexit@plt+0xd5ed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #52] @ e232c <__cxa_atexit@plt+0xd5ed4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strbeq r3, [r1, #-2844] @ 0xfffff4e4 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e2288 <__cxa_atexit@plt+0xd5e30> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e22a8 <__cxa_atexit@plt+0xd5e50> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strbeq r4, [r1, #-2744] @ 0xfffff548 │ │ │ │ + ldrbteq r6, [r5], #708 @ 0x2c4 │ │ │ │ + strbeq r4, [r1, #-2704] @ 0xfffff570 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e3344 <__cxa_atexit@plt+0xd6eec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e3358 <__cxa_atexit@plt+0xd6f00> │ │ │ │ - ldr r2, [pc, #104] @ e336c <__cxa_atexit@plt+0xd6f14> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #96] @ e3370 <__cxa_atexit@plt+0xd6f18> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e23a8 <__cxa_atexit@plt+0xd5f50> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #108] @ e23c8 <__cxa_atexit@plt+0xd5f70> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b e304c <__cxa_atexit@plt+0xd6bf4> │ │ │ │ - ldr r7, [pc, #28] @ e3368 <__cxa_atexit@plt+0xd6f10> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e2390 <__cxa_atexit@plt+0xd5f38> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e23b8 <__cxa_atexit@plt+0xd5f60> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne e2398 <__cxa_atexit@plt+0xd5f40> │ │ │ │ + ldr r7, [pc, #68] @ e23cc <__cxa_atexit@plt+0xd5f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r1, #-2668] @ 0xfffff594 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e23d0 <__cxa_atexit@plt+0xd5f78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e2354 <__cxa_atexit@plt+0xd5efc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e2374 <__cxa_atexit@plt+0xd5f1c> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq r4, [r1, #-2540] @ 0xfffff614 │ │ │ │ + strbeq r4, [r1, #-2520] @ 0xfffff628 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e2414 <__cxa_atexit@plt+0xd5fbc> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ e2424 <__cxa_atexit@plt+0xd5fcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #40] @ e2428 <__cxa_atexit@plt+0xd5fd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r1, #1 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b e23f0 <__cxa_atexit@plt+0xd5f98> │ │ │ │ + strbeq r4, [r1, #-2428] @ 0xfffff684 │ │ │ │ + strbeq r4, [r1, #-2424] @ 0xfffff688 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e33f8 <__cxa_atexit@plt+0xd6fa0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e3400 <__cxa_atexit@plt+0xd6fa8> │ │ │ │ - ldr r0, [pc, #116] @ e3420 <__cxa_atexit@plt+0xd6fc8> │ │ │ │ - ldr ip, [pc, #116] @ e3424 <__cxa_atexit@plt+0xd6fcc> │ │ │ │ - ldr r9, [pc, #116] @ e3428 <__cxa_atexit@plt+0xd6fd0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1, #4]! │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - str r1, [r1, #20] │ │ │ │ - ldr r0, [pc, #80] @ e342c <__cxa_atexit@plt+0xd6fd4> │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #64] @ e3430 <__cxa_atexit@plt+0xd6fd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r1 │ │ │ │ - b e3408 <__cxa_atexit@plt+0xd6fb0> │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ e341c <__cxa_atexit@plt+0xd6fc4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2474 <__cxa_atexit@plt+0xd601c> │ │ │ │ + ldr r3, [pc, #56] @ e2484 <__cxa_atexit@plt+0xd602c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq e2464 <__cxa_atexit@plt+0xd600c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e2488 <__cxa_atexit@plt+0xd6030> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r5, [r5], #2212 @ 0x8a4 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - strbeq r3, [r1, #-2952] @ 0xfffff478 │ │ │ │ - strbeq r3, [r1, #-3564] @ 0xfffff214 │ │ │ │ - ldrbteq r5, [r5], #2168 @ 0x878 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r6, [r5], #340 @ 0x154 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e3458 <__cxa_atexit@plt+0xd7000> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ e24c8 <__cxa_atexit@plt+0xd6070> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e3204 <__cxa_atexit@plt+0xd6dac> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r5, [r5], #2128 @ 0x850 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq r6, [r5], #272 @ 0x110 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r3, #8 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e34d4 <__cxa_atexit@plt+0xd707c> │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r2, [r3] │ │ │ │ - bne e34c0 <__cxa_atexit@plt+0xd7068> │ │ │ │ - ldr r5, [pc, #80] @ e34e8 <__cxa_atexit@plt+0xd7090> │ │ │ │ - ldr r1, [r2, #6] │ │ │ │ - ldr r8, [r2, #2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #-8] │ │ │ │ - stmda r3, {r1, r8} │ │ │ │ - ldr r5, [pc, #60] @ e34ec <__cxa_atexit@plt+0xd7094> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #44] @ e34f4 <__cxa_atexit@plt+0xd709c> │ │ │ │ + bhi e251c <__cxa_atexit@plt+0xd60c4> │ │ │ │ + ldr r3, [pc, #64] @ e252c <__cxa_atexit@plt+0xd60d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e250c <__cxa_atexit@plt+0xd60b4> │ │ │ │ + ldr r7, [pc, #48] @ e2530 <__cxa_atexit@plt+0xd60d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ e34f0 <__cxa_atexit@plt+0xd7098> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ + ldr r7, [pc, #16] @ e2534 <__cxa_atexit@plt+0xd60dc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8cc │ │ │ │ - strbeq r3, [r1, #-2440] @ 0xfffff678 │ │ │ │ - ldrbteq r5, [r5], #2000 @ 0x7d0 │ │ │ │ - strbeq r3, [r1, #-2404] @ 0xfffff69c │ │ │ │ - ldrbteq r5, [r5], #1976 @ 0x7b8 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + strbeq r4, [r1, #-2216] @ 0xfffff758 │ │ │ │ + ldrbteq r6, [r5], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e3580 <__cxa_atexit@plt+0xd7128> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e3588 <__cxa_atexit@plt+0xd7130> │ │ │ │ - ldr r0, [pc, #116] @ e35a8 <__cxa_atexit@plt+0xd7150> │ │ │ │ - ldr ip, [pc, #116] @ e35ac <__cxa_atexit@plt+0xd7154> │ │ │ │ - ldr r9, [pc, #116] @ e35b0 <__cxa_atexit@plt+0xd7158> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1, #4]! │ │ │ │ - sub r3, r6, #7 │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - str r1, [r1, #20] │ │ │ │ - ldr r0, [pc, #80] @ e35b4 <__cxa_atexit@plt+0xd715c> │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #64] @ e35b8 <__cxa_atexit@plt+0xd7160> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r1 │ │ │ │ - b e3590 <__cxa_atexit@plt+0xd7138> │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ e35a4 <__cxa_atexit@plt+0xd714c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ e2558 <__cxa_atexit@plt+0xd6100> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b d9dd4 <__cxa_atexit@plt+0xcd97c> │ │ │ │ + strbeq r4, [r1, #-2144] @ 0xfffff7a0 │ │ │ │ + ldrbteq r5, [r5], #2552 @ 0x9f8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e25b0 <__cxa_atexit@plt+0xd6158> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e25a8 <__cxa_atexit@plt+0xd6150> │ │ │ │ + ldr r8, [pc, #40] @ e25b8 <__cxa_atexit@plt+0xd6160> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e25bc <__cxa_atexit@plt+0xd6164> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 40073c <__cxa_atexit@plt+0x3f42e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r5, [r5], #1820 @ 0x71c │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xfffff9c0 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - strbeq r3, [r1, #-2560] @ 0xfffff600 │ │ │ │ - strbeq r3, [r1, #-3172] @ 0xfffff39c │ │ │ │ - ldrbteq r5, [r5], #1820 @ 0x71c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e3634 <__cxa_atexit@plt+0xd71dc> │ │ │ │ - ldr r2, [pc, #92] @ e363c <__cxa_atexit@plt+0xd71e4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrteq lr, [sp], #3205 @ 0xc85 │ │ │ │ + strbeq r4, [r1, #-2004] @ 0xfffff82c │ │ │ │ + ldrbteq r6, [r5], #36 @ 0x24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2634 <__cxa_atexit@plt+0xd61dc> │ │ │ │ + ldr r3, [pc, #96] @ e2644 <__cxa_atexit@plt+0xd61ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq e3624 <__cxa_atexit@plt+0xd71cc> │ │ │ │ - ldr r7, [pc, #64] @ e3640 <__cxa_atexit@plt+0xd71e8> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq e261c <__cxa_atexit@plt+0xd61c4> │ │ │ │ + ldr r7, [pc, #72] @ e2648 <__cxa_atexit@plt+0xd61f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e262c <__cxa_atexit@plt+0xd61d4> │ │ │ │ + b e26a0 <__cxa_atexit@plt+0xd6248> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e264c <__cxa_atexit@plt+0xd61f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq r5, [r5], #1688 @ 0x698 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrbteq r5, [r5], #4036 @ 0xfc4 │ │ │ │ + ldrbteq r5, [r5], #3992 @ 0xf98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ e366c <__cxa_atexit@plt+0xd7214> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ e2690 <__cxa_atexit@plt+0xd6238> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r5, [r5], #1644 @ 0x66c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ e3698 <__cxa_atexit@plt+0xd7240> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ e369c <__cxa_atexit@plt+0xd7244> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r3, [r1, #-3200] @ 0xfffff380 │ │ │ │ - ldrbteq r5, [r5], #1580 @ 0x62c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e2688 <__cxa_atexit@plt+0xd6230> │ │ │ │ + b e26a0 <__cxa_atexit@plt+0xd6248> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r5, [r5], #3924 @ 0xf54 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e36d4 <__cxa_atexit@plt+0xd727c> │ │ │ │ - ldr r2, [pc, #32] @ e36e0 <__cxa_atexit@plt+0xd7288> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne e2710 <__cxa_atexit@plt+0xd62b8> │ │ │ │ + ldr r2, [pc, #160] @ e275c <__cxa_atexit@plt+0xd6304> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e2704 <__cxa_atexit@plt+0xd62ac> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e2724 <__cxa_atexit@plt+0xd62cc> │ │ │ │ + ldr r2, [pc, #128] @ e2760 <__cxa_atexit@plt+0xd6308> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e2738 <__cxa_atexit@plt+0xd62e0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne e2744 <__cxa_atexit@plt+0xd62ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ e276c <__cxa_atexit@plt+0xd6314> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ e2770 <__cxa_atexit@plt+0xd6318> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r5, [r5], #1512 @ 0x5e8 │ │ │ │ + b 4007a4 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + ldr r7, [pc, #24] @ e2764 <__cxa_atexit@plt+0xd630c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #16] @ e2768 <__cxa_atexit@plt+0xd6310> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + ldrbteq r5, [r5], #3748 @ 0xea4 │ │ │ │ + ldrbteq r5, [r5], #3736 @ 0xe98 │ │ │ │ + strbeq r4, [r1, #-1628] @ 0xfffff9a4 │ │ │ │ + strbeq r4, [r1, #-1612] @ 0xfffff9b4 │ │ │ │ + ldrbteq r5, [r5], #3700 @ 0xe74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ e3750 <__cxa_atexit@plt+0xd72f8> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq e3730 <__cxa_atexit@plt+0xd72d8> │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e373c <__cxa_atexit@plt+0xd72e4> │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne e27bc <__cxa_atexit@plt+0xd6364> │ │ │ │ + ldr r3, [pc, #96] @ e27f4 <__cxa_atexit@plt+0xd639c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e27d0 <__cxa_atexit@plt+0xd6378> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e27dc <__cxa_atexit@plt+0xd6384> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #16] @ e3754 <__cxa_atexit@plt+0xd72fc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a78 <__cxa_atexit@plt+0x3f4620> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r3, [r1, #-3208] @ 0xfffff378 │ │ │ │ - ldrbteq r5, [r5], #1396 @ 0x574 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #60] @ e2800 <__cxa_atexit@plt+0xd63a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4007a4 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + ldr r7, [pc, #20] @ e27f8 <__cxa_atexit@plt+0xd63a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #12] @ e27fc <__cxa_atexit@plt+0xd63a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrbteq r5, [r5], #3596 @ 0xe0c │ │ │ │ + ldrbteq r5, [r5], #3584 @ 0xe00 │ │ │ │ + strbeq r4, [r1, #-1460] @ 0xfffffa4c │ │ │ │ + ldrbteq r5, [r5], #3556 @ 0xde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e3784 <__cxa_atexit@plt+0xd732c> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne e282c <__cxa_atexit@plt+0xd63d4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4007a4 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + ldr r7, [pc, #16] @ e2844 <__cxa_atexit@plt+0xd63ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ e2848 <__cxa_atexit@plt+0xd63f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #12] @ e3798 <__cxa_atexit@plt+0xd7340> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400a78 <__cxa_atexit@plt+0x3f4620> │ │ │ │ - strbeq r3, [r1, #-3136] @ 0xfffff3c0 │ │ │ │ - ldrbteq r5, [r5], #1340 @ 0x53c │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldrbteq r5, [r5], #3516 @ 0xdbc │ │ │ │ + ldrbteq r5, [r5], #3504 @ 0xdb0 │ │ │ │ + ldrbteq r5, [r5], #3480 @ 0xd98 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e37d8 <__cxa_atexit@plt+0xd7380> │ │ │ │ - ldr r3, [pc, #40] @ e37f0 <__cxa_atexit@plt+0xd7398> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e28c0 <__cxa_atexit@plt+0xd6468> │ │ │ │ + ldr r3, [pc, #96] @ e28d0 <__cxa_atexit@plt+0xd6478> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #20] @ e37f4 <__cxa_atexit@plt+0xd739c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq e28a8 <__cxa_atexit@plt+0xd6450> │ │ │ │ + ldr r7, [pc, #72] @ e28d4 <__cxa_atexit@plt+0xd647c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e28b8 <__cxa_atexit@plt+0xd6460> │ │ │ │ + b e292c <__cxa_atexit@plt+0xd64d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - ldrbteq r5, [r5], #1296 @ 0x510 │ │ │ │ - ldrbteq r5, [r5], #1268 @ 0x4f4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e3834 <__cxa_atexit@plt+0xd73dc> │ │ │ │ - ldr r3, [pc, #40] @ e384c <__cxa_atexit@plt+0xd73f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #20] @ e3850 <__cxa_atexit@plt+0xd73f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e28d8 <__cxa_atexit@plt+0xd6480> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - ldrbteq r5, [r5], #1204 @ 0x4b4 │ │ │ │ - ldrbteq r5, [r5], #1204 @ 0x4b4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400a80 <__cxa_atexit@plt+0x3f4628> │ │ │ │ - ldrbteq r5, [r5], #1192 @ 0x4a8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e38b0 <__cxa_atexit@plt+0xd7458> │ │ │ │ - ldr r2, [pc, #40] @ e38bc <__cxa_atexit@plt+0xd7464> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrbteq r5, [r5], #3392 @ 0xd40 │ │ │ │ + ldrbteq r5, [r5], #3340 @ 0xd0c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ e291c <__cxa_atexit@plt+0xd64c4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - beq e38a8 <__cxa_atexit@plt+0xd7450> │ │ │ │ - b e38cc <__cxa_atexit@plt+0xd7474> │ │ │ │ + beq e2914 <__cxa_atexit@plt+0xd64bc> │ │ │ │ + b e292c <__cxa_atexit@plt+0xd64d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r5, [r5], #3272 @ 0xcc8 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne e298c <__cxa_atexit@plt+0xd6534> │ │ │ │ + ldr r2, [pc, #120] @ e29c0 <__cxa_atexit@plt+0xd6568> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e29a0 <__cxa_atexit@plt+0xd6548> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e29ac <__cxa_atexit@plt+0xd6554> │ │ │ │ + ldr r2, [pc, #88] @ e29c4 <__cxa_atexit@plt+0xd656c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e29a0 <__cxa_atexit@plt+0xd6548> │ │ │ │ mov r5, r3 │ │ │ │ + b e2a3c <__cxa_atexit@plt+0xd65e4> │ │ │ │ + ldr r7, [pc, #52] @ e29c8 <__cxa_atexit@plt+0xd6570> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbteq r5, [r5], #1112 @ 0x458 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e29cc <__cxa_atexit@plt+0xd6574> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + strbeq r4, [r1, #-996] @ 0xfffffc1c │ │ │ │ + strbeq r4, [r1, #-960] @ 0xfffffc40 │ │ │ │ + ldrbteq r5, [r5], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ e39a4 <__cxa_atexit@plt+0xd754c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne e2a0c <__cxa_atexit@plt+0xd65b4> │ │ │ │ + ldr r3, [pc, #56] @ e2a28 <__cxa_atexit@plt+0xd65d0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq e3900 <__cxa_atexit@plt+0xd74a8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e3908 <__cxa_atexit@plt+0xd74b0> │ │ │ │ - ldr r7, [pc, #192] @ e39b4 <__cxa_atexit@plt+0xd755c> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e2a20 <__cxa_atexit@plt+0xd65c8> │ │ │ │ + b e2a3c <__cxa_atexit@plt+0xd65e4> │ │ │ │ + ldr r7, [pc, #24] @ e2a2c <__cxa_atexit@plt+0xd65d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e396c <__cxa_atexit@plt+0xd7514> │ │ │ │ - ldr r7, [pc, #136] @ e39a8 <__cxa_atexit@plt+0xd7550> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - bcc e397c <__cxa_atexit@plt+0xd7524> │ │ │ │ - ldr r7, [pc, #112] @ e39b8 <__cxa_atexit@plt+0xd7560> │ │ │ │ - ldr r2, [pc, #112] @ e39bc <__cxa_atexit@plt+0xd7564> │ │ │ │ - sub r8, r3, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [pc, #36] @ e39ac <__cxa_atexit@plt+0xd7554> │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #32] @ e39b0 <__cxa_atexit@plt+0xd7558> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - ldrbteq r5, [r5], #872 @ 0x368 │ │ │ │ - strbeq r3, [r1, #-1152] @ 0xfffffb80 │ │ │ │ - strbeq r3, [r1, #-1312] @ 0xfffffae0 │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - strbeq r3, [r1, #-1216] @ 0xfffffb40 │ │ │ │ - ldrbteq r5, [r5], #856 @ 0x358 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strbeq r4, [r1, #-864] @ 0xfffffca0 │ │ │ │ + ldrbteq r5, [r5], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e39ec <__cxa_atexit@plt+0xd7594> │ │ │ │ - ldr r7, [pc, #180] @ e3a94 <__cxa_atexit@plt+0xd763c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne e2a9c <__cxa_atexit@plt+0xd6644> │ │ │ │ + ldr r2, [pc, #136] @ e2ad8 <__cxa_atexit@plt+0xd6680> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq e2ab4 <__cxa_atexit@plt+0xd665c> │ │ │ │ + ldr r2, [pc, #112] @ e2adc <__cxa_atexit@plt+0xd6684> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq e2ac0 <__cxa_atexit@plt+0xd6668> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne e2ac8 <__cxa_atexit@plt+0xd6670> │ │ │ │ + ldr r7, [pc, #76] @ e2ae0 <__cxa_atexit@plt+0xd6688> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e3a50 <__cxa_atexit@plt+0xd75f8> │ │ │ │ - ldr r7, [pc, #132] @ e3a88 <__cxa_atexit@plt+0xd7630> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - bcc e3a60 <__cxa_atexit@plt+0xd7608> │ │ │ │ - ldr r7, [pc, #108] @ e3a98 <__cxa_atexit@plt+0xd7640> │ │ │ │ - ldr r2, [pc, #108] @ e3a9c <__cxa_atexit@plt+0xd7644> │ │ │ │ - sub r8, r3, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [pc, #32] @ e3a8c <__cxa_atexit@plt+0xd7634> │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ e3a90 <__cxa_atexit@plt+0xd7638> │ │ │ │ + ldr r7, [pc, #64] @ e2ae4 <__cxa_atexit@plt+0xd668c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #56] @ e2ae8 <__cxa_atexit@plt+0xd6690> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - ldrbteq r5, [r5], #644 @ 0x284 │ │ │ │ - strbeq r3, [r1, #-924] @ 0xfffffc64 │ │ │ │ - strbeq r3, [r1, #-1076] @ 0xfffffbcc │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - strbeq r3, [r1, #-988] @ 0xfffffc24 │ │ │ │ - ldrbteq r5, [r5], #604 @ 0x25c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 140c80 <__cxa_atexit@plt+0x134828> │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e3b0c <__cxa_atexit@plt+0xd76b4> │ │ │ │ - ldr lr, [pc, #64] @ e3b24 <__cxa_atexit@plt+0xd76cc> │ │ │ │ - ldr r0, [pc, #64] @ e3b28 <__cxa_atexit@plt+0xd76d0> │ │ │ │ - ldm r5!, {r1, r2} │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r3, {r0, r9, lr} │ │ │ │ - str sl, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, r2 │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r7, [pc, #24] @ e3b2c <__cxa_atexit@plt+0xd76d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - ldrbteq r5, [r5], #532 @ 0x214 │ │ │ │ - ldrbteq r5, [r5], #500 @ 0x1f4 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e3b84 <__cxa_atexit@plt+0xd772c> │ │ │ │ - ldr lr, [pc, #64] @ e3b9c <__cxa_atexit@plt+0xd7744> │ │ │ │ - ldr r0, [pc, #64] @ e3ba0 <__cxa_atexit@plt+0xd7748> │ │ │ │ - ldm r5!, {r1, r2} │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r3, {r0, r9, lr} │ │ │ │ - str sl, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, r2 │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r7, [pc, #24] @ e3ba4 <__cxa_atexit@plt+0xd774c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - ldrbteq r5, [r5], #412 @ 0x19c │ │ │ │ - ldrbteq r5, [r5], #352 @ 0x160 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r7, [pc, #28] @ e2aec <__cxa_atexit@plt+0xd6694> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + strbeq r4, [r1, #-736] @ 0xfffffd20 │ │ │ │ + ldrbteq r5, [r5], #2892 @ 0xb4c │ │ │ │ + ldrbteq r5, [r5], #2880 @ 0xb40 │ │ │ │ + strbeq r4, [r1, #-680] @ 0xfffffd58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400a80 <__cxa_atexit@plt+0x3f4628> │ │ │ │ - ldrbteq r5, [r5], #340 @ 0x154 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e3c28 <__cxa_atexit@plt+0xd77d0> │ │ │ │ - ldr r2, [pc, #120] @ e3c64 <__cxa_atexit@plt+0xd780c> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r6, r7, #16 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #76] @ e2b4c <__cxa_atexit@plt+0xd66f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r3, r6 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - bcc e3c40 <__cxa_atexit@plt+0xd77e8> │ │ │ │ - ldr r3, [pc, #108] @ e3c74 <__cxa_atexit@plt+0xd781c> │ │ │ │ - ldr r2, [pc, #108] @ e3c78 <__cxa_atexit@plt+0xd7820> │ │ │ │ - sub r8, r6, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #12] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7, #16] │ │ │ │ - mov r7, r9 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #64] @ e3c70 <__cxa_atexit@plt+0xd7818> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq e2b34 <__cxa_atexit@plt+0xd66dc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r7 │ │ │ │ + bne e2b3c <__cxa_atexit@plt+0xd66e4> │ │ │ │ + ldr r7, [pc, #36] @ e2b50 <__cxa_atexit@plt+0xd66f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r7, [pc, #28] @ e3c68 <__cxa_atexit@plt+0xd7810> │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #24] @ e3c6c <__cxa_atexit@plt+0xd7814> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e2b54 <__cxa_atexit@plt+0xd66fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strbeq r4, [r1, #-584] @ 0xfffffdb8 │ │ │ │ + strbeq r4, [r1, #-564] @ 0xfffffdcc │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ e2b8c <__cxa_atexit@plt+0xd6734> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ e2b90 <__cxa_atexit@plt+0xd6738> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - ldrbteq r5, [r5], #164 @ 0xa4 │ │ │ │ - strbeq r3, [r1, #-444] @ 0xfffffe44 │ │ │ │ - ldrbteq r5, [r5], #276 @ 0x114 │ │ │ │ - @ instruction: 0xfffff9b8 │ │ │ │ - strbeq r3, [r1, #-512] @ 0xfffffe00 │ │ │ │ - ldrbteq r5, [r5], #128 @ 0x80 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 140c80 <__cxa_atexit@plt+0x134828> │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strbeq r4, [r1, #-524] @ 0xfffffdf4 │ │ │ │ + strbeq r4, [r1, #-508] @ 0xfffffe04 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e3ce0 <__cxa_atexit@plt+0xd7888> │ │ │ │ - ldr r1, [pc, #56] @ e3cf8 <__cxa_atexit@plt+0xd78a0> │ │ │ │ - ldr r0, [pc, #56] @ e3cfc <__cxa_atexit@plt+0xd78a4> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r1, r9, sl} │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r9, r0, #2 │ │ │ │ - mov sl, r2 │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r7, [pc, #24] @ e3d00 <__cxa_atexit@plt+0xd78a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - ldrbteq r5, [r5], #128 @ 0x80 │ │ │ │ - ldrbteq r5, [r5], #100 @ 0x64 │ │ │ │ - ldrbteq r5, [r5], #68 @ 0x44 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e3d50 <__cxa_atexit@plt+0xd78f8> │ │ │ │ - ldr r1, [pc, #56] @ e3d68 <__cxa_atexit@plt+0xd7910> │ │ │ │ - ldr r0, [pc, #56] @ e3d6c <__cxa_atexit@plt+0xd7914> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r1, r9, sl} │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r9, r0, #2 │ │ │ │ - mov sl, r2 │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r7, [pc, #24] @ e3d70 <__cxa_atexit@plt+0xd7918> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2bf8 <__cxa_atexit@plt+0xd67a0> │ │ │ │ + ldr r3, [pc, #60] @ e2c08 <__cxa_atexit@plt+0xd67b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e2be8 <__cxa_atexit@plt+0xd6790> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e2c0c <__cxa_atexit@plt+0xd67b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #2596 @ 0xa24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - ldrbteq r5, [r5], #16 │ │ │ │ - ldrbteq r4, [r5], #4084 @ 0xff4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400a90 <__cxa_atexit@plt+0x3f4638> │ │ │ │ - ldrbteq r4, [r5], #4068 @ 0xfe4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400a98 <__cxa_atexit@plt+0x3f4640> │ │ │ │ - ldrbteq r4, [r5], #4072 @ 0xfe8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e3e30 <__cxa_atexit@plt+0xd79d8> │ │ │ │ - ldr r2, [pc, #112] @ e3e3c <__cxa_atexit@plt+0xd79e4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq e3e14 <__cxa_atexit@plt+0xd79bc> │ │ │ │ - ldr r7, [pc, #88] @ e3e40 <__cxa_atexit@plt+0xd79e8> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r8, [r8, #7] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2c78 <__cxa_atexit@plt+0xd6820> │ │ │ │ + ldr r3, [pc, #60] @ e2c88 <__cxa_atexit@plt+0xd6830> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq e3e24 <__cxa_atexit@plt+0xd79cc> │ │ │ │ - ldr r7, [pc, #60] @ e3e44 <__cxa_atexit@plt+0xd79ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + beq e2c68 <__cxa_atexit@plt+0xd6810> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e2c8c <__cxa_atexit@plt+0xd6834> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrbteq r4, [r5], #3912 @ 0xf48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ e3e90 <__cxa_atexit@plt+0xd7a38> │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq e3e88 <__cxa_atexit@plt+0xd7a30> │ │ │ │ - ldr r3, [pc, #24] @ e3e94 <__cxa_atexit@plt+0xd7a3c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #2472 @ 0x9a8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r5], #3832 @ 0xef8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e3eb8 <__cxa_atexit@plt+0xd7a60> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2cf8 <__cxa_atexit@plt+0xd68a0> │ │ │ │ + ldr r3, [pc, #60] @ e2d08 <__cxa_atexit@plt+0xd68b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r5], #3780 @ 0xec4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ e3eec <__cxa_atexit@plt+0xd7a94> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e3ee4 <__cxa_atexit@plt+0xd7a8c> │ │ │ │ - b e3efc <__cxa_atexit@plt+0xd7aa4> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e2ce8 <__cxa_atexit@plt+0xd6890> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r4, [r5], #3728 @ 0xe90 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ e3fd4 <__cxa_atexit@plt+0xd7b7c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq e3f30 <__cxa_atexit@plt+0xd7ad8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e3f38 <__cxa_atexit@plt+0xd7ae0> │ │ │ │ - ldr r7, [pc, #192] @ e3fe4 <__cxa_atexit@plt+0xd7b8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e2d0c <__cxa_atexit@plt+0xd68b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #2348 @ 0x92c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e3f9c <__cxa_atexit@plt+0xd7b44> │ │ │ │ - ldr r7, [pc, #136] @ e3fd8 <__cxa_atexit@plt+0xd7b80> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - bcc e3fac <__cxa_atexit@plt+0xd7b54> │ │ │ │ - ldr r7, [pc, #112] @ e3fe8 <__cxa_atexit@plt+0xd7b90> │ │ │ │ - ldr r2, [pc, #112] @ e3fec <__cxa_atexit@plt+0xd7b94> │ │ │ │ - sub r8, r3, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [pc, #36] @ e3fdc <__cxa_atexit@plt+0xd7b84> │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #32] @ e3fe0 <__cxa_atexit@plt+0xd7b88> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2d78 <__cxa_atexit@plt+0xd6920> │ │ │ │ + ldr r3, [pc, #60] @ e2d88 <__cxa_atexit@plt+0xd6930> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e2d68 <__cxa_atexit@plt+0xd6910> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e2d8c <__cxa_atexit@plt+0xd6934> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - ldrbteq r4, [r5], #3384 @ 0xd38 │ │ │ │ - strbeq r2, [r1, #-3664] @ 0xfffff1b0 │ │ │ │ - strbeq r2, [r1, #-3824] @ 0xfffff110 │ │ │ │ - @ instruction: 0xfffff648 │ │ │ │ - strbeq r2, [r1, #-3728] @ 0xfffff170 │ │ │ │ - ldrbteq r4, [r5], #3472 @ 0xd90 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e401c <__cxa_atexit@plt+0xd7bc4> │ │ │ │ - ldr r7, [pc, #180] @ e40c4 <__cxa_atexit@plt+0xd7c6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #2224 @ 0x8b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e4080 <__cxa_atexit@plt+0xd7c28> │ │ │ │ - ldr r7, [pc, #132] @ e40b8 <__cxa_atexit@plt+0xd7c60> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - sub r9, r3, #3 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - bcc e4090 <__cxa_atexit@plt+0xd7c38> │ │ │ │ - ldr r7, [pc, #108] @ e40c8 <__cxa_atexit@plt+0xd7c70> │ │ │ │ - ldr r2, [pc, #108] @ e40cc <__cxa_atexit@plt+0xd7c74> │ │ │ │ - sub r8, r3, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [pc, #32] @ e40bc <__cxa_atexit@plt+0xd7c64> │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ e40c0 <__cxa_atexit@plt+0xd7c68> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2df8 <__cxa_atexit@plt+0xd69a0> │ │ │ │ + ldr r3, [pc, #60] @ e2e08 <__cxa_atexit@plt+0xd69b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e2de8 <__cxa_atexit@plt+0xd6990> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e2e0c <__cxa_atexit@plt+0xd69b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldrbteq r4, [r5], #3156 @ 0xc54 │ │ │ │ - strbeq r2, [r1, #-3436] @ 0xfffff294 │ │ │ │ - strbeq r2, [r1, #-3588] @ 0xfffff1fc │ │ │ │ - @ instruction: 0xfffff564 │ │ │ │ - strbeq r2, [r1, #-3500] @ 0xfffff254 │ │ │ │ - ldrbteq r4, [r5], #3220 @ 0xc94 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 400aa8 <__cxa_atexit@plt+0x3f4650> │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #2100 @ 0x834 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e4150 <__cxa_atexit@plt+0xd7cf8> │ │ │ │ - ldr r2, [pc, #84] @ e4168 <__cxa_atexit@plt+0xd7d10> │ │ │ │ - ldr lr, [pc, #84] @ e416c <__cxa_atexit@plt+0xd7d14> │ │ │ │ - ldr r0, [pc, #84] @ e4170 <__cxa_atexit@plt+0xd7d18> │ │ │ │ - ldr r1, [r5], #4 │ │ │ │ - str r9, [r3, #24] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str sl, [r3, #28] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r7, [pc, #28] @ e4174 <__cxa_atexit@plt+0xd7d1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2e78 <__cxa_atexit@plt+0xd6a20> │ │ │ │ + ldr r3, [pc, #60] @ e2e88 <__cxa_atexit@plt+0xd6a30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e2e68 <__cxa_atexit@plt+0xd6a10> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e2e8c <__cxa_atexit@plt+0xd6a34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - ldrbteq r4, [r5], #3144 @ 0xc48 │ │ │ │ - ldrbteq r4, [r5], #3108 @ 0xc24 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e41e0 <__cxa_atexit@plt+0xd7d88> │ │ │ │ - ldr r2, [pc, #84] @ e41f8 <__cxa_atexit@plt+0xd7da0> │ │ │ │ - ldr lr, [pc, #84] @ e41fc <__cxa_atexit@plt+0xd7da4> │ │ │ │ - ldr r0, [pc, #84] @ e4200 <__cxa_atexit@plt+0xd7da8> │ │ │ │ - ldr r1, [r5], #4 │ │ │ │ - str r9, [r3, #24] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str sl, [r3, #28] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r7, [pc, #28] @ e4204 <__cxa_atexit@plt+0xd7dac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - ldrbteq r4, [r5], #3000 @ 0xbb8 │ │ │ │ - ldrbteq r4, [r5], #2964 @ 0xb94 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r9 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi e4284 <__cxa_atexit@plt+0xd7e2c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - str sl, [r1] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e42a0 <__cxa_atexit@plt+0xd7e48> │ │ │ │ - ldr r8, [pc, #140] @ e42d8 <__cxa_atexit@plt+0xd7e80> │ │ │ │ - ldr r0, [pc, #140] @ e42dc <__cxa_atexit@plt+0xd7e84> │ │ │ │ - ldr r3, [pc, #140] @ e42e0 <__cxa_atexit@plt+0xd7e88> │ │ │ │ - ldr r1, [pc, #140] @ e42e4 <__cxa_atexit@plt+0xd7e8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2ef8 <__cxa_atexit@plt+0xd6aa0> │ │ │ │ + ldr r3, [pc, #60] @ e2f08 <__cxa_atexit@plt+0xd6ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r3, sl} │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r2, #12 │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r2, {r0, r1, r8, r9, lr} │ │ │ │ - sub r8, r6, #7 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r7, [pc, #72] @ e42d4 <__cxa_atexit@plt+0xd7e7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, lr │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e2ee8 <__cxa_atexit@plt+0xd6a90> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #36] @ e42cc <__cxa_atexit@plt+0xd7e74> │ │ │ │ - ldr r7, [pc, #36] @ e42d0 <__cxa_atexit@plt+0xd7e78> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e2f0c <__cxa_atexit@plt+0xd6ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, lr │ │ │ │ - bx r2 │ │ │ │ - ldrbteq r4, [r5], #68 @ 0x44 │ │ │ │ - ldrbteq r4, [r5], #2796 @ 0xaec │ │ │ │ - ldrbteq r4, [r5], #2864 @ 0xb30 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - ldrbteq r4, [r5], #156 @ 0x9c │ │ │ │ - ldrbteq r4, [r5], #2768 @ 0xad0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #1852 @ 0x73c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r9 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi e4364 <__cxa_atexit@plt+0xd7f0c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - str sl, [r1] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e4380 <__cxa_atexit@plt+0xd7f28> │ │ │ │ - ldr r8, [pc, #140] @ e43b8 <__cxa_atexit@plt+0xd7f60> │ │ │ │ - ldr r0, [pc, #140] @ e43bc <__cxa_atexit@plt+0xd7f64> │ │ │ │ - ldr r3, [pc, #140] @ e43c0 <__cxa_atexit@plt+0xd7f68> │ │ │ │ - ldr r1, [pc, #140] @ e43c4 <__cxa_atexit@plt+0xd7f6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2f78 <__cxa_atexit@plt+0xd6b20> │ │ │ │ + ldr r3, [pc, #60] @ e2f88 <__cxa_atexit@plt+0xd6b30> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r3, sl} │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r2, #12 │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r2, {r0, r1, r8, r9, lr} │ │ │ │ - sub r8, r6, #7 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r7, [pc, #72] @ e43b4 <__cxa_atexit@plt+0xd7f5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, lr │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e2f68 <__cxa_atexit@plt+0xd6b10> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #36] @ e43ac <__cxa_atexit@plt+0xd7f54> │ │ │ │ - ldr r7, [pc, #36] @ e43b0 <__cxa_atexit@plt+0xd7f58> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e2f8c <__cxa_atexit@plt+0xd6b34> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, lr │ │ │ │ - bx r2 │ │ │ │ - ldrbteq r3, [r5], #3940 @ 0xf64 │ │ │ │ - ldrbteq r4, [r5], #2572 @ 0xa0c │ │ │ │ - ldrbteq r4, [r5], #2640 @ 0xa50 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - @ instruction: 0xfffffa40 │ │ │ │ - ldrbteq r3, [r5], #4028 @ 0xfbc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #1728 @ 0x6c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e440c <__cxa_atexit@plt+0xd7fb4> │ │ │ │ - ldr r7, [pc, #52] @ e4420 <__cxa_atexit@plt+0xd7fc8> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2ff8 <__cxa_atexit@plt+0xd6ba0> │ │ │ │ + ldr r3, [pc, #60] @ e3008 <__cxa_atexit@plt+0xd6bb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq e4400 <__cxa_atexit@plt+0xd7fa8> │ │ │ │ - mov r7, r8 │ │ │ │ - b e4430 <__cxa_atexit@plt+0xd7fd8> │ │ │ │ + beq e2fe8 <__cxa_atexit@plt+0xd6b90> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e4424 <__cxa_atexit@plt+0xd7fcc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ e300c <__cxa_atexit@plt+0xd6bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r4, [r5], #2548 @ 0x9f4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #1604 @ 0x644 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e4464 <__cxa_atexit@plt+0xd800c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq e4474 <__cxa_atexit@plt+0xd801c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne e4480 <__cxa_atexit@plt+0xd8028> │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc e44c8 <__cxa_atexit@plt+0xd8070> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #72] @ e44ec <__cxa_atexit@plt+0xd8094> │ │ │ │ - sub r3, r2, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #64] @ e44f0 <__cxa_atexit@plt+0xd8098> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3078 <__cxa_atexit@plt+0xd6c20> │ │ │ │ + ldr r3, [pc, #60] @ e3088 <__cxa_atexit@plt+0xd6c30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3068 <__cxa_atexit@plt+0xd6c10> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e44e8 <__cxa_atexit@plt+0xd8090> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e308c <__cxa_atexit@plt+0xd6c34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r2, [r1, #-2308] @ 0xfffff6fc │ │ │ │ - strbeq r2, [r1, #-2520] @ 0xfffff628 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #1480 @ 0x5c8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc e4550 <__cxa_atexit@plt+0xd80f8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #68] @ e4568 <__cxa_atexit@plt+0xd8110> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #60] @ e456c <__cxa_atexit@plt+0xd8114> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ e4570 <__cxa_atexit@plt+0xd8118> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e30f8 <__cxa_atexit@plt+0xd6ca0> │ │ │ │ + ldr r3, [pc, #60] @ e3108 <__cxa_atexit@plt+0xd6cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r1, #-2180] @ 0xfffff77c │ │ │ │ - strbeq r2, [r1, #-2392] @ 0xfffff6a8 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldrbteq r4, [r5], #2308 @ 0x904 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e4608 <__cxa_atexit@plt+0xd81b0> │ │ │ │ - ldr r2, [pc, #144] @ e4624 <__cxa_atexit@plt+0xd81cc> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq e45b4 <__cxa_atexit@plt+0xd815c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne e45c0 <__cxa_atexit@plt+0xd8168> │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e30e8 <__cxa_atexit@plt+0xd6c90> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e310c <__cxa_atexit@plt+0xd6cb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r5, [r5], #1356 @ 0x54c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc e4610 <__cxa_atexit@plt+0xd81b8> │ │ │ │ - ldr lr, [pc, #80] @ e4628 <__cxa_atexit@plt+0xd81d0> │ │ │ │ - ldr r1, [pc, #80] @ e462c <__cxa_atexit@plt+0xd81d4> │ │ │ │ - ldr r3, [pc, #80] @ e4630 <__cxa_atexit@plt+0xd81d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ + ldrbteq r5, [r5], #1308 @ 0x51c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e3180 <__cxa_atexit@plt+0xd6d28> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e3178 <__cxa_atexit@plt+0xd6d20> │ │ │ │ + ldr r8, [pc, #40] @ e3188 <__cxa_atexit@plt+0xd6d30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e318c <__cxa_atexit@plt+0xd6d34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, lr} │ │ │ │ - sub r7, r2, #10 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbteq r4, [r5], #800 @ 0x320 │ │ │ │ - ldrbteq r4, [r5], #2168 @ 0x878 │ │ │ │ - strbeq r2, [r1, #-3556] @ 0xfffff21c │ │ │ │ - ldrbteq r4, [r5], #2116 @ 0x844 │ │ │ │ + ldrteq lr, [sp], #176 @ 0xb0 │ │ │ │ + strbeq r3, [r1, #-3076] @ 0xfffff3fc │ │ │ │ + ldrbteq r5, [r5], #1216 @ 0x4c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e4654 <__cxa_atexit@plt+0xd81fc> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3200 <__cxa_atexit@plt+0xd6da8> │ │ │ │ + ldr r3, [pc, #92] @ e3210 <__cxa_atexit@plt+0xd6db8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e31dc <__cxa_atexit@plt+0xd6d84> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e31ec <__cxa_atexit@plt+0xd6d94> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e469c <__cxa_atexit@plt+0xd8244> │ │ │ │ - ldr lr, [pc, #64] @ e46ac <__cxa_atexit@plt+0xd8254> │ │ │ │ - ldr r1, [pc, #64] @ e46b0 <__cxa_atexit@plt+0xd8258> │ │ │ │ - ldr r2, [pc, #64] @ e46b4 <__cxa_atexit@plt+0xd825c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r2, lr} │ │ │ │ - sub r7, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r8, #14] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq r4, [r5], #652 @ 0x28c │ │ │ │ - ldrbteq r4, [r5], #2020 @ 0x7e4 │ │ │ │ - strbeq r2, [r1, #-3408] @ 0xfffff2b0 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e4720 <__cxa_atexit@plt+0xd82c8> │ │ │ │ - ldr r2, [pc, #88] @ e4738 <__cxa_atexit@plt+0xd82e0> │ │ │ │ - ldr r1, [pc, #88] @ e473c <__cxa_atexit@plt+0xd82e4> │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #76] @ e4740 <__cxa_atexit@plt+0xd82e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - sub sl, r6, #27 │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r8, r3 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #28] @ e4744 <__cxa_atexit@plt+0xd82ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r7, [pc, #32] @ e3214 <__cxa_atexit@plt+0xd6dbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #28] @ e3218 <__cxa_atexit@plt+0xd6dc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - ldrbteq r3, [r5], #2936 @ 0xb78 │ │ │ │ - strbeq r2, [r1, #-3292] @ 0xfffff324 │ │ │ │ - ldrbteq r4, [r5], #1888 @ 0x760 │ │ │ │ - ldrbteq r4, [r5], #1876 @ 0x754 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e4800 <__cxa_atexit@plt+0xd83a8> │ │ │ │ - ldr r0, [pc, #160] @ e480c <__cxa_atexit@plt+0xd83b4> │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ldr r0, [pc, #144] @ e4810 <__cxa_atexit@plt+0xd83b8> │ │ │ │ - tst r1, #3 │ │ │ │ + ldr r7, [pc, #20] @ e321c <__cxa_atexit@plt+0xd6dc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r5, [r5], #1128 @ 0x468 │ │ │ │ + ldrbteq r5, [r5], #1120 @ 0x460 │ │ │ │ + ldrbteq r5, [r5], #1124 @ 0x464 │ │ │ │ + ldrbteq r5, [r5], #1076 @ 0x434 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e324c <__cxa_atexit@plt+0xd6df4> │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e3264 <__cxa_atexit@plt+0xd6e0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ e3268 <__cxa_atexit@plt+0xd6e10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - beq e47d8 <__cxa_atexit@plt+0xd8380> │ │ │ │ - ldr lr, [pc, #128] @ e4814 <__cxa_atexit@plt+0xd83bc> │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - ldr r7, [r1, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #-16]! │ │ │ │ - tst r0, #3 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - beq e47e8 <__cxa_atexit@plt+0xd8390> │ │ │ │ - ldr lr, [pc, #100] @ e4818 <__cxa_atexit@plt+0xd83c0> │ │ │ │ - ldrd r0, [r0, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r2] │ │ │ │ - beq e47f8 <__cxa_atexit@plt+0xd83a0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + ldrbteq r5, [r5], #1032 @ 0x408 │ │ │ │ + ldrbteq r5, [r5], #1020 @ 0x3fc │ │ │ │ + ldrbteq r5, [r5], #988 @ 0x3dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e32c0 <__cxa_atexit@plt+0xd6e68> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e32b8 <__cxa_atexit@plt+0xd6e60> │ │ │ │ + ldr r8, [pc, #40] @ e32c8 <__cxa_atexit@plt+0xd6e70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e32cc <__cxa_atexit@plt+0xd6e74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r2, [r1, #-1548] @ 0xfffff9f4 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - ldrbteq r4, [r5], #1664 @ 0x680 │ │ │ │ + ldrteq sp, [sp], #3947 @ 0xf6b │ │ │ │ + strbeq r3, [r1, #-2756] @ 0xfffff53c │ │ │ │ + ldrbteq r5, [r5], #920 @ 0x398 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ e489c <__cxa_atexit@plt+0xd8444> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq e4880 <__cxa_atexit@plt+0xd8428> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ e48a0 <__cxa_atexit@plt+0xd8448> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4890 <__cxa_atexit@plt+0xd8438> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3340 <__cxa_atexit@plt+0xd6ee8> │ │ │ │ + ldr r3, [pc, #92] @ e3350 <__cxa_atexit@plt+0xd6ef8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e331c <__cxa_atexit@plt+0xd6ec4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e332c <__cxa_atexit@plt+0xd6ed4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r4, [r5], #1528 @ 0x5f8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ e48f4 <__cxa_atexit@plt+0xd849c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq e48e8 <__cxa_atexit@plt+0xd8490> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + ldr r7, [r8, #10] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r4, [r5], #1444 @ 0x5a4 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e499c <__cxa_atexit@plt+0xd8544> │ │ │ │ - ldr r6, [pc, #152] @ e49d4 <__cxa_atexit@plt+0xd857c> │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2, #4]! │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - bcc e49b4 <__cxa_atexit@plt+0xd855c> │ │ │ │ - ldr r1, [pc, #124] @ e49e0 <__cxa_atexit@plt+0xd8588> │ │ │ │ - ldr r0, [pc, #124] @ e49e4 <__cxa_atexit@plt+0xd858c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r1, [pc, #104] @ e49e8 <__cxa_atexit@plt+0xd8590> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r2, r9, sl} │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - sub sl, r6, #27 │ │ │ │ - add r9, r0, #1 │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #56] @ e49dc <__cxa_atexit@plt+0xd8584> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #32] @ e3354 <__cxa_atexit@plt+0xd6efc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #28] @ e3358 <__cxa_atexit@plt+0xd6f00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e49d8 <__cxa_atexit@plt+0xd8580> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + ldr r7, [pc, #20] @ e335c <__cxa_atexit@plt+0xd6f04> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - ldrbteq r4, [r5], #1228 @ 0x4cc │ │ │ │ - ldrbteq r4, [r5], #1284 @ 0x504 │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - ldrbteq r3, [r5], #2296 @ 0x8f8 │ │ │ │ - strbeq r2, [r1, #-2644] @ 0xfffff5ac │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e4a20 <__cxa_atexit@plt+0xd85c8> │ │ │ │ - ldr r2, [pc, #36] @ e4a30 <__cxa_atexit@plt+0xd85d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #28] @ e4a34 <__cxa_atexit@plt+0xd85dc> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #16] @ e4a38 <__cxa_atexit@plt+0xd85e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r2, [r1, #-2492] @ 0xfffff644 │ │ │ │ - ldrbteq r4, [r5], #1172 @ 0x494 │ │ │ │ - ldrbteq r4, [r5], #1132 @ 0x46c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r5, [r5], #832 @ 0x340 │ │ │ │ + ldrbteq r5, [r5], #824 @ 0x338 │ │ │ │ + ldrbteq r5, [r5], #828 @ 0x33c │ │ │ │ + ldrbteq r5, [r5], #780 @ 0x30c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r2, #12]! │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldmdb r2, {r8, r9} │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r2] │ │ │ │ - bcc e4ad0 <__cxa_atexit@plt+0xd8678> │ │ │ │ - ldr r6, [pc, #156] @ e4b10 <__cxa_atexit@plt+0xd86b8> │ │ │ │ - mov r1, r3 │ │ │ │ - str r8, [r2] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r1, #4]! │ │ │ │ - add r6, r1, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r1, #8] │ │ │ │ - bcc e4aec <__cxa_atexit@plt+0xd8694> │ │ │ │ - ldr r2, [pc, #132] @ e4b1c <__cxa_atexit@plt+0xd86c4> │ │ │ │ - ldr r0, [pc, #132] @ e4b20 <__cxa_atexit@plt+0xd86c8> │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r2, [pc, #112] @ e4b24 <__cxa_atexit@plt+0xd86cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r1, r9, sl} │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - sub sl, r6, #27 │ │ │ │ - add r9, r0, #1 │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #64] @ e4b18 <__cxa_atexit@plt+0xd86c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e338c <__cxa_atexit@plt+0xd6f34> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ e4b14 <__cxa_atexit@plt+0xd86bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r8, sl │ │ │ │ + ldr r7, [pc, #16] @ e33a4 <__cxa_atexit@plt+0xd6f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - ldrbteq r4, [r5], #908 @ 0x38c │ │ │ │ - ldrbteq r4, [r5], #972 @ 0x3cc │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - ldrbteq r3, [r5], #1988 @ 0x7c4 │ │ │ │ - strbeq r2, [r1, #-2336] @ 0xfffff6e0 │ │ │ │ - ldrbteq r4, [r5], #848 @ 0x350 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e4bbc <__cxa_atexit@plt+0xd8764> │ │ │ │ - ldr r2, [pc, #144] @ e4bd8 <__cxa_atexit@plt+0xd8780> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq e4b68 <__cxa_atexit@plt+0xd8710> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne e4b74 <__cxa_atexit@plt+0xd871c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ e33a8 <__cxa_atexit@plt+0xd6f50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc e4bc4 <__cxa_atexit@plt+0xd876c> │ │ │ │ - ldr lr, [pc, #80] @ e4bdc <__cxa_atexit@plt+0xd8784> │ │ │ │ - ldr r1, [pc, #80] @ e4be0 <__cxa_atexit@plt+0xd8788> │ │ │ │ - ldr r3, [pc, #80] @ e4be4 <__cxa_atexit@plt+0xd878c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ + ldrbteq r5, [r5], #736 @ 0x2e0 │ │ │ │ + ldrbteq r5, [r5], #724 @ 0x2d4 │ │ │ │ + ldrbteq r5, [r5], #668 @ 0x29c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e3400 <__cxa_atexit@plt+0xd6fa8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e33f8 <__cxa_atexit@plt+0xd6fa0> │ │ │ │ + ldr r8, [pc, #40] @ e3408 <__cxa_atexit@plt+0xd6fb0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e340c <__cxa_atexit@plt+0xd6fb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, lr} │ │ │ │ - sub r7, r2, #10 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbteq r3, [r5], #3436 @ 0xd6c │ │ │ │ - ldrbteq r4, [r5], #708 @ 0x2c4 │ │ │ │ - strbeq r2, [r1, #-2096] @ 0xfffff7d0 │ │ │ │ - ldrbteq r4, [r5], #656 @ 0x290 │ │ │ │ + ldrteq sp, [sp], #3618 @ 0xe22 │ │ │ │ + strbeq r3, [r1, #-2436] @ 0xfffff67c │ │ │ │ + ldrbteq r5, [r5], #624 @ 0x270 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne e4c08 <__cxa_atexit@plt+0xd87b0> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3480 <__cxa_atexit@plt+0xd7028> │ │ │ │ + ldr r3, [pc, #92] @ e3490 <__cxa_atexit@plt+0xd7038> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e345c <__cxa_atexit@plt+0xd7004> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e346c <__cxa_atexit@plt+0xd7014> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e4c50 <__cxa_atexit@plt+0xd87f8> │ │ │ │ - ldr lr, [pc, #64] @ e4c60 <__cxa_atexit@plt+0xd8808> │ │ │ │ - ldr r1, [pc, #64] @ e4c64 <__cxa_atexit@plt+0xd880c> │ │ │ │ - ldr r2, [pc, #64] @ e4c68 <__cxa_atexit@plt+0xd8810> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r2, lr} │ │ │ │ - sub r7, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq r3, [r5], #3288 @ 0xcd8 │ │ │ │ - ldrbteq r4, [r5], #560 @ 0x230 │ │ │ │ - strbeq r2, [r1, #-1948] @ 0xfffff864 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e4cd0 <__cxa_atexit@plt+0xd8878> │ │ │ │ - ldr r2, [pc, #84] @ e4cec <__cxa_atexit@plt+0xd8894> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #24]! │ │ │ │ - ldr r2, [pc, #68] @ e4cf0 <__cxa_atexit@plt+0xd8898> │ │ │ │ - sub lr, r8, #16 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - str r9, [r8, #-4] │ │ │ │ - sub sl, r6, #27 │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str r2, [r8, #-20] @ 0xffffffec │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #28] @ e4cf4 <__cxa_atexit@plt+0xd889c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r7, [pc, #32] @ e3494 <__cxa_atexit@plt+0xd703c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #28] @ e3498 <__cxa_atexit@plt+0xd7040> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - strbeq r2, [r1, #-1824] @ 0xfffff8e0 │ │ │ │ - ldrbteq r4, [r5], #500 @ 0x1f4 │ │ │ │ - ldrbteq r4, [r5], #420 @ 0x1a4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e4db0 <__cxa_atexit@plt+0xd8958> │ │ │ │ - ldr r0, [pc, #160] @ e4dbc <__cxa_atexit@plt+0xd8964> │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ldr r0, [pc, #144] @ e4dc0 <__cxa_atexit@plt+0xd8968> │ │ │ │ - tst r1, #3 │ │ │ │ + ldr r7, [pc, #20] @ e349c <__cxa_atexit@plt+0xd7044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r5, [r5], #536 @ 0x218 │ │ │ │ + ldrbteq r5, [r5], #528 @ 0x210 │ │ │ │ + ldrbteq r5, [r5], #532 @ 0x214 │ │ │ │ + ldrbteq r5, [r5], #484 @ 0x1e4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e34cc <__cxa_atexit@plt+0xd7074> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e34e4 <__cxa_atexit@plt+0xd708c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ e34e8 <__cxa_atexit@plt+0xd7090> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - beq e4d88 <__cxa_atexit@plt+0xd8930> │ │ │ │ - ldr lr, [pc, #128] @ e4dc4 <__cxa_atexit@plt+0xd896c> │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - ldr r7, [r1, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #-16]! │ │ │ │ - tst r0, #3 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - beq e4d98 <__cxa_atexit@plt+0xd8940> │ │ │ │ - ldr lr, [pc, #100] @ e4dc8 <__cxa_atexit@plt+0xd8970> │ │ │ │ - ldrd r0, [r0, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r2] │ │ │ │ - beq e4da8 <__cxa_atexit@plt+0xd8950> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + ldrbteq r5, [r5], #440 @ 0x1b8 │ │ │ │ + ldrbteq r5, [r5], #428 @ 0x1ac │ │ │ │ + ldrbteq r5, [r5], #348 @ 0x15c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e3540 <__cxa_atexit@plt+0xd70e8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e3538 <__cxa_atexit@plt+0xd70e0> │ │ │ │ + ldr r8, [pc, #40] @ e3548 <__cxa_atexit@plt+0xd70f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e354c <__cxa_atexit@plt+0xd70f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r2, [r1, #-92] @ 0xffffffa4 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - ldrbteq r4, [r5], #208 @ 0xd0 │ │ │ │ + ldrteq sp, [sp], #3290 @ 0xcda │ │ │ │ + strbeq r3, [r1, #-2116] @ 0xfffff7bc │ │ │ │ + ldrbteq r5, [r5], #328 @ 0x148 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ e4e4c <__cxa_atexit@plt+0xd89f4> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq e4e30 <__cxa_atexit@plt+0xd89d8> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ e4e50 <__cxa_atexit@plt+0xd89f8> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4e40 <__cxa_atexit@plt+0xd89e8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e35c0 <__cxa_atexit@plt+0xd7168> │ │ │ │ + ldr r3, [pc, #92] @ e35d0 <__cxa_atexit@plt+0xd7178> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e359c <__cxa_atexit@plt+0xd7144> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e35ac <__cxa_atexit@plt+0xd7154> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r4, [r5], #72 @ 0x48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ e4ea4 <__cxa_atexit@plt+0xd8a4c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq e4e98 <__cxa_atexit@plt+0xd8a40> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r3, [r5], #4084 @ 0xff4 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - mov r1, r9 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e4f48 <__cxa_atexit@plt+0xd8af0> │ │ │ │ - ldr r6, [pc, #148] @ e4f84 <__cxa_atexit@plt+0xd8b2c> │ │ │ │ - mov r0, r3 │ │ │ │ - ldr lr, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r6, [r0, #4]! │ │ │ │ - add r6, r0, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - stm r5, {r0, r8} │ │ │ │ - str r1, [r0, #8] │ │ │ │ - bcc e4f64 <__cxa_atexit@plt+0xd8b0c> │ │ │ │ - ldr r1, [pc, #116] @ e4f90 <__cxa_atexit@plt+0xd8b38> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r1, [pc, #100] @ e4f94 <__cxa_atexit@plt+0xd8b3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - stmdb r3, {r0, sl, lr} │ │ │ │ - sub sl, r6, #27 │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #60] @ e4f8c <__cxa_atexit@plt+0xd8b34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r1 │ │ │ │ + ldr r7, [pc, #32] @ e35d4 <__cxa_atexit@plt+0xd717c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #28] @ e35d8 <__cxa_atexit@plt+0xd7180> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e4f88 <__cxa_atexit@plt+0xd8b30> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r7, [pc, #20] @ e35dc <__cxa_atexit@plt+0xd7184> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, lr │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - ldrbteq r3, [r5], #3936 @ 0xf60 │ │ │ │ - ldrbteq r3, [r5], #3980 @ 0xf8c │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - strbeq r2, [r1, #-1188] @ 0xfffffb5c │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e4fcc <__cxa_atexit@plt+0xd8b74> │ │ │ │ - ldr r2, [pc, #36] @ e4fdc <__cxa_atexit@plt+0xd8b84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #28] @ e4fe0 <__cxa_atexit@plt+0xd8b88> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #16] @ e4fe4 <__cxa_atexit@plt+0xd8b8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r2, [r1, #-1040] @ 0xfffffbf0 │ │ │ │ - ldrbteq r3, [r5], #3868 @ 0xf1c │ │ │ │ - ldrbteq r3, [r5], #3828 @ 0xef4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r5, [r5], #240 @ 0xf0 │ │ │ │ + ldrbteq r5, [r5], #232 @ 0xe8 │ │ │ │ + ldrbteq r5, [r5], #236 @ 0xec │ │ │ │ + ldrbteq r5, [r5], #188 @ 0xbc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r1, #12]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [r1, #4] │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldmdb r1, {r8, r9} │ │ │ │ - cmp r3, r6 │ │ │ │ - str lr, [r1] │ │ │ │ - str r9, [r1, #4] │ │ │ │ - bcc e507c <__cxa_atexit@plt+0xd8c24> │ │ │ │ - ldr r6, [pc, #156] @ e50c4 <__cxa_atexit@plt+0xd8c6c> │ │ │ │ - mov r0, r2 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r0, #4]! │ │ │ │ - add r6, r0, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r0, #8] │ │ │ │ - bcc e50a0 <__cxa_atexit@plt+0xd8c48> │ │ │ │ - ldr r1, [pc, #128] @ e50d0 <__cxa_atexit@plt+0xd8c78> │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #36]! @ 0x24 │ │ │ │ - str r8, [r2, #8] │ │ │ │ - ldr r1, [pc, #112] @ e50d4 <__cxa_atexit@plt+0xd8c7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r2, #-16] │ │ │ │ - stmdb r2, {r0, sl, lr} │ │ │ │ - sub sl, r6, #27 │ │ │ │ - mov r8, r2 │ │ │ │ - str r1, [r2, #-20] @ 0xffffffec │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r3, [pc, #72] @ e50cc <__cxa_atexit@plt+0xd8c74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r9, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e360c <__cxa_atexit@plt+0xd71b4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ e50c8 <__cxa_atexit@plt+0xd8c70> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r7, [pc, #16] @ e3624 <__cxa_atexit@plt+0xd71cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, lr │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - ldrbteq r3, [r5], #3620 @ 0xe24 │ │ │ │ - ldrbteq r3, [r5], #3672 @ 0xe58 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - strbeq r2, [r1, #-880] @ 0xfffffc90 │ │ │ │ - ldrbteq r3, [r5], #3600 @ 0xe10 │ │ │ │ - andeq r0, r7, sl, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ e3628 <__cxa_atexit@plt+0xd71d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r5, [r5], #144 @ 0x90 │ │ │ │ + ldrbteq r5, [r5], #132 @ 0x84 │ │ │ │ + ldrbteq r5, [r5], #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e3680 <__cxa_atexit@plt+0xd7228> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e3678 <__cxa_atexit@plt+0xd7220> │ │ │ │ + ldr r8, [pc, #40] @ e3688 <__cxa_atexit@plt+0xd7230> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e368c <__cxa_atexit@plt+0xd7234> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrteq sp, [sp], #2961 @ 0xb91 │ │ │ │ + strbeq r3, [r1, #-1796] @ 0xfffff8fc │ │ │ │ + ldrbteq r5, [r5], #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5110 <__cxa_atexit@plt+0xd8cb8> │ │ │ │ - ldr r2, [pc, #40] @ e5124 <__cxa_atexit@plt+0xd8ccc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r8, [pc, #32] @ e5128 <__cxa_atexit@plt+0xd8cd0> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldm r5!, {r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ e512c <__cxa_atexit@plt+0xd8cd4> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3700 <__cxa_atexit@plt+0xd72a8> │ │ │ │ + ldr r3, [pc, #92] @ e3710 <__cxa_atexit@plt+0xd72b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e36dc <__cxa_atexit@plt+0xd7284> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e36f0 <__cxa_atexit@plt+0xd7298> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e3714 <__cxa_atexit@plt+0xd72bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ e3718 <__cxa_atexit@plt+0xd72c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e371c <__cxa_atexit@plt+0xd72c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r4, [r5], #4056 @ 0xfd8 │ │ │ │ + ldrbteq r4, [r5], #4048 @ 0xfd0 │ │ │ │ + ldrbteq r4, [r5], #4036 @ 0xfc4 │ │ │ │ + ldrbteq r4, [r5], #3988 @ 0xf94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e3750 <__cxa_atexit@plt+0xd72f8> │ │ │ │ + ldr r7, [pc, #36] @ e3764 <__cxa_atexit@plt+0xd730c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ e3768 <__cxa_atexit@plt+0xd7310> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - strbeq r2, [r1, #-716] @ 0xfffffd34 │ │ │ │ - ldrbteq r3, [r5], #3540 @ 0xdd4 │ │ │ │ - ldrbteq r3, [r5], #3532 @ 0xdcc │ │ │ │ - andeq r0, r7, sl, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r5], #3964 @ 0xf7c │ │ │ │ + ldrbteq r4, [r5], #3952 @ 0xf70 │ │ │ │ + ldrbteq r4, [r5], #3804 @ 0xedc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e37c0 <__cxa_atexit@plt+0xd7368> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e37b8 <__cxa_atexit@plt+0xd7360> │ │ │ │ + ldr r8, [pc, #40] @ e37c8 <__cxa_atexit@plt+0xd7370> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e37cc <__cxa_atexit@plt+0xd7374> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrteq sp, [sp], #2632 @ 0xa48 │ │ │ │ + strbeq r3, [r1, #-1476] @ 0xfffffa3c │ │ │ │ + ldrbteq r4, [r5], #3832 @ 0xef8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5168 <__cxa_atexit@plt+0xd8d10> │ │ │ │ - ldr r2, [pc, #40] @ e517c <__cxa_atexit@plt+0xd8d24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r8, [pc, #32] @ e5180 <__cxa_atexit@plt+0xd8d28> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldm r5!, {r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ e5184 <__cxa_atexit@plt+0xd8d2c> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3840 <__cxa_atexit@plt+0xd73e8> │ │ │ │ + ldr r3, [pc, #92] @ e3850 <__cxa_atexit@plt+0xd73f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e381c <__cxa_atexit@plt+0xd73c4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e3830 <__cxa_atexit@plt+0xd73d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e3854 <__cxa_atexit@plt+0xd73fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ e3858 <__cxa_atexit@plt+0xd7400> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e385c <__cxa_atexit@plt+0xd7404> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r4, [r5], #3760 @ 0xeb0 │ │ │ │ + ldrbteq r4, [r5], #3752 @ 0xea8 │ │ │ │ + ldrbteq r4, [r5], #3740 @ 0xe9c │ │ │ │ + ldrbteq r4, [r5], #3692 @ 0xe6c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e3890 <__cxa_atexit@plt+0xd7438> │ │ │ │ + ldr r7, [pc, #36] @ e38a4 <__cxa_atexit@plt+0xd744c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ e38a8 <__cxa_atexit@plt+0xd7450> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - strbeq r2, [r1, #-628] @ 0xfffffd8c │ │ │ │ - ldrbteq r3, [r5], #3452 @ 0xd7c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #24] @ e51b4 <__cxa_atexit@plt+0xd8d5c> │ │ │ │ - ldr r2, [pc, #24] @ e51b8 <__cxa_atexit@plt+0xd8d60> │ │ │ │ - mov sl, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq r3, [r5], #3488 @ 0xda0 │ │ │ │ - strbeq r2, [r1, #-560] @ 0xfffffdd0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #24] @ e51e8 <__cxa_atexit@plt+0xd8d90> │ │ │ │ - ldr r2, [pc, #24] @ e51ec <__cxa_atexit@plt+0xd8d94> │ │ │ │ - mov sl, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq r3, [r5], #3500 @ 0xdac │ │ │ │ - strbeq r2, [r1, #-512] @ 0xfffffe00 │ │ │ │ - ldrbteq r2, [r5], #3616 @ 0xe20 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r5], #3668 @ 0xe54 │ │ │ │ + ldrbteq r4, [r5], #3656 @ 0xe48 │ │ │ │ + ldrbteq r4, [r5], #3484 @ 0xd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi e5254 <__cxa_atexit@plt+0xd8dfc> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e3900 <__cxa_atexit@plt+0xd74a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq e524c <__cxa_atexit@plt+0xd8df4> │ │ │ │ - ldr r3, [pc, #56] @ e525c <__cxa_atexit@plt+0xd8e04> │ │ │ │ + beq e38f8 <__cxa_atexit@plt+0xd74a0> │ │ │ │ + ldr r8, [pc, #40] @ e3908 <__cxa_atexit@plt+0xd74b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e390c <__cxa_atexit@plt+0xd74b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ e5260 <__cxa_atexit@plt+0xd8e08> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ e5264 <__cxa_atexit@plt+0xd8e0c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r1, #-2904] @ 0xfffff4a8 │ │ │ │ - strbeq r2, [r1, #-432] @ 0xfffffe50 │ │ │ │ - strbeq r1, [r1, #-2936] @ 0xfffff488 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ e5280 <__cxa_atexit@plt+0xd8e28> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq fp, [sp], #2378 @ 0x94a │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e52c4 <__cxa_atexit@plt+0xd8e6c> │ │ │ │ - ldr r3, [pc, #44] @ e52cc <__cxa_atexit@plt+0xd8e74> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + ldrteq sp, [sp], #2305 @ 0x901 │ │ │ │ + strbeq r3, [r1, #-1156] @ 0xfffffb7c │ │ │ │ + ldrbteq r4, [r5], #3536 @ 0xdd0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3980 <__cxa_atexit@plt+0xd7528> │ │ │ │ + ldr r3, [pc, #92] @ e3990 <__cxa_atexit@plt+0xd7538> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq e52bc <__cxa_atexit@plt+0xd8e64> │ │ │ │ - b e52d8 <__cxa_atexit@plt+0xd8e80> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e395c <__cxa_atexit@plt+0xd7504> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e3970 <__cxa_atexit@plt+0xd7518> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e3994 <__cxa_atexit@plt+0xd753c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ e3998 <__cxa_atexit@plt+0xd7540> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ e399c <__cxa_atexit@plt+0xd7544> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e535c <__cxa_atexit@plt+0xd8f04> │ │ │ │ - ldr r6, [pc, #180] @ e53a4 <__cxa_atexit@plt+0xd8f4c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e536c <__cxa_atexit@plt+0xd8f14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e5390 <__cxa_atexit@plt+0xd8f38> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs e537c <__cxa_atexit@plt+0xd8f24> │ │ │ │ - ldr r3, [pc, #116] @ e53ac <__cxa_atexit@plt+0xd8f54> │ │ │ │ - add r5, r5, #8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r4, [r5], #3464 @ 0xd88 │ │ │ │ + ldrbteq r4, [r5], #3456 @ 0xd80 │ │ │ │ + ldrbteq r4, [r5], #3444 @ 0xd74 │ │ │ │ + ldrbteq r4, [r5], #3396 @ 0xd44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e39d0 <__cxa_atexit@plt+0xd7578> │ │ │ │ + ldr r7, [pc, #36] @ e39e4 <__cxa_atexit@plt+0xd758c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ e39e8 <__cxa_atexit@plt+0xd7590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r5], #3372 @ 0xd2c │ │ │ │ + ldrbteq r4, [r5], #3360 @ 0xd20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3a38 <__cxa_atexit@plt+0xd75e0> │ │ │ │ + ldr r3, [pc, #60] @ e3a48 <__cxa_atexit@plt+0xd75f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r3, [pc, #100] @ e53b0 <__cxa_atexit@plt+0xd8f58> │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #209 @ 0xd1 │ │ │ │ - add r8, r3, #256 @ 0x100 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ - ldr r8, [pc, #60] @ e53a0 <__cxa_atexit@plt+0xd8f48> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r8, pc, r8 │ │ │ │ - b e5384 <__cxa_atexit@plt+0xd8f2c> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3a28 <__cxa_atexit@plt+0xd75d0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #36] @ e53a8 <__cxa_atexit@plt+0xd8f50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, sl │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrteq fp, [sp], #2142 @ 0x85e │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrteq fp, [sp], #2114 @ 0x842 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - strbeq r1, [r1, #-3608] @ 0xfffff1e8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e3a4c <__cxa_atexit@plt+0xd75f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r4, [r5], #3268 @ 0xcc4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e5424 <__cxa_atexit@plt+0xd8fcc> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - sub r3, r3, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs e5410 <__cxa_atexit@plt+0xd8fb8> │ │ │ │ - ldr r3, [pc, #68] @ e5430 <__cxa_atexit@plt+0xd8fd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r3, [pc, #56] @ e5434 <__cxa_atexit@plt+0xd8fdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, r3, #209 @ 0xd1 │ │ │ │ - add r8, r3, #256 @ 0x100 │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ - ldr r8, [pc, #32] @ e5438 <__cxa_atexit@plt+0xd8fe0> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - strbeq r1, [r1, #-3436] @ 0xfffff294 │ │ │ │ - ldrteq fp, [sp], #1958 @ 0x7a6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e54cc <__cxa_atexit@plt+0xd9074> │ │ │ │ - ldr r6, [pc, #140] @ e54e8 <__cxa_atexit@plt+0xd9090> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - beq e54ac <__cxa_atexit@plt+0xd9054> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e54bc <__cxa_atexit@plt+0xd9064> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e54d8 <__cxa_atexit@plt+0xd9080> │ │ │ │ - ldr r3, [pc, #84] @ e54ec <__cxa_atexit@plt+0xd9094> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - mov r6, r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3ab8 <__cxa_atexit@plt+0xd7660> │ │ │ │ + ldr r3, [pc, #60] @ e3ac8 <__cxa_atexit@plt+0xd7670> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3aa8 <__cxa_atexit@plt+0xd7650> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #12] @ e3acc <__cxa_atexit@plt+0xd7674> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r4, [r5], #3144 @ 0xc48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e5540 <__cxa_atexit@plt+0xd90e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5554 <__cxa_atexit@plt+0xd90fc> │ │ │ │ - ldr r2, [pc, #60] @ e5560 <__cxa_atexit@plt+0xd9108> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e55b0 <__cxa_atexit@plt+0xd9158> │ │ │ │ - ldr r3, [pc, #56] @ e55c0 <__cxa_atexit@plt+0xd9168> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #44] @ e55c4 <__cxa_atexit@plt+0xd916c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3b34 <__cxa_atexit@plt+0xd76dc> │ │ │ │ + ldr r3, [pc, #56] @ e3b44 <__cxa_atexit@plt+0xd76ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3b24 <__cxa_atexit@plt+0xd76cc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - ldrteq fp, [sp], #1574 @ 0x626 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e562c <__cxa_atexit@plt+0xd91d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5638 <__cxa_atexit@plt+0xd91e0> │ │ │ │ - ldr r2, [pc, #80] @ e5648 <__cxa_atexit@plt+0xd91f0> │ │ │ │ - ldr r1, [pc, #80] @ e564c <__cxa_atexit@plt+0xd91f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e3b48 <__cxa_atexit@plt+0xd76f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - strbeq r1, [r1, #-1936] @ 0xfffff870 │ │ │ │ - ldrbteq r3, [r5], #2524 @ 0x9dc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r4, [r5], #3024 @ 0xbd0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e56c0 <__cxa_atexit@plt+0xd9268> │ │ │ │ - ldr r1, [pc, #88] @ e56cc <__cxa_atexit@plt+0xd9274> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r1, [pc, #68] @ e56d0 <__cxa_atexit@plt+0xd9278> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r3} │ │ │ │ - beq e56b4 <__cxa_atexit@plt+0xd925c> │ │ │ │ - ldr r3, [pc, #52] @ e56d4 <__cxa_atexit@plt+0xd927c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + bhi e3bac <__cxa_atexit@plt+0xd7754> │ │ │ │ + ldr r3, [pc, #60] @ e3bbc <__cxa_atexit@plt+0xd7764> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3b9c <__cxa_atexit@plt+0xd7744> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - strbeq r1, [r1, #-1792] @ 0xfffff900 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldrbteq r3, [r5], #2388 @ 0x954 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ e5700 <__cxa_atexit@plt+0xd92a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r3, [r5], #2344 @ 0x928 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ e572c <__cxa_atexit@plt+0xd92d4> │ │ │ │ - ldr r9, [pc, #20] @ e5730 <__cxa_atexit@plt+0xd92d8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbteq r3, [r5], #2256 @ 0x8d0 │ │ │ │ - ldrbteq r3, [r5], #2280 @ 0x8e8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e5768 <__cxa_atexit@plt+0xd9310> │ │ │ │ - ldr r7, [pc, #56] @ e5794 <__cxa_atexit@plt+0xd933c> │ │ │ │ + ldr r7, [pc, #12] @ e3bc0 <__cxa_atexit@plt+0xd7768> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r1, [pc, #28] @ e578c <__cxa_atexit@plt+0xd9334> │ │ │ │ - ldr r0, [pc, #28] @ e5790 <__cxa_atexit@plt+0xd9338> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - b 400ac8 <__cxa_atexit@plt+0x3f4670> │ │ │ │ - andeq r0, r0, r4, ror #6 │ │ │ │ - strbeq r1, [r1, #-1596] @ 0xfffff9c4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r3, [r5], #2180 @ 0x884 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ e57dc <__cxa_atexit@plt+0xd9384> │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r9, [pc, #32] @ e57e0 <__cxa_atexit@plt+0xd9388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbteq r3, [r5], #2072 @ 0x818 │ │ │ │ - ldrbteq r3, [r5], #2084 @ 0x824 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e5848 <__cxa_atexit@plt+0xd93f0> │ │ │ │ - ldr r2, [pc, #132] @ e5894 <__cxa_atexit@plt+0xd943c> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - beq e5864 <__cxa_atexit@plt+0xd940c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #7 │ │ │ │ - bne e5870 <__cxa_atexit@plt+0xd9418> │ │ │ │ - ldr r9, [pc, #92] @ e5898 <__cxa_atexit@plt+0xd9440> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r5, [pc, #64] @ e5890 <__cxa_atexit@plt+0xd9438> │ │ │ │ - tst r7, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - beq e5864 <__cxa_atexit@plt+0xd940c> │ │ │ │ - mov r5, r3 │ │ │ │ - b e5934 <__cxa_atexit@plt+0xd94dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r4, [r5], #2908 @ 0xb5c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ e589c <__cxa_atexit@plt+0xd9444> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - ldr r3, [pc, #24] @ e58a0 <__cxa_atexit@plt+0xd9448> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400ad0 <__cxa_atexit@plt+0x3f4678> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrbteq r2, [r5], #1692 @ 0x69c │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strbeq r1, [r1, #-1328] @ 0xfffffad0 │ │ │ │ - ldrbteq r2, [r5], #1588 @ 0x634 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #7 │ │ │ │ - bne e58d8 <__cxa_atexit@plt+0xd9480> │ │ │ │ - ldr r9, [pc, #52] @ e5900 <__cxa_atexit@plt+0xd94a8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r3, [pc, #24] @ e58f8 <__cxa_atexit@plt+0xd94a0> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3c2c <__cxa_atexit@plt+0xd77d4> │ │ │ │ + ldr r3, [pc, #60] @ e3c3c <__cxa_atexit@plt+0xd77e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - ldr r3, [pc, #12] @ e58fc <__cxa_atexit@plt+0xd94a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400ad0 <__cxa_atexit@plt+0x3f4678> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - strbeq r1, [r1, #-1224] @ 0xfffffb38 │ │ │ │ - ldrbteq r2, [r5], #1548 @ 0x60c │ │ │ │ - ldrbteq r2, [r5], #1492 @ 0x5d4 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3c1c <__cxa_atexit@plt+0xd77c4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e3c40 <__cxa_atexit@plt+0xd77e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r4, [r5], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ e5924 <__cxa_atexit@plt+0xd94cc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq r2, [r5], #1472 @ 0x5c0 │ │ │ │ - ldrbteq r3, [r5], #1760 @ 0x6e0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #7 │ │ │ │ - bne e59d0 <__cxa_atexit@plt+0xd9578> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e59fc <__cxa_atexit@plt+0xd95a4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [pc, #184] @ e5a20 <__cxa_atexit@plt+0xd95c8> │ │ │ │ - ldr r9, [r3, #24]! │ │ │ │ - ldr r8, [pc, #180] @ e5a24 <__cxa_atexit@plt+0xd95cc> │ │ │ │ - ldr r2, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r3, #-16] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - str r2, [sl, #12] │ │ │ │ - sub r2, r3, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, r2 │ │ │ │ - str lr, [r3] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r9, [sl, #20] │ │ │ │ - bhi e5a08 <__cxa_atexit@plt+0xd95b0> │ │ │ │ - ldr r3, [pc, #136] @ e5a34 <__cxa_atexit@plt+0xd95dc> │ │ │ │ - ldr r9, [pc, #136] @ e5a38 <__cxa_atexit@plt+0xd95e0> │ │ │ │ - str sl, [r5, #20] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3ca8 <__cxa_atexit@plt+0xd7850> │ │ │ │ + ldr r3, [pc, #56] @ e3cb8 <__cxa_atexit@plt+0xd7860> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r5, [pc, #124] @ e5a3c <__cxa_atexit@plt+0xd95e4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400a30 <__cxa_atexit@plt+0x3f45d8> │ │ │ │ - ldr r6, [pc, #84] @ e5a2c <__cxa_atexit@plt+0xd95d4> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #8] │ │ │ │ - ldr r6, [pc, #72] @ e5a30 <__cxa_atexit@plt+0xd95d8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 400ac8 <__cxa_atexit@plt+0x3f4670> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #24] @ e5a28 <__cxa_atexit@plt+0xd95d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3c98 <__cxa_atexit@plt+0xd7840> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e3cbc <__cxa_atexit@plt+0xd7864> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - ldrbteq r3, [r5], #124 @ 0x7c │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r1, [r1, #-972] @ 0xfffffc34 │ │ │ │ - @ instruction: 0xffff7280 │ │ │ │ - ldrbteq r2, [r5], #2344 @ 0x928 │ │ │ │ - strbeq r1, [r1, #-1520] @ 0xfffffa10 │ │ │ │ - ldrbteq r3, [r5], #1468 @ 0x5bc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r4, [r5], #2664 @ 0xa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e5a60 <__cxa_atexit@plt+0xd9608> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3d1c <__cxa_atexit@plt+0xd78c4> │ │ │ │ + ldr r3, [pc, #56] @ e3d2c <__cxa_atexit@plt+0xd78d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r3, [r5], #1432 @ 0x598 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3d0c <__cxa_atexit@plt+0xd78b4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e3d30 <__cxa_atexit@plt+0xd78d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r4, [r5], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ e5a90 <__cxa_atexit@plt+0xd9638> │ │ │ │ - mov r9, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3d90 <__cxa_atexit@plt+0xd7938> │ │ │ │ + ldr r3, [pc, #56] @ e3da0 <__cxa_atexit@plt+0xd7948> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ e5a94 <__cxa_atexit@plt+0xd963c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r1, [r1, #-2400] @ 0xfffff6a0 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3d80 <__cxa_atexit@plt+0xd7928> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e3da4 <__cxa_atexit@plt+0xd794c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r4, [r5], #2440 @ 0x988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - ldrbteq r2, [r5], #1068 @ 0x42c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ e5acc <__cxa_atexit@plt+0xd9674> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq r2, [r5], #1048 @ 0x418 │ │ │ │ - ldrbteq r2, [r5], #1032 @ 0x408 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3e08 <__cxa_atexit@plt+0xd79b0> │ │ │ │ + ldr r3, [pc, #60] @ e3e18 <__cxa_atexit@plt+0xd79c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3df8 <__cxa_atexit@plt+0xd79a0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e3e1c <__cxa_atexit@plt+0xd79c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r4, [r5], #2324 @ 0x914 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ e5af0 <__cxa_atexit@plt+0xd9698> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq r2, [r5], #1012 @ 0x3f4 │ │ │ │ - ldrbteq r3, [r5], #1412 @ 0x584 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5b8c <__cxa_atexit@plt+0xd9734> │ │ │ │ - ldr r2, [pc, #124] @ e5b94 <__cxa_atexit@plt+0xd973c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - ldr r9, [pc, #108] @ e5b98 <__cxa_atexit@plt+0xd9740> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq e5b80 <__cxa_atexit@plt+0xd9728> │ │ │ │ - ldr lr, [pc, #96] @ e5b9c <__cxa_atexit@plt+0xd9744> │ │ │ │ - ldr r1, [pc, #96] @ e5ba0 <__cxa_atexit@plt+0xd9748> │ │ │ │ - ldr r0, [pc, #96] @ e5ba4 <__cxa_atexit@plt+0xd974c> │ │ │ │ - cmp r7, #2 │ │ │ │ - add r2, r9, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, pc, r1 │ │ │ │ - addeq r2, r9, #10 │ │ │ │ - add r0, r0, #2 │ │ │ │ - moveq r1, lr │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r3] │ │ │ │ - ldr sl, [r2] │ │ │ │ - ldr r8, [pc, #52] @ e5ba8 <__cxa_atexit@plt+0xd9750> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ad8 <__cxa_atexit@plt+0x3f4680> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3e88 <__cxa_atexit@plt+0xd7a30> │ │ │ │ + ldr r3, [pc, #60] @ e3e98 <__cxa_atexit@plt+0xd7a40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3e78 <__cxa_atexit@plt+0xd7a20> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e3e9c <__cxa_atexit@plt+0xd7a44> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strbeq r1, [r1, #-728] @ 0xfffffd28 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - strbeq r1, [r1, #-2204] @ 0xfffff764 │ │ │ │ - strbeq r1, [r1, #-2164] @ 0xfffff78c │ │ │ │ - ldrbteq r3, [r5], #1212 @ 0x4bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ e5c04 <__cxa_atexit@plt+0xd97ac> │ │ │ │ - ldr r2, [pc, #68] @ e5c08 <__cxa_atexit@plt+0xd97b0> │ │ │ │ - and r1, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r1, #2 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r2, r3 │ │ │ │ - moveq r0, #10 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr sl, [r7, r0] │ │ │ │ - ldr r3, [pc, #32] @ e5c0c <__cxa_atexit@plt+0xd97b4> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #16] @ e5c10 <__cxa_atexit@plt+0xd97b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ad8 <__cxa_atexit@plt+0x3f4680> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strbeq r1, [r1, #-2044] @ 0xfffff804 │ │ │ │ - strbeq r1, [r1, #-2032] @ 0xfffff810 │ │ │ │ - ldrbteq r3, [r5], #1088 @ 0x440 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ e5c44 <__cxa_atexit@plt+0xd97ec> │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ e5c48 <__cxa_atexit@plt+0xd97f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 4004d8 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r1, [r1, #-1976] @ 0xfffff848 │ │ │ │ - ldrbteq r3, [r5], #1032 @ 0x408 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ e5c7c <__cxa_atexit@plt+0xd9824> │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ e5c80 <__cxa_atexit@plt+0xd9828> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 4004d8 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r1, [r1, #-1920] @ 0xfffff880 │ │ │ │ - ldrbteq r3, [r5], #956 @ 0x3bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e5ce0 <__cxa_atexit@plt+0xd9888> │ │ │ │ - ldr r3, [pc, #64] @ e5cec <__cxa_atexit@plt+0xd9894> │ │ │ │ - ldr r2, [pc, #64] @ e5cf0 <__cxa_atexit@plt+0xd9898> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - ldr r3, [pc, #36] @ e5cf4 <__cxa_atexit@plt+0xd989c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #32] @ e5cf8 <__cxa_atexit@plt+0xd98a0> │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - strbeq r1, [r1, #-180] @ 0xffffff4c │ │ │ │ - strbeq r1, [r1, #-300] @ 0xfffffed4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r4, [r5], #2200 @ 0x898 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5d50 <__cxa_atexit@plt+0xd98f8> │ │ │ │ - ldr r2, [pc, #48] @ e5d60 <__cxa_atexit@plt+0xd9908> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #40] @ e5d64 <__cxa_atexit@plt+0xd990c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [pc, #36] @ e5d68 <__cxa_atexit@plt+0xd9910> │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ae0 <__cxa_atexit@plt+0x3f4688> │ │ │ │ - ldr r7, [pc, #20] @ e5d6c <__cxa_atexit@plt+0xd9914> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3f08 <__cxa_atexit@plt+0xd7ab0> │ │ │ │ + ldr r3, [pc, #60] @ e3f18 <__cxa_atexit@plt+0xd7ac0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3ef8 <__cxa_atexit@plt+0xd7aa0> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e3f1c <__cxa_atexit@plt+0xd7ac4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r1, [r1, #-1724] @ 0xfffff944 │ │ │ │ - strbeq r1, [r1, #-188] @ 0xffffff44 │ │ │ │ - ldrbteq r3, [r5], #852 @ 0x354 │ │ │ │ - ldrbteq r3, [r5], #796 @ 0x31c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5e3c <__cxa_atexit@plt+0xd99e4> │ │ │ │ - ldr sl, [pc, #176] @ e5e48 <__cxa_atexit@plt+0xd99f0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr ip, [pc, #172] @ e5e4c <__cxa_atexit@plt+0xd99f4> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r9, r6, #18 │ │ │ │ - sub r0, r6, #30 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - add sl, sl, #1 │ │ │ │ - str ip, [r3, #48] @ 0x30 │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #144] @ e5e50 <__cxa_atexit@plt+0xd99f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #140] @ e5e54 <__cxa_atexit@plt+0xd99fc> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str sl, [r3, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr r1, [pc, #112] @ e5e58 <__cxa_atexit@plt+0xd9a00> │ │ │ │ - sub r9, r6, #43 @ 0x2b │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #92] @ e5e5c <__cxa_atexit@plt+0xd9a04> │ │ │ │ - add r2, r2, #1 │ │ │ │ - sub r0, r6, #50 @ 0x32 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, lr} │ │ │ │ - ldr r1, [pc, #76] @ e5e60 <__cxa_atexit@plt+0xd9a08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - b 400ae8 <__cxa_atexit@plt+0x3f4690> │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq r3, [r5], #524 @ 0x20c │ │ │ │ - strbeq r1, [r1, #-0] │ │ │ │ - strbeq r0, [r1, #-4088] @ 0xfffff008 │ │ │ │ - strbeq r1, [r1, #-1584] @ 0xfffff9d0 │ │ │ │ - ldrbteq r3, [r5], #480 @ 0x1e0 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - strbeq r1, [r1, #-1516] @ 0xfffffa14 │ │ │ │ - ldrbteq r3, [r5], #576 @ 0x240 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldrbteq r4, [r5], #2076 @ 0x81c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5ea8 <__cxa_atexit@plt+0xd9a50> │ │ │ │ - ldr r2, [pc, #48] @ e5eb8 <__cxa_atexit@plt+0xd9a60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #40] @ e5ebc <__cxa_atexit@plt+0xd9a64> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [pc, #36] @ e5ec0 <__cxa_atexit@plt+0xd9a68> │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ae0 <__cxa_atexit@plt+0x3f4688> │ │ │ │ - ldr r7, [pc, #20] @ e5ec4 <__cxa_atexit@plt+0xd9a6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - strbeq r1, [r1, #-1380] @ 0xfffffa9c │ │ │ │ - strbeq r0, [r1, #-3940] @ 0xfffff09c │ │ │ │ - ldrbteq r3, [r5], #508 @ 0x1fc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #8] @ e5ee4 <__cxa_atexit@plt+0xd9a8c> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e3f88 <__cxa_atexit@plt+0xd7b30> │ │ │ │ + ldr r3, [pc, #60] @ e3f98 <__cxa_atexit@plt+0xd7b40> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 400af0 <__cxa_atexit@plt+0x3f4698> │ │ │ │ - ldrbteq r3, [r5], #500 @ 0x1f4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5f3c <__cxa_atexit@plt+0xd9ae4> │ │ │ │ - ldr r2, [pc, #76] @ e5f58 <__cxa_atexit@plt+0xd9b00> │ │ │ │ - ldr r1, [pc, #76] @ e5f5c <__cxa_atexit@plt+0xd9b04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - ldr r5, [pc, #56] @ e5f60 <__cxa_atexit@plt+0xd9b08> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [pc, #52] @ e5f64 <__cxa_atexit@plt+0xd9b0c> │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ae0 <__cxa_atexit@plt+0x3f4688> │ │ │ │ - ldr r3, [pc, #36] @ e5f68 <__cxa_atexit@plt+0xd9b10> │ │ │ │ - ldr r7, [pc, #36] @ e5f6c <__cxa_atexit@plt+0xd9b14> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3f78 <__cxa_atexit@plt+0xd7b20> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e3f9c <__cxa_atexit@plt+0xd7b44> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r4, [r5], #1952 @ 0x7a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4008 <__cxa_atexit@plt+0xd7bb0> │ │ │ │ + ldr r3, [pc, #60] @ e4018 <__cxa_atexit@plt+0xd7bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3ff8 <__cxa_atexit@plt+0xd7ba0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e401c <__cxa_atexit@plt+0xd7bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - ldrbteq r3, [r5], #456 @ 0x1c8 │ │ │ │ - strbeq r1, [r1, #-1232] @ 0xfffffb30 │ │ │ │ - strbeq r0, [r1, #-3792] @ 0xfffff130 │ │ │ │ - ldrbteq r3, [r5], #400 @ 0x190 │ │ │ │ - ldrbteq r3, [r5], #352 @ 0x160 │ │ │ │ - ldrbteq r3, [r5], #364 @ 0x16c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r4, [r5], #1828 @ 0x724 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r5], #1548 @ 0x60c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e4090 <__cxa_atexit@plt+0xd7c38> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e4088 <__cxa_atexit@plt+0xd7c30> │ │ │ │ + ldr r8, [pc, #40] @ e4098 <__cxa_atexit@plt+0xd7c40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e409c <__cxa_atexit@plt+0xd7c44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrteq sp, [sp], #364 @ 0x16c │ │ │ │ + strbeq r2, [r1, #-3316] @ 0xfffff30c │ │ │ │ + ldrbteq r4, [r5], #1676 @ 0x68c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5fc8 <__cxa_atexit@plt+0xd9b70> │ │ │ │ - ldr r2, [pc, #76] @ e5fe4 <__cxa_atexit@plt+0xd9b8c> │ │ │ │ - ldr r1, [pc, #76] @ e5fe8 <__cxa_atexit@plt+0xd9b90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - ldr r5, [pc, #56] @ e5fec <__cxa_atexit@plt+0xd9b94> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [pc, #52] @ e5ff0 <__cxa_atexit@plt+0xd9b98> │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ae0 <__cxa_atexit@plt+0x3f4688> │ │ │ │ - ldr r3, [pc, #36] @ e5ff4 <__cxa_atexit@plt+0xd9b9c> │ │ │ │ - ldr r7, [pc, #36] @ e5ff8 <__cxa_atexit@plt+0xd9ba0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4110 <__cxa_atexit@plt+0xd7cb8> │ │ │ │ + ldr r3, [pc, #92] @ e4120 <__cxa_atexit@plt+0xd7cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e40ec <__cxa_atexit@plt+0xd7c94> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e40fc <__cxa_atexit@plt+0xd7ca4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #14] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ e4124 <__cxa_atexit@plt+0xd7ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #2 │ │ │ │ + ldr r0, [pc, #28] @ e4128 <__cxa_atexit@plt+0xd7cd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - ldrbteq r3, [r5], #316 @ 0x13c │ │ │ │ - strbeq r1, [r1, #-1092] @ 0xfffffbbc │ │ │ │ - strbeq r0, [r1, #-3652] @ 0xfffff1bc │ │ │ │ - ldrbteq r3, [r5], #260 @ 0x104 │ │ │ │ - ldrbteq r3, [r5], #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e603c <__cxa_atexit@plt+0xd9be4> │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldr r2, [pc, #40] @ e6044 <__cxa_atexit@plt+0xd9bec> │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #36] @ e6048 <__cxa_atexit@plt+0xd9bf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #20] @ e412c <__cxa_atexit@plt+0xd7cd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r4, [r5], #1588 @ 0x634 │ │ │ │ + ldrbteq r4, [r5], #1580 @ 0x62c │ │ │ │ + ldrbteq r4, [r5], #1584 @ 0x630 │ │ │ │ + ldrbteq r4, [r5], #1536 @ 0x600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e415c <__cxa_atexit@plt+0xd7d04> │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e4174 <__cxa_atexit@plt+0xd7d1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ e4178 <__cxa_atexit@plt+0xd7d20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r0, [r1, #-3432] @ 0xfffff298 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e6094 <__cxa_atexit@plt+0xd9c3c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e609c <__cxa_atexit@plt+0xd9c44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + ldrbteq r4, [r5], #1492 @ 0x5d4 │ │ │ │ + ldrbteq r4, [r5], #1480 @ 0x5c8 │ │ │ │ + ldrbteq r4, [r5], #1228 @ 0x4cc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e41d0 <__cxa_atexit@plt+0xd7d78> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e41c8 <__cxa_atexit@plt+0xd7d70> │ │ │ │ + ldr r8, [pc, #40] @ e41d8 <__cxa_atexit@plt+0xd7d80> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e41dc <__cxa_atexit@plt+0xd7d84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r1, #-3336] @ 0xfffff2f8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #28 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi e6178 <__cxa_atexit@plt+0xd9d20> │ │ │ │ - ldr r9, [pc, #216] @ e6198 <__cxa_atexit@plt+0xd9d40> │ │ │ │ - ldr r7, [pc, #216] @ e619c <__cxa_atexit@plt+0xd9d44> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [r2, #24] │ │ │ │ - ldr r3, [r2, #16] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq e6160 <__cxa_atexit@plt+0xd9d08> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e616c <__cxa_atexit@plt+0xd9d14> │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r9, r2 │ │ │ │ - bcc e6184 <__cxa_atexit@plt+0xd9d2c> │ │ │ │ - ldr r7, [pc, #128] @ e61a0 <__cxa_atexit@plt+0xd9d48> │ │ │ │ + ldrteq sp, [sp], #39 @ 0x27 │ │ │ │ + strbeq r2, [r1, #-2996] @ 0xfffff44c │ │ │ │ + ldrbteq r4, [r5], #1380 @ 0x564 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4250 <__cxa_atexit@plt+0xd7df8> │ │ │ │ + ldr r3, [pc, #92] @ e4260 <__cxa_atexit@plt+0xd7e08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e422c <__cxa_atexit@plt+0xd7dd4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e423c <__cxa_atexit@plt+0xd7de4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #10] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ e4264 <__cxa_atexit@plt+0xd7e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #120] @ e61a4 <__cxa_atexit@plt+0xd9d4c> │ │ │ │ - sub r7, r2, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #112] @ e61a8 <__cxa_atexit@plt+0xd9d50> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r0, r6, #20 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - stm r0, {r6, r8, lr} │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + ldr r0, [pc, #28] @ e4268 <__cxa_atexit@plt+0xd7e10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e426c <__cxa_atexit@plt+0xd7e14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r4, [r5], #1292 @ 0x50c │ │ │ │ + ldrbteq r4, [r5], #1284 @ 0x504 │ │ │ │ + ldrbteq r4, [r5], #1288 @ 0x508 │ │ │ │ + ldrbteq r4, [r5], #1240 @ 0x4d8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e429c <__cxa_atexit@plt+0xd7e44> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - bic r7, r1, #3 │ │ │ │ + ldr r7, [pc, #16] @ e42b4 <__cxa_atexit@plt+0xd7e5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ e42b8 <__cxa_atexit@plt+0xd7e60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r5], #1196 @ 0x4ac │ │ │ │ + ldrbteq r4, [r5], #1184 @ 0x4a0 │ │ │ │ + ldrbteq r4, [r5], #908 @ 0x38c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e4310 <__cxa_atexit@plt+0xd7eb8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e4308 <__cxa_atexit@plt+0xd7eb0> │ │ │ │ + ldr r8, [pc, #40] @ e4318 <__cxa_atexit@plt+0xd7ec0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e431c <__cxa_atexit@plt+0xd7ec4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strbeq r0, [r1, #-3272] @ 0xfffff338 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - strbeq r0, [r1, #-3196] @ 0xfffff384 │ │ │ │ - strbeq r0, [r1, #-3228] @ 0xfffff364 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldrteq ip, [sp], #3806 @ 0xede │ │ │ │ + strbeq r2, [r1, #-2676] @ 0xfffff58c │ │ │ │ + ldrbteq r4, [r5], #1084 @ 0x43c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4390 <__cxa_atexit@plt+0xd7f38> │ │ │ │ + ldr r3, [pc, #92] @ e43a0 <__cxa_atexit@plt+0xd7f48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e436c <__cxa_atexit@plt+0xd7f14> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e437c <__cxa_atexit@plt+0xd7f24> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ e43a4 <__cxa_atexit@plt+0xd7f4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ e43a8 <__cxa_atexit@plt+0xd7f50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e43ac <__cxa_atexit@plt+0xd7f54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r4, [r5], #996 @ 0x3e4 │ │ │ │ + ldrbteq r4, [r5], #988 @ 0x3dc │ │ │ │ + ldrbteq r4, [r5], #992 @ 0x3e0 │ │ │ │ + ldrbteq r4, [r5], #944 @ 0x3b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e622c <__cxa_atexit@plt+0xd9dd4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e623c <__cxa_atexit@plt+0xd9de4> │ │ │ │ - ldr r7, [pc, #112] @ e624c <__cxa_atexit@plt+0xd9df4> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - sub r8, r3, #19 │ │ │ │ + bne e43dc <__cxa_atexit@plt+0xd7f84> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e43f4 <__cxa_atexit@plt+0xd7f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ e6250 <__cxa_atexit@plt+0xd9df8> │ │ │ │ - add sl, r6, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r9, [pc, #76] @ e6254 <__cxa_atexit@plt+0xd9dfc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - stm sl, {r1, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #20 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ e43f8 <__cxa_atexit@plt+0xd7fa0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r5], #900 @ 0x384 │ │ │ │ + ldrbteq r4, [r5], #888 @ 0x378 │ │ │ │ + ldrbteq r4, [r5], #588 @ 0x24c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e4450 <__cxa_atexit@plt+0xd7ff8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e4448 <__cxa_atexit@plt+0xd7ff0> │ │ │ │ + ldr r8, [pc, #40] @ e4458 <__cxa_atexit@plt+0xd8000> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e445c <__cxa_atexit@plt+0xd8004> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - strbeq r0, [r1, #-3040] @ 0xfffff420 │ │ │ │ - strbeq r0, [r1, #-2980] @ 0xfffff45c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [sp], #3478 @ 0xd96 │ │ │ │ + strbeq r2, [r1, #-2356] @ 0xfffff6cc │ │ │ │ + ldrbteq r4, [r5], #788 @ 0x314 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e6300 <__cxa_atexit@plt+0xd9ea8> │ │ │ │ - ldr r3, [pc, #152] @ e6310 <__cxa_atexit@plt+0xd9eb8> │ │ │ │ - mov r7, r5 │ │ │ │ + bhi e44d0 <__cxa_atexit@plt+0xd8078> │ │ │ │ + ldr r3, [pc, #92] @ e44e0 <__cxa_atexit@plt+0xd8088> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - ands r3, sl, #3 │ │ │ │ - str r9, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - beq e62d4 <__cxa_atexit@plt+0xd9e7c> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e62e4 <__cxa_atexit@plt+0xd9e8c> │ │ │ │ - ldr r3, [pc, #112] @ e6314 <__cxa_atexit@plt+0xd9ebc> │ │ │ │ - ldr r7, [sl, #2] │ │ │ │ - ldr r2, [sl, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq e62f8 <__cxa_atexit@plt+0xd9ea0> │ │ │ │ - ldr r3, [pc, #80] @ e6318 <__cxa_atexit@plt+0xd9ec0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ - ldr r0, [sl] │ │ │ │ + beq e44ac <__cxa_atexit@plt+0xd8054> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e44bc <__cxa_atexit@plt+0xd8064> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ e6320 <__cxa_atexit@plt+0xd9ec8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ e631c <__cxa_atexit@plt+0xd9ec4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #32] @ e44e4 <__cxa_atexit@plt+0xd808c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ e44e8 <__cxa_atexit@plt+0xd8090> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrbteq r2, [r5], #3604 @ 0xe14 │ │ │ │ - strbeq r0, [r1, #-2764] @ 0xfffff534 │ │ │ │ - ldrbteq r2, [r5], #3572 @ 0xdf4 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + ldr r7, [pc, #20] @ e44ec <__cxa_atexit@plt+0xd8094> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r4, [r5], #700 @ 0x2bc │ │ │ │ + ldrbteq r4, [r5], #692 @ 0x2b4 │ │ │ │ + ldrbteq r4, [r5], #696 @ 0x2b8 │ │ │ │ + ldrbteq r4, [r5], #648 @ 0x288 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e6378 <__cxa_atexit@plt+0xd9f20> │ │ │ │ - mov r3, r7 │ │ │ │ + bne e451c <__cxa_atexit@plt+0xd80c4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #68] @ e6394 <__cxa_atexit@plt+0xd9f3c> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e638c <__cxa_atexit@plt+0xd9f34> │ │ │ │ - ldr r3, [pc, #44] @ e6398 <__cxa_atexit@plt+0xd9f40> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ - ldr r7, [pc, #28] @ e639c <__cxa_atexit@plt+0xd9f44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e4534 <__cxa_atexit@plt+0xd80dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ e4538 <__cxa_atexit@plt+0xd80e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldrbteq r4, [r5], #604 @ 0x25c │ │ │ │ + ldrbteq r4, [r5], #592 @ 0x250 │ │ │ │ + ldrbteq r4, [r5], #268 @ 0x10c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e4590 <__cxa_atexit@plt+0xd8138> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e4588 <__cxa_atexit@plt+0xd8130> │ │ │ │ + ldr r8, [pc, #40] @ e4598 <__cxa_atexit@plt+0xd8140> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e459c <__cxa_atexit@plt+0xd8144> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r0, [r1, #-2616] @ 0xfffff5c8 │ │ │ │ - ldrbteq r2, [r5], #3448 @ 0xd78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e63c0 <__cxa_atexit@plt+0xd9f68> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r5], #3412 @ 0xd54 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ e63f4 <__cxa_atexit@plt+0xd9f9c> │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [sp], #3149 @ 0xc4d │ │ │ │ + strbeq r2, [r1, #-2036] @ 0xfffff80c │ │ │ │ + ldrbteq r4, [r5], #492 @ 0x1ec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4610 <__cxa_atexit@plt+0xd81b8> │ │ │ │ + ldr r3, [pc, #92] @ e4620 <__cxa_atexit@plt+0xd81c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq e63ec <__cxa_atexit@plt+0xd9f94> │ │ │ │ - b e6404 <__cxa_atexit@plt+0xd9fac> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e45ec <__cxa_atexit@plt+0xd8194> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e4600 <__cxa_atexit@plt+0xd81a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e4624 <__cxa_atexit@plt+0xd81cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ e4628 <__cxa_atexit@plt+0xd81d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r2, [r5], #3360 @ 0xd20 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r7, [pc, #20] @ e462c <__cxa_atexit@plt+0xd81d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r4, [r5], #420 @ 0x1a4 │ │ │ │ + ldrbteq r4, [r5], #412 @ 0x19c │ │ │ │ + ldrbteq r4, [r5], #400 @ 0x190 │ │ │ │ + ldrbteq r4, [r5], #352 @ 0x160 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e642c <__cxa_atexit@plt+0xd9fd4> │ │ │ │ - ldr r3, [pc, #172] @ e64c4 <__cxa_atexit@plt+0xda06c> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [pc, #168] @ e64c8 <__cxa_atexit@plt+0xda070> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r2, [pc, #128] @ e64b8 <__cxa_atexit@plt+0xda060> │ │ │ │ - ldr r3, [r7, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - str r3, [r7, #12] │ │ │ │ - beq e648c <__cxa_atexit@plt+0xda034> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e649c <__cxa_atexit@plt+0xda044> │ │ │ │ - ldr r2, [pc, #96] @ e64bc <__cxa_atexit@plt+0xda064> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq e64b0 <__cxa_atexit@plt+0xda058> │ │ │ │ - ldr r3, [pc, #64] @ e64c0 <__cxa_atexit@plt+0xda068> │ │ │ │ - mov r8, r7 │ │ │ │ + bne e4660 <__cxa_atexit@plt+0xd8208> │ │ │ │ + ldr r7, [pc, #36] @ e4674 <__cxa_atexit@plt+0xd821c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ e4678 <__cxa_atexit@plt+0xd8220> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r5], #328 @ 0x148 │ │ │ │ + ldrbteq r4, [r5], #316 @ 0x13c │ │ │ │ + ldrbteq r3, [r5], #4044 @ 0xfcc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e46d0 <__cxa_atexit@plt+0xd8278> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e46c8 <__cxa_atexit@plt+0xd8270> │ │ │ │ + ldr r8, [pc, #40] @ e46d8 <__cxa_atexit@plt+0xd8280> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e46dc <__cxa_atexit@plt+0xd8284> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [sp], #2820 @ 0xb04 │ │ │ │ + strbeq r2, [r1, #-1716] @ 0xfffff94c │ │ │ │ + ldrbteq r4, [r5], #196 @ 0xc4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4750 <__cxa_atexit@plt+0xd82f8> │ │ │ │ + ldr r3, [pc, #92] @ e4760 <__cxa_atexit@plt+0xd8308> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e472c <__cxa_atexit@plt+0xd82d4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e4740 <__cxa_atexit@plt+0xd82e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ e64cc <__cxa_atexit@plt+0xda074> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #48] @ e4764 <__cxa_atexit@plt+0xd830c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ e4768 <__cxa_atexit@plt+0xd8310> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq r2, [r5], #3288 @ 0xcd8 │ │ │ │ - strbeq r0, [r1, #-2324] @ 0xfffff6ec │ │ │ │ - ldrbteq r2, [r5], #3144 @ 0xc48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #20] @ e476c <__cxa_atexit@plt+0xd8314> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r4, [r5], #124 @ 0x7c │ │ │ │ + ldrbteq r4, [r5], #116 @ 0x74 │ │ │ │ + ldrbteq r4, [r5], #104 @ 0x68 │ │ │ │ + ldrbteq r4, [r5], #56 @ 0x38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e6540 <__cxa_atexit@plt+0xda0e8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e65dc <__cxa_atexit@plt+0xda184> │ │ │ │ - ldr r3, [pc, #244] @ e65f8 <__cxa_atexit@plt+0xda1a0> │ │ │ │ - ldr lr, [pc, #244] @ e65fc <__cxa_atexit@plt+0xda1a4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #200] @ e6600 <__cxa_atexit@plt+0xda1a8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e47a0 <__cxa_atexit@plt+0xd8348> │ │ │ │ + ldr r7, [pc, #36] @ e47b4 <__cxa_atexit@plt+0xd835c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ e47b8 <__cxa_atexit@plt+0xd8360> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r5], #32 │ │ │ │ + ldrbteq r4, [r5], #20 │ │ │ │ + ldrbteq r3, [r5], #3724 @ 0xe8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi e4810 <__cxa_atexit@plt+0xd83b8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e4808 <__cxa_atexit@plt+0xd83b0> │ │ │ │ + ldr r8, [pc, #40] @ e4818 <__cxa_atexit@plt+0xd83c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ e481c <__cxa_atexit@plt+0xd83c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r6, [pc, #156] @ e65e8 <__cxa_atexit@plt+0xda190> │ │ │ │ - ldr r3, [r7, #4]! │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ands r6, r3, #3 │ │ │ │ - str r3, [r7, #12] │ │ │ │ - beq e65a4 <__cxa_atexit@plt+0xda14c> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e65b8 <__cxa_atexit@plt+0xda160> │ │ │ │ - ldr r6, [pc, #124] @ e65ec <__cxa_atexit@plt+0xda194> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq e65d0 <__cxa_atexit@plt+0xda178> │ │ │ │ - ldr r6, [pc, #92] @ e65f0 <__cxa_atexit@plt+0xda198> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a34 <__cxa_atexit@plt+0x3f45dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [sp], #2493 @ 0x9bd │ │ │ │ + strbeq r2, [r1, #-1396] @ 0xfffffa8c │ │ │ │ + ldrbteq r3, [r5], #3996 @ 0xf9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4890 <__cxa_atexit@plt+0xd8438> │ │ │ │ + ldr r3, [pc, #92] @ e48a0 <__cxa_atexit@plt+0xd8448> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e486c <__cxa_atexit@plt+0xd8414> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne e4880 <__cxa_atexit@plt+0xd8428> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ e65f4 <__cxa_atexit@plt+0xda19c> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #48] @ e48a4 <__cxa_atexit@plt+0xd844c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ e48a8 <__cxa_atexit@plt+0xd8450> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - strbeq r0, [r1, #-2036] @ 0xfffff80c │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r0, [r1, #-2304] @ 0xfffff700 │ │ │ │ - ldrbteq r2, [r5], #2836 @ 0xb14 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r7, [pc, #20] @ e48ac <__cxa_atexit@plt+0xd8454> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrbteq r3, [r5], #3924 @ 0xf54 │ │ │ │ + ldrbteq r3, [r5], #3916 @ 0xf4c │ │ │ │ + ldrbteq r3, [r5], #3904 @ 0xf40 │ │ │ │ + ldrbteq r3, [r5], #3856 @ 0xf10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e6624 <__cxa_atexit@plt+0xda1cc> │ │ │ │ - mov r8, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e48e0 <__cxa_atexit@plt+0xd8488> │ │ │ │ + ldr r7, [pc, #36] @ e48f4 <__cxa_atexit@plt+0xd849c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #28] @ e48f8 <__cxa_atexit@plt+0xd84a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r3, [r5], #3832 @ 0xef8 │ │ │ │ + ldrbteq r3, [r5], #3820 @ 0xeec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4948 <__cxa_atexit@plt+0xd84f0> │ │ │ │ + ldr r3, [pc, #60] @ e4958 <__cxa_atexit@plt+0xd8500> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r5], #2800 @ 0xaf0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ e6654 <__cxa_atexit@plt+0xda1fc> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e4938 <__cxa_atexit@plt+0xd84e0> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e495c <__cxa_atexit@plt+0xd8504> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #3728 @ 0xe90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e49c8 <__cxa_atexit@plt+0xd8570> │ │ │ │ + ldr r3, [pc, #60] @ e49d8 <__cxa_atexit@plt+0xd8580> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - b e6264 <__cxa_atexit@plt+0xd9e0c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e49b8 <__cxa_atexit@plt+0xd8560> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e49dc <__cxa_atexit@plt+0xd8584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #3636 @ 0xe34 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e66a8 <__cxa_atexit@plt+0xda250> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #52] @ e66b4 <__cxa_atexit@plt+0xda25c> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffa1c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e66e8 <__cxa_atexit@plt+0xda290> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e66f0 <__cxa_atexit@plt+0xda298> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r1, #-1716] @ 0xfffff94c │ │ │ │ - ldrbteq r2, [r5], #2632 @ 0xa48 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e675c <__cxa_atexit@plt+0xda304> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e6764 <__cxa_atexit@plt+0xda30c> │ │ │ │ - ldr r1, [pc, #84] @ e6780 <__cxa_atexit@plt+0xda328> │ │ │ │ - ldr r0, [pc, #84] @ e6784 <__cxa_atexit@plt+0xda32c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r5, [pc, #60] @ e6788 <__cxa_atexit@plt+0xda330> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - mov r6, r3 │ │ │ │ - b e676c <__cxa_atexit@plt+0xda314> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e677c <__cxa_atexit@plt+0xda324> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4a48 <__cxa_atexit@plt+0xd85f0> │ │ │ │ + ldr r3, [pc, #60] @ e4a58 <__cxa_atexit@plt+0xd8600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e4a38 <__cxa_atexit@plt+0xd85e0> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4a5c <__cxa_atexit@plt+0xd8604> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #3512 @ 0xdb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4ac8 <__cxa_atexit@plt+0xd8670> │ │ │ │ + ldr r3, [pc, #60] @ e4ad8 <__cxa_atexit@plt+0xd8680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e4ab8 <__cxa_atexit@plt+0xd8660> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4adc <__cxa_atexit@plt+0xd8684> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r2, [r5], #2528 @ 0x9e0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - strbeq r0, [r1, #-1768] @ 0xfffff918 │ │ │ │ - ldrbteq r2, [r5], #2484 @ 0x9b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e67ac <__cxa_atexit@plt+0xda354> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #3388 @ 0xd3c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4b48 <__cxa_atexit@plt+0xd86f0> │ │ │ │ + ldr r3, [pc, #60] @ e4b58 <__cxa_atexit@plt+0xd8700> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400540 <__cxa_atexit@plt+0x3f40e8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r5], #2432 @ 0x980 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e67d0 <__cxa_atexit@plt+0xda378> │ │ │ │ - mov r8, r7 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e4b38 <__cxa_atexit@plt+0xd86e0> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4b5c <__cxa_atexit@plt+0xd8704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #3264 @ 0xcc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4bc8 <__cxa_atexit@plt+0xd8770> │ │ │ │ + ldr r3, [pc, #60] @ e4bd8 <__cxa_atexit@plt+0xd8780> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400af8 <__cxa_atexit@plt+0x3f46a0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r5], #2372 @ 0x944 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ e67fc <__cxa_atexit@plt+0xda3a4> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov sl, r7 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e4bb8 <__cxa_atexit@plt+0xd8760> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4bdc <__cxa_atexit@plt+0xd8784> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #3140 @ 0xc44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4c48 <__cxa_atexit@plt+0xd87f0> │ │ │ │ + ldr r3, [pc, #60] @ e4c58 <__cxa_atexit@plt+0xd8800> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e6264 <__cxa_atexit@plt+0xd9e0c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e4c38 <__cxa_atexit@plt+0xd87e0> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4c5c <__cxa_atexit@plt+0xd8804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ e6828 <__cxa_atexit@plt+0xda3d0> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4cc8 <__cxa_atexit@plt+0xd8870> │ │ │ │ + ldr r3, [pc, #60] @ e4cd8 <__cxa_atexit@plt+0xd8880> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ e682c <__cxa_atexit@plt+0xda3d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r0, [r1, #-1684] @ 0xfffff96c │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e4cb8 <__cxa_atexit@plt+0xd8860> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4cdc <__cxa_atexit@plt+0xd8884> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #2892 @ 0xb4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e6870 <__cxa_atexit@plt+0xda418> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #52] @ e688c <__cxa_atexit@plt+0xda434> │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e6884 <__cxa_atexit@plt+0xda42c> │ │ │ │ - b e689c <__cxa_atexit@plt+0xda444> │ │ │ │ - ldr r7, [pc, #24] @ e6890 <__cxa_atexit@plt+0xda438> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4d48 <__cxa_atexit@plt+0xd88f0> │ │ │ │ + ldr r3, [pc, #60] @ e4d58 <__cxa_atexit@plt+0xd8900> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e4d38 <__cxa_atexit@plt+0xd88e0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4d5c <__cxa_atexit@plt+0xd8904> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #2768 @ 0xad0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrbteq r2, [r5], #2200 @ 0x898 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e4dc8 <__cxa_atexit@plt+0xd8970> │ │ │ │ + ldr r3, [pc, #60] @ e4dd8 <__cxa_atexit@plt+0xd8980> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e4db8 <__cxa_atexit@plt+0xd8960> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e4ddc <__cxa_atexit@plt+0xd8984> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r3, [r5], #2644 @ 0xa54 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e68f0 <__cxa_atexit@plt+0xda498> │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e691c <__cxa_atexit@plt+0xda4c4> │ │ │ │ - ldr r7, [pc, #120] @ e6938 <__cxa_atexit@plt+0xda4e0> │ │ │ │ - sub r2, r3, #9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr lr, [pc, #112] @ e693c <__cxa_atexit@plt+0xda4e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e6924 <__cxa_atexit@plt+0xda4cc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #40] @ e6934 <__cxa_atexit@plt+0xda4dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ e4e14 <__cxa_atexit@plt+0xd89bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq ip, [sp], #795 @ 0x31b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e4e50 <__cxa_atexit@plt+0xd89f8> │ │ │ │ + ldr r3, [pc, #36] @ e4e60 <__cxa_atexit@plt+0xd8a08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b e6928 <__cxa_atexit@plt+0xda4d0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r1, #-1232] @ 0xfffffb30 │ │ │ │ - strbeq r0, [r1, #-2880] @ 0xfffff4c0 │ │ │ │ - strbeq r0, [r1, #-1760] @ 0xfffff920 │ │ │ │ - ldrbteq r2, [r5], #2060 @ 0x80c │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + ldrbteq r3, [r5], #2624 @ 0xa40 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi e69a8 <__cxa_atexit@plt+0xda550> │ │ │ │ + bhi e4ecc <__cxa_atexit@plt+0xd8a74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc e69b0 <__cxa_atexit@plt+0xda558> │ │ │ │ - ldr r1, [pc, #84] @ e69cc <__cxa_atexit@plt+0xda574> │ │ │ │ - ldr r0, [pc, #84] @ e69d0 <__cxa_atexit@plt+0xda578> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bcc e4ed4 <__cxa_atexit@plt+0xd8a7c> │ │ │ │ + ldr r5, [pc, #84] @ e4ef0 <__cxa_atexit@plt+0xd8a98> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #80] @ e4ef4 <__cxa_atexit@plt+0xd8a9c> │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #76] @ e4ef8 <__cxa_atexit@plt+0xd8aa0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ - ldr r5, [pc, #60] @ e69d4 <__cxa_atexit@plt+0xda57c> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r3 │ │ │ │ - b e69b8 <__cxa_atexit@plt+0xda560> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e69c8 <__cxa_atexit@plt+0xda570> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r2, [r5], #1940 @ 0x794 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - strbeq r0, [r1, #-1180] @ 0xfffffb64 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e6a44 <__cxa_atexit@plt+0xda5ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e6a4c <__cxa_atexit@plt+0xda5f4> │ │ │ │ - ldr r2, [pc, #100] @ e6a74 <__cxa_atexit@plt+0xda61c> │ │ │ │ - ldr r1, [pc, #100] @ e6a78 <__cxa_atexit@plt+0xda620> │ │ │ │ - ldr r0, [pc, #100] @ e6a7c <__cxa_atexit@plt+0xda624> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - stmdb r5, {r1, r2, r9} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - ldr r5, [pc, #72] @ e6a80 <__cxa_atexit@plt+0xda628> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - mov r6, r8 │ │ │ │ - b e6a54 <__cxa_atexit@plt+0xda5fc> │ │ │ │ + b e4edc <__cxa_atexit@plt+0xd8a84> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ e6a6c <__cxa_atexit@plt+0xda614> │ │ │ │ - ldr r8, [pc, #16] @ e6a70 <__cxa_atexit@plt+0xda618> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #8] @ e4eec <__cxa_atexit@plt+0xd8a94> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r2, [r5], #1780 @ 0x6f4 │ │ │ │ - ldrbteq r1, [r5], #2208 @ 0x8a0 │ │ │ │ - ldrbteq r1, [r5], #2288 @ 0x8f0 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - strbeq r0, [r1, #-1024] @ 0xfffffc00 │ │ │ │ - ldrbteq r2, [r5], #1752 @ 0x6d8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e6af4 <__cxa_atexit@plt+0xda69c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e6afc <__cxa_atexit@plt+0xda6a4> │ │ │ │ - ldr r2, [pc, #100] @ e6b24 <__cxa_atexit@plt+0xda6cc> │ │ │ │ - ldr r1, [pc, #100] @ e6b28 <__cxa_atexit@plt+0xda6d0> │ │ │ │ - ldr r0, [pc, #100] @ e6b2c <__cxa_atexit@plt+0xda6d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - stmdb r5, {r1, r2, r9} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - ldr r5, [pc, #72] @ e6b30 <__cxa_atexit@plt+0xda6d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - mov r6, r8 │ │ │ │ - b e6b04 <__cxa_atexit@plt+0xda6ac> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ e6b1c <__cxa_atexit@plt+0xda6c4> │ │ │ │ - ldr r8, [pc, #16] @ e6b20 <__cxa_atexit@plt+0xda6c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r2, [r5], #1604 @ 0x644 │ │ │ │ - ldrbteq r1, [r5], #2032 @ 0x7f0 │ │ │ │ - ldrbteq r1, [r5], #2112 @ 0x840 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - strbeq r0, [r1, #-848] @ 0xfffffcb0 │ │ │ │ - ldrbteq r2, [r5], #1632 @ 0x660 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldrbteq r3, [r5], #2524 @ 0x9dc │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + ldrteq ip, [sp], #643 @ 0x283 │ │ │ │ + ldrbteq r3, [r5], #2476 @ 0x9ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e6b70 <__cxa_atexit@plt+0xda718> │ │ │ │ - ldr r3, [pc, #40] @ e6b80 <__cxa_atexit@plt+0xda728> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ e6b84 <__cxa_atexit@plt+0xda72c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ e6b88 <__cxa_atexit@plt+0xda730> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r0, [r1, #-720] @ 0xfffffd30 │ │ │ │ - ldrbteq r2, [r5], #1588 @ 0x634 │ │ │ │ - ldrbteq r2, [r5], #1548 @ 0x60c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e6bac <__cxa_atexit@plt+0xda754> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #16] @ e4f20 <__cxa_atexit@plt+0xd8ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r5], #1492 @ 0x5d4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ e6c10 <__cxa_atexit@plt+0xda7b8> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq e6bf0 <__cxa_atexit@plt+0xda798> │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ + ldrbteq r3, [r5], #2444 @ 0x98c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4f58 <__cxa_atexit@plt+0xd8b00> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ e4f60 <__cxa_atexit@plt+0xd8b08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ e6c14 <__cxa_atexit@plt+0xda7bc> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ e6c18 <__cxa_atexit@plt+0xda7c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strbeq r0, [r1, #-560] @ 0xfffffdd0 │ │ │ │ - ldrbteq r2, [r5], #1384 @ 0x568 │ │ │ │ + strbeq r1, [r1, #-3640] @ 0xfffff1c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e6c54 <__cxa_atexit@plt+0xda7fc> │ │ │ │ - ldr r3, [pc, #36] @ e6c60 <__cxa_atexit@plt+0xda808> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ e6c64 <__cxa_atexit@plt+0xda80c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4f98 <__cxa_atexit@plt+0xd8b40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ e4fa0 <__cxa_atexit@plt+0xd8b48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r0, [r1, #-492] @ 0xfffffe14 │ │ │ │ - ldrbteq r2, [r5], #1296 @ 0x510 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e6c88 <__cxa_atexit@plt+0xda830> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400b00 <__cxa_atexit@plt+0x3f46a8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + strbeq r1, [r1, #-3576] @ 0xfffff208 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e6cc4 <__cxa_atexit@plt+0xda86c> │ │ │ │ - ldr r2, [pc, #32] @ e6cd0 <__cxa_atexit@plt+0xda878> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r1, #-1340] @ 0xfffffac4 │ │ │ │ - ldrbteq r2, [r5], #1232 @ 0x4d0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e6d10 <__cxa_atexit@plt+0xda8b8> │ │ │ │ - ldr r3, [pc, #40] @ e6d20 <__cxa_atexit@plt+0xda8c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ e6d24 <__cxa_atexit@plt+0xda8cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ e6d28 <__cxa_atexit@plt+0xda8d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e5004 <__cxa_atexit@plt+0xd8bac> │ │ │ │ + ldr r7, [pc, #80] @ e501c <__cxa_atexit@plt+0xd8bc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #76] @ e5020 <__cxa_atexit@plt+0xd8bc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #16]! │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + ldr r7, [pc, #24] @ e5024 <__cxa_atexit@plt+0xd8bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - strbeq r0, [r1, #-304] @ 0xfffffed0 │ │ │ │ - ldrbteq r2, [r5], #1172 @ 0x494 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + ldrbteq r3, [r5], #2236 @ 0x8bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e6d5c <__cxa_atexit@plt+0xda904> │ │ │ │ + bhi e5088 <__cxa_atexit@plt+0xd8c30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e6d64 <__cxa_atexit@plt+0xda90c> │ │ │ │ + ldr r2, [pc, #88] @ e50a4 <__cxa_atexit@plt+0xd8c4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400b08 <__cxa_atexit@plt+0x3f46b0> │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5090 <__cxa_atexit@plt+0xd8c38> │ │ │ │ + ldr r7, [pc, #68] @ e50a8 <__cxa_atexit@plt+0xd8c50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq e507c <__cxa_atexit@plt+0xd8c24> │ │ │ │ + mov r7, r9 │ │ │ │ + b e5114 <__cxa_atexit@plt+0xd8cbc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r0, [r1, #-64] @ 0xffffffc0 │ │ │ │ - ldrbteq r2, [r5], #1132 @ 0x46c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e6dac <__cxa_atexit@plt+0xda954> │ │ │ │ - ldr r2, [pc, #48] @ e6dbc <__cxa_atexit@plt+0xda964> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #40] @ e6dc0 <__cxa_atexit@plt+0xda968> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ e6dc4 <__cxa_atexit@plt+0xda96c> │ │ │ │ + ldr r7, [pc, #20] @ e50ac <__cxa_atexit@plt+0xd8c54> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq r1, [r1, #-3380] @ 0xfffff2cc │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldrbteq r3, [r5], #2100 @ 0x834 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e50f4 <__cxa_atexit@plt+0xd8c9c> │ │ │ │ + ldr r7, [pc, #52] @ e5104 <__cxa_atexit@plt+0xd8cac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq e50e8 <__cxa_atexit@plt+0xd8c90> │ │ │ │ + mov r7, r9 │ │ │ │ + b e5114 <__cxa_atexit@plt+0xd8cbc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e5108 <__cxa_atexit@plt+0xd8cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r0, [r1, #-156] @ 0xffffff64 │ │ │ │ - ldrbteq r2, [r5], #1080 @ 0x438 │ │ │ │ - ldrbteq r2, [r5], #1040 @ 0x410 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e6de8 <__cxa_atexit@plt+0xda990> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r5], #984 @ 0x3d8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ e6e54 <__cxa_atexit@plt+0xda9fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r3, [r5], #2000 @ 0x7d0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq e6e20 <__cxa_atexit@plt+0xda9c8> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne e6e40 <__cxa_atexit@plt+0xda9e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ e6e5c <__cxa_atexit@plt+0xdaa04> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne e5188 <__cxa_atexit@plt+0xd8d30> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #128] @ e51b4 <__cxa_atexit@plt+0xd8d5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ e6e60 <__cxa_atexit@plt+0xdaa08> │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e519c <__cxa_atexit@plt+0xd8d44> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e51a8 <__cxa_atexit@plt+0xd8d50> │ │ │ │ + ldr r3, [pc, #92] @ e51b8 <__cxa_atexit@plt+0xd8d60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldm r5, {r0, r8} │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r3, [pc, #60] @ e51bc <__cxa_atexit@plt+0xd8d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ e6e58 <__cxa_atexit@plt+0xdaa00> │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + ldr r7, [pc, #48] @ e51c0 <__cxa_atexit@plt+0xd8d68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strbeq pc, [r0, #-3904] @ 0xfffff0c0 @ │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strbeq r0, [r1, #-0] │ │ │ │ - ldrbteq r2, [r5], #864 @ 0x360 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + strbeq r1, [r1, #-3160] @ 0xfffff3a8 │ │ │ │ + strbeq r1, [r1, #-3096] @ 0xfffff3e8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e6e9c <__cxa_atexit@plt+0xdaa44> │ │ │ │ - ldr r3, [pc, #48] @ e6eb4 <__cxa_atexit@plt+0xdaa5c> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + bne e5208 <__cxa_atexit@plt+0xd8db0> │ │ │ │ + ldr r3, [pc, #52] @ e5214 <__cxa_atexit@plt+0xd8dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ e6eb8 <__cxa_atexit@plt+0xdaa60> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldmib r5, {r0, r8} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmdb r5, {r0, r2, r3} │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r3, [pc, #24] @ e5218 <__cxa_atexit@plt+0xd8dc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #12] @ e6eb0 <__cxa_atexit@plt+0xdaa58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 400494 <__cxa_atexit@plt+0x3f403c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0, #-3812] @ 0xfffff11c @ │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r0, #-4004] @ 0xfffff05c @ │ │ │ │ - ldrbteq r2, [r5], #776 @ 0x308 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e6edc <__cxa_atexit@plt+0xdaa84> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400b10 <__cxa_atexit@plt+0x3f46b8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r5], #740 @ 0x2e4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ e6f0c <__cxa_atexit@plt+0xdaab4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ e6f10 <__cxa_atexit@plt+0xdaab8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq pc, [r0, #-3892] @ 0xfffff0cc @ │ │ │ │ - ldrbteq r2, [r5], #676 @ 0x2a4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e6f34 <__cxa_atexit@plt+0xdaadc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400b10 <__cxa_atexit@plt+0x3f46b8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strbeq r1, [r1, #-3032] @ 0xfffff428 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e6f78 <__cxa_atexit@plt+0xdab20> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ e6f84 <__cxa_atexit@plt+0xdab2c> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e527c <__cxa_atexit@plt+0xd8e24> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e52d4 <__cxa_atexit@plt+0xd8e7c> │ │ │ │ + ldr r7, [pc, #160] @ e52ec <__cxa_atexit@plt+0xd8e94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #156] @ e52f0 <__cxa_atexit@plt+0xd8e98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e52c8 <__cxa_atexit@plt+0xd8e70> │ │ │ │ + mov r6, r3 │ │ │ │ + b e5114 <__cxa_atexit@plt+0xd8cbc> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e52dc <__cxa_atexit@plt+0xd8e84> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #96] @ e52f4 <__cxa_atexit@plt+0xd8e9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ + ldr lr, [pc, #80] @ e52f8 <__cxa_atexit@plt+0xd8ea0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - ldrbteq r2, [r5], #604 @ 0x25c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r0, [r3, #-6] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + b e52e0 <__cxa_atexit@plt+0xd8e88> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + strbeq r1, [r1, #-2888] @ 0xfffff4b8 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + strbeq r1, [r1, #-2804] @ 0xfffff50c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e6fcc <__cxa_atexit@plt+0xdab74> │ │ │ │ - ldr r2, [pc, #48] @ e6fdc <__cxa_atexit@plt+0xdab84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #40] @ e6fe0 <__cxa_atexit@plt+0xdab88> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ e6fe4 <__cxa_atexit@plt+0xdab8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi e535c <__cxa_atexit@plt+0xd8f04> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ e5378 <__cxa_atexit@plt+0xd8f20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5364 <__cxa_atexit@plt+0xd8f0c> │ │ │ │ + ldr r7, [pc, #68] @ e537c <__cxa_atexit@plt+0xd8f24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq e5350 <__cxa_atexit@plt+0xd8ef8> │ │ │ │ + mov r7, r9 │ │ │ │ + b e53e8 <__cxa_atexit@plt+0xd8f90> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e5380 <__cxa_atexit@plt+0xd8f28> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - strbeq pc, [r0, #-3708] @ 0xfffff184 @ │ │ │ │ - ldrbteq r2, [r5], #536 @ 0x218 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strbeq r1, [r1, #-2656] @ 0xfffff5a0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldrbteq r3, [r5], #1380 @ 0x564 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e7020 <__cxa_atexit@plt+0xdabc8> │ │ │ │ - ldr r3, [pc, #40] @ e7030 <__cxa_atexit@plt+0xdabd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e53c8 <__cxa_atexit@plt+0xd8f70> │ │ │ │ + ldr r7, [pc, #52] @ e53d8 <__cxa_atexit@plt+0xd8f80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - ldr r3, [pc, #28] @ e7034 <__cxa_atexit@plt+0xdabdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ e7038 <__cxa_atexit@plt+0xdabe0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq e53bc <__cxa_atexit@plt+0xd8f64> │ │ │ │ + mov r7, r9 │ │ │ │ + b e53e8 <__cxa_atexit@plt+0xd8f90> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e53dc <__cxa_atexit@plt+0xd8f84> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r0, #-3616] @ 0xfffff1e0 @ │ │ │ │ - ldrbteq r2, [r5], #484 @ 0x1e4 │ │ │ │ - ldrbteq r2, [r5], #444 @ 0x1bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e705c <__cxa_atexit@plt+0xdac04> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r3, [r5], #1280 @ 0x500 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e5454 <__cxa_atexit@plt+0xd8ffc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #120] @ e5480 <__cxa_atexit@plt+0xd9028> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r5], #392 @ 0x188 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #120] @ e70ec <__cxa_atexit@plt+0xdac94> │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq e70b8 <__cxa_atexit@plt+0xdac60> │ │ │ │ + beq e5468 <__cxa_atexit@plt+0xd9010> │ │ │ │ cmp r2, #2 │ │ │ │ - bne e70c4 <__cxa_atexit@plt+0xdac6c> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e70cc <__cxa_atexit@plt+0xdac74> │ │ │ │ - ldr r3, [pc, #80] @ e70f4 <__cxa_atexit@plt+0xdac9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #72] @ e70f8 <__cxa_atexit@plt+0xdaca0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + bne e5474 <__cxa_atexit@plt+0xd901c> │ │ │ │ + ldr r2, [pc, #84] @ e5484 <__cxa_atexit@plt+0xd902c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + ldr r7, [pc, #44] @ e5488 <__cxa_atexit@plt+0xd9030> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #24] @ e70f0 <__cxa_atexit@plt+0xdac98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrbteq r2, [r5], #272 @ 0x110 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - strbeq pc, [r0, #-3464] @ 0xfffff278 @ │ │ │ │ - ldrbteq r2, [r5], #236 @ 0xec │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strbeq r1, [r1, #-2380] @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e7144 <__cxa_atexit@plt+0xdacec> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e7150 <__cxa_atexit@plt+0xdacf8> │ │ │ │ - ldr r5, [pc, #72] @ e7174 <__cxa_atexit@plt+0xdad1c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #64] @ e7178 <__cxa_atexit@plt+0xdad20> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + bne e54cc <__cxa_atexit@plt+0xd9074> │ │ │ │ + ldr r2, [pc, #48] @ e54d8 <__cxa_atexit@plt+0xd9080> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #20] @ e7170 <__cxa_atexit@plt+0xdad18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e553c <__cxa_atexit@plt+0xd90e4> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e5594 <__cxa_atexit@plt+0xd913c> │ │ │ │ + ldr r7, [pc, #160] @ e55ac <__cxa_atexit@plt+0xd9154> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r1, [pc, #156] @ e55b0 <__cxa_atexit@plt+0xd9158> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e5588 <__cxa_atexit@plt+0xd9130> │ │ │ │ + mov r6, r3 │ │ │ │ + b e53e8 <__cxa_atexit@plt+0xd8f90> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e559c <__cxa_atexit@plt+0xd9144> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #96] @ e55b4 <__cxa_atexit@plt+0xd915c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #80] @ e55b8 <__cxa_atexit@plt+0xd9160> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r2, [r5], #140 @ 0x8c │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - strbeq pc, [r0, #-3328] @ 0xfffff300 @ │ │ │ │ - ldrbteq r2, [r5], #136 @ 0x88 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e71b8 <__cxa_atexit@plt+0xdad60> │ │ │ │ - ldr r3, [pc, #40] @ e71c8 <__cxa_atexit@plt+0xdad70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - ldr r3, [pc, #28] @ e71cc <__cxa_atexit@plt+0xdad74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ e71d0 <__cxa_atexit@plt+0xdad78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r3, #-6] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - strbeq pc, [r0, #-3208] @ 0xfffff378 @ │ │ │ │ - ldrbteq r2, [r5], #76 @ 0x4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r6, #12 │ │ │ │ + b e55a0 <__cxa_atexit@plt+0xd9148> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + strbeq r1, [r1, #-2184] @ 0xfffff778 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + strbeq r1, [r1, #-2100] @ 0xfffff7cc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e7204 <__cxa_atexit@plt+0xdadac> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ e720c <__cxa_atexit@plt+0xdadb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi e55f0 <__cxa_atexit@plt+0xd9198> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ e55f8 <__cxa_atexit@plt+0xd91a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + mov r7, r2 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0, #-2972] @ 0xfffff464 @ │ │ │ │ + strbeq r1, [r1, #-1952] @ 0xfffff860 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e7240 <__cxa_atexit@plt+0xdade8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ e7248 <__cxa_atexit@plt+0xdadf0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi e568c <__cxa_atexit@plt+0xd9234> │ │ │ │ + ldr r2, [pc, #144] @ e56ac <__cxa_atexit@plt+0xd9254> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq e567c <__cxa_atexit@plt+0xd9224> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc e5694 <__cxa_atexit@plt+0xd923c> │ │ │ │ + ldr lr, [pc, #108] @ e56b0 <__cxa_atexit@plt+0xd9258> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #84] @ e56b4 <__cxa_atexit@plt+0xd925c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r3, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0, #-2912] @ 0xfffff4a0 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + strbeq r1, [r1, #-1892] @ 0xfffff89c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e5710 <__cxa_atexit@plt+0xd92b8> │ │ │ │ + ldr r2, [pc, #64] @ e571c <__cxa_atexit@plt+0xd92c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #40] @ e5720 <__cxa_atexit@plt+0xd92c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + strbeq r1, [r1, #-1740] @ 0xfffff934 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e727c <__cxa_atexit@plt+0xdae24> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e7284 <__cxa_atexit@plt+0xdae2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi e5774 <__cxa_atexit@plt+0xd931c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e577c <__cxa_atexit@plt+0xd9324> │ │ │ │ + ldr r1, [pc, #64] @ e5798 <__cxa_atexit@plt+0xd9340> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ e579c <__cxa_atexit@plt+0xd9344> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 4007dc <__cxa_atexit@plt+0x3f4384> │ │ │ │ + mov r6, r2 │ │ │ │ + b e5784 <__cxa_atexit@plt+0xd932c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ e5794 <__cxa_atexit@plt+0xd933c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0, #-2848] @ 0xfffff4e0 @ │ │ │ │ + ldrbteq r3, [r5], #328 @ 0x148 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + strbeq r1, [r1, #-1604] @ 0xfffff9bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e72b8 <__cxa_atexit@plt+0xdae60> │ │ │ │ + bhi e57d4 <__cxa_atexit@plt+0xd937c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e72c0 <__cxa_atexit@plt+0xdae68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ e57dc <__cxa_atexit@plt+0xd9384> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + mov r7, r2 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0, #-2788] @ 0xfffff51c @ │ │ │ │ - ldrbteq r1, [r5], #3932 @ 0xf5c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + strbeq r1, [r1, #-1468] @ 0xfffffa44 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400528 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ - ldrbteq r1, [r5], #3920 @ 0xf50 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e7308 <__cxa_atexit@plt+0xdaeb0> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ - ldr r7, [pc, #8] @ e7318 <__cxa_atexit@plt+0xdaec0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r1, [r5], #3900 @ 0xf3c │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e7390 <__cxa_atexit@plt+0xdaf38> │ │ │ │ - ldr r6, [pc, #340] @ e7490 <__cxa_atexit@plt+0xdb038> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-8]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - beq e73d4 <__cxa_atexit@plt+0xdaf7c> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e73e4 <__cxa_atexit@plt+0xdaf8c> │ │ │ │ - ldr r6, [pc, #300] @ e7498 <__cxa_atexit@plt+0xdb040> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq e7444 <__cxa_atexit@plt+0xdafec> │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b e75ac <__cxa_atexit@plt+0xdb154> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e5870 <__cxa_atexit@plt+0xd9418> │ │ │ │ + ldr r2, [pc, #144] @ e5890 <__cxa_atexit@plt+0xd9438> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq e5860 <__cxa_atexit@plt+0xd9408> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e7454 <__cxa_atexit@plt+0xdaffc> │ │ │ │ - ldr r7, [pc, #244] @ e749c <__cxa_atexit@plt+0xdb044> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r3, [pc, #240] @ e74a0 <__cxa_atexit@plt+0xdb048> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r1, [r8, #8] │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc e5878 <__cxa_atexit@plt+0xd9420> │ │ │ │ + ldr lr, [pc, #108] @ e5894 <__cxa_atexit@plt+0xd943c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #84] @ e5898 <__cxa_atexit@plt+0xd9440> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + strbeq r1, [r1, #-1408] @ 0xfffffa80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e7470 <__cxa_atexit@plt+0xdb018> │ │ │ │ - ldr r2, [pc, #168] @ e74a4 <__cxa_atexit@plt+0xdb04c> │ │ │ │ - ldr r9, [pc, #168] @ e74a8 <__cxa_atexit@plt+0xdb050> │ │ │ │ - ldr lr, [pc, #168] @ e74ac <__cxa_atexit@plt+0xdb054> │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r8, #4]! │ │ │ │ + bcc e58f8 <__cxa_atexit@plt+0xd94a0> │ │ │ │ + ldr r2, [pc, #68] @ e5904 <__cxa_atexit@plt+0xd94ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r5, [pc, #120] @ e74b0 <__cxa_atexit@plt+0xdb058> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ e5908 <__cxa_atexit@plt+0xd94b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ e748c <__cxa_atexit@plt+0xdb034> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r5, [pc, #28] @ e7494 <__cxa_atexit@plt+0xdb03c> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + strbeq r1, [r1, #-1256] @ 0xfffffb18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e595c <__cxa_atexit@plt+0xd9504> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e5964 <__cxa_atexit@plt+0xd950c> │ │ │ │ + ldr r1, [pc, #64] @ e5980 <__cxa_atexit@plt+0xd9528> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ e5984 <__cxa_atexit@plt+0xd952c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r4, ror r5 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - andeq r0, r0, r4, lsl #13 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - strbeq pc, [r0, #-2560] @ 0xfffff600 @ │ │ │ │ - ldrbteq r1, [r5], #3452 @ 0xd7c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e74fc <__cxa_atexit@plt+0xdb0a4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r6, [pc, #172] @ e758c <__cxa_atexit@plt+0xdb134> │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - beq e7560 <__cxa_atexit@plt+0xdb108> │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b e75ac <__cxa_atexit@plt+0xdb154> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e7570 <__cxa_atexit@plt+0xdb118> │ │ │ │ - ldr r3, [pc, #124] @ e7590 <__cxa_atexit@plt+0xdb138> │ │ │ │ - ldr r9, [pc, #124] @ e7594 <__cxa_atexit@plt+0xdb13c> │ │ │ │ - ldr lr, [pc, #124] @ e7598 <__cxa_atexit@plt+0xdb140> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #68] @ e759c <__cxa_atexit@plt+0xdb144> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + b 4007dc <__cxa_atexit@plt+0x3f4384> │ │ │ │ + mov r6, r2 │ │ │ │ + b e596c <__cxa_atexit@plt+0xd9514> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ e597c <__cxa_atexit@plt+0xd9524> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e7588 <__cxa_atexit@plt+0xdb130> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldrbteq r2, [r5], #3940 @ 0xf64 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + strbeq r1, [r1, #-1116] @ 0xfffffba4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e59cc <__cxa_atexit@plt+0xd9574> │ │ │ │ + ldr r3, [pc, #52] @ e59dc <__cxa_atexit@plt+0xd9584> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, r4, ror r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #10 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - strbeq pc, [r0, #-2272] @ 0xfffff720 @ │ │ │ │ - ldrbteq r1, [r5], #3216 @ 0xc90 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ - bne e75e4 <__cxa_atexit@plt+0xdb18c> │ │ │ │ - ldr r6, [pc, #164] @ e7670 <__cxa_atexit@plt+0xdb218> │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r5] │ │ │ │ - beq e7648 <__cxa_atexit@plt+0xdb1f0> │ │ │ │ - mov r6, r8 │ │ │ │ - b e7690 <__cxa_atexit@plt+0xdb238> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e7654 <__cxa_atexit@plt+0xdb1fc> │ │ │ │ - ldr sl, [pc, #120] @ e7674 <__cxa_atexit@plt+0xdb21c> │ │ │ │ - ldr r9, [pc, #120] @ e7678 <__cxa_atexit@plt+0xdb220> │ │ │ │ - ldr lr, [pc, #120] @ e767c <__cxa_atexit@plt+0xdb224> │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ e7680 <__cxa_atexit@plt+0xdb228> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e59bc <__cxa_atexit@plt+0xd9564> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e766c <__cxa_atexit@plt+0xdb214> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - muleq r0, r0, r3 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - strbeq pc, [r0, #-2040] @ 0xfffff808 @ │ │ │ │ - ldrbteq r1, [r5], #2988 @ 0xbac │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e76f4 <__cxa_atexit@plt+0xdb29c> │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r6, #6] │ │ │ │ - ldr r2, [pc, #272] @ e77c4 <__cxa_atexit@plt+0xdb36c> │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e7724 <__cxa_atexit@plt+0xdb2cc> │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ - bne e7734 <__cxa_atexit@plt+0xdb2dc> │ │ │ │ - ldr r7, [pc, #240] @ e77cc <__cxa_atexit@plt+0xdb374> │ │ │ │ - tst r3, #3 │ │ │ │ + ldr r7, [pc, #12] @ e59e0 <__cxa_atexit@plt+0xd9588> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq e7798 <__cxa_atexit@plt+0xdb340> │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b e78d0 <__cxa_atexit@plt+0xdb478> │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r3, [pc, #192] @ e77c0 <__cxa_atexit@plt+0xdb368> │ │ │ │ - ldr r7, [r6, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r6] │ │ │ │ - beq e7724 <__cxa_atexit@plt+0xdb2cc> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e77a8 <__cxa_atexit@plt+0xdb350> │ │ │ │ - ldr r3, [pc, #132] @ e77d0 <__cxa_atexit@plt+0xdb378> │ │ │ │ - ldr r9, [pc, #132] @ e77d4 <__cxa_atexit@plt+0xdb37c> │ │ │ │ - ldr lr, [pc, #132] @ e77d8 <__cxa_atexit@plt+0xdb380> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r2, [r5], #3848 @ 0xf08 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5a3c <__cxa_atexit@plt+0xd95e4> │ │ │ │ + ldr r3, [pc, #52] @ e5a4c <__cxa_atexit@plt+0xd95f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #76] @ e77dc <__cxa_atexit@plt+0xdb384> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e5a2c <__cxa_atexit@plt+0xd95d4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ e77c8 <__cxa_atexit@plt+0xdb370> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - andeq r0, r0, ip, lsr #6 │ │ │ │ - @ instruction: 0xfffffaf8 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - strbeq pc, [r0, #-1704] @ 0xfffff958 @ │ │ │ │ - ldrbteq r1, [r5], #2640 @ 0xa50 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ - bne e7824 <__cxa_atexit@plt+0xdb3cc> │ │ │ │ - ldr r6, [pc, #164] @ e78b0 <__cxa_atexit@plt+0xdb458> │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r5] │ │ │ │ - beq e7888 <__cxa_atexit@plt+0xdb430> │ │ │ │ - mov r6, r8 │ │ │ │ - b e78d0 <__cxa_atexit@plt+0xdb478> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e7894 <__cxa_atexit@plt+0xdb43c> │ │ │ │ - ldr sl, [pc, #120] @ e78b4 <__cxa_atexit@plt+0xdb45c> │ │ │ │ - ldr r9, [pc, #120] @ e78b8 <__cxa_atexit@plt+0xdb460> │ │ │ │ - ldr lr, [pc, #120] @ e78bc <__cxa_atexit@plt+0xdb464> │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ e78c0 <__cxa_atexit@plt+0xdb468> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r7, [pc, #12] @ e5a50 <__cxa_atexit@plt+0xd95f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e78ac <__cxa_atexit@plt+0xdb454> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - strbeq pc, [r0, #-1464] @ 0xfffffa48 @ │ │ │ │ - ldrbteq r1, [r5], #2412 @ 0x96c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e7944 <__cxa_atexit@plt+0xdb4ec> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e7984 <__cxa_atexit@plt+0xdb52c> │ │ │ │ - ldr r3, [pc, #172] @ e79a4 <__cxa_atexit@plt+0xdb54c> │ │ │ │ - ldr r9, [pc, #172] @ e79a8 <__cxa_atexit@plt+0xdb550> │ │ │ │ - ldr lr, [pc, #172] @ e79ac <__cxa_atexit@plt+0xdb554> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #116] @ e79b0 <__cxa_atexit@plt+0xdb558> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r3, [pc, #76] @ e799c <__cxa_atexit@plt+0xdb544> │ │ │ │ - ldr r7, [r6, #4]! │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r2, [r5], #3740 @ 0xe9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5aac <__cxa_atexit@plt+0xd9654> │ │ │ │ + ldr r3, [pc, #52] @ e5abc <__cxa_atexit@plt+0xd9664> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r6] │ │ │ │ - beq e7974 <__cxa_atexit@plt+0xdb51c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e5a9c <__cxa_atexit@plt+0xd9644> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ e79a0 <__cxa_atexit@plt+0xdb548> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0xfffff94c │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - strbeq pc, [r0, #-1276] @ 0xfffffb04 @ │ │ │ │ - ldrbteq r1, [r5], #2172 @ 0x87c │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ - ldrbteq r1, [r5], #2144 @ 0x860 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + ldr r7, [pc, #12] @ e5ac0 <__cxa_atexit@plt+0xd9668> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r2, [r5], #3632 @ 0xe30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ - ldrbteq r1, [r5], #2116 @ 0x844 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e7a60 <__cxa_atexit@plt+0xdb608> │ │ │ │ - ldr r3, [pc, #100] @ e7a78 <__cxa_atexit@plt+0xdb620> │ │ │ │ - ldr r9, [pc, #100] @ e7a7c <__cxa_atexit@plt+0xdb624> │ │ │ │ - ldr lr, [pc, #100] @ e7a80 <__cxa_atexit@plt+0xdb628> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #44] @ e7a84 <__cxa_atexit@plt+0xdb62c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r3, [pc, #32] @ e7a88 <__cxa_atexit@plt+0xdb630> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5b68 <__cxa_atexit@plt+0xd9710> │ │ │ │ + ldr r3, [pc, #128] @ e5b78 <__cxa_atexit@plt+0xd9720> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffff830 │ │ │ │ - @ instruction: 0xfffff858 │ │ │ │ - strbeq pc, [r0, #-992] @ 0xfffffc20 @ │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrbteq r1, [r5], #1956 @ 0x7a4 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e7ad8 <__cxa_atexit@plt+0xdb680> │ │ │ │ - ldr r2, [pc, #48] @ e7ae4 <__cxa_atexit@plt+0xdb68c> │ │ │ │ - ldr r1, [pc, #48] @ e7ae8 <__cxa_atexit@plt+0xdb690> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [pc, #32] @ e7aec <__cxa_atexit@plt+0xdb694> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ e5b80 <__cxa_atexit@plt+0xd9728> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff818 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq pc, [r0, #-880] @ 0xfffffc90 @ │ │ │ │ - ldrbteq r1, [r5], #1856 @ 0x740 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ e7b1c <__cxa_atexit@plt+0xdb6c4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e7b14 <__cxa_atexit@plt+0xdb6bc> │ │ │ │ - b e7b2c <__cxa_atexit@plt+0xdb6d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r1, [r5], #1808 @ 0x710 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r3, #20] │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e7b98 <__cxa_atexit@plt+0xdb740> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e7bf0 <__cxa_atexit@plt+0xdb798> │ │ │ │ - ldr r9, [pc, #164] @ e7c08 <__cxa_atexit@plt+0xdb7b0> │ │ │ │ - ldr r8, [pc, #164] @ e7c0c <__cxa_atexit@plt+0xdb7b4> │ │ │ │ - sub r0, r6, #6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - stmib r2, {r8, lr} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - beq e7be4 <__cxa_atexit@plt+0xdb78c> │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - b e7bd8 <__cxa_atexit@plt+0xdb780> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e7bf0 <__cxa_atexit@plt+0xdb798> │ │ │ │ - ldr r9, [pc, #88] @ e7c00 <__cxa_atexit@plt+0xdb7a8> │ │ │ │ - ldr r8, [pc, #88] @ e7c04 <__cxa_atexit@plt+0xdb7ac> │ │ │ │ - sub r0, r6, #6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - stmib r2, {r8, lr} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - beq e7be4 <__cxa_atexit@plt+0xdb78c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #60] @ e5b84 <__cxa_atexit@plt+0xd972c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq pc, [r0, #-500] @ 0xfffffe0c @ │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq pc, [r0, #-568] @ 0xfffffdc8 @ │ │ │ │ - ldrbteq r1, [r5], #1568 @ 0x620 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ - ldrbteq r1, [r5], #1532 @ 0x5fc │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + ldr r7, [pc, #32] @ e5b7c <__cxa_atexit@plt+0xd9724> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e5b88 <__cxa_atexit@plt+0xd9730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strbeq r1, [r1, #-1672] @ 0xfffff978 │ │ │ │ + strbeq r1, [r1, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq r1, [r1, #-1688] @ 0xfffff968 │ │ │ │ + ldrbteq r2, [r5], #3448 @ 0xd78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq e5bbc <__cxa_atexit@plt+0xd9764> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne e5bcc <__cxa_atexit@plt+0xd9774> │ │ │ │ + ldr r7, [pc, #48] @ e5be4 <__cxa_atexit@plt+0xd978c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e5be0 <__cxa_atexit@plt+0xd9788> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #8] @ e5bdc <__cxa_atexit@plt+0xd9784> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + strbeq r1, [r1, #-1552] @ 0xfffff9f0 │ │ │ │ + strbeq r1, [r1, #-1996] @ 0xfffff834 │ │ │ │ + strbeq r1, [r1, #-1580] @ 0xfffff9d4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e7cac <__cxa_atexit@plt+0xdb854> │ │ │ │ - ldr r7, [pc, #68] @ e7cc4 <__cxa_atexit@plt+0xdb86c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r3, [pc, #64] @ e7cc8 <__cxa_atexit@plt+0xdb870> │ │ │ │ + bcc e5c48 <__cxa_atexit@plt+0xd97f0> │ │ │ │ + ldr r3, [pc, #80] @ e5c60 <__cxa_atexit@plt+0xd9808> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + ldr r1, [pc, #68] @ e5c64 <__cxa_atexit@plt+0xd980c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e5c68 <__cxa_atexit@plt+0xd9810> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r1, [r8, #8] │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ e7ccc <__cxa_atexit@plt+0xdb874> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + strbeq r1, [r1, #-396] @ 0xfffffe74 │ │ │ │ + strbeq r1, [r1, #-1336] @ 0xfffffac8 │ │ │ │ + ldrbteq r2, [r5], #3236 @ 0xca4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e5ca8 <__cxa_atexit@plt+0xd9850> │ │ │ │ + ldr r3, [pc, #44] @ e5cc0 <__cxa_atexit@plt+0xd9868> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ e5cc4 <__cxa_atexit@plt+0xd986c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff550 │ │ │ │ - @ instruction: 0xfffff580 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e7d00 <__cxa_atexit@plt+0xdb8a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e7d08 <__cxa_atexit@plt+0xdb8b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + ldr r7, [pc, #24] @ e5cc8 <__cxa_atexit@plt+0xd9870> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0, #-156] @ 0xffffff64 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e7d3c <__cxa_atexit@plt+0xdb8e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e7d44 <__cxa_atexit@plt+0xdb8ec> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq r2, [r5], #3160 @ 0xc58 │ │ │ │ + ldrbteq r2, [r5], #3144 @ 0xc48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + ldrbteq r2, [r5], #3168 @ 0xc60 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi e5d40 <__cxa_atexit@plt+0xd98e8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e5d38 <__cxa_atexit@plt+0xd98e0> │ │ │ │ + ldr r3, [pc, #52] @ e5d48 <__cxa_atexit@plt+0xd98f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ e5d4c <__cxa_atexit@plt+0xd98f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ e5d50 <__cxa_atexit@plt+0xd98f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq pc, [r0, #-96] @ 0xffffffa0 @ │ │ │ │ - ldrbteq r1, [r5], #1284 @ 0x504 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e7d8c <__cxa_atexit@plt+0xdb934> │ │ │ │ - ldr r3, [pc, #40] @ e7d94 <__cxa_atexit@plt+0xdb93c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ + ldrbteq r2, [r5], #3084 @ 0xc0c │ │ │ │ + ldrbteq r2, [r5], #3096 @ 0xc18 │ │ │ │ + strbeq r1, [r1, #-72] @ 0xffffffb8 │ │ │ │ + ldrbteq r2, [r5], #3068 @ 0xbfc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5dd4 <__cxa_atexit@plt+0xd997c> │ │ │ │ + ldr r3, [pc, #124] @ e5df4 <__cxa_atexit@plt+0xd999c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - b 400578 <__cxa_atexit@plt+0x3f4120> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq e5da0 <__cxa_atexit@plt+0xd9948> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne e5db0 <__cxa_atexit@plt+0xd9958> │ │ │ │ + ldr r7, [pc, #104] @ e5dfc <__cxa_atexit@plt+0xd99a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #100] @ e5e00 <__cxa_atexit@plt+0xd99a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e5de4 <__cxa_atexit@plt+0xd998c> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + ldr r3, [pc, #52] @ e5df8 <__cxa_atexit@plt+0xd99a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ e5e04 <__cxa_atexit@plt+0xd99ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbteq r1, [r5], #1208 @ 0x4b8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e5dbc <__cxa_atexit@plt+0xd9964> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strbeq r1, [r1, #-1488] @ 0xfffffa30 │ │ │ │ + ldrbteq r2, [r5], #3016 @ 0xbc8 │ │ │ │ + ldrbteq r2, [r5], #3008 @ 0xbc0 │ │ │ │ + ldrbteq r2, [r5], #2960 @ 0xb90 │ │ │ │ + ldrbteq r2, [r5], #2892 @ 0xb4c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e7df0 <__cxa_atexit@plt+0xdb998> │ │ │ │ - ldr r3, [pc, #60] @ e7dfc <__cxa_atexit@plt+0xdb9a4> │ │ │ │ - ldr r2, [pc, #60] @ e7e00 <__cxa_atexit@plt+0xdb9a8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - ldr r3, [pc, #28] @ e7e04 <__cxa_atexit@plt+0xdb9ac> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne e5e38 <__cxa_atexit@plt+0xd99e0> │ │ │ │ + ldr r7, [pc, #72] @ e5e70 <__cxa_atexit@plt+0xd9a18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #64] @ e5e74 <__cxa_atexit@plt+0xd9a1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e5e5c <__cxa_atexit@plt+0xd9a04> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ e5e6c <__cxa_atexit@plt+0xd9a14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - strbeq pc, [r0, #-80] @ 0xffffffb0 @ │ │ │ │ - ldrbteq r1, [r5], #1096 @ 0x448 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e7e28 <__cxa_atexit@plt+0xdb9d0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400540 <__cxa_atexit@plt+0x3f40e8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r1, [r5], #1060 @ 0x424 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e7e4c <__cxa_atexit@plt+0xdb9f4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400af8 <__cxa_atexit@plt+0x3f46a0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r1, [r5], #1024 @ 0x400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ e7ed0 <__cxa_atexit@plt+0xdba78> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e7eb4 <__cxa_atexit@plt+0xdba5c> │ │ │ │ - ldr r3, [pc, #92] @ e7ed4 <__cxa_atexit@plt+0xdba7c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e5e44 <__cxa_atexit@plt+0xd99ec> │ │ │ │ + strbeq r1, [r1, #-1352] @ 0xfffffab8 │ │ │ │ + ldrbteq r2, [r5], #2868 @ 0xb34 │ │ │ │ + ldrbteq r2, [r5], #2856 @ 0xb28 │ │ │ │ + ldrbteq r2, [r5], #2824 @ 0xb08 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi e5ed8 <__cxa_atexit@plt+0xd9a80> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e5ed0 <__cxa_atexit@plt+0xd9a78> │ │ │ │ + ldr r3, [pc, #52] @ e5ee0 <__cxa_atexit@plt+0xd9a88> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #76] @ e7ed8 <__cxa_atexit@plt+0xdba80> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - str sl, [r3, #-8]! │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e7ebc <__cxa_atexit@plt+0xdba64> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ + ldr r9, [pc, #48] @ e5ee4 <__cxa_atexit@plt+0xd9a8c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ e5ee8 <__cxa_atexit@plt+0xd9a90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e7edc <__cxa_atexit@plt+0xdba84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r2, [r5], #2676 @ 0xa74 │ │ │ │ + ldrbteq r2, [r5], #2752 @ 0xac0 │ │ │ │ + strbeq r0, [r1, #-3760] @ 0xfffff150 │ │ │ │ + ldrbteq r2, [r5], #2724 @ 0xaa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e5f74 <__cxa_atexit@plt+0xd9b1c> │ │ │ │ + ldr r3, [pc, #116] @ e5f84 <__cxa_atexit@plt+0xd9b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq e5f44 <__cxa_atexit@plt+0xd9aec> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #7 │ │ │ │ + bne e5f54 <__cxa_atexit@plt+0xd9afc> │ │ │ │ + ldr r7, [pc, #84] @ e5f8c <__cxa_atexit@plt+0xd9b34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #80] @ e5f90 <__cxa_atexit@plt+0xd9b38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + addeq r3, r7, #1 │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r3, [pc, #32] @ e5f88 <__cxa_atexit@plt+0xd9b30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e5f94 <__cxa_atexit@plt+0xd9b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq lr, [r0, #-3880] @ 0xfffff0d8 │ │ │ │ - ldrbteq r1, [r5], #900 @ 0x384 │ │ │ │ - ldrbteq r1, [r5], #880 @ 0x370 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strbeq r1, [r1, #-1068] @ 0xfffffbd4 │ │ │ │ + ldrbteq r2, [r5], #2660 @ 0xa64 │ │ │ │ + ldrbteq r2, [r5], #2652 @ 0xa5c │ │ │ │ + ldrbteq r2, [r5], #2608 @ 0xa30 │ │ │ │ + ldrbteq r2, [r5], #2556 @ 0x9fc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ e7f44 <__cxa_atexit@plt+0xdbaec> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #64] @ e7f48 <__cxa_atexit@plt+0xdbaf0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne e5fd0 <__cxa_atexit@plt+0xd9b78> │ │ │ │ + ldr r7, [pc, #56] @ e5ff8 <__cxa_atexit@plt+0xd9ba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ e5ffc <__cxa_atexit@plt+0xd9ba4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r3, [pc, #12] @ e5ff4 <__cxa_atexit@plt+0xd9b9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + strbeq r1, [r1, #-940] @ 0xfffffc54 │ │ │ │ + ldrbteq r2, [r5], #2524 @ 0x9dc │ │ │ │ + ldrbteq r2, [r5], #2512 @ 0x9d0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e609c <__cxa_atexit@plt+0xd9c44> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #156] @ e60c4 <__cxa_atexit@plt+0xd9c6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + cmp r7, #7 │ │ │ │ + bne e6044 <__cxa_atexit@plt+0xd9bec> │ │ │ │ + ldr r7, [pc, #144] @ e60cc <__cxa_atexit@plt+0xd9c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - str sl, [r3, #-8]! │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e7f30 <__cxa_atexit@plt+0xdbad8> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b e731c <__cxa_atexit@plt+0xdaec4> │ │ │ │ - ldr r7, [pc, #20] @ e7f4c <__cxa_atexit@plt+0xdbaf4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc e60a8 <__cxa_atexit@plt+0xd9c50> │ │ │ │ + ldr r7, [pc, #112] @ e60d0 <__cxa_atexit@plt+0xd9c78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ e60d4 <__cxa_atexit@plt+0xd9c7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ e60d8 <__cxa_atexit@plt+0xd9c80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e60c8 <__cxa_atexit@plt+0xd9c70> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq lr, [r0, #-3756] @ 0xfffff154 │ │ │ │ - ldrbteq r1, [r5], #784 @ 0x310 │ │ │ │ - ldrbteq r1, [r5], #768 @ 0x300 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e7f74 <__cxa_atexit@plt+0xdbb1c> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r1, [r5], #728 @ 0x2d8 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e7f9c <__cxa_atexit@plt+0xdbb44> │ │ │ │ - mov r9, r7 │ │ │ │ + strbeq r0, [r1, #-3416] @ 0xfffff2a8 │ │ │ │ + ldrbteq r2, [r5], #2308 @ 0x904 │ │ │ │ + strbeq r0, [r1, #-3436] @ 0xfffff294 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strbeq r0, [r1, #-3368] @ 0xfffff2d8 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e611c <__cxa_atexit@plt+0xd9cc4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ e6124 <__cxa_atexit@plt+0xd9ccc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ e6128 <__cxa_atexit@plt+0xd9cd0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strbeq r0, [r1, #-3200] @ 0xfffff380 │ │ │ │ + strbeq r1, [r1, #-644] @ 0xfffffd7c │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e618c <__cxa_atexit@plt+0xd9d34> │ │ │ │ + ldr r3, [pc, #80] @ e61a4 <__cxa_atexit@plt+0xd9d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - b e7ffc <__cxa_atexit@plt+0xdbba4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e7fe0 <__cxa_atexit@plt+0xdbb88> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ e7fec <__cxa_atexit@plt+0xdbb94> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [pc, #76] @ e61a8 <__cxa_atexit@plt+0xd9d50> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r1, [pc, #72] @ e61ac <__cxa_atexit@plt+0xd9d54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #28] @ e61b0 <__cxa_atexit@plt+0xd9d58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + strbeq r0, [r1, #-3128] @ 0xfffff3c8 │ │ │ │ + ldrbteq r2, [r5], #2080 @ 0x820 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e8084 <__cxa_atexit@plt+0xdbc2c> │ │ │ │ - ldr r3, [pc, #156] @ e80ac <__cxa_atexit@plt+0xdbc54> │ │ │ │ + bhi e6218 <__cxa_atexit@plt+0xd9dc0> │ │ │ │ + ldr r3, [pc, #216] @ e62ac <__cxa_atexit@plt+0xd9e54> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq e8060 <__cxa_atexit@plt+0xdbc08> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e8070 <__cxa_atexit@plt+0xdbc18> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e8094 <__cxa_atexit@plt+0xdbc3c> │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - ldr r1, [pc, #116] @ e80b8 <__cxa_atexit@plt+0xdbc60> │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r8} │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 400b18 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ e80b4 <__cxa_atexit@plt+0xdbc5c> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq e6208 <__cxa_atexit@plt+0xd9db0> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e6228 <__cxa_atexit@plt+0xd9dd0> │ │ │ │ + sub r8, r3, #1 │ │ │ │ + cmp r8, #7 │ │ │ │ + ble e623c <__cxa_atexit@plt+0xd9de4> │ │ │ │ + ldr r7, [pc, #184] @ e62b4 <__cxa_atexit@plt+0xd9e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e80b0 <__cxa_atexit@plt+0xdbc58> │ │ │ │ + ldr r7, [pc, #152] @ e62b8 <__cxa_atexit@plt+0xd9e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r8, [r7, #-2] │ │ │ │ + cmp r8, #7 │ │ │ │ + bgt e61f4 <__cxa_atexit@plt+0xd9d9c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc e6290 <__cxa_atexit@plt+0xd9e38> │ │ │ │ + ldr r7, [pc, #104] @ e62bc <__cxa_atexit@plt+0xd9e64> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #100] @ e62c0 <__cxa_atexit@plt+0xd9e68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ e62c4 <__cxa_atexit@plt+0xd9e6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #24] @ e62b0 <__cxa_atexit@plt+0xd9e58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldrbteq r1, [r5], #456 @ 0x1c8 │ │ │ │ - strbeq lr, [r0, #-3392] @ 0xfffff2c0 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - ldrbteq r1, [r5], #404 @ 0x194 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq r2, [r5], #1820 @ 0x71c │ │ │ │ + strbeq r0, [r1, #-2988] @ 0xfffff454 │ │ │ │ + ldrbteq r2, [r5], #1944 @ 0x798 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + strbeq r0, [r1, #-2872] @ 0xfffff4c8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e8118 <__cxa_atexit@plt+0xdbcc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e812c <__cxa_atexit@plt+0xdbcd4> │ │ │ │ - ldr lr, [pc, #84] @ e8140 <__cxa_atexit@plt+0xdbce8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r3, #11 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e6354 <__cxa_atexit@plt+0xd9efc> │ │ │ │ + sub r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r8, #7 │ │ │ │ + ble e6300 <__cxa_atexit@plt+0xd9ea8> │ │ │ │ + ldr r7, [pc, #144] @ e6384 <__cxa_atexit@plt+0xd9f2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc e6364 <__cxa_atexit@plt+0xd9f0c> │ │ │ │ + ldr r7, [pc, #112] @ e6388 <__cxa_atexit@plt+0xd9f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ e638c <__cxa_atexit@plt+0xd9f34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ e6390 <__cxa_atexit@plt+0xd9f38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r8, [r7, #-2] │ │ │ │ + b e62e0 <__cxa_atexit@plt+0xd9e88> │ │ │ │ + ldr r7, [pc, #20] @ e6380 <__cxa_atexit@plt+0xd9f28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 400b18 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ - ldr r7, [pc, #28] @ e813c <__cxa_atexit@plt+0xdbce4> │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r2, [r5], #1608 @ 0x648 │ │ │ │ + strbeq r0, [r1, #-2740] @ 0xfffff54c │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + strbeq r0, [r1, #-2676] @ 0xfffff58c │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6470 <__cxa_atexit@plt+0xda018> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ e6494 <__cxa_atexit@plt+0xda03c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e6480 <__cxa_atexit@plt+0xda028> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble e6420 <__cxa_atexit@plt+0xd9fc8> │ │ │ │ + ldr r7, [pc, #168] @ e6498 <__cxa_atexit@plt+0xda040> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ e649c <__cxa_atexit@plt+0xda044> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ e64a0 <__cxa_atexit@plt+0xda048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #124] @ e64a4 <__cxa_atexit@plt+0xda04c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ e64a8 <__cxa_atexit@plt+0xda050> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ e64ac <__cxa_atexit@plt+0xda054> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq lr, [r0, #-3224] @ 0xfffff368 │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + strbeq r0, [r1, #-2492] @ 0xfffff644 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + strbeq r0, [r1, #-2464] @ 0xfffff660 │ │ │ │ + strbeq r0, [r1, #-2456] @ 0xfffff668 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strbeq r0, [r1, #-2396] @ 0xfffff6a4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e8174 <__cxa_atexit@plt+0xdbd1c> │ │ │ │ + bhi e64f0 <__cxa_atexit@plt+0xda098> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ e817c <__cxa_atexit@plt+0xdbd24> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ e64f8 <__cxa_atexit@plt+0xda0a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ e64fc <__cxa_atexit@plt+0xda0a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r0, #-3116] @ 0xfffff3d4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + strbeq r0, [r1, #-2220] @ 0xfffff754 │ │ │ │ + strbeq r0, [r1, #-3760] @ 0xfffff150 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e81b0 <__cxa_atexit@plt+0xdbd58> │ │ │ │ + bhi e6540 <__cxa_atexit@plt+0xda0e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ e81b8 <__cxa_atexit@plt+0xdbd60> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ e6548 <__cxa_atexit@plt+0xda0f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ e654c <__cxa_atexit@plt+0xda0f4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 4005c8 <__cxa_atexit@plt+0x3f4170> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r0, #-3056] @ 0xfffff410 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + strbeq r0, [r1, #-2140] @ 0xfffff7a4 │ │ │ │ + strbeq r0, [r1, #-3680] @ 0xfffff1a0 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e660c <__cxa_atexit@plt+0xda1b4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble e65bc <__cxa_atexit@plt+0xda164> │ │ │ │ + ldr r7, [pc, #152] @ e661c <__cxa_atexit@plt+0xda1c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #148] @ e6620 <__cxa_atexit@plt+0xda1c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ e6624 <__cxa_atexit@plt+0xda1cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [pc, #100] @ e6628 <__cxa_atexit@plt+0xda1d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ e662c <__cxa_atexit@plt+0xda1d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ e6630 <__cxa_atexit@plt+0xda1d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + strbeq r0, [r1, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq r0, [r1, #-2048] @ 0xfffff800 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + strbeq r0, [r1, #-1992] @ 0xfffff838 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e672c <__cxa_atexit@plt+0xda2d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e6734 <__cxa_atexit@plt+0xda2dc> │ │ │ │ + ldr lr, [pc, #252] @ e6760 <__cxa_atexit@plt+0xda308> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #248] @ e6764 <__cxa_atexit@plt+0xda30c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r0, r8, r0 │ │ │ │ + rsb r2, r0, #7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e674c <__cxa_atexit@plt+0xda2f4> │ │ │ │ + cmp r8, r2 │ │ │ │ + ble e66dc <__cxa_atexit@plt+0xda284> │ │ │ │ + ldr r7, [pc, #188] @ e6768 <__cxa_atexit@plt+0xda310> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ e676c <__cxa_atexit@plt+0xda314> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ e6770 <__cxa_atexit@plt+0xda318> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #144] @ e6774 <__cxa_atexit@plt+0xda31c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ e6778 <__cxa_atexit@plt+0xda320> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ e677c <__cxa_atexit@plt+0xda324> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + mov r3, r6 │ │ │ │ + b e673c <__cxa_atexit@plt+0xda2e4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + strbeq r0, [r1, #-1812] @ 0xfffff8ec │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + strbeq r0, [r1, #-1764] @ 0xfffff91c │ │ │ │ + strbeq r0, [r1, #-1756] @ 0xfffff924 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + strbeq r0, [r1, #-1700] @ 0xfffff95c │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e81ec <__cxa_atexit@plt+0xdbd94> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e81f4 <__cxa_atexit@plt+0xdbd9c> │ │ │ │ + bhi e67c0 <__cxa_atexit@plt+0xda368> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ e67c8 <__cxa_atexit@plt+0xda370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ e67cc <__cxa_atexit@plt+0xda374> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r0, #-2992] @ 0xfffff450 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + strbeq r0, [r1, #-1500] @ 0xfffffa24 │ │ │ │ + strbeq r0, [r1, #-3040] @ 0xfffff420 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e8228 <__cxa_atexit@plt+0xdbdd0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e8230 <__cxa_atexit@plt+0xdbdd8> │ │ │ │ + bhi e6810 <__cxa_atexit@plt+0xda3b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ e6818 <__cxa_atexit@plt+0xda3c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ e681c <__cxa_atexit@plt+0xda3c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r0, #-2932] @ 0xfffff48c │ │ │ │ - ldrbteq r0, [r5], #4076 @ 0xfec │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400528 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ - ldrbteq r0, [r5], #4064 @ 0xfe0 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e8278 <__cxa_atexit@plt+0xdbe20> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ - ldr r7, [pc, #8] @ e8288 <__cxa_atexit@plt+0xdbe30> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + strbeq r0, [r1, #-1420] @ 0xfffffa74 │ │ │ │ + strbeq r0, [r1, #-2960] @ 0xfffff470 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e68fc <__cxa_atexit@plt+0xda4a4> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ e6920 <__cxa_atexit@plt+0xda4c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e690c <__cxa_atexit@plt+0xda4b4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge e68ac <__cxa_atexit@plt+0xda454> │ │ │ │ + ldr r7, [pc, #168] @ e6924 <__cxa_atexit@plt+0xda4cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r0, [r5], #4080 @ 0xff0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e8300 <__cxa_atexit@plt+0xdbea8> │ │ │ │ - ldr r6, [pc, #340] @ e8400 <__cxa_atexit@plt+0xdbfa8> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-8]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - beq e8344 <__cxa_atexit@plt+0xdbeec> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e8354 <__cxa_atexit@plt+0xdbefc> │ │ │ │ - ldr r6, [pc, #300] @ e8408 <__cxa_atexit@plt+0xdbfb0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq e83b4 <__cxa_atexit@plt+0xdbf5c> │ │ │ │ - mov r6, r8 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #160] @ e6928 <__cxa_atexit@plt+0xda4d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ e692c <__cxa_atexit@plt+0xda4d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #124] @ e6930 <__cxa_atexit@plt+0xda4d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ e6934 <__cxa_atexit@plt+0xda4dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ e6938 <__cxa_atexit@plt+0xda4e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b e851c <__cxa_atexit@plt+0xdc0c4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e83c4 <__cxa_atexit@plt+0xdbf6c> │ │ │ │ - ldr r7, [pc, #244] @ e840c <__cxa_atexit@plt+0xdbfb4> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r3, [pc, #240] @ e8410 <__cxa_atexit@plt+0xdbfb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r1, [r8, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq r0, [r1, #-1328] @ 0xfffffad0 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + strbeq r0, [r1, #-1300] @ 0xfffffaec │ │ │ │ + strbeq r0, [r1, #-1292] @ 0xfffffaf4 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strbeq r0, [r1, #-1232] @ 0xfffffb30 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e697c <__cxa_atexit@plt+0xda524> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ e6984 <__cxa_atexit@plt+0xda52c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ e6988 <__cxa_atexit@plt+0xda530> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strbeq r0, [r1, #-1056] @ 0xfffffbe0 │ │ │ │ + strbeq r0, [r1, #-2596] @ 0xfffff5dc │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e69cc <__cxa_atexit@plt+0xda574> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ e69d4 <__cxa_atexit@plt+0xda57c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ e69d8 <__cxa_atexit@plt+0xda580> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + strbeq r0, [r1, #-976] @ 0xfffffc30 │ │ │ │ + strbeq r0, [r1, #-2516] @ 0xfffff62c │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e83e0 <__cxa_atexit@plt+0xdbf88> │ │ │ │ - ldr r2, [pc, #168] @ e8414 <__cxa_atexit@plt+0xdbfbc> │ │ │ │ - ldr r9, [pc, #168] @ e8418 <__cxa_atexit@plt+0xdbfc0> │ │ │ │ - ldr lr, [pc, #168] @ e841c <__cxa_atexit@plt+0xdbfc4> │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ + bcc e6a98 <__cxa_atexit@plt+0xda640> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge e6a48 <__cxa_atexit@plt+0xda5f0> │ │ │ │ + ldr r7, [pc, #152] @ e6aa8 <__cxa_atexit@plt+0xda650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #148] @ e6aac <__cxa_atexit@plt+0xda654> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ e6ab0 <__cxa_atexit@plt+0xda658> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [pc, #100] @ e6ab4 <__cxa_atexit@plt+0xda65c> │ │ │ │ add r9, pc, r9 │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ e6ab8 <__cxa_atexit@plt+0xda660> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ e6abc <__cxa_atexit@plt+0xda664> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + strbeq r0, [r1, #-900] @ 0xfffffc7c │ │ │ │ + strbeq r0, [r1, #-884] @ 0xfffffc8c │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + strbeq r0, [r1, #-828] @ 0xfffffcc4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6bb8 <__cxa_atexit@plt+0xda760> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e6bc0 <__cxa_atexit@plt+0xda768> │ │ │ │ + ldr lr, [pc, #252] @ e6bec <__cxa_atexit@plt+0xda794> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r0, [pc, #248] @ e6bf0 <__cxa_atexit@plt+0xda798> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + sub r0, r8, r0 │ │ │ │ + rsb r2, r0, #0 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e6bd8 <__cxa_atexit@plt+0xda780> │ │ │ │ + cmp r8, r2 │ │ │ │ + bge e6b68 <__cxa_atexit@plt+0xda710> │ │ │ │ + ldr r7, [pc, #188] @ e6bf4 <__cxa_atexit@plt+0xda79c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ e6bf8 <__cxa_atexit@plt+0xda7a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ e6bfc <__cxa_atexit@plt+0xda7a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #144] @ e6c00 <__cxa_atexit@plt+0xda7a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ e6c04 <__cxa_atexit@plt+0xda7ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ e6c08 <__cxa_atexit@plt+0xda7b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + mov r3, r6 │ │ │ │ + b e6bc8 <__cxa_atexit@plt+0xda770> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + strbeq r0, [r1, #-648] @ 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + strbeq r0, [r1, #-600] @ 0xfffffda8 │ │ │ │ + strbeq r0, [r1, #-592] @ 0xfffffdb0 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + strbeq r0, [r1, #-536] @ 0xfffffde8 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e6c4c <__cxa_atexit@plt+0xda7f4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ e6c54 <__cxa_atexit@plt+0xda7fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r5, [pc, #120] @ e8420 <__cxa_atexit@plt+0xdbfc8> │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ e6c58 <__cxa_atexit@plt+0xda800> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ e83fc <__cxa_atexit@plt+0xdbfa4> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + strbeq r0, [r1, #-336] @ 0xfffffeb0 │ │ │ │ + strbeq r0, [r1, #-1876] @ 0xfffff8ac │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e6c9c <__cxa_atexit@plt+0xda844> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r2, [pc, #36] @ e6ca4 <__cxa_atexit@plt+0xda84c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + lsl r7, r7, #2 │ │ │ │ + ldr r5, [pc, #24] @ e6ca8 <__cxa_atexit@plt+0xda850> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strbeq r0, [r1, #-256] @ 0xffffff00 │ │ │ │ + strbeq r0, [r1, #-1796] @ 0xfffff8fc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6d2c <__cxa_atexit@plt+0xda8d4> │ │ │ │ + ldr r7, [pc, #144] @ e6d60 <__cxa_atexit@plt+0xda908> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r5, [pc, #28] @ e8404 <__cxa_atexit@plt+0xdbfac> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq e6d18 <__cxa_atexit@plt+0xda8c0> │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e6d40 <__cxa_atexit@plt+0xda8e8> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ e6d64 <__cxa_atexit@plt+0xda90c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e6d24 <__cxa_atexit@plt+0xda8cc> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e6d50 <__cxa_atexit@plt+0xda8f8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e6e18 <__cxa_atexit@plt+0xda9c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ e6d68 <__cxa_atexit@plt+0xda910> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r4, ror r5 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - andeq r0, r0, r4, lsl #13 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - strbeq lr, [r0, #-2704] @ 0xfffff570 │ │ │ │ - ldrbteq r0, [r5], #3596 @ 0xe0c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e846c <__cxa_atexit@plt+0xdc014> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r6, [pc, #172] @ e84fc <__cxa_atexit@plt+0xdc0a4> │ │ │ │ - tst r3, #3 │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e6cec <__cxa_atexit@plt+0xda894> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e6d0c <__cxa_atexit@plt+0xda8b4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrbteq r1, [r5], #3208 @ 0xc88 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e6dc0 <__cxa_atexit@plt+0xda968> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #76] @ e6de0 <__cxa_atexit@plt+0xda988> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e6db8 <__cxa_atexit@plt+0xda960> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e6dd0 <__cxa_atexit@plt+0xda978> │ │ │ │ + sub r7, r3, #1 │ │ │ │ str r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - beq e84d0 <__cxa_atexit@plt+0xdc078> │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b e851c <__cxa_atexit@plt+0xdc0c4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e84e0 <__cxa_atexit@plt+0xdc088> │ │ │ │ - ldr r3, [pc, #124] @ e8500 <__cxa_atexit@plt+0xdc0a8> │ │ │ │ - ldr r9, [pc, #124] @ e8504 <__cxa_atexit@plt+0xdc0ac> │ │ │ │ - ldr lr, [pc, #124] @ e8508 <__cxa_atexit@plt+0xdc0b0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #68] @ e850c <__cxa_atexit@plt+0xdc0b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b e6e18 <__cxa_atexit@plt+0xda9c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e84f8 <__cxa_atexit@plt+0xdc0a0> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, r4, ror r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #10 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - strbeq lr, [r0, #-2416] @ 0xfffff690 │ │ │ │ - ldrbteq r0, [r5], #3360 @ 0xd20 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ - bne e8554 <__cxa_atexit@plt+0xdc0fc> │ │ │ │ - ldr r6, [pc, #164] @ e85e0 <__cxa_atexit@plt+0xdc188> │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e6d8c <__cxa_atexit@plt+0xda934> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e6dac <__cxa_atexit@plt+0xda954> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e6e08 <__cxa_atexit@plt+0xda9b0> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e6e18 <__cxa_atexit@plt+0xda9c0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e6dfc <__cxa_atexit@plt+0xda9a4> │ │ │ │ + mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r5] │ │ │ │ - beq e85b8 <__cxa_atexit@plt+0xdc160> │ │ │ │ - mov r6, r8 │ │ │ │ - b e8600 <__cxa_atexit@plt+0xdc1a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e85c4 <__cxa_atexit@plt+0xdc16c> │ │ │ │ - ldr sl, [pc, #120] @ e85e4 <__cxa_atexit@plt+0xdc18c> │ │ │ │ - ldr r9, [pc, #120] @ e85e8 <__cxa_atexit@plt+0xdc190> │ │ │ │ - ldr lr, [pc, #120] @ e85ec <__cxa_atexit@plt+0xdc194> │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e6f18 <__cxa_atexit@plt+0xdaac0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + ble e6e58 <__cxa_atexit@plt+0xdaa00> │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi e6ec0 <__cxa_atexit@plt+0xdaa68> │ │ │ │ + ldr lr, [pc, #256] @ e6f4c <__cxa_atexit@plt+0xdaaf4> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ e85f0 <__cxa_atexit@plt+0xdc198> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r1, [pc, #252] @ e6f50 <__cxa_atexit@plt+0xdaaf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b e6e84 <__cxa_atexit@plt+0xdaa2c> │ │ │ │ + cmp r7, #7 │ │ │ │ + ble e6e74 <__cxa_atexit@plt+0xdaa1c> │ │ │ │ + cmp r2, #7 │ │ │ │ + bgt e6f04 <__cxa_atexit@plt+0xdaaac> │ │ │ │ + ldr r7, [pc, #208] @ e6f40 <__cxa_atexit@plt+0xdaae8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b e6ed0 <__cxa_atexit@plt+0xdaa78> │ │ │ │ + ldr lr, [pc, #184] @ e6f34 <__cxa_atexit@plt+0xdaadc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #180] @ e6f38 <__cxa_atexit@plt+0xdaae0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #176] @ e6f3c <__cxa_atexit@plt+0xdaae4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e85dc <__cxa_atexit@plt+0xdc184> │ │ │ │ - mov r2, #32 │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi e6f04 <__cxa_atexit@plt+0xdaaac> │ │ │ │ + ldr r7, [pc, #132] @ e6f54 <__cxa_atexit@plt+0xdaafc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #108] @ e6f44 <__cxa_atexit@plt+0xdaaec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #84] @ e6f48 <__cxa_atexit@plt+0xdaaf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #22 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ e6f5c <__cxa_atexit@plt+0xdab04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #56] @ e6f58 <__cxa_atexit@plt+0xdab00> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - muleq r0, r0, r3 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + @ instruction: 0xfffff7b4 │ │ │ │ + strbeq pc, [r0, #-3856] @ 0xfffff0f0 @ │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + strbeq pc, [r0, #-3780] @ 0xfffff13c @ │ │ │ │ + strbeq pc, [r0, #-3764] @ 0xfffff14c @ │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - strbeq lr, [r0, #-2184] @ 0xfffff778 │ │ │ │ - ldrbteq r0, [r5], #3132 @ 0xc3c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e8664 <__cxa_atexit@plt+0xdc20c> │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r6, #6] │ │ │ │ - ldr r2, [pc, #272] @ e8734 <__cxa_atexit@plt+0xdc2dc> │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e8694 <__cxa_atexit@plt+0xdc23c> │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ - bne e86a4 <__cxa_atexit@plt+0xdc24c> │ │ │ │ - ldr r7, [pc, #240] @ e873c <__cxa_atexit@plt+0xdc2e4> │ │ │ │ - tst r3, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strbeq pc, [r0, #-3740] @ 0xfffff164 @ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - beq e8708 <__cxa_atexit@plt+0xdc2b0> │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b e8840 <__cxa_atexit@plt+0xdc3e8> │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r3, [pc, #192] @ e8730 <__cxa_atexit@plt+0xdc2d8> │ │ │ │ - ldr r7, [r6, #4]! │ │ │ │ + mov r7, fp │ │ │ │ + b e6e18 <__cxa_atexit@plt+0xda9c0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e6fbc <__cxa_atexit@plt+0xdab64> │ │ │ │ + ldr r3, [pc, #56] @ e6fcc <__cxa_atexit@plt+0xdab74> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r6] │ │ │ │ - beq e8694 <__cxa_atexit@plt+0xdc23c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq e6fac <__cxa_atexit@plt+0xdab54> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e6fd0 <__cxa_atexit@plt+0xdab78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r2, [r5], #3308 @ 0xcec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ e7010 <__cxa_atexit@plt+0xdabb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq r2, [r5], #3240 @ 0xca8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e7064 <__cxa_atexit@plt+0xdac0c> │ │ │ │ + ldr r3, [pc, #64] @ e7074 <__cxa_atexit@plt+0xdac1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e7054 <__cxa_atexit@plt+0xdabfc> │ │ │ │ + ldr r7, [pc, #48] @ e7078 <__cxa_atexit@plt+0xdac20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8718 <__cxa_atexit@plt+0xdc2c0> │ │ │ │ - ldr r3, [pc, #132] @ e8740 <__cxa_atexit@plt+0xdc2e8> │ │ │ │ - ldr r9, [pc, #132] @ e8744 <__cxa_atexit@plt+0xdc2ec> │ │ │ │ - ldr lr, [pc, #132] @ e8748 <__cxa_atexit@plt+0xdc2f0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ + ldr r7, [pc, #16] @ e707c <__cxa_atexit@plt+0xdac24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + strbeq pc, [r0, #-3424] @ 0xfffff2a0 @ │ │ │ │ + ldrbteq r2, [r5], #3148 @ 0xc4c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ e70a0 <__cxa_atexit@plt+0xdac48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + strbeq pc, [r0, #-3352] @ 0xfffff2e8 @ │ │ │ │ + ldrbteq r2, [r5], #3128 @ 0xc38 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e70e0 <__cxa_atexit@plt+0xdac88> │ │ │ │ + ldr r3, [pc, #36] @ e70ec <__cxa_atexit@plt+0xdac94> │ │ │ │ add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #76] @ e874c <__cxa_atexit@plt+0xdc2f4> │ │ │ │ + ldr r3, [pc, #24] @ e70f0 <__cxa_atexit@plt+0xdac98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ e8738 <__cxa_atexit@plt+0xdc2e0> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - andeq r0, r0, ip, lsr #6 │ │ │ │ - @ instruction: 0xfffffaf8 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - strbeq lr, [r0, #-1848] @ 0xfffff8c8 │ │ │ │ - ldrbteq r0, [r5], #2784 @ 0xae0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strbeq pc, [r0, #-3280] @ 0xfffff330 @ │ │ │ │ + ldrbteq r2, [r5], #3048 @ 0xbe8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r9, [pc, #12] @ e7114 <__cxa_atexit@plt+0xdacbc> │ │ │ │ + add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ - cmp r6, #46 @ 0x2e │ │ │ │ - bne e8794 <__cxa_atexit@plt+0xdc33c> │ │ │ │ - ldr r6, [pc, #164] @ e8820 <__cxa_atexit@plt+0xdc3c8> │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r2, [r5], #3036 @ 0xbdc │ │ │ │ + ldrbteq r2, [r5], #3044 @ 0xbe4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e718c <__cxa_atexit@plt+0xdad34> │ │ │ │ + ldr r7, [pc, #96] @ e71a0 <__cxa_atexit@plt+0xdad48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e7178 <__cxa_atexit@plt+0xdad20> │ │ │ │ + ldr r2, [pc, #72] @ e71a4 <__cxa_atexit@plt+0xdad4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r6, [r5] │ │ │ │ - beq e87f8 <__cxa_atexit@plt+0xdc3a0> │ │ │ │ - mov r6, r8 │ │ │ │ - b e8840 <__cxa_atexit@plt+0xdc3e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e8804 <__cxa_atexit@plt+0xdc3ac> │ │ │ │ - ldr sl, [pc, #120] @ e8824 <__cxa_atexit@plt+0xdc3cc> │ │ │ │ - ldr r9, [pc, #120] @ e8828 <__cxa_atexit@plt+0xdc3d0> │ │ │ │ - ldr lr, [pc, #120] @ e882c <__cxa_atexit@plt+0xdc3d4> │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ e8830 <__cxa_atexit@plt+0xdc3d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + beq e7184 <__cxa_atexit@plt+0xdad2c> │ │ │ │ + b e71f4 <__cxa_atexit@plt+0xdad9c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ e881c <__cxa_atexit@plt+0xdc3c4> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - strbeq lr, [r0, #-1608] @ 0xfffff9b8 │ │ │ │ - ldrbteq r0, [r5], #2556 @ 0x9fc │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + ldr r7, [pc, #20] @ e71a8 <__cxa_atexit@plt+0xdad50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrbteq r2, [r5], #2948 @ 0xb84 │ │ │ │ + ldrbteq r2, [r5], #2900 @ 0xb54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e88b4 <__cxa_atexit@plt+0xdc45c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e88f4 <__cxa_atexit@plt+0xdc49c> │ │ │ │ - ldr r3, [pc, #172] @ e8914 <__cxa_atexit@plt+0xdc4bc> │ │ │ │ - ldr r9, [pc, #172] @ e8918 <__cxa_atexit@plt+0xdc4c0> │ │ │ │ - ldr lr, [pc, #172] @ e891c <__cxa_atexit@plt+0xdc4c4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ + ldr r3, [pc, #36] @ e71e4 <__cxa_atexit@plt+0xdad8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #116] @ e8920 <__cxa_atexit@plt+0xdc4c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r3, [pc, #76] @ e890c <__cxa_atexit@plt+0xdc4b4> │ │ │ │ - ldr r7, [r6, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r6] │ │ │ │ - beq e88e4 <__cxa_atexit@plt+0xdc48c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ + beq e71dc <__cxa_atexit@plt+0xdad84> │ │ │ │ + b e71f4 <__cxa_atexit@plt+0xdad9c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ e8910 <__cxa_atexit@plt+0xdc4b8> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r2, [r5], #2840 @ 0xb18 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov lr, r5 │ │ │ │ + ldr r2, [lr, #4]! │ │ │ │ + mov r6, r7 │ │ │ │ + and r1, r6, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq e7284 <__cxa_atexit@plt+0xdae2c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq e7248 <__cxa_atexit@plt+0xdadf0> │ │ │ │ + ldr r0, [r6, #11] │ │ │ │ + ldr r1, [r6, #15] │ │ │ │ + rsb r3, r1, #0 │ │ │ │ + eor r3, r1, r3 │ │ │ │ + and r3, r3, r2 │ │ │ │ + cmp r3, r0 │ │ │ │ + bne e7248 <__cxa_atexit@plt+0xdadf0> │ │ │ │ + tst r1, r2 │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r6, [r6, r0] │ │ │ │ + b e7204 <__cxa_atexit@plt+0xdadac> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc e72a4 <__cxa_atexit@plt+0xdae4c> │ │ │ │ + ldr r0, [pc, #100] @ e72c4 <__cxa_atexit@plt+0xdae6c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #96] @ e72c8 <__cxa_atexit@plt+0xdae70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #92] @ e72cc <__cxa_atexit@plt+0xdae74> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [lr] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r5, lr │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [r6, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r3, [pc, #44] @ e72c0 <__cxa_atexit@plt+0xdae68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldr r3, [pc, #16] @ e72bc <__cxa_atexit@plt+0xdae64> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0xfffff94c │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - strbeq lr, [r0, #-1420] @ 0xfffffa74 │ │ │ │ - ldrbteq r0, [r5], #2316 @ 0x90c │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ - ldrbteq r0, [r5], #2288 @ 0x8f0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrteq r9, [sp], #3088 @ 0xc10 │ │ │ │ + ldrbteq r2, [r5], #2608 @ 0xa30 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ - ldrbteq r0, [r5], #2260 @ 0x8d4 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r6, [r3, #4]! │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + cmp r2, r6 │ │ │ │ + bne e7300 <__cxa_atexit@plt+0xdaea8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e733c <__cxa_atexit@plt+0xdaee4> │ │ │ │ + ldr r3, [pc, #68] @ e735c <__cxa_atexit@plt+0xdaf04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ e7360 <__cxa_atexit@plt+0xdaf08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r8, [pc, #56] @ e7364 <__cxa_atexit@plt+0xdaf0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r5, [pc, #20] @ e7358 <__cxa_atexit@plt+0xdaf00> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + ldrteq r9, [sp], #2900 @ 0xb54 │ │ │ │ + ldrbteq r2, [r5], #2456 @ 0x998 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e89d0 <__cxa_atexit@plt+0xdc578> │ │ │ │ - ldr r3, [pc, #100] @ e89e8 <__cxa_atexit@plt+0xdc590> │ │ │ │ - ldr r9, [pc, #100] @ e89ec <__cxa_atexit@plt+0xdc594> │ │ │ │ - ldr lr, [pc, #100] @ e89f0 <__cxa_atexit@plt+0xdc598> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ + bcc e73b4 <__cxa_atexit@plt+0xdaf5c> │ │ │ │ + ldr r3, [pc, #60] @ e73cc <__cxa_atexit@plt+0xdaf74> │ │ │ │ add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r2, [pc, #56] @ e73d0 <__cxa_atexit@plt+0xdaf78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r8, [pc, #48] @ e73d4 <__cxa_atexit@plt+0xdaf7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - ldr r3, [pc, #44] @ e89f4 <__cxa_atexit@plt+0xdc59c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r3, [pc, #32] @ e89f8 <__cxa_atexit@plt+0xdc5a0> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r3, [pc, #28] @ e73d8 <__cxa_atexit@plt+0xdaf80> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffff830 │ │ │ │ - @ instruction: 0xfffff858 │ │ │ │ - strbeq lr, [r0, #-1136] @ 0xfffffb90 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrbteq r0, [r5], #2100 @ 0x834 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + ldrteq r9, [sp], #2780 @ 0xadc │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + ldrbteq r2, [r5], #2324 @ 0x914 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e8a48 <__cxa_atexit@plt+0xdc5f0> │ │ │ │ - ldr r2, [pc, #48] @ e8a54 <__cxa_atexit@plt+0xdc5fc> │ │ │ │ - ldr r1, [pc, #48] @ e8a58 <__cxa_atexit@plt+0xdc600> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7444 <__cxa_atexit@plt+0xdafec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e744c <__cxa_atexit@plt+0xdaff4> │ │ │ │ + ldr r7, [pc, #104] @ e7478 <__cxa_atexit@plt+0xdb020> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #100] @ e747c <__cxa_atexit@plt+0xdb024> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ e7480 <__cxa_atexit@plt+0xdb028> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [pc, #32] @ e8a5c <__cxa_atexit@plt+0xdc604> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ + ldr r8, [pc, #92] @ e7484 <__cxa_atexit@plt+0xdb02c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r3 │ │ │ │ + b e7454 <__cxa_atexit@plt+0xdaffc> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #16] @ e7470 <__cxa_atexit@plt+0xdb018> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #12] @ e7474 <__cxa_atexit@plt+0xdb01c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r1, [r5], #1120 @ 0x460 │ │ │ │ + ldrbteq r2, [r5], #2152 @ 0x868 │ │ │ │ + @ instruction: 0xffffdaf4 │ │ │ │ + @ instruction: 0xffffda04 │ │ │ │ + ldrbteq r2, [r5], #2224 @ 0x8b0 │ │ │ │ + ldrteq r9, [sp], #3335 @ 0xd07 │ │ │ │ + mov r9, fp │ │ │ │ + mov r2, r6 │ │ │ │ + ldm r5, {r8, fp} │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7540 <__cxa_atexit@plt+0xdb0e8> │ │ │ │ + ldr ip, [pc, #180] @ e7564 <__cxa_atexit@plt+0xdb10c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #176] @ e7568 <__cxa_atexit@plt+0xdb110> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str lr, [r3, #20] │ │ │ │ + ldr r1, [pc, #136] @ e756c <__cxa_atexit@plt+0xdb114> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r3, sl} │ │ │ │ + ldr r1, [pc, #120] @ e7570 <__cxa_atexit@plt+0xdb118> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str fp, [r3, #48]! @ 0x30 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble e7530 <__cxa_atexit@plt+0xdb0d8> │ │ │ │ + ldr r3, [pc, #92] @ e7574 <__cxa_atexit@plt+0xdb11c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r3, [r2, #56] @ 0x38 │ │ │ │ + str r7, [r2, #60] @ 0x3c │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #8 │ │ │ │ + mov fp, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e7578 <__cxa_atexit@plt+0xdb120> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, fp} │ │ │ │ + str sl, [r5, #8] │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff818 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq lr, [r0, #-1024] @ 0xfffffc00 │ │ │ │ - ldrbteq r0, [r5], #2000 @ 0x7d0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ e8a8c <__cxa_atexit@plt+0xdc634> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e8a84 <__cxa_atexit@plt+0xdc62c> │ │ │ │ - b e8a9c <__cxa_atexit@plt+0xdc644> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov fp, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r0, [r5], #1952 @ 0x7a0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, ip, ror #8 │ │ │ │ + andeq r0, r0, r4, lsl #15 │ │ │ │ + andeq r0, r0, ip, lsr #17 │ │ │ │ + ldrbteq r2, [r5], #2008 @ 0x7d8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r3, #20] │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e8b08 <__cxa_atexit@plt+0xdc6b0> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e8b60 <__cxa_atexit@plt+0xdc708> │ │ │ │ - ldr r9, [pc, #164] @ e8b78 <__cxa_atexit@plt+0xdc720> │ │ │ │ - ldr r8, [pc, #164] @ e8b7c <__cxa_atexit@plt+0xdc724> │ │ │ │ - sub r0, r6, #6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - stmib r2, {r8, lr} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - beq e8b54 <__cxa_atexit@plt+0xdc6fc> │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - b e8b48 <__cxa_atexit@plt+0xdc6f0> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e8b60 <__cxa_atexit@plt+0xdc708> │ │ │ │ - ldr r9, [pc, #88] @ e8b70 <__cxa_atexit@plt+0xdc718> │ │ │ │ - ldr r8, [pc, #88] @ e8b74 <__cxa_atexit@plt+0xdc71c> │ │ │ │ - sub r0, r6, #6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - stmib r2, {r8, lr} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - beq e8b54 <__cxa_atexit@plt+0xdc6fc> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e75c0 <__cxa_atexit@plt+0xdb168> │ │ │ │ + ldr r2, [pc, #48] @ e75cc <__cxa_atexit@plt+0xdb174> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ e75d0 <__cxa_atexit@plt+0xdb178> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ e75d4 <__cxa_atexit@plt+0xdb17c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r3, #129 @ 0x81 │ │ │ │ + b 4003f4 <__cxa_atexit@plt+0x3f3f9c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strbeq lr, [r0, #-644] @ 0xfffffd7c │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strbeq lr, [r0, #-712] @ 0xfffffd38 │ │ │ │ - ldrbteq r0, [r5], #1712 @ 0x6b0 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ - ldrbteq r0, [r5], #1676 @ 0x68c │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc e8c1c <__cxa_atexit@plt+0xdc7c4> │ │ │ │ - ldr r7, [pc, #68] @ e8c34 <__cxa_atexit@plt+0xdc7dc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r3, [pc, #64] @ e8c38 <__cxa_atexit@plt+0xdc7e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r1, [r8, #8] │ │ │ │ + strbeq pc, [r0, #-2020] @ 0xfffff81c @ │ │ │ │ + strbeq pc, [r0, #-3568] @ 0xfffff210 @ │ │ │ │ + strbeq pc, [r0, #-2004] @ 0xfffff82c @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7614 <__cxa_atexit@plt+0xdb1bc> │ │ │ │ + ldr r2, [pc, #40] @ e7620 <__cxa_atexit@plt+0xdb1c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #32] @ e7624 <__cxa_atexit@plt+0xdb1cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + mov r9, #0 │ │ │ │ + b 400a3c <__cxa_atexit@plt+0x3f45e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ e8c3c <__cxa_atexit@plt+0xdc7e4> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff550 │ │ │ │ - @ instruction: 0xfffff580 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + strbeq pc, [r0, #-1928] @ 0xfffff878 @ │ │ │ │ + strbeq pc, [r0, #-3476] @ 0xfffff26c @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e8c70 <__cxa_atexit@plt+0xdc818> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e8c78 <__cxa_atexit@plt+0xdc820> │ │ │ │ + bhi e7660 <__cxa_atexit@plt+0xdb208> │ │ │ │ + ldr r8, [pc, #36] @ e7668 <__cxa_atexit@plt+0xdb210> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ e766c <__cxa_atexit@plt+0xdb214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrteq r9, [sp], #3155 @ 0xc53 │ │ │ │ + strbeq pc, [r0, #-1840] @ 0xfffff8d0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e76ac <__cxa_atexit@plt+0xdb254> │ │ │ │ + ldr r2, [pc, #40] @ e76bc <__cxa_atexit@plt+0xdb264> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r0, #-300] @ 0xfffffed4 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e8cac <__cxa_atexit@plt+0xdc854> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e8cb4 <__cxa_atexit@plt+0xdc85c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi e7720 <__cxa_atexit@plt+0xdb2c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e772c <__cxa_atexit@plt+0xdb2d4> │ │ │ │ + ldr r2, [pc, #76] @ e773c <__cxa_atexit@plt+0xdb2e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ e7740 <__cxa_atexit@plt+0xdb2e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ e7744 <__cxa_atexit@plt+0xdb2ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq lr, [r0, #-240] @ 0xffffff10 │ │ │ │ - ldrbteq r0, [r5], #1464 @ 0x5b8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e8cfc <__cxa_atexit@plt+0xdc8a4> │ │ │ │ - ldr r3, [pc, #40] @ e8d04 <__cxa_atexit@plt+0xdc8ac> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - b 400578 <__cxa_atexit@plt+0x3f4120> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbteq r0, [r5], #1388 @ 0x56c │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + strbeq pc, [r0, #-1672] @ 0xfffff978 @ │ │ │ │ + ldrteq r9, [sp], #1848 @ 0x738 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e8d60 <__cxa_atexit@plt+0xdc908> │ │ │ │ - ldr r3, [pc, #60] @ e8d6c <__cxa_atexit@plt+0xdc914> │ │ │ │ - ldr r2, [pc, #60] @ e8d70 <__cxa_atexit@plt+0xdc918> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #4]! │ │ │ │ + bcc e7788 <__cxa_atexit@plt+0xdb330> │ │ │ │ + ldr r3, [pc, #44] @ e7798 <__cxa_atexit@plt+0xdb340> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - ldr r3, [pc, #28] @ e8d74 <__cxa_atexit@plt+0xdc91c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - strbeq lr, [r0, #-224] @ 0xffffff20 │ │ │ │ - ldrbteq r0, [r5], #1276 @ 0x4fc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e8d98 <__cxa_atexit@plt+0xdc940> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400540 <__cxa_atexit@plt+0x3f40e8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r0, [r5], #1240 @ 0x4d8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e8dbc <__cxa_atexit@plt+0xdc964> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400af8 <__cxa_atexit@plt+0x3f46a0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r0, [r5], #1204 @ 0x4b4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ e8e40 <__cxa_atexit@plt+0xdc9e8> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e7804 <__cxa_atexit@plt+0xdb3ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e7810 <__cxa_atexit@plt+0xdb3b8> │ │ │ │ + ldr r2, [pc, #84] @ e7820 <__cxa_atexit@plt+0xdb3c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ e7824 <__cxa_atexit@plt+0xdb3cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ e7828 <__cxa_atexit@plt+0xdb3d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + strbeq pc, [r0, #-1452] @ 0xfffffa54 @ │ │ │ │ + ldrteq r9, [sp], #1639 @ 0x667 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e78c4 <__cxa_atexit@plt+0xdb46c> │ │ │ │ + ldr r6, [pc, #148] @ e78e0 <__cxa_atexit@plt+0xdb488> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ + beq e78b4 <__cxa_atexit@plt+0xdb45c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e78d0 <__cxa_atexit@plt+0xdb478> │ │ │ │ + ldr r3, [pc, #88] @ e78e4 <__cxa_atexit@plt+0xdb48c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e8e24 <__cxa_atexit@plt+0xdc9cc> │ │ │ │ - ldr r3, [pc, #92] @ e8e44 <__cxa_atexit@plt+0xdc9ec> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #76] @ e8e48 <__cxa_atexit@plt+0xdc9f0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - str sl, [r3, #-8]! │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e8e2c <__cxa_atexit@plt+0xdc9d4> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r0, [sl, #12] │ │ │ │ + str r2, [sl, #16] │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e8e4c <__cxa_atexit@plt+0xdc9f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq sp, [r0, #-4024] @ 0xfffff048 │ │ │ │ - ldrbteq r0, [r5], #1080 @ 0x438 │ │ │ │ - ldrbteq r0, [r5], #1060 @ 0x424 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ e8eb4 <__cxa_atexit@plt+0xdca5c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7938 <__cxa_atexit@plt+0xdb4e0> │ │ │ │ + ldr r3, [pc, #56] @ e7944 <__cxa_atexit@plt+0xdb4ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #64] @ e8eb8 <__cxa_atexit@plt+0xdca60> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - str sl, [r3, #-8]! │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e8ea0 <__cxa_atexit@plt+0xdca48> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - b e828c <__cxa_atexit@plt+0xdbe34> │ │ │ │ - ldr r7, [pc, #20] @ e8ebc <__cxa_atexit@plt+0xdca64> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r0, [sl, #12] │ │ │ │ + str r2, [sl, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e79a0 <__cxa_atexit@plt+0xdb548> │ │ │ │ + ldr r2, [pc, #64] @ e79b0 <__cxa_atexit@plt+0xdb558> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ e79b4 <__cxa_atexit@plt+0xdb55c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq sp, [r0, #-3900] @ 0xfffff0c4 │ │ │ │ - ldrbteq r0, [r5], #964 @ 0x3c4 │ │ │ │ - ldrbteq r0, [r5], #912 @ 0x390 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e8ee4 <__cxa_atexit@plt+0xdca8c> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r0, [r5], #872 @ 0x368 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e8f0c <__cxa_atexit@plt+0xdcab4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - b e7ffc <__cxa_atexit@plt+0xdbba4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + ldrteq r9, [sp], #1244 @ 0x4dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7a14 <__cxa_atexit@plt+0xdb5bc> │ │ │ │ + ldr r2, [pc, #64] @ e7a24 <__cxa_atexit@plt+0xdb5cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ e7a28 <__cxa_atexit@plt+0xdb5d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + ldrteq r9, [sp], #1128 @ 0x468 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7a88 <__cxa_atexit@plt+0xdb630> │ │ │ │ + ldr r2, [pc, #64] @ e7a98 <__cxa_atexit@plt+0xdb640> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ e7a9c <__cxa_atexit@plt+0xdb644> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + ldrteq r9, [sp], #1012 @ 0x3f4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi e7b40 <__cxa_atexit@plt+0xdb6e8> │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r6, r9, #16 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e7b10 <__cxa_atexit@plt+0xdb6b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e8f50 <__cxa_atexit@plt+0xdcaf8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ e8f5c <__cxa_atexit@plt+0xdcb04> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + bcc e7b4c <__cxa_atexit@plt+0xdb6f4> │ │ │ │ + ldr r2, [pc, #144] @ e7b84 <__cxa_atexit@plt+0xdb72c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + ldr r8, [pc, #124] @ e7b88 <__cxa_atexit@plt+0xdb730> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e7b58 <__cxa_atexit@plt+0xdb700> │ │ │ │ + ldr r2, [pc, #88] @ e7b7c <__cxa_atexit@plt+0xdb724> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + ldr r8, [pc, #68] @ e7b80 <__cxa_atexit@plt+0xdb728> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ e7b78 <__cxa_atexit@plt+0xdb720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b e7b60 <__cxa_atexit@plt+0xdb708> │ │ │ │ + ldr r7, [pc, #20] @ e7b74 <__cxa_atexit@plt+0xdb71c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ mov r3, #16 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - ldrbteq r0, [r5], #784 @ 0x310 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + strbeq pc, [r0, #-600] @ 0xfffffda8 @ │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + strbeq pc, [r0, #-644] @ 0xfffffd7c @ │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e8f9c <__cxa_atexit@plt+0xdcb44> │ │ │ │ - ldr r2, [pc, #40] @ e8fb4 <__cxa_atexit@plt+0xdcb5c> │ │ │ │ - str r9, [r3, #16] │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7bd8 <__cxa_atexit@plt+0xdb780> │ │ │ │ + ldr r3, [pc, #64] @ e7bf4 <__cxa_atexit@plt+0xdb79c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r8, [pc, #36] @ e7bf8 <__cxa_atexit@plt+0xdb7a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r3, [pc, #28] @ e7bfc <__cxa_atexit@plt+0xdb7a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + strbeq pc, [r0, #-444] @ 0xfffffe44 @ │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7c4c <__cxa_atexit@plt+0xdb7f4> │ │ │ │ + ldr r3, [pc, #64] @ e7c68 <__cxa_atexit@plt+0xdb810> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r8, [pc, #36] @ e7c6c <__cxa_atexit@plt+0xdb814> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r3, [pc, #28] @ e7c70 <__cxa_atexit@plt+0xdb818> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + strbeq pc, [r0, #-332] @ 0xfffffeb4 @ │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e7cc4 <__cxa_atexit@plt+0xdb86c> │ │ │ │ + ldr r2, [pc, #56] @ e7cd4 <__cxa_atexit@plt+0xdb87c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, sl} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 400b18 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ - ldr r7, [pc, #20] @ e8fb8 <__cxa_atexit@plt+0xdcb60> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ e7cd8 <__cxa_atexit@plt+0xdb880> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - ldrbteq r0, [r5], #736 @ 0x2e0 │ │ │ │ - ldrbteq r0, [r5], #708 @ 0x2c4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + ldrteq r9, [sp], #389 @ 0x185 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7d78 <__cxa_atexit@plt+0xdb920> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e9008 <__cxa_atexit@plt+0xdcbb0> │ │ │ │ - ldr r2, [pc, #72] @ e9030 <__cxa_atexit@plt+0xdcbd8> │ │ │ │ - ldr r1, [pc, #72] @ e9034 <__cxa_atexit@plt+0xdcbdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc e7d80 <__cxa_atexit@plt+0xdb928> │ │ │ │ + ldr r1, [pc, #148] @ e7da8 <__cxa_atexit@plt+0xdb950> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #11 │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #140] @ e7dac <__cxa_atexit@plt+0xdb954> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b 400b18 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r7, [pc, #36] @ e9038 <__cxa_atexit@plt+0xdcbe0> │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #32] @ e903c <__cxa_atexit@plt+0xdcbe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r0, [pc, #124] @ e7db0 <__cxa_atexit@plt+0xdb958> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r9, {r0, r1, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e7d98 <__cxa_atexit@plt+0xdb940> │ │ │ │ + ldr r2, [pc, #100] @ e7db4 <__cxa_atexit@plt+0xdb95c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #88] @ e7db8 <__cxa_atexit@plt+0xdb960> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #16]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + b e7d88 <__cxa_atexit@plt+0xdb930> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - strbeq sp, [r0, #-3528] @ 0xfffff238 │ │ │ │ - ldrbteq r0, [r5], #624 @ 0x270 │ │ │ │ - strbeq sp, [r0, #-3480] @ 0xfffff268 │ │ │ │ - ldrbteq r0, [r5], #584 @ 0x248 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + strbeq pc, [r0, #-108] @ 0xffffff94 @ │ │ │ │ + strbeq pc, [r0, #-120] @ 0xffffff88 @ │ │ │ │ + strbeq pc, [r0, #-104] @ 0xffffff98 @ │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + ldrteq r9, [sp], #209 @ 0xd1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e908c <__cxa_atexit@plt+0xdcc34> │ │ │ │ - ldr r2, [pc, #72] @ e90b4 <__cxa_atexit@plt+0xdcc5c> │ │ │ │ - ldr r1, [pc, #72] @ e90b8 <__cxa_atexit@plt+0xdcc60> │ │ │ │ + bcc e7e20 <__cxa_atexit@plt+0xdb9c8> │ │ │ │ + ldr r2, [pc, #76] @ e7e30 <__cxa_atexit@plt+0xdb9d8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ e7e34 <__cxa_atexit@plt+0xdb9dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #11 │ │ │ │ add r1, r1, #1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b 400b18 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r7, [pc, #36] @ e90bc <__cxa_atexit@plt+0xdcc64> │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #32] @ e90c0 <__cxa_atexit@plt+0xdcc68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - strbeq sp, [r0, #-3396] @ 0xfffff2bc │ │ │ │ - ldrbteq r0, [r5], #492 @ 0x1ec │ │ │ │ - strbeq sp, [r0, #-3348] @ 0xfffff2ec │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #24] @ e90f0 <__cxa_atexit@plt+0xdcc98> │ │ │ │ - ldr r2, [pc, #24] @ e90f4 <__cxa_atexit@plt+0xdcc9c> │ │ │ │ - mov sl, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ e7e38 <__cxa_atexit@plt+0xdb9e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq pc, [r4], #2464 @ 0x9a0 @ │ │ │ │ - strbeq lr, [r0, #-740] @ 0xfffffd1c │ │ │ │ - ldrbteq r0, [r5], #436 @ 0x1b4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e9164 <__cxa_atexit@plt+0xdcd0c> │ │ │ │ - ldr r2, [pc, #88] @ e9174 <__cxa_atexit@plt+0xdcd1c> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq e9154 <__cxa_atexit@plt+0xdccfc> │ │ │ │ - ldr r2, [pc, #68] @ e9178 <__cxa_atexit@plt+0xdcd20> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e917c <__cxa_atexit@plt+0xdcd24> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq r0, [r5], #348 @ 0x15c │ │ │ │ - ldrbteq r0, [r5], #304 @ 0x130 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + strbeq lr, [r0, #-4020] @ 0xfffff04c │ │ │ │ + strbeq lr, [r0, #-3992] @ 0xfffff068 │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ e91a8 <__cxa_atexit@plt+0xdcd50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r0, [r5], #260 @ 0x104 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ e91d4 <__cxa_atexit@plt+0xdcd7c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ e91d8 <__cxa_atexit@plt+0xdcd80> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq lr, [r0, #-324] @ 0xfffffebc │ │ │ │ - ldrbteq r0, [r5], #192 @ 0xc0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e9210 <__cxa_atexit@plt+0xdcdb8> │ │ │ │ - ldr r2, [pc, #32] @ e921c <__cxa_atexit@plt+0xdcdc4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r0, [r5], #124 @ 0x7c │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #19] │ │ │ │ - ldr r1, [pc, #28] @ e925c <__cxa_atexit@plt+0xdce04> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e7ef8 <__cxa_atexit@plt+0xdbaa0> │ │ │ │ + ldr r7, [pc, #168] @ e7f18 <__cxa_atexit@plt+0xdbac0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [pc, #164] @ e7f1c <__cxa_atexit@plt+0xdbac4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #160] @ e7f20 <__cxa_atexit@plt+0xdbac8> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq e9254 <__cxa_atexit@plt+0xdcdfc> │ │ │ │ - b e926c <__cxa_atexit@plt+0xdce14> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldm r5, {r0, lr} │ │ │ │ + mov r3, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r0, r6, #31 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #108] @ e7f24 <__cxa_atexit@plt+0xdbacc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48]! @ 0x30 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble e7eec <__cxa_atexit@plt+0xdba94> │ │ │ │ + ldr r3, [pc, #80] @ e7f28 <__cxa_atexit@plt+0xdbad0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r2, #56] @ 0x38 │ │ │ │ + str r7, [r2, #60] @ 0x3c │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r0, [r5], #60 @ 0x3c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #17 │ │ │ │ - bne e92dc <__cxa_atexit@plt+0xdce84> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e7f2c <__cxa_atexit@plt+0xdbad4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff710 │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + @ instruction: 0xfffff75c │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + ldrbteq r1, [r5], #3616 @ 0xe20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #128] @ e930c <__cxa_atexit@plt+0xdceb4> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq e9300 <__cxa_atexit@plt+0xdcea8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e92dc <__cxa_atexit@plt+0xdce84> │ │ │ │ - ldr r2, [pc, #100] @ e9310 <__cxa_atexit@plt+0xdceb8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e7f98 <__cxa_atexit@plt+0xdbb40> │ │ │ │ + ldr r7, [pc, #88] @ e7fac <__cxa_atexit@plt+0xdbb54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq e7f84 <__cxa_atexit@plt+0xdbb2c> │ │ │ │ + ldr r2, [pc, #72] @ e7fb0 <__cxa_atexit@plt+0xdbb58> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq e9300 <__cxa_atexit@plt+0xdcea8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #32 │ │ │ │ - bne e92dc <__cxa_atexit@plt+0xdce84> │ │ │ │ - ldr r7, [pc, #76] @ e931c <__cxa_atexit@plt+0xdcec4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq e7f90 <__cxa_atexit@plt+0xdbb38> │ │ │ │ + b e7ff8 <__cxa_atexit@plt+0xdbba0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ e9314 <__cxa_atexit@plt+0xdcebc> │ │ │ │ - ldr r2, [pc, #48] @ e9318 <__cxa_atexit@plt+0xdcec0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e7fb4 <__cxa_atexit@plt+0xdbb5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrbteq pc, [r4], #1944 @ 0x798 @ │ │ │ │ - strbeq lr, [r0, #-220] @ 0xffffff24 │ │ │ │ - strbeq sp, [r0, #-2884] @ 0xfffff4bc │ │ │ │ - ldrbteq pc, [r4], #3964 @ 0xf7c @ │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrbteq r1, [r5], #3460 @ 0xd84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e9370 <__cxa_atexit@plt+0xdcf18> │ │ │ │ - ldr r3, [pc, #92] @ e939c <__cxa_atexit@plt+0xdcf44> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ e7fec <__cxa_atexit@plt+0xdbb94> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - beq e9394 <__cxa_atexit@plt+0xdcf3c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #32 │ │ │ │ - bne e9370 <__cxa_atexit@plt+0xdcf18> │ │ │ │ - ldr r7, [pc, #68] @ e93a8 <__cxa_atexit@plt+0xdcf50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e7fe4 <__cxa_atexit@plt+0xdbb8c> │ │ │ │ + b e7ff8 <__cxa_atexit@plt+0xdbba0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ e93a0 <__cxa_atexit@plt+0xdcf48> │ │ │ │ - ldr r2, [pc, #40] @ e93a4 <__cxa_atexit@plt+0xdcf4c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r2, r6 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e80b8 <__cxa_atexit@plt+0xdbc60> │ │ │ │ + ldr r9, [pc, #176] @ e80e0 <__cxa_atexit@plt+0xdbc88> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #172] @ e80e4 <__cxa_atexit@plt+0xdbc8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r2 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + sub r1, r6, #31 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [pc, #140] @ e80e8 <__cxa_atexit@plt+0xdbc90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r3, r8} │ │ │ │ + ldr r7, [pc, #124] @ e80ec <__cxa_atexit@plt+0xdbc94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp fp, #10 │ │ │ │ + ble e80a8 <__cxa_atexit@plt+0xdbc50> │ │ │ │ + ldr r3, [pc, #96] @ e80f0 <__cxa_atexit@plt+0xdbc98> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r2, #56] @ 0x38 │ │ │ │ + str r7, [r2, #60] @ 0x3c │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq pc, [r4], #1796 @ 0x704 @ │ │ │ │ - strbeq lr, [r0, #-72] @ 0xffffffb8 │ │ │ │ - strbeq sp, [r0, #-2736] @ 0xfffff550 │ │ │ │ - ldrbteq pc, [r4], #3824 @ 0xef0 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #32 │ │ │ │ - bne e93d8 <__cxa_atexit@plt+0xdcf80> │ │ │ │ - ldr r7, [pc, #56] @ e9404 <__cxa_atexit@plt+0xdcfac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ e93fc <__cxa_atexit@plt+0xdcfa4> │ │ │ │ - ldr r2, [pc, #28] @ e9400 <__cxa_atexit@plt+0xdcfa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq pc, [r4], #1692 @ 0x69c @ │ │ │ │ - strbeq sp, [r0, #-4064] @ 0xfffff020 │ │ │ │ - strbeq sp, [r0, #-2632] @ 0xfffff5b8 │ │ │ │ - ldrbteq pc, [r4], #3768 @ 0xeb8 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #12] @ e942c <__cxa_atexit@plt+0xdcfd4> │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldrbteq pc, [r4], #3752 @ 0xea8 @ │ │ │ │ - ldrbteq pc, [r4], #3736 @ 0xe98 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #12] @ e9454 <__cxa_atexit@plt+0xdcffc> │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldrbteq pc, [r4], #3712 @ 0xe80 @ │ │ │ │ - ldrbteq pc, [r4], #3192 @ 0xc78 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r7, [pc, #52] @ e80f4 <__cxa_atexit@plt+0xdbc9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str fp, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff550 │ │ │ │ + @ instruction: 0xfffff5a4 │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + ldrbteq r1, [r5], #3168 @ 0xc60 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e948c <__cxa_atexit@plt+0xdd034> │ │ │ │ - ldr r5, [pc, #32] @ e949c <__cxa_atexit@plt+0xdd044> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ + bhi e81c8 <__cxa_atexit@plt+0xdbd70> │ │ │ │ + ldr r7, [pc, #240] @ e820c <__cxa_atexit@plt+0xdbdb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e81bc <__cxa_atexit@plt+0xdbd64> │ │ │ │ + ldr r3, [pc, #216] @ e8210 <__cxa_atexit@plt+0xdbdb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc e81dc <__cxa_atexit@plt+0xdbd84> │ │ │ │ + ldr r0, [pc, #176] @ e821c <__cxa_atexit@plt+0xdbdc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #172] @ e8220 <__cxa_atexit@plt+0xdbdc8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #168] @ e8224 <__cxa_atexit@plt+0xdbdcc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #164] @ e8228 <__cxa_atexit@plt+0xdbdd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + sub r0, r3, #31 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + add r2, r6, #28 │ │ │ │ + stm r2, {r1, r6, r9} │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48]! @ 0x30 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 400b20 <__cxa_atexit@plt+0x3f46c8> │ │ │ │ - ldr r7, [pc, #12] @ e94a0 <__cxa_atexit@plt+0xdd048> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ e8218 <__cxa_atexit@plt+0xdbdc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e8214 <__cxa_atexit@plt+0xdbdbc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbteq pc, [r4], #3660 @ 0xe4c @ │ │ │ │ - ldrbteq pc, [r4], #3120 @ 0xc30 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ e94f4 <__cxa_atexit@plt+0xdd09c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + strbeq lr, [r0, #-3180] @ 0xfffff394 │ │ │ │ + ldrbteq r1, [r5], #2876 @ 0xb3c │ │ │ │ + ldrbteq r1, [r5], #2904 @ 0xb58 │ │ │ │ + @ instruction: 0xfffff414 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + @ instruction: 0xfffff7d4 │ │ │ │ + @ instruction: 0xfffff458 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #180] @ e82f0 <__cxa_atexit@plt+0xdbe98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq e94d8 <__cxa_atexit@plt+0xdd080> │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e94e0 <__cxa_atexit@plt+0xdd088> │ │ │ │ - mov r8, r7 │ │ │ │ - b 400af0 <__cxa_atexit@plt+0x3f4698> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e94f8 <__cxa_atexit@plt+0xdd0a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq sp, [r0, #-2348] @ 0xfffff6d4 │ │ │ │ - ldrbteq pc, [r4], #3032 @ 0xbd8 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e9520 <__cxa_atexit@plt+0xdd0c8> │ │ │ │ - mov r8, r7 │ │ │ │ - b 400af0 <__cxa_atexit@plt+0x3f4698> │ │ │ │ - ldr r7, [pc, #12] @ e9534 <__cxa_atexit@plt+0xdd0dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e82c4 <__cxa_atexit@plt+0xdbe6c> │ │ │ │ + ldr r2, [pc, #136] @ e82f4 <__cxa_atexit@plt+0xdbe9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #132] @ e82f8 <__cxa_atexit@plt+0xdbea0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #128] @ e82fc <__cxa_atexit@plt+0xdbea4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #124] @ e8300 <__cxa_atexit@plt+0xdbea8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r2, r3, #31 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r1, r6 │ │ │ │ + str sl, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + add r7, r6, #28 │ │ │ │ + stm r7, {r1, r6, ip} │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48]! @ 0x30 │ │ │ │ + sub r7, r3, #15 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0, #-2284] @ 0xfffff714 │ │ │ │ - ldrbteq pc, [r4], #3488 @ 0xda0 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e956c <__cxa_atexit@plt+0xdd114> │ │ │ │ - ldr r5, [pc, #32] @ e957c <__cxa_atexit@plt+0xdd124> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 400b20 <__cxa_atexit@plt+0x3f46c8> │ │ │ │ - ldr r7, [pc, #12] @ e9580 <__cxa_atexit@plt+0xdd128> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #56] @ e8304 <__cxa_atexit@plt+0xdbeac> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str ip, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - ldrbteq pc, [r4], #3436 @ 0xd6c @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #24] @ e95b0 <__cxa_atexit@plt+0xdd158> │ │ │ │ - ldr r2, [pc, #24] @ e95b4 <__cxa_atexit@plt+0xdd15c> │ │ │ │ - mov sl, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq pc, [r4], #920 @ 0x398 @ │ │ │ │ - strbeq sp, [r0, #-3620] @ 0xfffff1dc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strbeq lr, [r0, #-2920] @ 0xfffff498 │ │ │ │ + @ instruction: 0xfffff314 │ │ │ │ + @ instruction: 0xfffffa08 │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ + @ instruction: 0xfffff358 │ │ │ │ + ldrbteq r1, [r5], #2644 @ 0xa54 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #24] @ e95e4 <__cxa_atexit@plt+0xdd18c> │ │ │ │ - ldr r2, [pc, #24] @ e95e8 <__cxa_atexit@plt+0xdd190> │ │ │ │ - mov sl, r8 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ e832c <__cxa_atexit@plt+0xdbed4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq pc, [r4], #932 @ 0x3a4 @ │ │ │ │ - strbeq sp, [r0, #-3568] @ 0xfffff210 │ │ │ │ - ldrbteq pc, [r4], #3364 @ 0xd24 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq r1, [r5], #2564 @ 0xa04 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e964c <__cxa_atexit@plt+0xdd1f4> │ │ │ │ - ldr r3, [pc, #76] @ e965c <__cxa_atexit@plt+0xdd204> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi e8410 <__cxa_atexit@plt+0xdbfb8> │ │ │ │ + ldr r3, [pc, #252] @ e844c <__cxa_atexit@plt+0xdbff4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq e9640 <__cxa_atexit@plt+0xdd1e8> │ │ │ │ - ldr r2, [pc, #60] @ e9660 <__cxa_atexit@plt+0xdd208> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq e8400 <__cxa_atexit@plt+0xdbfa8> │ │ │ │ + ldr r2, [pc, #232] @ e8450 <__cxa_atexit@plt+0xdbff8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ldr r2, [pc, #204] @ e8454 <__cxa_atexit@plt+0xdbffc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + add r2, r6, #60 @ 0x3c │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc e8420 <__cxa_atexit@plt+0xdbfc8> │ │ │ │ + ldr r0, [pc, #180] @ e8460 <__cxa_atexit@plt+0xdc008> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #176] @ e8464 <__cxa_atexit@plt+0xdc00c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #172] @ e8468 <__cxa_atexit@plt+0xdc010> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r5, [pc, #168] @ e846c <__cxa_atexit@plt+0xdc014> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + sub r0, r2, #31 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r5, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + add r5, r6, #28 │ │ │ │ + stm r5, {r1, r6, r9} │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48]! @ 0x30 │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r5, r3 │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e9664 <__cxa_atexit@plt+0xdd20c> │ │ │ │ + ldr r7, [pc, #68] @ e845c <__cxa_atexit@plt+0xdc004> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e8458 <__cxa_atexit@plt+0xdc000> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrbteq pc, [r4], #3284 @ 0xcd4 @ │ │ │ │ - ldrbteq pc, [r4], #3244 @ 0xcac @ │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + strbeq lr, [r0, #-2620] @ 0xfffff5c4 │ │ │ │ + strbeq lr, [r0, #-2592] @ 0xfffff5e0 │ │ │ │ + ldrbteq r1, [r5], #2296 @ 0x8f8 │ │ │ │ + ldrbteq r1, [r5], #2328 @ 0x918 │ │ │ │ + @ instruction: 0xfffff1d4 │ │ │ │ + @ instruction: 0xfffff8c8 │ │ │ │ + @ instruction: 0xfffff594 │ │ │ │ + @ instruction: 0xfffff218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ e968c <__cxa_atexit@plt+0xdd234> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq pc, [r4], #3204 @ 0xc84 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ e96b8 <__cxa_atexit@plt+0xdd260> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ e96bc <__cxa_atexit@plt+0xdd264> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq sp, [r0, #-3168] @ 0xfffff3a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e96e8 <__cxa_atexit@plt+0xdd290> │ │ │ │ - ldr r7, [pc, #24] @ e96f4 <__cxa_atexit@plt+0xdd29c> │ │ │ │ + ldr r3, [pc, #192] @ e8540 <__cxa_atexit@plt+0xdc0e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r7, [pc, #168] @ e8544 <__cxa_atexit@plt+0xdc0ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r2, r3, r7} │ │ │ │ + str r0, [r5] │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e8514 <__cxa_atexit@plt+0xdc0bc> │ │ │ │ + ldr r1, [pc, #140] @ e8548 <__cxa_atexit@plt+0xdc0f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #136] @ e854c <__cxa_atexit@plt+0xdc0f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #132] @ e8550 <__cxa_atexit@plt+0xdc0f8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #128] @ e8554 <__cxa_atexit@plt+0xdc0fc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [r5, #-4]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r1, r3, #31 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r7, r6 │ │ │ │ + str ip, [r7, #12]! │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + add r2, r6, #32 │ │ │ │ + stm r2, {r6, r8, r9} │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48]! @ 0x30 │ │ │ │ + sub r7, r3, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - strbeq sp, [r0, #-1848] @ 0xfffff8c8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #24] @ e9724 <__cxa_atexit@plt+0xdd2cc> │ │ │ │ - ldr r2, [pc, #24] @ e9728 <__cxa_atexit@plt+0xdd2d0> │ │ │ │ - mov sl, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq pc, [r4], #3212 @ 0xc8c @ │ │ │ │ - strbeq sp, [r0, #-3248] @ 0xfffff350 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #24] @ e9758 <__cxa_atexit@plt+0xdd300> │ │ │ │ - ldr r2, [pc, #24] @ e975c <__cxa_atexit@plt+0xdd304> │ │ │ │ - mov sl, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq pc, [r4], #3096 @ 0xc18 @ │ │ │ │ - strbeq sp, [r0, #-3196] @ 0xfffff384 │ │ │ │ + ldr r7, [pc, #60] @ e8558 <__cxa_atexit@plt+0xdc100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #60 @ 0x3c │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq lr, [r0, #-2344] @ 0xfffff6d8 │ │ │ │ + strbeq lr, [r0, #-2312] @ 0xfffff6f8 │ │ │ │ + @ instruction: 0xfffff0c4 │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + @ instruction: 0xfffff484 │ │ │ │ + @ instruction: 0xfffff108 │ │ │ │ + ldrbteq r1, [r5], #2052 @ 0x804 │ │ │ │ + ldrbteq r1, [r5], #2020 @ 0x7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi e97b8 <__cxa_atexit@plt+0xdd360> │ │ │ │ + bhi e85b8 <__cxa_atexit@plt+0xdc160> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq e97b0 <__cxa_atexit@plt+0xdd358> │ │ │ │ - ldr r3, [pc, #48] @ e97c0 <__cxa_atexit@plt+0xdd368> │ │ │ │ + beq e85b0 <__cxa_atexit@plt+0xdc158> │ │ │ │ + ldr sl, [pc, #48] @ e85c0 <__cxa_atexit@plt+0xdc168> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #44] @ e85c4 <__cxa_atexit@plt+0xdc16c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ e97c4 <__cxa_atexit@plt+0xdd36c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, #7 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0, #-1516] @ 0xfffffa14 │ │ │ │ - strbeq sp, [r0, #-1560] @ 0xfffff9e8 │ │ │ │ - ldrbteq pc, [r4], #3084 @ 0xc0c @ │ │ │ │ + ldrbteq r1, [r5], #1976 @ 0x7b8 │ │ │ │ + strbeq lr, [r0, #-2004] @ 0xfffff82c │ │ │ │ + ldrbteq r1, [r5], #1932 @ 0x78c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi e9830 <__cxa_atexit@plt+0xdd3d8> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi e8624 <__cxa_atexit@plt+0xdc1cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq e9828 <__cxa_atexit@plt+0xdd3d0> │ │ │ │ - ldr r3, [pc, #60] @ e9838 <__cxa_atexit@plt+0xdd3e0> │ │ │ │ - ldr r7, [pc, #60] @ e983c <__cxa_atexit@plt+0xdd3e4> │ │ │ │ - ldr r2, [pc, #60] @ e9840 <__cxa_atexit@plt+0xdd3e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + beq e861c <__cxa_atexit@plt+0xdc1c4> │ │ │ │ + ldr r8, [pc, #48] @ e862c <__cxa_atexit@plt+0xdc1d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ e8630 <__cxa_atexit@plt+0xdc1d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ e8634 <__cxa_atexit@plt+0xdc1dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ e9844 <__cxa_atexit@plt+0xdd3ec> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + mov r5, sl │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbteq pc, [r4], #3028 @ 0xbd4 @ │ │ │ │ - strbeq sp, [r0, #-1392] @ 0xfffffa90 │ │ │ │ - ldrbteq pc, [r4], #3000 @ 0xbb8 @ │ │ │ │ + ldrteq r8, [sp], #2061 @ 0x80d │ │ │ │ + ldrbteq r1, [r5], #1880 @ 0x758 │ │ │ │ + strbeq lr, [r0, #-1888] @ 0xfffff8a0 │ │ │ │ + ldrbteq r1, [r5], #1836 @ 0x72c │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + ldr sl, [pc, #12] @ e8658 <__cxa_atexit@plt+0xdc200> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldrbteq r1, [r5], #1824 @ 0x720 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e86b8 <__cxa_atexit@plt+0xdc260> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e86c0 <__cxa_atexit@plt+0xdc268> │ │ │ │ + ldr r5, [pc, #76] @ e86dc <__cxa_atexit@plt+0xdc284> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #72] @ e86e0 <__cxa_atexit@plt+0xdc288> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ e86e4 <__cxa_atexit@plt+0xdc28c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + b e86c8 <__cxa_atexit@plt+0xdc270> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ e86d8 <__cxa_atexit@plt+0xdc280> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r1, [r5], #1724 @ 0x6bc │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + ldrteq r8, [sp], #1870 @ 0x74e │ │ │ │ + ldrbteq r1, [r5], #1676 @ 0x68c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ e870c <__cxa_atexit@plt+0xdc2b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 400b28 <__cxa_atexit@plt+0x3f46d0> │ │ │ │ - ldrbteq pc, [r4], #2964 @ 0xb94 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi e98b8 <__cxa_atexit@plt+0xdd460> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e98b0 <__cxa_atexit@plt+0xdd458> │ │ │ │ - ldr r3, [pc, #44] @ e98c0 <__cxa_atexit@plt+0xdd468> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ e98c4 <__cxa_atexit@plt+0xdd46c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 400b30 <__cxa_atexit@plt+0x3f46d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq sp, [r0, #-1256] @ 0xfffffb18 │ │ │ │ - strbeq sp, [r0, #-2916] @ 0xfffff49c │ │ │ │ - ldrbteq pc, [r4], #2884 @ 0xb44 @ │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ + ldrbteq r0, [r5], #548 @ 0x224 │ │ │ │ + ldrbteq r1, [r5], #1648 @ 0x670 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e993c <__cxa_atexit@plt+0xdd4e4> │ │ │ │ - ldr r7, [pc, #96] @ e9950 <__cxa_atexit@plt+0xdd4f8> │ │ │ │ + bhi e879c <__cxa_atexit@plt+0xdc344> │ │ │ │ + ldr r7, [pc, #152] @ e87d4 <__cxa_atexit@plt+0xdc37c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ + beq e878c <__cxa_atexit@plt+0xdc334> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e87b4 <__cxa_atexit@plt+0xdc35c> │ │ │ │ + ldr r7, [pc, #124] @ e87e0 <__cxa_atexit@plt+0xdc388> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #120] @ e87e4 <__cxa_atexit@plt+0xdc38c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #116] @ e87e8 <__cxa_atexit@plt+0xdc390> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ - beq e9928 <__cxa_atexit@plt+0xdd4d0> │ │ │ │ - ldr r3, [pc, #80] @ e9954 <__cxa_atexit@plt+0xdd4fc> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e9934 <__cxa_atexit@plt+0xdd4dc> │ │ │ │ - ldr r3, [pc, #60] @ e9958 <__cxa_atexit@plt+0xdd500> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400b38 <__cxa_atexit@plt+0x3f46e0> │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e995c <__cxa_atexit@plt+0xdd504> │ │ │ │ + ldr r7, [pc, #56] @ e87dc <__cxa_atexit@plt+0xdc384> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e87d8 <__cxa_atexit@plt+0xdc380> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldrbteq pc, [r4], #2780 @ 0xadc @ │ │ │ │ - ldrbteq pc, [r4], #2736 @ 0xab0 @ │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrbteq r1, [r5], #1488 @ 0x5d0 │ │ │ │ + ldrbteq r1, [r5], #1528 @ 0x5f8 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + ldrteq r8, [sp], #1658 @ 0x67a │ │ │ │ + ldrbteq r1, [r5], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ e99a0 <__cxa_atexit@plt+0xdd548> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq e9998 <__cxa_atexit@plt+0xdd540> │ │ │ │ - ldr r3, [pc, #24] @ e99a4 <__cxa_atexit@plt+0xdd54c> │ │ │ │ - mov r8, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8844 <__cxa_atexit@plt+0xdc3ec> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e884c <__cxa_atexit@plt+0xdc3f4> │ │ │ │ + ldr r2, [pc, #76] @ e886c <__cxa_atexit@plt+0xdc414> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ e8870 <__cxa_atexit@plt+0xdc418> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #68] @ e8874 <__cxa_atexit@plt+0xdc41c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400b38 <__cxa_atexit@plt+0x3f46e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + b e8854 <__cxa_atexit@plt+0xdc3fc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ e8868 <__cxa_atexit@plt+0xdc410> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq pc, [r4], #2664 @ 0xa68 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ e99c8 <__cxa_atexit@plt+0xdd570> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400b38 <__cxa_atexit@plt+0x3f46e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq pc, [r4], #2628 @ 0xa44 @ │ │ │ │ + ldrbteq r1, [r5], #1324 @ 0x52c │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + ldrteq r8, [sp], #1470 @ 0x5be │ │ │ │ + ldrbteq r1, [r5], #1288 @ 0x508 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ e9a1c <__cxa_atexit@plt+0xdd5c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq e9a00 <__cxa_atexit@plt+0xdd5a8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e9a08 <__cxa_atexit@plt+0xdd5b0> │ │ │ │ - mov r8, r7 │ │ │ │ - b 400b30 <__cxa_atexit@plt+0x3f46d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e892c <__cxa_atexit@plt+0xdc4d4> │ │ │ │ + ldr r6, [pc, #188] @ e895c <__cxa_atexit@plt+0xdc504> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e88d4 <__cxa_atexit@plt+0xdc47c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + cmp r3, #8 │ │ │ │ + bcs e88e8 <__cxa_atexit@plt+0xdc490> │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r6, [pc, #160] @ e8964 <__cxa_atexit@plt+0xdc50c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e9a20 <__cxa_atexit@plt+0xdd5c8> │ │ │ │ - ldr r0, [pc, #16] @ e9a24 <__cxa_atexit@plt+0xdd5cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e8940 <__cxa_atexit@plt+0xdc4e8> │ │ │ │ + ldr r5, [pc, #108] @ e896c <__cxa_atexit@plt+0xdc514> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #104] @ e8970 <__cxa_atexit@plt+0xdc518> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #100] @ e8974 <__cxa_atexit@plt+0xdc51c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r7] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #52] @ e8968 <__cxa_atexit@plt+0xdc510> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq pc, [r4], #2548 @ 0x9f4 @ │ │ │ │ - ldrbteq pc, [r4], #2544 @ 0x9f0 @ │ │ │ │ - ldrbteq pc, [r4], #2536 @ 0x9e8 @ │ │ │ │ + ldr r7, [pc, #24] @ e8960 <__cxa_atexit@plt+0xdc508> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + ldrbteq r1, [r5], #1092 @ 0x444 │ │ │ │ + strbeq lr, [r0, #-2768] @ 0xfffff530 │ │ │ │ + ldrbteq r1, [r5], #1136 @ 0x470 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + ldrteq r8, [sp], #1246 @ 0x4de │ │ │ │ + ldrbteq r1, [r5], #1036 @ 0x40c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e89b0 <__cxa_atexit@plt+0xdc558> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #124] @ e8a1c <__cxa_atexit@plt+0xdc5c4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e89f4 <__cxa_atexit@plt+0xdc59c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e89fc <__cxa_atexit@plt+0xdc5a4> │ │ │ │ + ldr r2, [pc, #80] @ e8a20 <__cxa_atexit@plt+0xdc5c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ e8a24 <__cxa_atexit@plt+0xdc5cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #72] @ e8a28 <__cxa_atexit@plt+0xdc5d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + b e8a04 <__cxa_atexit@plt+0xdc5ac> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e9a4c <__cxa_atexit@plt+0xdd5f4> │ │ │ │ - mov r8, r7 │ │ │ │ - b 400b30 <__cxa_atexit@plt+0x3f46d8> │ │ │ │ - ldr r7, [pc, #12] @ e9a60 <__cxa_atexit@plt+0xdd608> │ │ │ │ - ldr r0, [pc, #12] @ e9a64 <__cxa_atexit@plt+0xdd60c> │ │ │ │ + ldr r7, [pc, #8] @ e8a18 <__cxa_atexit@plt+0xdc5c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq pc, [r4], #2480 @ 0x9b0 @ │ │ │ │ - ldrbteq pc, [r4], #2476 @ 0x9ac @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9a98 <__cxa_atexit@plt+0xdd640> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e9aa0 <__cxa_atexit@plt+0xdd648> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b e9ab0 <__cxa_atexit@plt+0xdd658> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0, #-772] @ 0xfffffcfc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9b64 <__cxa_atexit@plt+0xdd70c> │ │ │ │ - ldr r7, [pc, #200] @ e9b8c <__cxa_atexit@plt+0xdd734> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq e9b40 <__cxa_atexit@plt+0xdd6e8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e9b50 <__cxa_atexit@plt+0xdd6f8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc e9b74 <__cxa_atexit@plt+0xdd71c> │ │ │ │ - ldr r7, [pc, #168] @ e9b98 <__cxa_atexit@plt+0xdd740> │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ + ldrbteq r1, [r5], #892 @ 0x37c │ │ │ │ + strbeq lr, [r0, #-2548] @ 0xfffff60c │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + ldrteq r8, [sp], #1038 @ 0x40e │ │ │ │ + ldrbteq r1, [r5], #856 @ 0x358 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8b0c <__cxa_atexit@plt+0xdc6b4> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ e8b30 <__cxa_atexit@plt+0xdc6d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e8b1c <__cxa_atexit@plt+0xdc6c4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge e8abc <__cxa_atexit@plt+0xdc664> │ │ │ │ + ldr r7, [pc, #168] @ e8b34 <__cxa_atexit@plt+0xdc6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #148] @ e9b9c <__cxa_atexit@plt+0xdd744> │ │ │ │ - sub r7, r2, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #140] @ e9ba0 <__cxa_atexit@plt+0xdd748> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #32] │ │ │ │ + ldr r7, [pc, #160] @ e8b38 <__cxa_atexit@plt+0xdc6e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ e9b94 <__cxa_atexit@plt+0xdd73c> │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ e8b3c <__cxa_atexit@plt+0xdc6e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e9b90 <__cxa_atexit@plt+0xdd738> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - ldrbteq pc, [r4], #2260 @ 0x8d4 @ │ │ │ │ - strbeq sp, [r0, #-608] @ 0xfffffda0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - strbeq sp, [r0, #-672] @ 0xfffffd60 │ │ │ │ - strbeq sp, [r0, #-704] @ 0xfffffd40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e9c1c <__cxa_atexit@plt+0xdd7c4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e9c30 <__cxa_atexit@plt+0xdd7d8> │ │ │ │ - ldr r2, [pc, #116] @ e9c44 <__cxa_atexit@plt+0xdd7ec> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #124] @ e8b40 <__cxa_atexit@plt+0xdc6e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #120] @ e8b44 <__cxa_atexit@plt+0xdc6ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ e9c48 <__cxa_atexit@plt+0xdd7f0> │ │ │ │ - add r9, r6, #8 │ │ │ │ - sub r2, r3, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #80] @ e9c4c <__cxa_atexit@plt+0xdd7f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stm r9, {r0, r7, r8} │ │ │ │ - add r7, r6, #20 │ │ │ │ - stm r7, {r0, r1, lr} │ │ │ │ + ldr r2, [pc, #108] @ e8b48 <__cxa_atexit@plt+0xdc6f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ e9c40 <__cxa_atexit@plt+0xdd7e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r0, #-404] @ 0xfffffe6c │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - strbeq sp, [r0, #-440] @ 0xfffffe48 │ │ │ │ - strbeq sp, [r0, #-472] @ 0xfffffe28 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 13c154 <__cxa_atexit@plt+0x12fcfc> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9c98 <__cxa_atexit@plt+0xdd840> │ │ │ │ + bx r0 │ │ │ │ + strbeq lr, [r0, #-800] @ 0xfffffce0 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + strbeq lr, [r0, #-772] @ 0xfffffcfc │ │ │ │ + strbeq lr, [r0, #-764] @ 0xfffffd04 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strbeq lr, [r0, #-704] @ 0xfffffd40 │ │ │ │ + ldrbteq r1, [r5], #568 @ 0x238 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8bec <__cxa_atexit@plt+0xdc794> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ e9ca0 <__cxa_atexit@plt+0xdd848> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r3, [pc, #160] @ e8c1c <__cxa_atexit@plt+0xdc7c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e8ba0 <__cxa_atexit@plt+0xdc748> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ e8c24 <__cxa_atexit@plt+0xdc7cc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e8bfc <__cxa_atexit@plt+0xdc7a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e8c04 <__cxa_atexit@plt+0xdc7ac> │ │ │ │ + ldr r5, [pc, #100] @ e8c28 <__cxa_atexit@plt+0xdc7d0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ e8c2c <__cxa_atexit@plt+0xdc7d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ e8c30 <__cxa_atexit@plt+0xdc7d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b e9cb0 <__cxa_atexit@plt+0xdd858> │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - strbeq sp, [r0, #-260] @ 0xfffffefc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9d64 <__cxa_atexit@plt+0xdd90c> │ │ │ │ - ldr r7, [pc, #200] @ e9d8c <__cxa_atexit@plt+0xdd934> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq e9d40 <__cxa_atexit@plt+0xdd8e8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e9d50 <__cxa_atexit@plt+0xdd8f8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc e9d74 <__cxa_atexit@plt+0xdd91c> │ │ │ │ - ldr r7, [pc, #168] @ e9d98 <__cxa_atexit@plt+0xdd940> │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ + mov r6, r9 │ │ │ │ + b e8c0c <__cxa_atexit@plt+0xdc7b4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e8c20 <__cxa_atexit@plt+0xdc7c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #148] @ e9d9c <__cxa_atexit@plt+0xdd944> │ │ │ │ - sub r7, r2, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #140] @ e9da0 <__cxa_atexit@plt+0xdd948> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + strbeq lr, [r0, #-516] @ 0xfffffdfc │ │ │ │ + ldrbteq r1, [r5], #376 @ 0x178 │ │ │ │ + strbeq lr, [r0, #-2048] @ 0xfffff800 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + ldrteq r8, [sp], #538 @ 0x21a │ │ │ │ + ldrbteq r1, [r5], #336 @ 0x150 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e8cd4 <__cxa_atexit@plt+0xdc87c> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ e8d04 <__cxa_atexit@plt+0xdc8ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e8c88 <__cxa_atexit@plt+0xdc830> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ e8d0c <__cxa_atexit@plt+0xdc8b4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e8ce4 <__cxa_atexit@plt+0xdc88c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e8cec <__cxa_atexit@plt+0xdc894> │ │ │ │ + ldr r5, [pc, #100] @ e8d10 <__cxa_atexit@plt+0xdc8b8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ e8d14 <__cxa_atexit@plt+0xdc8bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ e8d18 <__cxa_atexit@plt+0xdc8c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ e9d94 <__cxa_atexit@plt+0xdd93c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e9d90 <__cxa_atexit@plt+0xdd938> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + b e8cf4 <__cxa_atexit@plt+0xdc89c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e8d08 <__cxa_atexit@plt+0xdc8b0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - ldrbteq pc, [r4], #1764 @ 0x6e4 @ │ │ │ │ - strbeq sp, [r0, #-96] @ 0xffffffa0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - strbeq sp, [r0, #-160] @ 0xffffff60 │ │ │ │ - strbeq sp, [r0, #-192] @ 0xffffff40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e9e1c <__cxa_atexit@plt+0xdd9c4> │ │ │ │ + strbeq lr, [r0, #-284] @ 0xfffffee4 │ │ │ │ + ldrbteq r1, [r5], #144 @ 0x90 │ │ │ │ + strbeq lr, [r0, #-1816] @ 0xfffff8e8 │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + @ instruction: 0xfffff98c │ │ │ │ + ldrteq r8, [sp], #306 @ 0x132 │ │ │ │ + ldrbteq r1, [r5], #100 @ 0x64 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e9e30 <__cxa_atexit@plt+0xdd9d8> │ │ │ │ - ldr r2, [pc, #116] @ e9e44 <__cxa_atexit@plt+0xdd9ec> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ e9e48 <__cxa_atexit@plt+0xdd9f0> │ │ │ │ - add r9, r6, #8 │ │ │ │ - sub r2, r3, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #80] @ e9e4c <__cxa_atexit@plt+0xdd9f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stm r9, {r0, r7, r8} │ │ │ │ - add r7, r6, #20 │ │ │ │ - stm r7, {r0, r1, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ e9e40 <__cxa_atexit@plt+0xdd9e8> │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e8ddc <__cxa_atexit@plt+0xdc984> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge e8d8c <__cxa_atexit@plt+0xdc934> │ │ │ │ + ldr r7, [pc, #152] @ e8dec <__cxa_atexit@plt+0xdc994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #148] @ e8df0 <__cxa_atexit@plt+0xdc998> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ e8df4 <__cxa_atexit@plt+0xdc99c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r0, #-3988] @ 0xfffff06c │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - strbeq ip, [r0, #-4024] @ 0xfffff048 │ │ │ │ - strbeq ip, [r0, #-4056] @ 0xfffff028 │ │ │ │ - ldrbteq pc, [r4], #1532 @ 0x5fc @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400b40 <__cxa_atexit@plt+0x3f46e8> │ │ │ │ - ldrbteq pc, [r4], #1508 @ 0x5e4 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [pc, #100] @ e8df8 <__cxa_atexit@plt+0xdc9a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ e8dfc <__cxa_atexit@plt+0xdc9a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ e8e00 <__cxa_atexit@plt+0xdc9a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + strbeq lr, [r0, #-64] @ 0xffffffc0 │ │ │ │ + strbeq lr, [r0, #-48] @ 0xffffffd0 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + strbeq sp, [r0, #-4088] @ 0xfffff008 │ │ │ │ + ldrbteq r0, [r5], #3968 @ 0xf80 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e9ef8 <__cxa_atexit@plt+0xddaa0> │ │ │ │ + bhi e8f04 <__cxa_atexit@plt+0xdcaac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e9f00 <__cxa_atexit@plt+0xddaa8> │ │ │ │ - ldr lr, [pc, #112] @ e9f14 <__cxa_atexit@plt+0xddabc> │ │ │ │ - ldr r0, [pc, #112] @ e9f18 <__cxa_atexit@plt+0xddac0> │ │ │ │ - sub sl, r6, #14 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e8f0c <__cxa_atexit@plt+0xdcab4> │ │ │ │ + ldr lr, [pc, #256] @ e8f38 <__cxa_atexit@plt+0xdcae0> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r0, [pc, #252] @ e8f3c <__cxa_atexit@plt+0xdcae4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #88] @ e9f1c <__cxa_atexit@plt+0xddac4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #84] @ e9f20 <__cxa_atexit@plt+0xddac8> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldr r3, [pc, #56] @ e9f24 <__cxa_atexit@plt+0xddacc> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400948 <__cxa_atexit@plt+0x3f44f0> │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e8f24 <__cxa_atexit@plt+0xdcacc> │ │ │ │ + cmp r8, r2 │ │ │ │ + bge e8eb4 <__cxa_atexit@plt+0xdca5c> │ │ │ │ + ldr r7, [pc, #188] @ e8f40 <__cxa_atexit@plt+0xdcae8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ e8f44 <__cxa_atexit@plt+0xdcaec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ e8f48 <__cxa_atexit@plt+0xdcaf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #144] @ e8f4c <__cxa_atexit@plt+0xdcaf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ e8f50 <__cxa_atexit@plt+0xdcaf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ e8f54 <__cxa_atexit@plt+0xdcafc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b e9f08 <__cxa_atexit@plt+0xddab0> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + mov r3, r6 │ │ │ │ + b e8f14 <__cxa_atexit@plt+0xdcabc> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - strbeq ip, [r0, #-3808] @ 0xfffff120 │ │ │ │ - strbeq ip, [r0, #-3812] @ 0xfffff11c │ │ │ │ - strbeq ip, [r0, #-3804] @ 0xfffff124 │ │ │ │ - strbeq ip, [r0, #-3784] @ 0xfffff138 │ │ │ │ - ldrbteq pc, [r4], #1332 @ 0x534 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + strbeq sp, [r0, #-3904] @ 0xfffff0c0 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + strbeq sp, [r0, #-3852] @ 0xfffff0f4 │ │ │ │ + strbeq sp, [r0, #-3844] @ 0xfffff0fc │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + strbeq sp, [r0, #-3788] @ 0xfffff134 │ │ │ │ + ldrbteq r0, [r5], #3628 @ 0xe2c │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e9fc0 <__cxa_atexit@plt+0xddb68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e9fc8 <__cxa_atexit@plt+0xddb70> │ │ │ │ - ldr r1, [pc, #124] @ e9fdc <__cxa_atexit@plt+0xddb84> │ │ │ │ - ldr r0, [pc, #124] @ e9fe0 <__cxa_atexit@plt+0xddb88> │ │ │ │ - sub lr, r6, #18 │ │ │ │ + bhi e8ff8 <__cxa_atexit@plt+0xdcba0> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ e9028 <__cxa_atexit@plt+0xdcbd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e8fac <__cxa_atexit@plt+0xdcb54> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ e9030 <__cxa_atexit@plt+0xdcbd8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9008 <__cxa_atexit@plt+0xdcbb0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e9010 <__cxa_atexit@plt+0xdcbb8> │ │ │ │ + ldr r5, [pc, #100] @ e9034 <__cxa_atexit@plt+0xdcbdc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ e9038 <__cxa_atexit@plt+0xdcbe0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #92] @ e9fe4 <__cxa_atexit@plt+0xddb8c> │ │ │ │ - add ip, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #84] @ e9fe8 <__cxa_atexit@plt+0xddb90> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr sl, [pc, #76] @ e9fec <__cxa_atexit@plt+0xddb94> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - stm ip, {r2, r9, sl} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r2, r3, #20 │ │ │ │ - stm r2, {r0, r3, sl} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ - mov r6, r3 │ │ │ │ - b e9fd0 <__cxa_atexit@plt+0xddb78> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #92] @ e903c <__cxa_atexit@plt+0xdcbe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - strbeq ip, [r0, #-3620] @ 0xfffff1dc │ │ │ │ - strbeq sp, [r0, #-0] │ │ │ │ - strbeq sp, [r0, #-800] @ 0xfffffce0 │ │ │ │ - strbeq ip, [r0, #-3592] @ 0xfffff1f8 │ │ │ │ - ldrbteq pc, [r4], #1128 @ 0x468 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ea074 <__cxa_atexit@plt+0xddc1c> │ │ │ │ - ldr r3, [pc, #112] @ ea08c <__cxa_atexit@plt+0xddc34> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str r3, [r7, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #92] @ ea090 <__cxa_atexit@plt+0xddc38> │ │ │ │ + mov r6, r9 │ │ │ │ + b e9018 <__cxa_atexit@plt+0xdcbc0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e902c <__cxa_atexit@plt+0xdcbd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strbeq sp, [r0, #-3576] @ 0xfffff208 │ │ │ │ + ldrbteq r0, [r5], #3436 @ 0xd6c │ │ │ │ + strbeq lr, [r0, #-1012] @ 0xfffffc0c │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + ldrteq r7, [sp], #3598 @ 0xe0e │ │ │ │ + ldrbteq r0, [r5], #3396 @ 0xd44 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e90e0 <__cxa_atexit@plt+0xdcc88> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ e9110 <__cxa_atexit@plt+0xdccb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #88] @ ea094 <__cxa_atexit@plt+0xddc3c> │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ ea098 <__cxa_atexit@plt+0xddc40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r1, [r7, #24] │ │ │ │ - str r7, [r7, #28] │ │ │ │ - str r2, [r7, #32] │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e9094 <__cxa_atexit@plt+0xdcc3c> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ e9118 <__cxa_atexit@plt+0xdccc0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e90f0 <__cxa_atexit@plt+0xdcc98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e90f8 <__cxa_atexit@plt+0xdcca0> │ │ │ │ + ldr r5, [pc, #100] @ e911c <__cxa_atexit@plt+0xdccc4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ e9120 <__cxa_atexit@plt+0xdccc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ e9124 <__cxa_atexit@plt+0xdcccc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ ea09c <__cxa_atexit@plt+0xddc44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + b e9100 <__cxa_atexit@plt+0xdcca8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e9114 <__cxa_atexit@plt+0xdccbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - strbeq ip, [r0, #-3452] @ 0xfffff284 │ │ │ │ - strbeq ip, [r0, #-3436] @ 0xfffff294 │ │ │ │ - strbeq ip, [r0, #-3908] @ 0xfffff0bc │ │ │ │ - ldrbteq pc, [r4], #1008 @ 0x3f0 @ │ │ │ │ - ldrbteq pc, [r4], #968 @ 0x3c8 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - mov sl, r9 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ea164 <__cxa_atexit@plt+0xddd0c> │ │ │ │ - ldr r3, [pc, #204] @ ea194 <__cxa_atexit@plt+0xddd3c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - beq ea154 <__cxa_atexit@plt+0xddcfc> │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + strbeq sp, [r0, #-3344] @ 0xfffff2f0 │ │ │ │ + ldrbteq r0, [r5], #3204 @ 0xc84 │ │ │ │ + strbeq lr, [r0, #-780] @ 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffff638 │ │ │ │ + @ instruction: 0xfffff580 │ │ │ │ + ldrteq r7, [sp], #3366 @ 0xd26 │ │ │ │ + ldrbteq r0, [r5], #3164 @ 0xc5c │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e9208 <__cxa_atexit@plt+0xdcdb0> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ + ldr r1, [pc, #208] @ e922c <__cxa_atexit@plt+0xdcdd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r0, lr │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ea178 <__cxa_atexit@plt+0xddd20> │ │ │ │ - ldr r7, [pc, #168] @ ea1a0 <__cxa_atexit@plt+0xddd48> │ │ │ │ - ldr r0, [r5] │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e9218 <__cxa_atexit@plt+0xdcdc0> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble e91b8 <__cxa_atexit@plt+0xdcd60> │ │ │ │ + ldr r7, [pc, #168] @ e9230 <__cxa_atexit@plt+0xdcdd8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #18 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #148] @ ea1a4 <__cxa_atexit@plt+0xddd4c> │ │ │ │ + ldr r7, [pc, #160] @ e9234 <__cxa_atexit@plt+0xdcddc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #144] @ e9238 <__cxa_atexit@plt+0xdcde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #144] @ ea1a8 <__cxa_atexit@plt+0xddd50> │ │ │ │ add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #124] @ e923c <__cxa_atexit@plt+0xdcde4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ e9240 <__cxa_atexit@plt+0xdcde8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #108] @ e9244 <__cxa_atexit@plt+0xdcdec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #136] @ ea1ac <__cxa_atexit@plt+0xddd54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ ea19c <__cxa_atexit@plt+0xddd44> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq sp, [r0, #-3108] @ 0xfffff3dc │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + strbeq sp, [r0, #-3080] @ 0xfffff3f8 │ │ │ │ + strbeq sp, [r0, #-3072] @ 0xfffff400 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strbeq sp, [r0, #-3012] @ 0xfffff43c │ │ │ │ + ldrbteq r0, [r5], #2876 @ 0xb3c │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e92e8 <__cxa_atexit@plt+0xdce90> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ e9318 <__cxa_atexit@plt+0xdcec0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e929c <__cxa_atexit@plt+0xdce44> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ e9320 <__cxa_atexit@plt+0xdcec8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e92f8 <__cxa_atexit@plt+0xdcea0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e9300 <__cxa_atexit@plt+0xdcea8> │ │ │ │ + ldr r5, [pc, #100] @ e9324 <__cxa_atexit@plt+0xdcecc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ e9328 <__cxa_atexit@plt+0xdced0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ e932c <__cxa_atexit@plt+0xdced4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ea198 <__cxa_atexit@plt+0xddd40> │ │ │ │ + mov r6, r9 │ │ │ │ + b e9308 <__cxa_atexit@plt+0xdceb0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e931c <__cxa_atexit@plt+0xdcec4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strbeq sp, [r0, #-2824] @ 0xfffff4f8 │ │ │ │ + ldrbteq r0, [r5], #2684 @ 0xa7c │ │ │ │ + strbeq lr, [r0, #-260] @ 0xfffffefc │ │ │ │ + @ instruction: 0xfffff430 │ │ │ │ + @ instruction: 0xfffff378 │ │ │ │ + ldrteq r7, [sp], #2846 @ 0xb1e │ │ │ │ + ldrbteq r0, [r5], #2644 @ 0xa54 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e93d0 <__cxa_atexit@plt+0xdcf78> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ e9400 <__cxa_atexit@plt+0xdcfa8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e9384 <__cxa_atexit@plt+0xdcf2c> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ e9408 <__cxa_atexit@plt+0xdcfb0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e93e0 <__cxa_atexit@plt+0xdcf88> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e93e8 <__cxa_atexit@plt+0xdcf90> │ │ │ │ + ldr r5, [pc, #100] @ e940c <__cxa_atexit@plt+0xdcfb4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ e9410 <__cxa_atexit@plt+0xdcfb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ e9414 <__cxa_atexit@plt+0xdcfbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b e93f0 <__cxa_atexit@plt+0xdcf98> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e9404 <__cxa_atexit@plt+0xdcfac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - ldrbteq pc, [r4], #744 @ 0x2e8 @ │ │ │ │ - ldrbteq pc, [r4], #776 @ 0x308 @ │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - strbeq ip, [r0, #-3232] @ 0xfffff360 │ │ │ │ - strbeq ip, [r0, #-3216] @ 0xfffff370 │ │ │ │ - strbeq ip, [r0, #-3688] @ 0xfffff198 │ │ │ │ - ldrbteq pc, [r4], #700 @ 0x2bc @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + strbeq sp, [r0, #-2592] @ 0xfffff5e0 │ │ │ │ + ldrbteq r0, [r5], #2452 @ 0x994 │ │ │ │ + strbeq lr, [r0, #-28] @ 0xffffffe4 │ │ │ │ + @ instruction: 0xfffff348 │ │ │ │ + @ instruction: 0xfffff290 │ │ │ │ + ldrteq r7, [sp], #2614 @ 0xa36 │ │ │ │ + ldrbteq r0, [r5], #2408 @ 0x968 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r6, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ea244 <__cxa_atexit@plt+0xdddec> │ │ │ │ - ldr r7, [pc, #112] @ ea25c <__cxa_atexit@plt+0xdde04> │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e94d8 <__cxa_atexit@plt+0xdd080> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + ble e9488 <__cxa_atexit@plt+0xdd030> │ │ │ │ + ldr r7, [pc, #152] @ e94e8 <__cxa_atexit@plt+0xdd090> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #148] @ e94ec <__cxa_atexit@plt+0xdd094> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #92] @ ea260 <__cxa_atexit@plt+0xdde08> │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + ldr r7, [pc, #124] @ e94f0 <__cxa_atexit@plt+0xdd098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #88] @ ea264 <__cxa_atexit@plt+0xdde0c> │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ ea268 <__cxa_atexit@plt+0xdde10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + sub r7, r6, #26 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [pc, #100] @ e94f4 <__cxa_atexit@plt+0xdd09c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #96] @ e94f8 <__cxa_atexit@plt+0xdd0a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ e94fc <__cxa_atexit@plt+0xdd0a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #6 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ ea26c <__cxa_atexit@plt+0xdde14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - strbeq ip, [r0, #-2988] @ 0xfffff454 │ │ │ │ - strbeq ip, [r0, #-2972] @ 0xfffff464 │ │ │ │ - strbeq ip, [r0, #-3444] @ 0xfffff28c │ │ │ │ - ldrbteq pc, [r4], #544 @ 0x220 @ │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ ea290 <__cxa_atexit@plt+0xdde38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - strbeq ip, [r0, #-2960] @ 0xfffff470 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ea320 <__cxa_atexit@plt+0xddec8> │ │ │ │ - ldr r3, [pc, #148] @ ea348 <__cxa_atexit@plt+0xddef0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq ea2fc <__cxa_atexit@plt+0xddea4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ea30c <__cxa_atexit@plt+0xddeb4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ea330 <__cxa_atexit@plt+0xdded8> │ │ │ │ - ldr r7, [pc, #116] @ ea354 <__cxa_atexit@plt+0xddefc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + strbeq sp, [r0, #-2372] @ 0xfffff6bc │ │ │ │ + strbeq sp, [r0, #-2356] @ 0xfffff6cc │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + strbeq sp, [r0, #-2300] @ 0xfffff704 │ │ │ │ + ldrbteq r0, [r5], #2180 @ 0x884 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e9600 <__cxa_atexit@plt+0xdd1a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e9608 <__cxa_atexit@plt+0xdd1b0> │ │ │ │ + ldr lr, [pc, #256] @ e9634 <__cxa_atexit@plt+0xdd1dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #252] @ e9638 <__cxa_atexit@plt+0xdd1e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + sub r7, r8, r2 │ │ │ │ + sub r2, r0, r7 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e9620 <__cxa_atexit@plt+0xdd1c8> │ │ │ │ + cmp r8, r2 │ │ │ │ + ble e95b0 <__cxa_atexit@plt+0xdd158> │ │ │ │ + ldr r7, [pc, #188] @ e963c <__cxa_atexit@plt+0xdd1e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [pc, #180] @ e9640 <__cxa_atexit@plt+0xdd1e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #164] @ e9644 <__cxa_atexit@plt+0xdd1ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #144] @ e9648 <__cxa_atexit@plt+0xdd1f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ e964c <__cxa_atexit@plt+0xdd1f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr lr, [pc, #132] @ e9650 <__cxa_atexit@plt+0xdd1f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + mov r3, r6 │ │ │ │ + b e9610 <__cxa_atexit@plt+0xdd1b8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + strbeq sp, [r0, #-2116] @ 0xfffff7bc │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + strbeq sp, [r0, #-2064] @ 0xfffff7f0 │ │ │ │ + strbeq sp, [r0, #-2056] @ 0xfffff7f8 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + strbeq sp, [r0, #-2000] @ 0xfffff830 │ │ │ │ + ldrbteq r0, [r5], #1840 @ 0x730 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e96f4 <__cxa_atexit@plt+0xdd29c> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ e9724 <__cxa_atexit@plt+0xdd2cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e96a8 <__cxa_atexit@plt+0xdd250> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ e972c <__cxa_atexit@plt+0xdd2d4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9704 <__cxa_atexit@plt+0xdd2ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e970c <__cxa_atexit@plt+0xdd2b4> │ │ │ │ + ldr r5, [pc, #100] @ e9730 <__cxa_atexit@plt+0xdd2d8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ e9734 <__cxa_atexit@plt+0xdd2dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ e9738 <__cxa_atexit@plt+0xdd2e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b e9714 <__cxa_atexit@plt+0xdd2bc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e9728 <__cxa_atexit@plt+0xdd2d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strbeq sp, [r0, #-1788] @ 0xfffff904 │ │ │ │ + ldrbteq r0, [r5], #1648 @ 0x670 │ │ │ │ + strbeq sp, [r0, #-3320] @ 0xfffff308 │ │ │ │ + @ instruction: 0xfffff024 │ │ │ │ + @ instruction: 0xffffef6c │ │ │ │ + ldrteq r7, [sp], #1810 @ 0x712 │ │ │ │ + ldrbteq r0, [r5], #1608 @ 0x648 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e97dc <__cxa_atexit@plt+0xdd384> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ e980c <__cxa_atexit@plt+0xdd3b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e9790 <__cxa_atexit@plt+0xdd338> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ e9814 <__cxa_atexit@plt+0xdd3bc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e97ec <__cxa_atexit@plt+0xdd394> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e97f4 <__cxa_atexit@plt+0xdd39c> │ │ │ │ + ldr r5, [pc, #100] @ e9818 <__cxa_atexit@plt+0xdd3c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ e981c <__cxa_atexit@plt+0xdd3c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ e9820 <__cxa_atexit@plt+0xdd3c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b e97fc <__cxa_atexit@plt+0xdd3a4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e9810 <__cxa_atexit@plt+0xdd3b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strbeq sp, [r0, #-1556] @ 0xfffff9ec │ │ │ │ + ldrbteq r0, [r5], #1416 @ 0x588 │ │ │ │ + strbeq sp, [r0, #-3088] @ 0xfffff3f0 │ │ │ │ + @ instruction: 0xffffef3c │ │ │ │ + @ instruction: 0xffffee84 │ │ │ │ + ldrteq r7, [sp], #1578 @ 0x62a │ │ │ │ + ldrbteq r0, [r5], #1372 @ 0x55c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e986c <__cxa_atexit@plt+0xdd414> │ │ │ │ + ldr r7, [pc, #52] @ e9880 <__cxa_atexit@plt+0xdd428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq e9860 <__cxa_atexit@plt+0xdd408> │ │ │ │ + mov r7, r8 │ │ │ │ + b e9894 <__cxa_atexit@plt+0xdd43c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ ea350 <__cxa_atexit@plt+0xddef8> │ │ │ │ + ldr r7, [pc, #16] @ e9884 <__cxa_atexit@plt+0xdd42c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r0, [r5], #1336 @ 0x538 │ │ │ │ + ldrbteq r0, [r5], #1276 @ 0x4fc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e9914 <__cxa_atexit@plt+0xdd4bc> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #144] @ e9944 <__cxa_atexit@plt+0xdd4ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e9900 <__cxa_atexit@plt+0xdd4a8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e9924 <__cxa_atexit@plt+0xdd4cc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r2, [pc, #112] @ e9948 <__cxa_atexit@plt+0xdd4f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq e9908 <__cxa_atexit@plt+0xdd4b0> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq e9934 <__cxa_atexit@plt+0xdd4dc> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e9a04 <__cxa_atexit@plt+0xdd5ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e98ac <__cxa_atexit@plt+0xdd454> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e98d0 <__cxa_atexit@plt+0xdd478> │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e98f4 <__cxa_atexit@plt+0xdd49c> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + ldrbteq r0, [r5], #1080 @ 0x438 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e99a8 <__cxa_atexit@plt+0xdd550> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #80] @ e99c8 <__cxa_atexit@plt+0xdd570> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e99a0 <__cxa_atexit@plt+0xdd548> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e99b8 <__cxa_atexit@plt+0xdd560> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e9a04 <__cxa_atexit@plt+0xdd5ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e9970 <__cxa_atexit@plt+0xdd518> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e9994 <__cxa_atexit@plt+0xdd53c> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq r0, [r5], #952 @ 0x3b8 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e99f4 <__cxa_atexit@plt+0xdd59c> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e9a04 <__cxa_atexit@plt+0xdd5ac> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e99e8 <__cxa_atexit@plt+0xdd590> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e9b0c <__cxa_atexit@plt+0xdd6b4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r1, r2 │ │ │ │ + bge e9a48 <__cxa_atexit@plt+0xdd5f0> │ │ │ │ + cmp r7, r1 │ │ │ │ + ble e9a6c <__cxa_atexit@plt+0xdd614> │ │ │ │ + cmp r7, r2 │ │ │ │ + bgt e9a58 <__cxa_atexit@plt+0xdd600> │ │ │ │ + ldr r7, [pc, #240] @ e9b34 <__cxa_atexit@plt+0xdd6dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b e9ad8 <__cxa_atexit@plt+0xdd680> │ │ │ │ + cmp r7, r1 │ │ │ │ + bge e9a80 <__cxa_atexit@plt+0xdd628> │ │ │ │ + cmp r7, r2 │ │ │ │ + bge e9ad0 <__cxa_atexit@plt+0xdd678> │ │ │ │ + ldr r7, [pc, #224] @ e9b40 <__cxa_atexit@plt+0xdd6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ea34c <__cxa_atexit@plt+0xddef4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #180] @ e9b28 <__cxa_atexit@plt+0xdd6d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #176] @ e9b2c <__cxa_atexit@plt+0xdd6d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b e9a90 <__cxa_atexit@plt+0xdd638> │ │ │ │ + ldr lr, [pc, #188] @ e9b44 <__cxa_atexit@plt+0xdd6ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #184] @ e9b48 <__cxa_atexit@plt+0xdd6f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #152] @ e9b30 <__cxa_atexit@plt+0xdd6d8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #116] @ e9b4c <__cxa_atexit@plt+0xdd6f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #88] @ e9b38 <__cxa_atexit@plt+0xdd6e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r7, [pc, #64] @ e9b3c <__cxa_atexit@plt+0xdd6e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #26 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r6, [pc, #60] @ e9b50 <__cxa_atexit@plt+0xdd6f8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrbteq pc, [r4], #348 @ 0x15c @ │ │ │ │ - strbeq sp, [r0, #-248] @ 0xffffff08 │ │ │ │ - strbeq sp, [r0, #-304] @ 0xfffffed0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ea39c <__cxa_atexit@plt+0xddf44> │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + @ instruction: 0xfffff390 │ │ │ │ + strbeq sp, [r0, #-772] @ 0xfffffcfc │ │ │ │ + @ instruction: 0xfffff604 │ │ │ │ + strbeq sp, [r0, #-700] @ 0xfffffd44 │ │ │ │ + strbeq sp, [r0, #-684] @ 0xfffffd54 │ │ │ │ + strbeq sp, [r0, #-840] @ 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r0, [r5], #560 @ 0x230 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e9a04 <__cxa_atexit@plt+0xdd5ac> │ │ │ │ + ldrbteq r0, [r5], #536 @ 0x218 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e9c1c <__cxa_atexit@plt+0xdd7c4> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #164] @ e9c3c <__cxa_atexit@plt+0xdd7e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + cmp r2, r1 │ │ │ │ + bne e9bb4 <__cxa_atexit@plt+0xdd75c> │ │ │ │ + ldr r7, [pc, #148] @ e9c40 <__cxa_atexit@plt+0xdd7e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ea3b0 <__cxa_atexit@plt+0xddf58> │ │ │ │ - ldr r2, [pc, #64] @ ea3c4 <__cxa_atexit@plt+0xddf6c> │ │ │ │ + bcc e9c28 <__cxa_atexit@plt+0xdd7d0> │ │ │ │ + ldr r2, [pc, #112] @ e9c44 <__cxa_atexit@plt+0xdd7ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ e9c48 <__cxa_atexit@plt+0xdd7f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #96] @ e9c4c <__cxa_atexit@plt+0xdd7f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ea3c0 <__cxa_atexit@plt+0xddf68> │ │ │ │ + strbeq sp, [r0, #-488] @ 0xfffffe18 │ │ │ │ + strbeq sp, [r0, #-508] @ 0xfffffe04 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq sp, [r0, #-432] @ 0xfffffe50 │ │ │ │ + ldrbteq r0, [r5], #308 @ 0x134 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e9cf0 <__cxa_atexit@plt+0xdd898> │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #160] @ e9d20 <__cxa_atexit@plt+0xdd8c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + cmp r8, #8 │ │ │ │ + bcs e9ca4 <__cxa_atexit@plt+0xdd84c> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r6, [pc, #144] @ e9d28 <__cxa_atexit@plt+0xdd8d0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r7, [r7, r6] │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9d00 <__cxa_atexit@plt+0xdd8a8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e9d08 <__cxa_atexit@plt+0xdd8b0> │ │ │ │ + ldr r5, [pc, #100] @ e9d2c <__cxa_atexit@plt+0xdd8d4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #96] @ e9d30 <__cxa_atexit@plt+0xdd8d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #92] @ e9d34 <__cxa_atexit@plt+0xdd8dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b e9d10 <__cxa_atexit@plt+0xdd8b8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ e9d24 <__cxa_atexit@plt+0xdd8cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strbeq sp, [r0, #-256] @ 0xffffff00 │ │ │ │ + ldrbteq r0, [r5], #116 @ 0x74 │ │ │ │ + strbeq sp, [r0, #-1788] @ 0xfffff904 │ │ │ │ + @ instruction: 0xffffea28 │ │ │ │ + @ instruction: 0xffffe970 │ │ │ │ + ldrteq r7, [sp], #278 @ 0x116 │ │ │ │ + ldrbteq r0, [r5], #72 @ 0x48 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e9dac <__cxa_atexit@plt+0xdd954> │ │ │ │ + ldr r9, [pc, #88] @ e9dbc <__cxa_atexit@plt+0xdd964> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #84] @ e9dc0 <__cxa_atexit@plt+0xdd968> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ e9dc4 <__cxa_atexit@plt+0xdd96c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #20]! │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + strbeq sp, [r0, #-40] @ 0xffffffd8 │ │ │ │ + ldrbteq pc, [r4], #4024 @ 0xfb8 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e9e4c <__cxa_atexit@plt+0xdd9f4> │ │ │ │ + ldr r7, [pc, #144] @ e9e80 <__cxa_atexit@plt+0xdda28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq e9e38 <__cxa_atexit@plt+0xdd9e0> │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e9e60 <__cxa_atexit@plt+0xdda08> │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ e9e84 <__cxa_atexit@plt+0xdda2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e9e44 <__cxa_atexit@plt+0xdd9ec> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e9e70 <__cxa_atexit@plt+0xdda18> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e9f40 <__cxa_atexit@plt+0xddae8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ e9e88 <__cxa_atexit@plt+0xdda30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r2, r8, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + b e9e0c <__cxa_atexit@plt+0xdd9b4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e9e2c <__cxa_atexit@plt+0xdd9d4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + ldrbteq pc, [r4], #3936 @ 0xf60 @ │ │ │ │ + ldrbteq pc, [r4], #3832 @ 0xef8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e9ee4 <__cxa_atexit@plt+0xdda8c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #76] @ e9f04 <__cxa_atexit@plt+0xddaac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e9edc <__cxa_atexit@plt+0xdda84> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e9ef4 <__cxa_atexit@plt+0xdda9c> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e9f40 <__cxa_atexit@plt+0xddae8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b e9eb0 <__cxa_atexit@plt+0xdda58> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e9ed0 <__cxa_atexit@plt+0xdda78> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrbteq pc, [r4], #3708 @ 0xe7c @ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e9f30 <__cxa_atexit@plt+0xddad8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e9f40 <__cxa_atexit@plt+0xddae8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e9f24 <__cxa_atexit@plt+0xddacc> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e9fe8 <__cxa_atexit@plt+0xddb90> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r8, r7 │ │ │ │ + ble e9f78 <__cxa_atexit@plt+0xddb20> │ │ │ │ + ldr r7, [pc, #180] @ ea020 <__cxa_atexit@plt+0xddbc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #156] @ ea01c <__cxa_atexit@plt+0xddbc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r2, r3, #3 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ea004 <__cxa_atexit@plt+0xddbac> │ │ │ │ + ldr lr, [pc, #136] @ ea028 <__cxa_atexit@plt+0xddbd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ ea02c <__cxa_atexit@plt+0xddbd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #128] @ ea030 <__cxa_atexit@plt+0xddbd8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sp, [r0, #-104] @ 0xffffff98 │ │ │ │ - strbeq sp, [r0, #-140] @ 0xffffff74 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #24] @ ea3f4 <__cxa_atexit@plt+0xddf9c> │ │ │ │ - ldr r2, [pc, #24] @ ea3f8 <__cxa_atexit@plt+0xddfa0> │ │ │ │ - mov sl, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq pc, [r4], #212 @ 0xd4 @ │ │ │ │ - strbeq sp, [r0, #-16] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #52] @ ea024 <__cxa_atexit@plt+0xddbcc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 40068c <__cxa_atexit@plt+0x3f4234> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + strbeq ip, [r0, #-3644] @ 0xfffff1c4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + strbeq ip, [r0, #-3564] @ 0xfffff214 │ │ │ │ + ldrbteq pc, [r4], #3408 @ 0xd50 @ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e9f40 <__cxa_atexit@plt+0xddae8> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b ea9b0 <__cxa_atexit@plt+0xde558> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ea434 <__cxa_atexit@plt+0xddfdc> │ │ │ │ - ldr r8, [pc, #36] @ ea43c <__cxa_atexit@plt+0xddfe4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ ea440 <__cxa_atexit@plt+0xddfe8> │ │ │ │ + bhi ea08c <__cxa_atexit@plt+0xddc34> │ │ │ │ + ldr r8, [pc, #36] @ ea094 <__cxa_atexit@plt+0xddc3c> │ │ │ │ add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ ea098 <__cxa_atexit@plt+0xddc40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq r6, [sp], #1677 @ 0x68d │ │ │ │ - strbeq ip, [r0, #-2412] @ 0xfffff694 │ │ │ │ + ldrteq r7, [sp], #551 @ 0x227 │ │ │ │ + strbeq ip, [r0, #-3332] @ 0xfffff2fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ea500 <__cxa_atexit@plt+0xde0a8> │ │ │ │ - ldr lr, [pc, #188] @ ea520 <__cxa_atexit@plt+0xde0c8> │ │ │ │ - ldr r0, [pc, #188] @ ea524 <__cxa_atexit@plt+0xde0cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ea114 <__cxa_atexit@plt+0xddcbc> │ │ │ │ + ldr r6, [pc, #116] @ ea130 <__cxa_atexit@plt+0xddcd8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq ea4f4 <__cxa_atexit@plt+0xde09c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc ea50c <__cxa_atexit@plt+0xde0b4> │ │ │ │ - ldr lr, [pc, #132] @ ea528 <__cxa_atexit@plt+0xde0d0> │ │ │ │ - add r9, r7, #7 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldm r9, {r2, r8, r9} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r0, r3, #30 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #96] @ ea52c <__cxa_atexit@plt+0xde0d4> │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [pc, #88] @ ea530 <__cxa_atexit@plt+0xde0d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - stm lr, {r0, r6, r7, sl} │ │ │ │ - add lr, r6, #28 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ + beq ea104 <__cxa_atexit@plt+0xddcac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ea120 <__cxa_atexit@plt+0xddcc8> │ │ │ │ + ldr r3, [pc, #72] @ ea134 <__cxa_atexit@plt+0xddcdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq ip, [r0, #-2340] @ 0xfffff6dc │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - strbeq ip, [r0, #-3796] @ 0xfffff12c │ │ │ │ - strbeq ip, [r0, #-2360] @ 0xfffff6c8 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ea178 <__cxa_atexit@plt+0xddd20> │ │ │ │ + ldr r3, [pc, #40] @ ea184 <__cxa_atexit@plt+0xddd2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ea1e8 <__cxa_atexit@plt+0xddd90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ea5b0 <__cxa_atexit@plt+0xde158> │ │ │ │ - ldr lr, [pc, #100] @ ea5bc <__cxa_atexit@plt+0xde164> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r0, r6, #30 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #56] @ ea5c0 <__cxa_atexit@plt+0xde168> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #52] @ ea5c4 <__cxa_atexit@plt+0xde16c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r7, r3, #12 │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - stm r7, {r0, r3, lr} │ │ │ │ - sub r7, r6, #23 │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + bcc ea1f4 <__cxa_atexit@plt+0xddd9c> │ │ │ │ + ldr r2, [pc, #76] @ ea204 <__cxa_atexit@plt+0xdddac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ea208 <__cxa_atexit@plt+0xdddb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ ea20c <__cxa_atexit@plt+0xdddb4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - strbeq ip, [r0, #-3612] @ 0xfffff1e4 │ │ │ │ - strbeq ip, [r0, #-2176] @ 0xfffff780 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + strbeq ip, [r0, #-3008] @ 0xfffff440 │ │ │ │ + ldrteq r6, [sp], #3017 @ 0xbc9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ea294 <__cxa_atexit@plt+0xdde3c> │ │ │ │ + ldr r6, [pc, #128] @ ea2b0 <__cxa_atexit@plt+0xdde58> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea284 <__cxa_atexit@plt+0xdde2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ea2a0 <__cxa_atexit@plt+0xdde48> │ │ │ │ + ldr r3, [pc, #80] @ ea2b4 <__cxa_atexit@plt+0xdde5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r2, [sl, #12] │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ea618 <__cxa_atexit@plt+0xde1c0> │ │ │ │ - ldr r3, [pc, #64] @ ea630 <__cxa_atexit@plt+0xde1d8> │ │ │ │ - ldr r2, [pc, #64] @ ea634 <__cxa_atexit@plt+0xde1dc> │ │ │ │ + bcc ea300 <__cxa_atexit@plt+0xddea8> │ │ │ │ + ldr r3, [pc, #48] @ ea30c <__cxa_atexit@plt+0xddeb4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r3, [pc, #44] @ ea638 <__cxa_atexit@plt+0xde1e0> │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #28] @ ea63c <__cxa_atexit@plt+0xde1e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r2, [sl, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - ldrbteq lr, [r4], #3836 @ 0xefc │ │ │ │ - strbeq ip, [r0, #-3516] @ 0xfffff244 │ │ │ │ - ldrbteq lr, [r4], #3832 @ 0xef8 │ │ │ │ - ldrbteq lr, [r4], #3832 @ 0xef8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ea6e4 <__cxa_atexit@plt+0xde28c> │ │ │ │ - ldr r7, [pc, #144] @ ea6f4 <__cxa_atexit@plt+0xde29c> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ands r7, r9, #3 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq ea68c <__cxa_atexit@plt+0xde234> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ea69c <__cxa_atexit@plt+0xde244> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ea378 <__cxa_atexit@plt+0xddf20> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ea384 <__cxa_atexit@plt+0xddf2c> │ │ │ │ + ldr r2, [pc, #84] @ ea394 <__cxa_atexit@plt+0xddf3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ ea398 <__cxa_atexit@plt+0xddf40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ ea39c <__cxa_atexit@plt+0xddf44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #84] @ ea6f8 <__cxa_atexit@plt+0xde2a0> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + strbeq ip, [r0, #-2616] @ 0xfffff5c8 │ │ │ │ + ldrteq r6, [sp], #2634 @ 0xa4a │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ea42c <__cxa_atexit@plt+0xddfd4> │ │ │ │ + ldr r6, [pc, #136] @ ea448 <__cxa_atexit@plt+0xddff0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3] │ │ │ │ - beq ea6d8 <__cxa_atexit@plt+0xde280> │ │ │ │ - ldr r3, [pc, #64] @ ea6fc <__cxa_atexit@plt+0xde2a4> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + beq ea41c <__cxa_atexit@plt+0xddfc4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ea438 <__cxa_atexit@plt+0xddfe0> │ │ │ │ + ldr r3, [pc, #84] @ ea44c <__cxa_atexit@plt+0xddff4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + add lr, sl, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ea700 <__cxa_atexit@plt+0xde2a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrbteq lr, [r4], #3688 @ 0xe68 │ │ │ │ - ldrbteq lr, [r4], #3640 @ 0xe38 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ea728 <__cxa_atexit@plt+0xde2d0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ ea764 <__cxa_atexit@plt+0xde30c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq ea75c <__cxa_atexit@plt+0xde304> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #24] @ ea768 <__cxa_atexit@plt+0xde310> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq lr, [r4], #3536 @ 0xdd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ ea794 <__cxa_atexit@plt+0xde33c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq lr, [r4], #3492 @ 0xda4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ea7c0 <__cxa_atexit@plt+0xde368> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ ea7c4 <__cxa_atexit@plt+0xde36c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq ip, [r0, #-2904] @ 0xfffff4a8 │ │ │ │ - ldrbteq lr, [r4], #3428 @ 0xd64 │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ea834 <__cxa_atexit@plt+0xde3dc> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - add r5, r5, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ea858 <__cxa_atexit@plt+0xde400> │ │ │ │ - ldr r3, [pc, #112] @ ea87c <__cxa_atexit@plt+0xde424> │ │ │ │ - ldr r2, [pc, #112] @ ea880 <__cxa_atexit@plt+0xde428> │ │ │ │ + bcc ea49c <__cxa_atexit@plt+0xde044> │ │ │ │ + ldr r3, [pc, #52] @ ea4a8 <__cxa_atexit@plt+0xde050> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r3, [pc, #92] @ ea884 <__cxa_atexit@plt+0xde42c> │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r3, [pc, #56] @ ea874 <__cxa_atexit@plt+0xde41c> │ │ │ │ - ldr r2, [pc, #56] @ ea878 <__cxa_atexit@plt+0xde420> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ + add lr, sl, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ add r5, r5, #16 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #16] @ ea870 <__cxa_atexit@plt+0xde418> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrbteq lr, [r4], #3256 @ 0xcb8 │ │ │ │ - ldrbteq lr, [r4], #3192 @ 0xc78 │ │ │ │ - strbeq ip, [r0, #-2996] @ 0xfffff44c │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - ldrbteq lr, [r4], #3296 @ 0xce0 │ │ │ │ - strbeq ip, [r0, #-2976] @ 0xfffff460 │ │ │ │ - ldrbteq lr, [r4], #3248 @ 0xcb0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ea92c <__cxa_atexit@plt+0xde4d4> │ │ │ │ - ldr r7, [pc, #144] @ ea93c <__cxa_atexit@plt+0xde4e4> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ands r7, r9, #3 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq ea8d4 <__cxa_atexit@plt+0xde47c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ea8e4 <__cxa_atexit@plt+0xde48c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ea51c <__cxa_atexit@plt+0xde0c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ea528 <__cxa_atexit@plt+0xde0d0> │ │ │ │ + ldr lr, [pc, #92] @ ea538 <__cxa_atexit@plt+0xde0e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ ea53c <__cxa_atexit@plt+0xde0e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ ea540 <__cxa_atexit@plt+0xde0e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #84] @ ea940 <__cxa_atexit@plt+0xde4e8> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + strbeq ip, [r0, #-2204] @ 0xfffff764 │ │ │ │ + ldrteq r6, [sp], #2231 @ 0x8b7 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ea5d8 <__cxa_atexit@plt+0xde180> │ │ │ │ + ldr lr, [pc, #144] @ ea5f4 <__cxa_atexit@plt+0xde19c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r6, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3] │ │ │ │ - beq ea920 <__cxa_atexit@plt+0xde4c8> │ │ │ │ - ldr r3, [pc, #64] @ ea944 <__cxa_atexit@plt+0xde4ec> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + beq ea5c8 <__cxa_atexit@plt+0xde170> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ea5e4 <__cxa_atexit@plt+0xde18c> │ │ │ │ + ldr r3, [pc, #88] @ ea5f8 <__cxa_atexit@plt+0xde1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + add lr, sl, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3} │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ea948 <__cxa_atexit@plt+0xde4f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrbteq lr, [r4], #3112 @ 0xc28 │ │ │ │ - ldrbteq lr, [r4], #3056 @ 0xbf0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ea970 <__cxa_atexit@plt+0xde518> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ ea9ac <__cxa_atexit@plt+0xde554> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq ea9a4 <__cxa_atexit@plt+0xde54c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #24] @ ea9b0 <__cxa_atexit@plt+0xde558> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq lr, [r4], #2952 @ 0xb88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ ea9dc <__cxa_atexit@plt+0xde584> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq lr, [r4], #2908 @ 0xb5c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ eaa08 <__cxa_atexit@plt+0xde5b0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ eaa0c <__cxa_atexit@plt+0xde5b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq ip, [r0, #-2320] @ 0xfffff6f0 │ │ │ │ - ldrbteq lr, [r4], #2844 @ 0xb1c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne eaa7c <__cxa_atexit@plt+0xde624> │ │ │ │ - mov r3, r5 │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - add r5, r5, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc eaaa0 <__cxa_atexit@plt+0xde648> │ │ │ │ - ldr r3, [pc, #112] @ eaac4 <__cxa_atexit@plt+0xde66c> │ │ │ │ - ldr r2, [pc, #112] @ eaac8 <__cxa_atexit@plt+0xde670> │ │ │ │ + bcc ea64c <__cxa_atexit@plt+0xde1f4> │ │ │ │ + ldr r3, [pc, #56] @ ea658 <__cxa_atexit@plt+0xde200> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [sl, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r3, [pc, #92] @ eaacc <__cxa_atexit@plt+0xde674> │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r3, [pc, #56] @ eaabc <__cxa_atexit@plt+0xde664> │ │ │ │ - ldr r2, [pc, #56] @ eaac0 <__cxa_atexit@plt+0xde668> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #16] @ eaab8 <__cxa_atexit@plt+0xde660> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + add lr, sl, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3} │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrbteq lr, [r4], #2672 @ 0xa70 │ │ │ │ - ldrbteq lr, [r4], #2608 @ 0xa30 │ │ │ │ - strbeq ip, [r0, #-2412] @ 0xfffff694 │ │ │ │ - @ instruction: 0xfffff9f0 │ │ │ │ - ldrbteq lr, [r4], #2712 @ 0xa98 │ │ │ │ - strbeq ip, [r0, #-2392] @ 0xfffff6a8 │ │ │ │ - ldrbteq lr, [r4], #972 @ 0x3cc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi eab88 <__cxa_atexit@plt+0xde730> │ │ │ │ - ldr r0, [pc, #160] @ eab94 <__cxa_atexit@plt+0xde73c> │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ldr r0, [pc, #144] @ eab98 <__cxa_atexit@plt+0xde740> │ │ │ │ - tst r1, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - beq eab60 <__cxa_atexit@plt+0xde708> │ │ │ │ - ldr lr, [pc, #128] @ eab9c <__cxa_atexit@plt+0xde744> │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - ldr r7, [r1, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #-16]! │ │ │ │ - tst r0, #3 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - beq eab70 <__cxa_atexit@plt+0xde718> │ │ │ │ - ldr lr, [pc, #100] @ eaba0 <__cxa_atexit@plt+0xde748> │ │ │ │ - ldrd r0, [r0, #3] │ │ │ │ - tst r7, #3 │ │ │ │ + bhi ea6cc <__cxa_atexit@plt+0xde274> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ea6d4 <__cxa_atexit@plt+0xde27c> │ │ │ │ + ldr lr, [pc, #88] @ ea6e8 <__cxa_atexit@plt+0xde290> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r2] │ │ │ │ - beq eab80 <__cxa_atexit@plt+0xde728> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r1] │ │ │ │ + ldr r1, [pc, #84] @ ea6ec <__cxa_atexit@plt+0xde294> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ ea6f0 <__cxa_atexit@plt+0xde298> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + b ea6dc <__cxa_atexit@plt+0xde284> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + strbeq ip, [r0, #-1768] @ 0xfffff918 │ │ │ │ + ldrteq r6, [sp], #1805 @ 0x70d │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov sl, r6 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi ea7a0 <__cxa_atexit@plt+0xde348> │ │ │ │ + ldr lr, [pc, #168] @ ea7bc <__cxa_atexit@plt+0xde364> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r6, [r7, #20] │ │ │ │ + ldr r3, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea790 <__cxa_atexit@plt+0xde338> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ea7ac <__cxa_atexit@plt+0xde354> │ │ │ │ + ldr lr, [pc, #100] @ ea7c0 <__cxa_atexit@plt+0xde368> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + add lr, sl, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strbeq ip, [r0, #-644] @ 0xfffffd7c │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - ldrbteq lr, [r4], #760 @ 0x2f8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ eac24 <__cxa_atexit@plt+0xde7cc> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq eac08 <__cxa_atexit@plt+0xde7b0> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ eac28 <__cxa_atexit@plt+0xde7d0> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ea820 <__cxa_atexit@plt+0xde3c8> │ │ │ │ + ldr lr, [pc, #68] @ ea82c <__cxa_atexit@plt+0xde3d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + add lr, sl, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ea890 <__cxa_atexit@plt+0xde438> │ │ │ │ + ldr lr, [pc, #72] @ ea8a0 <__cxa_atexit@plt+0xde448> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq eac18 <__cxa_atexit@plt+0xde7c0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add sl, r7, #11 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #48] @ ea8a4 <__cxa_atexit@plt+0xde44c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl} │ │ │ │ + mov r8, lr │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq lr, [r4], #624 @ 0x270 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ eac7c <__cxa_atexit@plt+0xde824> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq eac70 <__cxa_atexit@plt+0xde818> │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + ldrteq r6, [sp], #1378 @ 0x562 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ea954 <__cxa_atexit@plt+0xde4fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ea95c <__cxa_atexit@plt+0xde504> │ │ │ │ + ldr r1, [pc, #164] @ ea984 <__cxa_atexit@plt+0xde52c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #156] @ ea988 <__cxa_atexit@plt+0xde530> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #140] @ ea98c <__cxa_atexit@plt+0xde534> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r9, {r0, r1, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ea974 <__cxa_atexit@plt+0xde51c> │ │ │ │ + ldr lr, [pc, #116] @ ea990 <__cxa_atexit@plt+0xde538> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add sl, r7, #11 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + str lr, [r9, #16]! │ │ │ │ + ldr lr, [pc, #92] @ ea994 <__cxa_atexit@plt+0xde53c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl} │ │ │ │ + mov r8, lr │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + b ea964 <__cxa_atexit@plt+0xde50c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq lr, [r4], #540 @ 0x21c │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldrbteq lr, [r4], #536 @ 0x218 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strbeq ip, [r0, #-1184] @ 0xfffffb60 │ │ │ │ + strbeq ip, [r0, #-1196] @ 0xfffffb54 │ │ │ │ + strbeq ip, [r0, #-1180] @ 0xfffffb64 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + ldrteq r6, [sp], #1182 @ 0x49e │ │ │ │ + @ instruction: 0xfffff69c │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eacd4 <__cxa_atexit@plt+0xde87c> │ │ │ │ - ldr r2, [pc, #36] @ eace4 <__cxa_atexit@plt+0xde88c> │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov ip, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eaa88 <__cxa_atexit@plt+0xde630> │ │ │ │ + ldr lr, [pc, #232] @ eaab8 <__cxa_atexit@plt+0xde660> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r0, r7} │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ + cmp ip, #10 │ │ │ │ + ble eaa40 <__cxa_atexit@plt+0xde5e8> │ │ │ │ + ldr r2, [pc, #180] @ eaabc <__cxa_atexit@plt+0xde664> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r8, [pc, #28] @ eace8 <__cxa_atexit@plt+0xde890> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #16] @ eacec <__cxa_atexit@plt+0xde894> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #176] @ eaac0 <__cxa_atexit@plt+0xde668> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + ldr r2, [pc, #160] @ eaac4 <__cxa_atexit@plt+0xde66c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq ip, [r0, #-1800] @ 0xfffff8f8 │ │ │ │ - ldrbteq lr, [r4], #2184 @ 0x888 │ │ │ │ - ldrbteq lr, [r4], #440 @ 0x1b8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #20 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc eada8 <__cxa_atexit@plt+0xde950> │ │ │ │ - ldr r0, [pc, #192] @ eadd4 <__cxa_atexit@plt+0xde97c> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #188] @ eadd8 <__cxa_atexit@plt+0xde980> │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r1, #8]! │ │ │ │ - mov sl, r2 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r1] │ │ │ │ - str r6, [sl, #4]! │ │ │ │ - ldr r8, [pc, #156] @ eaddc <__cxa_atexit@plt+0xde984> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r6, [r1, #-4] │ │ │ │ - str r7, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r6, [sl, #16] │ │ │ │ - add r6, sl, #48 @ 0x30 │ │ │ │ - sub r8, lr, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc eadb8 <__cxa_atexit@plt+0xde960> │ │ │ │ - ldr r3, [pc, #124] @ eade4 <__cxa_atexit@plt+0xde98c> │ │ │ │ - ldr r1, [pc, #124] @ eade8 <__cxa_atexit@plt+0xde990> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #44]! @ 0x2c │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eaaa8 <__cxa_atexit@plt+0xde650> │ │ │ │ + ldr r1, [pc, #116] @ eaacc <__cxa_atexit@plt+0xde674> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [r2, #8] │ │ │ │ - ldr r3, [pc, #104] @ eadec <__cxa_atexit@plt+0xde994> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str sl, [r2, #-12] │ │ │ │ - str r9, [r2, #-8] │ │ │ │ - str r8, [r2, #-4] │ │ │ │ - sub sl, r6, #27 │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r2, #-20] @ 0xffffffec │ │ │ │ - str r0, [r2, #-16] │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - mov r6, lr │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #32] @ eade0 <__cxa_atexit@plt+0xde988> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #112] @ eaad0 <__cxa_atexit@plt+0xde678> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #28]! │ │ │ │ + ldr r1, [r3, #-20] @ 0xffffffec │ │ │ │ + ldmdb r3, {r0, r2, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, r9, sl} │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #56] @ eaac8 <__cxa_atexit@plt+0xde670> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str ip, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldrbteq sp, [r4], #600 @ 0x258 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - strbeq ip, [r0, #-1748] @ 0xfffff92c │ │ │ │ - ldrbteq lr, [r4], #196 @ 0xc4 │ │ │ │ - @ instruction: 0xffff980c │ │ │ │ - ldrbteq sp, [r4], #1268 @ 0x4f4 │ │ │ │ - strbeq ip, [r0, #-1616] @ 0xfffff9b0 │ │ │ │ - ldrbteq lr, [r4], #1312 @ 0x520 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + strbeq ip, [r0, #-912] @ 0xfffffc70 │ │ │ │ + strbeq ip, [r0, #-888] @ 0xfffffc88 │ │ │ │ + ldrbteq pc, [r4], #852 @ 0x354 @ │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + ldrteq r6, [sp], #886 @ 0x376 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi eae50 <__cxa_atexit@plt+0xde9f8> │ │ │ │ - ldr r3, [pc, #76] @ eae60 <__cxa_atexit@plt+0xdea08> │ │ │ │ + bhi eab64 <__cxa_atexit@plt+0xde70c> │ │ │ │ + ldr r7, [pc, #128] @ eab74 <__cxa_atexit@plt+0xde71c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq eae44 <__cxa_atexit@plt+0xde9ec> │ │ │ │ - ldr r2, [pc, #60] @ eae64 <__cxa_atexit@plt+0xdea0c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ + beq eab48 <__cxa_atexit@plt+0xde6f0> │ │ │ │ + ldr r2, [pc, #104] @ eab78 <__cxa_atexit@plt+0xde720> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq eab58 <__cxa_atexit@plt+0xde700> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + b ea9b0 <__cxa_atexit@plt+0xde558> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ eae68 <__cxa_atexit@plt+0xdea10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ eab7c <__cxa_atexit@plt+0xde724> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrbteq lr, [r4], #1812 @ 0x714 │ │ │ │ - ldrbteq lr, [r4], #1192 @ 0x4a8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ eae90 <__cxa_atexit@plt+0xdea38> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrbteq pc, [r4], #636 @ 0x27c @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ eabcc <__cxa_atexit@plt+0xde774> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq eabc4 <__cxa_atexit@plt+0xde76c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq lr, [r4], #1152 @ 0x480 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ eaebc <__cxa_atexit@plt+0xdea64> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ eaec0 <__cxa_atexit@plt+0xdea68> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq ip, [r0, #-1116] @ 0xfffffba4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne eaeec <__cxa_atexit@plt+0xdea94> │ │ │ │ - ldr r7, [pc, #24] @ eaef8 <__cxa_atexit@plt+0xdeaa0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + b ea9b0 <__cxa_atexit@plt+0xde558> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - strbeq fp, [r0, #-3800] @ 0xfffff128 │ │ │ │ - ldrbteq sp, [r4], #352 @ 0x160 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b ea9b0 <__cxa_atexit@plt+0xde558> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi eaf5c <__cxa_atexit@plt+0xdeb04> │ │ │ │ - ldr r3, [pc, #76] @ eaf6c <__cxa_atexit@plt+0xdeb14> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi eac68 <__cxa_atexit@plt+0xde810> │ │ │ │ + ldr r3, [pc, #92] @ eac78 <__cxa_atexit@plt+0xde820> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq eaf50 <__cxa_atexit@plt+0xdeaf8> │ │ │ │ - ldr r2, [pc, #60] @ eaf70 <__cxa_atexit@plt+0xdeb18> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq eac58 <__cxa_atexit@plt+0xde800> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r2, [r8, #19] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b ea9b0 <__cxa_atexit@plt+0xde558> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ eaf74 <__cxa_atexit@plt+0xdeb1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ eac7c <__cxa_atexit@plt+0xde824> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrbteq lr, [r4], #1552 @ 0x610 │ │ │ │ - ldrbteq sp, [r4], #232 @ 0xe8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ eaf9c <__cxa_atexit@plt+0xdeb44> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r4], #192 @ 0xc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ eafc8 <__cxa_atexit@plt+0xdeb70> │ │ │ │ - ldr r9, [pc, #20] @ eafcc <__cxa_atexit@plt+0xdeb74> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq sp, [r4], #152 @ 0x98 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldrbteq pc, [r4], #380 @ 0x17c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne eaff8 <__cxa_atexit@plt+0xdeba0> │ │ │ │ - ldr r7, [pc, #24] @ eb004 <__cxa_atexit@plt+0xdebac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - strbeq fp, [r0, #-3532] @ 0xfffff234 │ │ │ │ - ldrbteq lr, [r4], #1388 @ 0x56c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, #0 │ │ │ │ + b ea9b0 <__cxa_atexit@plt+0xde558> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ eacd0 <__cxa_atexit@plt+0xde878> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq pc, [r4], #292 @ 0x124 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi eb068 <__cxa_atexit@plt+0xdec10> │ │ │ │ - ldr r3, [pc, #76] @ eb078 <__cxa_atexit@plt+0xdec20> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi ead4c <__cxa_atexit@plt+0xde8f4> │ │ │ │ + ldr r3, [pc, #104] @ ead5c <__cxa_atexit@plt+0xde904> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq eb05c <__cxa_atexit@plt+0xdec04> │ │ │ │ - ldr r2, [pc, #60] @ eb07c <__cxa_atexit@plt+0xdec24> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq ead3c <__cxa_atexit@plt+0xde8e4> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r2, [r8, #19] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #60] @ ead60 <__cxa_atexit@plt+0xde908> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r8, #0 │ │ │ │ + b ea9b0 <__cxa_atexit@plt+0xde558> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ eb080 <__cxa_atexit@plt+0xdec28> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ ead64 <__cxa_atexit@plt+0xde90c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrbteq lr, [r4], #1308 @ 0x51c │ │ │ │ - ldrbteq lr, [r4], #1268 @ 0x4f4 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strbeq ip, [r0, #-132] @ 0xffffff7c │ │ │ │ + ldrbteq pc, [r4], #160 @ 0xa0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ eb0a8 <__cxa_atexit@plt+0xdec50> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq lr, [r4], #1228 @ 0x4cc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ eb0d4 <__cxa_atexit@plt+0xdec7c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ eb0d8 <__cxa_atexit@plt+0xdec80> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq ip, [r0, #-840] @ 0xfffffcb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne eb104 <__cxa_atexit@plt+0xdecac> │ │ │ │ - ldr r7, [pc, #24] @ eb110 <__cxa_atexit@plt+0xdecb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - strbeq fp, [r0, #-3264] @ 0xfffff340 │ │ │ │ - ldrbteq lr, [r4], #1148 @ 0x47c │ │ │ │ + ldr r3, [pc, #44] @ eada4 <__cxa_atexit@plt+0xde94c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r8, #0 │ │ │ │ + b ea9b0 <__cxa_atexit@plt+0xde558> │ │ │ │ + strbeq ip, [r0, #-48] @ 0xffffffd0 │ │ │ │ + ldrbteq pc, [r4], #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi eb16c <__cxa_atexit@plt+0xded14> │ │ │ │ + bhi eae00 <__cxa_atexit@plt+0xde9a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq eb164 <__cxa_atexit@plt+0xded0c> │ │ │ │ - ldr r3, [pc, #44] @ eb174 <__cxa_atexit@plt+0xded1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + beq eadf8 <__cxa_atexit@plt+0xde9a0> │ │ │ │ + ldr r3, [pc, #44] @ eae08 <__cxa_atexit@plt+0xde9b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ eae0c <__cxa_atexit@plt+0xde9b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ eb178 <__cxa_atexit@plt+0xded20> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 28b090 <__cxa_atexit@plt+0x27ec38> │ │ │ │ + b 400874 <__cxa_atexit@plt+0x3f441c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0, #-3124] @ 0xfffff3cc │ │ │ │ - strbeq ip, [r0, #-708] @ 0xfffffd3c │ │ │ │ - b eb198 <__cxa_atexit@plt+0xded40> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub lr, r5, #4 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi eb240 <__cxa_atexit@plt+0xdede8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne eb1fc <__cxa_atexit@plt+0xdeda4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r8, [pc, #172] @ eb274 <__cxa_atexit@plt+0xdee1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r3, #6] │ │ │ │ - ldr r3, [r3, #14] │ │ │ │ - str r8, [r5] │ │ │ │ - adds r0, r0, r3 │ │ │ │ - adc r1, r1, r3, asr #31 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - strd r0, [r2] │ │ │ │ - beq eb238 <__cxa_atexit@plt+0xdede0> │ │ │ │ - cmp r3, #2 │ │ │ │ + ldrbteq pc, [r4], #112 @ 0x70 @ │ │ │ │ + strbeq fp, [r0, #-3976] @ 0xfffff078 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - stm r5, {r0, r1, r7} │ │ │ │ - beq eb1c8 <__cxa_atexit@plt+0xded70> │ │ │ │ - b eb200 <__cxa_atexit@plt+0xdeda8> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc eb250 <__cxa_atexit@plt+0xdedf8> │ │ │ │ - ldr r7, [pc, #100] @ eb27c <__cxa_atexit@plt+0xdee24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldrd r0, [r5] │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ eb278 <__cxa_atexit@plt+0xdee20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #24] @ eb270 <__cxa_atexit@plt+0xdee18> │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #12 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrbteq lr, [r4], #876 @ 0x36c │ │ │ │ - strbeq ip, [r0, #-520] @ 0xfffffdf8 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - mov r3, r7 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r2] │ │ │ │ - bne eb2ec <__cxa_atexit@plt+0xdee94> │ │ │ │ - ldr lr, [pc, #148] @ eb34c <__cxa_atexit@plt+0xdeef4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #6] │ │ │ │ - ldr r3, [r3, #14] │ │ │ │ - str lr, [r5] │ │ │ │ - adds r0, r0, r3 │ │ │ │ - adc r1, r1, r3, asr #31 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - strd r0, [r2] │ │ │ │ - beq eb324 <__cxa_atexit@plt+0xdeecc> │ │ │ │ - cmp r3, #2 │ │ │ │ - mov r3, r7 │ │ │ │ - stm r5, {r0, r1, r7} │ │ │ │ - beq eb2b8 <__cxa_atexit@plt+0xdee60> │ │ │ │ - b eb2f0 <__cxa_atexit@plt+0xdee98> │ │ │ │ - mov r7, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eaea4 <__cxa_atexit@plt+0xdea4c> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r0, [pc, #140] @ eaec8 <__cxa_atexit@plt+0xdea70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + sub r8, r1, #1 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc eb32c <__cxa_atexit@plt+0xdeed4> │ │ │ │ - ldr r7, [pc, #72] @ eb350 <__cxa_atexit@plt+0xdeef8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + bcc eaeb4 <__cxa_atexit@plt+0xdea5c> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne eae64 <__cxa_atexit@plt+0xdea0c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #96] @ eaecc <__cxa_atexit@plt+0xdea74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #88] @ eaed0 <__cxa_atexit@plt+0xdea78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #76] @ eaed4 <__cxa_atexit@plt+0xdea7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ eb348 <__cxa_atexit@plt+0xdeef0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - strbeq ip, [r0, #-280] @ 0xfffffee8 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc eb39c <__cxa_atexit@plt+0xdef44> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r7, [pc, #44] @ eb3b4 <__cxa_atexit@plt+0xdef5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ eb3b8 <__cxa_atexit@plt+0xdef60> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq ip, [r0, #-152] @ 0xffffff68 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + strbeq fp, [r0, #-3908] @ 0xfffff0bc │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + strbeq ip, [r0, #-736] @ 0xfffffd20 │ │ │ │ + strbeq fp, [r0, #-3860] @ 0xfffff0ec │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc eb424 <__cxa_atexit@plt+0xdefcc> │ │ │ │ - ldr r2, [pc, #116] @ eb458 <__cxa_atexit@plt+0xdf000> │ │ │ │ - sub sl, r6, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb43c <__cxa_atexit@plt+0xdefe4> │ │ │ │ - ldr r2, [pc, #104] @ eb468 <__cxa_atexit@plt+0xdf010> │ │ │ │ - ldr r1, [pc, #104] @ eb46c <__cxa_atexit@plt+0xdf014> │ │ │ │ + bcc eaf54 <__cxa_atexit@plt+0xdeafc> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne eaf10 <__cxa_atexit@plt+0xdeab8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #76] @ eaf64 <__cxa_atexit@plt+0xdeb0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r9, sl} │ │ │ │ - ldr r8, [pc, #84] @ eb470 <__cxa_atexit@plt+0xdf018> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #56] @ eb464 <__cxa_atexit@plt+0xdf00c> │ │ │ │ + ldr r1, [pc, #72] @ eaf68 <__cxa_atexit@plt+0xdeb10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ eaf6c <__cxa_atexit@plt+0xdeb14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ eb45c <__cxa_atexit@plt+0xdf004> │ │ │ │ - ldr r7, [pc, #24] @ eb460 <__cxa_atexit@plt+0xdf008> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + strbeq ip, [r0, #-568] @ 0xfffffdc8 │ │ │ │ + strbeq fp, [r0, #-3684] @ 0xfffff19c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc eb004 <__cxa_atexit@plt+0xdebac> │ │ │ │ + ldr lr, [pc, #164] @ eb038 <__cxa_atexit@plt+0xdebe0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #160] @ eb03c <__cxa_atexit@plt+0xdebe4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r7, r3, #14 │ │ │ │ + ldr r1, [pc, #152] @ eb040 <__cxa_atexit@plt+0xdebe8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc eb020 <__cxa_atexit@plt+0xdebc8> │ │ │ │ + ldr r2, [pc, #112] @ eb048 <__cxa_atexit@plt+0xdebf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #24]! │ │ │ │ + mov r2, #9 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ eb044 <__cxa_atexit@plt+0xdebec> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #2 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq ip, [r0, #-60] @ 0xffffffc4 │ │ │ │ - ldrbteq sp, [r4], #1092 @ 0x444 │ │ │ │ - ldrbteq sp, [r4], #2672 @ 0xa70 │ │ │ │ - ldrbteq lr, [r4], #392 @ 0x188 │ │ │ │ - @ instruction: 0xffff9640 │ │ │ │ - ldrbteq sp, [r4], #1160 @ 0x488 │ │ │ │ - strbeq fp, [r0, #-4024] @ 0xfffff048 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strbeq fp, [r0, #-3584] @ 0xfffff200 │ │ │ │ + strbeq ip, [r0, #-432] @ 0xfffffe50 │ │ │ │ + ldrbteq lr, [r4], #3700 @ 0xe74 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi eb4a4 <__cxa_atexit@plt+0xdf04c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ eb4ac <__cxa_atexit@plt+0xdf054> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi eb098 <__cxa_atexit@plt+0xdec40> │ │ │ │ + ldr r2, [pc, #52] @ eb0a0 <__cxa_atexit@plt+0xdec48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq eb08c <__cxa_atexit@plt+0xdec34> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b da278 <__cxa_atexit@plt+0xcde20> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b eb4f8 <__cxa_atexit@plt+0xdf0a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0, #-2296] @ 0xfffff708 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b da278 <__cxa_atexit@plt+0xcde20> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb4e0 <__cxa_atexit@plt+0xdf088> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eb148 <__cxa_atexit@plt+0xdecf0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eb150 <__cxa_atexit@plt+0xdecf8> │ │ │ │ + ldr lr, [pc, #112] @ eb164 <__cxa_atexit@plt+0xded0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ eb168 <__cxa_atexit@plt+0xded10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ eb4e8 <__cxa_atexit@plt+0xdf090> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ eb16c <__cxa_atexit@plt+0xded14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ eb170 <__cxa_atexit@plt+0xded18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ eb174 <__cxa_atexit@plt+0xded1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b eb158 <__cxa_atexit@plt+0xded00> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0, #-2236] @ 0xfffff744 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + strbeq fp, [r0, #-3204] @ 0xfffff37c │ │ │ │ + strbeq fp, [r0, #-3208] @ 0xfffff378 │ │ │ │ + strbeq fp, [r0, #-3200] @ 0xfffff380 │ │ │ │ + strbeq fp, [r0, #-3184] @ 0xfffff390 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi eb5a8 <__cxa_atexit@plt+0xdf150> │ │ │ │ - ldr r7, [pc, #196] @ eb5d0 <__cxa_atexit@plt+0xdf178> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq eb584 <__cxa_atexit@plt+0xdf12c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne eb594 <__cxa_atexit@plt+0xdf13c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc eb5b8 <__cxa_atexit@plt+0xdf160> │ │ │ │ - ldr sl, [pc, #164] @ eb5dc <__cxa_atexit@plt+0xdf184> │ │ │ │ - ldr r3, [pc, #164] @ eb5e0 <__cxa_atexit@plt+0xdf188> │ │ │ │ - ldr lr, [pc, #164] @ eb5e4 <__cxa_atexit@plt+0xdf18c> │ │ │ │ - add sl, pc, sl │ │ │ │ + bhi eb230 <__cxa_atexit@plt+0xdedd8> │ │ │ │ + ldr lr, [pc, #184] @ eb250 <__cxa_atexit@plt+0xdedf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #172] @ eb254 <__cxa_atexit@plt+0xdedfc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq eb224 <__cxa_atexit@plt+0xdedcc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eb23c <__cxa_atexit@plt+0xdede4> │ │ │ │ + ldr r3, [pc, #128] @ eb258 <__cxa_atexit@plt+0xdee00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r3, [r6, #4]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - add r7, r6, #24 │ │ │ │ - stm r7, {r1, r8, lr} │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #6 │ │ │ │ + ldr r3, [pc, #108] @ eb25c <__cxa_atexit@plt+0xdee04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #100] @ eb260 <__cxa_atexit@plt+0xdee08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub sl, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ eb5d8 <__cxa_atexit@plt+0xdf180> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ eb5d4 <__cxa_atexit@plt+0xdf17c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - ldrbteq lr, [r4], #24 │ │ │ │ - strbeq fp, [r0, #-2076] @ 0xfffff7e4 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - strbeq fp, [r0, #-2148] @ 0xfffff79c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strbeq fp, [r0, #-3032] @ 0xfffff428 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + strbeq ip, [r0, #-184] @ 0xffffff48 │ │ │ │ + strbeq fp, [r0, #-2976] @ 0xfffff460 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne eb664 <__cxa_atexit@plt+0xdf20c> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc eb678 <__cxa_atexit@plt+0xdf220> │ │ │ │ - ldr r2, [pc, #120] @ eb68c <__cxa_atexit@plt+0xdf234> │ │ │ │ - ldr lr, [pc, #120] @ eb690 <__cxa_atexit@plt+0xdf238> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc eb2d0 <__cxa_atexit@plt+0xdee78> │ │ │ │ + ldr r2, [pc, #84] @ eb2dc <__cxa_atexit@plt+0xdee84> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r8, [pc, #100] @ eb694 <__cxa_atexit@plt+0xdf23c> │ │ │ │ - mov r0, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ eb688 <__cxa_atexit@plt+0xdf230> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r0, #-1868] @ 0xfffff8b4 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - strbeq fp, [r0, #-1908] @ 0xfffff88c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb6c8 <__cxa_atexit@plt+0xdf270> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ eb6d0 <__cxa_atexit@plt+0xdf278> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #64] @ eb2e0 <__cxa_atexit@plt+0xdee88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq fp, [r0, #-1748] @ 0xfffff92c │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #56] @ eb2e4 <__cxa_atexit@plt+0xdee8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + strbeq ip, [r0, #-8] │ │ │ │ + strbeq fp, [r0, #-2800] @ 0xfffff510 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb718 <__cxa_atexit@plt+0xdf2c0> │ │ │ │ - ldr r3, [pc, #52] @ eb728 <__cxa_atexit@plt+0xdf2d0> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb34c <__cxa_atexit@plt+0xdeef4> │ │ │ │ + ldr r3, [pc, #84] @ eb364 <__cxa_atexit@plt+0xdef0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - ldr r3, [pc, #40] @ eb72c <__cxa_atexit@plt+0xdf2d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ eb730 <__cxa_atexit@plt+0xdf2d8> │ │ │ │ + ldr r2, [pc, #80] @ eb368 <__cxa_atexit@plt+0xdef10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #64] @ eb36c <__cxa_atexit@plt+0xdef14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r7, [pc, #20] @ eb734 <__cxa_atexit@plt+0xdf2dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eb370 <__cxa_atexit@plt+0xdef18> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strbeq fp, [r0, #-2152] @ 0xfffff798 │ │ │ │ - strbeq fp, [r0, #-2764] @ 0xfffff534 │ │ │ │ - ldrbteq sp, [r4], #3780 @ 0xec4 │ │ │ │ - ldrbteq sp, [r4], #3728 @ 0xe90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ eb75c <__cxa_atexit@plt+0xdf304> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + strbeq fp, [r0, #-2696] @ 0xfffff578 │ │ │ │ + strbeq fp, [r0, #-2672] @ 0xfffff590 │ │ │ │ + ldrbteq lr, [r4], #2864 @ 0xb30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi eb414 <__cxa_atexit@plt+0xdefbc> │ │ │ │ + ldr r3, [pc, #176] @ eb444 <__cxa_atexit@plt+0xdefec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b eb4f8 <__cxa_atexit@plt+0xdf0a0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r4], #3688 @ 0xe68 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b eb778 <__cxa_atexit@plt+0xdf320> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r2, r6 │ │ │ │ - mov fp, r8 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne eb7e8 <__cxa_atexit@plt+0xdf390> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb844 <__cxa_atexit@plt+0xdf3ec> │ │ │ │ - ldr r8, [pc, #276] @ eb8bc <__cxa_atexit@plt+0xdf464> │ │ │ │ - ldr lr, [pc, #276] @ eb8c0 <__cxa_atexit@plt+0xdf468> │ │ │ │ - ldr r0, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #232] @ eb8c4 <__cxa_atexit@plt+0xdf46c> │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - add r3, r5, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb860 <__cxa_atexit@plt+0xdf408> │ │ │ │ - ldr r1, [pc, #144] @ eb89c <__cxa_atexit@plt+0xdf444> │ │ │ │ - sub sl, r6, #1 │ │ │ │ - cmp fp, r5 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq eb404 <__cxa_atexit@plt+0xdefac> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc eb424 <__cxa_atexit@plt+0xdefcc> │ │ │ │ + ldr r7, [pc, #140] @ eb450 <__cxa_atexit@plt+0xdeff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #136] @ eb454 <__cxa_atexit@plt+0xdeffc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - bhi eb87c <__cxa_atexit@plt+0xdf424> │ │ │ │ - ldr r3, [pc, #140] @ eb8b0 <__cxa_atexit@plt+0xdf458> │ │ │ │ - ldr r2, [pc, #140] @ eb8b4 <__cxa_atexit@plt+0xdf45c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r9, sl} │ │ │ │ - ldr r8, [pc, #120] @ eb8b8 <__cxa_atexit@plt+0xdf460> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #96] @ eb8ac <__cxa_atexit@plt+0xdf454> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #120] @ eb458 <__cxa_atexit@plt+0xdf000> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ eb44c <__cxa_atexit@plt+0xdeff4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #64] @ eb8a8 <__cxa_atexit@plt+0xdf450> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ eb8a0 <__cxa_atexit@plt+0xdf448> │ │ │ │ - ldr r7, [pc, #28] @ eb8a4 <__cxa_atexit@plt+0xdf44c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, r5, #2 │ │ │ │ + ldr r7, [pc, #28] @ eb448 <__cxa_atexit@plt+0xdeff0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0, #-3088] @ 0xfffff3f0 │ │ │ │ - ldrbteq sp, [r4], #4 │ │ │ │ - ldrbteq sp, [r4], #1580 @ 0x62c │ │ │ │ - ldrbteq sp, [r4], #3400 @ 0xd48 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffff921c │ │ │ │ - ldrbteq sp, [r4], #100 @ 0x64 │ │ │ │ - strbeq fp, [r0, #-2968] @ 0xfffff468 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - strbeq fp, [r0, #-1624] @ 0xfffff9a8 │ │ │ │ - ldrbteq sp, [r4], #3328 @ 0xd00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc eb928 <__cxa_atexit@plt+0xdf4d0> │ │ │ │ - ldr r3, [pc, #80] @ eb940 <__cxa_atexit@plt+0xdf4e8> │ │ │ │ - ldr lr, [pc, #80] @ eb944 <__cxa_atexit@plt+0xdf4ec> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #40] @ eb948 <__cxa_atexit@plt+0xdf4f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r3, [pc, #28] @ eb94c <__cxa_atexit@plt+0xdf4f4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq fp, [r0, #-1304] @ 0xfffffae8 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldrbteq sp, [r4], #3192 @ 0xc78 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ eb970 <__cxa_atexit@plt+0xdf518> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r4], #3156 @ 0xc54 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ eb9e8 <__cxa_atexit@plt+0xdf590> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq eb9a8 <__cxa_atexit@plt+0xdf550> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne eb9b0 <__cxa_atexit@plt+0xdf558> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrbteq lr, [r4], #2648 @ 0xa58 │ │ │ │ + ldrbteq lr, [r4], #2668 @ 0xa6c │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + strbeq fp, [r0, #-2516] @ 0xfffff62c │ │ │ │ + strbeq fp, [r0, #-2492] @ 0xfffff644 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc eb4d0 <__cxa_atexit@plt+0xdf078> │ │ │ │ + ldr r7, [pc, #84] @ eb4e8 <__cxa_atexit@plt+0xdf090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ eb4ec <__cxa_atexit@plt+0xdf094> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #64] @ eb4f0 <__cxa_atexit@plt+0xdf098> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ eb4f4 <__cxa_atexit@plt+0xdf09c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ eb9ec <__cxa_atexit@plt+0xdf594> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + strbeq fp, [r0, #-2308] @ 0xfffff6fc │ │ │ │ + strbeq fp, [r0, #-2284] @ 0xfffff714 │ │ │ │ + ldrbteq lr, [r4], #2476 @ 0x9ac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eb544 <__cxa_atexit@plt+0xdf0ec> │ │ │ │ + ldr r2, [pc, #52] @ eb54c <__cxa_atexit@plt+0xdf0f4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq eb9dc <__cxa_atexit@plt+0xdf584> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r3] │ │ │ │ - b eb778 <__cxa_atexit@plt+0xdf320> │ │ │ │ + beq eb538 <__cxa_atexit@plt+0xdf0e0> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b da278 <__cxa_atexit@plt+0xcde20> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrbteq sp, [r4], #3032 @ 0xbd8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne eba14 <__cxa_atexit@plt+0xdf5bc> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ eba4c <__cxa_atexit@plt+0xdf5f4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq eba40 <__cxa_atexit@plt+0xdf5e8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r3] │ │ │ │ - b eb778 <__cxa_atexit@plt+0xdf320> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b da278 <__cxa_atexit@plt+0xcde20> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eb5f4 <__cxa_atexit@plt+0xdf19c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eb5fc <__cxa_atexit@plt+0xdf1a4> │ │ │ │ + ldr lr, [pc, #112] @ eb610 <__cxa_atexit@plt+0xdf1b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ eb614 <__cxa_atexit@plt+0xdf1bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ eb618 <__cxa_atexit@plt+0xdf1c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ eb61c <__cxa_atexit@plt+0xdf1c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ eb620 <__cxa_atexit@plt+0xdf1c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b eb604 <__cxa_atexit@plt+0xdf1ac> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq sp, [r4], #2936 @ 0xb78 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + strbeq fp, [r0, #-2008] @ 0xfffff828 │ │ │ │ + strbeq fp, [r0, #-2012] @ 0xfffff824 │ │ │ │ + strbeq fp, [r0, #-2004] @ 0xfffff82c │ │ │ │ + strbeq fp, [r0, #-1988] @ 0xfffff83c │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b eb778 <__cxa_atexit@plt+0xdf320> │ │ │ │ - ldrbteq sp, [r4], #2932 @ 0xb74 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ebab0 <__cxa_atexit@plt+0xdf658> │ │ │ │ - ldr r3, [pc, #52] @ ebac0 <__cxa_atexit@plt+0xdf668> │ │ │ │ + bhi eb6dc <__cxa_atexit@plt+0xdf284> │ │ │ │ + ldr lr, [pc, #184] @ eb6fc <__cxa_atexit@plt+0xdf2a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #172] @ eb700 <__cxa_atexit@plt+0xdf2a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq eb6d0 <__cxa_atexit@plt+0xdf278> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eb6e8 <__cxa_atexit@plt+0xdf290> │ │ │ │ + ldr r3, [pc, #124] @ eb704 <__cxa_atexit@plt+0xdf2ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - ldr r3, [pc, #40] @ ebac4 <__cxa_atexit@plt+0xdf66c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ ebac8 <__cxa_atexit@plt+0xdf670> │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #104] @ eb708 <__cxa_atexit@plt+0xdf2b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r7, [pc, #20] @ ebacc <__cxa_atexit@plt+0xdf674> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #96] @ eb70c <__cxa_atexit@plt+0xdf2b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - strbeq fp, [r0, #-1232] @ 0xfffffb30 │ │ │ │ - strbeq fp, [r0, #-1844] @ 0xfffff8cc │ │ │ │ - ldrbteq sp, [r4], #2860 @ 0xb2c │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strbeq fp, [r0, #-1836] @ 0xfffff8d4 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + strbeq fp, [r0, #-3080] @ 0xfffff3f8 │ │ │ │ + strbeq fp, [r0, #-1776] @ 0xfffff910 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ebb38 <__cxa_atexit@plt+0xdf6e0> │ │ │ │ - ldr r2, [pc, #116] @ ebb6c <__cxa_atexit@plt+0xdf714> │ │ │ │ - sub sl, r6, #1 │ │ │ │ + bcc eb778 <__cxa_atexit@plt+0xdf320> │ │ │ │ + ldr r2, [pc, #80] @ eb784 <__cxa_atexit@plt+0xdf32c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ eb788 <__cxa_atexit@plt+0xdf330> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r3, r5, #16 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ eb78c <__cxa_atexit@plt+0xdf334> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + strbeq fp, [r0, #-2908] @ 0xfffff4a4 │ │ │ │ + strbeq fp, [r0, #-1604] @ 0xfffff9bc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ebb50 <__cxa_atexit@plt+0xdf6f8> │ │ │ │ - ldr r2, [pc, #104] @ ebb7c <__cxa_atexit@plt+0xdf724> │ │ │ │ - ldr r1, [pc, #104] @ ebb80 <__cxa_atexit@plt+0xdf728> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r9, sl} │ │ │ │ - ldr r8, [pc, #84] @ ebb84 <__cxa_atexit@plt+0xdf72c> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #56] @ ebb78 <__cxa_atexit@plt+0xdf720> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + bhi eb82c <__cxa_atexit@plt+0xdf3d4> │ │ │ │ + ldr r7, [pc, #164] @ eb854 <__cxa_atexit@plt+0xdf3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq eb81c <__cxa_atexit@plt+0xdf3c4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc eb83c <__cxa_atexit@plt+0xdf3e4> │ │ │ │ + ldr lr, [pc, #136] @ eb85c <__cxa_atexit@plt+0xdf404> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [pc, #116] @ eb860 <__cxa_atexit@plt+0xdf408> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #108] @ eb864 <__cxa_atexit@plt+0xdf40c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ ebb70 <__cxa_atexit@plt+0xdf718> │ │ │ │ - ldr r7, [pc, #24] @ ebb74 <__cxa_atexit@plt+0xdf71c> │ │ │ │ + ldr r7, [pc, #36] @ eb858 <__cxa_atexit@plt+0xdf400> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrbteq lr, [r4], #1624 @ 0x658 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + strbeq fp, [r0, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq fp, [r0, #-1444] @ 0xfffffa5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc eb8d4 <__cxa_atexit@plt+0xdf47c> │ │ │ │ + ldr r2, [pc, #84] @ eb8e0 <__cxa_atexit@plt+0xdf488> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #60] @ eb8e4 <__cxa_atexit@plt+0xdf48c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #52] @ eb8e8 <__cxa_atexit@plt+0xdf490> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + strbeq fp, [r0, #-1272] @ 0xfffffb08 │ │ │ │ + strbeq fp, [r0, #-1256] @ 0xfffffb18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, #12] @ eb910 <__cxa_atexit@plt+0xdf4b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - strbeq fp, [r0, #-2348] @ 0xfffff6d4 │ │ │ │ - ldrbteq ip, [r4], #3312 @ 0xcf0 │ │ │ │ - ldrbteq sp, [r4], #860 @ 0x35c │ │ │ │ - ldrbteq sp, [r4], #2744 @ 0xab8 │ │ │ │ - @ instruction: 0xffff8f2c │ │ │ │ - ldrbteq ip, [r4], #3380 @ 0xd34 │ │ │ │ - strbeq fp, [r0, #-2212] @ 0xfffff75c │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq lr, [r4], #1416 @ 0x588 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ebbb8 <__cxa_atexit@plt+0xdf760> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eb99c <__cxa_atexit@plt+0xdf544> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eb9a4 <__cxa_atexit@plt+0xdf54c> │ │ │ │ + ldr lr, [pc, #112] @ eb9b8 <__cxa_atexit@plt+0xdf560> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ eb9bc <__cxa_atexit@plt+0xdf564> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ ebbc0 <__cxa_atexit@plt+0xdf768> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ eb9c0 <__cxa_atexit@plt+0xdf568> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ eb9c4 <__cxa_atexit@plt+0xdf56c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b ebc0c <__cxa_atexit@plt+0xdf7b4> │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ eb9c8 <__cxa_atexit@plt+0xdf570> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b eb9ac <__cxa_atexit@plt+0xdf554> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0, #-484] @ 0xfffffe1c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + strbeq fp, [r0, #-1072] @ 0xfffffbd0 │ │ │ │ + strbeq fp, [r0, #-1076] @ 0xfffffbcc │ │ │ │ + strbeq fp, [r0, #-1068] @ 0xfffffbd4 │ │ │ │ + strbeq fp, [r0, #-1052] @ 0xfffffbe4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ebbf4 <__cxa_atexit@plt+0xdf79c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ ebbfc <__cxa_atexit@plt+0xdf7a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi eba84 <__cxa_atexit@plt+0xdf62c> │ │ │ │ + ldr lr, [pc, #184] @ ebaa4 <__cxa_atexit@plt+0xdf64c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #172] @ ebaa8 <__cxa_atexit@plt+0xdf650> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq eba78 <__cxa_atexit@plt+0xdf620> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eba90 <__cxa_atexit@plt+0xdf638> │ │ │ │ + ldr r3, [pc, #124] @ ebaac <__cxa_atexit@plt+0xdf654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #104] @ ebab0 <__cxa_atexit@plt+0xdf658> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #96] @ ebab4 <__cxa_atexit@plt+0xdf65c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strbeq fp, [r0, #-424] @ 0xfffffe58 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strbeq fp, [r0, #-900] @ 0xfffffc7c │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + strbeq fp, [r0, #-2144] @ 0xfffff7a0 │ │ │ │ + strbeq fp, [r0, #-840] @ 0xfffffcb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ebb20 <__cxa_atexit@plt+0xdf6c8> │ │ │ │ + ldr r2, [pc, #80] @ ebb2c <__cxa_atexit@plt+0xdf6d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ ebb30 <__cxa_atexit@plt+0xdf6d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ ebb34 <__cxa_atexit@plt+0xdf6dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + strbeq fp, [r0, #-1972] @ 0xfffff84c │ │ │ │ + strbeq fp, [r0, #-668] @ 0xfffffd64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ebcbc <__cxa_atexit@plt+0xdf864> │ │ │ │ - ldr r7, [pc, #196] @ ebce4 <__cxa_atexit@plt+0xdf88c> │ │ │ │ + bhi ebbf0 <__cxa_atexit@plt+0xdf798> │ │ │ │ + ldr r7, [pc, #192] @ ebc18 <__cxa_atexit@plt+0xdf7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq ebc98 <__cxa_atexit@plt+0xdf840> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ebca8 <__cxa_atexit@plt+0xdf850> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ebbe0 <__cxa_atexit@plt+0xdf788> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ cmp r7, r2 │ │ │ │ - bcc ebccc <__cxa_atexit@plt+0xdf874> │ │ │ │ - ldr sl, [pc, #164] @ ebcf0 <__cxa_atexit@plt+0xdf898> │ │ │ │ - ldr r3, [pc, #164] @ ebcf4 <__cxa_atexit@plt+0xdf89c> │ │ │ │ - ldr lr, [pc, #164] @ ebcf8 <__cxa_atexit@plt+0xdf8a0> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - add r7, r6, #24 │ │ │ │ - stm r7, {r1, r8, lr} │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ + bcc ebc00 <__cxa_atexit@plt+0xdf7a8> │ │ │ │ + ldr r7, [pc, #164] @ ebc20 <__cxa_atexit@plt+0xdf7c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #18 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #140] @ ebc24 <__cxa_atexit@plt+0xdf7cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #132] @ ebc28 <__cxa_atexit@plt+0xdf7d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #25 │ │ │ │ + add r3, r0, #256 @ 0x100 │ │ │ │ + ldr r8, [pc, #120] @ ebc2c <__cxa_atexit@plt+0xdf7d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r3, r6, r8} │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ ebcec <__cxa_atexit@plt+0xdf894> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ebce8 <__cxa_atexit@plt+0xdf890> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ ebc1c <__cxa_atexit@plt+0xdf7c4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - ldrbteq sp, [r4], #2376 @ 0x948 │ │ │ │ - strbeq fp, [r0, #-264] @ 0xfffffef8 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - strbeq fp, [r0, #-336] @ 0xfffffeb0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + ldrbteq lr, [r4], #664 @ 0x298 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + strbeq fp, [r0, #-520] @ 0xfffffdf8 │ │ │ │ + strbeq fp, [r0, #-1460] @ 0xfffffa4c │ │ │ │ + strbeq fp, [r0, #-488] @ 0xfffffe18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ebd78 <__cxa_atexit@plt+0xdf920> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ebd8c <__cxa_atexit@plt+0xdf934> │ │ │ │ - ldr r2, [pc, #120] @ ebda0 <__cxa_atexit@plt+0xdf948> │ │ │ │ - ldr lr, [pc, #120] @ ebda4 <__cxa_atexit@plt+0xdf94c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ebcb4 <__cxa_atexit@plt+0xdf85c> │ │ │ │ + ldr r2, [pc, #108] @ ebcc0 <__cxa_atexit@plt+0xdf868> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ - ldr r8, [pc, #100] @ ebda8 <__cxa_atexit@plt+0xdf950> │ │ │ │ - mov r0, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #76] @ ebcc4 <__cxa_atexit@plt+0xdf86c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ ebcc8 <__cxa_atexit@plt+0xdf870> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #64] @ ebccc <__cxa_atexit@plt+0xdf874> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #25 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r2, r8, lr} │ │ │ │ + add r2, r3, #24 │ │ │ │ + stm r2, {r1, r3, lr} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #28] @ ebd9c <__cxa_atexit@plt+0xdf944> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq fp, [r0, #-56] @ 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - strbeq fp, [r0, #-96] @ 0xffffffa0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ebdf8 <__cxa_atexit@plt+0xdf9a0> │ │ │ │ - ldr r2, [pc, #60] @ ebe0c <__cxa_atexit@plt+0xdf9b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - ldr r2, [pc, #48] @ ebe10 <__cxa_atexit@plt+0xdf9b8> │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ ebe14 <__cxa_atexit@plt+0xdf9bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r7, [pc, #24] @ ebe18 <__cxa_atexit@plt+0xdf9c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq fp, [r0, #-392] @ 0xfffffe78 │ │ │ │ - strbeq fp, [r0, #-1004] @ 0xfffffc14 │ │ │ │ - ldrbteq sp, [r4], #2084 @ 0x824 │ │ │ │ - ldrbteq sp, [r4], #2032 @ 0x7f0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ ebe40 <__cxa_atexit@plt+0xdf9e8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + strbeq fp, [r0, #-296] @ 0xfffffed8 │ │ │ │ + strbeq fp, [r0, #-280] @ 0xfffffee8 │ │ │ │ + strbeq fp, [r0, #-1228] @ 0xfffffb34 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, #12] @ ebcf4 <__cxa_atexit@plt+0xdf89c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ebc0c <__cxa_atexit@plt+0xdf7b4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r4], #1992 @ 0x7c8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq lr, [r4], #424 @ 0x1a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b ebe5c <__cxa_atexit@plt+0xdfa04> │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ebea0 <__cxa_atexit@plt+0xdfa48> │ │ │ │ - ldr r1, [pc, #224] @ ebf58 <__cxa_atexit@plt+0xdfb00> │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ldr r8, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #200] @ ebf5c <__cxa_atexit@plt+0xdfb04> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ebd80 <__cxa_atexit@plt+0xdf928> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - add r3, r5, #12 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc ebf0c <__cxa_atexit@plt+0xdfab4> │ │ │ │ - ldr r1, [pc, #128] @ ebf48 <__cxa_atexit@plt+0xdfaf0> │ │ │ │ - sub sl, r6, #1 │ │ │ │ + bcc ebd88 <__cxa_atexit@plt+0xdf930> │ │ │ │ + ldr lr, [pc, #112] @ ebd9c <__cxa_atexit@plt+0xdf944> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ ebda0 <__cxa_atexit@plt+0xdf948> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ ebda4 <__cxa_atexit@plt+0xdf94c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ebf28 <__cxa_atexit@plt+0xdfad0> │ │ │ │ - ldr r3, [pc, #124] @ ebf60 <__cxa_atexit@plt+0xdfb08> │ │ │ │ - ldr r1, [pc, #124] @ ebf64 <__cxa_atexit@plt+0xdfb0c> │ │ │ │ - str sl, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r8, [pc, #100] @ ebf68 <__cxa_atexit@plt+0xdfb10> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #64] @ ebf54 <__cxa_atexit@plt+0xdfafc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #8 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ ebda8 <__cxa_atexit@plt+0xdf950> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ ebdac <__cxa_atexit@plt+0xdf954> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b ebd90 <__cxa_atexit@plt+0xdf938> │ │ │ │ + mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #28] @ ebf4c <__cxa_atexit@plt+0xdfaf4> │ │ │ │ - ldr r7, [pc, #28] @ ebf50 <__cxa_atexit@plt+0xdfaf8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, r5, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strbeq fp, [r0, #-1372] @ 0xfffffaa4 │ │ │ │ - ldrbteq ip, [r4], #2328 @ 0x918 │ │ │ │ - ldrbteq ip, [r4], #3968 @ 0xf80 │ │ │ │ - ldrbteq sp, [r4], #1760 @ 0x6e0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - strbeq sl, [r0, #-4004] @ 0xfffff05c │ │ │ │ - @ instruction: 0xffff8b58 │ │ │ │ - ldrbteq ip, [r4], #2400 @ 0x960 │ │ │ │ - strbeq fp, [r0, #-1232] @ 0xfffffb30 │ │ │ │ - ldrbteq sp, [r4], #1696 @ 0x6a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ ebf8c <__cxa_atexit@plt+0xdfb34> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r4], #1660 @ 0x67c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ ec004 <__cxa_atexit@plt+0xdfbac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq ebfc4 <__cxa_atexit@plt+0xdfb6c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ebfcc <__cxa_atexit@plt+0xdfb74> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ ec008 <__cxa_atexit@plt+0xdfbb0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + strbeq fp, [r0, #-76] @ 0xffffffb4 │ │ │ │ + strbeq fp, [r0, #-80] @ 0xffffffb0 │ │ │ │ + strbeq fp, [r0, #-72] @ 0xffffffb8 │ │ │ │ + strbeq fp, [r0, #-56] @ 0xffffffc8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ebe68 <__cxa_atexit@plt+0xdfa10> │ │ │ │ + ldr lr, [pc, #184] @ ebe88 <__cxa_atexit@plt+0xdfa30> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #172] @ ebe8c <__cxa_atexit@plt+0xdfa34> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq ebff8 <__cxa_atexit@plt+0xdfba0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r3] │ │ │ │ - b ebe5c <__cxa_atexit@plt+0xdfa04> │ │ │ │ + beq ebe5c <__cxa_atexit@plt+0xdfa04> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ebe74 <__cxa_atexit@plt+0xdfa1c> │ │ │ │ + ldr r3, [pc, #124] @ ebe90 <__cxa_atexit@plt+0xdfa38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #104] @ ebe94 <__cxa_atexit@plt+0xdfa3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #96] @ ebe98 <__cxa_atexit@plt+0xdfa40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrbteq sp, [r4], #1536 @ 0x600 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ec030 <__cxa_atexit@plt+0xdfbd8> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ ec068 <__cxa_atexit@plt+0xdfc10> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq ec05c <__cxa_atexit@plt+0xdfc04> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r3] │ │ │ │ - b ebe5c <__cxa_atexit@plt+0xdfa04> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq sp, [r4], #1440 @ 0x5a0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strbeq sl, [r0, #-4000] @ 0xfffff060 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + strbeq fp, [r0, #-1148] @ 0xfffffb84 │ │ │ │ + strbeq sl, [r0, #-3940] @ 0xfffff09c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b ebe5c <__cxa_atexit@plt+0xdfa04> │ │ │ │ - ldrbteq sp, [r4], #1436 @ 0x59c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ec0d4 <__cxa_atexit@plt+0xdfc7c> │ │ │ │ - ldr r2, [pc, #60] @ ec0e8 <__cxa_atexit@plt+0xdfc90> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ebf04 <__cxa_atexit@plt+0xdfaac> │ │ │ │ + ldr r2, [pc, #80] @ ebf10 <__cxa_atexit@plt+0xdfab8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - ldr r2, [pc, #48] @ ec0ec <__cxa_atexit@plt+0xdfc94> │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ ec0f0 <__cxa_atexit@plt+0xdfc98> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ ebf14 <__cxa_atexit@plt+0xdfabc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r7, [pc, #24] @ ec0f4 <__cxa_atexit@plt+0xdfc9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ ebf18 <__cxa_atexit@plt+0xdfac0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + strbeq fp, [r0, #-976] @ 0xfffffc30 │ │ │ │ + strbeq sl, [r0, #-3768] @ 0xfffff148 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ebfb8 <__cxa_atexit@plt+0xdfb60> │ │ │ │ + ldr r7, [pc, #164] @ ebfe0 <__cxa_atexit@plt+0xdfb88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ebfa8 <__cxa_atexit@plt+0xdfb50> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc ebfc8 <__cxa_atexit@plt+0xdfb70> │ │ │ │ + ldr lr, [pc, #136] @ ebfe8 <__cxa_atexit@plt+0xdfb90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [pc, #116] @ ebfec <__cxa_atexit@plt+0xdfb94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #108] @ ebff0 <__cxa_atexit@plt+0xdfb98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ ebfe4 <__cxa_atexit@plt+0xdfb8c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - strbeq sl, [r0, #-3756] @ 0xfffff154 │ │ │ │ - strbeq fp, [r0, #-272] @ 0xfffffef0 │ │ │ │ - ldrbteq sp, [r4], #1352 @ 0x548 │ │ │ │ - ldrbteq ip, [r4], #3492 @ 0xda4 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrbteq sp, [r4], #3796 @ 0xed4 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + strbeq sl, [r0, #-3624] @ 0xfffff1d8 │ │ │ │ + strbeq sl, [r0, #-3608] @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ec060 <__cxa_atexit@plt+0xdfc08> │ │ │ │ + ldr r2, [pc, #84] @ ec06c <__cxa_atexit@plt+0xdfc14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #60] @ ec070 <__cxa_atexit@plt+0xdfc18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #52] @ ec074 <__cxa_atexit@plt+0xdfc1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + strbeq sl, [r0, #-3436] @ 0xfffff294 │ │ │ │ + strbeq sl, [r0, #-3420] @ 0xfffff2a4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, #12] @ ec09c <__cxa_atexit@plt+0xdfc44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq sp, [r4], #3588 @ 0xe04 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi ec1b0 <__cxa_atexit@plt+0xdfd58> │ │ │ │ - ldr r0, [pc, #160] @ ec1bc <__cxa_atexit@plt+0xdfd64> │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ldr r0, [pc, #144] @ ec1c0 <__cxa_atexit@plt+0xdfd68> │ │ │ │ - tst r1, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - beq ec188 <__cxa_atexit@plt+0xdfd30> │ │ │ │ - ldr lr, [pc, #128] @ ec1c4 <__cxa_atexit@plt+0xdfd6c> │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - ldr r7, [r1, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #-16]! │ │ │ │ - tst r0, #3 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - beq ec198 <__cxa_atexit@plt+0xdfd40> │ │ │ │ - ldr lr, [pc, #100] @ ec1c8 <__cxa_atexit@plt+0xdfd70> │ │ │ │ - ldrd r0, [r0, #3] │ │ │ │ - tst r7, #3 │ │ │ │ + bhi ec128 <__cxa_atexit@plt+0xdfcd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec130 <__cxa_atexit@plt+0xdfcd8> │ │ │ │ + ldr lr, [pc, #112] @ ec144 <__cxa_atexit@plt+0xdfcec> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r2] │ │ │ │ - beq ec1a8 <__cxa_atexit@plt+0xdfd50> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r0] │ │ │ │ + ldr r0, [pc, #108] @ ec148 <__cxa_atexit@plt+0xdfcf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ ec14c <__cxa_atexit@plt+0xdfcf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ ec150 <__cxa_atexit@plt+0xdfcf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ ec154 <__cxa_atexit@plt+0xdfcfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b ec138 <__cxa_atexit@plt+0xdfce0> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + strbeq sl, [r0, #-3236] @ 0xfffff35c │ │ │ │ + strbeq sl, [r0, #-3240] @ 0xfffff358 │ │ │ │ + strbeq sl, [r0, #-3232] @ 0xfffff360 │ │ │ │ + strbeq sl, [r0, #-3216] @ 0xfffff370 │ │ │ │ + ldrbteq sp, [r4], #3384 @ 0xd38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ec1dc <__cxa_atexit@plt+0xdfd84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec1e4 <__cxa_atexit@plt+0xdfd8c> │ │ │ │ + ldr r1, [pc, #104] @ ec1f8 <__cxa_atexit@plt+0xdfda0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ ec1fc <__cxa_atexit@plt+0xdfda4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ ec200 <__cxa_atexit@plt+0xdfda8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ ec204 <__cxa_atexit@plt+0xdfdac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 400a44 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b ec1ec <__cxa_atexit@plt+0xdfd94> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strbeq sl, [r0, #-3164] @ 0xfffff3a4 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - ldrbteq ip, [r4], #3280 @ 0xcd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ ec24c <__cxa_atexit@plt+0xdfdf4> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq ec230 <__cxa_atexit@plt+0xdfdd8> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ ec250 <__cxa_atexit@plt+0xdfdf8> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ + strbeq sl, [r0, #-3056] @ 0xfffff410 │ │ │ │ + strbeq fp, [r0, #-500] @ 0xfffffe0c │ │ │ │ + strbeq sl, [r0, #-3048] @ 0xfffff418 │ │ │ │ + strbeq fp, [r0, #-236] @ 0xffffff14 │ │ │ │ + ldrbteq sp, [r4], #3208 @ 0xc88 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ec314 <__cxa_atexit@plt+0xdfebc> │ │ │ │ + ldr lr, [pc, #264] @ ec334 <__cxa_atexit@plt+0xdfedc> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #252] @ ec338 <__cxa_atexit@plt+0xdfee0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ec240 <__cxa_atexit@plt+0xdfde8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ + beq ec2c0 <__cxa_atexit@plt+0xdfe68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc ec320 <__cxa_atexit@plt+0xdfec8> │ │ │ │ + ldr lr, [pc, #208] @ ec33c <__cxa_atexit@plt+0xdfee4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + cmp r3, #39 @ 0x27 │ │ │ │ + bne ec2cc <__cxa_atexit@plt+0xdfe74> │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + ldr r3, [pc, #164] @ ec340 <__cxa_atexit@plt+0xdfee8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #156] @ ec344 <__cxa_atexit@plt+0xdfeec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r6, {r2, r3} │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r9, r8, #22 │ │ │ │ + ldr r8, [pc, #140] @ ec348 <__cxa_atexit@plt+0xdfef0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r3, r2, #16 │ │ │ │ + ldr lr, [pc, #116] @ ec34c <__cxa_atexit@plt+0xdfef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ ec350 <__cxa_atexit@plt+0xdfef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #104] @ ec354 <__cxa_atexit@plt+0xdfefc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str lr, [r6, #20] │ │ │ │ + sub r7, r8, #6 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq ip, [r4], #3144 @ 0xc48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ ec2a4 <__cxa_atexit@plt+0xdfe4c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq ec298 <__cxa_atexit@plt+0xdfe40> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq ip, [r4], #3060 @ 0xbf4 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + strbeq sl, [r0, #-2884] @ 0xfffff4bc │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + strbeq fp, [r0, #-12] │ │ │ │ + strbeq sl, [r0, #-2804] @ 0xfffff50c │ │ │ │ + strbeq fp, [r0, #-228] @ 0xffffff1c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + strbeq fp, [r0, #-188] @ 0xffffff44 │ │ │ │ + strbeq sl, [r0, #-2736] @ 0xfffff550 │ │ │ │ + ldrbteq sp, [r4], #2872 @ 0xb38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r9 │ │ │ │ - add r9, r6, #28 │ │ │ │ - cmp ip, r9 │ │ │ │ - bcc ec38c <__cxa_atexit@plt+0xdff34> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - ldr r1, [pc, #228] @ ec3d4 <__cxa_atexit@plt+0xdff7c> │ │ │ │ mov r2, r6 │ │ │ │ - ldr r6, [pc, #224] @ ec3d8 <__cxa_atexit@plt+0xdff80> │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r0, #4]! │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ec418 <__cxa_atexit@plt+0xdffc0> │ │ │ │ + ldr lr, [pc, #164] @ ec424 <__cxa_atexit@plt+0xdffcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ mov r3, r2 │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r0] │ │ │ │ - str r6, [r3, #4]! │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r6, [pc, #188] @ ec3dc <__cxa_atexit@plt+0xdff84> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - sub r8, r9, #9 │ │ │ │ - str r6, [r3, #12] │ │ │ │ - add r6, r3, #56 @ 0x38 │ │ │ │ - cmp ip, r6 │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - bcc ec3ac <__cxa_atexit@plt+0xdff54> │ │ │ │ - ldr r0, [pc, #156] @ ec3e8 <__cxa_atexit@plt+0xdff90> │ │ │ │ - ldr lr, [pc, #156] @ ec3ec <__cxa_atexit@plt+0xdff94> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #52]! @ 0x34 │ │ │ │ - sub r9, r2, #20 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - ldr r0, [pc, #136] @ ec3f0 <__cxa_atexit@plt+0xdff98> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + cmp r8, #39 @ 0x27 │ │ │ │ + bne ec3d4 <__cxa_atexit@plt+0xdff7c> │ │ │ │ + str r3, [r2, #28]! │ │ │ │ + ldr r3, [pc, #124] @ ec428 <__cxa_atexit@plt+0xdffd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, #116] @ ec42c <__cxa_atexit@plt+0xdffd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r6, #22 │ │ │ │ + ldr r8, [pc, #100] @ ec430 <__cxa_atexit@plt+0xdffd8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + add r1, r3, #16 │ │ │ │ + ldr lr, [pc, #84] @ ec434 <__cxa_atexit@plt+0xdffdc> │ │ │ │ add lr, pc, lr │ │ │ │ - sub sl, r6, #27 │ │ │ │ + ldr r0, [pc, #80] @ ec438 <__cxa_atexit@plt+0xdffe0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - stm r9, {r0, r1, r3} │ │ │ │ - ldr r0, [sp] │ │ │ │ - add r9, lr, #1 │ │ │ │ - stmdb r2, {r0, r8} │ │ │ │ - mov r8, r2 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #80] @ ec3e4 <__cxa_atexit@plt+0xdff8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #72] @ ec43c <__cxa_atexit@plt+0xdffe4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r8, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r2, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ec3e0 <__cxa_atexit@plt+0xdff88> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr r9, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r1 │ │ │ │ - ldrbteq ip, [r4], #1300 @ 0x514 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - strbeq fp, [r0, #-268] @ 0xfffffef4 │ │ │ │ - ldrbteq ip, [r4], #2760 @ 0xac8 │ │ │ │ - ldrbteq sp, [r4], #672 @ 0x2a0 │ │ │ │ - @ instruction: 0xffff8228 │ │ │ │ - ldrbteq fp, [r4], #3844 @ 0xf04 │ │ │ │ - strbeq fp, [r0, #-100] @ 0xffffff9c │ │ │ │ - ldrbteq sp, [r4], #624 @ 0x270 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec428 <__cxa_atexit@plt+0xdffd0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ ec430 <__cxa_atexit@plt+0xdffd8> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + strbeq sl, [r0, #-3836] @ 0xfffff104 │ │ │ │ + strbeq sl, [r0, #-2532] @ 0xfffff61c │ │ │ │ + strbeq sl, [r0, #-4052] @ 0xfffff02c │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + strbeq sl, [r0, #-4020] @ 0xfffff04c │ │ │ │ + strbeq sl, [r0, #-2472] @ 0xfffff658 │ │ │ │ + ldrbteq sp, [r4], #2636 @ 0xa4c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ec4a8 <__cxa_atexit@plt+0xe0050> │ │ │ │ + ldr r3, [pc, #84] @ ec4c0 <__cxa_atexit@plt+0xe0068> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ ec4c4 <__cxa_atexit@plt+0xe006c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ef7bc <__cxa_atexit@plt+0x1e3364> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #64] @ ec4c8 <__cxa_atexit@plt+0xe0070> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - strbeq sl, [r0, #-2424] @ 0xfffff688 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov lr, r9 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ec508 <__cxa_atexit@plt+0xe00b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec510 <__cxa_atexit@plt+0xe00b8> │ │ │ │ - ldr r0, [pc, #232] @ ec554 <__cxa_atexit@plt+0xe00fc> │ │ │ │ - ldr ip, [pc, #232] @ ec558 <__cxa_atexit@plt+0xe0100> │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r0, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r0, #4]! │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r3, [r0, #8] │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - bhi ec534 <__cxa_atexit@plt+0xe00dc> │ │ │ │ - add r6, r2, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec52c <__cxa_atexit@plt+0xe00d4> │ │ │ │ - ldr ip, [pc, #176] @ ec564 <__cxa_atexit@plt+0xe010c> │ │ │ │ - ldr r8, [pc, #176] @ ec568 <__cxa_atexit@plt+0xe0110> │ │ │ │ - ldr r9, [pc, #176] @ ec56c <__cxa_atexit@plt+0xe0114> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #16]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r1, r6, #7 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - ldr r0, [pc, #132] @ ec570 <__cxa_atexit@plt+0xe0118> │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #116] @ ec574 <__cxa_atexit@plt+0xe011c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r2 │ │ │ │ - b ec518 <__cxa_atexit@plt+0xe00c0> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ ec560 <__cxa_atexit@plt+0xe0108> │ │ │ │ + ldr r7, [pc, #28] @ ec4cc <__cxa_atexit@plt+0xe0074> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + strbeq sl, [r0, #-2348] @ 0xfffff6d4 │ │ │ │ + strbeq sl, [r0, #-2324] @ 0xfffff6ec │ │ │ │ + ldrbteq sp, [r4], #2548 @ 0x9f4 │ │ │ │ + ldrbteq sp, [r4], #2504 @ 0x9c8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ec574 <__cxa_atexit@plt+0xe011c> │ │ │ │ + ldr r3, [pc, #176] @ ec5a4 <__cxa_atexit@plt+0xe014c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ec564 <__cxa_atexit@plt+0xe010c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc ec584 <__cxa_atexit@plt+0xe012c> │ │ │ │ + ldr r7, [pc, #140] @ ec5b0 <__cxa_atexit@plt+0xe0158> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #136] @ ec5b4 <__cxa_atexit@plt+0xe015c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #120] @ ec5b8 <__cxa_atexit@plt+0xe0160> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r1, #24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ ec55c <__cxa_atexit@plt+0xe0104> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ ec5ac <__cxa_atexit@plt+0xe0154> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - ldrbteq ip, [r4], #1852 @ 0x73c │ │ │ │ - ldrbteq sp, [r4], #336 @ 0x150 │ │ │ │ - @ instruction: 0xffff5c04 │ │ │ │ - @ instruction: 0xffff56e4 │ │ │ │ - @ instruction: 0xffff59e8 │ │ │ │ - strbeq sl, [r0, #-2680] @ 0xfffff588 │ │ │ │ - strbeq sl, [r0, #-3292] @ 0xfffff324 │ │ │ │ - ldrbteq sp, [r4], #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ec59c <__cxa_atexit@plt+0xe0144> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ ec5b4 <__cxa_atexit@plt+0xe015c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [pc, #8] @ ec5b8 <__cxa_atexit@plt+0xe0160> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq sl, [r0, #-3624] @ 0xfffff1d8 │ │ │ │ - ldrbteq sp, [r4], #128 @ 0x80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #28] @ ec5a8 <__cxa_atexit@plt+0xe0150> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldrbteq sp, [r4], #2328 @ 0x918 │ │ │ │ + ldrbteq sp, [r4], #2352 @ 0x930 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + strbeq sl, [r0, #-2164] @ 0xfffff78c │ │ │ │ + strbeq sl, [r0, #-2140] @ 0xfffff7a4 │ │ │ │ + ldrbteq sp, [r4], #2272 @ 0x8e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r6, #12]! │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, r3, #28 │ │ │ │ - ldr r8, [r0, #4]! │ │ │ │ - ldmdb r6, {r9, sl} │ │ │ │ - cmp ip, r1 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r2, [r0] │ │ │ │ - str r8, [r6] │ │ │ │ - bcc ec6a0 <__cxa_atexit@plt+0xe0248> │ │ │ │ - stm sp, {r9, fp} │ │ │ │ - ldr r6, [pc, #220] @ ec6e4 <__cxa_atexit@plt+0xe028c> │ │ │ │ - ldr r7, [pc, #220] @ ec6e8 <__cxa_atexit@plt+0xe0290> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add lr, r6, #2 │ │ │ │ - mov r6, sl │ │ │ │ - mov sl, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str lr, [r0] │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - ldr r9, [pc, #192] @ ec6ec <__cxa_atexit@plt+0xe0294> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r8, [sl, #16] │ │ │ │ - str r6, [sl, #24] │ │ │ │ - add r6, sl, #56 @ 0x38 │ │ │ │ - sub r8, r1, #9 │ │ │ │ - cmp ip, r6 │ │ │ │ - str r7, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - bcc ec6c4 <__cxa_atexit@plt+0xe026c> │ │ │ │ - ldr r0, [pc, #156] @ ec6f8 <__cxa_atexit@plt+0xe02a0> │ │ │ │ - ldr r1, [pc, #156] @ ec6fc <__cxa_atexit@plt+0xe02a4> │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #52]! @ 0x34 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - ldr r0, [pc, #136] @ ec700 <__cxa_atexit@plt+0xe02a8> │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - sub sl, r6, #27 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - mov r8, r3 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldr r7, [pc, #76] @ ec6f4 <__cxa_atexit@plt+0xe029c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r6 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ec634 <__cxa_atexit@plt+0xe01dc> │ │ │ │ + ldr r7, [pc, #84] @ ec64c <__cxa_atexit@plt+0xe01f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ + ldr r2, [pc, #80] @ ec650 <__cxa_atexit@plt+0xe01f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #64] @ ec654 <__cxa_atexit@plt+0xe01fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ec6f0 <__cxa_atexit@plt+0xe0298> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ ec658 <__cxa_atexit@plt+0xe0200> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - ldm sp, {r9, fp} │ │ │ │ - bx r1 │ │ │ │ - ldrbteq ip, [r4], #516 @ 0x204 │ │ │ │ - @ instruction: 0xfffffae4 │ │ │ │ - strbeq sl, [r0, #-3584] @ 0xfffff200 │ │ │ │ - ldrbteq ip, [r4], #1976 @ 0x7b8 │ │ │ │ - ldrbteq ip, [r4], #3976 @ 0xf88 │ │ │ │ - @ instruction: 0xffff7f18 │ │ │ │ - ldrbteq fp, [r4], #3072 @ 0xc00 │ │ │ │ - strbeq sl, [r0, #-3416] @ 0xfffff2a8 │ │ │ │ - ldrbteq ip, [r4], #3944 @ 0xf68 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r9 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ec7dc <__cxa_atexit@plt+0xe0384> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + strbeq sl, [r0, #-1952] @ 0xfffff860 │ │ │ │ + strbeq sl, [r0, #-1928] @ 0xfffff878 │ │ │ │ + ldrbteq sp, [r4], #2152 @ 0x868 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, #12] @ ec680 <__cxa_atexit@plt+0xe0228> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq sp, [r4], #2076 @ 0x81c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ec70c <__cxa_atexit@plt+0xe02b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec7e4 <__cxa_atexit@plt+0xe038c> │ │ │ │ - ldr r0, [pc, #232] @ ec828 <__cxa_atexit@plt+0xe03d0> │ │ │ │ - ldr ip, [pc, #232] @ ec82c <__cxa_atexit@plt+0xe03d4> │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r0, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r0, #4]! │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r3, [r0, #8] │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - bhi ec808 <__cxa_atexit@plt+0xe03b0> │ │ │ │ - add r6, r2, #36 @ 0x24 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc ec800 <__cxa_atexit@plt+0xe03a8> │ │ │ │ - ldr ip, [pc, #176] @ ec838 <__cxa_atexit@plt+0xe03e0> │ │ │ │ - ldr r8, [pc, #176] @ ec83c <__cxa_atexit@plt+0xe03e4> │ │ │ │ - ldr r9, [pc, #176] @ ec840 <__cxa_atexit@plt+0xe03e8> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #16]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r1, r6, #7 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - ldr r0, [pc, #132] @ ec844 <__cxa_atexit@plt+0xe03ec> │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #116] @ ec848 <__cxa_atexit@plt+0xe03f0> │ │ │ │ + bcc ec714 <__cxa_atexit@plt+0xe02bc> │ │ │ │ + ldr lr, [pc, #112] @ ec728 <__cxa_atexit@plt+0xe02d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ ec72c <__cxa_atexit@plt+0xe02d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - mov r6, r2 │ │ │ │ - b ec7ec <__cxa_atexit@plt+0xe0394> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ ec834 <__cxa_atexit@plt+0xe03dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ ec730 <__cxa_atexit@plt+0xe02d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ ec734 <__cxa_atexit@plt+0xe02dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ ec738 <__cxa_atexit@plt+0xe02e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b ec71c <__cxa_atexit@plt+0xe02c4> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r1, #24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ ec830 <__cxa_atexit@plt+0xe03d8> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - ldrbteq ip, [r4], #1128 @ 0x468 │ │ │ │ - ldrbteq ip, [r4], #3708 @ 0xe7c │ │ │ │ - @ instruction: 0xffff5930 │ │ │ │ - @ instruction: 0xffff5410 │ │ │ │ - @ instruction: 0xffff5714 │ │ │ │ - strbeq sl, [r0, #-1956] @ 0xfffff85c │ │ │ │ - strbeq sl, [r0, #-2568] @ 0xfffff5f8 │ │ │ │ - ldrbteq ip, [r4], #3616 @ 0xe20 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ec894 <__cxa_atexit@plt+0xe043c> │ │ │ │ - ldr r3, [pc, #52] @ ec8a4 <__cxa_atexit@plt+0xe044c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + strbeq sl, [r0, #-1728] @ 0xfffff940 │ │ │ │ + strbeq sl, [r0, #-1732] @ 0xfffff93c │ │ │ │ + strbeq sl, [r0, #-1724] @ 0xfffff944 │ │ │ │ + strbeq sl, [r0, #-1708] @ 0xfffff954 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec7f4 <__cxa_atexit@plt+0xe039c> │ │ │ │ + ldr lr, [pc, #184] @ ec814 <__cxa_atexit@plt+0xe03bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #172] @ ec818 <__cxa_atexit@plt+0xe03c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ec88c <__cxa_atexit@plt+0xe0434> │ │ │ │ - b ec8b8 <__cxa_atexit@plt+0xe0460> │ │ │ │ + beq ec7e8 <__cxa_atexit@plt+0xe0390> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ec800 <__cxa_atexit@plt+0xe03a8> │ │ │ │ + ldr r3, [pc, #128] @ ec81c <__cxa_atexit@plt+0xe03c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #108] @ ec820 <__cxa_atexit@plt+0xe03c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #100] @ ec824 <__cxa_atexit@plt+0xe03cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ec8a8 <__cxa_atexit@plt+0xe0450> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq ip, [r4], #3572 @ 0xdf4 │ │ │ │ - ldrbteq ip, [r4], #3552 @ 0xde0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ec9a4 <__cxa_atexit@plt+0xe054c> │ │ │ │ - ldr r0, [pc, #328] @ eca14 <__cxa_atexit@plt+0xe05bc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - sub r9, r5, #24 │ │ │ │ - ldmib r5, {sl, lr} │ │ │ │ - str r3, [r1, #-8]! │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ec9b8 <__cxa_atexit@plt+0xe0560> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc ec9c0 <__cxa_atexit@plt+0xe0568> │ │ │ │ - ldr r1, [pc, #268] @ eca18 <__cxa_atexit@plt+0xe05c0> │ │ │ │ - ldr ip, [pc, #268] @ eca1c <__cxa_atexit@plt+0xe05c4> │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r1, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1, #4]! │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r3, [r1, #8] │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - bhi ec9f0 <__cxa_atexit@plt+0xe0598> │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc ec9e8 <__cxa_atexit@plt+0xe0590> │ │ │ │ - ldr ip, [pc, #220] @ eca2c <__cxa_atexit@plt+0xe05d4> │ │ │ │ - ldr r8, [pc, #220] @ eca30 <__cxa_atexit@plt+0xe05d8> │ │ │ │ - ldr r9, [pc, #220] @ eca34 <__cxa_atexit@plt+0xe05dc> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r0, r2, #7 │ │ │ │ - str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r6, [pc, #176] @ eca38 <__cxa_atexit@plt+0xe05e0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - ldr r6, [pc, #164] @ eca3c <__cxa_atexit@plt+0xe05e4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ - ldr r7, [pc, #124] @ eca28 <__cxa_atexit@plt+0xe05d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strbeq sl, [r0, #-1556] @ 0xfffff9ec │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + strbeq sl, [r0, #-2804] @ 0xfffff50c │ │ │ │ + strbeq sl, [r0, #-1500] @ 0xfffffa24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ec894 <__cxa_atexit@plt+0xe043c> │ │ │ │ + ldr r2, [pc, #84] @ ec8a0 <__cxa_atexit@plt+0xe0448> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #64] @ ec8a4 <__cxa_atexit@plt+0xe044c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #56] @ ec8a8 <__cxa_atexit@plt+0xe0450> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + strbeq sl, [r0, #-2628] @ 0xfffff5bc │ │ │ │ + strbeq sl, [r0, #-1324] @ 0xfffffad4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ec910 <__cxa_atexit@plt+0xe04b8> │ │ │ │ + ldr r3, [pc, #84] @ ec928 <__cxa_atexit@plt+0xe04d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ ec92c <__cxa_atexit@plt+0xe04d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #64] @ ec930 <__cxa_atexit@plt+0xe04d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b ec9c8 <__cxa_atexit@plt+0xe0570> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #84] @ eca24 <__cxa_atexit@plt+0xe05cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ + ldr r7, [pc, #28] @ ec934 <__cxa_atexit@plt+0xe04dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, lr │ │ │ │ - bx r0 │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #40] @ eca20 <__cxa_atexit@plt+0xe05c8> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r9, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + strbeq sl, [r0, #-1220] @ 0xfffffb3c │ │ │ │ + strbeq sl, [r0, #-1196] @ 0xfffffb54 │ │ │ │ + ldrbteq sp, [r4], #1436 @ 0x59c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ec9d8 <__cxa_atexit@plt+0xe0580> │ │ │ │ + ldr r3, [pc, #176] @ eca08 <__cxa_atexit@plt+0xe05b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ec9c8 <__cxa_atexit@plt+0xe0570> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc ec9e8 <__cxa_atexit@plt+0xe0590> │ │ │ │ + ldr r7, [pc, #140] @ eca14 <__cxa_atexit@plt+0xe05bc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #136] @ eca18 <__cxa_atexit@plt+0xe05c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #120] @ eca1c <__cxa_atexit@plt+0xe05c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, lr │ │ │ │ - mov sl, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - ldrbteq ip, [r4], #640 @ 0x280 │ │ │ │ - ldrbteq ip, [r4], #3232 @ 0xca0 │ │ │ │ - strbeq sl, [r0, #-1036] @ 0xfffffbf4 │ │ │ │ - @ instruction: 0xffff5768 │ │ │ │ - @ instruction: 0xffff5248 │ │ │ │ - @ instruction: 0xffff554c │ │ │ │ - strbeq sl, [r0, #-1504] @ 0xfffffa20 │ │ │ │ - strbeq sl, [r0, #-2116] @ 0xfffff7bc │ │ │ │ - ldrbteq ip, [r4], #3148 @ 0xc4c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - ldr r1, [pc, #92] @ ecabc <__cxa_atexit@plt+0xe0664> │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r7, [r3] │ │ │ │ - bhi ecaa8 <__cxa_atexit@plt+0xe0650> │ │ │ │ - ldr r3, [pc, #56] @ ecac0 <__cxa_atexit@plt+0xe0668> │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ecaa0 <__cxa_atexit@plt+0xe0648> │ │ │ │ - b ec8b8 <__cxa_atexit@plt+0xe0460> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ecac4 <__cxa_atexit@plt+0xe066c> │ │ │ │ + ldr r7, [pc, #48] @ eca10 <__cxa_atexit@plt+0xe05b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ eca0c <__cxa_atexit@plt+0xe05b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - ldrbteq ip, [r4], #3036 @ 0xbdc │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrbteq sp, [r4], #1220 @ 0x4c4 │ │ │ │ + ldrbteq sp, [r4], #1240 @ 0x4d8 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + strbeq sl, [r0, #-1040] @ 0xfffffbf0 │ │ │ │ + strbeq sl, [r0, #-1016] @ 0xfffffc08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ecb08 <__cxa_atexit@plt+0xe06b0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ ecb14 <__cxa_atexit@plt+0xe06bc> │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc eca94 <__cxa_atexit@plt+0xe063c> │ │ │ │ + ldr r7, [pc, #84] @ ecaac <__cxa_atexit@plt+0xe0654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ ecab0 <__cxa_atexit@plt+0xe0658> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #64] @ ecab4 <__cxa_atexit@plt+0xe065c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq sl, [r0, #-700] @ 0xfffffd44 │ │ │ │ - ldrbteq ip, [r4], #2928 @ 0xb70 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ecb60 <__cxa_atexit@plt+0xe0708> │ │ │ │ - ldr r3, [pc, #52] @ ecb70 <__cxa_atexit@plt+0xe0718> │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ecb58 <__cxa_atexit@plt+0xe0700> │ │ │ │ - b ec8b8 <__cxa_atexit@plt+0xe0460> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ecb74 <__cxa_atexit@plt+0xe071c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ ecab8 <__cxa_atexit@plt+0xe0660> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - ldrbteq ip, [r4], #2856 @ 0xb28 │ │ │ │ - ldrbteq ip, [r4], #2840 @ 0xb18 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + strbeq sl, [r0, #-832] @ 0xfffffcc0 │ │ │ │ + strbeq sl, [r0, #-808] @ 0xfffffcd8 │ │ │ │ + ldrbteq sp, [r4], #1048 @ 0x418 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ecb24 <__cxa_atexit@plt+0xe06cc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ ecb40 <__cxa_atexit@plt+0xe06e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ecbc0 <__cxa_atexit@plt+0xe0768> │ │ │ │ - ldr r3, [pc, #52] @ ecbd0 <__cxa_atexit@plt+0xe0778> │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + bhi ecb2c <__cxa_atexit@plt+0xe06d4> │ │ │ │ + ldr r3, [pc, #76] @ ecb44 <__cxa_atexit@plt+0xe06ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ecbb8 <__cxa_atexit@plt+0xe0760> │ │ │ │ - b ec8b8 <__cxa_atexit@plt+0xe0460> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ecb14 <__cxa_atexit@plt+0xe06bc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b ecbec <__cxa_atexit@plt+0xe0794> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ecbd4 <__cxa_atexit@plt+0xe077c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - ldrbteq ip, [r4], #2760 @ 0xac8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ecc20 <__cxa_atexit@plt+0xe07c8> │ │ │ │ - ldr r2, [pc, #64] @ ecc3c <__cxa_atexit@plt+0xe07e4> │ │ │ │ - ldr r1, [pc, #64] @ ecc40 <__cxa_atexit@plt+0xe07e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r9, sl} │ │ │ │ - ldr r8, [pc, #44] @ ecc44 <__cxa_atexit@plt+0xe07ec> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r3, [pc, #32] @ ecc48 <__cxa_atexit@plt+0xe07f0> │ │ │ │ - ldr r7, [pc, #32] @ ecc4c <__cxa_atexit@plt+0xe07f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ ecb48 <__cxa_atexit@plt+0xe06f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff7e44 │ │ │ │ - ldrbteq fp, [r4], #3020 @ 0xbcc │ │ │ │ - strbeq sl, [r0, #-1980] @ 0xfffff844 │ │ │ │ - ldrbteq fp, [r4], #2976 @ 0xba0 │ │ │ │ - ldrbteq ip, [r4], #652 @ 0x28c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi eccdc <__cxa_atexit@plt+0xe0884> │ │ │ │ - ldr r6, [pc, #164] @ ecd1c <__cxa_atexit@plt+0xe08c4> │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r3, {r6, r8} │ │ │ │ - bhi eccf4 <__cxa_atexit@plt+0xe089c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc eccfc <__cxa_atexit@plt+0xe08a4> │ │ │ │ - ldr r5, [pc, #140] @ ecd2c <__cxa_atexit@plt+0xe08d4> │ │ │ │ - ldr r0, [pc, #140] @ ecd30 <__cxa_atexit@plt+0xe08d8> │ │ │ │ - ldr lr, [pc, #140] @ ecd34 <__cxa_atexit@plt+0xe08dc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - sub r3, r3, #20 │ │ │ │ - stm r3, {r0, r5, r9} │ │ │ │ - str r5, [r1, #8] │ │ │ │ - str r9, [r1, #12] │ │ │ │ - ldr r5, [pc, #108] @ ecd38 <__cxa_atexit@plt+0xe08e0> │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #68] @ ecd28 <__cxa_atexit@plt+0xe08d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b ecd04 <__cxa_atexit@plt+0xe08ac> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ ecd20 <__cxa_atexit@plt+0xe08c8> │ │ │ │ - ldr r8, [pc, #20] @ ecd24 <__cxa_atexit@plt+0xe08cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrbteq ip, [r4], #1092 @ 0x444 │ │ │ │ - ldrbteq fp, [r4], #1520 @ 0x5f0 │ │ │ │ - ldrbteq ip, [r4], #2512 @ 0x9d0 │ │ │ │ - ldrbteq fp, [r4], #1632 @ 0x660 │ │ │ │ - @ instruction: 0xffff9ae8 │ │ │ │ - @ instruction: 0xffff9a0c │ │ │ │ - strbeq sl, [r0, #-360] @ 0xfffffe98 │ │ │ │ - ldrbteq ip, [r4], #2408 @ 0x968 │ │ │ │ + strbeq sl, [r0, #-672] @ 0xfffffd60 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldrbteq sp, [r4], #904 @ 0x388 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ecd60 <__cxa_atexit@plt+0xe0908> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ecda4 <__cxa_atexit@plt+0xe094c> │ │ │ │ - ldr r2, [pc, #80] @ ecdcc <__cxa_atexit@plt+0xe0974> │ │ │ │ - ldr r1, [pc, #80] @ ecdd0 <__cxa_atexit@plt+0xe0978> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ + bhi ecb7c <__cxa_atexit@plt+0xe0724> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ecb84 <__cxa_atexit@plt+0xe072c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - ldr r8, [pc, #56] @ ecdd4 <__cxa_atexit@plt+0xe097c> │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r3, [pc, #24] @ ecdc4 <__cxa_atexit@plt+0xe096c> │ │ │ │ - ldr r7, [pc, #24] @ ecdc8 <__cxa_atexit@plt+0xe0970> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #2 │ │ │ │ + b 400a4c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbteq fp, [r4], #2588 @ 0xa1c │ │ │ │ - ldrbteq ip, [r4], #264 @ 0x108 │ │ │ │ - @ instruction: 0xffff7cc0 │ │ │ │ - ldrbteq fp, [r4], #2632 @ 0xa48 │ │ │ │ - strbeq sl, [r0, #-1592] @ 0xfffff9c8 │ │ │ │ - ldrbteq ip, [r4], #2264 @ 0x8d8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + strbeq sl, [r0, #-532] @ 0xfffffdec │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ece68 <__cxa_atexit@plt+0xe0a10> │ │ │ │ - ldr r6, [pc, #164] @ ecea8 <__cxa_atexit@plt+0xe0a50> │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r3, {r6, r8} │ │ │ │ - bhi ece80 <__cxa_atexit@plt+0xe0a28> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ece88 <__cxa_atexit@plt+0xe0a30> │ │ │ │ - ldr r5, [pc, #140] @ eceb8 <__cxa_atexit@plt+0xe0a60> │ │ │ │ - ldr r0, [pc, #140] @ ecebc <__cxa_atexit@plt+0xe0a64> │ │ │ │ - ldr lr, [pc, #140] @ ecec0 <__cxa_atexit@plt+0xe0a68> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - sub r3, r3, #20 │ │ │ │ - stm r3, {r0, r5, r9} │ │ │ │ - str r5, [r1, #8] │ │ │ │ - str r9, [r1, #12] │ │ │ │ - ldr r5, [pc, #108] @ ecec4 <__cxa_atexit@plt+0xe0a6c> │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #68] @ eceb4 <__cxa_atexit@plt+0xe0a5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ecbcc <__cxa_atexit@plt+0xe0774> │ │ │ │ + ldr r7, [pc, #52] @ ecbdc <__cxa_atexit@plt+0xe0784> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ecbc0 <__cxa_atexit@plt+0xe0768> │ │ │ │ + mov r7, r9 │ │ │ │ + b ecbec <__cxa_atexit@plt+0xe0794> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b ece90 <__cxa_atexit@plt+0xe0a38> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ eceac <__cxa_atexit@plt+0xe0a54> │ │ │ │ - ldr r8, [pc, #20] @ eceb0 <__cxa_atexit@plt+0xe0a58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ ecbe0 <__cxa_atexit@plt+0xe0788> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - ldrbteq ip, [r4], #696 @ 0x2b8 │ │ │ │ - ldrbteq fp, [r4], #1124 @ 0x464 │ │ │ │ - ldrbteq ip, [r4], #2116 @ 0x844 │ │ │ │ - ldrbteq fp, [r4], #1236 @ 0x4d4 │ │ │ │ - @ instruction: 0xffff995c │ │ │ │ - @ instruction: 0xffff9880 │ │ │ │ - strbeq r9, [r0, #-4060] @ 0xfffff024 │ │ │ │ - ldrbteq ip, [r4], #2024 @ 0x7e8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ecf5c <__cxa_atexit@plt+0xe0b04> │ │ │ │ - ldr r6, [pc, #172] @ ecfa0 <__cxa_atexit@plt+0xe0b48> │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r3, {r6, r8} │ │ │ │ - bhi ecf74 <__cxa_atexit@plt+0xe0b1c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ecf7c <__cxa_atexit@plt+0xe0b24> │ │ │ │ - ldr r5, [pc, #148] @ ecfb0 <__cxa_atexit@plt+0xe0b58> │ │ │ │ - ldr r0, [pc, #148] @ ecfb4 <__cxa_atexit@plt+0xe0b5c> │ │ │ │ - ldr lr, [pc, #148] @ ecfb8 <__cxa_atexit@plt+0xe0b60> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq sp, [r4], #744 @ 0x2e8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #280] @ ecd14 <__cxa_atexit@plt+0xe08bc> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str r5, [r3, #-16] │ │ │ │ - str r5, [r3, #-12] │ │ │ │ - str r5, [r1, #8] │ │ │ │ - str r5, [r1, #12] │ │ │ │ - ldr r5, [pc, #112] @ ecfbc <__cxa_atexit@plt+0xe0b64> │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #72] @ ecfac <__cxa_atexit@plt+0xe0b54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b ecf84 <__cxa_atexit@plt+0xe0b2c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ ecfa4 <__cxa_atexit@plt+0xe0b4c> │ │ │ │ - ldr r8, [pc, #24] @ ecfa8 <__cxa_atexit@plt+0xe0b50> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #276] @ ecd18 <__cxa_atexit@plt+0xe08c0> │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r9, r8 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r6, r9, r1 │ │ │ │ + beq ecc80 <__cxa_atexit@plt+0xe0828> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ecc70 <__cxa_atexit@plt+0xe0818> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc eccf4 <__cxa_atexit@plt+0xe089c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + add r1, r1, #16 │ │ │ │ + tst r2, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + bne ecc04 <__cxa_atexit@plt+0xe07ac> │ │ │ │ + add r6, r9, r1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrbteq ip, [r4], #452 @ 0x1c4 │ │ │ │ - ldrbteq fp, [r4], #880 @ 0x370 │ │ │ │ - ldrbteq ip, [r4], #1900 @ 0x76c │ │ │ │ - ldrbteq fp, [r4], #996 @ 0x3e4 │ │ │ │ - @ instruction: 0xffff986c │ │ │ │ - @ instruction: 0xffff9790 │ │ │ │ - strbeq r9, [r0, #-3816] @ 0xfffff118 │ │ │ │ - ldrbteq ip, [r4], #1764 @ 0x6e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ecfe4 <__cxa_atexit@plt+0xe0b8c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r0, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed028 <__cxa_atexit@plt+0xe0bd0> │ │ │ │ - ldr r2, [pc, #80] @ ed050 <__cxa_atexit@plt+0xe0bf8> │ │ │ │ - ldr r1, [pc, #80] @ ed054 <__cxa_atexit@plt+0xe0bfc> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - ldr r8, [pc, #56] @ ed058 <__cxa_atexit@plt+0xe0c00> │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ecd04 <__cxa_atexit@plt+0xe08ac> │ │ │ │ + ldr lr, [pc, #132] @ ecd1c <__cxa_atexit@plt+0xe08c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r0, [r3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + add r0, r6, #21 │ │ │ │ + ldr lr, [pc, #104] @ ecd20 <__cxa_atexit@plt+0xe08c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r6, #13 │ │ │ │ + ldr r8, [pc, #96] @ ecd24 <__cxa_atexit@plt+0xe08cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r3, [pc, #24] @ ed048 <__cxa_atexit@plt+0xe0bf0> │ │ │ │ - ldr r7, [pc, #24] @ ed04c <__cxa_atexit@plt+0xe0bf4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq fp, [r4], #1944 @ 0x798 │ │ │ │ - ldrbteq fp, [r4], #3716 @ 0xe84 │ │ │ │ - @ instruction: 0xffff7a3c │ │ │ │ - ldrbteq fp, [r4], #1988 @ 0x7c4 │ │ │ │ - strbeq sl, [r0, #-948] @ 0xfffffc4c │ │ │ │ - ldrbteq ip, [r4], #1648 @ 0x670 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r9, [pc, #92] @ ecd28 <__cxa_atexit@plt+0xe08d0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add r2, r6, #24 │ │ │ │ + stm r2, {r1, r6, lr} │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + add r7, r6, #34 @ 0x22 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + strbeq sl, [r0, #-228] @ 0xffffff1c │ │ │ │ + strbeq sl, [r0, #-256] @ 0xffffff00 │ │ │ │ + strbeq sl, [r0, #-428] @ 0xfffffe54 │ │ │ │ + ldrbteq fp, [r4], #1256 @ 0x4e8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r1, r6 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi ed0f0 <__cxa_atexit@plt+0xe0c98> │ │ │ │ - ldr r6, [pc, #172] @ ed134 <__cxa_atexit@plt+0xe0cdc> │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r3, {r6, r8} │ │ │ │ - bhi ed108 <__cxa_atexit@plt+0xe0cb0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ed110 <__cxa_atexit@plt+0xe0cb8> │ │ │ │ - ldr r5, [pc, #148] @ ed144 <__cxa_atexit@plt+0xe0cec> │ │ │ │ - ldr r0, [pc, #148] @ ed148 <__cxa_atexit@plt+0xe0cf0> │ │ │ │ - ldr lr, [pc, #148] @ ed14c <__cxa_atexit@plt+0xe0cf4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str r5, [r3, #-16] │ │ │ │ - str r5, [r3, #-12] │ │ │ │ - str r5, [r1, #8] │ │ │ │ - str r5, [r1, #12] │ │ │ │ - ldr r5, [pc, #112] @ ed150 <__cxa_atexit@plt+0xe0cf8> │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #72] @ ed140 <__cxa_atexit@plt+0xe0ce8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi ecd5c <__cxa_atexit@plt+0xe0904> │ │ │ │ + ldr r3, [pc, #24] @ ecd68 <__cxa_atexit@plt+0xe0910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a4c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b ed118 <__cxa_atexit@plt+0xe0cc0> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ ed138 <__cxa_atexit@plt+0xe0ce0> │ │ │ │ - ldr r8, [pc, #24] @ ed13c <__cxa_atexit@plt+0xe0ce4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - ldrbteq ip, [r4], #48 @ 0x30 │ │ │ │ - ldrbteq fp, [r4], #476 @ 0x1dc │ │ │ │ - ldrbteq ip, [r4], #1496 @ 0x5d8 │ │ │ │ - ldrbteq fp, [r4], #592 @ 0x250 │ │ │ │ - @ instruction: 0xffff96d8 │ │ │ │ - @ instruction: 0xffff95fc │ │ │ │ - strbeq r9, [r0, #-3412] @ 0xfffff2ac │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed19c <__cxa_atexit@plt+0xe0d44> │ │ │ │ - ldr r2, [pc, #64] @ ed1b8 <__cxa_atexit@plt+0xe0d60> │ │ │ │ - ldr r1, [pc, #64] @ ed1bc <__cxa_atexit@plt+0xe0d64> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrbteq fp, [r4], #1192 @ 0x4a8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ ecda4 <__cxa_atexit@plt+0xe094c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ ecda8 <__cxa_atexit@plt+0xe0950> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r9, sl} │ │ │ │ - ldr r8, [pc, #44] @ ed1c0 <__cxa_atexit@plt+0xe0d68> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r3, [pc, #32] @ ed1c4 <__cxa_atexit@plt+0xe0d6c> │ │ │ │ - ldr r7, [pc, #32] @ ed1c8 <__cxa_atexit@plt+0xe0d70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ ecdac <__cxa_atexit@plt+0xe0954> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrbteq sp, [r4], #304 @ 0x130 │ │ │ │ + strbeq sl, [r0, #-20] @ 0xffffffec │ │ │ │ + ldrbteq fp, [r4], #1124 @ 0x464 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ ecdd0 <__cxa_atexit@plt+0xe0978> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq fp, [r4], #1112 @ 0x458 │ │ │ │ + ldrbteq fp, [r4], #1088 @ 0x440 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ece14 <__cxa_atexit@plt+0xe09bc> │ │ │ │ + ldr r3, [pc, #40] @ ece24 <__cxa_atexit@plt+0xe09cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff78c8 │ │ │ │ - ldrbteq fp, [r4], #1552 @ 0x610 │ │ │ │ - strbeq sl, [r0, #-576] @ 0xfffffdc0 │ │ │ │ - ldrbteq fp, [r4], #1508 @ 0x5e4 │ │ │ │ - ldrbteq fp, [r4], #3344 @ 0xd10 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ed250 <__cxa_atexit@plt+0xe0df8> │ │ │ │ - ldr r6, [pc, #156] @ ed290 <__cxa_atexit@plt+0xe0e38> │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r3, {r6, r8} │ │ │ │ - bhi ed268 <__cxa_atexit@plt+0xe0e10> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ed270 <__cxa_atexit@plt+0xe0e18> │ │ │ │ - ldr r5, [pc, #128] @ ed29c <__cxa_atexit@plt+0xe0e44> │ │ │ │ - ldr r0, [pc, #128] @ ed2a0 <__cxa_atexit@plt+0xe0e48> │ │ │ │ - sub lr, r3, #20 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - stm lr, {r5, r9, sl} │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str sl, [r1, #12] │ │ │ │ - ldr r5, [pc, #100] @ ed2a4 <__cxa_atexit@plt+0xe0e4c> │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #64] @ ed298 <__cxa_atexit@plt+0xe0e40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b ed278 <__cxa_atexit@plt+0xe0e20> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ ed294 <__cxa_atexit@plt+0xe0e3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, sl │ │ │ │ + ldr r8, [pc, #36] @ ece28 <__cxa_atexit@plt+0xe09d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldrbteq fp, [r4], #3792 @ 0xed0 │ │ │ │ - ldrbteq ip, [r4], #1176 @ 0x498 │ │ │ │ - @ instruction: 0xffff9570 │ │ │ │ - @ instruction: 0xffff9494 │ │ │ │ - strbeq r9, [r0, #-3060] @ 0xfffff40c │ │ │ │ - ldrbteq ip, [r4], #1080 @ 0x438 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + ldrteq r3, [sp], #3961 @ 0xf79 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ed2cc <__cxa_atexit@plt+0xe0e74> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ed310 <__cxa_atexit@plt+0xe0eb8> │ │ │ │ - ldr r2, [pc, #80] @ ed338 <__cxa_atexit@plt+0xe0ee0> │ │ │ │ - ldr r1, [pc, #80] @ ed33c <__cxa_atexit@plt+0xe0ee4> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - ldr r8, [pc, #56] @ ed340 <__cxa_atexit@plt+0xe0ee8> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r3, [pc, #24] @ ed330 <__cxa_atexit@plt+0xe0ed8> │ │ │ │ - ldr r7, [pc, #24] @ ed334 <__cxa_atexit@plt+0xe0edc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi ecea0 <__cxa_atexit@plt+0xe0a48> │ │ │ │ + ldr r2, [pc, #128] @ ecec8 <__cxa_atexit@plt+0xe0a70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ecea8 <__cxa_atexit@plt+0xe0a50> │ │ │ │ + ldr r3, [pc, #104] @ ececc <__cxa_atexit@plt+0xe0a74> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #2 │ │ │ │ + ldr r2, [pc, #100] @ eced0 <__cxa_atexit@plt+0xe0a78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ece90 <__cxa_atexit@plt+0xe0a38> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b ecbec <__cxa_atexit@plt+0xe0794> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldrbteq fp, [r4], #1136 @ 0x470 │ │ │ │ - ldrbteq fp, [r4], #2972 @ 0xb9c │ │ │ │ - @ instruction: 0xffff7754 │ │ │ │ - ldrbteq fp, [r4], #1180 @ 0x49c │ │ │ │ - strbeq sl, [r0, #-204] @ 0xffffff34 │ │ │ │ - ldrbteq ip, [r4], #936 @ 0x3a8 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ed3cc <__cxa_atexit@plt+0xe0f74> │ │ │ │ - ldr r6, [pc, #156] @ ed40c <__cxa_atexit@plt+0xe0fb4> │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r3, {r6, r8} │ │ │ │ - bhi ed3e4 <__cxa_atexit@plt+0xe0f8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ed3ec <__cxa_atexit@plt+0xe0f94> │ │ │ │ - ldr r5, [pc, #128] @ ed418 <__cxa_atexit@plt+0xe0fc0> │ │ │ │ - ldr r0, [pc, #128] @ ed41c <__cxa_atexit@plt+0xe0fc4> │ │ │ │ - sub lr, r3, #20 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - stm lr, {r5, r9, sl} │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str sl, [r1, #12] │ │ │ │ - ldr r5, [pc, #100] @ ed420 <__cxa_atexit@plt+0xe0fc8> │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #64] @ ed414 <__cxa_atexit@plt+0xe0fbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b ed3f4 <__cxa_atexit@plt+0xe0f9c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ ed410 <__cxa_atexit@plt+0xe0fb8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r7, [pc, #36] @ eced4 <__cxa_atexit@plt+0xe0a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - ldrbteq fp, [r4], #3412 @ 0xd54 │ │ │ │ - ldrbteq ip, [r4], #796 @ 0x31c │ │ │ │ - @ instruction: 0xffff93f4 │ │ │ │ - @ instruction: 0xffff9318 │ │ │ │ - strbeq r9, [r0, #-2680] @ 0xfffff588 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed480 <__cxa_atexit@plt+0xe1028> │ │ │ │ - ldr r2, [pc, #96] @ ed4a8 <__cxa_atexit@plt+0xe1050> │ │ │ │ - ldr r1, [pc, #96] @ ed4ac <__cxa_atexit@plt+0xe1054> │ │ │ │ - ldr r0, [pc, #96] @ ed4b0 <__cxa_atexit@plt+0xe1058> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, r1, #3 │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ ed4b4 <__cxa_atexit@plt+0xe105c> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r3, [pc, #48] @ ed4b8 <__cxa_atexit@plt+0xe1060> │ │ │ │ - ldr r2, [pc, #48] @ ed4bc <__cxa_atexit@plt+0xe1064> │ │ │ │ - ldr r7, [pc, #48] @ ed4c0 <__cxa_atexit@plt+0xe1068> │ │ │ │ + ldr r5, [pc, #32] @ eced8 <__cxa_atexit@plt+0xe0a80> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add sl, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff75f4 │ │ │ │ - ldrbteq ip, [r4], #700 @ 0x2bc │ │ │ │ - ldrbteq fp, [r4], #760 @ 0x2f8 │ │ │ │ - strbeq r9, [r0, #-3932] @ 0xfffff0a4 │ │ │ │ - ldrbteq fp, [r4], #700 @ 0x2bc │ │ │ │ - ldrbteq ip, [r4], #632 @ 0x278 │ │ │ │ - ldrbteq fp, [r4], #2596 @ 0xa24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + strbeq r9, [r0, #-3896] @ 0xfffff0c8 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + strbeq r9, [r0, #-3900] @ 0xfffff0c4 │ │ │ │ + ldrbteq sp, [r4], #12 │ │ │ │ + strbeq r9, [r0, #-3824] @ 0xfffff110 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ed4f4 <__cxa_atexit@plt+0xe109c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ ed4fc <__cxa_atexit@plt+0xe10a4> │ │ │ │ + bhi ecf50 <__cxa_atexit@plt+0xe0af8> │ │ │ │ + ldr r2, [pc, #128] @ ecf78 <__cxa_atexit@plt+0xe0b20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq r9, [r0, #-2216] @ 0xfffff758 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed598 <__cxa_atexit@plt+0xe1140> │ │ │ │ - ldr lr, [pc, #152] @ ed5b8 <__cxa_atexit@plt+0xe1160> │ │ │ │ - ldr r8, [pc, #152] @ ed5bc <__cxa_atexit@plt+0xe1164> │ │ │ │ - add r7, r2, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - beq ed580 <__cxa_atexit@plt+0xe1128> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ed58c <__cxa_atexit@plt+0xe1134> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp lr, r2 │ │ │ │ - bcc ed5a4 <__cxa_atexit@plt+0xe114c> │ │ │ │ - ldr r7, [pc, #88] @ ed5c0 <__cxa_atexit@plt+0xe1168> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r9, [r0, #-2148] @ 0xfffff79c │ │ │ │ - strbeq r9, [r0, #-2116] @ 0xfffff7bc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ed614 <__cxa_atexit@plt+0xe11bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc ed624 <__cxa_atexit@plt+0xe11cc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #60] @ ed634 <__cxa_atexit@plt+0xe11dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r9, [r0, #-1972] @ 0xfffff84c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ed6d8 <__cxa_atexit@plt+0xe1280> │ │ │ │ - ldr r3, [pc, #144] @ ed6e8 <__cxa_atexit@plt+0xe1290> │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - ands r3, r9, #3 │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq ed6ac <__cxa_atexit@plt+0xe1254> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ed6bc <__cxa_atexit@plt+0xe1264> │ │ │ │ - ldr r3, [pc, #112] @ ed6ec <__cxa_atexit@plt+0xe1294> │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq ed6d0 <__cxa_atexit@plt+0xe1278> │ │ │ │ - ldr r3, [pc, #80] @ ed6f0 <__cxa_atexit@plt+0xe1298> │ │ │ │ - mov r8, r7 │ │ │ │ + bhi ecf58 <__cxa_atexit@plt+0xe0b00> │ │ │ │ + ldr r3, [pc, #104] @ ecf7c <__cxa_atexit@plt+0xe0b24> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ + ldr r2, [pc, #100] @ ecf80 <__cxa_atexit@plt+0xe0b28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ecf40 <__cxa_atexit@plt+0xe0ae8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b ecbec <__cxa_atexit@plt+0xe0794> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ ed6f8 <__cxa_atexit@plt+0xe12a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ed6f4 <__cxa_atexit@plt+0xe129c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ ecf84 <__cxa_atexit@plt+0xe0b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ ecf88 <__cxa_atexit@plt+0xe0b30> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrbteq ip, [r4], #76 @ 0x4c │ │ │ │ - strbeq r9, [r0, #-1780] @ 0xfffff90c │ │ │ │ - ldrbteq ip, [r4], #44 @ 0x2c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ed750 <__cxa_atexit@plt+0xe12f8> │ │ │ │ + strbeq r9, [r0, #-3720] @ 0xfffff178 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + strbeq r9, [r0, #-3724] @ 0xfffff174 │ │ │ │ + ldrbteq ip, [r4], #3932 @ 0xf5c │ │ │ │ + strbeq r9, [r0, #-3648] @ 0xfffff1c0 │ │ │ │ + ldrbteq ip, [r4], #3900 @ 0xf3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #68] @ ed76c <__cxa_atexit@plt+0xe1314> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ecfd4 <__cxa_atexit@plt+0xe0b7c> │ │ │ │ + ldr r1, [pc, #48] @ ecfe4 <__cxa_atexit@plt+0xe0b8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq ed764 <__cxa_atexit@plt+0xe130c> │ │ │ │ - ldr r3, [pc, #44] @ ed770 <__cxa_atexit@plt+0xe1318> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ - ldr r7, [pc, #28] @ ed774 <__cxa_atexit@plt+0xe131c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + beq ecfcc <__cxa_atexit@plt+0xe0b74> │ │ │ │ + b ecff4 <__cxa_atexit@plt+0xe0b9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strbeq r9, [r0, #-1632] @ 0xfffff9a0 │ │ │ │ - ldrbteq fp, [r4], #4016 @ 0xfb0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ ed798 <__cxa_atexit@plt+0xe1340> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq fp, [r4], #3980 @ 0xf8c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ ed7cc <__cxa_atexit@plt+0xe1374> │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq ed7c4 <__cxa_atexit@plt+0xe136c> │ │ │ │ - b ed7dc <__cxa_atexit@plt+0xe1384> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq fp, [r4], #3928 @ 0xf58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq ip, [r4], #3808 @ 0xee0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ed804 <__cxa_atexit@plt+0xe13ac> │ │ │ │ - ldr r3, [pc, #172] @ ed89c <__cxa_atexit@plt+0xe1444> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [pc, #168] @ ed8a0 <__cxa_atexit@plt+0xe1448> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 400518 <__cxa_atexit@plt+0x3f40c0> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r2, [pc, #128] @ ed890 <__cxa_atexit@plt+0xe1438> │ │ │ │ - ldr r3, [r7, #8]! │ │ │ │ + cmp r3, #1 │ │ │ │ + bne ed080 <__cxa_atexit@plt+0xe0c28> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ed144 <__cxa_atexit@plt+0xe0cec> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r0, [r9, #15] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + add r8, r1, #4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi ed0c8 <__cxa_atexit@plt+0xe0c70> │ │ │ │ + ldr r1, [pc, #368] @ ed1ac <__cxa_atexit@plt+0xe0d54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #364] @ ed1b0 <__cxa_atexit@plt+0xe0d58> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6] │ │ │ │ + str r1, [r8] │ │ │ │ + str r0, [r5] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ed170 <__cxa_atexit@plt+0xe0d18> │ │ │ │ + ldr r2, [pc, #340] @ ed1b4 <__cxa_atexit@plt+0xe0d5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - str r3, [r7, #8] │ │ │ │ - beq ed864 <__cxa_atexit@plt+0xe140c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ed874 <__cxa_atexit@plt+0xe141c> │ │ │ │ - ldr r2, [pc, #96] @ ed894 <__cxa_atexit@plt+0xe143c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq ed124 <__cxa_atexit@plt+0xe0ccc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b ecbec <__cxa_atexit@plt+0xe0794> │ │ │ │ + ldr r2, [pc, #272] @ ed198 <__cxa_atexit@plt+0xe0d40> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq ed888 <__cxa_atexit@plt+0xe1430> │ │ │ │ - ldr r3, [pc, #64] @ ed898 <__cxa_atexit@plt+0xe1440> │ │ │ │ - mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7], #-12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ed154 <__cxa_atexit@plt+0xe0cfc> │ │ │ │ + ldr r2, [pc, #252] @ ed19c <__cxa_atexit@plt+0xe0d44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #248] @ ed1a0 <__cxa_atexit@plt+0xe0d48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + cmp r3, #0 │ │ │ │ + beq ed114 <__cxa_atexit@plt+0xe0cbc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b ecbec <__cxa_atexit@plt+0xe0794> │ │ │ │ + ldr r1, [pc, #236] @ ed1bc <__cxa_atexit@plt+0xe0d64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #232] @ ed1c0 <__cxa_atexit@plt+0xe0d68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r6] │ │ │ │ + str r1, [r8] │ │ │ │ + str r0, [r5] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ed184 <__cxa_atexit@plt+0xe0d2c> │ │ │ │ + ldr r3, [pc, #208] @ ed1c4 <__cxa_atexit@plt+0xe0d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq ed134 <__cxa_atexit@plt+0xe0cdc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b ecbec <__cxa_atexit@plt+0xe0794> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ed8a4 <__cxa_atexit@plt+0xe144c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq sl, [r4], #3016 @ 0xbc8 │ │ │ │ - strbeq r9, [r0, #-1340] @ 0xfffffac4 │ │ │ │ - ldrbteq fp, [r4], #3712 @ 0xe80 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne ed910 <__cxa_atexit@plt+0xe14b8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ed9ac <__cxa_atexit@plt+0xe1554> │ │ │ │ - ldr r3, [pc, #236] @ ed9c8 <__cxa_atexit@plt+0xe1570> │ │ │ │ - ldr r2, [pc, #236] @ ed9cc <__cxa_atexit@plt+0xe1574> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - ldr r3, [pc, #200] @ ed9d0 <__cxa_atexit@plt+0xe1578> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r7, [pc, #72] @ ed1a4 <__cxa_atexit@plt+0xe0d4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #68] @ ed1a8 <__cxa_atexit@plt+0xe0d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r6, [pc, #156] @ ed9b8 <__cxa_atexit@plt+0xe1560> │ │ │ │ - ldr r3, [r7, #4]! │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ands r6, r3, #3 │ │ │ │ - str r3, [r7, #8] │ │ │ │ - beq ed974 <__cxa_atexit@plt+0xe151c> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne ed988 <__cxa_atexit@plt+0xe1530> │ │ │ │ - ldr r6, [pc, #124] @ ed9bc <__cxa_atexit@plt+0xe1564> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq ed9a0 <__cxa_atexit@plt+0xe1548> │ │ │ │ - ldr r6, [pc, #92] @ ed9c0 <__cxa_atexit@plt+0xe1568> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 400510 <__cxa_atexit@plt+0x3f40b8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ ed9c4 <__cxa_atexit@plt+0xe156c> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #64] @ ed1b8 <__cxa_atexit@plt+0xe0d60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r7, [pc, #60] @ ed1c8 <__cxa_atexit@plt+0xe0d70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - strbeq r9, [r0, #-1060] @ 0xfffffbdc │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - strbeq r9, [r0, #-1328] @ 0xfffffad0 │ │ │ │ - ldrbteq fp, [r4], #3412 @ 0xd54 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ ed9f4 <__cxa_atexit@plt+0xe159c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400558 <__cxa_atexit@plt+0x3f4100> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq fp, [r4], #3376 @ 0xd30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + strbeq r9, [r0, #-3328] @ 0xfffff300 │ │ │ │ + ldrbteq ip, [r4], #3424 @ 0xd60 │ │ │ │ + strbeq r9, [r0, #-3140] @ 0xfffff3bc │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + ldrbteq ip, [r4], #3396 @ 0xd44 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + ldrbteq ip, [r4], #3376 @ 0xd30 │ │ │ │ + ldrbteq ip, [r4], #3324 @ 0xcfc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ eda20 <__cxa_atexit@plt+0xe15c8> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b ed644 <__cxa_atexit@plt+0xe11ec> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc eda68 <__cxa_atexit@plt+0xe1610> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ eda74 <__cxa_atexit@plt+0xe161c> │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - ldrbteq fp, [r4], #3300 @ 0xce4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edabc <__cxa_atexit@plt+0xe1664> │ │ │ │ - ldr r2, [pc, #48] @ edacc <__cxa_atexit@plt+0xe1674> │ │ │ │ + bcc ed230 <__cxa_atexit@plt+0xe0dd8> │ │ │ │ + ldr r2, [pc, #80] @ ed248 <__cxa_atexit@plt+0xe0df0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #40] @ edad0 <__cxa_atexit@plt+0xe1678> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ edad4 <__cxa_atexit@plt+0xe167c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r9, [r0, #-908] @ 0xfffffc74 │ │ │ │ - ldrbteq fp, [r4], #3248 @ 0xcb0 │ │ │ │ - ldrbteq fp, [r4], #3208 @ 0xc88 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ edaf8 <__cxa_atexit@plt+0xe16a0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400540 <__cxa_atexit@plt+0x3f40e8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq fp, [r4], #3156 @ 0xc54 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ edb1c <__cxa_atexit@plt+0xe16c4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400af8 <__cxa_atexit@plt+0x3f46a0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq fp, [r4], #3104 @ 0xc20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ edb44 <__cxa_atexit@plt+0xe16ec> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + ldr r1, [pc, #76] @ ed24c <__cxa_atexit@plt+0xe0df4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #72] @ ed250 <__cxa_atexit@plt+0xe0df8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [pc, #52] @ ed254 <__cxa_atexit@plt+0xe0dfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + add r8, lr, #2 │ │ │ │ mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldr r3, [pc, #32] @ ed258 <__cxa_atexit@plt+0xe0e00> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b ed644 <__cxa_atexit@plt+0xe11ec> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq fp, [r4], #3020 @ 0xbcc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + ldrbteq ip, [r4], #3236 @ 0xca4 │ │ │ │ + strbeq r9, [r0, #-2952] @ 0xfffff478 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + ldrbteq ip, [r4], #3180 @ 0xc6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ edb74 <__cxa_atexit@plt+0xe171c> │ │ │ │ - tst r7, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ed2c0 <__cxa_atexit@plt+0xe0e68> │ │ │ │ + ldr r2, [pc, #80] @ ed2d8 <__cxa_atexit@plt+0xe0e80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ ed2dc <__cxa_atexit@plt+0xe0e84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #72] @ ed2e0 <__cxa_atexit@plt+0xe0e88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [pc, #52] @ ed2e4 <__cxa_atexit@plt+0xe0e8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldr r3, [pc, #32] @ ed2e8 <__cxa_atexit@plt+0xe0e90> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq edb6c <__cxa_atexit@plt+0xe1714> │ │ │ │ - b edb84 <__cxa_atexit@plt+0xe172c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq fp, [r4], #2972 @ 0xb9c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + ldrbteq ip, [r4], #3092 @ 0xc14 │ │ │ │ + strbeq r9, [r0, #-2808] @ 0xfffff508 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrbteq ip, [r4], #3036 @ 0xbdc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne edc00 <__cxa_atexit@plt+0xe17a8> │ │ │ │ - ldr r3, [pc, #244] @ edc8c <__cxa_atexit@plt+0xe1834> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq edc14 <__cxa_atexit@plt+0xe17bc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne edc1c <__cxa_atexit@plt+0xe17c4> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edc4c <__cxa_atexit@plt+0xe17f4> │ │ │ │ - ldr r2, [pc, #216] @ edca4 <__cxa_atexit@plt+0xe184c> │ │ │ │ - ldr r1, [pc, #216] @ edca8 <__cxa_atexit@plt+0xe1850> │ │ │ │ - ldr r0, [pc, #216] @ edcac <__cxa_atexit@plt+0xe1854> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ed350 <__cxa_atexit@plt+0xe0ef8> │ │ │ │ + ldr r2, [pc, #80] @ ed368 <__cxa_atexit@plt+0xe0f10> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ ed36c <__cxa_atexit@plt+0xe0f14> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r1, r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r1, r0, #2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r8, [pc, #184] @ edcb0 <__cxa_atexit@plt+0xe1858> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #148] @ edc9c <__cxa_atexit@plt+0xe1844> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc edc7c <__cxa_atexit@plt+0xe1824> │ │ │ │ - ldr r7, [pc, #108] @ edca0 <__cxa_atexit@plt+0xe1848> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [pc, #56] @ edc90 <__cxa_atexit@plt+0xe1838> │ │ │ │ - ldr r2, [pc, #56] @ edc94 <__cxa_atexit@plt+0xe183c> │ │ │ │ - ldr r7, [pc, #56] @ edc98 <__cxa_atexit@plt+0xe1840> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #72] @ ed370 <__cxa_atexit@plt+0xe0f18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [pc, #52] @ ed374 <__cxa_atexit@plt+0xe0f1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldr r3, [pc, #32] @ ed378 <__cxa_atexit@plt+0xe0f20> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add sl, r2, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrbteq sl, [r4], #2796 @ 0xaec │ │ │ │ - ldrbteq fp, [r4], #2728 @ 0xaa8 │ │ │ │ - ldrbteq fp, [r4], #596 @ 0x254 │ │ │ │ - strbeq r9, [r0, #-548] @ 0xfffffddc │ │ │ │ - strbeq r9, [r0, #-476] @ 0xfffffe24 │ │ │ │ - @ instruction: 0xffff6e70 │ │ │ │ - ldrbteq fp, [r4], #2872 @ 0xb38 │ │ │ │ - ldrbteq sl, [r4], #2928 @ 0xb70 │ │ │ │ - strbeq r9, [r0, #-2012] @ 0xfffff824 │ │ │ │ - ldrbteq fp, [r4], #2656 @ 0xa60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffabc │ │ │ │ + ldrbteq ip, [r4], #2948 @ 0xb84 │ │ │ │ + strbeq r9, [r0, #-2664] @ 0xfffff598 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrbteq ip, [r4], #2892 @ 0xb4c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne edd14 <__cxa_atexit@plt+0xe18bc> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edd44 <__cxa_atexit@plt+0xe18ec> │ │ │ │ - ldr r2, [pc, #180] @ edd94 <__cxa_atexit@plt+0xe193c> │ │ │ │ - ldr r1, [pc, #180] @ edd98 <__cxa_atexit@plt+0xe1940> │ │ │ │ - ldr r0, [pc, #180] @ edd9c <__cxa_atexit@plt+0xe1944> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ed3e0 <__cxa_atexit@plt+0xe0f88> │ │ │ │ + ldr r2, [pc, #80] @ ed3f8 <__cxa_atexit@plt+0xe0fa0> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ ed3fc <__cxa_atexit@plt+0xe0fa4> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r1, r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r1, r0, #2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r8, [pc, #148] @ edda0 <__cxa_atexit@plt+0xe1948> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc edd74 <__cxa_atexit@plt+0xe191c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #92] @ edd90 <__cxa_atexit@plt+0xe1938> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ edd84 <__cxa_atexit@plt+0xe192c> │ │ │ │ - ldr r2, [pc, #52] @ edd88 <__cxa_atexit@plt+0xe1930> │ │ │ │ - ldr r7, [pc, #52] @ edd8c <__cxa_atexit@plt+0xe1934> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #72] @ ed400 <__cxa_atexit@plt+0xe0fa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [pc, #52] @ ed404 <__cxa_atexit@plt+0xe0fac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + add r8, lr, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldr r3, [pc, #32] @ ed408 <__cxa_atexit@plt+0xe0fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add sl, r2, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq sl, [r4], #2548 @ 0x9f4 │ │ │ │ - ldrbteq fp, [r4], #2480 @ 0x9b0 │ │ │ │ - ldrbteq fp, [r4], #348 @ 0x15c │ │ │ │ - strbeq r9, [r0, #-220] @ 0xffffff24 │ │ │ │ - @ instruction: 0xffff6d5c │ │ │ │ - ldrbteq fp, [r4], #2596 @ 0xa24 │ │ │ │ - ldrbteq sl, [r4], #2652 @ 0xa5c │ │ │ │ - strbeq r9, [r0, #-1736] @ 0xfffff938 │ │ │ │ - ldrbteq fp, [r4], #2504 @ 0x9c8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edde8 <__cxa_atexit@plt+0xe1990> │ │ │ │ - ldr r2, [pc, #48] @ eddf8 <__cxa_atexit@plt+0xe19a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #40] @ eddfc <__cxa_atexit@plt+0xe19a4> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ ede00 <__cxa_atexit@plt+0xe19a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - strbeq r9, [r0, #-96] @ 0xffffffa0 │ │ │ │ - ldrbteq fp, [r4], #2436 @ 0x984 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ede3c <__cxa_atexit@plt+0xe19e4> │ │ │ │ - ldr r3, [pc, #40] @ ede54 <__cxa_atexit@plt+0xe19fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ede58 <__cxa_atexit@plt+0xe1a00> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - strbeq r9, [r0, #-1540] @ 0xfffff9fc │ │ │ │ - ldrbteq fp, [r4], #2364 @ 0x93c │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + ldrbteq ip, [r4], #2804 @ 0xaf4 │ │ │ │ + strbeq r9, [r0, #-2520] @ 0xfffff628 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ ede74 <__cxa_atexit@plt+0xe1a1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r2, [sp], #3414 @ 0xd56 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq ip, [r4], #2724 @ 0xaa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edecc <__cxa_atexit@plt+0xe1a74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc eded8 <__cxa_atexit@plt+0xe1a80> │ │ │ │ - ldr r2, [pc, #64] @ edee8 <__cxa_atexit@plt+0xe1a90> │ │ │ │ - ldr r1, [pc, #64] @ edeec <__cxa_atexit@plt+0xe1a94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ed46c <__cxa_atexit@plt+0xe1014> │ │ │ │ + ldr r3, [pc, #48] @ ed47c <__cxa_atexit@plt+0xe1024> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ ed480 <__cxa_atexit@plt+0xe1028> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - strbeq r8, [r0, #-3808] @ 0xfffff120 │ │ │ │ - ldrbteq sl, [r4], #448 @ 0x1c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + ldrteq r3, [sp], #2324 @ 0x914 │ │ │ │ + ldrbteq ip, [r4], #2628 @ 0xa44 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi edf5c <__cxa_atexit@plt+0xe1b04> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ edf78 <__cxa_atexit@plt+0xe1b20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi edf64 <__cxa_atexit@plt+0xe1b0c> │ │ │ │ - ldr r3, [pc, #76] @ edf7c <__cxa_atexit@plt+0xe1b24> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq edf4c <__cxa_atexit@plt+0xe1af4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ edf80 <__cxa_atexit@plt+0xe1b28> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strbeq r8, [r0, #-3704] @ 0xfffff188 │ │ │ │ - @ instruction: 0xfffeab5c │ │ │ │ - ldrbteq sl, [r4], #324 @ 0x144 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ edf9c <__cxa_atexit@plt+0xe1b44> │ │ │ │ + bhi ed500 <__cxa_atexit@plt+0xe10a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ed50c <__cxa_atexit@plt+0xe10b4> │ │ │ │ + ldr lr, [pc, #100] @ ed51c <__cxa_atexit@plt+0xe10c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #96] @ ed520 <__cxa_atexit@plt+0xe10c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r2, [sp], #3118 @ 0xc2e │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edff4 <__cxa_atexit@plt+0xe1b9c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ee000 <__cxa_atexit@plt+0xe1ba8> │ │ │ │ - ldr r2, [pc, #64] @ ee010 <__cxa_atexit@plt+0xe1bb8> │ │ │ │ - ldr r1, [pc, #64] @ ee014 <__cxa_atexit@plt+0xe1bbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr ip, [pc, #80] @ ed524 <__cxa_atexit@plt+0xe10cc> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + ldr r5, [pc, #56] @ ed528 <__cxa_atexit@plt+0xe10d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + add r8, ip, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - strbeq r8, [r0, #-3512] @ 0xfffff248 │ │ │ │ - ldrbteq sl, [r4], #152 @ 0x98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee084 <__cxa_atexit@plt+0xe1c2c> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + ldrbteq ip, [r4], #2484 @ 0x9b4 │ │ │ │ + strbeq r9, [r0, #-2232] @ 0xfffff748 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq ip, [r4], #2452 @ 0x994 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed5ac <__cxa_atexit@plt+0xe1154> │ │ │ │ + ldr r2, [pc, #96] @ ed5c8 <__cxa_atexit@plt+0xe1170> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ ee0a0 <__cxa_atexit@plt+0xe1c48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ee08c <__cxa_atexit@plt+0xe1c34> │ │ │ │ - ldr r3, [pc, #76] @ ee0a4 <__cxa_atexit@plt+0xe1c4c> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq ee074 <__cxa_atexit@plt+0xe1c1c> │ │ │ │ + bhi ed5b8 <__cxa_atexit@plt+0xe1160> │ │ │ │ + ldr r5, [pc, #72] @ ed5cc <__cxa_atexit@plt+0xe1174> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ed59c <__cxa_atexit@plt+0xe1144> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r7, r8 │ │ │ │ + b edc0c <__cxa_atexit@plt+0xe17b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ee0a8 <__cxa_atexit@plt+0xe1c50> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ed5d0 <__cxa_atexit@plt+0xe1178> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strbeq r8, [r0, #-3408] @ 0xfffff2b0 │ │ │ │ - @ instruction: 0xfffeaa34 │ │ │ │ - ldrbteq sl, [r4], #28 │ │ │ │ - ldrbteq fp, [r4], #1836 @ 0x72c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ee118 <__cxa_atexit@plt+0xe1cc0> │ │ │ │ - ldr r2, [pc, #84] @ ee124 <__cxa_atexit@plt+0xe1ccc> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - beq ee110 <__cxa_atexit@plt+0xe1cb8> │ │ │ │ - ldr r3, [pc, #48] @ ee128 <__cxa_atexit@plt+0xe1cd0> │ │ │ │ - mov r9, r7 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #13 │ │ │ │ + ldrbteq ip, [r4], #2336 @ 0x920 │ │ │ │ + ldrbteq ip, [r4], #2276 @ 0x8e4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ed5f4 <__cxa_atexit@plt+0xe119c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ ee12c <__cxa_atexit@plt+0xe1cd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r9, [r0, #-812] @ 0xfffffcd4 │ │ │ │ - ldrbteq fp, [r4], #1704 @ 0x6a8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrbteq ip, [r4], #2240 @ 0x8c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ ee15c <__cxa_atexit@plt+0xe1d04> │ │ │ │ + ldr r3, [pc, #24] @ ed624 <__cxa_atexit@plt+0xe11cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ ed628 <__cxa_atexit@plt+0xe11d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq ip, [r4], #2156 @ 0x86c │ │ │ │ + ldrbteq ip, [r4], #2188 @ 0x88c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ed64c <__cxa_atexit@plt+0xe11f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ ee160 <__cxa_atexit@plt+0xe1d08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r9, [r0, #-736] @ 0xfffffd20 │ │ │ │ - ldrbteq fp, [r4], #1652 @ 0x674 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrbteq ip, [r4], #2152 @ 0x868 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne ee1a8 <__cxa_atexit@plt+0xe1d50> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ee228 <__cxa_atexit@plt+0xe1dd0> │ │ │ │ - ldr r2, [pc, #192] @ ee25c <__cxa_atexit@plt+0xe1e04> │ │ │ │ - ldr lr, [pc, #192] @ ee260 <__cxa_atexit@plt+0xe1e08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - b ee1c4 <__cxa_atexit@plt+0xe1d6c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ee234 <__cxa_atexit@plt+0xe1ddc> │ │ │ │ - ldr r2, [pc, #144] @ ee24c <__cxa_atexit@plt+0xe1df4> │ │ │ │ - ldr lr, [pc, #144] @ ee250 <__cxa_atexit@plt+0xe1df8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - bhi ee210 <__cxa_atexit@plt+0xe1db8> │ │ │ │ - ldr r3, [pc, #116] @ ee264 <__cxa_atexit@plt+0xe1e0c> │ │ │ │ - ldr r9, [pc, #116] @ ee268 <__cxa_atexit@plt+0xe1e10> │ │ │ │ - str sl, [r5, #4] │ │ │ │ + bne ed680 <__cxa_atexit@plt+0xe1228> │ │ │ │ + ldr r3, [pc, #48] @ ed6a0 <__cxa_atexit@plt+0xe1248> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #104] @ ee26c <__cxa_atexit@plt+0xe1e14> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400a30 <__cxa_atexit@plt+0x3f45d8> │ │ │ │ - ldr r7, [pc, #60] @ ee254 <__cxa_atexit@plt+0xe1dfc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r7, [pc, #16] @ ed698 <__cxa_atexit@plt+0xe1240> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ ed69c <__cxa_atexit@plt+0xe1244> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #64] @ ee270 <__cxa_atexit@plt+0xe1e18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b ee23c <__cxa_atexit@plt+0xe1de4> │ │ │ │ - ldr r3, [pc, #28] @ ee258 <__cxa_atexit@plt+0xe1e00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror #5 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - ldrbteq sl, [r4], #2164 @ 0x874 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - @ instruction: 0xfffeea3c │ │ │ │ - ldrbteq sl, [r4], #228 @ 0xe4 │ │ │ │ - strbeq r8, [r0, #-3500] @ 0xfffff254 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrbteq fp, [r4], #1332 @ 0x534 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldrbteq ip, [r4], #2024 @ 0x7e8 │ │ │ │ + ldrbteq ip, [r4], #2012 @ 0x7dc │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq sl, [r4], #2928 @ 0xb70 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ ed6c4 <__cxa_atexit@plt+0xe126c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq sl, [r4], #2916 @ 0xb64 │ │ │ │ + ldrbteq ip, [r4], #2064 @ 0x810 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc ee2f0 <__cxa_atexit@plt+0xe1e98> │ │ │ │ - ldr r2, [pc, #128] @ ee320 <__cxa_atexit@plt+0xe1ec8> │ │ │ │ - ldr lr, [pc, #128] @ ee324 <__cxa_atexit@plt+0xe1ecc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r5 │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - bhi ee308 <__cxa_atexit@plt+0xe1eb0> │ │ │ │ - ldr r3, [pc, #92] @ ee330 <__cxa_atexit@plt+0xe1ed8> │ │ │ │ - ldr r9, [pc, #92] @ ee334 <__cxa_atexit@plt+0xe1edc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - ldr r3, [pc, #84] @ ee338 <__cxa_atexit@plt+0xe1ee0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400a30 <__cxa_atexit@plt+0x3f45d8> │ │ │ │ - ldr r3, [pc, #52] @ ee32c <__cxa_atexit@plt+0xe1ed4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc ed708 <__cxa_atexit@plt+0xe12b0> │ │ │ │ + ldr r3, [pc, #40] @ ed718 <__cxa_atexit@plt+0xe12c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #24] @ ee328 <__cxa_atexit@plt+0xe1ed0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - ldrbteq sl, [r4], #1916 @ 0x77c │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xfffee95c │ │ │ │ - ldrbteq sl, [r4], #4 │ │ │ │ - strbeq r8, [r0, #-3276] @ 0xfffff334 │ │ │ │ - ldrbteq r9, [r4], #3444 @ 0xd74 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ee3a4 <__cxa_atexit@plt+0xe1f4c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ee3b8 <__cxa_atexit@plt+0xe1f60> │ │ │ │ - ldr r2, [pc, #96] @ ee3cc <__cxa_atexit@plt+0xe1f74> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ ee3d0 <__cxa_atexit@plt+0xe1f78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ee3c8 <__cxa_atexit@plt+0xe1f70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #36] @ ed71c <__cxa_atexit@plt+0xe12c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r0, #-2572] @ 0xfffff5f4 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - strbeq r8, [r0, #-2600] @ 0xfffff5d8 │ │ │ │ - ldrbteq fp, [r4], #1012 @ 0x3f4 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + ldrteq r3, [sp], #1699 @ 0x6a3 │ │ │ │ + ldrbteq ip, [r4], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc ee450 <__cxa_atexit@plt+0xe1ff8> │ │ │ │ - ldr r2, [pc, #128] @ ee480 <__cxa_atexit@plt+0xe2028> │ │ │ │ - ldr lr, [pc, #128] @ ee484 <__cxa_atexit@plt+0xe202c> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - bhi ee468 <__cxa_atexit@plt+0xe2010> │ │ │ │ - ldr r3, [pc, #92] @ ee490 <__cxa_atexit@plt+0xe2038> │ │ │ │ - ldr r9, [pc, #92] @ ee494 <__cxa_atexit@plt+0xe203c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - ldr r3, [pc, #84] @ ee498 <__cxa_atexit@plt+0xe2040> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400a30 <__cxa_atexit@plt+0x3f45d8> │ │ │ │ - ldr r3, [pc, #52] @ ee48c <__cxa_atexit@plt+0xe2034> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #24] @ ee488 <__cxa_atexit@plt+0xe2030> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi ed790 <__cxa_atexit@plt+0xe1338> │ │ │ │ + ldr r2, [pc, #104] @ ed7ac <__cxa_atexit@plt+0xe1354> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ed79c <__cxa_atexit@plt+0xe1344> │ │ │ │ + ldr r5, [pc, #72] @ ed7b0 <__cxa_atexit@plt+0xe1358> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ed780 <__cxa_atexit@plt+0xe1328> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b edc0c <__cxa_atexit@plt+0xe17b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ed7b4 <__cxa_atexit@plt+0xe135c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffa70 │ │ │ │ - ldrbteq sl, [r4], #1564 @ 0x61c │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xfffee7fc │ │ │ │ - ldrbteq r9, [r4], #3748 @ 0xea4 │ │ │ │ - strbeq r8, [r0, #-2924] @ 0xfffff494 │ │ │ │ - ldrbteq fp, [r4], #796 @ 0x31c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #9 │ │ │ │ + ldrbteq ip, [r4], #1852 @ 0x73c │ │ │ │ + ldrbteq ip, [r4], #1824 @ 0x720 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ ee4bc <__cxa_atexit@plt+0xe2064> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ ed7d8 <__cxa_atexit@plt+0xe1380> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq fp, [r4], #760 @ 0x2f8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrbteq ip, [r4], #1788 @ 0x6fc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ ee4ec <__cxa_atexit@plt+0xe2094> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #24] @ ed808 <__cxa_atexit@plt+0xe13b0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ ed80c <__cxa_atexit@plt+0xe13b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ ee4f0 <__cxa_atexit@plt+0xe2098> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r8, [r0, #-3844] @ 0xfffff0fc │ │ │ │ - ldrbteq r9, [r4], #3004 @ 0xbbc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq ip, [r4], #1672 @ 0x688 │ │ │ │ + ldrbteq ip, [r4], #1736 @ 0x6c8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ ee514 <__cxa_atexit@plt+0xe20bc> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ ed830 <__cxa_atexit@plt+0xe13d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r9, [r4], #2968 @ 0xb98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrbteq ip, [r4], #1700 @ 0x6a4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ee580 <__cxa_atexit@plt+0xe2128> │ │ │ │ + bne ed88c <__cxa_atexit@plt+0xe1434> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ee594 <__cxa_atexit@plt+0xe213c> │ │ │ │ - ldr r2, [pc, #96] @ ee5a8 <__cxa_atexit@plt+0xe2150> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + bcc ed8a4 <__cxa_atexit@plt+0xe144c> │ │ │ │ + ldr r2, [pc, #88] @ ed8bc <__cxa_atexit@plt+0xe1464> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ ee5ac <__cxa_atexit@plt+0xe2154> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r1, [pc, #84] @ ed8c0 <__cxa_atexit@plt+0xe1468> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + stm r5, {r2, r6} │ │ │ │ + str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r7, [pc, #32] @ ed8b4 <__cxa_atexit@plt+0xe145c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ ed8b8 <__cxa_atexit@plt+0xe1460> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ee5a4 <__cxa_atexit@plt+0xe214c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r8, [r0, #-2096] @ 0xfffff7d0 │ │ │ │ - @ instruction: 0xfffff9a8 │ │ │ │ - strbeq r8, [r0, #-2124] @ 0xfffff7b4 │ │ │ │ - ldrbteq fp, [r4], #568 @ 0x238 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee618 <__cxa_atexit@plt+0xe21c0> │ │ │ │ - ldr lr, [pc, #80] @ ee620 <__cxa_atexit@plt+0xe21c8> │ │ │ │ - add r3, r7, #12 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - ldr lr, [pc, #60] @ ee624 <__cxa_atexit@plt+0xe21cc> │ │ │ │ - tst r3, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq ee60c <__cxa_atexit@plt+0xe21b4> │ │ │ │ - mov r7, r3 │ │ │ │ - b ee634 <__cxa_atexit@plt+0xe21dc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrbteq ip, [r4], #1500 @ 0x5dc │ │ │ │ + ldrbteq ip, [r4], #1488 @ 0x5d0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq ip, [r4], #1532 @ 0x5fc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ed924 <__cxa_atexit@plt+0xe14cc> │ │ │ │ + ldr r3, [pc, #48] @ ed934 <__cxa_atexit@plt+0xe14dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ ed938 <__cxa_atexit@plt+0xe14e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - strbeq r8, [r0, #-1956] @ 0xfffff85c │ │ │ │ - ldrbteq fp, [r4], #448 @ 0x1c0 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + ldrteq r3, [sp], #1159 @ 0x487 │ │ │ │ + ldrbteq ip, [r4], #1436 @ 0x59c │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #20 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp r8, lr │ │ │ │ - bcc ee75c <__cxa_atexit@plt+0xe2304> │ │ │ │ - ldr r9, [pc, #352] @ ee7b0 <__cxa_atexit@plt+0xe2358> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r2, #3] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr sl, [pc, #332] @ ee7b4 <__cxa_atexit@plt+0xe235c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r5] │ │ │ │ - beq ee74c <__cxa_atexit@plt+0xe22f4> │ │ │ │ - ldr r1, [pc, #276] @ ee7b8 <__cxa_atexit@plt+0xe2360> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, r1, #2 │ │ │ │ - cmp r8, r2 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str ip, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bcc ee770 <__cxa_atexit@plt+0xe2318> │ │ │ │ - ldr r1, [pc, #248] @ ee7c8 <__cxa_atexit@plt+0xe2370> │ │ │ │ - ldr r8, [pc, #248] @ ee7cc <__cxa_atexit@plt+0xe2374> │ │ │ │ - sub lr, r2, #41 @ 0x29 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r6, #40]! @ 0x28 │ │ │ │ - str r1, [r5] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r1, [pc, #220] @ ee7d0 <__cxa_atexit@plt+0xe2378> │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r3, r6, #20 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r3, {r0, r1, ip} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #184] @ ee7d4 <__cxa_atexit@plt+0xe237c> │ │ │ │ - sub r3, r2, #49 @ 0x31 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #172] @ ee7d8 <__cxa_atexit@plt+0xe2380> │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - stmdb r6, {r0, r1, r3} │ │ │ │ - ldr r6, [pc, #156] @ ee7dc <__cxa_atexit@plt+0xe2384> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r6, [pc, #68] @ ee7bc <__cxa_atexit@plt+0xe2364> │ │ │ │ - ldr r3, [pc, #68] @ ee7c0 <__cxa_atexit@plt+0xe2368> │ │ │ │ - ldr r7, [pc, #68] @ ee7c4 <__cxa_atexit@plt+0xe236c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r6, r3, #1 │ │ │ │ - str r6, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str sl, [r5, #4] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa5c │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - ldrbteq fp, [r4], #240 @ 0xf0 │ │ │ │ - ldrbteq sl, [r4], #356 @ 0x164 │ │ │ │ - ldrbteq fp, [r4], #0 │ │ │ │ - ldrbteq sl, [r4], #1120 @ 0x460 │ │ │ │ - @ instruction: 0xffff0780 │ │ │ │ - @ instruction: 0xffff00b8 │ │ │ │ - ldrbteq fp, [r4], #144 @ 0x90 │ │ │ │ - strbeq r8, [r0, #-3216] @ 0xfffff370 │ │ │ │ - ldrbteq sl, [r4], #436 @ 0x1b4 │ │ │ │ - strbeq r8, [r0, #-3132] @ 0xfffff3c4 │ │ │ │ - ldrbteq sl, [r4], #4024 @ 0xfb8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #284] @ ee914 <__cxa_atexit@plt+0xe24bc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr ip, [r2, #4]! │ │ │ │ - add r6, pc, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ed9ac <__cxa_atexit@plt+0xe1554> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov lr, fp │ │ │ │ - add r6, r3, #56 @ 0x38 │ │ │ │ - mov fp, r4 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - bcc ee8d4 <__cxa_atexit@plt+0xe247c> │ │ │ │ - ldr r1, [pc, #220] @ ee918 <__cxa_atexit@plt+0xe24c0> │ │ │ │ - ldr sl, [pc, #220] @ ee91c <__cxa_atexit@plt+0xe24c4> │ │ │ │ - str lr, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ + bcc ed9b8 <__cxa_atexit@plt+0xe1560> │ │ │ │ + ldr lr, [pc, #88] @ ed9c8 <__cxa_atexit@plt+0xe1570> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #84] @ ed9cc <__cxa_atexit@plt+0xe1574> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr sl, [pc, #68] @ ed9d0 <__cxa_atexit@plt+0xe1578> │ │ │ │ add sl, pc, sl │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - sub r1, r6, #41 @ 0x29 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - mov lr, r0 │ │ │ │ - ldr r0, [pc, #180] @ ee920 <__cxa_atexit@plt+0xe24c8> │ │ │ │ - ldr sl, [pc, #180] @ ee924 <__cxa_atexit@plt+0xe24cc> │ │ │ │ - sub r5, r6, #49 @ 0x31 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r5, [r3, #-4] │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - ldr r0, [pc, #148] @ ee928 <__cxa_atexit@plt+0xe24d0> │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r4, [r3, #16] │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #112] @ ee92c <__cxa_atexit@plt+0xe24d4> │ │ │ │ - mov r4, fp │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r5, #2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r8, sl, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #84] @ ee930 <__cxa_atexit@plt+0xe24d8> │ │ │ │ - ldr r2, [pc, #84] @ ee934 <__cxa_atexit@plt+0xe24dc> │ │ │ │ - ldr r7, [pc, #84] @ ee938 <__cxa_atexit@plt+0xe24e0> │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ + b 1a2f1c <__cxa_atexit@plt+0x196ac4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + ldrbteq sl, [r4], #1788 @ 0x6fc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ eda08 <__cxa_atexit@plt+0xe15b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [fp, #828] @ 0x33c │ │ │ │ - ldr r1, [fp, #-8] │ │ │ │ - add r3, r3, #2 │ │ │ │ - mov r4, fp │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov fp, lr │ │ │ │ + ldr r2, [pc, #32] @ eda0c <__cxa_atexit@plt+0xe15b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - bx r1 │ │ │ │ - ldrbteq sl, [r4], #3988 @ 0xf94 │ │ │ │ - @ instruction: 0xffff0614 │ │ │ │ - @ instruction: 0xfffeff4c │ │ │ │ - ldrbteq sl, [r4], #112 @ 0x70 │ │ │ │ - strbeq r8, [r0, #-2872] @ 0xfffff4c8 │ │ │ │ - ldrbteq sl, [r4], #3824 @ 0xef0 │ │ │ │ - strbeq r8, [r0, #-2744] @ 0xfffff548 │ │ │ │ - ldrbteq r9, [r4], #4092 @ 0xffc │ │ │ │ - ldrbteq sl, [r4], #3716 @ 0xe84 │ │ │ │ - ldrbteq sl, [r4], #768 @ 0x300 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ eda10 <__cxa_atexit@plt+0xe15b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq sl, [r4], #1204 @ 0x4b4 │ │ │ │ + strbeq r9, [r0, #-944] @ 0xfffffc50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq ip, [r4], #1196 @ 0x4ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ee9c8 <__cxa_atexit@plt+0xe2570> │ │ │ │ - ldr r2, [pc, #124] @ ee9e0 <__cxa_atexit@plt+0xe2588> │ │ │ │ - ldr lr, [pc, #124] @ ee9e4 <__cxa_atexit@plt+0xe258c> │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #112] @ ee9e8 <__cxa_atexit@plt+0xe2590> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #104] @ ee9ec <__cxa_atexit@plt+0xe2594> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr ip, [pc, #96] @ ee9f0 <__cxa_atexit@plt+0xe2598> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #36] @ ee9f4 <__cxa_atexit@plt+0xe259c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eda7c <__cxa_atexit@plt+0xe1624> │ │ │ │ + ldr r3, [pc, #56] @ eda8c <__cxa_atexit@plt+0xe1634> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ eda90 <__cxa_atexit@plt+0xe1638> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - ldrbteq sl, [r4], #1640 @ 0x668 │ │ │ │ - strbeq r8, [r0, #-1200] @ 0xfffffb50 │ │ │ │ - strbeq r8, [r0, #-2584] @ 0xfffff5e8 │ │ │ │ - strbeq r8, [r0, #-2576] @ 0xfffff5f0 │ │ │ │ - ldrbteq sl, [r4], #3624 @ 0xe28 │ │ │ │ - ldrbteq sl, [r4], #1188 @ 0x4a4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + ldrteq r3, [sp], #817 @ 0x331 │ │ │ │ + ldrbteq ip, [r4], #1092 @ 0x444 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi eeaa0 <__cxa_atexit@plt+0xe2648> │ │ │ │ - ldr r1, [pc, #144] @ eeaac <__cxa_atexit@plt+0xe2654> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq eea7c <__cxa_atexit@plt+0xe2624> │ │ │ │ - ldr r0, [pc, #120] @ eeab0 <__cxa_atexit@plt+0xe2658> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bhi edb2c <__cxa_atexit@plt+0xe16d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc edb34 <__cxa_atexit@plt+0xe16dc> │ │ │ │ + ldr lr, [pc, #124] @ edb48 <__cxa_atexit@plt+0xe16f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #104] @ edb4c <__cxa_atexit@plt+0xe16f4> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq eea88 <__cxa_atexit@plt+0xe2630> │ │ │ │ - ldr lr, [pc, #92] @ eeab4 <__cxa_atexit@plt+0xe265c> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq eea98 <__cxa_atexit@plt+0xe2640> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + beq edb24 <__cxa_atexit@plt+0xe16cc> │ │ │ │ + ldr r3, [pc, #68] @ edb50 <__cxa_atexit@plt+0xe16f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ edb54 <__cxa_atexit@plt+0xe16fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ + mov r6, r2 │ │ │ │ + b edb3c <__cxa_atexit@plt+0xe16e4> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strbeq r9, [r0, #-656] @ 0xfffffd70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ edb80 <__cxa_atexit@plt+0xe1728> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ edb84 <__cxa_atexit@plt+0xe172c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + strbeq r9, [r0, #-564] @ 0xfffffdcc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi edbe4 <__cxa_atexit@plt+0xe178c> │ │ │ │ + ldr r7, [pc, #52] @ edbf8 <__cxa_atexit@plt+0xe17a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq edbd8 <__cxa_atexit@plt+0xe1780> │ │ │ │ + mov r7, r8 │ │ │ │ + b edc0c <__cxa_atexit@plt+0xe17b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ edbfc <__cxa_atexit@plt+0xe17a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq sl, [r4], #996 @ 0x3e4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq ip, [r4], #756 @ 0x2f4 │ │ │ │ + ldrbteq ip, [r4], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ eeb38 <__cxa_atexit@plt+0xe26e0> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq eeb1c <__cxa_atexit@plt+0xe26c4> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ eeb3c <__cxa_atexit@plt+0xe26e4> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne edc64 <__cxa_atexit@plt+0xe180c> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc edca4 <__cxa_atexit@plt+0xe184c> │ │ │ │ + ldr lr, [pc, #144] @ edcc4 <__cxa_atexit@plt+0xe186c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq eeb2c <__cxa_atexit@plt+0xe26d4> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + ldr r8, [pc, #124] @ edcc8 <__cxa_atexit@plt+0xe1870> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc edcb0 <__cxa_atexit@plt+0xe1858> │ │ │ │ + ldr r3, [pc, #68] @ edcbc <__cxa_atexit@plt+0xe1864> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [pc, #52] @ edcc0 <__cxa_atexit@plt+0xe1868> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + ldrteq r3, [sp], #219 @ 0xdb │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + ldrteq r3, [sp], #323 @ 0x143 │ │ │ │ + ldrbteq ip, [r4], #520 @ 0x208 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi edd34 <__cxa_atexit@plt+0xe18dc> │ │ │ │ + ldr r7, [pc, #104] @ edd5c <__cxa_atexit@plt+0xe1904> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, sl} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi edd48 <__cxa_atexit@plt+0xe18f0> │ │ │ │ + ldr r5, [pc, #84] @ edd60 <__cxa_atexit@plt+0xe1908> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq edd24 <__cxa_atexit@plt+0xe18cc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b edc0c <__cxa_atexit@plt+0xe17b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ edd68 <__cxa_atexit@plt+0xe1910> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq sl, [r4], #860 @ 0x35c │ │ │ │ + ldr r7, [pc, #20] @ edd64 <__cxa_atexit@plt+0xe190c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + ldrbteq ip, [r4], #400 @ 0x190 │ │ │ │ + ldrbteq ip, [r4], #436 @ 0x1b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ eeb90 <__cxa_atexit@plt+0xe2738> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq ip, [r4], #336 @ 0x150 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq eeb84 <__cxa_atexit@plt+0xe272c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq sl, [r4], #776 @ 0x308 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc eec60 <__cxa_atexit@plt+0xe2808> │ │ │ │ - ldr r3, [pc, #212] @ eeca8 <__cxa_atexit@plt+0xe2850> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - add r3, r2, #60 @ 0x3c │ │ │ │ - cmp r1, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - bcc eec7c <__cxa_atexit@plt+0xe2824> │ │ │ │ - ldr r1, [pc, #184] @ eecb4 <__cxa_atexit@plt+0xe285c> │ │ │ │ - ldr lr, [pc, #184] @ eecb8 <__cxa_atexit@plt+0xe2860> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r1, [pc, #172] @ eecbc <__cxa_atexit@plt+0xe2864> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #152] @ eecc0 <__cxa_atexit@plt+0xe2868> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr ip, [pc, #148] @ eecc4 <__cxa_atexit@plt+0xe286c> │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - add r9, r6, #16 │ │ │ │ - stm r9, {r2, r8, ip} │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #72] @ eecb0 <__cxa_atexit@plt+0xe2858> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eddec <__cxa_atexit@plt+0xe1994> │ │ │ │ + ldr r7, [pc, #100] @ ede10 <__cxa_atexit@plt+0xe19b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ede00 <__cxa_atexit@plt+0xe19a8> │ │ │ │ + ldr r5, [pc, #80] @ ede14 <__cxa_atexit@plt+0xe19bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq edddc <__cxa_atexit@plt+0xe1984> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b edc0c <__cxa_atexit@plt+0xe17b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ eecac <__cxa_atexit@plt+0xe2854> │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ + ldr r7, [pc, #40] @ ede1c <__cxa_atexit@plt+0xe19c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, sl │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ede18 <__cxa_atexit@plt+0xe19c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - ldrbteq sl, [r4], #2916 @ 0xb64 │ │ │ │ - ldrbteq sl, [r4], #2976 @ 0xba0 │ │ │ │ - @ instruction: 0xfffff9b4 │ │ │ │ - ldrbteq sl, [r4], #976 @ 0x3d0 │ │ │ │ - strbeq r8, [r0, #-536] @ 0xfffffde8 │ │ │ │ - strbeq r8, [r0, #-1912] @ 0xfffff888 │ │ │ │ - strbeq r8, [r0, #-1904] @ 0xfffff890 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eed08 <__cxa_atexit@plt+0xe28b0> │ │ │ │ - ldr r3, [pc, #48] @ eed18 <__cxa_atexit@plt+0xe28c0> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrbteq ip, [r4], #216 @ 0xd8 │ │ │ │ + ldrbteq ip, [r4], #260 @ 0x104 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq ip, [r4], #180 @ 0xb4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ ede60 <__cxa_atexit@plt+0xe1a08> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - ldr r3, [pc, #36] @ eed1c <__cxa_atexit@plt+0xe28c4> │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 4004d8 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - ldr r7, [pc, #16] @ eed20 <__cxa_atexit@plt+0xe28c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq ip, [r4], #160 @ 0xa0 │ │ │ │ + ldrbteq ip, [r4], #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi edecc <__cxa_atexit@plt+0xe1a74> │ │ │ │ + ldr r2, [pc, #96] @ edee8 <__cxa_atexit@plt+0xe1a90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi eded8 <__cxa_atexit@plt+0xe1a80> │ │ │ │ + ldr r5, [pc, #72] @ edeec <__cxa_atexit@plt+0xe1a94> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq edebc <__cxa_atexit@plt+0xe1a64> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b edc0c <__cxa_atexit@plt+0xe17b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ edef0 <__cxa_atexit@plt+0xe1a98> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r8, [r0, #-1780] @ 0xfffff90c │ │ │ │ - ldrbteq sl, [r4], #2852 @ 0xb24 │ │ │ │ - ldrbteq sl, [r4], #2808 @ 0xaf8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ eed4c <__cxa_atexit@plt+0xe28f4> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #8] @ eed50 <__cxa_atexit@plt+0xe28f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r8, [r0, #-1680] @ 0xfffff970 │ │ │ │ - ldrbteq sl, [r4], #2744 @ 0xab8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + ldrbteq ip, [r4], #0 │ │ │ │ + ldrbteq ip, [r4], #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r1, #12]! │ │ │ │ - add r2, r6, #12 │ │ │ │ - ldr sl, [r1, #-8] │ │ │ │ - ldr r8, [r1, #-4] │ │ │ │ - cmp r3, r2 │ │ │ │ - str r7, [r1] │ │ │ │ - bcc eee10 <__cxa_atexit@plt+0xe29b8> │ │ │ │ - ldr r2, [pc, #212] @ eee60 <__cxa_atexit@plt+0xe2a08> │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r1] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - add r2, r0, #60 @ 0x3c │ │ │ │ - cmp r3, r2 │ │ │ │ - str r7, [r0, #8] │ │ │ │ - bcc eee34 <__cxa_atexit@plt+0xe29dc> │ │ │ │ - ldr r1, [pc, #188] @ eee6c <__cxa_atexit@plt+0xe2a14> │ │ │ │ - ldr r9, [pc, #188] @ eee70 <__cxa_atexit@plt+0xe2a18> │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r1, [pc, #176] @ eee74 <__cxa_atexit@plt+0xe2a1c> │ │ │ │ + ldr r9, [pc, #12] @ edf14 <__cxa_atexit@plt+0xe1abc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #156] @ eee78 <__cxa_atexit@plt+0xe2a20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr ip, [pc, #152] @ eee7c <__cxa_atexit@plt+0xe2a24> │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r8, ip} │ │ │ │ - add lr, r6, #28 │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r8, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ - stm lr, {r1, r3, r9} │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #80] @ eee68 <__cxa_atexit@plt+0xe2a10> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, lr │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r3 │ │ │ │ - ldr r7, [pc, #40] @ eee64 <__cxa_atexit@plt+0xe2a0c> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r5, #52 @ 0x34 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r9, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, lr │ │ │ │ - bx r3 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - ldrbteq sl, [r4], #2484 @ 0x9b4 │ │ │ │ - ldrbteq sl, [r4], #2548 @ 0x9f4 │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - ldrbteq sl, [r4], #540 @ 0x21c │ │ │ │ - strbeq r8, [r0, #-100] @ 0xffffff9c │ │ │ │ - strbeq r8, [r0, #-1476] @ 0xfffffa3c │ │ │ │ - strbeq r8, [r0, #-1468] @ 0xfffffa44 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq ip, [r4], #20 │ │ │ │ + ldrbteq ip, [r4], #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ eee98 <__cxa_atexit@plt+0xe2a40> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc edf58 <__cxa_atexit@plt+0xe1b00> │ │ │ │ + ldr r3, [pc, #40] @ edf68 <__cxa_atexit@plt+0xe1b10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ edf6c <__cxa_atexit@plt+0xe1b14> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r1, [sp], #3378 @ 0xd32 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrteq r2, [sp], #3586 @ 0xe02 │ │ │ │ + ldrbteq fp, [r4], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi eef24 <__cxa_atexit@plt+0xe2acc> │ │ │ │ - ldr r2, [pc, #132] @ eef40 <__cxa_atexit@plt+0xe2ae8> │ │ │ │ + bhi ee000 <__cxa_atexit@plt+0xe1ba8> │ │ │ │ + ldr r2, [pc, #136] @ ee01c <__cxa_atexit@plt+0xe1bc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ str r2, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ str r1, [r3, #-4] │ │ │ │ - beq eef1c <__cxa_atexit@plt+0xe2ac4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + tst r7, #3 │ │ │ │ + beq edff8 <__cxa_atexit@plt+0xe1ba0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc eef30 <__cxa_atexit@plt+0xe2ad8> │ │ │ │ - ldr r0, [pc, #88] @ eef44 <__cxa_atexit@plt+0xe2aec> │ │ │ │ - ldr lr, [pc, #88] @ eef48 <__cxa_atexit@plt+0xe2af0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r0, pc, r0 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc ee00c <__cxa_atexit@plt+0xe1bb4> │ │ │ │ + ldr r1, [pc, #92] @ ee020 <__cxa_atexit@plt+0xe1bc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #88] @ ee024 <__cxa_atexit@plt+0xe1bcc> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r0, [r3, #-4] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - str r0, [r3, #-8] │ │ │ │ str r6, [r3, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #60] @ eef4c <__cxa_atexit@plt+0xe2af4> │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r6, [pc, #60] @ ee028 <__cxa_atexit@plt+0xe1bd0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - strbeq r7, [r0, #-3752] @ 0xfffff158 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + strbeq r8, [r0, #-3516] @ 0xfffff244 │ │ │ │ + ldrbteq fp, [r4], #3836 @ 0xefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc eefa0 <__cxa_atexit@plt+0xe2b48> │ │ │ │ - ldr r2, [pc, #56] @ eefac <__cxa_atexit@plt+0xe2b54> │ │ │ │ - ldr r1, [pc, #56] @ eefb0 <__cxa_atexit@plt+0xe2b58> │ │ │ │ + bcc ee080 <__cxa_atexit@plt+0xe1c28> │ │ │ │ + ldr r2, [pc, #56] @ ee08c <__cxa_atexit@plt+0xe1c34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #52] @ ee090 <__cxa_atexit@plt+0xe1c38> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ - ldr r3, [pc, #28] @ eefb4 <__cxa_atexit@plt+0xe2b5c> │ │ │ │ + ldr r3, [pc, #28] @ ee094 <__cxa_atexit@plt+0xe1c3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 400968 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - strbeq r7, [r0, #-3616] @ 0xfffff1e0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + strbeq r8, [r0, #-3376] @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq fp, [r4], #3700 @ 0xe74 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ef064 <__cxa_atexit@plt+0xe2c0c> │ │ │ │ - ldr r6, [pc, #144] @ ef080 <__cxa_atexit@plt+0xe2c28> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, r9} │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq ef044 <__cxa_atexit@plt+0xe2bec> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne ef054 <__cxa_atexit@plt+0xe2bfc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ef070 <__cxa_atexit@plt+0xe2c18> │ │ │ │ - ldr r2, [pc, #100] @ ef088 <__cxa_atexit@plt+0xe2c30> │ │ │ │ - ldr r8, [pc, #100] @ ef08c <__cxa_atexit@plt+0xe2c34> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee0fc <__cxa_atexit@plt+0xe1ca4> │ │ │ │ + ldr r1, [pc, #56] @ ee114 <__cxa_atexit@plt+0xe1cbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #52] @ ee118 <__cxa_atexit@plt+0xe1cc0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #40] @ ef084 <__cxa_atexit@plt+0xe2c2c> │ │ │ │ - mov r6, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #24] @ ee11c <__cxa_atexit@plt+0xe1cc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrteq r1, [sp], #2918 @ 0xb66 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - ldrteq r1, [sp], #2561 @ 0xa01 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ef0e8 <__cxa_atexit@plt+0xe2c90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ef0f8 <__cxa_atexit@plt+0xe2ca0> │ │ │ │ - ldr r2, [pc, #76] @ ef10c <__cxa_atexit@plt+0xe2cb4> │ │ │ │ - ldr r8, [pc, #76] @ ef110 <__cxa_atexit@plt+0xe2cb8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + ldrteq r2, [sp], #3189 @ 0xc75 │ │ │ │ + ldrbteq fp, [r4], #3644 @ 0xe3c │ │ │ │ + ldrbteq fp, [r4], #3604 @ 0xe14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ee1a8 <__cxa_atexit@plt+0xe1d50> │ │ │ │ + ldr r3, [pc, #148] @ ee1d8 <__cxa_atexit@plt+0xe1d80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ee198 <__cxa_atexit@plt+0xe1d40> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc ee1b8 <__cxa_atexit@plt+0xe1d60> │ │ │ │ + ldr r7, [pc, #116] @ ee1e4 <__cxa_atexit@plt+0xe1d8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #112] @ ee1e8 <__cxa_atexit@plt+0xe1d90> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ str r9, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ + str r3, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r8, [pc, #24] @ ef108 <__cxa_atexit@plt+0xe2cb0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ ee1e0 <__cxa_atexit@plt+0xe1d88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ee1dc <__cxa_atexit@plt+0xe1d84> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrteq r1, [sp], #2770 @ 0xad2 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - ldrteq r1, [sp], #2405 @ 0x965 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrbteq fp, [r4], #3456 @ 0xd80 │ │ │ │ + ldrbteq fp, [r4], #3480 @ 0xd98 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + ldrteq r2, [sp], #3041 @ 0xbe1 │ │ │ │ + ldrbteq fp, [r4], #3404 @ 0xd4c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ef154 <__cxa_atexit@plt+0xe2cfc> │ │ │ │ - ldr r3, [pc, #44] @ ef164 <__cxa_atexit@plt+0xe2d0c> │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee240 <__cxa_atexit@plt+0xe1de8> │ │ │ │ + ldr r1, [pc, #56] @ ee258 <__cxa_atexit@plt+0xe1e00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #52] @ ee25c <__cxa_atexit@plt+0xe1e04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #24] @ ee260 <__cxa_atexit@plt+0xe1e08> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - ldrbteq sl, [r4], #1732 @ 0x6c4 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + ldrteq r2, [sp], #2865 @ 0xb31 │ │ │ │ + ldrbteq fp, [r4], #3320 @ 0xcf8 │ │ │ │ + ldrbteq fp, [r4], #3280 @ 0xcd0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee2fc <__cxa_atexit@plt+0xe1ea4> │ │ │ │ + ldr r7, [pc, #164] @ ee330 <__cxa_atexit@plt+0xe1ed8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ee2f0 <__cxa_atexit@plt+0xe1e98> │ │ │ │ + ldr r7, [pc, #148] @ ee334 <__cxa_atexit@plt+0xe1edc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ef1e0 <__cxa_atexit@plt+0xe2d88> │ │ │ │ - ldr r2, [pc, #124] @ ef210 <__cxa_atexit@plt+0xe2db8> │ │ │ │ - mov r1, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r1], #-12 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - cmp fp, r1 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - bhi ef1f8 <__cxa_atexit@plt+0xe2da0> │ │ │ │ - ldr r2, [pc, #96] @ ef21c <__cxa_atexit@plt+0xe2dc4> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #80] @ ef220 <__cxa_atexit@plt+0xe2dc8> │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 4004d8 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - ldr r7, [pc, #48] @ ef218 <__cxa_atexit@plt+0xe2dc0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc ee310 <__cxa_atexit@plt+0xe1eb8> │ │ │ │ + ldr r7, [pc, #124] @ ee340 <__cxa_atexit@plt+0xe1ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #120] @ ee344 <__cxa_atexit@plt+0xe1eec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ef214 <__cxa_atexit@plt+0xe2dbc> │ │ │ │ + ldr r7, [pc, #56] @ ee33c <__cxa_atexit@plt+0xe1ee4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ee338 <__cxa_atexit@plt+0xe1ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - ldrbteq sl, [r4], #1584 @ 0x630 │ │ │ │ - ldrbteq sl, [r4], #1628 @ 0x65c │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - strbeq r8, [r0, #-540] @ 0xfffffde4 │ │ │ │ - ldrbteq sl, [r4], #1564 @ 0x61c │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldrbteq fp, [r4], #3112 @ 0xc28 │ │ │ │ + ldrbteq fp, [r4], #3148 @ 0xc4c │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + ldrteq r2, [sp], #2701 @ 0xa8d │ │ │ │ + ldrbteq fp, [r4], #3056 @ 0xbf0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r6, [pc, #92] @ ee3bc <__cxa_atexit@plt+0xe1f64> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5] │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ef29c <__cxa_atexit@plt+0xe2e44> │ │ │ │ - ldr r2, [pc, #124] @ ef2cc <__cxa_atexit@plt+0xe2e74> │ │ │ │ - mov r1, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r1], #-12 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - cmp fp, r1 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - bhi ef2b4 <__cxa_atexit@plt+0xe2e5c> │ │ │ │ - ldr r2, [pc, #96] @ ef2d8 <__cxa_atexit@plt+0xe2e80> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ + bcc ee3a4 <__cxa_atexit@plt+0xe1f4c> │ │ │ │ + ldr r1, [pc, #60] @ ee3c0 <__cxa_atexit@plt+0xe1f68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ ee3c4 <__cxa_atexit@plt+0xe1f6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #80] @ ef2dc <__cxa_atexit@plt+0xe2e84> │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 4004d8 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - ldr r7, [pc, #48] @ ef2d4 <__cxa_atexit@plt+0xe2e7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #28] @ ee3c8 <__cxa_atexit@plt+0xe1f70> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ef2d0 <__cxa_atexit@plt+0xe2e78> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + ldrteq r2, [sp], #2509 @ 0x9cd │ │ │ │ + ldrbteq fp, [r4], #2964 @ 0xb94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq fp, [r4], #2896 @ 0xb50 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee478 <__cxa_atexit@plt+0xe2020> │ │ │ │ + ldr r7, [pc, #160] @ ee4ac <__cxa_atexit@plt+0xe2054> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ee46c <__cxa_atexit@plt+0xe2014> │ │ │ │ + ldr r7, [pc, #144] @ ee4b0 <__cxa_atexit@plt+0xe2058> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, r6, #16 │ │ │ │ + cmp r2, r1 │ │ │ │ + bcc ee48c <__cxa_atexit@plt+0xe2034> │ │ │ │ + ldr r7, [pc, #120] @ ee4bc <__cxa_atexit@plt+0xe2064> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ ee4c0 <__cxa_atexit@plt+0xe2068> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ ee4b8 <__cxa_atexit@plt+0xe2060> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ee4b4 <__cxa_atexit@plt+0xe205c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + ldrbteq fp, [r4], #2732 @ 0xaac │ │ │ │ + ldrbteq fp, [r4], #2776 @ 0xad8 │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + ldrteq r2, [sp], #2317 @ 0x90d │ │ │ │ + ldrbteq fp, [r4], #2676 @ 0xa74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #92] @ ee538 <__cxa_atexit@plt+0xe20e0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5] │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee520 <__cxa_atexit@plt+0xe20c8> │ │ │ │ + ldr r1, [pc, #60] @ ee53c <__cxa_atexit@plt+0xe20e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ ee540 <__cxa_atexit@plt+0xe20e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #28] @ ee544 <__cxa_atexit@plt+0xe20ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - ldrbteq sl, [r4], #1396 @ 0x574 │ │ │ │ - ldrbteq sl, [r4], #1440 @ 0x5a0 │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - strbeq r8, [r0, #-352] @ 0xfffffea0 │ │ │ │ - ldrbteq sl, [r4], #1356 @ 0x54c │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + ldrteq r2, [sp], #2129 @ 0x851 │ │ │ │ + ldrbteq fp, [r4], #2584 @ 0xa18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq fp, [r4], #2540 @ 0x9ec │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ef324 <__cxa_atexit@plt+0xe2ecc> │ │ │ │ - ldr r3, [pc, #48] @ ef334 <__cxa_atexit@plt+0xe2edc> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ ee588 <__cxa_atexit@plt+0xe2130> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - ldr r3, [pc, #36] @ ef338 <__cxa_atexit@plt+0xe2ee0> │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq fp, [r4], #2520 @ 0x9d8 │ │ │ │ + ldrbteq fp, [r4], #2576 @ 0xa10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ee5f8 <__cxa_atexit@plt+0xe21a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ee604 <__cxa_atexit@plt+0xe21ac> │ │ │ │ + ldr r8, [pc, #84] @ ee614 <__cxa_atexit@plt+0xe21bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #80] @ ee618 <__cxa_atexit@plt+0xe21c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ ee61c <__cxa_atexit@plt+0xe21c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #60] @ ee620 <__cxa_atexit@plt+0xe21c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 400734 <__cxa_atexit@plt+0x3f42dc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq fp, [r4], #2492 @ 0x9bc │ │ │ │ + strbeq r8, [r0, #-1976] @ 0xfffff848 │ │ │ │ + strbeq r8, [r0, #-2472] @ 0xfffff658 │ │ │ │ + strbeq r8, [r0, #-1976] @ 0xfffff848 │ │ │ │ + ldrbteq fp, [r4], #2420 @ 0x974 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ee684 <__cxa_atexit@plt+0xe222c> │ │ │ │ + ldr r3, [pc, #76] @ ee69c <__cxa_atexit@plt+0xe2244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #72] @ ee6a0 <__cxa_atexit@plt+0xe2248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #56] @ ee6a4 <__cxa_atexit@plt+0xe224c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 4004d8 <__cxa_atexit@plt+0x3f4080> │ │ │ │ - ldr r7, [pc, #16] @ ef33c <__cxa_atexit@plt+0xe2ee4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ee6a8 <__cxa_atexit@plt+0xe2250> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - strbeq r8, [r0, #-216] @ 0xffffff28 │ │ │ │ - ldrbteq sl, [r4], #1288 @ 0x508 │ │ │ │ - ldrbteq r9, [r4], #1868 @ 0x74c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ef384 <__cxa_atexit@plt+0xe2f2c> │ │ │ │ - ldr r2, [pc, #52] @ ef398 <__cxa_atexit@plt+0xe2f40> │ │ │ │ - ldr r9, [pc, #52] @ ef39c <__cxa_atexit@plt+0xe2f44> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + strbeq r8, [r0, #-2340] @ 0xfffff6dc │ │ │ │ + strbeq r8, [r0, #-1840] @ 0xfffff8d0 │ │ │ │ + ldrbteq fp, [r4], #2344 @ 0x928 │ │ │ │ + ldrbteq fp, [r4], #2304 @ 0x900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ee720 <__cxa_atexit@plt+0xe22c8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ee718 <__cxa_atexit@plt+0xe22c0> │ │ │ │ + ldr r3, [pc, #72] @ ee728 <__cxa_atexit@plt+0xe22d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ ee72c <__cxa_atexit@plt+0xe22d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - ldr r5, [pc, #44] @ ef3a0 <__cxa_atexit@plt+0xe2f48> │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #64] @ ee730 <__cxa_atexit@plt+0xe22d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ ee734 <__cxa_atexit@plt+0xe22dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400a30 <__cxa_atexit@plt+0x3f45d8> │ │ │ │ - ldr r7, [pc, #24] @ ef3a4 <__cxa_atexit@plt+0xe2f4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + add r1, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add sl, r2, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq fp, [r4], #2260 @ 0x8d4 │ │ │ │ + ldrbteq fp, [r4], #2260 @ 0x8d4 │ │ │ │ + strbeq r8, [r0, #-1660] @ 0xfffff984 │ │ │ │ + strbeq r8, [r0, #-1704] @ 0xfffff958 │ │ │ │ + ldrbteq fp, [r4], #2220 @ 0x8ac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee784 <__cxa_atexit@plt+0xe232c> │ │ │ │ + ldr r7, [pc, #52] @ ee798 <__cxa_atexit@plt+0xe2340> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ee778 <__cxa_atexit@plt+0xe2320> │ │ │ │ + mov r7, r9 │ │ │ │ + b ef2e4 <__cxa_atexit@plt+0xe2e8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ee79c <__cxa_atexit@plt+0xe2344> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffed8cc │ │ │ │ - ldrbteq r8, [r4], #3956 @ 0xf74 │ │ │ │ - strbeq r7, [r0, #-3132] @ 0xfffff3c4 │ │ │ │ - ldrbteq r9, [r4], #1792 @ 0x700 │ │ │ │ - ldrbteq sl, [r4], #1204 @ 0x4b4 │ │ │ │ + andeq r0, r0, ip, ror fp │ │ │ │ + ldrbteq fp, [r4], #2144 @ 0x860 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ef400 <__cxa_atexit@plt+0xe2fa8> │ │ │ │ - ldr r2, [pc, #64] @ ef408 <__cxa_atexit@plt+0xe2fb0> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ee818 <__cxa_atexit@plt+0xe23c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ + ldr r1, [pc, #104] @ ee830 <__cxa_atexit@plt+0xe23d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ee820 <__cxa_atexit@plt+0xe23c8> │ │ │ │ + ldr r2, [pc, #84] @ ee834 <__cxa_atexit@plt+0xe23dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [pc, #44] @ ef40c <__cxa_atexit@plt+0xe2fb4> │ │ │ │ - tst r3, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r0, r1, r2, r7} │ │ │ │ - beq ef3f4 <__cxa_atexit@plt+0xe2f9c> │ │ │ │ - mov r7, r3 │ │ │ │ - b ef41c <__cxa_atexit@plt+0xe2fc4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ee808 <__cxa_atexit@plt+0xe23b0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b eef3c <__cxa_atexit@plt+0xe2ae4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r7, [r0, #-2476] @ 0xfffff654 │ │ │ │ - ldrbteq sl, [r4], #1100 @ 0x44c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp r9, lr │ │ │ │ - str fp, [sp] │ │ │ │ - bcc ef540 <__cxa_atexit@plt+0xe30e8> │ │ │ │ - ldr r1, [pc, #352] @ ef59c <__cxa_atexit@plt+0xe3144> │ │ │ │ - mov r0, r6 │ │ │ │ - ldr sl, [pc, #348] @ ef5a0 <__cxa_atexit@plt+0xe3148> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r0, #4]! │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [r0, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r1, #-8]! │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq r8, [r0, #-1464] @ 0xfffffa48 │ │ │ │ + andeq r0, r0, r8, asr r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ee8c8 <__cxa_atexit@plt+0xe2470> │ │ │ │ + ldr r2, [pc, #152] @ ee8f0 <__cxa_atexit@plt+0xe2498> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq ef52c <__cxa_atexit@plt+0xe30d4> │ │ │ │ - ldr r1, [pc, #284] @ ef5a4 <__cxa_atexit@plt+0xe314c> │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - add ip, r6, #68 @ 0x44 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add sl, r1, #2 │ │ │ │ - cmp r9, ip │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - bcc ef558 <__cxa_atexit@plt+0xe3100> │ │ │ │ - ldr r9, [pc, #252] @ ef5b4 <__cxa_atexit@plt+0xe315c> │ │ │ │ - sub lr, ip, #41 @ 0x29 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r1, [pc, #240] @ ef5b8 <__cxa_atexit@plt+0xe3160> │ │ │ │ - mov r9, r7 │ │ │ │ + beq ee8bc <__cxa_atexit@plt+0xe2464> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ee8d0 <__cxa_atexit@plt+0xe2478> │ │ │ │ + ldr r2, [pc, #112] @ ee8f8 <__cxa_atexit@plt+0xe24a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ ee8fc <__cxa_atexit@plt+0xe24a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #32]! │ │ │ │ - stmib r5, {r6, lr} │ │ │ │ - ldr r5, [pc, #224] @ ef5bc <__cxa_atexit@plt+0xe3164> │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r5, r5, #1 │ │ │ │ - stm r1, {r0, r3, r5, r8, sl, lr} │ │ │ │ - str fp, [r6, #12] │ │ │ │ - ldr r3, [pc, #200] @ ef5c0 <__cxa_atexit@plt+0xe3168> │ │ │ │ - sub r5, ip, #49 @ 0x31 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [pc, #192] @ ef5c4 <__cxa_atexit@plt+0xe316c> │ │ │ │ - str r3, [r6, #-16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - stmdb r6, {r0, r3, r5} │ │ │ │ - ldr r6, [pc, #176] @ ef5c8 <__cxa_atexit@plt+0xe3170> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r6, #2 │ │ │ │ - mov r6, ip │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + ldr r8, [pc, #104] @ ee900 <__cxa_atexit@plt+0xe24a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + stmdb r6, {r1, r9} │ │ │ │ + sub r2, r3, #31 │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, lr │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r6, [pc, #72] @ ef5a8 <__cxa_atexit@plt+0xe3150> │ │ │ │ - ldr r3, [pc, #72] @ ef5ac <__cxa_atexit@plt+0xe3154> │ │ │ │ - ldr r7, [pc, #72] @ ef5b0 <__cxa_atexit@plt+0xe3158> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r3, pc, r3 │ │ │ │ - str fp, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r6, r3, #1 │ │ │ │ - str r6, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ee8f4 <__cxa_atexit@plt+0xe249c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - ldrbteq sl, [r4], #780 @ 0x30c │ │ │ │ - ldrbteq r9, [r4], #892 @ 0x37c │ │ │ │ - ldrbteq sl, [r4], #536 @ 0x218 │ │ │ │ - ldrbteq r9, [r4], #1648 @ 0x670 │ │ │ │ - @ instruction: 0xfffef99c │ │ │ │ - @ instruction: 0xfffef2c8 │ │ │ │ - ldrbteq sl, [r4], #680 @ 0x2a8 │ │ │ │ - strbeq r7, [r0, #-3768] @ 0xfffff148 │ │ │ │ - ldrbteq r9, [r4], #988 @ 0x3dc │ │ │ │ - strbeq r7, [r0, #-3680] @ 0xfffff1a0 │ │ │ │ - ldrbteq sl, [r4], #460 @ 0x1cc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #256] @ ef6e0 <__cxa_atexit@plt+0xe3288> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrbteq r9, [r4], #1616 @ 0x650 │ │ │ │ + @ instruction: 0xfffe9f50 │ │ │ │ + @ instruction: 0xfffe9eec │ │ │ │ + ldrteq r2, [sp], #3041 @ 0xbe1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee968 <__cxa_atexit@plt+0xe2510> │ │ │ │ + ldr r2, [pc, #76] @ ee984 <__cxa_atexit@plt+0xe252c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ee988 <__cxa_atexit@plt+0xe2530> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r9, r1, #2 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [pc, #68] @ ee98c <__cxa_atexit@plt+0xe2534> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + stmdb r3, {r1, r9} │ │ │ │ + sub r2, r6, #31 │ │ │ │ + mov r6, r3 │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #32] @ ee990 <__cxa_atexit@plt+0xe2538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffe9ea0 │ │ │ │ + @ instruction: 0xfffe9e3c │ │ │ │ + ldrteq r2, [sp], #2865 @ 0xb31 │ │ │ │ + ldrbteq r9, [r4], #1464 @ 0x5b8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r9, [r5] │ │ │ │ - str ip, [r2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - bcc ef6a4 <__cxa_atexit@plt+0xe324c> │ │ │ │ - ldr r0, [pc, #188] @ ef6e4 <__cxa_atexit@plt+0xe328c> │ │ │ │ - sub lr, r6, #41 @ 0x29 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #176] @ ef6e8 <__cxa_atexit@plt+0xe3290> │ │ │ │ - str lr, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #20]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r0, [pc, #160] @ ef6ec <__cxa_atexit@plt+0xe3294> │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r7, r8, sl} │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #124] @ ef6f0 <__cxa_atexit@plt+0xe3298> │ │ │ │ - sub r5, r6, #49 @ 0x31 │ │ │ │ - mov r9, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eea1c <__cxa_atexit@plt+0xe25c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eea24 <__cxa_atexit@plt+0xe25cc> │ │ │ │ + ldr lr, [pc, #112] @ eea38 <__cxa_atexit@plt+0xe25e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ eea3c <__cxa_atexit@plt+0xe25e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ eea40 <__cxa_atexit@plt+0xe25e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #112] @ ef6f4 <__cxa_atexit@plt+0xe329c> │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - stmdb r3, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #96] @ ef6f8 <__cxa_atexit@plt+0xe32a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ eea44 <__cxa_atexit@plt+0xe25ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ eea48 <__cxa_atexit@plt+0xe25f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b eea2c <__cxa_atexit@plt+0xe25d4> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #80] @ ef6fc <__cxa_atexit@plt+0xe32a4> │ │ │ │ - ldr r2, [pc, #80] @ ef700 <__cxa_atexit@plt+0xe32a8> │ │ │ │ - ldr r7, [pc, #80] @ ef704 <__cxa_atexit@plt+0xe32ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r3, r2, #1 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq sl, [r4], #436 @ 0x1b4 │ │ │ │ - @ instruction: 0xfffef82c │ │ │ │ - @ instruction: 0xfffef158 │ │ │ │ - ldrbteq sl, [r4], #312 @ 0x138 │ │ │ │ - strbeq r7, [r0, #-3384] @ 0xfffff2c8 │ │ │ │ - ldrbteq r9, [r4], #604 @ 0x25c │ │ │ │ - strbeq r7, [r0, #-3300] @ 0xfffff31c │ │ │ │ - ldrbteq r9, [r4], #560 @ 0x230 │ │ │ │ - ldrbteq sl, [r4], #200 @ 0xc8 │ │ │ │ - ldrbteq r9, [r4], #1332 @ 0x534 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + strbeq r8, [r0, #-944] @ 0xfffffc50 │ │ │ │ + strbeq r8, [r0, #-948] @ 0xfffffc4c │ │ │ │ + strbeq r8, [r0, #-940] @ 0xfffffc54 │ │ │ │ + strbeq r8, [r0, #-924] @ 0xfffffc64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eeb04 <__cxa_atexit@plt+0xe26ac> │ │ │ │ + ldr lr, [pc, #184] @ eeb24 <__cxa_atexit@plt+0xe26cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #172] @ eeb28 <__cxa_atexit@plt+0xe26d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq eeaf8 <__cxa_atexit@plt+0xe26a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc eeb10 <__cxa_atexit@plt+0xe26b8> │ │ │ │ + ldr r3, [pc, #124] @ eeb2c <__cxa_atexit@plt+0xe26d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #104] @ eeb30 <__cxa_atexit@plt+0xe26d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #96] @ eeb34 <__cxa_atexit@plt+0xe26dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub sl, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strbeq r8, [r0, #-772] @ 0xfffffcfc │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + strbeq r8, [r0, #-2016] @ 0xfffff820 │ │ │ │ + strbeq r8, [r0, #-712] @ 0xfffffd38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ef78c <__cxa_atexit@plt+0xe3334> │ │ │ │ - ldr r2, [pc, #116] @ ef7a4 <__cxa_atexit@plt+0xe334c> │ │ │ │ - ldr lr, [pc, #116] @ ef7a8 <__cxa_atexit@plt+0xe3350> │ │ │ │ + bcc eeba0 <__cxa_atexit@plt+0xe2748> │ │ │ │ + ldr r2, [pc, #80] @ eebac <__cxa_atexit@plt+0xe2754> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #108] @ ef7ac <__cxa_atexit@plt+0xe3354> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r2, [pc, #60] @ eebb0 <__cxa_atexit@plt+0xe2758> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #88] @ ef7b0 <__cxa_atexit@plt+0xe3358> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #84] @ ef7b4 <__cxa_atexit@plt+0xe335c> │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #36] @ ef7b8 <__cxa_atexit@plt+0xe3360> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #52] @ eebb4 <__cxa_atexit@plt+0xe275c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - ldrbteq r9, [r4], #2208 @ 0x8a0 │ │ │ │ - strbeq r7, [r0, #-1768] @ 0xfffff918 │ │ │ │ - strbeq r7, [r0, #-3144] @ 0xfffff3b8 │ │ │ │ - strbeq r7, [r0, #-3136] @ 0xfffff3c0 │ │ │ │ - ldrbteq sl, [r4], #216 @ 0xd8 │ │ │ │ - ldrbteq r9, [r4], #1760 @ 0x6e0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + strbeq r8, [r0, #-1844] @ 0xfffff8cc │ │ │ │ + strbeq r8, [r0, #-540] @ 0xfffffde4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ef864 <__cxa_atexit@plt+0xe340c> │ │ │ │ - ldr r1, [pc, #144] @ ef870 <__cxa_atexit@plt+0xe3418> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi eec70 <__cxa_atexit@plt+0xe2818> │ │ │ │ + ldr r3, [pc, #180] @ eec8c <__cxa_atexit@plt+0xe2834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq ef840 <__cxa_atexit@plt+0xe33e8> │ │ │ │ - ldr r0, [pc, #120] @ ef874 <__cxa_atexit@plt+0xe341c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + beq eec64 <__cxa_atexit@plt+0xe280c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc eec78 <__cxa_atexit@plt+0xe2820> │ │ │ │ + ldr r2, [pc, #144] @ eec90 <__cxa_atexit@plt+0xe2838> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq ef84c <__cxa_atexit@plt+0xe33f4> │ │ │ │ - ldr lr, [pc, #92] @ ef878 <__cxa_atexit@plt+0xe3420> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq ef85c <__cxa_atexit@plt+0xe3404> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #18 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [pc, #120] @ eec94 <__cxa_atexit@plt+0xe283c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #112] @ eec98 <__cxa_atexit@plt+0xe2840> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #25 │ │ │ │ + add r1, r0, #256 @ 0x100 │ │ │ │ + ldr r8, [pc, #100] @ eec9c <__cxa_atexit@plt+0xe2844> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r6, r8} │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + strbeq r8, [r0, #-388] @ 0xfffffe7c │ │ │ │ + strbeq r8, [r0, #-1328] @ 0xfffffad0 │ │ │ │ + strbeq r8, [r0, #-356] @ 0xfffffe9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc eed24 <__cxa_atexit@plt+0xe28cc> │ │ │ │ + ldr r2, [pc, #108] @ eed30 <__cxa_atexit@plt+0xe28d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #76] @ eed34 <__cxa_atexit@plt+0xe28dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ eed38 <__cxa_atexit@plt+0xe28e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #64] @ eed3c <__cxa_atexit@plt+0xe28e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #25 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r2, r8, lr} │ │ │ │ + add r2, r3, #24 │ │ │ │ + stm r2, {r1, r3, lr} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + strbeq r8, [r0, #-184] @ 0xffffff48 │ │ │ │ + strbeq r8, [r0, #-168] @ 0xffffff58 │ │ │ │ + strbeq r8, [r0, #-1116] @ 0xfffffba4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eedf8 <__cxa_atexit@plt+0xe29a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eee00 <__cxa_atexit@plt+0xe29a8> │ │ │ │ + ldr lr, [pc, #132] @ eee14 <__cxa_atexit@plt+0xe29bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ eee18 <__cxa_atexit@plt+0xe29c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #124] @ eee1c <__cxa_atexit@plt+0xe29c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr sl, [pc, #108] @ eee20 <__cxa_atexit@plt+0xe29c8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #104] @ eee24 <__cxa_atexit@plt+0xe29cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + ldr ip, [pc, #92] @ eee28 <__cxa_atexit@plt+0xe29d0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r9, r6, #14 │ │ │ │ + add sl, sl, #2 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b eee08 <__cxa_atexit@plt+0xe29b0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq r9, [r4], #1568 @ 0x620 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ ef8fc <__cxa_atexit@plt+0xe34a4> │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + strbeq r7, [r0, #-4064] @ 0xfffff020 │ │ │ │ + ldrbteq fp, [r4], #520 @ 0x208 │ │ │ │ + strbeq r7, [r0, #-4076] @ 0xfffff014 │ │ │ │ + strbeq r7, [r0, #-4048] @ 0xfffff030 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi eeeb0 <__cxa_atexit@plt+0xe2a58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eeeb8 <__cxa_atexit@plt+0xe2a60> │ │ │ │ + ldr r1, [pc, #108] @ eeecc <__cxa_atexit@plt+0xe2a74> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq ef8e0 <__cxa_atexit@plt+0xe3488> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ ef900 <__cxa_atexit@plt+0xe34a8> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ef8f0 <__cxa_atexit@plt+0xe3498> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [pc, #104] @ eeed0 <__cxa_atexit@plt+0xe2a78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ eeed4 <__cxa_atexit@plt+0xe2a7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ eeed8 <__cxa_atexit@plt+0xe2a80> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r6, r3 │ │ │ │ + b eeec0 <__cxa_atexit@plt+0xe2a68> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + strbeq r7, [r0, #-3864] @ 0xfffff0e8 │ │ │ │ + strbeq r8, [r0, #-1060] @ 0xfffffbdc │ │ │ │ + strbeq r7, [r0, #-3852] @ 0xfffff0f4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eef28 <__cxa_atexit@plt+0xe2ad0> │ │ │ │ + ldr r3, [pc, #52] @ eef30 <__cxa_atexit@plt+0xe2ad8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq eef1c <__cxa_atexit@plt+0xe2ac4> │ │ │ │ + mov r7, r9 │ │ │ │ + b eef3c <__cxa_atexit@plt+0xe2ae4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r9, [r4], #1432 @ 0x598 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ ef954 <__cxa_atexit@plt+0xe34fc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq ef948 <__cxa_atexit@plt+0xe34f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #332] @ ef098 <__cxa_atexit@plt+0xe2c40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #328] @ ef09c <__cxa_atexit@plt+0xe2c44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r6, r9, r1 │ │ │ │ + beq eefdc <__cxa_atexit@plt+0xe2b84> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq eefcc <__cxa_atexit@plt+0xe2b74> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc ef078 <__cxa_atexit@plt+0xe2c20> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str r8, [r5] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r1, r1, #20 │ │ │ │ + tst r2, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + bne eef54 <__cxa_atexit@plt+0xe2afc> │ │ │ │ + add r6, r9, r1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, r0, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r9, [r4], #1348 @ 0x544 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, sl │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc efa1c <__cxa_atexit@plt+0xe35c4> │ │ │ │ - ldr r2, [pc, #200] @ efa64 <__cxa_atexit@plt+0xe360c> │ │ │ │ - mov sl, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - add r3, sl, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc efa3c <__cxa_atexit@plt+0xe35e4> │ │ │ │ - ldr r2, [pc, #180] @ efa70 <__cxa_atexit@plt+0xe3618> │ │ │ │ - ldr lr, [pc, #180] @ efa74 <__cxa_atexit@plt+0xe361c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr r2, [pc, #172] @ efa78 <__cxa_atexit@plt+0xe3620> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ef088 <__cxa_atexit@plt+0xe2c30> │ │ │ │ + ldr lr, [pc, #172] @ ef0a0 <__cxa_atexit@plt+0xe2c48> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r0, [r3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + add lr, r6, #46 @ 0x2e │ │ │ │ + ldr r1, [pc, #144] @ ef0a4 <__cxa_atexit@plt+0xe2c4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r6, #34 @ 0x22 │ │ │ │ + ldr r7, [pc, #136] @ ef0a8 <__cxa_atexit@plt+0xe2c50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + add r0, r6, #22 │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + stm ip, {r0, r1, r7} │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str lr, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [pc, #100] @ ef0ac <__cxa_atexit@plt+0xe2c54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #152] @ efa7c <__cxa_atexit@plt+0xe3624> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #148] @ efa80 <__cxa_atexit@plt+0xe3628> │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #23 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + add r7, r6, #58 @ 0x3a │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #72] @ efa6c <__cxa_atexit@plt+0xe3614> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ efa68 <__cxa_atexit@plt+0xe3610> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - ldrbteq r9, [r4], #3608 @ 0xe18 │ │ │ │ - ldrbteq r9, [r4], #3672 @ 0xe58 │ │ │ │ - @ instruction: 0xfffff9f0 │ │ │ │ - ldrbteq r9, [r4], #1556 @ 0x614 │ │ │ │ - strbeq r7, [r0, #-1116] @ 0xfffffba4 │ │ │ │ - strbeq r7, [r0, #-2492] @ 0xfffff644 │ │ │ │ - strbeq r7, [r0, #-2484] @ 0xfffff64c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + strbeq r7, [r0, #-3464] @ 0xfffff278 │ │ │ │ + strbeq r8, [r0, #-312] @ 0xfffffec8 │ │ │ │ + strbeq r7, [r0, #-3416] @ 0xfffff2a8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ef138 <__cxa_atexit@plt+0xe2ce0> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #132] @ ef15c <__cxa_atexit@plt+0xe2d04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi efab8 <__cxa_atexit@plt+0xe3660> │ │ │ │ - ldr r2, [pc, #36] @ efac8 <__cxa_atexit@plt+0xe3670> │ │ │ │ + bhi ef144 <__cxa_atexit@plt+0xe2cec> │ │ │ │ + ldr r2, [pc, #112] @ ef160 <__cxa_atexit@plt+0xe2d08> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r8, [pc, #28] @ efacc <__cxa_atexit@plt+0xe3674> │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + ldr r1, [pc, #104] @ ef164 <__cxa_atexit@plt+0xe2d0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ef128 <__cxa_atexit@plt+0xe2cd0> │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #16] @ efad0 <__cxa_atexit@plt+0xe3678> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b eef3c <__cxa_atexit@plt+0xe2ae4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r7, [r0, #-2340] @ 0xfffff6dc │ │ │ │ - ldrbteq r9, [r4], #3540 @ 0xdd4 │ │ │ │ - ldrbteq r9, [r4], #3500 @ 0xdac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc efb90 <__cxa_atexit@plt+0xe3738> │ │ │ │ - ldr r1, [pc, #204] @ efbd8 <__cxa_atexit@plt+0xe3780> │ │ │ │ - mov sl, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - add r1, sl, #56 @ 0x38 │ │ │ │ - cmp r7, r1 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - bcc efbb4 <__cxa_atexit@plt+0xe375c> │ │ │ │ - ldr r7, [pc, #184] @ efbe4 <__cxa_atexit@plt+0xe378c> │ │ │ │ - ldr lr, [pc, #184] @ efbe8 <__cxa_atexit@plt+0xe3790> │ │ │ │ - sub r8, r1, #23 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [pc, #172] @ efbec <__cxa_atexit@plt+0xe3794> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #152] @ efbf0 <__cxa_atexit@plt+0xe3798> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [pc, #148] @ efbf4 <__cxa_atexit@plt+0xe379c> │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #72] @ efbe0 <__cxa_atexit@plt+0xe3788> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, ip │ │ │ │ - mov sl, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ efbdc <__cxa_atexit@plt+0xe3784> │ │ │ │ + ldr r5, [pc, #28] @ ef168 <__cxa_atexit@plt+0xe2d10> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r9, ip │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - ldrbteq r9, [r4], #3240 @ 0xca8 │ │ │ │ - ldrbteq r9, [r4], #3300 @ 0xce4 │ │ │ │ - @ instruction: 0xfffff87c │ │ │ │ - ldrbteq r9, [r4], #1184 @ 0x4a0 │ │ │ │ - strbeq r7, [r0, #-744] @ 0xfffffd18 │ │ │ │ - strbeq r7, [r0, #-2120] @ 0xfffff7b8 │ │ │ │ - strbeq r7, [r0, #-2112] @ 0xfffff7c0 │ │ │ │ - ldrbteq r9, [r4], #3220 @ 0xc94 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + strbeq r7, [r0, #-3240] @ 0xfffff358 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + strbeq r7, [r0, #-3244] @ 0xfffff354 │ │ │ │ + strbeq r7, [r0, #-3164] @ 0xfffff3a4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ef1f4 <__cxa_atexit@plt+0xe2d9c> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #132] @ ef218 <__cxa_atexit@plt+0xe2dc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi efc30 <__cxa_atexit@plt+0xe37d8> │ │ │ │ - ldr r2, [pc, #36] @ efc40 <__cxa_atexit@plt+0xe37e8> │ │ │ │ + bhi ef200 <__cxa_atexit@plt+0xe2da8> │ │ │ │ + ldr r2, [pc, #112] @ ef21c <__cxa_atexit@plt+0xe2dc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r8, [pc, #28] @ efc44 <__cxa_atexit@plt+0xe37ec> │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + ldr r1, [pc, #104] @ ef220 <__cxa_atexit@plt+0xe2dc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ef1e4 <__cxa_atexit@plt+0xe2d8c> │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #16] @ efc48 <__cxa_atexit@plt+0xe37f0> │ │ │ │ + mov r7, r9 │ │ │ │ + b eef3c <__cxa_atexit@plt+0xe2ae4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ ef224 <__cxa_atexit@plt+0xe2dcc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - strbeq r7, [r0, #-1964] @ 0xfffff854 │ │ │ │ - ldrbteq r9, [r4], #3164 @ 0xc5c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + strbeq r7, [r0, #-3052] @ 0xfffff414 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + strbeq r7, [r0, #-3056] @ 0xfffff410 │ │ │ │ + strbeq r7, [r0, #-2976] @ 0xfffff460 │ │ │ │ + ldrbteq sl, [r4], #3500 @ 0xdac │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi efcbc <__cxa_atexit@plt+0xe3864> │ │ │ │ - ldr r1, [pc, #92] @ efcc4 <__cxa_atexit@plt+0xe386c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq efc9c <__cxa_atexit@plt+0xe3844> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #7 │ │ │ │ - bne efca8 <__cxa_atexit@plt+0xe3850> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi ef268 <__cxa_atexit@plt+0xe2e10> │ │ │ │ + ldr r2, [pc, #40] @ ef270 <__cxa_atexit@plt+0xe2e18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ ef274 <__cxa_atexit@plt+0xe2e1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ efcc8 <__cxa_atexit@plt+0xe3870> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400ad0 <__cxa_atexit@plt+0x3f4678> │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strbeq r7, [r0, #-260] @ 0xfffffefc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #7 │ │ │ │ - bne efcfc <__cxa_atexit@plt+0xe38a4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrbteq sl, [r4], #3476 @ 0xd94 │ │ │ │ + strbeq r7, [r0, #-2864] @ 0xfffff4d0 │ │ │ │ + ldrbteq sl, [r4], #3416 @ 0xd58 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ef2c0 <__cxa_atexit@plt+0xe2e68> │ │ │ │ + ldr r7, [pc, #52] @ ef2d0 <__cxa_atexit@plt+0xe2e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ef2b4 <__cxa_atexit@plt+0xe2e5c> │ │ │ │ + mov r7, r9 │ │ │ │ + b ef2e4 <__cxa_atexit@plt+0xe2e8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ efd14 <__cxa_atexit@plt+0xe38bc> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400ad0 <__cxa_atexit@plt+0x3f4678> │ │ │ │ - strbeq r7, [r0, #-172] @ 0xffffff54 │ │ │ │ - ldrbteq r9, [r4], #2964 @ 0xb94 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi efd7c <__cxa_atexit@plt+0xe3924> │ │ │ │ - ldr lr, [pc, #76] @ efd84 <__cxa_atexit@plt+0xe392c> │ │ │ │ - add r3, r7, #12 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ + ldr r7, [pc, #12] @ ef2d4 <__cxa_atexit@plt+0xe2e7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq sl, [r4], #3364 @ 0xd24 │ │ │ │ + ldrbteq sl, [r4], #3340 @ 0xd0c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #208] @ ef3c0 <__cxa_atexit@plt+0xe2f68> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - ldr lr, [pc, #56] @ efd88 <__cxa_atexit@plt+0xe3930> │ │ │ │ + ldr r8, [pc, #204] @ ef3c4 <__cxa_atexit@plt+0xe2f6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq ef378 <__cxa_atexit@plt+0xe2f20> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + cmp r2, #3 │ │ │ │ + add r3, r6, r1 │ │ │ │ + beq ef364 <__cxa_atexit@plt+0xe2f0c> │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r2, r3, #16 │ │ │ │ + cmp r9, r2 │ │ │ │ + bcc ef3b0 <__cxa_atexit@plt+0xe2f58> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + add r1, r1, #16 │ │ │ │ + tst r2, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + bne ef2f8 <__cxa_atexit@plt+0xe2ea0> │ │ │ │ + add r6, r6, r1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r0, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #72] @ ef3c8 <__cxa_atexit@plt+0xe2f70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r6, r6, r1 │ │ │ │ tst r3, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq efd70 <__cxa_atexit@plt+0xe3918> │ │ │ │ + beq ef3a4 <__cxa_atexit@plt+0xe2f4c> │ │ │ │ mov r7, r3 │ │ │ │ - b efd98 <__cxa_atexit@plt+0xe3940> │ │ │ │ + b ef3d8 <__cxa_atexit@plt+0xe2f80> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xfffff448 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strbeq r7, [r0, #-60] @ 0xffffffc4 │ │ │ │ - ldrbteq r9, [r4], #2848 @ 0xb20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrbteq sl, [r4], #3080 @ 0xc08 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp r8, lr │ │ │ │ - bcc efebc <__cxa_atexit@plt+0xe3a64> │ │ │ │ - ldr r9, [pc, #348] @ eff10 <__cxa_atexit@plt+0xe3ab8> │ │ │ │ + mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r2, #3] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [pc, #316] @ eff14 <__cxa_atexit@plt+0xe3abc> │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - beq efeac <__cxa_atexit@plt+0xe3a54> │ │ │ │ - ldr r1, [pc, #276] @ eff18 <__cxa_atexit@plt+0xe3ac0> │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - add r2, r6, #72 @ 0x48 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r1, r9, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + bne ef490 <__cxa_atexit@plt+0xe3038> │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef604 <__cxa_atexit@plt+0xe31ac> │ │ │ │ + ldr r2, [pc, #624] @ ef678 <__cxa_atexit@plt+0xe3220> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #620] @ ef67c <__cxa_atexit@plt+0xe3224> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r9, r1, #2 │ │ │ │ - cmp r8, r2 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str sl, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bcc efed0 <__cxa_atexit@plt+0xe3a78> │ │ │ │ - ldr r1, [pc, #248] @ eff28 <__cxa_atexit@plt+0xe3ad0> │ │ │ │ - ldr r8, [pc, #248] @ eff2c <__cxa_atexit@plt+0xe3ad4> │ │ │ │ - sub lr, r2, #41 @ 0x29 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [pc, #608] @ ef680 <__cxa_atexit@plt+0xe3228> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr lr, [pc, #596] @ ef684 <__cxa_atexit@plt+0xe322c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #30 │ │ │ │ + ldr r2, [pc, #588] @ ef688 <__cxa_atexit@plt+0xe3230> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #56] @ 0x38 │ │ │ │ + sub r0, r6, #42 @ 0x2a │ │ │ │ + ldr r1, [pc, #552] @ ef68c <__cxa_atexit@plt+0xe3234> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r1, r3, lr} │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r9 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef60c <__cxa_atexit@plt+0xe31b4> │ │ │ │ + ldr r0, [pc, #424] @ ef64c <__cxa_atexit@plt+0xe31f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, r3 │ │ │ │ + str r7, [r2, #8]! │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r7, r6, #18 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne ef510 <__cxa_atexit@plt+0xe30b8> │ │ │ │ + ldr r1, [pc, #420] @ ef668 <__cxa_atexit@plt+0xe3210> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r6, #36]! @ 0x24 │ │ │ │ - str r1, [r5] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r1, [pc, #220] @ eff30 <__cxa_atexit@plt+0xe3ad8> │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r3, r6, #20 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ef61c <__cxa_atexit@plt+0xe31c4> │ │ │ │ + ldr r1, [pc, #404] @ ef670 <__cxa_atexit@plt+0xe3218> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r1, r1, #3 │ │ │ │ - stm r3, {r0, r1, sl} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #184] @ eff34 <__cxa_atexit@plt+0xe3adc> │ │ │ │ - sub r3, r2, #49 @ 0x31 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #172] @ eff38 <__cxa_atexit@plt+0xe3ae0> │ │ │ │ - str r1, [r6, #-16] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r0, [pc, #396] @ ef674 <__cxa_atexit@plt+0xe321c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r6, #-16] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b eef3c <__cxa_atexit@plt+0xe2ae4> │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + add r8, r3, #12 │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi ef588 <__cxa_atexit@plt+0xe3130> │ │ │ │ + ldr r2, [pc, #284] @ ef650 <__cxa_atexit@plt+0xe31f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #280] @ ef654 <__cxa_atexit@plt+0xe31fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r5] │ │ │ │ + cmp fp, lr │ │ │ │ + bhi ef634 <__cxa_atexit@plt+0xe31dc> │ │ │ │ + ldr r0, [pc, #252] @ ef658 <__cxa_atexit@plt+0xe3200> │ │ │ │ add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - stmdb r6, {r0, r1, r3} │ │ │ │ - ldr r6, [pc, #156] @ eff3c <__cxa_atexit@plt+0xe3ae4> │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r2, [r6, #-16] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r1, #3 │ │ │ │ + beq ef5e4 <__cxa_atexit@plt+0xe318c> │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r1 │ │ │ │ + b eef3c <__cxa_atexit@plt+0xe2ae4> │ │ │ │ + ldr r2, [pc, #204] @ ef65c <__cxa_atexit@plt+0xe3204> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #200] @ ef660 <__cxa_atexit@plt+0xe3208> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r9, [r5] │ │ │ │ + cmp fp, lr │ │ │ │ + bhi ef640 <__cxa_atexit@plt+0xe31e8> │ │ │ │ + ldr r1, [pc, #172] @ ef664 <__cxa_atexit@plt+0xe320c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r2, [r6, #-16] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r0, #3 │ │ │ │ + beq ef5f4 <__cxa_atexit@plt+0xe319c> │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r0 │ │ │ │ + b eef3c <__cxa_atexit@plt+0xe2ae4> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + b ef610 <__cxa_atexit@plt+0xe31b8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r6, [pc, #72] @ ef66c <__cxa_atexit@plt+0xe3214> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #2 │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ bx r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r6, [pc, #68] @ eff1c <__cxa_atexit@plt+0xe3ac4> │ │ │ │ - ldr r3, [pc, #68] @ eff20 <__cxa_atexit@plt+0xe3ac8> │ │ │ │ - ldr r7, [pc, #68] @ eff24 <__cxa_atexit@plt+0xe3acc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r6, r6, #2 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r6, r3, #3 │ │ │ │ - str r6, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str ip, [r5, #4] │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - ldrbteq r9, [r4], #2448 @ 0x990 │ │ │ │ - ldrbteq r8, [r4], #3936 @ 0xf60 │ │ │ │ - ldrbteq r9, [r4], #2216 @ 0x8a8 │ │ │ │ - ldrbteq r8, [r4], #3328 @ 0xd00 │ │ │ │ - @ instruction: 0xfffef020 │ │ │ │ - @ instruction: 0xfffee958 │ │ │ │ - ldrbteq r9, [r4], #2360 @ 0x938 │ │ │ │ - strbeq r7, [r0, #-1328] @ 0xfffffad0 │ │ │ │ - ldrbteq r8, [r4], #4016 @ 0xfb0 │ │ │ │ - strbeq r7, [r0, #-1244] @ 0xfffffb24 │ │ │ │ - ldrbteq r9, [r4], #2412 @ 0x96c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #284] @ f0074 <__cxa_atexit@plt+0xe3c1c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr ip, [r2, #4]! │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #2 │ │ │ │ - mov lr, fp │ │ │ │ - add r6, r3, #56 @ 0x38 │ │ │ │ - mov fp, r4 │ │ │ │ - cmp r1, r6 │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - bcc f0034 <__cxa_atexit@plt+0xe3bdc> │ │ │ │ - ldr r1, [pc, #220] @ f0078 <__cxa_atexit@plt+0xe3c20> │ │ │ │ - ldr sl, [pc, #220] @ f007c <__cxa_atexit@plt+0xe3c24> │ │ │ │ - str lr, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str sl, [r3, #20]! │ │ │ │ - sub r1, r6, #41 @ 0x29 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - mov lr, r0 │ │ │ │ - ldr r0, [pc, #180] @ f0080 <__cxa_atexit@plt+0xe3c28> │ │ │ │ - ldr sl, [pc, #180] @ f0084 <__cxa_atexit@plt+0xe3c2c> │ │ │ │ - sub r5, r6, #49 @ 0x31 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r5, [r3, #-4] │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - ldr r0, [pc, #148] @ f0088 <__cxa_atexit@plt+0xe3c30> │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r4, [r3, #16] │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r5, [pc, #112] @ f008c <__cxa_atexit@plt+0xe3c34> │ │ │ │ - mov r4, fp │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #84] @ f0090 <__cxa_atexit@plt+0xe3c38> │ │ │ │ - ldr r2, [pc, #84] @ f0094 <__cxa_atexit@plt+0xe3c3c> │ │ │ │ - ldr r7, [pc, #84] @ f0098 <__cxa_atexit@plt+0xe3c40> │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r9, r0 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffffa40 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffff980 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + strbeq r7, [r0, #-1924] @ 0xfffff87c │ │ │ │ + @ instruction: 0xfffffa5c │ │ │ │ + strbeq r7, [r0, #-2240] @ 0xfffff740 │ │ │ │ + andeq r0, r0, ip, lsl #5 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + strbeq r7, [r0, #-2440] @ 0xfffff678 │ │ │ │ + strbeq r7, [r0, #-2412] @ 0xfffff694 │ │ │ │ + strbeq r7, [r0, #-3356] @ 0xfffff2e4 │ │ │ │ + strbeq r7, [r0, #-2364] @ 0xfffff6c4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ef6c4 <__cxa_atexit@plt+0xe326c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [fp, #828] @ 0x33c │ │ │ │ - ldr r1, [fp, #-8] │ │ │ │ - add r3, r3, #2 │ │ │ │ - mov r4, fp │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ef6fc <__cxa_atexit@plt+0xe32a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ef734 <__cxa_atexit@plt+0xe32dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq sl, [r4], #2196 @ 0x894 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ef7a8 <__cxa_atexit@plt+0xe3350> │ │ │ │ + ldr r7, [pc, #80] @ ef7c8 <__cxa_atexit@plt+0xe3370> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov fp, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r2, #3 │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - bx r1 │ │ │ │ - ldrbteq r9, [r4], #2100 @ 0x834 │ │ │ │ - @ instruction: 0xfffeeeb4 │ │ │ │ - @ instruction: 0xfffee7ec │ │ │ │ - ldrbteq r8, [r4], #3692 @ 0xe6c │ │ │ │ - strbeq r7, [r0, #-984] @ 0xfffffc28 │ │ │ │ - ldrbteq r9, [r4], #1944 @ 0x798 │ │ │ │ - strbeq r7, [r0, #-856] @ 0xfffffca8 │ │ │ │ - ldrbteq r8, [r4], #3576 @ 0xdf8 │ │ │ │ - ldrbteq r9, [r4], #1836 @ 0x72c │ │ │ │ - ldrbteq r8, [r4], #2976 @ 0xba0 │ │ │ │ - ldrbteq r9, [r4], #2064 @ 0x810 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f00ec <__cxa_atexit@plt+0xe3c94> │ │ │ │ - add r2, r7, #8 │ │ │ │ - ldr lr, [pc, #52] @ f00f4 <__cxa_atexit@plt+0xe3c9c> │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r8, [pc, #48] @ f00f8 <__cxa_atexit@plt+0xe3ca0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r6, [r0, #-3268] @ 0xfffff33c │ │ │ │ - ldrbteq r9, [r4], #1968 @ 0x7b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f0178 <__cxa_atexit@plt+0xe3d20> │ │ │ │ - ldr lr, [pc, #96] @ f0184 <__cxa_atexit@plt+0xe3d2c> │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldm ip, {r1, r9, ip} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - ldr lr, [pc, #64] @ f0188 <__cxa_atexit@plt+0xe3d30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - add lr, r3, #40 @ 0x28 │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - stm lr, {r3, r9, ip} │ │ │ │ + ldr r2, [pc, #76] @ ef7cc <__cxa_atexit@plt+0xe3374> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ef79c <__cxa_atexit@plt+0xe3344> │ │ │ │ + mov r7, r9 │ │ │ │ + b ef2e4 <__cxa_atexit@plt+0xe2e8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - strbeq r7, [r0, #-604] @ 0xfffffda4 │ │ │ │ - andeq r0, r5, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f01cc <__cxa_atexit@plt+0xe3d74> │ │ │ │ - ldr r2, [pc, #48] @ f01e4 <__cxa_atexit@plt+0xe3d8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #20] @ f01e8 <__cxa_atexit@plt+0xe3d90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [pc, #32] @ ef7d0 <__cxa_atexit@plt+0xe3378> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #28] @ ef7d4 <__cxa_atexit@plt+0xe337c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - ldrbteq r9, [r4], #1768 @ 0x6e8 │ │ │ │ - ldrbteq r8, [r4], #3248 @ 0xcb0 │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + strbeq r7, [r0, #-1576] @ 0xfffff9d8 │ │ │ │ + ldrbteq sl, [r4], #2108 @ 0x83c │ │ │ │ + strbeq r7, [r0, #-1520] @ 0xfffffa10 │ │ │ │ + ldrbteq sl, [r4], #2060 @ 0x80c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f0294 <__cxa_atexit@plt+0xe3e3c> │ │ │ │ - ldr r1, [pc, #144] @ f02a0 <__cxa_atexit@plt+0xe3e48> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f0270 <__cxa_atexit@plt+0xe3e18> │ │ │ │ - ldr r0, [pc, #120] @ f02a4 <__cxa_atexit@plt+0xe3e4c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq f027c <__cxa_atexit@plt+0xe3e24> │ │ │ │ - ldr lr, [pc, #92] @ f02a8 <__cxa_atexit@plt+0xe3e50> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq f028c <__cxa_atexit@plt+0xe3e34> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi ef830 <__cxa_atexit@plt+0xe33d8> │ │ │ │ + ldr r7, [pc, #80] @ ef850 <__cxa_atexit@plt+0xe33f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ ef854 <__cxa_atexit@plt+0xe33fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ef824 <__cxa_atexit@plt+0xe33cc> │ │ │ │ + mov r7, r9 │ │ │ │ + b ef2e4 <__cxa_atexit@plt+0xe2e8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ + ldr r7, [pc, #32] @ ef858 <__cxa_atexit@plt+0xe3400> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ ef85c <__cxa_atexit@plt+0xe3404> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + strbeq r7, [r0, #-1440] @ 0xfffffa60 │ │ │ │ + ldrbteq sl, [r4], #1972 @ 0x7b4 │ │ │ │ + strbeq r7, [r0, #-1384] @ 0xfffffa98 │ │ │ │ + ldrbteq sl, [r4], #1928 @ 0x788 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ef8a8 <__cxa_atexit@plt+0xe3450> │ │ │ │ + ldr r7, [pc, #52] @ ef8bc <__cxa_atexit@plt+0xe3464> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ef89c <__cxa_atexit@plt+0xe3444> │ │ │ │ + mov r7, r8 │ │ │ │ + b ef8d0 <__cxa_atexit@plt+0xe3478> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ ef8c0 <__cxa_atexit@plt+0xe3468> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq r8, [r4], #3056 @ 0xbf0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq sl, [r4], #1876 @ 0x754 │ │ │ │ + ldrbteq sl, [r4], #1832 @ 0x728 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ f032c <__cxa_atexit@plt+0xe3ed4> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq ef900 <__cxa_atexit@plt+0xe34a8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne ef93c <__cxa_atexit@plt+0xe34e4> │ │ │ │ + ldr r7, [pc, #428] @ efa9c <__cxa_atexit@plt+0xe3644> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #420] @ efaa0 <__cxa_atexit@plt+0xe3648> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi efa14 <__cxa_atexit@plt+0xe35bc> │ │ │ │ + ldr r2, [pc, #376] @ efa8c <__cxa_atexit@plt+0xe3634> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #372] @ efa90 <__cxa_atexit@plt+0xe3638> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r9} │ │ │ │ + cmp r3, #0 │ │ │ │ + beq ef9a8 <__cxa_atexit@plt+0xe3550> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b ef2e4 <__cxa_atexit@plt+0xe2e8c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc efa34 <__cxa_atexit@plt+0xe35dc> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r0, [r9, #15] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + add r8, r1, #4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bmi ef9b8 <__cxa_atexit@plt+0xe3560> │ │ │ │ + ldr r1, [pc, #256] @ efa74 <__cxa_atexit@plt+0xe361c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + str r2, [r6] │ │ │ │ + str r1, [r8] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi efa44 <__cxa_atexit@plt+0xe35ec> │ │ │ │ + ldr r2, [pc, #236] @ efa78 <__cxa_atexit@plt+0xe3620> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + str r3, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq f0310 <__cxa_atexit@plt+0xe3eb8> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ f0330 <__cxa_atexit@plt+0xe3ed8> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f0320 <__cxa_atexit@plt+0xe3ec8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ + beq ef9f4 <__cxa_atexit@plt+0xe359c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b ef2e4 <__cxa_atexit@plt+0xe2e8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #192] @ efa80 <__cxa_atexit@plt+0xe3628> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6] │ │ │ │ + str r1, [r8] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi efa5c <__cxa_atexit@plt+0xe3604> │ │ │ │ + ldr r3, [pc, #172] @ efa84 <__cxa_atexit@plt+0xe362c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + tst r2, #3 │ │ │ │ + beq efa04 <__cxa_atexit@plt+0xe35ac> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b ef2e4 <__cxa_atexit@plt+0xe2e8c> │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r8, [r4], #2920 @ 0xb68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ f0384 <__cxa_atexit@plt+0xe3f2c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq f0378 <__cxa_atexit@plt+0xe3f20> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r8, [r4], #2836 @ 0xb14 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - andeq r0, r5, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f0400 <__cxa_atexit@plt+0xe3fa8> │ │ │ │ - ldr r6, [pc, #108] @ f0438 <__cxa_atexit@plt+0xe3fe0> │ │ │ │ - mov r2, r3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2, #4]! │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - str r8, [r2, #8] │ │ │ │ - bcc f0418 <__cxa_atexit@plt+0xe3fc0> │ │ │ │ - ldr r1, [pc, #88] @ f0444 <__cxa_atexit@plt+0xe3fec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - mov r8, r3 │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [pc, #56] @ f0440 <__cxa_atexit@plt+0xe3fe8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #120] @ efa94 <__cxa_atexit@plt+0xe363c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #116] @ efa98 <__cxa_atexit@plt+0xe3640> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f043c <__cxa_atexit@plt+0xe3fe4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r7, [pc, #48] @ efa7c <__cxa_atexit@plt+0xe3624> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ efa88 <__cxa_atexit@plt+0xe3630> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - ldrbteq r9, [r4], #1180 @ 0x49c │ │ │ │ - ldrbteq r9, [r4], #1220 @ 0x4c4 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - ldrbteq r9, [r4], #1168 @ 0x490 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + ldrbteq sl, [r4], #1440 @ 0x5a0 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + ldrbteq sl, [r4], #1416 @ 0x588 │ │ │ │ + @ instruction: 0xfffff9cc │ │ │ │ + strbeq r7, [r0, #-1164] @ 0xfffffb74 │ │ │ │ + ldrbteq sl, [r4], #1488 @ 0x5d0 │ │ │ │ + strbeq r7, [r0, #-900] @ 0xfffffc7c │ │ │ │ + ldrbteq sl, [r4], #1696 @ 0x6a0 │ │ │ │ + ldrbteq sl, [r4], #1684 @ 0x694 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ efac4 <__cxa_atexit@plt+0xe366c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + strbeq r7, [r0, #-704] @ 0xfffffd40 │ │ │ │ + ldrbteq sl, [r4], #1344 @ 0x540 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f04c4 <__cxa_atexit@plt+0xe406c> │ │ │ │ - ldr r2, [pc, #96] @ f04cc <__cxa_atexit@plt+0xe4074> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - stmib r7, {r0, r1} │ │ │ │ - beq f04b4 <__cxa_atexit@plt+0xe405c> │ │ │ │ - ldr r7, [pc, #64] @ f04d0 <__cxa_atexit@plt+0xe4078> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + bhi efb34 <__cxa_atexit@plt+0xe36dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ efb50 <__cxa_atexit@plt+0xe36f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi efb3c <__cxa_atexit@plt+0xe36e4> │ │ │ │ + ldr r3, [pc, #76] @ efb54 <__cxa_atexit@plt+0xe36fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq efb24 <__cxa_atexit@plt+0xe36cc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b efe44 <__cxa_atexit@plt+0xe39ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ efb58 <__cxa_atexit@plt+0xe3700> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + bx r0 │ │ │ │ + strbeq r7, [r0, #-656] @ 0xfffffd70 │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + ldrbteq sl, [r4], #1228 @ 0x4cc │ │ │ │ + ldrbteq r8, [r4], #1264 @ 0x4f0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi efbb4 <__cxa_atexit@plt+0xe375c> │ │ │ │ + ldr r3, [pc, #60] @ efbbc <__cxa_atexit@plt+0xe3764> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq efba8 <__cxa_atexit@plt+0xe3750> │ │ │ │ + mov r7, r8 │ │ │ │ + b efbcc <__cxa_atexit@plt+0xe3774> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq r9, [r4], #1032 @ 0x408 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ f04fc <__cxa_atexit@plt+0xe40a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r9, [r4], #988 @ 0x3dc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f0528 <__cxa_atexit@plt+0xe40d0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ f052c <__cxa_atexit@plt+0xe40d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r6, [r0, #-3568] @ 0xfffff210 │ │ │ │ - ldrbteq r9, [r4], #924 @ 0x39c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq r8, [r4], #1168 @ 0x490 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne f05ac <__cxa_atexit@plt+0xe4154> │ │ │ │ + bne efc50 <__cxa_atexit@plt+0xe37f8> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #172] @ efc94 <__cxa_atexit@plt+0xe383c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - ldr r8, [r3, #16] │ │ │ │ - add r3, r6, #12 │ │ │ │ - add r5, r5, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f05b8 <__cxa_atexit@plt+0xe4160> │ │ │ │ - ldr r0, [pc, #128] @ f05f4 <__cxa_atexit@plt+0xe419c> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bcc f05d4 <__cxa_atexit@plt+0xe417c> │ │ │ │ - ldr r2, [pc, #104] @ f0600 <__cxa_atexit@plt+0xe41a8> │ │ │ │ - mov r8, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq efc64 <__cxa_atexit@plt+0xe380c> │ │ │ │ + ldr r1, [pc, #148] @ efc98 <__cxa_atexit@plt+0xe3840> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr sl, [r2, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + str sl, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq efc74 <__cxa_atexit@plt+0xe381c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne efc80 <__cxa_atexit@plt+0xe3828> │ │ │ │ + ldr r2, [pc, #100] @ efc9c <__cxa_atexit@plt+0xe3844> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r8, #16]! │ │ │ │ - add lr, r8, #8 │ │ │ │ - stm lr, {r3, r9, sl} │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - ldr r7, [pc, #60] @ f05fc <__cxa_atexit@plt+0xe41a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [pc, #96] @ efca0 <__cxa_atexit@plt+0xe3848> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 400a54 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldr r7, [pc, #76] @ efca4 <__cxa_atexit@plt+0xe384c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f05f8 <__cxa_atexit@plt+0xe41a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - ldrbteq r9, [r4], #736 @ 0x2e0 │ │ │ │ - ldrbteq r9, [r4], #776 @ 0x308 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f0638 <__cxa_atexit@plt+0xe41e0> │ │ │ │ - ldr r2, [pc, #36] @ f0648 <__cxa_atexit@plt+0xe41f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r8, [pc, #28] @ f064c <__cxa_atexit@plt+0xe41f4> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #16] @ f0650 <__cxa_atexit@plt+0xe41f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strbeq r6, [r0, #-3492] @ 0xfffff25c │ │ │ │ - ldrbteq r9, [r4], #692 @ 0x2b4 │ │ │ │ - ldrbteq r9, [r4], #648 @ 0x288 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f0698 <__cxa_atexit@plt+0xe4240> │ │ │ │ - ldr r1, [pc, #40] @ f06a4 <__cxa_atexit@plt+0xe424c> │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - ldrbteq r9, [r4], #600 @ 0x258 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 69a56c <__cxa_atexit@plt+0x68e114> │ │ │ │ - ldrbteq r9, [r4], #584 @ 0x248 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f074c <__cxa_atexit@plt+0xe42f4> │ │ │ │ - ldr lr, [pc, #108] @ f0754 <__cxa_atexit@plt+0xe42fc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r2, [r7, #10] │ │ │ │ - mov r7, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r7, #-16]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - beq f073c <__cxa_atexit@plt+0xe42e4> │ │ │ │ - ldr r7, [pc, #64] @ f0758 <__cxa_atexit@plt+0xe4300> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq r9, [r4], #436 @ 0x1b4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #32] @ efca8 <__cxa_atexit@plt+0xe3850> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + ldrbteq r8, [r4], #1048 @ 0x418 │ │ │ │ + strbeq r7, [r0, #-288] @ 0xfffffee0 │ │ │ │ + strbeq r7, [r0, #-236] @ 0xffffff14 │ │ │ │ + ldrbteq r8, [r4], #932 @ 0x3a4 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ f0784 <__cxa_atexit@plt+0xe432c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #100] @ efd30 <__cxa_atexit@plt+0xe38d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r9, [r4], #392 @ 0x188 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f07b0 <__cxa_atexit@plt+0xe4358> │ │ │ │ - mov r8, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq efd10 <__cxa_atexit@plt+0xe38b8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne efd1c <__cxa_atexit@plt+0xe38c4> │ │ │ │ + ldr r3, [pc, #60] @ efd34 <__cxa_atexit@plt+0xe38dc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #56] @ efd38 <__cxa_atexit@plt+0xe38e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ f07b4 <__cxa_atexit@plt+0xe435c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strbeq r6, [r0, #-2920] @ 0xfffff498 │ │ │ │ - ldrbteq r9, [r4], #344 @ 0x158 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + b 400a54 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ efd3c <__cxa_atexit@plt+0xe38e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrbteq r8, [r4], #856 @ 0x358 │ │ │ │ + strbeq r7, [r0, #-80] @ 0xffffffb0 │ │ │ │ + ldrbteq r8, [r4], #784 @ 0x310 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne efd7c <__cxa_atexit@plt+0xe3924> │ │ │ │ + ldr r3, [pc, #48] @ efd94 <__cxa_atexit@plt+0xe393c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r8, [pc, #40] @ efd98 <__cxa_atexit@plt+0xe3940> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a54 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldr r7, [pc, #12] @ efd90 <__cxa_atexit@plt+0xe3938> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + strbeq r6, [r0, #-4080] @ 0xfffff010 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq r8, [r4], #744 @ 0x2e8 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne f07ec <__cxa_atexit@plt+0xe4394> │ │ │ │ - ldr r2, [pc, #32] @ f07f8 <__cxa_atexit@plt+0xe43a0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + bne efdc0 <__cxa_atexit@plt+0xe3968> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r9, [r4], #276 @ 0x114 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #192] @ f08d0 <__cxa_atexit@plt+0xe4478> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq f0890 <__cxa_atexit@plt+0xe4438> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f089c <__cxa_atexit@plt+0xe4444> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f08a4 <__cxa_atexit@plt+0xe444c> │ │ │ │ - mov r2, r5 │ │ │ │ - sub r9, r3, #7 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - ldr lr, [pc, #124] @ f08d4 <__cxa_atexit@plt+0xe447c> │ │ │ │ - ldmib r2, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, r2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - bhi f08b8 <__cxa_atexit@plt+0xe4460> │ │ │ │ - ldr r6, [pc, #100] @ f08dc <__cxa_atexit@plt+0xe4484> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmib r5, {r6, r8, r9} │ │ │ │ - ldr r8, [pc, #92] @ f08e0 <__cxa_atexit@plt+0xe4488> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + ldr r7, [pc, #12] @ efdd4 <__cxa_atexit@plt+0xe397c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #24] @ f08d8 <__cxa_atexit@plt+0xe4480> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ + strbeq r6, [r0, #-4012] @ 0xfffff054 │ │ │ │ + ldrbteq r8, [r4], #628 @ 0x274 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi efe20 <__cxa_atexit@plt+0xe39c8> │ │ │ │ + ldr r7, [pc, #52] @ efe30 <__cxa_atexit@plt+0xe39d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq efe14 <__cxa_atexit@plt+0xe39bc> │ │ │ │ + mov r7, r9 │ │ │ │ + b efe44 <__cxa_atexit@plt+0xe39ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - ldrbteq r9, [r4], #48 @ 0x30 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - strbeq r6, [r0, #-2892] @ 0xfffff4b4 │ │ │ │ - ldrbteq r9, [r4], #44 @ 0x2c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #12] @ efe34 <__cxa_atexit@plt+0xe39dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq sl, [r4], #488 @ 0x1e8 │ │ │ │ + ldrbteq sl, [r4], #464 @ 0x1d0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f095c <__cxa_atexit@plt+0xe4504> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f0968 <__cxa_atexit@plt+0xe4510> │ │ │ │ - mov r3, r5 │ │ │ │ - sub r9, r6, #7 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - ldr lr, [pc, #100] @ f0988 <__cxa_atexit@plt+0xe4530> │ │ │ │ - ldmib r3, {r0, r1} │ │ │ │ + mov r0, #0 │ │ │ │ + ldr lr, [pc, #208] @ eff20 <__cxa_atexit@plt+0xe3ac8> │ │ │ │ add lr, pc, lr │ │ │ │ - cmp fp, r3 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - bhi f0974 <__cxa_atexit@plt+0xe451c> │ │ │ │ - ldr r2, [pc, #76] @ f0990 <__cxa_atexit@plt+0xe4538> │ │ │ │ - add lr, r5, #8 │ │ │ │ - mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - ldr r8, [pc, #60] @ f0994 <__cxa_atexit@plt+0xe453c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 400a20 <__cxa_atexit@plt+0x3f45c8> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #16] @ f098c <__cxa_atexit@plt+0xe4534> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #204] @ eff24 <__cxa_atexit@plt+0xe3acc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + add r2, r6, r0 │ │ │ │ + beq efed4 <__cxa_atexit@plt+0xe3a7c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq efec4 <__cxa_atexit@plt+0xe3a6c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r1, r2, #16 │ │ │ │ + cmp r3, r1 │ │ │ │ + bcc eff10 <__cxa_atexit@plt+0xe3ab8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + add r0, r0, #16 │ │ │ │ + tst r1, #3 │ │ │ │ + mov r7, r1 │ │ │ │ + bne efe58 <__cxa_atexit@plt+0xe3a00> │ │ │ │ + add r6, r6, r0 │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - ldrbteq r8, [r4], #3956 @ 0xf74 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - strbeq r6, [r0, #-2688] @ 0xfffff580 │ │ │ │ - ldrbteq r8, [r4], #3972 @ 0xf84 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400b48 <__cxa_atexit@plt+0x3f46f0> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add r1, r2, #16 │ │ │ │ + cmp r6, r1 │ │ │ │ + bcc eff10 <__cxa_atexit@plt+0xe3ab8> │ │ │ │ + ldr r6, [pc, #60] @ eff28 <__cxa_atexit@plt+0xe3ad0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r2, {r6, r9} │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r7, [r1] │ │ │ │ + add r7, r2, #5 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffff0 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f0a0c <__cxa_atexit@plt+0xe45b4> │ │ │ │ - ldr r1, [pc, #72] @ f0a14 <__cxa_atexit@plt+0xe45bc> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [pc, #60] @ f0a18 <__cxa_atexit@plt+0xe45c0> │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - beq f0a00 <__cxa_atexit@plt+0xe45a8> │ │ │ │ - mov r7, #0 │ │ │ │ - str r2, [r5] │ │ │ │ + bhi eff5c <__cxa_atexit@plt+0xe3b04> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ eff64 <__cxa_atexit@plt+0xe3b0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - str r7, [r3] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - b eb198 <__cxa_atexit@plt+0xded40> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 400a4c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - strbeq r6, [r0, #-944] @ 0xfffffc50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b eb198 <__cxa_atexit@plt+0xded40> │ │ │ │ - ldrbteq r8, [r4], #3788 @ 0xecc │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 69a56c <__cxa_atexit@plt+0x68e114> │ │ │ │ - ldrbteq r8, [r4], #3800 @ 0xed8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi f0ae8 <__cxa_atexit@plt+0xe4690> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f0af4 <__cxa_atexit@plt+0xe469c> │ │ │ │ - ldr lr, [pc, #144] @ f0b18 <__cxa_atexit@plt+0xe46c0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r2, [pc, #132] @ f0b1c <__cxa_atexit@plt+0xe46c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - sub r2, r3, #12 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - bhi f0b04 <__cxa_atexit@plt+0xe46ac> │ │ │ │ - ldr r3, [pc, #84] @ f0b24 <__cxa_atexit@plt+0xe46cc> │ │ │ │ - sub lr, r5, #28 │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - ldr r8, [pc, #68] @ f0b28 <__cxa_atexit@plt+0xe46d0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f0b20 <__cxa_atexit@plt+0xe46c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrbteq r8, [r4], #3556 @ 0xde4 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - strbeq r6, [r0, #-2292] @ 0xfffff70c │ │ │ │ - ldrbteq r8, [r4], #3556 @ 0xde4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f0be4 <__cxa_atexit@plt+0xe478c> │ │ │ │ - ldr r7, [pc, #172] @ f0c04 <__cxa_atexit@plt+0xe47ac> │ │ │ │ - ldr r3, [pc, #172] @ f0c08 <__cxa_atexit@plt+0xe47b0> │ │ │ │ - str r8, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r8, [r2, #8] │ │ │ │ - beq f0b94 <__cxa_atexit@plt+0xe473c> │ │ │ │ - ldr r7, [pc, #144] @ f0c14 <__cxa_atexit@plt+0xe47bc> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - b 400b50 <__cxa_atexit@plt+0x3f46f8> │ │ │ │ - sub r3, r5, #24 │ │ │ │ + strbeq r6, [r0, #-3636] @ 0xfffff1cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f0bf4 <__cxa_atexit@plt+0xe479c> │ │ │ │ - ldr r1, [pc, #100] @ f0c0c <__cxa_atexit@plt+0xe47b4> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r1, [pc, #88] @ f0c10 <__cxa_atexit@plt+0xe47b8> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - beq f0bdc <__cxa_atexit@plt+0xe4784> │ │ │ │ - str r7, [r5] │ │ │ │ + bhi eff98 <__cxa_atexit@plt+0xe3b40> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ effa0 <__cxa_atexit@plt+0xe3b48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b eb198 <__cxa_atexit@plt+0xded40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + b 400a4c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - strbeq r6, [r0, #-468] @ 0xfffffe2c │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrbteq r8, [r4], #3320 @ 0xcf8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ f0c3c <__cxa_atexit@plt+0xe47e4> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400b50 <__cxa_atexit@plt+0x3f46f8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r8, [r4], #3280 @ 0xcd0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f0c6c <__cxa_atexit@plt+0xe4814> │ │ │ │ - ldr r7, [pc, #144] @ f0cf0 <__cxa_atexit@plt+0xe4898> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f0cc8 <__cxa_atexit@plt+0xe4870> │ │ │ │ - mov r3, r5 │ │ │ │ - sub r9, r6, #7 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr lr, [pc, #84] @ f0ce8 <__cxa_atexit@plt+0xe4890> │ │ │ │ - ldmib r3, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ + strbeq r6, [r0, #-3576] @ 0xfffff208 │ │ │ │ + ldrbteq sl, [r4], #100 @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - bhi f0cd4 <__cxa_atexit@plt+0xe487c> │ │ │ │ - ldr r2, [pc, #64] @ f0cf4 <__cxa_atexit@plt+0xe489c> │ │ │ │ + bhi f001c <__cxa_atexit@plt+0xe3bc4> │ │ │ │ + ldr r2, [pc, #128] @ f0044 <__cxa_atexit@plt+0xe3bec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f0024 <__cxa_atexit@plt+0xe3bcc> │ │ │ │ + ldr r3, [pc, #104] @ f0048 <__cxa_atexit@plt+0xe3bf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ f004c <__cxa_atexit@plt+0xe3bf4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r8, r9} │ │ │ │ - ldr r8, [pc, #56] @ f0cf8 <__cxa_atexit@plt+0xe48a0> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #16] @ f0cec <__cxa_atexit@plt+0xe4894> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f000c <__cxa_atexit@plt+0xe3bb4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b efe44 <__cxa_atexit@plt+0xe39ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - ldrbteq r8, [r4], #3092 @ 0xc14 │ │ │ │ - strbeq r6, [r0, #-436] @ 0xfffffe4c │ │ │ │ - @ instruction: 0xfffff9a8 │ │ │ │ - strbeq r6, [r0, #-1812] @ 0xfffff8ec │ │ │ │ - ldrbteq r8, [r4], #3116 @ 0xc2c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f0d50 <__cxa_atexit@plt+0xe48f8> │ │ │ │ - ldr r3, [pc, #64] @ f0d68 <__cxa_atexit@plt+0xe4910> │ │ │ │ - ldr r2, [pc, #64] @ f0d6c <__cxa_atexit@plt+0xe4914> │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r8, [r7, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r9, sl} │ │ │ │ - add lr, r7, #20 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - sub r8, r6, #26 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r9, sl} │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #24] @ f0d70 <__cxa_atexit@plt+0xe4918> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #36] @ f0050 <__cxa_atexit@plt+0xe3bf8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ f0054 <__cxa_atexit@plt+0xe3bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - ldrbteq r8, [r4], #3044 @ 0xbe4 │ │ │ │ - ldrbteq r8, [r4], #3024 @ 0xbd0 │ │ │ │ + strbeq r6, [r0, #-3516] @ 0xfffff244 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + ldrbteq sl, [r4], #36 @ 0x24 │ │ │ │ + ldrbteq r9, [r4], #4064 @ 0xfe0 │ │ │ │ + ldrbteq r9, [r4], #4060 @ 0xfdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f0da8 <__cxa_atexit@plt+0xe4950> │ │ │ │ + bhi f0088 <__cxa_atexit@plt+0xe3c30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f0db0 <__cxa_atexit@plt+0xe4958> │ │ │ │ + ldr r2, [pc, #24] @ f0090 <__cxa_atexit@plt+0xe3c38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 69492c <__cxa_atexit@plt+0x6884d4> │ │ │ │ + b 400a4c <__cxa_atexit@plt+0x3f45f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r5, [r0, #-4088] @ 0xfffff008 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, sl │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc f0e2c <__cxa_atexit@plt+0xe49d4> │ │ │ │ - ldr r2, [pc, #140] @ f0e68 <__cxa_atexit@plt+0xe4a10> │ │ │ │ - mov sl, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - add r3, sl, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc f0e4c <__cxa_atexit@plt+0xe49f4> │ │ │ │ - ldr r7, [pc, #120] @ f0e74 <__cxa_atexit@plt+0xe4a1c> │ │ │ │ - ldr r2, [pc, #120] @ f0e78 <__cxa_atexit@plt+0xe4a20> │ │ │ │ - add lr, r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + strbeq r6, [r0, #-3336] @ 0xfffff2f8 │ │ │ │ + ldrbteq r9, [r4], #3956 @ 0xf74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f010c <__cxa_atexit@plt+0xe3cb4> │ │ │ │ + ldr r2, [pc, #128] @ f0134 <__cxa_atexit@plt+0xe3cdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f0114 <__cxa_atexit@plt+0xe3cbc> │ │ │ │ + ldr r3, [pc, #104] @ f0138 <__cxa_atexit@plt+0xe3ce0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ f013c <__cxa_atexit@plt+0xe3ce4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #11 │ │ │ │ - sub r8, r3, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #60] @ f0e70 <__cxa_atexit@plt+0xe4a18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f00fc <__cxa_atexit@plt+0xe3ca4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b efe44 <__cxa_atexit@plt+0xe39ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ f0e6c <__cxa_atexit@plt+0xe4a14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - ldrbteq r8, [r4], #2788 @ 0xae4 │ │ │ │ - ldrbteq r8, [r4], #2840 @ 0xb18 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - @ instruction: 0xfffff8c8 │ │ │ │ - ldrbteq r8, [r4], #2768 @ 0xad0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - mov r3, sl │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc f0ef8 <__cxa_atexit@plt+0xe4aa0> │ │ │ │ - ldr r2, [pc, #140] @ f0f34 <__cxa_atexit@plt+0xe4adc> │ │ │ │ - mov sl, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - add r3, sl, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc f0f18 <__cxa_atexit@plt+0xe4ac0> │ │ │ │ - ldr r7, [pc, #120] @ f0f40 <__cxa_atexit@plt+0xe4ae8> │ │ │ │ - ldr r2, [pc, #120] @ f0f44 <__cxa_atexit@plt+0xe4aec> │ │ │ │ - add lr, r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #11 │ │ │ │ - sub r8, r3, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #60] @ f0f3c <__cxa_atexit@plt+0xe4ae4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #36] @ f0140 <__cxa_atexit@plt+0xe3ce8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ f0144 <__cxa_atexit@plt+0xe3cec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ f0f38 <__cxa_atexit@plt+0xe4ae0> │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - ldrbteq r8, [r4], #2584 @ 0xa18 │ │ │ │ - ldrbteq r8, [r4], #2636 @ 0xa4c │ │ │ │ - @ instruction: 0xfffffb8c │ │ │ │ - @ instruction: 0xfffff7fc │ │ │ │ - ldrbteq r8, [r4], #2544 @ 0x9f0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + strbeq r6, [r0, #-3276] @ 0xfffff334 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + ldrbteq r9, [r4], #3892 @ 0xf34 │ │ │ │ + ldrbteq r9, [r4], #3824 @ 0xef0 │ │ │ │ + ldrbteq r9, [r4], #3820 @ 0xeec │ │ │ │ + ldrbteq r9, [r4], #3796 @ 0xed4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f0f9c <__cxa_atexit@plt+0xe4b44> │ │ │ │ - ldr r3, [pc, #64] @ f0fb4 <__cxa_atexit@plt+0xe4b5c> │ │ │ │ - ldr r2, [pc, #64] @ f0fb8 <__cxa_atexit@plt+0xe4b60> │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r8, [r7, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r9, sl} │ │ │ │ - add lr, r7, #20 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - sub r8, r6, #26 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r9, sl} │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #24] @ f0fbc <__cxa_atexit@plt+0xe4b64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f0190 <__cxa_atexit@plt+0xe3d38> │ │ │ │ + ldr r7, [pc, #52] @ f01a0 <__cxa_atexit@plt+0xe3d48> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f0184 <__cxa_atexit@plt+0xe3d2c> │ │ │ │ + mov r7, r8 │ │ │ │ + b f01b4 <__cxa_atexit@plt+0xe3d5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - @ instruction: 0xfffff750 │ │ │ │ - ldrbteq r8, [r4], #2456 @ 0x998 │ │ │ │ - ldrbteq r8, [r4], #2348 @ 0x92c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f0ff8 <__cxa_atexit@plt+0xe4ba0> │ │ │ │ - ldr r2, [pc, #36] @ f1008 <__cxa_atexit@plt+0xe4bb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r8, [pc, #28] @ f100c <__cxa_atexit@plt+0xe4bb4> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #16] @ f1010 <__cxa_atexit@plt+0xe4bb8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ f01a4 <__cxa_atexit@plt+0xe3d4c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff678 │ │ │ │ - strbeq r6, [r0, #-996] @ 0xfffffc1c │ │ │ │ - ldrbteq r8, [r4], #2292 @ 0x8f4 │ │ │ │ - ldrbteq r7, [r4], #3720 @ 0xe88 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r9, [r4], #3744 @ 0xea0 │ │ │ │ + ldrbteq r9, [r4], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f10bc <__cxa_atexit@plt+0xe4c64> │ │ │ │ - ldr r1, [pc, #144] @ f10c8 <__cxa_atexit@plt+0xe4c70> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f1098 <__cxa_atexit@plt+0xe4c40> │ │ │ │ - ldr r0, [pc, #120] @ f10cc <__cxa_atexit@plt+0xe4c74> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq f10a4 <__cxa_atexit@plt+0xe4c4c> │ │ │ │ - ldr lr, [pc, #92] @ f10d0 <__cxa_atexit@plt+0xe4c78> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r8, r5, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne f0230 <__cxa_atexit@plt+0xe3dd8> │ │ │ │ + ldr lr, [pc, #232] @ f02c0 <__cxa_atexit@plt+0xe3e68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #2] │ │ │ │ + ldr r3, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq f0274 <__cxa_atexit@plt+0xe3e1c> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne f0260 <__cxa_atexit@plt+0xe3e08> │ │ │ │ + ldr r3, [pc, #188] @ f02c4 <__cxa_atexit@plt+0xe3e6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ + beq f02b0 <__cxa_atexit@plt+0xe3e58> │ │ │ │ + b f0348 <__cxa_atexit@plt+0xe3ef0> │ │ │ │ + ldr lr, [pc, #128] @ f02b8 <__cxa_atexit@plt+0xe3e60> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq f10b4 <__cxa_atexit@plt+0xe4c5c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq f0274 <__cxa_atexit@plt+0xe3e1c> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne f0280 <__cxa_atexit@plt+0xe3e28> │ │ │ │ + ldr r7, [pc, #84] @ f02bc <__cxa_atexit@plt+0xe3e64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [pc, #64] @ f02c8 <__cxa_atexit@plt+0xe3e70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #60] @ f02cc <__cxa_atexit@plt+0xe3e74> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 4007ac <__cxa_atexit@plt+0x3f4354> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + strbeq r6, [r0, #-2828] @ 0xfffff4f4 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq r7, [r4], #3528 @ 0xdc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #6 │ │ │ │ + ldrbteq r7, [r4], #3336 @ 0xd08 │ │ │ │ + ldrbteq r9, [r4], #3424 @ 0xd60 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ f1154 <__cxa_atexit@plt+0xe4cfc> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq f1138 <__cxa_atexit@plt+0xe4ce0> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ f1158 <__cxa_atexit@plt+0xe4d00> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f0318 <__cxa_atexit@plt+0xe3ec0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + ldr r0, [pc, #56] @ f0334 <__cxa_atexit@plt+0xe3edc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq f1148 <__cxa_atexit@plt+0xe4cf0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + beq f032c <__cxa_atexit@plt+0xe3ed4> │ │ │ │ + b f0348 <__cxa_atexit@plt+0xe3ef0> │ │ │ │ + ldr r7, [pc, #24] @ f0338 <__cxa_atexit@plt+0xe3ee0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r7, [r4], #3392 @ 0xd40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strbeq r6, [r0, #-2644] @ 0xfffff5ac │ │ │ │ + ldrbteq r9, [r4], #3316 @ 0xcf4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ f11ac <__cxa_atexit@plt+0xe4d54> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f03e0 <__cxa_atexit@plt+0xe3f88> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #192] @ f0428 <__cxa_atexit@plt+0xe3fd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq f11a0 <__cxa_atexit@plt+0xe4d48> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f03cc <__cxa_atexit@plt+0xe3f74> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f03f0 <__cxa_atexit@plt+0xe3f98> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne f0404 <__cxa_atexit@plt+0xe3fac> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r7, [pc, #144] @ f042c <__cxa_atexit@plt+0xe3fd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-28 @ 0xffffffe4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f0418 <__cxa_atexit@plt+0xe3fc0> │ │ │ │ + ldr r7, [pc, #124] @ f0430 <__cxa_atexit@plt+0xe3fd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f03d4 <__cxa_atexit@plt+0xe3f7c> │ │ │ │ + mov r7, r8 │ │ │ │ + b f01b4 <__cxa_atexit@plt+0xe3d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r7, [r4], #3308 @ 0xcec │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b f0360 <__cxa_atexit@plt+0xe3f08> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq f038c <__cxa_atexit@plt+0xe3f34> │ │ │ │ + ldr r7, [pc, #44] @ f0438 <__cxa_atexit@plt+0xe3fe0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f0434 <__cxa_atexit@plt+0xe3fdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + ldrbteq r9, [r4], #3096 @ 0xc18 │ │ │ │ + strbeq r6, [r0, #-2408] @ 0xfffff698 │ │ │ │ + ldrbteq r9, [r4], #3060 @ 0xbf4 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldrbteq r8, [r4], #2004 @ 0x7d4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub sl, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi f1318 <__cxa_atexit@plt+0xe4ec0> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc f1320 <__cxa_atexit@plt+0xe4ec8> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #372] @ f1378 <__cxa_atexit@plt+0xe4f20> │ │ │ │ - ldr r0, [pc, #372] @ f137c <__cxa_atexit@plt+0xe4f24> │ │ │ │ - add r9, r3, #12 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r0, r6 │ │ │ │ - ldr lr, [r3, #8] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f04b0 <__cxa_atexit@plt+0xe4058> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne f04c4 <__cxa_atexit@plt+0xe406c> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r7, [pc, #116] @ f04e8 <__cxa_atexit@plt+0xe4090> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldm r9, {r1, r7, r8, r9} │ │ │ │ - str fp, [r0, #4]! │ │ │ │ - str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr fp, [pc, #332] @ f1380 <__cxa_atexit@plt+0xe4f28> │ │ │ │ + str r7, [r3], #-28 @ 0xffffffe4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f04d8 <__cxa_atexit@plt+0xe4080> │ │ │ │ + ldr r7, [pc, #96] @ f04ec <__cxa_atexit@plt+0xe4094> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f04a4 <__cxa_atexit@plt+0xe404c> │ │ │ │ + mov r7, r8 │ │ │ │ + b f01b4 <__cxa_atexit@plt+0xe3d5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq f0464 <__cxa_atexit@plt+0xe400c> │ │ │ │ + ldr r7, [pc, #40] @ f04f4 <__cxa_atexit@plt+0xe409c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f04f0 <__cxa_atexit@plt+0xe4098> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + ldrbteq r9, [r4], #2904 @ 0xb58 │ │ │ │ + strbeq r6, [r0, #-2216] @ 0xfffff758 │ │ │ │ + ldrbteq r9, [r4], #2872 @ 0xb38 │ │ │ │ + andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f0534 <__cxa_atexit@plt+0xe40dc> │ │ │ │ + ldr r7, [pc, #56] @ f0550 <__cxa_atexit@plt+0xe40f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #16]! │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r0, #8] │ │ │ │ - add fp, pc, fp │ │ │ │ - stmib r3, {r1, r8, r9} │ │ │ │ - str fp, [r3, #-4] │ │ │ │ - beq f1304 <__cxa_atexit@plt+0xe4eac> │ │ │ │ - ldr r2, [pc, #308] @ f1384 <__cxa_atexit@plt+0xe4f2c> │ │ │ │ - add lr, r6, #68 @ 0x44 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add fp, r2, #3 │ │ │ │ - cmp ip, lr │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bcc f1338 <__cxa_atexit@plt+0xe4ee0> │ │ │ │ - ldr r2, [pc, #288] @ f1394 <__cxa_atexit@plt+0xe4f3c> │ │ │ │ - ldr ip, [pc, #288] @ f1398 <__cxa_atexit@plt+0xe4f40> │ │ │ │ - sub sl, lr, #41 @ 0x29 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #32]! │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r2, [pc, #260] @ f139c <__cxa_atexit@plt+0xe4f44> │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str fp, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #220] @ f13a0 <__cxa_atexit@plt+0xe4f48> │ │ │ │ - sub r0, lr, #49 @ 0x31 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #204] @ f13a4 <__cxa_atexit@plt+0xe4f4c> │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #-12] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r0, [pc, #180] @ f13a8 <__cxa_atexit@plt+0xe4f50> │ │ │ │ - mov r6, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + beq f0548 <__cxa_atexit@plt+0xe40f0> │ │ │ │ + b f01b4 <__cxa_atexit@plt+0xe3d5c> │ │ │ │ + ldr r7, [pc, #24] @ f0554 <__cxa_atexit@plt+0xe40fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b f1328 <__cxa_atexit@plt+0xe4ed0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + strbeq r6, [r0, #-2104] @ 0xfffff7c8 │ │ │ │ + ldrbteq r9, [r4], #2760 @ 0xac8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f0584 <__cxa_atexit@plt+0xe412c> │ │ │ │ + ldr r7, [pc, #68] @ f05bc <__cxa_atexit@plt+0xe4164> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ f1388 <__cxa_atexit@plt+0xe4f30> │ │ │ │ - ldr r3, [pc, #72] @ f138c <__cxa_atexit@plt+0xe4f34> │ │ │ │ - ldr r7, [pc, #72] @ f1390 <__cxa_atexit@plt+0xe4f38> │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r3, [pc, #40] @ f05b4 <__cxa_atexit@plt+0xe415c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, r3, #3 │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - strbeq r5, [r0, #-2944] @ 0xfffff480 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - ldrbteq r8, [r4], #1832 @ 0x728 │ │ │ │ - ldrbteq r6, [r4], #3116 @ 0xc2c │ │ │ │ - ldrbteq r8, [r4], #1064 @ 0x428 │ │ │ │ - ldrbteq r7, [r4], #2204 @ 0x89c │ │ │ │ - @ instruction: 0xfffedbdc │ │ │ │ - @ instruction: 0xfffed514 │ │ │ │ - ldrbteq r8, [r4], #1268 @ 0x4f4 │ │ │ │ - strbeq r6, [r0, #-228] @ 0xffffff1c │ │ │ │ - ldrbteq r6, [r4], #3224 @ 0xc98 │ │ │ │ - strbeq r6, [r0, #-132] @ 0xffffff7c │ │ │ │ - ldrbteq r7, [r4], #2120 @ 0x848 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r8, [pc, #24] @ f05b8 <__cxa_atexit@plt+0xe4160> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 4007ac <__cxa_atexit@plt+0x3f4354> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq r7, [r4], #2552 @ 0x9f8 │ │ │ │ + strbeq r6, [r0, #-2044] @ 0xfffff804 │ │ │ │ + ldrbteq r9, [r4], #2640 @ 0xa50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #284] @ f14dc <__cxa_atexit@plt+0xe5084> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov sl, fp │ │ │ │ - mov r3, r6 │ │ │ │ - add ip, r1, #3 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - mov fp, r4 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str ip, [r2] │ │ │ │ - str r8, [r5] │ │ │ │ - bcc f1494 <__cxa_atexit@plt+0xe503c> │ │ │ │ - ldr r1, [pc, #224] @ f14e0 <__cxa_atexit@plt+0xe5088> │ │ │ │ - ldr r9, [pc, #224] @ f14e4 <__cxa_atexit@plt+0xe508c> │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r1, r6, #41 @ 0x29 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ - str sl, [sp] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - ldr r2, [pc, #184] @ f14e8 <__cxa_atexit@plt+0xe5090> │ │ │ │ - ldr sl, [pc, #184] @ f14ec <__cxa_atexit@plt+0xe5094> │ │ │ │ - sub r9, r6, #49 @ 0x31 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - ldr r2, [pc, #152] @ f14f0 <__cxa_atexit@plt+0xe5098> │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r4, [r3, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - stm lr, {r2, r8, ip} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #116] @ f14f4 <__cxa_atexit@plt+0xe509c> │ │ │ │ - mov r4, fp │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r5, [pc, #92] @ f14f8 <__cxa_atexit@plt+0xe50a0> │ │ │ │ - ldr r3, [pc, #92] @ f14fc <__cxa_atexit@plt+0xe50a4> │ │ │ │ - ldr r7, [pc, #92] @ f1500 <__cxa_atexit@plt+0xe50a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r5, r5, #3 │ │ │ │ - str r5, [r2, #-12]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f0608 <__cxa_atexit@plt+0xe41b0> │ │ │ │ + ldr r3, [pc, #68] @ f0624 <__cxa_atexit@plt+0xe41cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [fp, #-8] │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r5, r3, #3 │ │ │ │ - str r5, [r2, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r1, [fp, #828] @ 0x33c │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, sl │ │ │ │ - str lr, [r2, #4] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r8, [r4], #1460 @ 0x5b4 │ │ │ │ - @ instruction: 0xfffeda50 │ │ │ │ - @ instruction: 0xfffed388 │ │ │ │ - ldrbteq r6, [r4], #2880 @ 0xb40 │ │ │ │ - strbeq r5, [r0, #-3956] @ 0xfffff08c │ │ │ │ - ldrbteq r8, [r4], #820 @ 0x334 │ │ │ │ - strbeq r5, [r0, #-3828] @ 0xfffff10c │ │ │ │ - ldrbteq r6, [r4], #2772 @ 0xad4 │ │ │ │ - ldrbteq r8, [r4], #740 @ 0x2e4 │ │ │ │ - ldrbteq r7, [r4], #1848 @ 0x738 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f153c <__cxa_atexit@plt+0xe50e4> │ │ │ │ - mvn r2, r8 │ │ │ │ - tst r2, #3 │ │ │ │ - beq f154c <__cxa_atexit@plt+0xe50f4> │ │ │ │ - ldr r7, [pc, #88] @ f1588 <__cxa_atexit@plt+0xe5130> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f061c <__cxa_atexit@plt+0xe41c4> │ │ │ │ + ldr r3, [pc, #48] @ f0628 <__cxa_atexit@plt+0xe41d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400a5c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + ldr r7, [pc, #28] @ f062c <__cxa_atexit@plt+0xe41d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ f1584 <__cxa_atexit@plt+0xe512c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls f1528 <__cxa_atexit@plt+0xe50d0> │ │ │ │ - ldr r2, [pc, #20] @ f157c <__cxa_atexit@plt+0xe5124> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #12] @ f1580 <__cxa_atexit@plt+0xe5128> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r5, [r0, #-3680] @ 0xfffff1a0 │ │ │ │ - ldrbteq r8, [r4], #1152 @ 0x480 │ │ │ │ - strbeq r5, [r0, #-2276] @ 0xfffff71c │ │ │ │ - ldrbteq r8, [r4], #1060 @ 0x424 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strbeq r6, [r0, #-1892] @ 0xfffff89c │ │ │ │ + ldrbteq r9, [r4], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ f0654 <__cxa_atexit@plt+0xe41fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f161c <__cxa_atexit@plt+0xe51c4> │ │ │ │ - ldr lr, [pc, #116] @ f162c <__cxa_atexit@plt+0xe51d4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [pc, #112] @ f1630 <__cxa_atexit@plt+0xe51d8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ + b 400a5c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r9, [r4], #2488 @ 0x9b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ f06a0 <__cxa_atexit@plt+0xe4248> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - beq f1614 <__cxa_atexit@plt+0xe51bc> │ │ │ │ - ldr r3, [pc, #56] @ f1634 <__cxa_atexit@plt+0xe51dc> │ │ │ │ - mov r9, r7 │ │ │ │ + beq f0698 <__cxa_atexit@plt+0xe4240> │ │ │ │ + ldr r3, [pc, #28] @ f06a4 <__cxa_atexit@plt+0xe424c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ f1638 <__cxa_atexit@plt+0xe51e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400a5c <__cxa_atexit@plt+0x3f4604> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r5, [r0, #-3628] @ 0xfffff1d4 │ │ │ │ - ldrbteq r8, [r4], #848 @ 0x350 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrbteq r9, [r4], #2408 @ 0x968 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ f1668 <__cxa_atexit@plt+0xe5210> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #16] @ f06cc <__cxa_atexit@plt+0xe4274> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ f166c <__cxa_atexit@plt+0xe5214> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [r0, #-3544] @ 0xfffff228 │ │ │ │ - ldrbteq r8, [r4], #796 @ 0x31c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400a5c <__cxa_atexit@plt+0x3f4604> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r9, [r4], #2368 @ 0x940 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ f16c4 <__cxa_atexit@plt+0xe526c> │ │ │ │ - ldr r2, [pc, #64] @ f16c8 <__cxa_atexit@plt+0xe5270> │ │ │ │ - ldr r1, [pc, #64] @ f16cc <__cxa_atexit@plt+0xe5274> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + cmp r2, r7 │ │ │ │ + bne f0708 <__cxa_atexit@plt+0xe42b0> │ │ │ │ + ldr r2, [pc, #52] @ f0728 <__cxa_atexit@plt+0xe42d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - add sl, r1, #1 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r1, [pc, #36] @ f16d0 <__cxa_atexit@plt+0xe5278> │ │ │ │ - moveq r2, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #28] @ f16d4 <__cxa_atexit@plt+0xe527c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r5, [r0, #-1776] @ 0xfffff910 │ │ │ │ - strbeq r5, [r0, #-1880] @ 0xfffff8a8 │ │ │ │ - strbeq r5, [r0, #-1868] @ 0xfffff8b4 │ │ │ │ - ldrbteq r8, [r4], #676 @ 0x2a4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #8] @ f16f4 <__cxa_atexit@plt+0xe529c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400b58 <__cxa_atexit@plt+0x3f4700> │ │ │ │ - strbeq r5, [r0, #-1812] @ 0xfffff8ec │ │ │ │ - ldrbteq r8, [r4], #644 @ 0x284 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #8] @ f1714 <__cxa_atexit@plt+0xe52bc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400b58 <__cxa_atexit@plt+0x3f4700> │ │ │ │ - strbeq r5, [r0, #-1780] @ 0xfffff90c │ │ │ │ - ldrbteq r8, [r4], #676 @ 0x2a4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f1760 <__cxa_atexit@plt+0xe5308> │ │ │ │ - ldr r7, [pc, #52] @ f1770 <__cxa_atexit@plt+0xe5318> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f1754 <__cxa_atexit@plt+0xe52fc> │ │ │ │ - mov r7, r8 │ │ │ │ - b f1784 <__cxa_atexit@plt+0xe532c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0720 <__cxa_atexit@plt+0xe42c8> │ │ │ │ + b f073c <__cxa_atexit@plt+0xe42e4> │ │ │ │ + ldr r7, [pc, #28] @ f072c <__cxa_atexit@plt+0xe42d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #24]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f1774 <__cxa_atexit@plt+0xe531c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r8, [r4], #624 @ 0x270 │ │ │ │ - ldrbteq r8, [r4], #584 @ 0x248 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strbeq r6, [r0, #-1636] @ 0xfffff99c │ │ │ │ + ldrbteq r9, [r4], #2272 @ 0x8e0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - ldr r2, [pc, #152] @ f1830 <__cxa_atexit@plt+0xe53d8> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne f07f4 <__cxa_atexit@plt+0xe439c> │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f08fc <__cxa_atexit@plt+0xe44a4> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr sl, [r9, #7] │ │ │ │ + ldr r2, [r9, #15] │ │ │ │ + sub r9, r5, #20 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + str r7, [sp] │ │ │ │ + add r8, r1, #16 │ │ │ │ + add r7, r1, #4 │ │ │ │ + cmp r2, #0 │ │ │ │ + bmi f086c <__cxa_atexit@plt+0xe4414> │ │ │ │ + ldr r2, [pc, #492] @ f0980 <__cxa_atexit@plt+0xe4528> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq f17d4 <__cxa_atexit@plt+0xe537c> │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f17e4 <__cxa_atexit@plt+0xe538c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq f17fc <__cxa_atexit@plt+0xe53a4> │ │ │ │ - ldr r7, [pc, #120] @ f1840 <__cxa_atexit@plt+0xe53e8> │ │ │ │ + ldr ip, [pc, #488] @ f0984 <__cxa_atexit@plt+0xe452c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #484] @ f0988 <__cxa_atexit@plt+0xe4530> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r1, #24] │ │ │ │ + ldr sl, [pc, #476] @ f098c <__cxa_atexit@plt+0xe4534> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + str r2, [r1, #16] │ │ │ │ + str ip, [r1, #4] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + stmda r5, {r7, lr} │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f0934 <__cxa_atexit@plt+0xe44dc> │ │ │ │ + ldr r7, [pc, #444] @ f0990 <__cxa_atexit@plt+0xe4538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f08dc <__cxa_atexit@plt+0xe4484> │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + b efe44 <__cxa_atexit@plt+0xe39ec> │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f0904 <__cxa_atexit@plt+0xe44ac> │ │ │ │ + ldr r7, [pc, #348] @ f0964 <__cxa_atexit@plt+0xe450c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #344] @ f0968 <__cxa_atexit@plt+0xe4510> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r0, [r1, #8] │ │ │ │ + ldr r7, [pc, #328] @ f096c <__cxa_atexit@plt+0xe4514> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f0914 <__cxa_atexit@plt+0xe44bc> │ │ │ │ + ldr r3, [pc, #304] @ f0970 <__cxa_atexit@plt+0xe4518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #300] @ f0974 <__cxa_atexit@plt+0xe451c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq f08cc <__cxa_atexit@plt+0xe4474> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b efe44 <__cxa_atexit@plt+0xe39ec> │ │ │ │ + ldr r2, [pc, #292] @ f0998 <__cxa_atexit@plt+0xe4540> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #288] @ f099c <__cxa_atexit@plt+0xe4544> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #284] @ f09a0 <__cxa_atexit@plt+0xe4548> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r1, #24] │ │ │ │ + ldr r3, [pc, #276] @ f09a4 <__cxa_atexit@plt+0xe454c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + str r2, [r1, #16] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + stmda r5, {r3, r7, ip} │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f094c <__cxa_atexit@plt+0xe44f4> │ │ │ │ + ldr r7, [pc, #248] @ f09a8 <__cxa_atexit@plt+0xe4550> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r7, r8, sl} │ │ │ │ + tst sl, #3 │ │ │ │ + beq f08ec <__cxa_atexit@plt+0xe4494> │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b efe44 <__cxa_atexit@plt+0xe39ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ f183c <__cxa_atexit@plt+0xe53e4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + b f0908 <__cxa_atexit@plt+0xe44b0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r5, [pc, #92] @ f0978 <__cxa_atexit@plt+0xe4520> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #88] @ f097c <__cxa_atexit@plt+0xe4524> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ f0994 <__cxa_atexit@plt+0xe453c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls f17c0 <__cxa_atexit@plt+0xe5368> │ │ │ │ - ldr r2, [pc, #28] @ f1834 <__cxa_atexit@plt+0xe53dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #20] @ f1838 <__cxa_atexit@plt+0xe53e0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - strbeq r5, [r0, #-2988] @ 0xfffff454 │ │ │ │ - ldrbteq r8, [r4], #468 @ 0x1d4 │ │ │ │ - strbeq r5, [r0, #-1612] @ 0xfffff9b4 │ │ │ │ - ldrbteq r8, [r4], #380 @ 0x17c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #88] @ f09ac <__cxa_atexit@plt+0xe4554> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + strbeq r6, [r0, #-1408] @ 0xfffffa80 │ │ │ │ + @ instruction: 0xfffff600 │ │ │ │ + ldrbteq r9, [r4], #1988 @ 0x7c4 │ │ │ │ + ldrbteq r9, [r4], #1776 @ 0x6f0 │ │ │ │ + ldrbteq r9, [r4], #1772 @ 0x6ec │ │ │ │ + @ instruction: 0xfffff818 │ │ │ │ + @ instruction: 0xfffff7d0 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + strbeq r6, [r0, #-1524] @ 0xfffffa0c │ │ │ │ + @ instruction: 0xfffff66c │ │ │ │ + ldrbteq r9, [r4], #1748 @ 0x6d4 │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + @ instruction: 0xfffff7e0 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + strbeq r6, [r0, #-1300] @ 0xfffffaec │ │ │ │ + @ instruction: 0xfffff590 │ │ │ │ + ldrbteq r9, [r4], #1724 @ 0x6bc │ │ │ │ + ldrbteq r7, [r4], #1696 @ 0x6a0 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f09e0 <__cxa_atexit@plt+0xe4588> │ │ │ │ + ldr r8, [pc, #40] @ f09f8 <__cxa_atexit@plt+0xe45a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 400a54 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldr r7, [pc, #12] @ f09f4 <__cxa_atexit@plt+0xe459c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + strbeq r6, [r0, #-908] @ 0xfffffc74 │ │ │ │ + ldrbteq r7, [r4], #1672 @ 0x688 │ │ │ │ + ldrbteq r7, [r4], #1620 @ 0x654 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f0a2c <__cxa_atexit@plt+0xe45d4> │ │ │ │ + ldr r8, [pc, #40] @ f0a44 <__cxa_atexit@plt+0xe45ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f1888 <__cxa_atexit@plt+0xe5430> │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - beq f18a0 <__cxa_atexit@plt+0xe5448> │ │ │ │ - ldr r7, [pc, #104] @ f18e4 <__cxa_atexit@plt+0xe548c> │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 400a54 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldr r7, [pc, #12] @ f0a40 <__cxa_atexit@plt+0xe45e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ f18e0 <__cxa_atexit@plt+0xe5488> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + strbeq r6, [r0, #-832] @ 0xfffffcc0 │ │ │ │ + ldrbteq r7, [r4], #1596 @ 0x63c │ │ │ │ + ldrbteq r7, [r4], #1544 @ 0x608 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f0a78 <__cxa_atexit@plt+0xe4620> │ │ │ │ + ldr r8, [pc, #40] @ f0a90 <__cxa_atexit@plt+0xe4638> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 400a54 <__cxa_atexit@plt+0x3f45fc> │ │ │ │ + ldr r7, [pc, #12] @ f0a8c <__cxa_atexit@plt+0xe4634> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls f1874 <__cxa_atexit@plt+0xe541c> │ │ │ │ - ldr r2, [pc, #28] @ f18d8 <__cxa_atexit@plt+0xe5480> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #12] @ f18dc <__cxa_atexit@plt+0xe5484> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - strbeq r5, [r0, #-2820] @ 0xfffff4fc │ │ │ │ - ldrbteq r8, [r4], #304 @ 0x130 │ │ │ │ - strbeq r5, [r0, #-1432] @ 0xfffffa68 │ │ │ │ - ldrbteq r8, [r4], #232 @ 0xe8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + strbeq r6, [r0, #-756] @ 0xfffffd0c │ │ │ │ + ldrbteq r7, [r4], #1520 @ 0x5f0 │ │ │ │ + ldrbteq r9, [r4], #1432 @ 0x598 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f0af4 <__cxa_atexit@plt+0xe469c> │ │ │ │ + ldr r7, [pc, #96] @ f0b18 <__cxa_atexit@plt+0xe46c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f1930 <__cxa_atexit@plt+0xe54d8> │ │ │ │ - ldr r7, [pc, #52] @ f1940 <__cxa_atexit@plt+0xe54e8> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi f0b04 <__cxa_atexit@plt+0xe46ac> │ │ │ │ + ldr r7, [pc, #76] @ f0b1c <__cxa_atexit@plt+0xe46c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq f1924 <__cxa_atexit@plt+0xe54cc> │ │ │ │ + tst r8, #3 │ │ │ │ + beq f0ae8 <__cxa_atexit@plt+0xe4690> │ │ │ │ mov r7, r8 │ │ │ │ - b f1784 <__cxa_atexit@plt+0xe532c> │ │ │ │ + b f01b4 <__cxa_atexit@plt+0xe3d5c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f1944 <__cxa_atexit@plt+0xe54ec> │ │ │ │ + ldr r7, [pc, #40] @ f0b24 <__cxa_atexit@plt+0xe46cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f0b20 <__cxa_atexit@plt+0xe46c8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - ldrbteq r8, [r4], #160 @ 0xa0 │ │ │ │ - ldrbteq r6, [r4], #1896 @ 0x768 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f19b4 <__cxa_atexit@plt+0xe555c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ f19d0 <__cxa_atexit@plt+0xe5578> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + ldrbteq r9, [r4], #1324 @ 0x52c │ │ │ │ + ldrbteq r9, [r4], #1348 @ 0x544 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ f0b5c <__cxa_atexit@plt+0xe4704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f19bc <__cxa_atexit@plt+0xe5564> │ │ │ │ - ldr r3, [pc, #76] @ f19d4 <__cxa_atexit@plt+0xe557c> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + ldr r3, [pc, #32] @ f0b60 <__cxa_atexit@plt+0xe4708> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq r6, [r0, #-572] @ 0xfffffdc4 │ │ │ │ + strbeq r6, [r0, #-568] @ 0xfffffdc8 │ │ │ │ + ldrbteq r9, [r4], #1324 @ 0x52c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f0bbc <__cxa_atexit@plt+0xe4764> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f0bb4 <__cxa_atexit@plt+0xe475c> │ │ │ │ + ldr r3, [pc, #44] @ f0bc4 <__cxa_atexit@plt+0xe476c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq f19a4 <__cxa_atexit@plt+0xe554c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #40] @ f0bc8 <__cxa_atexit@plt+0xe4770> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 400874 <__cxa_atexit@plt+0x3f441c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f19d8 <__cxa_atexit@plt+0xe5580> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strbeq r5, [r0, #-1056] @ 0xfffffbe0 │ │ │ │ - @ instruction: 0xfffe7104 │ │ │ │ - ldrbteq r6, [r4], #1772 @ 0x6ec │ │ │ │ - ldrbteq r8, [r4], #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + ldrbteq r9, [r4], #1260 @ 0x4ec │ │ │ │ + strbeq r6, [r0, #-460] @ 0xfffffe34 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f1a40 <__cxa_atexit@plt+0xe55e8> │ │ │ │ - ldr r2, [pc, #76] @ f1a4c <__cxa_atexit@plt+0xe55f4> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + bhi f0c60 <__cxa_atexit@plt+0xe4808> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r0, [pc, #140] @ f0c84 <__cxa_atexit@plt+0xe482c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sub r8, r1, #1 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f0c70 <__cxa_atexit@plt+0xe4818> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne f0c20 <__cxa_atexit@plt+0xe47c8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r2, [pc, #96] @ f0c88 <__cxa_atexit@plt+0xe4830> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - beq f1a38 <__cxa_atexit@plt+0xe55e0> │ │ │ │ - ldr r3, [pc, #48] @ f1a50 <__cxa_atexit@plt+0xe55f8> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ f1a54 <__cxa_atexit@plt+0xe55fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #88] @ f0c8c <__cxa_atexit@plt+0xe4834> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r1, [pc, #76] @ f0c90 <__cxa_atexit@plt+0xe4838> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r5, [r0, #-2564] @ 0xfffff5fc │ │ │ │ - ldrbteq r7, [r4], #3980 @ 0xf8c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ f1a84 <__cxa_atexit@plt+0xe562c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ f1a88 <__cxa_atexit@plt+0xe5630> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [r0, #-2488] @ 0xfffff648 │ │ │ │ - ldrbteq r7, [r4], #3928 @ 0xf58 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq r6, [r0, #-392] @ 0xfffffe78 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + strbeq r6, [r0, #-1316] @ 0xfffffadc │ │ │ │ + strbeq r6, [r0, #-344] @ 0xfffffea8 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne f1ab4 <__cxa_atexit@plt+0xe565c> │ │ │ │ - add r5, r3, #8 │ │ │ │ - b d8c58 <__cxa_atexit@plt+0xcc800> │ │ │ │ - ldr r3, [pc, #8] @ f1ac4 <__cxa_atexit@plt+0xe566c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r7, [r4], #3312 @ 0xcf0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ f1af4 <__cxa_atexit@plt+0xe569c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ f1af8 <__cxa_atexit@plt+0xe56a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [r0, #-2300] @ 0xfffff704 │ │ │ │ - ldrbteq r6, [r4], #1460 @ 0x5b4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f1b1c <__cxa_atexit@plt+0xe56c4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r6, [r4], #1424 @ 0x590 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f1b88 <__cxa_atexit@plt+0xe5730> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f1b9c <__cxa_atexit@plt+0xe5744> │ │ │ │ - ldr r2, [pc, #96] @ f1bb0 <__cxa_atexit@plt+0xe5758> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f0d10 <__cxa_atexit@plt+0xe48b8> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne f0ccc <__cxa_atexit@plt+0xe4874> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #76] @ f0d20 <__cxa_atexit@plt+0xe48c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ f1bb4 <__cxa_atexit@plt+0xe575c> │ │ │ │ + ldr r1, [pc, #72] @ f0d24 <__cxa_atexit@plt+0xe48cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ f0d28 <__cxa_atexit@plt+0xe48d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + strbeq r6, [r0, #-1148] @ 0xfffffb84 │ │ │ │ + strbeq r6, [r0, #-168] @ 0xffffff58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc f0dc0 <__cxa_atexit@plt+0xe4968> │ │ │ │ + ldr lr, [pc, #164] @ f0df4 <__cxa_atexit@plt+0xe499c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #160] @ f0df8 <__cxa_atexit@plt+0xe49a0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r7, r3, #14 │ │ │ │ + ldr r1, [pc, #152] @ f0dfc <__cxa_atexit@plt+0xe49a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc f0ddc <__cxa_atexit@plt+0xe4984> │ │ │ │ + ldr r2, [pc, #112] @ f0e04 <__cxa_atexit@plt+0xe49ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #24]! │ │ │ │ + mov r2, #10 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f1bac <__cxa_atexit@plt+0xe5754> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #56] @ f0e00 <__cxa_atexit@plt+0xe49a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r5, [r0, #-552] @ 0xfffffdd8 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - strbeq r5, [r0, #-580] @ 0xfffffdbc │ │ │ │ - ldrbteq r7, [r4], #740 @ 0x2e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f1c60 <__cxa_atexit@plt+0xe5808> │ │ │ │ - ldr r1, [pc, #144] @ f1c6c <__cxa_atexit@plt+0xe5814> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f1c3c <__cxa_atexit@plt+0xe57e4> │ │ │ │ - ldr r0, [pc, #120] @ f1c70 <__cxa_atexit@plt+0xe5818> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq f1c48 <__cxa_atexit@plt+0xe57f0> │ │ │ │ - ldr lr, [pc, #92] @ f1c74 <__cxa_atexit@plt+0xe581c> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq f1c58 <__cxa_atexit@plt+0xe5800> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r8, #10 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strbeq r6, [r0, #-68] @ 0xffffffbc │ │ │ │ + strbeq r6, [r0, #-1012] @ 0xfffffc0c │ │ │ │ + ldrbteq r9, [r4], #752 @ 0x2f0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f0e5c <__cxa_atexit@plt+0xe4a04> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f0e54 <__cxa_atexit@plt+0xe49fc> │ │ │ │ + ldr r3, [pc, #44] @ f0e64 <__cxa_atexit@plt+0xe4a0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ f0e68 <__cxa_atexit@plt+0xe4a10> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq r7, [r4], #548 @ 0x224 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ f1cf8 <__cxa_atexit@plt+0xe58a0> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq f1cdc <__cxa_atexit@plt+0xe5884> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ f1cfc <__cxa_atexit@plt+0xe58a4> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f1cec <__cxa_atexit@plt+0xe5894> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + strbeq r5, [r0, #-3892] @ 0xfffff0cc │ │ │ │ + strbeq r5, [r0, #-3936] @ 0xfffff0a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f0ed4 <__cxa_atexit@plt+0xe4a7c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ f0ef0 <__cxa_atexit@plt+0xe4a98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f0edc <__cxa_atexit@plt+0xe4a84> │ │ │ │ + ldr r3, [pc, #76] @ f0ef4 <__cxa_atexit@plt+0xe4a9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq f0ec4 <__cxa_atexit@plt+0xe4a6c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b f11f4 <__cxa_atexit@plt+0xe4d9c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f0ef8 <__cxa_atexit@plt+0xe4aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r7, [r4], #412 @ 0x19c │ │ │ │ + strbeq r5, [r0, #-3824] @ 0xfffff110 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + ldrbteq r9, [r4], #508 @ 0x1fc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ f1d50 <__cxa_atexit@plt+0xe58f8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f0f8c <__cxa_atexit@plt+0xe4b34> │ │ │ │ + ldr r2, [pc, #152] @ f0fb4 <__cxa_atexit@plt+0xe4b5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq f1d44 <__cxa_atexit@plt+0xe58ec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + beq f0f80 <__cxa_atexit@plt+0xe4b28> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f0f94 <__cxa_atexit@plt+0xe4b3c> │ │ │ │ + ldr r2, [pc, #112] @ f0fbc <__cxa_atexit@plt+0xe4b64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ f0fc0 <__cxa_atexit@plt+0xe4b68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #104] @ f0fc4 <__cxa_atexit@plt+0xe4b6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + stmdb r6, {r1, r9} │ │ │ │ + sub r2, r3, #31 │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r7, [r4], #328 @ 0x148 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldrbteq r7, [r4], #3204 @ 0xc84 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi f1ee4 <__cxa_atexit@plt+0xe5a8c> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc f1eec <__cxa_atexit@plt+0xe5a94> │ │ │ │ - stm sp, {r2, r4, fp} │ │ │ │ - ldr r1, [pc, #416] @ f1f48 <__cxa_atexit@plt+0xe5af0> │ │ │ │ - ldr r0, [pc, #416] @ f1f4c <__cxa_atexit@plt+0xe5af4> │ │ │ │ - add lr, r3, #16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r0, r6 │ │ │ │ - ldm lr, {r7, ip, lr} │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - str r1, [r0, #4]! │ │ │ │ - ldr r3, [pc, #380] @ f1f50 <__cxa_atexit@plt+0xe5af8> │ │ │ │ - mov r1, r0 │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #16]! │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #356] @ f1f54 <__cxa_atexit@plt+0xe5afc> │ │ │ │ - str r2, [r0, #24] │ │ │ │ - str lr, [r0, #8] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r7, [r0, #12] │ │ │ │ - stmib r3, {r1, r9, ip} │ │ │ │ - str r4, [r3, #-4] │ │ │ │ - beq f1ecc <__cxa_atexit@plt+0xe5a74> │ │ │ │ - ldr r4, [pc, #328] @ f1f58 <__cxa_atexit@plt+0xe5b00> │ │ │ │ - add lr, r6, #84 @ 0x54 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add fp, r4, #3 │ │ │ │ - cmp sl, lr │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - bcc f1f04 <__cxa_atexit@plt+0xe5aac> │ │ │ │ - ldr r2, [pc, #300] @ f1f68 <__cxa_atexit@plt+0xe5b10> │ │ │ │ - ldr r4, [pc, #300] @ f1f6c <__cxa_atexit@plt+0xe5b14> │ │ │ │ - ldr sl, [pc, #300] @ f1f70 <__cxa_atexit@plt+0xe5b18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #48]! @ 0x30 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r8, lr, #41 @ 0x29 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r2, sl, #3 │ │ │ │ - add r0, r6, #24 │ │ │ │ - stm r0, {r2, r9, fp} │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #236] @ f1f74 <__cxa_atexit@plt+0xe5b1c> │ │ │ │ - sub r0, lr, #49 @ 0x31 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #220] @ f1f78 <__cxa_atexit@plt+0xe5b20> │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f0fb8 <__cxa_atexit@plt+0xe4b60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrbteq r6, [r4], #3980 @ 0xf8c │ │ │ │ + @ instruction: 0xfffe788c │ │ │ │ + @ instruction: 0xfffe7828 │ │ │ │ + ldrteq r0, [sp], #1309 @ 0x51d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f102c <__cxa_atexit@plt+0xe4bd4> │ │ │ │ + ldr r2, [pc, #76] @ f1048 <__cxa_atexit@plt+0xe4bf0> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #-12] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r0, [pc, #196] @ f1f7c <__cxa_atexit@plt+0xe5b24> │ │ │ │ - mov r6, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, r8 │ │ │ │ + ldr r1, [pc, #72] @ f104c <__cxa_atexit@plt+0xe4bf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #68] @ f1050 <__cxa_atexit@plt+0xe4bf8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + stmdb r3, {r1, r9} │ │ │ │ + sub r2, r6, #31 │ │ │ │ + mov r6, r3 │ │ │ │ + str r2, [r6, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r7, [pc, #32] @ f1054 <__cxa_atexit@plt+0xe4bfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffe77dc │ │ │ │ + @ instruction: 0xfffe7778 │ │ │ │ + ldrteq r0, [sp], #1133 @ 0x46d │ │ │ │ + ldrbteq r6, [r4], #3828 @ 0xef4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - b f1ef4 <__cxa_atexit@plt+0xe5a9c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f10c0 <__cxa_atexit@plt+0xe4c68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f10cc <__cxa_atexit@plt+0xe4c74> │ │ │ │ + ldr r1, [pc, #84] @ f10dc <__cxa_atexit@plt+0xe4c84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ f10e0 <__cxa_atexit@plt+0xe4c88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [pc, #68] @ f10e4 <__cxa_atexit@plt+0xe4c8c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r2, {r1, r5} │ │ │ │ + ldr r5, [pc, #60] @ f10e8 <__cxa_atexit@plt+0xe4c90> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add sl, r0, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 400944 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #80] @ f1f5c <__cxa_atexit@plt+0xe5b04> │ │ │ │ - ldr r3, [pc, #80] @ f1f60 <__cxa_atexit@plt+0xe5b08> │ │ │ │ - ldr r7, [pc, #80] @ f1f64 <__cxa_atexit@plt+0xe5b0c> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r6, lr │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, r3, #3 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - strbeq r4, [r0, #-4060] @ 0xfffff024 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - ldrbteq r7, [r4], #2920 @ 0xb68 │ │ │ │ - ldrbteq r6, [r4], #92 @ 0x5c │ │ │ │ - ldrbteq r7, [r4], #2136 @ 0x858 │ │ │ │ - ldrbteq r6, [r4], #3276 @ 0xccc │ │ │ │ - @ instruction: 0xfffed014 │ │ │ │ - @ instruction: 0xfffec94c │ │ │ │ - ldrbteq r7, [r4], #2372 @ 0x944 │ │ │ │ - strbeq r5, [r0, #-1312] @ 0xfffffae0 │ │ │ │ - ldrbteq r6, [r4], #212 @ 0xd4 │ │ │ │ - strbeq r5, [r0, #-1216] @ 0xfffffb40 │ │ │ │ - ldrbteq r6, [r4], #3188 @ 0xc74 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #260] @ f2098 <__cxa_atexit@plt+0xe5c40> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + strbeq r5, [r0, #-3312] @ 0xfffff310 │ │ │ │ + ldrbteq r8, [r4], #3868 @ 0xf1c │ │ │ │ + strbeq r5, [r0, #-3324] @ 0xfffff304 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f1164 <__cxa_atexit@plt+0xe4d0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f116c <__cxa_atexit@plt+0xe4d14> │ │ │ │ + ldr r1, [pc, #96] @ f1180 <__cxa_atexit@plt+0xe4d28> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r9, r1, #3 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r9, [r5] │ │ │ │ - str ip, [r2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - bcc f205c <__cxa_atexit@plt+0xe5c04> │ │ │ │ - ldr r0, [pc, #192] @ f209c <__cxa_atexit@plt+0xe5c44> │ │ │ │ - sub lr, r6, #41 @ 0x29 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #180] @ f20a0 <__cxa_atexit@plt+0xe5c48> │ │ │ │ - str lr, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #20]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r0, [pc, #164] @ f20a4 <__cxa_atexit@plt+0xe5c4c> │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #124] @ f20a8 <__cxa_atexit@plt+0xe5c50> │ │ │ │ - sub r5, r6, #49 @ 0x31 │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r0, [pc, #92] @ f1184 <__cxa_atexit@plt+0xe4d2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #72] @ f1188 <__cxa_atexit@plt+0xe4d30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #112] @ f20ac <__cxa_atexit@plt+0xe5c54> │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - stmdb r3, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #96] @ f20b0 <__cxa_atexit@plt+0xe5c58> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #64] @ f118c <__cxa_atexit@plt+0xe4d34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 40074c <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + mov r6, r3 │ │ │ │ + b f1174 <__cxa_atexit@plt+0xe4d1c> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #80] @ f20b4 <__cxa_atexit@plt+0xe5c5c> │ │ │ │ - ldr r2, [pc, #80] @ f20b8 <__cxa_atexit@plt+0xe5c60> │ │ │ │ - ldr r7, [pc, #80] @ f20bc <__cxa_atexit@plt+0xe5c64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r3, r2, #3 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r7, [r4], #2532 @ 0x9e4 │ │ │ │ - @ instruction: 0xfffece78 │ │ │ │ - @ instruction: 0xfffec7a4 │ │ │ │ - ldrbteq r7, [r4], #1932 @ 0x78c │ │ │ │ - strbeq r5, [r0, #-896] @ 0xfffffc80 │ │ │ │ - ldrbteq r5, [r4], #3896 @ 0xf38 │ │ │ │ - strbeq r5, [r0, #-812] @ 0xfffffcd4 │ │ │ │ - ldrbteq r5, [r4], #3852 @ 0xf0c │ │ │ │ - ldrbteq r7, [r4], #1816 @ 0x718 │ │ │ │ - ldrbteq r6, [r4], #2940 @ 0xb7c │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + strbeq r5, [r0, #-3160] @ 0xfffff3a8 │ │ │ │ + strbeq r6, [r0, #-360] @ 0xfffffe98 │ │ │ │ + strbeq r5, [r0, #-3152] @ 0xfffff3b0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f20f8 <__cxa_atexit@plt+0xe5ca0> │ │ │ │ - mvn r2, r8 │ │ │ │ - tst r2, #3 │ │ │ │ - beq f2108 <__cxa_atexit@plt+0xe5cb0> │ │ │ │ - ldr r7, [pc, #88] @ f2144 <__cxa_atexit@plt+0xe5cec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f11d4 <__cxa_atexit@plt+0xe4d7c> │ │ │ │ + ldr r7, [pc, #52] @ f11e4 <__cxa_atexit@plt+0xe4d8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq f11c8 <__cxa_atexit@plt+0xe4d70> │ │ │ │ + mov r7, r9 │ │ │ │ + b f11f4 <__cxa_atexit@plt+0xe4d9c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ f2140 <__cxa_atexit@plt+0xe5ce8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ f11e8 <__cxa_atexit@plt+0xe4d90> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls f20e4 <__cxa_atexit@plt+0xe5c8c> │ │ │ │ - ldr r2, [pc, #20] @ f2138 <__cxa_atexit@plt+0xe5ce0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #12] @ f213c <__cxa_atexit@plt+0xe5ce4> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r5, [r0, #-676] @ 0xfffffd5c │ │ │ │ - ldrbteq r7, [r4], #2332 @ 0x91c │ │ │ │ - strbeq r4, [r0, #-3368] @ 0xfffff2d8 │ │ │ │ - ldrbteq r7, [r4], #2240 @ 0x8c0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f21d8 <__cxa_atexit@plt+0xe5d80> │ │ │ │ - ldr lr, [pc, #116] @ f21e8 <__cxa_atexit@plt+0xe5d90> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [pc, #112] @ f21ec <__cxa_atexit@plt+0xe5d94> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #4]! │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r8, [r4], #3844 @ 0xf04 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #320] @ f1344 <__cxa_atexit@plt+0xe4eec> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [pc, #316] @ f1348 <__cxa_atexit@plt+0xe4ef0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r6, r9, r1 │ │ │ │ + beq f1288 <__cxa_atexit@plt+0xe4e30> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f1278 <__cxa_atexit@plt+0xe4e20> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc f1324 <__cxa_atexit@plt+0xe4ecc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - beq f21d0 <__cxa_atexit@plt+0xe5d78> │ │ │ │ - ldr r3, [pc, #56] @ f21f0 <__cxa_atexit@plt+0xe5d98> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ f21f4 <__cxa_atexit@plt+0xe5d9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + add r1, r1, #16 │ │ │ │ + tst r2, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + bne f120c <__cxa_atexit@plt+0xe4db4> │ │ │ │ + add r6, r9, r1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r0, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r5, [r0, #-624] @ 0xfffffd90 │ │ │ │ - ldrbteq r7, [r4], #1940 @ 0x794 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ f2224 <__cxa_atexit@plt+0xe5dcc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ f2228 <__cxa_atexit@plt+0xe5dd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r5, [r0, #-540] @ 0xfffffde4 │ │ │ │ - ldrbteq r7, [r4], #1888 @ 0x760 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ f2280 <__cxa_atexit@plt+0xe5e28> │ │ │ │ - ldr r2, [pc, #64] @ f2284 <__cxa_atexit@plt+0xe5e2c> │ │ │ │ - ldr r1, [pc, #64] @ f2288 <__cxa_atexit@plt+0xe5e30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - add sl, r1, #1 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r1, [pc, #36] @ f228c <__cxa_atexit@plt+0xe5e34> │ │ │ │ - moveq r2, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f1334 <__cxa_atexit@plt+0xe4edc> │ │ │ │ + ldr lr, [pc, #172] @ f134c <__cxa_atexit@plt+0xe4ef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r0, [r3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + add r0, r6, #42 @ 0x2a │ │ │ │ + ldr r1, [pc, #144] @ f1350 <__cxa_atexit@plt+0xe4ef8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #28] @ f2290 <__cxa_atexit@plt+0xe5e38> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strbeq r4, [r0, #-2868] @ 0xfffff4cc │ │ │ │ - strbeq r4, [r0, #-2972] @ 0xfffff464 │ │ │ │ - strbeq r4, [r0, #-2960] @ 0xfffff470 │ │ │ │ - ldrbteq r7, [r4], #1768 @ 0x6e8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #8] @ f22b0 <__cxa_atexit@plt+0xe5e58> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400b58 <__cxa_atexit@plt+0x3f4700> │ │ │ │ - strbeq r4, [r0, #-2904] @ 0xfffff4a8 │ │ │ │ - ldrbteq r7, [r4], #1736 @ 0x6c8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #8] @ f22d0 <__cxa_atexit@plt+0xe5e78> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400b58 <__cxa_atexit@plt+0x3f4700> │ │ │ │ - strbeq r4, [r0, #-2872] @ 0xfffff4c8 │ │ │ │ - ldrbteq r7, [r4], #1856 @ 0x740 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f231c <__cxa_atexit@plt+0xe5ec4> │ │ │ │ - ldr r7, [pc, #52] @ f232c <__cxa_atexit@plt+0xe5ed4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f2310 <__cxa_atexit@plt+0xe5eb8> │ │ │ │ - mov r7, r8 │ │ │ │ - b f2340 <__cxa_atexit@plt+0xe5ee8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f2330 <__cxa_atexit@plt+0xe5ed8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r7, [r4], #1804 @ 0x70c │ │ │ │ - ldrbteq r7, [r4], #1764 @ 0x6e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - ldr r2, [pc, #152] @ f23ec <__cxa_atexit@plt+0xe5f94> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq f2390 <__cxa_atexit@plt+0xe5f38> │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f23a0 <__cxa_atexit@plt+0xe5f48> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq f23b8 <__cxa_atexit@plt+0xe5f60> │ │ │ │ - ldr r7, [pc, #120] @ f23fc <__cxa_atexit@plt+0xe5fa4> │ │ │ │ + add r2, r6, #30 │ │ │ │ + ldr r7, [pc, #136] @ f1354 <__cxa_atexit@plt+0xe4efc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + add r7, r7, #256 @ 0x100 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + add r2, r6, #18 │ │ │ │ + ldr r0, [pc, #100] @ f1358 <__cxa_atexit@plt+0xe4f00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + add r7, r6, #54 @ 0x36 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + strbeq r5, [r0, #-2780] @ 0xfffff524 │ │ │ │ + strbeq r5, [r0, #-3724] @ 0xfffff174 │ │ │ │ + strbeq r5, [r0, #-2732] @ 0xfffff554 │ │ │ │ + ldrbteq r8, [r4], #3488 @ 0xda0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f13c8 <__cxa_atexit@plt+0xe4f70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ f13e4 <__cxa_atexit@plt+0xe4f8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f13d0 <__cxa_atexit@plt+0xe4f78> │ │ │ │ + ldr r3, [pc, #76] @ f13e8 <__cxa_atexit@plt+0xe4f90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq f13b8 <__cxa_atexit@plt+0xe4f60> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ f23f8 <__cxa_atexit@plt+0xe5fa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls f237c <__cxa_atexit@plt+0xe5f24> │ │ │ │ - ldr r2, [pc, #28] @ f23f0 <__cxa_atexit@plt+0xe5f98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #20] @ f23f4 <__cxa_atexit@plt+0xe5f9c> │ │ │ │ + mov r7, r9 │ │ │ │ + b f1b58 <__cxa_atexit@plt+0xe5700> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - strbeq r4, [r0, #-4080] @ 0xfffff010 │ │ │ │ - ldrbteq r7, [r4], #1648 @ 0x670 │ │ │ │ - strbeq r4, [r0, #-2704] @ 0xfffff570 │ │ │ │ - ldrbteq r7, [r4], #1560 @ 0x618 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f2444 <__cxa_atexit@plt+0xe5fec> │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - beq f245c <__cxa_atexit@plt+0xe6004> │ │ │ │ - ldr r7, [pc, #104] @ f24a0 <__cxa_atexit@plt+0xe6048> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ f249c <__cxa_atexit@plt+0xe6044> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f13ec <__cxa_atexit@plt+0xe4f94> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls f2430 <__cxa_atexit@plt+0xe5fd8> │ │ │ │ - ldr r2, [pc, #28] @ f2494 <__cxa_atexit@plt+0xe603c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ + strbeq r5, [r0, #-2556] @ 0xfffff604 │ │ │ │ + @ instruction: 0x000007b8 │ │ │ │ + ldrbteq r8, [r4], #3372 @ 0xd2c │ │ │ │ + ldrbteq r8, [r4], #3308 @ 0xcec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f1458 <__cxa_atexit@plt+0xe5000> │ │ │ │ + ldr r2, [pc, #96] @ f1474 <__cxa_atexit@plt+0xe501c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #12] @ f2498 <__cxa_atexit@plt+0xe6040> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - strbeq r4, [r0, #-3912] @ 0xfffff0b8 │ │ │ │ - ldrbteq r7, [r4], #1484 @ 0x5cc │ │ │ │ - strbeq r4, [r0, #-2524] @ 0xfffff624 │ │ │ │ - ldrbteq r7, [r4], #1412 @ 0x584 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f24ec <__cxa_atexit@plt+0xe6094> │ │ │ │ - ldr r7, [pc, #52] @ f24fc <__cxa_atexit@plt+0xe60a4> │ │ │ │ + bhi f1464 <__cxa_atexit@plt+0xe500c> │ │ │ │ + ldr r5, [pc, #72] @ f1478 <__cxa_atexit@plt+0xe5020> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f24e0 <__cxa_atexit@plt+0xe6088> │ │ │ │ + beq f1448 <__cxa_atexit@plt+0xe4ff0> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b f2340 <__cxa_atexit@plt+0xe5ee8> │ │ │ │ + b ef8d0 <__cxa_atexit@plt+0xe3478> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f2500 <__cxa_atexit@plt+0xe60a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f147c <__cxa_atexit@plt+0xe5024> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - ldrbteq r7, [r4], #1340 @ 0x53c │ │ │ │ - ldrbteq r6, [r4], #2456 @ 0x998 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffe49c │ │ │ │ + ldrbteq r8, [r4], #2968 @ 0xb98 │ │ │ │ + ldrbteq r8, [r4], #2240 @ 0x8c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ f14a0 <__cxa_atexit@plt+0xe5048> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r8, [r4], #2228 @ 0x8b4 │ │ │ │ + ldrbteq r8, [r4], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f14e4 <__cxa_atexit@plt+0xe508c> │ │ │ │ + ldr r3, [pc, #40] @ f14f4 <__cxa_atexit@plt+0xe509c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ f14f8 <__cxa_atexit@plt+0xe50a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrteq pc, [ip], #2017 @ 0x7e1 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f25ac <__cxa_atexit@plt+0xe6154> │ │ │ │ - ldr r1, [pc, #144] @ f25b8 <__cxa_atexit@plt+0xe6160> │ │ │ │ + bhi f1548 <__cxa_atexit@plt+0xe50f0> │ │ │ │ + ldr r3, [pc, #56] @ f1554 <__cxa_atexit@plt+0xe50fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f2588 <__cxa_atexit@plt+0xe6130> │ │ │ │ - ldr r0, [pc, #120] @ f25bc <__cxa_atexit@plt+0xe6164> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq f2594 <__cxa_atexit@plt+0xe613c> │ │ │ │ - ldr lr, [pc, #92] @ f25c0 <__cxa_atexit@plt+0xe6168> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq f25a4 <__cxa_atexit@plt+0xe614c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ + beq f1540 <__cxa_atexit@plt+0xe50e8> │ │ │ │ + ldr r3, [pc, #36] @ f1558 <__cxa_atexit@plt+0xe5100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a64 <__cxa_atexit@plt+0x3f460c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq r6, [r4], #2264 @ 0x8d8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ f2644 <__cxa_atexit@plt+0xe61ec> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq f2628 <__cxa_atexit@plt+0xe61d0> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ f2648 <__cxa_atexit@plt+0xe61f0> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ f1578 <__cxa_atexit@plt+0xe5120> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a64 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ f15a8 <__cxa_atexit@plt+0xe5150> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ f15ac <__cxa_atexit@plt+0xe5154> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + strbeq r5, [r0, #-3608] @ 0xfffff1e8 │ │ │ │ + strbeq r5, [r0, #-2064] @ 0xfffff7f0 │ │ │ │ + ldrbteq r8, [r4], #2860 @ 0xb2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f1624 <__cxa_atexit@plt+0xe51cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f1630 <__cxa_atexit@plt+0xe51d8> │ │ │ │ + ldr lr, [pc, #92] @ f1640 <__cxa_atexit@plt+0xe51e8> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f2638 <__cxa_atexit@plt+0xe61e0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r1, [pc, #88] @ f1644 <__cxa_atexit@plt+0xe51ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [pc, #76] @ f1648 <__cxa_atexit@plt+0xe51f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12]! │ │ │ │ + ldr r8, [pc, #48] @ f164c <__cxa_atexit@plt+0xe51f4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r6, [r4], #2128 @ 0x850 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + strbeq r5, [r0, #-3468] @ 0xfffff274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ f269c <__cxa_atexit@plt+0xe6244> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r8, [r4], #2676 @ 0xa74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f16b0 <__cxa_atexit@plt+0xe5258> │ │ │ │ + ldr r3, [pc, #48] @ f16c0 <__cxa_atexit@plt+0xe5268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ f16c4 <__cxa_atexit@plt+0xe526c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + ldrteq pc, [ip], #1547 @ 0x60b @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f1714 <__cxa_atexit@plt+0xe52bc> │ │ │ │ + ldr r3, [pc, #56] @ f1720 <__cxa_atexit@plt+0xe52c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq f2690 <__cxa_atexit@plt+0xe6238> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + beq f170c <__cxa_atexit@plt+0xe52b4> │ │ │ │ + ldr r3, [pc, #36] @ f1724 <__cxa_atexit@plt+0xe52cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a64 <__cxa_atexit@plt+0x3f460c> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r6, [r4], #2044 @ 0x7fc │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldrbteq r7, [r4], #740 @ 0x2e4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ f1744 <__cxa_atexit@plt+0xe52ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a64 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ f1774 <__cxa_atexit@plt+0xe531c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ f1778 <__cxa_atexit@plt+0xe5320> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + strbeq r5, [r0, #-3148] @ 0xfffff3b4 │ │ │ │ + strbeq r5, [r0, #-1604] @ 0xfffff9bc │ │ │ │ + ldrbteq r8, [r4], #2400 @ 0x960 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub sl, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi f2808 <__cxa_atexit@plt+0xe63b0> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc f2810 <__cxa_atexit@plt+0xe63b8> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #372] @ f2868 <__cxa_atexit@plt+0xe6410> │ │ │ │ - ldr r0, [pc, #372] @ f286c <__cxa_atexit@plt+0xe6414> │ │ │ │ - add r9, r3, #12 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r0, r6 │ │ │ │ - ldr lr, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldm r9, {r1, r7, r8, r9} │ │ │ │ - str fp, [r0, #4]! │ │ │ │ - str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr fp, [pc, #332] @ f2870 <__cxa_atexit@plt+0xe6418> │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r0, #8] │ │ │ │ - add fp, pc, fp │ │ │ │ - stmib r3, {r1, r8, r9} │ │ │ │ - str fp, [r3, #-4] │ │ │ │ - beq f27f4 <__cxa_atexit@plt+0xe639c> │ │ │ │ - ldr r2, [pc, #308] @ f2874 <__cxa_atexit@plt+0xe641c> │ │ │ │ - add lr, r6, #68 @ 0x44 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add fp, r2, #3 │ │ │ │ - cmp ip, lr │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bcc f2828 <__cxa_atexit@plt+0xe63d0> │ │ │ │ - ldr r2, [pc, #288] @ f2884 <__cxa_atexit@plt+0xe642c> │ │ │ │ - ldr ip, [pc, #288] @ f2888 <__cxa_atexit@plt+0xe6430> │ │ │ │ - sub sl, lr, #41 @ 0x29 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #32]! │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r2, [pc, #260] @ f288c <__cxa_atexit@plt+0xe6434> │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str fp, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #220] @ f2890 <__cxa_atexit@plt+0xe6438> │ │ │ │ - sub r0, lr, #49 @ 0x31 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f17f8 <__cxa_atexit@plt+0xe53a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f1804 <__cxa_atexit@plt+0xe53ac> │ │ │ │ + ldr lr, [pc, #100] @ f1814 <__cxa_atexit@plt+0xe53bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #96] @ f1818 <__cxa_atexit@plt+0xe53c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [pc, #80] @ f181c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str sl, [r9, #16]! │ │ │ │ + ldr r8, [pc, #48] @ f1820 <__cxa_atexit@plt+0xe53c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #204] @ f2894 <__cxa_atexit@plt+0xe643c> │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #-12] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r0, [pc, #180] @ f2898 <__cxa_atexit@plt+0xe6440> │ │ │ │ - mov r6, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r2 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b f2818 <__cxa_atexit@plt+0xe63c0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ f2878 <__cxa_atexit@plt+0xe6420> │ │ │ │ - ldr r3, [pc, #72] @ f287c <__cxa_atexit@plt+0xe6424> │ │ │ │ - ldr r7, [pc, #72] @ f2880 <__cxa_atexit@plt+0xe6428> │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r6, lr │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + strbeq r5, [r0, #-3000] @ 0xfffff448 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r8, [r4], #2208 @ 0x8a0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f188c <__cxa_atexit@plt+0xe5434> │ │ │ │ + ldr r3, [pc, #56] @ f189c <__cxa_atexit@plt+0xe5444> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, r3, #3 │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - strbeq r4, [r0, #-1680] @ 0xfffff970 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - ldrbteq r7, [r4], #568 @ 0x238 │ │ │ │ - ldrbteq r5, [r4], #1852 @ 0x73c │ │ │ │ - ldrbteq r6, [r4], #3896 @ 0xf38 │ │ │ │ - ldrbteq r6, [r4], #940 @ 0x3ac │ │ │ │ - @ instruction: 0xfffec6ec │ │ │ │ - @ instruction: 0xfffec024 │ │ │ │ - ldrbteq r7, [r4], #4 │ │ │ │ - strbeq r4, [r0, #-3060] @ 0xfffff40c │ │ │ │ - ldrbteq r5, [r4], #1960 @ 0x7a8 │ │ │ │ - strbeq r4, [r0, #-2964] @ 0xfffff46c │ │ │ │ - ldrbteq r6, [r4], #856 @ 0x358 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #284] @ f29cc <__cxa_atexit@plt+0xe6574> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov sl, fp │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ f18a0 <__cxa_atexit@plt+0xe5448> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + ldrteq pc, [ip], #994 @ 0x3e2 @ │ │ │ │ + ldrbteq r8, [r4], #1516 @ 0x5ec │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add ip, r1, #3 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - mov fp, r4 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str ip, [r2] │ │ │ │ - str r8, [r5] │ │ │ │ - bcc f2984 <__cxa_atexit@plt+0xe652c> │ │ │ │ - ldr r1, [pc, #224] @ f29d0 <__cxa_atexit@plt+0xe6578> │ │ │ │ - ldr r9, [pc, #224] @ f29d4 <__cxa_atexit@plt+0xe657c> │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r1, r6, #41 @ 0x29 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ - str sl, [sp] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - ldr r2, [pc, #184] @ f29d8 <__cxa_atexit@plt+0xe6580> │ │ │ │ - ldr sl, [pc, #184] @ f29dc <__cxa_atexit@plt+0xe6584> │ │ │ │ - sub r9, r6, #49 @ 0x31 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - ldr r2, [pc, #152] @ f29e0 <__cxa_atexit@plt+0xe6588> │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r4, [r3, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - stm lr, {r2, r8, ip} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #116] @ f29e4 <__cxa_atexit@plt+0xe658c> │ │ │ │ - mov r4, fp │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f18e8 <__cxa_atexit@plt+0xe5490> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [pc, #40] @ f18f8 <__cxa_atexit@plt+0xe54a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + ldr r3, [pc, #32] @ f18fc <__cxa_atexit@plt+0xe54a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r5, [pc, #92] @ f29e8 <__cxa_atexit@plt+0xe6590> │ │ │ │ - ldr r3, [pc, #92] @ f29ec <__cxa_atexit@plt+0xe6594> │ │ │ │ - ldr r7, [pc, #92] @ f29f0 <__cxa_atexit@plt+0xe6598> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r5, r5, #3 │ │ │ │ - str r5, [r2, #-12]! │ │ │ │ + add r9, r3, #2 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 400a44 <__cxa_atexit@plt+0x3f45ec> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strbeq r5, [r0, #-1448] @ 0xfffffa58 │ │ │ │ + strbeq r5, [r0, #-2768] @ 0xfffff530 │ │ │ │ + ldrbteq r8, [r4], #2028 @ 0x7ec │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f198c <__cxa_atexit@plt+0xe5534> │ │ │ │ + ldr r3, [pc, #116] @ f199c <__cxa_atexit@plt+0xe5544> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [fp, #-8] │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r5, r3, #3 │ │ │ │ - str r5, [r2, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r1, [fp, #828] @ 0x33c │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, sl │ │ │ │ - str lr, [r2, #4] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + mov sl, r9 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r0, [sl, #12] │ │ │ │ + mov r3, sl │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + cmp r2, #39 @ 0x27 │ │ │ │ + bne f196c <__cxa_atexit@plt+0xe5514> │ │ │ │ + ldr r8, [pc, #64] @ f19a0 <__cxa_atexit@plt+0xe5548> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, sl │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r3, [pc, #48] @ f19a4 <__cxa_atexit@plt+0xe554c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #24]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + ldr r3, [pc, #36] @ f19a8 <__cxa_atexit@plt+0xe5550> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbteq r7, [r4], #196 @ 0xc4 │ │ │ │ - @ instruction: 0xfffec560 │ │ │ │ - @ instruction: 0xfffebe98 │ │ │ │ - ldrbteq r5, [r4], #1616 @ 0x650 │ │ │ │ - strbeq r4, [r0, #-2692] @ 0xfffff57c │ │ │ │ - ldrbteq r6, [r4], #3652 @ 0xe44 │ │ │ │ - strbeq r4, [r0, #-2564] @ 0xfffff5fc │ │ │ │ - ldrbteq r5, [r4], #1508 @ 0x5e4 │ │ │ │ - ldrbteq r6, [r4], #3572 @ 0xdf4 │ │ │ │ - ldrbteq r6, [r4], #584 @ 0x248 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + strbeq r5, [r0, #-2624] @ 0xfffff5c0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + strbeq r5, [r0, #-2584] @ 0xfffff5e8 │ │ │ │ + ldrbteq r8, [r4], #1856 @ 0x740 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f2a2c <__cxa_atexit@plt+0xe65d4> │ │ │ │ - mvn r2, r8 │ │ │ │ - tst r2, #3 │ │ │ │ - beq f2a3c <__cxa_atexit@plt+0xe65e4> │ │ │ │ - ldr r7, [pc, #88] @ f2a78 <__cxa_atexit@plt+0xe6620> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bhi f1a50 <__cxa_atexit@plt+0xe55f8> │ │ │ │ + ldr r6, [pc, #156] @ f1a70 <__cxa_atexit@plt+0xe5618> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + ldr r0, [pc, #144] @ f1a74 <__cxa_atexit@plt+0xe561c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f1a40 <__cxa_atexit@plt+0xe55e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f1a60 <__cxa_atexit@plt+0xe5608> │ │ │ │ + ldr r3, [pc, #104] @ f1a78 <__cxa_atexit@plt+0xe5620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [pc, #88] @ f1a7c <__cxa_atexit@plt+0xe5624> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ f2a74 <__cxa_atexit@plt+0xe661c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #1 │ │ │ │ - bls f2a18 <__cxa_atexit@plt+0xe65c0> │ │ │ │ - ldr r2, [pc, #20] @ f2a6c <__cxa_atexit@plt+0xe6614> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #12] @ f2a70 <__cxa_atexit@plt+0xe6618> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strbeq r4, [r0, #-2416] @ 0xfffff690 │ │ │ │ - ldrbteq r7, [r4], #48 @ 0x30 │ │ │ │ - strbeq r4, [r0, #-1012] @ 0xfffffc0c │ │ │ │ - ldrbteq r6, [r4], #4052 @ 0xfd4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + strbeq r5, [r0, #-924] @ 0xfffffc64 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + ldrteq pc, [ip], #564 @ 0x234 @ │ │ │ │ + ldrbteq r8, [r4], #1644 @ 0x66c │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f2b0c <__cxa_atexit@plt+0xe66b4> │ │ │ │ - ldr lr, [pc, #116] @ f2b1c <__cxa_atexit@plt+0xe66c4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [pc, #112] @ f2b20 <__cxa_atexit@plt+0xe66c8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f1ad8 <__cxa_atexit@plt+0xe5680> │ │ │ │ + ldr r3, [pc, #60] @ f1ae4 <__cxa_atexit@plt+0xe568c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [pc, #44] @ f1ae8 <__cxa_atexit@plt+0xe5690> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r8, [r2, #4]! │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + ldrteq pc, [ip], #412 @ 0x19c @ │ │ │ │ + ldrbteq r8, [r4], #1532 @ 0x5fc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f1b34 <__cxa_atexit@plt+0xe56dc> │ │ │ │ + ldr r7, [pc, #52] @ f1b44 <__cxa_atexit@plt+0xe56ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq f1b28 <__cxa_atexit@plt+0xe56d0> │ │ │ │ + mov r7, r9 │ │ │ │ + b f1b58 <__cxa_atexit@plt+0xe5700> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f1b48 <__cxa_atexit@plt+0xe56f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r8, [r4], #1480 @ 0x5c8 │ │ │ │ + ldrbteq r8, [r4], #1456 @ 0x5b0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #288] @ f1c88 <__cxa_atexit@plt+0xe5830> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [pc, #284] @ f1c8c <__cxa_atexit@plt+0xe5834> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r6, r9, r1 │ │ │ │ + beq f1bec <__cxa_atexit@plt+0xe5794> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f1bdc <__cxa_atexit@plt+0xe5784> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc f1c68 <__cxa_atexit@plt+0xe5810> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - beq f2b04 <__cxa_atexit@plt+0xe66ac> │ │ │ │ - ldr r3, [pc, #56] @ f2b24 <__cxa_atexit@plt+0xe66cc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ f2b28 <__cxa_atexit@plt+0xe66d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + add r1, r1, #16 │ │ │ │ + tst r2, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + bne f1b70 <__cxa_atexit@plt+0xe5718> │ │ │ │ + add r6, r9, r1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r0, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strbeq r4, [r0, #-2364] @ 0xfffff6c4 │ │ │ │ - ldrbteq r6, [r4], #3856 @ 0xf10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ f2b58 <__cxa_atexit@plt+0xe6700> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ f2b5c <__cxa_atexit@plt+0xe6704> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strbeq r4, [r0, #-2280] @ 0xfffff718 │ │ │ │ - ldrbteq r6, [r4], #3804 @ 0xedc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f2ba0 <__cxa_atexit@plt+0xe6748> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [pc, #36] @ f2ba4 <__cxa_atexit@plt+0xe674c> │ │ │ │ - add sl, r3, #1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f1c78 <__cxa_atexit@plt+0xe5820> │ │ │ │ + ldr lr, [pc, #140] @ f1c90 <__cxa_atexit@plt+0xe5838> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r0, [r3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + add r0, r6, #30 │ │ │ │ + ldr r1, [pc, #112] @ f1c94 <__cxa_atexit@plt+0xe583c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + add r0, r6, #18 │ │ │ │ + ldr r2, [pc, #96] @ f1c98 <__cxa_atexit@plt+0xe5840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #20] @ f2ba8 <__cxa_atexit@plt+0xe6750> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - strbeq r4, [r0, #-528] @ 0xfffffdf0 │ │ │ │ - strbeq r4, [r0, #-636] @ 0xfffffd84 │ │ │ │ - strbeq r4, [r0, #-620] @ 0xfffffd94 │ │ │ │ - ldrbteq r6, [r4], #3904 @ 0xf40 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + add r7, r6, #42 @ 0x2a │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + @ instruction: 0xfffff7f4 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + strbeq r5, [r0, #-376] @ 0xfffffe88 │ │ │ │ + strbeq r5, [r0, #-1312] @ 0xfffffae0 │ │ │ │ + ldrbteq r8, [r4], #1192 @ 0x4a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f2c30 <__cxa_atexit@plt+0xe67d8> │ │ │ │ - ldr r2, [pc, #108] @ f2c3c <__cxa_atexit@plt+0xe67e4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + bhi f1d04 <__cxa_atexit@plt+0xe58ac> │ │ │ │ + ldr r2, [pc, #96] @ f1d20 <__cxa_atexit@plt+0xe58c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r2, [pc, #92] @ f2c40 <__cxa_atexit@plt+0xe67e8> │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ - addne r2, pc, r2 │ │ │ │ - strne r2, [r5] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne f2bfc <__cxa_atexit@plt+0xe67a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne f2c1c <__cxa_atexit@plt+0xe67c4> │ │ │ │ - ldr r3, [pc, #56] @ f2c44 <__cxa_atexit@plt+0xe67ec> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400b60 <__cxa_atexit@plt+0x3f4708> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r5, r3 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f1d10 <__cxa_atexit@plt+0xe58b8> │ │ │ │ + ldr r5, [pc, #72] @ f1d24 <__cxa_atexit@plt+0xe58cc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f1cf4 <__cxa_atexit@plt+0xe589c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b ef8d0 <__cxa_atexit@plt+0xe3478> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - ldrbteq r6, [r4], #3748 @ 0xea4 │ │ │ │ + ldr r7, [pc, #16] @ f1d28 <__cxa_atexit@plt+0xe58d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffdbf0 │ │ │ │ + ldrbteq r8, [r4], #748 @ 0x2ec │ │ │ │ + ldrbteq r8, [r4], #984 @ 0x3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ f2ca8 <__cxa_atexit@plt+0xe6850> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r9, [pc, #12] @ f1d4c <__cxa_atexit@plt+0xe58f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r8, [r4], #972 @ 0x3cc │ │ │ │ + ldrbteq r8, [r4], #1012 @ 0x3f4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f1d90 <__cxa_atexit@plt+0xe5938> │ │ │ │ + ldr r3, [pc, #40] @ f1da0 <__cxa_atexit@plt+0xe5948> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ f1da4 <__cxa_atexit@plt+0xe594c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrteq lr, [ip], #3893 @ 0xf35 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f1df4 <__cxa_atexit@plt+0xe599c> │ │ │ │ + ldr r3, [pc, #56] @ f1e00 <__cxa_atexit@plt+0xe59a8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq f2c8c <__cxa_atexit@plt+0xe6834> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f2c94 <__cxa_atexit@plt+0xe683c> │ │ │ │ - ldr r3, [pc, #48] @ f2cac <__cxa_atexit@plt+0xe6854> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f1dec <__cxa_atexit@plt+0xe5994> │ │ │ │ + ldr r3, [pc, #36] @ f1e04 <__cxa_atexit@plt+0xe59ac> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 400b60 <__cxa_atexit@plt+0x3f4708> │ │ │ │ + b 400a64 <__cxa_atexit@plt+0x3f460c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq r6, [r4], #3644 @ 0xe3c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f2ce0 <__cxa_atexit@plt+0xe6888> │ │ │ │ - ldr r3, [pc, #36] @ f2cf4 <__cxa_atexit@plt+0xe689c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ f1e24 <__cxa_atexit@plt+0xe59cc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 400b60 <__cxa_atexit@plt+0x3f4708> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + b 400a64 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f2d20 <__cxa_atexit@plt+0xe68c8> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r3, [pc, #28] @ f1e54 <__cxa_atexit@plt+0xe59fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ f1e58 <__cxa_atexit@plt+0xe5a00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + strbeq r5, [r0, #-1388] @ 0xfffffa94 │ │ │ │ + strbeq r4, [r0, #-3940] @ 0xfffff09c │ │ │ │ + ldrbteq r8, [r4], #744 @ 0x2e8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f1ed0 <__cxa_atexit@plt+0xe5a78> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f1edc <__cxa_atexit@plt+0xe5a84> │ │ │ │ + ldr lr, [pc, #92] @ f1eec <__cxa_atexit@plt+0xe5a94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ f1ef0 <__cxa_atexit@plt+0xe5a98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [pc, #76] @ f1ef4 <__cxa_atexit@plt+0xe5a9c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12]! │ │ │ │ + ldr r8, [pc, #48] @ f1ef8 <__cxa_atexit@plt+0xe5aa0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f2d34 <__cxa_atexit@plt+0xe68dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r4, [r0, #-144] @ 0xffffff70 │ │ │ │ - ldrbteq r6, [r4], #3508 @ 0xdb4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + strbeq r5, [r0, #-1248] @ 0xfffffb20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r8, [r4], #560 @ 0x230 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f2d78 <__cxa_atexit@plt+0xe6920> │ │ │ │ - ldr r3, [pc, #40] @ f2d88 <__cxa_atexit@plt+0xe6930> │ │ │ │ - ldr r8, [pc, #40] @ f2d8c <__cxa_atexit@plt+0xe6934> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + bcc f1f5c <__cxa_atexit@plt+0xe5b04> │ │ │ │ + ldr r3, [pc, #48] @ f1f6c <__cxa_atexit@plt+0xe5b14> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ f1f70 <__cxa_atexit@plt+0xe5b18> │ │ │ │ add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - ldrteq sp, [ip], #3400 @ 0xd48 │ │ │ │ - ldrbteq r6, [r4], #3320 @ 0xcf8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + ldrteq lr, [ip], #3423 @ 0xd5f │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f2df8 <__cxa_atexit@plt+0xe69a0> │ │ │ │ - ldr r2, [pc, #76] @ f2e04 <__cxa_atexit@plt+0xe69ac> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - beq f2dec <__cxa_atexit@plt+0xe6994> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldr r1, [pc, #52] @ f2e08 <__cxa_atexit@plt+0xe69b0> │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - mov r8, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - b 400b68 <__cxa_atexit@plt+0x3f4710> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldrbteq r6, [r4], #3200 @ 0xc80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ f2e3c <__cxa_atexit@plt+0xe69e4> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + bhi f1fc0 <__cxa_atexit@plt+0xe5b68> │ │ │ │ + ldr r3, [pc, #56] @ f1fcc <__cxa_atexit@plt+0xe5b74> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 400b68 <__cxa_atexit@plt+0x3f4710> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r6, [r4], #3148 @ 0xc4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ f2e88 <__cxa_atexit@plt+0xe6a30> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq f2e80 <__cxa_atexit@plt+0xe6a28> │ │ │ │ - ldr r3, [pc, #28] @ f2e8c <__cxa_atexit@plt+0xe6a34> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + beq f1fb8 <__cxa_atexit@plt+0xe5b60> │ │ │ │ + ldr r3, [pc, #36] @ f1fd0 <__cxa_atexit@plt+0xe5b78> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 400b70 <__cxa_atexit@plt+0x3f4718> │ │ │ │ + b 400a64 <__cxa_atexit@plt+0x3f460c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r6, [r4], #3068 @ 0xbfc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ f2eb4 <__cxa_atexit@plt+0xe6a5c> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ f1ff0 <__cxa_atexit@plt+0xe5b98> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 400b70 <__cxa_atexit@plt+0x3f4718> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 400a64 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ f2020 <__cxa_atexit@plt+0xe5bc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ f2024 <__cxa_atexit@plt+0xe5bcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + strbeq r5, [r0, #-928] @ 0xfffffc60 │ │ │ │ + strbeq r4, [r0, #-3480] @ 0xfffff268 │ │ │ │ + ldrbteq r8, [r4], #284 @ 0x11c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f20a4 <__cxa_atexit@plt+0xe5c4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f2ef4 <__cxa_atexit@plt+0xe6a9c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ f2f00 <__cxa_atexit@plt+0xe6aa8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc f20b0 <__cxa_atexit@plt+0xe5c58> │ │ │ │ + ldr lr, [pc, #100] @ f20c0 <__cxa_atexit@plt+0xe5c68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #96] @ f20c4 <__cxa_atexit@plt+0xe5c6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [pc, #80] @ f20c8 <__cxa_atexit@plt+0xe5c70> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str sl, [r9, #16]! │ │ │ │ + ldr r8, [pc, #48] @ f20cc <__cxa_atexit@plt+0xe5c74> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r3, [r0, #-3824] @ 0xfffff110 │ │ │ │ - ldrbteq r6, [r4], #2936 @ 0xb78 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + strbeq r5, [r0, #-780] @ 0xfffffcf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400b78 <__cxa_atexit@plt+0x3f4720> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r8, [r4], #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f2f6c <__cxa_atexit@plt+0xe6b14> │ │ │ │ - ldr r2, [pc, #60] @ f2f74 <__cxa_atexit@plt+0xe6b1c> │ │ │ │ + bhi f216c <__cxa_atexit@plt+0xe5d14> │ │ │ │ + ldr r6, [pc, #124] @ f2188 <__cxa_atexit@plt+0xe5d30> │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r6, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f2f60 <__cxa_atexit@plt+0xe6b08> │ │ │ │ - ldr r3, [pc, #40] @ f2f78 <__cxa_atexit@plt+0xe6b20> │ │ │ │ - mov r8, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ + beq f215c <__cxa_atexit@plt+0xe5d04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f2178 <__cxa_atexit@plt+0xe5d20> │ │ │ │ + ldr r3, [pc, #88] @ f218c <__cxa_atexit@plt+0xe5d34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [pc, #72] @ f2190 <__cxa_atexit@plt+0xe5d38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r3, [r0, #-3684] @ 0xfffff19c │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + ldrteq lr, [ip], #2908 @ 0xb5c │ │ │ │ + ldrbteq r7, [r4], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f2fa0 <__cxa_atexit@plt+0xe6b48> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f21e8 <__cxa_atexit@plt+0xe5d90> │ │ │ │ + ldr r3, [pc, #56] @ f21f4 <__cxa_atexit@plt+0xe5d9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [pc, #40] @ f21f8 <__cxa_atexit@plt+0xe5da0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - strbeq r3, [r0, #-3620] @ 0xfffff1dc │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + ldrteq lr, [ip], #2772 @ 0xad4 │ │ │ │ + ldrbteq r7, [r4], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f2fe0 <__cxa_atexit@plt+0xe6b88> │ │ │ │ - ldr r3, [pc, #40] @ f2ff0 <__cxa_atexit@plt+0xe6b98> │ │ │ │ - ldr r8, [pc, #40] @ f2ff4 <__cxa_atexit@plt+0xe6b9c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + bcc f223c <__cxa_atexit@plt+0xe5de4> │ │ │ │ + ldr r3, [pc, #40] @ f224c <__cxa_atexit@plt+0xe5df4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ + ldr r8, [pc, #36] @ f2250 <__cxa_atexit@plt+0xe5df8> │ │ │ │ add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - ldrteq sp, [ip], #2838 @ 0xb16 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + ldrteq lr, [ip], #2657 @ 0xa61 │ │ │ │ + ldrbteq r7, [r4], #3752 @ 0xea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f3048 <__cxa_atexit@plt+0xe6bf0> │ │ │ │ - ldr r2, [pc, #60] @ f3050 <__cxa_atexit@plt+0xe6bf8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f303c <__cxa_atexit@plt+0xe6be4> │ │ │ │ - ldr r3, [pc, #40] @ f3054 <__cxa_atexit@plt+0xe6bfc> │ │ │ │ - mov r8, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi f22cc <__cxa_atexit@plt+0xe5e74> │ │ │ │ + ldr r2, [pc, #128] @ f22f4 <__cxa_atexit@plt+0xe5e9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f22d4 <__cxa_atexit@plt+0xe5e7c> │ │ │ │ + ldr r3, [pc, #104] @ f22f8 <__cxa_atexit@plt+0xe5ea0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ f22fc <__cxa_atexit@plt+0xe5ea4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f22bc <__cxa_atexit@plt+0xe5e64> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b f1b58 <__cxa_atexit@plt+0xe5700> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f2300 <__cxa_atexit@plt+0xe5ea8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ f2304 <__cxa_atexit@plt+0xe5eac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq r4, [r0, #-2828] @ 0xfffff4f4 │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + strbeq r4, [r0, #-2832] @ 0xfffff4f0 │ │ │ │ + ldrbteq r7, [r4], #3624 @ 0xe28 │ │ │ │ + strbeq r4, [r0, #-2756] @ 0xfffff53c │ │ │ │ + ldrbteq r7, [r4], #3572 @ 0xdf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2380 <__cxa_atexit@plt+0xe5f28> │ │ │ │ + ldr r2, [pc, #128] @ f23a8 <__cxa_atexit@plt+0xe5f50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2388 <__cxa_atexit@plt+0xe5f30> │ │ │ │ + ldr r3, [pc, #104] @ f23ac <__cxa_atexit@plt+0xe5f54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ f23b0 <__cxa_atexit@plt+0xe5f58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f2370 <__cxa_atexit@plt+0xe5f18> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b f1b58 <__cxa_atexit@plt+0xe5700> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f23b4 <__cxa_atexit@plt+0xe5f5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ f23b8 <__cxa_atexit@plt+0xe5f60> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + strbeq r4, [r0, #-2648] @ 0xfffff5a8 │ │ │ │ + @ instruction: 0xfffff810 │ │ │ │ + strbeq r4, [r0, #-2652] @ 0xfffff5a4 │ │ │ │ + ldrbteq r7, [r4], #3444 @ 0xd74 │ │ │ │ + strbeq r4, [r0, #-2576] @ 0xfffff5f0 │ │ │ │ + ldrbteq r7, [r4], #3392 @ 0xd40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2438 <__cxa_atexit@plt+0xe5fe0> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f2428 <__cxa_atexit@plt+0xe5fd0> │ │ │ │ + ldr r7, [pc, #116] @ f2460 <__cxa_atexit@plt+0xe6008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2440 <__cxa_atexit@plt+0xe5fe8> │ │ │ │ + ldr r3, [pc, #104] @ f246c <__cxa_atexit@plt+0xe6014> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ f2470 <__cxa_atexit@plt+0xe6018> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b f1b58 <__cxa_atexit@plt+0xe5700> │ │ │ │ + str r9, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b f2488 <__cxa_atexit@plt+0xe6030> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r3, [r0, #-3464] @ 0xfffff278 │ │ │ │ + ldr r7, [pc, #28] @ f2464 <__cxa_atexit@plt+0xe600c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #24] @ f2468 <__cxa_atexit@plt+0xe6010> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrbteq r7, [r4], #3260 @ 0xcbc │ │ │ │ + strbeq r4, [r0, #-2392] @ 0xfffff6a8 │ │ │ │ + @ instruction: 0xfffff750 │ │ │ │ + strbeq r4, [r0, #-2460] @ 0xfffff664 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f307c <__cxa_atexit@plt+0xe6c24> │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - strbeq r3, [r0, #-3400] @ 0xfffff2b8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f30bc <__cxa_atexit@plt+0xe6c64> │ │ │ │ - ldr r3, [pc, #40] @ f30cc <__cxa_atexit@plt+0xe6c74> │ │ │ │ - ldr r8, [pc, #40] @ f30d0 <__cxa_atexit@plt+0xe6c78> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + bcc f2570 <__cxa_atexit@plt+0xe6118> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + add r8, r2, #4 │ │ │ │ + cmp r1, #0 │ │ │ │ + bmi f2504 <__cxa_atexit@plt+0xe60ac> │ │ │ │ + ldr r2, [pc, #228] @ f25ac <__cxa_atexit@plt+0xe6154> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #224] @ f25b0 <__cxa_atexit@plt+0xe6158> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6] │ │ │ │ + str r2, [r8] │ │ │ │ + str r1, [r5] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2588 <__cxa_atexit@plt+0xe6130> │ │ │ │ + ldr r3, [pc, #200] @ f25b4 <__cxa_atexit@plt+0xe615c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq f2550 <__cxa_atexit@plt+0xe60f8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b f1b58 <__cxa_atexit@plt+0xe5700> │ │ │ │ + ldr r2, [pc, #176] @ f25bc <__cxa_atexit@plt+0xe6164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #172] @ f25c0 <__cxa_atexit@plt+0xe6168> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r9, [r6] │ │ │ │ + str r2, [r8] │ │ │ │ + str r1, [r5] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2598 <__cxa_atexit@plt+0xe6140> │ │ │ │ + ldr r2, [pc, #148] @ f25c4 <__cxa_atexit@plt+0xe616c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f2560 <__cxa_atexit@plt+0xe6108> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b f1b58 <__cxa_atexit@plt+0xe5700> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - ldrteq sp, [ip], #2618 @ 0xa3a │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #84] @ f25cc <__cxa_atexit@plt+0xe6174> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r7, [pc, #40] @ f25b8 <__cxa_atexit@plt+0xe6160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f25c8 <__cxa_atexit@plt+0xe6170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + ldrbteq r7, [r4], #2932 @ 0xb74 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffff624 │ │ │ │ + ldrbteq r7, [r4], #2916 @ 0xb64 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrbteq r7, [r4], #2860 @ 0xb2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f2488 <__cxa_atexit@plt+0xe6030> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + ldrbteq r7, [r4], #2884 @ 0xb44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f3164 <__cxa_atexit@plt+0xe6d0c> │ │ │ │ - ldr r6, [pc, #140] @ f3180 <__cxa_atexit@plt+0xe6d28> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq f3134 <__cxa_atexit@plt+0xe6cdc> │ │ │ │ + bhi f26c8 <__cxa_atexit@plt+0xe6270> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne f3144 <__cxa_atexit@plt+0xe6cec> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3170 <__cxa_atexit@plt+0xe6d18> │ │ │ │ - ldr r3, [pc, #92] @ f3188 <__cxa_atexit@plt+0xe6d30> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - b f3158 <__cxa_atexit@plt+0xe6d00> │ │ │ │ + bcc f26d0 <__cxa_atexit@plt+0xe6278> │ │ │ │ + ldr lr, [pc, #172] @ f26f4 <__cxa_atexit@plt+0xe629c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + ldr r8, [pc, #160] @ f26f8 <__cxa_atexit@plt+0xe62a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r0, r9 │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r0, #8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f2690 <__cxa_atexit@plt+0xe6238> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f269c <__cxa_atexit@plt+0xe6244> │ │ │ │ + ldr r8, [pc, #116] @ f26fc <__cxa_atexit@plt+0xe62a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r9, sl │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3170 <__cxa_atexit@plt+0xe6d18> │ │ │ │ - ldr r3, [pc, #48] @ f3184 <__cxa_atexit@plt+0xe6d2c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + bcc f26e4 <__cxa_atexit@plt+0xe628c> │ │ │ │ + ldr r3, [pc, #80] @ f2700 <__cxa_atexit@plt+0xe62a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r9, #16]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r3, [pc, #68] @ f2704 <__cxa_atexit@plt+0xe62ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #81 @ 0x51 │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ mov r6, r9 │ │ │ │ + b f26d8 <__cxa_atexit@plt+0xe6280> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + ldrteq lr, [ip], #1585 @ 0x631 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + strbeq r4, [r0, #-2712] @ 0xfffff568 │ │ │ │ + ldrbteq r7, [r4], #2548 @ 0x9f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne f31c8 <__cxa_atexit@plt+0xe6d70> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f31ec <__cxa_atexit@plt+0xe6d94> │ │ │ │ - ldr r2, [pc, #60] @ f31fc <__cxa_atexit@plt+0xe6da4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - b f31dc <__cxa_atexit@plt+0xe6d84> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f31ec <__cxa_atexit@plt+0xe6d94> │ │ │ │ - ldr r2, [pc, #32] @ f31f8 <__cxa_atexit@plt+0xe6da0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + mvn r6, r7 │ │ │ │ + tst r6, #3 │ │ │ │ + bne f2740 <__cxa_atexit@plt+0xe62e8> │ │ │ │ + ldr r8, [pc, #80] @ f2780 <__cxa_atexit@plt+0xe6328> │ │ │ │ + add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + mov r6, r9 │ │ │ │ + mov r9, sl │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f2774 <__cxa_atexit@plt+0xe631c> │ │ │ │ + ldr r3, [pc, #44] @ f2784 <__cxa_atexit@plt+0xe632c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r3, [pc, #32] @ f2788 <__cxa_atexit@plt+0xe6330> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #81 @ 0x51 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 40079c <__cxa_atexit@plt+0x3f4344> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - ldrbteq r6, [r4], #2164 @ 0x874 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrteq lr, [ip], #1417 @ 0x589 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + strbeq r4, [r0, #-2544] @ 0xfffff610 │ │ │ │ + ldrbteq r7, [r4], #2504 @ 0x9c8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f27d4 <__cxa_atexit@plt+0xe637c> │ │ │ │ + ldr r3, [pc, #48] @ f27e4 <__cxa_atexit@plt+0xe638c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ f27e8 <__cxa_atexit@plt+0xe6390> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + ldrteq lr, [ip], #1202 @ 0x4b2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f323c <__cxa_atexit@plt+0xe6de4> │ │ │ │ - ldr r2, [pc, #36] @ f3244 <__cxa_atexit@plt+0xe6dec> │ │ │ │ + bhi f2860 <__cxa_atexit@plt+0xe6408> │ │ │ │ + ldr r2, [pc, #128] @ f2888 <__cxa_atexit@plt+0xe6430> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ f3248 <__cxa_atexit@plt+0xe6df0> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2868 <__cxa_atexit@plt+0xe6410> │ │ │ │ + ldr r3, [pc, #104] @ f288c <__cxa_atexit@plt+0xe6434> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ f2890 <__cxa_atexit@plt+0xe6438> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f2850 <__cxa_atexit@plt+0xe63f8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b f11f4 <__cxa_atexit@plt+0xe4d9c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f2894 <__cxa_atexit@plt+0xe643c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ f2898 <__cxa_atexit@plt+0xe6440> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strbeq r3, [r0, #-2928] @ 0xfffff490 │ │ │ │ - strbeq r3, [r0, #-3420] @ 0xfffff2a4 │ │ │ │ - ldrbteq r6, [r4], #2088 @ 0x828 │ │ │ │ + strbeq r4, [r0, #-1400] @ 0xfffffa88 │ │ │ │ + @ instruction: 0xffffe9cc │ │ │ │ + strbeq r4, [r0, #-1404] @ 0xfffffa84 │ │ │ │ + ldrbteq r7, [r4], #2160 @ 0x870 │ │ │ │ + strbeq r4, [r0, #-1328] @ 0xfffffad0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f32ac <__cxa_atexit@plt+0xe6e54> │ │ │ │ - ldr r2, [pc, #72] @ f32bc <__cxa_atexit@plt+0xe6e64> │ │ │ │ - ldr r8, [pc, #72] @ f32c0 <__cxa_atexit@plt+0xe6e68> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ f32c4 <__cxa_atexit@plt+0xe6e6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add lr, r3, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2910 <__cxa_atexit@plt+0xe64b8> │ │ │ │ + ldr r2, [pc, #128] @ f2938 <__cxa_atexit@plt+0xe64e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2918 <__cxa_atexit@plt+0xe64c0> │ │ │ │ + ldr r3, [pc, #104] @ f293c <__cxa_atexit@plt+0xe64e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ f2940 <__cxa_atexit@plt+0xe64e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #44] @ f32c8 <__cxa_atexit@plt+0xe6e70> │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f2900 <__cxa_atexit@plt+0xe64a8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b f11f4 <__cxa_atexit@plt+0xe4d9c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldrteq sp, [ip], #2125 @ 0x84d │ │ │ │ - strbeq r3, [r0, #-3320] @ 0xfffff308 │ │ │ │ - strbeq r3, [r0, #-2828] @ 0xfffff4f4 │ │ │ │ - ldrbteq r6, [r4], #424 @ 0x1a8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ f32f8 <__cxa_atexit@plt+0xe6ea0> │ │ │ │ - ldr r2, [pc, #24] @ f32fc <__cxa_atexit@plt+0xe6ea4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add sl, r2, #1 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - ldrbteq r6, [r4], #408 @ 0x198 │ │ │ │ - strbeq r3, [r0, #-2764] @ 0xfffff534 │ │ │ │ - ldrbteq r6, [r4], #372 @ 0x174 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f3340 <__cxa_atexit@plt+0xe6ee8> │ │ │ │ - ldr r3, [pc, #40] @ f3350 <__cxa_atexit@plt+0xe6ef8> │ │ │ │ - ldr r8, [pc, #40] @ f3354 <__cxa_atexit@plt+0xe6efc> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r7, [pc, #36] @ f2944 <__cxa_atexit@plt+0xe64ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ f2948 <__cxa_atexit@plt+0xe64f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strbeq r4, [r0, #-1224] @ 0xfffffb38 │ │ │ │ + @ instruction: 0xffffe91c │ │ │ │ + strbeq r4, [r0, #-1228] @ 0xfffffb34 │ │ │ │ + ldrbteq r7, [r4], #1984 @ 0x7c0 │ │ │ │ + strbeq r4, [r0, #-1152] @ 0xfffffb80 │ │ │ │ + ldrbteq r7, [r4], #2056 @ 0x808 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi f29cc <__cxa_atexit@plt+0xe6574> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f29d8 <__cxa_atexit@plt+0xe6580> │ │ │ │ + ldr lr, [pc, #104] @ f29e8 <__cxa_atexit@plt+0xe6590> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r3, [pc, #88] @ f29ec <__cxa_atexit@plt+0xe6594> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r1, #3 │ │ │ │ + beq f29bc <__cxa_atexit@plt+0xe6564> │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r1 │ │ │ │ + b f29f8 <__cxa_atexit@plt+0xe65a0> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldrteq sp, [ip], #1930 @ 0x78a │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r6, r5, #28 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi f3420 <__cxa_atexit@plt+0xe6fc8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f3428 <__cxa_atexit@plt+0xe6fd0> │ │ │ │ - ldr r2, [pc, #252] @ f3488 <__cxa_atexit@plt+0xe7030> │ │ │ │ - ldr r0, [pc, #252] @ f348c <__cxa_atexit@plt+0xe7034> │ │ │ │ - ldr r3, [r5] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq f2a28 <__cxa_atexit@plt+0xe65d0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne f2a70 <__cxa_atexit@plt+0xe6618> │ │ │ │ + ldr r8, [pc, #476] @ f2bf4 <__cxa_atexit@plt+0xe679c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r1 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldr r2, [pc, #432] @ f2be0 <__cxa_atexit@plt+0xe6788> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r1, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7], #-12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2b68 <__cxa_atexit@plt+0xe6710> │ │ │ │ + ldr r2, [pc, #412] @ f2be4 <__cxa_atexit@plt+0xe678c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #408] @ f2be8 <__cxa_atexit@plt+0xe6790> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + cmp r3, #0 │ │ │ │ + beq f2aec <__cxa_atexit@plt+0xe6694> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + b f11f4 <__cxa_atexit@plt+0xe4d9c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r0, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f2b88 <__cxa_atexit@plt+0xe6730> │ │ │ │ + ldr r3, [r1, #3] │ │ │ │ + ldr r2, [r1, #7] │ │ │ │ + ldr r1, [r1, #15] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + add r8, r0, #4 │ │ │ │ + cmp r1, #0 │ │ │ │ + bmi f2afc <__cxa_atexit@plt+0xe66a4> │ │ │ │ + ldr r1, [pc, #280] @ f2bc0 <__cxa_atexit@plt+0xe6768> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #276] @ f2bc4 <__cxa_atexit@plt+0xe676c> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r2, #-16]! │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [r1, #8] │ │ │ │ - str r1, [r0, #-20]! @ 0xffffffec │ │ │ │ - sub r1, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r1 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bhi f3440 <__cxa_atexit@plt+0xe6fe8> │ │ │ │ - mvn r0, r8 │ │ │ │ - tst r0, #3 │ │ │ │ - beq f3454 <__cxa_atexit@plt+0xe6ffc> │ │ │ │ - ldr r7, [pc, #188] @ f3490 <__cxa_atexit@plt+0xe7038> │ │ │ │ - tst r3, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - beq f3408 <__cxa_atexit@plt+0xe6fb0> │ │ │ │ - ldr r2, [pc, #172] @ f3494 <__cxa_atexit@plt+0xe703c> │ │ │ │ - ldr r7, [r3, #11] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ + str r2, [r6] │ │ │ │ + str r1, [r8] │ │ │ │ + str r0, [r5] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2b98 <__cxa_atexit@plt+0xe6740> │ │ │ │ + ldr r2, [pc, #252] @ f2bc8 <__cxa_atexit@plt+0xe6770> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - beq f3418 <__cxa_atexit@plt+0xe6fc0> │ │ │ │ - b f3558 <__cxa_atexit@plt+0xe7100> │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f2b48 <__cxa_atexit@plt+0xe66f0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b f11f4 <__cxa_atexit@plt+0xe4d9c> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #204] @ f2bd0 <__cxa_atexit@plt+0xe6778> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #200] @ f2bd4 <__cxa_atexit@plt+0xe677c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r6] │ │ │ │ + str r1, [r8] │ │ │ │ + str r0, [r5] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2bac <__cxa_atexit@plt+0xe6754> │ │ │ │ + ldr r3, [pc, #176] @ f2bd8 <__cxa_atexit@plt+0xe6780> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq f2b58 <__cxa_atexit@plt+0xe6700> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b f11f4 <__cxa_atexit@plt+0xe4d9c> │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #124] @ f2bec <__cxa_atexit@plt+0xe6794> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #120] @ f2bf0 <__cxa_atexit@plt+0xe6798> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b f3430 <__cxa_atexit@plt+0xe6fd8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #108] @ f34a4 <__cxa_atexit@plt+0xe704c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r1 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r7, [pc, #44] @ f2bcc <__cxa_atexit@plt+0xe6774> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ f34a0 <__cxa_atexit@plt+0xe7048> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ + ldr r7, [pc, #40] @ f2bdc <__cxa_atexit@plt+0xe6784> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r1 │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #1 │ │ │ │ - bls f33cc <__cxa_atexit@plt+0xe6f74> │ │ │ │ - ldr r3, [pc, #40] @ f3498 <__cxa_atexit@plt+0xe7040> │ │ │ │ - sub lr, r5, #36 @ 0x24 │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + @ instruction: 0xffffe724 │ │ │ │ + ldrbteq r7, [r4], #1344 @ 0x540 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0xffffe6c8 │ │ │ │ + ldrbteq r7, [r4], #1324 @ 0x52c │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + @ instruction: 0xffffe7a8 │ │ │ │ + strbeq r4, [r0, #-856] @ 0xfffffca8 │ │ │ │ + ldrbteq r7, [r4], #1392 @ 0x570 │ │ │ │ + strbeq r4, [r0, #-560] @ 0xfffffdd0 │ │ │ │ + ldrteq lr, [ip], #694 @ 0x2b6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ f2c14 <__cxa_atexit@plt+0xe67bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #24] @ f349c <__cxa_atexit@plt+0xe7044> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0xfffff60c │ │ │ │ - strbeq r3, [r0, #-3924] @ 0xfffff0ac │ │ │ │ - ldrbteq r6, [r4], #1560 @ 0x618 │ │ │ │ - ldrbteq r6, [r4], #1732 @ 0x6c4 │ │ │ │ - ldrbteq r6, [r4], #1588 @ 0x634 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ f34fc <__cxa_atexit@plt+0xe70a4> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ f2c4c <__cxa_atexit@plt+0xe67f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq f34f4 <__cxa_atexit@plt+0xe709c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #32] @ f3500 <__cxa_atexit@plt+0xe70a8> │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f34f4 <__cxa_atexit@plt+0xe709c> │ │ │ │ - b f3558 <__cxa_atexit@plt+0xe7100> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ f2c84 <__cxa_atexit@plt+0xe682c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2cd8 <__cxa_atexit@plt+0xe6880> │ │ │ │ + ldr r2, [pc, #36] @ f2ce0 <__cxa_atexit@plt+0xe6888> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f2ce4 <__cxa_atexit@plt+0xe688c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq r6, [r4], #1496 @ 0x5d8 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #32] @ f3548 <__cxa_atexit@plt+0xe70f0> │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f3540 <__cxa_atexit@plt+0xe70e8> │ │ │ │ - b f3558 <__cxa_atexit@plt+0xe7100> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrbteq r7, [r4], #1020 @ 0x3fc │ │ │ │ + strbeq r4, [r0, #-188] @ 0xffffff44 │ │ │ │ + ldrbteq r7, [r4], #1148 @ 0x47c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f2d50 <__cxa_atexit@plt+0xe68f8> │ │ │ │ + ldr r2, [pc, #96] @ f2d6c <__cxa_atexit@plt+0xe6914> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2d5c <__cxa_atexit@plt+0xe6904> │ │ │ │ + ldr r5, [pc, #72] @ f2d70 <__cxa_atexit@plt+0xe6918> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f2d40 <__cxa_atexit@plt+0xe68e8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b f3820 <__cxa_atexit@plt+0xe73c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r6, [r4], #1424 @ 0x590 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f2d74 <__cxa_atexit@plt+0xe691c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrbteq r7, [r4], #1032 @ 0x408 │ │ │ │ + ldrbteq r7, [r4], #956 @ 0x3bc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ f2d98 <__cxa_atexit@plt+0xe6940> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrbteq r7, [r4], #920 @ 0x398 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne f35dc <__cxa_atexit@plt+0xe7184> │ │ │ │ + bne f2e08 <__cxa_atexit@plt+0xe69b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f3600 <__cxa_atexit@plt+0xe71a8> │ │ │ │ - ldr r2, [pc, #216] @ f3658 <__cxa_atexit@plt+0xe7200> │ │ │ │ - ldr r1, [pc, #216] @ f365c <__cxa_atexit@plt+0xe7204> │ │ │ │ - add sl, r5, #12 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f2e28 <__cxa_atexit@plt+0xe69d0> │ │ │ │ + ldr r2, [pc, #120] @ f2e44 <__cxa_atexit@plt+0xe69ec> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #116] @ f2e48 <__cxa_atexit@plt+0xe69f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f360c <__cxa_atexit@plt+0xe71b4> │ │ │ │ - mvn r2, r8 │ │ │ │ - tst r2, #3 │ │ │ │ - beq f3620 <__cxa_atexit@plt+0xe71c8> │ │ │ │ - ldr r3, [pc, #152] @ f3660 <__cxa_atexit@plt+0xe7208> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [pc, #96] @ f2e4c <__cxa_atexit@plt+0xe69f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + ldr r3, [pc, #40] @ f2e38 <__cxa_atexit@plt+0xe69e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r7, [pc, #36] @ f2e3c <__cxa_atexit@plt+0xe69e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - beq f35f8 <__cxa_atexit@plt+0xe71a0> │ │ │ │ - b f36b0 <__cxa_atexit@plt+0xe7258> │ │ │ │ - ldr r3, [pc, #112] @ f3654 <__cxa_atexit@plt+0xe71fc> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r0, [pc, #28] @ f2e40 <__cxa_atexit@plt+0xe69e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrbteq r7, [r4], #676 @ 0x2a4 │ │ │ │ + ldrbteq r7, [r4], #664 @ 0x298 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + strbeq r3, [r0, #-4016] @ 0xfffff050 │ │ │ │ + ldrbteq r7, [r4], #724 @ 0x2d4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f2e80 <__cxa_atexit@plt+0xe6a28> │ │ │ │ + ldr r3, [pc, #48] @ f2ea0 <__cxa_atexit@plt+0xe6a48> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - beq f35f8 <__cxa_atexit@plt+0xe71a0> │ │ │ │ - b f36b0 <__cxa_atexit@plt+0xe7258> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r7, [pc, #16] @ f2e98 <__cxa_atexit@plt+0xe6a40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ f2e9c <__cxa_atexit@plt+0xe6a44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r7, [r4], #544 @ 0x220 │ │ │ │ + ldrbteq r7, [r4], #532 @ 0x214 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq r7, [r4], #544 @ 0x220 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ f2ec4 <__cxa_atexit@plt+0xe6a6c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r7, [r4], #532 @ 0x214 │ │ │ │ + ldrbteq r7, [r4], #604 @ 0x25c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f2ef8 <__cxa_atexit@plt+0xe6aa0> │ │ │ │ + ldr r3, [pc, #48] @ f2f18 <__cxa_atexit@plt+0xe6ac0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r7, [pc, #16] @ f2f10 <__cxa_atexit@plt+0xe6ab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ f2f14 <__cxa_atexit@plt+0xe6abc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldrbteq r7, [r4], #424 @ 0x1a8 │ │ │ │ + ldrbteq r7, [r4], #412 @ 0x19c │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq r7, [r4], #424 @ 0x1a8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ f2f3c <__cxa_atexit@plt+0xe6ae4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r7, [r4], #412 @ 0x19c │ │ │ │ + ldrbteq r7, [r4], #548 @ 0x224 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f2f80 <__cxa_atexit@plt+0xe6b28> │ │ │ │ + ldr r3, [pc, #40] @ f2f90 <__cxa_atexit@plt+0xe6b38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ f2f94 <__cxa_atexit@plt+0xe6b3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #88] @ f366c <__cxa_atexit@plt+0xe7214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls f35c0 <__cxa_atexit@plt+0xe7168> │ │ │ │ - ldr r2, [pc, #40] @ f3664 <__cxa_atexit@plt+0xe720c> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + ldrteq sp, [ip], #3495 @ 0xda7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2fd0 <__cxa_atexit@plt+0xe6b78> │ │ │ │ + ldr r2, [pc, #36] @ f2fd8 <__cxa_atexit@plt+0xe6b80> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #24] @ f3668 <__cxa_atexit@plt+0xe7210> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xffffdf50 │ │ │ │ - strbeq r3, [r0, #-3464] @ 0xfffff278 │ │ │ │ - ldrbteq r6, [r4], #940 @ 0x3ac │ │ │ │ - ldrbteq r6, [r4], #1112 @ 0x458 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r1, [pc, #32] @ f2fdc <__cxa_atexit@plt+0xe6b84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r7, [r4], #260 @ 0x104 │ │ │ │ + strbeq r3, [r0, #-3524] @ 0xfffff23c │ │ │ │ + ldrbteq r7, [r4], #388 @ 0x184 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f304c <__cxa_atexit@plt+0xe6bf4> │ │ │ │ + ldr r3, [pc, #100] @ f3064 <__cxa_atexit@plt+0xe6c0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f3054 <__cxa_atexit@plt+0xe6bfc> │ │ │ │ + ldr r5, [pc, #68] @ f3068 <__cxa_atexit@plt+0xe6c10> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f303c <__cxa_atexit@plt+0xe6be4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b f3820 <__cxa_atexit@plt+0xe73c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f306c <__cxa_atexit@plt+0xe6c14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq r7, [r4], #272 @ 0x110 │ │ │ │ + ldrbteq r7, [r4], #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ f36a0 <__cxa_atexit@plt+0xe7248> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #12] @ f3090 <__cxa_atexit@plt+0xe6c38> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq f3698 <__cxa_atexit@plt+0xe7240> │ │ │ │ - b f36b0 <__cxa_atexit@plt+0xe7258> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r6, [r4], #1060 @ 0x424 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r8, r7 │ │ │ │ + b 4004bc <__cxa_atexit@plt+0x3f4064> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrbteq r7, [r4], #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne f3780 <__cxa_atexit@plt+0xe7328> │ │ │ │ + bne f3100 <__cxa_atexit@plt+0xe6ca8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f37ec <__cxa_atexit@plt+0xe7394> │ │ │ │ - ldr r2, [pc, #384] @ f3858 <__cxa_atexit@plt+0xe7400> │ │ │ │ - ldr r1, [pc, #384] @ f385c <__cxa_atexit@plt+0xe7404> │ │ │ │ - add sl, r5, #8 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f3120 <__cxa_atexit@plt+0xe6cc8> │ │ │ │ + ldr r2, [pc, #120] @ f313c <__cxa_atexit@plt+0xe6ce4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r1, #-4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f37f8 <__cxa_atexit@plt+0xe73a0> │ │ │ │ - mvn r3, r8 │ │ │ │ - tst r3, #3 │ │ │ │ - beq f380c <__cxa_atexit@plt+0xe73b4> │ │ │ │ - ldr r7, [pc, #320] @ f3860 <__cxa_atexit@plt+0xe7408> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #312] @ f3864 <__cxa_atexit@plt+0xe740c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f37e4 <__cxa_atexit@plt+0xe738c> │ │ │ │ - ldr lr, [pc, #300] @ f3868 <__cxa_atexit@plt+0xe7410> │ │ │ │ - ldr r0, [pc, #300] @ f386c <__cxa_atexit@plt+0xe7414> │ │ │ │ - ldr r3, [pc, #300] @ f3870 <__cxa_atexit@plt+0xe7418> │ │ │ │ + ldr lr, [pc, #116] @ f3140 <__cxa_atexit@plt+0xe6ce8> │ │ │ │ add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - moveq r0, lr │ │ │ │ - str r0, [r5] │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r3, r7, #7 │ │ │ │ - addeq r3, r7, #10 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr sl, [r3] │ │ │ │ - ldr r8, [pc, #256] @ f3874 <__cxa_atexit@plt+0xe741c> │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ad8 <__cxa_atexit@plt+0x3f4680> │ │ │ │ - ldr r7, [pc, #184] @ f3840 <__cxa_atexit@plt+0xe73e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #176] @ f3844 <__cxa_atexit@plt+0xe73ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq f37e4 <__cxa_atexit@plt+0xe738c> │ │ │ │ - ldr r2, [pc, #164] @ f3848 <__cxa_atexit@plt+0xe73f0> │ │ │ │ - ldr r1, [pc, #164] @ f384c <__cxa_atexit@plt+0xe73f4> │ │ │ │ - cmp r3, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - moveq r1, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r3, [pc, #144] @ f3850 <__cxa_atexit@plt+0xe73f8> │ │ │ │ - add r0, r7, #7 │ │ │ │ - addeq r0, r7, #10 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r0] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #116] @ f3854 <__cxa_atexit@plt+0xe73fc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ad8 <__cxa_atexit@plt+0x3f4680> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #128] @ f3880 <__cxa_atexit@plt+0xe7428> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [pc, #96] @ f3144 <__cxa_atexit@plt+0xe6cec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4004c4 <__cxa_atexit@plt+0x3f406c> │ │ │ │ + ldr r3, [pc, #40] @ f3130 <__cxa_atexit@plt+0xe6cd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #36] @ f3134 <__cxa_atexit@plt+0xe6cdc> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #28] @ f3138 <__cxa_atexit@plt+0xe6ce0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bls f3718 <__cxa_atexit@plt+0xe72c0> │ │ │ │ - ldr r3, [pc, #80] @ f3878 <__cxa_atexit@plt+0xe7420> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #64] @ f387c <__cxa_atexit@plt+0xe7424> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - strbeq r3, [r0, #-1648] @ 0xfffff990 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - strbeq r3, [r0, #-3104] @ 0xfffff3e0 │ │ │ │ - strbeq r3, [r0, #-3088] @ 0xfffff3f0 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - strbeq r3, [r0, #-1752] @ 0xfffff928 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - strbeq r3, [r0, #-3228] @ 0xfffff364 │ │ │ │ - strbeq r3, [r0, #-3188] @ 0xfffff38c │ │ │ │ - @ instruction: 0xffffdd64 │ │ │ │ - strbeq r3, [r0, #-2972] @ 0xfffff464 │ │ │ │ - ldrbteq r6, [r4], #448 @ 0x1c0 │ │ │ │ - ldrbteq r6, [r4], #560 @ 0x230 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + ldrbteq r6, [r4], #4012 @ 0xfac │ │ │ │ + ldrbteq r6, [r4], #4000 @ 0xfa0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + strbeq r3, [r0, #-3256] @ 0xfffff348 │ │ │ │ + ldrbteq r7, [r4], #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #100] @ f38fc <__cxa_atexit@plt+0xe74a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #92] @ f3900 <__cxa_atexit@plt+0xe74a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq f38f4 <__cxa_atexit@plt+0xe749c> │ │ │ │ - ldr r2, [pc, #80] @ f3904 <__cxa_atexit@plt+0xe74ac> │ │ │ │ - ldr r1, [pc, #80] @ f3908 <__cxa_atexit@plt+0xe74b0> │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ + bne f31c8 <__cxa_atexit@plt+0xe6d70> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [pc, #164] @ f3214 <__cxa_atexit@plt+0xe6dbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - moveq r1, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r3, [pc, #60] @ f390c <__cxa_atexit@plt+0xe74b4> │ │ │ │ - add r0, r7, #7 │ │ │ │ - addeq r0, r7, #10 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r0] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #32] @ f3910 <__cxa_atexit@plt+0xe74b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ad8 <__cxa_atexit@plt+0x3f4680> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strbeq r3, [r0, #-1376] @ 0xfffffaa0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - strbeq r3, [r0, #-2832] @ 0xfffff4f0 │ │ │ │ - strbeq r3, [r0, #-2816] @ 0xfffff500 │ │ │ │ - ldrbteq r6, [r4], #416 @ 0x1a0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ f396c <__cxa_atexit@plt+0xe7514> │ │ │ │ - ldr r2, [pc, #68] @ f3970 <__cxa_atexit@plt+0xe7518> │ │ │ │ - and r1, r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq f31e0 <__cxa_atexit@plt+0xe6d88> │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #12 │ │ │ │ + cmp r3, r7 │ │ │ │ + bcc f31f0 <__cxa_atexit@plt+0xe6d98> │ │ │ │ + ldr r3, [pc, #128] @ f3224 <__cxa_atexit@plt+0xe6dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ f3228 <__cxa_atexit@plt+0xe6dd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r1, #2 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r2, r3 │ │ │ │ - moveq r0, #10 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr sl, [r7, r0] │ │ │ │ - ldr r3, [pc, #32] @ f3974 <__cxa_atexit@plt+0xe751c> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #16] @ f3978 <__cxa_atexit@plt+0xe7520> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ad8 <__cxa_atexit@plt+0x3f4680> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strbeq r3, [r0, #-2708] @ 0xfffff56c │ │ │ │ - strbeq r3, [r0, #-2696] @ 0xfffff578 │ │ │ │ - ldrbteq r6, [r4], #284 @ 0x11c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f39e8 <__cxa_atexit@plt+0xe7590> │ │ │ │ - ldr r8, [pc, #92] @ f3a00 <__cxa_atexit@plt+0xe75a8> │ │ │ │ - ldr lr, [pc, #92] @ f3a04 <__cxa_atexit@plt+0xe75ac> │ │ │ │ - ldr r0, [pc, #92] @ f3a08 <__cxa_atexit@plt+0xe75b0> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r3, [pc, #52] @ f3a0c <__cxa_atexit@plt+0xe75b4> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #10 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r3, [pc, #32] @ f3a10 <__cxa_atexit@plt+0xe75b8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - @ instruction: 0xfffff3e8 │ │ │ │ - @ instruction: 0xfffff558 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - strbeq r3, [r0, #-2652] @ 0xfffff5a4 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrbteq r6, [r4], #132 @ 0x84 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f3a80 <__cxa_atexit@plt+0xe7628> │ │ │ │ - ldr r8, [pc, #92] @ f3a98 <__cxa_atexit@plt+0xe7640> │ │ │ │ - ldr lr, [pc, #92] @ f3a9c <__cxa_atexit@plt+0xe7644> │ │ │ │ - ldr r0, [pc, #92] @ f3aa0 <__cxa_atexit@plt+0xe7648> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r3, [pc, #52] @ f3aa4 <__cxa_atexit@plt+0xe764c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #10 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r3, [pc, #32] @ f3aa8 <__cxa_atexit@plt+0xe7650> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - @ instruction: 0xfffff350 │ │ │ │ - @ instruction: 0xfffff4c0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - strbeq r3, [r0, #-2500] @ 0xfffff63c │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r5, [r4], #4076 @ 0xfec │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f3b18 <__cxa_atexit@plt+0xe76c0> │ │ │ │ - ldr r8, [pc, #92] @ f3b30 <__cxa_atexit@plt+0xe76d8> │ │ │ │ - ldr lr, [pc, #92] @ f3b34 <__cxa_atexit@plt+0xe76dc> │ │ │ │ - ldr r0, [pc, #92] @ f3b38 <__cxa_atexit@plt+0xe76e0> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r3, [pc, #52] @ f3b3c <__cxa_atexit@plt+0xe76e4> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #10 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400a88 <__cxa_atexit@plt+0x3f4630> │ │ │ │ - ldr r3, [pc, #32] @ f3b40 <__cxa_atexit@plt+0xe76e8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - @ instruction: 0xfffff2b8 │ │ │ │ - @ instruction: 0xfffff428 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strbeq r3, [r0, #-2348] @ 0xfffff6d4 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldrbteq r5, [r4], #3796 @ 0xed4 │ │ │ │ - andeq r0, r0, r6, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ f3ba0 <__cxa_atexit@plt+0xe7748> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f3b8c <__cxa_atexit@plt+0xe7734> │ │ │ │ - ldr r2, [pc, #56] @ f3ba4 <__cxa_atexit@plt+0xe774c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - beq f3b94 <__cxa_atexit@plt+0xe773c> │ │ │ │ - mov r7, r3 │ │ │ │ - b f3bf4 <__cxa_atexit@plt+0xe779c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + stm r5, {r3, r6} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r7, [pc, #76] @ f321c <__cxa_atexit@plt+0xe6dc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #68] @ f3220 <__cxa_atexit@plt+0xe6dc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbteq r5, [r4], #3696 @ 0xe70 │ │ │ │ - andeq r0, r0, r6, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ f3be4 <__cxa_atexit@plt+0xe778c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - beq f3bdc <__cxa_atexit@plt+0xe7784> │ │ │ │ - b f3bf4 <__cxa_atexit@plt+0xe779c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq r5, [r4], #3632 @ 0xe30 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + ldr r6, [pc, #32] @ f3218 <__cxa_atexit@plt+0xe6dc0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + ldrbteq r6, [r4], #3800 @ 0xed8 │ │ │ │ + ldrbteq r6, [r4], #3788 @ 0xecc │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + ldrbteq r6, [r4], #3896 @ 0xf38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f3c70 <__cxa_atexit@plt+0xe7818> │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f3c88 <__cxa_atexit@plt+0xe7830> │ │ │ │ - ldr r1, [pc, #192] @ f3cdc <__cxa_atexit@plt+0xe7884> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [pc, #188] @ f3ce0 <__cxa_atexit@plt+0xe7888> │ │ │ │ - ldr r9, [r2, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldmdb r2, {r1, r8} │ │ │ │ - ldr sl, [r2, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r2, {r3, lr} │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r3, r2, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r2, #8] │ │ │ │ - bhi f3c94 <__cxa_atexit@plt+0xe783c> │ │ │ │ - mvn r2, r8 │ │ │ │ - tst r2, #3 │ │ │ │ - beq f3ca8 <__cxa_atexit@plt+0xe7850> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [pc, #116] @ f3cf0 <__cxa_atexit@plt+0xe7898> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #80] @ f3cec <__cxa_atexit@plt+0xe7894> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bls f3c64 <__cxa_atexit@plt+0xe780c> │ │ │ │ - ldr r2, [pc, #32] @ f3ce4 <__cxa_atexit@plt+0xe788c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r3 │ │ │ │ + bcc f3284 <__cxa_atexit@plt+0xe6e2c> │ │ │ │ + ldr r2, [pc, #64] @ f32a4 <__cxa_atexit@plt+0xe6e4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #16] @ f3ce8 <__cxa_atexit@plt+0xe7890> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffe484 │ │ │ │ - strbeq r3, [r0, #-1792] @ 0xfffff900 │ │ │ │ - ldrbteq r5, [r4], #3452 @ 0xd7c │ │ │ │ - strbeq r3, [r0, #-1988] @ 0xfffff83c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - bx r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f5c14 <__cxa_atexit@plt+0xe97bc> │ │ │ │ - ldrbteq r4, [r4], #3364 @ 0xd24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f3d90 <__cxa_atexit@plt+0xe7938> │ │ │ │ - ldr r1, [pc, #104] @ f3d98 <__cxa_atexit@plt+0xe7940> │ │ │ │ - ldr r2, [pc, #104] @ f3d9c <__cxa_atexit@plt+0xe7944> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq f3d6c <__cxa_atexit@plt+0xe7914> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne f3d7c <__cxa_atexit@plt+0xe7924> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f3da0 <__cxa_atexit@plt+0xe7948> │ │ │ │ - ldr r0, [pc, #28] @ f3da4 <__cxa_atexit@plt+0xe794c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r3, [r0, #-88] @ 0xffffffa8 │ │ │ │ - ldrbteq r4, [r4], #3252 @ 0xcb4 │ │ │ │ - ldrbteq r4, [r4], #3248 @ 0xcb0 │ │ │ │ - ldrbteq r4, [r4], #3212 @ 0xc8c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f3dd4 <__cxa_atexit@plt+0xe797c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f3dec <__cxa_atexit@plt+0xe7994> │ │ │ │ - ldr r0, [pc, #16] @ f3df0 <__cxa_atexit@plt+0xe7998> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r4, [r4], #3160 @ 0xc58 │ │ │ │ - ldrbteq r4, [r4], #3156 @ 0xc54 │ │ │ │ - ldrbteq r4, [r4], #3136 @ 0xc40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f3e74 <__cxa_atexit@plt+0xe7a1c> │ │ │ │ - ldr r1, [pc, #104] @ f3e7c <__cxa_atexit@plt+0xe7a24> │ │ │ │ - ldr r2, [pc, #104] @ f3e80 <__cxa_atexit@plt+0xe7a28> │ │ │ │ + ldr r1, [pc, #60] @ f32a8 <__cxa_atexit@plt+0xe6e50> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq f3e50 <__cxa_atexit@plt+0xe79f8> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne f3e60 <__cxa_atexit@plt+0xe7a08> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f3e84 <__cxa_atexit@plt+0xe7a2c> │ │ │ │ - ldr r0, [pc, #28] @ f3e88 <__cxa_atexit@plt+0xe7a30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r2, [r0, #-3956] @ 0xfffff08c │ │ │ │ - ldrbteq r4, [r4], #3024 @ 0xbd0 │ │ │ │ - ldrbteq r4, [r4], #3020 @ 0xbcc │ │ │ │ - ldrbteq r4, [r4], #2984 @ 0xba8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f3eb8 <__cxa_atexit@plt+0xe7a60> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f3ed0 <__cxa_atexit@plt+0xe7a78> │ │ │ │ - ldr r0, [pc, #16] @ f3ed4 <__cxa_atexit@plt+0xe7a7c> │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r0, [r7, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r7, [pc, #32] @ f32ac <__cxa_atexit@plt+0xe6e54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r4, [r4], #2932 @ 0xb74 │ │ │ │ - ldrbteq r4, [r4], #2928 @ 0xb70 │ │ │ │ - ldrbteq r5, [r4], #3224 @ 0xc98 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f3f34 <__cxa_atexit@plt+0xe7adc> │ │ │ │ - ldr r2, [pc, #64] @ f3f3c <__cxa_atexit@plt+0xe7ae4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f3f28 <__cxa_atexit@plt+0xe7ad0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f3f30 <__cxa_atexit@plt+0xe7ad8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - b 13f200 <__cxa_atexit@plt+0x132da8> │ │ │ │ - b 400b80 <__cxa_atexit@plt+0x3f4728> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r5, [r4], #3124 @ 0xc34 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + ldrbteq r6, [r4], #3764 @ 0xeb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne f3f68 <__cxa_atexit@plt+0xe7b10> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 13f200 <__cxa_atexit@plt+0x132da8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400b80 <__cxa_atexit@plt+0x3f4728> │ │ │ │ - ldrbteq r5, [r4], #3056 @ 0xbf0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f3fe8 <__cxa_atexit@plt+0xe7b90> │ │ │ │ - ldr r2, [pc, #92] @ f3ff0 <__cxa_atexit@plt+0xe7b98> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq f3fd8 <__cxa_atexit@plt+0xe7b80> │ │ │ │ - ldr r7, [pc, #64] @ f3ff4 <__cxa_atexit@plt+0xe7b9c> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq r5, [r4], #2924 @ 0xb6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ f4020 <__cxa_atexit@plt+0xe7bc8> │ │ │ │ + bne f3330 <__cxa_atexit@plt+0xe6ed8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [pc, #164] @ f337c <__cxa_atexit@plt+0xe6f24> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r5, [r4], #2880 @ 0xb40 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f404c <__cxa_atexit@plt+0xe7bf4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ f4050 <__cxa_atexit@plt+0xe7bf8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r3, [r0, #-1020] @ 0xfffffc04 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne f4084 <__cxa_atexit@plt+0xe7c2c> │ │ │ │ - ldr r2, [pc, #32] @ f4090 <__cxa_atexit@plt+0xe7c38> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #40] @ f40d0 <__cxa_atexit@plt+0xe7c78> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f40c4 <__cxa_atexit@plt+0xe7c6c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f412c <__cxa_atexit@plt+0xe7cd4> │ │ │ │ - ldr r2, [pc, #44] @ f4134 <__cxa_atexit@plt+0xe7cdc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f4120 <__cxa_atexit@plt+0xe7cc8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldrbteq r5, [r4], #2580 @ 0xa14 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f41c4 <__cxa_atexit@plt+0xe7d6c> │ │ │ │ - ldr r2, [pc, #92] @ f41cc <__cxa_atexit@plt+0xe7d74> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq f41b4 <__cxa_atexit@plt+0xe7d5c> │ │ │ │ - ldr r7, [pc, #64] @ f41d0 <__cxa_atexit@plt+0xe7d78> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq r5, [r4], #2448 @ 0x990 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ f41fc <__cxa_atexit@plt+0xe7da4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r5, [r4], #2404 @ 0x964 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f4228 <__cxa_atexit@plt+0xe7dd0> │ │ │ │ - mov r8, r7 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq f3348 <__cxa_atexit@plt+0xe6ef0> │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #12 │ │ │ │ + cmp r3, r7 │ │ │ │ + bcc f3358 <__cxa_atexit@plt+0xe6f00> │ │ │ │ + ldr r3, [pc, #128] @ f338c <__cxa_atexit@plt+0xe6f34> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ f422c <__cxa_atexit@plt+0xe7dd4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r3, [r0, #-544] @ 0xfffffde0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne f4260 <__cxa_atexit@plt+0xe7e08> │ │ │ │ - ldr r2, [pc, #32] @ f426c <__cxa_atexit@plt+0xe7e14> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #40] @ f42ac <__cxa_atexit@plt+0xe7e54> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r2, [pc, #124] @ f3390 <__cxa_atexit@plt+0xe6f38> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f42a0 <__cxa_atexit@plt+0xe7e48> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + stm r5, {r3, r6} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r7, [pc, #76] @ f3384 <__cxa_atexit@plt+0xe6f2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f4308 <__cxa_atexit@plt+0xe7eb0> │ │ │ │ - ldr r2, [pc, #44] @ f4310 <__cxa_atexit@plt+0xe7eb8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f42fc <__cxa_atexit@plt+0xe7ea4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #68] @ f3388 <__cxa_atexit@plt+0xe6f30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldrbteq r5, [r4], #2136 @ 0x858 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f439c <__cxa_atexit@plt+0xe7f44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f43a8 <__cxa_atexit@plt+0xe7f50> │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r9, [pc, #84] @ f43b8 <__cxa_atexit@plt+0xe7f60> │ │ │ │ - ldr lr, [pc, #84] @ f43bc <__cxa_atexit@plt+0xe7f64> │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr sl, [pc, #80] @ f43c0 <__cxa_atexit@plt+0xe7f68> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r2, #12] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, sl, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r6, [pc, #32] @ f3380 <__cxa_atexit@plt+0xe6f28> │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq r4, [r4], #3924 @ 0xf54 │ │ │ │ - ldrbteq r5, [r4], #1952 @ 0x7a0 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrbteq r6, [r4], #3440 @ 0xd70 │ │ │ │ + ldrbteq r6, [r4], #3428 @ 0xd64 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + ldrbteq r6, [r4], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ f444c <__cxa_atexit@plt+0xe7ff4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f4434 <__cxa_atexit@plt+0xe7fdc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f443c <__cxa_atexit@plt+0xe7fe4> │ │ │ │ - ldr r2, [pc, #80] @ f4450 <__cxa_atexit@plt+0xe7ff8> │ │ │ │ - ldr r1, [pc, #80] @ f4454 <__cxa_atexit@plt+0xe7ffc> │ │ │ │ - ldr r0, [pc, #80] @ f4458 <__cxa_atexit@plt+0xe8000> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrbteq r5, [r4], #1800 @ 0x708 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f44b4 <__cxa_atexit@plt+0xe805c> │ │ │ │ - ldr r2, [pc, #60] @ f44c0 <__cxa_atexit@plt+0xe8068> │ │ │ │ - ldr r1, [pc, #60] @ f44c4 <__cxa_atexit@plt+0xe806c> │ │ │ │ - ldr r0, [pc, #60] @ f44c8 <__cxa_atexit@plt+0xe8070> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ + bcc f33ec <__cxa_atexit@plt+0xe6f94> │ │ │ │ + ldr r2, [pc, #64] @ f340c <__cxa_atexit@plt+0xe6fb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r1, [pc, #60] @ f3410 <__cxa_atexit@plt+0xe6fb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r0, [r7, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r7, [pc, #32] @ f3414 <__cxa_atexit@plt+0xe6fbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffaec │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbteq r5, [r4], #1688 @ 0x698 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #112] @ f4558 <__cxa_atexit@plt+0xe8100> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - beq f4540 <__cxa_atexit@plt+0xe80e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f4548 <__cxa_atexit@plt+0xe80f0> │ │ │ │ - ldr r2, [pc, #80] @ f455c <__cxa_atexit@plt+0xe8104> │ │ │ │ - ldr r1, [pc, #80] @ f4560 <__cxa_atexit@plt+0xe8108> │ │ │ │ - ldr r0, [pc, #80] @ f4564 <__cxa_atexit@plt+0xe810c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbteq r5, [r4], #1532 @ 0x5fc │ │ │ │ + ldrbteq r6, [r4], #3404 @ 0xd4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f45c0 <__cxa_atexit@plt+0xe8168> │ │ │ │ - ldr r2, [pc, #60] @ f45cc <__cxa_atexit@plt+0xe8174> │ │ │ │ - ldr r1, [pc, #60] @ f45d0 <__cxa_atexit@plt+0xe8178> │ │ │ │ - ldr r0, [pc, #60] @ f45d4 <__cxa_atexit@plt+0xe817c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ + bcc f346c <__cxa_atexit@plt+0xe7014> │ │ │ │ + ldr r2, [pc, #60] @ f3488 <__cxa_atexit@plt+0xe7030> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - @ instruction: 0xfffffbbc │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r1, [pc, #56] @ f348c <__cxa_atexit@plt+0xe7034> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ + ldr r3, [pc, #28] @ f3490 <__cxa_atexit@plt+0xe7038> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r9 │ │ │ │ + b 40049c <__cxa_atexit@plt+0x3f4044> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f4618 <__cxa_atexit@plt+0xe81c0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ f4624 <__cxa_atexit@plt+0xe81cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r2, [r0, #-2004] @ 0xfffff82c │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r6, [r4], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f4658 <__cxa_atexit@plt+0xe8200> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #20] @ f4660 <__cxa_atexit@plt+0xe8208> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 13e4e0 <__cxa_atexit@plt+0x132088> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strbeq r2, [r0, #-1896] @ 0xfffff898 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 13e470 <__cxa_atexit@plt+0x132018> │ │ │ │ - ldrbteq r5, [r4], #1312 @ 0x520 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f46f0 <__cxa_atexit@plt+0xe8298> │ │ │ │ - ldr lr, [pc, #96] @ f4700 <__cxa_atexit@plt+0xe82a8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - ldr r3, [r7, #14] │ │ │ │ - ldr sl, [pc, #76] @ f4704 <__cxa_atexit@plt+0xe82ac> │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - ldr lr, [pc, #72] @ f4708 <__cxa_atexit@plt+0xe82b0> │ │ │ │ - str r8, [r9, #-12] │ │ │ │ - mov r8, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r9, #-16] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - sub sl, r6, #38 @ 0x26 │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r2, [r9, #-8] │ │ │ │ - str r1, [r9, #-4] │ │ │ │ - b 13a11c <__cxa_atexit@plt+0x12dcc4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + bcc f34f4 <__cxa_atexit@plt+0xe709c> │ │ │ │ + ldr r3, [pc, #48] @ f3504 <__cxa_atexit@plt+0xe70ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ f3508 <__cxa_atexit@plt+0xe70b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - ldrbteq r5, [r4], #1096 @ 0x448 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + ldrteq sp, [ip], #2079 @ 0x81f │ │ │ │ + ldrbteq r6, [r4], #3084 @ 0xc0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400b90 <__cxa_atexit@plt+0x3f4738> │ │ │ │ - ldrbteq r5, [r4], #1168 @ 0x490 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f4784 <__cxa_atexit@plt+0xe832c> │ │ │ │ - ldr lr, [pc, #68] @ f478c <__cxa_atexit@plt+0xe8334> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - ldr r5, [pc, #24] @ f4790 <__cxa_atexit@plt+0xe8338> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400b98 <__cxa_atexit@plt+0x3f4740> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r2, [r0, #-1548] @ 0xfffff9f4 │ │ │ │ - ldrbteq r5, [r4], #1044 @ 0x414 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f480c <__cxa_atexit@plt+0xe83b4> │ │ │ │ - ldr r9, [pc, #92] @ f4818 <__cxa_atexit@plt+0xe83c0> │ │ │ │ - ldr r8, [pc, #92] @ f481c <__cxa_atexit@plt+0xe83c4> │ │ │ │ - ldr lr, [pc, #92] @ f4820 <__cxa_atexit@plt+0xe83c8> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, r3, #20 │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - stm r1, {r0, r8, ip} │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub sl, r6, #22 │ │ │ │ - add r8, lr, #1 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 13a11c <__cxa_atexit@plt+0x12dcc4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - ldrbteq r3, [r4], #1712 @ 0x6b0 │ │ │ │ - ldrbteq r5, [r4], #784 @ 0x310 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f4884 <__cxa_atexit@plt+0xe842c> │ │ │ │ - ldr r2, [pc, #68] @ f4890 <__cxa_atexit@plt+0xe8438> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r3, {r0, r1, r8} │ │ │ │ - beq f487c <__cxa_atexit@plt+0xe8424> │ │ │ │ - ldr r3, [pc, #36] @ f4894 <__cxa_atexit@plt+0xe843c> │ │ │ │ - mov r8, r7 │ │ │ │ + bhi f353c <__cxa_atexit@plt+0xe70e4> │ │ │ │ + ldr r3, [pc, #24] @ f3548 <__cxa_atexit@plt+0xe70f0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 400a64 <__cxa_atexit@plt+0x3f460c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq r5, [r4], #672 @ 0x2a0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrbteq r6, [r4], #3020 @ 0xbcc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f48b8 <__cxa_atexit@plt+0xe8460> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r5, [r4], #636 @ 0x27c │ │ │ │ + ldr r3, [pc, #24] @ f3578 <__cxa_atexit@plt+0xe7120> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr sl, [pc, #12] @ f357c <__cxa_atexit@plt+0xe7124> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + strbeq r3, [r0, #-3652] @ 0xfffff1bc │ │ │ │ + strbeq r3, [r0, #-3648] @ 0xfffff1c0 │ │ │ │ + ldrbteq r6, [r4], #3044 @ 0xbe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f48fc <__cxa_atexit@plt+0xe84a4> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f48f4 <__cxa_atexit@plt+0xe849c> │ │ │ │ - ldr r3, [pc, #24] @ f4900 <__cxa_atexit@plt+0xe84a8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f35fc <__cxa_atexit@plt+0xe71a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f3608 <__cxa_atexit@plt+0xe71b0> │ │ │ │ + ldr lr, [pc, #100] @ f3618 <__cxa_atexit@plt+0xe71c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #96] @ f361c <__cxa_atexit@plt+0xe71c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [pc, #80] @ f3620 <__cxa_atexit@plt+0xe71c8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str sl, [r9, #16]! │ │ │ │ + ldr r8, [pc, #48] @ f3624 <__cxa_atexit@plt+0xe71cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r5, [r4], #564 @ 0x234 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4924 <__cxa_atexit@plt+0xe84cc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r5, [r4], #528 @ 0x210 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f4968 <__cxa_atexit@plt+0xe8510> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f4960 <__cxa_atexit@plt+0xe8508> │ │ │ │ - ldr r3, [pc, #24] @ f496c <__cxa_atexit@plt+0xe8514> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r5, [r4], #456 @ 0x1c8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4990 <__cxa_atexit@plt+0xe8538> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r5, [r4], #408 @ 0x198 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + strbeq r3, [r0, #-3520] @ 0xfffff240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 400ba0 <__cxa_atexit@plt+0x3f4748> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400ba8 <__cxa_atexit@plt+0x3f4750> │ │ │ │ - ldrbteq r5, [r4], #372 @ 0x174 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f4a20 <__cxa_atexit@plt+0xe85c8> │ │ │ │ - ldr r2, [pc, #68] @ f4a2c <__cxa_atexit@plt+0xe85d4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r3, {r0, r1, r8} │ │ │ │ - beq f4a18 <__cxa_atexit@plt+0xe85c0> │ │ │ │ - ldr r3, [pc, #36] @ f4a30 <__cxa_atexit@plt+0xe85d8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq r5, [r4], #260 @ 0x104 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4a54 <__cxa_atexit@plt+0xe85fc> │ │ │ │ mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r5, [r4], #224 @ 0xe0 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r6, [r4], #2852 @ 0xb24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f4a98 <__cxa_atexit@plt+0xe8640> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f4a90 <__cxa_atexit@plt+0xe8638> │ │ │ │ - ldr r3, [pc, #24] @ f4a9c <__cxa_atexit@plt+0xe8644> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r5, [r4], #152 @ 0x98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4ac0 <__cxa_atexit@plt+0xe8668> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r5, [r4], #116 @ 0x74 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f4b04 <__cxa_atexit@plt+0xe86ac> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f4afc <__cxa_atexit@plt+0xe86a4> │ │ │ │ - ldr r3, [pc, #24] @ f4b08 <__cxa_atexit@plt+0xe86b0> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f3690 <__cxa_atexit@plt+0xe7238> │ │ │ │ + ldr r3, [pc, #56] @ f36a0 <__cxa_atexit@plt+0xe7248> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ f36a4 <__cxa_atexit@plt+0xe724c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r5, [r4], #44 @ 0x2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4b2c <__cxa_atexit@plt+0xe86d4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #4092 @ 0xffc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400ba0 <__cxa_atexit@plt+0x3f4748> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400bb0 <__cxa_atexit@plt+0x3f4758> │ │ │ │ - ldrbteq r4, [r4], #4072 @ 0xfe8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + ldrteq sp, [ip], #1647 @ 0x66f │ │ │ │ + ldrbteq r6, [r4], #2748 @ 0xabc │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r9, r5, #16 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f4be0 <__cxa_atexit@plt+0xe8788> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f3740 <__cxa_atexit@plt+0xe72e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r2, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f4bec <__cxa_atexit@plt+0xe8794> │ │ │ │ - ldr lr, [pc, #104] @ f4bfc <__cxa_atexit@plt+0xe87a4> │ │ │ │ - ldr r8, [pc, #104] @ f4c00 <__cxa_atexit@plt+0xe87a8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - ldr sl, [pc, #88] @ f4c04 <__cxa_atexit@plt+0xe87ac> │ │ │ │ - str r8, [r2, #4] │ │ │ │ - add r8, r2, #12 │ │ │ │ - add sl, pc, sl │ │ │ │ + bcc f3748 <__cxa_atexit@plt+0xe72f0> │ │ │ │ + ldr lr, [pc, #124] @ f375c <__cxa_atexit@plt+0xe7304> │ │ │ │ add lr, pc, lr │ │ │ │ - stm r8, {r0, r3, lr} │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #18 │ │ │ │ - mov r5, r9 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq r4, [r4], #3864 @ 0xf18 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ f4c4c <__cxa_atexit@plt+0xe87f4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #104] @ f3760 <__cxa_atexit@plt+0xe7308> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq f4c44 <__cxa_atexit@plt+0xe87ec> │ │ │ │ - ldr r3, [pc, #24] @ f4c50 <__cxa_atexit@plt+0xe87f8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r4], #3788 @ 0xecc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4c74 <__cxa_atexit@plt+0xe881c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #3752 @ 0xea8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f4cb8 <__cxa_atexit@plt+0xe8860> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + beq f3738 <__cxa_atexit@plt+0xe72e0> │ │ │ │ + ldr r3, [pc, #68] @ f3764 <__cxa_atexit@plt+0xe730c> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq f4cb0 <__cxa_atexit@plt+0xe8858> │ │ │ │ - ldr r3, [pc, #24] @ f4cbc <__cxa_atexit@plt+0xe8864> │ │ │ │ + ldr r3, [pc, #60] @ f3768 <__cxa_atexit@plt+0xe7310> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r4], #3680 @ 0xe60 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4ce0 <__cxa_atexit@plt+0xe8888> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #3644 @ 0xe3c │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f4d24 <__cxa_atexit@plt+0xe88cc> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f4d1c <__cxa_atexit@plt+0xe88c4> │ │ │ │ - ldr r3, [pc, #24] @ f4d28 <__cxa_atexit@plt+0xe88d0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + b f3750 <__cxa_atexit@plt+0xe72f8> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r4, [r4], #3572 @ 0xdf4 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4d4c <__cxa_atexit@plt+0xe88f4> │ │ │ │ - mov r8, r7 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strbeq r3, [r0, #-1660] @ 0xfffff984 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ f3794 <__cxa_atexit@plt+0xe733c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r3, [pc, #16] @ f3798 <__cxa_atexit@plt+0xe7340> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b da980 <__cxa_atexit@plt+0xce528> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + strbeq r3, [r0, #-1568] @ 0xfffff9e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r4, [r4], #3536 @ 0xdd0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f4dc4 <__cxa_atexit@plt+0xe896c> │ │ │ │ - ldr r2, [pc, #68] @ f4dd0 <__cxa_atexit@plt+0xe8978> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r3, {r0, r1, r8} │ │ │ │ - beq f4dbc <__cxa_atexit@plt+0xe8964> │ │ │ │ - ldr r3, [pc, #36] @ f4dd4 <__cxa_atexit@plt+0xe897c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi f37f8 <__cxa_atexit@plt+0xe73a0> │ │ │ │ + ldr r7, [pc, #52] @ f380c <__cxa_atexit@plt+0xe73b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f37ec <__cxa_atexit@plt+0xe7394> │ │ │ │ + mov r7, r8 │ │ │ │ + b f3820 <__cxa_atexit@plt+0xe73c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f3810 <__cxa_atexit@plt+0xe73b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq r4, [r4], #3424 @ 0xd60 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4df8 <__cxa_atexit@plt+0xe89a0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #3388 @ 0xd3c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f4e3c <__cxa_atexit@plt+0xe89e4> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f4e34 <__cxa_atexit@plt+0xe89dc> │ │ │ │ - ldr r3, [pc, #24] @ f4e40 <__cxa_atexit@plt+0xe89e8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r4], #3316 @ 0xcf4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4e64 <__cxa_atexit@plt+0xe8a0c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #3280 @ 0xcd0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f4ea8 <__cxa_atexit@plt+0xe8a50> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f4ea0 <__cxa_atexit@plt+0xe8a48> │ │ │ │ - ldr r3, [pc, #24] @ f4eac <__cxa_atexit@plt+0xe8a54> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r4], #3208 @ 0xc88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f4ed0 <__cxa_atexit@plt+0xe8a78> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #3160 @ 0xc58 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400ba0 <__cxa_atexit@plt+0x3f4748> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400bb8 <__cxa_atexit@plt+0x3f4760> │ │ │ │ - ldrbteq r4, [r4], #3268 @ 0xcc4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f4f3c <__cxa_atexit@plt+0xe8ae4> │ │ │ │ - ldr r2, [pc, #32] @ f4f44 <__cxa_atexit@plt+0xe8aec> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmdb r5, {r0, r1, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400bc0 <__cxa_atexit@plt+0x3f4768> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r4, [r4], #3200 @ 0xc80 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ f4f80 <__cxa_atexit@plt+0xe8b28> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq f4f78 <__cxa_atexit@plt+0xe8b20> │ │ │ │ - b f4f90 <__cxa_atexit@plt+0xe8b38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq r4, [r4], #3140 @ 0xc44 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + ldrbteq r6, [r4], #2412 @ 0x96c │ │ │ │ + ldrbteq r6, [r4], #2384 @ 0x950 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne f5040 <__cxa_atexit@plt+0xe8be8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #72 @ 0x48 │ │ │ │ + bne f3878 <__cxa_atexit@plt+0xe7420> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f38b8 <__cxa_atexit@plt+0xe7460> │ │ │ │ + ldr lr, [pc, #144] @ f38d8 <__cxa_atexit@plt+0xe7480> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + ldr r8, [pc, #124] @ f38dc <__cxa_atexit@plt+0xe7484> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f50d4 <__cxa_atexit@plt+0xe8c7c> │ │ │ │ - ldr r0, [pc, #296] @ f50e0 <__cxa_atexit@plt+0xe8c88> │ │ │ │ + bcc f38c4 <__cxa_atexit@plt+0xe746c> │ │ │ │ + ldr r3, [pc, #68] @ f38d0 <__cxa_atexit@plt+0xe7478> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [pc, #52] @ f38d4 <__cxa_atexit@plt+0xe747c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffff0c8 │ │ │ │ + ldrteq sp, [ip], #962 @ 0x3c2 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + ldrteq sp, [ip], #1141 @ 0x475 │ │ │ │ + ldrbteq r6, [r4], #2176 @ 0x880 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [pc, #292] @ f50e4 <__cxa_atexit@plt+0xe8c8c> │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - mov r2, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - mov r0, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - ldr ip, [r3, #4] │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldr r7, [pc, #236] @ f50e8 <__cxa_atexit@plt+0xe8c90> │ │ │ │ - add lr, r2, #24 │ │ │ │ - str r9, [r2, #36] @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm lr, {r7, r8, sl} │ │ │ │ - sub lr, r6, #43 @ 0x2b │ │ │ │ - cmp ip, #0 │ │ │ │ - str r2, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - beq f505c <__cxa_atexit@plt+0xe8c04> │ │ │ │ - cmp ip, #1 │ │ │ │ - bne f5084 <__cxa_atexit@plt+0xe8c2c> │ │ │ │ - ldr r9, [pc, #208] @ f50fc <__cxa_atexit@plt+0xe8ca4> │ │ │ │ - ldr r7, [pc, #208] @ f5100 <__cxa_atexit@plt+0xe8ca8> │ │ │ │ - ldr sl, [pc, #208] @ f5104 <__cxa_atexit@plt+0xe8cac> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - b f509c <__cxa_atexit@plt+0xe8c44> │ │ │ │ - ldr r7, [pc, #192] @ f5108 <__cxa_atexit@plt+0xe8cb0> │ │ │ │ - ldr r0, [pc, #192] @ f510c <__cxa_atexit@plt+0xe8cb4> │ │ │ │ - add r5, r5, #24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f3948 <__cxa_atexit@plt+0xe74f0> │ │ │ │ + ldr r7, [pc, #104] @ f3970 <__cxa_atexit@plt+0xe7518> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r7, sl} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f395c <__cxa_atexit@plt+0xe7504> │ │ │ │ + ldr r5, [pc, #84] @ f3974 <__cxa_atexit@plt+0xe751c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f3938 <__cxa_atexit@plt+0xe74e0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b f3820 <__cxa_atexit@plt+0xe73c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #148] @ f50f8 <__cxa_atexit@plt+0xe8ca0> │ │ │ │ - add r3, r2, #64 @ 0x40 │ │ │ │ - add r5, r5, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #52] @ 0x34 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - add r1, r1, #56 @ 0x38 │ │ │ │ - stm r1, {r0, r2, r8, lr} │ │ │ │ - b 400ba8 <__cxa_atexit@plt+0x3f4750> │ │ │ │ - ldr r9, [pc, #96] @ f50ec <__cxa_atexit@plt+0xe8c94> │ │ │ │ - ldr r7, [pc, #96] @ f50f0 <__cxa_atexit@plt+0xe8c98> │ │ │ │ - ldr sl, [pc, #96] @ f50f4 <__cxa_atexit@plt+0xe8c9c> │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #44] @ f397c <__cxa_atexit@plt+0xe7524> │ │ │ │ add r7, pc, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r1, #52] @ 0x34 │ │ │ │ - str r8, [r1, #64] @ 0x40 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #18 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - str r0, [r1, #56] @ 0x38 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ - str r9, [r1, #68] @ 0x44 │ │ │ │ - str lr, [r1, #72] @ 0x48 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xffffed50 │ │ │ │ - @ instruction: 0xffffee1c │ │ │ │ - @ instruction: 0xfffff72c │ │ │ │ - @ instruction: 0xfffff920 │ │ │ │ - @ instruction: 0xfffff798 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffafc │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrbteq r3, [r4], #2540 @ 0x9ec │ │ │ │ - ldrbteq r3, [r4], #2532 @ 0x9e4 │ │ │ │ - ldrbteq r4, [r4], #2576 @ 0xa10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ f5154 <__cxa_atexit@plt+0xe8cfc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq f514c <__cxa_atexit@plt+0xe8cf4> │ │ │ │ - ldr r3, [pc, #24] @ f5158 <__cxa_atexit@plt+0xe8d00> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r4], #2500 @ 0x9c4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f517c <__cxa_atexit@plt+0xe8d24> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #2464 @ 0x9a0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f51c0 <__cxa_atexit@plt+0xe8d68> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f51b8 <__cxa_atexit@plt+0xe8d60> │ │ │ │ - ldr r3, [pc, #24] @ f51c4 <__cxa_atexit@plt+0xe8d6c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r4], #2392 @ 0x958 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f51e8 <__cxa_atexit@plt+0xe8d90> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #2356 @ 0x934 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f522c <__cxa_atexit@plt+0xe8dd4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f5224 <__cxa_atexit@plt+0xe8dcc> │ │ │ │ - ldr r3, [pc, #24] @ f5230 <__cxa_atexit@plt+0xe8dd8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ f3978 <__cxa_atexit@plt+0xe7520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r4, [r4], #2284 @ 0x8ec │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f5254 <__cxa_atexit@plt+0xe8dfc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + ldrbteq r6, [r4], #2056 @ 0x808 │ │ │ │ + ldrbteq r6, [r4], #2096 @ 0x830 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r4, [r4], #2228 @ 0x8b4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ f52b0 <__cxa_atexit@plt+0xe8e58> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq f52a8 <__cxa_atexit@plt+0xe8e50> │ │ │ │ - ldr r3, [pc, #24] @ f52b4 <__cxa_atexit@plt+0xe8e5c> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r6, [r4], #1992 @ 0x7c8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f3a00 <__cxa_atexit@plt+0xe75a8> │ │ │ │ + ldr r7, [pc, #100] @ f3a24 <__cxa_atexit@plt+0xe75cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f3a14 <__cxa_atexit@plt+0xe75bc> │ │ │ │ + ldr r5, [pc, #80] @ f3a28 <__cxa_atexit@plt+0xe75d0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f39f0 <__cxa_atexit@plt+0xe7598> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b f3820 <__cxa_atexit@plt+0xe73c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r4], #2152 @ 0x868 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f52d8 <__cxa_atexit@plt+0xe8e80> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #2116 @ 0x844 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f531c <__cxa_atexit@plt+0xe8ec4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f5314 <__cxa_atexit@plt+0xe8ebc> │ │ │ │ - ldr r3, [pc, #24] @ f5320 <__cxa_atexit@plt+0xe8ec8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ f3a30 <__cxa_atexit@plt+0xe75d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r4], #2044 @ 0x7fc │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f5344 <__cxa_atexit@plt+0xe8eec> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r4, [r4], #2008 @ 0x7d8 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f5388 <__cxa_atexit@plt+0xe8f30> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f5380 <__cxa_atexit@plt+0xe8f28> │ │ │ │ - ldr r3, [pc, #24] @ f538c <__cxa_atexit@plt+0xe8f34> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ f3a2c <__cxa_atexit@plt+0xe75d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r4, [r4], #1936 @ 0x790 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f53b0 <__cxa_atexit@plt+0xe8f58> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrbteq r6, [r4], #1872 @ 0x750 │ │ │ │ + ldrbteq r6, [r4], #1920 @ 0x780 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r6, [r4], #1840 @ 0x730 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ f3a74 <__cxa_atexit@plt+0xe761c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r4, [r4], #1708 @ 0x6ac │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq r6, [r4], #1820 @ 0x71c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f5408 <__cxa_atexit@plt+0xe8fb0> │ │ │ │ - ldr r2, [pc, #40] @ f5410 <__cxa_atexit@plt+0xe8fb8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ f5414 <__cxa_atexit@plt+0xe8fbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi f3aa8 <__cxa_atexit@plt+0xe7650> │ │ │ │ + ldr r2, [pc, #28] @ f3ab0 <__cxa_atexit@plt+0xe7658> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400bc8 <__cxa_atexit@plt+0x3f4770> │ │ │ │ + mov r8, #0 │ │ │ │ + b 400a6c <__cxa_atexit@plt+0x3f4614> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r1, [r0, #-2460] @ 0xfffff664 │ │ │ │ - ldrbteq r4, [r4], #1628 @ 0x65c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ f543c <__cxa_atexit@plt+0xe8fe4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ - strbeq r2, [r0, #-20] @ 0xffffffec │ │ │ │ - ldrbteq r4, [r4], #1588 @ 0x634 │ │ │ │ + strbeq r3, [r0, #-748] @ 0xfffffd14 │ │ │ │ + ldrbteq r6, [r4], #1712 @ 0x6b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f54cc <__cxa_atexit@plt+0xe9074> │ │ │ │ - ldr r1, [pc, #116] @ f54d8 <__cxa_atexit@plt+0xe9080> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq f54a0 <__cxa_atexit@plt+0xe9048> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne f54ac <__cxa_atexit@plt+0xe9054> │ │ │ │ - ldr r2, [pc, #84] @ f54dc <__cxa_atexit@plt+0xe9084> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq f54c4 <__cxa_atexit@plt+0xe906c> │ │ │ │ - b f554c <__cxa_atexit@plt+0xe90f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ f54e0 <__cxa_atexit@plt+0xe9088> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi f3b1c <__cxa_atexit@plt+0xe76c4> │ │ │ │ + ldr r2, [pc, #96] @ f3b38 <__cxa_atexit@plt+0xe76e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f3b28 <__cxa_atexit@plt+0xe76d0> │ │ │ │ + ldr r5, [pc, #72] @ f3b3c <__cxa_atexit@plt+0xe76e4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f3b0c <__cxa_atexit@plt+0xe76b4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b f3820 <__cxa_atexit@plt+0xe73c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strbeq r1, [r0, #-2304] @ 0xfffff700 │ │ │ │ - ldrbteq r4, [r4], #1424 @ 0x590 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f551c <__cxa_atexit@plt+0xe90c4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #48] @ f5538 <__cxa_atexit@plt+0xe90e0> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f5530 <__cxa_atexit@plt+0xe90d8> │ │ │ │ - b f554c <__cxa_atexit@plt+0xe90f4> │ │ │ │ - ldr r7, [pc, #24] @ f553c <__cxa_atexit@plt+0xe90e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strbeq r1, [r0, #-2196] @ 0xfffff76c │ │ │ │ - ldrbteq r4, [r4], #1332 @ 0x534 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f5574 <__cxa_atexit@plt+0xe911c> │ │ │ │ - ldr r3, [pc, #60] @ f559c <__cxa_atexit@plt+0xe9144> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f5590 <__cxa_atexit@plt+0xe9138> │ │ │ │ - b f55ac <__cxa_atexit@plt+0xe9154> │ │ │ │ - ldr r3, [pc, #28] @ f5598 <__cxa_atexit@plt+0xe9140> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f5590 <__cxa_atexit@plt+0xe9138> │ │ │ │ - b f56a4 <__cxa_atexit@plt+0xe924c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r4, [r4], #1236 @ 0x4d4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne f5634 <__cxa_atexit@plt+0xe91dc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [pc, #184] @ f567c <__cxa_atexit@plt+0xe9224> │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq f5648 <__cxa_atexit@plt+0xe91f0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f5654 <__cxa_atexit@plt+0xe91fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f5668 <__cxa_atexit@plt+0xe9210> │ │ │ │ - ldr r2, [pc, #148] @ f5688 <__cxa_atexit@plt+0xe9230> │ │ │ │ - ldr r8, [pc, #148] @ f568c <__cxa_atexit@plt+0xe9234> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #136] @ f5690 <__cxa_atexit@plt+0xe9238> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #120] @ f5694 <__cxa_atexit@plt+0xe923c> │ │ │ │ - sub r9, r3, #6 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r7, [pc, #68] @ f5680 <__cxa_atexit@plt+0xe9228> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #16] @ f3b40 <__cxa_atexit@plt+0xe76e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #40] @ f5684 <__cxa_atexit@plt+0xe922c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strbeq r1, [r0, #-1916] @ 0xfffff884 │ │ │ │ - ldrteq fp, [ip], #1049 @ 0x419 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - ldrteq fp, [ip], #1113 @ 0x459 │ │ │ │ - strbeq r1, [r0, #-2424] @ 0xfffff688 │ │ │ │ - strbeq r1, [r0, #-1928] @ 0xfffff878 │ │ │ │ - ldrbteq r4, [r4], #988 @ 0x3dc │ │ │ │ + strbeq r3, [r0, #-680] @ 0xfffffd58 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + ldrbteq r6, [r4], #1596 @ 0x63c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne f572c <__cxa_atexit@plt+0xe92d4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [pc, #184] @ f5774 <__cxa_atexit@plt+0xe931c> │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq f5740 <__cxa_atexit@plt+0xe92e8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f574c <__cxa_atexit@plt+0xe92f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f5760 <__cxa_atexit@plt+0xe9308> │ │ │ │ - ldr r2, [pc, #148] @ f5780 <__cxa_atexit@plt+0xe9328> │ │ │ │ - ldr r8, [pc, #148] @ f5784 <__cxa_atexit@plt+0xe932c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #136] @ f5788 <__cxa_atexit@plt+0xe9330> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #120] @ f578c <__cxa_atexit@plt+0xe9334> │ │ │ │ - sub r9, r3, #6 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r7, [pc, #68] @ f5778 <__cxa_atexit@plt+0xe9320> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #40] @ f577c <__cxa_atexit@plt+0xe9324> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strbeq r1, [r0, #-1668] @ 0xfffff97c │ │ │ │ - ldrteq fp, [ip], #801 @ 0x321 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - ldrteq fp, [ip], #865 @ 0x361 │ │ │ │ - strbeq r1, [r0, #-2176] @ 0xfffff780 │ │ │ │ - strbeq r1, [r0, #-1680] @ 0xfffff970 │ │ │ │ - ldrbteq r4, [r4], #740 @ 0x2e4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f5800 <__cxa_atexit@plt+0xe93a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f5814 <__cxa_atexit@plt+0xe93bc> │ │ │ │ - ldr r2, [pc, #104] @ f5828 <__cxa_atexit@plt+0xe93d0> │ │ │ │ - ldr r8, [pc, #104] @ f582c <__cxa_atexit@plt+0xe93d4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #92] @ f5830 <__cxa_atexit@plt+0xe93d8> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #76] @ f5834 <__cxa_atexit@plt+0xe93dc> │ │ │ │ - sub r9, r3, #6 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r8, [pc, #28] @ f5824 <__cxa_atexit@plt+0xe93cc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ f3b5c <__cxa_atexit@plt+0xe7704> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrteq fp, [ip], #621 @ 0x26d │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - ldrteq fp, [ip], #653 @ 0x28d │ │ │ │ - strbeq r1, [r0, #-1964] @ 0xfffff854 │ │ │ │ - strbeq r1, [r0, #-1468] @ 0xfffffa44 │ │ │ │ - ldrbteq r4, [r4], #572 @ 0x23c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + ldrteq sp, [ip], #1855 @ 0x73f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f5874 <__cxa_atexit@plt+0xe941c> │ │ │ │ - ldr r3, [pc, #36] @ f5884 <__cxa_atexit@plt+0xe942c> │ │ │ │ - add r9, r7, #8 │ │ │ │ + bcc f3b98 <__cxa_atexit@plt+0xe7740> │ │ │ │ + ldr r3, [pc, #36] @ f3ba8 <__cxa_atexit@plt+0xe7750> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldm r9, {r2, r8, r9} │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - ldrbteq r4, [r4], #492 @ 0x1ec │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f5930 <__cxa_atexit@plt+0xe94d8> │ │ │ │ - ldr r6, [pc, #160] @ f594c <__cxa_atexit@plt+0xe94f4> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq f5908 <__cxa_atexit@plt+0xe94b0> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne f5918 <__cxa_atexit@plt+0xe94c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f593c <__cxa_atexit@plt+0xe94e4> │ │ │ │ - ldr r3, [pc, #112] @ f5954 <__cxa_atexit@plt+0xe94fc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r8, [pc, #104] @ f5958 <__cxa_atexit@plt+0xe9500> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ + bhi f3c0c <__cxa_atexit@plt+0xe77b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f3c18 <__cxa_atexit@plt+0xe77c0> │ │ │ │ + ldr r2, [pc, #76] @ f3c28 <__cxa_atexit@plt+0xe77d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ f3c2c <__cxa_atexit@plt+0xe77d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ f3c30 <__cxa_atexit@plt+0xe77d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ f5950 <__cxa_atexit@plt+0xe94f8> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + strbeq r3, [r0, #-412] @ 0xfffffe64 │ │ │ │ + ldrteq sp, [ip], #61 @ 0x3d │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f3c74 <__cxa_atexit@plt+0xe781c> │ │ │ │ + ldr r3, [pc, #44] @ f3c84 <__cxa_atexit@plt+0xe782c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strbeq r1, [r0, #-1172] @ 0xfffffb6c │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - ldrteq fp, [ip], #404 @ 0x194 │ │ │ │ - ldrbteq r4, [r4], #280 @ 0x118 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne f59bc <__cxa_atexit@plt+0xe9564> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f59d4 <__cxa_atexit@plt+0xe957c> │ │ │ │ - ldr r3, [pc, #84] @ f59e4 <__cxa_atexit@plt+0xe958c> │ │ │ │ - ldr r8, [pc, #84] @ f59e8 <__cxa_atexit@plt+0xe9590> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + bcc f3cd8 <__cxa_atexit@plt+0xe7880> │ │ │ │ + ldr r2, [pc, #56] @ f3ce8 <__cxa_atexit@plt+0xe7890> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ f3cec <__cxa_atexit@plt+0xe7894> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r7, [pc, #28] @ f59e0 <__cxa_atexit@plt+0xe9588> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r1, [r0, #-1008] @ 0xfffffc10 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - ldrteq fp, [ip], #228 @ 0xe4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + ldrteq ip, [ip], #3967 @ 0xf7f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f5a3c <__cxa_atexit@plt+0xe95e4> │ │ │ │ - ldr r2, [pc, #60] @ f5a44 <__cxa_atexit@plt+0xe95ec> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f5a30 <__cxa_atexit@plt+0xe95d8> │ │ │ │ - ldr r3, [pc, #40] @ f5a48 <__cxa_atexit@plt+0xe95f0> │ │ │ │ - mov r8, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f3d3c <__cxa_atexit@plt+0xe78e4> │ │ │ │ + ldr r8, [pc, #56] @ f3d4c <__cxa_atexit@plt+0xe78f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #52] @ f3d50 <__cxa_atexit@plt+0xe78f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #40] @ f3d54 <__cxa_atexit@plt+0xe78fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + ldrteq sp, [ip], #1411 @ 0x583 │ │ │ │ + strbeq r3, [r0, #-124] @ 0xffffff84 │ │ │ │ + strbeq r3, [r0, #-112] @ 0xffffff90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f3d90 <__cxa_atexit@plt+0xe7938> │ │ │ │ + ldr r3, [pc, #36] @ f3da0 <__cxa_atexit@plt+0xe7948> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strbeq r1, [r0, #-916] @ 0xfffffc6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f5a70 <__cxa_atexit@plt+0xe9618> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - strbeq r1, [r0, #-852] @ 0xfffffcac │ │ │ │ - ldrbteq r4, [r4], #0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f5af0 <__cxa_atexit@plt+0xe9698> │ │ │ │ + bhi f3e04 <__cxa_atexit@plt+0xe79ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f5afc <__cxa_atexit@plt+0xe96a4> │ │ │ │ - ldr lr, [pc, #100] @ f5b0c <__cxa_atexit@plt+0xe96b4> │ │ │ │ - ldr r8, [pc, #100] @ f5b10 <__cxa_atexit@plt+0xe96b8> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr sl, [pc, #88] @ f5b14 <__cxa_atexit@plt+0xe96bc> │ │ │ │ + bcc f3e10 <__cxa_atexit@plt+0xe79b8> │ │ │ │ + ldr r2, [pc, #76] @ f3e20 <__cxa_atexit@plt+0xe79c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ f3e24 <__cxa_atexit@plt+0xe79cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ f3e28 <__cxa_atexit@plt+0xe79d0> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r8, [r9, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str sl, [r9, #16]! │ │ │ │ - ldr r8, [pc, #48] @ f5b18 <__cxa_atexit@plt+0xe96c0> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - strbeq r1, [r0, #-2400] @ 0xfffff6a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq r3, [r4], #3904 @ 0xf40 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + strbeq r2, [r0, #-4004] @ 0xfffff05c │ │ │ │ + ldrteq ip, [ip], #3653 @ 0xe45 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f5b84 <__cxa_atexit@plt+0xe972c> │ │ │ │ - ldr r3, [pc, #56] @ f5b94 <__cxa_atexit@plt+0xe973c> │ │ │ │ + bcc f3e6c <__cxa_atexit@plt+0xe7a14> │ │ │ │ + ldr r3, [pc, #44] @ f3e7c <__cxa_atexit@plt+0xe7a24> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #44] @ f5b98 <__cxa_atexit@plt+0xe9740> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - ldrteq sl, [ip], #3886 @ 0xf2e │ │ │ │ - ldrbteq r3, [r4], #3800 @ 0xed8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f5be8 <__cxa_atexit@plt+0xe9790> │ │ │ │ - ldr r3, [pc, #52] @ f5bf8 <__cxa_atexit@plt+0xe97a0> │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f3ee8 <__cxa_atexit@plt+0xe7a90> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f3ef4 <__cxa_atexit@plt+0xe7a9c> │ │ │ │ + ldr r2, [pc, #84] @ f3f04 <__cxa_atexit@plt+0xe7aac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ f3f08 <__cxa_atexit@plt+0xe7ab0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ + ldr r8, [pc, #60] @ f3f0c <__cxa_atexit@plt+0xe7ab4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ + mov r5, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0xffffe0f4 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + strbeq r2, [r0, #-3784] @ 0xfffff138 │ │ │ │ + ldrteq ip, [ip], #3439 @ 0xd6f │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - mov ip, r8 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi f5d28 <__cxa_atexit@plt+0xe98d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #88 @ 0x58 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f5d30 <__cxa_atexit@plt+0xe98d8> │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [pc, #272] @ f5d54 <__cxa_atexit@plt+0xe98fc> │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [pc, #268] @ f5d58 <__cxa_atexit@plt+0xe9900> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - str r4, [r3, #4]! │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r4, [pc, #228] @ f5d5c <__cxa_atexit@plt+0xe9904> │ │ │ │ - sub r0, r6, #70 @ 0x46 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - stm lr, {r1, r2, r4} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - ldr r7, [pc, #192] @ f5d60 <__cxa_atexit@plt+0xe9908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #188] @ f5d64 <__cxa_atexit@plt+0xe990c> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #180] @ f5d68 <__cxa_atexit@plt+0xe9910> │ │ │ │ - add r2, r2, #2 │ │ │ │ + bcc f3f7c <__cxa_atexit@plt+0xe7b24> │ │ │ │ + ldr lr, [pc, #84] @ f3f8c <__cxa_atexit@plt+0xe7b34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ f3f90 <__cxa_atexit@plt+0xe7b38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r3, #76] @ 0x4c │ │ │ │ add r1, r1, #1 │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - str r7, [r3, #80] @ 0x50 │ │ │ │ - str r1, [r3, #84] @ 0x54 │ │ │ │ - ldr r7, [pc, #144] @ f5d6c <__cxa_atexit@plt+0xe9914> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r7, [pc, #96] @ f5d70 <__cxa_atexit@plt+0xe9918> │ │ │ │ - ldr sl, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldm sp, {r4, r7, fp} │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - mov r6, r3 │ │ │ │ - b f5d38 <__cxa_atexit@plt+0xe98e0> │ │ │ │ - mov r7, #88 @ 0x58 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ f5d50 <__cxa_atexit@plt+0xe98f8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ f3f94 <__cxa_atexit@plt+0xe7b3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str ip, [r5, #-12]! │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strbeq r2, [r0, #-3680] @ 0xfffff1a0 │ │ │ │ + strbeq r2, [r0, #-3648] @ 0xfffff1c0 │ │ │ │ + ldrbteq r6, [r4], #456 @ 0x1c8 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f4020 <__cxa_atexit@plt+0xe7bc8> │ │ │ │ + ldr r7, [pc, #116] @ f4038 <__cxa_atexit@plt+0xe7be0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr lr, [pc, #104] @ f403c <__cxa_atexit@plt+0xe7be4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble f4004 <__cxa_atexit@plt+0xe7bac> │ │ │ │ + ldr lr, [pc, #68] @ f4044 <__cxa_atexit@plt+0xe7bec> │ │ │ │ + add lr, pc, lr │ │ │ │ + b f400c <__cxa_atexit@plt+0xe7bb4> │ │ │ │ + ldr lr, [pc, #52] @ f4040 <__cxa_atexit@plt+0xe7be8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #28] │ │ │ │ + str r1, [r2, #32] │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r3, [r4], #3740 @ 0xe9c │ │ │ │ - @ instruction: 0xfffff2c0 │ │ │ │ - strbeq r1, [r0, #-2040] @ 0xfffff808 │ │ │ │ - strbeq r1, [r0, #-2008] @ 0xfffff828 │ │ │ │ - strbeq r1, [r0, #-396] @ 0xfffffe74 │ │ │ │ - strbeq r1, [r0, #-220] @ 0xffffff24 │ │ │ │ - strbeq r1, [r0, #-204] @ 0xffffff34 │ │ │ │ - strbeq r1, [r0, #-1916] @ 0xfffff884 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldrbteq r3, [r4], #3480 @ 0xd98 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ f5dc4 <__cxa_atexit@plt+0xe996c> │ │ │ │ + ldr r7, [pc, #32] @ f4048 <__cxa_atexit@plt+0xe7bf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffab8 │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + ldrbteq r6, [r4], #388 @ 0x184 │ │ │ │ + ldrbteq r6, [r4], #340 @ 0x154 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f4094 <__cxa_atexit@plt+0xe7c3c> │ │ │ │ + ldr r7, [pc, #52] @ f40a8 <__cxa_atexit@plt+0xe7c50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f5db8 <__cxa_atexit@plt+0xe9960> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr r3, [pc, #32] @ f5dc8 <__cxa_atexit@plt+0xe9970> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ea898 <__cxa_atexit@plt+0xde440> │ │ │ │ + beq f4088 <__cxa_atexit@plt+0xe7c30> │ │ │ │ + mov r7, r8 │ │ │ │ + b f40bc <__cxa_atexit@plt+0xe7c64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbteq r3, [r4], #3392 @ 0xd40 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [pc, #16] @ f5df8 <__cxa_atexit@plt+0xe99a0> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [pc, #16] @ f40ac <__cxa_atexit@plt+0xe7c54> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b ea898 <__cxa_atexit@plt+0xde440> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r3, [r4], #3344 @ 0xd10 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r6, [r4], #280 @ 0x118 │ │ │ │ + ldrbteq r6, [r4], #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne f5e28 <__cxa_atexit@plt+0xe99d0> │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b f5e48 <__cxa_atexit@plt+0xe99f0> │ │ │ │ - ldr r3, [pc, #20] @ f5e44 <__cxa_atexit@plt+0xe99ec> │ │ │ │ + ldr r3, [pc, #184] @ f417c <__cxa_atexit@plt+0xe7d24> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b ea898 <__cxa_atexit@plt+0xde440> │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f5ee4 <__cxa_atexit@plt+0xe9a8c> │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r1, [pc, #220] @ f5f4c <__cxa_atexit@plt+0xe9af4> │ │ │ │ - ldr ip, [r3, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [r1, #-8]! │ │ │ │ - add r2, r2, #8 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ - ldr sl, [r1, #16] │ │ │ │ - ldr lr, [r1, #20] │ │ │ │ - ldr r3, [r1, #24] │ │ │ │ - ldr r9, [r1, #28] │ │ │ │ - ldr r8, [r1, #32] │ │ │ │ - ldr r7, [pc, #172] @ f5f50 <__cxa_atexit@plt+0xe9af8> │ │ │ │ - stm r2, {r0, r3, ip, lr} │ │ │ │ - mov r0, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r2, r1, #16 │ │ │ │ - str r7, [r0, #4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f5f00 <__cxa_atexit@plt+0xe9aa8> │ │ │ │ - mvn r1, r8 │ │ │ │ - tst r1, #3 │ │ │ │ - beq f5f14 <__cxa_atexit@plt+0xe9abc> │ │ │ │ - ldr r1, [pc, #148] @ f5f64 <__cxa_atexit@plt+0xe9b0c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - mov r8, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r0 │ │ │ │ - b ea898 <__cxa_atexit@plt+0xde440> │ │ │ │ - ldr r7, [pc, #116] @ f5f60 <__cxa_atexit@plt+0xe9b08> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq f4134 <__cxa_atexit@plt+0xe7cdc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc f4160 <__cxa_atexit@plt+0xe7d08> │ │ │ │ + ldr r7, [pc, #140] @ f4180 <__cxa_atexit@plt+0xe7d28> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #84] @ f5f5c <__cxa_atexit@plt+0xe9b04> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr lr, [pc, #128] @ f4184 <__cxa_atexit@plt+0xe7d2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + mov r1, r2 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble f4140 <__cxa_atexit@plt+0xe7ce8> │ │ │ │ + ldr lr, [pc, #92] @ f418c <__cxa_atexit@plt+0xe7d34> │ │ │ │ + add lr, pc, lr │ │ │ │ + b f4148 <__cxa_atexit@plt+0xe7cf0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #64] @ f4188 <__cxa_atexit@plt+0xe7d30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f4190 <__cxa_atexit@plt+0xe7d38> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r1, r8, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - bls f5ec8 <__cxa_atexit@plt+0xe9a70> │ │ │ │ - ldr r3, [pc, #36] @ f5f54 <__cxa_atexit@plt+0xe9afc> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #20] @ f5f58 <__cxa_atexit@plt+0xe9b00> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffc218 │ │ │ │ - strbeq r1, [r0, #-1172] @ 0xfffffb6c │ │ │ │ - ldrbteq r3, [r4], #2832 @ 0xb10 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldrbteq r3, [r4], #2980 @ 0xba4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b f5e48 <__cxa_atexit@plt+0xe99f0> │ │ │ │ - ldrbteq r3, [r4], #1496 @ 0x5d8 │ │ │ │ - andeq r1, r0, r8, lsl #25 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + ldrbteq r6, [r4], #68 @ 0x44 │ │ │ │ + ldrbteq r6, [r4], #16 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ f5fa4 <__cxa_atexit@plt+0xe9b4c> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + mov r9, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f4228 <__cxa_atexit@plt+0xe7dd0> │ │ │ │ + ldr r7, [pc, #116] @ f4240 <__cxa_atexit@plt+0xe7de8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b ea898 <__cxa_atexit@plt+0xde440> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r1, r0, r8, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr lr, [pc, #104] @ f4244 <__cxa_atexit@plt+0xe7dec> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble f420c <__cxa_atexit@plt+0xe7db4> │ │ │ │ + ldr lr, [pc, #68] @ f424c <__cxa_atexit@plt+0xe7df4> │ │ │ │ + add lr, pc, lr │ │ │ │ + b f4214 <__cxa_atexit@plt+0xe7dbc> │ │ │ │ + ldr lr, [pc, #52] @ f4248 <__cxa_atexit@plt+0xe7df0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #28] │ │ │ │ + str r1, [r2, #32] │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [pc, #12] @ f5fe0 <__cxa_atexit@plt+0xe9b88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r9, r3, #1 │ │ │ │ + ldr r7, [pc, #32] @ f4250 <__cxa_atexit@plt+0xe7df8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strbeq r1, [r0, #-1132] @ 0xfffffb94 │ │ │ │ - ldrbteq r3, [r4], #3080 @ 0xc08 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffff8b0 │ │ │ │ + @ instruction: 0xfffff8e0 │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + ldrbteq r5, [r4], #3964 @ 0xf7c │ │ │ │ + ldrbteq r5, [r4], #3916 @ 0xf4c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f60ac <__cxa_atexit@plt+0xe9c54> │ │ │ │ - ldr r2, [pc, #180] @ f60bc <__cxa_atexit@plt+0xe9c64> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - beq f6090 <__cxa_atexit@plt+0xe9c38> │ │ │ │ - ldr lr, [pc, #156] @ f60c0 <__cxa_atexit@plt+0xe9c68> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - mov r1, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str r9, [r1, #12] │ │ │ │ - beq f60a0 <__cxa_atexit@plt+0xe9c48> │ │ │ │ - ldr lr, [pc, #112] @ f60c4 <__cxa_atexit@plt+0xe9c6c> │ │ │ │ - ldr r1, [pc, #112] @ f60c8 <__cxa_atexit@plt+0xe9c70> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f42fc <__cxa_atexit@plt+0xe7ea4> │ │ │ │ + ldr r7, [pc, #184] @ f4334 <__cxa_atexit@plt+0xe7edc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq f42f0 <__cxa_atexit@plt+0xe7e98> │ │ │ │ + ldr r7, [pc, #168] @ f4338 <__cxa_atexit@plt+0xe7ee0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc f4310 <__cxa_atexit@plt+0xe7eb8> │ │ │ │ + ldr r7, [pc, #152] @ f4344 <__cxa_atexit@plt+0xe7eec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #148] @ f4348 <__cxa_atexit@plt+0xe7ef0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5] │ │ │ │ - str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r2 │ │ │ │ - b f5c14 <__cxa_atexit@plt+0xe97bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + ldr r2, [pc, #136] @ f434c <__cxa_atexit@plt+0xe7ef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ f60cc <__cxa_atexit@plt+0xe9c74> │ │ │ │ + ldr r7, [pc, #60] @ f4340 <__cxa_atexit@plt+0xe7ee8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f433c <__cxa_atexit@plt+0xe7ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - strbeq r0, [r0, #-3536] @ 0xfffff230 │ │ │ │ - ldrbteq r3, [r4], #2896 @ 0xb50 │ │ │ │ - ldrbteq r3, [r4], #2848 @ 0xb20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + strbeq r2, [r0, #-2836] @ 0xfffff4ec │ │ │ │ + ldrbteq r5, [r4], #3732 @ 0xe94 │ │ │ │ + ldrbteq r5, [r4], #3768 @ 0xeb8 │ │ │ │ + @ instruction: 0xfffff7d0 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + @ instruction: 0xfffff7f8 │ │ │ │ + ldrbteq r5, [r4], #3668 @ 0xe54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r1, [pc, #104] @ f615c <__cxa_atexit@plt+0xe9d04> │ │ │ │ - tst r7, #3 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - beq f6150 <__cxa_atexit@plt+0xe9cf8> │ │ │ │ - ldr r3, [pc, #76] @ f6160 <__cxa_atexit@plt+0xe9d08> │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #56] @ f6164 <__cxa_atexit@plt+0xe9d0c> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r6, [pc, #120] @ f43e4 <__cxa_atexit@plt+0xe7f8c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f43c8 <__cxa_atexit@plt+0xe7f70> │ │ │ │ + ldr r3, [pc, #96] @ f43e8 <__cxa_atexit@plt+0xe7f90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b f5c14 <__cxa_atexit@plt+0xe97bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strbeq r0, [r0, #-3324] @ 0xfffff304 │ │ │ │ - ldrbteq r3, [r4], #2696 @ 0xa88 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ f61bc <__cxa_atexit@plt+0xe9d64> │ │ │ │ - ldr r2, [pc, #64] @ f61c0 <__cxa_atexit@plt+0xe9d68> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr lr, [pc, #92] @ f43ec <__cxa_atexit@plt+0xe7f94> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - b f5c14 <__cxa_atexit@plt+0xe97bc> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - strbeq r0, [r0, #-3236] @ 0xfffff35c │ │ │ │ - ldrbteq r3, [r4], #924 @ 0x39c │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f620c <__cxa_atexit@plt+0xe9db4> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6214 <__cxa_atexit@plt+0xe9dbc> │ │ │ │ - ldr r2, [pc, #56] @ f622c <__cxa_atexit@plt+0xe9dd4> │ │ │ │ - add lr, r5, #8 │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr r2, [pc, #80] @ f43f0 <__cxa_atexit@plt+0xe7f98> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - ldr r8, [pc, #40] @ f6230 <__cxa_atexit@plt+0xe9dd8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f6228 <__cxa_atexit@plt+0xe9dd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r1, [r7, #8] │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r0, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ + ldr r7, [pc, #36] @ f43f4 <__cxa_atexit@plt+0xe7f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r3, [r4], #836 @ 0x344 │ │ │ │ - @ instruction: 0xffff4afc │ │ │ │ - strbeq r1, [r0, #-464] @ 0xfffffe30 │ │ │ │ - ldrbteq r3, [r4], #2504 @ 0x9c8 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + strbeq r2, [r0, #-2616] @ 0xfffff5c8 │ │ │ │ + @ instruction: 0xfffff6f4 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + @ instruction: 0xfffff71c │ │ │ │ + ldrbteq r5, [r4], #3548 @ 0xddc │ │ │ │ + ldrbteq r5, [r4], #3512 @ 0xdb8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b f5ff4 <__cxa_atexit@plt+0xe9b9c> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f6268 <__cxa_atexit@plt+0xe9e10> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldrbteq r3, [r4], #2432 @ 0x980 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ f4420 <__cxa_atexit@plt+0xe7fc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 400404 <__cxa_atexit@plt+0x3f3fac> │ │ │ │ + ldrbteq r5, [r4], #3492 @ 0xda4 │ │ │ │ + ldrbteq r5, [r4], #3452 @ 0xd7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f62f0 <__cxa_atexit@plt+0xe9e98> │ │ │ │ - ldr r7, [pc, #140] @ f6308 <__cxa_atexit@plt+0xe9eb0> │ │ │ │ - mov r3, r5 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f44e4 <__cxa_atexit@plt+0xe808c> │ │ │ │ + ldr r3, [pc, #204] @ f4518 <__cxa_atexit@plt+0xe80c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ + beq f44d4 <__cxa_atexit@plt+0xe807c> │ │ │ │ + ldr r7, [pc, #184] @ f451c <__cxa_atexit@plt+0xe80c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #176] @ f4520 <__cxa_atexit@plt+0xe80c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f44f8 <__cxa_atexit@plt+0xe80a0> │ │ │ │ + ldr r7, [pc, #156] @ f452c <__cxa_atexit@plt+0xe80d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - beq f62d4 <__cxa_atexit@plt+0xe9e7c> │ │ │ │ - ldr r0, [pc, #112] @ f630c <__cxa_atexit@plt+0xe9eb4> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - tst r7, #3 │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - beq f62e4 <__cxa_atexit@plt+0xe9e8c> │ │ │ │ - ldr r2, [pc, #80] @ f6310 <__cxa_atexit@plt+0xe9eb8> │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ + ldr lr, [pc, #152] @ f4530 <__cxa_atexit@plt+0xe80d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr r2, [pc, #140] @ f4534 <__cxa_atexit@plt+0xe80dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b f5c14 <__cxa_atexit@plt+0xe97bc> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f6314 <__cxa_atexit@plt+0xe9ebc> │ │ │ │ + ldr r7, [pc, #60] @ f4528 <__cxa_atexit@plt+0xe80d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f4524 <__cxa_atexit@plt+0xe80cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrbteq r3, [r4], #2328 @ 0x918 │ │ │ │ - ldrbteq r3, [r4], #2244 @ 0x8c4 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strbeq r2, [r0, #-2368] @ 0xfffff6c0 │ │ │ │ + strbeq r2, [r0, #-2360] @ 0xfffff6c8 │ │ │ │ + ldrbteq r5, [r4], #3244 @ 0xcac │ │ │ │ + ldrbteq r5, [r4], #3296 @ 0xce0 │ │ │ │ + @ instruction: 0xfffff5ec │ │ │ │ + @ instruction: 0xfffff7f8 │ │ │ │ + @ instruction: 0xfffff614 │ │ │ │ + ldrbteq r5, [r4], #3180 @ 0xc6c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - ldr r1, [pc, #60] @ f6378 <__cxa_atexit@plt+0xe9f20> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - beq f636c <__cxa_atexit@plt+0xe9f14> │ │ │ │ - ldr r3, [pc, #36] @ f637c <__cxa_atexit@plt+0xe9f24> │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ mov r9, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r6, [pc, #136] @ f45dc <__cxa_atexit@plt+0xe8184> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r6, [pc, #124] @ f45e0 <__cxa_atexit@plt+0xe8188> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f45c0 <__cxa_atexit@plt+0xe8168> │ │ │ │ + ldr r3, [pc, #100] @ f45e4 <__cxa_atexit@plt+0xe818c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b f5c14 <__cxa_atexit@plt+0xe97bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr lr, [pc, #96] @ f45e8 <__cxa_atexit@plt+0xe8190> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr r2, [pc, #84] @ f45ec <__cxa_atexit@plt+0xe8194> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r1, [r7, #8] │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r0, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 4007b4 <__cxa_atexit@plt+0x3f435c> │ │ │ │ + ldr r7, [pc, #40] @ f45f0 <__cxa_atexit@plt+0xe8198> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldrbteq r3, [r4], #2140 @ 0x85c │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #24] @ f63b0 <__cxa_atexit@plt+0xe9f58> │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - b f5c14 <__cxa_atexit@plt+0xe97bc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + strbeq r2, [r0, #-2132] @ 0xfffff7ac │ │ │ │ + strbeq r2, [r0, #-2112] @ 0xfffff7c0 │ │ │ │ + @ instruction: 0xfffff4fc │ │ │ │ + @ instruction: 0xfffff708 │ │ │ │ + @ instruction: 0xfffff524 │ │ │ │ + ldrbteq r5, [r4], #3044 @ 0xbe4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f63e8 <__cxa_atexit@plt+0xe9f90> │ │ │ │ - ldr r2, [pc, #40] @ f6400 <__cxa_atexit@plt+0xe9fa8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8, r9} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 400a74 <__cxa_atexit@plt+0x3f461c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f463c <__cxa_atexit@plt+0xe81e4> │ │ │ │ + ldr r3, [pc, #40] @ f4654 <__cxa_atexit@plt+0xe81fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ f6404 <__cxa_atexit@plt+0xe9fac> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400470 <__cxa_atexit@plt+0x3f4018> │ │ │ │ - strbeq r0, [r0, #-3244] @ 0xfffff354 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f6268 <__cxa_atexit@plt+0xe9e10> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldrbteq r3, [r4], #2036 @ 0x7f4 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ + ldr r7, [pc, #20] @ f4658 <__cxa_atexit@plt+0xe8200> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strbeq r2, [r0, #-3468] @ 0xfffff274 │ │ │ │ + ldrbteq r5, [r4], #2984 @ 0xba8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b f6268 <__cxa_atexit@plt+0xe9e10> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b f8318 <__cxa_atexit@plt+0xebec0> │ │ │ │ - ldrbteq r2, [r4], #1536 @ 0x600 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f64b4 <__cxa_atexit@plt+0xea05c> │ │ │ │ - ldr r1, [pc, #104] @ f64bc <__cxa_atexit@plt+0xea064> │ │ │ │ - ldr r2, [pc, #104] @ f64c0 <__cxa_atexit@plt+0xea068> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq f6490 <__cxa_atexit@plt+0xea038> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne f64a0 <__cxa_atexit@plt+0xea048> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4694 <__cxa_atexit@plt+0xe823c> │ │ │ │ + ldr r3, [pc, #40] @ f46ac <__cxa_atexit@plt+0xe8254> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ f46b0 <__cxa_atexit@plt+0xe8258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strbeq r2, [r0, #-3384] @ 0xfffff2c8 │ │ │ │ + ldrbteq r5, [r4], #2900 @ 0xb54 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldmib r5, {r1, lr} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc f4738 <__cxa_atexit@plt+0xe82e0> │ │ │ │ + ldr r3, [r5, #40]! @ 0x28 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr sl, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #-4] │ │ │ │ + ldr ip, [pc, #84] @ f4758 <__cxa_atexit@plt+0xe8300> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str lr, [r7, #16] │ │ │ │ + add lr, r7, #20 │ │ │ │ + stm lr, {r0, r3, r4, sl} │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str r8, [r7, #40] @ 0x28 │ │ │ │ + str fp, [r7, #44] @ 0x2c │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f64c4 <__cxa_atexit@plt+0xea06c> │ │ │ │ - ldr r0, [pc, #28] @ f64c8 <__cxa_atexit@plt+0xea070> │ │ │ │ + ldr r7, [pc, #28] @ f475c <__cxa_atexit@plt+0xe8304> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, lr} │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strbeq r2, [r0, #-3180] @ 0xfffff394 │ │ │ │ + ldrbteq r5, [r4], #2740 @ 0xab4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, sl, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f47fc <__cxa_atexit@plt+0xe83a4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r5, #20] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str ip, [sp, #8] │ │ │ │ + ldr r0, [pc, #88] @ f481c <__cxa_atexit@plt+0xe83c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmib r7, {r0, r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r7, #32] │ │ │ │ + str lr, [r7, #36] @ 0x24 │ │ │ │ + str fp, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ f4820 <__cxa_atexit@plt+0xe83c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r0, [r0, #-2356] @ 0xfffff6cc │ │ │ │ - ldrbteq r2, [r4], #1424 @ 0x590 │ │ │ │ - ldrbteq r2, [r4], #1420 @ 0x58c │ │ │ │ - ldrbteq r2, [r4], #1384 @ 0x568 │ │ │ │ + strbeq r2, [r0, #-2988] @ 0xfffff454 │ │ │ │ + ldrbteq r5, [r4], #2544 @ 0x9f0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f64f8 <__cxa_atexit@plt+0xea0a0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f485c <__cxa_atexit@plt+0xe8404> │ │ │ │ + ldr r3, [pc, #40] @ f4874 <__cxa_atexit@plt+0xe841c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f6510 <__cxa_atexit@plt+0xea0b8> │ │ │ │ - ldr r0, [pc, #16] @ f6514 <__cxa_atexit@plt+0xea0bc> │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #20] @ f4878 <__cxa_atexit@plt+0xe8420> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r2, [r4], #1332 @ 0x534 │ │ │ │ - ldrbteq r2, [r4], #1328 @ 0x530 │ │ │ │ - ldrbteq r2, [r4], #1308 @ 0x51c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6598 <__cxa_atexit@plt+0xea140> │ │ │ │ - ldr r1, [pc, #104] @ f65a0 <__cxa_atexit@plt+0xea148> │ │ │ │ - ldr r2, [pc, #104] @ f65a4 <__cxa_atexit@plt+0xea14c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq f6574 <__cxa_atexit@plt+0xea11c> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne f6584 <__cxa_atexit@plt+0xea12c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + strbeq r2, [r0, #-2932] @ 0xfffff48c │ │ │ │ + ldrbteq r5, [r4], #2452 @ 0x994 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f48bc <__cxa_atexit@plt+0xe8464> │ │ │ │ + ldr r3, [pc, #48] @ f48d4 <__cxa_atexit@plt+0xe847c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f65a8 <__cxa_atexit@plt+0xea150> │ │ │ │ - ldr r0, [pc, #28] @ f65ac <__cxa_atexit@plt+0xea154> │ │ │ │ + ldr r7, [pc, #20] @ f48d8 <__cxa_atexit@plt+0xe8480> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strbeq r2, [r0, #-2848] @ 0xfffff4e0 │ │ │ │ + ldrbteq r5, [r4], #2360 @ 0x938 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4914 <__cxa_atexit@plt+0xe84bc> │ │ │ │ + ldr r3, [pc, #40] @ f492c <__cxa_atexit@plt+0xe84d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strbeq r0, [r0, #-2128] @ 0xfffff7b0 │ │ │ │ - ldrbteq r2, [r4], #1196 @ 0x4ac │ │ │ │ - ldrbteq r2, [r4], #1192 @ 0x4a8 │ │ │ │ - ldrbteq r2, [r4], #1156 @ 0x484 │ │ │ │ + ldr r7, [pc, #20] @ f4930 <__cxa_atexit@plt+0xe84d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strbeq r2, [r0, #-2756] @ 0xfffff53c │ │ │ │ + ldrbteq r5, [r4], #2276 @ 0x8e4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f65dc <__cxa_atexit@plt+0xea184> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f496c <__cxa_atexit@plt+0xe8514> │ │ │ │ + ldr r3, [pc, #40] @ f4984 <__cxa_atexit@plt+0xe852c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f65f4 <__cxa_atexit@plt+0xea19c> │ │ │ │ - ldr r0, [pc, #16] @ f65f8 <__cxa_atexit@plt+0xea1a0> │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #20] @ f4988 <__cxa_atexit@plt+0xe8530> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbteq r2, [r4], #1104 @ 0x450 │ │ │ │ - ldrbteq r2, [r4], #1100 @ 0x44c │ │ │ │ - ldrbteq r3, [r4], #1396 @ 0x574 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + strbeq r2, [r0, #-2672] @ 0xfffff590 │ │ │ │ + ldrbteq r5, [r4], #2192 @ 0x890 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f6658 <__cxa_atexit@plt+0xea200> │ │ │ │ - ldr r2, [pc, #64] @ f6660 <__cxa_atexit@plt+0xea208> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bhi f4a1c <__cxa_atexit@plt+0xe85c4> │ │ │ │ + ldr r7, [pc, #148] @ f4a40 <__cxa_atexit@plt+0xe85e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq f4a00 <__cxa_atexit@plt+0xe85a8> │ │ │ │ + ldr r2, [pc, #132] @ f4a44 <__cxa_atexit@plt+0xe85ec> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f664c <__cxa_atexit@plt+0xea1f4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f6654 <__cxa_atexit@plt+0xea1fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - b 13f200 <__cxa_atexit@plt+0x132da8> │ │ │ │ - b 400b80 <__cxa_atexit@plt+0x3f4728> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f4a10 <__cxa_atexit@plt+0xe85b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f4a2c <__cxa_atexit@plt+0xe85d4> │ │ │ │ + ldr r3, [pc, #100] @ f4a4c <__cxa_atexit@plt+0xe85f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r3, [r4], #1296 @ 0x510 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f668c <__cxa_atexit@plt+0xea234> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 13f200 <__cxa_atexit@plt+0x132da8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400b80 <__cxa_atexit@plt+0x3f4728> │ │ │ │ - ldrbteq r3, [r4], #1228 @ 0x4cc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f670c <__cxa_atexit@plt+0xea2b4> │ │ │ │ - ldr r2, [pc, #92] @ f6714 <__cxa_atexit@plt+0xea2bc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq f66fc <__cxa_atexit@plt+0xea2a4> │ │ │ │ - ldr r7, [pc, #64] @ f6718 <__cxa_atexit@plt+0xea2c0> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f4a48 <__cxa_atexit@plt+0xe85f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq r3, [r4], #1096 @ 0x448 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ f6744 <__cxa_atexit@plt+0xea2ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r3, [r4], #1052 @ 0x41c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f6770 <__cxa_atexit@plt+0xea318> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ f6774 <__cxa_atexit@plt+0xea31c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r0, [r0, #-3288] @ 0xfffff328 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne f67a8 <__cxa_atexit@plt+0xea350> │ │ │ │ - ldr r2, [pc, #32] @ f67b4 <__cxa_atexit@plt+0xea35c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r5, [r4], #2020 @ 0x7e4 │ │ │ │ + strbeq r2, [r0, #-2408] @ 0xfffff698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #40] @ f67f4 <__cxa_atexit@plt+0xea39c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #84] @ f4ab8 <__cxa_atexit@plt+0xe8660> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f67e8 <__cxa_atexit@plt+0xea390> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ + beq f4aa0 <__cxa_atexit@plt+0xe8648> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f4aa8 <__cxa_atexit@plt+0xe8650> │ │ │ │ + ldr r1, [pc, #48] @ f4abc <__cxa_atexit@plt+0xe8664> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r3, r7} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + strbeq r2, [r0, #-2244] @ 0xfffff73c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6850 <__cxa_atexit@plt+0xea3f8> │ │ │ │ - ldr r2, [pc, #44] @ f6858 <__cxa_atexit@plt+0xea400> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f6844 <__cxa_atexit@plt+0xea3ec> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f4b00 <__cxa_atexit@plt+0xe86a8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ f4b0c <__cxa_atexit@plt+0xe86b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r0, #-2152] @ 0xfffff798 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4b48 <__cxa_atexit@plt+0xe86f0> │ │ │ │ + ldr r3, [pc, #40] @ f4b60 <__cxa_atexit@plt+0xe8708> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f4b64 <__cxa_atexit@plt+0xe870c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + strbeq r2, [r0, #-2200] @ 0xfffff768 │ │ │ │ + ldrbteq r5, [r4], #1732 @ 0x6c4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldrbteq r3, [r4], #752 @ 0x2f0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f68e8 <__cxa_atexit@plt+0xea490> │ │ │ │ - ldr r2, [pc, #92] @ f68f0 <__cxa_atexit@plt+0xea498> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq f68d8 <__cxa_atexit@plt+0xea480> │ │ │ │ - ldr r7, [pc, #64] @ f68f4 <__cxa_atexit@plt+0xea49c> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + bhi f4c0c <__cxa_atexit@plt+0xe87b4> │ │ │ │ + ldr r7, [pc, #168] @ f4c30 <__cxa_atexit@plt+0xe87d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq f4bf0 <__cxa_atexit@plt+0xe8798> │ │ │ │ + ldr r2, [pc, #152] @ f4c34 <__cxa_atexit@plt+0xe87dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f4c00 <__cxa_atexit@plt+0xe87a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f4c1c <__cxa_atexit@plt+0xe87c4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #112] @ f4c3c <__cxa_atexit@plt+0xe87e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ f4c38 <__cxa_atexit@plt+0xe87e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq r3, [r4], #620 @ 0x26c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ f6920 <__cxa_atexit@plt+0xea4c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 4009c0 <__cxa_atexit@plt+0x3f4568> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r3, [r4], #576 @ 0x240 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f694c <__cxa_atexit@plt+0xea4f4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ f6950 <__cxa_atexit@plt+0xea4f8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400990 <__cxa_atexit@plt+0x3f4538> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strbeq r0, [r0, #-2812] @ 0xfffff504 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne f6984 <__cxa_atexit@plt+0xea52c> │ │ │ │ - ldr r2, [pc, #32] @ f6990 <__cxa_atexit@plt+0xea538> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 4009c8 <__cxa_atexit@plt+0x3f4570> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + ldrbteq r5, [r4], #1540 @ 0x604 │ │ │ │ + strbeq r2, [r0, #-1928] @ 0xfffff878 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #40] @ f69d0 <__cxa_atexit@plt+0xea578> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #112] @ f4cc4 <__cxa_atexit@plt+0xe886c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f69c4 <__cxa_atexit@plt+0xea56c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ + beq f4cac <__cxa_atexit@plt+0xe8854> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f4cb4 <__cxa_atexit@plt+0xe885c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #68] @ f4cc8 <__cxa_atexit@plt+0xe8870> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strbeq r2, [r0, #-1744] @ 0xfffff930 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6a2c <__cxa_atexit@plt+0xea5d4> │ │ │ │ - ldr r2, [pc, #44] @ f6a34 <__cxa_atexit@plt+0xea5dc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f6a20 <__cxa_atexit@plt+0xea5c8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f4d14 <__cxa_atexit@plt+0xe88bc> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #44] @ f4d20 <__cxa_atexit@plt+0xe88c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strbeq r2, [r0, #-1632] @ 0xfffff9a0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4d5c <__cxa_atexit@plt+0xe8904> │ │ │ │ + ldr r3, [pc, #40] @ f4d74 <__cxa_atexit@plt+0xe891c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f4d78 <__cxa_atexit@plt+0xe8920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + strbeq r2, [r0, #-1672] @ 0xfffff978 │ │ │ │ + ldrbteq r5, [r4], #1208 @ 0x4b8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 400b88 <__cxa_atexit@plt+0x3f4730> │ │ │ │ - ldrbteq r3, [r4], #308 @ 0x134 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6ac0 <__cxa_atexit@plt+0xea668> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f6acc <__cxa_atexit@plt+0xea674> │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r9, [pc, #84] @ f6adc <__cxa_atexit@plt+0xea684> │ │ │ │ - ldr lr, [pc, #84] @ f6ae0 <__cxa_atexit@plt+0xea688> │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr sl, [pc, #80] @ f6ae4 <__cxa_atexit@plt+0xea68c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r2, #12] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, sl, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4db4 <__cxa_atexit@plt+0xe895c> │ │ │ │ + ldr r3, [pc, #40] @ f4dcc <__cxa_atexit@plt+0xe8974> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f4dd0 <__cxa_atexit@plt+0xe8978> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq r2, [r4], #2096 @ 0x830 │ │ │ │ - ldrbteq r3, [r4], #124 @ 0x7c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ f6b70 <__cxa_atexit@plt+0xea718> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f6b58 <__cxa_atexit@plt+0xea700> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f6b60 <__cxa_atexit@plt+0xea708> │ │ │ │ - ldr r2, [pc, #80] @ f6b74 <__cxa_atexit@plt+0xea71c> │ │ │ │ - ldr r1, [pc, #80] @ f6b78 <__cxa_atexit@plt+0xea720> │ │ │ │ - ldr r0, [pc, #80] @ f6b7c <__cxa_atexit@plt+0xea724> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + strbeq r2, [r0, #-1588] @ 0xfffff9cc │ │ │ │ + ldrbteq r5, [r4], #1124 @ 0x464 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4e14 <__cxa_atexit@plt+0xe89bc> │ │ │ │ + ldr r3, [pc, #48] @ f4e2c <__cxa_atexit@plt+0xe89d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrbteq r2, [r4], #4068 @ 0xfe4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f6bd8 <__cxa_atexit@plt+0xea780> │ │ │ │ - ldr r2, [pc, #60] @ f6be4 <__cxa_atexit@plt+0xea78c> │ │ │ │ - ldr r1, [pc, #60] @ f6be8 <__cxa_atexit@plt+0xea790> │ │ │ │ - ldr r0, [pc, #60] @ f6bec <__cxa_atexit@plt+0xea794> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #20] @ f4e30 <__cxa_atexit@plt+0xe89d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffaec │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrbteq r2, [r4], #3956 @ 0xf74 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #112] @ f6c7c <__cxa_atexit@plt+0xea824> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - beq f6c64 <__cxa_atexit@plt+0xea80c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f6c6c <__cxa_atexit@plt+0xea814> │ │ │ │ - ldr r2, [pc, #80] @ f6c80 <__cxa_atexit@plt+0xea828> │ │ │ │ - ldr r1, [pc, #80] @ f6c84 <__cxa_atexit@plt+0xea82c> │ │ │ │ - ldr r0, [pc, #80] @ f6c88 <__cxa_atexit@plt+0xea830> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbteq r2, [r4], #3800 @ 0xed8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f6ce4 <__cxa_atexit@plt+0xea88c> │ │ │ │ - ldr r2, [pc, #60] @ f6cf0 <__cxa_atexit@plt+0xea898> │ │ │ │ - ldr r1, [pc, #60] @ f6cf4 <__cxa_atexit@plt+0xea89c> │ │ │ │ - ldr r0, [pc, #60] @ f6cf8 <__cxa_atexit@plt+0xea8a0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r7, [r3, #16] │ │ │ │ + strbeq r2, [r0, #-1504] @ 0xfffffa20 │ │ │ │ + ldrbteq r5, [r4], #1032 @ 0x408 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4e6c <__cxa_atexit@plt+0xe8a14> │ │ │ │ + ldr r3, [pc, #40] @ f4e84 <__cxa_atexit@plt+0xe8a2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - @ instruction: 0xfffffbbc │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f6d3c <__cxa_atexit@plt+0xea8e4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ f6d48 <__cxa_atexit@plt+0xea8f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #20] @ f4e88 <__cxa_atexit@plt+0xe8a30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strbeq r0, [r0, #-176] @ 0xffffff50 │ │ │ │ - ldrbteq r2, [r4], #3812 @ 0xee4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6d8c <__cxa_atexit@plt+0xea934> │ │ │ │ - ldr r2, [pc, #36] @ f6d94 <__cxa_atexit@plt+0xea93c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #24] @ f6d98 <__cxa_atexit@plt+0xea940> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400b98 <__cxa_atexit@plt+0x3f4740> │ │ │ │ + bx r0 │ │ │ │ + strbeq r2, [r0, #-1412] @ 0xfffffa7c │ │ │ │ + ldrbteq r5, [r4], #948 @ 0x3b4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4ec4 <__cxa_atexit@plt+0xe8a6c> │ │ │ │ + ldr r3, [pc, #40] @ f4edc <__cxa_atexit@plt+0xe8a84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f4ee0 <__cxa_atexit@plt+0xe8a88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strbeq r0, [r0, #-4] │ │ │ │ - ldrbteq r2, [r4], #3516 @ 0xdbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400b90 <__cxa_atexit@plt+0x3f4738> │ │ │ │ - ldrbteq r2, [r4], #3724 @ 0xe8c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + strbeq r2, [r0, #-1328] @ 0xfffffad0 │ │ │ │ + ldrbteq r5, [r4], #864 @ 0x360 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f6e20 <__cxa_atexit@plt+0xea9c8> │ │ │ │ - ldr lr, [pc, #80] @ f6e30 <__cxa_atexit@plt+0xea9d8> │ │ │ │ - ldr r9, [pc, #80] @ f6e34 <__cxa_atexit@plt+0xea9dc> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr ip, [pc, #68] @ f6e38 <__cxa_atexit@plt+0xea9e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r9, [r3, #4] │ │ │ │ - stm r8, {r0, r2, lr} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub sl, r6, #18 │ │ │ │ - add r8, ip, #1 │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 13a11c <__cxa_atexit@plt+0x12dcc4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4f2c <__cxa_atexit@plt+0xe8ad4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #48] @ f4f44 <__cxa_atexit@plt+0xe8aec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r7, {r1, r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f4f48 <__cxa_atexit@plt+0xe8af0> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - ldrbteq r1, [r4], #148 @ 0x94 │ │ │ │ - ldrbteq r2, [r4], #3352 @ 0xd18 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400b90 <__cxa_atexit@plt+0x3f4738> │ │ │ │ - ldrbteq r2, [r4], #3564 @ 0xdec │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6ea0 <__cxa_atexit@plt+0xeaa48> │ │ │ │ - add r8, r7, #7 │ │ │ │ - ldr lr, [pc, #44] @ f6ea8 <__cxa_atexit@plt+0xeaa50> │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r1, r2, r8} │ │ │ │ - ldr r5, [pc, #24] @ f6eac <__cxa_atexit@plt+0xeaa54> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400b98 <__cxa_atexit@plt+0x3f4740> │ │ │ │ + strbeq r2, [r0, #-1236] @ 0xfffffb2c │ │ │ │ + ldrbteq r5, [r4], #820 @ 0x334 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4f84 <__cxa_atexit@plt+0xe8b2c> │ │ │ │ + ldr r3, [pc, #40] @ f4f9c <__cxa_atexit@plt+0xe8b44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f4fa0 <__cxa_atexit@plt+0xe8b48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq pc, [pc, #-3824]! @ f5fc4 <__cxa_atexit@plt+0xe9b6c> │ │ │ │ - ldrbteq r2, [r4], #3476 @ 0xd94 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + strbeq r2, [r0, #-1048] @ 0xfffffbe8 │ │ │ │ + ldrbteq r5, [r4], #752 @ 0x2f0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f6f14 <__cxa_atexit@plt+0xeaabc> │ │ │ │ - ldr r8, [pc, #72] @ f6f20 <__cxa_atexit@plt+0xeaac8> │ │ │ │ - ldr lr, [pc, #72] @ f6f24 <__cxa_atexit@plt+0xeaacc> │ │ │ │ - ldmib r5, {r0, r1, r2, r9} │ │ │ │ - ldr ip, [pc, #68] @ f6f28 <__cxa_atexit@plt+0xeaad0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r9, [r3, #24] │ │ │ │ - add ip, pc, ip │ │ │ │ - str r8, [r3, #4] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub sl, r6, #18 │ │ │ │ - add r8, ip, #1 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - b 13a11c <__cxa_atexit@plt+0x12dcc4> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f4fec <__cxa_atexit@plt+0xe8b94> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #48] @ f5004 <__cxa_atexit@plt+0xe8bac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r7, {r1, r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f5008 <__cxa_atexit@plt+0xe8bb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - ldrbteq r0, [r4], #4004 @ 0xfa4 │ │ │ │ - ldrbteq r2, [r4], #3080 @ 0xc08 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bx r0 │ │ │ │ + strbeq r2, [r0, #-932] @ 0xfffffc5c │ │ │ │ + ldrbteq r5, [r4], #652 @ 0x28c │ │ │ │ + ldrteq ip, [ip], #1163 @ 0x48b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1212 @ 0x4bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f6f8c <__cxa_atexit@plt+0xeab34> │ │ │ │ - ldr r2, [pc, #68] @ f6f98 <__cxa_atexit@plt+0xeab40> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r3, {r0, r1, r8} │ │ │ │ - beq f6f84 <__cxa_atexit@plt+0xeab2c> │ │ │ │ - ldr r3, [pc, #36] @ f6f9c <__cxa_atexit@plt+0xeab44> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldrteq ip, [ip], #1260 @ 0x4ec │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq r2, [r4], #2968 @ 0xb98 │ │ │ │ + ldrteq ip, [ip], #1306 @ 0x51a │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f6fc0 <__cxa_atexit@plt+0xeab68> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #2932 @ 0xb74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1354 @ 0x54a │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1403 @ 0x57b │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f7004 <__cxa_atexit@plt+0xeabac> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f6ffc <__cxa_atexit@plt+0xeaba4> │ │ │ │ - ldr r3, [pc, #24] @ f7008 <__cxa_atexit@plt+0xeabb0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #2860 @ 0xb2c │ │ │ │ + ldrteq ip, [ip], #1454 @ 0x5ae │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f702c <__cxa_atexit@plt+0xeabd4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #2824 @ 0xb08 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1498 @ 0x5da │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f7070 <__cxa_atexit@plt+0xeac18> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f7068 <__cxa_atexit@plt+0xeac10> │ │ │ │ - ldr r3, [pc, #24] @ f7074 <__cxa_atexit@plt+0xeac1c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #2752 @ 0xac0 │ │ │ │ + ldrteq ip, [ip], #1551 @ 0x60f │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1598 @ 0x63e │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1646 @ 0x66e │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f7098 <__cxa_atexit@plt+0xeac40> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #2704 @ 0xa90 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1693 @ 0x69d │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400ba0 <__cxa_atexit@plt+0x3f4748> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1740 @ 0x6cc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1785 @ 0x6f9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1832 @ 0x728 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1880 @ 0x758 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1930 @ 0x78a │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #1981 @ 0x7bd │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2029 @ 0x7ed │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2088 @ 0x828 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2145 @ 0x861 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2200 @ 0x898 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2255 @ 0x8cf │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2310 @ 0x906 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2359 @ 0x937 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2408 @ 0x968 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2457 @ 0x999 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2506 @ 0x9ca │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2555 @ 0x9fb │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2604 @ 0xa2c │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2658 @ 0xa62 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r7, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2715 @ 0xa9b │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400ba8 <__cxa_atexit@plt+0x3f4750> │ │ │ │ - ldrbteq r2, [r4], #2668 @ 0xa6c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2765 @ 0xacd │ │ │ │ + andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f7128 <__cxa_atexit@plt+0xeacd0> │ │ │ │ - ldr r2, [pc, #68] @ f7134 <__cxa_atexit@plt+0xeacdc> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r3, {r0, r1, r8} │ │ │ │ - beq f7120 <__cxa_atexit@plt+0xeacc8> │ │ │ │ - ldr r3, [pc, #36] @ f7138 <__cxa_atexit@plt+0xeace0> │ │ │ │ - mov r8, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2814 @ 0xafe │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2863 @ 0xb2f │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2909 @ 0xb5d │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #2956 @ 0xb8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrteq ip, [ip], #3007 @ 0xbbf │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f53e8 <__cxa_atexit@plt+0xe8f90> │ │ │ │ + ldr r3, [pc, #60] @ f53f8 <__cxa_atexit@plt+0xe8fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f53d8 <__cxa_atexit@plt+0xe8f80> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f53fc <__cxa_atexit@plt+0xe8fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq r2, [r4], #2556 @ 0x9fc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f715c <__cxa_atexit@plt+0xead04> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #2520 @ 0x9d8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f71a0 <__cxa_atexit@plt+0xead48> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f7198 <__cxa_atexit@plt+0xead40> │ │ │ │ - ldr r3, [pc, #24] @ f71a4 <__cxa_atexit@plt+0xead4c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + ldrbteq r4, [r4], #3820 @ 0xeec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #2448 @ 0x990 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f71c8 <__cxa_atexit@plt+0xead70> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #2412 @ 0x96c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f720c <__cxa_atexit@plt+0xeadb4> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f5460 <__cxa_atexit@plt+0xe9008> │ │ │ │ + ldr r3, [pc, #52] @ f5470 <__cxa_atexit@plt+0xe9018> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f7204 <__cxa_atexit@plt+0xeadac> │ │ │ │ - ldr r3, [pc, #24] @ f7210 <__cxa_atexit@plt+0xeadb8> │ │ │ │ - mov r8, r7 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f5450 <__cxa_atexit@plt+0xe8ff8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f5474 <__cxa_atexit@plt+0xe901c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r4, [r4], #3704 @ 0xe78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldrbteq r4, [r4], #3820 @ 0xeec │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f54c8 <__cxa_atexit@plt+0xe9070> │ │ │ │ + ldr r3, [pc, #36] @ f54d4 <__cxa_atexit@plt+0xe907c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #24] @ f54d8 <__cxa_atexit@plt+0xe9080> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #2340 @ 0x924 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strbeq r1, [r0, #-2280] @ 0xfffff718 │ │ │ │ + ldrbteq r4, [r4], #3740 @ 0xe9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f7234 <__cxa_atexit@plt+0xeaddc> │ │ │ │ + ldr r9, [pc, #12] @ f54fc <__cxa_atexit@plt+0xe90a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + ldrbteq r4, [r4], #3728 @ 0xe90 │ │ │ │ + ldrbteq r4, [r4], #3704 @ 0xe78 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5540 <__cxa_atexit@plt+0xe90e8> │ │ │ │ + ldr r3, [pc, #40] @ f5550 <__cxa_atexit@plt+0xe90f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #2292 @ 0x8f4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400ba0 <__cxa_atexit@plt+0x3f4748> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400bb0 <__cxa_atexit@plt+0x3f4758> │ │ │ │ - ldrbteq r2, [r4], #2272 @ 0x8e0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f72e8 <__cxa_atexit@plt+0xeae90> │ │ │ │ + ldr r8, [pc, #36] @ f5554 <__cxa_atexit@plt+0xe90fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + ldrteq ip, [ip], #3007 @ 0xbbf │ │ │ │ + ldrbteq r4, [r4], #3616 @ 0xe20 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f55c0 <__cxa_atexit@plt+0xe9168> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f72f4 <__cxa_atexit@plt+0xeae9c> │ │ │ │ - ldr lr, [pc, #104] @ f7304 <__cxa_atexit@plt+0xeaeac> │ │ │ │ - ldr r8, [pc, #104] @ f7308 <__cxa_atexit@plt+0xeaeb0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - ldr sl, [pc, #88] @ f730c <__cxa_atexit@plt+0xeaeb4> │ │ │ │ - str r8, [r2, #4] │ │ │ │ - add r8, r2, #12 │ │ │ │ - add sl, pc, sl │ │ │ │ + bcc f55cc <__cxa_atexit@plt+0xe9174> │ │ │ │ + ldr lr, [pc, #80] @ f55dc <__cxa_atexit@plt+0xe9184> │ │ │ │ add lr, pc, lr │ │ │ │ - stm r8, {r0, r3, lr} │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #18 │ │ │ │ - mov r5, r9 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #68] @ f55e0 <__cxa_atexit@plt+0xe9188> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r5, [pc, #48] @ f55e4 <__cxa_atexit@plt+0xe918c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 400964 <__cxa_atexit@plt+0x3f450c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq r2, [r4], #2064 @ 0x810 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ f7354 <__cxa_atexit@plt+0xeaefc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq f734c <__cxa_atexit@plt+0xeaef4> │ │ │ │ - ldr r3, [pc, #24] @ f7358 <__cxa_atexit@plt+0xeaf00> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + strbeq r1, [r0, #-2036] @ 0xfffff80c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 400504 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f5664 <__cxa_atexit@plt+0xe920c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f566c <__cxa_atexit@plt+0xe9214> │ │ │ │ + ldr r5, [pc, #84] @ f5688 <__cxa_atexit@plt+0xe9230> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #80] @ f568c <__cxa_atexit@plt+0xe9234> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #76] @ f5690 <__cxa_atexit@plt+0xe9238> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ + mov r6, r3 │ │ │ │ + b f5674 <__cxa_atexit@plt+0xe921c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ f5684 <__cxa_atexit@plt+0xe922c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #1988 @ 0x7c4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f737c <__cxa_atexit@plt+0xeaf24> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #1952 @ 0x7a0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrbteq r4, [r4], #3368 @ 0xd28 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + ldrteq ip, [ip], #2708 @ 0xa94 │ │ │ │ + ldrbteq r4, [r4], #3320 @ 0xcf8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f73c0 <__cxa_atexit@plt+0xeaf68> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f73b8 <__cxa_atexit@plt+0xeaf60> │ │ │ │ - ldr r3, [pc, #24] @ f73c4 <__cxa_atexit@plt+0xeaf6c> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #16] @ f56b8 <__cxa_atexit@plt+0xe9260> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ + ldrbteq r4, [r4], #3248 @ 0xcb0 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f56f8 <__cxa_atexit@plt+0xe92a0> │ │ │ │ + ldr r5, [pc, #44] @ f570c <__cxa_atexit@plt+0xe92b4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 40081c <__cxa_atexit@plt+0x3f43c4> │ │ │ │ + ldr r7, [pc, #16] @ f5710 <__cxa_atexit@plt+0xe92b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #1880 @ 0x758 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f73e8 <__cxa_atexit@plt+0xeaf90> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #1844 @ 0x734 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f742c <__cxa_atexit@plt+0xeafd4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldrbteq r4, [r4], #3212 @ 0xc8c │ │ │ │ + ldrbteq r4, [r4], #3252 @ 0xcb4 │ │ │ │ + ldrbteq r4, [r4], #3236 @ 0xca4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f578c <__cxa_atexit@plt+0xe9334> │ │ │ │ + ldr r3, [pc, #100] @ f579c <__cxa_atexit@plt+0xe9344> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f5774 <__cxa_atexit@plt+0xe931c> │ │ │ │ + ldr r7, [pc, #76] @ f57a0 <__cxa_atexit@plt+0xe9348> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f7424 <__cxa_atexit@plt+0xeafcc> │ │ │ │ - ldr r3, [pc, #24] @ f7430 <__cxa_atexit@plt+0xeafd8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r2, [r4], #1772 @ 0x6ec │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f7454 <__cxa_atexit@plt+0xeaffc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + beq f5784 <__cxa_atexit@plt+0xe932c> │ │ │ │ + b f57f4 <__cxa_atexit@plt+0xe939c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r2, [r4], #1736 @ 0x6c8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f74cc <__cxa_atexit@plt+0xeb074> │ │ │ │ - ldr r2, [pc, #68] @ f74d8 <__cxa_atexit@plt+0xeb080> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r3, {r0, r1, r8} │ │ │ │ - beq f74c4 <__cxa_atexit@plt+0xeb06c> │ │ │ │ - ldr r3, [pc, #36] @ f74dc <__cxa_atexit@plt+0xeb084> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f57a4 <__cxa_atexit@plt+0xe934c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq r2, [r4], #1624 @ 0x658 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f7500 <__cxa_atexit@plt+0xeb0a8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #1588 @ 0x634 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrbteq r4, [r4], #3136 @ 0xc40 │ │ │ │ + ldrbteq r4, [r4], #3092 @ 0xc14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f7544 <__cxa_atexit@plt+0xeb0ec> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ f57e4 <__cxa_atexit@plt+0xe938c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f753c <__cxa_atexit@plt+0xeb0e4> │ │ │ │ - ldr r3, [pc, #24] @ f7548 <__cxa_atexit@plt+0xeb0f0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + beq f57dc <__cxa_atexit@plt+0xe9384> │ │ │ │ + b f57f4 <__cxa_atexit@plt+0xe939c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #1516 @ 0x5ec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f756c <__cxa_atexit@plt+0xeb114> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #1480 @ 0x5c8 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrbteq r4, [r4], #3028 @ 0xbd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f75b0 <__cxa_atexit@plt+0xeb158> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f75a8 <__cxa_atexit@plt+0xeb150> │ │ │ │ - ldr r3, [pc, #24] @ f75b4 <__cxa_atexit@plt+0xeb15c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #1408 @ 0x580 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f75d8 <__cxa_atexit@plt+0xeb180> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #1360 @ 0x550 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 400ba0 <__cxa_atexit@plt+0x3f4748> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 400bb8 <__cxa_atexit@plt+0x3f4760> │ │ │ │ - ldrbteq r2, [r4], #1612 @ 0x64c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f7648 <__cxa_atexit@plt+0xeb1f0> │ │ │ │ - ldr r2, [pc, #36] @ f7650 <__cxa_atexit@plt+0xeb1f8> │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f5868 <__cxa_atexit@plt+0xe9410> │ │ │ │ + ldr r2, [pc, #128] @ f5888 <__cxa_atexit@plt+0xe9430> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400bc0 <__cxa_atexit@plt+0x3f4768> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq r2, [r4], #1540 @ 0x604 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ f768c <__cxa_atexit@plt+0xeb234> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq f5874 <__cxa_atexit@plt+0xe941c> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr lr, [pc, #76] @ f588c <__cxa_atexit@plt+0xe9434> │ │ │ │ + add lr, pc, lr │ │ │ │ str r3, [r5, #8] │ │ │ │ - beq f7684 <__cxa_atexit@plt+0xeb22c> │ │ │ │ - b f769c <__cxa_atexit@plt+0xeb244> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq r2, [r4], #1480 @ 0x5c8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne f7744 <__cxa_atexit@plt+0xeb2ec> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #68 @ 0x44 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f77d8 <__cxa_atexit@plt+0xeb380> │ │ │ │ - ldr r0, [pc, #288] @ f77e4 <__cxa_atexit@plt+0xeb38c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [pc, #284] @ f77e8 <__cxa_atexit@plt+0xeb390> │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - mov r2, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr lr, [r3, #12] │ │ │ │ - mov r0, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str r7, [r2, #8] │ │ │ │ - ldr ip, [r3, #4] │ │ │ │ - ldr r7, [pc, #232] @ f77ec <__cxa_atexit@plt+0xeb394> │ │ │ │ - add lr, r2, #24 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm lr, {r7, r8, sl} │ │ │ │ - sub lr, r6, #39 @ 0x27 │ │ │ │ - cmp ip, #0 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - beq f7760 <__cxa_atexit@plt+0xeb308> │ │ │ │ - cmp ip, #1 │ │ │ │ - bne f7788 <__cxa_atexit@plt+0xeb330> │ │ │ │ - ldr r9, [pc, #208] @ f7800 <__cxa_atexit@plt+0xeb3a8> │ │ │ │ - ldr r7, [pc, #208] @ f7804 <__cxa_atexit@plt+0xeb3ac> │ │ │ │ - ldr sl, [pc, #208] @ f7808 <__cxa_atexit@plt+0xeb3b0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - b f77a0 <__cxa_atexit@plt+0xeb348> │ │ │ │ - ldr r7, [pc, #192] @ f780c <__cxa_atexit@plt+0xeb3b4> │ │ │ │ - ldr r0, [pc, #192] @ f7810 <__cxa_atexit@plt+0xeb3b8> │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #148] @ f77fc <__cxa_atexit@plt+0xeb3a4> │ │ │ │ - add r3, r2, #60 @ 0x3c │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #48] @ 0x30 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - add r1, r1, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, r8, lr} │ │ │ │ - b 400ba8 <__cxa_atexit@plt+0x3f4750> │ │ │ │ - ldr r9, [pc, #96] @ f77f0 <__cxa_atexit@plt+0xeb398> │ │ │ │ - ldr r7, [pc, #96] @ f77f4 <__cxa_atexit@plt+0xeb39c> │ │ │ │ - ldr sl, [pc, #96] @ f77f8 <__cxa_atexit@plt+0xeb3a0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r1, #48] @ 0x30 │ │ │ │ - str r8, [r1, #60] @ 0x3c │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #18 │ │ │ │ - mov r5, r3 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ - str r9, [r1, #64] @ 0x40 │ │ │ │ - str lr, [r1, #68] @ 0x44 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xffffed68 │ │ │ │ - @ instruction: 0xffffee34 │ │ │ │ - @ instruction: 0xfffff754 │ │ │ │ - @ instruction: 0xfffff924 │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrbteq r1, [r4], #744 @ 0x2e8 │ │ │ │ - ldrbteq r1, [r4], #736 @ 0x2e0 │ │ │ │ - ldrbteq r2, [r4], #780 @ 0x30c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ f7858 <__cxa_atexit@plt+0xeb400> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq f7850 <__cxa_atexit@plt+0xeb3f8> │ │ │ │ - ldr r3, [pc, #24] @ f785c <__cxa_atexit@plt+0xeb404> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + beq f5880 <__cxa_atexit@plt+0xe9428> │ │ │ │ + b f58f4 <__cxa_atexit@plt+0xe949c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #704 @ 0x2c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f7880 <__cxa_atexit@plt+0xeb428> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #668 @ 0x29c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrbteq r4, [r4], #2860 @ 0xb2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f78c4 <__cxa_atexit@plt+0xeb46c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [pc, #48] @ f58e4 <__cxa_atexit@plt+0xe948c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f78bc <__cxa_atexit@plt+0xeb464> │ │ │ │ - ldr r3, [pc, #24] @ f78c8 <__cxa_atexit@plt+0xeb470> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + beq f58dc <__cxa_atexit@plt+0xe9484> │ │ │ │ + b f58f4 <__cxa_atexit@plt+0xe949c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #596 @ 0x254 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq r4, [r4], #2772 @ 0xad4 │ │ │ │ + andeq r0, r0, r5, ror #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f78ec <__cxa_atexit@plt+0xeb494> │ │ │ │ - mov r8, r7 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + cmp sl, r8 │ │ │ │ + blt f5978 <__cxa_atexit@plt+0xe9520> │ │ │ │ + cmp sl, r9 │ │ │ │ + bgt f5978 <__cxa_atexit@plt+0xe9520> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + subs r8, sl, r8 │ │ │ │ + bmi f5998 <__cxa_atexit@plt+0xe9540> │ │ │ │ + cmp r8, r9 │ │ │ │ + bge f5998 <__cxa_atexit@plt+0xe9540> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #16]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + add r7, r7, r8, lsl #2 │ │ │ │ + ldr r1, [pc, #288] @ f5a58 <__cxa_atexit@plt+0xe9600> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + stm r3, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f59f0 <__cxa_atexit@plt+0xe9598> │ │ │ │ + ldr r3, [pc, #260] @ f5a5c <__cxa_atexit@plt+0xe9604> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #560 @ 0x230 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f7930 <__cxa_atexit@plt+0xeb4d8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f7928 <__cxa_atexit@plt+0xeb4d0> │ │ │ │ - ldr r3, [pc, #24] @ f7934 <__cxa_atexit@plt+0xeb4dc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + beq f59fc <__cxa_atexit@plt+0xe95a4> │ │ │ │ + b f57f4 <__cxa_atexit@plt+0xe939c> │ │ │ │ + add r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5a04 <__cxa_atexit@plt+0xe95ac> │ │ │ │ + ldr r5, [pc, #212] @ f5a60 <__cxa_atexit@plt+0xe9608> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 40081c <__cxa_atexit@plt+0x3f43c4> │ │ │ │ + add r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f5a28 <__cxa_atexit@plt+0xe95d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f5a30 <__cxa_atexit@plt+0xe95d8> │ │ │ │ + ldr r5, [pc, #168] @ f5a64 <__cxa_atexit@plt+0xe960c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #164] @ f5a68 <__cxa_atexit@plt+0xe9610> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #160] @ f5a6c <__cxa_atexit@plt+0xe9614> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 4003fc <__cxa_atexit@plt+0x3f3fa4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r2, [r4], #488 @ 0x1e8 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f7958 <__cxa_atexit@plt+0xeb500> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r2, [r4], #432 @ 0x1b0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ f79b4 <__cxa_atexit@plt+0xeb55c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq f79ac <__cxa_atexit@plt+0xeb554> │ │ │ │ - ldr r3, [pc, #24] @ f79b8 <__cxa_atexit@plt+0xeb560> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #356 @ 0x164 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f79dc <__cxa_atexit@plt+0xeb584> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #320 @ 0x140 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f7a20 <__cxa_atexit@plt+0xeb5c8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f7a18 <__cxa_atexit@plt+0xeb5c0> │ │ │ │ - ldr r3, [pc, #24] @ f7a24 <__cxa_atexit@plt+0xeb5cc> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r7, [pc, #68] @ f5a50 <__cxa_atexit@plt+0xe95f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, sl │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b f5a38 <__cxa_atexit@plt+0xe95e0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #24 │ │ │ │ + ldr r7, [pc, #16] @ f5a54 <__cxa_atexit@plt+0xe95fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r4], #2472 @ 0x9a8 │ │ │ │ + ldrbteq r4, [r4], #2400 @ 0x960 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + ldrbteq r4, [r4], #2528 @ 0x9e0 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + ldrteq ip, [ip], #1804 @ 0x70c │ │ │ │ + ldrbteq r4, [r4], #2480 @ 0x9b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi f5ad0 <__cxa_atexit@plt+0xe9678> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f5ac8 <__cxa_atexit@plt+0xe9670> │ │ │ │ + ldr r3, [pc, #52] @ f5ad8 <__cxa_atexit@plt+0xe9680> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + ldr r9, [pc, #48] @ f5adc <__cxa_atexit@plt+0xe9684> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ f5ae0 <__cxa_atexit@plt+0xe9688> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 4005a4 <__cxa_atexit@plt+0x3f414c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r4], #248 @ 0xf8 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f7a48 <__cxa_atexit@plt+0xeb5f0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r2, [r4], #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ f7a8c <__cxa_atexit@plt+0xeb634> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f7a84 <__cxa_atexit@plt+0xeb62c> │ │ │ │ - ldr r3, [pc, #24] @ f7a90 <__cxa_atexit@plt+0xeb638> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r4], #2396 @ 0x95c │ │ │ │ + ldrbteq r4, [r4], #2408 @ 0x968 │ │ │ │ + strbeq r1, [r0, #-696] @ 0xfffffd48 │ │ │ │ + ldrbteq r4, [r4], #2400 @ 0x960 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f5b40 <__cxa_atexit@plt+0xe96e8> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ + bne f5b24 <__cxa_atexit@plt+0xe96cc> │ │ │ │ + ldr r7, [pc, #56] @ f5b50 <__cxa_atexit@plt+0xe96f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r2, [r4], #140 @ 0x8c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ f7ab4 <__cxa_atexit@plt+0xeb65c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400aa0 <__cxa_atexit@plt+0x3f4648> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #40] @ f5b54 <__cxa_atexit@plt+0xe96fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r1, [r4], #4008 @ 0xfa8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f7b0c <__cxa_atexit@plt+0xeb6b4> │ │ │ │ - ldr r2, [pc, #40] @ f7b14 <__cxa_atexit@plt+0xeb6bc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ f7b18 <__cxa_atexit@plt+0xeb6c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400bc8 <__cxa_atexit@plt+0x3f4770> │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldreq pc, [pc, #-664]! @ f7888 <__cxa_atexit@plt+0xeb430> │ │ │ │ - ldrbteq r1, [r4], #3928 @ 0xf58 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ f7b40 <__cxa_atexit@plt+0xeb6e8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ - ldreq pc, [pc, #-2320]! @ f7238 <__cxa_atexit@plt+0xeade0> │ │ │ │ - ldrbteq r1, [r4], #3888 @ 0xf30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ + strbeq r1, [r0, #-2260] @ 0xfffff72c │ │ │ │ + strbeq r1, [r0, #-796] @ 0xfffffce4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f5b94 <__cxa_atexit@plt+0xe973c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ f5ba4 <__cxa_atexit@plt+0xe974c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strbeq r1, [r0, #-532] @ 0xfffffdec │ │ │ │ + ldrbteq r4, [r4], #2216 @ 0x8a8 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f7bd0 <__cxa_atexit@plt+0xeb778> │ │ │ │ - ldr r1, [pc, #116] @ f7bdc <__cxa_atexit@plt+0xeb784> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq f7ba4 <__cxa_atexit@plt+0xeb74c> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne f7bb0 <__cxa_atexit@plt+0xeb758> │ │ │ │ - ldr r2, [pc, #84] @ f7be0 <__cxa_atexit@plt+0xeb788> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi f5c94 <__cxa_atexit@plt+0xe983c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f5c9c <__cxa_atexit@plt+0xe9844> │ │ │ │ + ldr lr, [pc, #236] @ f5ccc <__cxa_atexit@plt+0xe9874> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #232] @ f5cd0 <__cxa_atexit@plt+0xe9878> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r7, {r0, r2} │ │ │ │ + ldr sl, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ + ldr r8, [pc, #212] @ f5cd4 <__cxa_atexit@plt+0xe987c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + sub r0, r3, #27 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str sl, [r9, #20] │ │ │ │ + ldr r0, [pc, #180] @ f5cd8 <__cxa_atexit@plt+0xe9880> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r9, {r0, r2} │ │ │ │ + add r2, r9, #72 @ 0x48 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f5cb8 <__cxa_atexit@plt+0xe9860> │ │ │ │ + ldr r3, [pc, #156] @ f5cdc <__cxa_atexit@plt+0xe9884> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [pc, #144] @ f5ce0 <__cxa_atexit@plt+0xe9888> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #36]! @ 0x24 │ │ │ │ + ldr r3, [pc, #136] @ f5ce4 <__cxa_atexit@plt+0xe988c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + mov r3, r6 │ │ │ │ + b f5ca4 <__cxa_atexit@plt+0xe984c> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + strbeq r1, [r0, #-408] @ 0xfffffe68 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + strbeq r1, [r0, #-548] @ 0xfffffddc │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + strbeq r1, [r0, #-1940] @ 0xfffff86c │ │ │ │ + ldrbteq r4, [r4], #1896 @ 0x768 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5dc4 <__cxa_atexit@plt+0xe996c> │ │ │ │ + ldr lr, [pc, #196] @ f5dcc <__cxa_atexit@plt+0xe9974> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + ldr lr, [pc, #168] @ f5dd0 <__cxa_atexit@plt+0xe9978> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r2, {r0, r1, r8, lr} │ │ │ │ + str r7, [r2, #20] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f5d94 <__cxa_atexit@plt+0xe993c> │ │ │ │ + ldr r7, [pc, #148] @ f5dd4 <__cxa_atexit@plt+0xe997c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq f7bc8 <__cxa_atexit@plt+0xeb770> │ │ │ │ - b f7c50 <__cxa_atexit@plt+0xeb7f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq f5da4 <__cxa_atexit@plt+0xe994c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + subs r3, r2, r1 │ │ │ │ + add r3, r3, #1 │ │ │ │ + movlt r3, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi f5db0 <__cxa_atexit@plt+0xe9958> │ │ │ │ + ldr r1, [pc, #96] @ f5ddc <__cxa_atexit@plt+0xe9984> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + ldr r8, [pc, #84] @ f5de0 <__cxa_atexit@plt+0xe9988> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 400a7c <__cxa_atexit@plt+0x3f4624> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ f7be4 <__cxa_atexit@plt+0xeb78c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ f5dd8 <__cxa_atexit@plt+0xe9980> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldreq pc, [pc, #-508]! @ f79f0 <__cxa_atexit@plt+0xeb598> │ │ │ │ - ldrbteq r1, [r4], #3724 @ 0xe8c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + strbeq r1, [r0, #-88] @ 0xffffffa8 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + strbeq r1, [r0, #-1596] @ 0xfffff9c4 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + strbeq r1, [r0, #-1644] @ 0xfffff994 │ │ │ │ + ldrbteq r4, [r4], #1644 @ 0x66c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f7c20 <__cxa_atexit@plt+0xeb7c8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #48] @ f7c3c <__cxa_atexit@plt+0xeb7e4> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #120] @ f5e74 <__cxa_atexit@plt+0xe9a1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq f7c34 <__cxa_atexit@plt+0xeb7dc> │ │ │ │ - b f7c50 <__cxa_atexit@plt+0xeb7f8> │ │ │ │ - ldr r7, [pc, #24] @ f7c40 <__cxa_atexit@plt+0xeb7e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + beq f5e54 <__cxa_atexit@plt+0xe99fc> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + subs r3, r2, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + movlt r3, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi f5e60 <__cxa_atexit@plt+0xe9a08> │ │ │ │ + ldr r1, [pc, #64] @ f5e7c <__cxa_atexit@plt+0xe9a24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + ldr r8, [pc, #52] @ f5e80 <__cxa_atexit@plt+0xe9a28> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 400a7c <__cxa_atexit@plt+0x3f4624> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq pc, [pc, #-400]! @ f7ab8 <__cxa_atexit@plt+0xeb660> │ │ │ │ - ldrbteq r1, [r4], #3632 @ 0xe30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f7c78 <__cxa_atexit@plt+0xeb820> │ │ │ │ - ldr r3, [pc, #60] @ f7ca0 <__cxa_atexit@plt+0xeb848> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f7c94 <__cxa_atexit@plt+0xeb83c> │ │ │ │ - b f7cb0 <__cxa_atexit@plt+0xeb858> │ │ │ │ - ldr r3, [pc, #28] @ f7c9c <__cxa_atexit@plt+0xeb844> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f7c94 <__cxa_atexit@plt+0xeb83c> │ │ │ │ - b f7da8 <__cxa_atexit@plt+0xeb950> │ │ │ │ + ldr r7, [pc, #16] @ f5e78 <__cxa_atexit@plt+0xe9a20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r1, [r4], #3536 @ 0xdd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strbeq r1, [r0, #-1420] @ 0xfffffa74 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + strbeq r1, [r0, #-1452] @ 0xfffffa54 │ │ │ │ + ldrbteq r4, [r4], #1484 @ 0x5cc │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne f7d38 <__cxa_atexit@plt+0xeb8e0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [pc, #184] @ f7d80 <__cxa_atexit@plt+0xeb928> │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq f7d4c <__cxa_atexit@plt+0xeb8f4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f7d58 <__cxa_atexit@plt+0xeb900> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f7d6c <__cxa_atexit@plt+0xeb914> │ │ │ │ - ldr r2, [pc, #148] @ f7d8c <__cxa_atexit@plt+0xeb934> │ │ │ │ - ldr r8, [pc, #148] @ f7d90 <__cxa_atexit@plt+0xeb938> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #136] @ f7d94 <__cxa_atexit@plt+0xeb93c> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #120] @ f7d98 <__cxa_atexit@plt+0xeb940> │ │ │ │ - sub r9, r3, #6 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r7, [pc, #68] @ f7d84 <__cxa_atexit@plt+0xeb92c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + subs r7, r2, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + movlt r7, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi f5ed0 <__cxa_atexit@plt+0xe9a78> │ │ │ │ + ldr r1, [pc, #44] @ f5ee4 <__cxa_atexit@plt+0xe9a8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #28] @ f5ee8 <__cxa_atexit@plt+0xe9a90> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 400a7c <__cxa_atexit@plt+0x3f4624> │ │ │ │ + ldr r7, [pc, #20] @ f5eec <__cxa_atexit@plt+0xe9a94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #40] @ f7d88 <__cxa_atexit@plt+0xeb930> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq pc, [pc, #-120]! @ f7d14 <__cxa_atexit@plt+0xeb8bc> │ │ │ │ - ldrteq r8, [ip], #3349 @ 0xd15 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - ldrteq r8, [ip], #3413 @ 0xd55 │ │ │ │ - ldreq pc, [pc, #-628]! @ f7b28 <__cxa_atexit@plt+0xeb6d0> │ │ │ │ - ldreq pc, [pc, #-132]! @ f7d1c <__cxa_atexit@plt+0xeb8c4> │ │ │ │ - ldrbteq r1, [r4], #3288 @ 0xcd8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strbeq r1, [r0, #-1324] @ 0xfffffad4 │ │ │ │ + strbeq r1, [r0, #-1308] @ 0xfffffae4 │ │ │ │ + ldrbteq r4, [r4], #1376 @ 0x560 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne f7e30 <__cxa_atexit@plt+0xeb9d8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [pc, #184] @ f7e78 <__cxa_atexit@plt+0xeba20> │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq f7e44 <__cxa_atexit@plt+0xeb9ec> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f7e50 <__cxa_atexit@plt+0xeb9f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f7e64 <__cxa_atexit@plt+0xeba0c> │ │ │ │ - ldr r2, [pc, #148] @ f7e84 <__cxa_atexit@plt+0xeba2c> │ │ │ │ - ldr r8, [pc, #148] @ f7e88 <__cxa_atexit@plt+0xeba30> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #136] @ f7e8c <__cxa_atexit@plt+0xeba34> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f5f98 <__cxa_atexit@plt+0xe9b40> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r1, r2 │ │ │ │ + bge f5f5c <__cxa_atexit@plt+0xe9b04> │ │ │ │ + ldr r2, [pc, #140] @ f5fb0 <__cxa_atexit@plt+0xe9b58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #120] @ f7e90 <__cxa_atexit@plt+0xeba38> │ │ │ │ - sub r9, r3, #6 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ + str r2, [r7] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + ldr lr, [pc, #128] @ f5fb4 <__cxa_atexit@plt+0xe9b5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r7, [pc, #68] @ f7e7c <__cxa_atexit@plt+0xeba24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bx ip │ │ │ │ + sub r3, r1, r2 │ │ │ │ + adds r3, r3, #1 │ │ │ │ + bmi f5f80 <__cxa_atexit@plt+0xe9b28> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r1, #0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b f5fc4 <__cxa_atexit@plt+0xe9b6c> │ │ │ │ + ldr r7, [pc, #32] @ f5fa8 <__cxa_atexit@plt+0xe9b50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r0, [pc, #24] @ f5fac <__cxa_atexit@plt+0xe9b54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #40] @ f7e80 <__cxa_atexit@plt+0xeba28> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq lr, [pc, #-3968]! @ f6f04 <__cxa_atexit@plt+0xeaaac> │ │ │ │ - ldrteq r8, [ip], #3101 @ 0xc1d │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - ldrteq r8, [ip], #3165 @ 0xc5d │ │ │ │ - ldreq pc, [pc, #-380]! @ f7d18 <__cxa_atexit@plt+0xeb8c0> │ │ │ │ - ldreq lr, [pc, #-3980]! @ f6f0c <__cxa_atexit@plt+0xeaab4> │ │ │ │ - ldrbteq r1, [r4], #3040 @ 0xbe0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldrbteq r4, [r4], #1204 @ 0x4b4 │ │ │ │ + ldrbteq r4, [r4], #1192 @ 0x4a8 │ │ │ │ + strbeq r1, [r0, #-1240] @ 0xfffffb28 │ │ │ │ + strbeq r1, [r0, #-1228] @ 0xfffffb34 │ │ │ │ + ldrbteq r4, [r4], #1176 @ 0x498 │ │ │ │ + andeq r0, r0, sl, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f7f04 <__cxa_atexit@plt+0xebaac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f7f18 <__cxa_atexit@plt+0xebac0> │ │ │ │ - ldr r2, [pc, #104] @ f7f2c <__cxa_atexit@plt+0xebad4> │ │ │ │ - ldr r8, [pc, #104] @ f7f30 <__cxa_atexit@plt+0xebad8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #92] @ f7f34 <__cxa_atexit@plt+0xebadc> │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #76] @ f7f38 <__cxa_atexit@plt+0xebae0> │ │ │ │ - sub r9, r3, #6 │ │ │ │ - add r2, r2, #1 │ │ │ │ + mov lr, fp │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr ip, [pc, #388] @ f6158 <__cxa_atexit@plt+0xe9d00> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #20 │ │ │ │ + cmp r0, r7 │ │ │ │ + bcc f6114 <__cxa_atexit@plt+0xe9cbc> │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp fp, r0 │ │ │ │ + beq f60b4 <__cxa_atexit@plt+0xe9c5c> │ │ │ │ + mov r9, r5 │ │ │ │ + ldr r0, [r9, #16]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r0, [pc, #340] @ f615c <__cxa_atexit@plt+0xe9d04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ + ldr r3, [r0] │ │ │ │ + ldr r8, [r9, #-12] │ │ │ │ + ldr sl, [r9, #12] │ │ │ │ + ldr r2, [r9, #20] │ │ │ │ + ldr r1, [r9, #24] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r1, r2, r8} │ │ │ │ + cmp r3, #0 │ │ │ │ + bne f6090 <__cxa_atexit@plt+0xe9c38> │ │ │ │ + add r3, sl, #12 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r6, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne f6040 <__cxa_atexit@plt+0xe9be8> │ │ │ │ + add r6, r3, fp, lsr #7 │ │ │ │ + ldr r3, [sl, #4] │ │ │ │ + ldr r0, [pc, #260] @ f6164 <__cxa_atexit@plt+0xe9d0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [sl] │ │ │ │ + mov r0, #1 │ │ │ │ + strb r0, [r6, r3, lsl #2] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + cmp r8, r0 │ │ │ │ + beq f60bc <__cxa_atexit@plt+0xe9c64> │ │ │ │ + add r0, fp, #1 │ │ │ │ + add r6, r8, #1 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r6, r7 │ │ │ │ + b f5fd4 <__cxa_atexit@plt+0xe9b7c> │ │ │ │ + add r3, sl, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 400a84 <__cxa_atexit@plt+0x3f462c> │ │ │ │ + ldr ip, [pc, #180] @ f6160 <__cxa_atexit@plt+0xe9d08> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + b f6030 <__cxa_atexit@plt+0xe9bd8> │ │ │ │ + add r9, r5, #16 │ │ │ │ + b f60c0 <__cxa_atexit@plt+0xe9c68> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc f6138 <__cxa_atexit@plt+0xe9ce0> │ │ │ │ + ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [pc, #132] @ f6170 <__cxa_atexit@plt+0xe9d18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2] │ │ │ │ + ldr r0, [pc, #124] @ f6174 <__cxa_atexit@plt+0xe9d1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, r7} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r8, [pc, #28] @ f7f28 <__cxa_atexit@plt+0xebad0> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r6, #24 │ │ │ │ + mov fp, lr │ │ │ │ + bx ip │ │ │ │ + ldr r0, [pc, #80] @ f616c <__cxa_atexit@plt+0xe9d14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5] │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + mov fp, lr │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + ldr r0, [pc, #40] @ f6168 <__cxa_atexit@plt+0xe9d10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r9] │ │ │ │ + mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrteq r8, [ip], #2921 @ 0xb69 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - ldrteq r8, [ip], #2953 @ 0xb89 │ │ │ │ - ldreq pc, [pc, #-168]! @ f7e94 <__cxa_atexit@plt+0xeba3c> │ │ │ │ - ldreq lr, [pc, #-3768]! @ f7088 <__cxa_atexit@plt+0xeac30> │ │ │ │ - ldrbteq r1, [r4], #2872 @ 0xb38 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f7f78 <__cxa_atexit@plt+0xebb20> │ │ │ │ - ldr r3, [pc, #36] @ f7f88 <__cxa_atexit@plt+0xebb30> │ │ │ │ - add r9, r7, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldm r9, {r2, r8, r9} │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - b 400768 <__cxa_atexit@plt+0x3f4310> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - ldrbteq r1, [r4], #2792 @ 0xae8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8034 <__cxa_atexit@plt+0xebbdc> │ │ │ │ - ldr r6, [pc, #160] @ f8050 <__cxa_atexit@plt+0xebbf8> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq f800c <__cxa_atexit@plt+0xebbb4> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne f801c <__cxa_atexit@plt+0xebbc4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f8040 <__cxa_atexit@plt+0xebbe8> │ │ │ │ - ldr r3, [pc, #112] @ f8058 <__cxa_atexit@plt+0xebc00> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r8, [pc, #104] @ f805c <__cxa_atexit@plt+0xebc04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ f8054 <__cxa_atexit@plt+0xebbfc> │ │ │ │ - mov r6, r9 │ │ │ │ + b f612c <__cxa_atexit@plt+0xe9cd4> │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + strbeq r1, [r0, #-1020] @ 0xfffffc04 │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + strbeq r1, [r0, #-936] @ 0xfffffc58 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + strbeq r1, [r0, #-784] @ 0xfffffcf0 │ │ │ │ + strbeq r1, [r0, #-776] @ 0xfffffcf8 │ │ │ │ + andeq r0, r0, r6, lsr #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f61d8 <__cxa_atexit@plt+0xe9d80> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r7, [pc, #64] @ f61f0 <__cxa_atexit@plt+0xe9d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldreq lr, [pc, #-3472]! @ f72cc <__cxa_atexit@plt+0xeae74> │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - ldrteq r8, [ip], #2704 @ 0xa90 │ │ │ │ - ldrbteq r1, [r4], #2580 @ 0xa14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne f80c0 <__cxa_atexit@plt+0xebc68> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f80d8 <__cxa_atexit@plt+0xebc80> │ │ │ │ - ldr r3, [pc, #84] @ f80e8 <__cxa_atexit@plt+0xebc90> │ │ │ │ - ldr r8, [pc, #84] @ f80ec <__cxa_atexit@plt+0xebc94> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r7, [pc, #28] @ f80e4 <__cxa_atexit@plt+0xebc8c> │ │ │ │ - mov r6, r9 │ │ │ │ + str r7, [r1] │ │ │ │ + ldr r7, [pc, #56] @ f61f4 <__cxa_atexit@plt+0xe9d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq lr, [pc, #-3308]! @ f7400 <__cxa_atexit@plt+0xeafa8> │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - ldrteq r8, [ip], #2528 @ 0x9e0 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ f61f8 <__cxa_atexit@plt+0xe9da0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + strbeq r1, [r0, #-588] @ 0xfffffdb4 │ │ │ │ + strbeq r1, [r0, #-580] @ 0xfffffdbc │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8140 <__cxa_atexit@plt+0xebce8> │ │ │ │ - ldr r2, [pc, #60] @ f8148 <__cxa_atexit@plt+0xebcf0> │ │ │ │ + bhi f6234 <__cxa_atexit@plt+0xe9ddc> │ │ │ │ + ldr r2, [pc, #36] @ f623c <__cxa_atexit@plt+0xe9de4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ f6240 <__cxa_atexit@plt+0xe9de8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq f8134 <__cxa_atexit@plt+0xebcdc> │ │ │ │ - ldr r3, [pc, #40] @ f814c <__cxa_atexit@plt+0xebcf4> │ │ │ │ - mov r8, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq lr, [pc, #-3216]! @ f74c4 <__cxa_atexit@plt+0xeb06c> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ f8174 <__cxa_atexit@plt+0xebd1c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400718 <__cxa_atexit@plt+0x3f42c0> │ │ │ │ - ldreq lr, [pc, #-3152]! @ f752c <__cxa_atexit@plt+0xeb0d4> │ │ │ │ - ldrbteq r1, [r4], #2300 @ 0x8fc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + strbeq r0, [r0, #-2920] @ 0xfffff498 │ │ │ │ + strbeq r0, [r0, #-2948] @ 0xfffff47c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f81f4 <__cxa_atexit@plt+0xebd9c> │ │ │ │ + bhi f629c <__cxa_atexit@plt+0xe9e44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f8200 <__cxa_atexit@plt+0xebda8> │ │ │ │ - ldr lr, [pc, #100] @ f8210 <__cxa_atexit@plt+0xebdb8> │ │ │ │ - ldr r8, [pc, #100] @ f8214 <__cxa_atexit@plt+0xebdbc> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr sl, [pc, #88] @ f8218 <__cxa_atexit@plt+0xebdc0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r9, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str sl, [r9, #16]! │ │ │ │ - ldr r8, [pc, #48] @ f821c <__cxa_atexit@plt+0xebdc4> │ │ │ │ + bcc f62a8 <__cxa_atexit@plt+0xe9e50> │ │ │ │ + ldr r1, [pc, #68] @ f62b8 <__cxa_atexit@plt+0xe9e60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #64] @ f62bc <__cxa_atexit@plt+0xe9e64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - ldreq pc, [pc, #-604]! @ f7fc8 <__cxa_atexit@plt+0xebb70> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq r1, [r4], #2108 @ 0x83c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f8288 <__cxa_atexit@plt+0xebe30> │ │ │ │ - ldr r3, [pc, #56] @ f8298 <__cxa_atexit@plt+0xebe40> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #44] @ f829c <__cxa_atexit@plt+0xebe44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - ldrteq r8, [ip], #2090 @ 0x82a │ │ │ │ - ldrbteq r1, [r4], #2004 @ 0x7d4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f82ec <__cxa_atexit@plt+0xebe94> │ │ │ │ - ldr r3, [pc, #52] @ f82fc <__cxa_atexit@plt+0xebea4> │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0xffffe114 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + strbeq r0, [r0, #-2820] @ 0xfffff4fc │ │ │ │ + ldrbteq r4, [r4], #396 @ 0x18c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi f8438 <__cxa_atexit@plt+0xebfe0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #84 @ 0x54 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f8440 <__cxa_atexit@plt+0xebfe8> │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [pc, #288] @ f8464 <__cxa_atexit@plt+0xec00c> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r1, [sp] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r7, [pc, #252] @ f8468 <__cxa_atexit@plt+0xec010> │ │ │ │ - mov lr, sl │ │ │ │ - sub r0, r6, #70 @ 0x46 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [pc, #236] @ f846c <__cxa_atexit@plt+0xec014> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr sl, [pc, #228] @ f8470 <__cxa_atexit@plt+0xec018> │ │ │ │ - add fp, fp, #2 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r7, [r3, #72] @ 0x48 │ │ │ │ - add sl, sl, #1 │ │ │ │ - str sl, [r3, #68] @ 0x44 │ │ │ │ - str r7, [r3, #76] @ 0x4c │ │ │ │ - str sl, [r3, #80] @ 0x50 │ │ │ │ - ldr r7, [pc, #196] @ f8474 <__cxa_atexit@plt+0xec01c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #52] @ 0x34 │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - str fp, [r3, #56] @ 0x38 │ │ │ │ - str sl, [r3, #60] @ 0x3c │ │ │ │ - str sl, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #152] @ f8478 <__cxa_atexit@plt+0xec020> │ │ │ │ - add r7, r3, #8 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm r7, {r1, r2, r4} │ │ │ │ - ldr r1, [pc, #136] @ f847c <__cxa_atexit@plt+0xec024> │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r0, [pc, #92] @ f8480 <__cxa_atexit@plt+0xec028> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + bcc f633c <__cxa_atexit@plt+0xe9ee4> │ │ │ │ + ldr r0, [pc, #96] @ f634c <__cxa_atexit@plt+0xe9ef4> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - mov r6, r3 │ │ │ │ - b f8448 <__cxa_atexit@plt+0xebff0> │ │ │ │ - mov r7, #84 @ 0x54 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ f8460 <__cxa_atexit@plt+0xec008> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr lr, [pc, #84] @ f6350 <__cxa_atexit@plt+0xe9ef8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr sl, [pc, #76] @ f6354 <__cxa_atexit@plt+0xe9efc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r2, r8, sl} │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r1, [r4], #2076 @ 0x81c │ │ │ │ - @ instruction: 0xfffff2c8 │ │ │ │ - ldreq lr, [pc, #-2744]! @ f79b8 <__cxa_atexit@plt+0xeb560> │ │ │ │ - ldreq lr, [pc, #-2564]! @ f7a70 <__cxa_atexit@plt+0xeb618> │ │ │ │ - ldreq lr, [pc, #-2548]! @ f7a84 <__cxa_atexit@plt+0xeb62c> │ │ │ │ - ldreq pc, [pc, #-168]! @ f83d4 <__cxa_atexit@plt+0xebf7c> │ │ │ │ - ldreq pc, [pc, #-104]! @ f8418 <__cxa_atexit@plt+0xebfc0> │ │ │ │ - ldreq pc, [pc, #-92]! @ f8428 <__cxa_atexit@plt+0xebfd0> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq r1, [r4], #1948 @ 0x79c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ f84dc <__cxa_atexit@plt+0xec084> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq f84cc <__cxa_atexit@plt+0xec074> │ │ │ │ - ldr r7, [pc, #44] @ f84e0 <__cxa_atexit@plt+0xec088> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b ea650 <__cxa_atexit@plt+0xde1f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrbteq r1, [r4], #1852 @ 0x73c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [pc, #16] @ f8510 <__cxa_atexit@plt+0xec0b8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b ea650 <__cxa_atexit@plt+0xde1f8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r1, [r4], #1804 @ 0x70c │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne f8540 <__cxa_atexit@plt+0xec0e8> │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b f8560 <__cxa_atexit@plt+0xec108> │ │ │ │ - ldr r3, [pc, #20] @ f855c <__cxa_atexit@plt+0xec104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #24]! │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b ea650 <__cxa_atexit@plt+0xde1f8> │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f85fc <__cxa_atexit@plt+0xec1a4> │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r1, [pc, #220] @ f8664 <__cxa_atexit@plt+0xec20c> │ │ │ │ - ldr ip, [r3, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [r1, #-8]! │ │ │ │ - add r2, r2, #8 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ - ldr r3, [r1, #16] │ │ │ │ - ldr lr, [r1, #20] │ │ │ │ - ldr sl, [r1, #24] │ │ │ │ - ldr r9, [r1, #28] │ │ │ │ - ldr r8, [r1, #32] │ │ │ │ - ldr r7, [pc, #172] @ f8668 <__cxa_atexit@plt+0xec210> │ │ │ │ - stm r2, {r0, r3, ip, lr} │ │ │ │ - mov r0, r1 │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strbeq r1, [r0, #-232] @ 0xffffff18 │ │ │ │ + ldrbteq r4, [r4], #244 @ 0xf4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f63fc <__cxa_atexit@plt+0xe9fa4> │ │ │ │ + ldr r7, [pc, #192] @ f6440 <__cxa_atexit@plt+0xe9fe8> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r2, r1, #16 │ │ │ │ - str r7, [r0, #4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f8618 <__cxa_atexit@plt+0xec1c0> │ │ │ │ - mvn r1, r8 │ │ │ │ - tst r1, #3 │ │ │ │ - beq f862c <__cxa_atexit@plt+0xec1d4> │ │ │ │ - ldr r1, [pc, #148] @ f867c <__cxa_atexit@plt+0xec224> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - mov r8, lr │ │ │ │ + stmib r6, {r7, r9, sl} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f6418 <__cxa_atexit@plt+0xe9fc0> │ │ │ │ + ldr r9, [pc, #176] @ f644c <__cxa_atexit@plt+0xe9ff4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #172] @ f6450 <__cxa_atexit@plt+0xe9ff8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r0 │ │ │ │ - b ea650 <__cxa_atexit@plt+0xde1f8> │ │ │ │ - ldr r7, [pc, #116] @ f8678 <__cxa_atexit@plt+0xec220> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #168] @ f6454 <__cxa_atexit@plt+0xe9ffc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r6, #16]! │ │ │ │ + ldr r1, [pc, #156] @ f6458 <__cxa_atexit@plt+0xea000> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r6, #-8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #24]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #68] @ f6448 <__cxa_atexit@plt+0xe9ff0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #84] @ f8674 <__cxa_atexit@plt+0xec21c> │ │ │ │ + mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r1, r8, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - bls f85e0 <__cxa_atexit@plt+0xec188> │ │ │ │ - ldr r3, [pc, #36] @ f866c <__cxa_atexit@plt+0xec214> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #20] @ f8670 <__cxa_atexit@plt+0xec218> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffff9b00 │ │ │ │ - ldreq lr, [pc, #-3452]! @ f78fc <__cxa_atexit@plt+0xeb4a4> │ │ │ │ - ldrbteq r1, [r4], #1016 @ 0x3f8 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldrbteq r1, [r4], #1440 @ 0x5a0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b f8560 <__cxa_atexit@plt+0xec108> │ │ │ │ - ldrbteq r0, [r4], #3768 @ 0xeb8 │ │ │ │ - andeq r1, r0, r8, lsl #28 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ f86bc <__cxa_atexit@plt+0xec264> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b ea650 <__cxa_atexit@plt+0xde1f8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r1, r0, r8, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [pc, #12] @ f86f8 <__cxa_atexit@plt+0xec2a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r9, r3, #1 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #28] @ f6444 <__cxa_atexit@plt+0xe9fec> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r2, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [pc, #-3412]! @ f79ac <__cxa_atexit@plt+0xeb554> │ │ │ │ - ldrbteq r1, [r4], #1408 @ 0x580 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strbeq r0, [r0, #-3492] @ 0xfffff25c │ │ │ │ + ldrbteq r4, [r4], #108 @ 0x6c │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + strbeq r1, [r0, #-68] @ 0xffffffbc │ │ │ │ + strbeq r0, [r0, #-3600] @ 0xfffff1f0 │ │ │ │ + ldrbteq r4, [r4], #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f87c0 <__cxa_atexit@plt+0xec368> │ │ │ │ - ldr r2, [pc, #176] @ f87d0 <__cxa_atexit@plt+0xec378> │ │ │ │ - mov r7, r5 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f64a4 <__cxa_atexit@plt+0xea04c> │ │ │ │ + ldr r7, [pc, #52] @ f64b8 <__cxa_atexit@plt+0xea060> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - beq f87a4 <__cxa_atexit@plt+0xec34c> │ │ │ │ - ldr lr, [pc, #152] @ f87d4 <__cxa_atexit@plt+0xec37c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - mov r0, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r0, #4] │ │ │ │ - str r1, [r0, #8] │ │ │ │ - str r8, [r0, #12] │ │ │ │ - beq f87b4 <__cxa_atexit@plt+0xec35c> │ │ │ │ - ldr lr, [pc, #108] @ f87d8 <__cxa_atexit@plt+0xec380> │ │ │ │ - ldr r0, [pc, #108] @ f87dc <__cxa_atexit@plt+0xec384> │ │ │ │ - mov r8, r7 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - b f8318 <__cxa_atexit@plt+0xebec0> │ │ │ │ + beq f6498 <__cxa_atexit@plt+0xea040> │ │ │ │ + mov r7, r8 │ │ │ │ + b f64cc <__cxa_atexit@plt+0xea074> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #24] @ f87e0 <__cxa_atexit@plt+0xec388> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ f64bc <__cxa_atexit@plt+0xea064> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - ldreq lr, [pc, #-1716]! @ f8130 <__cxa_atexit@plt+0xebcd8> │ │ │ │ - ldrbteq r1, [r4], #1228 @ 0x4cc │ │ │ │ - ldrbteq r1, [r4], #1180 @ 0x49c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r2, [pc, #92] @ f8864 <__cxa_atexit@plt+0xec40c> │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - beq f8858 <__cxa_atexit@plt+0xec400> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #60] @ f8868 <__cxa_atexit@plt+0xec410> │ │ │ │ - mov r8, r7 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #52] @ f886c <__cxa_atexit@plt+0xec414> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b f8318 <__cxa_atexit@plt+0xebec0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldreq lr, [pc, #-1520]! @ f8284 <__cxa_atexit@plt+0xebe2c> │ │ │ │ - ldrbteq r1, [r4], #1040 @ 0x410 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ f88b4 <__cxa_atexit@plt+0xec45c> │ │ │ │ - ldr r2, [pc, #48] @ f88b8 <__cxa_atexit@plt+0xec460> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b f8318 <__cxa_atexit@plt+0xebec0> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq lr, [pc, #-1436]! @ f8324 <__cxa_atexit@plt+0xebecc> │ │ │ │ - ldrbteq r0, [r4], #3236 @ 0xca4 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r3, [r4], #4044 @ 0xfcc │ │ │ │ + ldrbteq r3, [r4], #4008 @ 0xfa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f8900 <__cxa_atexit@plt+0xec4a8> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8908 <__cxa_atexit@plt+0xec4b0> │ │ │ │ - ldr r2, [pc, #52] @ f8920 <__cxa_atexit@plt+0xec4c8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f6574 <__cxa_atexit@plt+0xea11c> │ │ │ │ + ldr r7, [pc, #192] @ f65b8 <__cxa_atexit@plt+0xea160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r9, sl} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f6594 <__cxa_atexit@plt+0xea13c> │ │ │ │ + ldr r9, [pc, #176] @ f65c4 <__cxa_atexit@plt+0xea16c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #172] @ f65c8 <__cxa_atexit@plt+0xea170> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r8, r9} │ │ │ │ - ldr r8, [pc, #44] @ f8924 <__cxa_atexit@plt+0xec4cc> │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r8, [pc, #168] @ f65cc <__cxa_atexit@plt+0xea174> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f891c <__cxa_atexit@plt+0xec4c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r0, [r4], #3152 @ 0xc50 │ │ │ │ - @ instruction: 0xffff240c │ │ │ │ - ldreq lr, [pc, #-2780]! @ f7e50 <__cxa_atexit@plt+0xeb9f8> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f8954 <__cxa_atexit@plt+0xec4fc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [pc, #40] @ f8964 <__cxa_atexit@plt+0xec50c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f894c <__cxa_atexit@plt+0xec4f4> │ │ │ │ - b f8a98 <__cxa_atexit@plt+0xec640> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f8968 <__cxa_atexit@plt+0xec510> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + ldr r2, [pc, #156] @ f65d0 <__cxa_atexit@plt+0xea178> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r6, #-8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #24]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #68] @ f65c0 <__cxa_atexit@plt+0xea168> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - ldrbteq r1, [r4], #832 @ 0x340 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r0, #12 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + bx r1 │ │ │ │ + mov r0, #52 @ 0x34 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #24] @ f65bc <__cxa_atexit@plt+0xea164> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + add r8, r0, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + strbeq r0, [r0, #-3112] @ 0xfffff3d8 │ │ │ │ + ldrbteq r3, [r4], #3828 @ 0xef4 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + @ instruction: 0xfffff7d4 │ │ │ │ + strbeq r0, [r0, #-3788] @ 0xfffff134 │ │ │ │ + strbeq r0, [r0, #-3224] @ 0xfffff368 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f899c <__cxa_atexit@plt+0xec544> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f89a4 <__cxa_atexit@plt+0xec54c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi f6604 <__cxa_atexit@plt+0xea1ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b ea2a0 <__cxa_atexit@plt+0xdde48> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldreq lr, [pc, #-1028]! @ f85a8 <__cxa_atexit@plt+0xec150> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f89d8 <__cxa_atexit@plt+0xec580> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f89e0 <__cxa_atexit@plt+0xec588> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ f660c <__cxa_atexit@plt+0xea1b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b ea2a0 <__cxa_atexit@plt+0xdde48> │ │ │ │ + b 400634 <__cxa_atexit@plt+0x3f41dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [pc, #-968]! @ f8620 <__cxa_atexit@plt+0xec1c8> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8a14 <__cxa_atexit@plt+0xec5bc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f8a1c <__cxa_atexit@plt+0xec5c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b ea2a0 <__cxa_atexit@plt+0xdde48> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strbeq r0, [r0, #-1928] @ 0xfffff878 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f6654 <__cxa_atexit@plt+0xea1fc> │ │ │ │ + ldr r2, [pc, #44] @ f6664 <__cxa_atexit@plt+0xea20c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [pc, #-908]! @ f8698 <__cxa_atexit@plt+0xec240> │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldrbteq r1, [r4], #204 @ 0xcc │ │ │ │ - andeq r0, r9, r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + ldrbteq r3, [r4], #3580 @ 0xdfc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f8a70 <__cxa_atexit@plt+0xec618> │ │ │ │ - ldr r7, [pc, #52] @ f8a84 <__cxa_atexit@plt+0xec62c> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi f66b0 <__cxa_atexit@plt+0xea258> │ │ │ │ + ldr r7, [pc, #52] @ f66c4 <__cxa_atexit@plt+0xea26c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq f8a64 <__cxa_atexit@plt+0xec60c> │ │ │ │ - mov r7, r8 │ │ │ │ - b f8a98 <__cxa_atexit@plt+0xec640> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq f66a4 <__cxa_atexit@plt+0xea24c> │ │ │ │ + mov r7, r9 │ │ │ │ + b f66d8 <__cxa_atexit@plt+0xea280> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f8a88 <__cxa_atexit@plt+0xec630> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ f66c8 <__cxa_atexit@plt+0xea270> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r1, [r4], #544 @ 0x220 │ │ │ │ - ldrbteq r1, [r4], #108 @ 0x6c │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r3, [r4], #3528 @ 0xdc8 │ │ │ │ + ldrbteq r3, [r4], #3484 @ 0xd9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #112 @ 0x70 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f8bfc <__cxa_atexit@plt+0xec7a4> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r1, [pc, #336] @ f8c0c <__cxa_atexit@plt+0xec7b4> │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - str r0, [sp] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldmib r5, {r2, lr} │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - ldr r0, [pc, #292] @ f8c10 <__cxa_atexit@plt+0xec7b8> │ │ │ │ - mov r8, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - mov r2, r3 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - sub r0, r6, #70 @ 0x46 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #260] @ f8c14 <__cxa_atexit@plt+0xec7bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #252] @ f8c18 <__cxa_atexit@plt+0xec7c0> │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - ldr r1, [pc, #236] @ f8c1c <__cxa_atexit@plt+0xec7c4> │ │ │ │ - mov lr, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - ldr r1, [lr, #20]! │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #208] @ f8c20 <__cxa_atexit@plt+0xec7c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [r8, #16]! │ │ │ │ - ldr ip, [pc, #200] @ f8c24 <__cxa_atexit@plt+0xec7cc> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - add r9, ip, #2 │ │ │ │ - ldr ip, [pc, #188] @ f8c28 <__cxa_atexit@plt+0xec7d0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r3, #100] @ 0x64 │ │ │ │ - str r1, [r3, #104] @ 0x68 │ │ │ │ - add ip, ip, #1 │ │ │ │ - str ip, [r3, #96] @ 0x60 │ │ │ │ - str ip, [r3, #108] @ 0x6c │ │ │ │ - ldr r1, [pc, #164] @ f8c2c <__cxa_atexit@plt+0xec7d4> │ │ │ │ - str r9, [r3, #84] @ 0x54 │ │ │ │ - ldr r9, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - add r1, r3, #64 @ 0x40 │ │ │ │ - str fp, [r3, #60] @ 0x3c │ │ │ │ - stm r1, {r0, r2, r3, ip} │ │ │ │ - str ip, [r3, #80] @ 0x50 │ │ │ │ - str ip, [r3, #88] @ 0x58 │ │ │ │ - str ip, [r3, #92] @ 0x5c │ │ │ │ - sub r3, r6, #59 @ 0x3b │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str sl, [lr] │ │ │ │ - beq f8bec <__cxa_atexit@plt+0xec794> │ │ │ │ - ldr r0, [pc, #104] @ f8c30 <__cxa_atexit@plt+0xec7d8> │ │ │ │ - ldr r1, [pc, #104] @ f8c34 <__cxa_atexit@plt+0xec7dc> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f67a0 <__cxa_atexit@plt+0xea348> │ │ │ │ + ldr r0, [pc, #260] @ f67f4 <__cxa_atexit@plt+0xea39c> │ │ │ │ add r0, pc, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, r7 │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #112 @ 0x70 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - ldreq lr, [pc, #-2396]! @ f82bc <__cxa_atexit@plt+0xebe64> │ │ │ │ - ldreq lr, [pc, #-2372]! @ f82d8 <__cxa_atexit@plt+0xebe80> │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - ldreq lr, [pc, #-732]! @ f894c <__cxa_atexit@plt+0xec4f4> │ │ │ │ - ldreq lr, [pc, #-552]! @ f8a04 <__cxa_atexit@plt+0xec5ac> │ │ │ │ - ldreq lr, [pc, #-536]! @ f8a18 <__cxa_atexit@plt+0xec5c0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrbteq r0, [r4], #2228 @ 0x8b4 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrbteq r0, [r4], #3776 @ 0xec0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ f8c6c <__cxa_atexit@plt+0xec814> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ f8c70 <__cxa_atexit@plt+0xec818> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + stmib r6, {r0, r2, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub sl, r3, #7 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f67b0 <__cxa_atexit@plt+0xea358> │ │ │ │ + ldr r0, [pc, #216] @ f67f8 <__cxa_atexit@plt+0xea3a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r0, r9, sl} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f67d0 <__cxa_atexit@plt+0xea378> │ │ │ │ + ldr r9, [pc, #196] @ f6804 <__cxa_atexit@plt+0xea3ac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #192] @ f6808 <__cxa_atexit@plt+0xea3b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq r0, [r4], #2080 @ 0x820 │ │ │ │ + ldr r8, [pc, #188] @ f680c <__cxa_atexit@plt+0xea3b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + ldr r2, [pc, #176] @ f6810 <__cxa_atexit@plt+0xea3b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r6, #-8] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #24]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r7, [pc, #72] @ f6800 <__cxa_atexit@plt+0xea3a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #12 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + bx r1 │ │ │ │ + mov r0, #52 @ 0x34 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #28] @ f67fc <__cxa_atexit@plt+0xea3a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + add r8, r0, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + strbeq r0, [r0, #-2540] @ 0xfffff614 │ │ │ │ + ldrbteq r3, [r4], #3256 @ 0xcb8 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + @ instruction: 0xfffff5a8 │ │ │ │ + strbeq r0, [r0, #-3232] @ 0xfffff360 │ │ │ │ + strbeq r0, [r0, #-2668] @ 0xfffff594 │ │ │ │ + ldrbteq r3, [r4], #3452 @ 0xd7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f8cb0 <__cxa_atexit@plt+0xec858> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [pc, #40] @ f8cc0 <__cxa_atexit@plt+0xec868> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f686c <__cxa_atexit@plt+0xea414> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f6864 <__cxa_atexit@plt+0xea40c> │ │ │ │ + ldr r3, [pc, #44] @ f6874 <__cxa_atexit@plt+0xea41c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f8ca8 <__cxa_atexit@plt+0xec850> │ │ │ │ - b f8a98 <__cxa_atexit@plt+0xec640> │ │ │ │ + ldr r2, [pc, #40] @ f6878 <__cxa_atexit@plt+0xea420> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 40072c <__cxa_atexit@plt+0x3f42d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f8cc4 <__cxa_atexit@plt+0xec86c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - ldrbteq r0, [r4], #4068 @ 0xfe4 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldrbteq r0, [r4], #4036 @ 0xfc4 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ + ldrbteq r3, [r4], #3388 @ 0xd3c │ │ │ │ + strbeq r0, [r0, #-1308] @ 0xfffffae4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f8d18 <__cxa_atexit@plt+0xec8c0> │ │ │ │ - ldr r7, [pc, #52] @ f8d2c <__cxa_atexit@plt+0xec8d4> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f68a4 <__cxa_atexit@plt+0xea44c> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b f68b8 <__cxa_atexit@plt+0xea460> │ │ │ │ + ldr r7, [pc, #8] @ f68b4 <__cxa_atexit@plt+0xea45c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq f8d0c <__cxa_atexit@plt+0xec8b4> │ │ │ │ - mov r7, r8 │ │ │ │ - b f8a98 <__cxa_atexit@plt+0xec640> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f8d30 <__cxa_atexit@plt+0xec8d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - ldrbteq r0, [r4], #3960 @ 0xf78 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f8d60 <__cxa_atexit@plt+0xec908> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [pc, #40] @ f8d70 <__cxa_atexit@plt+0xec918> │ │ │ │ - tst r7, #3 │ │ │ │ + ldrbteq r3, [r4], #3340 @ 0xd0c │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #76] @ f6910 <__cxa_atexit@plt+0xea4b8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne f68f4 <__cxa_atexit@plt+0xea49c> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - beq f8d58 <__cxa_atexit@plt+0xec900> │ │ │ │ - b f8eb8 <__cxa_atexit@plt+0xeca60> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f6908 <__cxa_atexit@plt+0xea4b0> │ │ │ │ + str r7, [r5] │ │ │ │ + b f68c4 <__cxa_atexit@plt+0xea46c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f8d74 <__cxa_atexit@plt+0xec91c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - ldrbteq r0, [r4], #3908 @ 0xf44 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f68b8 <__cxa_atexit@plt+0xea460> │ │ │ │ + ldrbteq r3, [r4], #3192 @ 0xc78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8dbc <__cxa_atexit@plt+0xec964> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f8dc4 <__cxa_atexit@plt+0xec96c> │ │ │ │ + bhi f6978 <__cxa_atexit@plt+0xea520> │ │ │ │ + ldr r2, [pc, #84] @ f699c <__cxa_atexit@plt+0xea544> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b ea2a0 <__cxa_atexit@plt+0xdde48> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6980 <__cxa_atexit@plt+0xea528> │ │ │ │ + ldr r3, [pc, #68] @ f69a8 <__cxa_atexit@plt+0xea550> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b f68b8 <__cxa_atexit@plt+0xea460> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-4068]! @ f7de8 <__cxa_atexit@plt+0xeb990> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8df8 <__cxa_atexit@plt+0xec9a0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f8e00 <__cxa_atexit@plt+0xec9a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r7, [pc, #24] @ f69a0 <__cxa_atexit@plt+0xea548> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #20] @ f69a4 <__cxa_atexit@plt+0xea54c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ea2a0 <__cxa_atexit@plt+0xdde48> │ │ │ │ + bx r0 │ │ │ │ + strbeq r0, [r0, #-1080] @ 0xfffffbc8 │ │ │ │ + ldrbteq r3, [r4], #3120 @ 0xc30 │ │ │ │ + ldrbteq r3, [r4], #3096 @ 0xc18 │ │ │ │ + ldrbteq r3, [r4], #3140 @ 0xc44 │ │ │ │ + ldrbteq r3, [r4], #3080 @ 0xc08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f6a28 <__cxa_atexit@plt+0xea5d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f6a30 <__cxa_atexit@plt+0xea5d8> │ │ │ │ + ldr r1, [pc, #96] @ f6a44 <__cxa_atexit@plt+0xea5ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ f6a48 <__cxa_atexit@plt+0xea5f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [pc, #72] @ f6a4c <__cxa_atexit@plt+0xea5f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #64] @ f6a50 <__cxa_atexit@plt+0xea5f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b f5724 <__cxa_atexit@plt+0xe92cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b f6a38 <__cxa_atexit@plt+0xea5e0> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-4008]! @ f7e60 <__cxa_atexit@plt+0xeba08> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strbeq r0, [r0, #-916] @ 0xfffffc6c │ │ │ │ + strbeq r0, [r0, #-932] @ 0xfffffc5c │ │ │ │ + strbeq r0, [r0, #-908] @ 0xfffffc74 │ │ │ │ + ldrbteq r3, [r4], #2424 @ 0x978 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8e34 <__cxa_atexit@plt+0xec9dc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f8e3c <__cxa_atexit@plt+0xec9e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi f6a98 <__cxa_atexit@plt+0xea640> │ │ │ │ + ldr r2, [pc, #44] @ f6aa0 <__cxa_atexit@plt+0xea648> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + ldr r0, [pc, #32] @ f6aa4 <__cxa_atexit@plt+0xea64c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b ea2a0 <__cxa_atexit@plt+0xdde48> │ │ │ │ + b 40087c <__cxa_atexit@plt+0x3f4424> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-3948]! @ f7ed8 <__cxa_atexit@plt+0xeba80> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldrbteq r0, [r4], #3244 @ 0xcac │ │ │ │ - andeq r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f8e90 <__cxa_atexit@plt+0xeca38> │ │ │ │ - ldr r7, [pc, #52] @ f8ea4 <__cxa_atexit@plt+0xeca4c> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strbeq r0, [r0, #-764] @ 0xfffffd04 │ │ │ │ + ldrbteq r3, [r4], #2340 @ 0x924 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b f5724 <__cxa_atexit@plt+0xe92cc> │ │ │ │ + ldrbteq r3, [r4], #2796 @ 0xaec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f6b28 <__cxa_atexit@plt+0xea6d0> │ │ │ │ + ldr r3, [pc, #72] @ f6b30 <__cxa_atexit@plt+0xea6d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq f8e84 <__cxa_atexit@plt+0xeca2c> │ │ │ │ + beq f6b1c <__cxa_atexit@plt+0xea6c4> │ │ │ │ mov r7, r8 │ │ │ │ - b f8eb8 <__cxa_atexit@plt+0xeca60> │ │ │ │ + b f6b40 <__cxa_atexit@plt+0xea6e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f8ea8 <__cxa_atexit@plt+0xeca50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r0, [r4], #3600 @ 0xe10 │ │ │ │ - ldrbteq r0, [r4], #3148 @ 0xc4c │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrbteq r3, [r4], #2688 @ 0xa80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #120 @ 0x78 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f9038 <__cxa_atexit@plt+0xecbe0> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r1, [pc, #364] @ f9048 <__cxa_atexit@plt+0xecbf0> │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr sl, [r2, #11] │ │ │ │ - ldr lr, [pc, #344] @ f904c <__cxa_atexit@plt+0xecbf4> │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne f6bdc <__cxa_atexit@plt+0xea784> │ │ │ │ + ldr r6, [r7, #2] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #184] @ f6c1c <__cxa_atexit@plt+0xea7c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq f6bec <__cxa_atexit@plt+0xea794> │ │ │ │ + ldr r8, [r5] │ │ │ │ + cmp r6, #2 │ │ │ │ + bne f6bfc <__cxa_atexit@plt+0xea7a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f6c0c <__cxa_atexit@plt+0xea7b4> │ │ │ │ + ldr r2, [pc, #128] @ f6c20 <__cxa_atexit@plt+0xea7c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #124] @ f6c24 <__cxa_atexit@plt+0xea7cc> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [pc, #308] @ f9050 <__cxa_atexit@plt+0xecbf8> │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - ldr r2, [pc, #304] @ f9054 <__cxa_atexit@plt+0xecbfc> │ │ │ │ - mov r0, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov lr, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - mov r8, r5 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r6, #70 @ 0x46 │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r2, [pc, #268] @ f9058 <__cxa_atexit@plt+0xecc00> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r0, #-12]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - ldr r1, [pc, #252] @ f905c <__cxa_atexit@plt+0xecc04> │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r1, [lr, #24]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [pc, #216] @ f9060 <__cxa_atexit@plt+0xecc08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [r8, #16]! │ │ │ │ - ldr ip, [pc, #208] @ f9064 <__cxa_atexit@plt+0xecc0c> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - add r9, ip, #2 │ │ │ │ - ldr ip, [pc, #196] @ f9068 <__cxa_atexit@plt+0xecc10> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - str r1, [r3, #80] @ 0x50 │ │ │ │ - add ip, ip, #1 │ │ │ │ - str ip, [r3, #72] @ 0x48 │ │ │ │ - str ip, [r3, #84] @ 0x54 │ │ │ │ - ldr r1, [pc, #172] @ f906c <__cxa_atexit@plt+0xecc14> │ │ │ │ - str r9, [r3, #60] @ 0x3c │ │ │ │ - ldr r9, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8] │ │ │ │ - add r1, r3, #44 @ 0x2c │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - sub r0, r6, #113 @ 0x71 │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #56] @ 0x38 │ │ │ │ - str ip, [r3, #64] @ 0x40 │ │ │ │ - str ip, [r3, #68] @ 0x44 │ │ │ │ - sub r3, r6, #59 @ 0x3b │ │ │ │ - str r9, [lr] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - beq f9028 <__cxa_atexit@plt+0xecbd0> │ │ │ │ - ldr r1, [pc, #100] @ f9070 <__cxa_atexit@plt+0xecc18> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, r7 │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r8, [r9, #28] │ │ │ │ + str r7, [r9, #32] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r9 │ │ │ │ + b 4006ec <__cxa_atexit@plt+0x3f4294> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #120 @ 0x78 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - ldreq lr, [pc, #-1312]! @ f8b3c <__cxa_atexit@plt+0xec6e4> │ │ │ │ - ldreq lr, [pc, #-1284]! @ f8b5c <__cxa_atexit@plt+0xec704> │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - ldreq sp, [pc, #-3748]! @ f81c4 <__cxa_atexit@plt+0xebd6c> │ │ │ │ - ldreq sp, [pc, #-3568]! @ f827c <__cxa_atexit@plt+0xebe24> │ │ │ │ - ldreq sp, [pc, #-3552]! @ f8290 <__cxa_atexit@plt+0xebe38> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrbteq r0, [r4], #2692 @ 0xa84 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r9 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + ldrbteq r3, [r4], #2444 @ 0x98c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ f90a8 <__cxa_atexit@plt+0xecc50> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f90e0 <__cxa_atexit@plt+0xecc88> │ │ │ │ - ldr r2, [pc, #40] @ f90f8 <__cxa_atexit@plt+0xecca0> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne f6ca0 <__cxa_atexit@plt+0xea848> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f6cb0 <__cxa_atexit@plt+0xea858> │ │ │ │ + ldr r2, [pc, #92] @ f6cbc <__cxa_atexit@plt+0xea864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #88] @ f6cc0 <__cxa_atexit@plt+0xea868> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r8, [r9, #28] │ │ │ │ + str r7, [r9, #32] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r7, r3 │ │ │ │ + b 40053c <__cxa_atexit@plt+0x3f40e4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r6, r9 │ │ │ │ + b 400414 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + ldrbteq r3, [r4], #2304 @ 0x900 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f6db4 <__cxa_atexit@plt+0xea95c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #20 │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc f6dbc <__cxa_atexit@plt+0xea964> │ │ │ │ + ldr r0, [pc, #288] @ f6e18 <__cxa_atexit@plt+0xea9c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + ldm lr, {r2, r3, lr} │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + ldr r0, [pc, #264] @ f6e1c <__cxa_atexit@plt+0xea9c4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r0, r7, sl} │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + sub sl, r8, #15 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f6dd4 <__cxa_atexit@plt+0xea97c> │ │ │ │ + ldr r0, [pc, #232] @ f6e20 <__cxa_atexit@plt+0xea9c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, r6, #24 │ │ │ │ + stm r2, {r0, r9, sl} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f6df4 <__cxa_atexit@plt+0xea99c> │ │ │ │ + ldr r0, [pc, #212] @ f6e2c <__cxa_atexit@plt+0xea9d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [pc, #208] @ f6e30 <__cxa_atexit@plt+0xea9d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r6, #36]! @ 0x24 │ │ │ │ + ldr r8, [pc, #200] @ f6e34 <__cxa_atexit@plt+0xea9dc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #196] @ f6e38 <__cxa_atexit@plt+0xea9e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #24]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + mov r8, r6 │ │ │ │ + b f6dc4 <__cxa_atexit@plt+0xea96c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ f90fc <__cxa_atexit@plt+0xecca4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - ldreq sp, [pc, #-3332]! @ f83fc <__cxa_atexit@plt+0xebfa4> │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f912c <__cxa_atexit@plt+0xeccd4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [pc, #40] @ f913c <__cxa_atexit@plt+0xecce4> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r7, [pc, #76] @ f6e28 <__cxa_atexit@plt+0xea9d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #12 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + bx r1 │ │ │ │ + mov r0, #52 @ 0x34 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #32] @ f6e24 <__cxa_atexit@plt+0xea9cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + add r8, r0, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + strbeq r0, [r0, #-136] @ 0xffffff78 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffff594 │ │ │ │ + strbeq r0, [r0, #-968] @ 0xfffffc38 │ │ │ │ + ldrbteq r3, [r4], #1684 @ 0x694 │ │ │ │ + @ instruction: 0xffffef98 │ │ │ │ + @ instruction: 0xfffff4e8 │ │ │ │ + strbeq r0, [r0, #-1668] @ 0xfffff97c │ │ │ │ + strbeq r0, [r0, #-1112] @ 0xfffffba8 │ │ │ │ + ldrbteq r3, [r4], #1924 @ 0x784 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f6e94 <__cxa_atexit@plt+0xeaa3c> │ │ │ │ + ldr r3, [pc, #68] @ f6eac <__cxa_atexit@plt+0xeaa54> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq f9124 <__cxa_atexit@plt+0xecccc> │ │ │ │ - b f8eb8 <__cxa_atexit@plt+0xeca60> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r1, r8, sl} │ │ │ │ + str r2, [r7, #24] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f9140 <__cxa_atexit@plt+0xecce8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ f6eb0 <__cxa_atexit@plt+0xeaa58> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - ldrbteq r0, [r4], #2936 @ 0xb78 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldrbteq r0, [r4], #2904 @ 0xb58 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + ldrbteq r3, [r4], #1856 @ 0x740 │ │ │ │ + ldrbteq r3, [r4], #1820 @ 0x71c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f9194 <__cxa_atexit@plt+0xecd3c> │ │ │ │ - ldr r7, [pc, #52] @ f91a8 <__cxa_atexit@plt+0xecd50> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq f9188 <__cxa_atexit@plt+0xecd30> │ │ │ │ - mov r7, r8 │ │ │ │ - b f8eb8 <__cxa_atexit@plt+0xeca60> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6f50 <__cxa_atexit@plt+0xeaaf8> │ │ │ │ + ldr r3, [pc, #172] @ f6f84 <__cxa_atexit@plt+0xeab2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq f6f40 <__cxa_atexit@plt+0xeaae8> │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r7, [sl, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #-4]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + str r7, [r2] │ │ │ │ + add r1, r6, #28 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc f6f60 <__cxa_atexit@plt+0xeab08> │ │ │ │ + ldr r2, [pc, #124] @ f6f90 <__cxa_atexit@plt+0xeab38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + bic r7, r6, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f91ac <__cxa_atexit@plt+0xecd54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - ldrbteq r0, [r4], #2828 @ 0xb0c │ │ │ │ - ldrbteq r0, [r4], #2820 @ 0xb04 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f91f8 <__cxa_atexit@plt+0xecda0> │ │ │ │ - ldr r7, [pc, #52] @ f920c <__cxa_atexit@plt+0xecdb4> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [pc, #52] @ f6f8c <__cxa_atexit@plt+0xeab34> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq f91ec <__cxa_atexit@plt+0xecd94> │ │ │ │ - mov r7, r8 │ │ │ │ - b f9220 <__cxa_atexit@plt+0xecdc8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f9210 <__cxa_atexit@plt+0xecdb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r0, [r4], #2760 @ 0xac8 │ │ │ │ - ldrbteq r0, [r4], #2724 @ 0xaa4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #84 @ 0x54 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f9348 <__cxa_atexit@plt+0xecef0> │ │ │ │ - add sl, r2, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - ldr r2, [pc, #272] @ f9358 <__cxa_atexit@plt+0xecf00> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #260] @ f935c <__cxa_atexit@plt+0xecf04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r2, [pc, #252] @ f9360 <__cxa_atexit@plt+0xecf08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #248] @ f9364 <__cxa_atexit@plt+0xecf0c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - add r8, r1, #1 │ │ │ │ - str r8, [r3, #76] @ 0x4c │ │ │ │ - str r8, [r3, #80] @ 0x50 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ - ldr r0, [pc, #216] @ f9368 <__cxa_atexit@plt+0xecf10> │ │ │ │ - sub r1, r6, #78 @ 0x4e │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #2 │ │ │ │ - ldr r0, [pc, #204] @ f936c <__cxa_atexit@plt+0xecf14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - sub r2, r6, #70 @ 0x46 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r2, [pc, #152] @ f9370 <__cxa_atexit@plt+0xecf18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r1, [pc, #116] @ f9374 <__cxa_atexit@plt+0xecf1c> │ │ │ │ - sub r3, r6, #59 @ 0x3b │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str sl, [r2] │ │ │ │ - str r1, [r5] │ │ │ │ - beq f9340 <__cxa_atexit@plt+0xecee8> │ │ │ │ - ldr r1, [pc, #88] @ f9378 <__cxa_atexit@plt+0xecf20> │ │ │ │ - ldr r0, [pc, #88] @ f937c <__cxa_atexit@plt+0xecf24> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ + ldr r7, [pc, #32] @ f6f88 <__cxa_atexit@plt+0xeab30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #84 @ 0x54 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq sp, [pc, #-3012]! @ f879c <__cxa_atexit@plt+0xec344> │ │ │ │ - ldreq lr, [pc, #-504]! @ f916c <__cxa_atexit@plt+0xecd14> │ │ │ │ - ldreq sp, [pc, #-2848]! @ f8848 <__cxa_atexit@plt+0xec3f0> │ │ │ │ - ldreq sp, [pc, #-3004]! @ f87b0 <__cxa_atexit@plt+0xec358> │ │ │ │ - ldreq sp, [pc, #-2804]! @ f887c <__cxa_atexit@plt+0xec424> │ │ │ │ - ldreq lr, [pc, #-364]! @ f9208 <__cxa_atexit@plt+0xecdb0> │ │ │ │ - ldreq lr, [pc, #-380]! @ f91fc <__cxa_atexit@plt+0xecda4> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrbteq r0, [r4], #348 @ 0x15c │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrbteq r0, [r4], #2360 @ 0x938 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrbteq r3, [r4], #1652 @ 0x674 │ │ │ │ + ldrbteq r3, [r4], #1676 @ 0x68c │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + ldrbteq r3, [r4], #1600 @ 0x640 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ f93b4 <__cxa_atexit@plt+0xecf5c> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ f93b8 <__cxa_atexit@plt+0xecf60> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3] │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f6ffc <__cxa_atexit@plt+0xeaba4> │ │ │ │ + ldr r3, [pc, #68] @ f7018 <__cxa_atexit@plt+0xeabc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbteq r0, [r4], #216 @ 0xd8 │ │ │ │ - ldrbteq pc, [r3], #3352 @ 0xd18 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f93e0 <__cxa_atexit@plt+0xecf88> │ │ │ │ - mov r8, r7 │ │ │ │ - b 400af0 <__cxa_atexit@plt+0x3f4698> │ │ │ │ - ldr r7, [pc, #12] @ f93f4 <__cxa_atexit@plt+0xecf9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str r9, [r2, #8] │ │ │ │ + add lr, r2, #12 │ │ │ │ + stm lr, {r1, r8, sl} │ │ │ │ + str r7, [r2, #24] │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-2604]! @ f89d0 <__cxa_atexit@plt+0xec578> │ │ │ │ - ldrbteq r0, [r4], #2252 @ 0x8cc │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f9440 <__cxa_atexit@plt+0xecfe8> │ │ │ │ - ldr r7, [pc, #52] @ f9454 <__cxa_atexit@plt+0xecffc> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [pc, #24] @ f701c <__cxa_atexit@plt+0xeabc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq f9434 <__cxa_atexit@plt+0xecfdc> │ │ │ │ - mov r7, r8 │ │ │ │ - b f9220 <__cxa_atexit@plt+0xecdc8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f9458 <__cxa_atexit@plt+0xed000> │ │ │ │ + mov r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - ldrbteq r0, [r4], #2176 @ 0x880 │ │ │ │ - ldrbteq r0, [r4], #2136 @ 0x858 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + ldrbteq r3, [r4], #1496 @ 0x5d8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f94a4 <__cxa_atexit@plt+0xed04c> │ │ │ │ - ldr r7, [pc, #52] @ f94b4 <__cxa_atexit@plt+0xed05c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - beq f9498 <__cxa_atexit@plt+0xed040> │ │ │ │ - mov r7, r8 │ │ │ │ - b f94c8 <__cxa_atexit@plt+0xed070> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f7058 <__cxa_atexit@plt+0xeac00> │ │ │ │ + ldr r3, [pc, #40] @ f7070 <__cxa_atexit@plt+0xeac18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f94b8 <__cxa_atexit@plt+0xed060> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ f7074 <__cxa_atexit@plt+0xeac1c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r0, [r4], #2096 @ 0x830 │ │ │ │ - ldrbteq r0, [r4], #2044 @ 0x7fc │ │ │ │ + strbeq r0, [r0, #-936] @ 0xfffffc58 │ │ │ │ + ldrbteq r3, [r4], #1684 @ 0x694 │ │ │ │ + ldrteq fp, [ip], #132 @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f95dc <__cxa_atexit@plt+0xed184> │ │ │ │ - add sl, r2, #3 │ │ │ │ - str fp, [sp] │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - ldr r1, [pc, #248] @ f95ec <__cxa_atexit@plt+0xed194> │ │ │ │ - sub ip, r6, #70 @ 0x46 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #236] @ f95f0 <__cxa_atexit@plt+0xed198> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #212] @ f95f4 <__cxa_atexit@plt+0xed19c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r2, [pc, #204] @ f95f8 <__cxa_atexit@plt+0xed1a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - ldr r8, [pc, #164] @ f95fc <__cxa_atexit@plt+0xed1a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - ldr fp, [pc, #156] @ f9600 <__cxa_atexit@plt+0xed1a8> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - sub r2, r6, #59 @ 0x3b │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #104] @ f9604 <__cxa_atexit@plt+0xed1ac> │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - beq f95cc <__cxa_atexit@plt+0xed174> │ │ │ │ - ldr r3, [pc, #88] @ f9608 <__cxa_atexit@plt+0xed1b0> │ │ │ │ - ldr r1, [pc, #88] @ f960c <__cxa_atexit@plt+0xed1b4> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r8, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r3, [r4], #1800 @ 0x708 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f70e8 <__cxa_atexit@plt+0xeac90> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f70e0 <__cxa_atexit@plt+0xeac88> │ │ │ │ + ldr r3, [pc, #44] @ f70f0 <__cxa_atexit@plt+0xeac98> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ + ldr r2, [pc, #40] @ f70f4 <__cxa_atexit@plt+0xeac9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a8c <__cxa_atexit@plt+0x3f4634> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq sp, [pc, #-2184]! @ f8d6c <__cxa_atexit@plt+0xec914> │ │ │ │ - ldreq sp, [pc, #-2340]! @ f8cd4 <__cxa_atexit@plt+0xec87c> │ │ │ │ - ldreq sp, [pc, #-2152]! @ f8d94 <__cxa_atexit@plt+0xec93c> │ │ │ │ - ldreq sp, [pc, #-3808]! @ f8720 <__cxa_atexit@plt+0xec2c8> │ │ │ │ - ldreq sp, [pc, #-3836]! @ f8708 <__cxa_atexit@plt+0xec2b0> │ │ │ │ - ldreq sp, [pc, #-3820]! @ f871c <__cxa_atexit@plt+0xec2c4> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq pc, [r3], #3780 @ 0xec4 @ │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrbteq r0, [r4], #1704 @ 0x6a8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ f9644 <__cxa_atexit@plt+0xed1ec> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ f9648 <__cxa_atexit@plt+0xed1f0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbteq pc, [r3], #3656 @ 0xe48 @ │ │ │ │ - ldrbteq pc, [r3], #2696 @ 0xa88 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f9670 <__cxa_atexit@plt+0xed218> │ │ │ │ - mov r8, r7 │ │ │ │ - b 400af0 <__cxa_atexit@plt+0x3f4698> │ │ │ │ - ldr r7, [pc, #12] @ f9684 <__cxa_atexit@plt+0xed22c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [pc, #-1948]! @ f8ef0 <__cxa_atexit@plt+0xeca98> │ │ │ │ - ldrbteq r0, [r4], #1612 @ 0x64c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + ldrbteq r3, [r4], #1736 @ 0x6c8 │ │ │ │ + ldreq pc, [pc, #-3232]! @ f645c <__cxa_atexit@plt+0xea004> │ │ │ │ + ldrbteq r3, [r4], #1784 @ 0x6f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f96d0 <__cxa_atexit@plt+0xed278> │ │ │ │ - ldr r7, [pc, #52] @ f96e0 <__cxa_atexit@plt+0xed288> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - beq f96c4 <__cxa_atexit@plt+0xed26c> │ │ │ │ - mov r7, r8 │ │ │ │ - b f94c8 <__cxa_atexit@plt+0xed070> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f7150 <__cxa_atexit@plt+0xeacf8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 4003e4 <__cxa_atexit@plt+0x3f3f8c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f7148 <__cxa_atexit@plt+0xeacf0> │ │ │ │ + ldr r3, [pc, #44] @ f7158 <__cxa_atexit@plt+0xead00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ f715c <__cxa_atexit@plt+0xead04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 400a8c <__cxa_atexit@plt+0x3f4634> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f96e4 <__cxa_atexit@plt+0xed28c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - ldrbteq r0, [r4], #1540 @ 0x604 │ │ │ │ - ldrbteq r0, [r4], #1036 @ 0x40c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f9730 <__cxa_atexit@plt+0xed2d8> │ │ │ │ - ldr r7, [pc, #52] @ f9740 <__cxa_atexit@plt+0xed2e8> │ │ │ │ - tst r8, #3 │ │ │ │ + ldrbteq r3, [r4], #1720 @ 0x6b8 │ │ │ │ + ldreq pc, [pc, #-3128]! @ f652c <__cxa_atexit@plt+0xea0d4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f71a4 <__cxa_atexit@plt+0xead4c> │ │ │ │ + ldr r7, [pc, #52] @ f71b8 <__cxa_atexit@plt+0xead60> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - beq f9724 <__cxa_atexit@plt+0xed2cc> │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq f7198 <__cxa_atexit@plt+0xead40> │ │ │ │ mov r7, r8 │ │ │ │ - b f9754 <__cxa_atexit@plt+0xed2fc> │ │ │ │ + b f71cc <__cxa_atexit@plt+0xead74> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f9744 <__cxa_atexit@plt+0xed2ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ f71bc <__cxa_atexit@plt+0xead64> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r0, [r4], #1460 @ 0x5b4 │ │ │ │ - ldrbteq r0, [r4], #944 @ 0x3b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r3, [r4], #1700 @ 0x6a4 │ │ │ │ + ldrbteq r3, [r4], #1672 @ 0x688 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f9868 <__cxa_atexit@plt+0xed410> │ │ │ │ - add sl, r2, #3 │ │ │ │ - str fp, [sp] │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - ldr r1, [pc, #248] @ f9878 <__cxa_atexit@plt+0xed420> │ │ │ │ - sub ip, r6, #70 @ 0x46 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #236] @ f987c <__cxa_atexit@plt+0xed424> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #212] @ f9880 <__cxa_atexit@plt+0xed428> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r2, [pc, #204] @ f9884 <__cxa_atexit@plt+0xed42c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - ldr r8, [pc, #164] @ f9888 <__cxa_atexit@plt+0xed430> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - ldr fp, [pc, #156] @ f988c <__cxa_atexit@plt+0xed434> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - sub r2, r6, #59 @ 0x3b │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #104] @ f9890 <__cxa_atexit@plt+0xed438> │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - beq f9858 <__cxa_atexit@plt+0xed400> │ │ │ │ - ldr r3, [pc, #88] @ f9894 <__cxa_atexit@plt+0xed43c> │ │ │ │ - ldr r1, [pc, #88] @ f9898 <__cxa_atexit@plt+0xed440> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r8, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + mov ip, r5 │ │ │ │ + str r4, [sp] │ │ │ │ + sub r0, r5, #4 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr fp, [pc, #708] @ f74b4 <__cxa_atexit@plt+0xeb05c> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r4, [pc, #704] @ f74b8 <__cxa_atexit@plt+0xeb060> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r7, [pc, #700] @ f74bc <__cxa_atexit@plt+0xeb064> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + and r5, r2, #3 │ │ │ │ + cmp r5, #3 │ │ │ │ + bne f72b8 <__cxa_atexit@plt+0xeae60> │ │ │ │ + bic r5, r2, #3 │ │ │ │ + ldr r6, [r5] │ │ │ │ + add r5, ip, r1 │ │ │ │ + ldrh lr, [r6, #-2] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + cmp lr, #7 │ │ │ │ + bne f7274 <__cxa_atexit@plt+0xeae1c> │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str fp, [r5, #12] │ │ │ │ + add r6, r0, r1 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + cmp r3, r6 │ │ │ │ + bhi f748c <__cxa_atexit@plt+0xeb034> │ │ │ │ + str r4, [r5, #-4] │ │ │ │ + mov r3, ip │ │ │ │ + str r9, [r3, r1]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + sub r1, r1, #4 │ │ │ │ + add r2, r7, #3 │ │ │ │ + tst r2, #3 │ │ │ │ + bne f7200 <__cxa_atexit@plt+0xeada8> │ │ │ │ + ldr r0, [r7, #3]! │ │ │ │ + add r5, ip, r1 │ │ │ │ + ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ - mov r7, #76 @ 0x4c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + sub r7, lr, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + bhi f7414 <__cxa_atexit@plt+0xeafbc> │ │ │ │ + add r6, pc, #4 │ │ │ │ + ldr r7, [r6, r7, lsl #2] │ │ │ │ + add pc, r6, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldr r7, [pc, #568] @ f74dc <__cxa_atexit@plt+0xeb084> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq sp, [pc, #-1532]! @ f9284 <__cxa_atexit@plt+0xece2c> │ │ │ │ - ldreq sp, [pc, #-1688]! @ f91ec <__cxa_atexit@plt+0xecd94> │ │ │ │ - ldreq sp, [pc, #-1500]! @ f92ac <__cxa_atexit@plt+0xece54> │ │ │ │ - ldreq sp, [pc, #-3156]! @ f8c38 <__cxa_atexit@plt+0xec7e0> │ │ │ │ - ldreq sp, [pc, #-3184]! @ f8c20 <__cxa_atexit@plt+0xec7c8> │ │ │ │ - ldreq sp, [pc, #-3168]! @ f8c34 <__cxa_atexit@plt+0xec7dc> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq pc, [r3], #3128 @ 0xc38 @ │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrbteq r0, [r4], #604 @ 0x25c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ f98d0 <__cxa_atexit@plt+0xed478> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ f98d4 <__cxa_atexit@plt+0xed47c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq pc, [r3], #3004 @ 0xbbc @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + cmp r5, #2 │ │ │ │ + bne f72e0 <__cxa_atexit@plt+0xeae88> │ │ │ │ + ldr r7, [pc, #512] @ f74c8 <__cxa_atexit@plt+0xeb070> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r6, ip, r1 │ │ │ │ + add r5, r6, #16 │ │ │ │ + ldr r0, [pc, #500] @ f74cc <__cxa_atexit@plt+0xeb074> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ - ldrbteq r0, [r4], #1020 @ 0x3fc │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f9930 <__cxa_atexit@plt+0xed4d8> │ │ │ │ - ldr r7, [pc, #52] @ f9940 <__cxa_atexit@plt+0xed4e8> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [pc, #472] @ f74c0 <__cxa_atexit@plt+0xeb068> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - beq f9924 <__cxa_atexit@plt+0xed4cc> │ │ │ │ - mov r7, r8 │ │ │ │ - b f9754 <__cxa_atexit@plt+0xed2fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r6, ip, r1 │ │ │ │ + add r5, r6, #16 │ │ │ │ + ldr r0, [pc, #460] @ f74c4 <__cxa_atexit@plt+0xeb06c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f9944 <__cxa_atexit@plt+0xed4ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #492] @ f74f4 <__cxa_atexit@plt+0xeb09c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq f73f8 <__cxa_atexit@plt+0xeafa0> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #468] @ f74f8 <__cxa_atexit@plt+0xeb0a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #456] @ f74fc <__cxa_atexit@plt+0xeb0a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7450 <__cxa_atexit@plt+0xeaff8> │ │ │ │ + ldr r7, [pc, #444] @ f7500 <__cxa_atexit@plt+0xeb0a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f73d4 <__cxa_atexit@plt+0xeaf7c> │ │ │ │ + ldr r7, [pc, #436] @ f7504 <__cxa_atexit@plt+0xeb0ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq f73f8 <__cxa_atexit@plt+0xeafa0> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #412] @ f7508 <__cxa_atexit@plt+0xeb0b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #400] @ f750c <__cxa_atexit@plt+0xeb0b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7450 <__cxa_atexit@plt+0xeaff8> │ │ │ │ + ldr r7, [pc, #388] @ f7510 <__cxa_atexit@plt+0xeb0b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f73d4 <__cxa_atexit@plt+0xeaf7c> │ │ │ │ + ldr r7, [pc, #328] @ f74e0 <__cxa_atexit@plt+0xeb088> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq f73f8 <__cxa_atexit@plt+0xeafa0> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #304] @ f74e4 <__cxa_atexit@plt+0xeb08c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #292] @ f74e8 <__cxa_atexit@plt+0xeb090> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7450 <__cxa_atexit@plt+0xeaff8> │ │ │ │ + ldr r7, [pc, #280] @ f74ec <__cxa_atexit@plt+0xeb094> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #272] @ f74f0 <__cxa_atexit@plt+0xeb098> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r7, sl │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - ldrbteq r0, [r4], #948 @ 0x3b4 │ │ │ │ - ldrbteq r0, [r4], #428 @ 0x1ac │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f99f4 <__cxa_atexit@plt+0xed59c> │ │ │ │ - ldr r2, [pc, #152] @ f9a04 <__cxa_atexit@plt+0xed5ac> │ │ │ │ + ldr r6, [pc, #180] @ f74d0 <__cxa_atexit@plt+0xeb078> │ │ │ │ + add r6, pc, r6 │ │ │ │ mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq f99d8 <__cxa_atexit@plt+0xed580> │ │ │ │ - ldr sl, [r8, #11] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r0, [pc, #116] @ f9a08 <__cxa_atexit@plt+0xed5b0> │ │ │ │ - mov r1, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r1, #-12]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-4] │ │ │ │ - str r2, [r1, #4] │ │ │ │ - beq f99e8 <__cxa_atexit@plt+0xed590> │ │ │ │ - ldr r3, [pc, #88] @ f9a0c <__cxa_atexit@plt+0xed5b4> │ │ │ │ - ldr r0, [pc, #88] @ f9a10 <__cxa_atexit@plt+0xed5b8> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r2 │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r6, [r7, #12]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq f745c <__cxa_atexit@plt+0xeb004> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + cmp r7, #0 │ │ │ │ + beq f7478 <__cxa_atexit@plt+0xeb020> │ │ │ │ + ldr r7, [pc, #144] @ f74d4 <__cxa_atexit@plt+0xeb07c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldm sp, {r4, r6, fp} │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ f74d8 <__cxa_atexit@plt+0xeb080> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ f9a14 <__cxa_atexit@plt+0xed5bc> │ │ │ │ + ldr r3, [pc, #128] @ f7514 <__cxa_atexit@plt+0xeb0bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrbteq pc, [r3], #2760 @ 0xac8 @ │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - ldrbteq r0, [r4], #768 @ 0x300 │ │ │ │ - ldrbteq r0, [r4], #224 @ 0xe0 │ │ │ │ + andeq r0, r0, ip, lsr #6 │ │ │ │ + @ instruction: 0xffffffd0 │ │ │ │ + strbeq r0, [r0, #-524] @ 0xfffffdf4 │ │ │ │ + ldrbteq r3, [r4], #1224 @ 0x4c8 │ │ │ │ + ldrbteq r3, [r4], #1208 @ 0x4b8 │ │ │ │ + ldrbteq r3, [r4], #1344 @ 0x540 │ │ │ │ + ldrbteq r3, [r4], #1328 @ 0x530 │ │ │ │ + andeq r0, r0, ip, lsl #15 │ │ │ │ + ldreq pc, [pc, #-2352]! @ f6bac <__cxa_atexit@plt+0xea754> │ │ │ │ + ldreq pc, [pc, #-2296]! @ f6be8 <__cxa_atexit@plt+0xea790> │ │ │ │ + andeq r0, r0, r8, asr #17 │ │ │ │ + @ instruction: 0x000006bc │ │ │ │ + andeq r0, r0, r0, lsl r7 │ │ │ │ + strbeq r0, [r0, #-76] @ 0xffffffb4 │ │ │ │ + andeq r0, r0, r8, lsl r7 │ │ │ │ + strbeq r0, [r0, #-48] @ 0xffffffd0 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + andeq r0, r0, ip, lsr r5 │ │ │ │ + strbeq r0, [r0, #-220] @ 0xffffff24 │ │ │ │ + andeq r0, r0, r4, asr #10 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + strbeq r0, [r0, #-148] @ 0xffffff6c │ │ │ │ + andeq r0, r0, r8, ror #4 │ │ │ │ + ldrbteq r3, [r4], #956 @ 0x3bc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ f754c <__cxa_atexit@plt+0xeb0f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ f7550 <__cxa_atexit@plt+0xeb0f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq pc, [pc, #-2124]! @ f6d08 <__cxa_atexit@plt+0xea8b0> │ │ │ │ + ldreq pc, [pc, #-2120]! @ f6d10 <__cxa_atexit@plt+0xea8b8> │ │ │ │ + ldrbteq r3, [r4], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r3, [pc, #80] @ f9a8c <__cxa_atexit@plt+0xed634> │ │ │ │ - mov r2, r5 │ │ │ │ - str r9, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ + ldr r2, [pc, #72] @ f75b4 <__cxa_atexit@plt+0xeb15c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ f75b8 <__cxa_atexit@plt+0xeb160> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - str sl, [r3, #-4]! │ │ │ │ - beq f9a80 <__cxa_atexit@plt+0xed628> │ │ │ │ - ldr r2, [pc, #48] @ f9a90 <__cxa_atexit@plt+0xed638> │ │ │ │ - ldr r1, [pc, #48] @ f9a94 <__cxa_atexit@plt+0xed63c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ + beq f75a8 <__cxa_atexit@plt+0xeb150> │ │ │ │ + ldr r7, [pc, #44] @ f75bc <__cxa_atexit@plt+0xeb164> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ f75c0 <__cxa_atexit@plt+0xeb168> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq pc, [r3], #2588 @ 0xa1c @ │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrbteq r0, [r4], #96 @ 0x60 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq pc, [pc, #-3728]! @ f6730 <__cxa_atexit@plt+0xea2d8> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq pc, [pc, #-3696]! @ f6758 <__cxa_atexit@plt+0xea300> │ │ │ │ + ldrbteq r3, [r4], #628 @ 0x274 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ f9acc <__cxa_atexit@plt+0xed674> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ f9ad0 <__cxa_atexit@plt+0xed678> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #16] @ f75e8 <__cxa_atexit@plt+0xeb190> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r3, [r4], #588 @ 0x24c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ f7620 <__cxa_atexit@plt+0xeb1c8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #28] @ f7624 <__cxa_atexit@plt+0xeb1cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrbteq pc, [r3], #2496 @ 0x9c0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r0, [r4], #528 @ 0x210 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b f9958 <__cxa_atexit@plt+0xed500> │ │ │ │ - ldrbteq pc, [r3], #4092 @ 0xffc @ │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + ldrbteq r3, [r4], #516 @ 0x204 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f9b9c <__cxa_atexit@plt+0xed744> │ │ │ │ - ldr r7, [pc, #144] @ f9bac <__cxa_atexit@plt+0xed754> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f769c <__cxa_atexit@plt+0xeb244> │ │ │ │ + ldr r3, [pc, #124] @ f76c4 <__cxa_atexit@plt+0xeb26c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f76b0 <__cxa_atexit@plt+0xeb258> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #100] @ f76c8 <__cxa_atexit@plt+0xeb270> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - beq f9b80 <__cxa_atexit@plt+0xed728> │ │ │ │ - ldr lr, [pc, #120] @ f9bb0 <__cxa_atexit@plt+0xed758> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - add lr, pc, lr │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #84] @ f76cc <__cxa_atexit@plt+0xeb274> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - beq f9b90 <__cxa_atexit@plt+0xed738> │ │ │ │ - ldr r3, [pc, #84] @ f9bb4 <__cxa_atexit@plt+0xed75c> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r0 │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + beq f76b8 <__cxa_atexit@plt+0xeb260> │ │ │ │ + ldr r7, [pc, #72] @ f76d0 <__cxa_atexit@plt+0xeb278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #64] @ f76d4 <__cxa_atexit@plt+0xeb27c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #52] @ f76d8 <__cxa_atexit@plt+0xeb280> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f9bb8 <__cxa_atexit@plt+0xed760> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrbteq r0, [r4], #360 @ 0x168 │ │ │ │ - ldrbteq pc, [r3], #3900 @ 0xf3c @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldreq pc, [pc, #-3480]! @ f693c <__cxa_atexit@plt+0xea4e4> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldreq pc, [pc, #-3452]! @ f6960 <__cxa_atexit@plt+0xea508> │ │ │ │ + ldreq pc, [pc, #-1748]! @ f700c <__cxa_atexit@plt+0xeabb4> │ │ │ │ + ldrbteq r3, [r4], #336 @ 0x150 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r2, [pc, #68] @ f9c24 <__cxa_atexit@plt+0xed7cc> │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ + ldr r2, [pc, #72] @ f773c <__cxa_atexit@plt+0xeb2e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ f7740 <__cxa_atexit@plt+0xeb2e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq f9c18 <__cxa_atexit@plt+0xed7c0> │ │ │ │ - ldr r3, [pc, #40] @ f9c28 <__cxa_atexit@plt+0xed7d0> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ + beq f7730 <__cxa_atexit@plt+0xeb2d8> │ │ │ │ + ldr r7, [pc, #44] @ f7744 <__cxa_atexit@plt+0xeb2ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ f7748 <__cxa_atexit@plt+0xeb2f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq pc, [r3], #3788 @ 0xecc @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ f9c60 <__cxa_atexit@plt+0xed808> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ + ldreq pc, [pc, #-3336]! @ f6a40 <__cxa_atexit@plt+0xea5e8> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq pc, [pc, #-3304]! @ f6a68 <__cxa_atexit@plt+0xea610> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ f776c <__cxa_atexit@plt+0xeb314> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - b f3364 <__cxa_atexit@plt+0xe6f0c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f9c98 <__cxa_atexit@plt+0xed840> │ │ │ │ - ldr r2, [pc, #40] @ f9cb0 <__cxa_atexit@plt+0xed858> │ │ │ │ + ldr r2, [pc, #36] @ f77a4 <__cxa_atexit@plt+0xeb34c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ f77a8 <__cxa_atexit@plt+0xeb350> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ f9cb4 <__cxa_atexit@plt+0xed85c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400468 <__cxa_atexit@plt+0x3f4010> │ │ │ │ - ldreq sp, [pc, #-332]! @ f9b6c <__cxa_atexit@plt+0xed714> │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - ldrbteq r0, [r4], #76 @ 0x4c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b f9b08 <__cxa_atexit@plt+0xed6b0> │ │ │ │ - ldrbteq pc, [r3], #3472 @ 0xd90 @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldreq pc, [pc, #-1524]! @ f71b8 <__cxa_atexit@plt+0xead60> │ │ │ │ + ldreq pc, [pc, #-1520]! @ f71c0 <__cxa_atexit@plt+0xead68> │ │ │ │ + ldrbteq r3, [r4], #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f9d14 <__cxa_atexit@plt+0xed8bc> │ │ │ │ - ldr r7, [pc, #52] @ f9d24 <__cxa_atexit@plt+0xed8cc> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f9d08 <__cxa_atexit@plt+0xed8b0> │ │ │ │ - mov r7, r8 │ │ │ │ - b f9d38 <__cxa_atexit@plt+0xed8e0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f9d28 <__cxa_atexit@plt+0xed8d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f77d0 <__cxa_atexit@plt+0xeb378> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 110d28 <__cxa_atexit@plt+0x1048d0> │ │ │ │ + ldr r7, [pc, #12] @ f77e4 <__cxa_atexit@plt+0xeb38c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r0, [r4], #0 │ │ │ │ - ldrbteq pc, [r3], #3380 @ 0xd34 @ │ │ │ │ + ldreq pc, [pc, #-1436]! @ f7250 <__cxa_atexit@plt+0xeadf8> │ │ │ │ + ldrbteq r3, [r4], #68 @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - ldr r2, [pc, #152] @ f9de4 <__cxa_atexit@plt+0xed98c> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ f7848 <__cxa_atexit@plt+0xeb3f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq f9d88 <__cxa_atexit@plt+0xed930> │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f9d98 <__cxa_atexit@plt+0xed940> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq f9db0 <__cxa_atexit@plt+0xed958> │ │ │ │ - ldr r7, [pc, #120] @ f9df4 <__cxa_atexit@plt+0xed99c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ f784c <__cxa_atexit@plt+0xeb3f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ f9df0 <__cxa_atexit@plt+0xed998> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq f783c <__cxa_atexit@plt+0xeb3e4> │ │ │ │ + ldr r7, [pc, #44] @ f7850 <__cxa_atexit@plt+0xeb3f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ f7854 <__cxa_atexit@plt+0xeb3fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #1 │ │ │ │ - bls f9d74 <__cxa_atexit@plt+0xed91c> │ │ │ │ - ldr r2, [pc, #28] @ f9de8 <__cxa_atexit@plt+0xed990> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #20] @ f9dec <__cxa_atexit@plt+0xed994> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffff8cb8 │ │ │ │ - ldreq sp, [pc, #-1528]! @ f97fc <__cxa_atexit@plt+0xed3a4> │ │ │ │ - ldrbteq pc, [r3], #3264 @ 0xcc0 @ │ │ │ │ - ldreq sp, [pc, #-152]! @ f9d64 <__cxa_atexit@plt+0xed90c> │ │ │ │ - ldrbteq pc, [r3], #3176 @ 0xc68 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq pc, [pc, #-3068]! @ f6c58 <__cxa_atexit@plt+0xea800> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq pc, [pc, #-3036]! @ f6c80 <__cxa_atexit@plt+0xea828> │ │ │ │ + ldrbteq r2, [r4], #4052 @ 0xfd4 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f9e3c <__cxa_atexit@plt+0xed9e4> │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - beq f9e54 <__cxa_atexit@plt+0xed9fc> │ │ │ │ - ldr r7, [pc, #104] @ f9e98 <__cxa_atexit@plt+0xeda40> │ │ │ │ + ldr r3, [pc, #16] @ f787c <__cxa_atexit@plt+0xeb424> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r2, [r4], #4012 @ 0xfac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f78ac <__cxa_atexit@plt+0xeb454> │ │ │ │ + ldr r3, [pc, #36] @ f78c4 <__cxa_atexit@plt+0xeb46c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #12] @ f78c0 <__cxa_atexit@plt+0xeb468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ f9e94 <__cxa_atexit@plt+0xeda3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #1 │ │ │ │ - bls f9e28 <__cxa_atexit@plt+0xed9d0> │ │ │ │ - ldr r2, [pc, #28] @ f9e8c <__cxa_atexit@plt+0xeda34> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #12] @ f9e90 <__cxa_atexit@plt+0xeda38> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xffff8c0c │ │ │ │ - ldreq sp, [pc, #-1360]! @ f9948 <__cxa_atexit@plt+0xed4f0> │ │ │ │ - ldrbteq pc, [r3], #3100 @ 0xc1c @ │ │ │ │ - ldreq ip, [pc, #-4068]! @ f8ebc <__cxa_atexit@plt+0xeca64> │ │ │ │ - ldrbteq pc, [r3], #3704 @ 0xe78 @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldreq pc, [pc, #-1216]! @ f7408 <__cxa_atexit@plt+0xeafb0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r2, [r4], #3940 @ 0xf64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f9ee4 <__cxa_atexit@plt+0xeda8c> │ │ │ │ - ldr r7, [pc, #52] @ f9ef4 <__cxa_atexit@plt+0xeda9c> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f793c <__cxa_atexit@plt+0xeb4e4> │ │ │ │ + ldr r3, [pc, #124] @ f7964 <__cxa_atexit@plt+0xeb50c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7950 <__cxa_atexit@plt+0xeb4f8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #100] @ f7968 <__cxa_atexit@plt+0xeb510> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq f9ed8 <__cxa_atexit@plt+0xeda80> │ │ │ │ - mov r7, r8 │ │ │ │ - b f9d38 <__cxa_atexit@plt+0xed8e0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f9ef8 <__cxa_atexit@plt+0xedaa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #84] @ f796c <__cxa_atexit@plt+0xeb514> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7958 <__cxa_atexit@plt+0xeb500> │ │ │ │ + ldr r7, [pc, #72] @ f7970 <__cxa_atexit@plt+0xeb518> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #64] @ f7974 <__cxa_atexit@plt+0xeb51c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #52] @ f7978 <__cxa_atexit@plt+0xeb520> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - ldrbteq pc, [r3], #3632 @ 0xe30 @ │ │ │ │ - ldrbteq lr, [r3], #436 @ 0x1b4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f9f68 <__cxa_atexit@plt+0xedb10> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ f9f84 <__cxa_atexit@plt+0xedb2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f9f70 <__cxa_atexit@plt+0xedb18> │ │ │ │ - ldr r3, [pc, #76] @ f9f88 <__cxa_atexit@plt+0xedb30> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq f9f58 <__cxa_atexit@plt+0xedb00> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f9f8c <__cxa_atexit@plt+0xedb34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq ip, [pc, #-3692]! @ f9120 <__cxa_atexit@plt+0xeccc8> │ │ │ │ - @ instruction: 0xfffdeb50 │ │ │ │ - ldrbteq lr, [r3], #312 @ 0x138 │ │ │ │ - ldrbteq pc, [r3], #2644 @ 0xa54 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f9ff4 <__cxa_atexit@plt+0xedb9c> │ │ │ │ - ldr r2, [pc, #76] @ fa000 <__cxa_atexit@plt+0xedba8> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldreq pc, [pc, #-2808]! @ f6e7c <__cxa_atexit@plt+0xeaa24> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldreq pc, [pc, #-2780]! @ f6ea0 <__cxa_atexit@plt+0xeaa48> │ │ │ │ + ldreq pc, [pc, #-1076]! @ f754c <__cxa_atexit@plt+0xeb0f4> │ │ │ │ + ldrbteq r2, [r4], #3760 @ 0xeb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ f79dc <__cxa_atexit@plt+0xeb584> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ f79e0 <__cxa_atexit@plt+0xeb588> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - beq f9fec <__cxa_atexit@plt+0xedb94> │ │ │ │ - ldr r3, [pc, #48] @ fa004 <__cxa_atexit@plt+0xedbac> │ │ │ │ + beq f79d0 <__cxa_atexit@plt+0xeb578> │ │ │ │ + ldr r7, [pc, #44] @ f79e4 <__cxa_atexit@plt+0xeb58c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ f79e8 <__cxa_atexit@plt+0xeb590> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ fa008 <__cxa_atexit@plt+0xedbb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq sp, [pc, #-1104]! @ f9bc0 <__cxa_atexit@plt+0xed768> │ │ │ │ - ldrbteq pc, [r3], #2520 @ 0x9d8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fa038 <__cxa_atexit@plt+0xedbe0> │ │ │ │ - mov r9, r7 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq pc, [pc, #-2664]! @ f6f80 <__cxa_atexit@plt+0xeab28> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq pc, [pc, #-2632]! @ f6fa8 <__cxa_atexit@plt+0xeab50> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ f7a0c <__cxa_atexit@plt+0xeb5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ fa03c <__cxa_atexit@plt+0xedbe4> │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ f7a44 <__cxa_atexit@plt+0xeb5ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ f7a48 <__cxa_atexit@plt+0xeb5f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq sp, [pc, #-1028]! @ f9c40 <__cxa_atexit@plt+0xed7e8> │ │ │ │ - ldrbteq pc, [r3], #2468 @ 0x9a4 @ │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq pc, [pc, #-852]! @ f76f8 <__cxa_atexit@plt+0xeb2a0> │ │ │ │ + ldreq pc, [pc, #-848]! @ f7700 <__cxa_atexit@plt+0xeb2a8> │ │ │ │ + ldrbteq r2, [r4], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ f7aac <__cxa_atexit@plt+0xeb654> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fa068 <__cxa_atexit@plt+0xedc10> │ │ │ │ - add r5, r3, #8 │ │ │ │ - b d8c58 <__cxa_atexit@plt+0xcc800> │ │ │ │ - ldr r3, [pc, #8] @ fa078 <__cxa_atexit@plt+0xedc20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq pc, [r3], #1852 @ 0x73c @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fa0a8 <__cxa_atexit@plt+0xedc50> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ f7ab0 <__cxa_atexit@plt+0xeb658> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7aa0 <__cxa_atexit@plt+0xeb648> │ │ │ │ + ldr r7, [pc, #44] @ f7ab4 <__cxa_atexit@plt+0xeb65c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ f7ab8 <__cxa_atexit@plt+0xeb660> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq pc, [pc, #-2456]! @ f7120 <__cxa_atexit@plt+0xeacc8> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq pc, [pc, #-2424]! @ f7148 <__cxa_atexit@plt+0xeacf0> │ │ │ │ + ldrbteq r2, [r4], #3412 @ 0xd54 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ f7ae0 <__cxa_atexit@plt+0xeb688> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ fa0ac <__cxa_atexit@plt+0xedc54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq sp, [pc, #-840]! @ f9d6c <__cxa_atexit@plt+0xed914> │ │ │ │ - ldrbteq lr, [r3], #0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r2, [r4], #3372 @ 0xd2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ fa0d0 <__cxa_atexit@plt+0xedc78> │ │ │ │ - mov r8, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f7b10 <__cxa_atexit@plt+0xeb6b8> │ │ │ │ + ldr r7, [pc, #36] @ f7b28 <__cxa_atexit@plt+0xeb6d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #12] @ f7b24 <__cxa_atexit@plt+0xeb6cc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r3], #4060 @ 0xfdc │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldreq pc, [pc, #-624]! @ f78c0 <__cxa_atexit@plt+0xeb468> │ │ │ │ + ldrbteq r2, [r4], #3300 @ 0xce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fa13c <__cxa_atexit@plt+0xedce4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fa150 <__cxa_atexit@plt+0xedcf8> │ │ │ │ - ldr r2, [pc, #96] @ fa164 <__cxa_atexit@plt+0xedd0c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ + bne f7b50 <__cxa_atexit@plt+0xeb6f8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 110d28 <__cxa_atexit@plt+0x1048d0> │ │ │ │ + ldr r7, [pc, #12] @ f7b64 <__cxa_atexit@plt+0xeb70c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ fa168 <__cxa_atexit@plt+0xedd10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ fa160 <__cxa_atexit@plt+0xedd08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldreq pc, [pc, #-540]! @ f7950 <__cxa_atexit@plt+0xeb4f8> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ f7b9c <__cxa_atexit@plt+0xeb744> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ f7ba0 <__cxa_atexit@plt+0xeb748> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq ip, [pc, #-3188]! @ f94f4 <__cxa_atexit@plt+0xed09c> │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - ldreq ip, [pc, #-3216]! @ f94e0 <__cxa_atexit@plt+0xed088> │ │ │ │ - ldrbteq lr, [r3], #3376 @ 0xd30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fa214 <__cxa_atexit@plt+0xeddbc> │ │ │ │ - ldr r1, [pc, #144] @ fa220 <__cxa_atexit@plt+0xeddc8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq fa1f0 <__cxa_atexit@plt+0xedd98> │ │ │ │ - ldr r0, [pc, #120] @ fa224 <__cxa_atexit@plt+0xeddcc> │ │ │ │ + ldreq pc, [pc, #-508]! @ f79a8 <__cxa_atexit@plt+0xeb550> │ │ │ │ + ldreq pc, [pc, #-504]! @ f79b0 <__cxa_atexit@plt+0xeb558> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ f7bd4 <__cxa_atexit@plt+0xeb77c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ f7bd8 <__cxa_atexit@plt+0xeb780> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq fa1fc <__cxa_atexit@plt+0xedda4> │ │ │ │ - ldr lr, [pc, #92] @ fa228 <__cxa_atexit@plt+0xeddd0> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq fa20c <__cxa_atexit@plt+0xeddb4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq lr, [r3], #3184 @ 0xc70 │ │ │ │ + ldreq pc, [pc, #-452]! @ f7a18 <__cxa_atexit@plt+0xeb5c0> │ │ │ │ + ldreq pc, [pc, #-440]! @ f7a28 <__cxa_atexit@plt+0xeb5d0> │ │ │ │ + ldrbteq r2, [r4], #3176 @ 0xc68 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ fa2ac <__cxa_atexit@plt+0xede54> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f7c08 <__cxa_atexit@plt+0xeb7b0> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r7, [pc, #8] @ f7c18 <__cxa_atexit@plt+0xeb7c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r2, [r4], #3160 @ 0xc58 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f7c5c <__cxa_atexit@plt+0xeb804> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ f7ce0 <__cxa_atexit@plt+0xeb888> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq fa290 <__cxa_atexit@plt+0xede38> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ fa2b0 <__cxa_atexit@plt+0xede58> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq fa2a0 <__cxa_atexit@plt+0xede48> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7ca0 <__cxa_atexit@plt+0xeb848> │ │ │ │ + b f7cf0 <__cxa_atexit@plt+0xeb898> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #100] @ f7cd4 <__cxa_atexit@plt+0xeb87c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f7ca8 <__cxa_atexit@plt+0xeb850> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne f7cc0 <__cxa_atexit@plt+0xeb868> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq lr, [r3], #3048 @ 0xbe8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ fa304 <__cxa_atexit@plt+0xedeac> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r2, [pc, #44] @ f7cdc <__cxa_atexit@plt+0xeb884> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq fa2f8 <__cxa_atexit@plt+0xedea0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #16] @ f7cd8 <__cxa_atexit@plt+0xeb880> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq lr, [r3], #2964 @ 0xb94 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldreq pc, [pc, #-176]! @ f7c30 <__cxa_atexit@plt+0xeb7d8> │ │ │ │ + andeq r0, r0, r0, ror #7 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrbteq r2, [r4], #2916 @ 0xb64 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldrbteq pc, [r3], #1744 @ 0x6d0 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi fa498 <__cxa_atexit@plt+0xee040> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc fa4a0 <__cxa_atexit@plt+0xee048> │ │ │ │ - stm sp, {r2, r4, fp} │ │ │ │ - ldr r1, [pc, #416] @ fa4fc <__cxa_atexit@plt+0xee0a4> │ │ │ │ - ldr r0, [pc, #416] @ fa500 <__cxa_atexit@plt+0xee0a8> │ │ │ │ - add lr, r3, #16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r0, r6 │ │ │ │ - ldm lr, {r7, ip, lr} │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - str r1, [r0, #4]! │ │ │ │ - ldr r3, [pc, #380] @ fa504 <__cxa_atexit@plt+0xee0ac> │ │ │ │ - mov r1, r0 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq f7d1c <__cxa_atexit@plt+0xeb8c4> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne f7d38 <__cxa_atexit@plt+0xeb8e0> │ │ │ │ + ldr r3, [pc, #212] @ f7de8 <__cxa_atexit@plt+0xeb990> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r1, #16]! │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #356] @ fa508 <__cxa_atexit@plt+0xee0b0> │ │ │ │ - str r2, [r0, #24] │ │ │ │ - str lr, [r0, #8] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r7, [r0, #12] │ │ │ │ - stmib r3, {r1, r9, ip} │ │ │ │ - str r4, [r3, #-4] │ │ │ │ - beq fa480 <__cxa_atexit@plt+0xee028> │ │ │ │ - ldr r4, [pc, #328] @ fa50c <__cxa_atexit@plt+0xee0b4> │ │ │ │ - add lr, r6, #84 @ 0x54 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add fp, r4, #3 │ │ │ │ - cmp sl, lr │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - bcc fa4b8 <__cxa_atexit@plt+0xee060> │ │ │ │ - ldr r2, [pc, #300] @ fa51c <__cxa_atexit@plt+0xee0c4> │ │ │ │ - ldr r4, [pc, #300] @ fa520 <__cxa_atexit@plt+0xee0c8> │ │ │ │ - ldr sl, [pc, #300] @ fa524 <__cxa_atexit@plt+0xee0cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #48]! @ 0x30 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r8, lr, #41 @ 0x29 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r2, sl, #3 │ │ │ │ - add r0, r6, #24 │ │ │ │ - stm r0, {r2, r9, fp} │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #236] @ fa528 <__cxa_atexit@plt+0xee0d0> │ │ │ │ - sub r0, lr, #49 @ 0x31 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #220] @ fa52c <__cxa_atexit@plt+0xee0d4> │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #192] @ f7de4 <__cxa_atexit@plt+0xeb98c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst sl, #3 │ │ │ │ + beq f7d90 <__cxa_atexit@plt+0xeb938> │ │ │ │ + mov r7, sl │ │ │ │ + b f7f14 <__cxa_atexit@plt+0xebabc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r0, [pc, #140] @ f7dd0 <__cxa_atexit@plt+0xeb978> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r2, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r0, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f7dac <__cxa_atexit@plt+0xeb954> │ │ │ │ + ldr r2, [pc, #112] @ f7dd4 <__cxa_atexit@plt+0xeb97c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #-12] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r0, [pc, #196] @ fa530 <__cxa_atexit@plt+0xee0d8> │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [pc, #108] @ f7dd8 <__cxa_atexit@plt+0xeb980> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, r8 │ │ │ │ + add r0, r0, #137 @ 0x89 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq f7d9c <__cxa_atexit@plt+0xeb944> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b f71cc <__cxa_atexit@plt+0xead74> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b fa4a8 <__cxa_atexit@plt+0xee050> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #80] @ fa510 <__cxa_atexit@plt+0xee0b8> │ │ │ │ - ldr r3, [pc, #80] @ fa514 <__cxa_atexit@plt+0xee0bc> │ │ │ │ - ldr r7, [pc, #80] @ fa518 <__cxa_atexit@plt+0xee0c0> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r2, r2, #3 │ │ │ │ + ldr r7, [pc, #40] @ f7ddc <__cxa_atexit@plt+0xeb984> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r6, lr │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, r3, #3 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - ldreq ip, [pc, #-2600]! @ f9ae0 <__cxa_atexit@plt+0xed688> │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - ldrbteq pc, [r3], #1460 @ 0x5b4 @ │ │ │ │ - ldrbteq sp, [r3], #2728 @ 0xaa8 │ │ │ │ - ldrbteq pc, [r3], #676 @ 0x2a4 @ │ │ │ │ - ldrbteq lr, [r3], #1816 @ 0x718 │ │ │ │ - @ instruction: 0xfffe4a60 │ │ │ │ - @ instruction: 0xfffe4398 │ │ │ │ - ldrbteq pc, [r3], #912 @ 0x390 @ │ │ │ │ - ldreq ip, [pc, #-3948]! @ f95c4 <__cxa_atexit@plt+0xed16c> │ │ │ │ - ldrbteq sp, [r3], #2848 @ 0xb20 │ │ │ │ - ldreq ip, [pc, #-3852]! @ f962c <__cxa_atexit@plt+0xed1d4> │ │ │ │ - ldrbteq lr, [r3], #1728 @ 0x6c0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #260] @ fa64c <__cxa_atexit@plt+0xee1f4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, r1, #3 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r9, [r5] │ │ │ │ - str ip, [r2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - bcc fa610 <__cxa_atexit@plt+0xee1b8> │ │ │ │ - ldr r0, [pc, #192] @ fa650 <__cxa_atexit@plt+0xee1f8> │ │ │ │ - sub lr, r6, #41 @ 0x29 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #180] @ fa654 <__cxa_atexit@plt+0xee1fc> │ │ │ │ - str lr, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #20]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r0, [pc, #164] @ fa658 <__cxa_atexit@plt+0xee200> │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #124] @ fa65c <__cxa_atexit@plt+0xee204> │ │ │ │ - sub r5, r6, #49 @ 0x31 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #112] @ fa660 <__cxa_atexit@plt+0xee208> │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - stmdb r3, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #96] @ fa664 <__cxa_atexit@plt+0xee20c> │ │ │ │ + ldr r5, [pc, #36] @ f7de0 <__cxa_atexit@plt+0xeb988> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #80] @ fa668 <__cxa_atexit@plt+0xee210> │ │ │ │ - ldr r2, [pc, #80] @ fa66c <__cxa_atexit@plt+0xee214> │ │ │ │ - ldr r7, [pc, #80] @ fa670 <__cxa_atexit@plt+0xee218> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r3, r2, #3 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq pc, [r3], #1072 @ 0x430 @ │ │ │ │ - @ instruction: 0xfffe48c4 │ │ │ │ - @ instruction: 0xfffe41f0 │ │ │ │ - ldrbteq pc, [r3], #472 @ 0x1d8 @ │ │ │ │ - ldreq ip, [pc, #-3532]! @ f9898 <__cxa_atexit@plt+0xed440> │ │ │ │ - ldrbteq sp, [r3], #2436 @ 0x984 │ │ │ │ - ldreq ip, [pc, #-3448]! @ f98f4 <__cxa_atexit@plt+0xed49c> │ │ │ │ - ldrbteq sp, [r3], #2392 @ 0x958 │ │ │ │ - ldrbteq pc, [r3], #356 @ 0x164 @ │ │ │ │ - ldrbteq lr, [r3], #1480 @ 0x5c8 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fa6ac <__cxa_atexit@plt+0xee254> │ │ │ │ - mvn r2, r8 │ │ │ │ - tst r2, #3 │ │ │ │ - beq fa6bc <__cxa_atexit@plt+0xee264> │ │ │ │ - ldr r7, [pc, #88] @ fa6f8 <__cxa_atexit@plt+0xee2a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ fa6f4 <__cxa_atexit@plt+0xee29c> │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #1 │ │ │ │ - bls fa698 <__cxa_atexit@plt+0xee240> │ │ │ │ - ldr r2, [pc, #20] @ fa6ec <__cxa_atexit@plt+0xee294> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #12] @ fa6f0 <__cxa_atexit@plt+0xee298> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq ip, [pc, #-3312]! @ f9a08 <__cxa_atexit@plt+0xed5b0> │ │ │ │ - ldrbteq pc, [r3], #1672 @ 0x688 @ │ │ │ │ - ldreq ip, [pc, #-1908]! @ f9f8c <__cxa_atexit@plt+0xedb34> │ │ │ │ - ldrbteq pc, [r3], #1580 @ 0x62c @ │ │ │ │ + andeq r0, r0, r8, ror #4 │ │ │ │ + @ instruction: 0xfffff464 │ │ │ │ + ldreq pc, [pc, #-28]! @ f7dc4 <__cxa_atexit@plt+0xeb96c> │ │ │ │ + ldrbteq r2, [r4], #2716 @ 0xa9c │ │ │ │ + ldreq lr, [pc, #-4044]! @ f6e1c <__cxa_atexit@plt+0xea9c4> │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + ldrbteq r2, [r4], #2652 @ 0xa5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc fa78c <__cxa_atexit@plt+0xee334> │ │ │ │ - ldr lr, [pc, #116] @ fa79c <__cxa_atexit@plt+0xee344> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [pc, #112] @ fa7a0 <__cxa_atexit@plt+0xee348> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f7e20 <__cxa_atexit@plt+0xeb9c8> │ │ │ │ + ldr r3, [pc, #68] @ f7e50 <__cxa_atexit@plt+0xeb9f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - beq fa784 <__cxa_atexit@plt+0xee32c> │ │ │ │ - ldr r3, [pc, #56] @ fa7a4 <__cxa_atexit@plt+0xee34c> │ │ │ │ - mov r9, r7 │ │ │ │ + beq f7e44 <__cxa_atexit@plt+0xeb9ec> │ │ │ │ + b f7e60 <__cxa_atexit@plt+0xeba08> │ │ │ │ + ldr r3, [pc, #36] @ f7e4c <__cxa_atexit@plt+0xeb9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ fa7a8 <__cxa_atexit@plt+0xee350> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7e44 <__cxa_atexit@plt+0xeb9ec> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq ip, [pc, #-3260]! @ f9af4 <__cxa_atexit@plt+0xed69c> │ │ │ │ - ldrbteq pc, [r3], #656 @ 0x290 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrbteq r2, [r4], #2548 @ 0x9f4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fa7d8 <__cxa_atexit@plt+0xee380> │ │ │ │ - mov r9, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r7, #10 │ │ │ │ + bne f7e98 <__cxa_atexit@plt+0xeba40> │ │ │ │ + ldr r3, [pc, #64] @ f7ebc <__cxa_atexit@plt+0xeba64> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ fa7dc <__cxa_atexit@plt+0xee384> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq ip, [pc, #-3176]! @ f9b7c <__cxa_atexit@plt+0xed724> │ │ │ │ - ldrbteq pc, [r3], #604 @ 0x25c @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7eb0 <__cxa_atexit@plt+0xeba58> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r2, [pc, #24] @ f7eb8 <__cxa_atexit@plt+0xeba60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne f7e8c <__cxa_atexit@plt+0xeba34> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r2, [r4], #2440 @ 0x988 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ fa820 <__cxa_atexit@plt+0xee3c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [pc, #36] @ fa824 <__cxa_atexit@plt+0xee3cc> │ │ │ │ - add sl, r3, #1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #20] @ fa828 <__cxa_atexit@plt+0xee3d0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - ldreq ip, [pc, #-1424]! @ fa298 <__cxa_atexit@plt+0xede40> │ │ │ │ - ldreq ip, [pc, #-1532]! @ fa230 <__cxa_atexit@plt+0xeddd8> │ │ │ │ - ldreq ip, [pc, #-1516]! @ fa244 <__cxa_atexit@plt+0xeddec> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ fa844 <__cxa_atexit@plt+0xee3ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r6, [ip], #736 @ 0x2e0 │ │ │ │ - ldrbteq pc, [r3], #1388 @ 0x56c @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldrbteq r2, [r4], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fa890 <__cxa_atexit@plt+0xee438> │ │ │ │ - ldr r3, [pc, #44] @ fa898 <__cxa_atexit@plt+0xee440> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldrbteq r2, [r4], #2392 @ 0x958 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldrbteq r2, [r4], #2368 @ 0x940 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #10 │ │ │ │ + bne f7f38 <__cxa_atexit@plt+0xebae0> │ │ │ │ + ldr r1, [pc, #64] @ f7f70 <__cxa_atexit@plt+0xebb18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + b f7f44 <__cxa_atexit@plt+0xebaec> │ │ │ │ + ldr r1, [pc, #44] @ f7f6c <__cxa_atexit@plt+0xebb14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq f7f60 <__cxa_atexit@plt+0xebb08> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r2, [r4], #2260 @ 0x8d4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldrbteq r2, [r4], #2236 @ 0x8bc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldrbteq r2, [r4], #2212 @ 0x8a4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f7fe8 <__cxa_atexit@plt+0xebb90> │ │ │ │ + ldr r3, [pc, #64] @ f800c <__cxa_atexit@plt+0xebbb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq fa888 <__cxa_atexit@plt+0xee430> │ │ │ │ - b fa8a8 <__cxa_atexit@plt+0xee450> │ │ │ │ + beq f8000 <__cxa_atexit@plt+0xebba8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r2, [pc, #24] @ f8008 <__cxa_atexit@plt+0xebbb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne f7fdc <__cxa_atexit@plt+0xebb84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r2, [r4], #2104 @ 0x838 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldrbteq r2, [r4], #2080 @ 0x820 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldrbteq r2, [r4], #2056 @ 0x808 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f806c <__cxa_atexit@plt+0xebc14> │ │ │ │ + ldr r3, [pc, #36] @ f8084 <__cxa_atexit@plt+0xebc2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #12] @ f8080 <__cxa_atexit@plt+0xebc28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ + ldreq lr, [pc, #-3332]! @ f7384 <__cxa_atexit@plt+0xeaf2c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbteq pc, [r3], #1308 @ 0x51c @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrbteq r2, [r4], #1984 @ 0x7c0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc fa95c <__cxa_atexit@plt+0xee504> │ │ │ │ - ldr r1, [pc, #244] @ fa9bc <__cxa_atexit@plt+0xee564> │ │ │ │ - ldr r0, [pc, #244] @ fa9c0 <__cxa_atexit@plt+0xee568> │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-12]! │ │ │ │ - str sl, [r2, #-4]! │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - beq fa950 <__cxa_atexit@plt+0xee4f8> │ │ │ │ - ldr r1, [pc, #184] @ fa9c4 <__cxa_atexit@plt+0xee56c> │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp fp, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f80e8 <__cxa_atexit@plt+0xebc90> │ │ │ │ + ldr r2, [pc, #104] @ f8110 <__cxa_atexit@plt+0xebcb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f80fc <__cxa_atexit@plt+0xebca4> │ │ │ │ + ldr r2, [pc, #76] @ f8114 <__cxa_atexit@plt+0xebcbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ - bhi fa96c <__cxa_atexit@plt+0xee514> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq fa988 <__cxa_atexit@plt+0xee530> │ │ │ │ - ldr r7, [pc, #164] @ fa9d4 <__cxa_atexit@plt+0xee57c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #156] @ fa9d8 <__cxa_atexit@plt+0xee580> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8108 <__cxa_atexit@plt+0xebcb0> │ │ │ │ + b f816c <__cxa_atexit@plt+0xebd14> │ │ │ │ + ldr r7, [pc, #40] @ f8118 <__cxa_atexit@plt+0xebcc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #152] @ fa9dc <__cxa_atexit@plt+0xee584> │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r3, [pc, #92] @ fa9d0 <__cxa_atexit@plt+0xee578> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #1 │ │ │ │ - bls fa928 <__cxa_atexit@plt+0xee4d0> │ │ │ │ - ldr r2, [pc, #36] @ fa9c8 <__cxa_atexit@plt+0xee570> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r7, r9, sl} │ │ │ │ - ldr r8, [pc, #20] @ fa9cc <__cxa_atexit@plt+0xee574> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - ldreq ip, [pc, #-2592]! @ f9fb4 <__cxa_atexit@plt+0xedb5c> │ │ │ │ - ldrbteq pc, [r3], #964 @ 0x3c4 @ │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq ip, [pc, #-1240]! @ fa508 <__cxa_atexit@plt+0xee0b0> │ │ │ │ - ldreq ip, [pc, #-1264]! @ fa4f4 <__cxa_atexit@plt+0xee09c> │ │ │ │ - ldrbteq pc, [r3], #984 @ 0x3d8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq lr, [pc, #-3204]! @ f749c <__cxa_atexit@plt+0xeb044> │ │ │ │ + ldrbteq r2, [r4], #1836 @ 0x72c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [pc, #180] @ faab0 <__cxa_atexit@plt+0xee658> │ │ │ │ - ldr r3, [r2, #12]! │ │ │ │ - mov r0, r2 │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr sl, [r0, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r0] │ │ │ │ - sub r3, r2, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - bhi faa5c <__cxa_atexit@plt+0xee604> │ │ │ │ - mvn r7, r1 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ f815c <__cxa_atexit@plt+0xebd04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq faa74 <__cxa_atexit@plt+0xee61c> │ │ │ │ - ldr r7, [pc, #140] @ faac0 <__cxa_atexit@plt+0xee668> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #128] @ faac4 <__cxa_atexit@plt+0xee66c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r5, [pc, #124] @ faac8 <__cxa_atexit@plt+0xee670> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #88] @ faabc <__cxa_atexit@plt+0xee664> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r1 │ │ │ │ - bx r2 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #1 │ │ │ │ - bls faa2c <__cxa_atexit@plt+0xee5d4> │ │ │ │ - ldr r7, [pc, #36] @ faab4 <__cxa_atexit@plt+0xee65c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r8, [pc, #20] @ faab8 <__cxa_atexit@plt+0xee660> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - ldreq ip, [pc, #-2348]! @ fa194 <__cxa_atexit@plt+0xedd3c> │ │ │ │ - ldrbteq pc, [r3], #724 @ 0x2d4 @ │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq ip, [pc, #-976]! @ fa6fc <__cxa_atexit@plt+0xee2a4> │ │ │ │ - ldreq ip, [pc, #-1000]! @ fa6e8 <__cxa_atexit@plt+0xee290> │ │ │ │ - ldrbteq pc, [r3], #728 @ 0x2d8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + beq f8154 <__cxa_atexit@plt+0xebcfc> │ │ │ │ + b f816c <__cxa_atexit@plt+0xebd14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r2, [r4], #1768 @ 0x6e8 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ faaf8 <__cxa_atexit@plt+0xee6a0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq f81dc <__cxa_atexit@plt+0xebd84> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq f81bc <__cxa_atexit@plt+0xebd64> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne f8224 <__cxa_atexit@plt+0xebdcc> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b f8178 <__cxa_atexit@plt+0xebd20> │ │ │ │ + ldr r3, [pc, #276] @ f82d8 <__cxa_atexit@plt+0xebe80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ faafc <__cxa_atexit@plt+0xee6a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq ip, [pc, #-840]! @ fa7bc <__cxa_atexit@plt+0xee364> │ │ │ │ - ldrbteq pc, [r3], #660 @ 0x294 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fab2c <__cxa_atexit@plt+0xee6d4> │ │ │ │ - mov r8, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq f82ac <__cxa_atexit@plt+0xebe54> │ │ │ │ + ldr r3, [pc, #260] @ f82dc <__cxa_atexit@plt+0xebe84> │ │ │ │ add r3, pc, r3 │ │ │ │ + b f8240 <__cxa_atexit@plt+0xebde8> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne f825c <__cxa_atexit@plt+0xebe04> │ │ │ │ + ldr r2, [pc, #220] @ f82cc <__cxa_atexit@plt+0xebe74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f82ac <__cxa_atexit@plt+0xebe54> │ │ │ │ + ldr r3, [pc, #200] @ f82d0 <__cxa_atexit@plt+0xebe78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ fab30 <__cxa_atexit@plt+0xee6d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400bd0 <__cxa_atexit@plt+0x3f4778> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq ip, [pc, #-2360]! @ fa200 <__cxa_atexit@plt+0xedda8> │ │ │ │ - ldrbteq pc, [r3], #596 @ 0x254 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ fab54 <__cxa_atexit@plt+0xee6fc> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f82ac <__cxa_atexit@plt+0xebe54> │ │ │ │ + ldr r3, [pc, #180] @ f82d4 <__cxa_atexit@plt+0xebe7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b f8290 <__cxa_atexit@plt+0xebe38> │ │ │ │ + ldr r3, [pc, #136] @ f82b4 <__cxa_atexit@plt+0xebe5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 13cb7c <__cxa_atexit@plt+0x130724> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fab8c <__cxa_atexit@plt+0xee734> │ │ │ │ - ldr r2, [pc, #28] @ fab98 <__cxa_atexit@plt+0xee740> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + tst r7, #3 │ │ │ │ + beq f82ac <__cxa_atexit@plt+0xebe54> │ │ │ │ + ldr r3, [pc, #120] @ f82b8 <__cxa_atexit@plt+0xebe60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f82ac <__cxa_atexit@plt+0xebe54> │ │ │ │ + ldr r3, [pc, #100] @ f82bc <__cxa_atexit@plt+0xebe64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b f8290 <__cxa_atexit@plt+0xebe38> │ │ │ │ + ldr r3, [pc, #92] @ f82c0 <__cxa_atexit@plt+0xebe68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f82ac <__cxa_atexit@plt+0xebe54> │ │ │ │ + ldr r3, [pc, #76] @ f82c4 <__cxa_atexit@plt+0xebe6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f82ac <__cxa_atexit@plt+0xebe54> │ │ │ │ + ldr r3, [pc, #56] @ f82c8 <__cxa_atexit@plt+0xebe70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f82ac <__cxa_atexit@plt+0xebe54> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq ip, [pc, #-608]! @ fa940 <__cxa_atexit@plt+0xee4e8> │ │ │ │ - ldrbteq lr, [r3], #1668 @ 0x684 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400528 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ - ldrbteq pc, [r3], #424 @ 0x1a8 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + ldrbteq r2, [r4], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fabfc <__cxa_atexit@plt+0xee7a4> │ │ │ │ - ldr r2, [pc, #44] @ fac04 <__cxa_atexit@plt+0xee7ac> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r5, [pc, #24] @ fac08 <__cxa_atexit@plt+0xee7b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq ip, [pc, #-584]! @ fa9c8 <__cxa_atexit@plt+0xee570> │ │ │ │ - ldrbteq pc, [r3], #320 @ 0x140 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fac58 <__cxa_atexit@plt+0xee800> │ │ │ │ - ldr r2, [pc, #48] @ fac64 <__cxa_atexit@plt+0xee80c> │ │ │ │ - ldr r1, [pc, #48] @ fac68 <__cxa_atexit@plt+0xee810> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [pc, #32] @ fac6c <__cxa_atexit@plt+0xee814> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq ip, [pc, #-496]! @ faa84 <__cxa_atexit@plt+0xee62c> │ │ │ │ - ldrbteq lr, [r3], #1680 @ 0x690 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ facdc <__cxa_atexit@plt+0xee884> │ │ │ │ + ldr r3, [pc, #60] @ f8330 <__cxa_atexit@plt+0xebed8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq faca4 <__cxa_atexit@plt+0xee84c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne facb8 <__cxa_atexit@plt+0xee860> │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8328 <__cxa_atexit@plt+0xebed0> │ │ │ │ + ldr r3, [pc, #40] @ f8334 <__cxa_atexit@plt+0xebedc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8328 <__cxa_atexit@plt+0xebed0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ face8 <__cxa_atexit@plt+0xee890> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ face0 <__cxa_atexit@plt+0xee888> │ │ │ │ - ldr r2, [pc, #32] @ face4 <__cxa_atexit@plt+0xee88c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq sp, [r3], #3252 @ 0xcb4 │ │ │ │ - ldreq ip, [pc, #-1792]! @ fa5ec <__cxa_atexit@plt+0xee194> │ │ │ │ - ldreq ip, [pc, #-360]! @ fab88 <__cxa_atexit@plt+0xee730> │ │ │ │ - ldrbteq lr, [r3], #1556 @ 0x614 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + ldrbteq r2, [r4], #1296 @ 0x510 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fad18 <__cxa_atexit@plt+0xee8c0> │ │ │ │ - ldr r7, [pc, #56] @ fad44 <__cxa_atexit@plt+0xee8ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ fad3c <__cxa_atexit@plt+0xee8e4> │ │ │ │ - ldr r2, [pc, #28] @ fad40 <__cxa_atexit@plt+0xee8e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq sp, [r3], #3156 @ 0xc54 │ │ │ │ - ldreq ip, [pc, #-1696]! @ fa6a8 <__cxa_atexit@plt+0xee250> │ │ │ │ - ldreq ip, [pc, #-264]! @ fac44 <__cxa_atexit@plt+0xee7ec> │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi fada8 <__cxa_atexit@plt+0xee950> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fadb0 <__cxa_atexit@plt+0xee958> │ │ │ │ - ldr r3, [pc, #80] @ fadcc <__cxa_atexit@plt+0xee974> │ │ │ │ - ldr r2, [pc, #80] @ fadd0 <__cxa_atexit@plt+0xee978> │ │ │ │ - str r8, [r7, #12] │ │ │ │ + ldr r3, [pc, #36] @ f8370 <__cxa_atexit@plt+0xebf18> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - ldr r7, [pc, #56] @ fadd4 <__cxa_atexit@plt+0xee97c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, r7 │ │ │ │ - b fadb8 <__cxa_atexit@plt+0xee960> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ fadc8 <__cxa_atexit@plt+0xee970> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8368 <__cxa_atexit@plt+0xebf10> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r3], #12 @ │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq ip, [pc, #-1732]! @ fa718 <__cxa_atexit@plt+0xee2c0> │ │ │ │ - ldrbteq lr, [r3], #3996 @ 0xf9c │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + ldrbteq r2, [r4], #1236 @ 0x4d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fae04 <__cxa_atexit@plt+0xee9ac> │ │ │ │ + ldr r3, [pc, #60] @ f83c4 <__cxa_atexit@plt+0xebf6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ + beq f83bc <__cxa_atexit@plt+0xebf64> │ │ │ │ + ldr r3, [pc, #40] @ f83c8 <__cxa_atexit@plt+0xebf70> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - beq fadfc <__cxa_atexit@plt+0xee9a4> │ │ │ │ - b fae14 <__cxa_atexit@plt+0xee9bc> │ │ │ │ + tst r7, #3 │ │ │ │ + beq f83bc <__cxa_atexit@plt+0xebf64> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq lr, [r3], #3948 @ 0xf6c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrbteq r2, [r4], #1148 @ 0x47c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fae50 <__cxa_atexit@plt+0xee9f8> │ │ │ │ - ldr r2, [pc, #92] @ fae84 <__cxa_atexit@plt+0xeea2c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + ldr r3, [pc, #36] @ f8404 <__cxa_atexit@plt+0xebfac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq fae6c <__cxa_atexit@plt+0xeea14> │ │ │ │ - ldr r7, [pc, #68] @ fae88 <__cxa_atexit@plt+0xeea30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq f83fc <__cxa_atexit@plt+0xebfa4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ fae80 <__cxa_atexit@plt+0xeea28> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrbteq r2, [r4], #1088 @ 0x440 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ f8458 <__cxa_atexit@plt+0xec000> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ + beq f8450 <__cxa_atexit@plt+0xebff8> │ │ │ │ + ldr r3, [pc, #40] @ f845c <__cxa_atexit@plt+0xec004> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - beq fae78 <__cxa_atexit@plt+0xeea20> │ │ │ │ - b faeb8 <__cxa_atexit@plt+0xeea60> │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8450 <__cxa_atexit@plt+0xebff8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r2, [r4], #1000 @ 0x3e8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ f8498 <__cxa_atexit@plt+0xec040> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8490 <__cxa_atexit@plt+0xec038> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldreq fp, [pc, #-4048]! @ f9ec0 <__cxa_atexit@plt+0xeda68> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ faea8 <__cxa_atexit@plt+0xeea50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldreq fp, [pc, #-3960]! @ f9f38 <__cxa_atexit@plt+0xedae0> │ │ │ │ - ldrbteq lr, [r3], #3784 @ 0xec8 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrbteq r2, [r4], #940 @ 0x3ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #188] @ faf7c <__cxa_atexit@plt+0xeeb24> │ │ │ │ - mov sl, r7 │ │ │ │ + ldr r3, [pc, #60] @ f84ec <__cxa_atexit@plt+0xec094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f84e4 <__cxa_atexit@plt+0xec08c> │ │ │ │ + ldr r3, [pc, #40] @ f84f0 <__cxa_atexit@plt+0xec098> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str sl, [r5] │ │ │ │ - beq faefc <__cxa_atexit@plt+0xeeaa4> │ │ │ │ - cmp r2, #1 │ │ │ │ - beq faf08 <__cxa_atexit@plt+0xeeab0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne faf48 <__cxa_atexit@plt+0xeeaf0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, sl │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f84e4 <__cxa_atexit@plt+0xec08c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc faf68 <__cxa_atexit@plt+0xeeb10> │ │ │ │ - ldr r7, [pc, #104] @ faf88 <__cxa_atexit@plt+0xeeb30> │ │ │ │ - ldr r3, [pc, #104] @ faf8c <__cxa_atexit@plt+0xeeb34> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r3, [pc, #48] @ faf80 <__cxa_atexit@plt+0xeeb28> │ │ │ │ - ldr r2, [pc, #48] @ faf84 <__cxa_atexit@plt+0xeeb2c> │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq r2, [r4], #852 @ 0x354 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ f852c <__cxa_atexit@plt+0xec0d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrbteq sp, [r3], #2528 @ 0x9e0 │ │ │ │ - ldreq ip, [pc, #-1132]! @ fab20 <__cxa_atexit@plt+0xee6c8> │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - ldrbteq lr, [r3], #1024 @ 0x400 │ │ │ │ - ldrbteq lr, [r3], #3556 @ 0xde4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8524 <__cxa_atexit@plt+0xec0cc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r2, [r4], #792 @ 0x318 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq fafc4 <__cxa_atexit@plt+0xeeb6c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fb004 <__cxa_atexit@plt+0xeebac> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r8, sl │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fb024 <__cxa_atexit@plt+0xeebcc> │ │ │ │ - ldr r7, [pc, #96] @ fb03c <__cxa_atexit@plt+0xeebe4> │ │ │ │ - ldr r2, [pc, #96] @ fb040 <__cxa_atexit@plt+0xeebe8> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldrbteq r2, [r4], #796 @ 0x31c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8574 <__cxa_atexit@plt+0xec11c> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldr r7, [pc, #8] @ f8584 <__cxa_atexit@plt+0xec12c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r3, [pc, #40] @ fb034 <__cxa_atexit@plt+0xeebdc> │ │ │ │ - ldr r2, [pc, #40] @ fb038 <__cxa_atexit@plt+0xeebe0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq sp, [r3], #2340 @ 0x924 │ │ │ │ - ldreq ip, [pc, #-944]! @ fac90 <__cxa_atexit@plt+0xee838> │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - ldrbteq lr, [r3], #836 @ 0x344 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ fb05c <__cxa_atexit@plt+0xeec04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r5, [ip], #2760 @ 0xac8 │ │ │ │ - ldrbteq lr, [r3], #3412 @ 0xd54 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fb0a8 <__cxa_atexit@plt+0xeec50> │ │ │ │ - ldr r3, [pc, #44] @ fb0b0 <__cxa_atexit@plt+0xeec58> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r2, [r4], #772 @ 0x304 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f85c8 <__cxa_atexit@plt+0xec170> │ │ │ │ + ldr r1, [pc, #144] @ f8638 <__cxa_atexit@plt+0xec1e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq fb0a0 <__cxa_atexit@plt+0xeec48> │ │ │ │ - b fb0c0 <__cxa_atexit@plt+0xeec68> │ │ │ │ + beq f85f8 <__cxa_atexit@plt+0xec1a0> │ │ │ │ + b f8648 <__cxa_atexit@plt+0xec1f0> │ │ │ │ + ldr r1, [pc, #92] @ f862c <__cxa_atexit@plt+0xec1d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f8600 <__cxa_atexit@plt+0xec1a8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne f8614 <__cxa_atexit@plt+0xec1bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #44] @ f8634 <__cxa_atexit@plt+0xec1dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #20] @ f8630 <__cxa_atexit@plt+0xec1d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbteq lr, [r3], #3332 @ 0xd04 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, ror #6 │ │ │ │ + ldreq lr, [pc, #-1884]! @ f7edc <__cxa_atexit@plt+0xeba84> │ │ │ │ + andeq r0, r0, ip, ror r3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrbteq r2, [r4], #556 @ 0x22c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc fb174 <__cxa_atexit@plt+0xeed1c> │ │ │ │ - ldr r1, [pc, #244] @ fb1d4 <__cxa_atexit@plt+0xeed7c> │ │ │ │ - ldr r0, [pc, #244] @ fb1d8 <__cxa_atexit@plt+0xeed80> │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-12]! │ │ │ │ - str sl, [r2, #-4]! │ │ │ │ - ands r0, r7, #3 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq f8670 <__cxa_atexit@plt+0xec218> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne f8694 <__cxa_atexit@plt+0xec23c> │ │ │ │ + ldr r3, [pc, #248] @ f8760 <__cxa_atexit@plt+0xec308> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - beq fb168 <__cxa_atexit@plt+0xeed10> │ │ │ │ - ldr r1, [pc, #184] @ fb1dc <__cxa_atexit@plt+0xeed84> │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r1, [r5] │ │ │ │ - bhi fb184 <__cxa_atexit@plt+0xeed2c> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq fb1a0 <__cxa_atexit@plt+0xeed48> │ │ │ │ - ldr r7, [pc, #164] @ fb1ec <__cxa_atexit@plt+0xeed94> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r3, [pc, #228] @ f875c <__cxa_atexit@plt+0xec304> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f86f8 <__cxa_atexit@plt+0xec2a0> │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #156] @ fb1f0 <__cxa_atexit@plt+0xeed98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #152] @ fb1f4 <__cxa_atexit@plt+0xeed9c> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r0, [pc, #160] @ f8740 <__cxa_atexit@plt+0xec2e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r0, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8710 <__cxa_atexit@plt+0xec2b8> │ │ │ │ + ldr r3, [pc, #132] @ f8744 <__cxa_atexit@plt+0xec2ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #128] @ f8748 <__cxa_atexit@plt+0xec2f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #81 @ 0x51 │ │ │ │ + ldr r2, [pc, #120] @ f874c <__cxa_atexit@plt+0xec2f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq f8700 <__cxa_atexit@plt+0xec2a8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, lr │ │ │ │ + b f71cc <__cxa_atexit@plt+0xead74> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r3, [pc, #92] @ fb1e8 <__cxa_atexit@plt+0xeed90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #1 │ │ │ │ - bls fb140 <__cxa_atexit@plt+0xeece8> │ │ │ │ - ldr r2, [pc, #36] @ fb1e0 <__cxa_atexit@plt+0xeed88> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r7, r9, sl} │ │ │ │ - ldr r8, [pc, #20] @ fb1e4 <__cxa_atexit@plt+0xeed8c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - @ instruction: 0xfffff540 │ │ │ │ - ldreq ip, [pc, #-520]! @ fafe4 <__cxa_atexit@plt+0xeeb8c> │ │ │ │ - ldrbteq lr, [r3], #2988 @ 0xbac │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq fp, [pc, #-3264]! @ fa538 <__cxa_atexit@plt+0xee0e0> │ │ │ │ - ldreq fp, [pc, #-3288]! @ fa524 <__cxa_atexit@plt+0xee0cc> │ │ │ │ - ldrbteq lr, [r3], #3008 @ 0xbc0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [pc, #180] @ fb2c8 <__cxa_atexit@plt+0xeee70> │ │ │ │ - ldr r3, [r2, #12]! │ │ │ │ - mov r0, r2 │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr sl, [r0, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r0] │ │ │ │ - sub r3, r2, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - bhi fb274 <__cxa_atexit@plt+0xeee1c> │ │ │ │ - mvn r7, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - beq fb28c <__cxa_atexit@plt+0xeee34> │ │ │ │ - ldr r7, [pc, #140] @ fb2d8 <__cxa_atexit@plt+0xeee80> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #128] @ fb2dc <__cxa_atexit@plt+0xeee84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r5, [pc, #124] @ fb2e0 <__cxa_atexit@plt+0xeee88> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #88] @ fb2d4 <__cxa_atexit@plt+0xeee7c> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r1 │ │ │ │ - bx r2 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #1 │ │ │ │ - bls fb244 <__cxa_atexit@plt+0xeedec> │ │ │ │ - ldr r7, [pc, #36] @ fb2cc <__cxa_atexit@plt+0xeee74> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ + ldr r7, [pc, #56] @ f8750 <__cxa_atexit@plt+0xec2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r8, [pc, #20] @ fb2d0 <__cxa_atexit@plt+0xeee78> │ │ │ │ + ldr r0, [pc, #52] @ f8754 <__cxa_atexit@plt+0xec2fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #44] @ f8758 <__cxa_atexit@plt+0xec300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #81 @ 0x51 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffff454 │ │ │ │ - ldreq ip, [pc, #-276]! @ fb1c4 <__cxa_atexit@plt+0xeed6c> │ │ │ │ - ldrbteq lr, [r3], #2748 @ 0xabc │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq fp, [pc, #-3000]! @ fa72c <__cxa_atexit@plt+0xee2d4> │ │ │ │ - ldreq fp, [pc, #-3024]! @ fa718 <__cxa_atexit@plt+0xee2c0> │ │ │ │ - ldrbteq lr, [r3], #2752 @ 0xac0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r8, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + @ instruction: 0xffffeb08 │ │ │ │ + ldreq lr, [pc, #-2704]! @ f7cc0 <__cxa_atexit@plt+0xeb868> │ │ │ │ + ldreq lr, [pc, #-1716]! @ f80a0 <__cxa_atexit@plt+0xebc48> │ │ │ │ + ldrbteq r2, [r4], #312 @ 0x138 │ │ │ │ + ldreq lr, [pc, #-1640]! @ f80f4 <__cxa_atexit@plt+0xebc9c> │ │ │ │ + ldreq lr, [pc, #-2604]! @ f7d34 <__cxa_atexit@plt+0xeb8dc> │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r2, [r4], #260 @ 0x104 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fb310 <__cxa_atexit@plt+0xeeeb8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f8798 <__cxa_atexit@plt+0xec340> │ │ │ │ + ldr r3, [pc, #68] @ f87c8 <__cxa_atexit@plt+0xec370> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ fb314 <__cxa_atexit@plt+0xeeebc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq fp, [pc, #-2864]! @ fa7ec <__cxa_atexit@plt+0xee394> │ │ │ │ - ldrbteq lr, [r3], #2684 @ 0xa7c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fb344 <__cxa_atexit@plt+0xeeeec> │ │ │ │ - mov r8, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq f87bc <__cxa_atexit@plt+0xec364> │ │ │ │ + b f87d8 <__cxa_atexit@plt+0xec380> │ │ │ │ + ldr r3, [pc, #36] @ f87c4 <__cxa_atexit@plt+0xec36c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ fb348 <__cxa_atexit@plt+0xeeef0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400bd0 <__cxa_atexit@plt+0x3f4778> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq ip, [pc, #-288]! @ fb230 <__cxa_atexit@plt+0xeedd8> │ │ │ │ - ldrbteq lr, [r3], #2620 @ 0xa3c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + beq f87bc <__cxa_atexit@plt+0xec364> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrbteq r2, [r4], #156 @ 0x9c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ fb36c <__cxa_atexit@plt+0xeef14> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r7, #10 │ │ │ │ + bne f8810 <__cxa_atexit@plt+0xec3b8> │ │ │ │ + ldr r3, [pc, #64] @ f8834 <__cxa_atexit@plt+0xec3dc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 13cb7c <__cxa_atexit@plt+0x130724> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fb3a4 <__cxa_atexit@plt+0xeef4c> │ │ │ │ - ldr r2, [pc, #28] @ fb3b0 <__cxa_atexit@plt+0xeef58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq fp, [pc, #-2632]! @ fa970 <__cxa_atexit@plt+0xee518> │ │ │ │ - ldrbteq sp, [r3], #3692 @ 0xe6c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400528 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ - ldrbteq lr, [r3], #2448 @ 0x990 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fb414 <__cxa_atexit@plt+0xeefbc> │ │ │ │ - ldr r2, [pc, #44] @ fb41c <__cxa_atexit@plt+0xeefc4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8828 <__cxa_atexit@plt+0xec3d0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldr r2, [pc, #24] @ f8830 <__cxa_atexit@plt+0xec3d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r5, [pc, #24] @ fb420 <__cxa_atexit@plt+0xeefc8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne f8804 <__cxa_atexit@plt+0xec3ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [pc, #-2608]! @ fa9f8 <__cxa_atexit@plt+0xee5a0> │ │ │ │ - ldrbteq lr, [r3], #2344 @ 0x928 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r2, [r4], #48 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fb470 <__cxa_atexit@plt+0xef018> │ │ │ │ - ldr r2, [pc, #48] @ fb47c <__cxa_atexit@plt+0xef024> │ │ │ │ - ldr r1, [pc, #48] @ fb480 <__cxa_atexit@plt+0xef028> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [pc, #32] @ fb484 <__cxa_atexit@plt+0xef02c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [pc, #-2520]! @ faab4 <__cxa_atexit@plt+0xee65c> │ │ │ │ - ldrbteq sp, [r3], #3704 @ 0xe78 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldrbteq r2, [r4], #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ fb4f4 <__cxa_atexit@plt+0xef09c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fb4bc <__cxa_atexit@plt+0xef064> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne fb4d0 <__cxa_atexit@plt+0xef078> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ fb500 <__cxa_atexit@plt+0xef0a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ fb4f8 <__cxa_atexit@plt+0xef0a0> │ │ │ │ - ldr r2, [pc, #32] @ fb4fc <__cxa_atexit@plt+0xef0a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq sp, [r3], #1180 @ 0x49c │ │ │ │ - ldreq fp, [pc, #-3816]! @ fa61c <__cxa_atexit@plt+0xee1c4> │ │ │ │ - ldreq fp, [pc, #-2384]! @ fabb8 <__cxa_atexit@plt+0xee760> │ │ │ │ - ldrbteq sp, [r3], #3580 @ 0xdfc │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldrbteq r2, [r4], #0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fb530 <__cxa_atexit@plt+0xef0d8> │ │ │ │ - ldr r7, [pc, #56] @ fb55c <__cxa_atexit@plt+0xef104> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ fb554 <__cxa_atexit@plt+0xef0fc> │ │ │ │ - ldr r2, [pc, #28] @ fb558 <__cxa_atexit@plt+0xef100> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq sp, [r3], #1084 @ 0x43c │ │ │ │ - ldreq fp, [pc, #-3720]! @ fa6d8 <__cxa_atexit@plt+0xee280> │ │ │ │ - ldreq fp, [pc, #-2288]! @ fac74 <__cxa_atexit@plt+0xee81c> │ │ │ │ - andeq r0, r3, pc │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldrbteq r1, [r4], #4072 @ 0xfe8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldrbteq r1, [r4], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi fb5c0 <__cxa_atexit@plt+0xef168> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fb5c8 <__cxa_atexit@plt+0xef170> │ │ │ │ - ldr r3, [pc, #80] @ fb5e4 <__cxa_atexit@plt+0xef18c> │ │ │ │ - ldr r2, [pc, #80] @ fb5e8 <__cxa_atexit@plt+0xef190> │ │ │ │ - str r8, [r7, #12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f88dc <__cxa_atexit@plt+0xec484> │ │ │ │ + ldr r3, [pc, #64] @ f8900 <__cxa_atexit@plt+0xec4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f88f4 <__cxa_atexit@plt+0xec49c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldr r2, [pc, #24] @ f88fc <__cxa_atexit@plt+0xec4a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #56] @ fb5ec <__cxa_atexit@plt+0xef194> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, r7 │ │ │ │ - b fb5d0 <__cxa_atexit@plt+0xef178> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ fb5e0 <__cxa_atexit@plt+0xef188> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne f88d0 <__cxa_atexit@plt+0xec478> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq lr, [r3], #2080 @ 0x820 │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq fp, [pc, #-3756]! @ fa748 <__cxa_atexit@plt+0xee2f0> │ │ │ │ - ldrbteq lr, [r3], #2028 @ 0x7ec │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r1, [r4], #3940 @ 0xf64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fb61c <__cxa_atexit@plt+0xef1c4> │ │ │ │ - tst r7, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldrbteq r1, [r4], #3916 @ 0xf4c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldrbteq r1, [r4], #3884 @ 0xf2c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f8960 <__cxa_atexit@plt+0xec508> │ │ │ │ + ldr r3, [pc, #36] @ f8978 <__cxa_atexit@plt+0xec520> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - beq fb614 <__cxa_atexit@plt+0xef1bc> │ │ │ │ - b fb62c <__cxa_atexit@plt+0xef1d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #12] @ f8974 <__cxa_atexit@plt+0xec51c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq lr, [r3], #1980 @ 0x7bc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldreq lr, [pc, #-1040]! @ f856c <__cxa_atexit@plt+0xec114> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r4], #3812 @ 0xee4 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fb668 <__cxa_atexit@plt+0xef210> │ │ │ │ - ldr r2, [pc, #92] @ fb69c <__cxa_atexit@plt+0xef244> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ + bne f89dc <__cxa_atexit@plt+0xec584> │ │ │ │ + ldr r2, [pc, #104] @ f8a04 <__cxa_atexit@plt+0xec5ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f89f0 <__cxa_atexit@plt+0xec598> │ │ │ │ + ldr r2, [pc, #76] @ f8a08 <__cxa_atexit@plt+0xec5b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq fb684 <__cxa_atexit@plt+0xef22c> │ │ │ │ - ldr r7, [pc, #68] @ fb6a0 <__cxa_atexit@plt+0xef248> │ │ │ │ + beq f89fc <__cxa_atexit@plt+0xec5a4> │ │ │ │ + b f8a60 <__cxa_atexit@plt+0xec608> │ │ │ │ + ldr r7, [pc, #40] @ f8a0c <__cxa_atexit@plt+0xec5b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ fb698 <__cxa_atexit@plt+0xef240> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq fb690 <__cxa_atexit@plt+0xef238> │ │ │ │ - b fb6d0 <__cxa_atexit@plt+0xef278> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldreq fp, [pc, #-1976]! @ faef0 <__cxa_atexit@plt+0xeea98> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ fb6c0 <__cxa_atexit@plt+0xef268> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldreq fp, [pc, #-1888]! @ faf68 <__cxa_atexit@plt+0xeeb10> │ │ │ │ - ldrbteq lr, [r3], #1816 @ 0x718 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq lr, [pc, #-912]! @ f8684 <__cxa_atexit@plt+0xec22c> │ │ │ │ + ldrbteq r1, [r4], #3664 @ 0xe50 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #184] @ fb790 <__cxa_atexit@plt+0xef338> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ f8a50 <__cxa_atexit@plt+0xec5f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str sl, [r5] │ │ │ │ - beq fb710 <__cxa_atexit@plt+0xef2b8> │ │ │ │ - cmp r2, #1 │ │ │ │ - beq fb71c <__cxa_atexit@plt+0xef2c4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fb75c <__cxa_atexit@plt+0xef304> │ │ │ │ - ldr r3, [pc, #144] @ fb79c <__cxa_atexit@plt+0xef344> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b fb764 <__cxa_atexit@plt+0xef30c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8a48 <__cxa_atexit@plt+0xec5f0> │ │ │ │ + b f8a60 <__cxa_atexit@plt+0xec608> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fb77c <__cxa_atexit@plt+0xef324> │ │ │ │ - ldr r7, [pc, #108] @ fb7a0 <__cxa_atexit@plt+0xef348> │ │ │ │ - ldr r3, [pc, #108] @ fb7a4 <__cxa_atexit@plt+0xef34c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r3, [pc, #48] @ fb794 <__cxa_atexit@plt+0xef33c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ fb798 <__cxa_atexit@plt+0xef340> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrbteq sp, [r3], #468 @ 0x1d4 │ │ │ │ - ldreq fp, [pc, #-3160]! @ fab48 <__cxa_atexit@plt+0xee6f0> │ │ │ │ - ldrbteq sp, [r3], #3220 @ 0xc94 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - ldrbteq sp, [r3], #3052 @ 0xbec │ │ │ │ - ldrbteq lr, [r3], #1588 @ 0x634 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r1, [r4], #3596 @ 0xe0c │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq fb7d8 <__cxa_atexit@plt+0xef380> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fb818 <__cxa_atexit@plt+0xef3c0> │ │ │ │ - ldr r3, [pc, #124] @ fb850 <__cxa_atexit@plt+0xef3f8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq f8ac8 <__cxa_atexit@plt+0xec670> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq f8ab0 <__cxa_atexit@plt+0xec658> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne f8af0 <__cxa_atexit@plt+0xec698> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b f8a6c <__cxa_atexit@plt+0xec614> │ │ │ │ + ldr r3, [pc, #124] @ f8b34 <__cxa_atexit@plt+0xec6dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b fb820 <__cxa_atexit@plt+0xef3c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fb838 <__cxa_atexit@plt+0xef3e0> │ │ │ │ - ldr r7, [pc, #100] @ fb854 <__cxa_atexit@plt+0xef3fc> │ │ │ │ - ldr r2, [pc, #100] @ fb858 <__cxa_atexit@plt+0xef400> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8b20 <__cxa_atexit@plt+0xec6c8> │ │ │ │ + b f8b44 <__cxa_atexit@plt+0xec6ec> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne f8b08 <__cxa_atexit@plt+0xec6b0> │ │ │ │ + ldr r2, [pc, #84] @ f8b30 <__cxa_atexit@plt+0xec6d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r3, [pc, #40] @ fb848 <__cxa_atexit@plt+0xef3f0> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8b20 <__cxa_atexit@plt+0xec6c8> │ │ │ │ + b f8c3c <__cxa_atexit@plt+0xec7e4> │ │ │ │ + ldr r3, [pc, #48] @ f8b28 <__cxa_atexit@plt+0xec6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ fb84c <__cxa_atexit@plt+0xef3f4> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq sp, [r3], #280 @ 0x118 │ │ │ │ - ldreq fp, [pc, #-2972]! @ facb8 <__cxa_atexit@plt+0xee860> │ │ │ │ - ldrbteq sp, [r3], #3020 @ 0xbcc │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - ldrbteq sp, [r3], #2864 @ 0xb30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ fb874 <__cxa_atexit@plt+0xef41c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r5, [ip], #688 @ 0x2b0 │ │ │ │ - ldrbteq lr, [r3], #1340 @ 0x53c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fb8c0 <__cxa_atexit@plt+0xef468> │ │ │ │ - ldr r3, [pc, #44] @ fb8c8 <__cxa_atexit@plt+0xef470> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8b20 <__cxa_atexit@plt+0xec6c8> │ │ │ │ + b f8e2c <__cxa_atexit@plt+0xec9d4> │ │ │ │ + ldr r3, [pc, #28] @ f8b2c <__cxa_atexit@plt+0xec6d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq fb8b8 <__cxa_atexit@plt+0xef460> │ │ │ │ - b fb8d8 <__cxa_atexit@plt+0xef480> │ │ │ │ + beq f8b20 <__cxa_atexit@plt+0xec6c8> │ │ │ │ + b f8d34 <__cxa_atexit@plt+0xec8dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbteq lr, [r3], #1260 @ 0x4ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrbteq r1, [r4], #3368 @ 0xd28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc fb98c <__cxa_atexit@plt+0xef534> │ │ │ │ - ldr r1, [pc, #244] @ fb9ec <__cxa_atexit@plt+0xef594> │ │ │ │ - ldr r0, [pc, #244] @ fb9f0 <__cxa_atexit@plt+0xef598> │ │ │ │ - add sl, r2, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-12]! │ │ │ │ - str sl, [r2, #-4]! │ │ │ │ - ands r0, r7, #3 │ │ │ │ + ldr r3, [pc, #108] @ f8bb8 <__cxa_atexit@plt+0xec760> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - beq fb980 <__cxa_atexit@plt+0xef528> │ │ │ │ - ldr r1, [pc, #184] @ fb9f4 <__cxa_atexit@plt+0xef59c> │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r1, [r5] │ │ │ │ - bhi fb99c <__cxa_atexit@plt+0xef544> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq fb9b8 <__cxa_atexit@plt+0xef560> │ │ │ │ - ldr r7, [pc, #164] @ fba04 <__cxa_atexit@plt+0xef5ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #156] @ fba08 <__cxa_atexit@plt+0xef5b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #152] @ fba0c <__cxa_atexit@plt+0xef5b4> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8b8c <__cxa_atexit@plt+0xec734> │ │ │ │ + ldr r3, [pc, #88] @ f8bbc <__cxa_atexit@plt+0xec764> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f8b94 <__cxa_atexit@plt+0xec73c> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8ba0 <__cxa_atexit@plt+0xec748> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r3, [pc, #92] @ fba00 <__cxa_atexit@plt+0xef5a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #1 │ │ │ │ - bls fb958 <__cxa_atexit@plt+0xef500> │ │ │ │ - ldr r2, [pc, #36] @ fb9f8 <__cxa_atexit@plt+0xef5a0> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r7, r9, sl} │ │ │ │ - ldr r8, [pc, #20] @ fb9fc <__cxa_atexit@plt+0xef5a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - @ instruction: 0xffffed28 │ │ │ │ - ldreq fp, [pc, #-2544]! @ fb014 <__cxa_atexit@plt+0xeebbc> │ │ │ │ - ldrbteq lr, [r3], #916 @ 0x394 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq fp, [pc, #-1192]! @ fb568 <__cxa_atexit@plt+0xef110> │ │ │ │ - ldreq fp, [pc, #-1216]! @ fb554 <__cxa_atexit@plt+0xef0fc> │ │ │ │ - ldrbteq lr, [r3], #936 @ 0x3a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [pc, #180] @ fbae0 <__cxa_atexit@plt+0xef688> │ │ │ │ - ldr r3, [r2, #12]! │ │ │ │ - mov r0, r2 │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr sl, [r0, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r0] │ │ │ │ - sub r3, r2, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - bhi fba8c <__cxa_atexit@plt+0xef634> │ │ │ │ - mvn r7, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - beq fbaa4 <__cxa_atexit@plt+0xef64c> │ │ │ │ - ldr r7, [pc, #140] @ fbaf0 <__cxa_atexit@plt+0xef698> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #128] @ fbaf4 <__cxa_atexit@plt+0xef69c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r5, [pc, #124] @ fbaf8 <__cxa_atexit@plt+0xef6a0> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #88] @ fbaec <__cxa_atexit@plt+0xef694> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r1 │ │ │ │ - bx r2 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #1 │ │ │ │ - bls fba5c <__cxa_atexit@plt+0xef604> │ │ │ │ - ldr r7, [pc, #36] @ fbae4 <__cxa_atexit@plt+0xef68c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ f8bc0 <__cxa_atexit@plt+0xec768> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r8, [pc, #20] @ fbae8 <__cxa_atexit@plt+0xef690> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffec3c │ │ │ │ - ldreq fp, [pc, #-2300]! @ fb1f4 <__cxa_atexit@plt+0xeed9c> │ │ │ │ - ldrbteq lr, [r3], #676 @ 0x2a4 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldreq fp, [pc, #-928]! @ fb75c <__cxa_atexit@plt+0xef304> │ │ │ │ - ldreq fp, [pc, #-952]! @ fb748 <__cxa_atexit@plt+0xef2f0> │ │ │ │ - ldrbteq lr, [r3], #680 @ 0x2a8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x000003bc │ │ │ │ + ldrbteq r1, [r4], #3260 @ 0xcbc │ │ │ │ + ldrbteq r1, [r4], #3228 @ 0xc9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fbb28 <__cxa_atexit@plt+0xef6d0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r3, [pc, #80] @ f8c28 <__cxa_atexit@plt+0xec7d0> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ fbb2c <__cxa_atexit@plt+0xef6d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq fp, [pc, #-792]! @ fb81c <__cxa_atexit@plt+0xef3c4> │ │ │ │ - ldrbteq lr, [r3], #612 @ 0x264 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + tst r8, #3 │ │ │ │ + beq f8c04 <__cxa_atexit@plt+0xec7ac> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8c10 <__cxa_atexit@plt+0xec7b8> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ f8c2c <__cxa_atexit@plt+0xec7d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + ldrbteq r1, [r4], #3148 @ 0xc4c │ │ │ │ + ldrbteq r1, [r4], #3120 @ 0xc30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fbb5c <__cxa_atexit@plt+0xef704> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #108] @ f8cb0 <__cxa_atexit@plt+0xec858> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ fbb60 <__cxa_atexit@plt+0xef708> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 400bd0 <__cxa_atexit@plt+0x3f4778> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq fp, [pc, #-2312]! @ fb260 <__cxa_atexit@plt+0xeee08> │ │ │ │ - ldrbteq lr, [r3], #548 @ 0x224 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ fbb84 <__cxa_atexit@plt+0xef72c> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8c84 <__cxa_atexit@plt+0xec82c> │ │ │ │ + ldr r3, [pc, #88] @ f8cb4 <__cxa_atexit@plt+0xec85c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 13cb7c <__cxa_atexit@plt+0x130724> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fbbbc <__cxa_atexit@plt+0xef764> │ │ │ │ - ldr r2, [pc, #28] @ fbbc8 <__cxa_atexit@plt+0xef770> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + tst r8, #3 │ │ │ │ + beq f8c8c <__cxa_atexit@plt+0xec834> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8c98 <__cxa_atexit@plt+0xec840> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq fp, [pc, #-560]! @ fb9a0 <__cxa_atexit@plt+0xef548> │ │ │ │ - ldrbteq sp, [r3], #1620 @ 0x654 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 400528 <__cxa_atexit@plt+0x3f40d0> │ │ │ │ - ldrbteq lr, [r3], #376 @ 0x178 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fbc2c <__cxa_atexit@plt+0xef7d4> │ │ │ │ - ldr r2, [pc, #44] @ fbc34 <__cxa_atexit@plt+0xef7dc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r5, [pc, #24] @ fbc38 <__cxa_atexit@plt+0xef7e0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ f8cb8 <__cxa_atexit@plt+0xec860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq fp, [pc, #-536]! @ fba28 <__cxa_atexit@plt+0xef5d0> │ │ │ │ - ldrbteq lr, [r3], #272 @ 0x110 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fbc88 <__cxa_atexit@plt+0xef830> │ │ │ │ - ldr r2, [pc, #48] @ fbc94 <__cxa_atexit@plt+0xef83c> │ │ │ │ - ldr r1, [pc, #48] @ fbc98 <__cxa_atexit@plt+0xef840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [pc, #32] @ fbc9c <__cxa_atexit@plt+0xef844> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq fp, [pc, #-448]! @ fbae4 <__cxa_atexit@plt+0xef68c> │ │ │ │ - ldrbteq sp, [r3], #1632 @ 0x660 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + ldrbteq r1, [r4], #3012 @ 0xbc4 │ │ │ │ + ldrbteq r1, [r4], #2980 @ 0xba4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ fbd0c <__cxa_atexit@plt+0xef8b4> │ │ │ │ + ldr r3, [pc, #80] @ f8d20 <__cxa_atexit@plt+0xec8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fbcd4 <__cxa_atexit@plt+0xef87c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne fbce8 <__cxa_atexit@plt+0xef890> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ fbd18 <__cxa_atexit@plt+0xef8c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ fbd10 <__cxa_atexit@plt+0xef8b8> │ │ │ │ - ldr r2, [pc, #32] @ fbd14 <__cxa_atexit@plt+0xef8bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrbteq ip, [r3], #3204 @ 0xc84 │ │ │ │ - ldreq fp, [pc, #-1744]! @ fb64c <__cxa_atexit@plt+0xef1f4> │ │ │ │ - ldreq fp, [pc, #-312]! @ fbbe8 <__cxa_atexit@plt+0xef790> │ │ │ │ - ldrbteq sp, [r3], #1508 @ 0x5e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fbd48 <__cxa_atexit@plt+0xef8f0> │ │ │ │ - ldr r7, [pc, #56] @ fbd74 <__cxa_atexit@plt+0xef91c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + tst r8, #3 │ │ │ │ + beq f8cfc <__cxa_atexit@plt+0xec8a4> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8d08 <__cxa_atexit@plt+0xec8b0> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ fbd6c <__cxa_atexit@plt+0xef914> │ │ │ │ - ldr r2, [pc, #28] @ fbd70 <__cxa_atexit@plt+0xef918> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - ldrbteq ip, [r3], #3108 @ 0xc24 │ │ │ │ - ldreq fp, [pc, #-1648]! @ fb708 <__cxa_atexit@plt+0xef2b0> │ │ │ │ - ldreq fp, [pc, #-216]! @ fbca4 <__cxa_atexit@plt+0xef84c> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi fbdd8 <__cxa_atexit@plt+0xef980> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fbde0 <__cxa_atexit@plt+0xef988> │ │ │ │ - ldr r3, [pc, #80] @ fbdfc <__cxa_atexit@plt+0xef9a4> │ │ │ │ - ldr r2, [pc, #80] @ fbe00 <__cxa_atexit@plt+0xef9a8> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #56] @ fbe04 <__cxa_atexit@plt+0xef9ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, r7 │ │ │ │ - b fbde8 <__cxa_atexit@plt+0xef990> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ fbdf8 <__cxa_atexit@plt+0xef9a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ f8d24 <__cxa_atexit@plt+0xec8cc> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq lr, [r3], #52 @ 0x34 │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldreq fp, [pc, #-1684]! @ fb778 <__cxa_atexit@plt+0xef320> │ │ │ │ - ldrbteq lr, [r3], #0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr r2 │ │ │ │ + ldrbteq r1, [r4], #2900 @ 0xb54 │ │ │ │ + ldrbteq r1, [r4], #2872 @ 0xb38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fbe34 <__cxa_atexit@plt+0xef9dc> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #108] @ f8da8 <__cxa_atexit@plt+0xec950> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - beq fbe2c <__cxa_atexit@plt+0xef9d4> │ │ │ │ - b fbe44 <__cxa_atexit@plt+0xef9ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq sp, [r3], #4048 @ 0xfd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fbe80 <__cxa_atexit@plt+0xefa28> │ │ │ │ - ldr r2, [pc, #92] @ fbeb4 <__cxa_atexit@plt+0xefa5c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq fbe9c <__cxa_atexit@plt+0xefa44> │ │ │ │ - ldr r7, [pc, #68] @ fbeb8 <__cxa_atexit@plt+0xefa60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ fbeb0 <__cxa_atexit@plt+0xefa58> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + beq f8d7c <__cxa_atexit@plt+0xec924> │ │ │ │ + ldr r3, [pc, #88] @ f8dac <__cxa_atexit@plt+0xec954> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - beq fbea8 <__cxa_atexit@plt+0xefa50> │ │ │ │ - b fbee8 <__cxa_atexit@plt+0xefa90> │ │ │ │ + tst r8, #3 │ │ │ │ + beq f8d84 <__cxa_atexit@plt+0xec92c> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8d90 <__cxa_atexit@plt+0xec938> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldreq sl, [pc, #-4000]! @ faf20 <__cxa_atexit@plt+0xeeac8> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ fbed8 <__cxa_atexit@plt+0xefa80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ f8db0 <__cxa_atexit@plt+0xec958> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-3912]! @ faf98 <__cxa_atexit@plt+0xeeb40> │ │ │ │ - ldrbteq sp, [r3], #3884 @ 0xf2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + ldrbteq r1, [r4], #2764 @ 0xacc │ │ │ │ + ldrbteq r1, [r4], #2732 @ 0xaac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #184] @ fbfa8 <__cxa_atexit@plt+0xefb50> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str sl, [r5] │ │ │ │ - beq fbf28 <__cxa_atexit@plt+0xefad0> │ │ │ │ - cmp r2, #1 │ │ │ │ - beq fbf34 <__cxa_atexit@plt+0xefadc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fbf74 <__cxa_atexit@plt+0xefb1c> │ │ │ │ - ldr r3, [pc, #144] @ fbfb4 <__cxa_atexit@plt+0xefb5c> │ │ │ │ + ldr r3, [pc, #80] @ f8e18 <__cxa_atexit@plt+0xec9c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b fbf7c <__cxa_atexit@plt+0xefb24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f8df4 <__cxa_atexit@plt+0xec99c> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8e00 <__cxa_atexit@plt+0xec9a8> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fbf94 <__cxa_atexit@plt+0xefb3c> │ │ │ │ - ldr r7, [pc, #108] @ fbfb8 <__cxa_atexit@plt+0xefb60> │ │ │ │ - ldr r3, [pc, #108] @ fbfbc <__cxa_atexit@plt+0xefb64> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ f8e1c <__cxa_atexit@plt+0xec9c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r3, [pc, #48] @ fbfac <__cxa_atexit@plt+0xefb54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ fbfb0 <__cxa_atexit@plt+0xefb58> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrbteq ip, [r3], #2492 @ 0x9bc │ │ │ │ - ldreq fp, [pc, #-1088]! @ fbb78 <__cxa_atexit@plt+0xef720> │ │ │ │ - ldrbteq sp, [r3], #1084 @ 0x43c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - ldrbteq sp, [r3], #980 @ 0x3d4 │ │ │ │ - ldrbteq sp, [r3], #3656 @ 0xe48 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrbteq r1, [r4], #2652 @ 0xa5c │ │ │ │ + ldrbteq r1, [r4], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq fbff0 <__cxa_atexit@plt+0xefb98> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fc030 <__cxa_atexit@plt+0xefbd8> │ │ │ │ - ldr r3, [pc, #124] @ fc068 <__cxa_atexit@plt+0xefc10> │ │ │ │ + ldr r3, [pc, #108] @ f8ea0 <__cxa_atexit@plt+0xeca48> │ │ │ │ add r3, pc, r3 │ │ │ │ - b fc038 <__cxa_atexit@plt+0xefbe0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fc050 <__cxa_atexit@plt+0xefbf8> │ │ │ │ - ldr r7, [pc, #100] @ fc06c <__cxa_atexit@plt+0xefc14> │ │ │ │ - ldr r2, [pc, #100] @ fc070 <__cxa_atexit@plt+0xefc18> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r3, [pc, #40] @ fc060 <__cxa_atexit@plt+0xefc08> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8e74 <__cxa_atexit@plt+0xeca1c> │ │ │ │ + ldr r3, [pc, #88] @ f8ea4 <__cxa_atexit@plt+0xeca4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ fc064 <__cxa_atexit@plt+0xefc0c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 400ab0 <__cxa_atexit@plt+0x3f4658> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq ip, [r3], #2304 @ 0x900 │ │ │ │ - ldreq fp, [pc, #-900]! @ fbce8 <__cxa_atexit@plt+0xef890> │ │ │ │ - ldrbteq sp, [r3], #884 @ 0x374 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - ldrbteq sp, [r3], #792 @ 0x318 │ │ │ │ - ldrbteq sp, [r3], #3516 @ 0xdbc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fc0d8 <__cxa_atexit@plt+0xefc80> │ │ │ │ - ldr r2, [pc, #72] @ fc0e4 <__cxa_atexit@plt+0xefc8c> │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst sl, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq fc0cc <__cxa_atexit@plt+0xefc74> │ │ │ │ - ldr r7, [pc, #36] @ fc0e8 <__cxa_atexit@plt+0xefc90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b fc1c4 <__cxa_atexit@plt+0xefd6c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f8e7c <__cxa_atexit@plt+0xeca24> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8e88 <__cxa_atexit@plt+0xeca30> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ f8ea8 <__cxa_atexit@plt+0xeca50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq sp, [r3], #3400 @ 0xd48 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrbteq r1, [r4], #2516 @ 0x9d4 │ │ │ │ + ldrbteq r1, [r4], #2484 @ 0x9b4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ fc114 <__cxa_atexit@plt+0xefcbc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - mov sl, r7 │ │ │ │ + ldr r3, [pc, #80] @ f8f10 <__cxa_atexit@plt+0xecab8> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b fc1c4 <__cxa_atexit@plt+0xefd6c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r3], #3336 @ 0xd08 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r8, [r6, #-4]! │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi fc184 <__cxa_atexit@plt+0xefd2c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fc18c <__cxa_atexit@plt+0xefd34> │ │ │ │ - ldr r2, [pc, #84] @ fc1ac <__cxa_atexit@plt+0xefd54> │ │ │ │ - ldr r1, [pc, #84] @ fc1b0 <__cxa_atexit@plt+0xefd58> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r7, {r2, r9} │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r7, [pc, #60] @ fc1b4 <__cxa_atexit@plt+0xefd5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, r7 │ │ │ │ - b fc194 <__cxa_atexit@plt+0xefd3c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ fc1a8 <__cxa_atexit@plt+0xefd50> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq sp, [r3], #3204 @ 0xc84 │ │ │ │ - @ instruction: 0xfffff724 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - ldreq fp, [pc, #-744]! @ fbed4 <__cxa_atexit@plt+0xefa7c> │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fc2b4 <__cxa_atexit@plt+0xefe5c> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne fc260 <__cxa_atexit@plt+0xefe08> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r8, [r1, #-12]! │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r7, r2 │ │ │ │ - stmib r1, {r9, sl} │ │ │ │ - bcc fc2c4 <__cxa_atexit@plt+0xefe6c> │ │ │ │ - ldr r3, [sl, #2] │ │ │ │ - ldr lr, [sl, #6] │ │ │ │ - ldr r0, [pc, #292] @ fc32c <__cxa_atexit@plt+0xefed4> │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add r3, r6, #32 │ │ │ │ - sub sl, r2, #14 │ │ │ │ - add r0, pc, r0 │ │ │ │ - cmp r7, r3 │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - bcc fc2f0 <__cxa_atexit@plt+0xefe98> │ │ │ │ - ldr r7, [pc, #280] @ fc348 <__cxa_atexit@plt+0xefef0> │ │ │ │ - ldr r2, [pc, #280] @ fc34c <__cxa_atexit@plt+0xefef4> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - ldr r7, [pc, #252] @ fc350 <__cxa_atexit@plt+0xefef8> │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b fc2a8 <__cxa_atexit@plt+0xefe50> │ │ │ │ + tst r8, #3 │ │ │ │ + beq f8eec <__cxa_atexit@plt+0xeca94> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi fc2e8 <__cxa_atexit@plt+0xefe90> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc fc30c <__cxa_atexit@plt+0xefeb4> │ │ │ │ - ldr r7, [pc, #184] @ fc33c <__cxa_atexit@plt+0xefee4> │ │ │ │ - ldr r2, [pc, #184] @ fc340 <__cxa_atexit@plt+0xefee8> │ │ │ │ - str r8, [r6, #12] │ │ │ │ + bhi f8ef8 <__cxa_atexit@plt+0xecaa0> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ f8f14 <__cxa_atexit@plt+0xecabc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #160] @ fc344 <__cxa_atexit@plt+0xefeec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r7, [pc, #124] @ fc338 <__cxa_atexit@plt+0xefee0> │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #104] @ fc334 <__cxa_atexit@plt+0xefedc> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrbteq r1, [r4], #2404 @ 0x964 │ │ │ │ + ldrbteq r1, [r4], #2376 @ 0x948 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8f44 <__cxa_atexit@plt+0xecaec> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b f7c1c <__cxa_atexit@plt+0xeb7c4> │ │ │ │ + ldr r7, [pc, #12] @ f8f58 <__cxa_atexit@plt+0xecb00> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r3, r6 │ │ │ │ - b fc314 <__cxa_atexit@plt+0xefebc> │ │ │ │ - ldr r7, [pc, #56] @ fc330 <__cxa_atexit@plt+0xefed8> │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ fc328 <__cxa_atexit@plt+0xefed0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldrbteq r1, [r4], #2332 @ 0x91c │ │ │ │ + ldrbteq r1, [r4], #2280 @ 0x8e8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f8f88 <__cxa_atexit@plt+0xecb30> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldr r7, [pc, #8] @ f8f98 <__cxa_atexit@plt+0xecb40> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq sp, [r3], #2776 @ 0xad8 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - ldrbteq sp, [r3], #2764 @ 0xacc │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrbteq sp, [r3], #2940 @ 0xb7c │ │ │ │ - @ instruction: 0xffffede0 │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - ldreq fp, [pc, #-440]! @ fc194 <__cxa_atexit@plt+0xefd3c> │ │ │ │ - @ instruction: 0xffffe61c │ │ │ │ - @ instruction: 0xffffeba4 │ │ │ │ - ldreq fp, [pc, #-516]! @ fc154 <__cxa_atexit@plt+0xefcfc> │ │ │ │ - ldrbteq sp, [r3], #2784 @ 0xae0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc fc3f0 <__cxa_atexit@plt+0xeff98> │ │ │ │ - ldr r1, [pc, #164] @ fc424 <__cxa_atexit@plt+0xeffcc> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - sub sl, r6, #14 │ │ │ │ + ldrbteq r1, [r4], #2296 @ 0x8f8 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f8fdc <__cxa_atexit@plt+0xecb84> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ f9060 <__cxa_atexit@plt+0xecc08> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - cmp fp, r5 │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - bhi fc410 <__cxa_atexit@plt+0xeffb8> │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fc408 <__cxa_atexit@plt+0xeffb0> │ │ │ │ - ldr r7, [pc, #120] @ fc430 <__cxa_atexit@plt+0xeffd8> │ │ │ │ - ldr r1, [pc, #120] @ fc434 <__cxa_atexit@plt+0xeffdc> │ │ │ │ - str sl, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9020 <__cxa_atexit@plt+0xecbc8> │ │ │ │ + b f9070 <__cxa_atexit@plt+0xecc18> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #100] @ f9054 <__cxa_atexit@plt+0xecbfc> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r7, [pc, #92] @ fc438 <__cxa_atexit@plt+0xeffe0> │ │ │ │ - add r2, r5, #4 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r3, [pc, #52] @ fc42c <__cxa_atexit@plt+0xeffd4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ fc428 <__cxa_atexit@plt+0xeffd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - ldrbteq sp, [r3], #2480 @ 0x9b0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0xffffe494 │ │ │ │ - @ instruction: 0xffffea1c │ │ │ │ - ldreq fp, [pc, #-124]! @ fc3c4 <__cxa_atexit@plt+0xeff6c> │ │ │ │ - ldrbteq sp, [r3], #2548 @ 0x9f4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fc4a0 <__cxa_atexit@plt+0xf0048> │ │ │ │ - ldr r2, [pc, #72] @ fc4ac <__cxa_atexit@plt+0xf0054> │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst sl, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq fc494 <__cxa_atexit@plt+0xf003c> │ │ │ │ - ldr r7, [pc, #36] @ fc4b0 <__cxa_atexit@plt+0xf0058> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b fc1c4 <__cxa_atexit@plt+0xefd6c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f9028 <__cxa_atexit@plt+0xecbd0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne f9040 <__cxa_atexit@plt+0xecbe8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #44] @ f905c <__cxa_atexit@plt+0xecc04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #16] @ f9058 <__cxa_atexit@plt+0xecc00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq sp, [r3], #2432 @ 0x980 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldreq sp, [pc, #-3376]! @ f8330 <__cxa_atexit@plt+0xebed8> │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrbteq r1, [r4], #2020 @ 0x7e4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ fc4dc <__cxa_atexit@plt+0xf0084> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - mov sl, r7 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq f9098 <__cxa_atexit@plt+0xecc40> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne f90bc <__cxa_atexit@plt+0xecc64> │ │ │ │ + ldr r3, [pc, #220] @ f916c <__cxa_atexit@plt+0xecd14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b fc1c4 <__cxa_atexit@plt+0xefd6c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r3], #2368 @ 0x940 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r8, [r6, #-4]! │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi fc54c <__cxa_atexit@plt+0xf00f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fc554 <__cxa_atexit@plt+0xf00fc> │ │ │ │ - ldr r2, [pc, #84] @ fc574 <__cxa_atexit@plt+0xf011c> │ │ │ │ - ldr r1, [pc, #84] @ fc578 <__cxa_atexit@plt+0xf0120> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r7, {r2, r9} │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r7, [pc, #60] @ fc57c <__cxa_atexit@plt+0xf0124> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, r7 │ │ │ │ - b fc55c <__cxa_atexit@plt+0xf0104> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ fc570 <__cxa_atexit@plt+0xf0118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #200] @ f9168 <__cxa_atexit@plt+0xecd10> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq sp, [r3], #2236 @ 0x8bc │ │ │ │ - @ instruction: 0xfffff35c │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - ldreq sl, [pc, #-3872]! @ fb664 <__cxa_atexit@plt+0xef20c> │ │ │ │ - ldrbteq sp, [r3], #2224 @ 0x8b0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fc618 <__cxa_atexit@plt+0xf01c0> │ │ │ │ - ldr r7, [pc, #132] @ fc62c <__cxa_atexit@plt+0xf01d4> │ │ │ │ - mov r3, r2 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9118 <__cxa_atexit@plt+0xeccc0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #140] @ f9154 <__cxa_atexit@plt+0xeccfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ands r7, r9, #3 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq fc5e8 <__cxa_atexit@plt+0xf0190> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne fc5f8 <__cxa_atexit@plt+0xf01a0> │ │ │ │ - ldr r2, [pc, #100] @ fc630 <__cxa_atexit@plt+0xf01d8> │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r2, #-4]! │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f9130 <__cxa_atexit@plt+0xeccd8> │ │ │ │ + ldr r2, [pc, #108] @ f9158 <__cxa_atexit@plt+0xecd00> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - beq fc610 <__cxa_atexit@plt+0xf01b8> │ │ │ │ - b fc6a8 <__cxa_atexit@plt+0xf0250> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ fc638 <__cxa_atexit@plt+0xf01e0> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [pc, #104] @ f915c <__cxa_atexit@plt+0xecd04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #137 @ 0x89 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq f9120 <__cxa_atexit@plt+0xeccc8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b f71cc <__cxa_atexit@plt+0xead74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fc634 <__cxa_atexit@plt+0xf01dc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f9160 <__cxa_atexit@plt+0xecd08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ f9164 <__cxa_atexit@plt+0xecd0c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrbteq sp, [r3], #2088 @ 0x828 │ │ │ │ - ldreq sl, [pc, #-2064]! @ fbe30 <__cxa_atexit@plt+0xef9d8> │ │ │ │ - ldrbteq sp, [r3], #2040 @ 0x7f8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0xffffe0dc │ │ │ │ + ldreq sp, [pc, #-3220]! @ f84d0 <__cxa_atexit@plt+0xec078> │ │ │ │ + ldrbteq r1, [r4], #1816 @ 0x718 │ │ │ │ + ldreq sp, [pc, #-3144]! @ f8524 <__cxa_atexit@plt+0xec0cc> │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq r1, [r4], #1752 @ 0x6d8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fc678 <__cxa_atexit@plt+0xf0220> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ fc694 <__cxa_atexit@plt+0xf023c> │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f91b4 <__cxa_atexit@plt+0xecd5c> │ │ │ │ + ldr r2, [pc, #64] @ f91d8 <__cxa_atexit@plt+0xecd80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f91cc <__cxa_atexit@plt+0xecd74> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldr r3, [pc, #24] @ f91d4 <__cxa_atexit@plt+0xecd7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq fc68c <__cxa_atexit@plt+0xf0234> │ │ │ │ - b fc6a8 <__cxa_atexit@plt+0xf0250> │ │ │ │ - ldr r7, [pc, #24] @ fc698 <__cxa_atexit@plt+0xf0240> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + bne f91a8 <__cxa_atexit@plt+0xecd50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldreq sl, [pc, #-1940]! @ fbf0c <__cxa_atexit@plt+0xefab4> │ │ │ │ - ldrbteq sp, [r3], #1944 @ 0x798 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r1, [r4], #1644 @ 0x66c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - bne fc744 <__cxa_atexit@plt+0xf02ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fc794 <__cxa_atexit@plt+0xf033c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #272] @ fc7f0 <__cxa_atexit@plt+0xf0398> │ │ │ │ - add lr, r6, #12 │ │ │ │ - sub sl, r3, #14 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - bhi fc7d4 <__cxa_atexit@plt+0xf037c> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fc7cc <__cxa_atexit@plt+0xf0374> │ │ │ │ - ldr r7, [pc, #244] @ fc804 <__cxa_atexit@plt+0xf03ac> │ │ │ │ - ldr r2, [pc, #244] @ fc808 <__cxa_atexit@plt+0xf03b0> │ │ │ │ - str sl, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r7, [pc, #216] @ fc80c <__cxa_atexit@plt+0xf03b4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fc7a4 <__cxa_atexit@plt+0xf034c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc fc7ac <__cxa_atexit@plt+0xf0354> │ │ │ │ - ldr r7, [pc, #148] @ fc7f8 <__cxa_atexit@plt+0xf03a0> │ │ │ │ - ldr r1, [pc, #148] @ fc7fc <__cxa_atexit@plt+0xf03a4> │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - ldr r7, [pc, #128] @ fc800 <__cxa_atexit@plt+0xf03a8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r2, r6 │ │ │ │ - b fc7b4 <__cxa_atexit@plt+0xf035c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ fc7ec <__cxa_atexit@plt+0xf0394> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ fc7f4 <__cxa_atexit@plt+0xf039c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq sp, [r3], #1592 @ 0x638 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - ldrbteq sp, [r3], #1516 @ 0x5ec │ │ │ │ - @ instruction: 0xffffe900 │ │ │ │ - @ instruction: 0xffffee88 │ │ │ │ - ldreq sl, [pc, #-3288]! @ fbb30 <__cxa_atexit@plt+0xef6d8> │ │ │ │ - @ instruction: 0xffffe13c │ │ │ │ - @ instruction: 0xffffe6c4 │ │ │ │ - ldreq sl, [pc, #-3368]! @ fbaec <__cxa_atexit@plt+0xef694> │ │ │ │ - ldrbteq sp, [r3], #1600 @ 0x640 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldrbteq r1, [r4], #1620 @ 0x654 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fc85c <__cxa_atexit@plt+0xf0404> │ │ │ │ - ldr r2, [pc, #52] @ fc864 <__cxa_atexit@plt+0xf040c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ fc868 <__cxa_atexit@plt+0xf0410> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #28] @ fc86c <__cxa_atexit@plt+0xf0414> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400bd8 <__cxa_atexit@plt+0x3f4780> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq sl, [pc, #-1360]! @ fc320 <__cxa_atexit@plt+0xefec8> │ │ │ │ - ldreq sl, [pc, #-3092]! @ fbc60 <__cxa_atexit@plt+0xef808> │ │ │ │ - ldrbteq sp, [r3], #1504 @ 0x5e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fc894 <__cxa_atexit@plt+0xf043c> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fc89c <__cxa_atexit@plt+0xf0444> │ │ │ │ - ldr r7, [pc, #12] @ fc8a8 <__cxa_atexit@plt+0xf0450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldreq sl, [pc, #-3020]! @ fbce4 <__cxa_atexit@plt+0xef88c> │ │ │ │ - ldrbteq sp, [r3], #1444 @ 0x5a4 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldrbteq r1, [r4], #1596 @ 0x63c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fc8f8 <__cxa_atexit@plt+0xf04a0> │ │ │ │ - ldr r2, [pc, #52] @ fc900 <__cxa_atexit@plt+0xf04a8> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ fc904 <__cxa_atexit@plt+0xf04ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #28] @ fc908 <__cxa_atexit@plt+0xf04b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400bd8 <__cxa_atexit@plt+0x3f4780> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq sl, [pc, #-1204]! @ fc458 <__cxa_atexit@plt+0xf0000> │ │ │ │ - ldreq sl, [pc, #-2936]! @ fbd98 <__cxa_atexit@plt+0xef940> │ │ │ │ - ldrbteq sp, [r3], #1348 @ 0x544 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fc930 <__cxa_atexit@plt+0xf04d8> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b fc938 <__cxa_atexit@plt+0xf04e0> │ │ │ │ - ldr r7, [pc, #12] @ fc944 <__cxa_atexit@plt+0xf04ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldreq sl, [pc, #-2864]! @ fbe1c <__cxa_atexit@plt+0xef9c4> │ │ │ │ - ldrbteq sp, [r3], #1368 @ 0x558 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldrbteq r1, [r4], #1572 @ 0x624 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fc9b0 <__cxa_atexit@plt+0xf0558> │ │ │ │ - ldr r7, [pc, #84] @ fc9c4 <__cxa_atexit@plt+0xf056c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq fc9a4 <__cxa_atexit@plt+0xf054c> │ │ │ │ - ldr r3, [pc, #68] @ fc9c8 <__cxa_atexit@plt+0xf0570> │ │ │ │ - ldr r2, [pc, #68] @ fc9cc <__cxa_atexit@plt+0xf0574> │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ + bne f9268 <__cxa_atexit@plt+0xece10> │ │ │ │ + ldr r3, [pc, #64] @ f928c <__cxa_atexit@plt+0xece34> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9280 <__cxa_atexit@plt+0xece28> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldr r2, [pc, #24] @ f9288 <__cxa_atexit@plt+0xece30> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - moveq r2, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 400be0 <__cxa_atexit@plt+0x3f4788> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ fc9d0 <__cxa_atexit@plt+0xf0578> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne f925c <__cxa_atexit@plt+0xece04> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - ldrbteq sp, [r3], #1280 @ 0x500 │ │ │ │ - ldrbteq sp, [r3], #1232 @ 0x4d0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r1, [r4], #1464 @ 0x5b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ fca08 <__cxa_atexit@plt+0xf05b0> │ │ │ │ - ldr r2, [pc, #32] @ fca0c <__cxa_atexit@plt+0xf05b4> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r1, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r2, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 400be0 <__cxa_atexit@plt+0x3f4788> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - ldrbteq sp, [r3], #1120 @ 0x460 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldrbteq r1, [r4], #1440 @ 0x5a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ fca30 <__cxa_atexit@plt+0xf05d8> │ │ │ │ - mov r8, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldrbteq r1, [r4], #1416 @ 0x588 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f92ec <__cxa_atexit@plt+0xece94> │ │ │ │ + ldr r3, [pc, #36] @ f9304 <__cxa_atexit@plt+0xeceac> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 400a38 <__cxa_atexit@plt+0x3f45e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r3], #1064 @ 0x428 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #12] @ f9300 <__cxa_atexit@plt+0xecea8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldreq sp, [pc, #-2692]! @ f8884 <__cxa_atexit@plt+0xec42c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r4], #1344 @ 0x540 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fcaac <__cxa_atexit@plt+0xf0654> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fcae0 <__cxa_atexit@plt+0xf0688> │ │ │ │ - ldr r2, [pc, #188] @ fcb20 <__cxa_atexit@plt+0xf06c8> │ │ │ │ - ldr lr, [pc, #188] @ fcb24 <__cxa_atexit@plt+0xf06cc> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ + bne f9368 <__cxa_atexit@plt+0xecf10> │ │ │ │ + ldr r2, [pc, #104] @ f9390 <__cxa_atexit@plt+0xecf38> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r2, [pc, #164] @ fcb28 <__cxa_atexit@plt+0xf06d0> │ │ │ │ - add lr, r6, #8 │ │ │ │ - sub r8, r3, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r6, [pc, #140] @ fcb2c <__cxa_atexit@plt+0xf06d4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp fp, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - bhi fcaf0 <__cxa_atexit@plt+0xf0698> │ │ │ │ - ldr r2, [pc, #80] @ fcb14 <__cxa_atexit@plt+0xf06bc> │ │ │ │ - ldr r7, [pc, #80] @ fcb18 <__cxa_atexit@plt+0xf06c0> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f937c <__cxa_atexit@plt+0xecf24> │ │ │ │ + ldr r2, [pc, #76] @ f9394 <__cxa_atexit@plt+0xecf3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - ldr r0, [pc, #72] @ fcb1c <__cxa_atexit@plt+0xf06c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9388 <__cxa_atexit@plt+0xecf30> │ │ │ │ + b f93ec <__cxa_atexit@plt+0xecf94> │ │ │ │ + ldr r7, [pc, #40] @ f9398 <__cxa_atexit@plt+0xecf40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #20] @ fcb0c <__cxa_atexit@plt+0xf06b4> │ │ │ │ - ldr r9, [pc, #20] @ fcb10 <__cxa_atexit@plt+0xf06b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbteq sp, [r3], #848 @ 0x350 │ │ │ │ - ldrbteq ip, [r3], #2264 @ 0x8d8 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - ldrbteq ip, [r3], #2312 @ 0x908 │ │ │ │ - ldrbteq ip, [r3], #2304 @ 0x900 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - ldreq sl, [pc, #-800]! @ fc810 <__cxa_atexit@plt+0xf03b8> │ │ │ │ - ldreq sl, [pc, #-792]! @ fc81c <__cxa_atexit@plt+0xf03c4> │ │ │ │ - ldrbteq sp, [r3], #792 @ 0x318 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq sp, [pc, #-2564]! @ f899c <__cxa_atexit@plt+0xec544> │ │ │ │ + ldrbteq r1, [r4], #1196 @ 0x4ac │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b fc590 <__cxa_atexit@plt+0xf0138> │ │ │ │ - ldrbteq sp, [r3], #840 @ 0x348 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ f93dc <__cxa_atexit@plt+0xecf84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f93d4 <__cxa_atexit@plt+0xecf7c> │ │ │ │ + b f93ec <__cxa_atexit@plt+0xecf94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r1, [r4], #1128 @ 0x468 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ fcb6c <__cxa_atexit@plt+0xf0714> │ │ │ │ - mov r8, r7 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq f945c <__cxa_atexit@plt+0xed004> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq f943c <__cxa_atexit@plt+0xecfe4> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne f948c <__cxa_atexit@plt+0xed034> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b f93f8 <__cxa_atexit@plt+0xecfa0> │ │ │ │ + ldr r3, [pc, #192] @ f9504 <__cxa_atexit@plt+0xed0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400a38 <__cxa_atexit@plt+0x3f45e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r3], #784 @ 0x310 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fcbe8 <__cxa_atexit@plt+0xf0790> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fcc1c <__cxa_atexit@plt+0xf07c4> │ │ │ │ - ldr r2, [pc, #188] @ fcc5c <__cxa_atexit@plt+0xf0804> │ │ │ │ - ldr lr, [pc, #188] @ fcc60 <__cxa_atexit@plt+0xf0808> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f94e4 <__cxa_atexit@plt+0xed08c> │ │ │ │ + ldr r3, [pc, #176] @ f9508 <__cxa_atexit@plt+0xed0b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b f94c8 <__cxa_atexit@plt+0xed070> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne f94ac <__cxa_atexit@plt+0xed054> │ │ │ │ + ldr r2, [pc, #140] @ f94fc <__cxa_atexit@plt+0xed0a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r2, [pc, #164] @ fcc64 <__cxa_atexit@plt+0xf080c> │ │ │ │ - add lr, r6, #8 │ │ │ │ - sub r8, r3, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r6, [pc, #140] @ fcc68 <__cxa_atexit@plt+0xf0810> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4005f0 <__cxa_atexit@plt+0x3f4198> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp fp, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - bhi fcc2c <__cxa_atexit@plt+0xf07d4> │ │ │ │ - ldr r2, [pc, #80] @ fcc50 <__cxa_atexit@plt+0xf07f8> │ │ │ │ - ldr r7, [pc, #80] @ fcc54 <__cxa_atexit@plt+0xf07fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - ldr r0, [pc, #72] @ fcc58 <__cxa_atexit@plt+0xf0800> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #20] @ fcc48 <__cxa_atexit@plt+0xf07f0> │ │ │ │ - ldr r9, [pc, #20] @ fcc4c <__cxa_atexit@plt+0xf07f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #12 │ │ │ │ + tst r7, #3 │ │ │ │ + beq f94e4 <__cxa_atexit@plt+0xed08c> │ │ │ │ + ldr r3, [pc, #120] @ f9500 <__cxa_atexit@plt+0xed0a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b f94c8 <__cxa_atexit@plt+0xed070> │ │ │ │ + ldr r3, [pc, #88] @ f94ec <__cxa_atexit@plt+0xed094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f94e4 <__cxa_atexit@plt+0xed08c> │ │ │ │ + ldr r3, [pc, #72] @ f94f0 <__cxa_atexit@plt+0xed098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b f94c8 <__cxa_atexit@plt+0xed070> │ │ │ │ + ldr r3, [pc, #64] @ f94f4 <__cxa_atexit@plt+0xed09c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f94e4 <__cxa_atexit@plt+0xed08c> │ │ │ │ + ldr r3, [pc, #48] @ f94f8 <__cxa_atexit@plt+0xed0a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f94e4 <__cxa_atexit@plt+0xed08c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f965c <__cxa_atexit@plt+0xed204> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq sp, [r3], #532 @ 0x214 │ │ │ │ - ldrbteq ip, [r3], #1964 @ 0x7ac │ │ │ │ - @ instruction: 0xfffffa40 │ │ │ │ - ldrbteq ip, [r3], #2012 @ 0x7dc │ │ │ │ - ldrbteq ip, [r3], #2004 @ 0x7d4 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - ldreq sl, [pc, #-484]! @ fca88 <__cxa_atexit@plt+0xf0630> │ │ │ │ - ldreq sl, [pc, #-476]! @ fca94 <__cxa_atexit@plt+0xf063c> │ │ │ │ - ldrbteq sp, [r3], #476 @ 0x1dc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq r1, [r4], #828 @ 0x33c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fcc90 <__cxa_atexit@plt+0xf0838> │ │ │ │ - mov r8, #1 │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #36] @ f9544 <__cxa_atexit@plt+0xed0ec> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400b28 <__cxa_atexit@plt+0x3f46d0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq sp, [r3], #436 @ 0x1b4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + tst r7, #3 │ │ │ │ + beq f953c <__cxa_atexit@plt+0xed0e4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f965c <__cxa_atexit@plt+0xed204> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r4], #768 @ 0x300 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b fc590 <__cxa_atexit@plt+0xf0138> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f965c <__cxa_atexit@plt+0xed204> │ │ │ │ + ldrbteq r1, [r4], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fcce0 <__cxa_atexit@plt+0xf0888> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ fcce8 <__cxa_atexit@plt+0xf0890> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ f9598 <__cxa_atexit@plt+0xed140> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9590 <__cxa_atexit@plt+0xed138> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f965c <__cxa_atexit@plt+0xed204> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-188]! @ fcc34 <__cxa_atexit@plt+0xf07dc> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r4], #684 @ 0x2ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fcd1c <__cxa_atexit@plt+0xf08c4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ fcd24 <__cxa_atexit@plt+0xf08cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f965c <__cxa_atexit@plt+0xed204> │ │ │ │ + ldrbteq r1, [r4], #660 @ 0x294 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ f95ec <__cxa_atexit@plt+0xed194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f95e4 <__cxa_atexit@plt+0xed18c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f965c <__cxa_atexit@plt+0xed204> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [pc, #-128]! @ fccac <__cxa_atexit@plt+0xf0854> │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r4], #600 @ 0x258 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fcd64 <__cxa_atexit@plt+0xf090c> │ │ │ │ - ldr r3, [pc, #44] @ fcd74 <__cxa_atexit@plt+0xf091c> │ │ │ │ - ldr r2, [pc, #44] @ fcd78 <__cxa_atexit@plt+0xf0920> │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r9, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f965c <__cxa_atexit@plt+0xed204> │ │ │ │ + ldrbteq r1, [r4], #576 @ 0x240 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ f9640 <__cxa_atexit@plt+0xed1e8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9638 <__cxa_atexit@plt+0xed1e0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f965c <__cxa_atexit@plt+0xed204> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r4], #516 @ 0x204 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f965c <__cxa_atexit@plt+0xed204> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ f96dc <__cxa_atexit@plt+0xed284> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r7, [pc, #16] @ fcd7c <__cxa_atexit@plt+0xf0924> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f96a4 <__cxa_atexit@plt+0xed24c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f96b0 <__cxa_atexit@plt+0xed258> │ │ │ │ + ldr r7, [pc, #76] @ f96e4 <__cxa_atexit@plt+0xed28c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq ip, [r3], #1744 @ 0x6d0 │ │ │ │ - ldrbteq sp, [r3], #360 @ 0x168 │ │ │ │ - ldrbteq sp, [r3], #320 @ 0x140 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ f96e0 <__cxa_atexit@plt+0xed288> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f96d4 <__cxa_atexit@plt+0xed27c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldreq sp, [pc, #-1756]! @ f9010 <__cxa_atexit@plt+0xecbb8> │ │ │ │ + ldrbteq r1, [r4], #352 @ 0x160 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ fcdb8 <__cxa_atexit@plt+0xf0960> │ │ │ │ - mov sl, r7 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne f9714 <__cxa_atexit@plt+0xed2bc> │ │ │ │ + ldr r7, [pc, #60] @ f9744 <__cxa_atexit@plt+0xed2ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ f9740 <__cxa_atexit@plt+0xed2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ fcdbc <__cxa_atexit@plt+0xf0964> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ fcdc0 <__cxa_atexit@plt+0xf0968> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6956d8 <__cxa_atexit@plt+0x689280> │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9738 <__cxa_atexit@plt+0xed2e0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldreq sl, [pc, #-456]! @ fcbfc <__cxa_atexit@plt+0xf07a4> │ │ │ │ - ldreq sl, [pc, #-1068]! @ fc99c <__cxa_atexit@plt+0xf0544> │ │ │ │ - ldrbteq sp, [r3], #244 @ 0xf4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldreq sp, [pc, #-1644]! @ f90e0 <__cxa_atexit@plt+0xecc88> │ │ │ │ + ldrbteq r1, [r4], #256 @ 0x100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne fce00 <__cxa_atexit@plt+0xf09a8> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #28] @ fce0c <__cxa_atexit@plt+0xf09b4> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldrbteq r1, [r4], #292 @ 0x124 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f978c <__cxa_atexit@plt+0xed334> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldr r7, [pc, #8] @ f979c <__cxa_atexit@plt+0xed344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r1, [r4], #268 @ 0x10c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f97e0 <__cxa_atexit@plt+0xed388> │ │ │ │ + ldr r1, [pc, #144] @ f9850 <__cxa_atexit@plt+0xed3f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9810 <__cxa_atexit@plt+0xed3b8> │ │ │ │ + b f9860 <__cxa_atexit@plt+0xed408> │ │ │ │ + ldr r1, [pc, #92] @ f9844 <__cxa_atexit@plt+0xed3ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f9818 <__cxa_atexit@plt+0xed3c0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne f982c <__cxa_atexit@plt+0xed3d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #44] @ f984c <__cxa_atexit@plt+0xed3f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b fcf88 <__cxa_atexit@plt+0xf0b30> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq sp, [r3], #168 @ 0xa8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #20] @ f9848 <__cxa_atexit@plt+0xed3f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #5 │ │ │ │ + ldreq sp, [pc, #-1348]! @ f930c <__cxa_atexit@plt+0xeceb4> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrbteq r1, [r4], #52 @ 0x34 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ fceac <__cxa_atexit@plt+0xf0a54> │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq f9888 <__cxa_atexit@plt+0xed430> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne f98ac <__cxa_atexit@plt+0xed454> │ │ │ │ + ldr r3, [pc, #248] @ f9978 <__cxa_atexit@plt+0xed520> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r3, [pc, #228] @ f9974 <__cxa_atexit@plt+0xed51c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9910 <__cxa_atexit@plt+0xed4b8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r0, [pc, #160] @ f9958 <__cxa_atexit@plt+0xed500> │ │ │ │ + add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5], #-12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fce8c <__cxa_atexit@plt+0xf0a34> │ │ │ │ - ldr r7, [pc, #108] @ fceb0 <__cxa_atexit@plt+0xf0a58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - ldr r3, [pc, #100] @ fceb4 <__cxa_atexit@plt+0xf0a5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r3, #2 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fce80 <__cxa_atexit@plt+0xf0a28> │ │ │ │ - ldr r3, [pc, #84] @ fceb8 <__cxa_atexit@plt+0xf0a60> │ │ │ │ - ldr r1, [pc, #84] @ fcebc <__cxa_atexit@plt+0xf0a64> │ │ │ │ - mov r8, sl │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r0, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f9928 <__cxa_atexit@plt+0xed4d0> │ │ │ │ + ldr r3, [pc, #132] @ f995c <__cxa_atexit@plt+0xed504> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp r2, #2 │ │ │ │ - moveq r1, r3 │ │ │ │ - str r1, [r5] │ │ │ │ - b 400be0 <__cxa_atexit@plt+0x3f4788> │ │ │ │ - ldr r0, [r3, #2]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [pc, #128] @ f9960 <__cxa_atexit@plt+0xed508> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #81 @ 0x51 │ │ │ │ + ldr r2, [pc, #120] @ f9964 <__cxa_atexit@plt+0xed50c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq f9918 <__cxa_atexit@plt+0xed4c0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, lr │ │ │ │ + b f71cc <__cxa_atexit@plt+0xead74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ fcec0 <__cxa_atexit@plt+0xf0a68> │ │ │ │ - ldr r5, [pc, #44] @ fcec4 <__cxa_atexit@plt+0xf0a6c> │ │ │ │ + ldr r7, [pc, #56] @ f9968 <__cxa_atexit@plt+0xed510> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + ldr r0, [pc, #52] @ f996c <__cxa_atexit@plt+0xed514> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #44] @ f9970 <__cxa_atexit@plt+0xed518> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #81 @ 0x51 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffb98 │ │ │ │ - ldreq r9, [pc, #-3896]! @ fbf84 <__cxa_atexit@plt+0xefb2c> │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - ldrbteq sp, [r3], #40 @ 0x28 │ │ │ │ - ldreq r9, [pc, #-3820]! @ fbfe0 <__cxa_atexit@plt+0xefb88> │ │ │ │ - ldrbteq ip, [r3], #4080 @ 0xff0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + @ instruction: 0xffffd8f0 │ │ │ │ + ldreq sp, [pc, #-2168]! @ f90f0 <__cxa_atexit@plt+0xecc98> │ │ │ │ + ldreq sp, [pc, #-1180]! @ f94d0 <__cxa_atexit@plt+0xed078> │ │ │ │ + ldrbteq r0, [r4], #3872 @ 0xf20 │ │ │ │ + ldreq sp, [pc, #-1104]! @ f9524 <__cxa_atexit@plt+0xed0cc> │ │ │ │ + ldreq sp, [pc, #-2068]! @ f9164 <__cxa_atexit@plt+0xecd0c> │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r0, [r4], #3852 @ 0xf0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #84] @ fcf34 <__cxa_atexit@plt+0xf0adc> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f99c0 <__cxa_atexit@plt+0xed568> │ │ │ │ + ldr r2, [pc, #64] @ f99e4 <__cxa_atexit@plt+0xed58c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fcf1c <__cxa_atexit@plt+0xf0ac4> │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne fcf28 <__cxa_atexit@plt+0xf0ad0> │ │ │ │ - ldr r3, [pc, #52] @ fcf38 <__cxa_atexit@plt+0xf0ae0> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f99d8 <__cxa_atexit@plt+0xed580> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldr r3, [pc, #24] @ f99e0 <__cxa_atexit@plt+0xed588> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ + tst r7, #3 │ │ │ │ + bne f99b4 <__cxa_atexit@plt+0xed55c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r0, [r4], #3744 @ 0xea0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldrbteq r0, [r4], #3720 @ 0xe88 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldrbteq r0, [r4], #3696 @ 0xe70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldrbteq r0, [r4], #3672 @ 0xe58 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b fcf88 <__cxa_atexit@plt+0xf0b30> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - ldrbteq ip, [r3], #3964 @ 0xf7c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f9a74 <__cxa_atexit@plt+0xed61c> │ │ │ │ + ldr r3, [pc, #64] @ f9a98 <__cxa_atexit@plt+0xed640> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9a8c <__cxa_atexit@plt+0xed634> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldr r2, [pc, #24] @ f9a94 <__cxa_atexit@plt+0xed63c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne f9a68 <__cxa_atexit@plt+0xed610> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r0, [r4], #3564 @ 0xdec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne fcf78 <__cxa_atexit@plt+0xf0b20> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #28] @ fcf84 <__cxa_atexit@plt+0xf0b2c> │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldrbteq r0, [r4], #3540 @ 0xdd4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldrbteq r0, [r4], #3508 @ 0xdb4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne f9af8 <__cxa_atexit@plt+0xed6a0> │ │ │ │ + ldr r3, [pc, #36] @ f9b10 <__cxa_atexit@plt+0xed6b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b fcf88 <__cxa_atexit@plt+0xf0b30> │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - mov fp, r8 │ │ │ │ - and r3, r6, #3 │ │ │ │ + b 400a94 <__cxa_atexit@plt+0x3f463c> │ │ │ │ + ldr r7, [pc, #12] @ f9b0c <__cxa_atexit@plt+0xed6b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldreq sp, [pc, #-632]! @ f989c <__cxa_atexit@plt+0xed444> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r0, [r4], #3436 @ 0xd6c │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fd020 <__cxa_atexit@plt+0xf0bc8> │ │ │ │ - ldr r2, [pc, #156] @ fd044 <__cxa_atexit@plt+0xf0bec> │ │ │ │ - ldr r7, [r6, #2] │ │ │ │ - ldr r6, [r6, #6] │ │ │ │ + bne f9b74 <__cxa_atexit@plt+0xed71c> │ │ │ │ + ldr r2, [pc, #104] @ f9b9c <__cxa_atexit@plt+0xed744> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f9b88 <__cxa_atexit@plt+0xed730> │ │ │ │ + ldr r2, [pc, #76] @ f9ba0 <__cxa_atexit@plt+0xed748> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r6, [r5, #16] │ │ │ │ - beq fd02c <__cxa_atexit@plt+0xf0bd4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fd038 <__cxa_atexit@plt+0xf0be0> │ │ │ │ - ldr ip, [pc, #108] @ fd048 <__cxa_atexit@plt+0xf0bf0> │ │ │ │ - ldr r9, [pc, #108] @ fd04c <__cxa_atexit@plt+0xf0bf4> │ │ │ │ - ldr lr, [pc, #108] @ fd050 <__cxa_atexit@plt+0xf0bf8> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r9, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldm r3, {r7, r8} │ │ │ │ - str lr, [r9, #16]! │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #-4] │ │ │ │ - str r0, [sl, #24] │ │ │ │ - str r1, [sl, #28] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - b 400b68 <__cxa_atexit@plt+0x3f4710> │ │ │ │ + beq f9b94 <__cxa_atexit@plt+0xed73c> │ │ │ │ + b f9bf8 <__cxa_atexit@plt+0xed7a0> │ │ │ │ + ldr r7, [pc, #40] @ f9ba4 <__cxa_atexit@plt+0xed74c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fd0bc <__cxa_atexit@plt+0xf0c64> │ │ │ │ - ldr r3, [pc, #80] @ fd0c8 <__cxa_atexit@plt+0xf0c70> │ │ │ │ - ldr r2, [pc, #80] @ fd0cc <__cxa_atexit@plt+0xf0c74> │ │ │ │ - ldr lr, [pc, #80] @ fd0d0 <__cxa_atexit@plt+0xf0c78> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq sp, [pc, #-504]! @ f99b4 <__cxa_atexit@plt+0xed55c> │ │ │ │ + ldrbteq r0, [r4], #3288 @ 0xcd8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ f9be8 <__cxa_atexit@plt+0xed790> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9be0 <__cxa_atexit@plt+0xed788> │ │ │ │ + b f9bf8 <__cxa_atexit@plt+0xed7a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r0, [r4], #3220 @ 0xc94 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq f9c68 <__cxa_atexit@plt+0xed810> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq f9c48 <__cxa_atexit@plt+0xed7f0> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne f9c98 <__cxa_atexit@plt+0xed840> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b f9c04 <__cxa_atexit@plt+0xed7ac> │ │ │ │ + ldr r3, [pc, #192] @ f9d10 <__cxa_atexit@plt+0xed8b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r9, sl │ │ │ │ - add lr, pc, lr │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - str lr, [r9, #16]! │ │ │ │ - str r0, [sl, #24] │ │ │ │ - str r1, [sl, #28] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - b 400b68 <__cxa_atexit@plt+0x3f4710> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffc30 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ fd108 <__cxa_atexit@plt+0xf0cb0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9cf0 <__cxa_atexit@plt+0xed898> │ │ │ │ + ldr r3, [pc, #176] @ f9d14 <__cxa_atexit@plt+0xed8bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b f9cd4 <__cxa_atexit@plt+0xed87c> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne f9cb8 <__cxa_atexit@plt+0xed860> │ │ │ │ + ldr r2, [pc, #140] @ f9d08 <__cxa_atexit@plt+0xed8b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9cf0 <__cxa_atexit@plt+0xed898> │ │ │ │ + ldr r3, [pc, #120] @ f9d0c <__cxa_atexit@plt+0xed8b4> │ │ │ │ add r3, pc, r3 │ │ │ │ + b f9cd4 <__cxa_atexit@plt+0xed87c> │ │ │ │ + ldr r3, [pc, #88] @ f9cf8 <__cxa_atexit@plt+0xed8a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ + beq f9cf0 <__cxa_atexit@plt+0xed898> │ │ │ │ + ldr r3, [pc, #72] @ f9cfc <__cxa_atexit@plt+0xed8a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b f9cd4 <__cxa_atexit@plt+0xed87c> │ │ │ │ + ldr r3, [pc, #64] @ f9d00 <__cxa_atexit@plt+0xed8a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq fd100 <__cxa_atexit@plt+0xf0ca8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b fcf88 <__cxa_atexit@plt+0xf0b30> │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9cf0 <__cxa_atexit@plt+0xed898> │ │ │ │ + ldr r3, [pc, #48] @ f9d04 <__cxa_atexit@plt+0xed8ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9cf0 <__cxa_atexit@plt+0xed898> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f9e68 <__cxa_atexit@plt+0xeda10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b fcf88 <__cxa_atexit@plt+0xf0b30> │ │ │ │ - ldrbteq ip, [r3], #772 @ 0x304 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ fd140 <__cxa_atexit@plt+0xf0ce8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq ip, [r3], #756 @ 0x2f4 │ │ │ │ - ldrbteq ip, [r3], #740 @ 0x2e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fd184 <__cxa_atexit@plt+0xf0d2c> │ │ │ │ - ldr r3, [pc, #40] @ fd194 <__cxa_atexit@plt+0xf0d3c> │ │ │ │ - ldr r8, [pc, #40] @ fd198 <__cxa_atexit@plt+0xf0d40> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq r0, [r4], #2920 @ 0xb68 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ f9d50 <__cxa_atexit@plt+0xed8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9d48 <__cxa_atexit@plt+0xed8f0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f9e68 <__cxa_atexit@plt+0xeda10> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - ldrteq r3, [ip], #2444 @ 0x98c │ │ │ │ - ldrbteq ip, [r3], #652 @ 0x28c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r0, [r4], #2860 @ 0xb2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fd1d8 <__cxa_atexit@plt+0xf0d80> │ │ │ │ - ldr r3, [pc, #36] @ fd1e8 <__cxa_atexit@plt+0xf0d90> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f9e68 <__cxa_atexit@plt+0xeda10> │ │ │ │ + ldrbteq r0, [r4], #2836 @ 0xb14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ f9da4 <__cxa_atexit@plt+0xed94c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9d9c <__cxa_atexit@plt+0xed944> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f9e68 <__cxa_atexit@plt+0xeda10> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - ldrbteq ip, [r3], #572 @ 0x23c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r0, [r4], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fd234 <__cxa_atexit@plt+0xf0ddc> │ │ │ │ - ldr r3, [pc, #48] @ fd244 <__cxa_atexit@plt+0xf0dec> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #40] @ fd248 <__cxa_atexit@plt+0xf0df0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f9e68 <__cxa_atexit@plt+0xeda10> │ │ │ │ + ldrbteq r0, [r4], #2752 @ 0xac0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ f9df8 <__cxa_atexit@plt+0xed9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9df0 <__cxa_atexit@plt+0xed998> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f9e68 <__cxa_atexit@plt+0xeda10> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrteq r3, [ip], #2279 @ 0x8e7 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r0, [r4], #2692 @ 0xa84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub ip, r5, #28 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi fd2d0 <__cxa_atexit@plt+0xf0e78> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc fd2d8 <__cxa_atexit@plt+0xf0e80> │ │ │ │ - ldr lr, [pc, #112] @ fd2f0 <__cxa_atexit@plt+0xf0e98> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [pc, #100] @ fd2f4 <__cxa_atexit@plt+0xf0e9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f9e68 <__cxa_atexit@plt+0xeda10> │ │ │ │ + ldrbteq r0, [r4], #2668 @ 0xa6c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ f9e4c <__cxa_atexit@plt+0xed9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - sub lr, r5, #24 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - beq fd2c4 <__cxa_atexit@plt+0xf0e6c> │ │ │ │ - mov r5, ip │ │ │ │ - b fd308 <__cxa_atexit@plt+0xf0eb0> │ │ │ │ + beq f9e44 <__cxa_atexit@plt+0xed9ec> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f9e68 <__cxa_atexit@plt+0xeda10> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, ip │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b fd2e0 <__cxa_atexit@plt+0xf0e88> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ fd2f8 <__cxa_atexit@plt+0xf0ea0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - ldrbteq ip, [r3], #3116 @ 0xc2c │ │ │ │ - ldrbteq ip, [r3], #3076 @ 0xc04 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r0, [r4], #2608 @ 0xa30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #256] @ fd418 <__cxa_atexit@plt+0xf0fc0> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r9, [r1, #20] │ │ │ │ - ldr sl, [r1, #24] │ │ │ │ - str r3, [r1] │ │ │ │ - sub r3, r1, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ str r7, [r5] │ │ │ │ - bhi fd39c <__cxa_atexit@plt+0xf0f44> │ │ │ │ - mvn r7, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - beq fd3b4 <__cxa_atexit@plt+0xf0f5c> │ │ │ │ - ldr r7, [pc, #208] @ fd41c <__cxa_atexit@plt+0xf0fc4> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - bcc fd3ec <__cxa_atexit@plt+0xf0f94> │ │ │ │ - ldr r7, [pc, #200] @ fd434 <__cxa_atexit@plt+0xf0fdc> │ │ │ │ - ldr r2, [pc, #200] @ fd438 <__cxa_atexit@plt+0xf0fe0> │ │ │ │ + mov r7, fp │ │ │ │ + b f9e68 <__cxa_atexit@plt+0xeda10> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [pc, #152] @ f9f10 <__cxa_atexit@plt+0xedab8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r7, [pc, #176] @ fd43c <__cxa_atexit@plt+0xf0fe4> │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f9eb0 <__cxa_atexit@plt+0xeda58> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f9ebc <__cxa_atexit@plt+0xeda64> │ │ │ │ + ldr r7, [pc, #120] @ f9f1c <__cxa_atexit@plt+0xedac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 400b18 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ - ldr r7, [pc, #140] @ fd430 <__cxa_atexit@plt+0xf0fd8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #1 │ │ │ │ - bls fd344 <__cxa_atexit@plt+0xf0eec> │ │ │ │ - ldr r7, [pc, #88] @ fd428 <__cxa_atexit@plt+0xf0fd0> │ │ │ │ - stmdb r1, {r2, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-16] │ │ │ │ - ldr r8, [pc, #76] @ fd42c <__cxa_atexit@plt+0xf0fd4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r7, [pc, #40] @ fd420 <__cxa_atexit@plt+0xf0fc8> │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #36] @ fd424 <__cxa_atexit@plt+0xf0fcc> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ f9f14 <__cxa_atexit@plt+0xedabc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, r9 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f9eec <__cxa_atexit@plt+0xeda94> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f9ef8 <__cxa_atexit@plt+0xedaa0> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - ldrbteq fp, [r3], #3724 @ 0xe8c │ │ │ │ - ldreq r9, [pc, #-2484]! @ fca78 <__cxa_atexit@plt+0xf0620> │ │ │ │ - @ instruction: 0xffffd330 │ │ │ │ - ldreq r9, [pc, #-4080]! @ fc444 <__cxa_atexit@plt+0xeffec> │ │ │ │ - ldrbteq ip, [r3], #2452 @ 0x994 │ │ │ │ - @ instruction: 0xfffeb954 │ │ │ │ - ldreq r9, [pc, #-2628]! @ fc9fc <__cxa_atexit@plt+0xf05a4> │ │ │ │ - ldreq r9, [pc, #-2688]! @ fc9c4 <__cxa_atexit@plt+0xf056c> │ │ │ │ - ldrbteq ip, [r3], #2736 @ 0xab0 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #104] @ fd4c0 <__cxa_atexit@plt+0xf1068> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fd498 <__cxa_atexit@plt+0xf1040> │ │ │ │ - ldr r2, [pc, #76] @ fd4c4 <__cxa_atexit@plt+0xf106c> │ │ │ │ - ldr r1, [pc, #76] @ fd4c8 <__cxa_atexit@plt+0xf1070> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b 400b18 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r7, [pc, #40] @ fd4cc <__cxa_atexit@plt+0xf1074> │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #36] @ fd4d0 <__cxa_atexit@plt+0xf1078> │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ f9f18 <__cxa_atexit@plt+0xedac0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffeb848 │ │ │ │ - ldreq r9, [pc, #-2360]! @ fcb98 <__cxa_atexit@plt+0xf0740> │ │ │ │ - ldrbteq fp, [r3], #3552 @ 0xde0 │ │ │ │ - ldreq r9, [pc, #-2312]! @ fcbd0 <__cxa_atexit@plt+0xf0778> │ │ │ │ - ldrbteq ip, [r3], #2572 @ 0xa0c │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fd4f8 <__cxa_atexit@plt+0xf10a0> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e9cb0 <__cxa_atexit@plt+0xdd858> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq ip, [r3], #2532 @ 0x9e4 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + ldrbteq r0, [r4], #2436 @ 0x984 │ │ │ │ + ldreq ip, [pc, #-3792]! @ f9054 <__cxa_atexit@plt+0xecbfc> │ │ │ │ + ldrbteq r0, [r4], #2400 @ 0x960 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - sub r2, r3, #20 │ │ │ │ - ldr sl, [r3, #-12] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fd54c <__cxa_atexit@plt+0xf10f4> │ │ │ │ - ldr r3, [pc, #68] @ fd56c <__cxa_atexit@plt+0xf1114> │ │ │ │ - ldr r2, [pc, #68] @ fd570 <__cxa_atexit@plt+0xf1118> │ │ │ │ - ldr r1, [pc, #68] @ fd574 <__cxa_atexit@plt+0xf111c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r7, [pc, #32] @ fd578 <__cxa_atexit@plt+0xf1120> │ │ │ │ - ldr r8, [pc, #32] @ fd57c <__cxa_atexit@plt+0xf1124> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne f9f4c <__cxa_atexit@plt+0xedaf4> │ │ │ │ + ldr r7, [pc, #120] @ f9fb8 <__cxa_atexit@plt+0xedb60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldrbteq fp, [r3], #3848 @ 0xf08 │ │ │ │ - @ instruction: 0xfffff854 │ │ │ │ - ldrbteq fp, [r3], #3824 @ 0xef0 │ │ │ │ - ldrbteq ip, [r3], #2424 @ 0x978 │ │ │ │ - ldrbteq fp, [r3], #3812 @ 0xee4 │ │ │ │ - ldrbteq ip, [r3], #2444 @ 0x98c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fd5d4 <__cxa_atexit@plt+0xf117c> │ │ │ │ - ldr r3, [pc, #64] @ fd5e4 <__cxa_atexit@plt+0xf118c> │ │ │ │ - str sl, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #92] @ f9fb0 <__cxa_atexit@plt+0xedb58> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq fd5c4 <__cxa_atexit@plt+0xf116c> │ │ │ │ - ldr r7, [pc, #44] @ fd5e8 <__cxa_atexit@plt+0xf1190> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b fd258 <__cxa_atexit@plt+0xf0e00> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r7, #4]! │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f9f84 <__cxa_atexit@plt+0xedb2c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f9f94 <__cxa_atexit@plt+0xedb3c> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fd5ec <__cxa_atexit@plt+0xf1194> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r7, [pc, #16] @ f9fb4 <__cxa_atexit@plt+0xedb5c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldrbteq ip, [r3], #2376 @ 0x948 │ │ │ │ - ldrbteq ip, [r3], #2336 @ 0x920 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq r0, [r4], #2276 @ 0x8e4 │ │ │ │ + ldreq ip, [pc, #-3636]! @ f918c <__cxa_atexit@plt+0xecd34> │ │ │ │ + ldrbteq r0, [r4], #2244 @ 0x8c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ fd618 <__cxa_atexit@plt+0xf11c0> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b fd258 <__cxa_atexit@plt+0xf0e00> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ fd638 <__cxa_atexit@plt+0xf11e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f9fe8 <__cxa_atexit@plt+0xedb90> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b f8f9c <__cxa_atexit@plt+0xecb44> │ │ │ │ + ldr r7, [pc, #12] @ f9ffc <__cxa_atexit@plt+0xedba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq r9, [pc, #-2024]! @ fce58 <__cxa_atexit@plt+0xf0a00> │ │ │ │ - ldrbteq ip, [r3], #2272 @ 0x8e0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + ldrbteq r0, [r4], #2200 @ 0x898 │ │ │ │ + ldrbteq r0, [r4], #2204 @ 0x89c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi fd690 <__cxa_atexit@plt+0xf1238> │ │ │ │ - ldr r3, [pc, #64] @ fd6a0 <__cxa_atexit@plt+0xf1248> │ │ │ │ - str sl, [r5, #-4]! │ │ │ │ + bhi fa074 <__cxa_atexit@plt+0xedc1c> │ │ │ │ + ldr r3, [pc, #96] @ fa084 <__cxa_atexit@plt+0xedc2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ + beq fa05c <__cxa_atexit@plt+0xedc04> │ │ │ │ + ldr r3, [pc, #72] @ fa088 <__cxa_atexit@plt+0xedc30> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq fd680 <__cxa_atexit@plt+0xf1228> │ │ │ │ - ldr r7, [pc, #44] @ fd6a4 <__cxa_atexit@plt+0xf124c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b fd258 <__cxa_atexit@plt+0xf0e00> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa06c <__cxa_atexit@plt+0xedc14> │ │ │ │ + b fa0d8 <__cxa_atexit@plt+0xedc80> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fd6a8 <__cxa_atexit@plt+0xf1250> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ fa08c <__cxa_atexit@plt+0xedc34> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrbteq ip, [r3], #2188 @ 0x88c │ │ │ │ - ldrbteq ip, [r3], #2056 @ 0x808 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrbteq r0, [r4], #2108 @ 0x83c │ │ │ │ + ldrbteq r0, [r4], #2064 @ 0x810 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ fa0c8 <__cxa_atexit@plt+0xedc70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa0c0 <__cxa_atexit@plt+0xedc68> │ │ │ │ + b fa0d8 <__cxa_atexit@plt+0xedc80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r0, [r4], #2004 @ 0x7d4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fd714 <__cxa_atexit@plt+0xf12bc> │ │ │ │ - ldr r7, [pc, #84] @ fd728 <__cxa_atexit@plt+0xf12d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq fd708 <__cxa_atexit@plt+0xf12b0> │ │ │ │ - ldr r3, [pc, #68] @ fd72c <__cxa_atexit@plt+0xf12d4> │ │ │ │ - ldr r2, [pc, #68] @ fd730 <__cxa_atexit@plt+0xf12d8> │ │ │ │ - cmp r7, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fa138 <__cxa_atexit@plt+0xedce0> │ │ │ │ + ldr r2, [pc, #200] @ fa1c4 <__cxa_atexit@plt+0xedd6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 400be0 <__cxa_atexit@plt+0x3f4788> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq fa17c <__cxa_atexit@plt+0xedd24> │ │ │ │ + ldr r2, [pc, #184] @ fa1c8 <__cxa_atexit@plt+0xedd70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fa184 <__cxa_atexit@plt+0xedd2c> │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa190 <__cxa_atexit@plt+0xedd38> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldr r2, [pc, #120] @ fa1b8 <__cxa_atexit@plt+0xedd60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq fa17c <__cxa_atexit@plt+0xedd24> │ │ │ │ + ldr r2, [pc, #104] @ fa1bc <__cxa_atexit@plt+0xedd64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fa184 <__cxa_atexit@plt+0xedd2c> │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa1a0 <__cxa_atexit@plt+0xedd48> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ fd734 <__cxa_atexit@plt+0xf12dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #48] @ fa1cc <__cxa_atexit@plt+0xedd74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b fa1ac <__cxa_atexit@plt+0xedd54> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #20] @ fa1c0 <__cxa_atexit@plt+0xedd68> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff308 │ │ │ │ - @ instruction: 0xfffff328 │ │ │ │ - @ instruction: 0xfffff460 │ │ │ │ - ldrbteq ip, [r3], #1948 @ 0x79c │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrbteq r0, [r4], #1748 @ 0x6d4 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldrbteq r0, [r4], #1796 @ 0x704 │ │ │ │ + ldrbteq r0, [r4], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ fd750 <__cxa_atexit@plt+0xf12f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r3, [ip], #1044 @ 0x414 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fd78c <__cxa_atexit@plt+0xf1334> │ │ │ │ - ldr r3, [pc, #36] @ fd79c <__cxa_atexit@plt+0xf1344> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fd7e4 <__cxa_atexit@plt+0xf138c> │ │ │ │ - ldr r3, [pc, #48] @ fd7f4 <__cxa_atexit@plt+0xf139c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #40] @ fd7f8 <__cxa_atexit@plt+0xf13a0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ fa230 <__cxa_atexit@plt+0xeddd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fa20c <__cxa_atexit@plt+0xeddb4> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa218 <__cxa_atexit@plt+0xeddc0> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrteq r3, [ip], #869 @ 0x365 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov r0, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi fd884 <__cxa_atexit@plt+0xf142c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fd88c <__cxa_atexit@plt+0xf1434> │ │ │ │ - ldr lr, [pc, #188] @ fd8ec <__cxa_atexit@plt+0xf1494> │ │ │ │ - ldr ip, [pc, #188] @ fd8f0 <__cxa_atexit@plt+0xf1498> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r0, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r3, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi fd8a4 <__cxa_atexit@plt+0xf144c> │ │ │ │ - mvn r1, r8 │ │ │ │ - tst r1, #3 │ │ │ │ - beq fd8b8 <__cxa_atexit@plt+0xf1460> │ │ │ │ - ldr r7, [pc, #148] @ fd904 <__cxa_atexit@plt+0xf14ac> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ fa234 <__cxa_atexit@plt+0xedddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 13d094 <__cxa_atexit@plt+0x130c3c> │ │ │ │ - mov r6, r0 │ │ │ │ - b fd894 <__cxa_atexit@plt+0xf143c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #100] @ fd900 <__cxa_atexit@plt+0xf14a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ fd8fc <__cxa_atexit@plt+0xf14a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq r0, [r4], #1660 @ 0x67c │ │ │ │ + ldrbteq r0, [r4], #1632 @ 0x660 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa264 <__cxa_atexit@plt+0xede0c> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + ldr r7, [pc, #12] @ fa278 <__cxa_atexit@plt+0xede20> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r1, r8, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #1 │ │ │ │ - bls fd868 <__cxa_atexit@plt+0xf1410> │ │ │ │ - ldr r3, [pc, #32] @ fd8f4 <__cxa_atexit@plt+0xf149c> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r5, r0 │ │ │ │ + ldrbteq r0, [r4], #1588 @ 0x634 │ │ │ │ + ldrbteq r0, [r4], #1532 @ 0x5fc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ fa2dc <__cxa_atexit@plt+0xede84> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #16] @ fd8f8 <__cxa_atexit@plt+0xf14a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xffffce28 │ │ │ │ - ldreq r9, [pc, #-2800]! @ fce10 <__cxa_atexit@plt+0xf09b8> │ │ │ │ - ldrbteq ip, [r3], #1164 @ 0x48c │ │ │ │ - ldrbteq ip, [r3], #1708 @ 0x6ac │ │ │ │ - ldreq r9, [pc, #-1432]! @ fd374 <__cxa_atexit@plt+0xf0f1c> │ │ │ │ - ldrbteq ip, [r3], #1584 @ 0x630 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fa2b8 <__cxa_atexit@plt+0xede60> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa2c4 <__cxa_atexit@plt+0xede6c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ fa2e0 <__cxa_atexit@plt+0xede88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq r0, [r4], #1456 @ 0x5b0 │ │ │ │ + ldrbteq r0, [r4], #1428 @ 0x594 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 13d094 <__cxa_atexit@plt+0x130c3c> │ │ │ │ - ldrbteq ip, [r3], #1568 @ 0x620 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa310 <__cxa_atexit@plt+0xedeb8> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b f8588 <__cxa_atexit@plt+0xec130> │ │ │ │ + ldr r7, [pc, #12] @ fa324 <__cxa_atexit@plt+0xedecc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r0, [r4], #1384 @ 0x568 │ │ │ │ + ldrbteq r0, [r4], #1308 @ 0x51c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fd9ac <__cxa_atexit@plt+0xf1554> │ │ │ │ - ldr r7, [pc, #120] @ fd9c0 <__cxa_atexit@plt+0xf1568> │ │ │ │ - mov r2, r3 │ │ │ │ - tst r8, #3 │ │ │ │ + bhi fa370 <__cxa_atexit@plt+0xedf18> │ │ │ │ + ldr r7, [pc, #52] @ fa384 <__cxa_atexit@plt+0xedf2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - mov r1, r2 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r9, [r1, #4]! │ │ │ │ - beq fd994 <__cxa_atexit@plt+0xf153c> │ │ │ │ - ldr r2, [pc, #88] @ fd9c4 <__cxa_atexit@plt+0xf156c> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - beq fd9a4 <__cxa_atexit@plt+0xf154c> │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r7 │ │ │ │ - b fd808 <__cxa_atexit@plt+0xf13b0> │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq fa364 <__cxa_atexit@plt+0xedf0c> │ │ │ │ + mov r7, r8 │ │ │ │ + b fa398 <__cxa_atexit@plt+0xedf40> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fd9c8 <__cxa_atexit@plt+0xf1570> │ │ │ │ + ldr r7, [pc, #16] @ fa388 <__cxa_atexit@plt+0xedf30> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq ip, [r3], #1440 @ 0x5a0 │ │ │ │ - ldrbteq ip, [r3], #1400 @ 0x578 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r0, [r4], #1352 @ 0x548 │ │ │ │ + ldrbteq r0, [r4], #1212 @ 0x4bc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r2, [pc, #48] @ fda20 <__cxa_atexit@plt+0xf15c8> │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq fda14 <__cxa_atexit@plt+0xf15bc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b fd808 <__cxa_atexit@plt+0xf13b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub ip, r5, #4 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #696] @ fa668 <__cxa_atexit@plt+0xee210> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #692] @ fa66c <__cxa_atexit@plt+0xee214> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #688] @ fa670 <__cxa_atexit@plt+0xee218> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne fa488 <__cxa_atexit@plt+0xee030> │ │ │ │ + bic r0, r2, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + add r5, r3, r1 │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r0, #7 │ │ │ │ + bne fa42c <__cxa_atexit@plt+0xedfd4> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + add r0, ip, r1 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi fa64c <__cxa_atexit@plt+0xee1f4> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, r1]! │ │ │ │ + str sl, [r0, #4] │ │ │ │ + sub r1, r1, #4 │ │ │ │ + add r2, r7, #3 │ │ │ │ + tst r2, #3 │ │ │ │ + bne fa3c0 <__cxa_atexit@plt+0xedf68> │ │ │ │ + ldr r0, [r7, #3]! │ │ │ │ + add r5, r3, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq ip, [r3], #1312 @ 0x520 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b fd808 <__cxa_atexit@plt+0xf13b0> │ │ │ │ - ldrbteq ip, [r3], #1300 @ 0x514 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fdadc <__cxa_atexit@plt+0xf1684> │ │ │ │ - ldr r7, [pc, #176] @ fdb18 <__cxa_atexit@plt+0xf16c0> │ │ │ │ - mov r2, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq fdacc <__cxa_atexit@plt+0xf1674> │ │ │ │ - ldr r7, [pc, #148] @ fdb1c <__cxa_atexit@plt+0xf16c4> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fdaec <__cxa_atexit@plt+0xf1694> │ │ │ │ - ldr r7, [pc, #136] @ fdb2c <__cxa_atexit@plt+0xf16d4> │ │ │ │ - ldr r3, [pc, #136] @ fdb30 <__cxa_atexit@plt+0xf16d8> │ │ │ │ - ldr r2, [pc, #136] @ fdb34 <__cxa_atexit@plt+0xf16dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + sub r7, r0, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + bhi fa5c4 <__cxa_atexit@plt+0xee16c> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldr r3, [pc, #552] @ fa684 <__cxa_atexit@plt+0xee22c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r3, r8, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq fa614 <__cxa_atexit@plt+0xee1bc> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne fa628 <__cxa_atexit@plt+0xee1d0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ fdb28 <__cxa_atexit@plt+0xf16d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne fa4ac <__cxa_atexit@plt+0xee054> │ │ │ │ + ldr r7, [pc, #476] @ fa674 <__cxa_atexit@plt+0xee21c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #464] @ fa678 <__cxa_atexit@plt+0xee220> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ fdb20 <__cxa_atexit@plt+0xf16c8> │ │ │ │ - ldr r3, [pc, #44] @ fdb24 <__cxa_atexit@plt+0xf16cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r8 │ │ │ │ - mov sl, r9 │ │ │ │ + ldr r7, [pc, #532] @ fa6c8 <__cxa_atexit@plt+0xee270> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #520] @ fa6cc <__cxa_atexit@plt+0xee274> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - ldrbteq ip, [r3], #972 @ 0x3cc │ │ │ │ - ldrbteq ip, [r3], #1116 @ 0x45c │ │ │ │ - ldrbteq ip, [r3], #1164 @ 0x48c │ │ │ │ - @ instruction: 0xfffff2dc │ │ │ │ - ldrbteq ip, [r3], #1192 @ 0x4a8 │ │ │ │ - ldrbteq fp, [r3], #2416 @ 0x970 │ │ │ │ - ldrbteq ip, [r3], #1060 @ 0x424 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #468] @ fa6a4 <__cxa_atexit@plt+0xee24c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr r2, [pc, #96] @ fdbb4 <__cxa_atexit@plt+0xf175c> │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - str r7, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fdb98 <__cxa_atexit@plt+0xf1740> │ │ │ │ - ldr r3, [pc, #68] @ fdbb8 <__cxa_atexit@plt+0xf1760> │ │ │ │ - ldr r2, [pc, #68] @ fdbbc <__cxa_atexit@plt+0xf1764> │ │ │ │ - ldr r1, [pc, #68] @ fdbc0 <__cxa_atexit@plt+0xf1768> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r3, r9, sl} │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r7, [pc, #36] @ fdbc4 <__cxa_atexit@plt+0xf176c> │ │ │ │ - ldr r8, [pc, #36] @ fdbc8 <__cxa_atexit@plt+0xf1770> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq fa5b4 <__cxa_atexit@plt+0xee15c> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #444] @ fa6a8 <__cxa_atexit@plt+0xee250> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbteq ip, [r3], #992 @ 0x3e0 │ │ │ │ - @ instruction: 0xfffff208 │ │ │ │ - ldrbteq fp, [r3], #2212 @ 0x8a4 │ │ │ │ - ldrbteq ip, [r3], #816 @ 0x330 │ │ │ │ - ldrbteq ip, [r3], #944 @ 0x3b0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ fdbe8 <__cxa_atexit@plt+0xf1790> │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #432] @ fa6ac <__cxa_atexit@plt+0xee254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldreq r9, [pc, #-568]! @ fd9b8 <__cxa_atexit@plt+0xf1560> │ │ │ │ - ldrbteq ip, [r3], #892 @ 0x37c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fdc84 <__cxa_atexit@plt+0xf182c> │ │ │ │ - ldr r7, [pc, #176] @ fdcc0 <__cxa_atexit@plt+0xf1868> │ │ │ │ - mov r2, r5 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa5fc <__cxa_atexit@plt+0xee1a4> │ │ │ │ + ldr r7, [pc, #420] @ fa6b0 <__cxa_atexit@plt+0xee258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b fa59c <__cxa_atexit@plt+0xee144> │ │ │ │ + ldr r7, [pc, #412] @ fa6b4 <__cxa_atexit@plt+0xee25c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ tst sl, #3 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ + beq fa5b4 <__cxa_atexit@plt+0xee15c> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #388] @ fa6b8 <__cxa_atexit@plt+0xee260> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq fdc74 <__cxa_atexit@plt+0xf181c> │ │ │ │ - ldr r7, [pc, #148] @ fdcc4 <__cxa_atexit@plt+0xf186c> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #376] @ fa6bc <__cxa_atexit@plt+0xee264> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa5fc <__cxa_atexit@plt+0xee1a4> │ │ │ │ + ldr r7, [pc, #364] @ fa6c0 <__cxa_atexit@plt+0xee268> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fdc94 <__cxa_atexit@plt+0xf183c> │ │ │ │ - ldr r7, [pc, #136] @ fdcd4 <__cxa_atexit@plt+0xf187c> │ │ │ │ - ldr r3, [pc, #136] @ fdcd8 <__cxa_atexit@plt+0xf1880> │ │ │ │ - ldr r2, [pc, #136] @ fdcdc <__cxa_atexit@plt+0xf1884> │ │ │ │ + b fa59c <__cxa_atexit@plt+0xee144> │ │ │ │ + ldr r7, [pc, #304] @ fa690 <__cxa_atexit@plt+0xee238> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r3, r8, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq fa5b4 <__cxa_atexit@plt+0xee15c> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #280] @ fa694 <__cxa_atexit@plt+0xee23c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #268] @ fa698 <__cxa_atexit@plt+0xee240> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa5fc <__cxa_atexit@plt+0xee1a4> │ │ │ │ + ldr r7, [pc, #256] @ fa69c <__cxa_atexit@plt+0xee244> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #248] @ fa6a0 <__cxa_atexit@plt+0xee248> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ fdcd0 <__cxa_atexit@plt+0xf1878> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ fdcc8 <__cxa_atexit@plt+0xf1870> │ │ │ │ - ldr r3, [pc, #44] @ fdccc <__cxa_atexit@plt+0xf1874> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r3, [pc, #176] @ fa67c <__cxa_atexit@plt+0xee224> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r8 │ │ │ │ - mov sl, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq fa604 <__cxa_atexit@plt+0xee1ac> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + cmp r7, #0 │ │ │ │ + beq fa63c <__cxa_atexit@plt+0xee1e4> │ │ │ │ + ldr r7, [pc, #220] @ fa6d0 <__cxa_atexit@plt+0xee278> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - ldrbteq ip, [r3], #548 @ 0x224 │ │ │ │ - ldrbteq ip, [r3], #692 @ 0x2b4 │ │ │ │ - ldrbteq ip, [r3], #740 @ 0x2e4 │ │ │ │ - @ instruction: 0xfffff134 │ │ │ │ - ldrbteq ip, [r3], #768 @ 0x300 │ │ │ │ - ldrbteq fp, [r3], #1992 @ 0x7c8 │ │ │ │ - ldrbteq ip, [r3], #624 @ 0x270 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b fd930 <__cxa_atexit@plt+0xf14d8> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ fdd0c <__cxa_atexit@plt+0xf18b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r2, [ip], #3672 @ 0xe58 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fdd48 <__cxa_atexit@plt+0xf18f0> │ │ │ │ - ldr r3, [pc, #36] @ fdd58 <__cxa_atexit@plt+0xf1900> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fdda0 <__cxa_atexit@plt+0xf1948> │ │ │ │ - ldr r3, [pc, #48] @ fddb0 <__cxa_atexit@plt+0xf1958> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #40] @ fddb4 <__cxa_atexit@plt+0xf195c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrteq r2, [ip], #3520 @ 0xdc0 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov r0, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi fde40 <__cxa_atexit@plt+0xf19e8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fde48 <__cxa_atexit@plt+0xf19f0> │ │ │ │ - ldr lr, [pc, #188] @ fdea8 <__cxa_atexit@plt+0xf1a50> │ │ │ │ - ldr ip, [pc, #188] @ fdeac <__cxa_atexit@plt+0xf1a54> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r0, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r3, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi fde60 <__cxa_atexit@plt+0xf1a08> │ │ │ │ - mvn r1, r8 │ │ │ │ - tst r1, #3 │ │ │ │ - beq fde74 <__cxa_atexit@plt+0xf1a1c> │ │ │ │ - ldr r7, [pc, #148] @ fdec0 <__cxa_atexit@plt+0xf1a68> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r7, [pc, #112] @ fa68c <__cxa_atexit@plt+0xee234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 13d290 <__cxa_atexit@plt+0x130e38> │ │ │ │ - mov r6, r0 │ │ │ │ - b fde50 <__cxa_atexit@plt+0xf19f8> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #100] @ fdebc <__cxa_atexit@plt+0xf1a64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ fdeb8 <__cxa_atexit@plt+0xf1a60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - bic r1, r8, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #1 │ │ │ │ - bls fde24 <__cxa_atexit@plt+0xf19cc> │ │ │ │ - ldr r3, [pc, #32] @ fdeb0 <__cxa_atexit@plt+0xf1a58> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r5, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #16] @ fdeb4 <__cxa_atexit@plt+0xf1a5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xffffc86c │ │ │ │ - ldreq r9, [pc, #-1332]! @ fd988 <__cxa_atexit@plt+0xf1530> │ │ │ │ - ldrbteq fp, [r3], #3792 @ 0xed0 │ │ │ │ - ldrbteq ip, [r3], #316 @ 0x13c │ │ │ │ - ldreq r8, [pc, #-4060]! @ fceec <__cxa_atexit@plt+0xf0a94> │ │ │ │ - ldrbteq ip, [r3], #192 @ 0xc0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 13d290 <__cxa_atexit@plt+0x130e38> │ │ │ │ - ldrbteq ip, [r3], #176 @ 0xb0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fdf68 <__cxa_atexit@plt+0xf1b10> │ │ │ │ - ldr r7, [pc, #120] @ fdf7c <__cxa_atexit@plt+0xf1b24> │ │ │ │ - mov r2, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - mov r1, r2 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r9, [r1, #4]! │ │ │ │ - beq fdf50 <__cxa_atexit@plt+0xf1af8> │ │ │ │ - ldr r2, [pc, #88] @ fdf80 <__cxa_atexit@plt+0xf1b28> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - beq fdf60 <__cxa_atexit@plt+0xf1b08> │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r7 │ │ │ │ - b fddc4 <__cxa_atexit@plt+0xf196c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #88] @ fa688 <__cxa_atexit@plt+0xee230> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #60] @ fa680 <__cxa_atexit@plt+0xee228> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fdf84 <__cxa_atexit@plt+0xf1b2c> │ │ │ │ + ldr r3, [pc, #112] @ fa6c4 <__cxa_atexit@plt+0xee26c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r7, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq ip, [r3], #48 @ 0x30 │ │ │ │ - ldrbteq ip, [r3], #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + ldreq sp, [pc, #-76]! @ fa62c <__cxa_atexit@plt+0xee1d4> │ │ │ │ + ldrbteq r0, [r4], #880 @ 0x370 │ │ │ │ + ldrbteq r0, [r4], #864 @ 0x360 │ │ │ │ + andeq r0, r0, r0, asr r9 │ │ │ │ + ldreq ip, [pc, #-1844]! @ f9f54 <__cxa_atexit@plt+0xedafc> │ │ │ │ + andeq r0, r0, r4, lsl #21 │ │ │ │ + ldreq ip, [pc, #-1864]! @ f9f48 <__cxa_atexit@plt+0xedaf0> │ │ │ │ + ldreq ip, [pc, #-1880]! @ f9f3c <__cxa_atexit@plt+0xedae4> │ │ │ │ + andeq r0, r0, r0, asr #16 │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + ldreq ip, [pc, #-3716]! @ f981c <__cxa_atexit@plt+0xed3c4> │ │ │ │ + muleq r0, ip, r8 │ │ │ │ + ldreq ip, [pc, #-3688]! @ f9840 <__cxa_atexit@plt+0xed3e8> │ │ │ │ + andeq r0, r0, r4, asr #11 │ │ │ │ + andeq r0, r0, r8, lsl r6 │ │ │ │ + ldreq ip, [pc, #-3860]! @ f97a0 <__cxa_atexit@plt+0xed348> │ │ │ │ + andeq r0, r0, r0, lsr #12 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + ldreq ip, [pc, #-3788]! @ f97f8 <__cxa_atexit@plt+0xed3a0> │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + ldrbteq r0, [r4], #620 @ 0x26c │ │ │ │ + ldrbteq r0, [r4], #764 @ 0x2fc │ │ │ │ + ldrbteq r0, [r4], #748 @ 0x2ec │ │ │ │ + ldreq ip, [pc, #-1920]! @ f9f58 <__cxa_atexit@plt+0xedb00> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ fa708 <__cxa_atexit@plt+0xee2b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ fa70c <__cxa_atexit@plt+0xee2b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq ip, [pc, #-1680]! @ fa080 <__cxa_atexit@plt+0xedc28> │ │ │ │ + ldreq ip, [pc, #-1676]! @ fa088 <__cxa_atexit@plt+0xedc30> │ │ │ │ + ldrbteq r0, [r4], #296 @ 0x128 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r2, [pc, #48] @ fdfdc <__cxa_atexit@plt+0xf1b84> │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ + ldr r2, [pc, #72] @ fa770 <__cxa_atexit@plt+0xee318> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ fa774 <__cxa_atexit@plt+0xee31c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq fdfd0 <__cxa_atexit@plt+0xf1b78> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b fddc4 <__cxa_atexit@plt+0xf196c> │ │ │ │ + beq fa764 <__cxa_atexit@plt+0xee30c> │ │ │ │ + ldr r7, [pc, #44] @ fa778 <__cxa_atexit@plt+0xee320> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ fa77c <__cxa_atexit@plt+0xee324> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq fp, [r3], #4016 @ 0xfb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b fddc4 <__cxa_atexit@plt+0xf196c> │ │ │ │ - ldrbteq fp, [r3], #4020 @ 0xfb4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fe038 <__cxa_atexit@plt+0xf1be0> │ │ │ │ - ldr r3, [pc, #36] @ fe048 <__cxa_atexit@plt+0xf1bf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r7, [pc, #12] @ fe04c <__cxa_atexit@plt+0xf1bf4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq fp, [r3], #3984 @ 0xf90 │ │ │ │ - ldrbteq fp, [r3], #3944 @ 0xf68 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fe074 <__cxa_atexit@plt+0xf1c1c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 400b38 <__cxa_atexit@plt+0x3f46e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq fp, [r3], #3904 @ 0xf40 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq ip, [pc, #-3284]! @ f9aa8 <__cxa_atexit@plt+0xed650> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq ip, [pc, #-3252]! @ f9ad0 <__cxa_atexit@plt+0xed678> │ │ │ │ + ldrbteq r0, [r4], #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #220] @ fe168 <__cxa_atexit@plt+0xf1d10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq fe0b4 <__cxa_atexit@plt+0xf1c5c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fe0bc <__cxa_atexit@plt+0xf1c64> │ │ │ │ - ldr r3, [pc, #236] @ fe194 <__cxa_atexit@plt+0xf1d3c> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #16] @ fa7a4 <__cxa_atexit@plt+0xee34c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 400b30 <__cxa_atexit@plt+0x3f46d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #168] @ fe16c <__cxa_atexit@plt+0xf1d14> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - bhi fe144 <__cxa_atexit@plt+0xf1cec> │ │ │ │ - ldr r7, [pc, #144] @ fe170 <__cxa_atexit@plt+0xf1d18> │ │ │ │ - ldr r2, [pc, #144] @ fe174 <__cxa_atexit@plt+0xf1d1c> │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r0, [r4], #144 @ 0x90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fa844 <__cxa_atexit@plt+0xee3ec> │ │ │ │ + ldr r2, [pc, #212] @ fa8ac <__cxa_atexit@plt+0xee454> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #124] @ fe178 <__cxa_atexit@plt+0xf1d20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ands r5, r7, #3 │ │ │ │ - beq fe134 <__cxa_atexit@plt+0xf1cdc> │ │ │ │ - ldr r2, [pc, #108] @ fe17c <__cxa_atexit@plt+0xf1d24> │ │ │ │ - ldr r1, [pc, #108] @ fe180 <__cxa_atexit@plt+0xf1d28> │ │ │ │ - ldr r8, [pc, #108] @ fe184 <__cxa_atexit@plt+0xf1d2c> │ │ │ │ - cmp r5, #2 │ │ │ │ + str r2, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq fa86c <__cxa_atexit@plt+0xee414> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne fa878 <__cxa_atexit@plt+0xee420> │ │ │ │ + ldr r2, [pc, #188] @ fa8b0 <__cxa_atexit@plt+0xee458> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa86c <__cxa_atexit@plt+0xee414> │ │ │ │ + ldr r2, [pc, #168] @ fa8b4 <__cxa_atexit@plt+0xee45c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ldr r7, [pc, #156] @ fa8b8 <__cxa_atexit@plt+0xee460> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa8a0 <__cxa_atexit@plt+0xee448> │ │ │ │ + ldr r7, [pc, #144] @ fa8bc <__cxa_atexit@plt+0xee464> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #136] @ fa8c0 <__cxa_atexit@plt+0xee468> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - moveq r1, r2 │ │ │ │ - str r1, [r3] │ │ │ │ - b 400be0 <__cxa_atexit@plt+0x3f4788> │ │ │ │ - ldr r0, [r2, #2]! │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r2, [pc, #92] @ fa8a8 <__cxa_atexit@plt+0xee450> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq fa86c <__cxa_atexit@plt+0xee414> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne fa88c <__cxa_atexit@plt+0xee434> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 110d28 <__cxa_atexit@plt+0x1048d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ fe188 <__cxa_atexit@plt+0xf1d30> │ │ │ │ - ldr sl, [pc, #60] @ fe18c <__cxa_atexit@plt+0xf1d34> │ │ │ │ - ldr r3, [pc, #60] @ fe190 <__cxa_atexit@plt+0xf1d38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #2 │ │ │ │ + ldr r7, [pc, #72] @ fa8c8 <__cxa_atexit@plt+0xee470> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x000002b0 │ │ │ │ - ldrbteq fp, [r3], #800 @ 0x320 │ │ │ │ - @ instruction: 0xffffe8f0 │ │ │ │ - ldreq r8, [pc, #-3212]! @ fd4f4 <__cxa_atexit@plt+0xf109c> │ │ │ │ - @ instruction: 0xffffe8fc │ │ │ │ - @ instruction: 0xffffea34 │ │ │ │ - ldrbteq fp, [r3], #740 @ 0x2e4 │ │ │ │ - ldrbteq fp, [r3], #3436 @ 0xd6c │ │ │ │ - ldrbteq fp, [r3], #688 @ 0x2b0 │ │ │ │ - ldreq r8, [pc, #-3116]! @ fd56c <__cxa_atexit@plt+0xf1114> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - ldrbteq fp, [r3], #3616 @ 0xe20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #48] @ fa8c4 <__cxa_atexit@plt+0xee46c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + ldreq ip, [pc, #-3060]! @ f9ccc <__cxa_atexit@plt+0xed874> │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + ldreq ip, [pc, #-3032]! @ f9cf0 <__cxa_atexit@plt+0xed898> │ │ │ │ + ldreq ip, [pc, #-1248]! @ fa3ec <__cxa_atexit@plt+0xedf94> │ │ │ │ + ldreq ip, [pc, #-1272]! @ fa3d8 <__cxa_atexit@plt+0xedf80> │ │ │ │ + ldrbteq pc, [r3], #3936 @ 0xf60 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fe1c4 <__cxa_atexit@plt+0xf1d6c> │ │ │ │ - ldr r3, [pc, #224] @ fe298 <__cxa_atexit@plt+0xf1e40> │ │ │ │ - mov r8, r7 │ │ │ │ + bne fa940 <__cxa_atexit@plt+0xee4e8> │ │ │ │ + ldr r3, [pc, #124] @ fa968 <__cxa_atexit@plt+0xee510> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 400b30 <__cxa_atexit@plt+0x3f46d8> │ │ │ │ - ldr r7, [pc, #164] @ fe270 <__cxa_atexit@plt+0xf1e18> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r3, r5, #12 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa954 <__cxa_atexit@plt+0xee4fc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #100] @ fa96c <__cxa_atexit@plt+0xee514> │ │ │ │ add r7, pc, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - bhi fe24c <__cxa_atexit@plt+0xf1df4> │ │ │ │ - ldr r7, [pc, #140] @ fe274 <__cxa_atexit@plt+0xf1e1c> │ │ │ │ - ldr r2, [pc, #140] @ fe278 <__cxa_atexit@plt+0xf1e20> │ │ │ │ - str r8, [r5, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #84] @ fa970 <__cxa_atexit@plt+0xee518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa95c <__cxa_atexit@plt+0xee504> │ │ │ │ + ldr r7, [pc, #72] @ fa974 <__cxa_atexit@plt+0xee51c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #120] @ fe27c <__cxa_atexit@plt+0xf1e24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ands r5, r7, #3 │ │ │ │ - beq fe23c <__cxa_atexit@plt+0xf1de4> │ │ │ │ - ldr r2, [pc, #104] @ fe280 <__cxa_atexit@plt+0xf1e28> │ │ │ │ - ldr r1, [pc, #104] @ fe284 <__cxa_atexit@plt+0xf1e2c> │ │ │ │ - ldr r8, [pc, #104] @ fe288 <__cxa_atexit@plt+0xf1e30> │ │ │ │ - cmp r5, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - moveq r1, r2 │ │ │ │ - str r1, [r3] │ │ │ │ - b 400be0 <__cxa_atexit@plt+0x3f4788> │ │ │ │ - ldr r0, [r2, #2]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #64] @ fa978 <__cxa_atexit@plt+0xee520> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #52] @ fa97c <__cxa_atexit@plt+0xee524> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ fe28c <__cxa_atexit@plt+0xf1e34> │ │ │ │ - ldr sl, [pc, #56] @ fe290 <__cxa_atexit@plt+0xf1e38> │ │ │ │ - ldr r3, [pc, #56] @ fe294 <__cxa_atexit@plt+0xf1e3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - ldrbteq fp, [r3], #536 @ 0x218 │ │ │ │ - @ instruction: 0xffffe7e8 │ │ │ │ - ldreq r8, [pc, #-2948]! @ fd700 <__cxa_atexit@plt+0xf12a8> │ │ │ │ - @ instruction: 0xffffe7f4 │ │ │ │ - @ instruction: 0xffffe92c │ │ │ │ - ldrbteq fp, [r3], #476 @ 0x1dc │ │ │ │ - ldrbteq fp, [r3], #3172 @ 0xc64 │ │ │ │ - ldrbteq fp, [r3], #424 @ 0x1a8 │ │ │ │ - ldreq r8, [pc, #-2852]! @ fd778 <__cxa_atexit@plt+0xf1320> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - ldrbteq fp, [r3], #3340 @ 0xd0c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldreq ip, [pc, #-2804]! @ f9e84 <__cxa_atexit@plt+0xeda2c> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldreq ip, [pc, #-2776]! @ f9ea8 <__cxa_atexit@plt+0xeda50> │ │ │ │ + ldreq ip, [pc, #-1072]! @ fa554 <__cxa_atexit@plt+0xee0fc> │ │ │ │ + ldrbteq pc, [r3], #3756 @ 0xeac @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ fe338 <__cxa_atexit@plt+0xf1ee0> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ fa9e0 <__cxa_atexit@plt+0xee588> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ fa9e4 <__cxa_atexit@plt+0xee58c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa9d4 <__cxa_atexit@plt+0xee57c> │ │ │ │ + ldr r7, [pc, #44] @ fa9e8 <__cxa_atexit@plt+0xee590> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5], #-12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fe318 <__cxa_atexit@plt+0xf1ec0> │ │ │ │ - ldr r7, [pc, #108] @ fe33c <__cxa_atexit@plt+0xf1ee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - ldr r3, [pc, #100] @ fe340 <__cxa_atexit@plt+0xf1ee8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r3, #2 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fe30c <__cxa_atexit@plt+0xf1eb4> │ │ │ │ - ldr r3, [pc, #84] @ fe344 <__cxa_atexit@plt+0xf1eec> │ │ │ │ - ldr r1, [pc, #84] @ fe348 <__cxa_atexit@plt+0xf1ef0> │ │ │ │ - mov r8, sl │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ fa9ec <__cxa_atexit@plt+0xee594> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq ip, [pc, #-2660]! @ f9f88 <__cxa_atexit@plt+0xedb30> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq ip, [pc, #-2628]! @ f9fb0 <__cxa_atexit@plt+0xedb58> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ faa10 <__cxa_atexit@plt+0xee5b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp r2, #2 │ │ │ │ - moveq r1, r3 │ │ │ │ - str r1, [r5] │ │ │ │ - b 400be0 <__cxa_atexit@plt+0x3f4788> │ │ │ │ - ldr r0, [r3, #2]! │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ faa48 <__cxa_atexit@plt+0xee5f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ faa4c <__cxa_atexit@plt+0xee5f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ fe34c <__cxa_atexit@plt+0xf1ef4> │ │ │ │ - ldr r5, [pc, #44] @ fe350 <__cxa_atexit@plt+0xf1ef8> │ │ │ │ + ldreq ip, [pc, #-848]! @ fa700 <__cxa_atexit@plt+0xee2a8> │ │ │ │ + ldreq ip, [pc, #-844]! @ fa708 <__cxa_atexit@plt+0xee2b0> │ │ │ │ + ldrbteq pc, [r3], #3520 @ 0xdc0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne faa74 <__cxa_atexit@plt+0xee61c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 110d28 <__cxa_atexit@plt+0x1048d0> │ │ │ │ + ldr r7, [pc, #12] @ faa88 <__cxa_atexit@plt+0xee630> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldreq ip, [pc, #-760]! @ fa798 <__cxa_atexit@plt+0xee340> │ │ │ │ + ldrbteq pc, [r3], #3488 @ 0xda0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ faaec <__cxa_atexit@plt+0xee694> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ faaf0 <__cxa_atexit@plt+0xee698> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq faae0 <__cxa_atexit@plt+0xee688> │ │ │ │ + ldr r7, [pc, #44] @ faaf4 <__cxa_atexit@plt+0xee69c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ faaf8 <__cxa_atexit@plt+0xee6a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffe70c │ │ │ │ - ldreq r8, [pc, #-2732]! @ fd89c <__cxa_atexit@plt+0xf1444> │ │ │ │ - @ instruction: 0xffffe720 │ │ │ │ - @ instruction: 0xffffe858 │ │ │ │ - ldrbteq fp, [r3], #2972 @ 0xb9c │ │ │ │ - ldreq r8, [pc, #-2656]! @ fd8f8 <__cxa_atexit@plt+0xf14a0> │ │ │ │ - ldrbteq fp, [r3], #3148 @ 0xc4c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b fdeec <__cxa_atexit@plt+0xf1a94> │ │ │ │ - ldrbteq fp, [r3], #3116 @ 0xc2c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq ip, [pc, #-2392]! @ fa1a0 <__cxa_atexit@plt+0xedd48> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq ip, [pc, #-2360]! @ fa1c8 <__cxa_atexit@plt+0xedd70> │ │ │ │ + ldrbteq pc, [r3], #3376 @ 0xd30 @ │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b fdeec <__cxa_atexit@plt+0xf1a94> │ │ │ │ - ldrbteq fp, [r3], #3124 @ 0xc34 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fe3cc <__cxa_atexit@plt+0xf1f74> │ │ │ │ - ldr r3, [pc, #36] @ fe3dc <__cxa_atexit@plt+0xf1f84> │ │ │ │ + ldr r3, [pc, #16] @ fab20 <__cxa_atexit@plt+0xee6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 400520 <__cxa_atexit@plt+0x3f40c8> │ │ │ │ - ldr r7, [pc, #12] @ fe3e0 <__cxa_atexit@plt+0xf1f88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq pc, [r3], #3336 @ 0xd08 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fabb8 <__cxa_atexit@plt+0xee760> │ │ │ │ + ldr r2, [pc, #176] @ fabf4 <__cxa_atexit@plt+0xee79c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fabcc <__cxa_atexit@plt+0xee774> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fabd8 <__cxa_atexit@plt+0xee780> │ │ │ │ + ldr r2, [pc, #144] @ fabf8 <__cxa_atexit@plt+0xee7a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fabcc <__cxa_atexit@plt+0xee774> │ │ │ │ + ldr r2, [pc, #124] @ fabfc <__cxa_atexit@plt+0xee7a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ldr r7, [pc, #112] @ fac00 <__cxa_atexit@plt+0xee7a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fabec <__cxa_atexit@plt+0xee794> │ │ │ │ + ldr r7, [pc, #100] @ fac04 <__cxa_atexit@plt+0xee7ac> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #92] @ fac08 <__cxa_atexit@plt+0xee7b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #76] @ fac0c <__cxa_atexit@plt+0xee7b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - ldrbteq fp, [r3], #3068 @ 0xbfc │ │ │ │ - ldrbteq fp, [r3], #68 @ 0x44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ fe400 <__cxa_atexit@plt+0xf1fa8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq fp, [r3], #52 @ 0x34 │ │ │ │ - ldrbteq fp, [r3], #36 @ 0x24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fe444 <__cxa_atexit@plt+0xf1fec> │ │ │ │ - ldr r3, [pc, #40] @ fe454 <__cxa_atexit@plt+0xf1ffc> │ │ │ │ - ldr r8, [pc, #40] @ fe458 <__cxa_atexit@plt+0xf2000> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - ldrteq r2, [ip], #1740 @ 0x6cc │ │ │ │ - ldrbteq sl, [r3], #4044 @ 0xfcc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fe498 <__cxa_atexit@plt+0xf2040> │ │ │ │ - ldr r3, [pc, #36] @ fe4a8 <__cxa_atexit@plt+0xf2050> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ fac10 <__cxa_atexit@plt+0xee7b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - ldrbteq sl, [r3], #3964 @ 0xf7c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fe4f4 <__cxa_atexit@plt+0xf209c> │ │ │ │ - ldr r3, [pc, #48] @ fe504 <__cxa_atexit@plt+0xf20ac> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #40] @ fe508 <__cxa_atexit@plt+0xf20b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrteq r2, [ip], #1575 @ 0x627 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub ip, r5, #28 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi fe590 <__cxa_atexit@plt+0xf2138> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc fe598 <__cxa_atexit@plt+0xf2140> │ │ │ │ - ldr lr, [pc, #112] @ fe5b0 <__cxa_atexit@plt+0xf2158> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [pc, #100] @ fe5b4 <__cxa_atexit@plt+0xf215c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + ldreq ip, [pc, #-2176]! @ fa388 <__cxa_atexit@plt+0xedf30> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + ldreq ip, [pc, #-2148]! @ fa3ac <__cxa_atexit@plt+0xedf54> │ │ │ │ + ldreq ip, [pc, #-436]! @ faa60 <__cxa_atexit@plt+0xee608> │ │ │ │ + ldreq ip, [pc, #-408]! @ faa80 <__cxa_atexit@plt+0xee628> │ │ │ │ + ldrbteq pc, [r3], #3096 @ 0xc18 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fac88 <__cxa_atexit@plt+0xee830> │ │ │ │ + ldr r3, [pc, #124] @ facb0 <__cxa_atexit@plt+0xee858> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - sub lr, r5, #24 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - beq fe584 <__cxa_atexit@plt+0xf212c> │ │ │ │ - mov r5, ip │ │ │ │ - b fe5c8 <__cxa_atexit@plt+0xf2170> │ │ │ │ + beq fac9c <__cxa_atexit@plt+0xee844> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #100] @ facb4 <__cxa_atexit@plt+0xee85c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #84] @ facb8 <__cxa_atexit@plt+0xee860> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq faca4 <__cxa_atexit@plt+0xee84c> │ │ │ │ + ldr r7, [pc, #72] @ facbc <__cxa_atexit@plt+0xee864> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #64] @ facc0 <__cxa_atexit@plt+0xee868> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #52] @ facc4 <__cxa_atexit@plt+0xee86c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b fe5a0 <__cxa_atexit@plt+0xf2148> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ fe5b8 <__cxa_atexit@plt+0xf2160> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - ldrbteq fp, [r3], #2664 @ 0xa68 │ │ │ │ - ldrbteq fp, [r3], #2624 @ 0xa40 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldreq ip, [pc, #-1964]! @ fa514 <__cxa_atexit@plt+0xee0bc> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldreq ip, [pc, #-1936]! @ fa538 <__cxa_atexit@plt+0xee0e0> │ │ │ │ + ldreq ip, [pc, #-232]! @ fabe4 <__cxa_atexit@plt+0xee78c> │ │ │ │ + ldrbteq pc, [r3], #2916 @ 0xb64 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #256] @ fe6d8 <__cxa_atexit@plt+0xf2280> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r9, [r1, #20] │ │ │ │ - ldr sl, [r1, #24] │ │ │ │ - str r3, [r1] │ │ │ │ - sub r3, r1, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ fad28 <__cxa_atexit@plt+0xee8d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ - bhi fe65c <__cxa_atexit@plt+0xf2204> │ │ │ │ - mvn r7, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ fad2c <__cxa_atexit@plt+0xee8d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq fe674 <__cxa_atexit@plt+0xf221c> │ │ │ │ - ldr r7, [pc, #208] @ fe6dc <__cxa_atexit@plt+0xf2284> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - bcc fe6ac <__cxa_atexit@plt+0xf2254> │ │ │ │ - ldr r7, [pc, #200] @ fe6f4 <__cxa_atexit@plt+0xf229c> │ │ │ │ - ldr r2, [pc, #200] @ fe6f8 <__cxa_atexit@plt+0xf22a0> │ │ │ │ + beq fad1c <__cxa_atexit@plt+0xee8c4> │ │ │ │ + ldr r7, [pc, #44] @ fad30 <__cxa_atexit@plt+0xee8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r7, [pc, #176] @ fe6fc <__cxa_atexit@plt+0xf22a4> │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ fad34 <__cxa_atexit@plt+0xee8dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 400b18 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ - ldr r7, [pc, #140] @ fe6f0 <__cxa_atexit@plt+0xf2298> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #1 │ │ │ │ - bls fe604 <__cxa_atexit@plt+0xf21ac> │ │ │ │ - ldr r7, [pc, #88] @ fe6e8 <__cxa_atexit@plt+0xf2290> │ │ │ │ - stmdb r1, {r2, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-16] │ │ │ │ - ldr r8, [pc, #76] @ fe6ec <__cxa_atexit@plt+0xf2294> │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r7, [pc, #40] @ fe6e0 <__cxa_atexit@plt+0xf2288> │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #36] @ fe6e4 <__cxa_atexit@plt+0xf228c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - ldrbteq sl, [r3], #3020 @ 0xbcc │ │ │ │ - ldreq r8, [pc, #-1780]! @ fdff8 <__cxa_atexit@plt+0xf1ba0> │ │ │ │ - @ instruction: 0xffffc070 │ │ │ │ - ldreq r8, [pc, #-3376]! @ fd9c4 <__cxa_atexit@plt+0xf156c> │ │ │ │ - ldrbteq fp, [r3], #1748 @ 0x6d4 │ │ │ │ - @ instruction: 0xfffea694 │ │ │ │ - ldreq r8, [pc, #-1924]! @ fdf7c <__cxa_atexit@plt+0xf1b24> │ │ │ │ - ldreq r8, [pc, #-1984]! @ fdf44 <__cxa_atexit@plt+0xf1aec> │ │ │ │ - ldrbteq fp, [r3], #2284 @ 0x8ec │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq ip, [pc, #-1820]! @ fa618 <__cxa_atexit@plt+0xee1c0> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq ip, [pc, #-1788]! @ fa640 <__cxa_atexit@plt+0xee1e8> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ fad58 <__cxa_atexit@plt+0xee900> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ fad90 <__cxa_atexit@plt+0xee938> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ fad94 <__cxa_atexit@plt+0xee93c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq ip, [pc, #-8]! @ fad90 <__cxa_atexit@plt+0xee938> │ │ │ │ + ldreq ip, [pc, #-4]! @ fad98 <__cxa_atexit@plt+0xee940> │ │ │ │ + ldrbteq pc, [r3], #2692 @ 0xa84 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #104] @ fe780 <__cxa_atexit@plt+0xf2328> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fe758 <__cxa_atexit@plt+0xf2300> │ │ │ │ - ldr r2, [pc, #76] @ fe784 <__cxa_atexit@plt+0xf232c> │ │ │ │ - ldr r1, [pc, #76] @ fe788 <__cxa_atexit@plt+0xf2330> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ fadf8 <__cxa_atexit@plt+0xee9a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #11 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b 400b18 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r7, [pc, #40] @ fe78c <__cxa_atexit@plt+0xf2334> │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #36] @ fe790 <__cxa_atexit@plt+0xf2338> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ fadfc <__cxa_atexit@plt+0xee9a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fadec <__cxa_atexit@plt+0xee994> │ │ │ │ + ldr r7, [pc, #44] @ fae00 <__cxa_atexit@plt+0xee9a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r9 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ fae04 <__cxa_atexit@plt+0xee9ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffea588 │ │ │ │ - ldreq r8, [pc, #-1656]! @ fe118 <__cxa_atexit@plt+0xf1cc0> │ │ │ │ - ldrbteq sl, [r3], #2848 @ 0xb20 │ │ │ │ - ldreq r8, [pc, #-1608]! @ fe150 <__cxa_atexit@plt+0xf1cf8> │ │ │ │ - ldrbteq fp, [r3], #2120 @ 0x848 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq ip, [pc, #-1612]! @ fa7b8 <__cxa_atexit@plt+0xee360> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq ip, [pc, #-1580]! @ fa7e0 <__cxa_atexit@plt+0xee388> │ │ │ │ + ldrbteq pc, [r3], #2568 @ 0xa08 @ │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fe7b8 <__cxa_atexit@plt+0xf2360> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #16] @ fae2c <__cxa_atexit@plt+0xee9d4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b e9ab0 <__cxa_atexit@plt+0xdd658> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq fp, [r3], #2080 @ 0x820 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - sub r2, r3, #20 │ │ │ │ - ldr sl, [r3, #-12] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fe80c <__cxa_atexit@plt+0xf23b4> │ │ │ │ - ldr r3, [pc, #68] @ fe82c <__cxa_atexit@plt+0xf23d4> │ │ │ │ - ldr r2, [pc, #68] @ fe830 <__cxa_atexit@plt+0xf23d8> │ │ │ │ - ldr r1, [pc, #68] @ fe834 <__cxa_atexit@plt+0xf23dc> │ │ │ │ mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq pc, [r3], #2528 @ 0x9e0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq fae78 <__cxa_atexit@plt+0xeea20> │ │ │ │ + ldr r2, [pc, #72] @ fae98 <__cxa_atexit@plt+0xeea40> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, r1, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr r7, [pc, #32] @ fe838 <__cxa_atexit@plt+0xf23e0> │ │ │ │ - ldr r8, [pc, #32] @ fe83c <__cxa_atexit@plt+0xf23e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fae8c <__cxa_atexit@plt+0xeea34> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fae78 <__cxa_atexit@plt+0xeea20> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 110d28 <__cxa_atexit@plt+0x1048d0> │ │ │ │ + ldr r7, [pc, #28] @ fae9c <__cxa_atexit@plt+0xeea44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbteq fp, [r3], #1960 @ 0x7a8 │ │ │ │ - @ instruction: 0xffffe594 │ │ │ │ - ldrbteq sl, [r3], #3120 @ 0xc30 │ │ │ │ - ldrbteq fp, [r3], #1720 @ 0x6b8 │ │ │ │ - ldrbteq fp, [r3], #1924 @ 0x784 │ │ │ │ - ldrbteq fp, [r3], #1992 @ 0x7c8 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldreq fp, [pc, #-3828]! @ f9fb0 <__cxa_atexit@plt+0xedb58> │ │ │ │ + ldrbteq pc, [r3], #2416 @ 0x970 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fe894 <__cxa_atexit@plt+0xf243c> │ │ │ │ - ldr r3, [pc, #64] @ fe8a4 <__cxa_atexit@plt+0xf244c> │ │ │ │ - str sl, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq fe884 <__cxa_atexit@plt+0xf242c> │ │ │ │ - ldr r7, [pc, #44] @ fe8a8 <__cxa_atexit@plt+0xf2450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b fe518 <__cxa_atexit@plt+0xf20c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne faec4 <__cxa_atexit@plt+0xeea6c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 110d28 <__cxa_atexit@plt+0x1048d0> │ │ │ │ + ldr r7, [pc, #12] @ faed8 <__cxa_atexit@plt+0xeea80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fe8ac <__cxa_atexit@plt+0xf2454> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldreq fp, [pc, #-3752]! @ fa038 <__cxa_atexit@plt+0xedbe0> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ faf10 <__cxa_atexit@plt+0xeeab8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ faf14 <__cxa_atexit@plt+0xeeabc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldrbteq fp, [r3], #1924 @ 0x784 │ │ │ │ - ldrbteq fp, [r3], #1884 @ 0x75c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ fe8d8 <__cxa_atexit@plt+0xf2480> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b fe518 <__cxa_atexit@plt+0xf20c0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldreq fp, [pc, #-3720]! @ fa090 <__cxa_atexit@plt+0xedc38> │ │ │ │ + ldreq fp, [pc, #-3716]! @ fa098 <__cxa_atexit@plt+0xedc40> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ fe8f8 <__cxa_atexit@plt+0xf24a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #32] @ faf48 <__cxa_atexit@plt+0xeeaf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ faf4c <__cxa_atexit@plt+0xeeaf4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq r8, [pc, #-1320]! @ fe3d8 <__cxa_atexit@plt+0xf1f80> │ │ │ │ - ldrbteq fp, [r3], #1820 @ 0x71c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + ldreq fp, [pc, #-3664]! @ fa100 <__cxa_atexit@plt+0xedca8> │ │ │ │ + ldreq fp, [pc, #-3652]! @ fa110 <__cxa_atexit@plt+0xedcb8> │ │ │ │ + ldrbteq pc, [r3], #2404 @ 0x964 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi fe950 <__cxa_atexit@plt+0xf24f8> │ │ │ │ - ldr r3, [pc, #64] @ fe960 <__cxa_atexit@plt+0xf2508> │ │ │ │ - str sl, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq fe940 <__cxa_atexit@plt+0xf24e8> │ │ │ │ - ldr r7, [pc, #44] @ fe964 <__cxa_atexit@plt+0xf250c> │ │ │ │ + bhi faf7c <__cxa_atexit@plt+0xeeb24> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r7, [pc, #8] @ faf8c <__cxa_atexit@plt+0xeeb34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b fe518 <__cxa_atexit@plt+0xf20c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fe968 <__cxa_atexit@plt+0xf2510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - ldrbteq fp, [r3], #1736 @ 0x6c8 │ │ │ │ - ldrbteq fp, [r3], #1644 @ 0x66c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fea04 <__cxa_atexit@plt+0xf25ac> │ │ │ │ - ldr r7, [pc, #176] @ fea40 <__cxa_atexit@plt+0xf25e8> │ │ │ │ - mov r2, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq fe9f4 <__cxa_atexit@plt+0xf259c> │ │ │ │ - ldr r7, [pc, #148] @ fea44 <__cxa_atexit@plt+0xf25ec> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fea14 <__cxa_atexit@plt+0xf25bc> │ │ │ │ - ldr r7, [pc, #136] @ fea54 <__cxa_atexit@plt+0xf25fc> │ │ │ │ - ldr r3, [pc, #136] @ fea58 <__cxa_atexit@plt+0xf2600> │ │ │ │ - ldr r2, [pc, #136] @ fea5c <__cxa_atexit@plt+0xf2604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrbteq pc, [r3], #2372 @ 0x944 @ │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fafd0 <__cxa_atexit@plt+0xeeb78> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ fb054 <__cxa_atexit@plt+0xeebfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb030 <__cxa_atexit@plt+0xeebd8> │ │ │ │ + b fb068 <__cxa_atexit@plt+0xeec10> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #104] @ fb04c <__cxa_atexit@plt+0xeebf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fb024 <__cxa_atexit@plt+0xeebcc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fb038 <__cxa_atexit@plt+0xeebe0> │ │ │ │ + ldr r2, [pc, #68] @ fb050 <__cxa_atexit@plt+0xeebf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r3, r8, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb024 <__cxa_atexit@plt+0xeebcc> │ │ │ │ + mov r5, r3 │ │ │ │ + b fb46c <__cxa_atexit@plt+0xef014> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ fea50 <__cxa_atexit@plt+0xf25f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ fea48 <__cxa_atexit@plt+0xf25f0> │ │ │ │ - ldr r3, [pc, #44] @ fea4c <__cxa_atexit@plt+0xf25f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r8 │ │ │ │ - mov sl, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r7, [pc, #24] @ fb058 <__cxa_atexit@plt+0xeec00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - ldrbteq fp, [r3], #1188 @ 0x4a4 │ │ │ │ - ldrbteq fp, [r3], #1408 @ 0x580 │ │ │ │ - ldrbteq fp, [r3], #1572 @ 0x624 │ │ │ │ - @ instruction: 0xffffe3b4 │ │ │ │ - ldrbteq fp, [r3], #1484 @ 0x5cc │ │ │ │ - ldrbteq sl, [r3], #2632 @ 0xa48 │ │ │ │ - ldrbteq fp, [r3], #1404 @ 0x57c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + andeq r0, r0, ip, asr r4 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldreq fp, [pc, #-3384]! @ fa328 <__cxa_atexit@plt+0xeded0> │ │ │ │ + ldrbteq pc, [r3], #2140 @ 0x85c @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr r2, [pc, #96] @ feadc <__cxa_atexit@plt+0xf2684> │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - str r7, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi feac0 <__cxa_atexit@plt+0xf2668> │ │ │ │ - ldr r3, [pc, #68] @ feae0 <__cxa_atexit@plt+0xf2688> │ │ │ │ - ldr r2, [pc, #68] @ feae4 <__cxa_atexit@plt+0xf268c> │ │ │ │ - ldr r1, [pc, #68] @ feae8 <__cxa_atexit@plt+0xf2690> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq fb0a0 <__cxa_atexit@plt+0xeec48> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fb0bc <__cxa_atexit@plt+0xeec64> │ │ │ │ + ldr r3, [pc, #220] @ fb16c <__cxa_atexit@plt+0xeed14> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r3, r9, sl} │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r7, [pc, #36] @ feaec <__cxa_atexit@plt+0xf2694> │ │ │ │ - ldr r8, [pc, #36] @ feaf0 <__cxa_atexit@plt+0xf2698> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb110 <__cxa_atexit@plt+0xeecb8> │ │ │ │ + b fb17c <__cxa_atexit@plt+0xeed24> │ │ │ │ + ldr r7, [pc, #192] @ fb168 <__cxa_atexit@plt+0xeed10> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbteq fp, [r3], #1284 @ 0x504 │ │ │ │ - @ instruction: 0xffffe2e0 │ │ │ │ - ldrbteq sl, [r3], #2428 @ 0x97c │ │ │ │ - ldrbteq fp, [r3], #1032 @ 0x408 │ │ │ │ - ldrbteq fp, [r3], #1236 @ 0x4d4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ feb10 <__cxa_atexit@plt+0xf26b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldreq r8, [pc, #-784]! @ fe808 <__cxa_atexit@plt+0xf23b0> │ │ │ │ - ldrbteq fp, [r3], #1300 @ 0x514 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi febac <__cxa_atexit@plt+0xf2754> │ │ │ │ - ldr r7, [pc, #176] @ febe8 <__cxa_atexit@plt+0xf2790> │ │ │ │ - mov r2, r5 │ │ │ │ + str r7, [r5] │ │ │ │ tst sl, #3 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq feb9c <__cxa_atexit@plt+0xf2744> │ │ │ │ - ldr r7, [pc, #148] @ febec <__cxa_atexit@plt+0xf2794> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ + beq fb118 <__cxa_atexit@plt+0xeecc0> │ │ │ │ + mov r7, sl │ │ │ │ + b fb2dc <__cxa_atexit@plt+0xeee84> │ │ │ │ + ldr r1, [pc, #144] @ fb154 <__cxa_atexit@plt+0xeecfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi febbc <__cxa_atexit@plt+0xf2764> │ │ │ │ - ldr r7, [pc, #136] @ febfc <__cxa_atexit@plt+0xf27a4> │ │ │ │ - ldr r3, [pc, #136] @ fec00 <__cxa_atexit@plt+0xf27a8> │ │ │ │ - ldr r2, [pc, #136] @ fec04 <__cxa_atexit@plt+0xf27ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + bhi fb134 <__cxa_atexit@plt+0xeecdc> │ │ │ │ + ldr r3, [pc, #116] @ fb158 <__cxa_atexit@plt+0xeed00> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r3, r8, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ + ldr r1, [pc, #112] @ fb15c <__cxa_atexit@plt+0xeed04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq fb124 <__cxa_atexit@plt+0xeeccc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b fa398 <__cxa_atexit@plt+0xedf40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ febf8 <__cxa_atexit@plt+0xf27a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ febf0 <__cxa_atexit@plt+0xf2798> │ │ │ │ - ldr r3, [pc, #44] @ febf4 <__cxa_atexit@plt+0xf279c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r8 │ │ │ │ - mov sl, r9 │ │ │ │ + ldr r7, [pc, #36] @ fb160 <__cxa_atexit@plt+0xeed08> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - ldrbteq fp, [r3], #764 @ 0x2fc │ │ │ │ - ldrbteq fp, [r3], #984 @ 0x3d8 │ │ │ │ - ldrbteq fp, [r3], #1148 @ 0x47c │ │ │ │ - @ instruction: 0xffffe20c │ │ │ │ - ldrbteq fp, [r3], #1060 @ 0x424 │ │ │ │ - ldrbteq sl, [r3], #2208 @ 0x8a0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fec48 <__cxa_atexit@plt+0xf27f0> │ │ │ │ - ldr r2, [pc, #48] @ fec58 <__cxa_atexit@plt+0xf2800> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r5, [pc, #40] @ fec5c <__cxa_atexit@plt+0xf2804> │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r5, [pc, #32] @ fb164 <__cxa_atexit@plt+0xeed0c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ fec60 <__cxa_atexit@plt+0xf2808> │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldreq r8, [pc, #-512]! @ fea64 <__cxa_atexit@plt+0xf260c> │ │ │ │ - ldrbteq fp, [r3], #1040 @ 0x410 │ │ │ │ - ldrbteq fp, [r3], #1000 @ 0x3e8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + @ instruction: 0xfffff2b0 │ │ │ │ + ldreq fp, [pc, #-3228]! @ fa4c8 <__cxa_atexit@plt+0xee070> │ │ │ │ + ldrbteq pc, [r3], #1924 @ 0x784 @ │ │ │ │ + ldreq fp, [pc, #-3140]! @ fa528 <__cxa_atexit@plt+0xee0d0> │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq pc, [r3], #1864 @ 0x748 @ │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ fec84 <__cxa_atexit@plt+0xf282c> │ │ │ │ - mov r8, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fb1ac <__cxa_atexit@plt+0xeed54> │ │ │ │ + ldr r3, [pc, #116] @ fb204 <__cxa_atexit@plt+0xeedac> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 400b00 <__cxa_atexit@plt+0x3f46a8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq fp, [r3], #948 @ 0x3b4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ fecdc <__cxa_atexit@plt+0xf2884> │ │ │ │ tst r7, #3 │ │ │ │ + beq fb1e8 <__cxa_atexit@plt+0xeed90> │ │ │ │ + b fb214 <__cxa_atexit@plt+0xeedbc> │ │ │ │ + ldr r2, [pc, #72] @ fb1fc <__cxa_atexit@plt+0xeeda4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb1f0 <__cxa_atexit@plt+0xeed98> │ │ │ │ + ldr r2, [pc, #48] @ fb200 <__cxa_atexit@plt+0xeeda8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldreq fp, [pc, #-3032]! @ fa630 <__cxa_atexit@plt+0xee1d8> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrbteq pc, [r3], #1712 @ 0x6b0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r7, #10 │ │ │ │ + bne fb24c <__cxa_atexit@plt+0xeedf4> │ │ │ │ + ldr r3, [pc, #64] @ fb270 <__cxa_atexit@plt+0xeee18> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - ldrne r3, [pc, #52] @ fece0 <__cxa_atexit@plt+0xf2888> │ │ │ │ - ldrne r7, [r7, #11] │ │ │ │ - addne r3, pc, r3 │ │ │ │ - strne r3, [r5] │ │ │ │ - andsne r3, r7, #3 │ │ │ │ - bne fecc4 <__cxa_atexit@plt+0xf286c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb264 <__cxa_atexit@plt+0xeee0c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r2, [pc, #24] @ fb26c <__cxa_atexit@plt+0xeee14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne fb240 <__cxa_atexit@plt+0xeede8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r8, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fecd8 <__cxa_atexit@plt+0xf2880> │ │ │ │ - b fd930 <__cxa_atexit@plt+0xf14d8> │ │ │ │ - b fdeec <__cxa_atexit@plt+0xf1a94> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq pc, [r3], #1604 @ 0x644 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldrbteq pc, [r3], #1580 @ 0x62c @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldrbteq pc, [r3], #1556 @ 0x614 @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ fb2cc <__cxa_atexit@plt+0xeee74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldreq fp, [pc, #-2800]! @ fa7e4 <__cxa_atexit@plt+0xee38c> │ │ │ │ + ldrbteq pc, [r3], #1512 @ 0x5e8 @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrbteq fp, [r3], #856 @ 0x358 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ fed28 <__cxa_atexit@plt+0xf28d0> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq fed1c <__cxa_atexit@plt+0xf28c4> │ │ │ │ - ldmib r5, {r8, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fed24 <__cxa_atexit@plt+0xf28cc> │ │ │ │ - b fd930 <__cxa_atexit@plt+0xf14d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #10 │ │ │ │ + bne fb300 <__cxa_atexit@plt+0xeeea8> │ │ │ │ + ldr r1, [pc, #64] @ fb338 <__cxa_atexit@plt+0xeeee0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + b fb30c <__cxa_atexit@plt+0xeeeb4> │ │ │ │ + ldr r1, [pc, #44] @ fb334 <__cxa_atexit@plt+0xeeedc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq fb328 <__cxa_atexit@plt+0xeeed0> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - b fdeec <__cxa_atexit@plt+0xf1a94> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrbteq fp, [r3], #784 @ 0x310 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq pc, [r3], #1404 @ 0x57c @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldrbteq pc, [r3], #1380 @ 0x564 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldrbteq pc, [r3], #1356 @ 0x54c @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne fed50 <__cxa_atexit@plt+0xf28f8> │ │ │ │ - b fd930 <__cxa_atexit@plt+0xf14d8> │ │ │ │ - b fdeec <__cxa_atexit@plt+0xf1a94> │ │ │ │ - ldrbteq fp, [r3], #792 @ 0x318 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fedec <__cxa_atexit@plt+0xf2994> │ │ │ │ - ldr r7, [pc, #176] @ fee28 <__cxa_atexit@plt+0xf29d0> │ │ │ │ - mov r2, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq feddc <__cxa_atexit@plt+0xf2984> │ │ │ │ - ldr r7, [pc, #148] @ fee2c <__cxa_atexit@plt+0xf29d4> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fedfc <__cxa_atexit@plt+0xf29a4> │ │ │ │ - ldr r7, [pc, #136] @ fee3c <__cxa_atexit@plt+0xf29e4> │ │ │ │ - ldr r3, [pc, #136] @ fee40 <__cxa_atexit@plt+0xf29e8> │ │ │ │ - ldr r2, [pc, #136] @ fee44 <__cxa_atexit@plt+0xf29ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + bne fb3b0 <__cxa_atexit@plt+0xeef58> │ │ │ │ + ldr r3, [pc, #64] @ fb3d4 <__cxa_atexit@plt+0xeef7c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb3c8 <__cxa_atexit@plt+0xeef70> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r2, [pc, #24] @ fb3d0 <__cxa_atexit@plt+0xeef78> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r3, r8, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ fee38 <__cxa_atexit@plt+0xf29e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ fee30 <__cxa_atexit@plt+0xf29d8> │ │ │ │ - ldr r3, [pc, #44] @ fee34 <__cxa_atexit@plt+0xf29dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r8 │ │ │ │ - mov sl, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne fb3a4 <__cxa_atexit@plt+0xeef4c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - ldrbteq fp, [r3], #188 @ 0xbc │ │ │ │ - ldrbteq fp, [r3], #596 @ 0x254 │ │ │ │ - ldrbteq fp, [r3], #656 @ 0x290 │ │ │ │ - @ instruction: 0xffffdfcc │ │ │ │ - ldrbteq fp, [r3], #672 @ 0x2a0 │ │ │ │ - ldrbteq sl, [r3], #1632 @ 0x660 │ │ │ │ - ldrbteq fp, [r3], #552 @ 0x228 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq pc, [r3], #1248 @ 0x4e0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr r2, [pc, #96] @ feec4 <__cxa_atexit@plt+0xf2a6c> │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - str r7, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi feea8 <__cxa_atexit@plt+0xf2a50> │ │ │ │ - ldr r3, [pc, #68] @ feec8 <__cxa_atexit@plt+0xf2a70> │ │ │ │ - ldr r2, [pc, #68] @ feecc <__cxa_atexit@plt+0xf2a74> │ │ │ │ - ldr r1, [pc, #68] @ feed0 <__cxa_atexit@plt+0xf2a78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r3, r9, sl} │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r7, [pc, #36] @ feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ - ldr r8, [pc, #36] @ feed8 <__cxa_atexit@plt+0xf2a80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldrbteq pc, [r3], #1224 @ 0x4c8 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldrbteq pc, [r3], #1200 @ 0x4b0 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne fb43c <__cxa_atexit@plt+0xeefe4> │ │ │ │ + ldr r3, [pc, #48] @ fb458 <__cxa_atexit@plt+0xef000> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb450 <__cxa_atexit@plt+0xeeff8> │ │ │ │ + b fb46c <__cxa_atexit@plt+0xef014> │ │ │ │ + ldr r7, [pc, #24] @ fb45c <__cxa_atexit@plt+0xef004> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbteq fp, [r3], #472 @ 0x1d8 │ │ │ │ - @ instruction: 0xffffdef8 │ │ │ │ - ldrbteq sl, [r3], #1428 @ 0x594 │ │ │ │ - ldrbteq fp, [r3], #32 │ │ │ │ - ldrbteq fp, [r3], #424 @ 0x1a8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ feef8 <__cxa_atexit@plt+0xf2aa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq fp, [pc, #-2356]! @ fab30 <__cxa_atexit@plt+0xee6d8> │ │ │ │ + ldrbteq pc, [r3], #1112 @ 0x458 @ │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fb4c0 <__cxa_atexit@plt+0xef068> │ │ │ │ + ldr r2, [pc, #104] @ fb4e8 <__cxa_atexit@plt+0xef090> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq fb4d4 <__cxa_atexit@plt+0xef07c> │ │ │ │ + ldr r2, [pc, #76] @ fb4ec <__cxa_atexit@plt+0xef094> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb4e0 <__cxa_atexit@plt+0xef088> │ │ │ │ + b fb544 <__cxa_atexit@plt+0xef0ec> │ │ │ │ + ldr r7, [pc, #40] @ fb4f0 <__cxa_atexit@plt+0xef098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [pc, #-3880]! @ fdfd8 <__cxa_atexit@plt+0xf1b80> │ │ │ │ - ldrbteq fp, [r3], #384 @ 0x180 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fef94 <__cxa_atexit@plt+0xf2b3c> │ │ │ │ - ldr r7, [pc, #176] @ fefd0 <__cxa_atexit@plt+0xf2b78> │ │ │ │ - mov r2, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq fef84 <__cxa_atexit@plt+0xf2b2c> │ │ │ │ - ldr r7, [pc, #148] @ fefd4 <__cxa_atexit@plt+0xf2b7c> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fefa4 <__cxa_atexit@plt+0xf2b4c> │ │ │ │ - ldr r7, [pc, #136] @ fefe4 <__cxa_atexit@plt+0xf2b8c> │ │ │ │ - ldr r3, [pc, #136] @ fefe8 <__cxa_atexit@plt+0xf2b90> │ │ │ │ - ldr r2, [pc, #136] @ fefec <__cxa_atexit@plt+0xf2b94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq fp, [pc, #-2220]! @ fac4c <__cxa_atexit@plt+0xee7f4> │ │ │ │ + ldrbteq pc, [r3], #964 @ 0x3c4 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ fb534 <__cxa_atexit@plt+0xef0dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb52c <__cxa_atexit@plt+0xef0d4> │ │ │ │ + b fb544 <__cxa_atexit@plt+0xef0ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq pc, [r3], #896 @ 0x380 @ │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq fb5b4 <__cxa_atexit@plt+0xef15c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq fb594 <__cxa_atexit@plt+0xef13c> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne fb5fc <__cxa_atexit@plt+0xef1a4> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b fb550 <__cxa_atexit@plt+0xef0f8> │ │ │ │ + ldr r3, [pc, #276] @ fb6b0 <__cxa_atexit@plt+0xef258> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb684 <__cxa_atexit@plt+0xef22c> │ │ │ │ + ldr r3, [pc, #260] @ fb6b4 <__cxa_atexit@plt+0xef25c> │ │ │ │ add r3, pc, r3 │ │ │ │ + b fb618 <__cxa_atexit@plt+0xef1c0> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne fb634 <__cxa_atexit@plt+0xef1dc> │ │ │ │ + ldr r2, [pc, #220] @ fb6a4 <__cxa_atexit@plt+0xef24c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r3, r8, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb684 <__cxa_atexit@plt+0xef22c> │ │ │ │ + ldr r3, [pc, #200] @ fb6a8 <__cxa_atexit@plt+0xef250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb684 <__cxa_atexit@plt+0xef22c> │ │ │ │ + ldr r3, [pc, #180] @ fb6ac <__cxa_atexit@plt+0xef254> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fb668 <__cxa_atexit@plt+0xef210> │ │ │ │ + ldr r3, [pc, #136] @ fb68c <__cxa_atexit@plt+0xef234> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb684 <__cxa_atexit@plt+0xef22c> │ │ │ │ + ldr r3, [pc, #120] @ fb690 <__cxa_atexit@plt+0xef238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb684 <__cxa_atexit@plt+0xef22c> │ │ │ │ + ldr r3, [pc, #100] @ fb694 <__cxa_atexit@plt+0xef23c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fb668 <__cxa_atexit@plt+0xef210> │ │ │ │ + ldr r3, [pc, #92] @ fb698 <__cxa_atexit@plt+0xef240> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb684 <__cxa_atexit@plt+0xef22c> │ │ │ │ + ldr r3, [pc, #76] @ fb69c <__cxa_atexit@plt+0xef244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb684 <__cxa_atexit@plt+0xef22c> │ │ │ │ + ldr r3, [pc, #56] @ fb6a0 <__cxa_atexit@plt+0xef248> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb684 <__cxa_atexit@plt+0xef22c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ fefe0 <__cxa_atexit@plt+0xf2b88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + ldrbteq pc, [r3], #512 @ 0x200 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ fb708 <__cxa_atexit@plt+0xef2b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb700 <__cxa_atexit@plt+0xef2a8> │ │ │ │ + ldr r3, [pc, #40] @ fb70c <__cxa_atexit@plt+0xef2b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb700 <__cxa_atexit@plt+0xef2a8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ fefd8 <__cxa_atexit@plt+0xf2b80> │ │ │ │ - ldr r3, [pc, #44] @ fefdc <__cxa_atexit@plt+0xf2b84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + ldrbteq pc, [r3], #424 @ 0x1a8 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ fb748 <__cxa_atexit@plt+0xef2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r8 │ │ │ │ - mov sl, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb740 <__cxa_atexit@plt+0xef2e8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - ldrbteq sl, [r3], #3860 @ 0xf14 │ │ │ │ - ldrbteq fp, [r3], #172 @ 0xac │ │ │ │ - ldrbteq fp, [r3], #232 @ 0xe8 │ │ │ │ - @ instruction: 0xffffde24 │ │ │ │ - ldrbteq fp, [r3], #248 @ 0xf8 │ │ │ │ - ldrbteq sl, [r3], #1208 @ 0x4b8 │ │ │ │ - ldrbteq fp, [r3], #104 @ 0x68 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ff034 <__cxa_atexit@plt+0xf2bdc> │ │ │ │ - ldr r2, [pc, #48] @ ff044 <__cxa_atexit@plt+0xf2bec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r5, [pc, #40] @ ff048 <__cxa_atexit@plt+0xf2bf0> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 400530 <__cxa_atexit@plt+0x3f40d8> │ │ │ │ - ldr r7, [pc, #16] @ ff04c <__cxa_atexit@plt+0xf2bf4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + ldrbteq pc, [r3], #364 @ 0x16c @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ fb79c <__cxa_atexit@plt+0xef344> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb794 <__cxa_atexit@plt+0xef33c> │ │ │ │ + ldr r3, [pc, #40] @ fb7a0 <__cxa_atexit@plt+0xef348> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb794 <__cxa_atexit@plt+0xef33c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - ldreq r7, [pc, #-3604]! @ fe23c <__cxa_atexit@plt+0xf1de4> │ │ │ │ - ldrbteq fp, [r3], #36 @ 0x24 │ │ │ │ - ldrbteq sl, [r3], #3916 @ 0xf4c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b fdeec <__cxa_atexit@plt+0xf1a94> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ ff07c <__cxa_atexit@plt+0xf2c24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq r1, [ip], #2792 @ 0xae8 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrbteq pc, [r3], #276 @ 0x114 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ff0b8 <__cxa_atexit@plt+0xf2c60> │ │ │ │ - ldr r3, [pc, #36] @ ff0c8 <__cxa_atexit@plt+0xf2c70> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ fb7dc <__cxa_atexit@plt+0xef384> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb7d4 <__cxa_atexit@plt+0xef37c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrbteq pc, [r3], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ff110 <__cxa_atexit@plt+0xf2cb8> │ │ │ │ - ldr r3, [pc, #48] @ ff120 <__cxa_atexit@plt+0xf2cc8> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #40] @ ff124 <__cxa_atexit@plt+0xf2ccc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ fb830 <__cxa_atexit@plt+0xef3d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb828 <__cxa_atexit@plt+0xef3d0> │ │ │ │ + ldr r3, [pc, #40] @ fb834 <__cxa_atexit@plt+0xef3dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb828 <__cxa_atexit@plt+0xef3d0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrteq r1, [ip], #2657 @ 0xa61 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq pc, [r3], #128 @ 0x80 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov r0, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi ff1b0 <__cxa_atexit@plt+0xf2d58> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ff1b8 <__cxa_atexit@plt+0xf2d60> │ │ │ │ - ldr lr, [pc, #188] @ ff218 <__cxa_atexit@plt+0xf2dc0> │ │ │ │ - ldr ip, [pc, #188] @ ff21c <__cxa_atexit@plt+0xf2dc4> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r0, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r3, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi ff1d0 <__cxa_atexit@plt+0xf2d78> │ │ │ │ - mvn r1, r8 │ │ │ │ - tst r1, #3 │ │ │ │ - beq ff1e4 <__cxa_atexit@plt+0xf2d8c> │ │ │ │ - ldr r7, [pc, #148] @ ff230 <__cxa_atexit@plt+0xf2dd8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 13c154 <__cxa_atexit@plt+0x12fcfc> │ │ │ │ - mov r6, r0 │ │ │ │ - b ff1c0 <__cxa_atexit@plt+0xf2d68> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #100] @ ff22c <__cxa_atexit@plt+0xf2dd4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ fb870 <__cxa_atexit@plt+0xef418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb868 <__cxa_atexit@plt+0xef410> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ ff228 <__cxa_atexit@plt+0xf2dd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrbteq pc, [r3], #68 @ 0x44 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ fb8c4 <__cxa_atexit@plt+0xef46c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb8bc <__cxa_atexit@plt+0xef464> │ │ │ │ + ldr r3, [pc, #40] @ fb8c8 <__cxa_atexit@plt+0xef470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb8bc <__cxa_atexit@plt+0xef464> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r1, r8, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #1 │ │ │ │ - bls ff194 <__cxa_atexit@plt+0xf2d3c> │ │ │ │ - ldr r3, [pc, #32] @ ff220 <__cxa_atexit@plt+0xf2dc8> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r5, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq lr, [r3], #4076 @ 0xfec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ fb904 <__cxa_atexit@plt+0xef4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #16] @ ff224 <__cxa_atexit@plt+0xf2dcc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xffffb4fc │ │ │ │ - ldreq r8, [pc, #-452]! @ ff068 <__cxa_atexit@plt+0xf2c10> │ │ │ │ - ldrbteq sl, [r3], #2912 @ 0xb60 │ │ │ │ - ldrbteq sl, [r3], #3804 @ 0xedc │ │ │ │ - ldreq r7, [pc, #-3180]! @ fe5cc <__cxa_atexit@plt+0xf2174> │ │ │ │ - ldrbteq sl, [r3], #524 @ 0x20c │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb8fc <__cxa_atexit@plt+0xef4a4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq lr, [r3], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 13c154 <__cxa_atexit@plt+0x12fcfc> │ │ │ │ - ldrbteq sl, [r3], #3664 @ 0xe50 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldrbteq lr, [r3], #4004 @ 0xfa4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ff2d8 <__cxa_atexit@plt+0xf2e80> │ │ │ │ - ldr r7, [pc, #120] @ ff2ec <__cxa_atexit@plt+0xf2e94> │ │ │ │ - mov r2, r3 │ │ │ │ - tst r8, #3 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fb94c <__cxa_atexit@plt+0xef4f4> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldr r7, [pc, #8] @ fb95c <__cxa_atexit@plt+0xef504> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - mov r1, r2 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r9, [r1, #4]! │ │ │ │ - beq ff2c0 <__cxa_atexit@plt+0xf2e68> │ │ │ │ - ldr r2, [pc, #88] @ ff2f0 <__cxa_atexit@plt+0xf2e98> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq lr, [r3], #3980 @ 0xf8c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fb9a0 <__cxa_atexit@plt+0xef548> │ │ │ │ + ldr r1, [pc, #144] @ fba10 <__cxa_atexit@plt+0xef5b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fb9e8 <__cxa_atexit@plt+0xef590> │ │ │ │ + b fba24 <__cxa_atexit@plt+0xef5cc> │ │ │ │ + ldr r1, [pc, #96] @ fba08 <__cxa_atexit@plt+0xef5b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fb9e8 <__cxa_atexit@plt+0xef590> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fb9f0 <__cxa_atexit@plt+0xef598> │ │ │ │ + ldr r2, [pc, #56] @ fba0c <__cxa_atexit@plt+0xef5b4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - beq ff2d0 <__cxa_atexit@plt+0xf2e78> │ │ │ │ - mov r5, r1 │ │ │ │ + beq fb9e8 <__cxa_atexit@plt+0xef590> │ │ │ │ + b fbdb8 <__cxa_atexit@plt+0xef960> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ fba14 <__cxa_atexit@plt+0xef5bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000003b4 │ │ │ │ + andeq r0, r0, r0, ror #7 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq fp, [pc, #-896]! @ fb69c <__cxa_atexit@plt+0xef244> │ │ │ │ + ldrbteq lr, [r3], #3760 @ 0xeb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq fba58 <__cxa_atexit@plt+0xef600> │ │ │ │ mov r8, r7 │ │ │ │ - b ff134 <__cxa_atexit@plt+0xf2cdc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fba7c <__cxa_atexit@plt+0xef624> │ │ │ │ + ldr r3, [pc, #248] @ fbb40 <__cxa_atexit@plt+0xef6e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbadc <__cxa_atexit@plt+0xef684> │ │ │ │ + b fbb50 <__cxa_atexit@plt+0xef6f8> │ │ │ │ + ldr r3, [pc, #220] @ fbb3c <__cxa_atexit@plt+0xef6e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbadc <__cxa_atexit@plt+0xef684> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldr r1, [pc, #156] @ fbb20 <__cxa_atexit@plt+0xef6c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fbaf4 <__cxa_atexit@plt+0xef69c> │ │ │ │ + ldr r3, [pc, #128] @ fbb24 <__cxa_atexit@plt+0xef6cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #124] @ fbb28 <__cxa_atexit@plt+0xef6d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ fbb2c <__cxa_atexit@plt+0xef6d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq fbae4 <__cxa_atexit@plt+0xef68c> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b fa398 <__cxa_atexit@plt+0xedf40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ff2f4 <__cxa_atexit@plt+0xf2e9c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ fbb30 <__cxa_atexit@plt+0xef6d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ fbb34 <__cxa_atexit@plt+0xef6dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ fbb38 <__cxa_atexit@plt+0xef6e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r2 │ │ │ │ + @ instruction: 0xffffe8f0 │ │ │ │ + ldreq fp, [pc, #-1708]! @ fb484 <__cxa_atexit@plt+0xef02c> │ │ │ │ + ldreq fp, [pc, #-720]! @ fb864 <__cxa_atexit@plt+0xef40c> │ │ │ │ + ldrbteq lr, [r3], #3524 @ 0xdc4 │ │ │ │ + ldreq fp, [pc, #-644]! @ fb8b8 <__cxa_atexit@plt+0xef460> │ │ │ │ + ldreq fp, [pc, #-1608]! @ fb4f8 <__cxa_atexit@plt+0xef0a0> │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq lr, [r3], #3460 @ 0xd84 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fbb80 <__cxa_atexit@plt+0xef728> │ │ │ │ + ldr r3, [pc, #112] @ fbbd4 <__cxa_atexit@plt+0xef77c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbbb8 <__cxa_atexit@plt+0xef760> │ │ │ │ + b fbbe4 <__cxa_atexit@plt+0xef78c> │ │ │ │ + ldr r7, [pc, #68] @ fbbcc <__cxa_atexit@plt+0xef774> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbbc0 <__cxa_atexit@plt+0xef768> │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [pc, #40] @ fbbd0 <__cxa_atexit@plt+0xef778> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq sl, [r3], #3536 @ 0xdd0 │ │ │ │ - ldrbteq sl, [r3], #3496 @ 0xda8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldreq fp, [pc, #-512]! @ fb9d8 <__cxa_atexit@plt+0xef580> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + ldrbteq lr, [r3], #3312 @ 0xcf0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r2, [pc, #48] @ ff34c <__cxa_atexit@plt+0xf2ef4> │ │ │ │ mov r3, r5 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r7, #10 │ │ │ │ + bne fbc1c <__cxa_atexit@plt+0xef7c4> │ │ │ │ + ldr r3, [pc, #64] @ fbc40 <__cxa_atexit@plt+0xef7e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbc34 <__cxa_atexit@plt+0xef7dc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldr r2, [pc, #24] @ fbc3c <__cxa_atexit@plt+0xef7e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq ff340 <__cxa_atexit@plt+0xf2ee8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b ff134 <__cxa_atexit@plt+0xf2cdc> │ │ │ │ + bne fbc10 <__cxa_atexit@plt+0xef7b8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq sl, [r3], #3408 @ 0xd50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq lr, [r3], #3204 @ 0xc84 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b ff134 <__cxa_atexit@plt+0xf2cdc> │ │ │ │ - ldrbteq sl, [r3], #3396 @ 0xd44 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldrbteq lr, [r3], #3180 @ 0xc6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldrbteq lr, [r3], #3156 @ 0xc54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ff408 <__cxa_atexit@plt+0xf2fb0> │ │ │ │ - ldr r7, [pc, #176] @ ff444 <__cxa_atexit@plt+0xf2fec> │ │ │ │ - mov r2, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq ff3f8 <__cxa_atexit@plt+0xf2fa0> │ │ │ │ - ldr r7, [pc, #148] @ ff448 <__cxa_atexit@plt+0xf2ff0> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ff418 <__cxa_atexit@plt+0xf2fc0> │ │ │ │ - ldr r7, [pc, #136] @ ff458 <__cxa_atexit@plt+0xf3000> │ │ │ │ - ldr r3, [pc, #136] @ ff45c <__cxa_atexit@plt+0xf3004> │ │ │ │ - ldr r2, [pc, #136] @ ff460 <__cxa_atexit@plt+0xf3008> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ fbc9c <__cxa_atexit@plt+0xef844> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldreq fp, [pc, #-288]! @ fbb84 <__cxa_atexit@plt+0xef72c> │ │ │ │ + ldrbteq lr, [r3], #3112 @ 0xc28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldrbteq lr, [r3], #3088 @ 0xc10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fbcfc <__cxa_atexit@plt+0xef8a4> │ │ │ │ + ldr r3, [pc, #64] @ fbd20 <__cxa_atexit@plt+0xef8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbd14 <__cxa_atexit@plt+0xef8bc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldr r2, [pc, #24] @ fbd1c <__cxa_atexit@plt+0xef8c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r3, r8, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ ff454 <__cxa_atexit@plt+0xf2ffc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne fbcf0 <__cxa_atexit@plt+0xef898> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ff44c <__cxa_atexit@plt+0xf2ff4> │ │ │ │ - ldr r3, [pc, #44] @ ff450 <__cxa_atexit@plt+0xf2ff8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq lr, [r3], #2980 @ 0xba4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldrbteq lr, [r3], #2956 @ 0xb8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldrbteq lr, [r3], #2924 @ 0xb6c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne fbd88 <__cxa_atexit@plt+0xef930> │ │ │ │ + ldr r3, [pc, #48] @ fbda4 <__cxa_atexit@plt+0xef94c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r8 │ │ │ │ - mov sl, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbd9c <__cxa_atexit@plt+0xef944> │ │ │ │ + b fbdb8 <__cxa_atexit@plt+0xef960> │ │ │ │ + ldr r7, [pc, #24] @ fbda8 <__cxa_atexit@plt+0xef950> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - ldrbteq sl, [r3], #2720 @ 0xaa0 │ │ │ │ - ldrbteq sl, [r3], #3212 @ 0xc8c │ │ │ │ - ldrbteq sl, [r3], #3260 @ 0xcbc │ │ │ │ - @ instruction: 0xffffd9b0 │ │ │ │ - ldrbteq sl, [r3], #3288 @ 0xcd8 │ │ │ │ - ldrbteq sl, [r3], #68 @ 0x44 │ │ │ │ - ldrbteq sl, [r3], #3156 @ 0xc54 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq sl, [pc, #-4072]! @ fadc8 <__cxa_atexit@plt+0xee970> │ │ │ │ + ldrbteq lr, [r3], #2836 @ 0xb14 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - ldr r2, [pc, #96] @ ff4e0 <__cxa_atexit@plt+0xf3088> │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - str r7, [r3] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fbe0c <__cxa_atexit@plt+0xef9b4> │ │ │ │ + ldr r2, [pc, #104] @ fbe34 <__cxa_atexit@plt+0xef9dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ff4c4 <__cxa_atexit@plt+0xf306c> │ │ │ │ - ldr r3, [pc, #68] @ ff4e4 <__cxa_atexit@plt+0xf308c> │ │ │ │ - ldr r2, [pc, #68] @ ff4e8 <__cxa_atexit@plt+0xf3090> │ │ │ │ - ldr r1, [pc, #68] @ ff4ec <__cxa_atexit@plt+0xf3094> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq fbe20 <__cxa_atexit@plt+0xef9c8> │ │ │ │ + ldr r2, [pc, #76] @ fbe38 <__cxa_atexit@plt+0xef9e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r3, r9, sl} │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r7, [pc, #36] @ ff4f0 <__cxa_atexit@plt+0xf3098> │ │ │ │ - ldr r8, [pc, #36] @ ff4f4 <__cxa_atexit@plt+0xf309c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbteq sl, [r3], #3088 @ 0xc10 │ │ │ │ - @ instruction: 0xffffd8dc │ │ │ │ - ldrbteq r9, [r3], #3960 @ 0xf78 │ │ │ │ - ldrbteq sl, [r3], #2564 @ 0xa04 │ │ │ │ - ldrbteq sl, [r3], #3040 @ 0xbe0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ff514 <__cxa_atexit@plt+0xf30bc> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbe2c <__cxa_atexit@plt+0xef9d4> │ │ │ │ + b fbe90 <__cxa_atexit@plt+0xefa38> │ │ │ │ + ldr r7, [pc, #40] @ fbe3c <__cxa_atexit@plt+0xef9e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldreq r7, [pc, #-2316]! @ fec10 <__cxa_atexit@plt+0xf27b8> │ │ │ │ - ldrbteq sl, [r3], #2988 @ 0xbac │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ff5b0 <__cxa_atexit@plt+0xf3158> │ │ │ │ - ldr r7, [pc, #176] @ ff5ec <__cxa_atexit@plt+0xf3194> │ │ │ │ - mov r2, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq ff5a0 <__cxa_atexit@plt+0xf3148> │ │ │ │ - ldr r7, [pc, #148] @ ff5f0 <__cxa_atexit@plt+0xf3198> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ff5c0 <__cxa_atexit@plt+0xf3168> │ │ │ │ - ldr r7, [pc, #136] @ ff600 <__cxa_atexit@plt+0xf31a8> │ │ │ │ - ldr r3, [pc, #136] @ ff604 <__cxa_atexit@plt+0xf31ac> │ │ │ │ - ldr r2, [pc, #136] @ ff608 <__cxa_atexit@plt+0xf31b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq sl, [pc, #-3936]! @ faee4 <__cxa_atexit@plt+0xeea8c> │ │ │ │ + ldrbteq lr, [r3], #2688 @ 0xa80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ fbe80 <__cxa_atexit@plt+0xefa28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbe78 <__cxa_atexit@plt+0xefa20> │ │ │ │ + b fbe90 <__cxa_atexit@plt+0xefa38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq lr, [r3], #2620 @ 0xa3c │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq fbef8 <__cxa_atexit@plt+0xefaa0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq fbee0 <__cxa_atexit@plt+0xefa88> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne fbf20 <__cxa_atexit@plt+0xefac8> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b fbe9c <__cxa_atexit@plt+0xefa44> │ │ │ │ + ldr r3, [pc, #124] @ fbf64 <__cxa_atexit@plt+0xefb0c> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbf50 <__cxa_atexit@plt+0xefaf8> │ │ │ │ + b fbf74 <__cxa_atexit@plt+0xefb1c> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne fbf38 <__cxa_atexit@plt+0xefae0> │ │ │ │ + ldr r2, [pc, #84] @ fbf60 <__cxa_atexit@plt+0xefb08> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r3, r8, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbf50 <__cxa_atexit@plt+0xefaf8> │ │ │ │ + b fc06c <__cxa_atexit@plt+0xefc14> │ │ │ │ + ldr r3, [pc, #48] @ fbf58 <__cxa_atexit@plt+0xefb00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbf50 <__cxa_atexit@plt+0xefaf8> │ │ │ │ + b fc25c <__cxa_atexit@plt+0xefe04> │ │ │ │ + ldr r3, [pc, #28] @ fbf5c <__cxa_atexit@plt+0xefb04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbf50 <__cxa_atexit@plt+0xefaf8> │ │ │ │ + b fc164 <__cxa_atexit@plt+0xefd0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ ff5fc <__cxa_atexit@plt+0xf31a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrbteq lr, [r3], #2392 @ 0x958 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ fbfe8 <__cxa_atexit@plt+0xefb90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbfbc <__cxa_atexit@plt+0xefb64> │ │ │ │ + ldr r3, [pc, #88] @ fbfec <__cxa_atexit@plt+0xefb94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fbfc4 <__cxa_atexit@plt+0xefb6c> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fbfd0 <__cxa_atexit@plt+0xefb78> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ff5f4 <__cxa_atexit@plt+0xf319c> │ │ │ │ - ldr r3, [pc, #44] @ ff5f8 <__cxa_atexit@plt+0xf31a0> │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ fbff0 <__cxa_atexit@plt+0xefb98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x000003bc │ │ │ │ + ldrbteq lr, [r3], #2284 @ 0x8ec │ │ │ │ + ldrbteq lr, [r3], #2252 @ 0x8cc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ fc058 <__cxa_atexit@plt+0xefc00> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r8 │ │ │ │ - mov sl, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fc034 <__cxa_atexit@plt+0xefbdc> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fc040 <__cxa_atexit@plt+0xefbe8> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ fc05c <__cxa_atexit@plt+0xefc04> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - ldrbteq sl, [r3], #2296 @ 0x8f8 │ │ │ │ - ldrbteq sl, [r3], #2788 @ 0xae4 │ │ │ │ - ldrbteq sl, [r3], #2836 @ 0xb14 │ │ │ │ - @ instruction: 0xffffd808 │ │ │ │ - ldrbteq sl, [r3], #2864 @ 0xb30 │ │ │ │ - ldrbteq r9, [r3], #3740 @ 0xe9c │ │ │ │ - ldrbteq sl, [r3], #2720 @ 0xaa0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b ff25c <__cxa_atexit@plt+0xf2e04> │ │ │ │ - ldrbteq sl, [r3], #1812 @ 0x714 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ff668 <__cxa_atexit@plt+0xf3210> │ │ │ │ - ldr r7, [pc, #52] @ ff678 <__cxa_atexit@plt+0xf3220> │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + ldrbteq lr, [r3], #2172 @ 0x87c │ │ │ │ + ldrbteq lr, [r3], #2144 @ 0x860 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ fc0e0 <__cxa_atexit@plt+0xefc88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc0b4 <__cxa_atexit@plt+0xefc5c> │ │ │ │ + ldr r3, [pc, #88] @ fc0e4 <__cxa_atexit@plt+0xefc8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq ff65c <__cxa_atexit@plt+0xf3204> │ │ │ │ - mov r7, r8 │ │ │ │ - b ff68c <__cxa_atexit@plt+0xf3234> │ │ │ │ + beq fc0bc <__cxa_atexit@plt+0xefc64> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fc0c8 <__cxa_atexit@plt+0xefc70> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ff67c <__cxa_atexit@plt+0xf3224> │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ fc0e8 <__cxa_atexit@plt+0xefc90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + ldrbteq lr, [r3], #2036 @ 0x7f4 │ │ │ │ + ldrbteq lr, [r3], #2004 @ 0x7d4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ fc150 <__cxa_atexit@plt+0xefcf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fc12c <__cxa_atexit@plt+0xefcd4> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fc138 <__cxa_atexit@plt+0xefce0> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ fc154 <__cxa_atexit@plt+0xefcfc> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq sl, [r3], #2676 @ 0xa74 │ │ │ │ - ldrbteq sl, [r3], #1720 @ 0x6b8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr r2 │ │ │ │ + ldrbteq lr, [r3], #1924 @ 0x784 │ │ │ │ + ldrbteq lr, [r3], #1896 @ 0x768 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - ldr r2, [pc, #152] @ ff738 <__cxa_atexit@plt+0xf32e0> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq ff6dc <__cxa_atexit@plt+0xf3284> │ │ │ │ + ldr r3, [pc, #108] @ fc1d8 <__cxa_atexit@plt+0xefd80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc1ac <__cxa_atexit@plt+0xefd54> │ │ │ │ + ldr r3, [pc, #88] @ fc1dc <__cxa_atexit@plt+0xefd84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fc1b4 <__cxa_atexit@plt+0xefd5c> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ff6ec <__cxa_atexit@plt+0xf3294> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ff704 <__cxa_atexit@plt+0xf32ac> │ │ │ │ - ldr r7, [pc, #120] @ ff748 <__cxa_atexit@plt+0xf32f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bhi fc1c0 <__cxa_atexit@plt+0xefd68> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ ff744 <__cxa_atexit@plt+0xf32ec> │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ fc1e0 <__cxa_atexit@plt+0xefd88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + ldrbteq lr, [r3], #1788 @ 0x6fc │ │ │ │ + ldrbteq lr, [r3], #1756 @ 0x6dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ fc248 <__cxa_atexit@plt+0xefdf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fc224 <__cxa_atexit@plt+0xefdcc> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fc230 <__cxa_atexit@plt+0xefdd8> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ fc24c <__cxa_atexit@plt+0xefdf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #1 │ │ │ │ - bls ff6c8 <__cxa_atexit@plt+0xf3270> │ │ │ │ - ldr r2, [pc, #28] @ ff73c <__cxa_atexit@plt+0xf32e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #20] @ ff740 <__cxa_atexit@plt+0xf32e8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffafe4 │ │ │ │ - ldreq r7, [pc, #-3236]! @ feaa4 <__cxa_atexit@plt+0xf264c> │ │ │ │ - ldrbteq sl, [r3], #1604 @ 0x644 │ │ │ │ - ldreq r7, [pc, #-1860]! @ ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ - ldrbteq sl, [r3], #1516 @ 0x5ec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrbteq lr, [r3], #1676 @ 0x68c │ │ │ │ + ldrbteq lr, [r3], #1648 @ 0x670 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldr r3, [pc, #108] @ fc2d0 <__cxa_atexit@plt+0xefe78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc2a4 <__cxa_atexit@plt+0xefe4c> │ │ │ │ + ldr r3, [pc, #88] @ fc2d4 <__cxa_atexit@plt+0xefe7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fc2ac <__cxa_atexit@plt+0xefe54> │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ff790 <__cxa_atexit@plt+0xf3338> │ │ │ │ - mvn r2, r3 │ │ │ │ - tst r2, #3 │ │ │ │ - beq ff7a8 <__cxa_atexit@plt+0xf3350> │ │ │ │ - ldr r7, [pc, #104] @ ff7ec <__cxa_atexit@plt+0xf3394> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bhi fc2b8 <__cxa_atexit@plt+0xefe60> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ ff7e8 <__cxa_atexit@plt+0xf3390> │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ fc2d8 <__cxa_atexit@plt+0xefe80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrbteq lr, [r3], #1540 @ 0x604 │ │ │ │ + ldrbteq lr, [r3], #1508 @ 0x5e4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ fc340 <__cxa_atexit@plt+0xefee8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fc31c <__cxa_atexit@plt+0xefec4> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fc328 <__cxa_atexit@plt+0xefed0> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ fc344 <__cxa_atexit@plt+0xefeec> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrbteq lr, [r3], #1428 @ 0x594 │ │ │ │ + ldrbteq lr, [r3], #1400 @ 0x578 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fc374 <__cxa_atexit@plt+0xeff1c> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b faf90 <__cxa_atexit@plt+0xeeb38> │ │ │ │ + ldr r7, [pc, #12] @ fc388 <__cxa_atexit@plt+0xeff30> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #1 │ │ │ │ - bls ff77c <__cxa_atexit@plt+0xf3324> │ │ │ │ - ldr r2, [pc, #28] @ ff7e0 <__cxa_atexit@plt+0xf3388> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #12] @ ff7e4 <__cxa_atexit@plt+0xf338c> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xffffaf38 │ │ │ │ - ldreq r7, [pc, #-3068]! @ febf0 <__cxa_atexit@plt+0xf2798> │ │ │ │ - ldrbteq sl, [r3], #1440 @ 0x5a0 │ │ │ │ - ldreq r7, [pc, #-1680]! @ ff164 <__cxa_atexit@plt+0xf2d0c> │ │ │ │ - ldrbteq sl, [r3], #2284 @ 0x8ec │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldrbteq lr, [r3], #1356 @ 0x54c │ │ │ │ + ldrbteq lr, [r3], #1320 @ 0x528 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ff838 <__cxa_atexit@plt+0xf33e0> │ │ │ │ - ldr r7, [pc, #52] @ ff848 <__cxa_atexit@plt+0xf33f0> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi fc3b8 <__cxa_atexit@plt+0xeff60> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r7, [pc, #8] @ fc3c8 <__cxa_atexit@plt+0xeff70> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq ff82c <__cxa_atexit@plt+0xf33d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq lr, [r3], #1320 @ 0x528 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fc40c <__cxa_atexit@plt+0xeffb4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ fc490 <__cxa_atexit@plt+0xf0038> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc46c <__cxa_atexit@plt+0xf0014> │ │ │ │ + b fc4a4 <__cxa_atexit@plt+0xf004c> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #104] @ fc488 <__cxa_atexit@plt+0xf0030> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fc460 <__cxa_atexit@plt+0xf0008> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fc474 <__cxa_atexit@plt+0xf001c> │ │ │ │ + ldr r2, [pc, #68] @ fc48c <__cxa_atexit@plt+0xf0034> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc460 <__cxa_atexit@plt+0xf0008> │ │ │ │ + mov r5, r3 │ │ │ │ + b fc798 <__cxa_atexit@plt+0xf0340> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ fc494 <__cxa_atexit@plt+0xf003c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r3 │ │ │ │ + andeq r0, r0, ip, asr #6 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldreq sl, [pc, #-2300]! @ fbba0 <__cxa_atexit@plt+0xef748> │ │ │ │ + ldrbteq lr, [r3], #1056 @ 0x420 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq fc4d8 <__cxa_atexit@plt+0xf0080> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fc4fc <__cxa_atexit@plt+0xf00a4> │ │ │ │ + ldr r3, [pc, #220] @ fc5a4 <__cxa_atexit@plt+0xf014c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc554 <__cxa_atexit@plt+0xf00fc> │ │ │ │ + b fc5b4 <__cxa_atexit@plt+0xf015c> │ │ │ │ + ldr r7, [pc, #192] @ fc5a0 <__cxa_atexit@plt+0xf0148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc554 <__cxa_atexit@plt+0xf00fc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r3, [pc, #136] @ fc58c <__cxa_atexit@plt+0xf0134> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fc56c <__cxa_atexit@plt+0xf0114> │ │ │ │ + ldr r3, [pc, #104] @ fc590 <__cxa_atexit@plt+0xf0138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #100] @ fc594 <__cxa_atexit@plt+0xf013c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq fc55c <__cxa_atexit@plt+0xf0104> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b ff68c <__cxa_atexit@plt+0xf3234> │ │ │ │ + b fa398 <__cxa_atexit@plt+0xedf40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ff84c <__cxa_atexit@plt+0xf33f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ fc598 <__cxa_atexit@plt+0xf0140> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ fc59c <__cxa_atexit@plt+0xf0144> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - ldrbteq sl, [r3], #2212 @ 0x8a4 │ │ │ │ - ldrbteq sl, [r3], #2208 @ 0x8a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + @ instruction: 0xffffde6c │ │ │ │ + ldreq sl, [pc, #-2136]! @ fbd44 <__cxa_atexit@plt+0xef8ec> │ │ │ │ + ldrbteq lr, [r3], #844 @ 0x34c │ │ │ │ + ldreq sl, [pc, #-2060]! @ fbd98 <__cxa_atexit@plt+0xef940> │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq lr, [r3], #784 @ 0x310 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ff8bc <__cxa_atexit@plt+0xf3464> │ │ │ │ - ldr r2, [pc, #84] @ ff8c8 <__cxa_atexit@plt+0xf3470> │ │ │ │ - ldr r1, [pc, #84] @ ff8cc <__cxa_atexit@plt+0xf3474> │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fc5f4 <__cxa_atexit@plt+0xf019c> │ │ │ │ + ldr r1, [pc, #100] @ fc638 <__cxa_atexit@plt+0xf01e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc628 <__cxa_atexit@plt+0xf01d0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r2, [pc, #52] @ fc630 <__cxa_atexit@plt+0xf01d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - ldr r3, [pc, #52] @ ff8d0 <__cxa_atexit@plt+0xf3478> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #44] @ ff8d4 <__cxa_atexit@plt+0xf347c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ ff8d8 <__cxa_atexit@plt+0xf3480> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400be8 <__cxa_atexit@plt+0x3f4790> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc628 <__cxa_atexit@plt+0xf01d0> │ │ │ │ + ldr r2, [pc, #32] @ fc634 <__cxa_atexit@plt+0xf01dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r9, [r3], #1432 @ 0x598 │ │ │ │ - ldreq r7, [pc, #-1336]! @ ff39c <__cxa_atexit@plt+0xf2f44> │ │ │ │ - ldreq r7, [pc, #-3024]! @ fed08 <__cxa_atexit@plt+0xf28b0> │ │ │ │ - ldreq r7, [pc, #-3016]! @ fed14 <__cxa_atexit@plt+0xf28bc> │ │ │ │ - ldreq r7, [pc, #-3008]! @ fed20 <__cxa_atexit@plt+0xf28c8> │ │ │ │ - ldrbteq r9, [r3], #1472 @ 0x5c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq sl, [pc, #-1940]! @ fbea8 <__cxa_atexit@plt+0xefa50> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq lr, [r3], #636 @ 0x27c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldrbteq lr, [r3], #612 @ 0x264 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ fc67c <__cxa_atexit@plt+0xf0224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldreq sl, [pc, #-1856]! @ fbf44 <__cxa_atexit@plt+0xefaec> │ │ │ │ + ldrbteq lr, [r3], #568 @ 0x238 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldrbteq lr, [r3], #544 @ 0x220 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ff984 <__cxa_atexit@plt+0xf352c> │ │ │ │ - ldr r1, [pc, #144] @ ff990 <__cxa_atexit@plt+0xf3538> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fc6dc <__cxa_atexit@plt+0xf0284> │ │ │ │ + ldr r3, [pc, #64] @ fc700 <__cxa_atexit@plt+0xf02a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq ff960 <__cxa_atexit@plt+0xf3508> │ │ │ │ - ldr r0, [pc, #120] @ ff994 <__cxa_atexit@plt+0xf353c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq ff96c <__cxa_atexit@plt+0xf3514> │ │ │ │ - ldr lr, [pc, #92] @ ff998 <__cxa_atexit@plt+0xf3540> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ + beq fc6f4 <__cxa_atexit@plt+0xf029c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r2, [pc, #24] @ fc6fc <__cxa_atexit@plt+0xf02a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq ff97c <__cxa_atexit@plt+0xf3524> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + bne fc6d0 <__cxa_atexit@plt+0xf0278> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq lr, [r3], #436 @ 0x1b4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldrbteq lr, [r3], #412 @ 0x19c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldrbteq lr, [r3], #388 @ 0x184 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne fc768 <__cxa_atexit@plt+0xf0310> │ │ │ │ + ldr r3, [pc, #48] @ fc784 <__cxa_atexit@plt+0xf032c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc77c <__cxa_atexit@plt+0xf0324> │ │ │ │ + b fc798 <__cxa_atexit@plt+0xf0340> │ │ │ │ + ldr r7, [pc, #24] @ fc788 <__cxa_atexit@plt+0xf0330> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq r9, [r3], #1280 @ 0x500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq sl, [pc, #-1544]! @ fc188 <__cxa_atexit@plt+0xefd30> │ │ │ │ + ldrbteq lr, [r3], #300 @ 0x12c │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ ffa1c <__cxa_atexit@plt+0xf35c4> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fc7ec <__cxa_atexit@plt+0xf0394> │ │ │ │ + ldr r2, [pc, #104] @ fc814 <__cxa_atexit@plt+0xf03bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq ffa00 <__cxa_atexit@plt+0xf35a8> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ ffa20 <__cxa_atexit@plt+0xf35c8> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ + beq fc800 <__cxa_atexit@plt+0xf03a8> │ │ │ │ + ldr r2, [pc, #76] @ fc818 <__cxa_atexit@plt+0xf03c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq ffa10 <__cxa_atexit@plt+0xf35b8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + beq fc80c <__cxa_atexit@plt+0xf03b4> │ │ │ │ + b fc870 <__cxa_atexit@plt+0xf0418> │ │ │ │ + ldr r7, [pc, #40] @ fc81c <__cxa_atexit@plt+0xf03c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r9, [r3], #1144 @ 0x478 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldreq sl, [pc, #-1408]! @ fc2a4 <__cxa_atexit@plt+0xefe4c> │ │ │ │ + ldrbteq lr, [r3], #152 @ 0x98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ ffa74 <__cxa_atexit@plt+0xf361c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ fc860 <__cxa_atexit@plt+0xf0408> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq ffa68 <__cxa_atexit@plt+0xf3610> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + beq fc858 <__cxa_atexit@plt+0xf0400> │ │ │ │ + b fc870 <__cxa_atexit@plt+0xf0418> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r9, [r3], #1060 @ 0x424 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq lr, [r3], #84 @ 0x54 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldrbteq sl, [r3], #1640 @ 0x668 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi ffbf8 <__cxa_atexit@plt+0xf37a0> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc ffc00 <__cxa_atexit@plt+0xf37a8> │ │ │ │ - stm sp, {r2, fp} │ │ │ │ - ldr r0, [pc, #396] @ ffc58 <__cxa_atexit@plt+0xf3800> │ │ │ │ - ldr r1, [pc, #396] @ ffc5c <__cxa_atexit@plt+0xf3804> │ │ │ │ + mov r2, r7 │ │ │ │ + mov lr, r5 │ │ │ │ + ldr r7, [lr, #8]! │ │ │ │ + ldr r8, [lr, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq fc928 <__cxa_atexit@plt+0xf04d0> │ │ │ │ + cmp r0, #3 │ │ │ │ + beq fc8c4 <__cxa_atexit@plt+0xf046c> │ │ │ │ + ldr r3, [r2, #11] │ │ │ │ + ldr r0, [r2, #15] │ │ │ │ + rsb r1, r0, #0 │ │ │ │ + eor r1, r0, r1 │ │ │ │ + and r1, r1, r8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bne fc99c <__cxa_atexit@plt+0xf0544> │ │ │ │ + tst r0, r8 │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ + b fc880 <__cxa_atexit@plt+0xf0428> │ │ │ │ + ldr r0, [pc, #536] @ fcae4 <__cxa_atexit@plt+0xf068c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - ldr ip, [r3, #20] │ │ │ │ - ldr r3, [r3, #24] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - ldr lr, [pc, #356] @ ffc60 <__cxa_atexit@plt+0xf3808> │ │ │ │ - str r3, [r1, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r1, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #332] @ ffc64 <__cxa_atexit@plt+0xf380c> │ │ │ │ + str r0, [lr] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r1, #20] │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r3, {r0, r9, ip} │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - beq ffbe8 <__cxa_atexit@plt+0xf3790> │ │ │ │ - ldr r2, [pc, #308] @ ffc68 <__cxa_atexit@plt+0xf3810> │ │ │ │ - add lr, r6, #80 @ 0x50 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq fca6c <__cxa_atexit@plt+0xf0614> │ │ │ │ + ldr r0, [pc, #520] @ fcae8 <__cxa_atexit@plt+0xf0690> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fca6c <__cxa_atexit@plt+0xf0614> │ │ │ │ + ldr r2, [pc, #500] @ fcaec <__cxa_atexit@plt+0xf0694> │ │ │ │ add r2, pc, r2 │ │ │ │ - add fp, r2, #3 │ │ │ │ - cmp sl, lr │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - bcc ffc18 <__cxa_atexit@plt+0xf37c0> │ │ │ │ - ldr r2, [pc, #280] @ ffc78 <__cxa_atexit@plt+0xf3820> │ │ │ │ - ldr sl, [pc, #280] @ ffc7c <__cxa_atexit@plt+0xf3824> │ │ │ │ - sub r8, lr, #41 @ 0x29 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq fca78 <__cxa_atexit@plt+0xf0620> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq fca58 <__cxa_atexit@plt+0xf0600> │ │ │ │ + ldr r3, [pc, #460] @ fcaf0 <__cxa_atexit@plt+0xf0698> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fca90 <__cxa_atexit@plt+0xf0638> │ │ │ │ + ldr r0, [r2, #6] │ │ │ │ + cmp r8, r0 │ │ │ │ + bne fca00 <__cxa_atexit@plt+0xf05a8> │ │ │ │ + ldr r0, [pc, #408] @ fcad4 <__cxa_atexit@plt+0xf067c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fca6c <__cxa_atexit@plt+0xf0614> │ │ │ │ + ldr r0, [pc, #388] @ fcad8 <__cxa_atexit@plt+0xf0680> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fca6c <__cxa_atexit@plt+0xf0614> │ │ │ │ + ldr r2, [pc, #368] @ fcadc <__cxa_atexit@plt+0xf0684> │ │ │ │ add r2, pc, r2 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #44]! @ 0x2c │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r2, [pc, #252] @ ffc80 <__cxa_atexit@plt+0xf3828> │ │ │ │ - add r5, r6, #12 │ │ │ │ - stm r5, {r0, r1, ip} │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq fca78 <__cxa_atexit@plt+0xf0620> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq fca58 <__cxa_atexit@plt+0xf0600> │ │ │ │ + ldr r3, [pc, #328] @ fcae0 <__cxa_atexit@plt+0xf0688> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fca90 <__cxa_atexit@plt+0xf0638> │ │ │ │ + ldr r0, [pc, #272] @ fcab4 <__cxa_atexit@plt+0xf065c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fca6c <__cxa_atexit@plt+0xf0614> │ │ │ │ + ldr r0, [pc, #256] @ fcab8 <__cxa_atexit@plt+0xf0660> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fca6c <__cxa_atexit@plt+0xf0614> │ │ │ │ + ldr r2, [pc, #236] @ fcabc <__cxa_atexit@plt+0xf0664> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - add r0, r6, #24 │ │ │ │ - stm r0, {r2, r9, fp} │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #220] @ ffc84 <__cxa_atexit@plt+0xf382c> │ │ │ │ - sub r0, lr, #49 @ 0x31 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #204] @ ffc88 <__cxa_atexit@plt+0xf3830> │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq fca78 <__cxa_atexit@plt+0xf0620> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq fca58 <__cxa_atexit@plt+0xf0600> │ │ │ │ + ldr r3, [pc, #196] @ fcac0 <__cxa_atexit@plt+0xf0668> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fca90 <__cxa_atexit@plt+0xf0638> │ │ │ │ + ldr r0, [pc, #188] @ fcac4 <__cxa_atexit@plt+0xf066c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fca6c <__cxa_atexit@plt+0xf0614> │ │ │ │ + ldr r0, [pc, #172] @ fcac8 <__cxa_atexit@plt+0xf0670> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fca6c <__cxa_atexit@plt+0xf0614> │ │ │ │ + ldr r2, [pc, #152] @ fcacc <__cxa_atexit@plt+0xf0674> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #-12] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r0, [pc, #180] @ ffc8c <__cxa_atexit@plt+0xf3834> │ │ │ │ - mov r6, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq fca78 <__cxa_atexit@plt+0xf0620> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fca88 <__cxa_atexit@plt+0xf0630> │ │ │ │ + ldr r7, [pc, #148] @ fcaf4 <__cxa_atexit@plt+0xf069c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - ldm sp, {r6, fp} │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b ffc08 <__cxa_atexit@plt+0xf37b0> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #76] @ ffc6c <__cxa_atexit@plt+0xf3814> │ │ │ │ - ldr r3, [pc, #76] @ ffc70 <__cxa_atexit@plt+0xf3818> │ │ │ │ - ldr r7, [pc, #76] @ ffc74 <__cxa_atexit@plt+0xf381c> │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r3, [pc, #64] @ fcad0 <__cxa_atexit@plt+0xf0678> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, r3, #2 │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - ldreq r7, [pc, #-700]! @ ff9a8 <__cxa_atexit@plt+0xf3550> │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - ldrbteq r9, [r3], #3652 @ 0xe44 │ │ │ │ - ldrbteq r8, [r3], #844 @ 0x34c │ │ │ │ - ldrbteq r9, [r3], #2884 @ 0xb44 │ │ │ │ - ldrbteq r8, [r3], #4028 @ 0xfbc │ │ │ │ - @ instruction: 0xfffdf2f0 │ │ │ │ - @ instruction: 0xfffdec28 │ │ │ │ - ldrbteq r9, [r3], #3076 @ 0xc04 │ │ │ │ - ldreq r7, [pc, #-2048]! @ ff48c <__cxa_atexit@plt+0xf3034> │ │ │ │ - ldrbteq r8, [r3], #948 @ 0x3b4 │ │ │ │ - ldreq r7, [pc, #-1952]! @ ff4f4 <__cxa_atexit@plt+0xf309c> │ │ │ │ - ldrbteq r8, [r3], #3940 @ 0xf64 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fcaac <__cxa_atexit@plt+0xf0654> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000003b4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, asr r4 │ │ │ │ + andeq r0, r0, r4, lsl #9 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, ip, ror #7 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + @ instruction: 0x000004b4 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + andeq r0, r0, r8, lsr #10 │ │ │ │ + andeq r0, r0, ip, asr r5 │ │ │ │ + ldreq sl, [pc, #-788]! @ fc7e8 <__cxa_atexit@plt+0xf0390> │ │ │ │ + ldrbteq sp, [r3], #3520 @ 0xdc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #260] @ ffda8 <__cxa_atexit@plt+0xf3950> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, r1, #3 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r9, [r5] │ │ │ │ - str ip, [r2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - bcc ffd6c <__cxa_atexit@plt+0xf3914> │ │ │ │ - ldr r0, [pc, #192] @ ffdac <__cxa_atexit@plt+0xf3954> │ │ │ │ - sub lr, r6, #41 @ 0x29 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #180] @ ffdb0 <__cxa_atexit@plt+0xf3958> │ │ │ │ - str lr, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #20]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r0, [pc, #164] @ ffdb4 <__cxa_atexit@plt+0xf395c> │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #124] @ ffdb8 <__cxa_atexit@plt+0xf3960> │ │ │ │ - sub r5, r6, #49 @ 0x31 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #112] @ ffdbc <__cxa_atexit@plt+0xf3964> │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - stmdb r3, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #96] @ ffdc0 <__cxa_atexit@plt+0xf3968> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #80] @ ffdc4 <__cxa_atexit@plt+0xf396c> │ │ │ │ - ldr r2, [pc, #80] @ ffdc8 <__cxa_atexit@plt+0xf3970> │ │ │ │ - ldr r7, [pc, #80] @ ffdcc <__cxa_atexit@plt+0xf3974> │ │ │ │ + ldr r3, [pc, #28] @ fcb28 <__cxa_atexit@plt+0xf06d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fcb20 <__cxa_atexit@plt+0xf06c8> │ │ │ │ + b fcb38 <__cxa_atexit@plt+0xf06e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r9, [r3], #3284 @ 0xcd4 │ │ │ │ - @ instruction: 0xfffdf168 │ │ │ │ - @ instruction: 0xfffdea94 │ │ │ │ - ldrbteq r9, [r3], #2680 @ 0xa78 │ │ │ │ - ldreq r7, [pc, #-1648]! @ ff750 <__cxa_atexit@plt+0xf32f8> │ │ │ │ - ldrbteq r8, [r3], #552 @ 0x228 │ │ │ │ - ldreq r7, [pc, #-1564]! @ ff7ac <__cxa_atexit@plt+0xf3354> │ │ │ │ - ldrbteq r8, [r3], #508 @ 0x1fc │ │ │ │ - ldrbteq r9, [r3], #2564 @ 0xa04 │ │ │ │ - ldrbteq r8, [r3], #3692 @ 0xe6c │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ffe1c <__cxa_atexit@plt+0xf39c4> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq ffe2c <__cxa_atexit@plt+0xf39d4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble ffe40 <__cxa_atexit@plt+0xf39e8> │ │ │ │ - ldr r2, [pc, #76] @ ffe54 <__cxa_atexit@plt+0xf39fc> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq sp, [r3], #3468 @ 0xd8c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ fcbb4 <__cxa_atexit@plt+0xf075c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #68] @ ffe58 <__cxa_atexit@plt+0xf3a00> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #56] @ ffe5c <__cxa_atexit@plt+0xf3a04> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt ffe00 <__cxa_atexit@plt+0xf39a8> │ │ │ │ - ldr r7, [pc, #24] @ ffe60 <__cxa_atexit@plt+0xf3a08> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fcb7c <__cxa_atexit@plt+0xf0724> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fcb88 <__cxa_atexit@plt+0xf0730> │ │ │ │ + ldr r7, [pc, #76] @ fcbbc <__cxa_atexit@plt+0xf0764> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldreq r7, [pc, #-1472]! @ ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ - ldrbteq sl, [r3], #768 @ 0x300 │ │ │ │ - ldreq r6, [pc, #-4044]! @ fee9c <__cxa_atexit@plt+0xf2a44> │ │ │ │ - ldrbteq sl, [r3], #684 @ 0x2ac │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ffef4 <__cxa_atexit@plt+0xf3a9c> │ │ │ │ - ldr lr, [pc, #116] @ fff04 <__cxa_atexit@plt+0xf3aac> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [pc, #112] @ fff08 <__cxa_atexit@plt+0xf3ab0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - beq ffeec <__cxa_atexit@plt+0xf3a94> │ │ │ │ - ldr r3, [pc, #56] @ fff0c <__cxa_atexit@plt+0xf3ab4> │ │ │ │ - mov r9, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ fcbb8 <__cxa_atexit@plt+0xf0760> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ fff10 <__cxa_atexit@plt+0xf3ab8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq fcbac <__cxa_atexit@plt+0xf0754> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r7, [pc, #-1364]! @ ff9c4 <__cxa_atexit@plt+0xf356c> │ │ │ │ - ldrbteq r9, [r3], #2856 @ 0xb28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldreq sl, [pc, #-516]! @ fc9c0 <__cxa_atexit@plt+0xf0568> │ │ │ │ + ldrbteq sp, [r3], #3320 @ 0xcf8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ fff40 <__cxa_atexit@plt+0xf3ae8> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #28] @ fcbf0 <__cxa_atexit@plt+0xf0798> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ fff44 <__cxa_atexit@plt+0xf3aec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r7, [pc, #-1280]! @ ffa4c <__cxa_atexit@plt+0xf35f4> │ │ │ │ - ldrbteq r9, [r3], #2804 @ 0xaf4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ fff88 <__cxa_atexit@plt+0xf3b30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [pc, #36] @ fff8c <__cxa_atexit@plt+0xf3b34> │ │ │ │ - add sl, r3, #1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #20] @ fff90 <__cxa_atexit@plt+0xf3b38> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - ldreq r6, [pc, #-3624]! @ ff168 <__cxa_atexit@plt+0xf2d10> │ │ │ │ - ldreq r6, [pc, #-3732]! @ ff100 <__cxa_atexit@plt+0xf2ca8> │ │ │ │ - ldreq r6, [pc, #-3716]! @ ff114 <__cxa_atexit@plt+0xf2cbc> │ │ │ │ - ldrbteq sl, [r3], #392 @ 0x188 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fffdc <__cxa_atexit@plt+0xf3b84> │ │ │ │ - ldr r7, [pc, #52] @ fffec <__cxa_atexit@plt+0xf3b94> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq fffd0 <__cxa_atexit@plt+0xf3b78> │ │ │ │ - mov r7, r8 │ │ │ │ - b 100000 <__cxa_atexit@plt+0xf3ba8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ffff0 <__cxa_atexit@plt+0xf3b98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fcbe8 <__cxa_atexit@plt+0xf0790> │ │ │ │ + b fcc00 <__cxa_atexit@plt+0xf07a8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq sl, [r3], #340 @ 0x154 │ │ │ │ - ldrbteq sl, [r3], #300 @ 0x12c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq sp, [r3], #3268 @ 0xcc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - ldr r2, [pc, #164] @ 1000b8 <__cxa_atexit@plt+0xf3c60> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ fcc7c <__cxa_atexit@plt+0xf0824> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 100068 <__cxa_atexit@plt+0xf3c10> │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 100078 <__cxa_atexit@plt+0xf3c20> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fcc44 <__cxa_atexit@plt+0xf07ec> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 100090 <__cxa_atexit@plt+0xf3c38> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1000a4 <__cxa_atexit@plt+0xf3c4c> │ │ │ │ - ldr r2, [pc, #108] @ 1000bc <__cxa_atexit@plt+0xf3c64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #100] @ 1000c0 <__cxa_atexit@plt+0xf3c68> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + bne fcc50 <__cxa_atexit@plt+0xf07f8> │ │ │ │ + ldr r7, [pc, #76] @ fcc84 <__cxa_atexit@plt+0xf082c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 1000c4 <__cxa_atexit@plt+0xf3c6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 100048 <__cxa_atexit@plt+0xf3bf0> │ │ │ │ - ldr r7, [pc, #28] @ 1000c8 <__cxa_atexit@plt+0xf3c70> │ │ │ │ + ldr r3, [pc, #40] @ fcc80 <__cxa_atexit@plt+0xf0828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fcc74 <__cxa_atexit@plt+0xf081c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + ldreq sl, [pc, #-316]! @ fcb50 <__cxa_atexit@plt+0xf06f8> │ │ │ │ + ldrbteq sp, [r3], #3120 @ 0xc30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ fccb8 <__cxa_atexit@plt+0xf0860> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fccb0 <__cxa_atexit@plt+0xf0858> │ │ │ │ + b fccc8 <__cxa_atexit@plt+0xf0870> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq sp, [r3], #3068 @ 0xbfc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ fcd44 <__cxa_atexit@plt+0xf08ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fcd0c <__cxa_atexit@plt+0xf08b4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fcd18 <__cxa_atexit@plt+0xf08c0> │ │ │ │ + ldr r7, [pc, #76] @ fcd4c <__cxa_atexit@plt+0xf08f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - ldreq r7, [pc, #-884]! @ ffd54 <__cxa_atexit@plt+0xf38fc> │ │ │ │ - ldrbteq sl, [r3], #160 @ 0xa0 │ │ │ │ - ldreq r6, [pc, #-3432]! @ ff368 <__cxa_atexit@plt+0xf2f10> │ │ │ │ - ldrbteq sl, [r3], #84 @ 0x54 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ fcd48 <__cxa_atexit@plt+0xf08f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fcd3c <__cxa_atexit@plt+0xf08e4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + ldreq sl, [pc, #-116]! @ fcce0 <__cxa_atexit@plt+0xf0888> │ │ │ │ + ldrbteq sp, [r3], #2920 @ 0xb68 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ fcd80 <__cxa_atexit@plt+0xf0928> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fcd78 <__cxa_atexit@plt+0xf0920> │ │ │ │ + b fcd90 <__cxa_atexit@plt+0xf0938> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq sp, [r3], #2868 @ 0xb34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10012c <__cxa_atexit@plt+0xf3cd4> │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 100144 <__cxa_atexit@plt+0xf3cec> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 100158 <__cxa_atexit@plt+0xf3d00> │ │ │ │ - ldr r2, [pc, #92] @ 10016c <__cxa_atexit@plt+0xf3d14> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ fce0c <__cxa_atexit@plt+0xf09b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #76] @ 100170 <__cxa_atexit@plt+0xf3d18> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #64] @ 100174 <__cxa_atexit@plt+0xf3d1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fcdd4 <__cxa_atexit@plt+0xf097c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fcde0 <__cxa_atexit@plt+0xf0988> │ │ │ │ + ldr r7, [pc, #76] @ fce14 <__cxa_atexit@plt+0xf09bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt 100108 <__cxa_atexit@plt+0xf3cb0> │ │ │ │ - ldr r7, [pc, #24] @ 100178 <__cxa_atexit@plt+0xf3d20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ fce10 <__cxa_atexit@plt+0xf09b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fce04 <__cxa_atexit@plt+0xf09ac> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldreq r9, [pc, #-4012]! @ fbe70 <__cxa_atexit@plt+0xefa18> │ │ │ │ + ldrbteq sp, [r3], #2720 @ 0xaa0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne fce44 <__cxa_atexit@plt+0xf09ec> │ │ │ │ + ldr r7, [pc, #60] @ fce74 <__cxa_atexit@plt+0xf0a1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldreq r7, [pc, #-688]! @ ffec8 <__cxa_atexit@plt+0xf3a70> │ │ │ │ - ldrbteq r9, [r3], #4076 @ 0xfec │ │ │ │ - ldreq r6, [pc, #-3252]! @ ff4cc <__cxa_atexit@plt+0xf3074> │ │ │ │ - ldrbteq r9, [r3], #4020 @ 0xfb4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldr r3, [pc, #36] @ fce70 <__cxa_atexit@plt+0xf0a18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fce68 <__cxa_atexit@plt+0xf0a10> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldreq r9, [pc, #-3900]! @ fbf40 <__cxa_atexit@plt+0xefae8> │ │ │ │ + ldrbteq sp, [r3], #2624 @ 0xa40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldrbteq sp, [r3], #2644 @ 0xa54 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1001c4 <__cxa_atexit@plt+0xf3d6c> │ │ │ │ - ldr r7, [pc, #52] @ 1001d4 <__cxa_atexit@plt+0xf3d7c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + bhi fcebc <__cxa_atexit@plt+0xf0a64> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 1001b8 <__cxa_atexit@plt+0xf3d60> │ │ │ │ - mov r7, r8 │ │ │ │ - b 100000 <__cxa_atexit@plt+0xf3ba8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1001d8 <__cxa_atexit@plt+0xf3d80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldr r7, [pc, #8] @ fcecc <__cxa_atexit@plt+0xf0a74> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - ldrbteq r9, [r3], #3948 @ 0xf6c │ │ │ │ - ldrbteq r8, [r3], #3264 @ 0xcc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + ldrbteq sp, [r3], #2620 @ 0xa3c │ │ │ │ + mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100284 <__cxa_atexit@plt+0xf3e2c> │ │ │ │ - ldr r1, [pc, #144] @ 100290 <__cxa_atexit@plt+0xf3e38> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fcf10 <__cxa_atexit@plt+0xf0ab8> │ │ │ │ + ldr r1, [pc, #144] @ fcf80 <__cxa_atexit@plt+0xf0b28> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 100260 <__cxa_atexit@plt+0xf3e08> │ │ │ │ - ldr r0, [pc, #120] @ 100294 <__cxa_atexit@plt+0xf3e3c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq 10026c <__cxa_atexit@plt+0xf3e14> │ │ │ │ - ldr lr, [pc, #92] @ 100298 <__cxa_atexit@plt+0xf3e40> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ + beq fcf58 <__cxa_atexit@plt+0xf0b00> │ │ │ │ + b fcf94 <__cxa_atexit@plt+0xf0b3c> │ │ │ │ + ldr r1, [pc, #96] @ fcf78 <__cxa_atexit@plt+0xf0b20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fcf58 <__cxa_atexit@plt+0xf0b00> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne fcf60 <__cxa_atexit@plt+0xf0b08> │ │ │ │ + ldr r2, [pc, #56] @ fcf7c <__cxa_atexit@plt+0xf0b24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq 10027c <__cxa_atexit@plt+0xf3e24> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + beq fcf58 <__cxa_atexit@plt+0xf0b00> │ │ │ │ + b fd2ac <__cxa_atexit@plt+0xf0e54> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ + ldr r7, [pc, #28] @ fcf84 <__cxa_atexit@plt+0xf0b2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq r9, [pc, #-3600]! @ fc17c <__cxa_atexit@plt+0xefd24> │ │ │ │ + ldrbteq sp, [r3], #2400 @ 0x960 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq fcfc8 <__cxa_atexit@plt+0xf0b70> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fcfec <__cxa_atexit@plt+0xf0b94> │ │ │ │ + ldr r3, [pc, #248] @ fd0b0 <__cxa_atexit@plt+0xf0c58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd04c <__cxa_atexit@plt+0xf0bf4> │ │ │ │ + b fd0c0 <__cxa_atexit@plt+0xf0c68> │ │ │ │ + ldr r3, [pc, #220] @ fd0ac <__cxa_atexit@plt+0xf0c54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd04c <__cxa_atexit@plt+0xf0bf4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldr r1, [pc, #156] @ fd090 <__cxa_atexit@plt+0xf0c38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fd064 <__cxa_atexit@plt+0xf0c0c> │ │ │ │ + ldr r3, [pc, #128] @ fd094 <__cxa_atexit@plt+0xf0c3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #124] @ fd098 <__cxa_atexit@plt+0xf0c40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ fd09c <__cxa_atexit@plt+0xf0c44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq fd054 <__cxa_atexit@plt+0xf0bfc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b fa398 <__cxa_atexit@plt+0xedf40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ fd0a0 <__cxa_atexit@plt+0xf0c48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ fd0a4 <__cxa_atexit@plt+0xf0c4c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ fd0a8 <__cxa_atexit@plt+0xf0c50> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq r8, [r3], #3072 @ 0xc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + @ instruction: 0xffffd380 │ │ │ │ + ldreq sl, [pc, #-316]! @ fcf64 <__cxa_atexit@plt+0xf0b0c> │ │ │ │ + ldreq r9, [pc, #-3424]! @ fc344 <__cxa_atexit@plt+0xefeec> │ │ │ │ + ldrbteq sp, [r3], #2132 @ 0x854 │ │ │ │ + ldreq r9, [pc, #-3348]! @ fc398 <__cxa_atexit@plt+0xeff40> │ │ │ │ + ldreq sl, [pc, #-216]! @ fcfd8 <__cxa_atexit@plt+0xf0b80> │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq sp, [r3], #2100 @ 0x834 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ 10031c <__cxa_atexit@plt+0xf3ec4> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fd0f4 <__cxa_atexit@plt+0xf0c9c> │ │ │ │ + ldr r3, [pc, #120] @ fd14c <__cxa_atexit@plt+0xf0cf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ - beq 100300 <__cxa_atexit@plt+0xf3ea8> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ 100320 <__cxa_atexit@plt+0xf3ec8> │ │ │ │ + beq fd12c <__cxa_atexit@plt+0xf0cd4> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldr r7, [pc, #72] @ fd144 <__cxa_atexit@plt+0xf0cec> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 100310 <__cxa_atexit@plt+0xf3eb8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + beq fd138 <__cxa_atexit@plt+0xf0ce0> │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [pc, #44] @ fd148 <__cxa_atexit@plt+0xf0cf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r8, [r3], #2936 @ 0xb78 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r9, [pc, #-3212]! @ fc4c4 <__cxa_atexit@plt+0xf006c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrbteq sp, [r3], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 100374 <__cxa_atexit@plt+0xf3f1c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldrbteq sp, [r3], #1920 @ 0x780 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ fd190 <__cxa_atexit@plt+0xf0d38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldreq r9, [pc, #-3116]! @ fc56c <__cxa_atexit@plt+0xf0114> │ │ │ │ + ldrbteq sp, [r3], #1876 @ 0x754 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldrbteq sp, [r3], #1852 @ 0x73c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fd1f0 <__cxa_atexit@plt+0xf0d98> │ │ │ │ + ldr r3, [pc, #64] @ fd214 <__cxa_atexit@plt+0xf0dbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd208 <__cxa_atexit@plt+0xf0db0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldr r2, [pc, #24] @ fd210 <__cxa_atexit@plt+0xf0db8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq 100368 <__cxa_atexit@plt+0xf3f10> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + bne fd1e4 <__cxa_atexit@plt+0xf0d8c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r8, [r3], #2852 @ 0xb24 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq sp, [r3], #1744 @ 0x6d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldrbteq r9, [r3], #1548 @ 0x60c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub sl, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 1004e0 <__cxa_atexit@plt+0xf4088> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc 1004e8 <__cxa_atexit@plt+0xf4090> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #372] @ 100540 <__cxa_atexit@plt+0xf40e8> │ │ │ │ - ldr r0, [pc, #372] @ 100544 <__cxa_atexit@plt+0xf40ec> │ │ │ │ - add r9, r3, #12 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r0, r6 │ │ │ │ - ldr lr, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldm r9, {r1, r7, r8, r9} │ │ │ │ - str fp, [r0, #4]! │ │ │ │ - str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr fp, [pc, #332] @ 100548 <__cxa_atexit@plt+0xf40f0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldrbteq sp, [r3], #1720 @ 0x6b8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldrbteq sp, [r3], #1688 @ 0x698 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r0, #8] │ │ │ │ - add fp, pc, fp │ │ │ │ - stmib r3, {r1, r8, r9} │ │ │ │ - str fp, [r3, #-4] │ │ │ │ - beq 1004cc <__cxa_atexit@plt+0xf4074> │ │ │ │ - ldr r2, [pc, #308] @ 10054c <__cxa_atexit@plt+0xf40f4> │ │ │ │ - add lr, r6, #68 @ 0x44 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add fp, r2, #3 │ │ │ │ - cmp ip, lr │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bcc 100500 <__cxa_atexit@plt+0xf40a8> │ │ │ │ - ldr r2, [pc, #288] @ 10055c <__cxa_atexit@plt+0xf4104> │ │ │ │ - ldr ip, [pc, #288] @ 100560 <__cxa_atexit@plt+0xf4108> │ │ │ │ - sub sl, lr, #41 @ 0x29 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #32]! │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - ldr r2, [pc, #260] @ 100564 <__cxa_atexit@plt+0xf410c> │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str fp, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #220] @ 100568 <__cxa_atexit@plt+0xf4110> │ │ │ │ - sub r0, lr, #49 @ 0x31 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #204] @ 10056c <__cxa_atexit@plt+0xf4114> │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #-12] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r0, [pc, #180] @ 100570 <__cxa_atexit@plt+0xf4118> │ │ │ │ - mov r6, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r2 │ │ │ │ + bne fd27c <__cxa_atexit@plt+0xf0e24> │ │ │ │ + ldr r3, [pc, #48] @ fd298 <__cxa_atexit@plt+0xf0e40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd290 <__cxa_atexit@plt+0xf0e38> │ │ │ │ + b fd2ac <__cxa_atexit@plt+0xf0e54> │ │ │ │ + ldr r7, [pc, #24] @ fd29c <__cxa_atexit@plt+0xf0e44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 1004f0 <__cxa_atexit@plt+0xf4098> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 100550 <__cxa_atexit@plt+0xf40f8> │ │ │ │ - ldr r3, [pc, #72] @ 100554 <__cxa_atexit@plt+0xf40fc> │ │ │ │ - ldr r7, [pc, #72] @ 100558 <__cxa_atexit@plt+0xf4100> │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r6, lr │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, r3, #2 │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - ldreq r6, [pc, #-2488]! @ ffb94 <__cxa_atexit@plt+0xf373c> │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - ldrbteq r9, [r3], #1376 @ 0x560 │ │ │ │ - ldrbteq r7, [r3], #2660 @ 0xa64 │ │ │ │ - ldrbteq r9, [r3], #604 @ 0x25c │ │ │ │ - ldrbteq r8, [r3], #1748 @ 0x6d4 │ │ │ │ - @ instruction: 0xfffdea14 │ │ │ │ - @ instruction: 0xfffde34c │ │ │ │ - ldrbteq r9, [r3], #808 @ 0x328 │ │ │ │ - ldreq r6, [pc, #-3868]! @ ff654 <__cxa_atexit@plt+0xf31fc> │ │ │ │ - ldrbteq r7, [r3], #2768 @ 0xad0 │ │ │ │ - ldreq r6, [pc, #-3772]! @ ff6bc <__cxa_atexit@plt+0xf3264> │ │ │ │ - ldrbteq r8, [r3], #1664 @ 0x680 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq r9, [pc, #-2804]! @ fc7b0 <__cxa_atexit@plt+0xf0358> │ │ │ │ + ldrbteq sp, [r3], #1600 @ 0x640 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #284] @ 1006a4 <__cxa_atexit@plt+0xf424c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr lr, [r5, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov sl, fp │ │ │ │ - mov r3, r6 │ │ │ │ - add ip, r1, #3 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - mov fp, r4 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str ip, [r2] │ │ │ │ - str r8, [r5] │ │ │ │ - bcc 10065c <__cxa_atexit@plt+0xf4204> │ │ │ │ - ldr r1, [pc, #224] @ 1006a8 <__cxa_atexit@plt+0xf4250> │ │ │ │ - ldr r9, [pc, #224] @ 1006ac <__cxa_atexit@plt+0xf4254> │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r1, r6, #41 @ 0x29 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ - str sl, [sp] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - ldr r2, [pc, #184] @ 1006b0 <__cxa_atexit@plt+0xf4258> │ │ │ │ - ldr sl, [pc, #184] @ 1006b4 <__cxa_atexit@plt+0xf425c> │ │ │ │ - sub r9, r6, #49 @ 0x31 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - ldr r2, [pc, #152] @ 1006b8 <__cxa_atexit@plt+0xf4260> │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #24 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fd300 <__cxa_atexit@plt+0xf0ea8> │ │ │ │ + ldr r2, [pc, #104] @ fd328 <__cxa_atexit@plt+0xf0ed0> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r4, [r3, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - stm lr, {r2, r8, ip} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #116] @ 1006bc <__cxa_atexit@plt+0xf4264> │ │ │ │ - mov r4, fp │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r5, [pc, #92] @ 1006c0 <__cxa_atexit@plt+0xf4268> │ │ │ │ - ldr r3, [pc, #92] @ 1006c4 <__cxa_atexit@plt+0xf426c> │ │ │ │ - ldr r7, [pc, #92] @ 1006c8 <__cxa_atexit@plt+0xf4270> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r5, r5, #3 │ │ │ │ - str r5, [r2, #-12]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [fp, #-8] │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r5, r3, #2 │ │ │ │ - str r5, [r2, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r1, [fp, #828] @ 0x33c │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, sl │ │ │ │ - str lr, [r2, #4] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r9, [r3], #1004 @ 0x3ec │ │ │ │ - @ instruction: 0xfffde888 │ │ │ │ - @ instruction: 0xfffde1c0 │ │ │ │ - ldrbteq r7, [r3], #2424 @ 0x978 │ │ │ │ - ldreq r6, [pc, #-3500]! @ ff910 <__cxa_atexit@plt+0xf34b8> │ │ │ │ - ldrbteq r9, [r3], #360 @ 0x168 │ │ │ │ - ldreq r6, [pc, #-3372]! @ ff998 <__cxa_atexit@plt+0xf3540> │ │ │ │ - ldrbteq r7, [r3], #2316 @ 0x90c │ │ │ │ - ldrbteq r9, [r3], #280 @ 0x118 │ │ │ │ - ldrbteq r8, [r3], #1392 @ 0x570 │ │ │ │ - ldrbteq r9, [r3], #912 @ 0x390 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10071c <__cxa_atexit@plt+0xf42c4> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10072c <__cxa_atexit@plt+0xf42d4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 100740 <__cxa_atexit@plt+0xf42e8> │ │ │ │ - ldr r2, [pc, #76] @ 100754 <__cxa_atexit@plt+0xf42fc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq fd314 <__cxa_atexit@plt+0xf0ebc> │ │ │ │ + ldr r2, [pc, #76] @ fd32c <__cxa_atexit@plt+0xf0ed4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #68] @ 100758 <__cxa_atexit@plt+0xf4300> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #56] @ 10075c <__cxa_atexit@plt+0xf4304> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt 100700 <__cxa_atexit@plt+0xf42a8> │ │ │ │ - ldr r7, [pc, #24] @ 100760 <__cxa_atexit@plt+0xf4308> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd320 <__cxa_atexit@plt+0xf0ec8> │ │ │ │ + b fd384 <__cxa_atexit@plt+0xf0f2c> │ │ │ │ + ldr r7, [pc, #40] @ fd330 <__cxa_atexit@plt+0xf0ed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldreq r6, [pc, #-3264]! @ ffaa0 <__cxa_atexit@plt+0xf3648> │ │ │ │ - ldrbteq r9, [r3], #2596 @ 0xa24 │ │ │ │ - ldreq r6, [pc, #-1740]! @ 10009c <__cxa_atexit@plt+0xf3c44> │ │ │ │ - ldrbteq r9, [r3], #748 @ 0x2ec │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq r9, [pc, #-2668]! @ fc8cc <__cxa_atexit@plt+0xf0474> │ │ │ │ + ldrbteq sp, [r3], #1452 @ 0x5ac │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1007f4 <__cxa_atexit@plt+0xf439c> │ │ │ │ - ldr lr, [pc, #116] @ 100804 <__cxa_atexit@plt+0xf43ac> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [pc, #112] @ 100808 <__cxa_atexit@plt+0xf43b0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #40] @ fd374 <__cxa_atexit@plt+0xf0f1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - beq 1007ec <__cxa_atexit@plt+0xf4394> │ │ │ │ - ldr r3, [pc, #56] @ 10080c <__cxa_atexit@plt+0xf43b4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 100810 <__cxa_atexit@plt+0xf43b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + beq fd36c <__cxa_atexit@plt+0xf0f14> │ │ │ │ + b fd384 <__cxa_atexit@plt+0xf0f2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r6, [pc, #-3156]! @ ffbc4 <__cxa_atexit@plt+0xf376c> │ │ │ │ - ldrbteq r9, [r3], #552 @ 0x228 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq sp, [r3], #1384 @ 0x568 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 100840 <__cxa_atexit@plt+0xf43e8> │ │ │ │ - mov r9, r7 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq fd3f4 <__cxa_atexit@plt+0xf0f9c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq fd3d4 <__cxa_atexit@plt+0xf0f7c> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne fd424 <__cxa_atexit@plt+0xf0fcc> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b fd390 <__cxa_atexit@plt+0xf0f38> │ │ │ │ + ldr r3, [pc, #192] @ fd49c <__cxa_atexit@plt+0xf1044> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 100844 <__cxa_atexit@plt+0xf43ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r6, [pc, #-3072]! @ ffc4c <__cxa_atexit@plt+0xf37f4> │ │ │ │ - ldrbteq r9, [r3], #500 @ 0x1f4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 100888 <__cxa_atexit@plt+0xf4430> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [pc, #36] @ 10088c <__cxa_atexit@plt+0xf4434> │ │ │ │ - add sl, r3, #1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #20] @ 100890 <__cxa_atexit@plt+0xf4438> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - ldreq r6, [pc, #-1320]! @ 100368 <__cxa_atexit@plt+0xf3f10> │ │ │ │ - ldreq r6, [pc, #-1428]! @ 100300 <__cxa_atexit@plt+0xf3ea8> │ │ │ │ - ldreq r6, [pc, #-1412]! @ 100314 <__cxa_atexit@plt+0xf3ebc> │ │ │ │ - ldrbteq r9, [r3], #2248 @ 0x8c8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10094c <__cxa_atexit@plt+0xf44f4> │ │ │ │ - ldr r1, [pc, #160] @ 100954 <__cxa_atexit@plt+0xf44fc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - ldr r1, [pc, #144] @ 100958 <__cxa_atexit@plt+0xf4500> │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - beq 100928 <__cxa_atexit@plt+0xf44d0> │ │ │ │ - ldr r1, [pc, #128] @ 10095c <__cxa_atexit@plt+0xf4504> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 100938 <__cxa_atexit@plt+0xf44e0> │ │ │ │ - ldr r2, [pc, #100] @ 100960 <__cxa_atexit@plt+0xf4508> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - tst r9, #3 │ │ │ │ + beq fd47c <__cxa_atexit@plt+0xf1024> │ │ │ │ + ldr r3, [pc, #176] @ fd4a0 <__cxa_atexit@plt+0xf1048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fd460 <__cxa_atexit@plt+0xf1008> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne fd444 <__cxa_atexit@plt+0xf0fec> │ │ │ │ + ldr r2, [pc, #140] @ fd494 <__cxa_atexit@plt+0xf103c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - beq 100940 <__cxa_atexit@plt+0xf44e8> │ │ │ │ - ldr r7, [pc, #76] @ 100964 <__cxa_atexit@plt+0xf450c> │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, r9 │ │ │ │ - b 5804cc <__cxa_atexit@plt+0x574074> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldreq r6, [pc, #-1220]! @ 10049c <__cxa_atexit@plt+0xf4044> │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - ldrbteq r9, [r3], #2036 @ 0x7f4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #92] @ 1009e0 <__cxa_atexit@plt+0xf4588> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r2, #3 │ │ │ │ - beq 1009c4 <__cxa_atexit@plt+0xf456c> │ │ │ │ - ldr r1, [pc, #68] @ 1009e4 <__cxa_atexit@plt+0xf458c> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - beq 1009d4 <__cxa_atexit@plt+0xf457c> │ │ │ │ - ldr r3, [pc, #48] @ 1009e8 <__cxa_atexit@plt+0xf4590> │ │ │ │ - mov r9, r7 │ │ │ │ + beq fd47c <__cxa_atexit@plt+0xf1024> │ │ │ │ + ldr r3, [pc, #120] @ fd498 <__cxa_atexit@plt+0xf1040> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fd460 <__cxa_atexit@plt+0xf1008> │ │ │ │ + ldr r3, [pc, #88] @ fd484 <__cxa_atexit@plt+0xf102c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 5804cc <__cxa_atexit@plt+0x574074> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd47c <__cxa_atexit@plt+0xf1024> │ │ │ │ + ldr r3, [pc, #72] @ fd488 <__cxa_atexit@plt+0xf1030> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fd460 <__cxa_atexit@plt+0xf1008> │ │ │ │ + ldr r3, [pc, #64] @ fd48c <__cxa_atexit@plt+0xf1034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd47c <__cxa_atexit@plt+0xf1024> │ │ │ │ + ldr r3, [pc, #48] @ fd490 <__cxa_atexit@plt+0xf1038> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd47c <__cxa_atexit@plt+0xf1024> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fd5f4 <__cxa_atexit@plt+0xf119c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq r9, [r3], #1904 @ 0x770 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq sp, [r3], #1084 @ 0x43c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #56] @ 100a3c <__cxa_atexit@plt+0xf45e4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r3, [pc, #36] @ fd4dc <__cxa_atexit@plt+0xf1084> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r8, [r3] │ │ │ │ - beq 100a34 <__cxa_atexit@plt+0xf45dc> │ │ │ │ - ldr r5, [pc, #28] @ 100a40 <__cxa_atexit@plt+0xf45e8> │ │ │ │ - mov r9, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 5804cc <__cxa_atexit@plt+0x574074> │ │ │ │ + beq fd4d4 <__cxa_atexit@plt+0xf107c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fd5f4 <__cxa_atexit@plt+0xf119c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrbteq r9, [r3], #1816 @ 0x718 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq sp, [r3], #1024 @ 0x400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 100a68 <__cxa_atexit@plt+0xf4610> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fd5f4 <__cxa_atexit@plt+0xf119c> │ │ │ │ + ldrbteq sp, [r3], #1000 @ 0x3e8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ fd530 <__cxa_atexit@plt+0xf10d8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 5804cc <__cxa_atexit@plt+0x574074> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r9, [r3], #1760 @ 0x6e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd528 <__cxa_atexit@plt+0xf10d0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fd5f4 <__cxa_atexit@plt+0xf119c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq sp, [r3], #940 @ 0x3ac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fd5f4 <__cxa_atexit@plt+0xf119c> │ │ │ │ + ldrbteq sp, [r3], #916 @ 0x394 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 100acc <__cxa_atexit@plt+0xf4674> │ │ │ │ - ldr r2, [pc, #76] @ 100ad0 <__cxa_atexit@plt+0xf4678> │ │ │ │ + ldr r3, [pc, #36] @ fd584 <__cxa_atexit@plt+0xf112c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r3, [pc, #56] @ 100ad4 <__cxa_atexit@plt+0xf467c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 100ad8 <__cxa_atexit@plt+0xf4680> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ 100adc <__cxa_atexit@plt+0xf4684> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #28] @ 100ae0 <__cxa_atexit@plt+0xf4688> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400be8 <__cxa_atexit@plt+0x3f4790> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldreq r6, [pc, #-816]! @ 1007a8 <__cxa_atexit@plt+0xf4350> │ │ │ │ - ldreq r6, [pc, #-2524]! @ 100100 <__cxa_atexit@plt+0xf3ca8> │ │ │ │ - ldreq r6, [pc, #-2496]! @ 100120 <__cxa_atexit@plt+0xf3cc8> │ │ │ │ - ldreq r6, [pc, #-2488]! @ 10012c <__cxa_atexit@plt+0xf3cd4> │ │ │ │ - ldreq r6, [pc, #-2480]! @ 100138 <__cxa_atexit@plt+0xf3ce0> │ │ │ │ - ldrbteq r8, [r3], #784 @ 0x310 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd57c <__cxa_atexit@plt+0xf1124> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fd5f4 <__cxa_atexit@plt+0xf119c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq sp, [r3], #856 @ 0x358 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 100b04 <__cxa_atexit@plt+0xf46ac> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldrbteq r8, [r3], #764 @ 0x2fc │ │ │ │ - ldrbteq r9, [r3], #1620 @ 0x654 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fd5f4 <__cxa_atexit@plt+0xf119c> │ │ │ │ + ldrbteq sp, [r3], #832 @ 0x340 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 100b68 <__cxa_atexit@plt+0xf4710> │ │ │ │ - ldr r2, [pc, #72] @ 100b78 <__cxa_atexit@plt+0xf4720> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 100b7c <__cxa_atexit@plt+0xf4724> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #44] @ 100b80 <__cxa_atexit@plt+0xf4728> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ fd5d8 <__cxa_atexit@plt+0xf1180> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fd5d0 <__cxa_atexit@plt+0xf1178> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fd5f4 <__cxa_atexit@plt+0xf119c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - ldreq r6, [pc, #-1564]! @ 100568 <__cxa_atexit@plt+0xf4110> │ │ │ │ - ldreq r6, [pc, #-592]! @ 100938 <__cxa_atexit@plt+0xf44e0> │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq sp, [r3], #772 @ 0x304 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 100c08 <__cxa_atexit@plt+0xf47b0> │ │ │ │ - ldr lr, [pc, #176] @ 100c5c <__cxa_atexit@plt+0xf4804> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fd5f4 <__cxa_atexit@plt+0xf119c> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [pc, #152] @ fd69c <__cxa_atexit@plt+0xf1244> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - mov r1, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r3], #-12 │ │ │ │ - ldr r0, [r1, #4]! │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - cmp fp, r3 │ │ │ │ - str r2, [r1] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str ip, [r2, #12] │ │ │ │ - bhi 100c20 <__cxa_atexit@plt+0xf47c8> │ │ │ │ - and r2, r8, #3 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fd63c <__cxa_atexit@plt+0xf11e4> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 100c34 <__cxa_atexit@plt+0xf47dc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 100c48 <__cxa_atexit@plt+0xf47f0> │ │ │ │ - ldr r2, [pc, #108] @ 100c60 <__cxa_atexit@plt+0xf4808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #100] @ 100c64 <__cxa_atexit@plt+0xf480c> │ │ │ │ + bne fd648 <__cxa_atexit@plt+0xf11f0> │ │ │ │ + ldr r7, [pc, #120] @ fd6a8 <__cxa_atexit@plt+0xf1250> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #92] @ 100c6c <__cxa_atexit@plt+0xf4814> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ fd6a0 <__cxa_atexit@plt+0xf1248> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fd678 <__cxa_atexit@plt+0xf1220> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fd684 <__cxa_atexit@plt+0xf122c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 100c68 <__cxa_atexit@plt+0xf4810> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ fd6a4 <__cxa_atexit@plt+0xf124c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt 100bec <__cxa_atexit@plt+0xf4794> │ │ │ │ - ldr r7, [pc, #32] @ 100c70 <__cxa_atexit@plt+0xf4818> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + ldrbteq sp, [r3], #600 @ 0x258 │ │ │ │ + ldreq r9, [pc, #-1860]! @ fcf6c <__cxa_atexit@plt+0xf0b14> │ │ │ │ + ldrbteq sp, [r3], #564 @ 0x234 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne fd6d8 <__cxa_atexit@plt+0xf1280> │ │ │ │ + ldr r7, [pc, #120] @ fd744 <__cxa_atexit@plt+0xf12ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - ldreq r6, [pc, #-2004]! @ 100498 <__cxa_atexit@plt+0xf4040> │ │ │ │ - ldrbteq r9, [r3], #1308 @ 0x51c │ │ │ │ - ldrbteq r9, [r3], #1372 @ 0x55c │ │ │ │ - ldreq r6, [pc, #-452]! @ 100ab4 <__cxa_atexit@plt+0xf465c> │ │ │ │ - ldrbteq r9, [r3], #1268 @ 0x4f4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ fd73c <__cxa_atexit@plt+0xf12e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r7, #4]! │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fd710 <__cxa_atexit@plt+0xf12b8> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fd720 <__cxa_atexit@plt+0xf12c8> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r7, [pc, #16] @ fd740 <__cxa_atexit@plt+0xf12e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq sp, [r3], #440 @ 0x1b8 │ │ │ │ + ldreq r9, [pc, #-1704]! @ fd0a4 <__cxa_atexit@plt+0xf0c4c> │ │ │ │ + ldrbteq sp, [r3], #408 @ 0x198 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fd774 <__cxa_atexit@plt+0xf131c> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b fc3cc <__cxa_atexit@plt+0xeff74> │ │ │ │ + ldr r7, [pc, #12] @ fd788 <__cxa_atexit@plt+0xf1330> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq sp, [r3], #364 @ 0x16c │ │ │ │ + ldrbteq sp, [r3], #368 @ 0x170 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100d00 <__cxa_atexit@plt+0xf48a8> │ │ │ │ - ldr r7, [pc, #120] @ 100d14 <__cxa_atexit@plt+0xf48bc> │ │ │ │ - mov r2, r3 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fd800 <__cxa_atexit@plt+0xf13a8> │ │ │ │ + ldr r3, [pc, #96] @ fd810 <__cxa_atexit@plt+0xf13b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - mov r1, r2 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r9, [r1, #4]! │ │ │ │ - beq 100ce8 <__cxa_atexit@plt+0xf4890> │ │ │ │ - ldr r2, [pc, #88] @ 100d18 <__cxa_atexit@plt+0xf48c0> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq fd7e8 <__cxa_atexit@plt+0xf1390> │ │ │ │ + ldr r3, [pc, #72] @ fd814 <__cxa_atexit@plt+0xf13bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - beq 100cf8 <__cxa_atexit@plt+0xf48a0> │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 100b90 <__cxa_atexit@plt+0xf4738> │ │ │ │ + beq fd7f8 <__cxa_atexit@plt+0xf13a0> │ │ │ │ + b fd864 <__cxa_atexit@plt+0xf140c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 100d1c <__cxa_atexit@plt+0xf48c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ fd818 <__cxa_atexit@plt+0xf13c0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq r9, [r3], #1140 @ 0x474 │ │ │ │ - ldrbteq r9, [r3], #1100 @ 0x44c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrbteq sp, [r3], #272 @ 0x110 │ │ │ │ + ldrbteq sp, [r3], #228 @ 0xe4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - ldr sl, [r3, #11] │ │ │ │ - ldr r2, [pc, #48] @ 100d74 <__cxa_atexit@plt+0xf491c> │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ fd854 <__cxa_atexit@plt+0xf13fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq 100d68 <__cxa_atexit@plt+0xf4910> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 100b90 <__cxa_atexit@plt+0xf4738> │ │ │ │ + beq fd84c <__cxa_atexit@plt+0xf13f4> │ │ │ │ + b fd864 <__cxa_atexit@plt+0xf140c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq r9, [r3], #1012 @ 0x3f4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq sp, [r3], #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 100b90 <__cxa_atexit@plt+0xf4738> │ │ │ │ - ldrbteq r9, [r3], #992 @ 0x3e0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 100c84 <__cxa_atexit@plt+0xf482c> │ │ │ │ - ldrbteq r9, [r3], #916 @ 0x394 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fd8c4 <__cxa_atexit@plt+0xf146c> │ │ │ │ + ldr r2, [pc, #200] @ fd950 <__cxa_atexit@plt+0xf14f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq fd908 <__cxa_atexit@plt+0xf14b0> │ │ │ │ + ldr r2, [pc, #184] @ fd954 <__cxa_atexit@plt+0xf14fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fd910 <__cxa_atexit@plt+0xf14b8> │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 100df4 <__cxa_atexit@plt+0xf499c> │ │ │ │ - ldr r7, [pc, #52] @ 100e04 <__cxa_atexit@plt+0xf49ac> │ │ │ │ + bhi fd91c <__cxa_atexit@plt+0xf14c4> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldr r2, [pc, #120] @ fd944 <__cxa_atexit@plt+0xf14ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq fd908 <__cxa_atexit@plt+0xf14b0> │ │ │ │ + ldr r2, [pc, #104] @ fd948 <__cxa_atexit@plt+0xf14f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 100de8 <__cxa_atexit@plt+0xf4990> │ │ │ │ - mov r7, r8 │ │ │ │ - b 100e18 <__cxa_atexit@plt+0xf49c0> │ │ │ │ + beq fd910 <__cxa_atexit@plt+0xf14b8> │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fd92c <__cxa_atexit@plt+0xf14d4> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 100e08 <__cxa_atexit@plt+0xf49b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #48] @ fd958 <__cxa_atexit@plt+0xf1500> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b fd938 <__cxa_atexit@plt+0xf14e0> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #20] @ fd94c <__cxa_atexit@plt+0xf14f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r9, [r3], #916 @ 0x394 │ │ │ │ - ldrbteq r9, [r3], #824 @ 0x338 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrbteq ip, [r3], #4008 @ 0xfa8 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldrbteq ip, [r3], #4056 @ 0xfd8 │ │ │ │ + ldrbteq ip, [r3], #3996 @ 0xf9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - ldr r2, [pc, #164] @ 100ed0 <__cxa_atexit@plt+0xf4a78> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 100e80 <__cxa_atexit@plt+0xf4a28> │ │ │ │ + ldr r3, [pc, #76] @ fd9bc <__cxa_atexit@plt+0xf1564> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fd998 <__cxa_atexit@plt+0xf1540> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 100e90 <__cxa_atexit@plt+0xf4a38> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 100ea8 <__cxa_atexit@plt+0xf4a50> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 100ebc <__cxa_atexit@plt+0xf4a64> │ │ │ │ - ldr r2, [pc, #108] @ 100ed4 <__cxa_atexit@plt+0xf4a7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #100] @ 100ed8 <__cxa_atexit@plt+0xf4a80> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + bhi fd9a4 <__cxa_atexit@plt+0xf154c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 100edc <__cxa_atexit@plt+0xf4a84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ fd9c0 <__cxa_atexit@plt+0xf1568> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 100e60 <__cxa_atexit@plt+0xf4a08> │ │ │ │ - ldr r7, [pc, #28] @ 100ee0 <__cxa_atexit@plt+0xf4a88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff904 │ │ │ │ - ldreq r6, [pc, #-1372]! @ 100984 <__cxa_atexit@plt+0xf452c> │ │ │ │ - ldrbteq r9, [r3], #684 @ 0x2ac │ │ │ │ - ldreq r5, [pc, #-3920]! @ fff98 <__cxa_atexit@plt+0xf3b40> │ │ │ │ - ldrbteq r9, [r3], #608 @ 0x260 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq ip, [r3], #3920 @ 0xf50 │ │ │ │ + ldrbteq ip, [r3], #3892 @ 0xf34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 100f44 <__cxa_atexit@plt+0xf4aec> │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 100f5c <__cxa_atexit@plt+0xf4b04> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 100f70 <__cxa_atexit@plt+0xf4b18> │ │ │ │ - ldr r2, [pc, #92] @ 100f84 <__cxa_atexit@plt+0xf4b2c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #76] @ 100f88 <__cxa_atexit@plt+0xf4b30> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #64] @ 100f8c <__cxa_atexit@plt+0xf4b34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + bhi fd9f0 <__cxa_atexit@plt+0xf1598> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b fced0 <__cxa_atexit@plt+0xf0a78> │ │ │ │ + ldr r7, [pc, #12] @ fda04 <__cxa_atexit@plt+0xf15ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt 100f20 <__cxa_atexit@plt+0xf4ac8> │ │ │ │ - ldr r7, [pc, #24] @ 100f90 <__cxa_atexit@plt+0xf4b38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldrbteq ip, [r3], #3848 @ 0xf08 │ │ │ │ + ldrbteq ip, [r3], #3792 @ 0xed0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ fda68 <__cxa_atexit@plt+0xf1610> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fda44 <__cxa_atexit@plt+0xf15ec> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fda50 <__cxa_atexit@plt+0xf15f8> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - ldreq r6, [pc, #-1176]! @ 100af8 <__cxa_atexit@plt+0xf46a0> │ │ │ │ - ldrbteq r9, [r3], #504 @ 0x1f8 │ │ │ │ - ldreq r5, [pc, #-3740]! @ 1000fc <__cxa_atexit@plt+0xf3ca4> │ │ │ │ - ldrbteq r9, [r3], #500 @ 0x1f4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ fda6c <__cxa_atexit@plt+0xf1614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq ip, [r3], #3716 @ 0xe84 │ │ │ │ + ldrbteq ip, [r3], #3688 @ 0xe68 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 100fdc <__cxa_atexit@plt+0xf4b84> │ │ │ │ - ldr r7, [pc, #52] @ 100fec <__cxa_atexit@plt+0xf4b94> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi fda9c <__cxa_atexit@plt+0xf1644> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b fb960 <__cxa_atexit@plt+0xef508> │ │ │ │ + ldr r7, [pc, #12] @ fdab0 <__cxa_atexit@plt+0xf1658> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 100fd0 <__cxa_atexit@plt+0xf4b78> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq ip, [r3], #3644 @ 0xe3c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi fdaf8 <__cxa_atexit@plt+0xf16a0> │ │ │ │ + ldr r7, [pc, #52] @ fdb0c <__cxa_atexit@plt+0xf16b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq fdaec <__cxa_atexit@plt+0xf1694> │ │ │ │ mov r7, r8 │ │ │ │ - b 100e18 <__cxa_atexit@plt+0xf49c0> │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf16c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 100ff0 <__cxa_atexit@plt+0xf4b98> │ │ │ │ + ldr r7, [pc, #16] @ fdb10 <__cxa_atexit@plt+0xf16b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq ip, [r3], #3616 @ 0xe20 │ │ │ │ + ldrbteq ip, [r3], #3588 @ 0xe04 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub ip, r5, #4 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #676] @ fdddc <__cxa_atexit@plt+0xf1984> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #672] @ fdde0 <__cxa_atexit@plt+0xf1988> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #668] @ fdde4 <__cxa_atexit@plt+0xf198c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne fdc14 <__cxa_atexit@plt+0xf17bc> │ │ │ │ + bic r0, r2, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + add r5, r3, r1 │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r0, #7 │ │ │ │ + bne fdbb4 <__cxa_atexit@plt+0xf175c> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + add r0, ip, r1 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi fddc0 <__cxa_atexit@plt+0xf1968> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, r1]! │ │ │ │ + str sl, [r0, #4] │ │ │ │ + sub r1, r1, #4 │ │ │ │ + add r2, r7, #3 │ │ │ │ + tst r2, #3 │ │ │ │ + bne fdb48 <__cxa_atexit@plt+0xf16f0> │ │ │ │ + ldr r0, [r7, #3]! │ │ │ │ + add r5, r3, r1 │ │ │ │ + bx r0 │ │ │ │ + sub r7, r0, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + bhi fdd50 <__cxa_atexit@plt+0xf18f8> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldr r3, [pc, #532] @ fddf8 <__cxa_atexit@plt+0xf19a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq fdd90 <__cxa_atexit@plt+0xf1938> │ │ │ │ + ldr r7, [r2, #11] │ │ │ │ + ldr r3, [pc, #508] @ fddfc <__cxa_atexit@plt+0xf19a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, #0 │ │ │ │ + addle r3, r3, #4 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne fdc38 <__cxa_atexit@plt+0xf17e0> │ │ │ │ + ldr r7, [pc, #452] @ fdde8 <__cxa_atexit@plt+0xf1990> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #440] @ fddec <__cxa_atexit@plt+0xf1994> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - ldrbteq r9, [r3], #428 @ 0x1ac │ │ │ │ - ldrbteq r7, [r3], #188 @ 0xbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101060 <__cxa_atexit@plt+0xf4c08> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 10107c <__cxa_atexit@plt+0xf4c24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 101068 <__cxa_atexit@plt+0xf4c10> │ │ │ │ - ldr r3, [pc, #76] @ 101080 <__cxa_atexit@plt+0xf4c28> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + ldr r7, [pc, #504] @ fde38 <__cxa_atexit@plt+0xf19e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #492] @ fde3c <__cxa_atexit@plt+0xf19e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #440] @ fde14 <__cxa_atexit@plt+0xf19bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq fdd40 <__cxa_atexit@plt+0xf18e8> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #416] @ fde18 <__cxa_atexit@plt+0xf19c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #404] @ fde1c <__cxa_atexit@plt+0xf19c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fdd88 <__cxa_atexit@plt+0xf1930> │ │ │ │ + ldr r7, [pc, #392] @ fde20 <__cxa_atexit@plt+0xf19c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b fdd28 <__cxa_atexit@plt+0xf18d0> │ │ │ │ + ldr r7, [pc, #384] @ fde24 <__cxa_atexit@plt+0xf19cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq fdd40 <__cxa_atexit@plt+0xf18e8> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #360] @ fde28 <__cxa_atexit@plt+0xf19d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #348] @ fde2c <__cxa_atexit@plt+0xf19d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fdd88 <__cxa_atexit@plt+0xf1930> │ │ │ │ + ldr r7, [pc, #336] @ fde30 <__cxa_atexit@plt+0xf19d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b fdd28 <__cxa_atexit@plt+0xf18d0> │ │ │ │ + ldr r7, [pc, #276] @ fde00 <__cxa_atexit@plt+0xf19a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq fdd40 <__cxa_atexit@plt+0xf18e8> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #252] @ fde04 <__cxa_atexit@plt+0xf19ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #240] @ fde08 <__cxa_atexit@plt+0xf19b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fdd88 <__cxa_atexit@plt+0xf1930> │ │ │ │ + ldr r7, [pc, #228] @ fde0c <__cxa_atexit@plt+0xf19b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #220] @ fde10 <__cxa_atexit@plt+0xf19b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #152] @ fddf0 <__cxa_atexit@plt+0xf1998> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq 101050 <__cxa_atexit@plt+0xf4bf8> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq fdda0 <__cxa_atexit@plt+0xf1948> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + cmp r7, #0 │ │ │ │ + beq fddb0 <__cxa_atexit@plt+0xf1958> │ │ │ │ + ldr r7, [pc, #192] @ fde40 <__cxa_atexit@plt+0xf19e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #60] @ fddf4 <__cxa_atexit@plt+0xf199c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 101084 <__cxa_atexit@plt+0xf4c2c> │ │ │ │ + ldr r3, [pc, #108] @ fde34 <__cxa_atexit@plt+0xf19dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r7, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [pc, #-3444]! @ 100310 <__cxa_atexit@plt+0xf3eb8> │ │ │ │ - @ instruction: 0xfffd7a58 │ │ │ │ - ldrbteq r7, [r3], #64 @ 0x40 │ │ │ │ - ldrbteq r8, [r3], #2396 @ 0x95c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1010ec <__cxa_atexit@plt+0xf4c94> │ │ │ │ - ldr r2, [pc, #76] @ 1010f8 <__cxa_atexit@plt+0xf4ca0> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + andeq r0, r0, r0, lsl r3 │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + ldreq r9, [pc, #-2244]! @ fd528 <__cxa_atexit@plt+0xf10d0> │ │ │ │ + ldrbteq ip, [r3], #3044 @ 0xbe4 │ │ │ │ + ldrbteq ip, [r3], #3028 @ 0xbd4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + ldreq r8, [pc, #-4032]! @ fce3c <__cxa_atexit@plt+0xf09e4> │ │ │ │ + andeq r0, r0, r4, asr #20 │ │ │ │ + ldreq r9, [pc, #-368]! @ fdc94 <__cxa_atexit@plt+0xf183c> │ │ │ │ + andeq r0, r0, ip, ror #14 │ │ │ │ + andeq r0, r0, r0, asr #15 │ │ │ │ + ldreq r9, [pc, #-1784]! @ fd718 <__cxa_atexit@plt+0xf12c0> │ │ │ │ + andeq r0, r0, r8, asr #15 │ │ │ │ + ldreq r9, [pc, #-1756]! @ fd73c <__cxa_atexit@plt+0xf12e4> │ │ │ │ + muleq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, ror #11 │ │ │ │ + ldreq r9, [pc, #-1928]! @ fd69c <__cxa_atexit@plt+0xf1244> │ │ │ │ + andeq r0, r0, ip, ror #11 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + ldreq r9, [pc, #-1856]! @ fd6f4 <__cxa_atexit@plt+0xf129c> │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + ldrbteq ip, [r3], #2904 @ 0xb58 │ │ │ │ + ldrbteq ip, [r3], #2928 @ 0xb70 │ │ │ │ + ldrbteq ip, [r3], #2912 @ 0xb60 │ │ │ │ + ldreq r8, [pc, #-4084]! @ fce54 <__cxa_atexit@plt+0xf09fc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ fde78 <__cxa_atexit@plt+0xf1a20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ fde7c <__cxa_atexit@plt+0xf1a24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq r8, [pc, #-3872]! @ fcf60 <__cxa_atexit@plt+0xf0b08> │ │ │ │ + ldreq r8, [pc, #-3868]! @ fcf68 <__cxa_atexit@plt+0xf0b10> │ │ │ │ + ldrbteq ip, [r3], #2476 @ 0x9ac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ fdee0 <__cxa_atexit@plt+0xf1a88> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ fdee4 <__cxa_atexit@plt+0xf1a8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - beq 1010e4 <__cxa_atexit@plt+0xf4c8c> │ │ │ │ - ldr r3, [pc, #48] @ 1010fc <__cxa_atexit@plt+0xf4ca4> │ │ │ │ + beq fded4 <__cxa_atexit@plt+0xf1a7c> │ │ │ │ + ldr r7, [pc, #44] @ fdee8 <__cxa_atexit@plt+0xf1a90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ fdeec <__cxa_atexit@plt+0xf1a94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 101100 <__cxa_atexit@plt+0xf4ca8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r6, [pc, #-856]! @ 100db0 <__cxa_atexit@plt+0xf4958> │ │ │ │ - ldrbteq r8, [r3], #2272 @ 0x8e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r9, [pc, #-1380]! @ fd988 <__cxa_atexit@plt+0xf1530> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq r9, [pc, #-1348]! @ fd9b0 <__cxa_atexit@plt+0xf1558> │ │ │ │ + ldrbteq ip, [r3], #2364 @ 0x93c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 101130 <__cxa_atexit@plt+0xf4cd8> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #16] @ fdf14 <__cxa_atexit@plt+0xf1abc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 101134 <__cxa_atexit@plt+0xf4cdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r6, [pc, #-780]! @ 100e30 <__cxa_atexit@plt+0xf49d8> │ │ │ │ - ldrbteq r8, [r3], #2220 @ 0x8ac │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq ip, [r3], #2324 @ 0x914 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 101160 <__cxa_atexit@plt+0xf4d08> │ │ │ │ - add r5, r3, #8 │ │ │ │ - b d8c58 <__cxa_atexit@plt+0xcc800> │ │ │ │ - ldr r3, [pc, #8] @ 101170 <__cxa_atexit@plt+0xf4d18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r8, [r3], #1604 @ 0x644 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1011a0 <__cxa_atexit@plt+0xf4d48> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 1011a4 <__cxa_atexit@plt+0xf4d4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r6, [pc, #-592]! @ 100f5c <__cxa_atexit@plt+0xf4b04> │ │ │ │ - ldrbteq r6, [r3], #3848 @ 0xf08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1011c8 <__cxa_atexit@plt+0xf4d70> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r6, [r3], #3812 @ 0xee4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 101234 <__cxa_atexit@plt+0xf4ddc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 101248 <__cxa_atexit@plt+0xf4df0> │ │ │ │ - ldr r2, [pc, #96] @ 10125c <__cxa_atexit@plt+0xf4e04> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + bne fdfa4 <__cxa_atexit@plt+0xf1b4c> │ │ │ │ + ldr r2, [pc, #248] @ fe040 <__cxa_atexit@plt+0xf1be8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 101260 <__cxa_atexit@plt+0xf4e08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 101258 <__cxa_atexit@plt+0xf4e00> │ │ │ │ + str r2, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq fdff4 <__cxa_atexit@plt+0xf1b9c> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt fe008 <__cxa_atexit@plt+0xf1bb0> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #216] @ fe044 <__cxa_atexit@plt+0xf1bec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r8, [r7] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ldr r7, [pc, #204] @ fe048 <__cxa_atexit@plt+0xf1bf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r5, [pc, #-2940]! @ 1006e4 <__cxa_atexit@plt+0xf428c> │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - ldreq r5, [pc, #-2968]! @ 1006d0 <__cxa_atexit@plt+0xf4278> │ │ │ │ - ldrbteq r7, [r3], #3128 @ 0xc38 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10130c <__cxa_atexit@plt+0xf4eb4> │ │ │ │ - ldr r1, [pc, #144] @ 101318 <__cxa_atexit@plt+0xf4ec0> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1012e8 <__cxa_atexit@plt+0xf4e90> │ │ │ │ - ldr r0, [pc, #120] @ 10131c <__cxa_atexit@plt+0xf4ec4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + beq fe000 <__cxa_atexit@plt+0xf1ba8> │ │ │ │ + ldr r7, [pc, #192] @ fe04c <__cxa_atexit@plt+0xf1bf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #184] @ fe050 <__cxa_atexit@plt+0xf1bf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r2, [pc, #132] @ fe030 <__cxa_atexit@plt+0xf1bd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq fdff4 <__cxa_atexit@plt+0xf1b9c> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt fe01c <__cxa_atexit@plt+0xf1bc4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq 1012f4 <__cxa_atexit@plt+0xf4e9c> │ │ │ │ - ldr lr, [pc, #92] @ 101320 <__cxa_atexit@plt+0xf4ec8> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ + ldr r3, [pc, #100] @ fe034 <__cxa_atexit@plt+0xf1bdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r8, [r7] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ldr r7, [pc, #88] @ fe038 <__cxa_atexit@plt+0xf1be0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq 101304 <__cxa_atexit@plt+0xf4eac> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + beq fe000 <__cxa_atexit@plt+0xf1ba8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #68] @ fe054 <__cxa_atexit@plt+0xf1bfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq r7, [r3], #2936 @ 0xb78 │ │ │ │ + ldr r7, [pc, #24] @ fe03c <__cxa_atexit@plt+0xf1be4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + ldreq r9, [pc, #-1072]! @ fdc10 <__cxa_atexit@plt+0xf17b8> │ │ │ │ + ldreq r8, [pc, #-3408]! @ fd2f4 <__cxa_atexit@plt+0xf0e9c> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + ldreq r9, [pc, #-1172]! @ fdbbc <__cxa_atexit@plt+0xf1764> │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + ldreq r9, [pc, #-1144]! @ fdbe0 <__cxa_atexit@plt+0xf1788> │ │ │ │ + ldreq r8, [pc, #-3432]! @ fd2f4 <__cxa_atexit@plt+0xf0e9c> │ │ │ │ + ldrbteq ip, [r3], #2004 @ 0x7d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt fe0bc <__cxa_atexit@plt+0xf1c64> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ 1013a4 <__cxa_atexit@plt+0xf4f4c> │ │ │ │ - mov r2, r5 │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r2, [pc, #92] @ fe0dc <__cxa_atexit@plt+0xf1c84> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 101388 <__cxa_atexit@plt+0xf4f30> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ 1013a8 <__cxa_atexit@plt+0xf4f50> │ │ │ │ mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #76] @ fe0e0 <__cxa_atexit@plt+0xf1c88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 101398 <__cxa_atexit@plt+0xf4f40> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ + beq fe0d0 <__cxa_atexit@plt+0xf1c78> │ │ │ │ + ldr r7, [pc, #64] @ fe0e4 <__cxa_atexit@plt+0xf1c8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #52] @ fe0e8 <__cxa_atexit@plt+0xf1c90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #40] @ fe0ec <__cxa_atexit@plt+0xf1c94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r9, [pc, #-892]! @ fdd6c <__cxa_atexit@plt+0xf1914> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r9, [pc, #-860]! @ fdd94 <__cxa_atexit@plt+0xf193c> │ │ │ │ + ldreq r8, [pc, #-3252]! @ fd440 <__cxa_atexit@plt+0xf0fe8> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ fe110 <__cxa_atexit@plt+0xf1cb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ fe148 <__cxa_atexit@plt+0xf1cf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ fe14c <__cxa_atexit@plt+0xf1cf4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldreq r8, [pc, #-3152]! @ fd500 <__cxa_atexit@plt+0xf10a8> │ │ │ │ + ldreq r8, [pc, #-3148]! @ fd508 <__cxa_atexit@plt+0xf10b0> │ │ │ │ + ldrbteq ip, [r3], #1756 @ 0x6dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt fe1a0 <__cxa_atexit@plt+0xf1d48> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r2, [pc, #72] @ fe1c0 <__cxa_atexit@plt+0xf1d68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ fe1c4 <__cxa_atexit@plt+0xf1d6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe1b4 <__cxa_atexit@plt+0xf1d5c> │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #32] @ fe1c8 <__cxa_atexit@plt+0xf1d70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r7, [r3], #2800 @ 0xaf0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldreq r9, [pc, #-644]! @ fdf48 <__cxa_atexit@plt+0xf1af0> │ │ │ │ + ldreq r8, [pc, #-3020]! @ fd604 <__cxa_atexit@plt+0xf11ac> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldrbteq ip, [r3], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 1013fc <__cxa_atexit@plt+0xf4fa4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ fe244 <__cxa_atexit@plt+0xf1dec> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ fe248 <__cxa_atexit@plt+0xf1df0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq 1013f0 <__cxa_atexit@plt+0xf4f98> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + beq fe238 <__cxa_atexit@plt+0xf1de0> │ │ │ │ + ldr r7, [pc, #44] @ fe24c <__cxa_atexit@plt+0xf1df4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ fe250 <__cxa_atexit@plt+0xf1df8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r7, [r3], #2716 @ 0xa9c │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r9, [pc, #-512]! @ fe050 <__cxa_atexit@plt+0xf1bf8> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq r9, [pc, #-480]! @ fe078 <__cxa_atexit@plt+0xf1c20> │ │ │ │ + ldrbteq ip, [r3], #1496 @ 0x5d8 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldrbteq r8, [r3], #1496 @ 0x5d8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 101590 <__cxa_atexit@plt+0xf5138> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 101598 <__cxa_atexit@plt+0xf5140> │ │ │ │ - stm sp, {r2, r4, fp} │ │ │ │ - ldr r1, [pc, #416] @ 1015f4 <__cxa_atexit@plt+0xf519c> │ │ │ │ - ldr r0, [pc, #416] @ 1015f8 <__cxa_atexit@plt+0xf51a0> │ │ │ │ - add lr, r3, #16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r0, r6 │ │ │ │ - ldm lr, {r7, ip, lr} │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - str r1, [r0, #4]! │ │ │ │ - ldr r3, [pc, #380] @ 1015fc <__cxa_atexit@plt+0xf51a4> │ │ │ │ - mov r1, r0 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #16] @ fe278 <__cxa_atexit@plt+0xf1e20> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r1, #16]! │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq ip, [r3], #1456 @ 0x5b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fe300 <__cxa_atexit@plt+0xf1ea8> │ │ │ │ + ldr r2, [pc, #160] @ fe33c <__cxa_atexit@plt+0xf1ee4> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r4, [pc, #356] @ 101600 <__cxa_atexit@plt+0xf51a8> │ │ │ │ - str r2, [r0, #24] │ │ │ │ - str lr, [r0, #8] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r7, [r0, #12] │ │ │ │ - stmib r3, {r1, r9, ip} │ │ │ │ - str r4, [r3, #-4] │ │ │ │ - beq 101578 <__cxa_atexit@plt+0xf5120> │ │ │ │ - ldr r4, [pc, #328] @ 101604 <__cxa_atexit@plt+0xf51ac> │ │ │ │ - add lr, r6, #84 @ 0x54 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add fp, r4, #3 │ │ │ │ - cmp sl, lr │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - bcc 1015b0 <__cxa_atexit@plt+0xf5158> │ │ │ │ - ldr r2, [pc, #300] @ 101614 <__cxa_atexit@plt+0xf51bc> │ │ │ │ - ldr r4, [pc, #300] @ 101618 <__cxa_atexit@plt+0xf51c0> │ │ │ │ - ldr sl, [pc, #300] @ 10161c <__cxa_atexit@plt+0xf51c4> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe314 <__cxa_atexit@plt+0xf1ebc> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt fe320 <__cxa_atexit@plt+0xf1ec8> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #120] @ fe340 <__cxa_atexit@plt+0xf1ee8> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #48]! @ 0x30 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r8, lr, #41 @ 0x29 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r2, sl, #2 │ │ │ │ - add r0, r6, #24 │ │ │ │ - stm r0, {r2, r9, fp} │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #236] @ 101620 <__cxa_atexit@plt+0xf51c8> │ │ │ │ - sub r0, lr, #49 @ 0x31 │ │ │ │ + ldrb r8, [r7] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ldr r7, [pc, #108] @ fe344 <__cxa_atexit@plt+0xf1eec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe334 <__cxa_atexit@plt+0xf1edc> │ │ │ │ + ldr r7, [pc, #96] @ fe348 <__cxa_atexit@plt+0xf1ef0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #88] @ fe34c <__cxa_atexit@plt+0xf1ef4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #220] @ 101624 <__cxa_atexit@plt+0xf51cc> │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #-12] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r0, [pc, #196] @ 101628 <__cxa_atexit@plt+0xf51d0> │ │ │ │ - mov r6, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #76] @ fe354 <__cxa_atexit@plt+0xf1efc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 1015a0 <__cxa_atexit@plt+0xf5148> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ fe350 <__cxa_atexit@plt+0xf1ef8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #80] @ 101608 <__cxa_atexit@plt+0xf51b0> │ │ │ │ - ldr r3, [pc, #80] @ 10160c <__cxa_atexit@plt+0xf51b4> │ │ │ │ - ldr r7, [pc, #80] @ 101610 <__cxa_atexit@plt+0xf51b8> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r6, lr │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, r3, #2 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - ldreq r5, [pc, #-2352]! @ 100cd0 <__cxa_atexit@plt+0xf4878> │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - ldrbteq r8, [r3], #1212 @ 0x4bc │ │ │ │ - ldrbteq r6, [r3], #2480 @ 0x9b0 │ │ │ │ - ldrbteq r8, [r3], #424 @ 0x1a8 │ │ │ │ - ldrbteq r7, [r3], #1568 @ 0x620 │ │ │ │ - @ instruction: 0xfffdd968 │ │ │ │ - @ instruction: 0xfffdd2a0 │ │ │ │ - ldrbteq r8, [r3], #660 @ 0x294 │ │ │ │ - ldreq r5, [pc, #-3700]! @ 1007b4 <__cxa_atexit@plt+0xf435c> │ │ │ │ - ldrbteq r6, [r3], #2600 @ 0xa28 │ │ │ │ - ldreq r5, [pc, #-3604]! @ 10081c <__cxa_atexit@plt+0xf43c4> │ │ │ │ - ldrbteq r7, [r3], #1480 @ 0x5c8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + ldreq r9, [pc, #-312]! @ fe214 <__cxa_atexit@plt+0xf1dbc> │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldreq r9, [pc, #-284]! @ fe238 <__cxa_atexit@plt+0xf1de0> │ │ │ │ + ldreq r8, [pc, #-2640]! @ fd908 <__cxa_atexit@plt+0xf14b0> │ │ │ │ + ldreq r8, [pc, #-2668]! @ fd8f0 <__cxa_atexit@plt+0xf1498> │ │ │ │ + ldrbteq ip, [r3], #1236 @ 0x4d4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #260] @ 101744 <__cxa_atexit@plt+0xf52ec> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, r1, #3 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r9, [r5] │ │ │ │ - str ip, [r2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - bcc 101708 <__cxa_atexit@plt+0xf52b0> │ │ │ │ - ldr r0, [pc, #192] @ 101748 <__cxa_atexit@plt+0xf52f0> │ │ │ │ - sub lr, r6, #41 @ 0x29 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #180] @ 10174c <__cxa_atexit@plt+0xf52f4> │ │ │ │ - str lr, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #20]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r0, [pc, #164] @ 101750 <__cxa_atexit@plt+0xf52f8> │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #124] @ 101754 <__cxa_atexit@plt+0xf52fc> │ │ │ │ - sub r5, r6, #49 @ 0x31 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #112] @ 101758 <__cxa_atexit@plt+0xf5300> │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - stmdb r3, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #96] @ 10175c <__cxa_atexit@plt+0xf5304> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #80] @ 101760 <__cxa_atexit@plt+0xf5308> │ │ │ │ - ldr r2, [pc, #80] @ 101764 <__cxa_atexit@plt+0xf530c> │ │ │ │ - ldr r7, [pc, #80] @ 101768 <__cxa_atexit@plt+0xf5310> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt fe3bc <__cxa_atexit@plt+0xf1f64> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r2, [pc, #92] @ fe3dc <__cxa_atexit@plt+0xf1f84> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #76] @ fe3e0 <__cxa_atexit@plt+0xf1f88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe3d0 <__cxa_atexit@plt+0xf1f78> │ │ │ │ + ldr r7, [pc, #64] @ fe3e4 <__cxa_atexit@plt+0xf1f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #52] @ fe3e8 <__cxa_atexit@plt+0xf1f90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #40] @ fe3ec <__cxa_atexit@plt+0xf1f94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbteq r8, [r3], #824 @ 0x338 │ │ │ │ - @ instruction: 0xfffdd7cc │ │ │ │ - @ instruction: 0xfffdd0f8 │ │ │ │ - ldrbteq r8, [r3], #220 @ 0xdc │ │ │ │ - ldreq r5, [pc, #-3284]! @ 100a88 <__cxa_atexit@plt+0xf4630> │ │ │ │ - ldrbteq r6, [r3], #2188 @ 0x88c │ │ │ │ - ldreq r5, [pc, #-3200]! @ 100ae4 <__cxa_atexit@plt+0xf468c> │ │ │ │ - ldrbteq r6, [r3], #2144 @ 0x860 │ │ │ │ - ldrbteq r8, [r3], #104 @ 0x68 │ │ │ │ - ldrbteq r7, [r3], #1232 @ 0x4d0 │ │ │ │ - ldrbteq r8, [r3], #1480 @ 0x5c8 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r9, [pc, #-124]! @ fe36c <__cxa_atexit@plt+0xf1f14> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r9, [pc, #-92]! @ fe394 <__cxa_atexit@plt+0xf1f3c> │ │ │ │ + ldreq r8, [pc, #-2484]! @ fda40 <__cxa_atexit@plt+0xf15e8> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ fe410 <__cxa_atexit@plt+0xf1fb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1017bc <__cxa_atexit@plt+0xf5364> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1017cc <__cxa_atexit@plt+0xf5374> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 1017e0 <__cxa_atexit@plt+0xf5388> │ │ │ │ - ldr r2, [pc, #76] @ 1017f4 <__cxa_atexit@plt+0xf539c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ fe448 <__cxa_atexit@plt+0xf1ff0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ fe44c <__cxa_atexit@plt+0xf1ff4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq r8, [pc, #-2384]! @ fdb00 <__cxa_atexit@plt+0xf16a8> │ │ │ │ + ldreq r8, [pc, #-2380]! @ fdb08 <__cxa_atexit@plt+0xf16b0> │ │ │ │ + ldrbteq ip, [r3], #988 @ 0x3dc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ fe4b0 <__cxa_atexit@plt+0xf2058> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - ldr r8, [pc, #68] @ 1017f8 <__cxa_atexit@plt+0xf53a0> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #56] @ 1017fc <__cxa_atexit@plt+0xf53a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ fe4b4 <__cxa_atexit@plt+0xf205c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe4a4 <__cxa_atexit@plt+0xf204c> │ │ │ │ + ldr r7, [pc, #44] @ fe4b8 <__cxa_atexit@plt+0xf2060> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt 1017a0 <__cxa_atexit@plt+0xf5348> │ │ │ │ - ldr r7, [pc, #24] @ 101800 <__cxa_atexit@plt+0xf53a8> │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ fe4bc <__cxa_atexit@plt+0xf2064> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r8, [pc, #-3988]! @ fd528 <__cxa_atexit@plt+0xf10d0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldreq r5, [pc, #-3104]! @ 100be0 <__cxa_atexit@plt+0xf4788> │ │ │ │ - ldrbteq r8, [r3], #2524 @ 0x9dc │ │ │ │ - ldreq r5, [pc, #-1580]! @ 1011dc <__cxa_atexit@plt+0xf4d84> │ │ │ │ - ldrbteq r8, [r3], #1316 @ 0x524 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldreq r8, [pc, #-3956]! @ fd550 <__cxa_atexit@plt+0xf10f8> │ │ │ │ + ldrbteq ip, [r3], #876 @ 0x36c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ fe4e4 <__cxa_atexit@plt+0xf208c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 101894 <__cxa_atexit@plt+0xf543c> │ │ │ │ - ldr lr, [pc, #116] @ 1018a4 <__cxa_atexit@plt+0xf544c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [pc, #112] @ 1018a8 <__cxa_atexit@plt+0xf5450> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq ip, [r3], #836 @ 0x344 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fe514 <__cxa_atexit@plt+0xf20bc> │ │ │ │ + ldr r7, [pc, #132] @ fe58c <__cxa_atexit@plt+0xf2134> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #100] @ fe580 <__cxa_atexit@plt+0xf2128> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - beq 10188c <__cxa_atexit@plt+0xf5434> │ │ │ │ - ldr r3, [pc, #56] @ 1018ac <__cxa_atexit@plt+0xf5454> │ │ │ │ - mov r9, r7 │ │ │ │ + beq fe56c <__cxa_atexit@plt+0xf2114> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt fe500 <__cxa_atexit@plt+0xf20a8> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #60] @ fe584 <__cxa_atexit@plt+0xf212c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 1018b0 <__cxa_atexit@plt+0xf5458> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + ldrb r8, [r7] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ldr r7, [pc, #48] @ fe588 <__cxa_atexit@plt+0xf2130> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe578 <__cxa_atexit@plt+0xf2120> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldreq r5, [pc, #-2996]! @ 100d04 <__cxa_atexit@plt+0xf48ac> │ │ │ │ - ldrbteq r8, [r3], #392 @ 0x188 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + ldreq r8, [pc, #-3768]! @ fd6d8 <__cxa_atexit@plt+0xf1280> │ │ │ │ + ldreq r8, [pc, #-2156]! @ fdd28 <__cxa_atexit@plt+0xf18d0> │ │ │ │ + ldrbteq ip, [r3], #668 @ 0x29c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1018e0 <__cxa_atexit@plt+0xf5488> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt fe5e0 <__cxa_atexit@plt+0xf2188> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r2, [pc, #72] @ fe600 <__cxa_atexit@plt+0xf21a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ fe604 <__cxa_atexit@plt+0xf21ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe5f4 <__cxa_atexit@plt+0xf219c> │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 1018e4 <__cxa_atexit@plt+0xf548c> │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #32] @ fe608 <__cxa_atexit@plt+0xf21b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldreq r8, [pc, #-3652]! @ fd7c8 <__cxa_atexit@plt+0xf1370> │ │ │ │ + ldreq r8, [pc, #-1932]! @ fde84 <__cxa_atexit@plt+0xf1a2c> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r3, [pc, #20] @ fe64c <__cxa_atexit@plt+0xf21f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [pc, #-2912]! @ 100d8c <__cxa_atexit@plt+0xf4934> │ │ │ │ - ldrbteq r8, [r3], #340 @ 0x154 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 101928 <__cxa_atexit@plt+0xf54d0> │ │ │ │ + cmp r7, #0 │ │ │ │ + addle r3, r3, #4 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldreq r8, [pc, #-1848]! @ fdf1c <__cxa_atexit@plt+0xf1ac4> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ fe680 <__cxa_atexit@plt+0xf2228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [pc, #36] @ 10192c <__cxa_atexit@plt+0xf54d4> │ │ │ │ - add sl, r3, #1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ + ldr r2, [pc, #28] @ fe684 <__cxa_atexit@plt+0xf222c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #20] @ 101930 <__cxa_atexit@plt+0xf54d8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - ldreq r5, [pc, #-1160]! @ 1014a8 <__cxa_atexit@plt+0xf5050> │ │ │ │ - ldreq r5, [pc, #-1268]! @ 101440 <__cxa_atexit@plt+0xf4fe8> │ │ │ │ - ldreq r5, [pc, #-1252]! @ 101454 <__cxa_atexit@plt+0xf4ffc> │ │ │ │ - ldrbteq r8, [r3], #2148 @ 0x864 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + ldreq r8, [pc, #-1816]! @ fdf70 <__cxa_atexit@plt+0xf1b18> │ │ │ │ + ldreq r8, [pc, #-1804]! @ fdf80 <__cxa_atexit@plt+0xf1b28> │ │ │ │ + ldrbteq ip, [r3], #652 @ 0x28c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10197c <__cxa_atexit@plt+0xf5524> │ │ │ │ - ldr r7, [pc, #52] @ 10198c <__cxa_atexit@plt+0xf5534> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi fe6b4 <__cxa_atexit@plt+0xf225c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldr r7, [pc, #8] @ fe6c4 <__cxa_atexit@plt+0xf226c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 101970 <__cxa_atexit@plt+0xf5518> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1019a0 <__cxa_atexit@plt+0xf5548> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 101990 <__cxa_atexit@plt+0xf5538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r8, [r3], #2084 @ 0x824 │ │ │ │ - ldrbteq r8, [r3], #2056 @ 0x808 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - ldr r2, [pc, #164] @ 101a58 <__cxa_atexit@plt+0xf5600> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 101a08 <__cxa_atexit@plt+0xf55b0> │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 101a18 <__cxa_atexit@plt+0xf55c0> │ │ │ │ + ldrbteq ip, [r3], #632 @ 0x278 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fe708 <__cxa_atexit@plt+0xf22b0> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #248] @ fe7e8 <__cxa_atexit@plt+0xf2390> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe7a8 <__cxa_atexit@plt+0xf2350> │ │ │ │ + b fe7fc <__cxa_atexit@plt+0xf23a4> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #188] @ fe7d8 <__cxa_atexit@plt+0xf2380> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fe79c <__cxa_atexit@plt+0xf2344> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 101a30 <__cxa_atexit@plt+0xf55d8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 101a44 <__cxa_atexit@plt+0xf55ec> │ │ │ │ - ldr r2, [pc, #108] @ 101a5c <__cxa_atexit@plt+0xf5604> │ │ │ │ + bne fe7b0 <__cxa_atexit@plt+0xf2358> │ │ │ │ + ldr r2, [pc, #152] @ fe7dc <__cxa_atexit@plt+0xf2384> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #100] @ 101a60 <__cxa_atexit@plt+0xf5608> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe79c <__cxa_atexit@plt+0xf2344> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt fe7c4 <__cxa_atexit@plt+0xf236c> │ │ │ │ + ldr r2, [pc, #120] @ fe7e0 <__cxa_atexit@plt+0xf2388> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldrb r2, [r7] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe7a8 <__cxa_atexit@plt+0xf2350> │ │ │ │ + b fec40 <__cxa_atexit@plt+0xf27e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 101a64 <__cxa_atexit@plt+0xf560c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1019e8 <__cxa_atexit@plt+0xf5590> │ │ │ │ - ldr r7, [pc, #28] @ 101a68 <__cxa_atexit@plt+0xf5610> │ │ │ │ + ldr r7, [pc, #52] @ fe7ec <__cxa_atexit@plt+0xf2394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - ldreq r5, [pc, #-2516]! @ 101094 <__cxa_atexit@plt+0xf4c3c> │ │ │ │ - ldrbteq r8, [r3], #1916 @ 0x77c │ │ │ │ - ldreq r5, [pc, #-968]! @ 1016a8 <__cxa_atexit@plt+0xf5250> │ │ │ │ - ldrbteq r8, [r3], #1840 @ 0x730 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 101acc <__cxa_atexit@plt+0xf5674> │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 101ae4 <__cxa_atexit@plt+0xf568c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 101af8 <__cxa_atexit@plt+0xf56a0> │ │ │ │ - ldr r2, [pc, #92] @ 101b0c <__cxa_atexit@plt+0xf56b4> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r3, r9, sl} │ │ │ │ - ldr r8, [pc, #76] @ 101b10 <__cxa_atexit@plt+0xf56b8> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - ldr r7, [pc, #64] @ 101b14 <__cxa_atexit@plt+0xf56bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt 101aa8 <__cxa_atexit@plt+0xf5650> │ │ │ │ - ldr r7, [pc, #24] @ 101b18 <__cxa_atexit@plt+0xf56c0> │ │ │ │ + ldr r7, [pc, #24] @ fe7e4 <__cxa_atexit@plt+0xf238c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - ldreq r5, [pc, #-2320]! @ 101208 <__cxa_atexit@plt+0xf4db0> │ │ │ │ - ldrbteq r8, [r3], #1736 @ 0x6c8 │ │ │ │ - ldreq r5, [pc, #-788]! @ 10180c <__cxa_atexit@plt+0xf53b4> │ │ │ │ - ldrbteq r8, [r3], #1668 @ 0x684 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 101b64 <__cxa_atexit@plt+0xf570c> │ │ │ │ - ldr r7, [pc, #52] @ 101b74 <__cxa_atexit@plt+0xf571c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 101b58 <__cxa_atexit@plt+0xf5700> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1019a0 <__cxa_atexit@plt+0xf5548> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 101b78 <__cxa_atexit@plt+0xf5720> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsl #9 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldreq r8, [pc, #-1448]! @ fe244 <__cxa_atexit@plt+0xf1dec> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldreq r8, [pc, #-1472]! @ fe234 <__cxa_atexit@plt+0xf1ddc> │ │ │ │ + ldrbteq ip, [r3], #296 @ 0x128 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq fe834 <__cxa_atexit@plt+0xf23dc> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fe850 <__cxa_atexit@plt+0xf23f8> │ │ │ │ + ldr r3, [pc, #220] @ fe900 <__cxa_atexit@plt+0xf24a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe8a4 <__cxa_atexit@plt+0xf244c> │ │ │ │ + b fe910 <__cxa_atexit@plt+0xf24b8> │ │ │ │ + ldr r7, [pc, #192] @ fe8fc <__cxa_atexit@plt+0xf24a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - ldrbteq r8, [r3], #1596 @ 0x63c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 101b94 <__cxa_atexit@plt+0xf573c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq pc, [fp], #54 @ 0x36 @ │ │ │ │ - ldrbteq r6, [r3], #1304 @ 0x518 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101c04 <__cxa_atexit@plt+0xf57ac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 101c20 <__cxa_atexit@plt+0xf57c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + str r7, [r5] │ │ │ │ + tst sl, #3 │ │ │ │ + beq fe8ac <__cxa_atexit@plt+0xf2454> │ │ │ │ + mov r7, sl │ │ │ │ + b fe9e0 <__cxa_atexit@plt+0xf2588> │ │ │ │ + ldr r1, [pc, #144] @ fe8e8 <__cxa_atexit@plt+0xf2490> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 101c0c <__cxa_atexit@plt+0xf57b4> │ │ │ │ - ldr r3, [pc, #76] @ 101c24 <__cxa_atexit@plt+0xf57cc> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ + bhi fe8c8 <__cxa_atexit@plt+0xf2470> │ │ │ │ + ldr r3, [pc, #116] @ fe8ec <__cxa_atexit@plt+0xf2494> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #112] @ fe8f0 <__cxa_atexit@plt+0xf2498> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ str r3, [r5, #-16] │ │ │ │ - beq 101bf4 <__cxa_atexit@plt+0xf579c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq fe8b8 <__cxa_atexit@plt+0xf2460> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf16c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 101c28 <__cxa_atexit@plt+0xf57d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [pc, #-464]! @ 101a58 <__cxa_atexit@plt+0xf5600> │ │ │ │ - @ instruction: 0xfffd6eb4 │ │ │ │ - ldrbteq r6, [r3], #1180 @ 0x49c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 101c44 <__cxa_atexit@plt+0xf57ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq lr, [fp], #3974 @ 0xf86 │ │ │ │ - ldrbteq r6, [r3], #1128 @ 0x468 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101cb4 <__cxa_atexit@plt+0xf585c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 101cd0 <__cxa_atexit@plt+0xf5878> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 101cbc <__cxa_atexit@plt+0xf5864> │ │ │ │ - ldr r3, [pc, #76] @ 101cd4 <__cxa_atexit@plt+0xf587c> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq 101ca4 <__cxa_atexit@plt+0xf584c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b d8a98 <__cxa_atexit@plt+0xcc640> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 101cd8 <__cxa_atexit@plt+0xf5880> │ │ │ │ + ldr r7, [pc, #36] @ fe8f4 <__cxa_atexit@plt+0xf249c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ fe8f8 <__cxa_atexit@plt+0xf24a0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq r5, [pc, #-288]! @ 101bb8 <__cxa_atexit@plt+0xf5760> │ │ │ │ - @ instruction: 0xfffd6e04 │ │ │ │ - ldrbteq r6, [r3], #1004 @ 0x3ec │ │ │ │ - ldrbteq r7, [r3], #2780 @ 0xadc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + @ instruction: 0xfffff2a4 │ │ │ │ + ldreq r8, [pc, #-1288]! @ fe3f0 <__cxa_atexit@plt+0xf1f98> │ │ │ │ + ldrbteq ip, [r3], #80 @ 0x50 │ │ │ │ + ldreq r8, [pc, #-1200]! @ fe450 <__cxa_atexit@plt+0xf1ff8> │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq ip, [r3], #20 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 101d48 <__cxa_atexit@plt+0xf58f0> │ │ │ │ - ldr r2, [pc, #84] @ 101d54 <__cxa_atexit@plt+0xf58fc> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + cmp r1, #1 │ │ │ │ + blt fe944 <__cxa_atexit@plt+0xf24ec> │ │ │ │ + ldr r1, [r2, #7] │ │ │ │ + ldrb r1, [r1] │ │ │ │ + cmp r1, #10 │ │ │ │ + bne fe950 <__cxa_atexit@plt+0xf24f8> │ │ │ │ + ldr r1, [pc, #68] @ fe984 <__cxa_atexit@plt+0xf252c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b fe95c <__cxa_atexit@plt+0xf2504> │ │ │ │ + ldr r1, [pc, #60] @ fe988 <__cxa_atexit@plt+0xf2530> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b fe95c <__cxa_atexit@plt+0xf2504> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r1, [pc, #36] @ fe980 <__cxa_atexit@plt+0xf2528> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - beq 101d40 <__cxa_atexit@plt+0xf58e8> │ │ │ │ - ldr r3, [pc, #48] @ 101d58 <__cxa_atexit@plt+0xf5900> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 101d5c <__cxa_atexit@plt+0xf5904> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + beq fe978 <__cxa_atexit@plt+0xf2520> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r5, [pc, #-1788]! @ 101668 <__cxa_atexit@plt+0xf5210> │ │ │ │ - ldrbteq r7, [r3], #2648 @ 0xa58 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq fp, [r3], #3980 @ 0xf8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 101d8c <__cxa_atexit@plt+0xf5934> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 101d90 <__cxa_atexit@plt+0xf5938> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [pc, #-1712]! @ 1016e8 <__cxa_atexit@plt+0xf5290> │ │ │ │ - ldrbteq r7, [r3], #2596 @ 0xa24 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldrbteq fp, [r3], #3956 @ 0xf74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 101ddc <__cxa_atexit@plt+0xf5984> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 101e10 <__cxa_atexit@plt+0xf59b8> │ │ │ │ - ldr r3, [pc, #116] @ 101e40 <__cxa_atexit@plt+0xf59e8> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #112] @ 101e44 <__cxa_atexit@plt+0xf59ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldrbteq fp, [r3], #3932 @ 0xf5c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldrbteq fp, [r3], #3908 @ 0xf44 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #10 │ │ │ │ + bne fea04 <__cxa_atexit@plt+0xf25ac> │ │ │ │ + ldr r1, [pc, #64] @ fea3c <__cxa_atexit@plt+0xf25e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 101dfc <__cxa_atexit@plt+0xf59a4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 101e1c <__cxa_atexit@plt+0xf59c4> │ │ │ │ - ldr r3, [pc, #68] @ 101e34 <__cxa_atexit@plt+0xf59dc> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #64] @ 101e38 <__cxa_atexit@plt+0xf59e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + b fea10 <__cxa_atexit@plt+0xf25b8> │ │ │ │ + ldr r1, [pc, #44] @ fea38 <__cxa_atexit@plt+0xf25e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r3, [pc, #48] @ 101e48 <__cxa_atexit@plt+0xf59f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 101e24 <__cxa_atexit@plt+0xf59cc> │ │ │ │ - ldr r3, [pc, #24] @ 101e3c <__cxa_atexit@plt+0xf59e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r6, [r3], #612 @ 0x264 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq fea2c <__cxa_atexit@plt+0xf25d4> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq fp, [r3], #3800 @ 0xed8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 101e98 <__cxa_atexit@plt+0xf5a40> │ │ │ │ - ldr r3, [pc, #56] @ 101eb0 <__cxa_atexit@plt+0xf5a58> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #52] @ 101eb4 <__cxa_atexit@plt+0xf5a5c> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r3, [pc, #24] @ 101eb8 <__cxa_atexit@plt+0xf5a60> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldrbteq fp, [r3], #3776 @ 0xec0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldrbteq fp, [r3], #3752 @ 0xea8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne feab4 <__cxa_atexit@plt+0xf265c> │ │ │ │ + ldr r3, [pc, #64] @ fead8 <__cxa_atexit@plt+0xf2680> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + tst r7, #3 │ │ │ │ + beq feacc <__cxa_atexit@plt+0xf2674> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldr r2, [pc, #24] @ fead4 <__cxa_atexit@plt+0xf267c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne feaa8 <__cxa_atexit@plt+0xf2650> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - ldrbteq r6, [r3], #500 @ 0x1f4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq fp, [r3], #3644 @ 0xe3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 101f24 <__cxa_atexit@plt+0xf5acc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 101f38 <__cxa_atexit@plt+0xf5ae0> │ │ │ │ - ldr r2, [pc, #96] @ 101f4c <__cxa_atexit@plt+0xf5af4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 101f50 <__cxa_atexit@plt+0xf5af8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldrbteq fp, [r3], #3620 @ 0xe24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldrbteq fp, [r3], #3596 @ 0xe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne feb80 <__cxa_atexit@plt+0xf2728> │ │ │ │ + ldr r3, [pc, #132] @ febb0 <__cxa_atexit@plt+0xf2758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq feb94 <__cxa_atexit@plt+0xf273c> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt feb9c <__cxa_atexit@plt+0xf2744> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [pc, #92] @ febb4 <__cxa_atexit@plt+0xf275c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq feb94 <__cxa_atexit@plt+0xf273c> │ │ │ │ + b fec40 <__cxa_atexit@plt+0xf27e8> │ │ │ │ + ldr r7, [pc, #52] @ febbc <__cxa_atexit@plt+0xf2764> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 101f48 <__cxa_atexit@plt+0xf5af0> │ │ │ │ + ldr r7, [pc, #20] @ febb8 <__cxa_atexit@plt+0xf2760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r4, [pc, #-3724]! @ 1010c4 <__cxa_atexit@plt+0xf4c6c> │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - ldreq r4, [pc, #-3752]! @ 1010b0 <__cxa_atexit@plt+0xf4c58> │ │ │ │ - ldrbteq r7, [r3], #2148 @ 0x864 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + ldreq r8, [pc, #-464]! @ fe9f0 <__cxa_atexit@plt+0xf2598> │ │ │ │ + ldreq r8, [pc, #-496]! @ fe9d4 <__cxa_atexit@plt+0xf257c> │ │ │ │ + ldrbteq fp, [r3], #3416 @ 0xd58 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 101fa0 <__cxa_atexit@plt+0xf5b48> │ │ │ │ - ldr r3, [pc, #56] @ 101fb8 <__cxa_atexit@plt+0xf5b60> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #52] @ 101fbc <__cxa_atexit@plt+0xf5b64> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt fec10 <__cxa_atexit@plt+0xf27b8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ fec2c <__cxa_atexit@plt+0xf27d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fec24 <__cxa_atexit@plt+0xf27cc> │ │ │ │ + b fec40 <__cxa_atexit@plt+0xf27e8> │ │ │ │ + ldr r7, [pc, #24] @ fec30 <__cxa_atexit@plt+0xf27d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldreq r8, [pc, #-348]! @ feadc <__cxa_atexit@plt+0xf2684> │ │ │ │ + ldrbteq fp, [r3], #3300 @ 0xce4 │ │ │ │ + andeq r0, r0, r6, ror #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq fecb0 <__cxa_atexit@plt+0xf2858> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq fec90 <__cxa_atexit@plt+0xf2838> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne fece0 <__cxa_atexit@plt+0xf2888> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b fec4c <__cxa_atexit@plt+0xf27f4> │ │ │ │ + ldr r3, [pc, #196] @ fed5c <__cxa_atexit@plt+0xf2904> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r3, [pc, #24] @ 101fc0 <__cxa_atexit@plt+0xf5b68> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + tst r7, #3 │ │ │ │ + beq fed3c <__cxa_atexit@plt+0xf28e4> │ │ │ │ + ldr r3, [pc, #180] @ fed60 <__cxa_atexit@plt+0xf2908> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fed1c <__cxa_atexit@plt+0xf28c4> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne fed00 <__cxa_atexit@plt+0xf28a8> │ │ │ │ + ldr r2, [pc, #144] @ fed54 <__cxa_atexit@plt+0xf28fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fed3c <__cxa_atexit@plt+0xf28e4> │ │ │ │ + ldr r3, [pc, #124] @ fed58 <__cxa_atexit@plt+0xf2900> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fed1c <__cxa_atexit@plt+0xf28c4> │ │ │ │ + ldr r3, [pc, #92] @ fed44 <__cxa_atexit@plt+0xf28ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - ldrbteq r7, [r3], #2036 @ 0x7f4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 101fe4 <__cxa_atexit@plt+0xf5b8c> │ │ │ │ - mov r8, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fed3c <__cxa_atexit@plt+0xf28e4> │ │ │ │ + ldr r3, [pc, #76] @ fed48 <__cxa_atexit@plt+0xf28f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b fed1c <__cxa_atexit@plt+0xf28c4> │ │ │ │ + ldr r3, [pc, #68] @ fed4c <__cxa_atexit@plt+0xf28f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400488 <__cxa_atexit@plt+0x3f4030> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r7, [r3], #2000 @ 0x7d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 102014 <__cxa_atexit@plt+0xf5bbc> │ │ │ │ - mov r9, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fed3c <__cxa_atexit@plt+0xf28e4> │ │ │ │ + ldr r3, [pc, #52] @ fed50 <__cxa_atexit@plt+0xf28f8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 102018 <__cxa_atexit@plt+0xf5bc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r5, [pc, #-988]! @ 101c44 <__cxa_atexit@plt+0xf57ec> │ │ │ │ - ldrbteq r6, [r3], #148 @ 0x94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fed3c <__cxa_atexit@plt+0xf28e4> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + ldrbteq fp, [r3], #2996 @ 0xbb4 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 10203c <__cxa_atexit@plt+0xf5be4> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #40] @ feda0 <__cxa_atexit@plt+0xf2948> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 400490 <__cxa_atexit@plt+0x3f4038> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrbteq r6, [r3], #112 @ 0x70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq fed98 <__cxa_atexit@plt+0xf2940> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq fp, [r3], #2932 @ 0xb74 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1020a8 <__cxa_atexit@plt+0xf5c50> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1020bc <__cxa_atexit@plt+0xf5c64> │ │ │ │ - ldr r2, [pc, #96] @ 1020d0 <__cxa_atexit@plt+0xf5c78> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1020d4 <__cxa_atexit@plt+0xf5c7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + ldrbteq fp, [r3], #2904 @ 0xb58 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ fedfc <__cxa_atexit@plt+0xf29a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fedf4 <__cxa_atexit@plt+0xf299c> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1020cc <__cxa_atexit@plt+0xf5c74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq fp, [r3], #2840 @ 0xb18 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + ldrbteq fp, [r3], #2812 @ 0xafc │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ fee58 <__cxa_atexit@plt+0xf2a00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fee50 <__cxa_atexit@plt+0xf29f8> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r4, [pc, #-3336]! @ 1013cc <__cxa_atexit@plt+0xf4f74> │ │ │ │ - @ instruction: 0xfffffb28 │ │ │ │ - ldreq r4, [pc, #-3364]! @ 1013b8 <__cxa_atexit@plt+0xf4f60> │ │ │ │ - ldrbteq r6, [r3], #3524 @ 0xdc4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 102180 <__cxa_atexit@plt+0xf5d28> │ │ │ │ - ldr r1, [pc, #144] @ 10218c <__cxa_atexit@plt+0xf5d34> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq fp, [r3], #2748 @ 0xabc │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + ldrbteq fp, [r3], #2720 @ 0xaa0 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ feeb4 <__cxa_atexit@plt+0xf2a5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 10215c <__cxa_atexit@plt+0xf5d04> │ │ │ │ - ldr r0, [pc, #120] @ 102190 <__cxa_atexit@plt+0xf5d38> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + beq feeac <__cxa_atexit@plt+0xf2a54> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq fp, [r3], #2656 @ 0xa60 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fef6c <__cxa_atexit@plt+0xf2b14> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - beq 102168 <__cxa_atexit@plt+0xf5d10> │ │ │ │ - ldr lr, [pc, #92] @ 102194 <__cxa_atexit@plt+0xf5d3c> │ │ │ │ - ldrd r0, [r1, #3] │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [r2] │ │ │ │ + ldr sl, [r2, #8] │ │ │ │ + ldr r9, [r2, #16] │ │ │ │ + ldr ip, [r2, #20] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr lr, [pc, #112] @ fef88 <__cxa_atexit@plt+0xf2b30> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq 102178 <__cxa_atexit@plt+0xf5d20> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + add r2, ip, #1 │ │ │ │ + sub r1, sl, #1 │ │ │ │ + ldr r0, [pc, #88] @ fef8c <__cxa_atexit@plt+0xf2b34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r2, [pc, #72] @ fef90 <__cxa_atexit@plt+0xf2b38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fef64 <__cxa_atexit@plt+0xf2b0c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #32] @ fef94 <__cxa_atexit@plt+0xf2b3c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r2, #-4]! │ │ │ │ mov r5, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldreq r7, [pc, #-3848]! @ fe08c <__cxa_atexit@plt+0xf1c34> │ │ │ │ + ldreq r7, [pc, #-3888]! @ fe068 <__cxa_atexit@plt+0xf1c10> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrbteq fp, [r3], #2432 @ 0x980 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b feed4 <__cxa_atexit@plt+0xf2a7c> │ │ │ │ + ldrbteq fp, [r3], #2404 @ 0x964 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldrbteq fp, [r3], #2404 @ 0x964 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi feff8 <__cxa_atexit@plt+0xf2ba0> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldr r7, [pc, #8] @ ff008 <__cxa_atexit@plt+0xf2bb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + ldrbteq fp, [r3], #2380 @ 0x94c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ff04c <__cxa_atexit@plt+0xf2bf4> │ │ │ │ + ldr r1, [pc, #84] @ ff080 <__cxa_atexit@plt+0xf2c28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff074 <__cxa_atexit@plt+0xf2c1c> │ │ │ │ + b ff090 <__cxa_atexit@plt+0xf2c38> │ │ │ │ + ldr r1, [pc, #40] @ ff07c <__cxa_atexit@plt+0xf2c24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff074 <__cxa_atexit@plt+0xf2c1c> │ │ │ │ + b ff340 <__cxa_atexit@plt+0xf2ee8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrbteq fp, [r3], #2224 @ 0x8b0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq ff0c4 <__cxa_atexit@plt+0xf2c6c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ff0e8 <__cxa_atexit@plt+0xf2c90> │ │ │ │ + ldr r3, [pc, #248] @ ff1ac <__cxa_atexit@plt+0xf2d54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff148 <__cxa_atexit@plt+0xf2cf0> │ │ │ │ + b ff1bc <__cxa_atexit@plt+0xf2d64> │ │ │ │ + ldr r3, [pc, #220] @ ff1a8 <__cxa_atexit@plt+0xf2d50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff148 <__cxa_atexit@plt+0xf2cf0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldr r1, [pc, #156] @ ff18c <__cxa_atexit@plt+0xf2d34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ff160 <__cxa_atexit@plt+0xf2d08> │ │ │ │ + ldr r3, [pc, #128] @ ff190 <__cxa_atexit@plt+0xf2d38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #124] @ ff194 <__cxa_atexit@plt+0xf2d3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ ff198 <__cxa_atexit@plt+0xf2d40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq ff150 <__cxa_atexit@plt+0xf2cf8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf16c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ ff19c <__cxa_atexit@plt+0xf2d44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ ff1a0 <__cxa_atexit@plt+0xf2d48> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ ff1a4 <__cxa_atexit@plt+0xf2d4c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrbteq r6, [r3], #3332 @ 0xd04 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + @ instruction: 0xffffea0c │ │ │ │ + ldreq r8, [pc, #-64]! @ ff15c <__cxa_atexit@plt+0xf2d04> │ │ │ │ + ldreq r7, [pc, #-3172]! @ fe53c <__cxa_atexit@plt+0xf20e4> │ │ │ │ + ldrbteq fp, [r3], #1976 @ 0x7b8 │ │ │ │ + ldreq r7, [pc, #-3096]! @ fe590 <__cxa_atexit@plt+0xf2138> │ │ │ │ + ldreq r7, [pc, #-4060]! @ fe1d0 <__cxa_atexit@plt+0xf1d78> │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq fp, [r3], #1924 @ 0x784 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #100] @ 102218 <__cxa_atexit@plt+0xf5dc0> │ │ │ │ + mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + cmp r1, #1 │ │ │ │ + blt ff1f0 <__cxa_atexit@plt+0xf2d98> │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldrb r1, [r1] │ │ │ │ + cmp r1, #10 │ │ │ │ + bne ff1fc <__cxa_atexit@plt+0xf2da4> │ │ │ │ + ldr r1, [pc, #68] @ ff230 <__cxa_atexit@plt+0xf2dd8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1021fc <__cxa_atexit@plt+0xf5da4> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #72] @ 10221c <__cxa_atexit@plt+0xf5dc4> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ + b ff208 <__cxa_atexit@plt+0xf2db0> │ │ │ │ + ldr r1, [pc, #60] @ ff234 <__cxa_atexit@plt+0xf2ddc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ff208 <__cxa_atexit@plt+0xf2db0> │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + ldr r1, [pc, #36] @ ff22c <__cxa_atexit@plt+0xf2dd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 10220c <__cxa_atexit@plt+0xf5db4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + beq ff224 <__cxa_atexit@plt+0xf2dcc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r6, [r3], #3196 @ 0xc7c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrbteq fp, [r3], #1788 @ 0x6fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 102270 <__cxa_atexit@plt+0xf5e18> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldrbteq fp, [r3], #1764 @ 0x6e4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldrbteq fp, [r3], #1740 @ 0x6cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldrbteq fp, [r3], #1716 @ 0x6b4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldrbteq fp, [r3], #1692 @ 0x69c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ff2dc <__cxa_atexit@plt+0xf2e84> │ │ │ │ + ldr r3, [pc, #64] @ ff300 <__cxa_atexit@plt+0xf2ea8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff2f4 <__cxa_atexit@plt+0xf2e9c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldr r2, [pc, #24] @ ff2fc <__cxa_atexit@plt+0xf2ea4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq 102264 <__cxa_atexit@plt+0xf5e0c> │ │ │ │ + bne ff2d0 <__cxa_atexit@plt+0xf2e78> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq fp, [r3], #1584 @ 0x630 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldrbteq fp, [r3], #1560 @ 0x618 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldrbteq fp, [r3], #1528 @ 0x5f8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne ff3a8 <__cxa_atexit@plt+0xf2f50> │ │ │ │ + ldr r3, [pc, #132] @ ff3d8 <__cxa_atexit@plt+0xf2f80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff3bc <__cxa_atexit@plt+0xf2f64> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt ff3c4 <__cxa_atexit@plt+0xf2f6c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [pc, #92] @ ff3dc <__cxa_atexit@plt+0xf2f84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff3bc <__cxa_atexit@plt+0xf2f64> │ │ │ │ + b ff468 <__cxa_atexit@plt+0xf3010> │ │ │ │ + ldr r7, [pc, #52] @ ff3e4 <__cxa_atexit@plt+0xf2f8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r6, [r3], #3112 @ 0xc28 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldr r7, [pc, #20] @ ff3e0 <__cxa_atexit@plt+0xf2f88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + ldreq r7, [pc, #-2472]! @ fea40 <__cxa_atexit@plt+0xf25e8> │ │ │ │ + ldreq r7, [pc, #-2504]! @ fea24 <__cxa_atexit@plt+0xf25cc> │ │ │ │ + ldrbteq fp, [r3], #1348 @ 0x544 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - stm r5, {r0, r1, r3} │ │ │ │ - b 400ab8 <__cxa_atexit@plt+0x3f4660> │ │ │ │ - ldrbteq r7, [r3], #3876 @ 0xf24 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1023f4 <__cxa_atexit@plt+0xf5f9c> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 1023fc <__cxa_atexit@plt+0xf5fa4> │ │ │ │ - stm sp, {r2, fp} │ │ │ │ - ldr r0, [pc, #396] @ 102454 <__cxa_atexit@plt+0xf5ffc> │ │ │ │ - add lr, r3, #8 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - ldm lr, {r0, r2, r7, lr} │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - ldr ip, [r3, #28] │ │ │ │ - ldr r3, [pc, #368] @ 102458 <__cxa_atexit@plt+0xf6000> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt ff438 <__cxa_atexit@plt+0xf2fe0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ ff454 <__cxa_atexit@plt+0xf2ffc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ + beq ff44c <__cxa_atexit@plt+0xf2ff4> │ │ │ │ + b ff468 <__cxa_atexit@plt+0xf3010> │ │ │ │ + ldr r7, [pc, #24] @ ff458 <__cxa_atexit@plt+0xf3000> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldreq r7, [pc, #-2356]! @ feb2c <__cxa_atexit@plt+0xf26d4> │ │ │ │ + ldrbteq fp, [r3], #1232 @ 0x4d0 │ │ │ │ + andeq r0, r0, r6, ror #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq ff4d8 <__cxa_atexit@plt+0xf3080> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq ff4b8 <__cxa_atexit@plt+0xf3060> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne ff508 <__cxa_atexit@plt+0xf30b0> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b ff474 <__cxa_atexit@plt+0xf301c> │ │ │ │ + ldr r3, [pc, #196] @ ff584 <__cxa_atexit@plt+0xf312c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - str lr, [r1, #28] │ │ │ │ - ldr r3, [pc, #352] @ 10245c <__cxa_atexit@plt+0xf6004> │ │ │ │ - add lr, r1, #8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r0, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff564 <__cxa_atexit@plt+0xf310c> │ │ │ │ + ldr r3, [pc, #180] @ ff588 <__cxa_atexit@plt+0xf3130> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r0, #20]! │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #324] @ 102460 <__cxa_atexit@plt+0xf6008> │ │ │ │ - stmib r3, {r0, r9, ip} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 1023e4 <__cxa_atexit@plt+0xf5f8c> │ │ │ │ - ldr r2, [pc, #308] @ 102464 <__cxa_atexit@plt+0xf600c> │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add fp, r2, #3 │ │ │ │ - cmp sl, lr │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - bcc 102414 <__cxa_atexit@plt+0xf5fbc> │ │ │ │ - ldr r2, [pc, #280] @ 102474 <__cxa_atexit@plt+0xf601c> │ │ │ │ - ldr sl, [pc, #280] @ 102478 <__cxa_atexit@plt+0xf6020> │ │ │ │ - sub r8, lr, #41 @ 0x29 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #52]! @ 0x34 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r2, [pc, #252] @ 10247c <__cxa_atexit@plt+0xf6024> │ │ │ │ - add r5, r6, #12 │ │ │ │ - stm r5, {r0, r1, ip} │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - add r0, r6, #24 │ │ │ │ - stm r0, {r2, r9, fp} │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #220] @ 102480 <__cxa_atexit@plt+0xf6028> │ │ │ │ - sub r0, lr, #49 @ 0x31 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #204] @ 102484 <__cxa_atexit@plt+0xf602c> │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ + b ff544 <__cxa_atexit@plt+0xf30ec> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne ff528 <__cxa_atexit@plt+0xf30d0> │ │ │ │ + ldr r2, [pc, #144] @ ff57c <__cxa_atexit@plt+0xf3124> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r6, #-12] │ │ │ │ - str r1, [r6, #-8] │ │ │ │ - ldr r0, [pc, #180] @ 102488 <__cxa_atexit@plt+0xf6030> │ │ │ │ - mov r6, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff564 <__cxa_atexit@plt+0xf310c> │ │ │ │ + ldr r3, [pc, #124] @ ff580 <__cxa_atexit@plt+0xf3128> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b ff544 <__cxa_atexit@plt+0xf30ec> │ │ │ │ + ldr r3, [pc, #92] @ ff56c <__cxa_atexit@plt+0xf3114> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff564 <__cxa_atexit@plt+0xf310c> │ │ │ │ + ldr r3, [pc, #76] @ ff570 <__cxa_atexit@plt+0xf3118> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b ff544 <__cxa_atexit@plt+0xf30ec> │ │ │ │ + ldr r3, [pc, #68] @ ff574 <__cxa_atexit@plt+0xf311c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff564 <__cxa_atexit@plt+0xf310c> │ │ │ │ + ldr r3, [pc, #52] @ ff578 <__cxa_atexit@plt+0xf3120> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff564 <__cxa_atexit@plt+0xf310c> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - ldm sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 102404 <__cxa_atexit@plt+0xf5fac> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + ldrbteq fp, [r3], #928 @ 0x3a0 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ ff5c8 <__cxa_atexit@plt+0xf3170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff5c0 <__cxa_atexit@plt+0xf3168> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #76] @ 102468 <__cxa_atexit@plt+0xf6010> │ │ │ │ - ldr r3, [pc, #76] @ 10246c <__cxa_atexit@plt+0xf6014> │ │ │ │ - ldr r7, [pc, #76] @ 102470 <__cxa_atexit@plt+0xf6018> │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r6, lr │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq fp, [r3], #864 @ 0x360 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ + ldrbteq fp, [r3], #836 @ 0x344 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ ff624 <__cxa_atexit@plt+0xf31cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, r3, #2 │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - bx r1 │ │ │ │ - ldreq r4, [pc, #-2752]! @ 10199c <__cxa_atexit@plt+0xf5544> │ │ │ │ - @ instruction: 0xfffff9f8 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - ldrbteq r7, [r3], #1608 @ 0x648 │ │ │ │ - ldrbteq r5, [r3], #2896 @ 0xb50 │ │ │ │ - ldrbteq r7, [r3], #840 @ 0x348 │ │ │ │ - ldrbteq r6, [r3], #1984 @ 0x7c0 │ │ │ │ - @ instruction: 0xfffdcaf4 │ │ │ │ - @ instruction: 0xfffdc42c │ │ │ │ - ldrbteq r7, [r3], #1032 @ 0x408 │ │ │ │ - ldreq r5, [pc, #-4]! @ 102484 <__cxa_atexit@plt+0xf602c> │ │ │ │ - ldrbteq r5, [r3], #3000 @ 0xbb8 │ │ │ │ - ldreq r4, [pc, #-4004]! @ 1014ec <__cxa_atexit@plt+0xf5094> │ │ │ │ - ldrbteq r6, [r3], #1896 @ 0x768 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff61c <__cxa_atexit@plt+0xf31c4> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq fp, [r3], #772 @ 0x304 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ + ldrbteq fp, [r3], #744 @ 0x2e8 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ ff680 <__cxa_atexit@plt+0xf3228> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff678 <__cxa_atexit@plt+0xf3220> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq fp, [r3], #680 @ 0x2a8 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ + ldrbteq fp, [r3], #652 @ 0x28c │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ ff6dc <__cxa_atexit@plt+0xf3284> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff6d4 <__cxa_atexit@plt+0xf327c> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq fp, [r3], #588 @ 0x24c │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #260] @ 1025a4 <__cxa_atexit@plt+0xf614c> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ + mov lr, r7 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, r1, #3 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ + ldr r7, [r2, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ff7b0 <__cxa_atexit@plt+0xf3358> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr ip, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r9, [r5] │ │ │ │ - str ip, [r2] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr fp, [pc, #172] @ ff7ec <__cxa_atexit@plt+0xf3394> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - bcc 102568 <__cxa_atexit@plt+0xf6110> │ │ │ │ - ldr r0, [pc, #192] @ 1025a8 <__cxa_atexit@plt+0xf6150> │ │ │ │ - sub lr, r6, #41 @ 0x29 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #180] @ 1025ac <__cxa_atexit@plt+0xf6154> │ │ │ │ - str lr, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #20]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r0, [pc, #164] @ 1025b0 <__cxa_atexit@plt+0xf6158> │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + add r0, r7, #1 │ │ │ │ + sub r1, ip, #1 │ │ │ │ + ldr r7, [pc, #148] @ ff7f0 <__cxa_atexit@plt+0xf3398> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r7, sl} │ │ │ │ + str r0, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #124] @ 1025b4 <__cxa_atexit@plt+0xf615c> │ │ │ │ - sub r5, r6, #49 @ 0x31 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #112] @ 1025b8 <__cxa_atexit@plt+0xf6160> │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - stmdb r3, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #96] @ 1025bc <__cxa_atexit@plt+0xf6164> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ + ldr r0, [pc, #132] @ ff7f4 <__cxa_atexit@plt+0xf339c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ff79c <__cxa_atexit@plt+0xf3344> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp lr, r7 │ │ │ │ + bhi ff7cc <__cxa_atexit@plt+0xf3374> │ │ │ │ + str r8, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, lr │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r3, [pc, #80] @ 1025c0 <__cxa_atexit@plt+0xf6168> │ │ │ │ - ldr r2, [pc, #80] @ 1025c4 <__cxa_atexit@plt+0xf616c> │ │ │ │ - ldr r7, [pc, #80] @ 1025c8 <__cxa_atexit@plt+0xf6170> │ │ │ │ + mov r7, r8 │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #68] @ ff7fc <__cxa_atexit@plt+0xf33a4> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov fp, lr │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r7, [pc, #28] @ ff7f8 <__cxa_atexit@plt+0xf33a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r3, r3, #3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + ldreq r7, [pc, #-1760]! @ ff118 <__cxa_atexit@plt+0xf2cc0> │ │ │ │ + ldreq r7, [pc, #-1800]! @ ff0f4 <__cxa_atexit@plt+0xf2c9c> │ │ │ │ + ldrbteq fp, [r3], #344 @ 0x158 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrbteq fp, [r3], #300 @ 0x12c │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b ff6fc <__cxa_atexit@plt+0xf32a4> │ │ │ │ + ldrbteq fp, [r3], #272 @ 0x110 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ff848 <__cxa_atexit@plt+0xf33f0> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b fe6c8 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldr r7, [pc, #12] @ ff85c <__cxa_atexit@plt+0xf3404> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r1, #56 @ 0x38 │ │ │ │ - add r3, r2, #2 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r7, [r3], #1240 @ 0x4d8 │ │ │ │ - @ instruction: 0xfffdc96c │ │ │ │ - @ instruction: 0xfffdc298 │ │ │ │ - ldrbteq r7, [r3], #636 @ 0x27c │ │ │ │ - ldreq r4, [pc, #-3700]! @ 101748 <__cxa_atexit@plt+0xf52f0> │ │ │ │ - ldrbteq r5, [r3], #2604 @ 0xa2c │ │ │ │ - ldreq r4, [pc, #-3616]! @ 1017a4 <__cxa_atexit@plt+0xf534c> │ │ │ │ - ldrbteq r5, [r3], #2560 @ 0xa00 │ │ │ │ - ldrbteq r7, [r3], #520 @ 0x208 │ │ │ │ - ldrbteq r6, [r3], #1648 @ 0x670 │ │ │ │ - ldrbteq r7, [r3], #3120 @ 0xc30 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + ldrbteq fp, [r3], #228 @ 0xe4 │ │ │ │ + ldrbteq fp, [r3], #180 @ 0xb4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 102648 <__cxa_atexit@plt+0xf61f0> │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 102658 <__cxa_atexit@plt+0xf6200> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ - ble 10266c <__cxa_atexit@plt+0xf6214> │ │ │ │ - ldr r7, [pc, #120] @ 102680 <__cxa_atexit@plt+0xf6228> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq 10263c <__cxa_atexit@plt+0xf61e4> │ │ │ │ - ldr r7, [pc, #100] @ 102684 <__cxa_atexit@plt+0xf622c> │ │ │ │ - mov r9, sl │ │ │ │ + bhi ff88c <__cxa_atexit@plt+0xf3434> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldr r7, [pc, #8] @ ff89c <__cxa_atexit@plt+0xf3444> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #88] @ 102688 <__cxa_atexit@plt+0xf6230> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #3 │ │ │ │ - mov r7, sl │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 10268c <__cxa_atexit@plt+0xf6234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #0 │ │ │ │ - bgt 102600 <__cxa_atexit@plt+0xf61a8> │ │ │ │ - ldr r7, [pc, #28] @ 102690 <__cxa_atexit@plt+0xf6238> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldreq r4, [pc, #-3660]! @ 101844 <__cxa_atexit@plt+0xf53ec> │ │ │ │ - ldrbteq r7, [r3], #3016 @ 0xbc8 │ │ │ │ - ldreq r4, [pc, #-1952]! @ 101ef8 <__cxa_atexit@plt+0xf5aa0> │ │ │ │ - ldrbteq r7, [r3], #2924 @ 0xb6c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 1026c0 <__cxa_atexit@plt+0xf6268> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 1026c4 <__cxa_atexit@plt+0xf626c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 10e12c <__cxa_atexit@plt+0x101cd4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r4, [pc, #-3524]! @ 101908 <__cxa_atexit@plt+0xf54b0> │ │ │ │ - ldrbteq r7, [r3], #2872 @ 0xb38 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1026f4 <__cxa_atexit@plt+0xf629c> │ │ │ │ - ldr r7, [pc, #44] @ 102714 <__cxa_atexit@plt+0xf62bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 10270c <__cxa_atexit@plt+0xf62b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrbteq fp, [r3], #192 @ 0xc0 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ff8e0 <__cxa_atexit@plt+0xf3488> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #248] @ ff9c0 <__cxa_atexit@plt+0xf3568> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff980 <__cxa_atexit@plt+0xf3528> │ │ │ │ + b ff9d4 <__cxa_atexit@plt+0xf357c> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #188] @ ff9b0 <__cxa_atexit@plt+0xf3558> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [pc, #8] @ 102710 <__cxa_atexit@plt+0xf62b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldreq r4, [pc, #-3280]! @ 101a48 <__cxa_atexit@plt+0xf55f0> │ │ │ │ - ldreq r4, [pc, #-1836]! @ 101ff0 <__cxa_atexit@plt+0xf5b98> │ │ │ │ - ldrbteq r7, [r3], #2776 @ 0xad8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 10279c <__cxa_atexit@plt+0xf6344> │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #96] @ 1027a0 <__cxa_atexit@plt+0xf6348> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 102790 <__cxa_atexit@plt+0xf6338> │ │ │ │ - ldr lr, [pc, #84] @ 1027a4 <__cxa_atexit@plt+0xf634c> │ │ │ │ - ldr r1, [pc, #84] @ 1027a8 <__cxa_atexit@plt+0xf6350> │ │ │ │ - ldr r0, [pc, #84] @ 1027ac <__cxa_atexit@plt+0xf6354> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r7, #7 │ │ │ │ - addeq r3, r7, #10 │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - moveq r1, lr │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr sl, [r3] │ │ │ │ - ldr r8, [pc, #40] @ 1027b0 <__cxa_atexit@plt+0xf6358> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ad8 <__cxa_atexit@plt+0x3f4680> │ │ │ │ + beq ff974 <__cxa_atexit@plt+0xf351c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ff988 <__cxa_atexit@plt+0xf3530> │ │ │ │ + ldr r2, [pc, #152] @ ff9b4 <__cxa_atexit@plt+0xf355c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff974 <__cxa_atexit@plt+0xf351c> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt ff99c <__cxa_atexit@plt+0xf3544> │ │ │ │ + ldr r2, [pc, #120] @ ff9b8 <__cxa_atexit@plt+0xf3560> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldrb r2, [r7] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff980 <__cxa_atexit@plt+0xf3528> │ │ │ │ + b ffd5c <__cxa_atexit@plt+0xf3904> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldreq r4, [pc, #-1732]! @ 1020e4 <__cxa_atexit@plt+0xf5c8c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - ldreq r4, [pc, #-3208]! @ 101b2c <__cxa_atexit@plt+0xf56d4> │ │ │ │ - ldreq r4, [pc, #-3172]! @ 101b54 <__cxa_atexit@plt+0xf56fc> │ │ │ │ - ldrbteq r7, [r3], #2600 @ 0xa28 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 10280c <__cxa_atexit@plt+0xf63b4> │ │ │ │ - ldr r2, [pc, #68] @ 102810 <__cxa_atexit@plt+0xf63b8> │ │ │ │ - and r1, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r1, #2 │ │ │ │ - mov r0, #7 │ │ │ │ - moveq r2, r3 │ │ │ │ - moveq r0, #10 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr sl, [r7, r0] │ │ │ │ - ldr r3, [pc, #32] @ 102814 <__cxa_atexit@plt+0xf63bc> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #16] @ 102818 <__cxa_atexit@plt+0xf63c0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ad8 <__cxa_atexit@plt+0x3f4680> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - ldreq r4, [pc, #-3060]! @ 101c28 <__cxa_atexit@plt+0xf57d0> │ │ │ │ - ldreq r4, [pc, #-3048]! @ 101c38 <__cxa_atexit@plt+0xf57e0> │ │ │ │ - ldrbteq r7, [r3], #2476 @ 0x9ac │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ ff9c4 <__cxa_atexit@plt+0xf356c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ ff9bc <__cxa_atexit@plt+0xf3564> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + andeq r0, r0, r8, asr #7 │ │ │ │ + andeq r0, r0, r8, lsl r4 │ │ │ │ + ldreq r7, [pc, #-976]! @ ff5f4 <__cxa_atexit@plt+0xf319c> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldreq r7, [pc, #-1000]! @ ff5e4 <__cxa_atexit@plt+0xf318c> │ │ │ │ + ldrbteq sl, [r3], #3920 @ 0xf50 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 10288c <__cxa_atexit@plt+0xf6434> │ │ │ │ - ldr lr, [pc, #96] @ 1028a4 <__cxa_atexit@plt+0xf644c> │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add lr, r9, #12 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - stm lr, {r0, r3, r8, sl} │ │ │ │ - str r2, [r9, #28] │ │ │ │ - ldr r3, [pc, #48] @ 1028a8 <__cxa_atexit@plt+0xf6450> │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #40] @ 1028ac <__cxa_atexit@plt+0xf6454> │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - ldr r3, [pc, #28] @ 1028b0 <__cxa_atexit@plt+0xf6458> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq ffa08 <__cxa_atexit@plt+0xf35b0> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ffa2c <__cxa_atexit@plt+0xf35d4> │ │ │ │ + ldr r3, [pc, #220] @ ffad4 <__cxa_atexit@plt+0xf367c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - @ instruction: 0xfffffa4c │ │ │ │ - ldreq r4, [pc, #-1288]! @ 1023a8 <__cxa_atexit@plt+0xf5f50> │ │ │ │ - ldreq r4, [pc, #-1408]! @ 102334 <__cxa_atexit@plt+0xf5edc> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq r7, [r3], #2324 @ 0x914 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 102924 <__cxa_atexit@plt+0xf64cc> │ │ │ │ - ldr lr, [pc, #96] @ 10293c <__cxa_atexit@plt+0xf64e4> │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add lr, r9, #12 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - stm lr, {r0, r3, r8, sl} │ │ │ │ - str r2, [r9, #28] │ │ │ │ - ldr r3, [pc, #48] @ 102940 <__cxa_atexit@plt+0xf64e8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #40] @ 102944 <__cxa_atexit@plt+0xf64ec> │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - ldr r3, [pc, #28] @ 102948 <__cxa_atexit@plt+0xf64f0> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffa84 <__cxa_atexit@plt+0xf362c> │ │ │ │ + b ffae4 <__cxa_atexit@plt+0xf368c> │ │ │ │ + ldr r7, [pc, #192] @ ffad0 <__cxa_atexit@plt+0xf3678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffa84 <__cxa_atexit@plt+0xf362c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldr r3, [pc, #136] @ ffabc <__cxa_atexit@plt+0xf3664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - @ instruction: 0xfffff9b4 │ │ │ │ - ldreq r4, [pc, #-1136]! @ 1024d8 <__cxa_atexit@plt+0xf6080> │ │ │ │ - ldreq r4, [pc, #-1256]! @ 102464 <__cxa_atexit@plt+0xf600c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrbteq r7, [r3], #2172 @ 0x87c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1029bc <__cxa_atexit@plt+0xf6564> │ │ │ │ - ldr lr, [pc, #96] @ 1029d4 <__cxa_atexit@plt+0xf657c> │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add lr, r9, #12 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - stm lr, {r0, r3, r8, sl} │ │ │ │ - str r2, [r9, #28] │ │ │ │ - ldr r3, [pc, #48] @ 1029d8 <__cxa_atexit@plt+0xf6580> │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #40] @ 1029dc <__cxa_atexit@plt+0xf6584> │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 4004a8 <__cxa_atexit@plt+0x3f4050> │ │ │ │ - ldr r3, [pc, #28] @ 1029e0 <__cxa_atexit@plt+0xf6588> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ffa9c <__cxa_atexit@plt+0xf3644> │ │ │ │ + ldr r3, [pc, #104] @ ffac0 <__cxa_atexit@plt+0xf3668> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400480 <__cxa_atexit@plt+0x3f4028> │ │ │ │ - @ instruction: 0xfffff91c │ │ │ │ - ldreq r4, [pc, #-984]! @ 102608 <__cxa_atexit@plt+0xf61b0> │ │ │ │ - ldreq r4, [pc, #-1104]! @ 102594 <__cxa_atexit@plt+0xf613c> │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrbteq r7, [r3], #680 @ 0x2a8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b f870c <__cxa_atexit@plt+0xec2b4> │ │ │ │ - ldrbteq r7, [r3], #2152 @ 0x868 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 102a74 <__cxa_atexit@plt+0xf661c> │ │ │ │ - ldr r8, [pc, #88] @ 102a84 <__cxa_atexit@plt+0xf662c> │ │ │ │ - ldr lr, [pc, #88] @ 102a88 <__cxa_atexit@plt+0xf6630> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #76] @ 102a8c <__cxa_atexit@plt+0xf6634> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #22 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #60] @ 102a90 <__cxa_atexit@plt+0xf6638> │ │ │ │ - add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #100] @ ffac4 <__cxa_atexit@plt+0xf366c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r8, r9, sl} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - add r8, lr, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldrbteq r6, [r3], #2860 @ 0xb2c │ │ │ │ - ldreq r4, [pc, #-876]! @ 102728 <__cxa_atexit@plt+0xf62d0> │ │ │ │ - ldreq r4, [pc, #-852]! @ 102744 <__cxa_atexit@plt+0xf62ec> │ │ │ │ - ldrbteq r7, [r3], #2020 @ 0x7e4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 102af0 <__cxa_atexit@plt+0xf6698> │ │ │ │ - ldr r2, [pc, #64] @ 102b00 <__cxa_atexit@plt+0xf66a8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr lr, [pc, #52] @ 102b04 <__cxa_atexit@plt+0xf66ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r7, r6, #11 │ │ │ │ - add r8, lr, #2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq ffa8c <__cxa_atexit@plt+0xf3634> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf16c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - ldrbteq r6, [r3], #2720 @ 0xaa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 102b3c <__cxa_atexit@plt+0xf66e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 102b44 <__cxa_atexit@plt+0xf66ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [pc, #-612]! @ 1028e8 <__cxa_atexit@plt+0xf6490> │ │ │ │ - ldrbteq r6, [r3], #3884 @ 0xf2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 102b84 <__cxa_atexit@plt+0xf672c> │ │ │ │ - ldr r2, [pc, #36] @ 102b8c <__cxa_atexit@plt+0xf6734> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 102b90 <__cxa_atexit@plt+0xf6738> │ │ │ │ + ldr r7, [pc, #36] @ ffac8 <__cxa_atexit@plt+0xf3670> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ ffacc <__cxa_atexit@plt+0xf3674> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 400700 <__cxa_atexit@plt+0x3f42a8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq r4, [pc, #-552]! @ 10296c <__cxa_atexit@plt+0xf6514> │ │ │ │ - ldreq r4, [pc, #-1044]! @ 102784 <__cxa_atexit@plt+0xf632c> │ │ │ │ - ldrbteq r6, [r3], #3808 @ 0xee0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 102bf4 <__cxa_atexit@plt+0xf679c> │ │ │ │ - ldr r2, [pc, #72] @ 102c04 <__cxa_atexit@plt+0xf67ac> │ │ │ │ - ldr r8, [pc, #72] @ 102c08 <__cxa_atexit@plt+0xf67b0> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 102c0c <__cxa_atexit@plt+0xf67b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #44] @ 102c10 <__cxa_atexit@plt+0xf67b8> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + @ instruction: 0xffffe0c4 │ │ │ │ + ldreq r7, [pc, #-808]! @ ff7a4 <__cxa_atexit@plt+0xf334c> │ │ │ │ + ldrbteq sl, [r3], #3708 @ 0xe7c │ │ │ │ + ldreq r7, [pc, #-732]! @ ff7f8 <__cxa_atexit@plt+0xf33a0> │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq sl, [r3], #3648 @ 0xe40 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #1 │ │ │ │ + blt ffb08 <__cxa_atexit@plt+0xf36b0> │ │ │ │ + ldr r1, [pc, #60] @ ffb3c <__cxa_atexit@plt+0xf36e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + b ffb14 <__cxa_atexit@plt+0xf36bc> │ │ │ │ + ldr r1, [pc, #48] @ ffb40 <__cxa_atexit@plt+0xf36e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + str r7, [r3, #16] │ │ │ │ str r1, [r3, #8] │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + tst r2, #3 │ │ │ │ + beq ffb30 <__cxa_atexit@plt+0xf36d8> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldrteq sp, [fp], #3700 @ 0xe74 │ │ │ │ - ldreq r4, [pc, #-944]! @ 102864 <__cxa_atexit@plt+0xf640c> │ │ │ │ - ldreq r4, [pc, #-452]! @ 102a54 <__cxa_atexit@plt+0xf65fc> │ │ │ │ - ldrbteq r6, [r3], #3680 @ 0xe60 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq sl, [r3], #3540 @ 0xdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 102c50 <__cxa_atexit@plt+0xf67f8> │ │ │ │ - ldr r3, [pc, #36] @ 102c60 <__cxa_atexit@plt+0xf6808> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldrbteq sl, [r3], #3516 @ 0xdbc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldrbteq sl, [r3], #3492 @ 0xda4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldrbteq sl, [r3], #3468 @ 0xd8c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ffbd0 <__cxa_atexit@plt+0xf3778> │ │ │ │ + ldr r3, [pc, #64] @ ffbf4 <__cxa_atexit@plt+0xf379c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffbe8 <__cxa_atexit@plt+0xf3790> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldr r2, [pc, #24] @ ffbf0 <__cxa_atexit@plt+0xf3798> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne ffbc4 <__cxa_atexit@plt+0xf376c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - ldrbteq r6, [r3], #3600 @ 0xe10 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq sl, [r3], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 102cac <__cxa_atexit@plt+0xf6854> │ │ │ │ - ldr r3, [pc, #48] @ 102cbc <__cxa_atexit@plt+0xf6864> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #40] @ 102cc0 <__cxa_atexit@plt+0xf6868> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldrbteq sl, [r3], #3336 @ 0xd08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldrbteq sl, [r3], #3312 @ 0xcf0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne ffc9c <__cxa_atexit@plt+0xf3844> │ │ │ │ + ldr r3, [pc, #132] @ ffccc <__cxa_atexit@plt+0xf3874> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffcb0 <__cxa_atexit@plt+0xf3858> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt ffcb8 <__cxa_atexit@plt+0xf3860> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [pc, #92] @ ffcd0 <__cxa_atexit@plt+0xf3878> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffcb0 <__cxa_atexit@plt+0xf3858> │ │ │ │ + b ffd5c <__cxa_atexit@plt+0xf3904> │ │ │ │ + ldr r7, [pc, #52] @ ffcd8 <__cxa_atexit@plt+0xf3880> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrteq sp, [fp], #3496 @ 0xda8 │ │ │ │ - ldrbteq r7, [r3], #1068 @ 0x42c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 102cf0 <__cxa_atexit@plt+0xf6898> │ │ │ │ - ldr r3, [pc, #20] @ 102cf8 <__cxa_atexit@plt+0xf68a0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 652d68 <__cxa_atexit@plt+0x646910> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbteq r7, [r3], #1012 @ 0x3f4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #20] @ ffcd4 <__cxa_atexit@plt+0xf387c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + ldreq r7, [pc, #-180]! @ ffc28 <__cxa_atexit@plt+0xf37d0> │ │ │ │ + ldreq r7, [pc, #-212]! @ ffc0c <__cxa_atexit@plt+0xf37b4> │ │ │ │ + ldrbteq sl, [r3], #3132 @ 0xc3c │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 102d50 <__cxa_atexit@plt+0xf68f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #52] @ 102d54 <__cxa_atexit@plt+0xf68fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #40] @ 102d58 <__cxa_atexit@plt+0xf6900> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 102d5c <__cxa_atexit@plt+0xf6904> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #24] @ 102d60 <__cxa_atexit@plt+0xf6908> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 400be8 <__cxa_atexit@plt+0x3f4790> │ │ │ │ - ldreq r4, [pc, #-168]! @ 102cb0 <__cxa_atexit@plt+0xf6858> │ │ │ │ - ldreq r4, [pc, #-1880]! @ 102604 <__cxa_atexit@plt+0xf61ac> │ │ │ │ - ldreq r4, [pc, #-1852]! @ 102624 <__cxa_atexit@plt+0xf61cc> │ │ │ │ - ldreq r4, [pc, #-1844]! @ 102630 <__cxa_atexit@plt+0xf61d8> │ │ │ │ - ldreq r4, [pc, #-1836]! @ 10263c <__cxa_atexit@plt+0xf61e4> │ │ │ │ - ldrbteq r7, [r3], #908 @ 0x38c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 102da4 <__cxa_atexit@plt+0xf694c> │ │ │ │ - ldr r3, [pc, #40] @ 102db4 <__cxa_atexit@plt+0xf695c> │ │ │ │ - ldr r8, [pc, #40] @ 102db8 <__cxa_atexit@plt+0xf6960> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt ffd2c <__cxa_atexit@plt+0xf38d4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ ffd48 <__cxa_atexit@plt+0xf38f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffd40 <__cxa_atexit@plt+0xf38e8> │ │ │ │ + b ffd5c <__cxa_atexit@plt+0xf3904> │ │ │ │ + ldr r7, [pc, #24] @ ffd4c <__cxa_atexit@plt+0xf38f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - ldrteq sp, [fp], #3227 @ 0xc9b │ │ │ │ - ldrbteq r7, [r3], #820 @ 0x334 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 102df8 <__cxa_atexit@plt+0xf69a0> │ │ │ │ - ldr r3, [pc, #36] @ 102e08 <__cxa_atexit@plt+0xf69b0> │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 4004d0 <__cxa_atexit@plt+0x3f4078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 102e74 <__cxa_atexit@plt+0xf6a1c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 102e7c <__cxa_atexit@plt+0xf6a24> │ │ │ │ - ldr r3, [pc, #88] @ 102e98 <__cxa_atexit@plt+0xf6a40> │ │ │ │ - ldr r2, [pc, #88] @ 102e9c <__cxa_atexit@plt+0xf6a44> │ │ │ │ - ldr r1, [pc, #88] @ 102ea0 <__cxa_atexit@plt+0xf6a48> │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldreq r7, [pc, #-64]! @ ffd14 <__cxa_atexit@plt+0xf38bc> │ │ │ │ + ldrbteq sl, [r3], #3016 @ 0xbc8 │ │ │ │ + andeq r0, r0, r6, ror #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq ffdfc <__cxa_atexit@plt+0xf39a4> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq ffdac <__cxa_atexit@plt+0xf3954> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne ffe5c <__cxa_atexit@plt+0xf3a04> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b ffd68 <__cxa_atexit@plt+0xf3910> │ │ │ │ + ldr r3, [pc, #384] @ fff34 <__cxa_atexit@plt+0xf3adc> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffefc <__cxa_atexit@plt+0xf3aa4> │ │ │ │ + ldr r2, [pc, #368] @ fff38 <__cxa_atexit@plt+0xf3ae0> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - stmib r7, {r3, sl} │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, r7 │ │ │ │ - b 102e84 <__cxa_atexit@plt+0xf6a2c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 102e94 <__cxa_atexit@plt+0xf6a3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r7, [r3], #1028 @ 0x404 │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrbteq r6, [r3], #1852 @ 0x73c │ │ │ │ - ldrbteq r7, [r3], #952 @ 0x3b8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 102ef8 <__cxa_atexit@plt+0xf6aa0> │ │ │ │ - ldr r2, [pc, #56] @ 102f04 <__cxa_atexit@plt+0xf6aac> │ │ │ │ - ldr r1, [pc, #56] @ 102f08 <__cxa_atexit@plt+0xf6ab0> │ │ │ │ - ldr r3, [pc, #56] @ 102f0c <__cxa_atexit@plt+0xf6ab4> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq fff04 <__cxa_atexit@plt+0xf3aac> │ │ │ │ + ldr r2, [pc, #348] @ fff3c <__cxa_atexit@plt+0xf3ae4> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffefc <__cxa_atexit@plt+0xf3aa4> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne ffeac <__cxa_atexit@plt+0xf3a54> │ │ │ │ + ldr r2, [pc, #280] @ fff28 <__cxa_atexit@plt+0xf3ad0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffefc <__cxa_atexit@plt+0xf3aa4> │ │ │ │ + ldr r2, [pc, #260] @ fff2c <__cxa_atexit@plt+0xf3ad4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq fff04 <__cxa_atexit@plt+0xf3aac> │ │ │ │ + ldr r2, [pc, #240] @ fff30 <__cxa_atexit@plt+0xf3ad8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffefc <__cxa_atexit@plt+0xf3aa4> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r3, [pc, #172] @ fff10 <__cxa_atexit@plt+0xf3ab8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r8, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - ldrbteq r6, [r3], #1732 @ 0x6c4 │ │ │ │ - ldrbteq r7, [r3], #828 @ 0x33c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 102f50 <__cxa_atexit@plt+0xf6af8> │ │ │ │ - ldr r2, [pc, #232] @ 103020 <__cxa_atexit@plt+0xf6bc8> │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ + beq ffefc <__cxa_atexit@plt+0xf3aa4> │ │ │ │ + ldr r2, [pc, #156] @ fff14 <__cxa_atexit@plt+0xf3abc> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - beq 102fe4 <__cxa_atexit@plt+0xf6b8c> │ │ │ │ - b 103030 <__cxa_atexit@plt+0xf6bd8> │ │ │ │ - ldr r3, [pc, #180] @ 10300c <__cxa_atexit@plt+0xf6bb4> │ │ │ │ + tst r3, #3 │ │ │ │ + beq fff04 <__cxa_atexit@plt+0xf3aac> │ │ │ │ + ldr r2, [pc, #136] @ fff18 <__cxa_atexit@plt+0xf3ac0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ + beq ffefc <__cxa_atexit@plt+0xf3aa4> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r3, [pc, #104] @ fff1c <__cxa_atexit@plt+0xf3ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 102fe4 <__cxa_atexit@plt+0xf6b8c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 102ffc <__cxa_atexit@plt+0xf6ba4> │ │ │ │ - ldr r2, [pc, #148] @ 103010 <__cxa_atexit@plt+0xf6bb8> │ │ │ │ - ldr lr, [pc, #148] @ 103014 <__cxa_atexit@plt+0xf6bbc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - mov r7, r5 │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffefc <__cxa_atexit@plt+0xf3aa4> │ │ │ │ + ldr r2, [pc, #88] @ fff20 <__cxa_atexit@plt+0xf3ac8> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r0, [r7] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - beq 102fec <__cxa_atexit@plt+0xf6b94> │ │ │ │ - ldr r2, [pc, #80] @ 103018 <__cxa_atexit@plt+0xf6bc0> │ │ │ │ - ldr r8, [pc, #80] @ 10301c <__cxa_atexit@plt+0xf6bc4> │ │ │ │ - str r6, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq fff04 <__cxa_atexit@plt+0xf3aac> │ │ │ │ + ldr r2, [pc, #68] @ fff24 <__cxa_atexit@plt+0xf3acc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ffefc <__cxa_atexit@plt+0xf3aa4> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, lsr #5 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, r4, lsr #6 │ │ │ │ - ldrbteq r5, [r3], #3600 @ 0xe10 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - ldrbteq r7, [r3], #520 @ 0x208 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsr #6 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + muleq r0, r8, r3 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq sl, [r3], #2520 @ 0x9d8 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1030c8 <__cxa_atexit@plt+0xf6c70> │ │ │ │ - ldr r1, [pc, #212] @ 103120 <__cxa_atexit@plt+0xf6cc8> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r0, [pc, #204] @ 103124 <__cxa_atexit@plt+0xf6ccc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r7, #-4]! │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 1030b8 <__cxa_atexit@plt+0xf6c60> │ │ │ │ - ldr r7, [pc, #148] @ 103128 <__cxa_atexit@plt+0xf6cd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1030d4 <__cxa_atexit@plt+0xf6c7c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 1030e8 <__cxa_atexit@plt+0xf6c90> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #72] @ fff9c <__cxa_atexit@plt+0xf3b44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq fff88 <__cxa_atexit@plt+0xf3b30> │ │ │ │ + ldr r2, [pc, #52] @ fffa0 <__cxa_atexit@plt+0xf3b48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fff94 <__cxa_atexit@plt+0xf3b3c> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #88] @ 103134 <__cxa_atexit@plt+0xf6cdc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + ldrbteq sl, [r3], #2420 @ 0x974 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ fffe0 <__cxa_atexit@plt+0xf3b88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fffd8 <__cxa_atexit@plt+0xf3b80> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r2, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bls 1030ac <__cxa_atexit@plt+0xf6c54> │ │ │ │ - ldr r3, [pc, #40] @ 10312c <__cxa_atexit@plt+0xf6cd4> │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r8, [pc, #28] @ 103130 <__cxa_atexit@plt+0xf6cd8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffef048 │ │ │ │ - ldreq r4, [pc, #-700]! @ 102e7c <__cxa_atexit@plt+0xf6a24> │ │ │ │ - ldrbteq r6, [r3], #2364 @ 0x93c │ │ │ │ - ldrbteq r6, [r3], #2272 @ 0x8e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + ldrbteq sl, [r3], #2356 @ 0x934 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r7, [pc, #128] @ 1031d8 <__cxa_atexit@plt+0xf6d80> │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r3, {r1, r7} │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 103188 <__cxa_atexit@plt+0xf6d30> │ │ │ │ - mvn r3, r2 │ │ │ │ + ldr r2, [pc, #72] @ 100040 <__cxa_atexit@plt+0xf3be8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - beq 1031a0 <__cxa_atexit@plt+0xf6d48> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + beq 10002c <__cxa_atexit@plt+0xf3bd4> │ │ │ │ + ldr r2, [pc, #52] @ 100044 <__cxa_atexit@plt+0xf3bec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100038 <__cxa_atexit@plt+0xf3be0> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 1031e4 <__cxa_atexit@plt+0xf6d8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r2, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bls 10317c <__cxa_atexit@plt+0xf6d24> │ │ │ │ - ldr r3, [pc, #32] @ 1031dc <__cxa_atexit@plt+0xf6d84> │ │ │ │ - stmda r5, {r2, r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r8, [pc, #20] @ 1031e0 <__cxa_atexit@plt+0xf6d88> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 400ac0 <__cxa_atexit@plt+0x3f4668> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffeef90 │ │ │ │ - ldreq r4, [pc, #-516]! @ 102fe4 <__cxa_atexit@plt+0xf6b8c> │ │ │ │ - ldrbteq r6, [r3], #2184 @ 0x888 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrbteq sl, [r3], #2256 @ 0x8d0 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 100084 <__cxa_atexit@plt+0xf3c2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10007c <__cxa_atexit@plt+0xf3c24> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r7, [r3], #64 @ 0x40 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + ldrbteq sl, [r3], #2192 @ 0x890 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 103294 <__cxa_atexit@plt+0xf6e3c> │ │ │ │ - ldr r2, [pc, #124] @ 1032a0 <__cxa_atexit@plt+0xf6e48> │ │ │ │ - ldr lr, [pc, #124] @ 1032a4 <__cxa_atexit@plt+0xf6e4c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - mov r7, r5 │ │ │ │ + ldr r2, [pc, #72] @ 1000e4 <__cxa_atexit@plt+0xf3c8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ str r2, [r5] │ │ │ │ - ldr r2, [r7, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r0, [r7] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 103288 <__cxa_atexit@plt+0xf6e30> │ │ │ │ - ldr r2, [pc, #56] @ 1032a8 <__cxa_atexit@plt+0xf6e50> │ │ │ │ - ldr r8, [pc, #56] @ 1032ac <__cxa_atexit@plt+0xf6e54> │ │ │ │ - str r3, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1000d0 <__cxa_atexit@plt+0xf3c78> │ │ │ │ + ldr r2, [pc, #52] @ 1000e8 <__cxa_atexit@plt+0xf3c90> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r7 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1000dc <__cxa_atexit@plt+0xf3c84> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + ldrbteq sl, [r3], #2092 @ 0x82c │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 100128 <__cxa_atexit@plt+0xf3cd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100120 <__cxa_atexit@plt+0xf3cc8> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrbteq sl, [r3], #2028 @ 0x7ec │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 100188 <__cxa_atexit@plt+0xf3d30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 100174 <__cxa_atexit@plt+0xf3d1c> │ │ │ │ + ldr r2, [pc, #52] @ 10018c <__cxa_atexit@plt+0xf3d34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100180 <__cxa_atexit@plt+0xf3d28> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrbteq r5, [r3], #2920 @ 0xb68 │ │ │ │ - ldrbteq r6, [r3], #3948 @ 0xf6c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrbteq sl, [r3], #1928 @ 0x788 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1032e8 <__cxa_atexit@plt+0xf6e90> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [pc, #28] @ 1032ec <__cxa_atexit@plt+0xf6e94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r5, [r3], #2828 @ 0xb0c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 10330c <__cxa_atexit@plt+0xf6eb4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 1001cc <__cxa_atexit@plt+0xf3d74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1001c4 <__cxa_atexit@plt+0xf3d6c> │ │ │ │ + b 1001dc <__cxa_atexit@plt+0xf3d84> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq sl, [r3], #1864 @ 0x748 │ │ │ │ + andeq r0, r0, r6, ror #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 1001fc <__cxa_atexit@plt+0xf3da4> │ │ │ │ + ldr r7, [pc, #176] @ 1002a0 <__cxa_atexit@plt+0xf3e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [pc, #-2860]! @ 1027e8 <__cxa_atexit@plt+0xf6390> │ │ │ │ - ldrbteq r6, [r3], #3960 @ 0xf78 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 10337c <__cxa_atexit@plt+0xf6f24> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 103384 <__cxa_atexit@plt+0xf6f2c> │ │ │ │ - ldr r3, [pc, #88] @ 1033a0 <__cxa_atexit@plt+0xf6f48> │ │ │ │ - ldr r2, [pc, #88] @ 1033a4 <__cxa_atexit@plt+0xf6f4c> │ │ │ │ - ldr r1, [pc, #88] @ 1033a8 <__cxa_atexit@plt+0xf6f50> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 100288 <__cxa_atexit@plt+0xf3e30> │ │ │ │ + ldr r2, [pc, #124] @ 100294 <__cxa_atexit@plt+0xf3e3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - stmib r7, {r3, sl} │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 400538 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ - mov r6, r7 │ │ │ │ - b 10338c <__cxa_atexit@plt+0xf6f34> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 10339c <__cxa_atexit@plt+0xf6f44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #120] @ 100298 <__cxa_atexit@plt+0xf3e40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #116] @ 10029c <__cxa_atexit@plt+0xf3e44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r5, #16]! │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + str r8, [r9, #4] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add r2, r9, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str sl, [r9, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100280 <__cxa_atexit@plt+0xf3e28> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r6, [r3], #3836 @ 0xefc │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - ldrbteq r6, [r3], #564 @ 0x234 │ │ │ │ - ldrbteq r6, [r3], #3692 @ 0xe6c │ │ │ │ - andeq r0, r3, pc │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldreq r6, [pc, #-3100]! @ ff684 <__cxa_atexit@plt+0xf322c> │ │ │ │ + ldreq r6, [pc, #-3152]! @ ff654 <__cxa_atexit@plt+0xf31fc> │ │ │ │ + ldreq r6, [pc, #-2948]! @ ff724 <__cxa_atexit@plt+0xf32cc> │ │ │ │ + ldrbteq sl, [r3], #1652 @ 0x674 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldrbteq sl, [r3], #1684 @ 0x694 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1002e8 <__cxa_atexit@plt+0xf3e90> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldr r7, [pc, #8] @ 1002f8 <__cxa_atexit@plt+0xf3ea0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq sl, [r3], #1660 @ 0x67c │ │ │ │ + mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10343c <__cxa_atexit@plt+0xf6fe4> │ │ │ │ - ldr r2, [pc, #124] @ 103450 <__cxa_atexit@plt+0xf6ff8> │ │ │ │ - mov r7, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 103420 <__cxa_atexit@plt+0xf6fc8> │ │ │ │ - ldr r1, [pc, #100] @ 103454 <__cxa_atexit@plt+0xf6ffc> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10033c <__cxa_atexit@plt+0xf3ee4> │ │ │ │ + ldr r1, [pc, #84] @ 100370 <__cxa_atexit@plt+0xf3f18> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub lr, r3, #16 │ │ │ │ - tst r9, #3 │ │ │ │ - stm lr, {r1, r2, sl} │ │ │ │ - beq 103430 <__cxa_atexit@plt+0xf6fd8> │ │ │ │ - ldr r8, [pc, #68] @ 103458 <__cxa_atexit@plt+0xf7000> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100364 <__cxa_atexit@plt+0xf3f0c> │ │ │ │ + b 100380 <__cxa_atexit@plt+0xf3f28> │ │ │ │ + ldr r1, [pc, #40] @ 10036c <__cxa_atexit@plt+0xf3f14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100364 <__cxa_atexit@plt+0xf3f0c> │ │ │ │ + b 1005fc <__cxa_atexit@plt+0xf41a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrbteq sl, [r3], #1504 @ 0x5e0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 1003b4 <__cxa_atexit@plt+0xf3f5c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1003d8 <__cxa_atexit@plt+0xf3f80> │ │ │ │ + ldr r3, [pc, #248] @ 10049c <__cxa_atexit@plt+0xf4044> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100438 <__cxa_atexit@plt+0xf3fe0> │ │ │ │ + b 1004ac <__cxa_atexit@plt+0xf4054> │ │ │ │ + ldr r3, [pc, #220] @ 100498 <__cxa_atexit@plt+0xf4040> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100438 <__cxa_atexit@plt+0xf3fe0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldr r1, [pc, #156] @ 10047c <__cxa_atexit@plt+0xf4024> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 100450 <__cxa_atexit@plt+0xf3ff8> │ │ │ │ + ldr r3, [pc, #128] @ 100480 <__cxa_atexit@plt+0xf4028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #124] @ 100484 <__cxa_atexit@plt+0xf402c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ 100488 <__cxa_atexit@plt+0xf4030> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 100440 <__cxa_atexit@plt+0xf3fe8> │ │ │ │ mov r5, r7 │ │ │ │ - str r2, [r7] │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ + mov r7, r8 │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf16c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 10345c <__cxa_atexit@plt+0xf7004> │ │ │ │ + ldr r7, [pc, #52] @ 10048c <__cxa_atexit@plt+0xf4034> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 100490 <__cxa_atexit@plt+0xf4038> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ 100494 <__cxa_atexit@plt+0xf403c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldrbteq r5, [r3], #2508 @ 0x9cc │ │ │ │ - ldrbteq r6, [r3], #3684 @ 0xe64 │ │ │ │ - ldrbteq r6, [r3], #3516 @ 0xdbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0xffffd71c │ │ │ │ + ldreq r6, [pc, #-3408]! @ ff73c <__cxa_atexit@plt+0xf32e4> │ │ │ │ + ldreq r6, [pc, #-2420]! @ ffb1c <__cxa_atexit@plt+0xf36c4> │ │ │ │ + ldrbteq sl, [r3], #1224 @ 0x4c8 │ │ │ │ + ldreq r6, [pc, #-2344]! @ ffb70 <__cxa_atexit@plt+0xf3718> │ │ │ │ + ldreq r6, [pc, #-3308]! @ ff7b0 <__cxa_atexit@plt+0xf3358> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq sl, [r3], #1204 @ 0x4b4 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #52] @ 1034b4 <__cxa_atexit@plt+0xf705c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - beq 1034a4 <__cxa_atexit@plt+0xf704c> │ │ │ │ - ldr r8, [pc, #28] @ 1034b8 <__cxa_atexit@plt+0xf7060> │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 1004d0 <__cxa_atexit@plt+0xf4078> │ │ │ │ + ldr r1, [pc, #60] @ 100504 <__cxa_atexit@plt+0xf40ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + b 1004dc <__cxa_atexit@plt+0xf4084> │ │ │ │ + ldr r1, [pc, #48] @ 100508 <__cxa_atexit@plt+0xf40b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1004f8 <__cxa_atexit@plt+0xf40a0> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r5, [r3], #2376 @ 0x948 │ │ │ │ - ldrbteq r6, [r3], #3424 @ 0xd60 │ │ │ │ + ldrbteq sl, [r3], #1096 @ 0x448 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldrbteq sl, [r3], #1072 @ 0x430 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldrbteq sl, [r3], #1048 @ 0x418 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldrbteq sl, [r3], #1024 @ 0x400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [pc, #8] @ 1034e4 <__cxa_atexit@plt+0xf708c> │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - ldrbteq r5, [r3], #2312 @ 0x908 │ │ │ │ - ldrbteq r6, [r3], #3516 @ 0xdbc │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 1033bc <__cxa_atexit@plt+0xf6f64> │ │ │ │ - ldrbteq r6, [r3], #3512 @ 0xdb8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10358c <__cxa_atexit@plt+0xf7134> │ │ │ │ - ldr r2, [pc, #124] @ 1035a0 <__cxa_atexit@plt+0xf7148> │ │ │ │ - mov r7, r3 │ │ │ │ - tst r8, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 100598 <__cxa_atexit@plt+0xf4140> │ │ │ │ + ldr r3, [pc, #64] @ 1005bc <__cxa_atexit@plt+0xf4164> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1005b0 <__cxa_atexit@plt+0xf4158> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldr r2, [pc, #24] @ 1005b8 <__cxa_atexit@plt+0xf4160> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 103570 <__cxa_atexit@plt+0xf7118> │ │ │ │ - ldr r1, [pc, #100] @ 1035a4 <__cxa_atexit@plt+0xf714c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub lr, r3, #16 │ │ │ │ - tst r9, #3 │ │ │ │ - stm lr, {r1, r2, sl} │ │ │ │ - beq 103580 <__cxa_atexit@plt+0xf7128> │ │ │ │ - ldr r8, [pc, #68] @ 1035a8 <__cxa_atexit@plt+0xf7150> │ │ │ │ - mov r5, r7 │ │ │ │ - str r2, [r7] │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 10058c <__cxa_atexit@plt+0xf4134> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq sl, [r3], #916 @ 0x394 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldrbteq sl, [r3], #892 @ 0x37c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldrbteq sl, [r3], #860 @ 0x35c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 100664 <__cxa_atexit@plt+0xf420c> │ │ │ │ + ldr r3, [pc, #132] @ 100694 <__cxa_atexit@plt+0xf423c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100678 <__cxa_atexit@plt+0xf4220> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 100680 <__cxa_atexit@plt+0xf4228> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [pc, #92] @ 100698 <__cxa_atexit@plt+0xf4240> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100678 <__cxa_atexit@plt+0xf4220> │ │ │ │ + b 100724 <__cxa_atexit@plt+0xf42cc> │ │ │ │ + ldr r7, [pc, #52] @ 1006a0 <__cxa_atexit@plt+0xf4248> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1035ac <__cxa_atexit@plt+0xf7154> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldrbteq r5, [r3], #2152 @ 0x868 │ │ │ │ - ldrbteq r6, [r3], #3380 @ 0xd34 │ │ │ │ - ldrbteq r6, [r3], #3336 @ 0xd08 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #20] @ 10069c <__cxa_atexit@plt+0xf4244> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + ldreq r6, [pc, #-1772]! @ fffb8 <__cxa_atexit@plt+0xf3b60> │ │ │ │ + ldreq r6, [pc, #-1804]! @ fff9c <__cxa_atexit@plt+0xf3b44> │ │ │ │ + ldrbteq sl, [r3], #680 @ 0x2a8 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #52] @ 103604 <__cxa_atexit@plt+0xf71ac> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 1006f4 <__cxa_atexit@plt+0xf429c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ 100710 <__cxa_atexit@plt+0xf42b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100708 <__cxa_atexit@plt+0xf42b0> │ │ │ │ + b 100724 <__cxa_atexit@plt+0xf42cc> │ │ │ │ + ldr r7, [pc, #24] @ 100714 <__cxa_atexit@plt+0xf42bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldreq r6, [pc, #-1656]! @ 1000a4 <__cxa_atexit@plt+0xf3c4c> │ │ │ │ + ldrbteq sl, [r3], #564 @ 0x234 │ │ │ │ + andeq r0, r0, r6, ror #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1007c4 <__cxa_atexit@plt+0xf436c> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 100774 <__cxa_atexit@plt+0xf431c> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 100824 <__cxa_atexit@plt+0xf43cc> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 100730 <__cxa_atexit@plt+0xf42d8> │ │ │ │ + ldr r3, [pc, #384] @ 1008fc <__cxa_atexit@plt+0xf44a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1008c4 <__cxa_atexit@plt+0xf446c> │ │ │ │ + ldr r2, [pc, #368] @ 100900 <__cxa_atexit@plt+0xf44a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - beq 1035f4 <__cxa_atexit@plt+0xf719c> │ │ │ │ - ldr r8, [pc, #28] @ 103608 <__cxa_atexit@plt+0xf71b0> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1008cc <__cxa_atexit@plt+0xf4474> │ │ │ │ + ldr r2, [pc, #348] @ 100904 <__cxa_atexit@plt+0xf44ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1008c4 <__cxa_atexit@plt+0xf446c> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 100874 <__cxa_atexit@plt+0xf441c> │ │ │ │ + ldr r2, [pc, #280] @ 1008f0 <__cxa_atexit@plt+0xf4498> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1008c4 <__cxa_atexit@plt+0xf446c> │ │ │ │ + ldr r2, [pc, #260] @ 1008f4 <__cxa_atexit@plt+0xf449c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1008cc <__cxa_atexit@plt+0xf4474> │ │ │ │ + ldr r2, [pc, #240] @ 1008f8 <__cxa_atexit@plt+0xf44a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1008c4 <__cxa_atexit@plt+0xf446c> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r3, [pc, #172] @ 1008d8 <__cxa_atexit@plt+0xf4480> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1008c4 <__cxa_atexit@plt+0xf446c> │ │ │ │ + ldr r2, [pc, #156] @ 1008dc <__cxa_atexit@plt+0xf4484> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1008cc <__cxa_atexit@plt+0xf4474> │ │ │ │ + ldr r2, [pc, #136] @ 1008e0 <__cxa_atexit@plt+0xf4488> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1008c4 <__cxa_atexit@plt+0xf446c> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r3, [pc, #104] @ 1008e4 <__cxa_atexit@plt+0xf448c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1008c4 <__cxa_atexit@plt+0xf446c> │ │ │ │ + ldr r2, [pc, #88] @ 1008e8 <__cxa_atexit@plt+0xf4490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1008cc <__cxa_atexit@plt+0xf4474> │ │ │ │ + ldr r2, [pc, #68] @ 1008ec <__cxa_atexit@plt+0xf4494> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1008c4 <__cxa_atexit@plt+0xf446c> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r5, [r3], #2020 @ 0x7e4 │ │ │ │ - ldrbteq r6, [r3], #3244 @ 0xcac │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsr #6 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + muleq r0, r8, r3 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq sl, [r3], #68 @ 0x44 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [pc, #8] @ 103634 <__cxa_atexit@plt+0xf71dc> │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - ldrbteq r5, [r3], #1956 @ 0x7a4 │ │ │ │ - ldrbteq r6, [r3], #3212 @ 0xc8c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 10350c <__cxa_atexit@plt+0xf70b4> │ │ │ │ - ldrbteq r6, [r3], #3012 @ 0xbc4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r0, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1036e0 <__cxa_atexit@plt+0xf7288> │ │ │ │ - ldr r7, [pc, #128] @ 1036f4 <__cxa_atexit@plt+0xf729c> │ │ │ │ - mov r2, r0 │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - mov r1, r2 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r8, [r1, #4]! │ │ │ │ - beq 1036c4 <__cxa_atexit@plt+0xf726c> │ │ │ │ - ldr r2, [pc, #96] @ 1036f8 <__cxa_atexit@plt+0xf72a0> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ + ldr r2, [pc, #72] @ 100964 <__cxa_atexit@plt+0xf450c> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub lr, r0, #20 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - stm lr, {r2, r7, sl} │ │ │ │ - beq 1036d4 <__cxa_atexit@plt+0xf727c> │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - str r7, [r1] │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + beq 100950 <__cxa_atexit@plt+0xf44f8> │ │ │ │ + ldr r2, [pc, #52] @ 100968 <__cxa_atexit@plt+0xf4510> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10095c <__cxa_atexit@plt+0xf4504> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + ldrbteq r9, [r3], #4064 @ 0xfe0 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 1009a8 <__cxa_atexit@plt+0xf4550> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1009a0 <__cxa_atexit@plt+0xf4548> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + ldrbteq r9, [r3], #4000 @ 0xfa0 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 100a08 <__cxa_atexit@plt+0xf45b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 1009f4 <__cxa_atexit@plt+0xf459c> │ │ │ │ + ldr r2, [pc, #52] @ 100a0c <__cxa_atexit@plt+0xf45b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100a00 <__cxa_atexit@plt+0xf45a8> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1036fc <__cxa_atexit@plt+0xf72a4> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrbteq r6, [r3], #3056 @ 0xbf0 │ │ │ │ - ldrbteq r6, [r3], #2836 @ 0xb14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrbteq r9, [r3], #3900 @ 0xf3c │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #48] @ 103750 <__cxa_atexit@plt+0xf72f8> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 100a4c <__cxa_atexit@plt+0xf45f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - beq 103740 <__cxa_atexit@plt+0xf72e8> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100a44 <__cxa_atexit@plt+0xf45ec> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq r6, [r3], #2752 @ 0xac0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + ldrbteq r9, [r3], #3836 @ 0xefc │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - mov r9, r7 │ │ │ │ - ldmdb r5, {r3, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b 1025dc <__cxa_atexit@plt+0xf6184> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1037b4 <__cxa_atexit@plt+0xf735c> │ │ │ │ - ldr r3, [pc, #48] @ 1037cc <__cxa_atexit@plt+0xf7374> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ + ldr r2, [pc, #72] @ 100aac <__cxa_atexit@plt+0xf4654> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 100a98 <__cxa_atexit@plt+0xf4640> │ │ │ │ + ldr r2, [pc, #52] @ 100ab0 <__cxa_atexit@plt+0xf4658> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100aa4 <__cxa_atexit@plt+0xf464c> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1037d0 <__cxa_atexit@plt+0xf7378> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r3, [pc, #-3128]! @ 102b9c <__cxa_atexit@plt+0xf6744> │ │ │ │ - ldrbteq r6, [r3], #2852 @ 0xb24 │ │ │ │ - ldrteq sp, [fp], #1513 @ 0x5e9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + ldrbteq r9, [r3], #3736 @ 0xe98 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 100af0 <__cxa_atexit@plt+0xf4698> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100ae8 <__cxa_atexit@plt+0xf4690> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [fp], #1554 @ 0x612 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrbteq r9, [r3], #3672 @ 0xe58 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 100b50 <__cxa_atexit@plt+0xf46f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 100b3c <__cxa_atexit@plt+0xf46e4> │ │ │ │ + ldr r2, [pc, #52] @ 100b54 <__cxa_atexit@plt+0xf46fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100b48 <__cxa_atexit@plt+0xf46f0> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [fp], #1590 @ 0x636 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [fp], #1626 @ 0x65a │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrbteq r9, [r3], #3572 @ 0xdf4 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 100b94 <__cxa_atexit@plt+0xf473c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100b8c <__cxa_atexit@plt+0xf4734> │ │ │ │ + b 100ba4 <__cxa_atexit@plt+0xf474c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [fp], #1661 @ 0x67d │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r9, [r3], #3508 @ 0xdb4 │ │ │ │ + andeq r0, r0, r6, ror #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 100bc4 <__cxa_atexit@plt+0xf476c> │ │ │ │ + ldr r7, [pc, #232] @ 100ca0 <__cxa_atexit@plt+0xf4848> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [fp], #1698 @ 0x6a2 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 100c68 <__cxa_atexit@plt+0xf4810> │ │ │ │ + ldr r2, [pc, #176] @ 100c90 <__cxa_atexit@plt+0xf4838> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #172] @ 100c94 <__cxa_atexit@plt+0xf483c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #168] @ 100c98 <__cxa_atexit@plt+0xf4840> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r7, #16]! │ │ │ │ + str r2, [r7] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + ldr ip, [r7, #-12] │ │ │ │ + ldr r1, [r7, #-4] │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r7, #8] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + str r9, [sl, #4] │ │ │ │ + str r3, [sl, #8] │ │ │ │ + add r2, sl, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str ip, [sl, #24] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 100c58 <__cxa_atexit@plt+0xf4800> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 100c74 <__cxa_atexit@plt+0xf481c> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [fp], #1736 @ 0x6c8 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r7, [pc, #24] @ 100c9c <__cxa_atexit@plt+0xf4844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [fp], #1771 @ 0x6eb │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldreq r6, [pc, #-596]! @ 100a48 <__cxa_atexit@plt+0xf45f0> │ │ │ │ + ldreq r6, [pc, #-648]! @ 100a18 <__cxa_atexit@plt+0xf45c0> │ │ │ │ + ldrbteq r9, [r3], #3280 @ 0xcd0 │ │ │ │ + ldreq r6, [pc, #-444]! @ 100aec <__cxa_atexit@plt+0xf4694> │ │ │ │ + ldrbteq r9, [r3], #3240 @ 0xca8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 100cd0 <__cxa_atexit@plt+0xf4878> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b ff8a0 <__cxa_atexit@plt+0xf3448> │ │ │ │ + ldr r7, [pc, #12] @ 100ce4 <__cxa_atexit@plt+0xf488c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldrbteq r9, [r3], #3196 @ 0xc7c │ │ │ │ + ldrbteq r9, [r3], #3200 @ 0xc80 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 103900 <__cxa_atexit@plt+0xf74a8> │ │ │ │ - ldr r7, [pc, #92] @ 103914 <__cxa_atexit@plt+0xf74bc> │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 100d5c <__cxa_atexit@plt+0xf4904> │ │ │ │ + ldr r3, [pc, #96] @ 100d6c <__cxa_atexit@plt+0xf4914> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 1038e8 <__cxa_atexit@plt+0xf7490> │ │ │ │ - ldr r7, [pc, #68] @ 103918 <__cxa_atexit@plt+0xf74c0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq 1038f4 <__cxa_atexit@plt+0xf749c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 103964 <__cxa_atexit@plt+0xf750c> │ │ │ │ + beq 100d44 <__cxa_atexit@plt+0xf48ec> │ │ │ │ + ldr r3, [pc, #72] @ 100d70 <__cxa_atexit@plt+0xf4918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100d54 <__cxa_atexit@plt+0xf48fc> │ │ │ │ + b 100dc0 <__cxa_atexit@plt+0xf4968> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 10391c <__cxa_atexit@plt+0xf74c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ 100d74 <__cxa_atexit@plt+0xf491c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrbteq r6, [r3], #2548 @ 0x9f4 │ │ │ │ - ldrbteq r6, [r3], #2524 @ 0x9dc │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrbteq r9, [r3], #3104 @ 0xc20 │ │ │ │ + ldrbteq r9, [r3], #3060 @ 0xbf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 103954 <__cxa_atexit@plt+0xf74fc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ 100db0 <__cxa_atexit@plt+0xf4958> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 10394c <__cxa_atexit@plt+0xf74f4> │ │ │ │ - b 103964 <__cxa_atexit@plt+0xf750c> │ │ │ │ + beq 100da8 <__cxa_atexit@plt+0xf4950> │ │ │ │ + b 100dc0 <__cxa_atexit@plt+0xf4968> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq r6, [r3], #2468 @ 0x9a4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r9, [r3], #3000 @ 0xbb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r6, [sp] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 10398c <__cxa_atexit@plt+0xf7534> │ │ │ │ - ldr r7, [pc, #428] @ 103b28 <__cxa_atexit@plt+0xf76d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r6, [sp] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr ip, [pc, #392] @ 103b1c <__cxa_atexit@plt+0xf76c4> │ │ │ │ - ldr r6, [pc, #392] @ 103b20 <__cxa_atexit@plt+0xf76c8> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 1039b4 <__cxa_atexit@plt+0xf755c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 103974 <__cxa_atexit@plt+0xf751c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 103a34 <__cxa_atexit@plt+0xf75dc> │ │ │ │ - sub lr, r2, #1 │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r0, r3, r9} │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 103a44 <__cxa_atexit@plt+0xf75ec> │ │ │ │ - sub sl, r1, #1 │ │ │ │ - cmp lr, sl │ │ │ │ - bge 103a58 <__cxa_atexit@plt+0xf7600> │ │ │ │ - ldr r1, [pc, #320] @ 103b30 <__cxa_atexit@plt+0xf76d8> │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r7, r5, #32 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 100e20 <__cxa_atexit@plt+0xf49c8> │ │ │ │ + ldr r2, [pc, #200] @ 100eac <__cxa_atexit@plt+0xf4a54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 100e64 <__cxa_atexit@plt+0xf4a0c> │ │ │ │ + ldr r2, [pc, #184] @ 100eb0 <__cxa_atexit@plt+0xf4a58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 100e6c <__cxa_atexit@plt+0xf4a14> │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - stmdb r5, {r1, r3, r9} │ │ │ │ - bhi 103ae8 <__cxa_atexit@plt+0xf7690> │ │ │ │ - mov r7, r5 │ │ │ │ - cmp r2, #0 │ │ │ │ - str ip, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r7, #4] │ │ │ │ - beq 103ab0 <__cxa_atexit@plt+0xf7658> │ │ │ │ - tst r3, #3 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - beq 103ad4 <__cxa_atexit@plt+0xf767c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1039a8 <__cxa_atexit@plt+0xf7550> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh lr, [r3, #-2] │ │ │ │ - b 1039c8 <__cxa_atexit@plt+0xf7570> │ │ │ │ - bic r1, r0, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh sl, [r1, #-2] │ │ │ │ - cmp lr, sl │ │ │ │ - blt 1039e8 <__cxa_atexit@plt+0xf7590> │ │ │ │ - beq 103ac4 <__cxa_atexit@plt+0xf766c> │ │ │ │ - ldr r1, [pc, #192] @ 103b24 <__cxa_atexit@plt+0xf76cc> │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r7, r5, #32 │ │ │ │ + bhi 100e78 <__cxa_atexit@plt+0xf4a20> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldr r2, [pc, #120] @ 100ea0 <__cxa_atexit@plt+0xf4a48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 100e64 <__cxa_atexit@plt+0xf4a0c> │ │ │ │ + ldr r2, [pc, #104] @ 100ea4 <__cxa_atexit@plt+0xf4a4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 100e6c <__cxa_atexit@plt+0xf4a14> │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - stmdb r5, {r1, r3, r9} │ │ │ │ - bhi 103b04 <__cxa_atexit@plt+0xf76ac> │ │ │ │ - mov r7, r5 │ │ │ │ - cmp r2, #0 │ │ │ │ - str ip, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 103ab0 <__cxa_atexit@plt+0xf7658> │ │ │ │ - tst r9, #3 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - bne 1039a0 <__cxa_atexit@plt+0xf7548> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 100e88 <__cxa_atexit@plt+0xf4a30> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [sp] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 400bf0 <__cxa_atexit@plt+0x3f4798> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 103b34 <__cxa_atexit@plt+0xf76dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp] │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #48] @ 100eb4 <__cxa_atexit@plt+0xf4a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 103b2c <__cxa_atexit@plt+0xf76d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp] │ │ │ │ + b 100e94 <__cxa_atexit@plt+0xf4a3c> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #20] @ 100ea8 <__cxa_atexit@plt+0xf4a50> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + add r5, r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - ldreq r3, [pc, #-2012]! @ 103354 <__cxa_atexit@plt+0xf6efc> │ │ │ │ - ldrbteq r6, [r3], #2032 @ 0x7f0 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - ldrbteq r6, [r3], #2060 @ 0x80c │ │ │ │ - ldrbteq r6, [r3], #1976 @ 0x7b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrbteq r9, [r3], #2744 @ 0xab8 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldrbteq r9, [r3], #2792 @ 0xae8 │ │ │ │ + ldrbteq r9, [r3], #2732 @ 0xaac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 103b5c <__cxa_atexit@plt+0xf7704> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #76] @ 100f18 <__cxa_atexit@plt+0xf4ac0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 100ef4 <__cxa_atexit@plt+0xf4a9c> │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 100f00 <__cxa_atexit@plt+0xf4aa8> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r9, r7 │ │ │ │ - b 400898 <__cxa_atexit@plt+0x3f4440> │ │ │ │ - ldrbteq r6, [r3], #1908 @ 0x774 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 103b94 <__cxa_atexit@plt+0xf773c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 100f1c <__cxa_atexit@plt+0xf4ac4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq r9, [r3], #2656 @ 0xa60 │ │ │ │ + ldrbteq r9, [r3], #2628 @ 0xa44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4008a0 <__cxa_atexit@plt+0x3f4448> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 103c18 <__cxa_atexit@plt+0xf77c0> │ │ │ │ - ldr r7, [pc, #96] @ 103c2c <__cxa_atexit@plt+0xf77d4> │ │ │ │ - mov r5, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq 103c00 <__cxa_atexit@plt+0xf77a8> │ │ │ │ - ldr r7, [pc, #72] @ 103c30 <__cxa_atexit@plt+0xf77d8> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r3, #-4] │ │ │ │ + bhi 100f4c <__cxa_atexit@plt+0xf4af4> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 1002fc <__cxa_atexit@plt+0xf3ea4> │ │ │ │ + ldr r7, [pc, #12] @ 100f60 <__cxa_atexit@plt+0xf4b08> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - beq 103c0c <__cxa_atexit@plt+0xf77b4> │ │ │ │ - mov r7, sl │ │ │ │ - b 103c80 <__cxa_atexit@plt+0xf7828> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldrbteq r9, [r3], #2584 @ 0xa18 │ │ │ │ + ldrbteq r9, [r3], #2528 @ 0x9e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 100fc4 <__cxa_atexit@plt+0xf4b6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 100fa0 <__cxa_atexit@plt+0xf4b48> │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 100fac <__cxa_atexit@plt+0xf4b54> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 103c34 <__cxa_atexit@plt+0xf77dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 100fc8 <__cxa_atexit@plt+0xf4b70> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrbteq r6, [r3], #1776 @ 0x6f0 │ │ │ │ - ldrbteq r6, [r3], #1752 @ 0x6d8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq r9, [r3], #2452 @ 0x994 │ │ │ │ + ldrbteq r9, [r3], #2424 @ 0x978 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 103c70 <__cxa_atexit@plt+0xf7818> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 103c68 <__cxa_atexit@plt+0xf7810> │ │ │ │ - b 103c80 <__cxa_atexit@plt+0xf7828> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 100ff8 <__cxa_atexit@plt+0xf4ba0> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b ff00c <__cxa_atexit@plt+0xf2bb4> │ │ │ │ + ldr r7, [pc, #12] @ 10100c <__cxa_atexit@plt+0xf4bb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq r6, [r3], #1692 @ 0x69c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, r5 │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - ldr r8, [ip, #4]! │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 103d08 <__cxa_atexit@plt+0xf78b0> │ │ │ │ + ldrbteq r9, [r3], #2380 @ 0x94c │ │ │ │ + ldrbteq r9, [r3], #2308 @ 0x904 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #808] @ 103fcc <__cxa_atexit@plt+0xf7b74> │ │ │ │ - mov r5, r3 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 101058 <__cxa_atexit@plt+0xf4c00> │ │ │ │ + ldr r7, [pc, #52] @ 10106c <__cxa_atexit@plt+0xf4c14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ + beq 10104c <__cxa_atexit@plt+0xf4bf4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 101080 <__cxa_atexit@plt+0xf4c28> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 101070 <__cxa_atexit@plt+0xf4c18> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - beq 103e54 <__cxa_atexit@plt+0xf79fc> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r1, #20 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 103f84 <__cxa_atexit@plt+0xf7b2c> │ │ │ │ - ldr r6, [pc, #792] @ 103fec <__cxa_atexit@plt+0xf7b94> │ │ │ │ - mov r7, #1 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r5, [pc, #784] @ 103ff0 <__cxa_atexit@plt+0xf7b98> │ │ │ │ - add r6, r6, #2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - str r7, [r1, #20] │ │ │ │ - str r6, [r1, #12] │ │ │ │ - stmib r1, {r5, r8} │ │ │ │ - str r6, [r1, #16] │ │ │ │ - sub r7, r2, #15 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #688] @ 103fc0 <__cxa_atexit@plt+0xf7b68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 103d2c <__cxa_atexit@plt+0xf78d4> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r9, [r3], #2348 @ 0x92c │ │ │ │ + ldrbteq r9, [r3], #2212 @ 0x8a4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub ip, r5, #4 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #696] @ 101350 <__cxa_atexit@plt+0xf4ef8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #692] @ 101354 <__cxa_atexit@plt+0xf4efc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #688] @ 101358 <__cxa_atexit@plt+0xf4f00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 101170 <__cxa_atexit@plt+0xf4d18> │ │ │ │ + bic r0, r2, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + add r5, r3, r1 │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r0, #7 │ │ │ │ + bne 101114 <__cxa_atexit@plt+0xf4cbc> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + add r0, ip, r1 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 101334 <__cxa_atexit@plt+0xf4edc> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, r1]! │ │ │ │ + str sl, [r0, #4] │ │ │ │ + sub r1, r1, #4 │ │ │ │ + add r2, r7, #3 │ │ │ │ + tst r2, #3 │ │ │ │ + bne 1010a8 <__cxa_atexit@plt+0xf4c50> │ │ │ │ + ldr r0, [r7, #3]! │ │ │ │ + add r5, r3, r1 │ │ │ │ + bx r0 │ │ │ │ + sub r7, r0, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + bhi 1012ac <__cxa_atexit@plt+0xf4e54> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldr r3, [pc, #552] @ 10136c <__cxa_atexit@plt+0xf4f14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1012fc <__cxa_atexit@plt+0xf4ea4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 101310 <__cxa_atexit@plt+0xf4eb8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r5, r3 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 103c9c <__cxa_atexit@plt+0xf7844> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r4, r9, #3 │ │ │ │ - cmp r4, #3 │ │ │ │ - beq 103dc0 <__cxa_atexit@plt+0xf7968> │ │ │ │ - sub r1, r4, #1 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #3 │ │ │ │ - beq 103dd0 <__cxa_atexit@plt+0xf7978> │ │ │ │ - sub r6, r6, #1 │ │ │ │ - cmp r1, r6 │ │ │ │ - bge 103de4 <__cxa_atexit@plt+0xf798c> │ │ │ │ - ldr r6, [pc, #620] @ 103fdc <__cxa_atexit@plt+0xf7b84> │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r3, [ip] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 103f48 <__cxa_atexit@plt+0xf7af0> │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 101194 <__cxa_atexit@plt+0xf4d3c> │ │ │ │ + ldr r7, [pc, #476] @ 10135c <__cxa_atexit@plt+0xf4f04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #464] @ 101360 <__cxa_atexit@plt+0xf4f08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #532] @ 1013b0 <__cxa_atexit@plt+0xf4f58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #520] @ 1013b4 <__cxa_atexit@plt+0xf4f5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #468] @ 10138c <__cxa_atexit@plt+0xf4f34> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - cmp r4, #0 │ │ │ │ - str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - beq 103e68 <__cxa_atexit@plt+0xf7a10> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r7, [pc, #564] @ 103fe0 <__cxa_atexit@plt+0xf7b88> │ │ │ │ + str r7, [r3, #8]! │ │ │ │ tst sl, #3 │ │ │ │ + beq 10129c <__cxa_atexit@plt+0xf4e44> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #444] @ 101390 <__cxa_atexit@plt+0xf4f38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #432] @ 101394 <__cxa_atexit@plt+0xf4f3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1012e4 <__cxa_atexit@plt+0xf4e8c> │ │ │ │ + ldr r7, [pc, #420] @ 101398 <__cxa_atexit@plt+0xf4f40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 101284 <__cxa_atexit@plt+0xf4e2c> │ │ │ │ + ldr r7, [pc, #412] @ 10139c <__cxa_atexit@plt+0xf4f44> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 103ec0 <__cxa_atexit@plt+0xf7a68> │ │ │ │ - mov r7, sl │ │ │ │ - b 103d18 <__cxa_atexit@plt+0xf78c0> │ │ │ │ - bic r6, r9, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r1, [r6, #-2] │ │ │ │ - b 103d40 <__cxa_atexit@plt+0xf78e8> │ │ │ │ - bic r6, r3, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r1, r6 │ │ │ │ - blt 103d68 <__cxa_atexit@plt+0xf7910> │ │ │ │ - beq 103e80 <__cxa_atexit@plt+0xf7a28> │ │ │ │ - ldr r6, [pc, #468] @ 103fc4 <__cxa_atexit@plt+0xf7b6c> │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r3, [ip] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 103f64 <__cxa_atexit@plt+0xf7b0c> │ │ │ │ mov r3, r5 │ │ │ │ - cmp r4, #0 │ │ │ │ - str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - beq 103e68 <__cxa_atexit@plt+0xf7a10> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r7, [pc, #408] @ 103fc8 <__cxa_atexit@plt+0xf7b70> │ │ │ │ - tst r2, #3 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 10129c <__cxa_atexit@plt+0xf4e44> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #388] @ 1013a0 <__cxa_atexit@plt+0xf4f48> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bne 103d14 <__cxa_atexit@plt+0xf78bc> │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #376] @ 1013a4 <__cxa_atexit@plt+0xf4f4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1012e4 <__cxa_atexit@plt+0xf4e8c> │ │ │ │ + ldr r7, [pc, #364] @ 1013a8 <__cxa_atexit@plt+0xf4f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 101284 <__cxa_atexit@plt+0xf4e2c> │ │ │ │ + ldr r7, [pc, #304] @ 101378 <__cxa_atexit@plt+0xf4f20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 10129c <__cxa_atexit@plt+0xf4e44> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #280] @ 10137c <__cxa_atexit@plt+0xf4f24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #268] @ 101380 <__cxa_atexit@plt+0xf4f28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1012e4 <__cxa_atexit@plt+0xf4e8c> │ │ │ │ + ldr r7, [pc, #256] @ 101384 <__cxa_atexit@plt+0xf4f2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #248] @ 101388 <__cxa_atexit@plt+0xf4f30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #176] @ 101364 <__cxa_atexit@plt+0xf4f0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1012ec <__cxa_atexit@plt+0xf4e94> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 101324 <__cxa_atexit@plt+0xf4ecc> │ │ │ │ + ldr r7, [pc, #220] @ 1013b8 <__cxa_atexit@plt+0xf4f60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #332] @ 103fd4 <__cxa_atexit@plt+0xf7b7c> │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str lr, [ip] │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 103ed8 <__cxa_atexit@plt+0xf7a80> │ │ │ │ - ldr r6, [r5] │ │ │ │ - cmp r8, r6 │ │ │ │ - bne 103ee8 <__cxa_atexit@plt+0xf7a90> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + ldr r7, [pc, #112] @ 101374 <__cxa_atexit@plt+0xf4f1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [pc, #88] @ 101370 <__cxa_atexit@plt+0xf4f18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - b 103e5c <__cxa_atexit@plt+0xf7a04> │ │ │ │ - ldr r0, [sp] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r0, #804] @ 0x324 │ │ │ │ - add r2, r4, #20 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 103f98 <__cxa_atexit@plt+0xf7b40> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r8, [r4, #8] │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r6, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r3, [pc, #192] @ 103fe8 <__cxa_atexit@plt+0xf7b90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r4, #12] │ │ │ │ - str r6, [r4, #16] │ │ │ │ - str r3, [r4, #4] │ │ │ │ - str r1, [r4, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #148] @ 103fe4 <__cxa_atexit@plt+0xf7b8c> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #60] @ 101368 <__cxa_atexit@plt+0xf4f10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 103fd0 <__cxa_atexit@plt+0xf7b78> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r3, [pc, #112] @ 1013ac <__cxa_atexit@plt+0xf4f54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r7, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r7, [pc, #56] @ 103fd8 <__cxa_atexit@plt+0xf7b80> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r4, r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x000003b4 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - andeq r0, r0, ip, asr #6 │ │ │ │ - ldrbteq r6, [r3], #932 @ 0x3a4 │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, ip, ror #5 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - ldrbteq r6, [r3], #960 @ 0x3c0 │ │ │ │ - ldreq r3, [pc, #-680]! @ 103d48 <__cxa_atexit@plt+0xf78f0> │ │ │ │ - ldreq r3, [pc, #-1152]! @ 103b74 <__cxa_atexit@plt+0xf771c> │ │ │ │ - ldreq r3, [pc, #-1260]! @ 103b0c <__cxa_atexit@plt+0xf76b4> │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + ldreq r6, [pc, #-868]! @ 100ffc <__cxa_atexit@plt+0xf4ba4> │ │ │ │ + ldrbteq r9, [r3], #1672 @ 0x688 │ │ │ │ + ldrbteq r9, [r3], #1656 @ 0x678 │ │ │ │ + andeq r0, r0, r8, lsl r9 │ │ │ │ + ldreq r5, [pc, #-2636]! @ 100924 <__cxa_atexit@plt+0xf44cc> │ │ │ │ + andeq r0, r0, ip, asr #20 │ │ │ │ + ldreq r5, [pc, #-2656]! @ 100918 <__cxa_atexit@plt+0xf44c0> │ │ │ │ + ldreq r5, [pc, #-2672]! @ 10090c <__cxa_atexit@plt+0xf44b4> │ │ │ │ + andeq r0, r0, ip, ror r7 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldreq r6, [pc, #-412]! @ 1011ec <__cxa_atexit@plt+0xf4d94> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldreq r6, [pc, #-384]! @ 101210 <__cxa_atexit@plt+0xf4db8> │ │ │ │ + andeq r0, r0, r4, lsr #11 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldreq r6, [pc, #-556]! @ 101170 <__cxa_atexit@plt+0xf4d18> │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + ldreq r6, [pc, #-484]! @ 1011c8 <__cxa_atexit@plt+0xf4d70> │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + ldrbteq r9, [r3], #1616 @ 0x650 │ │ │ │ + ldrbteq r9, [r3], #1556 @ 0x614 │ │ │ │ + ldrbteq r9, [r3], #1540 @ 0x604 │ │ │ │ + ldreq r5, [pc, #-2712]! @ 100928 <__cxa_atexit@plt+0xf44d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 104044 <__cxa_atexit@plt+0xf7bec> │ │ │ │ - ldr r1, [pc, #56] @ 104050 <__cxa_atexit@plt+0xf7bf8> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #48] @ 104054 <__cxa_atexit@plt+0xf7bfc> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ + ldr r2, [pc, #36] @ 1013f0 <__cxa_atexit@plt+0xf4f98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1013f4 <__cxa_atexit@plt+0xf4f9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r3, [pc, #-316]! @ 103f1c <__cxa_atexit@plt+0xf7ac4> │ │ │ │ - ldreq r3, [pc, #-424]! @ 103eb4 <__cxa_atexit@plt+0xf7a5c> │ │ │ │ - ldrbteq r6, [r3], #652 @ 0x28c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldreq r5, [pc, #-2472]! @ 100a50 <__cxa_atexit@plt+0xf45f8> │ │ │ │ + ldreq r5, [pc, #-2468]! @ 100a58 <__cxa_atexit@plt+0xf4600> │ │ │ │ + ldrbteq r9, [r3], #1076 @ 0x434 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 10407c <__cxa_atexit@plt+0xf7c24> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ 101458 <__cxa_atexit@plt+0xf5000> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 10145c <__cxa_atexit@plt+0xf5004> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10144c <__cxa_atexit@plt+0xf4ff4> │ │ │ │ + ldr r7, [pc, #44] @ 101460 <__cxa_atexit@plt+0xf5008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 101464 <__cxa_atexit@plt+0xf500c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r5, [pc, #-4076]! @ 100478 <__cxa_atexit@plt+0xf4020> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq r5, [pc, #-4044]! @ 1004a0 <__cxa_atexit@plt+0xf4048> │ │ │ │ + ldrbteq r9, [r3], #964 @ 0x3c4 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 10148c <__cxa_atexit@plt+0xf5034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 4008a0 <__cxa_atexit@plt+0x3f4448> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 1040b0 <__cxa_atexit@plt+0xf7c58> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r9, [r3], #924 @ 0x39c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 101518 <__cxa_atexit@plt+0xf50c0> │ │ │ │ + ldr r2, [pc, #236] @ 1015ac <__cxa_atexit@plt+0xf5154> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 101564 <__cxa_atexit@plt+0xf510c> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 101570 <__cxa_atexit@plt+0xf5118> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r2, [pc, #208] @ 1015b0 <__cxa_atexit@plt+0xf5158> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r8, [r7] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ldr r7, [pc, #196] @ 1015b4 <__cxa_atexit@plt+0xf515c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101598 <__cxa_atexit@plt+0xf5140> │ │ │ │ + ldr r7, [pc, #184] @ 1015b8 <__cxa_atexit@plt+0xf5160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #176] @ 1015bc <__cxa_atexit@plt+0xf5164> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r2, [pc, #128] @ 1015a0 <__cxa_atexit@plt+0xf5148> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 101564 <__cxa_atexit@plt+0xf510c> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 101584 <__cxa_atexit@plt+0xf512c> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r3, [pc, #100] @ 1015a4 <__cxa_atexit@plt+0xf514c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r8, [r7] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ldr r7, [pc, #88] @ 1015a8 <__cxa_atexit@plt+0xf5150> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101598 <__cxa_atexit@plt+0xf5140> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 104100 <__cxa_atexit@plt+0xf7ca8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [pc, #64] @ 104124 <__cxa_atexit@plt+0xf7ccc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #24] @ 104120 <__cxa_atexit@plt+0xf7cc8> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 1015c4 <__cxa_atexit@plt+0xf516c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 1015c0 <__cxa_atexit@plt+0xf5168> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + ldreq r5, [pc, #-3776]! @ 1006f0 <__cxa_atexit@plt+0xf4298> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + ldreq r5, [pc, #-3872]! @ 10069c <__cxa_atexit@plt+0xf4244> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + ldreq r5, [pc, #-3844]! @ 1006c0 <__cxa_atexit@plt+0xf4268> │ │ │ │ + ldreq r5, [pc, #-2024]! @ 100de0 <__cxa_atexit@plt+0xf4988> │ │ │ │ + ldreq r5, [pc, #-2048]! @ 100dcc <__cxa_atexit@plt+0xf4974> │ │ │ │ + ldrbteq r9, [r3], #612 @ 0x264 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10162c <__cxa_atexit@plt+0xf51d4> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r2, [pc, #92] @ 10164c <__cxa_atexit@plt+0xf51f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #76] @ 101650 <__cxa_atexit@plt+0xf51f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101640 <__cxa_atexit@plt+0xf51e8> │ │ │ │ + ldr r7, [pc, #64] @ 101654 <__cxa_atexit@plt+0xf51fc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldreq r3, [pc, #-236]! @ 104040 <__cxa_atexit@plt+0xf7be8> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + ldr r7, [pc, #52] @ 101658 <__cxa_atexit@plt+0xf5200> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #40] @ 10165c <__cxa_atexit@plt+0xf5204> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r5, [pc, #-3596]! @ 10084c <__cxa_atexit@plt+0xf43f4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r5, [pc, #-3564]! @ 100874 <__cxa_atexit@plt+0xf441c> │ │ │ │ + ldreq r5, [pc, #-1860]! @ 100f20 <__cxa_atexit@plt+0xf4ac8> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 104180 <__cxa_atexit@plt+0xf7d28> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 104198 <__cxa_atexit@plt+0xf7d40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 10419c <__cxa_atexit@plt+0xf7d44> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #16] @ 101680 <__cxa_atexit@plt+0xf5228> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - ldreq r3, [pc, #-108]! @ 104134 <__cxa_atexit@plt+0xf7cdc> │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - ldrbteq r6, [r3], #336 @ 0x150 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 1041c4 <__cxa_atexit@plt+0xf7d6c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1016b8 <__cxa_atexit@plt+0xf5260> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1016bc <__cxa_atexit@plt+0xf5264> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov sl, r7 │ │ │ │ - b 400898 <__cxa_atexit@plt+0x3f4440> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldreq r5, [pc, #-1760]! @ 100fe0 <__cxa_atexit@plt+0xf4b88> │ │ │ │ + ldreq r5, [pc, #-1756]! @ 100fe8 <__cxa_atexit@plt+0xf4b90> │ │ │ │ + ldrbteq r9, [r3], #364 @ 0x16c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 101710 <__cxa_atexit@plt+0xf52b8> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r2, [pc, #72] @ 101730 <__cxa_atexit@plt+0xf52d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 104238 <__cxa_atexit@plt+0xf7de0> │ │ │ │ - ldr r7, [pc, #80] @ 10424c <__cxa_atexit@plt+0xf7df4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 104224 <__cxa_atexit@plt+0xf7dcc> │ │ │ │ - ldr r3, [pc, #64] @ 104250 <__cxa_atexit@plt+0xf7df8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 101734 <__cxa_atexit@plt+0xf52dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 104230 <__cxa_atexit@plt+0xf7dd8> │ │ │ │ - b 104290 <__cxa_atexit@plt+0xf7e38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + beq 101724 <__cxa_atexit@plt+0xf52cc> │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #32] @ 101738 <__cxa_atexit@plt+0xf52e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 104254 <__cxa_atexit@plt+0xf7dfc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq r6, [r3], #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldreq r5, [pc, #-3348]! @ 100a28 <__cxa_atexit@plt+0xf45d0> │ │ │ │ + ldreq r5, [pc, #-1628]! @ 1010e4 <__cxa_atexit@plt+0xf4c8c> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 104284 <__cxa_atexit@plt+0xf7e2c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldrbteq r9, [r3], #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #72] @ 1017b4 <__cxa_atexit@plt+0xf535c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 1017b8 <__cxa_atexit@plt+0xf5360> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10427c <__cxa_atexit@plt+0xf7e24> │ │ │ │ - b 104290 <__cxa_atexit@plt+0xf7e38> │ │ │ │ + beq 1017a8 <__cxa_atexit@plt+0xf5350> │ │ │ │ + ldr r7, [pc, #44] @ 1017bc <__cxa_atexit@plt+0xf5364> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 1017c0 <__cxa_atexit@plt+0xf5368> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r5, [pc, #-3216]! @ 100b30 <__cxa_atexit@plt+0xf46d8> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq r5, [pc, #-3184]! @ 100b58 <__cxa_atexit@plt+0xf4700> │ │ │ │ + ldrbteq r9, [r3], #104 @ 0x68 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1017e8 <__cxa_atexit@plt+0xf5390> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r9, [r3], #64 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 104300 <__cxa_atexit@plt+0xf7ea8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #112] @ 104320 <__cxa_atexit@plt+0xf7ec8> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10186c <__cxa_atexit@plt+0xf5414> │ │ │ │ + ldr r2, [pc, #156] @ 1018a8 <__cxa_atexit@plt+0xf5450> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldrne r2, [pc, #100] @ 104324 <__cxa_atexit@plt+0xf7ecc> │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ - addne r2, pc, r2 │ │ │ │ - strne r2, [r5] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 1042d8 <__cxa_atexit@plt+0xf7e80> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 101880 <__cxa_atexit@plt+0xf5428> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10188c <__cxa_atexit@plt+0xf5434> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r2, [pc, #120] @ 1018ac <__cxa_atexit@plt+0xf5454> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r8, [r7] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ldr r7, [pc, #108] @ 1018b0 <__cxa_atexit@plt+0xf5458> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1018a0 <__cxa_atexit@plt+0xf5448> │ │ │ │ + ldr r7, [pc, #96] @ 1018b4 <__cxa_atexit@plt+0xf545c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #88] @ 1018b8 <__cxa_atexit@plt+0xf5460> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #72] @ 1018bc <__cxa_atexit@plt+0xf5464> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 104310 <__cxa_atexit@plt+0xf7eb8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #60] @ 104328 <__cxa_atexit@plt+0xf7ed0> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #44] @ 1018c0 <__cxa_atexit@plt+0xf5468> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1042a8 <__cxa_atexit@plt+0xf7e50> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 1042e4 <__cxa_atexit@plt+0xf7e8c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq r2, [pc, #-2704]! @ 1038a0 <__cxa_atexit@plt+0xf7448> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + ldreq r5, [pc, #-3020]! @ 100cec <__cxa_atexit@plt+0xf4894> │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldreq r5, [pc, #-2992]! @ 100d10 <__cxa_atexit@plt+0xf48b8> │ │ │ │ + ldreq r5, [pc, #-1280]! @ 1013c4 <__cxa_atexit@plt+0xf4f6c> │ │ │ │ + ldreq r5, [pc, #-1252]! @ 1013e4 <__cxa_atexit@plt+0xf4f8c> │ │ │ │ + ldrbteq r8, [r3], #3944 @ 0xf68 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 101928 <__cxa_atexit@plt+0xf54d0> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r2, [pc, #92] @ 101948 <__cxa_atexit@plt+0xf54f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #76] @ 10194c <__cxa_atexit@plt+0xf54f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10193c <__cxa_atexit@plt+0xf54e4> │ │ │ │ + ldr r7, [pc, #64] @ 101950 <__cxa_atexit@plt+0xf54f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #52] @ 101954 <__cxa_atexit@plt+0xf54fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #40] @ 101958 <__cxa_atexit@plt+0xf5500> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r5, [pc, #-2832]! @ 100e44 <__cxa_atexit@plt+0xf49ec> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r5, [pc, #-2800]! @ 100e6c <__cxa_atexit@plt+0xf4a14> │ │ │ │ + ldreq r5, [pc, #-1096]! @ 101518 <__cxa_atexit@plt+0xf50c0> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 104390 <__cxa_atexit@plt+0xf7f38> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #16] @ 10197c <__cxa_atexit@plt+0xf5524> │ │ │ │ add r3, pc, r3 │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - beq 104378 <__cxa_atexit@plt+0xf7f20> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 104380 <__cxa_atexit@plt+0xf7f28> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #48] @ 104394 <__cxa_atexit@plt+0xf7f3c> │ │ │ │ - cmp r3, r7 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1019b4 <__cxa_atexit@plt+0xf555c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r3, [pc, #32] @ 1019b8 <__cxa_atexit@plt+0xf5560> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldreq r5, [pc, #-996]! @ 1015d8 <__cxa_atexit@plt+0xf5180> │ │ │ │ + ldreq r5, [pc, #-992]! @ 1015e0 <__cxa_atexit@plt+0xf5188> │ │ │ │ + ldrbteq r8, [r3], #3696 @ 0xe70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ 101a1c <__cxa_atexit@plt+0xf55c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 101a20 <__cxa_atexit@plt+0xf55c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101a10 <__cxa_atexit@plt+0xf55b8> │ │ │ │ + ldr r7, [pc, #44] @ 101a24 <__cxa_atexit@plt+0xf55cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 101a28 <__cxa_atexit@plt+0xf55d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10435c <__cxa_atexit@plt+0xf7f04> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r2, [pc, #-2584]! @ 103984 <__cxa_atexit@plt+0xf752c> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1043d0 <__cxa_atexit@plt+0xf7f78> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 1043e0 <__cxa_atexit@plt+0xf7f88> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r5, [pc, #-2600]! @ 101000 <__cxa_atexit@plt+0xf4ba8> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq r5, [pc, #-2568]! @ 101028 <__cxa_atexit@plt+0xf4bd0> │ │ │ │ + ldrbteq r8, [r3], #3584 @ 0xe00 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 101a50 <__cxa_atexit@plt+0xf55f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r8, [r3], #3544 @ 0xdd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 101ac0 <__cxa_atexit@plt+0xf5668> │ │ │ │ + ldr r2, [pc, #116] @ 101ae8 <__cxa_atexit@plt+0xf5690> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 101ad4 <__cxa_atexit@plt+0xf567c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 101ac0 <__cxa_atexit@plt+0xf5668> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r3, [pc, #80] @ 101aec <__cxa_atexit@plt+0xf5694> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r8, [r7] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ldr r7, [pc, #68] @ 101af0 <__cxa_atexit@plt+0xf5698> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101ae0 <__cxa_atexit@plt+0xf5688> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #44] @ 101af4 <__cxa_atexit@plt+0xf569c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 1043b4 <__cxa_atexit@plt+0xf7f5c> │ │ │ │ - ldreq r2, [pc, #-2496]! @ 103a28 <__cxa_atexit@plt+0xf75d0> │ │ │ │ - ldrbteq r5, [r3], #3984 @ 0xf90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 104448 <__cxa_atexit@plt+0xf7ff0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 104440 <__cxa_atexit@plt+0xf7fe8> │ │ │ │ - ldr r3, [pc, #56] @ 104450 <__cxa_atexit@plt+0xf7ff8> │ │ │ │ - ldr r2, [pc, #56] @ 104454 <__cxa_atexit@plt+0xf7ffc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 104458 <__cxa_atexit@plt+0xf8000> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 400888 <__cxa_atexit@plt+0x3f4430> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r5, [r3], #3896 @ 0xf38 │ │ │ │ - ldreq r2, [pc, #-2392]! @ 103b04 <__cxa_atexit@plt+0xf76ac> │ │ │ │ - ldreq r2, [pc, #-2436]! @ 103adc <__cxa_atexit@plt+0xf7684> │ │ │ │ - ldrbteq r5, [r3], #3952 @ 0xf70 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + ldreq r5, [pc, #-2404]! @ 101194 <__cxa_atexit@plt+0xf4d3c> │ │ │ │ + ldreq r5, [pc, #-684]! @ 101850 <__cxa_atexit@plt+0xf53f8> │ │ │ │ + ldrbteq r8, [r3], #3380 @ 0xd34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1044d4 <__cxa_atexit@plt+0xf807c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1044cc <__cxa_atexit@plt+0xf8074> │ │ │ │ - ldr r3, [pc, #76] @ 1044dc <__cxa_atexit@plt+0xf8084> │ │ │ │ - ldr r9, [pc, #76] @ 1044e0 <__cxa_atexit@plt+0xf8088> │ │ │ │ - ldr sl, [pc, #76] @ 1044e4 <__cxa_atexit@plt+0xf808c> │ │ │ │ - ldr r2, [pc, #76] @ 1044e8 <__cxa_atexit@plt+0xf8090> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #60] @ 1044ec <__cxa_atexit@plt+0xf8094> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 400bf8 <__cxa_atexit@plt+0x3f47a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 101b48 <__cxa_atexit@plt+0xf56f0> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r2, [pc, #72] @ 101b68 <__cxa_atexit@plt+0xf5710> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 101b6c <__cxa_atexit@plt+0xf5714> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101b5c <__cxa_atexit@plt+0xf5704> │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r7, [pc, #32] @ 101b70 <__cxa_atexit@plt+0xf5718> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r5, [r3], #3836 @ 0xefc │ │ │ │ - ldrbteq r5, [r3], #3852 @ 0xf0c │ │ │ │ - ldrbteq r5, [r3], #3868 @ 0xf1c │ │ │ │ - ldreq r2, [pc, #-2260]! @ 103c1c <__cxa_atexit@plt+0xf77c4> │ │ │ │ - ldreq r2, [pc, #-4048]! @ 103524 <__cxa_atexit@plt+0xf70cc> │ │ │ │ - ldrbteq r5, [r3], #3840 @ 0xf00 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldreq r5, [pc, #-2268]! @ 101298 <__cxa_atexit@plt+0xf4e40> │ │ │ │ + ldreq r5, [pc, #-548]! @ 101954 <__cxa_atexit@plt+0xf54fc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 104550 <__cxa_atexit@plt+0xf80f8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 104548 <__cxa_atexit@plt+0xf80f0> │ │ │ │ - ldr r3, [pc, #52] @ 104558 <__cxa_atexit@plt+0xf8100> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 101bc0 <__cxa_atexit@plt+0xf5768> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 101bc4 <__cxa_atexit@plt+0xf576c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #40] @ 10455c <__cxa_atexit@plt+0xf8104> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [pc, #36] @ 104560 <__cxa_atexit@plt+0xf8108> │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400c00 <__cxa_atexit@plt+0x3f47a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldreq r5, [pc, #-472]! @ 1019f0 <__cxa_atexit@plt+0xf5598> │ │ │ │ + ldreq r5, [pc, #-468]! @ 1019f8 <__cxa_atexit@plt+0xf55a0> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 101bf8 <__cxa_atexit@plt+0xf57a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 101bfc <__cxa_atexit@plt+0xf57a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [pc, #-2136]! @ 103d08 <__cxa_atexit@plt+0xf78b0> │ │ │ │ - ldreq r2, [pc, #-3920]! @ 103614 <__cxa_atexit@plt+0xf71bc> │ │ │ │ - ldreq r2, [pc, #-3908]! @ 103624 <__cxa_atexit@plt+0xf71cc> │ │ │ │ - ldrbteq r5, [r3], #3756 @ 0xeac │ │ │ │ + ldreq r5, [pc, #-416]! @ 101a60 <__cxa_atexit@plt+0xf5608> │ │ │ │ + ldreq r5, [pc, #-404]! @ 101a70 <__cxa_atexit@plt+0xf5618> │ │ │ │ + ldrbteq r8, [r3], #3456 @ 0xd80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 1045e8 <__cxa_atexit@plt+0xf8190> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1045d4 <__cxa_atexit@plt+0xf817c> │ │ │ │ - ldr r7, [pc, #88] @ 1045f0 <__cxa_atexit@plt+0xf8198> │ │ │ │ - ldr r3, [pc, #88] @ 1045f4 <__cxa_atexit@plt+0xf819c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 101c2c <__cxa_atexit@plt+0xf57d4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r7, [pc, #8] @ 101c3c <__cxa_atexit@plt+0xf57e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ 1045f8 <__cxa_atexit@plt+0xf81a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r8, [r3], #3424 @ 0xd60 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 101c80 <__cxa_atexit@plt+0xf5828> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ 101d04 <__cxa_atexit@plt+0xf58ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1045dc <__cxa_atexit@plt+0xf8184> │ │ │ │ - ldr r7, [pc, #56] @ 1045fc <__cxa_atexit@plt+0xf81a4> │ │ │ │ - ldr r3, [pc, #56] @ 104600 <__cxa_atexit@plt+0xf81a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + beq 101ce0 <__cxa_atexit@plt+0xf5888> │ │ │ │ + b 101d18 <__cxa_atexit@plt+0xf58c0> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #104] @ 101cfc <__cxa_atexit@plt+0xf58a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 101cd4 <__cxa_atexit@plt+0xf587c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 101ce8 <__cxa_atexit@plt+0xf5890> │ │ │ │ + ldr r2, [pc, #68] @ 101d00 <__cxa_atexit@plt+0xf58a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101cd4 <__cxa_atexit@plt+0xf587c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 1020c8 <__cxa_atexit@plt+0xf5c70> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 101d08 <__cxa_atexit@plt+0xf58b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldreq r2, [pc, #-2012]! @ 103e20 <__cxa_atexit@plt+0xf79c8> │ │ │ │ - ldreq r2, [pc, #-3796]! @ 10372c <__cxa_atexit@plt+0xf72d4> │ │ │ │ - ldrbteq r5, [r3], #3648 @ 0xe40 │ │ │ │ - ldreq r2, [pc, #-2028]! @ 103e1c <__cxa_atexit@plt+0xf79c4> │ │ │ │ - ldrbteq r5, [r3], #3580 @ 0xdfc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsl #8 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldreq r5, [pc, #-136]! @ 101c88 <__cxa_atexit@plt+0xf5830> │ │ │ │ + ldrbteq r8, [r3], #3192 @ 0xc78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ 10462c <__cxa_atexit@plt+0xf81d4> │ │ │ │ - ldr r3, [pc, #20] @ 104630 <__cxa_atexit@plt+0xf81d8> │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 101d50 <__cxa_atexit@plt+0xf58f8> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 101d6c <__cxa_atexit@plt+0xf5914> │ │ │ │ + ldr r3, [pc, #220] @ 101e1c <__cxa_atexit@plt+0xf59c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101dc0 <__cxa_atexit@plt+0xf5968> │ │ │ │ + b 101e2c <__cxa_atexit@plt+0xf59d4> │ │ │ │ + ldr r7, [pc, #192] @ 101e18 <__cxa_atexit@plt+0xf59c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldrbteq r5, [r3], #3560 @ 0xde8 │ │ │ │ - ldreq r2, [pc, #-1940]! @ 103ea4 <__cxa_atexit@plt+0xf7a4c> │ │ │ │ - ldrbteq r5, [r3], #3612 @ 0xe1c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #12 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 10469c <__cxa_atexit@plt+0xf8244> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 104694 <__cxa_atexit@plt+0xf823c> │ │ │ │ - ldr r3, [pc, #60] @ 1046a4 <__cxa_atexit@plt+0xf824c> │ │ │ │ - ldr r2, [pc, #60] @ 1046a8 <__cxa_atexit@plt+0xf8250> │ │ │ │ + str r7, [r5] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 101dc8 <__cxa_atexit@plt+0xf5970> │ │ │ │ + mov r7, sl │ │ │ │ + b 101f38 <__cxa_atexit@plt+0xf5ae0> │ │ │ │ + ldr r1, [pc, #144] @ 101e04 <__cxa_atexit@plt+0xf59ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 101de4 <__cxa_atexit@plt+0xf598c> │ │ │ │ + ldr r3, [pc, #116] @ 101e08 <__cxa_atexit@plt+0xf59b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [pc, #40] @ 1046ac <__cxa_atexit@plt+0xf8254> │ │ │ │ - mov r5, sl │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #32] @ 1046b0 <__cxa_atexit@plt+0xf8258> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400890 <__cxa_atexit@plt+0x3f4438> │ │ │ │ + ldr r1, [pc, #112] @ 101e0c <__cxa_atexit@plt+0xf59b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 101dd4 <__cxa_atexit@plt+0xf597c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 101080 <__cxa_atexit@plt+0xf4c28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r2, [pc, #-1804]! @ 103fa4 <__cxa_atexit@plt+0xf7b4c> │ │ │ │ - ldreq r2, [pc, #-3584]! @ 1038b4 <__cxa_atexit@plt+0xf745c> │ │ │ │ - ldreq r2, [pc, #-3580]! @ 1038bc <__cxa_atexit@plt+0xf7464> │ │ │ │ - ldrbteq r5, [r3], #3468 @ 0xd8c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 101e10 <__cxa_atexit@plt+0xf59b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 101e14 <__cxa_atexit@plt+0xf59bc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + @ instruction: 0xfffff2e8 │ │ │ │ + ldreq r4, [pc, #-4076]! @ 100e28 <__cxa_atexit@plt+0xf49d0> │ │ │ │ + ldrbteq r8, [r3], #2976 @ 0xba0 │ │ │ │ + ldreq r4, [pc, #-3988]! @ 100e88 <__cxa_atexit@plt+0xf4a30> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq r8, [r3], #2916 @ 0xb64 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 104728 <__cxa_atexit@plt+0xf82d0> │ │ │ │ - ldr r8, [pc, #88] @ 104734 <__cxa_atexit@plt+0xf82dc> │ │ │ │ - ldr sl, [pc, #88] @ 104738 <__cxa_atexit@plt+0xf82e0> │ │ │ │ - ldr r9, [pc, #88] @ 10473c <__cxa_atexit@plt+0xf82e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add sl, pc, sl │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #72] @ 104740 <__cxa_atexit@plt+0xf82e8> │ │ │ │ - sub r1, r6, #23 │ │ │ │ - add r2, sl, #2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 101e60 <__cxa_atexit@plt+0xf5a08> │ │ │ │ + ldr r1, [r2, #10] │ │ │ │ + ldrb r1, [r1] │ │ │ │ + cmp r1, #10 │ │ │ │ + bne 101e90 <__cxa_atexit@plt+0xf5a38> │ │ │ │ + ldr r1, [pc, #112] @ 101ecc <__cxa_atexit@plt+0xf5a74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 101e9c <__cxa_atexit@plt+0xf5a44> │ │ │ │ + ldr r2, [pc, #88] @ 101ec0 <__cxa_atexit@plt+0xf5a68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101eb8 <__cxa_atexit@plt+0xf5a60> │ │ │ │ + ldr r2, [pc, #72] @ 101ec4 <__cxa_atexit@plt+0xf5a6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #16] │ │ │ │ str r7, [r3, #8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r1, [pc, #44] @ 101ec8 <__cxa_atexit@plt+0xf5a70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101eb8 <__cxa_atexit@plt+0xf5a60> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldrbteq r5, [r3], #3396 @ 0xd44 │ │ │ │ - ldrbteq r5, [r3], #3408 @ 0xd50 │ │ │ │ - ldreq r2, [pc, #-3488]! @ 1039a4 <__cxa_atexit@plt+0xf754c> │ │ │ │ - ldreq r2, [pc, #-3476]! @ 1039b4 <__cxa_atexit@plt+0xf755c> │ │ │ │ - ldrbteq r5, [r3], #3424 @ 0xd60 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 10478c <__cxa_atexit@plt+0xf8334> │ │ │ │ - ldr r3, [pc, #52] @ 1047a4 <__cxa_atexit@plt+0xf834c> │ │ │ │ - ldr r2, [pc, #52] @ 1047a8 <__cxa_atexit@plt+0xf8350> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq r4, [pc, #-4020]! @ 100f18 <__cxa_atexit@plt+0xf4ac0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + ldrbteq r8, [r3], #2740 @ 0xab4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldrbteq r8, [r3], #2716 @ 0xa9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldrbteq r8, [r3], #2692 @ 0xa84 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 101f28 <__cxa_atexit@plt+0xf5ad0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r7, {r2, r3, r9} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1047ac <__cxa_atexit@plt+0xf8354> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldreq r4, [pc, #-3868]! @ 101014 <__cxa_atexit@plt+0xf4bbc> │ │ │ │ + ldrbteq r8, [r3], #2648 @ 0xa58 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #10 │ │ │ │ + bne 101f5c <__cxa_atexit@plt+0xf5b04> │ │ │ │ + ldr r1, [pc, #64] @ 101f94 <__cxa_atexit@plt+0xf5b3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + b 101f68 <__cxa_atexit@plt+0xf5b10> │ │ │ │ + ldr r1, [pc, #44] @ 101f90 <__cxa_atexit@plt+0xf5b38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 101f84 <__cxa_atexit@plt+0xf5b2c> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r5, [r3], #3388 @ 0xd3c │ │ │ │ - ldreq r2, [pc, #-1584]! @ 104180 <__cxa_atexit@plt+0xf7d28> │ │ │ │ - ldrbteq r5, [r3], #3364 @ 0xd24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r8, [r3], #2540 @ 0x9ec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldrbteq r8, [r3], #2516 @ 0x9d4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldrbteq r8, [r3], #2492 @ 0x9bc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 104810 <__cxa_atexit@plt+0xf83b8> │ │ │ │ - ldr r7, [pc, #80] @ 104824 <__cxa_atexit@plt+0xf83cc> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 1047fc <__cxa_atexit@plt+0xf83a4> │ │ │ │ - ldr r3, [pc, #64] @ 104828 <__cxa_atexit@plt+0xf83d0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10200c <__cxa_atexit@plt+0xf5bb4> │ │ │ │ + ldr r3, [pc, #64] @ 102030 <__cxa_atexit@plt+0xf5bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102024 <__cxa_atexit@plt+0xf5bcc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r2, [pc, #24] @ 10202c <__cxa_atexit@plt+0xf5bd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 102000 <__cxa_atexit@plt+0xf5ba8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r8, [r3], #2384 @ 0x950 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldrbteq r8, [r3], #2360 @ 0x938 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldrbteq r8, [r3], #2336 @ 0x920 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ + bne 102098 <__cxa_atexit@plt+0xf5c40> │ │ │ │ + ldr r3, [pc, #48] @ 1020b4 <__cxa_atexit@plt+0xf5c5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - beq 104808 <__cxa_atexit@plt+0xf83b0> │ │ │ │ - b 104868 <__cxa_atexit@plt+0xf8410> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1020ac <__cxa_atexit@plt+0xf5c54> │ │ │ │ + b 1020c8 <__cxa_atexit@plt+0xf5c70> │ │ │ │ + ldr r7, [pc, #24] @ 1020b8 <__cxa_atexit@plt+0xf5c60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 10482c <__cxa_atexit@plt+0xf83d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq r4, [pc, #-3288]! @ 1013e8 <__cxa_atexit@plt+0xf4f90> │ │ │ │ + ldrbteq r8, [r3], #2248 @ 0x8c8 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 102144 <__cxa_atexit@plt+0xf5cec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1021a4 <__cxa_atexit@plt+0xf5d4c> │ │ │ │ + ldr r8, [r2, #6] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r1, [r2, #14] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + subs lr, r1, #1 │ │ │ │ + beq 102158 <__cxa_atexit@plt+0xf5d00> │ │ │ │ + ldr r1, [r2, #2] │ │ │ │ + ldrb sl, [r0], #1 │ │ │ │ + ldr r9, [pc, #168] @ 1021b8 <__cxa_atexit@plt+0xf5d60> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #164] @ 1021bc <__cxa_atexit@plt+0xf5d64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + sub r8, r3, #22 │ │ │ │ + mvn r2, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 102170 <__cxa_atexit@plt+0xf5d18> │ │ │ │ + ldr r7, [pc, #124] @ 1021c8 <__cxa_atexit@plt+0xf5d70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq r5, [r3], #3240 @ 0xca8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 10485c <__cxa_atexit@plt+0xf8404> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrb r2, [r0] │ │ │ │ + str r2, [r6, #8]! │ │ │ │ + ldr r2, [pc, #92] @ 1021c4 <__cxa_atexit@plt+0xf5d6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + mvn r2, #22 │ │ │ │ + ldr r1, [pc, #72] @ 1021c0 <__cxa_atexit@plt+0xf5d68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, r2, r3 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 104854 <__cxa_atexit@plt+0xf83fc> │ │ │ │ - b 104868 <__cxa_atexit@plt+0xf8410> │ │ │ │ + beq 10219c <__cxa_atexit@plt+0xf5d44> │ │ │ │ + b 1021d8 <__cxa_atexit@plt+0xf5d80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldreq r4, [pc, #-3432]! @ 101458 <__cxa_atexit@plt+0xf5000> │ │ │ │ + ldreq r4, [pc, #-3356]! @ 1014a8 <__cxa_atexit@plt+0xf5050> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq r4, [pc, #-3344]! @ 1014bc <__cxa_atexit@plt+0xf5064> │ │ │ │ + ldreq r4, [pc, #-3112]! @ 1015a8 <__cxa_atexit@plt+0xf5150> │ │ │ │ + ldrbteq r8, [r3], #1976 @ 0x7b8 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1048e0 <__cxa_atexit@plt+0xf8488> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #120] @ 104900 <__cxa_atexit@plt+0xf84a8> │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 102248 <__cxa_atexit@plt+0xf5df0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 102228 <__cxa_atexit@plt+0xf5dd0> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 102290 <__cxa_atexit@plt+0xf5e38> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 1021e4 <__cxa_atexit@plt+0xf5d8c> │ │ │ │ + ldr r3, [pc, #276] @ 102344 <__cxa_atexit@plt+0xf5eec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ + beq 102318 <__cxa_atexit@plt+0xf5ec0> │ │ │ │ + ldr r3, [pc, #260] @ 102348 <__cxa_atexit@plt+0xf5ef0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 1022ac <__cxa_atexit@plt+0xf5e54> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 1022c8 <__cxa_atexit@plt+0xf5e70> │ │ │ │ + ldr r2, [pc, #220] @ 102338 <__cxa_atexit@plt+0xf5ee0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldrne r2, [pc, #108] @ 104904 <__cxa_atexit@plt+0xf84ac> │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ - addne r2, pc, r2 │ │ │ │ - strne r2, [r5] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 1048b0 <__cxa_atexit@plt+0xf8458> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102318 <__cxa_atexit@plt+0xf5ec0> │ │ │ │ + ldr r3, [pc, #200] @ 10233c <__cxa_atexit@plt+0xf5ee4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102318 <__cxa_atexit@plt+0xf5ec0> │ │ │ │ + ldr r3, [pc, #180] @ 102340 <__cxa_atexit@plt+0xf5ee8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 1022fc <__cxa_atexit@plt+0xf5ea4> │ │ │ │ + ldr r3, [pc, #136] @ 102320 <__cxa_atexit@plt+0xf5ec8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102318 <__cxa_atexit@plt+0xf5ec0> │ │ │ │ + ldr r3, [pc, #120] @ 102324 <__cxa_atexit@plt+0xf5ecc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102318 <__cxa_atexit@plt+0xf5ec0> │ │ │ │ + ldr r3, [pc, #100] @ 102328 <__cxa_atexit@plt+0xf5ed0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 1022fc <__cxa_atexit@plt+0xf5ea4> │ │ │ │ + ldr r3, [pc, #92] @ 10232c <__cxa_atexit@plt+0xf5ed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102318 <__cxa_atexit@plt+0xf5ec0> │ │ │ │ + ldr r3, [pc, #76] @ 102330 <__cxa_atexit@plt+0xf5ed8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102318 <__cxa_atexit@plt+0xf5ec0> │ │ │ │ + ldr r3, [pc, #56] @ 102334 <__cxa_atexit@plt+0xf5edc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102318 <__cxa_atexit@plt+0xf5ec0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1048f0 <__cxa_atexit@plt+0xf8498> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #68] @ 104908 <__cxa_atexit@plt+0xf84b0> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #60] @ 10490c <__cxa_atexit@plt+0xf84b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 104880 <__cxa_atexit@plt+0xf8428> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 1048bc <__cxa_atexit@plt+0xf8464> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r2, [pc, #-1212]! @ 104454 <__cxa_atexit@plt+0xf7ffc> │ │ │ │ - ldreq r2, [pc, #-1208]! @ 10445c <__cxa_atexit@plt+0xf8004> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 10497c <__cxa_atexit@plt+0xf8524> │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + ldrbteq r8, [r3], #1592 @ 0x638 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 10239c <__cxa_atexit@plt+0xf5f44> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102394 <__cxa_atexit@plt+0xf5f3c> │ │ │ │ + ldr r3, [pc, #40] @ 1023a0 <__cxa_atexit@plt+0xf5f48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - beq 104964 <__cxa_atexit@plt+0xf850c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10496c <__cxa_atexit@plt+0xf8514> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #56] @ 104980 <__cxa_atexit@plt+0xf8528> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #48] @ 104984 <__cxa_atexit@plt+0xf852c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102394 <__cxa_atexit@plt+0xf5f3c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 104940 <__cxa_atexit@plt+0xf84e8> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldreq r2, [pc, #-1080]! @ 104550 <__cxa_atexit@plt+0xf80f8> │ │ │ │ - ldreq r2, [pc, #-1076]! @ 104558 <__cxa_atexit@plt+0xf8100> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1049c8 <__cxa_atexit@plt+0xf8570> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 1049d8 <__cxa_atexit@plt+0xf8580> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 1049dc <__cxa_atexit@plt+0xf8584> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 1049a4 <__cxa_atexit@plt+0xf854c> │ │ │ │ - ldreq r2, [pc, #-980]! @ 10460c <__cxa_atexit@plt+0xf81b4> │ │ │ │ - ldreq r2, [pc, #-976]! @ 104614 <__cxa_atexit@plt+0xf81bc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 104a64 <__cxa_atexit@plt+0xf860c> │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [pc, #112] @ 104a7c <__cxa_atexit@plt+0xf8624> │ │ │ │ - ldr r9, [pc, #112] @ 104a80 <__cxa_atexit@plt+0xf8628> │ │ │ │ - mov r3, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r7, [r3, #24]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - cmp lr, #10 │ │ │ │ - ble 104a58 <__cxa_atexit@plt+0xf8600> │ │ │ │ - ldr r3, [pc, #64] @ 104a84 <__cxa_atexit@plt+0xf862c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + ldrbteq r8, [r3], #1504 @ 0x5e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1023dc <__cxa_atexit@plt+0xf5f84> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #32] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1023d4 <__cxa_atexit@plt+0xf5f7c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + ldrbteq r8, [r3], #1444 @ 0x5a4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 102430 <__cxa_atexit@plt+0xf5fd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102428 <__cxa_atexit@plt+0xf5fd0> │ │ │ │ + ldr r3, [pc, #40] @ 102434 <__cxa_atexit@plt+0xf5fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102428 <__cxa_atexit@plt+0xf5fd0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 104a88 <__cxa_atexit@plt+0xf8630> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrbteq r8, [r3], #1356 @ 0x54c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 102470 <__cxa_atexit@plt+0xf6018> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102468 <__cxa_atexit@plt+0xf6010> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, ror #6 │ │ │ │ - andeq r0, r0, r8, lsl #9 │ │ │ │ - ldrbteq r5, [r3], #2664 @ 0xa68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 104ac8 <__cxa_atexit@plt+0xf8670> │ │ │ │ - ldr r2, [pc, #40] @ 104ad4 <__cxa_atexit@plt+0xf867c> │ │ │ │ - mov r9, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #28] @ 104ad8 <__cxa_atexit@plt+0xf8680> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400c08 <__cxa_atexit@plt+0x3f47b0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrbteq r8, [r3], #1296 @ 0x510 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 1024c4 <__cxa_atexit@plt+0xf606c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1024bc <__cxa_atexit@plt+0xf6064> │ │ │ │ + ldr r3, [pc, #40] @ 1024c8 <__cxa_atexit@plt+0xf6070> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1024bc <__cxa_atexit@plt+0xf6064> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r2, [pc, #-736]! @ 1047fc <__cxa_atexit@plt+0xf83a4> │ │ │ │ - ldreq r2, [pc, #-2524]! @ 104104 <__cxa_atexit@plt+0xf7cac> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r8, [r3], #1208 @ 0x4b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 104b34 <__cxa_atexit@plt+0xf86dc> │ │ │ │ - ldr r2, [pc, #68] @ 104b3c <__cxa_atexit@plt+0xf86e4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 104b28 <__cxa_atexit@plt+0xf86d0> │ │ │ │ - ldr r3, [pc, #44] @ 104b40 <__cxa_atexit@plt+0xf86e8> │ │ │ │ - ldr r8, [pc, #44] @ 104b44 <__cxa_atexit@plt+0xf86ec> │ │ │ │ - cmp r2, #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 102504 <__cxa_atexit@plt+0xf60ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1024fc <__cxa_atexit@plt+0xf60a4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrbteq r8, [r3], #1148 @ 0x47c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 102558 <__cxa_atexit@plt+0xf6100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102550 <__cxa_atexit@plt+0xf60f8> │ │ │ │ + ldr r3, [pc, #40] @ 10255c <__cxa_atexit@plt+0xf6104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102550 <__cxa_atexit@plt+0xf60f8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrteq ip, [fp], #1866 @ 0x74a │ │ │ │ - ldrteq ip, [fp], #1868 @ 0x74c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 104b7c <__cxa_atexit@plt+0xf8724> │ │ │ │ - ldr r8, [pc, #36] @ 104b80 <__cxa_atexit@plt+0xf8728> │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldrteq ip, [fp], #1790 @ 0x6fe │ │ │ │ - ldrteq ip, [fp], #1792 @ 0x700 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq r8, [r3], #1060 @ 0x424 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 104be4 <__cxa_atexit@plt+0xf878c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 104bf0 <__cxa_atexit@plt+0xf8798> │ │ │ │ - ldr r2, [pc, #76] @ 104c00 <__cxa_atexit@plt+0xf87a8> │ │ │ │ - ldr r1, [pc, #76] @ 104c04 <__cxa_atexit@plt+0xf87ac> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 102598 <__cxa_atexit@plt+0xf6140> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102590 <__cxa_atexit@plt+0xf6138> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r8, [r3], #1000 @ 0x3e8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldrbteq r8, [r3], #988 @ 0x3dc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1025e0 <__cxa_atexit@plt+0xf6188> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldr r7, [pc, #8] @ 1025f0 <__cxa_atexit@plt+0xf6198> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r8, [r3], #964 @ 0x3c4 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 102634 <__cxa_atexit@plt+0xf61dc> │ │ │ │ + ldr r1, [pc, #144] @ 1026a4 <__cxa_atexit@plt+0xf624c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10267c <__cxa_atexit@plt+0xf6224> │ │ │ │ + b 1026b8 <__cxa_atexit@plt+0xf6260> │ │ │ │ + ldr r1, [pc, #96] @ 10269c <__cxa_atexit@plt+0xf6244> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 10267c <__cxa_atexit@plt+0xf6224> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 102684 <__cxa_atexit@plt+0xf622c> │ │ │ │ + ldr r2, [pc, #56] @ 1026a0 <__cxa_atexit@plt+0xf6248> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 104c08 <__cxa_atexit@plt+0xf87b0> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10267c <__cxa_atexit@plt+0xf6224> │ │ │ │ + b 102a04 <__cxa_atexit@plt+0xf65ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 1026a8 <__cxa_atexit@plt+0xf6250> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - ldreq r2, [pc, #-468]! @ 104a38 <__cxa_atexit@plt+0xf85e0> │ │ │ │ - ldrteq ip, [fp], #1691 @ 0x69b │ │ │ │ + andeq r0, r0, ip, ror #6 │ │ │ │ + muleq r0, r8, r3 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq r4, [pc, #-1772]! @ 101fc4 <__cxa_atexit@plt+0xf5b6c> │ │ │ │ + ldrbteq r8, [r3], #744 @ 0x2e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 104c4c <__cxa_atexit@plt+0xf87f4> │ │ │ │ - ldr r3, [pc, #44] @ 104c5c <__cxa_atexit@plt+0xf8804> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 1026ec <__cxa_atexit@plt+0xf6294> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 102710 <__cxa_atexit@plt+0xf62b8> │ │ │ │ + ldr r3, [pc, #248] @ 1027d4 <__cxa_atexit@plt+0xf637c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 104cac <__cxa_atexit@plt+0xf8854> │ │ │ │ - ldr r3, [pc, #56] @ 104cbc <__cxa_atexit@plt+0xf8864> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #44] @ 104cc0 <__cxa_atexit@plt+0xf8868> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102770 <__cxa_atexit@plt+0xf6318> │ │ │ │ + b 1027e4 <__cxa_atexit@plt+0xf638c> │ │ │ │ + ldr r3, [pc, #220] @ 1027d0 <__cxa_atexit@plt+0xf6378> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - ldrteq ip, [fp], #1507 @ 0x5e3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r8, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 104d3c <__cxa_atexit@plt+0xf88e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 104d48 <__cxa_atexit@plt+0xf88f0> │ │ │ │ - ldr lr, [pc, #100] @ 104d58 <__cxa_atexit@plt+0xf8900> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - ldr r3, [pc, #84] @ 104d5c <__cxa_atexit@plt+0xf8904> │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ + beq 102770 <__cxa_atexit@plt+0xf6318> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldr r1, [pc, #156] @ 1027b4 <__cxa_atexit@plt+0xf635c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 102788 <__cxa_atexit@plt+0xf6330> │ │ │ │ + ldr r3, [pc, #128] @ 1027b8 <__cxa_atexit@plt+0xf6360> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - beq 104d30 <__cxa_atexit@plt+0xf88d8> │ │ │ │ - mov r8, r7 │ │ │ │ - b 129428 <__cxa_atexit@plt+0x11cfd0> │ │ │ │ + ldr r1, [pc, #124] @ 1027bc <__cxa_atexit@plt+0xf6364> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ 1027c0 <__cxa_atexit@plt+0xf6368> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 102778 <__cxa_atexit@plt+0xf6320> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 101080 <__cxa_atexit@plt+0xf4c28> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 1027c4 <__cxa_atexit@plt+0xf636c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 1027c8 <__cxa_atexit@plt+0xf6370> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ 1027cc <__cxa_atexit@plt+0xf6374> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 129428 <__cxa_atexit@plt+0x11cfd0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 104dd0 <__cxa_atexit@plt+0xf8978> │ │ │ │ - ldr r2, [pc, #64] @ 104de0 <__cxa_atexit@plt+0xf8988> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #52] @ 104de4 <__cxa_atexit@plt+0xf898c> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffe944 │ │ │ │ + ldreq r4, [pc, #-2584]! @ 101dac <__cxa_atexit@plt+0xf5954> │ │ │ │ + ldreq r4, [pc, #-1596]! @ 10218c <__cxa_atexit@plt+0xf5d34> │ │ │ │ + ldrbteq r8, [r3], #508 @ 0x1fc │ │ │ │ + ldreq r4, [pc, #-1520]! @ 1021e0 <__cxa_atexit@plt+0xf5d88> │ │ │ │ + ldreq r4, [pc, #-2484]! @ 101e20 <__cxa_atexit@plt+0xf59c8> │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r8, [r3], #444 @ 0x1bc │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 102818 <__cxa_atexit@plt+0xf63c0> │ │ │ │ + ldr r1, [r2, #10] │ │ │ │ + ldrb r1, [r1] │ │ │ │ + cmp r1, #10 │ │ │ │ + bne 102850 <__cxa_atexit@plt+0xf63f8> │ │ │ │ + ldr r1, [pc, #120] @ 10288c <__cxa_atexit@plt+0xf6434> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 10285c <__cxa_atexit@plt+0xf6404> │ │ │ │ + ldr r2, [pc, #96] @ 102880 <__cxa_atexit@plt+0xf6428> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + str r2, [r5, #12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102878 <__cxa_atexit@plt+0xf6420> │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [pc, #72] @ 102884 <__cxa_atexit@plt+0xf642c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r1, [pc, #44] @ 102888 <__cxa_atexit@plt+0xf6430> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102878 <__cxa_atexit@plt+0xf6420> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - ldrteq ip, [fp], #1235 @ 0x4d3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 104e8c <__cxa_atexit@plt+0xf8a34> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 104e94 <__cxa_atexit@plt+0xf8a3c> │ │ │ │ - ldr r1, [pc, #156] @ 104ebc <__cxa_atexit@plt+0xf8a64> │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #136] @ 104ec0 <__cxa_atexit@plt+0xf8a68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r0, [pc, #124] @ 104ec4 <__cxa_atexit@plt+0xf8a6c> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - bcc 104eac <__cxa_atexit@plt+0xf8a54> │ │ │ │ - ldr r2, [pc, #108] @ 104ec8 <__cxa_atexit@plt+0xf8a70> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #96] @ 104ecc <__cxa_atexit@plt+0xf8a74> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldreq r4, [pc, #-1524]! @ 102298 <__cxa_atexit@plt+0xf5e40> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrbteq r8, [r3], #260 @ 0x104 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldrbteq r8, [r3], #236 @ 0xec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldrbteq r8, [r3], #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 1028e8 <__cxa_atexit@plt+0xf6490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldreq r4, [pc, #-1372]! @ 102394 <__cxa_atexit@plt+0xf5f3c> │ │ │ │ + ldrbteq r8, [r3], #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldrbteq r8, [r3], #144 @ 0x90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 102948 <__cxa_atexit@plt+0xf64f0> │ │ │ │ + ldr r3, [pc, #64] @ 10296c <__cxa_atexit@plt+0xf6514> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102960 <__cxa_atexit@plt+0xf6508> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldr r2, [pc, #24] @ 102968 <__cxa_atexit@plt+0xf6510> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #16]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r6, r9 │ │ │ │ - b 104e9c <__cxa_atexit@plt+0xf8a44> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 10293c <__cxa_atexit@plt+0xf64e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [pc, #-3940]! @ 103f60 <__cxa_atexit@plt+0xf7b08> │ │ │ │ - ldreq r1, [pc, #-3952]! @ 103f58 <__cxa_atexit@plt+0xf7b00> │ │ │ │ - ldreq r1, [pc, #-3936]! @ 103f6c <__cxa_atexit@plt+0xf7b14> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - ldrteq ip, [fp], #1047 @ 0x417 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r8, [r3], #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 104f34 <__cxa_atexit@plt+0xf8adc> │ │ │ │ - ldr r2, [pc, #76] @ 104f44 <__cxa_atexit@plt+0xf8aec> │ │ │ │ - ldr r1, [pc, #76] @ 104f48 <__cxa_atexit@plt+0xf8af0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #56] @ 104f4c <__cxa_atexit@plt+0xf8af4> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldrbteq r8, [r3], #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldrbteq r7, [r3], #4076 @ 0xfec │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 1029d4 <__cxa_atexit@plt+0xf657c> │ │ │ │ + ldr r3, [pc, #48] @ 1029f0 <__cxa_atexit@plt+0xf6598> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1029e8 <__cxa_atexit@plt+0xf6590> │ │ │ │ + b 102a04 <__cxa_atexit@plt+0xf65ac> │ │ │ │ + ldr r7, [pc, #24] @ 1029f4 <__cxa_atexit@plt+0xf659c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - ldreq r1, [pc, #-3760]! @ 1040a0 <__cxa_atexit@plt+0xf7c48> │ │ │ │ - ldreq r1, [pc, #-3732]! @ 1040c0 <__cxa_atexit@plt+0xf7c68> │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq r4, [pc, #-924]! @ 102660 <__cxa_atexit@plt+0xf6208> │ │ │ │ + ldrbteq r7, [r3], #3988 @ 0xf94 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 102a80 <__cxa_atexit@plt+0xf6628> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 104fe0 <__cxa_atexit@plt+0xf8b88> │ │ │ │ - ldr r7, [pc, #124] @ 105000 <__cxa_atexit@plt+0xf8ba8> │ │ │ │ - ldr r1, [pc, #124] @ 105004 <__cxa_atexit@plt+0xf8bac> │ │ │ │ - mov r3, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 102ae0 <__cxa_atexit@plt+0xf6688> │ │ │ │ + ldr r8, [r2, #6] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r1, [r2, #14] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + subs lr, r1, #1 │ │ │ │ + beq 102a94 <__cxa_atexit@plt+0xf663c> │ │ │ │ + ldr r1, [r2, #2] │ │ │ │ + ldrb sl, [r0], #1 │ │ │ │ + ldr r9, [pc, #168] @ 102af4 <__cxa_atexit@plt+0xf669c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #164] @ 102af8 <__cxa_atexit@plt+0xf66a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + sub r8, r3, #22 │ │ │ │ + mvn r2, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 102aac <__cxa_atexit@plt+0xf6654> │ │ │ │ + ldr r7, [pc, #124] @ 102b04 <__cxa_atexit@plt+0xf66ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldrb r2, [r0] │ │ │ │ + str r2, [r6, #8]! │ │ │ │ + ldr r2, [pc, #92] @ 102b00 <__cxa_atexit@plt+0xf66a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + mvn r2, #22 │ │ │ │ + ldr r1, [pc, #72] @ 102afc <__cxa_atexit@plt+0xf66a4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r9, [r3, #24]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 104fd4 <__cxa_atexit@plt+0xf8b7c> │ │ │ │ - ldr r3, [pc, #72] @ 105008 <__cxa_atexit@plt+0xf8bb0> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #32] │ │ │ │ + add r3, r2, r3 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102ad8 <__cxa_atexit@plt+0xf6680> │ │ │ │ + b 102b14 <__cxa_atexit@plt+0xf66bc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldreq r4, [pc, #-1068]! @ 1026d0 <__cxa_atexit@plt+0xf6278> │ │ │ │ + ldreq r4, [pc, #-992]! @ 102720 <__cxa_atexit@plt+0xf62c8> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq r4, [pc, #-980]! @ 102734 <__cxa_atexit@plt+0xf62dc> │ │ │ │ + ldreq r4, [pc, #-748]! @ 102820 <__cxa_atexit@plt+0xf63c8> │ │ │ │ + ldrbteq r7, [r3], #3716 @ 0xe84 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 102b7c <__cxa_atexit@plt+0xf6724> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 102b64 <__cxa_atexit@plt+0xf670c> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 102ba4 <__cxa_atexit@plt+0xf674c> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 102b20 <__cxa_atexit@plt+0xf66c8> │ │ │ │ + ldr r3, [pc, #124] @ 102be8 <__cxa_atexit@plt+0xf6790> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102bd4 <__cxa_atexit@plt+0xf677c> │ │ │ │ + b 102bf8 <__cxa_atexit@plt+0xf67a0> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 102bbc <__cxa_atexit@plt+0xf6764> │ │ │ │ + ldr r2, [pc, #84] @ 102be4 <__cxa_atexit@plt+0xf678c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102bd4 <__cxa_atexit@plt+0xf677c> │ │ │ │ + b 102cf0 <__cxa_atexit@plt+0xf6898> │ │ │ │ + ldr r3, [pc, #48] @ 102bdc <__cxa_atexit@plt+0xf6784> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102bd4 <__cxa_atexit@plt+0xf677c> │ │ │ │ + b 102ee0 <__cxa_atexit@plt+0xf6a88> │ │ │ │ + ldr r3, [pc, #28] @ 102be0 <__cxa_atexit@plt+0xf6788> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102bd4 <__cxa_atexit@plt+0xf677c> │ │ │ │ + b 102de8 <__cxa_atexit@plt+0xf6990> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 10500c <__cxa_atexit@plt+0xf8bb4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrbteq r7, [r3], #3488 @ 0xda0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ 102c6c <__cxa_atexit@plt+0xf6814> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102c40 <__cxa_atexit@plt+0xf67e8> │ │ │ │ + ldr r3, [pc, #88] @ 102c70 <__cxa_atexit@plt+0xf6818> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 102c48 <__cxa_atexit@plt+0xf67f0> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 102c54 <__cxa_atexit@plt+0xf67fc> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 102c74 <__cxa_atexit@plt+0xf681c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb04 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrbteq r5, [r3], #1260 @ 0x4ec │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 105054 <__cxa_atexit@plt+0xf8bfc> │ │ │ │ - ldr r7, [pc, #52] @ 105068 <__cxa_atexit@plt+0xf8c10> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x000003bc │ │ │ │ + ldrbteq r7, [r3], #3380 @ 0xd34 │ │ │ │ + ldrbteq r7, [r3], #3348 @ 0xd14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 102cdc <__cxa_atexit@plt+0xf6884> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 105048 <__cxa_atexit@plt+0xf8bf0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 105078 <__cxa_atexit@plt+0xf8c20> │ │ │ │ + beq 102cb8 <__cxa_atexit@plt+0xf6860> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 102cc4 <__cxa_atexit@plt+0xf686c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10506c <__cxa_atexit@plt+0xf8c14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ 102ce0 <__cxa_atexit@plt+0xf6888> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrbteq r5, [r3], #1148 @ 0x47c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #204] @ 10514c <__cxa_atexit@plt+0xf8cf4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + ldrbteq r7, [r3], #3268 @ 0xcc4 │ │ │ │ + ldrbteq r7, [r3], #3240 @ 0xca8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ 102d64 <__cxa_atexit@plt+0xf690c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 105110 <__cxa_atexit@plt+0xf8cb8> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 105124 <__cxa_atexit@plt+0xf8ccc> │ │ │ │ - ldr r8, [pc, #144] @ 105150 <__cxa_atexit@plt+0xf8cf8> │ │ │ │ - ldr r9, [pc, #144] @ 105154 <__cxa_atexit@plt+0xf8cfc> │ │ │ │ - mov r3, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - sub r7, r2, #19 │ │ │ │ - cmp r1, #10 │ │ │ │ - ble 105118 <__cxa_atexit@plt+0xf8cc0> │ │ │ │ - ldr r3, [pc, #96] @ 105158 <__cxa_atexit@plt+0xf8d00> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ + beq 102d38 <__cxa_atexit@plt+0xf68e0> │ │ │ │ + ldr r3, [pc, #88] @ 102d68 <__cxa_atexit@plt+0xf6910> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #32] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 102d40 <__cxa_atexit@plt+0xf68e8> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 102d4c <__cxa_atexit@plt+0xf68f4> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 10515c <__cxa_atexit@plt+0xf8d04> │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 102d6c <__cxa_atexit@plt+0xf6914> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff9c8 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - ldrbteq r5, [r3], #924 @ 0x39c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bcc 1051ec <__cxa_atexit@plt+0xf8d94> │ │ │ │ - ldr r8, [pc, #120] @ 10520c <__cxa_atexit@plt+0xf8db4> │ │ │ │ - ldr r9, [pc, #120] @ 105210 <__cxa_atexit@plt+0xf8db8> │ │ │ │ - mov r3, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r0, [r3, #24]! │ │ │ │ - sub r7, r6, #19 │ │ │ │ - cmp lr, #10 │ │ │ │ - ble 1051e0 <__cxa_atexit@plt+0xf8d88> │ │ │ │ - ldr r3, [pc, #72] @ 105214 <__cxa_atexit@plt+0xf8dbc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #32] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 105218 <__cxa_atexit@plt+0xf8dc0> │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r0, #36 @ 0x24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8f4 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - ldrbteq r5, [r3], #728 @ 0x2d8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + ldrbteq r7, [r3], #3132 @ 0xc3c │ │ │ │ + ldrbteq r7, [r3], #3100 @ 0xc1c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 102dd4 <__cxa_atexit@plt+0xf697c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 102db0 <__cxa_atexit@plt+0xf6958> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1052c0 <__cxa_atexit@plt+0xf8e68> │ │ │ │ - ldr r3, [pc, #192] @ 1052fc <__cxa_atexit@plt+0xf8ea4> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - str r9, [r2, #4] │ │ │ │ - beq 1052b0 <__cxa_atexit@plt+0xf8e58> │ │ │ │ - ldr r3, [pc, #168] @ 105300 <__cxa_atexit@plt+0xf8ea8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r2] │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r1, [r7] │ │ │ │ - bcc 1052d0 <__cxa_atexit@plt+0xf8e78> │ │ │ │ - ldr r0, [pc, #136] @ 10530c <__cxa_atexit@plt+0xf8eb4> │ │ │ │ - ldr r5, [pc, #136] @ 105310 <__cxa_atexit@plt+0xf8eb8> │ │ │ │ - sub r7, r3, #19 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str lr, [r6, #24]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ + bhi 102dbc <__cxa_atexit@plt+0xf6964> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 105308 <__cxa_atexit@plt+0xf8eb0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ 102dd8 <__cxa_atexit@plt+0xf6980> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #36 @ 0x24 │ │ │ │ - ldr r7, [pc, #40] @ 105304 <__cxa_atexit@plt+0xf8eac> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r1, [pc, #-2908]! @ 1047ac <__cxa_atexit@plt+0xf8354> │ │ │ │ - ldrbteq r5, [r3], #496 @ 0x1f0 │ │ │ │ - ldrbteq r5, [r3], #536 @ 0x218 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0xfffffaec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #128] @ 1053a4 <__cxa_atexit@plt+0xf8f4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r0, asr r2 │ │ │ │ + ldrbteq r7, [r3], #3020 @ 0xbcc │ │ │ │ + ldrbteq r7, [r3], #2992 @ 0xbb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ 102e5c <__cxa_atexit@plt+0xf6a04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc 105378 <__cxa_atexit@plt+0xf8f20> │ │ │ │ - ldr r0, [pc, #88] @ 1053a8 <__cxa_atexit@plt+0xf8f50> │ │ │ │ - ldr lr, [pc, #88] @ 1053ac <__cxa_atexit@plt+0xf8f54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - sub r7, r3, #19 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ - ldr r7, [pc, #48] @ 1053b0 <__cxa_atexit@plt+0xf8f58> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - ldreq r1, [pc, #-2704]! @ 10491c <__cxa_atexit@plt+0xf84c4> │ │ │ │ - @ instruction: 0xfffff73c │ │ │ │ - @ instruction: 0xfffffa24 │ │ │ │ - ldrbteq r5, [r3], #328 @ 0x148 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 1053d8 <__cxa_atexit@plt+0xf8f80> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102e30 <__cxa_atexit@plt+0xf69d8> │ │ │ │ + ldr r3, [pc, #88] @ 102e60 <__cxa_atexit@plt+0xf6a08> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 4003d0 <__cxa_atexit@plt+0x3f3f78> │ │ │ │ - ldrbteq r5, [r3], #276 @ 0x114 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 102e38 <__cxa_atexit@plt+0xf69e0> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10548c <__cxa_atexit@plt+0xf9034> │ │ │ │ - ldr r3, [pc, #204] @ 1054c8 <__cxa_atexit@plt+0xf9070> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - beq 10547c <__cxa_atexit@plt+0xf9024> │ │ │ │ - ldr r2, [pc, #184] @ 1054cc <__cxa_atexit@plt+0xf9074> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r2, [pc, #160] @ 1054d0 <__cxa_atexit@plt+0xf9078> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10549c <__cxa_atexit@plt+0xf9044> │ │ │ │ - ldr r1, [pc, #136] @ 1054dc <__cxa_atexit@plt+0xf9084> │ │ │ │ - ldr r5, [pc, #136] @ 1054e0 <__cxa_atexit@plt+0xf9088> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r0, r5, r7} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str lr, [r6, #24]! │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ + bhi 102e44 <__cxa_atexit@plt+0xf69ec> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 1054d8 <__cxa_atexit@plt+0xf9080> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 102e64 <__cxa_atexit@plt+0xf6a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - ldr r7, [pc, #44] @ 1054d4 <__cxa_atexit@plt+0xf907c> │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - ldreq r1, [pc, #-2460]! @ 104b38 <__cxa_atexit@plt+0xf86e0> │ │ │ │ - ldreq r1, [pc, #-2440]! @ 104b50 <__cxa_atexit@plt+0xf86f8> │ │ │ │ - ldrbteq r5, [r3], #36 @ 0x24 │ │ │ │ - ldrbteq r5, [r3], #92 @ 0x5c │ │ │ │ - @ instruction: 0xfffff638 │ │ │ │ - @ instruction: 0xfffff920 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ 105588 <__cxa_atexit@plt+0xf9130> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + ldrbteq r7, [r3], #2884 @ 0xb44 │ │ │ │ + ldrbteq r7, [r3], #2852 @ 0xb24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 102ecc <__cxa_atexit@plt+0xf6a74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [pc, #116] @ 10558c <__cxa_atexit@plt+0xf9134> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10555c <__cxa_atexit@plt+0xf9104> │ │ │ │ - ldr r1, [pc, #92] @ 105590 <__cxa_atexit@plt+0xf9138> │ │ │ │ - ldr r5, [pc, #92] @ 105594 <__cxa_atexit@plt+0xf913c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r0, r5, r7} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str lr, [r6, #24]! │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400780 <__cxa_atexit@plt+0x3f4328> │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - ldr r7, [pc, #48] @ 105598 <__cxa_atexit@plt+0xf9140> │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - bx r1 │ │ │ │ - ldreq r1, [pc, #-2244]! @ 104ccc <__cxa_atexit@plt+0xf8874> │ │ │ │ - ldreq r1, [pc, #-2200]! @ 104cfc <__cxa_atexit@plt+0xf88a4> │ │ │ │ - @ instruction: 0xfffff558 │ │ │ │ - @ instruction: 0xfffff840 │ │ │ │ - ldrbteq r4, [r3], #3940 @ 0xf64 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 102ea8 <__cxa_atexit@plt+0xf6a50> │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1055c8 <__cxa_atexit@plt+0xf9170> │ │ │ │ - ldr r7, [pc, #28] @ 1055d8 <__cxa_atexit@plt+0xf9180> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + bhi 102eb4 <__cxa_atexit@plt+0xf6a5c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - ldr r7, [pc, #12] @ 1055dc <__cxa_atexit@plt+0xf9184> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ 102ed0 <__cxa_atexit@plt+0xf6a78> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq r4, [r3], #3896 @ 0xf38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #104] @ 105660 <__cxa_atexit@plt+0xf9208> │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r5] │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrbteq r7, [r3], #2772 @ 0xad4 │ │ │ │ + ldrbteq r7, [r3], #2744 @ 0xab8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ 102f54 <__cxa_atexit@plt+0xf6afc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 105640 <__cxa_atexit@plt+0xf91e8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 10564c <__cxa_atexit@plt+0xf91f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #52] @ 105664 <__cxa_atexit@plt+0xf920c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r2, r7} │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + beq 102f28 <__cxa_atexit@plt+0xf6ad0> │ │ │ │ + ldr r3, [pc, #88] @ 102f58 <__cxa_atexit@plt+0xf6b00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 102f30 <__cxa_atexit@plt+0xf6ad8> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 102f3c <__cxa_atexit@plt+0xf6ae4> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldreq r1, [pc, #-3692]! @ 104800 <__cxa_atexit@plt+0xf83a8> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1056b4 <__cxa_atexit@plt+0xf925c> │ │ │ │ - ldr lr, [pc, #52] @ 1056c0 <__cxa_atexit@plt+0xf9268> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r1, [pc, #-3600]! @ 1048b8 <__cxa_atexit@plt+0xf8460> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 105750 <__cxa_atexit@plt+0xf92f8> │ │ │ │ - ldr r7, [pc, #148] @ 105778 <__cxa_atexit@plt+0xf9320> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 105740 <__cxa_atexit@plt+0xf92e8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 105760 <__cxa_atexit@plt+0xf9308> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr lr, [pc, #108] @ 105780 <__cxa_atexit@plt+0xf9328> │ │ │ │ - sub r0, r2, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 10577c <__cxa_atexit@plt+0xf9324> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 102f5c <__cxa_atexit@plt+0xf6b04> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrbteq r4, [r3], #3508 @ 0xdb4 │ │ │ │ - ldreq r1, [pc, #-3464]! @ 104a00 <__cxa_atexit@plt+0xf85a8> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1057d8 <__cxa_atexit@plt+0xf9380> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 1057e4 <__cxa_atexit@plt+0xf938c> │ │ │ │ - add r8, r3, #8 │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r1, [pc, #-3296]! @ 104b0c <__cxa_atexit@plt+0xf86b4> │ │ │ │ - ldrbteq r4, [r3], #3404 @ 0xd4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 105824 <__cxa_atexit@plt+0xf93cc> │ │ │ │ - ldr r2, [pc, #36] @ 10582c <__cxa_atexit@plt+0xf93d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 105830 <__cxa_atexit@plt+0xf93d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 400c10 <__cxa_atexit@plt+0x3f47b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldreq r1, [pc, #-1416]! @ 1052ac <__cxa_atexit@plt+0xf8e54> │ │ │ │ - ldreq r1, [pc, #-3216]! @ 104ba8 <__cxa_atexit@plt+0xf8750> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrbteq r7, [r3], #2636 @ 0xa4c │ │ │ │ + ldrbteq r7, [r3], #2604 @ 0xa2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - b 400c18 <__cxa_atexit@plt+0x3f47c0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1058ac <__cxa_atexit@plt+0xf9454> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1058b8 <__cxa_atexit@plt+0xf9460> │ │ │ │ - ldr r1, [pc, #72] @ 1058c8 <__cxa_atexit@plt+0xf9470> │ │ │ │ - ldr r0, [pc, #72] @ 1058cc <__cxa_atexit@plt+0xf9474> │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 102fc4 <__cxa_atexit@plt+0xf6b6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 102fa0 <__cxa_atexit@plt+0xf6b48> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 102fac <__cxa_atexit@plt+0xf6b54> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ 102fc8 <__cxa_atexit@plt+0xf6b70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldreq r1, [pc, #-1284]! @ 1053d0 <__cxa_atexit@plt+0xf8f78> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrbteq r7, [r3], #2524 @ 0x9dc │ │ │ │ + ldrbteq r7, [r3], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - b 400c18 <__cxa_atexit@plt+0x3f47c0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 105948 <__cxa_atexit@plt+0xf94f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 105954 <__cxa_atexit@plt+0xf94fc> │ │ │ │ - ldr r1, [pc, #72] @ 105964 <__cxa_atexit@plt+0xf950c> │ │ │ │ - ldr r0, [pc, #72] @ 105968 <__cxa_atexit@plt+0xf9510> │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 102ff8 <__cxa_atexit@plt+0xf6ba0> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 101c40 <__cxa_atexit@plt+0xf57e8> │ │ │ │ + ldr r7, [pc, #12] @ 10300c <__cxa_atexit@plt+0xf6bb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldrbteq r7, [r3], #2452 @ 0x994 │ │ │ │ + ldrbteq r7, [r3], #2416 @ 0x970 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10303c <__cxa_atexit@plt+0xf6be4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r7, [pc, #8] @ 10304c <__cxa_atexit@plt+0xf6bf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldreq r1, [pc, #-1128]! @ 105508 <__cxa_atexit@plt+0xf90b0> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - b 400c18 <__cxa_atexit@plt+0x3f47c0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1059e4 <__cxa_atexit@plt+0xf958c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1059f0 <__cxa_atexit@plt+0xf9598> │ │ │ │ - ldr r1, [pc, #72] @ 105a00 <__cxa_atexit@plt+0xf95a8> │ │ │ │ - ldr r0, [pc, #72] @ 105a04 <__cxa_atexit@plt+0xf95ac> │ │ │ │ - sub r8, r6, #6 │ │ │ │ + ldrbteq r7, [r3], #2416 @ 0x970 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 103090 <__cxa_atexit@plt+0xf6c38> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ 103114 <__cxa_atexit@plt+0xf6cbc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldreq r1, [pc, #-972]! @ 105640 <__cxa_atexit@plt+0xf91e8> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - b 400c18 <__cxa_atexit@plt+0x3f47c0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 105a80 <__cxa_atexit@plt+0xf9628> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 105a8c <__cxa_atexit@plt+0xf9634> │ │ │ │ - ldr r1, [pc, #72] @ 105a9c <__cxa_atexit@plt+0xf9644> │ │ │ │ - ldr r0, [pc, #72] @ 105aa0 <__cxa_atexit@plt+0xf9648> │ │ │ │ - sub r8, r6, #6 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1030f0 <__cxa_atexit@plt+0xf6c98> │ │ │ │ + b 103128 <__cxa_atexit@plt+0xf6cd0> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #104] @ 10310c <__cxa_atexit@plt+0xf6cb4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldreq r1, [pc, #-816]! @ 105778 <__cxa_atexit@plt+0xf9320> │ │ │ │ - ldrbteq r4, [r3], #2676 @ 0xa74 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 105af8 <__cxa_atexit@plt+0xf96a0> │ │ │ │ - ldr r2, [pc, #56] @ 105b04 <__cxa_atexit@plt+0xf96ac> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1030e4 <__cxa_atexit@plt+0xf6c8c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1030f8 <__cxa_atexit@plt+0xf6ca0> │ │ │ │ + ldr r2, [pc, #68] @ 103110 <__cxa_atexit@plt+0xf6cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - beq 105af0 <__cxa_atexit@plt+0xf9698> │ │ │ │ - b 105b14 <__cxa_atexit@plt+0xf96bc> │ │ │ │ + beq 1030e4 <__cxa_atexit@plt+0xf6c8c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 10341c <__cxa_atexit@plt+0xf6fc4> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrbteq r4, [r3], #2580 @ 0xa14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 103118 <__cxa_atexit@plt+0xf6cc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r3 │ │ │ │ + andeq r0, r0, ip, asr #6 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldreq r3, [pc, #-3192]! @ 1024a8 <__cxa_atexit@plt+0xf6050> │ │ │ │ + ldrbteq r7, [r3], #2152 @ 0x868 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 105b78 <__cxa_atexit@plt+0xf9720> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 105bb0 <__cxa_atexit@plt+0xf9758> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 105be8 <__cxa_atexit@plt+0xf9790> │ │ │ │ - ldr r7, [pc, #392] @ 105cd0 <__cxa_atexit@plt+0xf9878> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 10315c <__cxa_atexit@plt+0xf6d04> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 103180 <__cxa_atexit@plt+0xf6d28> │ │ │ │ + ldr r3, [pc, #220] @ 103228 <__cxa_atexit@plt+0xf6dd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1031d8 <__cxa_atexit@plt+0xf6d80> │ │ │ │ + b 103238 <__cxa_atexit@plt+0xf6de0> │ │ │ │ + ldr r7, [pc, #192] @ 103224 <__cxa_atexit@plt+0xf6dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #384] @ 105cd4 <__cxa_atexit@plt+0xf987c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 105c44 <__cxa_atexit@plt+0xf97ec> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 105c78 <__cxa_atexit@plt+0xf9820> │ │ │ │ - ldr r3, [pc, #356] @ 105cd8 <__cxa_atexit@plt+0xf9880> │ │ │ │ + beq 1031d8 <__cxa_atexit@plt+0xf6d80> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r3, [pc, #136] @ 103210 <__cxa_atexit@plt+0xf6db8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1031f0 <__cxa_atexit@plt+0xf6d98> │ │ │ │ + ldr r3, [pc, #104] @ 103214 <__cxa_atexit@plt+0xf6dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 105c1c <__cxa_atexit@plt+0xf97c4> │ │ │ │ - ldr r7, [pc, #304] @ 105cb0 <__cxa_atexit@plt+0xf9858> │ │ │ │ + ldr r1, [pc, #100] @ 103218 <__cxa_atexit@plt+0xf6dc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1031e0 <__cxa_atexit@plt+0xf6d88> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 101080 <__cxa_atexit@plt+0xf4c28> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 10321c <__cxa_atexit@plt+0xf6dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 103220 <__cxa_atexit@plt+0xf6dc8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + @ instruction: 0xffffded0 │ │ │ │ + ldreq r3, [pc, #-3028]! @ 10264c <__cxa_atexit@plt+0xf61f4> │ │ │ │ + ldrbteq r7, [r3], #1940 @ 0x794 │ │ │ │ + ldreq r3, [pc, #-2952]! @ 1026a0 <__cxa_atexit@plt+0xf6248> │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq r7, [r3], #1880 @ 0x758 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 103278 <__cxa_atexit@plt+0xf6e20> │ │ │ │ + ldr r1, [pc, #100] @ 1032bc <__cxa_atexit@plt+0xf6e64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1032ac <__cxa_atexit@plt+0xf6e54> │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #296] @ 105cb4 <__cxa_atexit@plt+0xf985c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r2, [pc, #52] @ 1032b4 <__cxa_atexit@plt+0xf6e5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 105c44 <__cxa_atexit@plt+0xf97ec> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 105c50 <__cxa_atexit@plt+0xf97f8> │ │ │ │ - ldr r3, [pc, #268] @ 105cb8 <__cxa_atexit@plt+0xf9860> │ │ │ │ + beq 1032ac <__cxa_atexit@plt+0xf6e54> │ │ │ │ + ldr r2, [pc, #32] @ 1032b8 <__cxa_atexit@plt+0xf6e60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r3, [pc, #-2968]! @ 102728 <__cxa_atexit@plt+0xf62d0> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq r7, [r3], #1732 @ 0x6c4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldrbteq r7, [r3], #1708 @ 0x6ac │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 103300 <__cxa_atexit@plt+0xf6ea8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldreq r3, [pc, #-2884]! @ 1027c4 <__cxa_atexit@plt+0xf636c> │ │ │ │ + ldrbteq r7, [r3], #1664 @ 0x680 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldrbteq r7, [r3], #1640 @ 0x668 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 103360 <__cxa_atexit@plt+0xf6f08> │ │ │ │ + ldr r3, [pc, #64] @ 103384 <__cxa_atexit@plt+0xf6f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 105c1c <__cxa_atexit@plt+0xf97c4> │ │ │ │ - ldr r7, [pc, #232] @ 105ca0 <__cxa_atexit@plt+0xf9848> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103378 <__cxa_atexit@plt+0xf6f20> │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #224] @ 105ca4 <__cxa_atexit@plt+0xf984c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r2, [pc, #24] @ 103380 <__cxa_atexit@plt+0xf6f28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 105c44 <__cxa_atexit@plt+0xf97ec> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 105c64 <__cxa_atexit@plt+0xf980c> │ │ │ │ - ldr r3, [pc, #196] @ 105ca8 <__cxa_atexit@plt+0xf9850> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 105c1c <__cxa_atexit@plt+0xf97c4> │ │ │ │ - ldr r7, [pc, #208] @ 105cc0 <__cxa_atexit@plt+0xf9868> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bne 103354 <__cxa_atexit@plt+0xf6efc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r7, [r3], #1532 @ 0x5fc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #200] @ 105cc4 <__cxa_atexit@plt+0xf986c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldrbteq r7, [r3], #1508 @ 0x5e4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldrbteq r7, [r3], #1484 @ 0x5cc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - beq 105c44 <__cxa_atexit@plt+0xf97ec> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 105c8c <__cxa_atexit@plt+0xf9834> │ │ │ │ - ldr r3, [pc, #172] @ 105cc8 <__cxa_atexit@plt+0xf9870> │ │ │ │ + bne 1033ec <__cxa_atexit@plt+0xf6f94> │ │ │ │ + ldr r3, [pc, #48] @ 103408 <__cxa_atexit@plt+0xf6fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103400 <__cxa_atexit@plt+0xf6fa8> │ │ │ │ + b 10341c <__cxa_atexit@plt+0xf6fc4> │ │ │ │ + ldr r7, [pc, #24] @ 10340c <__cxa_atexit@plt+0xf6fb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #92] @ 105cbc <__cxa_atexit@plt+0xf9864> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ 105cac <__cxa_atexit@plt+0xf9854> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #84] @ 105cdc <__cxa_atexit@plt+0xf9884> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq r3, [pc, #-2436]! @ 102a90 <__cxa_atexit@plt+0xf6638> │ │ │ │ + ldrbteq r7, [r3], #1396 @ 0x574 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 103498 <__cxa_atexit@plt+0xf7040> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 1034f8 <__cxa_atexit@plt+0xf70a0> │ │ │ │ + ldr r8, [r2, #6] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r1, [r2, #14] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + subs lr, r1, #1 │ │ │ │ + beq 1034ac <__cxa_atexit@plt+0xf7054> │ │ │ │ + ldr r1, [r2, #2] │ │ │ │ + ldrb sl, [r0], #1 │ │ │ │ + ldr r9, [pc, #168] @ 10350c <__cxa_atexit@plt+0xf70b4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #164] @ 103510 <__cxa_atexit@plt+0xf70b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + sub r8, r3, #22 │ │ │ │ + mvn r2, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1034c4 <__cxa_atexit@plt+0xf706c> │ │ │ │ + ldr r7, [pc, #124] @ 10351c <__cxa_atexit@plt+0xf70c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - mov r7, #20 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldrb r2, [r0] │ │ │ │ + str r2, [r6, #8]! │ │ │ │ + ldr r2, [pc, #92] @ 103518 <__cxa_atexit@plt+0xf70c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + mvn r2, #22 │ │ │ │ + ldr r1, [pc, #72] @ 103514 <__cxa_atexit@plt+0xf70bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, r2, r3 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1034f0 <__cxa_atexit@plt+0xf7098> │ │ │ │ + b 10352c <__cxa_atexit@plt+0xf70d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 105ccc <__cxa_atexit@plt+0xf9874> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - ldreq r1, [pc, #-2276]! @ 1053c8 <__cxa_atexit@plt+0xf8f70> │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - ldreq r1, [pc, #-2100]! @ 105480 <__cxa_atexit@plt+0xf9028> │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - ldreq r1, [pc, #-2336]! @ 10539c <__cxa_atexit@plt+0xf8f44> │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - ldreq r1, [pc, #-2124]! @ 105478 <__cxa_atexit@plt+0xf9020> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - ldreq r1, [pc, #-2228]! @ 105418 <__cxa_atexit@plt+0xf8fc0> │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - ldreq r1, [pc, #-2068]! @ 1054c0 <__cxa_atexit@plt+0xf9068> │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - ldreq r1, [pc, #-2400]! @ 10537c <__cxa_atexit@plt+0xf8f24> │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - ldreq r1, [pc, #-2092]! @ 1054b8 <__cxa_atexit@plt+0xf9060> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 105d2c <__cxa_atexit@plt+0xf98d4> │ │ │ │ - ldr r3, [pc, #52] @ 105d38 <__cxa_atexit@plt+0xf98e0> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldreq r3, [pc, #-2580]! @ 102b00 <__cxa_atexit@plt+0xf66a8> │ │ │ │ + ldreq r3, [pc, #-2504]! @ 102b50 <__cxa_atexit@plt+0xf66f8> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq r3, [pc, #-2492]! @ 102b64 <__cxa_atexit@plt+0xf670c> │ │ │ │ + ldreq r3, [pc, #-2260]! @ 102c50 <__cxa_atexit@plt+0xf67f8> │ │ │ │ + ldrbteq r7, [r3], #1124 @ 0x464 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov lr, r5 │ │ │ │ + ldr r7, [lr, #8]! │ │ │ │ + ldr r8, [lr, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 1035e4 <__cxa_atexit@plt+0xf718c> │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 103580 <__cxa_atexit@plt+0xf7128> │ │ │ │ + ldr r3, [r2, #11] │ │ │ │ + ldr r0, [r2, #15] │ │ │ │ + rsb r1, r0, #0 │ │ │ │ + eor r1, r0, r1 │ │ │ │ + and r1, r1, r8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bne 103658 <__cxa_atexit@plt+0xf7200> │ │ │ │ + tst r0, r8 │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ + b 10353c <__cxa_atexit@plt+0xf70e4> │ │ │ │ + ldr r0, [pc, #536] @ 1037a0 <__cxa_atexit@plt+0xf7348> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103728 <__cxa_atexit@plt+0xf72d0> │ │ │ │ + ldr r0, [pc, #520] @ 1037a4 <__cxa_atexit@plt+0xf734c> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103728 <__cxa_atexit@plt+0xf72d0> │ │ │ │ + ldr r2, [pc, #500] @ 1037a8 <__cxa_atexit@plt+0xf7350> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 103734 <__cxa_atexit@plt+0xf72dc> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 103714 <__cxa_atexit@plt+0xf72bc> │ │ │ │ + ldr r3, [pc, #460] @ 1037ac <__cxa_atexit@plt+0xf7354> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 105d88 <__cxa_atexit@plt+0xf9930> │ │ │ │ - ldr r3, [pc, #52] @ 105d94 <__cxa_atexit@plt+0xf993c> │ │ │ │ + b 10374c <__cxa_atexit@plt+0xf72f4> │ │ │ │ + ldr r0, [r2, #6] │ │ │ │ + cmp r8, r0 │ │ │ │ + bne 1036bc <__cxa_atexit@plt+0xf7264> │ │ │ │ + ldr r0, [pc, #408] @ 103790 <__cxa_atexit@plt+0xf7338> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103728 <__cxa_atexit@plt+0xf72d0> │ │ │ │ + ldr r0, [pc, #388] @ 103794 <__cxa_atexit@plt+0xf733c> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103728 <__cxa_atexit@plt+0xf72d0> │ │ │ │ + ldr r2, [pc, #368] @ 103798 <__cxa_atexit@plt+0xf7340> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 103734 <__cxa_atexit@plt+0xf72dc> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 103714 <__cxa_atexit@plt+0xf72bc> │ │ │ │ + ldr r3, [pc, #328] @ 10379c <__cxa_atexit@plt+0xf7344> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 105de4 <__cxa_atexit@plt+0xf998c> │ │ │ │ - ldr r3, [pc, #52] @ 105df0 <__cxa_atexit@plt+0xf9998> │ │ │ │ + b 10374c <__cxa_atexit@plt+0xf72f4> │ │ │ │ + ldr r0, [pc, #272] @ 103770 <__cxa_atexit@plt+0xf7318> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103728 <__cxa_atexit@plt+0xf72d0> │ │ │ │ + ldr r0, [pc, #256] @ 103774 <__cxa_atexit@plt+0xf731c> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103728 <__cxa_atexit@plt+0xf72d0> │ │ │ │ + ldr r2, [pc, #236] @ 103778 <__cxa_atexit@plt+0xf7320> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 103734 <__cxa_atexit@plt+0xf72dc> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 103714 <__cxa_atexit@plt+0xf72bc> │ │ │ │ + ldr r3, [pc, #196] @ 10377c <__cxa_atexit@plt+0xf7324> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 105e40 <__cxa_atexit@plt+0xf99e8> │ │ │ │ - ldr r3, [pc, #52] @ 105e4c <__cxa_atexit@plt+0xf99f4> │ │ │ │ + b 10374c <__cxa_atexit@plt+0xf72f4> │ │ │ │ + ldr r0, [pc, #188] @ 103780 <__cxa_atexit@plt+0xf7328> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103728 <__cxa_atexit@plt+0xf72d0> │ │ │ │ + ldr r0, [pc, #172] @ 103784 <__cxa_atexit@plt+0xf732c> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 105ea4 <__cxa_atexit@plt+0xf9a4c> │ │ │ │ - ldr r3, [pc, #68] @ 105ebc <__cxa_atexit@plt+0xf9a64> │ │ │ │ - ldr r2, [pc, #68] @ 105ec0 <__cxa_atexit@plt+0xf9a68> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103728 <__cxa_atexit@plt+0xf72d0> │ │ │ │ + ldr r2, [pc, #152] @ 103788 <__cxa_atexit@plt+0xf7330> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str sl, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 105ec4 <__cxa_atexit@plt+0xf9a6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff970 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - ldrbteq r4, [r3], #1688 @ 0x698 │ │ │ │ - ldrbteq r4, [r3], #1656 @ 0x678 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 105f94 <__cxa_atexit@plt+0xf9b3c> │ │ │ │ - ldr r7, [pc, #240] @ 105fdc <__cxa_atexit@plt+0xf9b84> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1] │ │ │ │ - beq 105f84 <__cxa_atexit@plt+0xf9b2c> │ │ │ │ - ldr r7, [pc, #224] @ 105fe0 <__cxa_atexit@plt+0xf9b88> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r7, [r1] │ │ │ │ - bcc 105fa4 <__cxa_atexit@plt+0xf9b4c> │ │ │ │ - ldr r8, [pc, #192] @ 105fe4 <__cxa_atexit@plt+0xf9b8c> │ │ │ │ - ldr lr, [pc, #192] @ 105fe8 <__cxa_atexit@plt+0xf9b90> │ │ │ │ - mov r7, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r7, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r7, #24] │ │ │ │ - add r3, r7, #36 @ 0x24 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str sl, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 105fc8 <__cxa_atexit@plt+0xf9b70> │ │ │ │ - ldr r2, [pc, #148] @ 105ff4 <__cxa_atexit@plt+0xf9b9c> │ │ │ │ - add lr, r6, #32 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #136] @ 105ff8 <__cxa_atexit@plt+0xf9ba0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 103734 <__cxa_atexit@plt+0xf72dc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 103744 <__cxa_atexit@plt+0xf72ec> │ │ │ │ + ldr r7, [pc, #148] @ 1037b0 <__cxa_atexit@plt+0xf7358> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 105ff0 <__cxa_atexit@plt+0xf9b98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 105fec <__cxa_atexit@plt+0xf9b94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - @ instruction: 0xfffff8c4 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - ldrbteq r4, [r3], #1428 @ 0x594 │ │ │ │ - ldrbteq r4, [r3], #1468 @ 0x5bc │ │ │ │ - ldreq r0, [pc, #-3756]! @ 105150 <__cxa_atexit@plt+0xf8cf8> │ │ │ │ - ldreq r1, [pc, #-1348]! @ 105abc <__cxa_atexit@plt+0xf9664> │ │ │ │ - ldrbteq r4, [r3], #1352 @ 0x548 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #176] @ 1060c0 <__cxa_atexit@plt+0xf9c68> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #64] @ 10378c <__cxa_atexit@plt+0xf7334> │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r1, r2 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - bcc 106094 <__cxa_atexit@plt+0xf9c3c> │ │ │ │ - ldr r7, [pc, #144] @ 1060c4 <__cxa_atexit@plt+0xf9c6c> │ │ │ │ - ldr r3, [pc, #144] @ 1060c8 <__cxa_atexit@plt+0xf9c70> │ │ │ │ - mov r0, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r0, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r0, #12] │ │ │ │ - add r3, r0, #36 @ 0x24 │ │ │ │ - sub r7, r2, #11 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r9, [r0, #8] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r0, [r0, #20] │ │ │ │ - str r8, [r0, #24] │ │ │ │ - bcc 1060b0 <__cxa_atexit@plt+0xf9c58> │ │ │ │ - ldr r2, [pc, #96] @ 1060d0 <__cxa_atexit@plt+0xf9c78> │ │ │ │ - add lr, r6, #32 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #84] @ 1060d4 <__cxa_atexit@plt+0xf9c7c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1060cc <__cxa_atexit@plt+0xf9c74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff7b4 │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - ldrbteq r4, [r3], #1188 @ 0x4a4 │ │ │ │ - ldreq r0, [pc, #-3484]! @ 10533c <__cxa_atexit@plt+0xf8ee4> │ │ │ │ - ldreq r1, [pc, #-1076]! @ 105ca8 <__cxa_atexit@plt+0xf9850> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 106118 <__cxa_atexit@plt+0xf9cc0> │ │ │ │ - ldr r2, [pc, #40] @ 106124 <__cxa_atexit@plt+0xf9ccc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #36] @ 106128 <__cxa_atexit@plt+0xf9cd0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r0, [pc, #-3352]! @ 105414 <__cxa_atexit@plt+0xf8fbc> │ │ │ │ - ldreq r1, [pc, #-944]! @ 105d80 <__cxa_atexit@plt+0xf9928> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106178 <__cxa_atexit@plt+0xf9d20> │ │ │ │ - ldr r2, [pc, #56] @ 106184 <__cxa_atexit@plt+0xf9d2c> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 106188 <__cxa_atexit@plt+0xf9d30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 106170 <__cxa_atexit@plt+0xf9d18> │ │ │ │ - b 106194 <__cxa_atexit@plt+0xf9d3c> │ │ │ │ + beq 103768 <__cxa_atexit@plt+0xf7310> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldreq r0, [pc, #-3128]! @ 105558 <__cxa_atexit@plt+0xf9100> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1061e4 <__cxa_atexit@plt+0xf9d8c> │ │ │ │ - ldr r3, [pc, #252] @ 1062a4 <__cxa_atexit@plt+0xf9e4c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + @ instruction: 0x000003b4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, asr r4 │ │ │ │ + andeq r0, r0, r4, lsl #9 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, ip, ror #7 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + @ instruction: 0x000004b4 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + andeq r0, r0, r8, lsr #10 │ │ │ │ + andeq r0, r0, ip, asr r5 │ │ │ │ + ldreq r3, [pc, #-1624]! @ 103160 <__cxa_atexit@plt+0xf6d08> │ │ │ │ + ldrbteq r7, [r3], #464 @ 0x1d0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1037e4 <__cxa_atexit@plt+0xf738c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 106288 <__cxa_atexit@plt+0xf9e30> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 106230 <__cxa_atexit@plt+0xf9dd8> │ │ │ │ - ldr r3, [pc, #232] @ 1062b0 <__cxa_atexit@plt+0xf9e58> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ + beq 1037dc <__cxa_atexit@plt+0xf7384> │ │ │ │ + b 1037f4 <__cxa_atexit@plt+0xf739c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r7, [r3], #412 @ 0x19c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ 103870 <__cxa_atexit@plt+0xf7418> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - beq 106288 <__cxa_atexit@plt+0xf9e30> │ │ │ │ - ldr r7, [pc, #212] @ 1062b4 <__cxa_atexit@plt+0xf9e5c> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 103838 <__cxa_atexit@plt+0xf73e0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 103844 <__cxa_atexit@plt+0xf73ec> │ │ │ │ + ldr r7, [pc, #76] @ 103878 <__cxa_atexit@plt+0xf7420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 106250 <__cxa_atexit@plt+0xf9df8> │ │ │ │ - ldr r3, [pc, #164] @ 106290 <__cxa_atexit@plt+0xf9e38> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 103874 <__cxa_atexit@plt+0xf741c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 106288 <__cxa_atexit@plt+0xf9e30> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10625c <__cxa_atexit@plt+0xf9e04> │ │ │ │ - ldr r3, [pc, #144] @ 10629c <__cxa_atexit@plt+0xf9e44> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 106288 <__cxa_atexit@plt+0xf9e30> │ │ │ │ - ldr r7, [pc, #124] @ 1062a0 <__cxa_atexit@plt+0xf9e48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + beq 103868 <__cxa_atexit@plt+0xf7410> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #112] @ 1062a8 <__cxa_atexit@plt+0xf9e50> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldreq r3, [pc, #-1352]! @ 103338 <__cxa_atexit@plt+0xf6ee0> │ │ │ │ + ldrbteq r7, [r3], #264 @ 0x108 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 1038ac <__cxa_atexit@plt+0xf7454> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - beq 106288 <__cxa_atexit@plt+0xf9e30> │ │ │ │ - ldr r7, [pc, #92] @ 1062ac <__cxa_atexit@plt+0xf9e54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1038a4 <__cxa_atexit@plt+0xf744c> │ │ │ │ + b 1038bc <__cxa_atexit@plt+0xf7464> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 106294 <__cxa_atexit@plt+0xf9e3c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r7, [r3], #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ 103938 <__cxa_atexit@plt+0xf74e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - beq 106288 <__cxa_atexit@plt+0xf9e30> │ │ │ │ - ldr r7, [pc, #28] @ 106298 <__cxa_atexit@plt+0xf9e40> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 103900 <__cxa_atexit@plt+0xf74a8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 10390c <__cxa_atexit@plt+0xf74b4> │ │ │ │ + ldr r7, [pc, #76] @ 103940 <__cxa_atexit@plt+0xf74e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - ldreq r1, [pc, #-104]! @ 106238 <__cxa_atexit@plt+0xf9de0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - ldreq r1, [pc, #-664]! @ 106010 <__cxa_atexit@plt+0xf9bb8> │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - ldreq r1, [pc, #-624]! @ 106044 <__cxa_atexit@plt+0xf9bec> │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq r1, [pc, #-740]! @ 105fd8 <__cxa_atexit@plt+0xf9b80> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1062f0 <__cxa_atexit@plt+0xf9e98> │ │ │ │ - ldr r3, [pc, #88] @ 10632c <__cxa_atexit@plt+0xf9ed4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #40] @ 10393c <__cxa_atexit@plt+0xf74e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - beq 10631c <__cxa_atexit@plt+0xf9ec4> │ │ │ │ - ldr r7, [pc, #68] @ 106330 <__cxa_atexit@plt+0xf9ed8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 106310 <__cxa_atexit@plt+0xf9eb8> │ │ │ │ - ldr r3, [pc, #44] @ 106324 <__cxa_atexit@plt+0xf9ecc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10631c <__cxa_atexit@plt+0xf9ec4> │ │ │ │ - ldr r7, [pc, #24] @ 106328 <__cxa_atexit@plt+0xf9ed0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + beq 103930 <__cxa_atexit@plt+0xf74d8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + ldreq r3, [pc, #-1152]! @ 1034c8 <__cxa_atexit@plt+0xf7070> │ │ │ │ + ldrbteq r7, [r3], #64 @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 103974 <__cxa_atexit@plt+0xf751c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10396c <__cxa_atexit@plt+0xf7514> │ │ │ │ + b 103984 <__cxa_atexit@plt+0xf752c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r1, [pc, #-432]! @ 106180 <__cxa_atexit@plt+0xf9d28> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldreq r1, [pc, #-472]! @ 106160 <__cxa_atexit@plt+0xf9d08> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 106350 <__cxa_atexit@plt+0xf9ef8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r7, [r3], #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ 103a00 <__cxa_atexit@plt+0xf75a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1039c8 <__cxa_atexit@plt+0xf7570> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1039d4 <__cxa_atexit@plt+0xf757c> │ │ │ │ + ldr r7, [pc, #76] @ 103a08 <__cxa_atexit@plt+0xf75b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [pc, #-384]! @ 1061d8 <__cxa_atexit@plt+0xf9d80> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 106370 <__cxa_atexit@plt+0xf9f18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [pc, #-348]! @ 10621c <__cxa_atexit@plt+0xf9dc4> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1063b4 <__cxa_atexit@plt+0xf9f5c> │ │ │ │ - ldr r3, [pc, #96] @ 1063f0 <__cxa_atexit@plt+0xf9f98> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #40] @ 103a04 <__cxa_atexit@plt+0xf75ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - beq 1063e0 <__cxa_atexit@plt+0xf9f88> │ │ │ │ - ldr r7, [pc, #76] @ 1063f4 <__cxa_atexit@plt+0xf9f9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1039f8 <__cxa_atexit@plt+0xf75a0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 1063e8 <__cxa_atexit@plt+0xf9f90> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + ldreq r3, [pc, #-952]! @ 103658 <__cxa_atexit@plt+0xf7200> │ │ │ │ + ldrbteq r6, [r3], #3960 @ 0xf78 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 103a3c <__cxa_atexit@plt+0xf75e4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ + beq 103a34 <__cxa_atexit@plt+0xf75dc> │ │ │ │ + b 103a4c <__cxa_atexit@plt+0xf75f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r6, [r3], #3908 @ 0xf44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ 103ac8 <__cxa_atexit@plt+0xf7670> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1063e0 <__cxa_atexit@plt+0xf9f88> │ │ │ │ - ldr r7, [pc, #24] @ 1063ec <__cxa_atexit@plt+0xf9f94> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 103a90 <__cxa_atexit@plt+0xf7638> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 103a9c <__cxa_atexit@plt+0xf7644> │ │ │ │ + ldr r7, [pc, #76] @ 103ad0 <__cxa_atexit@plt+0xf7678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r0, [pc, #-3856]! @ 1054e4 <__cxa_atexit@plt+0xf908c> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldreq r1, [pc, #-276]! @ 1062e8 <__cxa_atexit@plt+0xf9e90> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 106414 <__cxa_atexit@plt+0xf9fbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r3, [pc, #40] @ 103acc <__cxa_atexit@plt+0xf7674> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103ac0 <__cxa_atexit@plt+0xf7668> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [pc, #-180]! @ 106368 <__cxa_atexit@plt+0xf9f10> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 106434 <__cxa_atexit@plt+0xf9fdc> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldreq r3, [pc, #-752]! @ 1037e8 <__cxa_atexit@plt+0xf7390> │ │ │ │ + ldrbteq r6, [r3], #3760 @ 0xeb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 103b00 <__cxa_atexit@plt+0xf76a8> │ │ │ │ + ldr r7, [pc, #60] @ 103b30 <__cxa_atexit@plt+0xf76d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [pc, #-3772]! @ 105580 <__cxa_atexit@plt+0xf9128> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 106480 <__cxa_atexit@plt+0xfa028> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - ldr r0, [pc, #36] @ 106490 <__cxa_atexit@plt+0xfa038> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - sub r9, r6, #11 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - b 400508 <__cxa_atexit@plt+0x3f40b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #36] @ 103b2c <__cxa_atexit@plt+0xf76d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103b24 <__cxa_atexit@plt+0xf76cc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r1, [pc, #-48]! @ 106468 <__cxa_atexit@plt+0xfa010> │ │ │ │ - ldrbteq r4, [r3], #196 @ 0xc4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldreq r3, [pc, #-640]! @ 1038b8 <__cxa_atexit@plt+0xf7460> │ │ │ │ + ldrbteq r6, [r3], #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1064d8 <__cxa_atexit@plt+0xfa080> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [pc, #32] @ 1064e8 <__cxa_atexit@plt+0xfa090> │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r2, r9} │ │ │ │ - sub r9, r6, #10 │ │ │ │ - b 400c20 <__cxa_atexit@plt+0x3f47c8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldrbteq r6, [r3], #3684 @ 0xe64 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 103b78 <__cxa_atexit@plt+0xf7720> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldr r7, [pc, #8] @ 103b88 <__cxa_atexit@plt+0xf7730> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - ldrbteq r4, [r3], #120 @ 0x78 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - mov lr, r8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 106550 <__cxa_atexit@plt+0xfa0f8> │ │ │ │ - ldr r1, [pc, #72] @ 106564 <__cxa_atexit@plt+0xfa10c> │ │ │ │ - ldr r0, [pc, #72] @ 106568 <__cxa_atexit@plt+0xfa110> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ + ldrbteq r6, [r3], #3660 @ 0xe4c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 103bcc <__cxa_atexit@plt+0xf7774> │ │ │ │ + ldr r1, [pc, #144] @ 103c3c <__cxa_atexit@plt+0xf77e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, r2, #12 │ │ │ │ - str r9, [r2, #8] │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - ldr r0, [pc, #44] @ 10656c <__cxa_atexit@plt+0xfa114> │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r9, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - b 400c28 <__cxa_atexit@plt+0x3f47d0> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r8, lr │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - ldreq r0, [pc, #-3932]! @ 105618 <__cxa_atexit@plt+0xf91c0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1065dc <__cxa_atexit@plt+0xfa184> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1065e4 <__cxa_atexit@plt+0xfa18c> │ │ │ │ - ldr r1, [pc, #92] @ 106600 <__cxa_atexit@plt+0xfa1a8> │ │ │ │ - ldr r0, [pc, #92] @ 106604 <__cxa_atexit@plt+0xfa1ac> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103c14 <__cxa_atexit@plt+0xf77bc> │ │ │ │ + b 103c50 <__cxa_atexit@plt+0xf77f8> │ │ │ │ + ldr r1, [pc, #96] @ 103c34 <__cxa_atexit@plt+0xf77dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - add sl, r0, #1 │ │ │ │ - sub r2, r6, #2 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ 106608 <__cxa_atexit@plt+0xfa1b0> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #52] @ 10660c <__cxa_atexit@plt+0xfa1b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 400c30 <__cxa_atexit@plt+0x3f47d8> │ │ │ │ - mov r6, r2 │ │ │ │ - b 1065ec <__cxa_atexit@plt+0xfa194> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 1065fc <__cxa_atexit@plt+0xfa1a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r3, [r3], #3980 @ 0xf8c │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - ldreq r0, [pc, #-3868]! @ 1056f0 <__cxa_atexit@plt+0xf9298> │ │ │ │ - ldreq r0, [pc, #-3836]! @ 105714 <__cxa_atexit@plt+0xf92bc> │ │ │ │ - ldreq r0, [pc, #-3832]! @ 10571c <__cxa_atexit@plt+0xf92c4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldrbteq r3, [r3], #3944 @ 0xf68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 106680 <__cxa_atexit@plt+0xfa228> │ │ │ │ - ldr r3, [pc, #64] @ 106688 <__cxa_atexit@plt+0xfa230> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #52] @ 10668c <__cxa_atexit@plt+0xfa234> │ │ │ │ - tst r8, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - beq 106674 <__cxa_atexit@plt+0xfa21c> │ │ │ │ - ldr r7, [pc, #36] @ 106690 <__cxa_atexit@plt+0xfa238> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 106a04 <__cxa_atexit@plt+0xfa5ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 103c14 <__cxa_atexit@plt+0xf77bc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 103c1c <__cxa_atexit@plt+0xf77c4> │ │ │ │ + ldr r2, [pc, #56] @ 103c38 <__cxa_atexit@plt+0xf77e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103c14 <__cxa_atexit@plt+0xf77bc> │ │ │ │ + b 103f68 <__cxa_atexit@plt+0xf7b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 103c40 <__cxa_atexit@plt+0xf77e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldreq r0, [pc, #-1844]! @ 105f60 <__cxa_atexit@plt+0xf9b08> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrbteq r3, [r3], #3836 @ 0xefc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq r3, [pc, #-340]! @ 103af4 <__cxa_atexit@plt+0xf769c> │ │ │ │ + ldrbteq r6, [r3], #3440 @ 0xd70 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1066b4 <__cxa_atexit@plt+0xfa25c> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 103c84 <__cxa_atexit@plt+0xf782c> │ │ │ │ mov r8, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 103ca8 <__cxa_atexit@plt+0xf7850> │ │ │ │ + ldr r3, [pc, #248] @ 103d6c <__cxa_atexit@plt+0xf7914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 106a04 <__cxa_atexit@plt+0xfa5ac> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 1066d8 <__cxa_atexit@plt+0xfa280> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103d08 <__cxa_atexit@plt+0xf78b0> │ │ │ │ + b 103d7c <__cxa_atexit@plt+0xf7924> │ │ │ │ + ldr r3, [pc, #220] @ 103d68 <__cxa_atexit@plt+0xf7910> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10671c <__cxa_atexit@plt+0xfa2c4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 106728 <__cxa_atexit@plt+0xfa2d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r0, [pc, #-3508]! @ 10597c <__cxa_atexit@plt+0xf9524> │ │ │ │ - ldrbteq r3, [r3], #3608 @ 0xe18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1067c8 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r1, [pc, #160] @ 1067ec <__cxa_atexit@plt+0xfa394> │ │ │ │ - ldr r2, [pc, #160] @ 1067f0 <__cxa_atexit@plt+0xfa398> │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103d08 <__cxa_atexit@plt+0xf78b0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldr r1, [pc, #156] @ 103d4c <__cxa_atexit@plt+0xf78f4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 1067b8 <__cxa_atexit@plt+0xfa360> │ │ │ │ - add sl, r2, #3 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1067d0 <__cxa_atexit@plt+0xfa378> │ │ │ │ - ldr r7, [pc, #108] @ 1067f8 <__cxa_atexit@plt+0xfa3a0> │ │ │ │ - ldr r2, [pc, #108] @ 1067fc <__cxa_atexit@plt+0xfa3a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 103d20 <__cxa_atexit@plt+0xf78c8> │ │ │ │ + ldr r3, [pc, #128] @ 103d50 <__cxa_atexit@plt+0xf78f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #124] @ 103d54 <__cxa_atexit@plt+0xf78fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ 103d58 <__cxa_atexit@plt+0xf7900> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 103d10 <__cxa_atexit@plt+0xf78b8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 101080 <__cxa_atexit@plt+0xf4c28> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1067f4 <__cxa_atexit@plt+0xfa39c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 103d5c <__cxa_atexit@plt+0xf7904> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r5, [pc, #48] @ 103d60 <__cxa_atexit@plt+0xf7908> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ 103d64 <__cxa_atexit@plt+0xf790c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldreq r0, [pc, #-1596]! @ 1061bc <__cxa_atexit@plt+0xf9d64> │ │ │ │ - ldrbteq r3, [r3], #3432 @ 0xd68 │ │ │ │ - @ instruction: 0xfffff060 │ │ │ │ - @ instruction: 0xfffff318 │ │ │ │ - ldrbteq r3, [r3], #3396 @ 0xd44 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + @ instruction: 0xffffd3ac │ │ │ │ + ldreq r3, [pc, #-1152]! @ 1038dc <__cxa_atexit@plt+0xf7484> │ │ │ │ + ldreq r3, [pc, #-164]! @ 103cbc <__cxa_atexit@plt+0xf7864> │ │ │ │ + ldrbteq r6, [r3], #3172 @ 0xc64 │ │ │ │ + ldreq r3, [pc, #-88]! @ 103d10 <__cxa_atexit@plt+0xf78b8> │ │ │ │ + ldreq r3, [pc, #-1052]! @ 103950 <__cxa_atexit@plt+0xf74f8> │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r6, [r3], #3140 @ 0xc44 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 106860 <__cxa_atexit@plt+0xfa408> │ │ │ │ - ldr r7, [pc, #68] @ 106878 <__cxa_atexit@plt+0xfa420> │ │ │ │ - ldr r2, [pc, #68] @ 10687c <__cxa_atexit@plt+0xfa424> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 106880 <__cxa_atexit@plt+0xfa428> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 103db0 <__cxa_atexit@plt+0xf7958> │ │ │ │ + ldr r3, [pc, #120] @ 103e08 <__cxa_atexit@plt+0xf79b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 103de8 <__cxa_atexit@plt+0xf7990> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldr r7, [pc, #72] @ 103e00 <__cxa_atexit@plt+0xf79a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffefb4 │ │ │ │ - @ instruction: 0xfffff268 │ │ │ │ - ldrbteq r3, [r3], #3292 @ 0xcdc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1068dc <__cxa_atexit@plt+0xfa484> │ │ │ │ - ldr r1, [pc, #68] @ 1068e4 <__cxa_atexit@plt+0xfa48c> │ │ │ │ - ldr r0, [pc, #68] @ 1068e8 <__cxa_atexit@plt+0xfa490> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103df4 <__cxa_atexit@plt+0xf799c> │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [pc, #44] @ 103e04 <__cxa_atexit@plt+0xf79ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 1068cc <__cxa_atexit@plt+0xfa474> │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldreq r0, [pc, #-1256]! @ 106408 <__cxa_atexit@plt+0xf9fb0> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r3, [pc, #-88]! @ 103db4 <__cxa_atexit@plt+0xf795c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrbteq r6, [r3], #2984 @ 0xba8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldrbteq r6, [r3], #2960 @ 0xb90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 103e4c <__cxa_atexit@plt+0xf79f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldreq r2, [pc, #-4088]! @ 102e5c <__cxa_atexit@plt+0xf6a04> │ │ │ │ + ldrbteq r6, [r3], #2916 @ 0xb64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldrbteq r6, [r3], #2892 @ 0xb4c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 106948 <__cxa_atexit@plt+0xfa4f0> │ │ │ │ - ldr r2, [pc, #44] @ 106958 <__cxa_atexit@plt+0xfa500> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 103eac <__cxa_atexit@plt+0xf7a54> │ │ │ │ + ldr r3, [pc, #64] @ 103ed0 <__cxa_atexit@plt+0xf7a78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103ec4 <__cxa_atexit@plt+0xf7a6c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldr r2, [pc, #24] @ 103ecc <__cxa_atexit@plt+0xf7a74> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 103ea0 <__cxa_atexit@plt+0xf7a48> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - ldrbteq r3, [r3], #3048 @ 0xbe8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1069cc <__cxa_atexit@plt+0xfa574> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1069d8 <__cxa_atexit@plt+0xfa580> │ │ │ │ - ldr r1, [pc, #88] @ 1069e8 <__cxa_atexit@plt+0xfa590> │ │ │ │ - ldr r0, [pc, #88] @ 1069ec <__cxa_atexit@plt+0xfa594> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #68] @ 1069f0 <__cxa_atexit@plt+0xfa598> │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - mov r5, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r6, [r3], #2784 @ 0xae0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldrbteq r6, [r3], #2760 @ 0xac8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldrbteq r6, [r3], #2728 @ 0xaa8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 103f38 <__cxa_atexit@plt+0xf7ae0> │ │ │ │ + ldr r3, [pc, #48] @ 103f54 <__cxa_atexit@plt+0xf7afc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 103f4c <__cxa_atexit@plt+0xf7af4> │ │ │ │ + b 103f68 <__cxa_atexit@plt+0xf7b10> │ │ │ │ + ldr r7, [pc, #24] @ 103f58 <__cxa_atexit@plt+0xf7b00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - ldreq r0, [pc, #-1016]! @ 1065fc <__cxa_atexit@plt+0xfa1a4> │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - ldrbteq r3, [r3], #2892 @ 0xb4c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 106aa0 <__cxa_atexit@plt+0xfa648> │ │ │ │ - and r7, r8, #3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq r2, [pc, #-3640]! @ 103128 <__cxa_atexit@plt+0xf6cd0> │ │ │ │ + ldrbteq r6, [r3], #2640 @ 0xa50 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 106a80 <__cxa_atexit@plt+0xfa628> │ │ │ │ + bne 103fe4 <__cxa_atexit@plt+0xf7b8c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - str r8, [r3] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 106ab0 <__cxa_atexit@plt+0xfa658> │ │ │ │ - ldr r7, [pc, #172] @ 106ae4 <__cxa_atexit@plt+0xfa68c> │ │ │ │ - ldr lr, [pc, #172] @ 106ae8 <__cxa_atexit@plt+0xfa690> │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r1, [pc, #136] @ 106aec <__cxa_atexit@plt+0xfa694> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r6, #12]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r1, [r7, #28]! │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 106adc <__cxa_atexit@plt+0xfa684> │ │ │ │ - ldr r7, [pc, #84] @ 106ae0 <__cxa_atexit@plt+0xfa688> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 104044 <__cxa_atexit@plt+0xf7bec> │ │ │ │ + ldr r8, [r2, #6] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r1, [r2, #14] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + subs lr, r1, #1 │ │ │ │ + beq 103ff8 <__cxa_atexit@plt+0xf7ba0> │ │ │ │ + ldr r1, [r2, #2] │ │ │ │ + ldrb sl, [r0], #1 │ │ │ │ + ldr r9, [pc, #168] @ 104058 <__cxa_atexit@plt+0xf7c00> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #164] @ 10405c <__cxa_atexit@plt+0xf7c04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + sub r8, r3, #22 │ │ │ │ + mvn r2, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 104010 <__cxa_atexit@plt+0xf7bb8> │ │ │ │ + ldr r7, [pc, #124] @ 104068 <__cxa_atexit@plt+0xf7c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 106ad8 <__cxa_atexit@plt+0xfa680> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldrb r2, [r0] │ │ │ │ + str r2, [r6, #8]! │ │ │ │ + ldr r2, [pc, #92] @ 104064 <__cxa_atexit@plt+0xf7c0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + mvn r2, #22 │ │ │ │ + ldr r1, [pc, #72] @ 104060 <__cxa_atexit@plt+0xf7c08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, r2, r3 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10403c <__cxa_atexit@plt+0xf7be4> │ │ │ │ + b 104078 <__cxa_atexit@plt+0xf7c20> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 106ad4 <__cxa_atexit@plt+0xfa67c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrbteq r3, [r3], #2796 @ 0xaec │ │ │ │ - ldrbteq r3, [r3], #2824 @ 0xb08 │ │ │ │ - ldreq r0, [pc, #-896]! @ 106768 <__cxa_atexit@plt+0xfa310> │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - ldreq r0, [pc, #-1540]! @ 1064f0 <__cxa_atexit@plt+0xfa098> │ │ │ │ - ldrbteq r3, [r3], #2720 @ 0xaa0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldreq r2, [pc, #-3784]! @ 103198 <__cxa_atexit@plt+0xf6d40> │ │ │ │ + ldreq r2, [pc, #-3708]! @ 1031e8 <__cxa_atexit@plt+0xf6d90> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldreq r2, [pc, #-3696]! @ 1031fc <__cxa_atexit@plt+0xf6da4> │ │ │ │ + ldreq r2, [pc, #-3464]! @ 1032e8 <__cxa_atexit@plt+0xf6e90> │ │ │ │ + ldrbteq r6, [r3], #2368 @ 0x940 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 106b5c <__cxa_atexit@plt+0xfa704> │ │ │ │ - ldr r3, [pc, #88] @ 106b74 <__cxa_atexit@plt+0xfa71c> │ │ │ │ - ldr r2, [pc, #88] @ 106b78 <__cxa_atexit@plt+0xfa720> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 1040e8 <__cxa_atexit@plt+0xf7c90> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 1040c8 <__cxa_atexit@plt+0xf7c70> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 104118 <__cxa_atexit@plt+0xf7cc0> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 104084 <__cxa_atexit@plt+0xf7c2c> │ │ │ │ + ldr r3, [pc, #192] @ 104190 <__cxa_atexit@plt+0xf7d38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r8, [r8, #36] @ 0x24 │ │ │ │ - str r1, [r8, #20] │ │ │ │ - str r8, [r8, #24] │ │ │ │ - ldr r3, [pc, #52] @ 106b7c <__cxa_atexit@plt+0xfa724> │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104170 <__cxa_atexit@plt+0xf7d18> │ │ │ │ + ldr r3, [pc, #176] @ 104194 <__cxa_atexit@plt+0xf7d3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 104154 <__cxa_atexit@plt+0xf7cfc> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 104138 <__cxa_atexit@plt+0xf7ce0> │ │ │ │ + ldr r2, [pc, #140] @ 104188 <__cxa_atexit@plt+0xf7d30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [r8, #12]! │ │ │ │ - str r3, [r7, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 106b80 <__cxa_atexit@plt+0xfa728> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104170 <__cxa_atexit@plt+0xf7d18> │ │ │ │ + ldr r3, [pc, #120] @ 10418c <__cxa_atexit@plt+0xf7d34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 104154 <__cxa_atexit@plt+0xf7cfc> │ │ │ │ + ldr r3, [pc, #88] @ 104178 <__cxa_atexit@plt+0xf7d20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffb0c │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - ldreq r0, [pc, #-1312]! @ 106664 <__cxa_atexit@plt+0xfa20c> │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldrbteq r3, [r3], #2572 @ 0xa0c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106be4 <__cxa_atexit@plt+0xfa78c> │ │ │ │ - ldr r2, [pc, #72] @ 106bf0 <__cxa_atexit@plt+0xfa798> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 106bf4 <__cxa_atexit@plt+0xfa79c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 106bd8 <__cxa_atexit@plt+0xfa780> │ │ │ │ - ldr r7, [pc, #40] @ 106bf8 <__cxa_atexit@plt+0xfa7a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 106a04 <__cxa_atexit@plt+0xfa5ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r0, [pc, #-476]! @ 106a20 <__cxa_atexit@plt+0xfa5c8> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrbteq r3, [r3], #2452 @ 0x994 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 106c1c <__cxa_atexit@plt+0xfa7c4> │ │ │ │ - mov r8, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104170 <__cxa_atexit@plt+0xf7d18> │ │ │ │ + ldr r3, [pc, #72] @ 10417c <__cxa_atexit@plt+0xf7d24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 104154 <__cxa_atexit@plt+0xf7cfc> │ │ │ │ + ldr r3, [pc, #64] @ 104180 <__cxa_atexit@plt+0xf7d28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 106a04 <__cxa_atexit@plt+0xfa5ac> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r7, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 4006b8 <__cxa_atexit@plt+0x3f4260> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 106c94 <__cxa_atexit@plt+0xfa83c> │ │ │ │ - ldr r2, [pc, #76] @ 106ca0 <__cxa_atexit@plt+0xfa848> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 106ca4 <__cxa_atexit@plt+0xfa84c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 106c8c <__cxa_atexit@plt+0xfa834> │ │ │ │ - ldr r3, [pc, #44] @ 106ca8 <__cxa_atexit@plt+0xfa850> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ + beq 104170 <__cxa_atexit@plt+0xf7d18> │ │ │ │ + ldr r3, [pc, #48] @ 104184 <__cxa_atexit@plt+0xf7d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104170 <__cxa_atexit@plt+0xf7d18> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1042e8 <__cxa_atexit@plt+0xf7e90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldreq r0, [pc, #-304]! @ 106b7c <__cxa_atexit@plt+0xfa724> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 106ccc <__cxa_atexit@plt+0xfa874> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq r6, [r3], #2068 @ 0x814 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1041d0 <__cxa_atexit@plt+0xf7d78> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 106d0c <__cxa_atexit@plt+0xfa8b4> │ │ │ │ - ldr r1, [pc, #48] @ 106d24 <__cxa_atexit@plt+0xfa8cc> │ │ │ │ - asr r2, r7, #31 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1041c8 <__cxa_atexit@plt+0xf7d70> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1042e8 <__cxa_atexit@plt+0xf7e90> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 106d28 <__cxa_atexit@plt+0xfa8d0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r6, [r3], #2008 @ 0x7d8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1042e8 <__cxa_atexit@plt+0xf7e90> │ │ │ │ + ldrbteq r6, [r3], #1984 @ 0x7c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 104224 <__cxa_atexit@plt+0xf7dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - ldreq r0, [pc, #-1832]! @ 106604 <__cxa_atexit@plt+0xfa1ac> │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 106d60 <__cxa_atexit@plt+0xfa908> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 106d68 <__cxa_atexit@plt+0xfa910> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10421c <__cxa_atexit@plt+0xf7dc4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1042e8 <__cxa_atexit@plt+0xf7e90> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq r0, [pc, #-64]! @ 106d30 <__cxa_atexit@plt+0xfa8d8> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r6, [r3], #1924 @ 0x784 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 106e78 <__cxa_atexit@plt+0xfaa20> │ │ │ │ - ldr r0, [pc, #268] @ 106e9c <__cxa_atexit@plt+0xfaa44> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - stmib r1, {r2, r7} │ │ │ │ - beq 106e58 <__cxa_atexit@plt+0xfaa00> │ │ │ │ - ldr lr, [pc, #236] @ 106ea0 <__cxa_atexit@plt+0xfaa48> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r8, [r8, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq 106e68 <__cxa_atexit@plt+0xfaa10> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #12 │ │ │ │ - cmp r0, lr │ │ │ │ - bcc 106e84 <__cxa_atexit@plt+0xfaa2c> │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r3, [r2, #7] │ │ │ │ - rev r0, r0 │ │ │ │ - lsr r2, r0, #8 │ │ │ │ - rev r3, r3 │ │ │ │ - str r2, [sp] │ │ │ │ - lsr r2, r3, #24 │ │ │ │ - lsr ip, r3, #16 │ │ │ │ - lsr r9, r3, #8 │ │ │ │ - strb r3, [r1] │ │ │ │ - mov r3, r1 │ │ │ │ - lsr sl, r0, #16 │ │ │ │ - strb r0, [r3, #4]! │ │ │ │ - lsr r0, r0, #24 │ │ │ │ - strb r0, [r3, #3] │ │ │ │ - ldr r0, [sp] │ │ │ │ - strb sl, [r3, #2] │ │ │ │ - strb r2, [r1, #3] │ │ │ │ - strb r0, [r1, #5] │ │ │ │ - strb ip, [r1, #2] │ │ │ │ - strb r9, [r1, #1] │ │ │ │ - add r0, r1, #8 │ │ │ │ - ldr r1, [pc, #100] @ 106ea4 <__cxa_atexit@plt+0xfaa4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r8, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1042e8 <__cxa_atexit@plt+0xf7e90> │ │ │ │ + ldrbteq r6, [r3], #1900 @ 0x76c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 104278 <__cxa_atexit@plt+0xf7e20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104270 <__cxa_atexit@plt+0xf7e18> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1042e8 <__cxa_atexit@plt+0xf7e90> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r2 │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldreq r0, [pc, #-1684]! @ 106818 <__cxa_atexit@plt+0xfa3c0> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r6, [r3], #1840 @ 0x730 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r3, [pc, #200] @ 106f88 <__cxa_atexit@plt+0xfab30> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1042e8 <__cxa_atexit@plt+0xf7e90> │ │ │ │ + ldrbteq r6, [r3], #1816 @ 0x718 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1042cc <__cxa_atexit@plt+0xf7e74> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq 106f68 <__cxa_atexit@plt+0xfab10> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #12 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 106f74 <__cxa_atexit@plt+0xfab1c> │ │ │ │ - ldrd r2, [r7, #3] │ │ │ │ - rev r3, r3 │ │ │ │ - lsr sl, r3, #24 │ │ │ │ - lsr ip, r3, #16 │ │ │ │ - str fp, [sp] │ │ │ │ - lsr fp, r3, #8 │ │ │ │ - strb r3, [r0] │ │ │ │ - mov r3, r0 │ │ │ │ - rev r2, r2 │ │ │ │ - lsr r9, r2, #8 │ │ │ │ - lsr r8, r2, #16 │ │ │ │ - strb r2, [r3, #4]! │ │ │ │ - lsr r2, r2, #24 │ │ │ │ - strb r8, [r3, #2] │ │ │ │ - strb r2, [r3, #3] │ │ │ │ - strb r9, [r0, #5] │ │ │ │ - strb sl, [r0, #3] │ │ │ │ - strb ip, [r0, #2] │ │ │ │ - strb fp, [r0, #1] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [pc, #72] @ 106f8c <__cxa_atexit@plt+0xfab34> │ │ │ │ - add r0, r0, #8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, lr, #7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r6, lr │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ + beq 1042c4 <__cxa_atexit@plt+0xf7e6c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1042e8 <__cxa_atexit@plt+0xf7e90> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq r0, [pc, #-1412]! @ 106a10 <__cxa_atexit@plt+0xfa5b8> │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 107028 <__cxa_atexit@plt+0xfabd0> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - mov r1, r2 │ │ │ │ - rev r0, r0 │ │ │ │ - lsr r8, r0, #24 │ │ │ │ - strb r0, [r1, #4]! │ │ │ │ - rev r3, r9 │ │ │ │ - strb r8, [r1, #3] │ │ │ │ - lsr r8, r0, #16 │ │ │ │ - strb r8, [r1, #2] │ │ │ │ - lsr r9, r3, #16 │ │ │ │ - lsr r1, r3, #8 │ │ │ │ - strb r3, [r2] │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - lsr r0, r0, #8 │ │ │ │ - strb r0, [r2, #5] │ │ │ │ - strb r3, [r2, #3] │ │ │ │ - strb r9, [r2, #2] │ │ │ │ - strb r1, [r2, #1] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [pc, #40] @ 107034 <__cxa_atexit@plt+0xfabdc> │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r0, r2, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str lr, [sl, #12] │ │ │ │ - str r1, [sl, #4] │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r0, [pc, #-1212]! @ 106b80 <__cxa_atexit@plt+0xfa728> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r6, [r3], #1756 @ 0x6dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1042e8 <__cxa_atexit@plt+0xf7e90> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [pc, #152] @ 104390 <__cxa_atexit@plt+0xf7f38> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10708c <__cxa_atexit@plt+0xfac34> │ │ │ │ - ldr r2, [pc, #60] @ 107098 <__cxa_atexit@plt+0xfac40> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 104330 <__cxa_atexit@plt+0xf7ed8> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 10433c <__cxa_atexit@plt+0xf7ee4> │ │ │ │ + ldr r7, [pc, #120] @ 10439c <__cxa_atexit@plt+0xf7f44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 104394 <__cxa_atexit@plt+0xf7f3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r1, r7} │ │ │ │ - beq 107080 <__cxa_atexit@plt+0xfac28> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1070a4 <__cxa_atexit@plt+0xfac4c> │ │ │ │ + beq 10436c <__cxa_atexit@plt+0xf7f14> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 104378 <__cxa_atexit@plt+0xf7f20> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 104398 <__cxa_atexit@plt+0xf7f40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + ldrbteq r6, [r3], #1584 @ 0x630 │ │ │ │ + ldreq r2, [pc, #-2640]! @ 103954 <__cxa_atexit@plt+0xf74fc> │ │ │ │ + ldrbteq r6, [r3], #1548 @ 0x60c │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1071a8 <__cxa_atexit@plt+0xfad50> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - sub r7, r1, r2 │ │ │ │ - cmp r7, #8 │ │ │ │ - bge 1070f8 <__cxa_atexit@plt+0xfaca0> │ │ │ │ - ldr lr, [pc, #244] @ 1071c4 <__cxa_atexit@plt+0xfad6c> │ │ │ │ - mov r7, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 1043cc <__cxa_atexit@plt+0xf7f74> │ │ │ │ + ldr r7, [pc, #120] @ 104438 <__cxa_atexit@plt+0xf7fe0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #192] @ 1071c0 <__cxa_atexit@plt+0xfad68> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r3, [pc, #92] @ 104430 <__cxa_atexit@plt+0xf7fd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 1071a0 <__cxa_atexit@plt+0xfad48> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1071b0 <__cxa_atexit@plt+0xfad58> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov lr, r2 │ │ │ │ - rev r0, r0 │ │ │ │ - rev r7, r7 │ │ │ │ - str fp, [sp] │ │ │ │ - lsr r8, r0, #8 │ │ │ │ - lsr r9, r7, #24 │ │ │ │ - lsr sl, r7, #16 │ │ │ │ - lsr ip, r7, #8 │ │ │ │ - lsr fp, r0, #16 │ │ │ │ - strb r0, [lr, #4]! │ │ │ │ - lsr r0, r0, #24 │ │ │ │ - strb r7, [r2] │ │ │ │ - strb r8, [r2, #5] │ │ │ │ - strb r0, [lr, #3] │ │ │ │ - strb fp, [lr, #2] │ │ │ │ - strb r9, [r2, #3] │ │ │ │ - strb sl, [r2, #2] │ │ │ │ - strb ip, [r2, #1] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [pc, #72] @ 1071c8 <__cxa_atexit@plt+0xfad70> │ │ │ │ - add r2, r2, #8 │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - mov r6, r3 │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r7, #4]! │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 104404 <__cxa_atexit@plt+0xf7fac> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 104414 <__cxa_atexit@plt+0xf7fbc> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 1071b4 <__cxa_atexit@plt+0xfad5c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r0, [pc, #-1028]! @ 106dc8 <__cxa_atexit@plt+0xfa970> │ │ │ │ - ldreq r0, [pc, #-840]! @ 106e88 <__cxa_atexit@plt+0xfaa30> │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 107264 <__cxa_atexit@plt+0xfae0c> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - mov r1, r2 │ │ │ │ - rev r0, r0 │ │ │ │ - lsr r8, r0, #24 │ │ │ │ - strb r0, [r1, #4]! │ │ │ │ - rev r3, r9 │ │ │ │ - strb r8, [r1, #3] │ │ │ │ - lsr r8, r0, #16 │ │ │ │ - strb r8, [r1, #2] │ │ │ │ - lsr r9, r3, #16 │ │ │ │ - lsr r1, r3, #8 │ │ │ │ - strb r3, [r2] │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - lsr r0, r0, #8 │ │ │ │ - strb r0, [r2, #5] │ │ │ │ - strb r3, [r2, #3] │ │ │ │ - strb r9, [r2, #2] │ │ │ │ - strb r1, [r2, #1] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [pc, #40] @ 107270 <__cxa_atexit@plt+0xfae18> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r7, [pc, #16] @ 104434 <__cxa_atexit@plt+0xf7fdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r0, r2, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str lr, [sl, #12] │ │ │ │ - str r1, [sl, #4] │ │ │ │ - b 400560 <__cxa_atexit@plt+0x3f4108> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq r0, [pc, #-640]! @ 106ff8 <__cxa_atexit@plt+0xfaba0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1072ec <__cxa_atexit@plt+0xfae94> │ │ │ │ - ldr r2, [pc, #96] @ 1072fc <__cxa_atexit@plt+0xfaea4> │ │ │ │ - ldr lr, [pc, #96] @ 107300 <__cxa_atexit@plt+0xfaea8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [pc, #84] @ 107304 <__cxa_atexit@plt+0xfaeac> │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r0, r6, #22 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #10 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq r6, [r3], #1424 @ 0x590 │ │ │ │ + ldreq r2, [pc, #-2484]! @ 103a8c <__cxa_atexit@plt+0xf7634> │ │ │ │ + ldrbteq r6, [r3], #1392 @ 0x570 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 104468 <__cxa_atexit@plt+0xf8010> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 103050 <__cxa_atexit@plt+0xf6bf8> │ │ │ │ + ldr r7, [pc, #12] @ 10447c <__cxa_atexit@plt+0xf8024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - ldrbteq r3, [r3], #644 @ 0x284 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldrbteq r6, [r3], #1348 @ 0x544 │ │ │ │ + ldrbteq r6, [r3], #1352 @ 0x548 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 10736c <__cxa_atexit@plt+0xfaf14> │ │ │ │ - ldr r3, [pc, #80] @ 107384 <__cxa_atexit@plt+0xfaf2c> │ │ │ │ - ldr r2, [pc, #80] @ 107388 <__cxa_atexit@plt+0xfaf30> │ │ │ │ - ldr r1, [pc, #80] @ 10738c <__cxa_atexit@plt+0xfaf34> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1044f4 <__cxa_atexit@plt+0xf809c> │ │ │ │ + ldr r3, [pc, #96] @ 104504 <__cxa_atexit@plt+0xf80ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r3, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, r7, #24 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 107390 <__cxa_atexit@plt+0xfaf38> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1044dc <__cxa_atexit@plt+0xf8084> │ │ │ │ + ldr r3, [pc, #72] @ 104508 <__cxa_atexit@plt+0xf80b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1044ec <__cxa_atexit@plt+0xf8094> │ │ │ │ + b 104558 <__cxa_atexit@plt+0xf8100> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff850 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - ldrbteq r3, [r3], #548 @ 0x224 │ │ │ │ - ldrbteq r3, [r3], #512 @ 0x200 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 107444 <__cxa_atexit@plt+0xfafec> │ │ │ │ - ldr r7, [pc, #208] @ 107488 <__cxa_atexit@plt+0xfb030> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r7, [r1] │ │ │ │ - bcc 107454 <__cxa_atexit@plt+0xfaffc> │ │ │ │ - ldr r7, [pc, #184] @ 10748c <__cxa_atexit@plt+0xfb034> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr lr, [pc, #180] @ 107490 <__cxa_atexit@plt+0xfb038> │ │ │ │ - ldr r9, [pc, #180] @ 107494 <__cxa_atexit@plt+0xfb03c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r9, [r7, #12]! │ │ │ │ - str r7, [r2, #28] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r2, [r2, #32] │ │ │ │ - add r2, r2, #44 @ 0x2c │ │ │ │ - sub r7, r3, #7 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 107474 <__cxa_atexit@plt+0xfb01c> │ │ │ │ - ldr r3, [pc, #128] @ 1074a0 <__cxa_atexit@plt+0xfb048> │ │ │ │ - add lr, r6, #40 @ 0x28 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #116] @ 1074a4 <__cxa_atexit@plt+0xfb04c> │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 10749c <__cxa_atexit@plt+0xfb044> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ 10450c <__cxa_atexit@plt+0xf80b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 107498 <__cxa_atexit@plt+0xfb040> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffff7ac │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - ldrbteq r3, [r3], #312 @ 0x138 │ │ │ │ - ldrbteq r3, [r3], #344 @ 0x158 │ │ │ │ - ldreq pc, [lr, #-2540]! @ 0xfffff614 │ │ │ │ - ldreq r0, [pc, #-132]! @ 107428 <__cxa_atexit@plt+0xfafd0> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1074e8 <__cxa_atexit@plt+0xfb090> │ │ │ │ - ldr r2, [pc, #40] @ 1074f4 <__cxa_atexit@plt+0xfb09c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #36] @ 1074f8 <__cxa_atexit@plt+0xfb0a0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrbteq r6, [r3], #1256 @ 0x4e8 │ │ │ │ + ldrbteq r6, [r3], #1212 @ 0x4bc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ 104548 <__cxa_atexit@plt+0xf80f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104540 <__cxa_atexit@plt+0xf80e8> │ │ │ │ + b 104558 <__cxa_atexit@plt+0xf8100> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq pc, [lr, #-2376]! @ 0xfffff6b8 │ │ │ │ - ldreq pc, [lr, #-4064]! @ 0xfffff020 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r6, [r3], #1152 @ 0x480 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1045b8 <__cxa_atexit@plt+0xf8160> │ │ │ │ + ldr r2, [pc, #200] @ 104644 <__cxa_atexit@plt+0xf81ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1045fc <__cxa_atexit@plt+0xf81a4> │ │ │ │ + ldr r2, [pc, #184] @ 104648 <__cxa_atexit@plt+0xf81f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 104604 <__cxa_atexit@plt+0xf81ac> │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 107548 <__cxa_atexit@plt+0xfb0f0> │ │ │ │ - ldr r3, [pc, #60] @ 107558 <__cxa_atexit@plt+0xfb100> │ │ │ │ + bhi 104610 <__cxa_atexit@plt+0xf81b8> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldr r2, [pc, #120] @ 104638 <__cxa_atexit@plt+0xf81e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1045fc <__cxa_atexit@plt+0xf81a4> │ │ │ │ + ldr r2, [pc, #104] @ 10463c <__cxa_atexit@plt+0xf81e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 107538 <__cxa_atexit@plt+0xfb0e0> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 104604 <__cxa_atexit@plt+0xf81ac> │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 104620 <__cxa_atexit@plt+0xf81c8> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 10755c <__cxa_atexit@plt+0xfb104> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #48] @ 10464c <__cxa_atexit@plt+0xf81f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 10462c <__cxa_atexit@plt+0xf81d4> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #20] @ 104640 <__cxa_atexit@plt+0xf81e8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r3, [r3], #112 @ 0x70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrbteq r6, [r3], #896 @ 0x380 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldrbteq r6, [r3], #944 @ 0x3b0 │ │ │ │ + ldrbteq r6, [r3], #884 @ 0x374 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 1046b0 <__cxa_atexit@plt+0xf8258> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 10468c <__cxa_atexit@plt+0xf8234> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 104698 <__cxa_atexit@plt+0xf8240> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 1046b4 <__cxa_atexit@plt+0xf825c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq r6, [r3], #808 @ 0x328 │ │ │ │ + ldrbteq r6, [r3], #780 @ 0x30c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1075c8 <__cxa_atexit@plt+0xfb170> │ │ │ │ - ldr r3, [pc, #60] @ 1075d8 <__cxa_atexit@plt+0xfb180> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 1075b8 <__cxa_atexit@plt+0xfb160> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 1046e4 <__cxa_atexit@plt+0xf828c> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 103b8c <__cxa_atexit@plt+0xf7734> │ │ │ │ + ldr r7, [pc, #12] @ 1046f8 <__cxa_atexit@plt+0xf82a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldrbteq r6, [r3], #736 @ 0x2e0 │ │ │ │ + ldrbteq r6, [r3], #680 @ 0x2a8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 10475c <__cxa_atexit@plt+0xf8304> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 104738 <__cxa_atexit@plt+0xf82e0> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 104744 <__cxa_atexit@plt+0xf82ec> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1075dc <__cxa_atexit@plt+0xfb184> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 104760 <__cxa_atexit@plt+0xf8308> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r3], #4084 @ 0xff4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq r6, [r3], #604 @ 0x25c │ │ │ │ + ldrbteq r6, [r3], #576 @ 0x240 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 104790 <__cxa_atexit@plt+0xf8338> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 1025f4 <__cxa_atexit@plt+0xf619c> │ │ │ │ + ldr r7, [pc, #12] @ 1047a4 <__cxa_atexit@plt+0xf834c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldrbteq r6, [r3], #532 @ 0x214 │ │ │ │ + ldrbteq r6, [r3], #364 @ 0x16c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 107648 <__cxa_atexit@plt+0xfb1f0> │ │ │ │ - ldr r3, [pc, #60] @ 107658 <__cxa_atexit@plt+0xfb200> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1047f0 <__cxa_atexit@plt+0xf8398> │ │ │ │ + ldr r7, [pc, #52] @ 104804 <__cxa_atexit@plt+0xf83ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 107638 <__cxa_atexit@plt+0xfb1e0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 1047e4 <__cxa_atexit@plt+0xf838c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 104818 <__cxa_atexit@plt+0xf83c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 10765c <__cxa_atexit@plt+0xfb204> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ 104808 <__cxa_atexit@plt+0xf83b0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrbteq r2, [r3], #3960 @ 0xf78 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrbteq r6, [r3], #500 @ 0x1f4 │ │ │ │ + ldrbteq r6, [r3], #268 @ 0x10c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub ip, r5, #4 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #660] @ 104ac4 <__cxa_atexit@plt+0xf866c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #656] @ 104ac8 <__cxa_atexit@plt+0xf8670> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #652] @ 104acc <__cxa_atexit@plt+0xf8674> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 10490c <__cxa_atexit@plt+0xf84b4> │ │ │ │ + bic r0, r2, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + add r5, r3, r1 │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r0, #7 │ │ │ │ + bne 1048ac <__cxa_atexit@plt+0xf8454> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + add r0, ip, r1 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 104aa8 <__cxa_atexit@plt+0xf8650> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, r1]! │ │ │ │ + str sl, [r0, #4] │ │ │ │ + sub r1, r1, #4 │ │ │ │ + add r2, r7, #3 │ │ │ │ + tst r2, #3 │ │ │ │ + bne 104840 <__cxa_atexit@plt+0xf83e8> │ │ │ │ + ldr r0, [r7, #3]! │ │ │ │ + add r5, r3, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 107718 <__cxa_atexit@plt+0xfb2c0> │ │ │ │ - ldr r7, [pc, #188] @ 107758 <__cxa_atexit@plt+0xfb300> │ │ │ │ - tst r8, #3 │ │ │ │ + sub r7, r0, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + bhi 104a48 <__cxa_atexit@plt+0xf85f0> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldr r3, [pc, #516] @ 104ae0 <__cxa_atexit@plt+0xf8688> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq 104a88 <__cxa_atexit@plt+0xf8630> │ │ │ │ + ldr r7, [r2, #11] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 104a70 <__cxa_atexit@plt+0xf8618> │ │ │ │ + ldr r7, [pc, #480] @ 104ae4 <__cxa_atexit@plt+0xf868c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 104930 <__cxa_atexit@plt+0xf84d8> │ │ │ │ + ldr r7, [pc, #436] @ 104ad0 <__cxa_atexit@plt+0xf8678> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 1076fc <__cxa_atexit@plt+0xfb2a4> │ │ │ │ - ldr r2, [pc, #172] @ 10775c <__cxa_atexit@plt+0xfb304> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10770c <__cxa_atexit@plt+0xfb2b4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 107728 <__cxa_atexit@plt+0xfb2d0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r7, [r3] │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 107738 <__cxa_atexit@plt+0xfb2e0> │ │ │ │ - ldr r3, [pc, #128] @ 107768 <__cxa_atexit@plt+0xfb310> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #424] @ 104ad4 <__cxa_atexit@plt+0xf867c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [pc, #488] @ 104b20 <__cxa_atexit@plt+0xf86c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #476] @ 104b24 <__cxa_atexit@plt+0xf86cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #424] @ 104afc <__cxa_atexit@plt+0xf86a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 104a38 <__cxa_atexit@plt+0xf85e0> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #400] @ 104b00 <__cxa_atexit@plt+0xf86a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #388] @ 104b04 <__cxa_atexit@plt+0xf86ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104a80 <__cxa_atexit@plt+0xf8628> │ │ │ │ + ldr r7, [pc, #376] @ 104b08 <__cxa_atexit@plt+0xf86b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 104a20 <__cxa_atexit@plt+0xf85c8> │ │ │ │ + ldr r7, [pc, #368] @ 104b0c <__cxa_atexit@plt+0xf86b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 104a38 <__cxa_atexit@plt+0xf85e0> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #344] @ 104b10 <__cxa_atexit@plt+0xf86b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #332] @ 104b14 <__cxa_atexit@plt+0xf86bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104a80 <__cxa_atexit@plt+0xf8628> │ │ │ │ + ldr r7, [pc, #320] @ 104b18 <__cxa_atexit@plt+0xf86c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 104a20 <__cxa_atexit@plt+0xf85c8> │ │ │ │ + ldr r7, [pc, #260] @ 104ae8 <__cxa_atexit@plt+0xf8690> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 104a38 <__cxa_atexit@plt+0xf85e0> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #236] @ 104aec <__cxa_atexit@plt+0xf8694> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #224] @ 104af0 <__cxa_atexit@plt+0xf8698> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104a80 <__cxa_atexit@plt+0xf8628> │ │ │ │ + ldr r7, [pc, #212] @ 104af4 <__cxa_atexit@plt+0xf869c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #204] @ 104af8 <__cxa_atexit@plt+0xf86a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #136] @ 104ad8 <__cxa_atexit@plt+0xf8680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 104a98 <__cxa_atexit@plt+0xf8640> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 1048fc <__cxa_atexit@plt+0xf84a4> │ │ │ │ + ldr r7, [pc, #100] @ 104adc <__cxa_atexit@plt+0xf8684> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 107764 <__cxa_atexit@plt+0xfb30c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #108] @ 104b1c <__cxa_atexit@plt+0xf86c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r7, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 1076cc <__cxa_atexit@plt+0xfb274> │ │ │ │ - ldr r6, [pc, #32] @ 107760 <__cxa_atexit@plt+0xfb308> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + ldreq r2, [pc, #-3020]! @ 103f08 <__cxa_atexit@plt+0xf7ab0> │ │ │ │ + ldrbteq r5, [r3], #3820 @ 0xeec │ │ │ │ + ldrbteq r5, [r3], #3804 @ 0xedc │ │ │ │ + andeq r0, r0, ip, asr #27 │ │ │ │ + ldreq r2, [pc, #-768]! @ 1047e4 <__cxa_atexit@plt+0xf838c> │ │ │ │ + andeq r0, r0, r8, lsl #30 │ │ │ │ + ldreq r2, [pc, #-1136]! @ 10467c <__cxa_atexit@plt+0xf8224> │ │ │ │ + andeq r0, r0, r0, lsl #23 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldreq r2, [pc, #-2560]! @ 1040f8 <__cxa_atexit@plt+0xf7ca0> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + ldreq r2, [pc, #-2532]! @ 10411c <__cxa_atexit@plt+0xf7cc4> │ │ │ │ + andeq r0, r0, r4, ror #15 │ │ │ │ + andeq r0, r0, r8, lsr r8 │ │ │ │ + ldreq r2, [pc, #-2704]! @ 10407c <__cxa_atexit@plt+0xf7c24> │ │ │ │ + andeq r0, r0, r0, asr #16 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - ldrbteq r2, [r3], #3756 @ 0xeac │ │ │ │ - ldreq pc, [lr, #-1904]! @ 0xfffff890 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + ldreq r2, [pc, #-2632]! @ 1040d4 <__cxa_atexit@plt+0xf7c7c> │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + ldrbteq r5, [r3], #3900 @ 0xf3c │ │ │ │ + ldrbteq r5, [r3], #3704 @ 0xe78 │ │ │ │ + ldrbteq r5, [r3], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #128] @ 1077fc <__cxa_atexit@plt+0xfb3a4> │ │ │ │ + ldr r2, [pc, #36] @ 104b5c <__cxa_atexit@plt+0xf8704> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 104b60 <__cxa_atexit@plt+0xf8708> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq r2, [pc, #-572]! @ 104928 <__cxa_atexit@plt+0xf84d0> │ │ │ │ + ldreq r2, [pc, #-568]! @ 104930 <__cxa_atexit@plt+0xf84d8> │ │ │ │ + ldrbteq r5, [r3], #3272 @ 0xcc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ 104bc4 <__cxa_atexit@plt+0xf876c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 104bc8 <__cxa_atexit@plt+0xf8770> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104bb8 <__cxa_atexit@plt+0xf8760> │ │ │ │ + ldr r7, [pc, #44] @ 104bcc <__cxa_atexit@plt+0xf8774> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 104bd0 <__cxa_atexit@plt+0xf8778> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r2, [pc, #-2176]! @ 104350 <__cxa_atexit@plt+0xf7ef8> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq r2, [pc, #-2144]! @ 104378 <__cxa_atexit@plt+0xf7f20> │ │ │ │ + ldrbteq r5, [r3], #3160 @ 0xc58 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 104bf8 <__cxa_atexit@plt+0xf87a0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1077c8 <__cxa_atexit@plt+0xfb370> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 1077d0 <__cxa_atexit@plt+0xfb378> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1077e0 <__cxa_atexit@plt+0xfb388> │ │ │ │ - ldr r2, [pc, #80] @ 107804 <__cxa_atexit@plt+0xfb3ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r5, [r3], #3120 @ 0xc30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 104c38 <__cxa_atexit@plt+0xf87e0> │ │ │ │ + ldr r3, [pc, #52] @ 104c5c <__cxa_atexit@plt+0xf8804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 104c50 <__cxa_atexit@plt+0xf87f8> │ │ │ │ + b 104c6c <__cxa_atexit@plt+0xf8814> │ │ │ │ + ldr r3, [pc, #24] @ 104c58 <__cxa_atexit@plt+0xf8800> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 104c50 <__cxa_atexit@plt+0xf87f8> │ │ │ │ + b 104fa8 <__cxa_atexit@plt+0xf8b50> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r5, [r3], #3020 @ 0xbcc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 104cc8 <__cxa_atexit@plt+0xf8870> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r7, r3, r7 │ │ │ │ + ldrsb r2, [r7] │ │ │ │ + uxtb r3, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 104cdc <__cxa_atexit@plt+0xf8884> │ │ │ │ + ldr r7, [pc, #364] @ 104e0c <__cxa_atexit@plt+0xf89b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #348] @ 104e10 <__cxa_atexit@plt+0xf89b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104dd0 <__cxa_atexit@plt+0xf8978> │ │ │ │ + ldr r7, [pc, #336] @ 104e14 <__cxa_atexit@plt+0xf89bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 104db8 <__cxa_atexit@plt+0xf8960> │ │ │ │ + ldr r7, [pc, #328] @ 104e18 <__cxa_atexit@plt+0xf89c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ + bcs 104d20 <__cxa_atexit@plt+0xf88c8> │ │ │ │ + add r7, r2, r3, lsl #6 │ │ │ │ + ldr r2, [pc, #268] @ 104e00 <__cxa_atexit@plt+0xf89a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r7, #12416 @ 0x3080 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #248] @ 104e04 <__cxa_atexit@plt+0xf89ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104dd0 <__cxa_atexit@plt+0xf8978> │ │ │ │ + ldr r7, [pc, #236] @ 104e08 <__cxa_atexit@plt+0xf89b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 104db8 <__cxa_atexit@plt+0xf8960> │ │ │ │ + ldrb r1, [r7, #2] │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ + bcs 104d70 <__cxa_atexit@plt+0xf8918> │ │ │ │ + lsl r7, r3, #12 │ │ │ │ + add r7, r7, r2, lsl #6 │ │ │ │ + ldr r3, [pc, #164] @ 104de0 <__cxa_atexit@plt+0xf8988> │ │ │ │ + ldr r2, [pc, #180] @ 104df4 <__cxa_atexit@plt+0xf899c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, r1 │ │ │ │ + add r7, r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #156] @ 104df8 <__cxa_atexit@plt+0xf89a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104dd0 <__cxa_atexit@plt+0xf8978> │ │ │ │ + ldr r7, [pc, #144] @ 104dfc <__cxa_atexit@plt+0xf89a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 104db8 <__cxa_atexit@plt+0xf8960> │ │ │ │ + lsl r3, r3, #18 │ │ │ │ + add r3, r3, r2, lsl #12 │ │ │ │ + add r3, r3, r1, lsl #6 │ │ │ │ + ldr r2, [pc, #88] @ 104ddc <__cxa_atexit@plt+0xf8984> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #88] @ 104de4 <__cxa_atexit@plt+0xf898c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r7, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #64] @ 104de8 <__cxa_atexit@plt+0xf8990> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 104dd0 <__cxa_atexit@plt+0xf8978> │ │ │ │ + ldr r7, [pc, #52] @ 104dec <__cxa_atexit@plt+0xf8994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #40] @ 104df0 <__cxa_atexit@plt+0xf8998> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 107798 <__cxa_atexit@plt+0xfb340> │ │ │ │ - ldr r6, [pc, #24] @ 107800 <__cxa_atexit@plt+0xfb3a8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldreq pc, [lr, #-1700]! @ 0xfffff95c │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + ldreq r2, [pc, #-1640]! @ 104788 <__cxa_atexit@plt+0xf8330> │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + ldreq r2, [pc, #-1608]! @ 1047b0 <__cxa_atexit@plt+0xf8358> │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + ldreq r2, [pc, #-1716]! @ 10474c <__cxa_atexit@plt+0xf82f4> │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + ldreq r2, [pc, #-1796]! @ 104708 <__cxa_atexit@plt+0xf82b0> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + ldreq r2, [pc, #-1884]! @ 1046bc <__cxa_atexit@plt+0xf8264> │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + ldreq r2, [pc, #-168]! @ 104d78 <__cxa_atexit@plt+0xf8920> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 104e3c <__cxa_atexit@plt+0xf89e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 107850 <__cxa_atexit@plt+0xfb3f8> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 107860 <__cxa_atexit@plt+0xfb408> │ │ │ │ - ldr r2, [pc, #68] @ 107880 <__cxa_atexit@plt+0xfb428> │ │ │ │ + ldr r2, [pc, #36] @ 104e74 <__cxa_atexit@plt+0xf8a1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 104e78 <__cxa_atexit@plt+0xf8a20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 107820 <__cxa_atexit@plt+0xfb3c8> │ │ │ │ - ldr r6, [pc, #20] @ 10787c <__cxa_atexit@plt+0xfb424> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ + ldreq r1, [pc, #-3876]! @ 103f58 <__cxa_atexit@plt+0xf7b00> │ │ │ │ + ldreq r1, [pc, #-3872]! @ 103f60 <__cxa_atexit@plt+0xf7b08> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 104e9c <__cxa_atexit@plt+0xf8a44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq pc, [lr, #-1564]! @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 1078bc <__cxa_atexit@plt+0xfb464> │ │ │ │ - ldr r2, [pc, #40] @ 1078d4 <__cxa_atexit@plt+0xfb47c> │ │ │ │ + ldr r2, [pc, #36] @ 104ed4 <__cxa_atexit@plt+0xf8a7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 104ed8 <__cxa_atexit@plt+0xf8a80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 1078d8 <__cxa_atexit@plt+0xfb480> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldreq r1, [pc, #-3780]! @ 104018 <__cxa_atexit@plt+0xf7bc0> │ │ │ │ + ldreq r1, [pc, #-3776]! @ 104020 <__cxa_atexit@plt+0xf7bc8> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 104efc <__cxa_atexit@plt+0xf8aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - ldreq pc, [lr, #-1452]! @ 0xfffffa54 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10793c <__cxa_atexit@plt+0xfb4e4> │ │ │ │ - ldr r7, [pc, #80] @ 107950 <__cxa_atexit@plt+0xfb4f8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 107928 <__cxa_atexit@plt+0xfb4d0> │ │ │ │ - ldr r3, [pc, #64] @ 107954 <__cxa_atexit@plt+0xfb4fc> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 107934 <__cxa_atexit@plt+0xfb4dc> │ │ │ │ - b 107994 <__cxa_atexit@plt+0xfb53c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 107958 <__cxa_atexit@plt+0xfb500> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 104f34 <__cxa_atexit@plt+0xf8adc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 104f38 <__cxa_atexit@plt+0xf8ae0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq r2, [r3], #3208 @ 0xc88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldreq r1, [pc, #-3684]! @ 1040d8 <__cxa_atexit@plt+0xf7c80> │ │ │ │ + ldreq r1, [pc, #-3680]! @ 1040e0 <__cxa_atexit@plt+0xf7c88> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 107988 <__cxa_atexit@plt+0xfb530> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #16] @ 104f5c <__cxa_atexit@plt+0xf8b04> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - beq 107980 <__cxa_atexit@plt+0xfb528> │ │ │ │ - b 107994 <__cxa_atexit@plt+0xfb53c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 107a04 <__cxa_atexit@plt+0xfb5ac> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #156] @ 107a50 <__cxa_atexit@plt+0xfb5f8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldrne r2, [pc, #144] @ 107a54 <__cxa_atexit@plt+0xfb5fc> │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ - addne r2, pc, r2 │ │ │ │ - strne r2, [r5] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 1079dc <__cxa_atexit@plt+0xfb584> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #36] @ 104f94 <__cxa_atexit@plt+0xf8b3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 104f98 <__cxa_atexit@plt+0xf8b40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 107a14 <__cxa_atexit@plt+0xfb5bc> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 107a28 <__cxa_atexit@plt+0xfb5d0> │ │ │ │ - ldr r7, [pc, #100] @ 107a5c <__cxa_atexit@plt+0xfb604> │ │ │ │ + ldreq r1, [pc, #-3588]! @ 104198 <__cxa_atexit@plt+0xf7d40> │ │ │ │ + ldreq r1, [pc, #-3584]! @ 1041a0 <__cxa_atexit@plt+0xf7d48> │ │ │ │ + ldrbteq r5, [r3], #2192 @ 0x890 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 104fec <__cxa_atexit@plt+0xf8b94> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r7, r3, r7 │ │ │ │ + ldrsb r2, [r7] │ │ │ │ + uxtb r3, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 105000 <__cxa_atexit@plt+0xf8ba8> │ │ │ │ + ldr r7, [pc, #236] @ 1050c8 <__cxa_atexit@plt+0xf8c70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + b 105088 <__cxa_atexit@plt+0xf8c30> │ │ │ │ + ldr r7, [pc, #216] @ 1050cc <__cxa_atexit@plt+0xf8c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1079ac <__cxa_atexit@plt+0xfb554> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 1079f0 <__cxa_atexit@plt+0xfb598> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 107a40 <__cxa_atexit@plt+0xfb5e8> │ │ │ │ - ldr r7, [pc, #32] @ 107a58 <__cxa_atexit@plt+0xfb600> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 107a60 <__cxa_atexit@plt+0xfb608> │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ + bcs 105020 <__cxa_atexit@plt+0xf8bc8> │ │ │ │ + add r7, r2, r3, lsl #6 │ │ │ │ + ldr r2, [pc, #172] @ 1050c4 <__cxa_atexit@plt+0xf8c6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r7, #12416 @ 0x3080 │ │ │ │ + b 105048 <__cxa_atexit@plt+0xf8bf0> │ │ │ │ + ldrb r1, [r7, #2] │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ + bcs 105058 <__cxa_atexit@plt+0xf8c00> │ │ │ │ + lsl r7, r3, #12 │ │ │ │ + add r7, r7, r2, lsl #6 │ │ │ │ + ldr r3, [pc, #120] @ 1050b4 <__cxa_atexit@plt+0xf8c5c> │ │ │ │ + ldr r2, [pc, #128] @ 1050c0 <__cxa_atexit@plt+0xf8c68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, r1 │ │ │ │ + add r7, r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + b 105088 <__cxa_atexit@plt+0xf8c30> │ │ │ │ + lsl r3, r3, #18 │ │ │ │ + add r3, r3, r2, lsl #12 │ │ │ │ + add r3, r3, r1, lsl #6 │ │ │ │ + ldr r2, [pc, #68] @ 1050b0 <__cxa_atexit@plt+0xf8c58> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #68] @ 1050b8 <__cxa_atexit@plt+0xf8c60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r7, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #44] @ 1050bc <__cxa_atexit@plt+0xf8c64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1050a4 <__cxa_atexit@plt+0xf8c4c> │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - ldreq pc, [lr, #-2724]! @ 0xfffff55c │ │ │ │ - ldreq pc, [lr, #-2040]! @ 0xfffff808 │ │ │ │ - ldreq pc, [lr, #-1964]! @ 0xfffff854 │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldreq r2, [pc, #-896]! @ 104d44 <__cxa_atexit@plt+0xf88ec> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldreq r1, [pc, #-3456]! @ 104354 <__cxa_atexit@plt+0xf7efc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #128] @ 107af4 <__cxa_atexit@plt+0xfb69c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldrbteq r5, [r3], #1788 @ 0x6fc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 107ab0 <__cxa_atexit@plt+0xfb658> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 107ab8 <__cxa_atexit@plt+0xfb660> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 107acc <__cxa_atexit@plt+0xfb674> │ │ │ │ - ldr r7, [pc, #88] @ 107afc <__cxa_atexit@plt+0xfb6a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 107a9c <__cxa_atexit@plt+0xfb644> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 107ae4 <__cxa_atexit@plt+0xfb68c> │ │ │ │ - ldr r7, [pc, #28] @ 107af8 <__cxa_atexit@plt+0xfb6a0> │ │ │ │ + ldr r2, [pc, #72] @ 105190 <__cxa_atexit@plt+0xf8d38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 105194 <__cxa_atexit@plt+0xf8d3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 107b00 <__cxa_atexit@plt+0xfb6a8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105184 <__cxa_atexit@plt+0xf8d2c> │ │ │ │ + ldr r7, [pc, #44] @ 105198 <__cxa_atexit@plt+0xf8d40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 10519c <__cxa_atexit@plt+0xf8d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldreq pc, [lr, #-2560]! @ 0xfffff600 │ │ │ │ - ldreq pc, [lr, #-1868]! @ 0xfffff8b4 │ │ │ │ - ldreq pc, [lr, #-1800]! @ 0xfffff8f8 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 107b3c <__cxa_atexit@plt+0xfb6e4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 107b50 <__cxa_atexit@plt+0xfb6f8> │ │ │ │ - ldr r7, [pc, #76] @ 107b7c <__cxa_atexit@plt+0xfb724> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r2, [pc, #-692]! @ 104ee8 <__cxa_atexit@plt+0xf8a90> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq r2, [pc, #-660]! @ 104f10 <__cxa_atexit@plt+0xf8ab8> │ │ │ │ + ldrbteq r5, [r3], #1676 @ 0x68c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1051c4 <__cxa_atexit@plt+0xf8d6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r5, [r3], #1636 @ 0x664 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1051fc <__cxa_atexit@plt+0xf8da4> │ │ │ │ + ldr r3, [pc, #48] @ 105218 <__cxa_atexit@plt+0xf8dc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105210 <__cxa_atexit@plt+0xf8db8> │ │ │ │ + b 10522c <__cxa_atexit@plt+0xf8dd4> │ │ │ │ + ldr r7, [pc, #24] @ 10521c <__cxa_atexit@plt+0xf8dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 107b28 <__cxa_atexit@plt+0xfb6d0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - bne 107b68 <__cxa_atexit@plt+0xfb710> │ │ │ │ - ldr r7, [pc, #24] @ 107b78 <__cxa_atexit@plt+0xfb720> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 107b80 <__cxa_atexit@plt+0xfb728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [lr, #-2428]! @ 0xfffff684 │ │ │ │ - ldreq pc, [lr, #-1728]! @ 0xfffff940 │ │ │ │ - ldreq pc, [lr, #-1668]! @ 0xfffff97c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 107c3c <__cxa_atexit@plt+0xfb7e4> │ │ │ │ - ldr r3, [pc, #168] @ 107c4c <__cxa_atexit@plt+0xfb7f4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 107bec <__cxa_atexit@plt+0xfb794> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #3 │ │ │ │ - bhi 107c2c <__cxa_atexit@plt+0xfb7d4> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r7, [pc, #112] @ 107c54 <__cxa_atexit@plt+0xfb7fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 107c5c <__cxa_atexit@plt+0xfb804> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 107c60 <__cxa_atexit@plt+0xfb808> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 107c58 <__cxa_atexit@plt+0xfb800> │ │ │ │ + ldreq r1, [pc, #-2928]! @ 1046b4 <__cxa_atexit@plt+0xf825c> │ │ │ │ + ldrbteq r5, [r3], #1548 @ 0x60c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 105288 <__cxa_atexit@plt+0xf8e30> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r7, r3, r7 │ │ │ │ + ldrsb r2, [r7] │ │ │ │ + uxtb r3, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 10529c <__cxa_atexit@plt+0xf8e44> │ │ │ │ + ldr r7, [pc, #364] @ 1053cc <__cxa_atexit@plt+0xf8f74> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 107c50 <__cxa_atexit@plt+0xfb7f8> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #348] @ 1053d0 <__cxa_atexit@plt+0xf8f78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 107c64 <__cxa_atexit@plt+0xfb80c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldreq pc, [lr, #-504]! @ 0xfffffe08 │ │ │ │ - ldrbteq r2, [r3], #2628 @ 0xa44 │ │ │ │ - ldrbteq r2, [r3], #2576 @ 0xa10 │ │ │ │ - ldrbteq r2, [r3], #2620 @ 0xa3c │ │ │ │ - ldrbteq r2, [r3], #2616 @ 0xa38 │ │ │ │ - ldrbteq r2, [r3], #2576 @ 0xa10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #3 │ │ │ │ - bhi 107cdc <__cxa_atexit@plt+0xfb884> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldr r7, [pc, #76] @ 107cf0 <__cxa_atexit@plt+0xfb898> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105390 <__cxa_atexit@plt+0xf8f38> │ │ │ │ + ldr r7, [pc, #336] @ 1053d4 <__cxa_atexit@plt+0xf8f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ + b 105378 <__cxa_atexit@plt+0xf8f20> │ │ │ │ + ldr r7, [pc, #328] @ 1053d8 <__cxa_atexit@plt+0xf8f80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 107cf8 <__cxa_atexit@plt+0xfb8a0> │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ + bcs 1052e0 <__cxa_atexit@plt+0xf8e88> │ │ │ │ + add r7, r2, r3, lsl #6 │ │ │ │ + ldr r2, [pc, #268] @ 1053c0 <__cxa_atexit@plt+0xf8f68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r7, #12416 @ 0x3080 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #248] @ 1053c4 <__cxa_atexit@plt+0xf8f6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105390 <__cxa_atexit@plt+0xf8f38> │ │ │ │ + ldr r7, [pc, #236] @ 1053c8 <__cxa_atexit@plt+0xf8f70> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 107cfc <__cxa_atexit@plt+0xfb8a4> │ │ │ │ + b 105378 <__cxa_atexit@plt+0xf8f20> │ │ │ │ + ldrb r1, [r7, #2] │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ + bcs 105330 <__cxa_atexit@plt+0xf8ed8> │ │ │ │ + lsl r7, r3, #12 │ │ │ │ + add r7, r7, r2, lsl #6 │ │ │ │ + ldr r3, [pc, #164] @ 1053a0 <__cxa_atexit@plt+0xf8f48> │ │ │ │ + ldr r2, [pc, #180] @ 1053b4 <__cxa_atexit@plt+0xf8f5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, r1 │ │ │ │ + add r7, r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #156] @ 1053b8 <__cxa_atexit@plt+0xf8f60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105390 <__cxa_atexit@plt+0xf8f38> │ │ │ │ + ldr r7, [pc, #144] @ 1053bc <__cxa_atexit@plt+0xf8f64> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 107cf4 <__cxa_atexit@plt+0xfb89c> │ │ │ │ + b 105378 <__cxa_atexit@plt+0xf8f20> │ │ │ │ + lsl r3, r3, #18 │ │ │ │ + add r3, r3, r2, lsl #12 │ │ │ │ + add r3, r3, r1, lsl #6 │ │ │ │ + ldr r2, [pc, #88] @ 10539c <__cxa_atexit@plt+0xf8f44> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #88] @ 1053a4 <__cxa_atexit@plt+0xf8f4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r7, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #64] @ 1053a8 <__cxa_atexit@plt+0xf8f50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105390 <__cxa_atexit@plt+0xf8f38> │ │ │ │ + ldr r7, [pc, #52] @ 1053ac <__cxa_atexit@plt+0xf8f54> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 107cec <__cxa_atexit@plt+0xfb894> │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #40] @ 1053b0 <__cxa_atexit@plt+0xf8f58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldreq pc, [lr, #-328]! @ 0xfffffeb8 │ │ │ │ - ldrbteq r2, [r3], #2436 @ 0x984 │ │ │ │ - ldrbteq r2, [r3], #2400 @ 0x960 │ │ │ │ - ldrbteq r2, [r3], #2444 @ 0x98c │ │ │ │ - ldrbteq r2, [r3], #2440 @ 0x988 │ │ │ │ - ldrbteq r2, [r3], #2404 @ 0x964 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 107d34 <__cxa_atexit@plt+0xfb8dc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 107d3c <__cxa_atexit@plt+0xfb8e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 131d40 <__cxa_atexit@plt+0x1258e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldreq pc, [lr, #-108]! @ 0xffffff94 │ │ │ │ - ldrbteq r2, [r3], #2336 @ 0x920 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 107db0 <__cxa_atexit@plt+0xfb958> │ │ │ │ - ldr r3, [pc, #92] @ 107dc8 <__cxa_atexit@plt+0xfb970> │ │ │ │ - ldr r2, [pc, #92] @ 107dcc <__cxa_atexit@plt+0xfb974> │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + ldreq r2, [pc, #-168]! @ 105308 <__cxa_atexit@plt+0xf8eb0> │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + ldreq r2, [pc, #-136]! @ 105330 <__cxa_atexit@plt+0xf8ed8> │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + ldreq r2, [pc, #-244]! @ 1052cc <__cxa_atexit@plt+0xf8e74> │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + ldreq r2, [pc, #-324]! @ 105288 <__cxa_atexit@plt+0xf8e30> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + ldreq r2, [pc, #-412]! @ 10523c <__cxa_atexit@plt+0xf8de4> │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + ldreq r1, [pc, #-2792]! @ 1048f8 <__cxa_atexit@plt+0xf84a0> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1053fc <__cxa_atexit@plt+0xf8fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 105434 <__cxa_atexit@plt+0xf8fdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #76] @ 107dd0 <__cxa_atexit@plt+0xfb978> │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r3, [pc, #32] @ 105438 <__cxa_atexit@plt+0xf8fe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #68] @ 107dd4 <__cxa_atexit@plt+0xfb97c> │ │ │ │ add r3, r3, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 107dd8 <__cxa_atexit@plt+0xfb980> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldreq pc, [lr, #-16]! │ │ │ │ - ldreq pc, [lr, #-976]! @ 0xfffffc30 │ │ │ │ - ldreq pc, [lr, #-1800]! @ 0xfffff8f8 │ │ │ │ - ldrbteq r2, [r3], #2232 @ 0x8b8 │ │ │ │ - ldrbteq r2, [r3], #2204 @ 0x89c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 107e6c <__cxa_atexit@plt+0xfba14> │ │ │ │ - ldr r1, [pc, #148] @ 107e90 <__cxa_atexit@plt+0xfba38> │ │ │ │ - ldr r2, [pc, #148] @ 107e94 <__cxa_atexit@plt+0xfba3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 107e40 <__cxa_atexit@plt+0xfb9e8> │ │ │ │ - ldr r1, [pc, #116] @ 107e98 <__cxa_atexit@plt+0xfba40> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ands r8, r7, #3 │ │ │ │ - str r1, [r3] │ │ │ │ - bne 107e50 <__cxa_atexit@plt+0xfb9f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - cmp r8, #3 │ │ │ │ - beq 107e74 <__cxa_atexit@plt+0xfba1c> │ │ │ │ - ldr r3, [pc, #60] @ 107e9c <__cxa_atexit@plt+0xfba44> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - add r8, r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bls 107e58 <__cxa_atexit@plt+0xfba00> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldreq lr, [lr, #-3980]! @ 0xfffff074 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - ldreq pc, [lr, #-1660]! @ 0xfffff984 │ │ │ │ - ldrbteq r2, [r3], #2008 @ 0x7d8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 107f0c <__cxa_atexit@plt+0xfbab4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldreq r1, [pc, #-2404]! @ 104ad8 <__cxa_atexit@plt+0xf8680> │ │ │ │ + ldreq r1, [pc, #-2400]! @ 104ae0 <__cxa_atexit@plt+0xf8688> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 10545c <__cxa_atexit@plt+0xf9004> │ │ │ │ add r3, pc, r3 │ │ │ │ - ands r8, r7, #3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - beq 107ee4 <__cxa_atexit@plt+0xfba8c> │ │ │ │ - cmp r8, #3 │ │ │ │ - beq 107eec <__cxa_atexit@plt+0xfba94> │ │ │ │ - ldr r3, [pc, #60] @ 107f10 <__cxa_atexit@plt+0xfbab8> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 105494 <__cxa_atexit@plt+0xf903c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 105498 <__cxa_atexit@plt+0xf9040> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - add r8, r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bls 107ecc <__cxa_atexit@plt+0xfba74> │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldreq pc, [lr, #-1544]! @ 0xfffff9f8 │ │ │ │ - ldrbteq r2, [r3], #1892 @ 0x764 │ │ │ │ + ldreq r1, [pc, #-2308]! @ 104b98 <__cxa_atexit@plt+0xf8740> │ │ │ │ + ldreq r1, [pc, #-2304]! @ 104ba0 <__cxa_atexit@plt+0xf8748> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1054bc <__cxa_atexit@plt+0xf9064> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r8, r7, #3 │ │ │ │ - cmp r8, #3 │ │ │ │ - beq 107f44 <__cxa_atexit@plt+0xfbaec> │ │ │ │ - ldr r3, [pc, #48] @ 107f64 <__cxa_atexit@plt+0xfbb0c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1054f4 <__cxa_atexit@plt+0xf909c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 1054f8 <__cxa_atexit@plt+0xf90a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - add r8, r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bls 107f2c <__cxa_atexit@plt+0xfbad4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - ldreq pc, [lr, #-1448]! @ 0xfffffa58 │ │ │ │ - ldrbteq r2, [r3], #1804 @ 0x70c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 107fd8 <__cxa_atexit@plt+0xfbb80> │ │ │ │ - ldr r3, [pc, #92] @ 107ff0 <__cxa_atexit@plt+0xfbb98> │ │ │ │ - ldr r2, [pc, #92] @ 107ff4 <__cxa_atexit@plt+0xfbb9c> │ │ │ │ + ldreq r1, [pc, #-2212]! @ 104c58 <__cxa_atexit@plt+0xf8800> │ │ │ │ + ldreq r1, [pc, #-2208]! @ 104c60 <__cxa_atexit@plt+0xf8808> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 10551c <__cxa_atexit@plt+0xf90c4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 105554 <__cxa_atexit@plt+0xf90fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #76] @ 107ff8 <__cxa_atexit@plt+0xfbba0> │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r3, [pc, #32] @ 105558 <__cxa_atexit@plt+0xf9100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #68] @ 107ffc <__cxa_atexit@plt+0xfbba4> │ │ │ │ add r3, r3, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 108000 <__cxa_atexit@plt+0xfbba8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - ldreq lr, [lr, #-3560]! @ 0xfffff218 │ │ │ │ - ldreq pc, [lr, #-424]! @ 0xfffffe58 │ │ │ │ - ldreq pc, [lr, #-1248]! @ 0xfffffb20 │ │ │ │ - ldrbteq r2, [r3], #1700 @ 0x6a4 │ │ │ │ - ldrbteq r2, [r3], #1652 @ 0x674 │ │ │ │ + ldreq r1, [pc, #-2116]! @ 104d18 <__cxa_atexit@plt+0xf88c0> │ │ │ │ + ldreq r1, [pc, #-2112]! @ 104d20 <__cxa_atexit@plt+0xf88c8> │ │ │ │ + ldrbteq r5, [r3], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1080a8 <__cxa_atexit@plt+0xfbc50> │ │ │ │ - ldr r1, [pc, #156] @ 1080c0 <__cxa_atexit@plt+0xfbc68> │ │ │ │ - ldr r2, [pc, #156] @ 1080c4 <__cxa_atexit@plt+0xfbc6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 108068 <__cxa_atexit@plt+0xfbc10> │ │ │ │ - ldr r1, [pc, #124] @ 1080c8 <__cxa_atexit@plt+0xfbc70> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r1, [r3] │ │ │ │ - bne 108078 <__cxa_atexit@plt+0xfbc20> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ 1055bc <__cxa_atexit@plt+0xf9164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 1055c0 <__cxa_atexit@plt+0xf9168> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1055b0 <__cxa_atexit@plt+0xf9158> │ │ │ │ + ldr r7, [pc, #44] @ 1055c4 <__cxa_atexit@plt+0xf916c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 1055c8 <__cxa_atexit@plt+0xf9170> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq r1, [pc, #-3720]! @ 104740 <__cxa_atexit@plt+0xf82e8> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq r1, [pc, #-3688]! @ 104768 <__cxa_atexit@plt+0xf8310> │ │ │ │ + ldrbteq r5, [r3], #608 @ 0x260 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1055f0 <__cxa_atexit@plt+0xf9198> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r5, [r3], #568 @ 0x238 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 105620 <__cxa_atexit@plt+0xf91c8> │ │ │ │ + ldr r7, [pc, #52] @ 105648 <__cxa_atexit@plt+0xf91f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1080b0 <__cxa_atexit@plt+0xfbc58> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - sub r8, r3, #1 │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs 1080a4 <__cxa_atexit@plt+0xfbc4c> │ │ │ │ - ldr r3, [pc, #52] @ 1080cc <__cxa_atexit@plt+0xfbc74> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #28] @ 105644 <__cxa_atexit@plt+0xf91ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10563c <__cxa_atexit@plt+0xf91e4> │ │ │ │ + b 105658 <__cxa_atexit@plt+0xf9200> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 108084 <__cxa_atexit@plt+0xfbc2c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldreq lr, [lr, #-3428]! @ 0xfffff29c │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldreq pc, [lr, #-1092]! @ 0xfffffbbc │ │ │ │ - ldrbteq r2, [r3], #1448 @ 0x5a8 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldreq r1, [pc, #-1888]! @ 104ef0 <__cxa_atexit@plt+0xf8a98> │ │ │ │ + ldrbteq r5, [r3], #480 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 108144 <__cxa_atexit@plt+0xfbcec> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 10569c <__cxa_atexit@plt+0xf9244> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r7, r3, r7 │ │ │ │ + ldrsb r2, [r7] │ │ │ │ + uxtb r3, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 1056b0 <__cxa_atexit@plt+0xf9258> │ │ │ │ + ldr r7, [pc, #236] @ 105778 <__cxa_atexit@plt+0xf9320> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 108124 <__cxa_atexit@plt+0xfbccc> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 108134 <__cxa_atexit@plt+0xfbcdc> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - sub r8, r3, #1 │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs 10812c <__cxa_atexit@plt+0xfbcd4> │ │ │ │ - ldr r3, [pc, #52] @ 108148 <__cxa_atexit@plt+0xfbcf0> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + b 105738 <__cxa_atexit@plt+0xf92e0> │ │ │ │ + ldr r7, [pc, #216] @ 10577c <__cxa_atexit@plt+0xf9324> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ + bcs 1056d0 <__cxa_atexit@plt+0xf9278> │ │ │ │ + add r7, r2, r3, lsl #6 │ │ │ │ + ldr r2, [pc, #172] @ 105774 <__cxa_atexit@plt+0xf931c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r7, #12416 @ 0x3080 │ │ │ │ + b 1056f8 <__cxa_atexit@plt+0xf92a0> │ │ │ │ + ldrb r1, [r7, #2] │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ + bcs 105708 <__cxa_atexit@plt+0xf92b0> │ │ │ │ + lsl r7, r3, #12 │ │ │ │ + add r7, r7, r2, lsl #6 │ │ │ │ + ldr r3, [pc, #120] @ 105764 <__cxa_atexit@plt+0xf930c> │ │ │ │ + ldr r2, [pc, #128] @ 105770 <__cxa_atexit@plt+0xf9318> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, r1 │ │ │ │ + add r7, r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + b 105738 <__cxa_atexit@plt+0xf92e0> │ │ │ │ + lsl r3, r3, #18 │ │ │ │ + add r3, r3, r2, lsl #12 │ │ │ │ + add r3, r3, r1, lsl #6 │ │ │ │ + ldr r2, [pc, #68] @ 105760 <__cxa_atexit@plt+0xf9308> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #68] @ 105768 <__cxa_atexit@plt+0xf9310> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r7, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #44] @ 10576c <__cxa_atexit@plt+0xf9314> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105754 <__cxa_atexit@plt+0xf92fc> │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 108100 <__cxa_atexit@plt+0xfbca8> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldreq pc, [lr, #-968]! @ 0xfffffc38 │ │ │ │ - ldrbteq r2, [r3], #1324 @ 0x52c │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldreq r1, [pc, #-3280]! @ 104aa4 <__cxa_atexit@plt+0xf864c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldreq r1, [pc, #-1744]! @ 1050b4 <__cxa_atexit@plt+0xf8c5c> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 108194 <__cxa_atexit@plt+0xfbd3c> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - sub r8, r3, #1 │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs 10818c <__cxa_atexit@plt+0xfbd34> │ │ │ │ - ldr r3, [pc, #40] @ 1081a4 <__cxa_atexit@plt+0xfbd4c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 105810 <__cxa_atexit@plt+0xf93b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 105814 <__cxa_atexit@plt+0xf93bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ + cmp r1, #1 │ │ │ │ + addlt r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 108168 <__cxa_atexit@plt+0xfbd10> │ │ │ │ - ldreq pc, [lr, #-864]! @ 0xfffffca0 │ │ │ │ - ldrbteq r2, [r3], #1228 @ 0x4cc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldreq r1, [pc, #-1416]! @ 105290 <__cxa_atexit@plt+0xf8e38> │ │ │ │ + ldreq r1, [pc, #-1404]! @ 1052a0 <__cxa_atexit@plt+0xf8e48> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 108218 <__cxa_atexit@plt+0xfbdc0> │ │ │ │ - ldr r3, [pc, #92] @ 108230 <__cxa_atexit@plt+0xfbdd8> │ │ │ │ - ldr r2, [pc, #92] @ 108234 <__cxa_atexit@plt+0xfbddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #76] @ 108238 <__cxa_atexit@plt+0xfbde0> │ │ │ │ - add r2, r2, #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 105848 <__cxa_atexit@plt+0xf93f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #68] @ 10823c <__cxa_atexit@plt+0xfbde4> │ │ │ │ - add r3, r3, #2 │ │ │ │ + ldr r2, [pc, #28] @ 10584c <__cxa_atexit@plt+0xf93f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + ldreq r1, [pc, #-1360]! @ 105300 <__cxa_atexit@plt+0xf8ea8> │ │ │ │ + ldreq r1, [pc, #-1348]! @ 105310 <__cxa_atexit@plt+0xf8eb8> │ │ │ │ + ldrbteq r5, [r3], #412 @ 0x19c │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1058d0 <__cxa_atexit@plt+0xf9478> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1058d8 <__cxa_atexit@plt+0xf9480> │ │ │ │ + ldr r1, [pc, #100] @ 1058ec <__cxa_atexit@plt+0xf9494> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #4 │ │ │ │ + beq 1058bc <__cxa_atexit@plt+0xf9464> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 1058f4 <__cxa_atexit@plt+0xf949c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #4 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 1058f0 <__cxa_atexit@plt+0xf9498> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 108240 <__cxa_atexit@plt+0xfbde8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1058e0 <__cxa_atexit@plt+0xf9488> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - ldreq lr, [lr, #-2984]! @ 0xfffff458 │ │ │ │ - ldreq lr, [lr, #-3944]! @ 0xfffff098 │ │ │ │ - ldreq pc, [lr, #-672]! @ 0xfffffd60 │ │ │ │ - ldrbteq r2, [r3], #1132 @ 0x46c │ │ │ │ - ldrbteq r2, [r3], #1104 @ 0x450 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, r4, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + ldreq r1, [pc, #-1272]! @ 1053fc <__cxa_atexit@plt+0xf8fa4> │ │ │ │ + ldreq r1, [pc, #-1472]! @ 105338 <__cxa_atexit@plt+0xf8ee0> │ │ │ │ + ldreq r1, [pc, #-1484]! @ 105330 <__cxa_atexit@plt+0xf8ed8> │ │ │ │ + ldrbteq r5, [r3], #244 @ 0xf4 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 10831c <__cxa_atexit@plt+0xfbec4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #212] @ 108344 <__cxa_atexit@plt+0xfbeec> │ │ │ │ - cmp r2, r8 │ │ │ │ + bhi 105978 <__cxa_atexit@plt+0xf9520> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 105980 <__cxa_atexit@plt+0xf9528> │ │ │ │ + ldr r1, [pc, #100] @ 105994 <__cxa_atexit@plt+0xf953c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - bne 10828c <__cxa_atexit@plt+0xfbe34> │ │ │ │ - ldr r7, [pc, #200] @ 10834c <__cxa_atexit@plt+0xfbef4> │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #3 │ │ │ │ + beq 105964 <__cxa_atexit@plt+0xf950c> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 10599c <__cxa_atexit@plt+0xf9544> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #3 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 105998 <__cxa_atexit@plt+0xf9540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - add r9, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 108328 <__cxa_atexit@plt+0xfbed0> │ │ │ │ - ldr r7, [pc, #168] @ 108350 <__cxa_atexit@plt+0xfbef8> │ │ │ │ - ldr sl, [pc, #168] @ 108354 <__cxa_atexit@plt+0xfbefc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #160] @ 108358 <__cxa_atexit@plt+0xfbf00> │ │ │ │ - mov r2, r6 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r7, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #144] @ 10835c <__cxa_atexit@plt+0xfbf04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #140] @ 108360 <__cxa_atexit@plt+0xfbf08> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr ip, [pc, #132] @ 108364 <__cxa_atexit@plt+0xfbf0c> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str sl, [r2, #16]! │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 108348 <__cxa_atexit@plt+0xfbef0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ + b 105988 <__cxa_atexit@plt+0xf9530> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [lr, #-2844]! @ 0xfffff4e4 │ │ │ │ - ldrbteq r2, [r3], #864 @ 0x360 │ │ │ │ - ldreq lr, [lr, #-2868]! @ 0xfffff4cc │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldreq lr, [lr, #-2792]! @ 0xfffff518 │ │ │ │ - ldreq lr, [lr, #-2744]! @ 0xfffff548 │ │ │ │ - ldreq lr, [lr, #-3712]! @ 0xfffff180 │ │ │ │ - ldreq pc, [lr, #-440]! @ 0xfffffe48 │ │ │ │ - ldrbteq r2, [r3], #784 @ 0x310 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + ldreq r1, [pc, #-1104]! @ 10554c <__cxa_atexit@plt+0xf90f4> │ │ │ │ + ldreq r1, [pc, #-1304]! @ 105488 <__cxa_atexit@plt+0xf9030> │ │ │ │ + ldreq r1, [pc, #-1316]! @ 105480 <__cxa_atexit@plt+0xf9028> │ │ │ │ + ldrbteq r5, [r3], #76 @ 0x4c │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1083b8 <__cxa_atexit@plt+0xfbf60> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 1083c4 <__cxa_atexit@plt+0xfbf6c> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 1083b4 <__cxa_atexit@plt+0xfbf5c> │ │ │ │ - ldr r3, [pc, #32] @ 1083c8 <__cxa_atexit@plt+0xfbf70> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ + bhi 105a20 <__cxa_atexit@plt+0xf95c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 105a28 <__cxa_atexit@plt+0xf95d0> │ │ │ │ + ldr r1, [pc, #100] @ 105a3c <__cxa_atexit@plt+0xf95e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #2 │ │ │ │ + beq 105a0c <__cxa_atexit@plt+0xf95b4> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 105a44 <__cxa_atexit@plt+0xf95ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 105a40 <__cxa_atexit@plt+0xf95e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 105a30 <__cxa_atexit@plt+0xf95d8> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [lr, #-2552]! @ 0xfffff608 │ │ │ │ - ldreq pc, [lr, #-308]! @ 0xfffffecc │ │ │ │ - ldrbteq r2, [r3], #680 @ 0x2a8 │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 10846c <__cxa_atexit@plt+0xfc014> │ │ │ │ - ldr r3, [pc, #140] @ 108484 <__cxa_atexit@plt+0xfc02c> │ │ │ │ - ldr sl, [pc, #140] @ 108488 <__cxa_atexit@plt+0xfc030> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr lr, [pc, #128] @ 10848c <__cxa_atexit@plt+0xfc034> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r3, r6, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #116] @ 108490 <__cxa_atexit@plt+0xfc038> │ │ │ │ + ldreq r1, [pc, #-936]! @ 10569c <__cxa_atexit@plt+0xf9244> │ │ │ │ + ldreq r1, [pc, #-1136]! @ 1055d8 <__cxa_atexit@plt+0xf9180> │ │ │ │ + ldreq r1, [pc, #-1148]! @ 1055d0 <__cxa_atexit@plt+0xf9178> │ │ │ │ + ldrbteq r4, [r3], #4004 @ 0xfa4 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 105ac8 <__cxa_atexit@plt+0xf9670> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 105ad0 <__cxa_atexit@plt+0xf9678> │ │ │ │ + ldr r1, [pc, #100] @ 105ae4 <__cxa_atexit@plt+0xf968c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #112] @ 108494 <__cxa_atexit@plt+0xfc03c> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr ip, [pc, #104] @ 108498 <__cxa_atexit@plt+0xfc040> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str sl, [r8, #16]! │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str ip, [r7, #28] │ │ │ │ - str r8, [r7, #32] │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - str lr, [r7, #44] @ 0x2c │ │ │ │ - str r3, [r7, #48] @ 0x30 │ │ │ │ - str r7, [r7, #52] @ 0x34 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 105ab4 <__cxa_atexit@plt+0xf965c> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 105aec <__cxa_atexit@plt+0xf9694> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 105ae8 <__cxa_atexit@plt+0xf9690> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 10849c <__cxa_atexit@plt+0xfc044> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 105ad8 <__cxa_atexit@plt+0xf9680> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - ldreq lr, [lr, #-2456]! @ 0xfffff668 │ │ │ │ - ldreq lr, [lr, #-2408]! @ 0xfffff698 │ │ │ │ - ldreq lr, [lr, #-3376]! @ 0xfffff2d0 │ │ │ │ - ldreq pc, [lr, #-104]! @ 0xffffff98 │ │ │ │ - ldrbteq r2, [r3], #544 @ 0x220 │ │ │ │ - ldrbteq r2, [r3], #496 @ 0x1f0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldreq r1, [pc, #-768]! @ 1057ec <__cxa_atexit@plt+0xf9394> │ │ │ │ + ldreq r1, [pc, #-968]! @ 105728 <__cxa_atexit@plt+0xf92d0> │ │ │ │ + ldreq r1, [pc, #-980]! @ 105720 <__cxa_atexit@plt+0xf92c8> │ │ │ │ + ldrbteq r4, [r3], #3844 @ 0xf04 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ - mov r7, r9 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 1084f0 <__cxa_atexit@plt+0xfc098> │ │ │ │ - sub r9, r3, #1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 108500 <__cxa_atexit@plt+0xfc0a8> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - cmp r9, r8 │ │ │ │ - ble 108514 <__cxa_atexit@plt+0xfc0bc> │ │ │ │ - ldr r7, [pc, #224] @ 1085c4 <__cxa_atexit@plt+0xfc16c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r9, [r3, #-2] │ │ │ │ - b 1084c4 <__cxa_atexit@plt+0xfc06c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - cmp r9, r8 │ │ │ │ - bgt 1084dc <__cxa_atexit@plt+0xfc084> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - cmp r7, lr │ │ │ │ - bcc 1085a4 <__cxa_atexit@plt+0xfc14c> │ │ │ │ - ldr r7, [pc, #156] @ 1085c8 <__cxa_atexit@plt+0xfc170> │ │ │ │ - ldr sl, [pc, #156] @ 1085cc <__cxa_atexit@plt+0xfc174> │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 105b1c <__cxa_atexit@plt+0xf96c4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r7, [pc, #8] @ 105b2c <__cxa_atexit@plt+0xf96d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r1, [pc, #144] @ 1085d0 <__cxa_atexit@plt+0xfc178> │ │ │ │ - mov r3, r6 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r7, lr, #23 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #128] @ 1085d4 <__cxa_atexit@plt+0xfc17c> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr ip, [pc, #120] @ 1085d8 <__cxa_atexit@plt+0xfc180> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #80] @ 1085dc <__cxa_atexit@plt+0xfc184> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - sub r7, lr, #6 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1085c0 <__cxa_atexit@plt+0xfc168> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r6, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r1 │ │ │ │ - ldrbteq r2, [r3], #232 @ 0xe8 │ │ │ │ - ldreq lr, [lr, #-2260]! @ 0xfffff72c │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - ldreq lr, [lr, #-2104]! @ 0xfffff7c8 │ │ │ │ - ldreq lr, [lr, #-3072]! @ 0xfffff400 │ │ │ │ - ldreq lr, [lr, #-3896]! @ 0xfffff0c8 │ │ │ │ - ldreq lr, [lr, #-2080]! @ 0xfffff7e0 │ │ │ │ - ldrbteq r2, [r3], #184 @ 0xb8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldrbteq r4, [r3], #3820 @ 0xeec │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 105b70 <__cxa_atexit@plt+0xf9718> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ 105bf4 <__cxa_atexit@plt+0xf979c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105bd0 <__cxa_atexit@plt+0xf9778> │ │ │ │ + b 105c08 <__cxa_atexit@plt+0xf97b0> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #104] @ 105bec <__cxa_atexit@plt+0xf9794> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108628 <__cxa_atexit@plt+0xfc1d0> │ │ │ │ - ldr r7, [pc, #52] @ 10863c <__cxa_atexit@plt+0xfc1e4> │ │ │ │ - tst r8, #3 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 105bc4 <__cxa_atexit@plt+0xf976c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 105bd8 <__cxa_atexit@plt+0xf9780> │ │ │ │ + ldr r2, [pc, #68] @ 105bf0 <__cxa_atexit@plt+0xf9798> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105bc4 <__cxa_atexit@plt+0xf976c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 106110 <__cxa_atexit@plt+0xf9cb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 105bf8 <__cxa_atexit@plt+0xf97a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r5 │ │ │ │ + andeq r0, r0, r0, ror #10 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldreq r1, [pc, #-408]! @ 105a68 <__cxa_atexit@plt+0xf9610> │ │ │ │ + ldrbteq r4, [r3], #3580 @ 0xdfc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 105c40 <__cxa_atexit@plt+0xf97e8> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 105c5c <__cxa_atexit@plt+0xf9804> │ │ │ │ + ldr r3, [pc, #220] @ 105d0c <__cxa_atexit@plt+0xf98b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105cb0 <__cxa_atexit@plt+0xf9858> │ │ │ │ + b 105d1c <__cxa_atexit@plt+0xf98c4> │ │ │ │ + ldr r7, [pc, #192] @ 105d08 <__cxa_atexit@plt+0xf98b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 10861c <__cxa_atexit@plt+0xfc1c4> │ │ │ │ + str r7, [r5] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 105cb8 <__cxa_atexit@plt+0xf9860> │ │ │ │ + mov r7, sl │ │ │ │ + b 105f80 <__cxa_atexit@plt+0xf9b28> │ │ │ │ + ldr r1, [pc, #144] @ 105cf4 <__cxa_atexit@plt+0xf989c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 105cd4 <__cxa_atexit@plt+0xf987c> │ │ │ │ + ldr r3, [pc, #116] @ 105cf8 <__cxa_atexit@plt+0xf98a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #112] @ 105cfc <__cxa_atexit@plt+0xf98a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 105cc4 <__cxa_atexit@plt+0xf986c> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 108650 <__cxa_atexit@plt+0xfc1f8> │ │ │ │ + b 104818 <__cxa_atexit@plt+0xf83c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 108640 <__cxa_atexit@plt+0xfc1e8> │ │ │ │ + ldr r7, [pc, #36] @ 105d00 <__cxa_atexit@plt+0xf98a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 105d04 <__cxa_atexit@plt+0xf98ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000003b4 │ │ │ │ + @ instruction: 0xffffeb90 │ │ │ │ + ldreq r1, [pc, #-252]! @ 105c08 <__cxa_atexit@plt+0xf97b0> │ │ │ │ + ldrbteq r4, [r3], #3344 @ 0xd10 │ │ │ │ + ldreq r1, [pc, #-164]! @ 105c68 <__cxa_atexit@plt+0xf9810> │ │ │ │ + andeq r0, r0, r4, lsr r3 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq r4, [r3], #3304 @ 0xce8 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 105d6c <__cxa_atexit@plt+0xf9914> │ │ │ │ + ldr r3, [r1, #3] │ │ │ │ + ldr r0, [r1, #7] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r3, r3, r0 │ │ │ │ + ldrsb r0, [r3] │ │ │ │ + ldr lr, [r2, #4] │ │ │ │ + uxtb sl, r0 │ │ │ │ + cmn r0, #1 │ │ │ │ + ble 105d98 <__cxa_atexit@plt+0xf9940> │ │ │ │ + cmp sl, #10 │ │ │ │ + bne 105dc4 <__cxa_atexit@plt+0xf996c> │ │ │ │ + ldr r3, [pc, #300] @ 105e94 <__cxa_atexit@plt+0xf9a3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 105d74 <__cxa_atexit@plt+0xf991c> │ │ │ │ + ldr r3, [pc, #292] @ 105e98 <__cxa_atexit@plt+0xf9a40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 105d90 <__cxa_atexit@plt+0xf9938> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrb r8, [r3, #1] │ │ │ │ + cmp sl, #224 @ 0xe0 │ │ │ │ + bcs 105dd0 <__cxa_atexit@plt+0xf9978> │ │ │ │ + add r0, r8, sl, lsl #6 │ │ │ │ + mov r3, #138 @ 0x8a │ │ │ │ + orr r3, r3, #12288 @ 0x3000 │ │ │ │ + cmp r0, r3 │ │ │ │ + bne 105e00 <__cxa_atexit@plt+0xf99a8> │ │ │ │ + ldr r3, [pc, #204] @ 105e8c <__cxa_atexit@plt+0xf9a34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 105d74 <__cxa_atexit@plt+0xf991c> │ │ │ │ + ldr r0, [pc, #196] @ 105e90 <__cxa_atexit@plt+0xf9a38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 105e4c <__cxa_atexit@plt+0xf99f4> │ │ │ │ + ldrb r9, [r3, #2] │ │ │ │ + cmp sl, #240 @ 0xf0 │ │ │ │ + bcs 105e0c <__cxa_atexit@plt+0xf99b4> │ │ │ │ + orr r0, r9, sl, lsl #12 │ │ │ │ + add r0, r0, r8, lsl #6 │ │ │ │ + mov r3, #138 @ 0x8a │ │ │ │ + orr r3, r3, #925696 @ 0xe2000 │ │ │ │ + cmp r0, r3 │ │ │ │ + bne 105e38 <__cxa_atexit@plt+0xf99e0> │ │ │ │ + ldr r3, [pc, #136] @ 105e84 <__cxa_atexit@plt+0xf9a2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 105d74 <__cxa_atexit@plt+0xf991c> │ │ │ │ + ldr r0, [pc, #128] @ 105e88 <__cxa_atexit@plt+0xf9a30> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 105e4c <__cxa_atexit@plt+0xf99f4> │ │ │ │ + lsl r0, r8, #12 │ │ │ │ + ldrb r3, [r3, #3] │ │ │ │ + add r0, r0, sl, lsl #18 │ │ │ │ + ldr r8, [pc, #84] @ 105e74 <__cxa_atexit@plt+0xf9a1c> │ │ │ │ + orr r0, r0, r3 │ │ │ │ + add r0, r0, r9, lsl #6 │ │ │ │ + cmp r0, r8 │ │ │ │ + bne 105e44 <__cxa_atexit@plt+0xf99ec> │ │ │ │ + ldr r3, [pc, #72] @ 105e7c <__cxa_atexit@plt+0xf9a24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 105d74 <__cxa_atexit@plt+0xf991c> │ │ │ │ + ldr r0, [pc, #64] @ 105e80 <__cxa_atexit@plt+0xf9a28> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 105e4c <__cxa_atexit@plt+0xf99f4> │ │ │ │ + ldr r0, [pc, #44] @ 105e78 <__cxa_atexit@plt+0xf9a20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + tst lr, #3 │ │ │ │ + beq 105e68 <__cxa_atexit@plt+0xf9a10> │ │ │ │ + str lr, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ + biceq r2, r8, #138 @ 0x8a │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldrbteq r4, [r3], #2908 @ 0xb5c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2884 @ 0xb44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2860 @ 0xb2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2836 @ 0xb14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2812 @ 0xafc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2788 @ 0xae4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2764 @ 0xacc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2740 @ 0xab4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2716 @ 0xa9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2692 @ 0xa84 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #10 │ │ │ │ + bne 105fa4 <__cxa_atexit@plt+0xf9b4c> │ │ │ │ + ldr r1, [pc, #64] @ 105fdc <__cxa_atexit@plt+0xf9b84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + b 105fb0 <__cxa_atexit@plt+0xf9b58> │ │ │ │ + ldr r1, [pc, #44] @ 105fd8 <__cxa_atexit@plt+0xf9b80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 105fcc <__cxa_atexit@plt+0xf9b74> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r4, [r3], #2584 @ 0xa18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2560 @ 0xa00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2536 @ 0x9e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 106054 <__cxa_atexit@plt+0xf9bfc> │ │ │ │ + ldr r3, [pc, #64] @ 106078 <__cxa_atexit@plt+0xf9c20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10606c <__cxa_atexit@plt+0xf9c14> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r2, [pc, #24] @ 106074 <__cxa_atexit@plt+0xf9c1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 106048 <__cxa_atexit@plt+0xf9bf0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r2, [r3], #116 @ 0x74 │ │ │ │ - ldrbteq r2, [r3], #88 @ 0x58 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r4, [r3], #2428 @ 0x97c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2404 @ 0x964 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #2380 @ 0x94c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 1060e0 <__cxa_atexit@plt+0xf9c88> │ │ │ │ + ldr r3, [pc, #48] @ 1060fc <__cxa_atexit@plt+0xf9ca4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1060f4 <__cxa_atexit@plt+0xf9c9c> │ │ │ │ + b 106110 <__cxa_atexit@plt+0xf9cb8> │ │ │ │ + ldr r7, [pc, #24] @ 106100 <__cxa_atexit@plt+0xf9ca8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq r0, [pc, #-3216]! @ 105478 <__cxa_atexit@plt+0xf9020> │ │ │ │ + ldrbteq r4, [r3], #2292 @ 0x8f4 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 1086c0 <__cxa_atexit@plt+0xfc268> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 106290 <__cxa_atexit@plt+0xf9e38> │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + cmp ip, #1 │ │ │ │ + blt 10617c <__cxa_atexit@plt+0xf9d24> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r0, r0, lr │ │ │ │ + ldrsb r2, [r0] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + uxtb r1, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 106194 <__cxa_atexit@plt+0xf9d3c> │ │ │ │ + ldr r0, [pc, #356] @ 1062c0 <__cxa_atexit@plt+0xf9e68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #348] @ 1062c4 <__cxa_atexit@plt+0xf9e6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 10625c <__cxa_atexit@plt+0xf9e04> │ │ │ │ + ldr r7, [pc, #324] @ 1062c8 <__cxa_atexit@plt+0xf9e70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ + bcs 1061d0 <__cxa_atexit@plt+0xf9d78> │ │ │ │ + ldr r2, [pc, #276] @ 1062b8 <__cxa_atexit@plt+0xf9e60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r0, [r0, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r0, r0, r1, lsl #6 │ │ │ │ + ldr r1, [pc, #260] @ 1062bc <__cxa_atexit@plt+0xf9e64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r1, r0, #12416 @ 0x3080 │ │ │ │ + b 10625c <__cxa_atexit@plt+0xf9e04> │ │ │ │ + ldrb sl, [r0, #1] │ │ │ │ + ldrb r9, [r0, #2] │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ + bcs 10621c <__cxa_atexit@plt+0xf9dc4> │ │ │ │ + lsl r0, r1, #12 │ │ │ │ + ldr r1, [pc, #196] @ 1062b0 <__cxa_atexit@plt+0xf9e58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r0, sl, lsl #6 │ │ │ │ + ldr r2, [pc, #168] @ 1062a0 <__cxa_atexit@plt+0xf9e48> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 1062b4 <__cxa_atexit@plt+0xf9e5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + add r1, r0, r9 │ │ │ │ + add r1, r1, r2 │ │ │ │ + b 10625c <__cxa_atexit@plt+0xf9e04> │ │ │ │ + lsl r1, r1, #18 │ │ │ │ + add r1, r1, sl, lsl #12 │ │ │ │ + ldr r2, [pc, #120] @ 1062a4 <__cxa_atexit@plt+0xf9e4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, r1, r9, lsl #6 │ │ │ │ + ldr r9, [pc, #100] @ 10629c <__cxa_atexit@plt+0xf9e44> │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #100] @ 1062a8 <__cxa_atexit@plt+0xf9e50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r2, r1, r0 │ │ │ │ + add r1, r2, r9 │ │ │ │ + ldr r2, [pc, #72] @ 1062ac <__cxa_atexit@plt+0xf9e54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0], #-3 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106288 <__cxa_atexit@plt+0xf9e30> │ │ │ │ + b 1062d8 <__cxa_atexit@plt+0xf9e80> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + @ instruction: 0xfffff62c │ │ │ │ + ldreq r0, [pc, #-3124]! @ 10567c <__cxa_atexit@plt+0xf9224> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff714 │ │ │ │ + ldreq r0, [pc, #-3192]! @ 105644 <__cxa_atexit@plt+0xf91ec> │ │ │ │ + @ instruction: 0xfffff804 │ │ │ │ + ldreq r0, [pc, #-3264]! @ 105604 <__cxa_atexit@plt+0xf91ac> │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + ldreq r0, [pc, #-3344]! @ 1055bc <__cxa_atexit@plt+0xf9164> │ │ │ │ + ldreq r0, [pc, #-3056]! @ 1056e0 <__cxa_atexit@plt+0xf9288> │ │ │ │ + ldrbteq r4, [r3], #1836 @ 0x72c │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 106348 <__cxa_atexit@plt+0xf9ef0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 106328 <__cxa_atexit@plt+0xf9ed0> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 106390 <__cxa_atexit@plt+0xf9f38> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 1062e4 <__cxa_atexit@plt+0xf9e8c> │ │ │ │ + ldr r3, [pc, #276] @ 106444 <__cxa_atexit@plt+0xf9fec> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1086a0 <__cxa_atexit@plt+0xfc248> │ │ │ │ - ldr r3, [pc, #80] @ 1086c4 <__cxa_atexit@plt+0xfc26c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ + beq 106418 <__cxa_atexit@plt+0xf9fc0> │ │ │ │ + ldr r3, [pc, #260] @ 106448 <__cxa_atexit@plt+0xf9ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - beq 1086a8 <__cxa_atexit@plt+0xfc250> │ │ │ │ - ldr r7, [pc, #60] @ 1086c8 <__cxa_atexit@plt+0xfc270> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - beq 1086b4 <__cxa_atexit@plt+0xfc25c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1084b0 <__cxa_atexit@plt+0xfc058> │ │ │ │ + b 1063ac <__cxa_atexit@plt+0xf9f54> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 1063c8 <__cxa_atexit@plt+0xf9f70> │ │ │ │ + ldr r2, [pc, #220] @ 106438 <__cxa_atexit@plt+0xf9fe0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106418 <__cxa_atexit@plt+0xf9fc0> │ │ │ │ + ldr r3, [pc, #200] @ 10643c <__cxa_atexit@plt+0xf9fe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106418 <__cxa_atexit@plt+0xf9fc0> │ │ │ │ + ldr r3, [pc, #180] @ 106440 <__cxa_atexit@plt+0xf9fe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 1063fc <__cxa_atexit@plt+0xf9fa4> │ │ │ │ + ldr r3, [pc, #136] @ 106420 <__cxa_atexit@plt+0xf9fc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106418 <__cxa_atexit@plt+0xf9fc0> │ │ │ │ + ldr r3, [pc, #120] @ 106424 <__cxa_atexit@plt+0xf9fcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106418 <__cxa_atexit@plt+0xf9fc0> │ │ │ │ + ldr r3, [pc, #100] @ 106428 <__cxa_atexit@plt+0xf9fd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 1063fc <__cxa_atexit@plt+0xf9fa4> │ │ │ │ + ldr r3, [pc, #92] @ 10642c <__cxa_atexit@plt+0xf9fd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106418 <__cxa_atexit@plt+0xf9fc0> │ │ │ │ + ldr r3, [pc, #76] @ 106430 <__cxa_atexit@plt+0xf9fd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106418 <__cxa_atexit@plt+0xf9fc0> │ │ │ │ + ldr r3, [pc, #56] @ 106434 <__cxa_atexit@plt+0xf9fdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106418 <__cxa_atexit@plt+0xf9fc0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + ldrbteq r4, [r3], #1452 @ 0x5ac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 10649c <__cxa_atexit@plt+0xfa044> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106494 <__cxa_atexit@plt+0xfa03c> │ │ │ │ + ldr r3, [pc, #40] @ 1064a0 <__cxa_atexit@plt+0xfa048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106494 <__cxa_atexit@plt+0xfa03c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + ldrbteq r4, [r3], #1364 @ 0x554 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 1064dc <__cxa_atexit@plt+0xfa084> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1064d4 <__cxa_atexit@plt+0xfa07c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - ldrbteq r1, [r3], #4048 @ 0xfd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + ldrbteq r4, [r3], #1304 @ 0x518 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 108728 <__cxa_atexit@plt+0xfc2d0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r3, [pc, #60] @ 106530 <__cxa_atexit@plt+0xfa0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - beq 108710 <__cxa_atexit@plt+0xfc2b8> │ │ │ │ - ldr r7, [pc, #48] @ 10872c <__cxa_atexit@plt+0xfc2d4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - beq 10871c <__cxa_atexit@plt+0xfc2c4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1084b0 <__cxa_atexit@plt+0xfc058> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106528 <__cxa_atexit@plt+0xfa0d0> │ │ │ │ + ldr r3, [pc, #40] @ 106534 <__cxa_atexit@plt+0xfa0dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106528 <__cxa_atexit@plt+0xfa0d0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrbteq r4, [r3], #1216 @ 0x4c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 106570 <__cxa_atexit@plt+0xfa118> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106568 <__cxa_atexit@plt+0xfa110> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq r1, [r3], #3948 @ 0xf6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrbteq r4, [r3], #1156 @ 0x484 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 10876c <__cxa_atexit@plt+0xfc314> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r3, [pc, #60] @ 1065c4 <__cxa_atexit@plt+0xfa16c> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - beq 108760 <__cxa_atexit@plt+0xfc308> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1084b0 <__cxa_atexit@plt+0xfc058> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1065bc <__cxa_atexit@plt+0xfa164> │ │ │ │ + ldr r3, [pc, #40] @ 1065c8 <__cxa_atexit@plt+0xfa170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1065bc <__cxa_atexit@plt+0xfa164> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r4, [r3], #1068 @ 0x42c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 106604 <__cxa_atexit@plt+0xfa1ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1065fc <__cxa_atexit@plt+0xfa1a4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrbteq r4, [r3], #1008 @ 0x3f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 106658 <__cxa_atexit@plt+0xfa200> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106650 <__cxa_atexit@plt+0xfa1f8> │ │ │ │ + ldr r3, [pc, #40] @ 10665c <__cxa_atexit@plt+0xfa204> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106650 <__cxa_atexit@plt+0xfa1f8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq r4, [r3], #920 @ 0x398 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 106698 <__cxa_atexit@plt+0xfa240> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106690 <__cxa_atexit@plt+0xfa238> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbteq r1, [r3], #3884 @ 0xf2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrbteq r4, [r3], #860 @ 0x35c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1084b0 <__cxa_atexit@plt+0xfc058> │ │ │ │ - ldrbteq r1, [r3], #3872 @ 0xf20 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldrbteq r4, [r3], #824 @ 0x338 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 108860 <__cxa_atexit@plt+0xfc408> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #208] @ 108888 <__cxa_atexit@plt+0xfc430> │ │ │ │ - cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bne 1087d4 <__cxa_atexit@plt+0xfc37c> │ │ │ │ - ldr r7, [pc, #196] @ 108890 <__cxa_atexit@plt+0xfc438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 10886c <__cxa_atexit@plt+0xfc414> │ │ │ │ - ldr r7, [pc, #164] @ 108894 <__cxa_atexit@plt+0xfc43c> │ │ │ │ - ldr r9, [pc, #164] @ 108898 <__cxa_atexit@plt+0xfc440> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #156] @ 10889c <__cxa_atexit@plt+0xfc444> │ │ │ │ - mov r2, r6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #140] @ 1088a0 <__cxa_atexit@plt+0xfc448> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #136] @ 1088a4 <__cxa_atexit@plt+0xfc44c> │ │ │ │ - add r0, r0, #1 │ │ │ │ + bhi 106734 <__cxa_atexit@plt+0xfa2dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10673c <__cxa_atexit@plt+0xfa2e4> │ │ │ │ + ldr r1, [pc, #100] @ 106750 <__cxa_atexit@plt+0xfa2f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr sl, [pc, #128] @ 1088a8 <__cxa_atexit@plt+0xfc450> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #4 │ │ │ │ + beq 106720 <__cxa_atexit@plt+0xfa2c8> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 106758 <__cxa_atexit@plt+0xfa300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #4 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 106754 <__cxa_atexit@plt+0xfa2fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 10888c <__cxa_atexit@plt+0xfc434> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ + b 106744 <__cxa_atexit@plt+0xfa2ec> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [lr, #-1492]! @ 0xfffffa2c │ │ │ │ - ldrbteq r1, [r3], #3636 @ 0xe34 │ │ │ │ - ldreq lr, [lr, #-1516]! @ 0xfffffa14 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldreq lr, [lr, #-1440]! @ 0xfffffa60 │ │ │ │ - ldreq lr, [lr, #-1392]! @ 0xfffffa90 │ │ │ │ - ldreq lr, [lr, #-2360]! @ 0xfffff6c8 │ │ │ │ - ldreq lr, [lr, #-3184]! @ 0xfffff390 │ │ │ │ - ldrbteq r1, [r3], #3532 @ 0xdcc │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + ldreq r0, [pc, #-1684]! @ 1060c4 <__cxa_atexit@plt+0xf9c6c> │ │ │ │ + ldreq r0, [pc, #-1884]! @ 106000 <__cxa_atexit@plt+0xf9ba8> │ │ │ │ + ldreq r0, [pc, #-1896]! @ 105ff8 <__cxa_atexit@plt+0xf9ba0> │ │ │ │ + ldrbteq r4, [r3], #656 @ 0x290 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1088fc <__cxa_atexit@plt+0xfc4a4> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 108908 <__cxa_atexit@plt+0xfc4b0> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 1088f8 <__cxa_atexit@plt+0xfc4a0> │ │ │ │ - ldr r3, [pc, #32] @ 10890c <__cxa_atexit@plt+0xfc4b4> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ + bhi 1067dc <__cxa_atexit@plt+0xfa384> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1067e4 <__cxa_atexit@plt+0xfa38c> │ │ │ │ + ldr r1, [pc, #100] @ 1067f8 <__cxa_atexit@plt+0xfa3a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #3 │ │ │ │ + beq 1067c8 <__cxa_atexit@plt+0xfa370> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 106800 <__cxa_atexit@plt+0xfa3a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #3 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 1067fc <__cxa_atexit@plt+0xfa3a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1067ec <__cxa_atexit@plt+0xfa394> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [lr, #-1204]! @ 0xfffffb4c │ │ │ │ - ldreq lr, [lr, #-3056]! @ 0xfffff410 │ │ │ │ - ldrbteq r1, [r3], #3428 @ 0xd64 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1089ac <__cxa_atexit@plt+0xfc554> │ │ │ │ - ldr r3, [pc, #136] @ 1089c4 <__cxa_atexit@plt+0xfc56c> │ │ │ │ - ldr r9, [pc, #136] @ 1089c8 <__cxa_atexit@plt+0xfc570> │ │ │ │ - ldr ip, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr lr, [pc, #124] @ 1089cc <__cxa_atexit@plt+0xfc574> │ │ │ │ - mov r0, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r3, r6, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #108] @ 1089d0 <__cxa_atexit@plt+0xfc578> │ │ │ │ + ldreq r0, [pc, #-1516]! @ 106214 <__cxa_atexit@plt+0xf9dbc> │ │ │ │ + ldreq r0, [pc, #-1716]! @ 106150 <__cxa_atexit@plt+0xf9cf8> │ │ │ │ + ldreq r0, [pc, #-1728]! @ 106148 <__cxa_atexit@plt+0xf9cf0> │ │ │ │ + ldrbteq r4, [r3], #488 @ 0x1e8 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 106884 <__cxa_atexit@plt+0xfa42c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10688c <__cxa_atexit@plt+0xfa434> │ │ │ │ + ldr r1, [pc, #100] @ 1068a0 <__cxa_atexit@plt+0xfa448> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #104] @ 1089d4 <__cxa_atexit@plt+0xfc57c> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #96] @ 1089d8 <__cxa_atexit@plt+0xfc580> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str sl, [r7, #24] │ │ │ │ - str r0, [r7, #28] │ │ │ │ - str r2, [r7, #32] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r7, #40] @ 0x28 │ │ │ │ - str r3, [r7, #44] @ 0x2c │ │ │ │ - str r7, [r7, #48] @ 0x30 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #40] @ 1089dc <__cxa_atexit@plt+0xfc584> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #2 │ │ │ │ + beq 106870 <__cxa_atexit@plt+0xfa418> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 1068a8 <__cxa_atexit@plt+0xfa450> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 1068a4 <__cxa_atexit@plt+0xfa44c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - ldreq lr, [lr, #-1104]! @ 0xfffffbb0 │ │ │ │ - ldreq lr, [lr, #-1056]! @ 0xfffffbe0 │ │ │ │ - ldreq lr, [lr, #-2024]! @ 0xfffff818 │ │ │ │ - ldreq lr, [lr, #-2848]! @ 0xfffff4e0 │ │ │ │ - ldrbteq r1, [r3], #3320 @ 0xcf8 │ │ │ │ - ldrbteq r1, [r3], #3272 @ 0xcc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 108a8c <__cxa_atexit@plt+0xfc634> │ │ │ │ - sub r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 108a9c <__cxa_atexit@plt+0xfc644> │ │ │ │ - ldr r7, [pc, #164] @ 108abc <__cxa_atexit@plt+0xfc664> │ │ │ │ - ldr r9, [pc, #164] @ 108ac0 <__cxa_atexit@plt+0xfc668> │ │ │ │ - ldr ip, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #152] @ 108ac4 <__cxa_atexit@plt+0xfc66c> │ │ │ │ - mov r0, r6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #136] @ 108ac8 <__cxa_atexit@plt+0xfc670> │ │ │ │ + mov r6, r3 │ │ │ │ + b 106894 <__cxa_atexit@plt+0xfa43c> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldreq r0, [pc, #-1348]! @ 106364 <__cxa_atexit@plt+0xf9f0c> │ │ │ │ + ldreq r0, [pc, #-1548]! @ 1062a0 <__cxa_atexit@plt+0xf9e48> │ │ │ │ + ldreq r0, [pc, #-1560]! @ 106298 <__cxa_atexit@plt+0xf9e40> │ │ │ │ + ldrbteq r4, [r3], #320 @ 0x140 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 10692c <__cxa_atexit@plt+0xfa4d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 106934 <__cxa_atexit@plt+0xfa4dc> │ │ │ │ + ldr r1, [pc, #100] @ 106948 <__cxa_atexit@plt+0xfa4f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #132] @ 108acc <__cxa_atexit@plt+0xfc674> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #124] @ 108ad0 <__cxa_atexit@plt+0xfc678> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 106918 <__cxa_atexit@plt+0xfa4c0> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 106950 <__cxa_atexit@plt+0xfa4f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 10694c <__cxa_atexit@plt+0xfa4f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - b 108a00 <__cxa_atexit@plt+0xfc5a8> │ │ │ │ - ldr r7, [pc, #20] @ 108ab8 <__cxa_atexit@plt+0xfc660> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ + b 10693c <__cxa_atexit@plt+0xfa4e4> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbteq r1, [r3], #3076 @ 0xc04 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - ldreq lr, [lr, #-884]! @ 0xfffffc8c │ │ │ │ - ldreq lr, [lr, #-836]! @ 0xfffffcbc │ │ │ │ - ldreq lr, [lr, #-1804]! @ 0xfffff8f4 │ │ │ │ - ldreq lr, [lr, #-2628]! @ 0xfffff5bc │ │ │ │ - ldrbteq r1, [r3], #3036 @ 0xbdc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldreq r0, [pc, #-1180]! @ 1064b4 <__cxa_atexit@plt+0xfa05c> │ │ │ │ + ldreq r0, [pc, #-1380]! @ 1063f0 <__cxa_atexit@plt+0xf9f98> │ │ │ │ + ldreq r0, [pc, #-1392]! @ 1063e8 <__cxa_atexit@plt+0xf9f90> │ │ │ │ + ldrbteq r4, [r3], #200 @ 0xc8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108b1c <__cxa_atexit@plt+0xfc6c4> │ │ │ │ - ldr r7, [pc, #52] @ 108b30 <__cxa_atexit@plt+0xfc6d8> │ │ │ │ - tst r8, #3 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 106980 <__cxa_atexit@plt+0xfa528> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldr r7, [pc, #8] @ 106990 <__cxa_atexit@plt+0xfa538> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 108b10 <__cxa_atexit@plt+0xfc6b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 108b44 <__cxa_atexit@plt+0xfc6ec> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 108b34 <__cxa_atexit@plt+0xfc6dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r4, [r3], #176 @ 0xb0 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1069d4 <__cxa_atexit@plt+0xfa57c> │ │ │ │ + ldr r1, [pc, #144] @ 106a44 <__cxa_atexit@plt+0xfa5ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106a1c <__cxa_atexit@plt+0xfa5c4> │ │ │ │ + b 106a58 <__cxa_atexit@plt+0xfa600> │ │ │ │ + ldr r1, [pc, #96] @ 106a3c <__cxa_atexit@plt+0xfa5e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 106a1c <__cxa_atexit@plt+0xfa5c4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 106a24 <__cxa_atexit@plt+0xfa5cc> │ │ │ │ + ldr r2, [pc, #56] @ 106a40 <__cxa_atexit@plt+0xfa5e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106a1c <__cxa_atexit@plt+0xfa5c4> │ │ │ │ + b 106ef4 <__cxa_atexit@plt+0xfaa9c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 106a48 <__cxa_atexit@plt+0xfa5f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrbteq r1, [r3], #2968 @ 0xb98 │ │ │ │ - ldrbteq r1, [r3], #2940 @ 0xb7c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0x000004bc │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq r0, [pc, #-844]! @ 106704 <__cxa_atexit@plt+0xfa2ac> │ │ │ │ + ldrbteq r3, [r3], #4052 @ 0xfd4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #224] @ 108c2c <__cxa_atexit@plt+0xfc7d4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 106a8c <__cxa_atexit@plt+0xfa634> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 106ab0 <__cxa_atexit@plt+0xfa658> │ │ │ │ + ldr r3, [pc, #248] @ 106b74 <__cxa_atexit@plt+0xfa71c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 108bf8 <__cxa_atexit@plt+0xfc7a0> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 108c00 <__cxa_atexit@plt+0xfc7a8> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 108c10 <__cxa_atexit@plt+0xfc7b8> │ │ │ │ - ldr r7, [pc, #176] @ 108c34 <__cxa_atexit@plt+0xfc7dc> │ │ │ │ - ldr r9, [pc, #176] @ 108c38 <__cxa_atexit@plt+0xfc7e0> │ │ │ │ - ldr ip, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #164] @ 108c3c <__cxa_atexit@plt+0xfc7e4> │ │ │ │ - mov r0, r6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #148] @ 108c40 <__cxa_atexit@plt+0xfc7e8> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106b10 <__cxa_atexit@plt+0xfa6b8> │ │ │ │ + b 106b84 <__cxa_atexit@plt+0xfa72c> │ │ │ │ + ldr r3, [pc, #220] @ 106b70 <__cxa_atexit@plt+0xfa718> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106b10 <__cxa_atexit@plt+0xfa6b8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldr r1, [pc, #156] @ 106b54 <__cxa_atexit@plt+0xfa6fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 106b28 <__cxa_atexit@plt+0xfa6d0> │ │ │ │ + ldr r3, [pc, #128] @ 106b58 <__cxa_atexit@plt+0xfa700> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #124] @ 106b5c <__cxa_atexit@plt+0xfa704> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #144] @ 108c44 <__cxa_atexit@plt+0xfc7ec> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #136] @ 108c48 <__cxa_atexit@plt+0xfc7f0> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ 106b60 <__cxa_atexit@plt+0xfa708> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 106b18 <__cxa_atexit@plt+0xfa6c0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 104818 <__cxa_atexit@plt+0xf83c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - b 108b68 <__cxa_atexit@plt+0xfc710> │ │ │ │ - ldr r7, [pc, #24] @ 108c30 <__cxa_atexit@plt+0xfc7d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 106b64 <__cxa_atexit@plt+0xfa70c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r5, [pc, #48] @ 106b68 <__cxa_atexit@plt+0xfa710> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ 106b6c <__cxa_atexit@plt+0xfa714> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr #6 │ │ │ │ + @ instruction: 0xffffdd3c │ │ │ │ + ldreq r0, [pc, #-1656]! @ 1064ec <__cxa_atexit@plt+0xfa094> │ │ │ │ + ldreq r0, [pc, #-668]! @ 1068cc <__cxa_atexit@plt+0xfa474> │ │ │ │ + ldrbteq r3, [r3], #3772 @ 0xebc │ │ │ │ + ldreq r0, [pc, #-592]! @ 106920 <__cxa_atexit@plt+0xfa4c8> │ │ │ │ + ldreq r0, [pc, #-1556]! @ 106560 <__cxa_atexit@plt+0xfa108> │ │ │ │ + andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrbteq r1, [r3], #2704 @ 0xa90 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - ldreq lr, [lr, #-520]! @ 0xfffffdf8 │ │ │ │ - ldreq lr, [lr, #-472]! @ 0xfffffe28 │ │ │ │ - ldreq lr, [lr, #-1440]! @ 0xfffffa60 │ │ │ │ - ldreq lr, [lr, #-2264]! @ 0xfffff728 │ │ │ │ - ldrbteq r1, [r3], #2664 @ 0xa68 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrbteq r3, [r3], #3752 @ 0xea8 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 108cf8 <__cxa_atexit@plt+0xfc8a0> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 108d08 <__cxa_atexit@plt+0xfc8b0> │ │ │ │ - ldr r7, [pc, #164] @ 108d28 <__cxa_atexit@plt+0xfc8d0> │ │ │ │ - ldr r9, [pc, #164] @ 108d2c <__cxa_atexit@plt+0xfc8d4> │ │ │ │ - ldr ip, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #152] @ 108d30 <__cxa_atexit@plt+0xfc8d8> │ │ │ │ - mov r0, r6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #136] @ 108d34 <__cxa_atexit@plt+0xfc8dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #132] @ 108d38 <__cxa_atexit@plt+0xfc8e0> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #124] @ 108d3c <__cxa_atexit@plt+0xfc8e4> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - b 108c68 <__cxa_atexit@plt+0xfc810> │ │ │ │ - ldr r7, [pc, #20] @ 108d24 <__cxa_atexit@plt+0xfc8cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 106bd4 <__cxa_atexit@plt+0xfa77c> │ │ │ │ + ldr r3, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r3, r3, r0 │ │ │ │ + ldrsb r0, [r3] │ │ │ │ + ldr lr, [r1, #4] │ │ │ │ + uxtb sl, r0 │ │ │ │ + cmn r0, #1 │ │ │ │ + ble 106c00 <__cxa_atexit@plt+0xfa7a8> │ │ │ │ + cmp sl, #10 │ │ │ │ + bne 106c2c <__cxa_atexit@plt+0xfa7d4> │ │ │ │ + ldr r3, [pc, #300] @ 106cfc <__cxa_atexit@plt+0xfa8a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 106bdc <__cxa_atexit@plt+0xfa784> │ │ │ │ + ldr r3, [pc, #292] @ 106d00 <__cxa_atexit@plt+0xfa8a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106bf8 <__cxa_atexit@plt+0xfa7a0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r1, [r3], #2456 @ 0x998 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - ldreq lr, [lr, #-264]! @ 0xfffffef8 │ │ │ │ - ldreq lr, [lr, #-216]! @ 0xffffff28 │ │ │ │ - ldreq lr, [lr, #-1184]! @ 0xfffffb60 │ │ │ │ - ldreq lr, [lr, #-2008]! @ 0xfffff828 │ │ │ │ - ldrbteq r1, [r3], #2436 @ 0x984 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 108d7c <__cxa_atexit@plt+0xfc924> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108d84 <__cxa_atexit@plt+0xfc92c> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 108e60 <__cxa_atexit@plt+0xfca08> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrb r8, [r3, #1] │ │ │ │ + cmp sl, #224 @ 0xe0 │ │ │ │ + bcs 106c38 <__cxa_atexit@plt+0xfa7e0> │ │ │ │ + add r0, r8, sl, lsl #6 │ │ │ │ + mov r3, #138 @ 0x8a │ │ │ │ + orr r3, r3, #12288 @ 0x3000 │ │ │ │ + cmp r0, r3 │ │ │ │ + bne 106c68 <__cxa_atexit@plt+0xfa810> │ │ │ │ + ldr r3, [pc, #204] @ 106cf4 <__cxa_atexit@plt+0xfa89c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 106bdc <__cxa_atexit@plt+0xfa784> │ │ │ │ + ldr r0, [pc, #196] @ 106cf8 <__cxa_atexit@plt+0xfa8a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 106cb4 <__cxa_atexit@plt+0xfa85c> │ │ │ │ + ldrb r9, [r3, #2] │ │ │ │ + cmp sl, #240 @ 0xf0 │ │ │ │ + bcs 106c74 <__cxa_atexit@plt+0xfa81c> │ │ │ │ + orr r0, r9, sl, lsl #12 │ │ │ │ + add r0, r0, r8, lsl #6 │ │ │ │ + mov r3, #138 @ 0x8a │ │ │ │ + orr r3, r3, #925696 @ 0xe2000 │ │ │ │ + cmp r0, r3 │ │ │ │ + bne 106ca0 <__cxa_atexit@plt+0xfa848> │ │ │ │ + ldr r3, [pc, #136] @ 106cec <__cxa_atexit@plt+0xfa894> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 106bdc <__cxa_atexit@plt+0xfa784> │ │ │ │ + ldr r0, [pc, #128] @ 106cf0 <__cxa_atexit@plt+0xfa898> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 106cb4 <__cxa_atexit@plt+0xfa85c> │ │ │ │ + lsl r0, r8, #12 │ │ │ │ + ldrb r3, [r3, #3] │ │ │ │ + add r0, r0, sl, lsl #18 │ │ │ │ + ldr r8, [pc, #84] @ 106cdc <__cxa_atexit@plt+0xfa884> │ │ │ │ + orr r0, r0, r3 │ │ │ │ + add r0, r0, r9, lsl #6 │ │ │ │ + cmp r0, r8 │ │ │ │ + bne 106cac <__cxa_atexit@plt+0xfa854> │ │ │ │ + ldr r3, [pc, #72] @ 106ce4 <__cxa_atexit@plt+0xfa88c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 106bdc <__cxa_atexit@plt+0xfa784> │ │ │ │ + ldr r0, [pc, #64] @ 106ce8 <__cxa_atexit@plt+0xfa890> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 106cb4 <__cxa_atexit@plt+0xfa85c> │ │ │ │ + ldr r0, [pc, #44] @ 106ce0 <__cxa_atexit@plt+0xfa888> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + tst lr, #3 │ │ │ │ + beq 106cd0 <__cxa_atexit@plt+0xfa878> │ │ │ │ + str lr, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldreq lr, [lr, #-32]! @ 0xffffffe0 │ │ │ │ - ldrbteq r1, [r3], #2288 @ 0x8f0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ + biceq r2, r8, #138 @ 0x8a │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldrbteq r3, [r3], #3356 @ 0xd1c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3332 @ 0xd04 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3308 @ 0xcec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3284 @ 0xcd4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3260 @ 0xcbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3236 @ 0xca4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3212 @ 0xc8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3188 @ 0xc74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3164 @ 0xc5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3140 @ 0xc44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #3116 @ 0xc2c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108dd8 <__cxa_atexit@plt+0xfc980> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 108de4 <__cxa_atexit@plt+0xfc98c> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 108dd4 <__cxa_atexit@plt+0xfc97c> │ │ │ │ - ldr r3, [pc, #32] @ 108de8 <__cxa_atexit@plt+0xfc990> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 106e38 <__cxa_atexit@plt+0xfa9e0> │ │ │ │ + ldr r3, [pc, #64] @ 106e5c <__cxa_atexit@plt+0xfaa04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106e50 <__cxa_atexit@plt+0xfa9f8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldr r2, [pc, #24] @ 106e58 <__cxa_atexit@plt+0xfaa00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 106e2c <__cxa_atexit@plt+0xfa9d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-4056]! @ 0xfffff028 │ │ │ │ - ldreq lr, [lr, #-1812]! @ 0xfffff8ec │ │ │ │ - ldrbteq r1, [r3], #2188 @ 0x88c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 108e3c <__cxa_atexit@plt+0xfc9e4> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 108e48 <__cxa_atexit@plt+0xfc9f0> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 108e38 <__cxa_atexit@plt+0xfc9e0> │ │ │ │ - ldr r3, [pc, #32] @ 108e4c <__cxa_atexit@plt+0xfc9f4> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r3, [r3], #3008 @ 0xbc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #2984 @ 0xba8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldrbteq r3, [r3], #2944 @ 0xb80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 106ec4 <__cxa_atexit@plt+0xfaa6c> │ │ │ │ + ldr r3, [pc, #48] @ 106ee0 <__cxa_atexit@plt+0xfaa88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 106ed8 <__cxa_atexit@plt+0xfaa80> │ │ │ │ + b 106ef4 <__cxa_atexit@plt+0xfaa9c> │ │ │ │ + ldr r7, [pc, #24] @ 106ee4 <__cxa_atexit@plt+0xfaa8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-3956]! @ 0xfffff08c │ │ │ │ - ldreq lr, [lr, #-1712]! @ 0xfffff950 │ │ │ │ - ldrbteq r1, [r3], #2084 @ 0x824 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq pc, [lr, #-3756]! @ 0xfffff154 │ │ │ │ + ldrbteq r3, [r3], #2856 @ 0xb28 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 108f6c <__cxa_atexit@plt+0xfcb14> │ │ │ │ - add ip, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 108ef0 <__cxa_atexit@plt+0xfca98> │ │ │ │ - ldr lr, [pc, #252] @ 108f84 <__cxa_atexit@plt+0xfcb2c> │ │ │ │ - ldr r2, [pc, #252] @ 108f88 <__cxa_atexit@plt+0xfcb30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #40]! @ 0x28 │ │ │ │ - ldr r8, [pc, #232] @ 108f8c <__cxa_atexit@plt+0xfcb34> │ │ │ │ - sub r2, r6, #43 @ 0x2b │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [pc, #224] @ 108f90 <__cxa_atexit@plt+0xfcb38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 107074 <__cxa_atexit@plt+0xfac1c> │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + cmp ip, #1 │ │ │ │ + blt 106f60 <__cxa_atexit@plt+0xfab08> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r0, r0, lr │ │ │ │ + ldrsb r2, [r0] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + uxtb r1, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 106f78 <__cxa_atexit@plt+0xfab20> │ │ │ │ + ldr r0, [pc, #356] @ 1070a4 <__cxa_atexit@plt+0xfac4c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #348] @ 1070a8 <__cxa_atexit@plt+0xfac50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 107040 <__cxa_atexit@plt+0xfabe8> │ │ │ │ + ldr r7, [pc, #324] @ 1070ac <__cxa_atexit@plt+0xfac54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r1, [pc, #220] @ 108f94 <__cxa_atexit@plt+0xfcb3c> │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #212] @ 108f98 <__cxa_atexit@plt+0xfcb40> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str sl, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub r9, r3, #16 │ │ │ │ - stm r9, {r1, r7, r8} │ │ │ │ - sub r7, r6, #26 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #168] @ 108fa0 <__cxa_atexit@plt+0xfcb48> │ │ │ │ - ldr r7, [r5] │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ + bcs 106fb4 <__cxa_atexit@plt+0xfab5c> │ │ │ │ + ldr r2, [pc, #276] @ 10709c <__cxa_atexit@plt+0xfac44> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r1, [pc, #152] @ 108fa4 <__cxa_atexit@plt+0xfcb4c> │ │ │ │ - sub r2, r6, #23 │ │ │ │ + ldrb r0, [r0, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r0, r0, r1, lsl #6 │ │ │ │ + ldr r1, [pc, #260] @ 1070a0 <__cxa_atexit@plt+0xfac48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #144] @ 108fa8 <__cxa_atexit@plt+0xfcb50> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, lr, #2 │ │ │ │ - ldr lr, [pc, #132] @ 108fac <__cxa_atexit@plt+0xfcb54> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r0, [pc, #124] @ 108fb0 <__cxa_atexit@plt+0xfcb58> │ │ │ │ - str sl, [r3, #8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - ldr r7, [pc, #96] @ 108fb4 <__cxa_atexit@plt+0xfcb5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r1, r0, #12416 @ 0x3080 │ │ │ │ + b 107040 <__cxa_atexit@plt+0xfabe8> │ │ │ │ + ldrb sl, [r0, #1] │ │ │ │ + ldrb r9, [r0, #2] │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ + bcs 107000 <__cxa_atexit@plt+0xfaba8> │ │ │ │ + lsl r0, r1, #12 │ │ │ │ + ldr r1, [pc, #196] @ 107094 <__cxa_atexit@plt+0xfac3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r0, sl, lsl #6 │ │ │ │ + ldr r2, [pc, #168] @ 107084 <__cxa_atexit@plt+0xfac2c> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 107098 <__cxa_atexit@plt+0xfac40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + add r1, r0, r9 │ │ │ │ + add r1, r1, r2 │ │ │ │ + b 107040 <__cxa_atexit@plt+0xfabe8> │ │ │ │ + lsl r1, r1, #18 │ │ │ │ + add r1, r1, sl, lsl #12 │ │ │ │ + ldr r2, [pc, #120] @ 107088 <__cxa_atexit@plt+0xfac30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, r1, r9, lsl #6 │ │ │ │ + ldr r9, [pc, #100] @ 107080 <__cxa_atexit@plt+0xfac28> │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #100] @ 10708c <__cxa_atexit@plt+0xfac34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r2, r1, r0 │ │ │ │ + add r1, r2, r9 │ │ │ │ + ldr r2, [pc, #72] @ 107090 <__cxa_atexit@plt+0xfac38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0], #-3 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10706c <__cxa_atexit@plt+0xfac14> │ │ │ │ + b 1070bc <__cxa_atexit@plt+0xfac64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + @ instruction: 0xfffff6ac │ │ │ │ + ldreq pc, [lr, #-3664]! @ 0xfffff1b0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff794 │ │ │ │ + ldreq pc, [lr, #-3732]! @ 0xfffff16c │ │ │ │ + @ instruction: 0xfffff884 │ │ │ │ + ldreq pc, [lr, #-3804]! @ 0xfffff124 │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + ldreq pc, [lr, #-3884]! @ 0xfffff0d4 │ │ │ │ + ldreq pc, [lr, #-3596]! @ 0xfffff1f4 │ │ │ │ + ldrbteq r3, [r3], #2392 @ 0x958 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 107124 <__cxa_atexit@plt+0xfaccc> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 10710c <__cxa_atexit@plt+0xfacb4> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 10714c <__cxa_atexit@plt+0xfacf4> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 1070c8 <__cxa_atexit@plt+0xfac70> │ │ │ │ + ldr r3, [pc, #124] @ 107190 <__cxa_atexit@plt+0xfad38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10717c <__cxa_atexit@plt+0xfad24> │ │ │ │ + b 1071a0 <__cxa_atexit@plt+0xfad48> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 107164 <__cxa_atexit@plt+0xfad0c> │ │ │ │ + ldr r2, [pc, #84] @ 10718c <__cxa_atexit@plt+0xfad34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10717c <__cxa_atexit@plt+0xfad24> │ │ │ │ + b 107298 <__cxa_atexit@plt+0xfae40> │ │ │ │ + ldr r3, [pc, #48] @ 107184 <__cxa_atexit@plt+0xfad2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10717c <__cxa_atexit@plt+0xfad24> │ │ │ │ + b 107488 <__cxa_atexit@plt+0xfb030> │ │ │ │ + ldr r3, [pc, #28] @ 107188 <__cxa_atexit@plt+0xfad30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10717c <__cxa_atexit@plt+0xfad24> │ │ │ │ + b 107390 <__cxa_atexit@plt+0xfaf38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r3 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrbteq r3, [r3], #2164 @ 0x874 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ 107214 <__cxa_atexit@plt+0xfadbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1071e8 <__cxa_atexit@plt+0xfad90> │ │ │ │ + ldr r3, [pc, #88] @ 107218 <__cxa_atexit@plt+0xfadc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1071f0 <__cxa_atexit@plt+0xfad98> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1071fc <__cxa_atexit@plt+0xfada4> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 108f9c <__cxa_atexit@plt+0xfcb44> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 10721c <__cxa_atexit@plt+0xfadc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x000003bc │ │ │ │ + ldrbteq r3, [r3], #2056 @ 0x808 │ │ │ │ + ldrbteq r3, [r3], #2024 @ 0x7e8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 107284 <__cxa_atexit@plt+0xfae2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 107260 <__cxa_atexit@plt+0xfae08> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10726c <__cxa_atexit@plt+0xfae14> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ 107288 <__cxa_atexit@plt+0xfae30> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - ldreq sp, [lr, #-3880]! @ 0xfffff0d8 │ │ │ │ - ldreq sp, [lr, #-3844]! @ 0xfffff0fc │ │ │ │ - ldreq sp, [lr, #-3796]! @ 0xfffff12c │ │ │ │ - ldreq lr, [lr, #-668]! @ 0xfffffd64 │ │ │ │ - ldreq lr, [lr, #-1492]! @ 0xfffffa2c │ │ │ │ - ldrbteq r1, [r3], #1872 @ 0x750 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - ldreq sp, [lr, #-3700]! @ 0xfffff18c │ │ │ │ - ldreq lr, [lr, #-572]! @ 0xfffffdc4 │ │ │ │ - ldreq lr, [lr, #-1396]! @ 0xfffffa8c │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - ldreq sp, [lr, #-3672]! @ 0xfffff1a8 │ │ │ │ - ldrbteq r1, [r3], #1812 @ 0x714 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 108ff4 <__cxa_atexit@plt+0xfcb9c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 108ffc <__cxa_atexit@plt+0xfcba4> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1090d8 <__cxa_atexit@plt+0xfcc80> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + ldrbteq r3, [r3], #1944 @ 0x798 │ │ │ │ + ldrbteq r3, [r3], #1916 @ 0x77c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ 10730c <__cxa_atexit@plt+0xfaeb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1072e0 <__cxa_atexit@plt+0xfae88> │ │ │ │ + ldr r3, [pc, #88] @ 107310 <__cxa_atexit@plt+0xfaeb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1072e8 <__cxa_atexit@plt+0xfae90> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1072f4 <__cxa_atexit@plt+0xfae9c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-3496]! @ 0xfffff258 │ │ │ │ - ldrbteq r1, [r3], #1656 @ 0x678 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109050 <__cxa_atexit@plt+0xfcbf8> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 10905c <__cxa_atexit@plt+0xfcc04> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 10904c <__cxa_atexit@plt+0xfcbf4> │ │ │ │ - ldr r3, [pc, #32] @ 109060 <__cxa_atexit@plt+0xfcc08> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-3424]! @ 0xfffff2a0 │ │ │ │ - ldreq lr, [lr, #-1180]! @ 0xfffffb64 │ │ │ │ - ldrbteq r1, [r3], #1556 @ 0x614 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1090b4 <__cxa_atexit@plt+0xfcc5c> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 1090c0 <__cxa_atexit@plt+0xfcc68> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 1090b0 <__cxa_atexit@plt+0xfcc58> │ │ │ │ - ldr r3, [pc, #32] @ 1090c4 <__cxa_atexit@plt+0xfcc6c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 107314 <__cxa_atexit@plt+0xfaebc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-3324]! @ 0xfffff304 │ │ │ │ - ldreq lr, [lr, #-1080]! @ 0xfffffbc8 │ │ │ │ - ldrbteq r1, [r3], #1452 @ 0x5ac │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1091e4 <__cxa_atexit@plt+0xfcd8c> │ │ │ │ - add ip, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 109168 <__cxa_atexit@plt+0xfcd10> │ │ │ │ - ldr lr, [pc, #252] @ 1091fc <__cxa_atexit@plt+0xfcda4> │ │ │ │ - ldr r2, [pc, #252] @ 109200 <__cxa_atexit@plt+0xfcda8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #40]! @ 0x28 │ │ │ │ - ldr r8, [pc, #232] @ 109204 <__cxa_atexit@plt+0xfcdac> │ │ │ │ - sub r2, r6, #43 @ 0x2b │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [pc, #224] @ 109208 <__cxa_atexit@plt+0xfcdb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [pc, #220] @ 10920c <__cxa_atexit@plt+0xfcdb4> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #212] @ 109210 <__cxa_atexit@plt+0xfcdb8> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str sl, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub r9, r3, #16 │ │ │ │ - stm r9, {r1, r7, r8} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + ldrbteq r3, [r3], #1808 @ 0x710 │ │ │ │ + ldrbteq r3, [r3], #1776 @ 0x6f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 10737c <__cxa_atexit@plt+0xfaf24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 107358 <__cxa_atexit@plt+0xfaf00> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 107364 <__cxa_atexit@plt+0xfaf0c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #168] @ 109218 <__cxa_atexit@plt+0xfcdc0> │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r1, [pc, #152] @ 10921c <__cxa_atexit@plt+0xfcdc4> │ │ │ │ - sub r2, r6, #23 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #144] @ 109220 <__cxa_atexit@plt+0xfcdc8> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r7, lr, #2 │ │ │ │ - ldr lr, [pc, #132] @ 109224 <__cxa_atexit@plt+0xfcdcc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - ldr r0, [pc, #124] @ 109228 <__cxa_atexit@plt+0xfcdd0> │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - ldr r7, [pc, #96] @ 10922c <__cxa_atexit@plt+0xfcdd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ 107380 <__cxa_atexit@plt+0xfaf28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r2 │ │ │ │ + ldrbteq r3, [r3], #1696 @ 0x6a0 │ │ │ │ + ldrbteq r3, [r3], #1668 @ 0x684 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ 107404 <__cxa_atexit@plt+0xfafac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1073d8 <__cxa_atexit@plt+0xfaf80> │ │ │ │ + ldr r3, [pc, #88] @ 107408 <__cxa_atexit@plt+0xfafb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1073e0 <__cxa_atexit@plt+0xfaf88> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1073ec <__cxa_atexit@plt+0xfaf94> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 109214 <__cxa_atexit@plt+0xfcdbc> │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 10740c <__cxa_atexit@plt+0xfafb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + ldrbteq r3, [r3], #1560 @ 0x618 │ │ │ │ + ldrbteq r3, [r3], #1528 @ 0x5f8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 107474 <__cxa_atexit@plt+0xfb01c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 107450 <__cxa_atexit@plt+0xfaff8> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10745c <__cxa_atexit@plt+0xfb004> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ 107478 <__cxa_atexit@plt+0xfb020> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - ldreq sp, [lr, #-3248]! @ 0xfffff350 │ │ │ │ - ldreq sp, [lr, #-3212]! @ 0xfffff374 │ │ │ │ - ldreq sp, [lr, #-3164]! @ 0xfffff3a4 │ │ │ │ - ldreq lr, [lr, #-36]! @ 0xffffffdc │ │ │ │ - ldreq lr, [lr, #-860]! @ 0xfffffca4 │ │ │ │ - ldrbteq r1, [r3], #1248 @ 0x4e0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - ldreq sp, [lr, #-3068]! @ 0xfffff404 │ │ │ │ - ldreq sp, [lr, #-4036]! @ 0xfffff03c │ │ │ │ - ldreq lr, [lr, #-764]! @ 0xfffffd04 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - ldreq sp, [lr, #-3040]! @ 0xfffff420 │ │ │ │ - ldrbteq r1, [r3], #1172 @ 0x494 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 109270 <__cxa_atexit@plt+0xfce18> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #28] @ 109278 <__cxa_atexit@plt+0xfce20> │ │ │ │ - sub r8, sl, r1 │ │ │ │ - sub r9, r2, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 108e60 <__cxa_atexit@plt+0xfca08> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrbteq r3, [r3], #1448 @ 0x5a8 │ │ │ │ + ldrbteq r3, [r3], #1420 @ 0x58c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ 1074fc <__cxa_atexit@plt+0xfb0a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1074d0 <__cxa_atexit@plt+0xfb078> │ │ │ │ + ldr r3, [pc, #88] @ 107500 <__cxa_atexit@plt+0xfb0a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1074d8 <__cxa_atexit@plt+0xfb080> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1074e4 <__cxa_atexit@plt+0xfb08c> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-2860]! @ 0xfffff4d4 │ │ │ │ - ldrbteq r1, [r3], #1020 @ 0x3fc │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1092cc <__cxa_atexit@plt+0xfce74> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 1092d8 <__cxa_atexit@plt+0xfce80> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 1092c8 <__cxa_atexit@plt+0xfce70> │ │ │ │ - ldr r3, [pc, #32] @ 1092dc <__cxa_atexit@plt+0xfce84> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-2788]! @ 0xfffff51c │ │ │ │ - ldreq lr, [lr, #-544]! @ 0xfffffde0 │ │ │ │ - ldrbteq r1, [r3], #920 @ 0x398 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 107504 <__cxa_atexit@plt+0xfb0ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrbteq r3, [r3], #1312 @ 0x520 │ │ │ │ + ldrbteq r3, [r3], #1280 @ 0x500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 10756c <__cxa_atexit@plt+0xfb114> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 107548 <__cxa_atexit@plt+0xfb0f0> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 107554 <__cxa_atexit@plt+0xfb0fc> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ 107570 <__cxa_atexit@plt+0xfb118> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrbteq r3, [r3], #1200 @ 0x4b0 │ │ │ │ + ldrbteq r3, [r3], #1172 @ 0x494 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1075a0 <__cxa_atexit@plt+0xfb148> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 105b30 <__cxa_atexit@plt+0xf96d8> │ │ │ │ + ldr r7, [pc, #12] @ 1075b4 <__cxa_atexit@plt+0xfb15c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r3, [r3], #1128 @ 0x468 │ │ │ │ + ldrbteq r3, [r3], #1076 @ 0x434 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 109330 <__cxa_atexit@plt+0xfced8> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 10933c <__cxa_atexit@plt+0xfcee4> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 10932c <__cxa_atexit@plt+0xfced4> │ │ │ │ - ldr r3, [pc, #32] @ 109340 <__cxa_atexit@plt+0xfcee8> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ + bhi 107638 <__cxa_atexit@plt+0xfb1e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 107640 <__cxa_atexit@plt+0xfb1e8> │ │ │ │ + ldr r1, [pc, #100] @ 107654 <__cxa_atexit@plt+0xfb1fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #4 │ │ │ │ + beq 107624 <__cxa_atexit@plt+0xfb1cc> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 10765c <__cxa_atexit@plt+0xfb204> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #4 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 107658 <__cxa_atexit@plt+0xfb200> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 107648 <__cxa_atexit@plt+0xfb1f0> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-2688]! @ 0xfffff580 │ │ │ │ - ldreq lr, [lr, #-444]! @ 0xfffffe44 │ │ │ │ - ldrbteq r1, [r3], #904 @ 0x388 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ + ldreq pc, [lr, #-1936]! @ 0xfffff870 │ │ │ │ + ldreq pc, [lr, #-2136]! @ 0xfffff7a8 │ │ │ │ + ldreq pc, [lr, #-2148]! @ 0xfffff79c │ │ │ │ + ldrbteq r3, [r3], #908 @ 0x38c │ │ │ │ + andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 109384 <__cxa_atexit@plt+0xfcf2c> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #28] @ 10938c <__cxa_atexit@plt+0xfcf34> │ │ │ │ - sub r8, sl, r1 │ │ │ │ - sub r9, r2, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1076e0 <__cxa_atexit@plt+0xfb288> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1076e8 <__cxa_atexit@plt+0xfb290> │ │ │ │ + ldr r1, [pc, #100] @ 1076fc <__cxa_atexit@plt+0xfb2a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #3 │ │ │ │ + beq 1076cc <__cxa_atexit@plt+0xfb274> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 107704 <__cxa_atexit@plt+0xfb2ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1090d8 <__cxa_atexit@plt+0xfcc80> │ │ │ │ + add r7, r7, #3 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 107700 <__cxa_atexit@plt+0xfb2a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1076f0 <__cxa_atexit@plt+0xfb298> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-2584]! @ 0xfffff5e8 │ │ │ │ - ldrbteq r1, [r3], #744 @ 0x2e8 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + ldreq pc, [lr, #-1768]! @ 0xfffff918 │ │ │ │ + ldreq pc, [lr, #-1968]! @ 0xfffff850 │ │ │ │ + ldreq pc, [lr, #-1980]! @ 0xfffff844 │ │ │ │ + ldrbteq r3, [r3], #740 @ 0x2e4 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1093e0 <__cxa_atexit@plt+0xfcf88> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 1093ec <__cxa_atexit@plt+0xfcf94> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 1093dc <__cxa_atexit@plt+0xfcf84> │ │ │ │ - ldr r3, [pc, #32] @ 1093f0 <__cxa_atexit@plt+0xfcf98> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ + bhi 107788 <__cxa_atexit@plt+0xfb330> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 107790 <__cxa_atexit@plt+0xfb338> │ │ │ │ + ldr r1, [pc, #100] @ 1077a4 <__cxa_atexit@plt+0xfb34c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #2 │ │ │ │ + beq 107774 <__cxa_atexit@plt+0xfb31c> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 1077ac <__cxa_atexit@plt+0xfb354> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 1077a8 <__cxa_atexit@plt+0xfb350> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 107798 <__cxa_atexit@plt+0xfb340> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-2512]! @ 0xfffff630 │ │ │ │ - ldreq lr, [lr, #-268]! @ 0xfffffef4 │ │ │ │ - ldrbteq r1, [r3], #644 @ 0x284 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + ldreq pc, [lr, #-1600]! @ 0xfffff9c0 │ │ │ │ + ldreq pc, [lr, #-1800]! @ 0xfffff8f8 │ │ │ │ + ldreq pc, [lr, #-1812]! @ 0xfffff8ec │ │ │ │ + ldrbteq r3, [r3], #572 @ 0x23c │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 109444 <__cxa_atexit@plt+0xfcfec> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #48] @ 109450 <__cxa_atexit@plt+0xfcff8> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bcs 109440 <__cxa_atexit@plt+0xfcfe8> │ │ │ │ - ldr r3, [pc, #32] @ 109454 <__cxa_atexit@plt+0xfcffc> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - b 131b20 <__cxa_atexit@plt+0x1256c8> │ │ │ │ + bhi 107830 <__cxa_atexit@plt+0xfb3d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 107838 <__cxa_atexit@plt+0xfb3e0> │ │ │ │ + ldr r1, [pc, #100] @ 10784c <__cxa_atexit@plt+0xfb3f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 10781c <__cxa_atexit@plt+0xfb3c4> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 107854 <__cxa_atexit@plt+0xfb3fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 107850 <__cxa_atexit@plt+0xfb3f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 107840 <__cxa_atexit@plt+0xfb3e8> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldreq sp, [lr, #-2412]! @ 0xfffff694 │ │ │ │ - ldreq lr, [lr, #-168]! @ 0xffffff58 │ │ │ │ - ldrbteq r1, [r3], #632 @ 0x278 │ │ │ │ + ldreq pc, [lr, #-1432]! @ 0xfffffa68 │ │ │ │ + ldreq pc, [lr, #-1632]! @ 0xfffff9a0 │ │ │ │ + ldreq pc, [lr, #-1644]! @ 0xfffff994 │ │ │ │ + ldrbteq r3, [r3], #412 @ 0x19c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1094b8 <__cxa_atexit@plt+0xfd060> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 1094c8 <__cxa_atexit@plt+0xfd070> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 1094d8 <__cxa_atexit@plt+0xfd080> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - and r2, sl, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1094e8 <__cxa_atexit@plt+0xfd090> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + bhi 107884 <__cxa_atexit@plt+0xfb42c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ mov r7, fp │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1094fc <__cxa_atexit@plt+0xfd0a4> │ │ │ │ - ldr r7, [pc, #56] @ 1094f8 <__cxa_atexit@plt+0xfd0a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r7, [pc, #8] @ 107894 <__cxa_atexit@plt+0xfb43c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 109484 <__cxa_atexit@plt+0xfd02c> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 109494 <__cxa_atexit@plt+0xfd03c> │ │ │ │ - bic r2, sl, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 1094a4 <__cxa_atexit@plt+0xfd04c> │ │ │ │ - ldrbteq r1, [r3], #556 @ 0x22c │ │ │ │ + ldrbteq r3, [r3], #436 @ 0x1b4 │ │ │ │ mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1078d8 <__cxa_atexit@plt+0xfb480> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ 10795c <__cxa_atexit@plt+0xfb504> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107938 <__cxa_atexit@plt+0xfb4e0> │ │ │ │ + b 107970 <__cxa_atexit@plt+0xfb518> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #104] @ 107954 <__cxa_atexit@plt+0xfb4fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 10792c <__cxa_atexit@plt+0xfb4d4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 107940 <__cxa_atexit@plt+0xfb4e8> │ │ │ │ + ldr r2, [pc, #68] @ 107958 <__cxa_atexit@plt+0xfb500> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10966c <__cxa_atexit@plt+0xfd214> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 109540 <__cxa_atexit@plt+0xfd0e8> │ │ │ │ - cmp r7, r1 │ │ │ │ - ble 109564 <__cxa_atexit@plt+0xfd10c> │ │ │ │ - cmp r7, r2 │ │ │ │ - bgt 109550 <__cxa_atexit@plt+0xfd0f8> │ │ │ │ - ldr r7, [pc, #356] @ 1096a0 <__cxa_atexit@plt+0xfd248> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 109604 <__cxa_atexit@plt+0xfd1ac> │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 109578 <__cxa_atexit@plt+0xfd120> │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 1095fc <__cxa_atexit@plt+0xfd1a4> │ │ │ │ - ldr r7, [pc, #352] @ 1096b8 <__cxa_atexit@plt+0xfd260> │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10792c <__cxa_atexit@plt+0xfb4d4> │ │ │ │ + mov r5, r3 │ │ │ │ + b 107c28 <__cxa_atexit@plt+0xfb7d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 107960 <__cxa_atexit@plt+0xfb508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #284] @ 109688 <__cxa_atexit@plt+0xfd230> │ │ │ │ - ldr r8, [pc, #284] @ 10968c <__cxa_atexit@plt+0xfd234> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 109588 <__cxa_atexit@plt+0xfd130> │ │ │ │ - ldr lr, [pc, #316] @ 1096bc <__cxa_atexit@plt+0xfd264> │ │ │ │ - ldr r8, [pc, #316] @ 1096c0 <__cxa_atexit@plt+0xfd268> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r0, [pc, #248] @ 109690 <__cxa_atexit@plt+0xfd238> │ │ │ │ - sub r9, r3, #23 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr r0, [pc, #236] @ 109694 <__cxa_atexit@plt+0xfd23c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #232] @ 109698 <__cxa_atexit@plt+0xfd240> │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r8, [r1, #20]! │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #184] @ 10969c <__cxa_atexit@plt+0xfd244> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r6, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #192] @ 1096c4 <__cxa_atexit@plt+0xfd26c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr lr, [pc, #144] @ 1096a4 <__cxa_atexit@plt+0xfd24c> │ │ │ │ - sub r7, r3, #43 @ 0x2b │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #136] @ 1096a8 <__cxa_atexit@plt+0xfd250> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #132] @ 1096ac <__cxa_atexit@plt+0xfd254> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [pc, #124] @ 1096b0 <__cxa_atexit@plt+0xfd258> │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - ldr r7, [pc, #88] @ 1096b4 <__cxa_atexit@plt+0xfd25c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #36]! @ 0x24 │ │ │ │ - sub r7, r3, #26 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #84] @ 1096c8 <__cxa_atexit@plt+0xfd270> │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - ldreq sp, [lr, #-2024]! @ 0xfffff818 │ │ │ │ - ldreq sp, [lr, #-2992]! @ 0xfffff450 │ │ │ │ - ldreq sp, [lr, #-3816]! @ 0xfffff118 │ │ │ │ - ldreq sp, [lr, #-1992]! @ 0xfffff838 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - ldreq sp, [lr, #-1940]! @ 0xfffff86c │ │ │ │ - ldreq sp, [lr, #-1892]! @ 0xfffff89c │ │ │ │ - ldreq sp, [lr, #-2860]! @ 0xfffff4d4 │ │ │ │ - ldreq sp, [lr, #-3684]! @ 0xfffff19c │ │ │ │ - ldreq sp, [lr, #-1884]! @ 0xfffff8a4 │ │ │ │ - ldreq sp, [lr, #-2144]! @ 0xfffff7a0 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldrbteq r1, [r3], #8 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + andeq r0, r0, r0, lsl r3 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldreq pc, [lr, #-1072]! @ 0xfffffbd0 │ │ │ │ + ldrbteq r3, [r3], #148 @ 0x94 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 1079a4 <__cxa_atexit@plt+0xfb54c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1079c8 <__cxa_atexit@plt+0xfb570> │ │ │ │ + ldr r3, [pc, #220] @ 107a70 <__cxa_atexit@plt+0xfb618> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107a20 <__cxa_atexit@plt+0xfb5c8> │ │ │ │ + b 107a80 <__cxa_atexit@plt+0xfb628> │ │ │ │ + ldr r7, [pc, #192] @ 107a6c <__cxa_atexit@plt+0xfb614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107a20 <__cxa_atexit@plt+0xfb5c8> │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 1094fc <__cxa_atexit@plt+0xfd0a4> │ │ │ │ - ldrbteq r0, [r3], #4092 @ 0xffc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r3, [pc, #136] @ 107a58 <__cxa_atexit@plt+0xfb600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109758 <__cxa_atexit@plt+0xfd300> │ │ │ │ - ldr r7, [pc, #92] @ 10976c <__cxa_atexit@plt+0xfd314> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 109740 <__cxa_atexit@plt+0xfd2e8> │ │ │ │ - ldr r7, [pc, #76] @ 109770 <__cxa_atexit@plt+0xfd318> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq 10974c <__cxa_atexit@plt+0xfd2f4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1097c0 <__cxa_atexit@plt+0xfd368> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 107a38 <__cxa_atexit@plt+0xfb5e0> │ │ │ │ + ldr r3, [pc, #104] @ 107a5c <__cxa_atexit@plt+0xfb604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #100] @ 107a60 <__cxa_atexit@plt+0xfb608> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 107a28 <__cxa_atexit@plt+0xfb5d0> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ + b 104818 <__cxa_atexit@plt+0xf83c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 109774 <__cxa_atexit@plt+0xfd31c> │ │ │ │ + ldr r7, [pc, #36] @ 107a64 <__cxa_atexit@plt+0xfb60c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 107a68 <__cxa_atexit@plt+0xfb610> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrbteq r0, [r3], #3984 @ 0xf90 │ │ │ │ - ldrbteq r0, [r3], #3952 @ 0xf70 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + @ instruction: 0xffffce20 │ │ │ │ + ldreq pc, [lr, #-908]! @ 0xfffffc74 │ │ │ │ + ldrbteq r2, [r3], #4012 @ 0xfac │ │ │ │ + ldreq pc, [lr, #-832]! @ 0xfffffcc0 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq r2, [r3], #3972 @ 0xf84 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 107aa4 <__cxa_atexit@plt+0xfb64c> │ │ │ │ + ldr r1, [pc, #60] @ 107ad8 <__cxa_atexit@plt+0xfb680> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + b 107ab0 <__cxa_atexit@plt+0xfb658> │ │ │ │ + ldr r1, [pc, #48] @ 107adc <__cxa_atexit@plt+0xfb684> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 107acc <__cxa_atexit@plt+0xfb674> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq r2, [r3], #3864 @ 0xf18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 1097b0 <__cxa_atexit@plt+0xfd358> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldrbteq r2, [r3], #3840 @ 0xf00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldrbteq r2, [r3], #3816 @ 0xee8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldrbteq r2, [r3], #3792 @ 0xed0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 107b6c <__cxa_atexit@plt+0xfb714> │ │ │ │ + ldr r3, [pc, #64] @ 107b90 <__cxa_atexit@plt+0xfb738> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 1097a8 <__cxa_atexit@plt+0xfd350> │ │ │ │ - b 1097c0 <__cxa_atexit@plt+0xfd368> │ │ │ │ + beq 107b84 <__cxa_atexit@plt+0xfb72c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r2, [pc, #24] @ 107b8c <__cxa_atexit@plt+0xfb734> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 107b60 <__cxa_atexit@plt+0xfb708> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq r0, [r3], #3892 @ 0xf34 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r2, [r3], #3684 @ 0xe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 109830 <__cxa_atexit@plt+0xfd3d8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldrbteq r2, [r3], #3660 @ 0xe4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldrbteq r2, [r3], #3636 @ 0xe34 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 107bf8 <__cxa_atexit@plt+0xfb7a0> │ │ │ │ + ldr r3, [pc, #48] @ 107c14 <__cxa_atexit@plt+0xfb7bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107c0c <__cxa_atexit@plt+0xfb7b4> │ │ │ │ + b 107c28 <__cxa_atexit@plt+0xfb7d0> │ │ │ │ + ldr r7, [pc, #24] @ 107c18 <__cxa_atexit@plt+0xfb7c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq pc, [lr, #-376]! @ 0xfffffe88 │ │ │ │ + ldrbteq r2, [r3], #3548 @ 0xddc │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 107da8 <__cxa_atexit@plt+0xfb950> │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + cmp ip, #1 │ │ │ │ + blt 107c94 <__cxa_atexit@plt+0xfb83c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r0, r0, lr │ │ │ │ + ldrsb r2, [r0] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + uxtb r1, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 107cac <__cxa_atexit@plt+0xfb854> │ │ │ │ + ldr r0, [pc, #356] @ 107dd8 <__cxa_atexit@plt+0xfb980> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #348] @ 107ddc <__cxa_atexit@plt+0xfb984> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 107d74 <__cxa_atexit@plt+0xfb91c> │ │ │ │ + ldr r7, [pc, #324] @ 107de0 <__cxa_atexit@plt+0xfb988> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ + bcs 107ce8 <__cxa_atexit@plt+0xfb890> │ │ │ │ + ldr r2, [pc, #276] @ 107dd0 <__cxa_atexit@plt+0xfb978> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 10981c <__cxa_atexit@plt+0xfd3c4> │ │ │ │ - ldr r2, [pc, #76] @ 109834 <__cxa_atexit@plt+0xfd3dc> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + ldrb r0, [r0, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r0, r0, r1, lsl #6 │ │ │ │ + ldr r1, [pc, #260] @ 107dd4 <__cxa_atexit@plt+0xfb97c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r1, r0, #12416 @ 0x3080 │ │ │ │ + b 107d74 <__cxa_atexit@plt+0xfb91c> │ │ │ │ + ldrb sl, [r0, #1] │ │ │ │ + ldrb r9, [r0, #2] │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ + bcs 107d34 <__cxa_atexit@plt+0xfb8dc> │ │ │ │ + lsl r0, r1, #12 │ │ │ │ + ldr r1, [pc, #196] @ 107dc8 <__cxa_atexit@plt+0xfb970> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r0, sl, lsl #6 │ │ │ │ + ldr r2, [pc, #168] @ 107db8 <__cxa_atexit@plt+0xfb960> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 107dcc <__cxa_atexit@plt+0xfb974> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + add r1, r0, r9 │ │ │ │ + add r1, r1, r2 │ │ │ │ + b 107d74 <__cxa_atexit@plt+0xfb91c> │ │ │ │ + lsl r1, r1, #18 │ │ │ │ + add r1, r1, sl, lsl #12 │ │ │ │ + ldr r2, [pc, #120] @ 107dbc <__cxa_atexit@plt+0xfb964> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, r1, r9, lsl #6 │ │ │ │ + ldr r9, [pc, #100] @ 107db4 <__cxa_atexit@plt+0xfb95c> │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #100] @ 107dc0 <__cxa_atexit@plt+0xfb968> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r2, r1, r0 │ │ │ │ + add r1, r2, r9 │ │ │ │ + ldr r2, [pc, #72] @ 107dc4 <__cxa_atexit@plt+0xfb96c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 10981c <__cxa_atexit@plt+0xfd3c4> │ │ │ │ - ldr r2, [pc, #48] @ 109838 <__cxa_atexit@plt+0xfd3e0> │ │ │ │ + str r1, [r5] │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0], #-3 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 109828 <__cxa_atexit@plt+0xfd3d0> │ │ │ │ - b 1098f0 <__cxa_atexit@plt+0xfd498> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 107da0 <__cxa_atexit@plt+0xfb948> │ │ │ │ + b 107df0 <__cxa_atexit@plt+0xfb998> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrbteq r0, [r3], #3756 @ 0xeac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + ldreq pc, [lr, #-284]! @ 0xfffffee4 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + ldreq pc, [lr, #-352]! @ 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffa54 │ │ │ │ + ldreq pc, [lr, #-424]! @ 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + ldreq pc, [lr, #-504]! @ 0xfffffe08 │ │ │ │ + ldreq pc, [lr, #-216]! @ 0xffffff28 │ │ │ │ + ldrbteq r2, [r3], #3092 @ 0xc14 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 1098a0 <__cxa_atexit@plt+0xfd448> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + mov r2, r7 │ │ │ │ + mov lr, r5 │ │ │ │ + ldr r7, [lr, #8]! │ │ │ │ + ldr r8, [lr, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 107ea8 <__cxa_atexit@plt+0xfba50> │ │ │ │ + cmp r0, #3 │ │ │ │ + beq 107e44 <__cxa_atexit@plt+0xfb9ec> │ │ │ │ + ldr r3, [r2, #11] │ │ │ │ + ldr r0, [r2, #15] │ │ │ │ + rsb r1, r0, #0 │ │ │ │ + eor r1, r0, r1 │ │ │ │ + and r1, r1, r8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bne 107f1c <__cxa_atexit@plt+0xfbac4> │ │ │ │ + tst r0, r8 │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ + b 107e00 <__cxa_atexit@plt+0xfb9a8> │ │ │ │ + ldr r0, [pc, #536] @ 108064 <__cxa_atexit@plt+0xfbc0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107fec <__cxa_atexit@plt+0xfbb94> │ │ │ │ + ldr r0, [pc, #520] @ 108068 <__cxa_atexit@plt+0xfbc10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107fec <__cxa_atexit@plt+0xfbb94> │ │ │ │ + ldr r2, [pc, #500] @ 10806c <__cxa_atexit@plt+0xfbc14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 107ff8 <__cxa_atexit@plt+0xfbba0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 107fd8 <__cxa_atexit@plt+0xfbb80> │ │ │ │ + ldr r3, [pc, #460] @ 108070 <__cxa_atexit@plt+0xfbc18> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + b 108010 <__cxa_atexit@plt+0xfbbb8> │ │ │ │ + ldr r0, [r2, #6] │ │ │ │ + cmp r8, r0 │ │ │ │ + bne 107f80 <__cxa_atexit@plt+0xfbb28> │ │ │ │ + ldr r0, [pc, #408] @ 108054 <__cxa_atexit@plt+0xfbbfc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r0, [lr] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 10988c <__cxa_atexit@plt+0xfd434> │ │ │ │ - ldr r2, [pc, #52] @ 1098a4 <__cxa_atexit@plt+0xfd44c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ + beq 107fec <__cxa_atexit@plt+0xfbb94> │ │ │ │ + ldr r0, [pc, #388] @ 108058 <__cxa_atexit@plt+0xfbc00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107fec <__cxa_atexit@plt+0xfbb94> │ │ │ │ + ldr r2, [pc, #368] @ 10805c <__cxa_atexit@plt+0xfbc04> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 109894 <__cxa_atexit@plt+0xfd43c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 1098f0 <__cxa_atexit@plt+0xfd498> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 107ff8 <__cxa_atexit@plt+0xfbba0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 107fd8 <__cxa_atexit@plt+0xfbb80> │ │ │ │ + ldr r3, [pc, #328] @ 108060 <__cxa_atexit@plt+0xfbc08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 108010 <__cxa_atexit@plt+0xfbbb8> │ │ │ │ + ldr r0, [pc, #272] @ 108034 <__cxa_atexit@plt+0xfbbdc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107fec <__cxa_atexit@plt+0xfbb94> │ │ │ │ + ldr r0, [pc, #256] @ 108038 <__cxa_atexit@plt+0xfbbe0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107fec <__cxa_atexit@plt+0xfbb94> │ │ │ │ + ldr r2, [pc, #236] @ 10803c <__cxa_atexit@plt+0xfbbe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 107ff8 <__cxa_atexit@plt+0xfbba0> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 107fd8 <__cxa_atexit@plt+0xfbb80> │ │ │ │ + ldr r3, [pc, #196] @ 108040 <__cxa_atexit@plt+0xfbbe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 108010 <__cxa_atexit@plt+0xfbbb8> │ │ │ │ + ldr r0, [pc, #188] @ 108044 <__cxa_atexit@plt+0xfbbec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107fec <__cxa_atexit@plt+0xfbb94> │ │ │ │ + ldr r0, [pc, #172] @ 108048 <__cxa_atexit@plt+0xfbbf0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 107fec <__cxa_atexit@plt+0xfbb94> │ │ │ │ + ldr r2, [pc, #152] @ 10804c <__cxa_atexit@plt+0xfbbf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 107ff8 <__cxa_atexit@plt+0xfbba0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 108008 <__cxa_atexit@plt+0xfbbb0> │ │ │ │ + ldr r7, [pc, #148] @ 108074 <__cxa_atexit@plt+0xfbc1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrbteq r0, [r3], #3648 @ 0xe40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1098e0 <__cxa_atexit@plt+0xfd488> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r3, [pc, #64] @ 108050 <__cxa_atexit@plt+0xfbbf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 1098d8 <__cxa_atexit@plt+0xfd480> │ │ │ │ - b 1098f0 <__cxa_atexit@plt+0xfd498> │ │ │ │ + beq 10802c <__cxa_atexit@plt+0xfbbd4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq r0, [r3], #3588 @ 0xe04 │ │ │ │ + @ instruction: 0x000003b4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, asr r4 │ │ │ │ + andeq r0, r0, r4, lsl #9 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, ip, ror #7 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + @ instruction: 0x000004b4 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + andeq r0, r0, r8, lsr #10 │ │ │ │ + andeq r0, r0, ip, asr r5 │ │ │ │ + ldreq lr, [lr, #-3476]! @ 0xfffff26c │ │ │ │ + ldrbteq r2, [r3], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #176] @ 1099ac <__cxa_atexit@plt+0xfd554> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - ands r7, sl, #3 │ │ │ │ - beq 109958 <__cxa_atexit@plt+0xfd500> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 109964 <__cxa_atexit@plt+0xfd50c> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 109978 <__cxa_atexit@plt+0xfd520> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 109988 <__cxa_atexit@plt+0xfd530> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 10999c <__cxa_atexit@plt+0xfd544> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ + ldr r3, [pc, #28] @ 1080a8 <__cxa_atexit@plt+0xfbc50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1094fc <__cxa_atexit@plt+0xfd0a4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 1099b0 <__cxa_atexit@plt+0xfd558> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1080a0 <__cxa_atexit@plt+0xfbc48> │ │ │ │ + b 1080b8 <__cxa_atexit@plt+0xfbc60> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 10992c <__cxa_atexit@plt+0xfd4d4> │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 109944 <__cxa_atexit@plt+0xfd4ec> │ │ │ │ - bic r7, sl, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 109948 <__cxa_atexit@plt+0xfd4f0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrbteq r0, [r3], #3452 @ 0xd7c │ │ │ │ - ldrbteq r0, [r3], #3380 @ 0xd34 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r2, [r3], #2380 @ 0x94c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov sl, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 109a1c <__cxa_atexit@plt+0xfd5c4> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 109a30 <__cxa_atexit@plt+0xfd5d8> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 109a40 <__cxa_atexit@plt+0xfd5e8> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - and r2, sl, #3 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ 108134 <__cxa_atexit@plt+0xfbcdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1080fc <__cxa_atexit@plt+0xfbca4> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 109a50 <__cxa_atexit@plt+0xfd5f8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1094fc <__cxa_atexit@plt+0xfd0a4> │ │ │ │ - ldr r7, [pc, #60] @ 109a60 <__cxa_atexit@plt+0xfd608> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bne 108108 <__cxa_atexit@plt+0xfbcb0> │ │ │ │ + ldr r7, [pc, #76] @ 10813c <__cxa_atexit@plt+0xfbce4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 1099e8 <__cxa_atexit@plt+0xfd590> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 1099f8 <__cxa_atexit@plt+0xfd5a0> │ │ │ │ - bic r2, sl, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 109a08 <__cxa_atexit@plt+0xfd5b0> │ │ │ │ - ldrbteq r0, [r3], #3268 @ 0xcc4 │ │ │ │ - ldrbteq r0, [r3], #3080 @ 0xc08 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109ac0 <__cxa_atexit@plt+0xfd668> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 109ad4 <__cxa_atexit@plt+0xfd67c> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 109ae4 <__cxa_atexit@plt+0xfd68c> │ │ │ │ - sub r9, r3, #1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bge 109af8 <__cxa_atexit@plt+0xfd6a0> │ │ │ │ - ldr r3, [pc, #96] @ 109b14 <__cxa_atexit@plt+0xfd6bc> │ │ │ │ - mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400c38 <__cxa_atexit@plt+0x3f47e0> │ │ │ │ - ldr r7, [pc, #72] @ 109b10 <__cxa_atexit@plt+0xfd6b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r8, [r3, #-2] │ │ │ │ - b 109a94 <__cxa_atexit@plt+0xfd63c> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r9, [r3, #-2] │ │ │ │ - cmp r9, r8 │ │ │ │ - blt 109aac <__cxa_atexit@plt+0xfd654> │ │ │ │ - ldr r3, [pc, #12] @ 109b0c <__cxa_atexit@plt+0xfd6b4> │ │ │ │ - mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + ldr r3, [pc, #40] @ 108138 <__cxa_atexit@plt+0xfbce0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 400c40 <__cxa_atexit@plt+0x3f47e8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrbteq r0, [r3], #3120 @ 0xc30 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrbteq r0, [r3], #2904 @ 0xb58 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 109b3c <__cxa_atexit@plt+0xfd6e4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldrbteq r0, [r3], #2884 @ 0xb44 │ │ │ │ - ldrbteq r0, [r3], #2864 @ 0xb30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10812c <__cxa_atexit@plt+0xfbcd4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldreq lr, [lr, #-3204]! @ 0xfffff37c │ │ │ │ + ldrbteq r2, [r3], #2232 @ 0x8b8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 109b64 <__cxa_atexit@plt+0xfd70c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #28] @ 108170 <__cxa_atexit@plt+0xfbd18> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 400600 <__cxa_atexit@plt+0x3f41a8> │ │ │ │ - ldrbteq r0, [r3], #2844 @ 0xb1c │ │ │ │ - ldrbteq r0, [r3], #2956 @ 0xb8c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109bf4 <__cxa_atexit@plt+0xfd79c> │ │ │ │ - ldr r7, [pc, #120] @ 109c08 <__cxa_atexit@plt+0xfd7b0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 109bd4 <__cxa_atexit@plt+0xfd77c> │ │ │ │ - ldr r2, [pc, #104] @ 109c0c <__cxa_atexit@plt+0xfd7b4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - beq 109be0 <__cxa_atexit@plt+0xfd788> │ │ │ │ - ldr r2, [pc, #84] @ 109c10 <__cxa_atexit@plt+0xfd7b8> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - beq 109bec <__cxa_atexit@plt+0xfd794> │ │ │ │ - b 109cc0 <__cxa_atexit@plt+0xfd868> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq 108168 <__cxa_atexit@plt+0xfbd10> │ │ │ │ + b 108180 <__cxa_atexit@plt+0xfbd28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 109c14 <__cxa_atexit@plt+0xfd7bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - ldrbteq r0, [r3], #2820 @ 0xb04 │ │ │ │ - ldrbteq r0, [r3], #2784 @ 0xae0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r2, [r3], #2180 @ 0x884 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 109c70 <__cxa_atexit@plt+0xfd818> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ 1081fc <__cxa_atexit@plt+0xfbda4> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - beq 109c5c <__cxa_atexit@plt+0xfd804> │ │ │ │ - ldr r2, [pc, #44] @ 109c74 <__cxa_atexit@plt+0xfd81c> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - beq 109c68 <__cxa_atexit@plt+0xfd810> │ │ │ │ - b 109cc0 <__cxa_atexit@plt+0xfd868> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 1081c4 <__cxa_atexit@plt+0xfbd6c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1081d0 <__cxa_atexit@plt+0xfbd78> │ │ │ │ + ldr r7, [pc, #76] @ 108204 <__cxa_atexit@plt+0xfbdac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrbteq r0, [r3], #2688 @ 0xa80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #40] @ 108200 <__cxa_atexit@plt+0xfbda8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1081f4 <__cxa_atexit@plt+0xfbd9c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + ldreq lr, [lr, #-3004]! @ 0xfffff444 │ │ │ │ + ldrbteq r2, [r3], #2032 @ 0x7f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 109cb0 <__cxa_atexit@plt+0xfd858> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ 108238 <__cxa_atexit@plt+0xfbde0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 109ca8 <__cxa_atexit@plt+0xfd850> │ │ │ │ - b 109cc0 <__cxa_atexit@plt+0xfd868> │ │ │ │ + beq 108230 <__cxa_atexit@plt+0xfbdd8> │ │ │ │ + b 108248 <__cxa_atexit@plt+0xfbdf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrbteq r0, [r3], #2628 @ 0xa44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrbteq r2, [r3], #1980 @ 0x7bc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #192] @ 109d88 <__cxa_atexit@plt+0xfd930> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ 1082c4 <__cxa_atexit@plt+0xfbe6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq 109d24 <__cxa_atexit@plt+0xfd8cc> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109d30 <__cxa_atexit@plt+0xfd8d8> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 109d4c <__cxa_atexit@plt+0xfd8f4> │ │ │ │ - sub r8, r3, #1 │ │ │ │ + beq 10828c <__cxa_atexit@plt+0xfbe34> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 109d60 <__cxa_atexit@plt+0xfd908> │ │ │ │ - sub r9, r2, #1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bge 109d74 <__cxa_atexit@plt+0xfd91c> │ │ │ │ - ldr r3, [pc, #124] @ 109d94 <__cxa_atexit@plt+0xfd93c> │ │ │ │ - mov sl, #-2147483648 @ 0x80000000 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 400c38 <__cxa_atexit@plt+0x3f47e0> │ │ │ │ + bne 108298 <__cxa_atexit@plt+0xfbe40> │ │ │ │ + ldr r7, [pc, #76] @ 1082cc <__cxa_atexit@plt+0xfbe74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #88] @ 109d90 <__cxa_atexit@plt+0xfd938> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r3, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r8, [r3, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 109d04 <__cxa_atexit@plt+0xfd8ac> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r9, [r3, #-2] │ │ │ │ - cmp r9, r8 │ │ │ │ - blt 109d10 <__cxa_atexit@plt+0xfd8b8> │ │ │ │ - ldr r3, [pc, #16] @ 109d8c <__cxa_atexit@plt+0xfd934> │ │ │ │ - mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ + ldr r3, [pc, #40] @ 1082c8 <__cxa_atexit@plt+0xfbe70> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 400c40 <__cxa_atexit@plt+0x3f47e8> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - ldrbteq r0, [r3], #2496 @ 0x9c0 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - ldrbteq r0, [r3], #2400 @ 0x960 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1082bc <__cxa_atexit@plt+0xfbe64> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + ldreq lr, [lr, #-2804]! @ 0xfffff50c │ │ │ │ + ldrbteq r2, [r3], #1832 @ 0x728 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109df0 <__cxa_atexit@plt+0xfd998> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 109e0c <__cxa_atexit@plt+0xfd9b4> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 109e1c <__cxa_atexit@plt+0xfd9c4> │ │ │ │ - sub r9, r3, #1 │ │ │ │ - cmp r9, r8 │ │ │ │ - bge 109e30 <__cxa_atexit@plt+0xfd9d8> │ │ │ │ - ldr r3, [pc, #104] @ 109e4c <__cxa_atexit@plt+0xfd9f4> │ │ │ │ - mov sl, #-2147483648 @ 0x80000000 │ │ │ │ + ldr r3, [pc, #28] @ 108300 <__cxa_atexit@plt+0xfbea8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 400c38 <__cxa_atexit@plt+0x3f47e0> │ │ │ │ - ldr r2, [pc, #80] @ 109e48 <__cxa_atexit@plt+0xfd9f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r3, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1082f8 <__cxa_atexit@plt+0xfbea0> │ │ │ │ + b 108310 <__cxa_atexit@plt+0xfbeb8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r8, [r3, #-2] │ │ │ │ - b 109dc4 <__cxa_atexit@plt+0xfd96c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r9, [r3, #-2] │ │ │ │ - cmp r9, r8 │ │ │ │ - blt 109ddc <__cxa_atexit@plt+0xfd984> │ │ │ │ - ldr r3, [pc, #12] @ 109e44 <__cxa_atexit@plt+0xfd9ec> │ │ │ │ - mvn sl, #-2147483648 @ 0x80000000 │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r2, [r3], #1780 @ 0x6f4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #104] @ 10838c <__cxa_atexit@plt+0xfbf34> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 400c40 <__cxa_atexit@plt+0x3f47e8> │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - ldrbteq r0, [r3], #2304 @ 0x900 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 109ec8 <__cxa_atexit@plt+0xfda70> │ │ │ │ - ldr r2, [pc, #104] @ 109edc <__cxa_atexit@plt+0xfda84> │ │ │ │ - mov r7, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - beq 109eb0 <__cxa_atexit@plt+0xfda58> │ │ │ │ - ldr r2, [pc, #84] @ 109ee0 <__cxa_atexit@plt+0xfda88> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - beq 109ec0 <__cxa_atexit@plt+0xfda68> │ │ │ │ - b 109f34 <__cxa_atexit@plt+0xfdadc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 108354 <__cxa_atexit@plt+0xfbefc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 108360 <__cxa_atexit@plt+0xfbf08> │ │ │ │ + ldr r7, [pc, #76] @ 108394 <__cxa_atexit@plt+0xfbf3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 109ee4 <__cxa_atexit@plt+0xfda8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrbteq r0, [r3], #2144 @ 0x860 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ 109f28 <__cxa_atexit@plt+0xfdad0> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r3, [pc, #40] @ 108390 <__cxa_atexit@plt+0xfbf38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - beq 109f20 <__cxa_atexit@plt+0xfdac8> │ │ │ │ - b 109f34 <__cxa_atexit@plt+0xfdadc> │ │ │ │ + beq 108384 <__cxa_atexit@plt+0xfbf2c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldreq lr, [lr, #-2604]! @ 0xfffff5d4 │ │ │ │ + ldrbteq r2, [r3], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 109f8c <__cxa_atexit@plt+0xfdb34> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 109f80 <__cxa_atexit@plt+0xfdb28> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 109f80 <__cxa_atexit@plt+0xfdb28> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 109fd0 <__cxa_atexit@plt+0xfdb78> │ │ │ │ - ldr r7, [pc, #108] @ 109fe8 <__cxa_atexit@plt+0xfdb90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 109fa4 <__cxa_atexit@plt+0xfdb4c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 109fd0 <__cxa_atexit@plt+0xfdb78> │ │ │ │ - ldr r7, [pc, #60] @ 109fe0 <__cxa_atexit@plt+0xfdb88> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 1083c4 <__cxa_atexit@plt+0xfbf6c> │ │ │ │ + ldr r7, [pc, #60] @ 1083f4 <__cxa_atexit@plt+0xfbf9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [pc, #56] @ 109fe4 <__cxa_atexit@plt+0xfdb8c> │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq sp, [lr, #-1308]! @ 0xfffffae4 │ │ │ │ - ldreq sp, [lr, #-1260]! @ 0xfffffb14 │ │ │ │ - ldreq sp, [lr, #-1352]! @ 0xfffffab8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10a02c <__cxa_atexit@plt+0xfdbd4> │ │ │ │ - ldr r1, [pc, #44] @ 10a034 <__cxa_atexit@plt+0xfdbdc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #36] @ 10a038 <__cxa_atexit@plt+0xfdbe0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 4003e0 <__cxa_atexit@plt+0x3f3f88> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldreq ip, [lr, #-3448]! @ 0xfffff288 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #36] @ 1083f0 <__cxa_atexit@plt+0xfbf98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1083e8 <__cxa_atexit@plt+0xfbf90> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10a0e8 <__cxa_atexit@plt+0xfdc90> │ │ │ │ - ldr r7, [pc, #152] @ 10a110 <__cxa_atexit@plt+0xfdcb8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - beq 10a0d8 <__cxa_atexit@plt+0xfdc80> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 10a0f8 <__cxa_atexit@plt+0xfdca0> │ │ │ │ - ldr r7, [pc, #124] @ 10a118 <__cxa_atexit@plt+0xfdcc0> │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [pc, #104] @ 10a11c <__cxa_atexit@plt+0xfdcc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 10a114 <__cxa_atexit@plt+0xfdcbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrbteq r0, [r3], #1608 @ 0x648 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - ldreq sp, [lr, #-1000]! @ 0xfffffc18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldreq lr, [lr, #-2492]! @ 0xfffff644 │ │ │ │ + ldrbteq r2, [r3], #1536 @ 0x600 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldrbteq r2, [r3], #1500 @ 0x5dc │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10a180 <__cxa_atexit@plt+0xfdd28> │ │ │ │ - ldr lr, [pc, #72] @ 10a18c <__cxa_atexit@plt+0xfdd34> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 10a190 <__cxa_atexit@plt+0xfdd38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 108490 <__cxa_atexit@plt+0xfc038> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 108498 <__cxa_atexit@plt+0xfc040> │ │ │ │ + ldr r1, [pc, #100] @ 1084ac <__cxa_atexit@plt+0xfc054> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #4 │ │ │ │ + beq 10847c <__cxa_atexit@plt+0xfc024> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 1084b4 <__cxa_atexit@plt+0xfc05c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #4 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - ldreq sp, [lr, #-828]! @ 0xfffffcc4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10a200 <__cxa_atexit@plt+0xfdda8> │ │ │ │ - ldr r7, [pc, #92] @ 10a210 <__cxa_atexit@plt+0xfddb8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq 10a1e8 <__cxa_atexit@plt+0xfdd90> │ │ │ │ - ldr r2, [pc, #76] @ 10a214 <__cxa_atexit@plt+0xfddbc> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - beq 10a1f4 <__cxa_atexit@plt+0xfdd9c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 10a260 <__cxa_atexit@plt+0xfde08> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 1084b0 <__cxa_atexit@plt+0xfc058> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10a218 <__cxa_atexit@plt+0xfddc0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrbteq r0, [r3], #1332 @ 0x534 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 10a254 <__cxa_atexit@plt+0xfddfc> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 10a24c <__cxa_atexit@plt+0xfddf4> │ │ │ │ - b 10a260 <__cxa_atexit@plt+0xfde08> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1084a0 <__cxa_atexit@plt+0xfc048> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldreq lr, [lr, #-2360]! @ 0xfffff6c8 │ │ │ │ + ldreq lr, [lr, #-2560]! @ 0xfffff600 │ │ │ │ + ldreq lr, [lr, #-2572]! @ 0xfffff5f4 │ │ │ │ + ldrbteq r2, [r3], #1332 @ 0x534 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 10a2f0 <__cxa_atexit@plt+0xfde98> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 10a2bc <__cxa_atexit@plt+0xfde64> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 10a2bc <__cxa_atexit@plt+0xfde64> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 108538 <__cxa_atexit@plt+0xfc0e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 10a33c <__cxa_atexit@plt+0xfdee4> │ │ │ │ - ldr r7, [pc, #180] @ 10a35c <__cxa_atexit@plt+0xfdf04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [pc, #176] @ 10a360 <__cxa_atexit@plt+0xfdf08> │ │ │ │ - add r7, r7, #2 │ │ │ │ + bcc 108540 <__cxa_atexit@plt+0xfc0e8> │ │ │ │ + ldr r1, [pc, #100] @ 108554 <__cxa_atexit@plt+0xfc0fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - b 10a318 <__cxa_atexit@plt+0xfdec0> │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #3 │ │ │ │ + beq 108524 <__cxa_atexit@plt+0xfc0cc> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 10855c <__cxa_atexit@plt+0xfc104> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #3 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 108558 <__cxa_atexit@plt+0xfc100> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 108548 <__cxa_atexit@plt+0xfc0f0> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldreq lr, [lr, #-2192]! @ 0xfffff770 │ │ │ │ + ldreq lr, [lr, #-2392]! @ 0xfffff6a8 │ │ │ │ + ldreq lr, [lr, #-2404]! @ 0xfffff69c │ │ │ │ + ldrbteq r2, [r3], #1164 @ 0x48c │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1085e0 <__cxa_atexit@plt+0xfc188> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 10a33c <__cxa_atexit@plt+0xfdee4> │ │ │ │ - ldr r1, [pc, #116] @ 10a348 <__cxa_atexit@plt+0xfdef0> │ │ │ │ + bcc 1085e8 <__cxa_atexit@plt+0xfc190> │ │ │ │ + ldr r1, [pc, #100] @ 1085fc <__cxa_atexit@plt+0xfc1a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #112] @ 10a34c <__cxa_atexit@plt+0xfdef4> │ │ │ │ - add r1, r1, #2 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #2 │ │ │ │ + beq 1085cc <__cxa_atexit@plt+0xfc174> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 108604 <__cxa_atexit@plt+0xfc1ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - b 10a330 <__cxa_atexit@plt+0xfded8> │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 108600 <__cxa_atexit@plt+0xfc1a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1085f0 <__cxa_atexit@plt+0xfc198> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldreq lr, [lr, #-2024]! @ 0xfffff818 │ │ │ │ + ldreq lr, [lr, #-2224]! @ 0xfffff750 │ │ │ │ + ldreq lr, [lr, #-2236]! @ 0xfffff744 │ │ │ │ + ldrbteq r2, [r3], #996 @ 0x3e4 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 108688 <__cxa_atexit@plt+0xfc230> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 10a33c <__cxa_atexit@plt+0xfdee4> │ │ │ │ - ldr r7, [pc, #72] @ 10a350 <__cxa_atexit@plt+0xfdef8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [pc, #68] @ 10a354 <__cxa_atexit@plt+0xfdefc> │ │ │ │ - add r7, r7, #2 │ │ │ │ + bcc 108690 <__cxa_atexit@plt+0xfc238> │ │ │ │ + ldr r1, [pc, #100] @ 1086a4 <__cxa_atexit@plt+0xfc24c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #56] @ 10a358 <__cxa_atexit@plt+0xfdf00> │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + subs r2, r2, #1 │ │ │ │ + beq 108674 <__cxa_atexit@plt+0xfc21c> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 1086ac <__cxa_atexit@plt+0xfc254> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq ip, [lr, #-2740]! @ 0xfffff54c │ │ │ │ - ldreq sp, [lr, #-444]! @ 0xfffffe44 │ │ │ │ - ldreq ip, [lr, #-2688]! @ 0xfffff580 │ │ │ │ - ldreq ip, [lr, #-4048]! @ 0xfffff030 │ │ │ │ - ldreq sp, [lr, #-380]! @ 0xfffffe84 │ │ │ │ - ldreq ip, [lr, #-2784]! @ 0xfffff520 │ │ │ │ - ldreq sp, [lr, #-520]! @ 0xfffffdf8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10a3e4 <__cxa_atexit@plt+0xfdf8c> │ │ │ │ - ldr r3, [pc, #136] @ 10a40c <__cxa_atexit@plt+0xfdfb4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 10a3d4 <__cxa_atexit@plt+0xfdf7c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10a3f4 <__cxa_atexit@plt+0xfdf9c> │ │ │ │ - ldr r7, [pc, #108] @ 10a414 <__cxa_atexit@plt+0xfdfbc> │ │ │ │ + b 4006b4 <__cxa_atexit@plt+0x3f425c> │ │ │ │ + ldr r7, [pc, #44] @ 1086a8 <__cxa_atexit@plt+0xfc250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #92] @ 10a418 <__cxa_atexit@plt+0xfdfc0> │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r6, {r0, r2, r7} │ │ │ │ - sub r7, r3, #11 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 10a410 <__cxa_atexit@plt+0xfdfb8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrbteq r0, [r3], #852 @ 0x354 │ │ │ │ - ldreq ip, [lr, #-3504]! @ 0xfffff250 │ │ │ │ - ldreq sp, [lr, #-220]! @ 0xffffff24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10a464 <__cxa_atexit@plt+0xfe00c> │ │ │ │ - ldr r2, [pc, #48] @ 10a470 <__cxa_atexit@plt+0xfe018> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #32] @ 10a474 <__cxa_atexit@plt+0xfe01c> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq ip, [lr, #-3352]! @ 0xfffff2e8 │ │ │ │ - ldreq sp, [lr, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 108698 <__cxa_atexit@plt+0xfc240> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldreq lr, [lr, #-1856]! @ 0xfffff8c0 │ │ │ │ + ldreq lr, [lr, #-2056]! @ 0xfffff7f8 │ │ │ │ + ldreq lr, [lr, #-2068]! @ 0xfffff7ec │ │ │ │ + ldrbteq r2, [r3], #924 @ 0x39c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10a4fc <__cxa_atexit@plt+0xfe0a4> │ │ │ │ - ldr r7, [pc, #116] @ 10a50c <__cxa_atexit@plt+0xfe0b4> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1086dc <__cxa_atexit@plt+0xfc284> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldr r7, [pc, #8] @ 1086ec <__cxa_atexit@plt+0xfc294> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 10a4e0 <__cxa_atexit@plt+0xfe088> │ │ │ │ - ldr r2, [pc, #100] @ 10a510 <__cxa_atexit@plt+0xfe0b8> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r2, [r3], #900 @ 0x384 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 108730 <__cxa_atexit@plt+0xfc2d8> │ │ │ │ + ldr r1, [pc, #144] @ 1087a0 <__cxa_atexit@plt+0xfc348> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108778 <__cxa_atexit@plt+0xfc320> │ │ │ │ + b 1087b4 <__cxa_atexit@plt+0xfc35c> │ │ │ │ + ldr r1, [pc, #96] @ 108798 <__cxa_atexit@plt+0xfc340> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 10a4f0 <__cxa_atexit@plt+0xfe098> │ │ │ │ - ldr r3, [pc, #80] @ 10a514 <__cxa_atexit@plt+0xfe0bc> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #72] @ 10a518 <__cxa_atexit@plt+0xfe0c0> │ │ │ │ + beq 108778 <__cxa_atexit@plt+0xfc320> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 108780 <__cxa_atexit@plt+0xfc328> │ │ │ │ + ldr r2, [pc, #56] @ 10879c <__cxa_atexit@plt+0xfc344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108778 <__cxa_atexit@plt+0xfc320> │ │ │ │ + b 108a88 <__cxa_atexit@plt+0xfc630> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 1087a4 <__cxa_atexit@plt+0xfc34c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 10a51c <__cxa_atexit@plt+0xfe0c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldreq ip, [lr, #-2236]! @ 0xfffff744 │ │ │ │ - ldreq ip, [lr, #-2232]! @ 0xfffff748 │ │ │ │ - ldrbteq r0, [r3], #576 @ 0x240 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 10a56c <__cxa_atexit@plt+0xfe114> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsr #6 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq lr, [lr, #-1520]! @ 0xfffffa10 │ │ │ │ + ldrbteq r2, [r3], #680 @ 0x2a8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 1087e8 <__cxa_atexit@plt+0xfc390> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10880c <__cxa_atexit@plt+0xfc3b4> │ │ │ │ + ldr r3, [pc, #248] @ 1088d0 <__cxa_atexit@plt+0xfc478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 10a564 <__cxa_atexit@plt+0xfe10c> │ │ │ │ - ldr r2, [pc, #40] @ 10a570 <__cxa_atexit@plt+0xfe118> │ │ │ │ - cmp r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #32] @ 10a574 <__cxa_atexit@plt+0xfe11c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldreq ip, [lr, #-2104]! @ 0xfffff7c8 │ │ │ │ - ldreq ip, [lr, #-2100]! @ 0xfffff7cc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 10a5ac <__cxa_atexit@plt+0xfe154> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 10a5b0 <__cxa_atexit@plt+0xfe158> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldreq ip, [lr, #-2036]! @ 0xfffff80c │ │ │ │ - ldreq ip, [lr, #-2032]! @ 0xfffff810 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10886c <__cxa_atexit@plt+0xfc414> │ │ │ │ + b 1088e0 <__cxa_atexit@plt+0xfc488> │ │ │ │ + ldr r3, [pc, #220] @ 1088cc <__cxa_atexit@plt+0xfc474> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10886c <__cxa_atexit@plt+0xfc414> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldr r1, [pc, #156] @ 1088b0 <__cxa_atexit@plt+0xfc458> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10a600 <__cxa_atexit@plt+0xfe1a8> │ │ │ │ - ldr r3, [pc, #60] @ 10a610 <__cxa_atexit@plt+0xfe1b8> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 108884 <__cxa_atexit@plt+0xfc42c> │ │ │ │ + ldr r3, [pc, #128] @ 1088b4 <__cxa_atexit@plt+0xfc45c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 10a5f0 <__cxa_atexit@plt+0xfe198> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r1, [pc, #124] @ 1088b8 <__cxa_atexit@plt+0xfc460> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ 1088bc <__cxa_atexit@plt+0xfc464> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 108874 <__cxa_atexit@plt+0xfc41c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 104818 <__cxa_atexit@plt+0xf83c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 10a614 <__cxa_atexit@plt+0xfe1bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ 1088c0 <__cxa_atexit@plt+0xfc468> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 1088c4 <__cxa_atexit@plt+0xfc46c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ 1088c8 <__cxa_atexit@plt+0xfc470> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffcf8c │ │ │ │ - ldrbteq pc, [r2], #4024 @ 0xfb8 @ │ │ │ │ - ldrbteq r0, [r3], #496 @ 0x1f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 10a678 <__cxa_atexit@plt+0xfe220> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 10a670 <__cxa_atexit@plt+0xfe218> │ │ │ │ - ldr r3, [pc, #52] @ 10a680 <__cxa_atexit@plt+0xfe228> │ │ │ │ - ldr r8, [pc, #52] @ 10a684 <__cxa_atexit@plt+0xfe22c> │ │ │ │ - ldr r2, [pc, #52] @ 10a688 <__cxa_atexit@plt+0xfe230> │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0xffffbfe0 │ │ │ │ + ldreq lr, [lr, #-2332]! @ 0xfffff6e4 │ │ │ │ + ldreq lr, [lr, #-1344]! @ 0xfffffac0 │ │ │ │ + ldrbteq r2, [r3], #352 @ 0x160 │ │ │ │ + ldreq lr, [lr, #-1268]! @ 0xfffffb0c │ │ │ │ + ldreq lr, [lr, #-2232]! @ 0xfffff748 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq r2, [r3], #380 @ 0x17c │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 108904 <__cxa_atexit@plt+0xfc4ac> │ │ │ │ + ldr r1, [pc, #60] @ 108938 <__cxa_atexit@plt+0xfc4e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + b 108910 <__cxa_atexit@plt+0xfc4b8> │ │ │ │ + ldr r1, [pc, #48] @ 10893c <__cxa_atexit@plt+0xfc4e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 10892c <__cxa_atexit@plt+0xfc4d4> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrbteq r2, [r3], #272 @ 0x110 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldrbteq r2, [r3], #248 @ 0xf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldrbteq r2, [r3], #224 @ 0xe0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldrbteq r2, [r3], #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1089cc <__cxa_atexit@plt+0xfc574> │ │ │ │ + ldr r3, [pc, #64] @ 1089f0 <__cxa_atexit@plt+0xfc598> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 6b58f4 <__cxa_atexit@plt+0x6a949c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1089e4 <__cxa_atexit@plt+0xfc58c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldr r2, [pc, #24] @ 1089ec <__cxa_atexit@plt+0xfc594> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 1089c0 <__cxa_atexit@plt+0xfc568> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq pc, [r2], #3692 @ 0xe6c @ │ │ │ │ - ldrbteq pc, [r2], #3472 @ 0xd90 @ │ │ │ │ - ldreq ip, [lr, #-1820]! @ 0xfffff8e4 │ │ │ │ - ldrbteq pc, [r2], #3316 @ 0xcf4 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 10a6f4 <__cxa_atexit@plt+0xfe29c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 10a6ec <__cxa_atexit@plt+0xfe294> │ │ │ │ - ldr r3, [pc, #60] @ 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ - ldr r7, [pc, #60] @ 10a700 <__cxa_atexit@plt+0xfe2a8> │ │ │ │ - ldr r2, [pc, #60] @ 10a704 <__cxa_atexit@plt+0xfe2ac> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq r2, [r3], #92 @ 0x5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldrbteq r2, [r3], #68 @ 0x44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldrbteq r2, [r3], #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 108a58 <__cxa_atexit@plt+0xfc600> │ │ │ │ + ldr r3, [pc, #48] @ 108a74 <__cxa_atexit@plt+0xfc61c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ 10a708 <__cxa_atexit@plt+0xfe2b0> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108a6c <__cxa_atexit@plt+0xfc614> │ │ │ │ + b 108a88 <__cxa_atexit@plt+0xfc630> │ │ │ │ + ldr r7, [pc, #24] @ 108a78 <__cxa_atexit@plt+0xfc620> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrbteq pc, [r2], #3260 @ 0xcbc @ │ │ │ │ - ldreq ip, [lr, #-1708]! @ 0xfffff954 │ │ │ │ - ldrbteq pc, [r2], #3232 @ 0xca0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq lr, [lr, #-792]! @ 0xfffffce8 │ │ │ │ + ldrbteq r1, [r3], #4036 @ 0xfc4 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 10a740 <__cxa_atexit@plt+0xfe2e8> │ │ │ │ - ldr r2, [pc, #28] @ 10a74c <__cxa_atexit@plt+0xfe2f4> │ │ │ │ + bcc 108c08 <__cxa_atexit@plt+0xfc7b0> │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + cmp ip, #1 │ │ │ │ + blt 108af4 <__cxa_atexit@plt+0xfc69c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + add r0, r8, #8 │ │ │ │ + add r0, r0, lr │ │ │ │ + ldrsb r2, [r0] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + uxtb r1, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 108b0c <__cxa_atexit@plt+0xfc6b4> │ │ │ │ + ldr r0, [pc, #356] @ 108c38 <__cxa_atexit@plt+0xfc7e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #348] @ 108c3c <__cxa_atexit@plt+0xfc7e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 108bd4 <__cxa_atexit@plt+0xfc77c> │ │ │ │ + ldr r7, [pc, #324] @ 108c40 <__cxa_atexit@plt+0xfc7e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ + bcs 108b48 <__cxa_atexit@plt+0xfc6f0> │ │ │ │ + ldr r2, [pc, #276] @ 108c30 <__cxa_atexit@plt+0xfc7d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r0, [r0, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r0, r0, r1, lsl #6 │ │ │ │ + ldr r1, [pc, #260] @ 108c34 <__cxa_atexit@plt+0xfc7dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r1, r0, #12416 @ 0x3080 │ │ │ │ + b 108bd4 <__cxa_atexit@plt+0xfc77c> │ │ │ │ + ldrb sl, [r0, #1] │ │ │ │ + ldrb r9, [r0, #2] │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ + bcs 108b94 <__cxa_atexit@plt+0xfc73c> │ │ │ │ + lsl r0, r1, #12 │ │ │ │ + ldr r1, [pc, #196] @ 108c28 <__cxa_atexit@plt+0xfc7d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r0, sl, lsl #6 │ │ │ │ + ldr r2, [pc, #168] @ 108c18 <__cxa_atexit@plt+0xfc7c0> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #180] @ 108c2c <__cxa_atexit@plt+0xfc7d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + add r1, r0, r9 │ │ │ │ + add r1, r1, r2 │ │ │ │ + b 108bd4 <__cxa_atexit@plt+0xfc77c> │ │ │ │ + lsl r1, r1, #18 │ │ │ │ + add r1, r1, sl, lsl #12 │ │ │ │ + ldr r2, [pc, #120] @ 108c1c <__cxa_atexit@plt+0xfc7c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, r1, r9, lsl #6 │ │ │ │ + ldr r9, [pc, #100] @ 108c14 <__cxa_atexit@plt+0xfc7bc> │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #100] @ 108c20 <__cxa_atexit@plt+0xfc7c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r2, r1, r0 │ │ │ │ + add r1, r2, r9 │ │ │ │ + ldr r2, [pc, #72] @ 108c24 <__cxa_atexit@plt+0xfc7cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0], #-3 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108c00 <__cxa_atexit@plt+0xfc7a8> │ │ │ │ + b 108c50 <__cxa_atexit@plt+0xfc7f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldreq ip, [lr, #-3428]! @ 0xfffff29c │ │ │ │ - ldrbteq r0, [r3], #244 @ 0xf4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 10a7c8 <__cxa_atexit@plt+0xfe370> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 10a7c0 <__cxa_atexit@plt+0xfe368> │ │ │ │ - ldr r2, [pc, #76] @ 10a7d0 <__cxa_atexit@plt+0xfe378> │ │ │ │ - ldr r7, [pc, #76] @ 10a7d4 <__cxa_atexit@plt+0xfe37c> │ │ │ │ - ldr r3, [pc, #76] @ 10a7d8 <__cxa_atexit@plt+0xfe380> │ │ │ │ - ldr r1, [pc, #76] @ 10a7dc <__cxa_atexit@plt+0xfe384> │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + ldreq lr, [lr, #-700]! @ 0xfffffd44 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + ldreq lr, [lr, #-768]! @ 0xfffffd00 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + ldreq lr, [lr, #-840]! @ 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + ldreq lr, [lr, #-920]! @ 0xfffffc68 │ │ │ │ + ldreq lr, [lr, #-632]! @ 0xfffffd88 │ │ │ │ + ldrbteq r1, [r3], #3572 @ 0xdf4 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 108cc0 <__cxa_atexit@plt+0xfc868> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 108ca0 <__cxa_atexit@plt+0xfc848> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 108cf0 <__cxa_atexit@plt+0xfc898> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 108c5c <__cxa_atexit@plt+0xfc804> │ │ │ │ + ldr r3, [pc, #192] @ 108d68 <__cxa_atexit@plt+0xfc910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108d48 <__cxa_atexit@plt+0xfc8f0> │ │ │ │ + ldr r3, [pc, #176] @ 108d6c <__cxa_atexit@plt+0xfc914> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 108d2c <__cxa_atexit@plt+0xfc8d4> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 108d10 <__cxa_atexit@plt+0xfc8b8> │ │ │ │ + ldr r2, [pc, #140] @ 108d60 <__cxa_atexit@plt+0xfc908> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108d48 <__cxa_atexit@plt+0xfc8f0> │ │ │ │ + ldr r3, [pc, #120] @ 108d64 <__cxa_atexit@plt+0xfc90c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add sl, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #48] @ 10a7e0 <__cxa_atexit@plt+0xfe388> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 4006a0 <__cxa_atexit@plt+0x3f4248> │ │ │ │ + b 108d2c <__cxa_atexit@plt+0xfc8d4> │ │ │ │ + ldr r3, [pc, #88] @ 108d50 <__cxa_atexit@plt+0xfc8f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108d48 <__cxa_atexit@plt+0xfc8f0> │ │ │ │ + ldr r3, [pc, #72] @ 108d54 <__cxa_atexit@plt+0xfc8fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 108d2c <__cxa_atexit@plt+0xfc8d4> │ │ │ │ + ldr r3, [pc, #64] @ 108d58 <__cxa_atexit@plt+0xfc900> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108d48 <__cxa_atexit@plt+0xfc8f0> │ │ │ │ + ldr r3, [pc, #48] @ 108d5c <__cxa_atexit@plt+0xfc904> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108d48 <__cxa_atexit@plt+0xfc8f0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 108ec0 <__cxa_atexit@plt+0xfca68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r0, [r3], #180 @ 0xb4 │ │ │ │ - ldrbteq r0, [r3], #140 @ 0x8c │ │ │ │ - ldrbteq r0, [r3], #160 @ 0xa0 │ │ │ │ - ldreq ip, [lr, #-1504]! @ 0xfffffa20 │ │ │ │ - ldreq ip, [lr, #-3380]! @ 0xfffff2cc │ │ │ │ - ldrbteq r0, [r3], #108 @ 0x6c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 10a808 <__cxa_atexit@plt+0xfe3b0> │ │ │ │ - ldr r0, [pc, #12] @ 10a80c <__cxa_atexit@plt+0xfe3b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq r0, [r3], #92 @ 0x5c │ │ │ │ - ldrbteq r0, [r3], #88 @ 0x58 │ │ │ │ - ldrbteq r0, [r3], #92 @ 0x5c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 10a864 <__cxa_atexit@plt+0xfe40c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 10a85c <__cxa_atexit@plt+0xfe404> │ │ │ │ - ldr r8, [pc, #40] @ 10a86c <__cxa_atexit@plt+0xfe414> │ │ │ │ - ldr r3, [pc, #40] @ 10a870 <__cxa_atexit@plt+0xfe418> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 6c3694 <__cxa_atexit@plt+0x6b723c> │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq r1, [r3], #3272 @ 0xcc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 108da8 <__cxa_atexit@plt+0xfc950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108da0 <__cxa_atexit@plt+0xfc948> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 108ec0 <__cxa_atexit@plt+0xfca68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r3], #3212 @ 0xc8c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 108ec0 <__cxa_atexit@plt+0xfca68> │ │ │ │ + ldrbteq r1, [r3], #3188 @ 0xc74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 108dfc <__cxa_atexit@plt+0xfc9a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108df4 <__cxa_atexit@plt+0xfc99c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 108ec0 <__cxa_atexit@plt+0xfca68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r0, [r3], #20 │ │ │ │ - ldreq ip, [lr, #-1328]! @ 0xfffffad0 │ │ │ │ - ldrbteq r0, [r3], #160 @ 0xa0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 10a8d4 <__cxa_atexit@plt+0xfe47c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 10a8cc <__cxa_atexit@plt+0xfe474> │ │ │ │ - ldr r3, [pc, #52] @ 10a8dc <__cxa_atexit@plt+0xfe484> │ │ │ │ - ldr r9, [pc, #52] @ 10a8e0 <__cxa_atexit@plt+0xfe488> │ │ │ │ - ldr r2, [pc, #52] @ 10a8e4 <__cxa_atexit@plt+0xfe48c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r3], #3128 @ 0xc38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 108ec0 <__cxa_atexit@plt+0xfca68> │ │ │ │ + ldrbteq r1, [r3], #3104 @ 0xc20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 108e50 <__cxa_atexit@plt+0xfc9f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108e48 <__cxa_atexit@plt+0xfc9f0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 108ec0 <__cxa_atexit@plt+0xfca68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r3], #3044 @ 0xbe4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 108ec0 <__cxa_atexit@plt+0xfca68> │ │ │ │ + ldrbteq r1, [r3], #3020 @ 0xbcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 108ea4 <__cxa_atexit@plt+0xfca4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 108e9c <__cxa_atexit@plt+0xfca44> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 108ec0 <__cxa_atexit@plt+0xfca68> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq r0, [r3], #68 @ 0x44 │ │ │ │ - ldrbteq r0, [r3], #84 @ 0x54 │ │ │ │ - ldreq ip, [lr, #-1216]! @ 0xfffffb40 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r1, [r3], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10a914 <__cxa_atexit@plt+0xfe4bc> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10a924 <__cxa_atexit@plt+0xfe4cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 108ec0 <__cxa_atexit@plt+0xfca68> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [pc, #152] @ 108f68 <__cxa_atexit@plt+0xfcb10> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 108f08 <__cxa_atexit@plt+0xfcab0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 108f14 <__cxa_atexit@plt+0xfcabc> │ │ │ │ + ldr r7, [pc, #120] @ 108f74 <__cxa_atexit@plt+0xfcb1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldrbteq r0, [r3], #96 @ 0x60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10a988 <__cxa_atexit@plt+0xfe530> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10a994 <__cxa_atexit@plt+0xfe53c> │ │ │ │ - ldr r2, [pc, #76] @ 10a9a4 <__cxa_atexit@plt+0xfe54c> │ │ │ │ - ldr r1, [pc, #76] @ 10a9a8 <__cxa_atexit@plt+0xfe550> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10a9ac <__cxa_atexit@plt+0xfe554> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq ip, [lr, #-1072]! @ 0xfffffbd0 │ │ │ │ - ldrteq r6, [fp], #2232 @ 0x8b8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ + ldr r7, [pc, #80] @ 108f6c <__cxa_atexit@plt+0xfcb14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 108f44 <__cxa_atexit@plt+0xfcaec> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10a9dc <__cxa_atexit@plt+0xfe584> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + bhi 108f50 <__cxa_atexit@plt+0xfcaf8> │ │ │ │ + str r8, [r5] │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10a9ec <__cxa_atexit@plt+0xfe594> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #20] @ 108f70 <__cxa_atexit@plt+0xfcb18> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r2], #3992 @ 0xf98 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + ldrbteq r1, [r3], #2788 @ 0xae4 │ │ │ │ + ldreq sp, [lr, #-3704]! @ 0xfffff188 │ │ │ │ + ldrbteq r1, [r3], #2752 @ 0xac0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 108fa4 <__cxa_atexit@plt+0xfcb4c> │ │ │ │ + ldr r7, [pc, #120] @ 109010 <__cxa_atexit@plt+0xfcbb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #92] @ 109008 <__cxa_atexit@plt+0xfcbb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r7, #4]! │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 108fdc <__cxa_atexit@plt+0xfcb84> │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 10aa50 <__cxa_atexit@plt+0xfe5f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10aa5c <__cxa_atexit@plt+0xfe604> │ │ │ │ - ldr r2, [pc, #76] @ 10aa6c <__cxa_atexit@plt+0xfe614> │ │ │ │ - ldr r1, [pc, #76] @ 10aa70 <__cxa_atexit@plt+0xfe618> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10aa74 <__cxa_atexit@plt+0xfe61c> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bhi 108fec <__cxa_atexit@plt+0xfcb94> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r7, [pc, #16] @ 10900c <__cxa_atexit@plt+0xfcbb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq ip, [lr, #-872]! @ 0xfffffc98 │ │ │ │ - ldrteq r6, [fp], #2022 @ 0x7e6 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq r1, [r3], #2628 @ 0xa44 │ │ │ │ + ldreq sp, [lr, #-3548]! @ 0xfffff224 │ │ │ │ + ldrbteq r1, [r3], #2596 @ 0xa24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10aaa4 <__cxa_atexit@plt+0xfe64c> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + bhi 109040 <__cxa_atexit@plt+0xfcbe8> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10aab4 <__cxa_atexit@plt+0xfe65c> │ │ │ │ + b 107898 <__cxa_atexit@plt+0xfb440> │ │ │ │ + ldr r7, [pc, #12] @ 109054 <__cxa_atexit@plt+0xfcbfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r1, [r3], #2552 @ 0x9f8 │ │ │ │ + ldrbteq r1, [r3], #2572 @ 0xa0c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1090cc <__cxa_atexit@plt+0xfcc74> │ │ │ │ + ldr r3, [pc, #96] @ 1090dc <__cxa_atexit@plt+0xfcc84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1090b4 <__cxa_atexit@plt+0xfcc5c> │ │ │ │ + ldr r3, [pc, #72] @ 1090e0 <__cxa_atexit@plt+0xfcc88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1090c4 <__cxa_atexit@plt+0xfcc6c> │ │ │ │ + b 109130 <__cxa_atexit@plt+0xfccd8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1090e4 <__cxa_atexit@plt+0xfcc8c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r2], #3792 @ 0xed0 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10ab18 <__cxa_atexit@plt+0xfe6c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10ab24 <__cxa_atexit@plt+0xfe6cc> │ │ │ │ - ldr r2, [pc, #76] @ 10ab34 <__cxa_atexit@plt+0xfe6dc> │ │ │ │ - ldr r1, [pc, #76] @ 10ab38 <__cxa_atexit@plt+0xfe6e0> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrbteq r1, [r3], #2476 @ 0x9ac │ │ │ │ + ldrbteq r1, [r3], #2432 @ 0x980 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r2, [pc, #28] @ 109120 <__cxa_atexit@plt+0xfccc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10ab3c <__cxa_atexit@plt+0xfe6e4> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109118 <__cxa_atexit@plt+0xfccc0> │ │ │ │ + b 109130 <__cxa_atexit@plt+0xfccd8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq ip, [lr, #-672]! @ 0xfffffd60 │ │ │ │ - ldrteq r6, [fp], #1814 @ 0x716 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq r1, [r3], #2372 @ 0x944 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 109190 <__cxa_atexit@plt+0xfcd38> │ │ │ │ + ldr r2, [pc, #200] @ 10921c <__cxa_atexit@plt+0xfcdc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1091d4 <__cxa_atexit@plt+0xfcd7c> │ │ │ │ + ldr r2, [pc, #184] @ 109220 <__cxa_atexit@plt+0xfcdc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1091dc <__cxa_atexit@plt+0xfcd84> │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10ab6c <__cxa_atexit@plt+0xfe714> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + bhi 1091e8 <__cxa_atexit@plt+0xfcd90> │ │ │ │ + str r8, [r5] │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10ab7c <__cxa_atexit@plt+0xfe724> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq pc, [r2], #3592 @ 0xe08 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10abe0 <__cxa_atexit@plt+0xfe788> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10abec <__cxa_atexit@plt+0xfe794> │ │ │ │ - ldr r2, [pc, #76] @ 10abfc <__cxa_atexit@plt+0xfe7a4> │ │ │ │ - ldr r1, [pc, #76] @ 10ac00 <__cxa_atexit@plt+0xfe7a8> │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldr r2, [pc, #120] @ 109210 <__cxa_atexit@plt+0xfcdb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10ac04 <__cxa_atexit@plt+0xfe7ac> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + str r2, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1091d4 <__cxa_atexit@plt+0xfcd7c> │ │ │ │ + ldr r2, [pc, #104] @ 109214 <__cxa_atexit@plt+0xfcdbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1091dc <__cxa_atexit@plt+0xfcd84> │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1091f8 <__cxa_atexit@plt+0xfcda0> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq ip, [lr, #-472]! @ 0xfffffe28 │ │ │ │ - ldrteq r6, [fp], #1602 @ 0x642 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #48] @ 109224 <__cxa_atexit@plt+0xfcdcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 109204 <__cxa_atexit@plt+0xfcdac> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #20] @ 109218 <__cxa_atexit@plt+0xfcdc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + ldrbteq r1, [r3], #2100 @ 0x834 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldrbteq r1, [r3], #2164 @ 0x874 │ │ │ │ + ldrbteq r1, [r3], #2104 @ 0x838 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 109288 <__cxa_atexit@plt+0xfce30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 109264 <__cxa_atexit@plt+0xfce0c> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10ac34 <__cxa_atexit@plt+0xfe7dc> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + bhi 109270 <__cxa_atexit@plt+0xfce18> │ │ │ │ + str r8, [r5] │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10ac44 <__cxa_atexit@plt+0xfe7ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq pc, [r2], #3392 @ 0xd40 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10aca8 <__cxa_atexit@plt+0xfe850> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10acb4 <__cxa_atexit@plt+0xfe85c> │ │ │ │ - ldr r2, [pc, #76] @ 10acc4 <__cxa_atexit@plt+0xfe86c> │ │ │ │ - ldr r1, [pc, #76] @ 10acc8 <__cxa_atexit@plt+0xfe870> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10accc <__cxa_atexit@plt+0xfe874> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 10928c <__cxa_atexit@plt+0xfce34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq ip, [lr, #-272]! @ 0xfffffef0 │ │ │ │ - ldrteq r6, [fp], #1391 @ 0x56f │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq r1, [r3], #2028 @ 0x7ec │ │ │ │ + ldrbteq r1, [r3], #2000 @ 0x7d0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10acfc <__cxa_atexit@plt+0xfe8a4> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + bhi 1092bc <__cxa_atexit@plt+0xfce64> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10ad0c <__cxa_atexit@plt+0xfe8b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1086f0 <__cxa_atexit@plt+0xfc298> │ │ │ │ + ldr r7, [pc, #12] @ 1092d0 <__cxa_atexit@plt+0xfce78> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r2], #3192 @ 0xc78 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10ad70 <__cxa_atexit@plt+0xfe918> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10ad7c <__cxa_atexit@plt+0xfe924> │ │ │ │ - ldr r2, [pc, #76] @ 10ad8c <__cxa_atexit@plt+0xfe934> │ │ │ │ - ldr r1, [pc, #76] @ 10ad90 <__cxa_atexit@plt+0xfe938> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10ad94 <__cxa_atexit@plt+0xfe93c> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + ldrbteq r1, [r3], #1956 @ 0x7a4 │ │ │ │ + ldrbteq r1, [r3], #1884 @ 0x75c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 109334 <__cxa_atexit@plt+0xfcedc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 109310 <__cxa_atexit@plt+0xfceb8> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10931c <__cxa_atexit@plt+0xfcec4> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 109338 <__cxa_atexit@plt+0xfcee0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq ip, [lr, #-72]! @ 0xffffffb8 │ │ │ │ - ldrteq r6, [fp], #1183 @ 0x49f │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrbteq r1, [r3], #1808 @ 0x710 │ │ │ │ + ldrbteq r1, [r3], #1780 @ 0x6f4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10adc4 <__cxa_atexit@plt+0xfe96c> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + bhi 109368 <__cxa_atexit@plt+0xfcf10> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10add4 <__cxa_atexit@plt+0xfe97c> │ │ │ │ + b 106994 <__cxa_atexit@plt+0xfa53c> │ │ │ │ + ldr r7, [pc, #12] @ 10937c <__cxa_atexit@plt+0xfcf24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrbteq r1, [r3], #1736 @ 0x6c8 │ │ │ │ + ldrbteq r1, [r3], #1428 @ 0x594 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1093c8 <__cxa_atexit@plt+0xfcf70> │ │ │ │ + ldr r7, [pc, #52] @ 1093dc <__cxa_atexit@plt+0xfcf84> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1093bc <__cxa_atexit@plt+0xfcf64> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1093f0 <__cxa_atexit@plt+0xfcf98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r2], #2992 @ 0xbb0 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10ae38 <__cxa_atexit@plt+0xfe9e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10ae44 <__cxa_atexit@plt+0xfe9ec> │ │ │ │ - ldr r2, [pc, #76] @ 10ae54 <__cxa_atexit@plt+0xfe9fc> │ │ │ │ - ldr r1, [pc, #76] @ 10ae58 <__cxa_atexit@plt+0xfea00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10ae5c <__cxa_atexit@plt+0xfea04> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #16] @ 1093e0 <__cxa_atexit@plt+0xfcf88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq fp, [lr, #-3968]! @ 0xfffff080 │ │ │ │ - ldrteq r6, [fp], #975 @ 0x3cf │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrbteq r1, [r3], #1720 @ 0x6b8 │ │ │ │ + ldrbteq r1, [r3], #1332 @ 0x534 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 10affc <__cxa_atexit@plt+0xfeba4> │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 10aee4 <__cxa_atexit@plt+0xfea8c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 10af04 <__cxa_atexit@plt+0xfeaac> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - add lr, r6, #28 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - sub r3, r2, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bhi 10afa8 <__cxa_atexit@plt+0xfeb50> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10b048 <__cxa_atexit@plt+0xfebf0> │ │ │ │ - ldr r3, [pc, #456] @ 10b0a8 <__cxa_atexit@plt+0xfec50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 10afbc <__cxa_atexit@plt+0xfeb64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10b004 <__cxa_atexit@plt+0xfebac> │ │ │ │ - ldr lr, [pc, #400] @ 10b090 <__cxa_atexit@plt+0xfec38> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 10af20 <__cxa_atexit@plt+0xfeac8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10b010 <__cxa_atexit@plt+0xfebb8> │ │ │ │ - ldr lr, [pc, #352] @ 10b080 <__cxa_atexit@plt+0xfec28> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub ip, r5, #4 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #696] @ 1096c0 <__cxa_atexit@plt+0xfd268> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #348] @ 10b084 <__cxa_atexit@plt+0xfec2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r7, r2, #256 @ 0x100 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr lr, [pc, #328] @ 10b088 <__cxa_atexit@plt+0xfec30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10b030 <__cxa_atexit@plt+0xfebd8> │ │ │ │ - ldr r3, [pc, #324] @ 10b0b8 <__cxa_atexit@plt+0xfec60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 10afbc <__cxa_atexit@plt+0xfeb64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10b03c <__cxa_atexit@plt+0xfebe4> │ │ │ │ - ldr r3, [pc, #308] @ 10b0c0 <__cxa_atexit@plt+0xfec68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 10afbc <__cxa_atexit@plt+0xfeb64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10b054 <__cxa_atexit@plt+0xfebfc> │ │ │ │ - ldr r3, [pc, #268] @ 10b0b0 <__cxa_atexit@plt+0xfec58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 10afbc <__cxa_atexit@plt+0xfeb64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10b060 <__cxa_atexit@plt+0xfec08> │ │ │ │ - ldr r3, [pc, #220] @ 10b098 <__cxa_atexit@plt+0xfec40> │ │ │ │ + ldr r8, [pc, #692] @ 1096c4 <__cxa_atexit@plt+0xfd26c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #688] @ 1096c8 <__cxa_atexit@plt+0xfd270> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 1094e0 <__cxa_atexit@plt+0xfd088> │ │ │ │ + bic r0, r2, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + add r5, r3, r1 │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r0, #7 │ │ │ │ + bne 109484 <__cxa_atexit@plt+0xfd02c> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + add r0, ip, r1 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 1096a4 <__cxa_atexit@plt+0xfd24c> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, r1]! │ │ │ │ + str sl, [r0, #4] │ │ │ │ + sub r1, r1, #4 │ │ │ │ + add r2, r7, #3 │ │ │ │ + tst r2, #3 │ │ │ │ + bne 109418 <__cxa_atexit@plt+0xfcfc0> │ │ │ │ + ldr r0, [r7, #3]! │ │ │ │ + add r5, r3, r1 │ │ │ │ + bx r0 │ │ │ │ + sub r7, r0, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + bhi 10961c <__cxa_atexit@plt+0xfd1c4> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldr r3, [pc, #552] @ 1096dc <__cxa_atexit@plt+0xfd284> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #216] @ 10b09c <__cxa_atexit@plt+0xfec44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r7, r2, #256 @ 0x100 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [pc, #196] @ 10b0a0 <__cxa_atexit@plt+0xfec48> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, lr, #6 │ │ │ │ - mov r6, lr │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 10966c <__cxa_atexit@plt+0xfd214> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 109680 <__cxa_atexit@plt+0xfd228> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #136] @ 10b094 <__cxa_atexit@plt+0xfec3c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 10b018 <__cxa_atexit@plt+0xfebc0> │ │ │ │ - ldr r6, [pc, #116] @ 10b08c <__cxa_atexit@plt+0xfec34> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r0, [pc, #132] @ 10b0bc <__cxa_atexit@plt+0xfec64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10b068 <__cxa_atexit@plt+0xfec10> │ │ │ │ - ldr r0, [pc, #128] @ 10b0c4 <__cxa_atexit@plt+0xfec6c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10b068 <__cxa_atexit@plt+0xfec10> │ │ │ │ - ldr r0, [pc, #92] @ 10b0ac <__cxa_atexit@plt+0xfec54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10b068 <__cxa_atexit@plt+0xfec10> │ │ │ │ - ldr r0, [pc, #88] @ 10b0b4 <__cxa_atexit@plt+0xfec5c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10b068 <__cxa_atexit@plt+0xfec10> │ │ │ │ - ldr r0, [pc, #60] @ 10b0a4 <__cxa_atexit@plt+0xfec4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r1, #28 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r8] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - ldreq ip, [lr, #-576]! @ 0xfffffdc0 │ │ │ │ - ldreq fp, [lr, #-3692]! @ 0xfffff194 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - andeq r0, r0, r4, lsr #7 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - ldreq ip, [lr, #-420]! @ 0xfffffe5c │ │ │ │ - ldreq fp, [lr, #-3536]! @ 0xfffff230 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10b134 <__cxa_atexit@plt+0xfecdc> │ │ │ │ - ldr r7, [pc, #92] @ 10b14c <__cxa_atexit@plt+0xfecf4> │ │ │ │ - ldr r2, [pc, #92] @ 10b150 <__cxa_atexit@plt+0xfecf8> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 109504 <__cxa_atexit@plt+0xfd0ac> │ │ │ │ + ldr r7, [pc, #476] @ 1096cc <__cxa_atexit@plt+0xfd274> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10b154 <__cxa_atexit@plt+0xfecfc> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #464] @ 1096d0 <__cxa_atexit@plt+0xfd278> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10b158 <__cxa_atexit@plt+0xfed00> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - ldreq ip, [lr, #-112]! @ 0xffffff90 │ │ │ │ - ldreq fp, [lr, #-3220]! @ 0xfffff36c │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10b1c8 <__cxa_atexit@plt+0xfed70> │ │ │ │ - ldr r7, [pc, #92] @ 10b1e0 <__cxa_atexit@plt+0xfed88> │ │ │ │ - ldr r2, [pc, #92] @ 10b1e4 <__cxa_atexit@plt+0xfed8c> │ │ │ │ + ldr r7, [pc, #532] @ 109720 <__cxa_atexit@plt+0xfd2c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + add r5, r3, r1 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #520] @ 109724 <__cxa_atexit@plt+0xfd2cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #468] @ 1096fc <__cxa_atexit@plt+0xfd2a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 10960c <__cxa_atexit@plt+0xfd1b4> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #444] @ 109700 <__cxa_atexit@plt+0xfd2a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #432] @ 109704 <__cxa_atexit@plt+0xfd2ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109654 <__cxa_atexit@plt+0xfd1fc> │ │ │ │ + ldr r7, [pc, #420] @ 109708 <__cxa_atexit@plt+0xfd2b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1095f4 <__cxa_atexit@plt+0xfd19c> │ │ │ │ + ldr r7, [pc, #412] @ 10970c <__cxa_atexit@plt+0xfd2b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 10960c <__cxa_atexit@plt+0xfd1b4> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #388] @ 109710 <__cxa_atexit@plt+0xfd2b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #376] @ 109714 <__cxa_atexit@plt+0xfd2bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109654 <__cxa_atexit@plt+0xfd1fc> │ │ │ │ + ldr r7, [pc, #364] @ 109718 <__cxa_atexit@plt+0xfd2c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1095f4 <__cxa_atexit@plt+0xfd19c> │ │ │ │ + ldr r7, [pc, #304] @ 1096e8 <__cxa_atexit@plt+0xfd290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 10960c <__cxa_atexit@plt+0xfd1b4> │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r7, [pc, #280] @ 1096ec <__cxa_atexit@plt+0xfd294> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r3] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + ldr r7, [pc, #268] @ 1096f0 <__cxa_atexit@plt+0xfd298> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109654 <__cxa_atexit@plt+0xfd1fc> │ │ │ │ + ldr r7, [pc, #256] @ 1096f4 <__cxa_atexit@plt+0xfd29c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #248] @ 1096f8 <__cxa_atexit@plt+0xfd2a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #176] @ 1096d4 <__cxa_atexit@plt+0xfd27c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 10965c <__cxa_atexit@plt+0xfd204> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10b1e8 <__cxa_atexit@plt+0xfed90> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 109694 <__cxa_atexit@plt+0xfd23c> │ │ │ │ + ldr r7, [pc, #220] @ 109728 <__cxa_atexit@plt+0xfd2d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10b1ec <__cxa_atexit@plt+0xfed94> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #112] @ 1096e4 <__cxa_atexit@plt+0xfd28c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 1096e0 <__cxa_atexit@plt+0xfd288> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 1096d8 <__cxa_atexit@plt+0xfd280> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #112] @ 10971c <__cxa_atexit@plt+0xfd2c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffb8c │ │ │ │ - ldreq fp, [lr, #-4060]! @ 0xfffff024 │ │ │ │ - ldreq fp, [lr, #-3072]! @ 0xfffff400 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + ldreq sp, [lr, #-4084]! @ 0xfffff00c │ │ │ │ + ldrbteq r1, [r3], #792 @ 0x318 │ │ │ │ + ldrbteq r1, [r3], #776 @ 0x308 │ │ │ │ + andeq r0, r0, r0, lsl #28 │ │ │ │ + ldreq sp, [lr, #-1756]! @ 0xfffff924 │ │ │ │ + andeq r0, r0, r4, lsr pc │ │ │ │ + ldreq sp, [lr, #-1776]! @ 0xfffff910 │ │ │ │ + ldreq sp, [lr, #-1792]! @ 0xfffff900 │ │ │ │ + @ instruction: 0x00000bb0 │ │ │ │ + andeq r0, r0, r4, lsl #24 │ │ │ │ + ldreq sp, [lr, #-3628]! @ 0xfffff1d4 │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + ldreq sp, [lr, #-3600]! @ 0xfffff1f0 │ │ │ │ + andeq r0, r0, r4, lsl r8 │ │ │ │ + andeq r0, r0, r8, ror #16 │ │ │ │ + ldreq sp, [lr, #-3772]! @ 0xfffff144 │ │ │ │ + andeq r0, r0, r0, ror r8 │ │ │ │ + andeq r0, r0, r0, lsl #4 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + ldreq sp, [lr, #-3700]! @ 0xfffff18c │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + ldrbteq r1, [r3], #988 @ 0x3dc │ │ │ │ + ldrbteq r1, [r3], #676 @ 0x2a4 │ │ │ │ + ldrbteq r1, [r3], #660 @ 0x294 │ │ │ │ + ldreq sp, [lr, #-1832]! @ 0xfffff8d8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10b25c <__cxa_atexit@plt+0xfee04> │ │ │ │ - ldr r7, [pc, #92] @ 10b274 <__cxa_atexit@plt+0xfee1c> │ │ │ │ - ldr r2, [pc, #92] @ 10b278 <__cxa_atexit@plt+0xfee20> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #36] @ 109760 <__cxa_atexit@plt+0xfd308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10b27c <__cxa_atexit@plt+0xfee24> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #32] @ 109764 <__cxa_atexit@plt+0xfd30c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10b280 <__cxa_atexit@plt+0xfee28> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldreq sp, [lr, #-1592]! @ 0xfffff9c8 │ │ │ │ + ldreq sp, [lr, #-1588]! @ 0xfffff9cc │ │ │ │ + ldrbteq r1, [r3], #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ 1097c8 <__cxa_atexit@plt+0xfd370> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 1097cc <__cxa_atexit@plt+0xfd374> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1097bc <__cxa_atexit@plt+0xfd364> │ │ │ │ + ldr r7, [pc, #44] @ 1097d0 <__cxa_atexit@plt+0xfd378> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 1097d4 <__cxa_atexit@plt+0xfd37c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq sp, [lr, #-3196]! @ 0xfffff384 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq sp, [lr, #-3164]! @ 0xfffff3a4 │ │ │ │ + ldrbteq r1, [r3], #84 @ 0x54 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1097fc <__cxa_atexit@plt+0xfd3a4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - ldreq fp, [lr, #-3912]! @ 0xfffff0b8 │ │ │ │ - ldreq fp, [lr, #-2924]! @ 0xfffff494 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10b2f0 <__cxa_atexit@plt+0xfee98> │ │ │ │ - ldr r7, [pc, #92] @ 10b308 <__cxa_atexit@plt+0xfeeb0> │ │ │ │ - ldr r2, [pc, #92] @ 10b30c <__cxa_atexit@plt+0xfeeb4> │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r1, [r3], #44 @ 0x2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10983c <__cxa_atexit@plt+0xfd3e4> │ │ │ │ + ldr r3, [pc, #52] @ 109860 <__cxa_atexit@plt+0xfd408> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 109854 <__cxa_atexit@plt+0xfd3fc> │ │ │ │ + b 109870 <__cxa_atexit@plt+0xfd418> │ │ │ │ + ldr r3, [pc, #24] @ 10985c <__cxa_atexit@plt+0xfd404> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 109854 <__cxa_atexit@plt+0xfd3fc> │ │ │ │ + b 109bac <__cxa_atexit@plt+0xfd754> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq r0, [r3], #4040 @ 0xfc8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1098cc <__cxa_atexit@plt+0xfd474> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r7, r3, r7 │ │ │ │ + ldrsb r2, [r7] │ │ │ │ + uxtb r3, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 1098e0 <__cxa_atexit@plt+0xfd488> │ │ │ │ + ldr r7, [pc, #364] @ 109a10 <__cxa_atexit@plt+0xfd5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10b310 <__cxa_atexit@plt+0xfeeb8> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #348] @ 109a14 <__cxa_atexit@plt+0xfd5bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1099d4 <__cxa_atexit@plt+0xfd57c> │ │ │ │ + ldr r7, [pc, #336] @ 109a18 <__cxa_atexit@plt+0xfd5c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1099bc <__cxa_atexit@plt+0xfd564> │ │ │ │ + ldr r7, [pc, #328] @ 109a1c <__cxa_atexit@plt+0xfd5c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10b314 <__cxa_atexit@plt+0xfeebc> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ + bcs 109924 <__cxa_atexit@plt+0xfd4cc> │ │ │ │ + add r7, r2, r3, lsl #6 │ │ │ │ + ldr r2, [pc, #268] @ 109a04 <__cxa_atexit@plt+0xfd5ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r7, #12416 @ 0x3080 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #248] @ 109a08 <__cxa_atexit@plt+0xfd5b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1099d4 <__cxa_atexit@plt+0xfd57c> │ │ │ │ + ldr r7, [pc, #236] @ 109a0c <__cxa_atexit@plt+0xfd5b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1099bc <__cxa_atexit@plt+0xfd564> │ │ │ │ + ldrb r1, [r7, #2] │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ + bcs 109974 <__cxa_atexit@plt+0xfd51c> │ │ │ │ + lsl r7, r3, #12 │ │ │ │ + add r7, r7, r2, lsl #6 │ │ │ │ + ldr r3, [pc, #164] @ 1099e4 <__cxa_atexit@plt+0xfd58c> │ │ │ │ + ldr r2, [pc, #180] @ 1099f8 <__cxa_atexit@plt+0xfd5a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, r1 │ │ │ │ + add r7, r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #156] @ 1099fc <__cxa_atexit@plt+0xfd5a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1099d4 <__cxa_atexit@plt+0xfd57c> │ │ │ │ + ldr r7, [pc, #144] @ 109a00 <__cxa_atexit@plt+0xfd5a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1099bc <__cxa_atexit@plt+0xfd564> │ │ │ │ + lsl r3, r3, #18 │ │ │ │ + add r3, r3, r2, lsl #12 │ │ │ │ + add r3, r3, r1, lsl #6 │ │ │ │ + ldr r2, [pc, #88] @ 1099e0 <__cxa_atexit@plt+0xfd588> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #88] @ 1099e8 <__cxa_atexit@plt+0xfd590> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r7, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #64] @ 1099ec <__cxa_atexit@plt+0xfd594> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1099d4 <__cxa_atexit@plt+0xfd57c> │ │ │ │ + ldr r7, [pc, #52] @ 1099f0 <__cxa_atexit@plt+0xfd598> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #40] @ 1099f4 <__cxa_atexit@plt+0xfd59c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + ldreq sp, [lr, #-2660]! @ 0xfffff59c │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + ldreq sp, [lr, #-2628]! @ 0xfffff5bc │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + ldreq sp, [lr, #-2736]! @ 0xfffff550 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + ldreq sp, [lr, #-2816]! @ 0xfffff500 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + ldreq sp, [lr, #-2904]! @ 0xfffff4a8 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + ldreq sp, [lr, #-1188]! @ 0xfffffb5c │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 109a40 <__cxa_atexit@plt+0xfd5e8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - ldreq fp, [lr, #-3764]! @ 0xfffff14c │ │ │ │ - ldreq fp, [lr, #-2776]! @ 0xfffff528 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10b384 <__cxa_atexit@plt+0xfef2c> │ │ │ │ - ldr r7, [pc, #92] @ 10b39c <__cxa_atexit@plt+0xfef44> │ │ │ │ - ldr r2, [pc, #92] @ 10b3a0 <__cxa_atexit@plt+0xfef48> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #36] @ 109a78 <__cxa_atexit@plt+0xfd620> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10b3a4 <__cxa_atexit@plt+0xfef4c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #32] @ 109a7c <__cxa_atexit@plt+0xfd624> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10b3a8 <__cxa_atexit@plt+0xfef50> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldreq sp, [lr, #-800]! @ 0xfffffce0 │ │ │ │ + ldreq sp, [lr, #-796]! @ 0xfffffce4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 109aa0 <__cxa_atexit@plt+0xfd648> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff778 │ │ │ │ - ldreq fp, [lr, #-3616]! @ 0xfffff1e0 │ │ │ │ - ldreq fp, [lr, #-2628]! @ 0xfffff5bc │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10b418 <__cxa_atexit@plt+0xfefc0> │ │ │ │ - ldr r7, [pc, #92] @ 10b430 <__cxa_atexit@plt+0xfefd8> │ │ │ │ - ldr r2, [pc, #92] @ 10b434 <__cxa_atexit@plt+0xfefdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #36] @ 109ad8 <__cxa_atexit@plt+0xfd680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10b438 <__cxa_atexit@plt+0xfefe0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #32] @ 109adc <__cxa_atexit@plt+0xfd684> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10b43c <__cxa_atexit@plt+0xfefe4> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldreq sp, [lr, #-704]! @ 0xfffffd40 │ │ │ │ + ldreq sp, [lr, #-700]! @ 0xfffffd44 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 109b00 <__cxa_atexit@plt+0xfd6a8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - ldreq fp, [lr, #-3468]! @ 0xfffff274 │ │ │ │ - ldreq fp, [lr, #-2480]! @ 0xfffff650 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10b4ac <__cxa_atexit@plt+0xff054> │ │ │ │ - ldr r7, [pc, #92] @ 10b4c4 <__cxa_atexit@plt+0xff06c> │ │ │ │ - ldr r2, [pc, #92] @ 10b4c8 <__cxa_atexit@plt+0xff070> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #36] @ 109b38 <__cxa_atexit@plt+0xfd6e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10b4cc <__cxa_atexit@plt+0xff074> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #32] @ 109b3c <__cxa_atexit@plt+0xfd6e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10b4d0 <__cxa_atexit@plt+0xff078> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldreq sp, [lr, #-608]! @ 0xfffffda0 │ │ │ │ + ldreq sp, [lr, #-604]! @ 0xfffffda4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 109b60 <__cxa_atexit@plt+0xfd708> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff4c0 │ │ │ │ - ldreq fp, [lr, #-3320]! @ 0xfffff308 │ │ │ │ - ldreq fp, [lr, #-2332]! @ 0xfffff6e4 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10b4fc <__cxa_atexit@plt+0xff0a4> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10b50c <__cxa_atexit@plt+0xff0b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 109b98 <__cxa_atexit@plt+0xfd740> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 109b9c <__cxa_atexit@plt+0xfd744> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r2], #1144 @ 0x478 @ │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 10b59c <__cxa_atexit@plt+0xff144> │ │ │ │ - ldr r9, [r8] │ │ │ │ - ldr lr, [pc, #196] @ 10b5f8 <__cxa_atexit@plt+0xff1a0> │ │ │ │ - mov r1, #0 │ │ │ │ - mov r3, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 10b5b8 <__cxa_atexit@plt+0xff160> │ │ │ │ - add r0, r6, r1 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r0, #20 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 10b5d8 <__cxa_atexit@plt+0xff180> │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str ip, [r0, #20] │ │ │ │ - str lr, [r0, #4]! │ │ │ │ - add sl, r3, #20 │ │ │ │ - str r9, [r0, #8] │ │ │ │ - str r7, [r0, #12] │ │ │ │ - stm r8, {r0, r2} │ │ │ │ - add r9, r3, #4 │ │ │ │ - add r1, r1, #20 │ │ │ │ - ands r0, r2, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r3, sl │ │ │ │ - bne 10b53c <__cxa_atexit@plt+0xff0e4> │ │ │ │ - add r6, r6, r1 │ │ │ │ - b 10b5a0 <__cxa_atexit@plt+0xff148> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #76] @ 10b5f4 <__cxa_atexit@plt+0xff19c> │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldreq sp, [lr, #-512]! @ 0xfffffe00 │ │ │ │ + ldreq sp, [lr, #-508]! @ 0xfffffe04 │ │ │ │ + ldrbteq r0, [r3], #3212 @ 0xc8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 109bf0 <__cxa_atexit@plt+0xfd798> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r7, r3, r7 │ │ │ │ + ldrsb r2, [r7] │ │ │ │ + uxtb r3, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 109c04 <__cxa_atexit@plt+0xfd7ac> │ │ │ │ + ldr r7, [pc, #236] @ 109ccc <__cxa_atexit@plt+0xfd874> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + b 109c8c <__cxa_atexit@plt+0xfd834> │ │ │ │ + ldr r7, [pc, #216] @ 109cd0 <__cxa_atexit@plt+0xfd878> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 10b600 <__cxa_atexit@plt+0xff1a8> │ │ │ │ - add r6, r6, r1 │ │ │ │ - add r5, r8, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8, #-4] │ │ │ │ - bic r7, r9, #3 │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ + bcs 109c24 <__cxa_atexit@plt+0xfd7cc> │ │ │ │ + add r7, r2, r3, lsl #6 │ │ │ │ + ldr r2, [pc, #172] @ 109cc8 <__cxa_atexit@plt+0xfd870> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r7, #12416 @ 0x3080 │ │ │ │ + b 109c4c <__cxa_atexit@plt+0xfd7f4> │ │ │ │ + ldrb r1, [r7, #2] │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ + bcs 109c5c <__cxa_atexit@plt+0xfd804> │ │ │ │ + lsl r7, r3, #12 │ │ │ │ + add r7, r7, r2, lsl #6 │ │ │ │ + ldr r3, [pc, #120] @ 109cb8 <__cxa_atexit@plt+0xfd860> │ │ │ │ + ldr r2, [pc, #128] @ 109cc4 <__cxa_atexit@plt+0xfd86c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, r1 │ │ │ │ + add r7, r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + b 109c8c <__cxa_atexit@plt+0xfd834> │ │ │ │ + lsl r3, r3, #18 │ │ │ │ + add r3, r3, r2, lsl #12 │ │ │ │ + add r3, r3, r1, lsl #6 │ │ │ │ + ldr r2, [pc, #68] @ 109cb4 <__cxa_atexit@plt+0xfd85c> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #68] @ 109cbc <__cxa_atexit@plt+0xfd864> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r7, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #44] @ 109cc0 <__cxa_atexit@plt+0xfd868> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109ca8 <__cxa_atexit@plt+0xfd850> │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 10b5fc <__cxa_atexit@plt+0xff1a4> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff928 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldreq sp, [lr, #-1916]! @ 0xfffff884 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldreq sp, [lr, #-380]! @ 0xfffffe84 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldrbteq r0, [r3], #2808 @ 0xaf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ 109d94 <__cxa_atexit@plt+0xfd93c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10b630 <__cxa_atexit@plt+0xff1d8> │ │ │ │ - bic r7, r1, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 109d98 <__cxa_atexit@plt+0xfd940> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109d88 <__cxa_atexit@plt+0xfd930> │ │ │ │ + ldr r7, [pc, #44] @ 109d9c <__cxa_atexit@plt+0xfd944> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 109da0 <__cxa_atexit@plt+0xfd948> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 10b678 <__cxa_atexit@plt+0xff220> │ │ │ │ - ldr lr, [pc, #64] @ 10b688 <__cxa_atexit@plt+0xff230> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff814 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 10b6e8 <__cxa_atexit@plt+0xff290> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7, #8]! │ │ │ │ - cmp fp, r7 │ │ │ │ - ldr r3, [r7, #-4] │ │ │ │ - ldr r2, [pc, #92] @ 10b714 <__cxa_atexit@plt+0xff2bc> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - add lr, r8, #8 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - bhi 10b700 <__cxa_atexit@plt+0xff2a8> │ │ │ │ - add r7, r7, #4 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #44] @ 10b71c <__cxa_atexit@plt+0xff2c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10b718 <__cxa_atexit@plt+0xff2c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq sp, [lr, #-1712]! @ 0xfffff950 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq sp, [lr, #-1680]! @ 0xfffff970 │ │ │ │ + ldrbteq r0, [r3], #2696 @ 0xa88 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 109dc8 <__cxa_atexit@plt+0xfd970> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r0, [r3], #2656 @ 0xa60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 109e00 <__cxa_atexit@plt+0xfd9a8> │ │ │ │ + ldr r3, [pc, #48] @ 109e1c <__cxa_atexit@plt+0xfd9c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109e14 <__cxa_atexit@plt+0xfd9bc> │ │ │ │ + b 109e30 <__cxa_atexit@plt+0xfd9d8> │ │ │ │ + ldr r7, [pc, #24] @ 109e20 <__cxa_atexit@plt+0xfd9c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrbteq pc, [r2], #624 @ 0x270 @ │ │ │ │ - ldrbteq pc, [r2], #652 @ 0x28c @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10b74c <__cxa_atexit@plt+0xff2f4> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10b75c <__cxa_atexit@plt+0xff304> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq ip, [lr, #-3948]! @ 0xfffff094 │ │ │ │ + ldrbteq r0, [r3], #2568 @ 0xa08 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 109e8c <__cxa_atexit@plt+0xfda34> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r7, r3, r7 │ │ │ │ + ldrsb r2, [r7] │ │ │ │ + uxtb r3, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 109ea0 <__cxa_atexit@plt+0xfda48> │ │ │ │ + ldr r7, [pc, #364] @ 109fd0 <__cxa_atexit@plt+0xfdb78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #348] @ 109fd4 <__cxa_atexit@plt+0xfdb7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109f94 <__cxa_atexit@plt+0xfdb3c> │ │ │ │ + ldr r7, [pc, #336] @ 109fd8 <__cxa_atexit@plt+0xfdb80> │ │ │ │ add r7, pc, r7 │ │ │ │ + b 109f7c <__cxa_atexit@plt+0xfdb24> │ │ │ │ + ldr r7, [pc, #328] @ 109fdc <__cxa_atexit@plt+0xfdb84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r2], #552 @ 0x228 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10b7c0 <__cxa_atexit@plt+0xff368> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10b7cc <__cxa_atexit@plt+0xff374> │ │ │ │ - ldr r2, [pc, #76] @ 10b7dc <__cxa_atexit@plt+0xff384> │ │ │ │ - ldr r1, [pc, #76] @ 10b7e0 <__cxa_atexit@plt+0xff388> │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ + bcs 109ee4 <__cxa_atexit@plt+0xfda8c> │ │ │ │ + add r7, r2, r3, lsl #6 │ │ │ │ + ldr r2, [pc, #268] @ 109fc4 <__cxa_atexit@plt+0xfdb6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10b7e4 <__cxa_atexit@plt+0xff38c> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + sub r7, r7, #12416 @ 0x3080 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #248] @ 109fc8 <__cxa_atexit@plt+0xfdb70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109f94 <__cxa_atexit@plt+0xfdb3c> │ │ │ │ + ldr r7, [pc, #236] @ 109fcc <__cxa_atexit@plt+0xfdb74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 109f7c <__cxa_atexit@plt+0xfdb24> │ │ │ │ + ldrb r1, [r7, #2] │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ + bcs 109f34 <__cxa_atexit@plt+0xfdadc> │ │ │ │ + lsl r7, r3, #12 │ │ │ │ + add r7, r7, r2, lsl #6 │ │ │ │ + ldr r3, [pc, #164] @ 109fa4 <__cxa_atexit@plt+0xfdb4c> │ │ │ │ + ldr r2, [pc, #180] @ 109fb8 <__cxa_atexit@plt+0xfdb60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, r1 │ │ │ │ + add r7, r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #156] @ 109fbc <__cxa_atexit@plt+0xfdb64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109f94 <__cxa_atexit@plt+0xfdb3c> │ │ │ │ + ldr r7, [pc, #144] @ 109fc0 <__cxa_atexit@plt+0xfdb68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 109f7c <__cxa_atexit@plt+0xfdb24> │ │ │ │ + lsl r3, r3, #18 │ │ │ │ + add r3, r3, r2, lsl #12 │ │ │ │ + add r3, r3, r1, lsl #6 │ │ │ │ + ldr r2, [pc, #88] @ 109fa0 <__cxa_atexit@plt+0xfdb48> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #88] @ 109fa8 <__cxa_atexit@plt+0xfdb50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r7, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #64] @ 109fac <__cxa_atexit@plt+0xfdb54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 109f94 <__cxa_atexit@plt+0xfdb3c> │ │ │ │ + ldr r7, [pc, #52] @ 109fb0 <__cxa_atexit@plt+0xfdb58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #40] @ 109fb4 <__cxa_atexit@plt+0xfdb5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + ldreq sp, [lr, #-1188]! @ 0xfffffb5c │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + ldreq sp, [lr, #-1156]! @ 0xfffffb7c │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + ldreq sp, [lr, #-1264]! @ 0xfffffb10 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + ldreq sp, [lr, #-1344]! @ 0xfffffac0 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + ldreq sp, [lr, #-1432]! @ 0xfffffa68 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + ldreq ip, [lr, #-3812]! @ 0xfffff11c │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 10a000 <__cxa_atexit@plt+0xfdba8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 10a038 <__cxa_atexit@plt+0xfdbe0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 10a03c <__cxa_atexit@plt+0xfdbe4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq fp, [lr, #-1528]! @ 0xfffffa08 │ │ │ │ - ldrteq r5, [fp], #2688 @ 0xa80 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10b814 <__cxa_atexit@plt+0xff3bc> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10b824 <__cxa_atexit@plt+0xff3cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldreq ip, [lr, #-3424]! @ 0xfffff2a0 │ │ │ │ + ldreq ip, [lr, #-3420]! @ 0xfffff2a4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 10a060 <__cxa_atexit@plt+0xfdc08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 10a098 <__cxa_atexit@plt+0xfdc40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 10a09c <__cxa_atexit@plt+0xfdc44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r2], #352 @ 0x160 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10b888 <__cxa_atexit@plt+0xff430> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10b894 <__cxa_atexit@plt+0xff43c> │ │ │ │ - ldr r2, [pc, #76] @ 10b8a4 <__cxa_atexit@plt+0xff44c> │ │ │ │ - ldr r1, [pc, #76] @ 10b8a8 <__cxa_atexit@plt+0xff450> │ │ │ │ + ldreq ip, [lr, #-3328]! @ 0xfffff300 │ │ │ │ + ldreq ip, [lr, #-3324]! @ 0xfffff304 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 10a0c0 <__cxa_atexit@plt+0xfdc68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 10a0f8 <__cxa_atexit@plt+0xfdca0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 10a0fc <__cxa_atexit@plt+0xfdca4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq ip, [lr, #-3232]! @ 0xfffff360 │ │ │ │ + ldreq ip, [lr, #-3228]! @ 0xfffff364 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 10a120 <__cxa_atexit@plt+0xfdcc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 10a158 <__cxa_atexit@plt+0xfdd00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 10a15c <__cxa_atexit@plt+0xfdd04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq ip, [lr, #-3136]! @ 0xfffff3c0 │ │ │ │ + ldreq ip, [lr, #-3132]! @ 0xfffff3c4 │ │ │ │ + ldrbteq r0, [r3], #1740 @ 0x6cc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #72] @ 10a1c0 <__cxa_atexit@plt+0xfdd68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10b8ac <__cxa_atexit@plt+0xff454> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #56] @ 10a1c4 <__cxa_atexit@plt+0xfdd6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10a1b4 <__cxa_atexit@plt+0xfdd5c> │ │ │ │ + ldr r7, [pc, #44] @ 10a1c8 <__cxa_atexit@plt+0xfdd70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 10a1cc <__cxa_atexit@plt+0xfdd74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq sp, [lr, #-644]! @ 0xfffffd7c │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldreq sp, [lr, #-612]! @ 0xfffffd9c │ │ │ │ + ldrbteq r0, [r3], #1628 @ 0x65c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 10a1f4 <__cxa_atexit@plt+0xfdd9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrbteq r0, [r3], #1588 @ 0x634 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10a224 <__cxa_atexit@plt+0xfddcc> │ │ │ │ + ldr r7, [pc, #52] @ 10a24c <__cxa_atexit@plt+0xfddf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq fp, [lr, #-1328]! @ 0xfffffad0 │ │ │ │ - ldrteq r5, [fp], #2478 @ 0x9ae │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10b8dc <__cxa_atexit@plt+0xff484> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10b8ec <__cxa_atexit@plt+0xff494> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #28] @ 10a248 <__cxa_atexit@plt+0xfddf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10a240 <__cxa_atexit@plt+0xfdde8> │ │ │ │ + b 10a25c <__cxa_atexit@plt+0xfde04> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldreq ip, [lr, #-2908]! @ 0xfffff4a4 │ │ │ │ + ldrbteq r0, [r3], #1500 @ 0x5dc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10a2a0 <__cxa_atexit@plt+0xfde48> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r7, r3, r7 │ │ │ │ + ldrsb r2, [r7] │ │ │ │ + uxtb r3, r2 │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 10a2b4 <__cxa_atexit@plt+0xfde5c> │ │ │ │ + ldr r7, [pc, #236] @ 10a37c <__cxa_atexit@plt+0xfdf24> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + b 10a33c <__cxa_atexit@plt+0xfdee4> │ │ │ │ + ldr r7, [pc, #216] @ 10a380 <__cxa_atexit@plt+0xfdf28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrbteq pc, [r2], #152 @ 0x98 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10b950 <__cxa_atexit@plt+0xff4f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10b95c <__cxa_atexit@plt+0xff504> │ │ │ │ - ldr r2, [pc, #76] @ 10b96c <__cxa_atexit@plt+0xff514> │ │ │ │ - ldr r1, [pc, #76] @ 10b970 <__cxa_atexit@plt+0xff518> │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ + bcs 10a2d4 <__cxa_atexit@plt+0xfde7c> │ │ │ │ + add r7, r2, r3, lsl #6 │ │ │ │ + ldr r2, [pc, #172] @ 10a378 <__cxa_atexit@plt+0xfdf20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r7, #12416 @ 0x3080 │ │ │ │ + b 10a2fc <__cxa_atexit@plt+0xfdea4> │ │ │ │ + ldrb r1, [r7, #2] │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ + bcs 10a30c <__cxa_atexit@plt+0xfdeb4> │ │ │ │ + lsl r7, r3, #12 │ │ │ │ + add r7, r7, r2, lsl #6 │ │ │ │ + ldr r3, [pc, #120] @ 10a368 <__cxa_atexit@plt+0xfdf10> │ │ │ │ + ldr r2, [pc, #128] @ 10a374 <__cxa_atexit@plt+0xfdf1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10b974 <__cxa_atexit@plt+0xff51c> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + add r7, r7, r1 │ │ │ │ + add r7, r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + b 10a33c <__cxa_atexit@plt+0xfdee4> │ │ │ │ + lsl r3, r3, #18 │ │ │ │ + add r3, r3, r2, lsl #12 │ │ │ │ + add r3, r3, r1, lsl #6 │ │ │ │ + ldr r2, [pc, #68] @ 10a364 <__cxa_atexit@plt+0xfdf0c> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #68] @ 10a36c <__cxa_atexit@plt+0xfdf14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r7, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #44] @ 10a370 <__cxa_atexit@plt+0xfdf18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10a358 <__cxa_atexit@plt+0xfdf00> │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldreq sp, [lr, #-204]! @ 0xffffff34 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldreq ip, [lr, #-2764]! @ 0xfffff534 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 400934 <__cxa_atexit@plt+0x3f44dc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 10a418 <__cxa_atexit@plt+0xfdfc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 10a41c <__cxa_atexit@plt+0xfdfc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldreq ip, [lr, #-2432]! @ 0xfffff680 │ │ │ │ + ldreq ip, [lr, #-2428]! @ 0xfffff684 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 10a450 <__cxa_atexit@plt+0xfdff8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 10a454 <__cxa_atexit@plt+0xfdffc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + ldreq ip, [lr, #-2376]! @ 0xfffff6b8 │ │ │ │ + ldreq ip, [lr, #-2364]! @ 0xfffff6c4 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 10a5b8 <__cxa_atexit@plt+0xfe160> │ │ │ │ + ldr r3, [pc, #332] @ 10a5c0 <__cxa_atexit@plt+0xfe168> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + mov r9, r5 │ │ │ │ + str r3, [r9, #-8]! │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ + str r7, [r9, #4] │ │ │ │ + sub r3, r8, #20 │ │ │ │ + cmn r3, #19 │ │ │ │ + bcs 10a4bc <__cxa_atexit@plt+0xfe064> │ │ │ │ + strb r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 10a5cc <__cxa_atexit@plt+0xfe174> │ │ │ │ + add sl, r8, ip │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + cmp ip, sl │ │ │ │ + bge 10a594 <__cxa_atexit@plt+0xfe13c> │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #12 │ │ │ │ + stm r2, {r0, r4, r6} │ │ │ │ + str r1, [sp, #8] │ │ │ │ + add r0, r1, #8 │ │ │ │ + str r0, [sp] │ │ │ │ + add r6, r0, ip │ │ │ │ + ldrsb r1, [r6] │ │ │ │ + mov r0, #1 │ │ │ │ + cmn r1, #1 │ │ │ │ + bgt 10a518 <__cxa_atexit@plt+0xfe0c0> │ │ │ │ + uxtb r1, r1 │ │ │ │ + mov r0, #2 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ + bcc 10a518 <__cxa_atexit@plt+0xfe0c0> │ │ │ │ + mov r0, #4 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ + movcc r0, #3 │ │ │ │ + add r3, ip, r0 │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + cmp r3, sl │ │ │ │ + add r6, sp, #12 │ │ │ │ + ldm r6, {r0, r4, r6} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + bge 10a594 <__cxa_atexit@plt+0xfe13c> │ │ │ │ + ldr r0, [sp] │ │ │ │ + add r6, r0, r3 │ │ │ │ + ldrsb r0, [r6] │ │ │ │ + mov r1, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + cmn r0, #1 │ │ │ │ + mov r2, #1 │ │ │ │ + bgt 10a578 <__cxa_atexit@plt+0xfe120> │ │ │ │ + uxtb r0, r0 │ │ │ │ + mov r2, #2 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ + bcc 10a578 <__cxa_atexit@plt+0xfe120> │ │ │ │ + mov r2, #4 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ + movcc r2, #3 │ │ │ │ + add r6, r3, r2 │ │ │ │ + cmp r6, sl │ │ │ │ + add r6, sp, #12 │ │ │ │ + ldm r6, {r0, r4, r6} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + blt 10a4a0 <__cxa_atexit@plt+0xfe048> │ │ │ │ + cmp ip, sl │ │ │ │ + bge 10a4a0 <__cxa_atexit@plt+0xfe048> │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 10a4a0 <__cxa_atexit@plt+0xfe048> │ │ │ │ + bic r7, r0, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq fp, [lr, #-1128]! @ 0xfffffb98 │ │ │ │ - ldrteq r5, [fp], #2270 @ 0x8de │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ + ldreq ip, [lr, #-2316]! @ 0xfffff6f4 │ │ │ │ + andeq r0, r0, r5, asr #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10a694 <__cxa_atexit@plt+0xfe23c> │ │ │ │ + ldrsb r2, [r5, #20] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 10a610 <__cxa_atexit@plt+0xfe1b8> │ │ │ │ + ldr lr, [pc, #180] @ 10a6b4 <__cxa_atexit@plt+0xfe25c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r1, r1, #1 │ │ │ │ + add r2, r8, #1 │ │ │ │ + b 10a630 <__cxa_atexit@plt+0xfe1d8> │ │ │ │ + uxtb lr, r2 │ │ │ │ + cmp lr, #224 @ 0xe0 │ │ │ │ + bcs 10a64c <__cxa_atexit@plt+0xfe1f4> │ │ │ │ + ldr lr, [pc, #140] @ 10a6b0 <__cxa_atexit@plt+0xfe258> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r1, r1, #2 │ │ │ │ + add r2, r8, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #88] @ 10a6ac <__cxa_atexit@plt+0xfe254> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r6, #14 │ │ │ │ + cmp lr, #240 @ 0xf0 │ │ │ │ + bcs 10a67c <__cxa_atexit@plt+0xfe224> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r1, #3 │ │ │ │ + add r1, r8, #3 │ │ │ │ + b 10a688 <__cxa_atexit@plt+0xfe230> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r1, #4 │ │ │ │ + add r1, r8, #4 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 10a6b8 <__cxa_atexit@plt+0xfe260> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + ldreq ip, [lr, #-3520]! @ 0xfffff240 │ │ │ │ + ldreq ip, [lr, #-3568]! @ 0xfffff210 │ │ │ │ + ldreq ip, [lr, #-3604]! @ 0xfffff1ec │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrbteq r0, [r3], #960 @ 0x3c0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10b9a4 <__cxa_atexit@plt+0xff54c> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + bhi 10a6e8 <__cxa_atexit@plt+0xfe290> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10b9b4 <__cxa_atexit@plt+0xff55c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r7, [pc, #8] @ 10a6f8 <__cxa_atexit@plt+0xfe2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrbteq lr, [r2], #4048 @ 0xfd0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10ba18 <__cxa_atexit@plt+0xff5c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10ba24 <__cxa_atexit@plt+0xff5cc> │ │ │ │ - ldr r2, [pc, #76] @ 10ba34 <__cxa_atexit@plt+0xff5dc> │ │ │ │ - ldr r1, [pc, #76] @ 10ba38 <__cxa_atexit@plt+0xff5e0> │ │ │ │ + ldrbteq r0, [r3], #928 @ 0x3a0 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10a73c <__cxa_atexit@plt+0xfe2e4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ 10a7c0 <__cxa_atexit@plt+0xfe368> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10a79c <__cxa_atexit@plt+0xfe344> │ │ │ │ + b 10a7d4 <__cxa_atexit@plt+0xfe37c> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #104] @ 10a7b8 <__cxa_atexit@plt+0xfe360> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 10a790 <__cxa_atexit@plt+0xfe338> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 10a7a4 <__cxa_atexit@plt+0xfe34c> │ │ │ │ + ldr r2, [pc, #68] @ 10a7bc <__cxa_atexit@plt+0xfe364> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10ba3c <__cxa_atexit@plt+0xff5e4> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10a790 <__cxa_atexit@plt+0xfe338> │ │ │ │ + mov r5, r3 │ │ │ │ + b 10ad18 <__cxa_atexit@plt+0xfe8c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq fp, [lr, #-928]! @ 0xfffffc60 │ │ │ │ - ldrteq r5, [fp], #2058 @ 0x80a │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10ba6c <__cxa_atexit@plt+0xff614> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10ba7c <__cxa_atexit@plt+0xff624> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #24] @ 10a7c4 <__cxa_atexit@plt+0xfe36c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldrbteq lr, [r2], #3848 @ 0xf08 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10bae0 <__cxa_atexit@plt+0xff688> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10baec <__cxa_atexit@plt+0xff694> │ │ │ │ - ldr r2, [pc, #76] @ 10bafc <__cxa_atexit@plt+0xff6a4> │ │ │ │ - ldr r1, [pc, #76] @ 10bb00 <__cxa_atexit@plt+0xff6a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, ip, ror #10 │ │ │ │ + muleq r0, ip, r5 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldreq ip, [lr, #-1484]! @ 0xfffffa34 │ │ │ │ + ldrbteq r0, [r3], #696 @ 0x2b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 10a80c <__cxa_atexit@plt+0xfe3b4> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10a828 <__cxa_atexit@plt+0xfe3d0> │ │ │ │ + ldr r3, [pc, #220] @ 10a8d8 <__cxa_atexit@plt+0xfe480> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10a87c <__cxa_atexit@plt+0xfe424> │ │ │ │ + b 10a8e8 <__cxa_atexit@plt+0xfe490> │ │ │ │ + ldr r7, [pc, #192] @ 10a8d4 <__cxa_atexit@plt+0xfe47c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 10a884 <__cxa_atexit@plt+0xfe42c> │ │ │ │ + mov r7, sl │ │ │ │ + b 10ab88 <__cxa_atexit@plt+0xfe730> │ │ │ │ + ldr r1, [pc, #144] @ 10a8c0 <__cxa_atexit@plt+0xfe468> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10a8a0 <__cxa_atexit@plt+0xfe448> │ │ │ │ + ldr r3, [pc, #116] @ 10a8c4 <__cxa_atexit@plt+0xfe46c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #112] @ 10a8c8 <__cxa_atexit@plt+0xfe470> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10bb04 <__cxa_atexit@plt+0xff6ac> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 10a890 <__cxa_atexit@plt+0xfe438> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1093f0 <__cxa_atexit@plt+0xfcf98> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 10a8cc <__cxa_atexit@plt+0xfe474> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 10a8d0 <__cxa_atexit@plt+0xfe478> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffeb9c │ │ │ │ + ldreq ip, [lr, #-1328]! @ 0xfffffad0 │ │ │ │ + ldrbteq r0, [r3], #480 @ 0x1e0 │ │ │ │ + ldreq ip, [lr, #-1240]! @ 0xfffffb28 │ │ │ │ + andeq r0, r0, r0, ror r3 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq r0, [r3], #420 @ 0x1a4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + and r3, r1, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10a938 <__cxa_atexit@plt+0xfe4e0> │ │ │ │ + ldr r3, [r1, #2] │ │ │ │ + ldr r0, [r1, #10] │ │ │ │ + add r3, r3, #8 │ │ │ │ + add r3, r3, r0 │ │ │ │ + ldrsb r0, [r3] │ │ │ │ + ldr lr, [r2, #4] │ │ │ │ + uxtb sl, r0 │ │ │ │ + cmn r0, #1 │ │ │ │ + ble 10a968 <__cxa_atexit@plt+0xfe510> │ │ │ │ + cmp sl, #10 │ │ │ │ + bne 10a994 <__cxa_atexit@plt+0xfe53c> │ │ │ │ + ldr r3, [pc, #344] @ 10aa8c <__cxa_atexit@plt+0xfe634> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 10aa04 <__cxa_atexit@plt+0xfe5ac> │ │ │ │ + ldr r3, [pc, #296] @ 10aa68 <__cxa_atexit@plt+0xfe610> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10aa20 <__cxa_atexit@plt+0xfe5c8> │ │ │ │ + ldr r3, [pc, #280] @ 10aa6c <__cxa_atexit@plt+0xfe614> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrb r8, [r3, #1] │ │ │ │ + cmp sl, #224 @ 0xe0 │ │ │ │ + bcs 10a9a0 <__cxa_atexit@plt+0xfe548> │ │ │ │ + add r0, r8, sl, lsl #6 │ │ │ │ + mov r3, #138 @ 0x8a │ │ │ │ + orr r3, r3, #12288 @ 0x3000 │ │ │ │ + cmp r0, r3 │ │ │ │ + bne 10a9d0 <__cxa_atexit@plt+0xfe578> │ │ │ │ + ldr r3, [pc, #244] @ 10aa84 <__cxa_atexit@plt+0xfe62c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 10aa04 <__cxa_atexit@plt+0xfe5ac> │ │ │ │ + ldr r0, [pc, #236] @ 10aa88 <__cxa_atexit@plt+0xfe630> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 10aa3c <__cxa_atexit@plt+0xfe5e4> │ │ │ │ + ldrb r9, [r3, #2] │ │ │ │ + cmp sl, #240 @ 0xf0 │ │ │ │ + bcs 10a9dc <__cxa_atexit@plt+0xfe584> │ │ │ │ + orr r0, r9, sl, lsl #12 │ │ │ │ + add r0, r0, r8, lsl #6 │ │ │ │ + mov r3, #138 @ 0x8a │ │ │ │ + orr r3, r3, #925696 @ 0xe2000 │ │ │ │ + cmp r0, r3 │ │ │ │ + bne 10aa28 <__cxa_atexit@plt+0xfe5d0> │ │ │ │ + ldr r3, [pc, #176] @ 10aa7c <__cxa_atexit@plt+0xfe624> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 10aa04 <__cxa_atexit@plt+0xfe5ac> │ │ │ │ + ldr r0, [pc, #168] @ 10aa80 <__cxa_atexit@plt+0xfe628> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 10aa3c <__cxa_atexit@plt+0xfe5e4> │ │ │ │ + lsl r0, r8, #12 │ │ │ │ + ldrb r3, [r3, #3] │ │ │ │ + add r0, r0, sl, lsl #18 │ │ │ │ + ldr r8, [pc, #116] @ 10aa64 <__cxa_atexit@plt+0xfe60c> │ │ │ │ + orr r0, r0, r3 │ │ │ │ + add r0, r0, r9, lsl #6 │ │ │ │ + cmp r0, r8 │ │ │ │ + bne 10aa34 <__cxa_atexit@plt+0xfe5dc> │ │ │ │ + ldr r3, [pc, #112] @ 10aa74 <__cxa_atexit@plt+0xfe61c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10aa20 <__cxa_atexit@plt+0xfe5c8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq fp, [lr, #-728]! @ 0xfffffd28 │ │ │ │ - ldrteq r5, [fp], #1847 @ 0x737 │ │ │ │ + ldr r0, [pc, #72] @ 10aa78 <__cxa_atexit@plt+0xfe620> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 10aa3c <__cxa_atexit@plt+0xfe5e4> │ │ │ │ + ldr r0, [pc, #52] @ 10aa70 <__cxa_atexit@plt+0xfe618> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + tst lr, #3 │ │ │ │ + beq 10aa58 <__cxa_atexit@plt+0xfe600> │ │ │ │ + str lr, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ + biceq r2, r8, #138 @ 0x8a │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + ldreq ip, [lr, #-2756]! @ 0xfffff53c │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + ldrbteq pc, [r2], #4080 @ 0xff0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10bb34 <__cxa_atexit@plt+0xff6dc> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10bb44 <__cxa_atexit@plt+0xff6ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #4056 @ 0xfd8 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #4032 @ 0xfc0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #4008 @ 0xfa8 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #3984 @ 0xf90 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #3960 @ 0xf78 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #3936 @ 0xf60 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #3912 @ 0xf48 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #3888 @ 0xf30 @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 10ab78 <__cxa_atexit@plt+0xfe720> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldreq ip, [lr, #-2228]! @ 0xfffff74c │ │ │ │ + ldrbteq pc, [r2], #3844 @ 0xf04 @ │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r2, #10 │ │ │ │ + bne 10abac <__cxa_atexit@plt+0xfe754> │ │ │ │ + ldr r1, [pc, #64] @ 10abe4 <__cxa_atexit@plt+0xfe78c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ + b 10abb8 <__cxa_atexit@plt+0xfe760> │ │ │ │ + ldr r1, [pc, #44] @ 10abe0 <__cxa_atexit@plt+0xfe788> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 10abd4 <__cxa_atexit@plt+0xfe77c> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldrbteq lr, [r2], #3648 @ 0xe40 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq pc, [r2], #3736 @ 0xe98 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10bba8 <__cxa_atexit@plt+0xff750> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10bbb4 <__cxa_atexit@plt+0xff75c> │ │ │ │ - ldr r2, [pc, #76] @ 10bbc4 <__cxa_atexit@plt+0xff76c> │ │ │ │ - ldr r1, [pc, #76] @ 10bbc8 <__cxa_atexit@plt+0xff770> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #3712 @ 0xe80 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #3688 @ 0xe68 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10ac5c <__cxa_atexit@plt+0xfe804> │ │ │ │ + ldr r3, [pc, #64] @ 10ac80 <__cxa_atexit@plt+0xfe828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10ac74 <__cxa_atexit@plt+0xfe81c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r2, [pc, #24] @ 10ac7c <__cxa_atexit@plt+0xfe824> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10bbcc <__cxa_atexit@plt+0xff774> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 10ac50 <__cxa_atexit@plt+0xfe7f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq fp, [lr, #-528]! @ 0xfffffdf0 │ │ │ │ - ldrteq r5, [fp], #1639 @ 0x667 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq pc, [r2], #3580 @ 0xdfc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10bbfc <__cxa_atexit@plt+0xff7a4> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #8] @ 10bc0c <__cxa_atexit@plt+0xff7b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq lr, [r2], #3448 @ 0xd78 │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #3556 @ 0xde4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10bc70 <__cxa_atexit@plt+0xff818> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 10bc7c <__cxa_atexit@plt+0xff824> │ │ │ │ - ldr r2, [pc, #76] @ 10bc8c <__cxa_atexit@plt+0xff834> │ │ │ │ - ldr r1, [pc, #76] @ 10bc90 <__cxa_atexit@plt+0xff838> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 10bc94 <__cxa_atexit@plt+0xff83c> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldrbteq pc, [r2], #3532 @ 0xdcc @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 10ace8 <__cxa_atexit@plt+0xfe890> │ │ │ │ + ldr r3, [pc, #48] @ 10ad04 <__cxa_atexit@plt+0xfe8ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10acfc <__cxa_atexit@plt+0xfe8a4> │ │ │ │ + b 10ad18 <__cxa_atexit@plt+0xfe8c0> │ │ │ │ + ldr r7, [pc, #24] @ 10ad08 <__cxa_atexit@plt+0xfe8b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldreq fp, [lr, #-328]! @ 0xfffffeb8 │ │ │ │ - ldrteq r5, [fp], #1431 @ 0x597 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 10be34 <__cxa_atexit@plt+0xff9dc> │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq ip, [lr, #-136]! @ 0xffffff78 │ │ │ │ + ldrbteq pc, [r2], #3444 @ 0xd74 @ │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 10bd1c <__cxa_atexit@plt+0xff8c4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 10bd3c <__cxa_atexit@plt+0xff8e4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - add lr, r6, #28 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - sub r3, r2, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bhi 10bde0 <__cxa_atexit@plt+0xff988> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10be80 <__cxa_atexit@plt+0xffa28> │ │ │ │ - ldr r3, [pc, #456] @ 10bee0 <__cxa_atexit@plt+0xffa88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 10bdf4 <__cxa_atexit@plt+0xff99c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10be3c <__cxa_atexit@plt+0xff9e4> │ │ │ │ - ldr lr, [pc, #400] @ 10bec8 <__cxa_atexit@plt+0xffa70> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 10bd58 <__cxa_atexit@plt+0xff900> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10be48 <__cxa_atexit@plt+0xff9f0> │ │ │ │ - ldr lr, [pc, #352] @ 10beb8 <__cxa_atexit@plt+0xffa60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #348] @ 10bebc <__cxa_atexit@plt+0xffa64> │ │ │ │ + bne 10ad78 <__cxa_atexit@plt+0xfe920> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10ae64 <__cxa_atexit@plt+0xfea0c> │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + add r2, ip, #8 │ │ │ │ + add r2, lr, r2 │ │ │ │ + ldrsb r1, [r2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + uxtb r8, r1 │ │ │ │ + cmn r1, #1 │ │ │ │ + ble 10ad8c <__cxa_atexit@plt+0xfe934> │ │ │ │ + ldr r1, [pc, #284] @ 10ae88 <__cxa_atexit@plt+0xfea30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9, #4] │ │ │ │ + mov r2, r8 │ │ │ │ + b 10ae28 <__cxa_atexit@plt+0xfe9d0> │ │ │ │ + ldr r7, [pc, #268] @ 10ae8c <__cxa_atexit@plt+0xfea34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldrb sl, [r2, #1] │ │ │ │ + cmp r8, #224 @ 0xe0 │ │ │ │ + bcs 10adb8 <__cxa_atexit@plt+0xfe960> │ │ │ │ + add r1, sl, r8, lsl #6 │ │ │ │ + ldr r2, [pc, #220] @ 10ae84 <__cxa_atexit@plt+0xfea2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r7, r2, #256 @ 0x100 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr lr, [pc, #328] @ 10bec0 <__cxa_atexit@plt+0xffa68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10be68 <__cxa_atexit@plt+0xffa10> │ │ │ │ - ldr r3, [pc, #324] @ 10bef0 <__cxa_atexit@plt+0xffa98> │ │ │ │ + str r2, [r9, #4] │ │ │ │ + sub r2, r1, #12416 @ 0x3080 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + b 10ae28 <__cxa_atexit@plt+0xfe9d0> │ │ │ │ + str r0, [sp] │ │ │ │ + ldrb r1, [r2, #2] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + cmp r8, #240 @ 0xf0 │ │ │ │ + bcs 10adf4 <__cxa_atexit@plt+0xfe99c> │ │ │ │ + lsl r1, r8, #12 │ │ │ │ + ldr r3, [pc, #156] @ 10ae74 <__cxa_atexit@plt+0xfea1c> │ │ │ │ + add r1, r1, sl, lsl #6 │ │ │ │ + ldr r2, [pc, #160] @ 10ae80 <__cxa_atexit@plt+0xfea28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r1, r1, r0 │ │ │ │ + add r2, r1, r3 │ │ │ │ + b 10ae20 <__cxa_atexit@plt+0xfe9c8> │ │ │ │ + lsl r1, r8, #18 │ │ │ │ + add r1, r1, sl, lsl #12 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r1, r1, r0, lsl #6 │ │ │ │ + ldr r0, [pc, #100] @ 10ae70 <__cxa_atexit@plt+0xfea18> │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ + ldr sl, [pc, #100] @ 10ae78 <__cxa_atexit@plt+0xfea20> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r9, #4] │ │ │ │ + add r1, r1, r2 │ │ │ │ + add r2, r1, r0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r0, [sp] │ │ │ │ + ldr r1, [pc, #76] @ 10ae7c <__cxa_atexit@plt+0xfea24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + strb r8, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0], #-3 │ │ │ │ + stmda r5, {r0, r2, r3} │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10ae5c <__cxa_atexit@plt+0xfea04> │ │ │ │ + b 10ae9c <__cxa_atexit@plt+0xfea44> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + ldreq ip, [lr, #-100]! @ 0xffffff9c │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldreq ip, [lr, #-152]! @ 0xffffff68 │ │ │ │ + ldreq ip, [lr, #-208]! @ 0xffffff30 │ │ │ │ + ldreq ip, [lr, #-268]! @ 0xfffffef4 │ │ │ │ + ldreq fp, [lr, #-4084]! @ 0xfffff00c │ │ │ │ + ldrbteq pc, [r2], #3056 @ 0xbf0 @ │ │ │ │ + andeq r0, r0, r8, asr #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 10af0c <__cxa_atexit@plt+0xfeab4> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 10aeec <__cxa_atexit@plt+0xfea94> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 10af3c <__cxa_atexit@plt+0xfeae4> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 10aea8 <__cxa_atexit@plt+0xfea50> │ │ │ │ + ldr r3, [pc, #360] @ 10b05c <__cxa_atexit@plt+0xfec04> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 10bdf4 <__cxa_atexit@plt+0xff99c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10be74 <__cxa_atexit@plt+0xffa1c> │ │ │ │ - ldr r3, [pc, #308] @ 10bef8 <__cxa_atexit@plt+0xffaa0> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b008 <__cxa_atexit@plt+0xfebb0> │ │ │ │ + ldr r3, [pc, #344] @ 10b060 <__cxa_atexit@plt+0xfec08> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 10bdf4 <__cxa_atexit@plt+0xff99c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10be8c <__cxa_atexit@plt+0xffa34> │ │ │ │ - ldr r3, [pc, #268] @ 10bee8 <__cxa_atexit@plt+0xffa90> │ │ │ │ + b 10af78 <__cxa_atexit@plt+0xfeb20> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 10af5c <__cxa_atexit@plt+0xfeb04> │ │ │ │ + ldr r7, [pc, #308] @ 10b054 <__cxa_atexit@plt+0xfebfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b008 <__cxa_atexit@plt+0xfebb0> │ │ │ │ + ldr r3, [pc, #288] @ 10b058 <__cxa_atexit@plt+0xfec00> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 10bdf4 <__cxa_atexit@plt+0xff99c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 10be98 <__cxa_atexit@plt+0xffa40> │ │ │ │ - ldr r3, [pc, #220] @ 10bed0 <__cxa_atexit@plt+0xffa78> │ │ │ │ + b 10af78 <__cxa_atexit@plt+0xfeb20> │ │ │ │ + ldr r3, [pc, #248] @ 10b03c <__cxa_atexit@plt+0xfebe4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #216] @ 10bed4 <__cxa_atexit@plt+0xffa7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r7, r2, #256 @ 0x100 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [pc, #196] @ 10bed8 <__cxa_atexit@plt+0xffa80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, lr, #6 │ │ │ │ - mov r6, lr │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #136] @ 10becc <__cxa_atexit@plt+0xffa74> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 10be50 <__cxa_atexit@plt+0xff9f8> │ │ │ │ - ldr r6, [pc, #116] @ 10bec4 <__cxa_atexit@plt+0xffa6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - ldr r0, [pc, #132] @ 10bef4 <__cxa_atexit@plt+0xffa9c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10bea0 <__cxa_atexit@plt+0xffa48> │ │ │ │ - ldr r0, [pc, #128] @ 10befc <__cxa_atexit@plt+0xffaa4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10bea0 <__cxa_atexit@plt+0xffa48> │ │ │ │ - ldr r0, [pc, #92] @ 10bee4 <__cxa_atexit@plt+0xffa8c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10bea0 <__cxa_atexit@plt+0xffa48> │ │ │ │ - ldr r0, [pc, #88] @ 10beec <__cxa_atexit@plt+0xffa94> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 10bea0 <__cxa_atexit@plt+0xffa48> │ │ │ │ - ldr r0, [pc, #60] @ 10bedc <__cxa_atexit@plt+0xffa84> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov r1, #28 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r8] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - ldreq fp, [lr, #-1032]! @ 0xfffffbf8 │ │ │ │ - ldreq fp, [lr, #-52]! @ 0xffffffcc │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - andeq r0, r0, r4, lsr #7 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - ldreq fp, [lr, #-876]! @ 0xfffffc94 │ │ │ │ - ldreq sl, [lr, #-3992]! @ 0xfffff068 │ │ │ │ - @ instruction: 0x000002b4 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b008 <__cxa_atexit@plt+0xfebb0> │ │ │ │ + ldr r3, [pc, #232] @ 10b040 <__cxa_atexit@plt+0xfebe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 10af78 <__cxa_atexit@plt+0xfeb20> │ │ │ │ + ldr r3, [pc, #232] @ 10b04c <__cxa_atexit@plt+0xfebf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b008 <__cxa_atexit@plt+0xfebb0> │ │ │ │ + ldr r3, [pc, #216] @ 10b050 <__cxa_atexit@plt+0xfebf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b008 <__cxa_atexit@plt+0xfebb0> │ │ │ │ + str r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10bf6c <__cxa_atexit@plt+0xffb14> │ │ │ │ - ldr r7, [pc, #92] @ 10bf84 <__cxa_atexit@plt+0xffb2c> │ │ │ │ - ldr r2, [pc, #92] @ 10bf88 <__cxa_atexit@plt+0xffb30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + add r8, r6, #28 │ │ │ │ + cmp r2, r8 │ │ │ │ + bcc 10b020 <__cxa_atexit@plt+0xfebc8> │ │ │ │ + ldr r1, [pc, #160] @ 10b044 <__cxa_atexit@plt+0xfebec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldrb r9, [r2, #8]! │ │ │ │ + ldr lr, [pc, #148] @ 10b048 <__cxa_atexit@plt+0xfebf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r1, [r2, #-4] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + ldr r3, [r2, #24] │ │ │ │ + str r6, [r2, #24] │ │ │ │ + strb r9, [r6, #24] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b010 <__cxa_atexit@plt+0xfebb8> │ │ │ │ + str r7, [r5, #24]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10bf8c <__cxa_atexit@plt+0xffb34> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10bf90 <__cxa_atexit@plt+0xffb38> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #60] @ 10b064 <__cxa_atexit@plt+0xfec0c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r8 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsl r4 │ │ │ │ + andeq r0, r0, r0, asr r5 │ │ │ │ + @ instruction: 0xfffff4a8 │ │ │ │ + andeq r0, r0, ip, ror #5 │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, r8, lsl #8 │ │ │ │ + ldrbteq pc, [r2], #2584 @ 0xa18 @ │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 10b098 <__cxa_atexit@plt+0xfec40> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - ldreq fp, [lr, #-568]! @ 0xfffffdc8 │ │ │ │ - ldreq sl, [lr, #-3676]! @ 0xfffff1a4 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b090 <__cxa_atexit@plt+0xfec38> │ │ │ │ + b 10b0a8 <__cxa_atexit@plt+0xfec50> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq pc, [r2], #2532 @ 0x9e4 @ │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10c000 <__cxa_atexit@plt+0xffba8> │ │ │ │ - ldr r7, [pc, #92] @ 10c018 <__cxa_atexit@plt+0xffbc0> │ │ │ │ - ldr r2, [pc, #92] @ 10c01c <__cxa_atexit@plt+0xffbc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + bcc 10b134 <__cxa_atexit@plt+0xfecdc> │ │ │ │ + ldr r1, [pc, #132] @ 10b14c <__cxa_atexit@plt+0xfecf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldrb r8, [r2, #8]! │ │ │ │ + ldr lr, [pc, #120] @ 10b150 <__cxa_atexit@plt+0xfecf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + ldr r1, [r2, #24] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + strb r8, [r3, #24] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b128 <__cxa_atexit@plt+0xfecd0> │ │ │ │ + str r7, [r5, #24]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10c020 <__cxa_atexit@plt+0xffbc8> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10c024 <__cxa_atexit@plt+0xffbcc> │ │ │ │ + ldr r3, [pc, #24] @ 10b154 <__cxa_atexit@plt+0xfecfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + @ instruction: 0xfffff384 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrbteq pc, [r2], #2344 @ 0x928 @ │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 10b188 <__cxa_atexit@plt+0xfed30> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffb8c │ │ │ │ - ldreq fp, [lr, #-420]! @ 0xfffffe5c │ │ │ │ - ldreq sl, [lr, #-3528]! @ 0xfffff238 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b180 <__cxa_atexit@plt+0xfed28> │ │ │ │ + b 10b198 <__cxa_atexit@plt+0xfed40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq pc, [r2], #2292 @ 0x8f4 @ │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10c094 <__cxa_atexit@plt+0xffc3c> │ │ │ │ - ldr r7, [pc, #92] @ 10c0ac <__cxa_atexit@plt+0xffc54> │ │ │ │ - ldr r2, [pc, #92] @ 10c0b0 <__cxa_atexit@plt+0xffc58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + bcc 10b224 <__cxa_atexit@plt+0xfedcc> │ │ │ │ + ldr r1, [pc, #132] @ 10b23c <__cxa_atexit@plt+0xfede4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldrb r8, [r2, #8]! │ │ │ │ + ldr lr, [pc, #120] @ 10b240 <__cxa_atexit@plt+0xfede8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + ldr r1, [r2, #24] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + strb r8, [r3, #24] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b218 <__cxa_atexit@plt+0xfedc0> │ │ │ │ + str r7, [r5, #24]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10c0b4 <__cxa_atexit@plt+0xffc5c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10c0b8 <__cxa_atexit@plt+0xffc60> │ │ │ │ + ldr r3, [pc, #24] @ 10b244 <__cxa_atexit@plt+0xfedec> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + @ instruction: 0xfffff294 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + ldrbteq pc, [r2], #2104 @ 0x838 @ │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 10b278 <__cxa_atexit@plt+0xfee20> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - ldreq fp, [lr, #-272]! @ 0xfffffef0 │ │ │ │ - ldreq sl, [lr, #-3380]! @ 0xfffff2cc │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b270 <__cxa_atexit@plt+0xfee18> │ │ │ │ + b 10b288 <__cxa_atexit@plt+0xfee30> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq pc, [r2], #2052 @ 0x804 @ │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10c128 <__cxa_atexit@plt+0xffcd0> │ │ │ │ - ldr r7, [pc, #92] @ 10c140 <__cxa_atexit@plt+0xffce8> │ │ │ │ - ldr r2, [pc, #92] @ 10c144 <__cxa_atexit@plt+0xffcec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + bcc 10b314 <__cxa_atexit@plt+0xfeebc> │ │ │ │ + ldr r1, [pc, #132] @ 10b32c <__cxa_atexit@plt+0xfeed4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldrb r8, [r2, #8]! │ │ │ │ + ldr lr, [pc, #120] @ 10b330 <__cxa_atexit@plt+0xfeed8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + ldr r1, [r2, #24] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + strb r8, [r3, #24] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b308 <__cxa_atexit@plt+0xfeeb0> │ │ │ │ + str r7, [r5, #24]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10c148 <__cxa_atexit@plt+0xffcf0> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10c14c <__cxa_atexit@plt+0xffcf4> │ │ │ │ + ldr r3, [pc, #24] @ 10b334 <__cxa_atexit@plt+0xfeedc> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + @ instruction: 0xfffff1a4 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + ldrbteq pc, [r2], #1864 @ 0x748 @ │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 10b368 <__cxa_atexit@plt+0xfef10> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - ldreq fp, [lr, #-124]! @ 0xffffff84 │ │ │ │ - ldreq sl, [lr, #-3232]! @ 0xfffff360 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b360 <__cxa_atexit@plt+0xfef08> │ │ │ │ + b 10b378 <__cxa_atexit@plt+0xfef20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrbteq pc, [r2], #1812 @ 0x714 @ │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10c1bc <__cxa_atexit@plt+0xffd64> │ │ │ │ - ldr r7, [pc, #92] @ 10c1d4 <__cxa_atexit@plt+0xffd7c> │ │ │ │ - ldr r2, [pc, #92] @ 10c1d8 <__cxa_atexit@plt+0xffd80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + bcc 10b404 <__cxa_atexit@plt+0xfefac> │ │ │ │ + ldr r1, [pc, #132] @ 10b41c <__cxa_atexit@plt+0xfefc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldrb r8, [r2, #8]! │ │ │ │ + ldr lr, [pc, #120] @ 10b420 <__cxa_atexit@plt+0xfefc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ + ldr r1, [r2, #24] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + strb r8, [r3, #24] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b3f8 <__cxa_atexit@plt+0xfefa0> │ │ │ │ + str r7, [r5, #24]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10c1dc <__cxa_atexit@plt+0xffd84> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10c1e0 <__cxa_atexit@plt+0xffd88> │ │ │ │ + ldr r3, [pc, #24] @ 10b424 <__cxa_atexit@plt+0xfefcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff778 │ │ │ │ - ldreq sl, [lr, #-4072]! @ 0xfffff018 │ │ │ │ - ldreq sl, [lr, #-3084]! @ 0xfffff3f4 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + @ instruction: 0xfffff0b4 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrbteq pc, [r2], #1624 @ 0x658 @ │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + str r7, [sl, #24]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10c250 <__cxa_atexit@plt+0xffdf8> │ │ │ │ - ldr r7, [pc, #92] @ 10c268 <__cxa_atexit@plt+0xffe10> │ │ │ │ - ldr r2, [pc, #92] @ 10c26c <__cxa_atexit@plt+0xffe14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10c270 <__cxa_atexit@plt+0xffe18> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 10b4c8 <__cxa_atexit@plt+0xff070> │ │ │ │ + ldr lr, [pc, #136] @ 10b4e0 <__cxa_atexit@plt+0xff088> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r1, r5 │ │ │ │ + ldrb r9, [r1, #8]! │ │ │ │ + ldr r8, [pc, #124] @ 10b4e4 <__cxa_atexit@plt+0xff08c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r1] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [r1, #-4] │ │ │ │ + ldr lr, [r1, #12] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ + str r3, [r1, #24] │ │ │ │ + strb r9, [r3, #24] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b4bc <__cxa_atexit@plt+0xff064> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10c274 <__cxa_atexit@plt+0xffe1c> │ │ │ │ + ldr r3, [pc, #24] @ 10b4e8 <__cxa_atexit@plt+0xff090> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - ldreq sl, [lr, #-3924]! @ 0xfffff0ac │ │ │ │ - ldreq sl, [lr, #-2936]! @ 0xfffff488 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xffffeff4 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + ldrbteq pc, [r2], #1428 @ 0x594 @ │ │ │ │ + andeq r0, r0, r6, asr #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 10b66c <__cxa_atexit@plt+0xff214> │ │ │ │ + ldr r3, [pc, #332] @ 10b674 <__cxa_atexit@plt+0xff21c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + mov r9, r5 │ │ │ │ + str r3, [r9, #-8]! │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ + str r7, [r9, #4] │ │ │ │ + sub r3, r8, #20 │ │ │ │ + cmn r3, #19 │ │ │ │ + bcs 10b570 <__cxa_atexit@plt+0xff118> │ │ │ │ + strb r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 10b680 <__cxa_atexit@plt+0xff228> │ │ │ │ + add sl, r8, ip │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + cmp ip, sl │ │ │ │ + bge 10b648 <__cxa_atexit@plt+0xff1f0> │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #12 │ │ │ │ + stm r2, {r0, r4, r6} │ │ │ │ + str r1, [sp, #8] │ │ │ │ + add r0, r1, #8 │ │ │ │ + str r0, [sp] │ │ │ │ + add r6, r0, ip │ │ │ │ + ldrsb r1, [r6] │ │ │ │ + mov r0, #1 │ │ │ │ + cmn r1, #1 │ │ │ │ + bgt 10b5cc <__cxa_atexit@plt+0xff174> │ │ │ │ + uxtb r1, r1 │ │ │ │ + mov r0, #2 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ + bcc 10b5cc <__cxa_atexit@plt+0xff174> │ │ │ │ + mov r0, #4 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ + movcc r0, #3 │ │ │ │ + add r3, ip, r0 │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + cmp r3, sl │ │ │ │ + add r6, sp, #12 │ │ │ │ + ldm r6, {r0, r4, r6} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + bge 10b648 <__cxa_atexit@plt+0xff1f0> │ │ │ │ + ldr r0, [sp] │ │ │ │ + add r6, r0, r3 │ │ │ │ + ldrsb r0, [r6] │ │ │ │ + mov r1, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + cmn r0, #1 │ │ │ │ + mov r2, #1 │ │ │ │ + bgt 10b62c <__cxa_atexit@plt+0xff1d4> │ │ │ │ + uxtb r0, r0 │ │ │ │ + mov r2, #2 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ + bcc 10b62c <__cxa_atexit@plt+0xff1d4> │ │ │ │ + mov r2, #4 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ + movcc r2, #3 │ │ │ │ + add r6, r3, r2 │ │ │ │ + cmp r6, sl │ │ │ │ + add r6, sp, #12 │ │ │ │ + ldm r6, {r0, r4, r6} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + blt 10b554 <__cxa_atexit@plt+0xff0fc> │ │ │ │ + cmp ip, sl │ │ │ │ + bge 10b554 <__cxa_atexit@plt+0xff0fc> │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 10b554 <__cxa_atexit@plt+0xff0fc> │ │ │ │ + bic r7, r0, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldreq fp, [lr, #-2136]! @ 0xfffff7a8 │ │ │ │ + andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 10c2e4 <__cxa_atexit@plt+0xffe8c> │ │ │ │ - ldr r7, [pc, #92] @ 10c2fc <__cxa_atexit@plt+0xffea4> │ │ │ │ - ldr r2, [pc, #92] @ 10c300 <__cxa_atexit@plt+0xffea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ 10c304 <__cxa_atexit@plt+0xffeac> │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ + bcc 10b748 <__cxa_atexit@plt+0xff2f0> │ │ │ │ + ldrsb r2, [r5, #20] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 10b6c4 <__cxa_atexit@plt+0xff26c> │ │ │ │ + ldr lr, [pc, #180] @ 10b768 <__cxa_atexit@plt+0xff310> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r1, r1, #1 │ │ │ │ + add r2, r8, #1 │ │ │ │ + b 10b6e4 <__cxa_atexit@plt+0xff28c> │ │ │ │ + uxtb lr, r2 │ │ │ │ + cmp lr, #224 @ 0xe0 │ │ │ │ + bcs 10b700 <__cxa_atexit@plt+0xff2a8> │ │ │ │ + ldr lr, [pc, #140] @ 10b764 <__cxa_atexit@plt+0xff30c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r1, r1, #2 │ │ │ │ + add r2, r8, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #88] @ 10b760 <__cxa_atexit@plt+0xff308> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r6, #14 │ │ │ │ + cmp lr, #240 @ 0xf0 │ │ │ │ + bcs 10b730 <__cxa_atexit@plt+0xff2d8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r1, #3 │ │ │ │ + add r1, r8, #3 │ │ │ │ + b 10b73c <__cxa_atexit@plt+0xff2e4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r1, #4 │ │ │ │ + add r1, r8, #4 │ │ │ │ + str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 10c308 <__cxa_atexit@plt+0xffeb0> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #28] @ 10b76c <__cxa_atexit@plt+0xff314> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff4c0 │ │ │ │ - ldreq sl, [lr, #-3776]! @ 0xfffff140 │ │ │ │ - ldreq sl, [lr, #-2788]! @ 0xfffff51c │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + ldreq fp, [lr, #-3340]! @ 0xfffff2f4 │ │ │ │ + ldreq fp, [lr, #-3388]! @ 0xfffff2c4 │ │ │ │ + ldreq fp, [lr, #-3424]! @ 0xfffff2a0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrbteq pc, [r2], #796 @ 0x31c @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 10c36c <__cxa_atexit@plt+0xfff14> │ │ │ │ - ldr r7, [pc, #104] @ 10c3a8 <__cxa_atexit@plt+0xfff50> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - bhi 10c38c <__cxa_atexit@plt+0xfff34> │ │ │ │ + bhi 10b79c <__cxa_atexit@plt+0xff344> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r7, [pc, #60] @ 10c3b0 <__cxa_atexit@plt+0xfff58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 10c3ac <__cxa_atexit@plt+0xfff54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - ldrbteq lr, [r2], #1508 @ 0x5e4 │ │ │ │ - ldrbteq lr, [r2], #1544 @ 0x608 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10c430 <__cxa_atexit@plt+0xfffd8> │ │ │ │ - ldr r6, [pc, #152] @ 10c46c <__cxa_atexit@plt+0x100014> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #1 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - bcc 10c43c <__cxa_atexit@plt+0xfffe4> │ │ │ │ - ldr r7, [pc, #108] @ 10c470 <__cxa_atexit@plt+0x100018> │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldr r7, [pc, #8] @ 10b7ac <__cxa_atexit@plt+0xff354> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - bhi 10c45c <__cxa_atexit@plt+0x100004> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 10c478 <__cxa_atexit@plt+0x100020> │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10c474 <__cxa_atexit@plt+0x10001c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldrbteq pc, [r2], #772 @ 0x304 @ │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10b7f0 <__cxa_atexit@plt+0xff398> │ │ │ │ + ldr r1, [pc, #144] @ 10b860 <__cxa_atexit@plt+0xff408> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b838 <__cxa_atexit@plt+0xff3e0> │ │ │ │ + b 10b874 <__cxa_atexit@plt+0xff41c> │ │ │ │ + ldr r1, [pc, #96] @ 10b858 <__cxa_atexit@plt+0xff400> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 10b838 <__cxa_atexit@plt+0xff3e0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 10b840 <__cxa_atexit@plt+0xff3e8> │ │ │ │ + ldr r2, [pc, #56] @ 10b85c <__cxa_atexit@plt+0xff404> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b838 <__cxa_atexit@plt+0xff3e0> │ │ │ │ + b 10bd54 <__cxa_atexit@plt+0xff8fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-2532]! @ 0xfffff61c │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - ldrbteq lr, [r2], #1304 @ 0x518 │ │ │ │ - ldrbteq lr, [r2], #1328 @ 0x530 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10c4f8 <__cxa_atexit@plt+0x1000a0> │ │ │ │ - ldr r6, [pc, #152] @ 10c534 <__cxa_atexit@plt+0x1000dc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #1 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - bcc 10c504 <__cxa_atexit@plt+0x1000ac> │ │ │ │ - ldr r7, [pc, #108] @ 10c538 <__cxa_atexit@plt+0x1000e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - bhi 10c524 <__cxa_atexit@plt+0x1000cc> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [pc, #28] @ 10b864 <__cxa_atexit@plt+0xff40c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 10c540 <__cxa_atexit@plt+0x1000e8> │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10c53c <__cxa_atexit@plt+0x1000e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-2332]! @ 0xfffff6e4 │ │ │ │ - @ instruction: 0xfffff7d0 │ │ │ │ - ldrbteq lr, [r2], #1104 @ 0x450 │ │ │ │ - ldrbteq lr, [r2], #1128 @ 0x468 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10c5c0 <__cxa_atexit@plt+0x100168> │ │ │ │ - ldr r6, [pc, #152] @ 10c5fc <__cxa_atexit@plt+0x1001a4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #1 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - bcc 10c5cc <__cxa_atexit@plt+0x100174> │ │ │ │ - ldr r7, [pc, #108] @ 10c600 <__cxa_atexit@plt+0x1001a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - bhi 10c5ec <__cxa_atexit@plt+0x100194> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, lsl #10 │ │ │ │ + andeq r0, r0, ip, lsr #10 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq fp, [lr, #-1328]! @ 0xfffffad0 │ │ │ │ + ldrbteq pc, [r2], #552 @ 0x228 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 10b8a8 <__cxa_atexit@plt+0xff450> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10b8cc <__cxa_atexit@plt+0xff474> │ │ │ │ + ldr r3, [pc, #248] @ 10b990 <__cxa_atexit@plt+0xff538> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b92c <__cxa_atexit@plt+0xff4d4> │ │ │ │ + b 10b9a0 <__cxa_atexit@plt+0xff548> │ │ │ │ + ldr r3, [pc, #220] @ 10b98c <__cxa_atexit@plt+0xff534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10b92c <__cxa_atexit@plt+0xff4d4> │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldr r1, [pc, #156] @ 10b970 <__cxa_atexit@plt+0xff518> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10b944 <__cxa_atexit@plt+0xff4ec> │ │ │ │ + ldr r3, [pc, #128] @ 10b974 <__cxa_atexit@plt+0xff51c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #124] @ 10b978 <__cxa_atexit@plt+0xff520> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ 10b97c <__cxa_atexit@plt+0xff524> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 10b934 <__cxa_atexit@plt+0xff4dc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1093f0 <__cxa_atexit@plt+0xfcf98> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 10c608 <__cxa_atexit@plt+0x1001b0> │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10c604 <__cxa_atexit@plt+0x1001ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ 10b980 <__cxa_atexit@plt+0xff528> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 10b984 <__cxa_atexit@plt+0xff52c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ 10b988 <__cxa_atexit@plt+0xff530> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-2132]! @ 0xfffff7ac │ │ │ │ - @ instruction: 0xfffff708 │ │ │ │ - ldrbteq lr, [r2], #904 @ 0x388 │ │ │ │ - ldrbteq lr, [r2], #928 @ 0x3a0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10c688 <__cxa_atexit@plt+0x100230> │ │ │ │ - ldr r6, [pc, #152] @ 10c6c4 <__cxa_atexit@plt+0x10026c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #1 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - bcc 10c694 <__cxa_atexit@plt+0x10023c> │ │ │ │ - ldr r7, [pc, #108] @ 10c6c8 <__cxa_atexit@plt+0x100270> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - bhi 10c6b4 <__cxa_atexit@plt+0x10025c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + andeq r0, r0, r8, lsl #7 │ │ │ │ + @ instruction: 0xffffdaf8 │ │ │ │ + ldreq fp, [lr, #-2140]! @ 0xfffff7a4 │ │ │ │ + ldreq fp, [lr, #-1152]! @ 0xfffffb80 │ │ │ │ + ldrbteq pc, [r2], #316 @ 0x13c @ │ │ │ │ + ldreq fp, [lr, #-1076]! @ 0xfffffbcc │ │ │ │ + ldreq fp, [lr, #-2040]! @ 0xfffff808 │ │ │ │ + muleq r0, r4, r3 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq pc, [r2], #252 @ 0xfc @ │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + and r2, r1, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10b9f0 <__cxa_atexit@plt+0xff598> │ │ │ │ + ldr r2, [r1, #2] │ │ │ │ + ldr r0, [r1, #10] │ │ │ │ + add r2, r2, #8 │ │ │ │ + add r2, r2, r0 │ │ │ │ + ldrsb r0, [r2] │ │ │ │ + ldr lr, [r3, #4] │ │ │ │ + uxtb sl, r0 │ │ │ │ + cmn r0, #1 │ │ │ │ + ble 10ba28 <__cxa_atexit@plt+0xff5d0> │ │ │ │ + cmp sl, #10 │ │ │ │ + bne 10ba54 <__cxa_atexit@plt+0xff5fc> │ │ │ │ + ldr r2, [pc, #352] @ 10bb4c <__cxa_atexit@plt+0xff6f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 10bac4 <__cxa_atexit@plt+0xff66c> │ │ │ │ + ldr r2, [pc, #304] @ 10bb28 <__cxa_atexit@plt+0xff6d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + str r2, [r5, #12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10bae0 <__cxa_atexit@plt+0xff688> │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [pc, #280] @ 10bb2c <__cxa_atexit@plt+0xff6d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 10b510 <__cxa_atexit@plt+0xff0b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 10c6d0 <__cxa_atexit@plt+0x100278> │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r2, r9} │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrb r8, [r2, #1] │ │ │ │ + cmp sl, #224 @ 0xe0 │ │ │ │ + bcs 10ba60 <__cxa_atexit@plt+0xff608> │ │ │ │ + add r0, r8, sl, lsl #6 │ │ │ │ + mov r2, #138 @ 0x8a │ │ │ │ + orr r2, r2, #12288 @ 0x3000 │ │ │ │ + cmp r0, r2 │ │ │ │ + bne 10ba90 <__cxa_atexit@plt+0xff638> │ │ │ │ + ldr r2, [pc, #244] @ 10bb44 <__cxa_atexit@plt+0xff6ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 10bac4 <__cxa_atexit@plt+0xff66c> │ │ │ │ + ldr r0, [pc, #236] @ 10bb48 <__cxa_atexit@plt+0xff6f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 10bafc <__cxa_atexit@plt+0xff6a4> │ │ │ │ + ldrb r9, [r2, #2] │ │ │ │ + cmp sl, #240 @ 0xf0 │ │ │ │ + bcs 10ba9c <__cxa_atexit@plt+0xff644> │ │ │ │ + orr r0, r9, sl, lsl #12 │ │ │ │ + add r0, r0, r8, lsl #6 │ │ │ │ + mov r2, #138 @ 0x8a │ │ │ │ + orr r2, r2, #925696 @ 0xe2000 │ │ │ │ + cmp r0, r2 │ │ │ │ + bne 10bae8 <__cxa_atexit@plt+0xff690> │ │ │ │ + ldr r2, [pc, #176] @ 10bb3c <__cxa_atexit@plt+0xff6e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 10bac4 <__cxa_atexit@plt+0xff66c> │ │ │ │ + ldr r0, [pc, #168] @ 10bb40 <__cxa_atexit@plt+0xff6e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 10bafc <__cxa_atexit@plt+0xff6a4> │ │ │ │ + lsl r0, r8, #12 │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ + add r0, r0, sl, lsl #18 │ │ │ │ + ldr r8, [pc, #116] @ 10bb24 <__cxa_atexit@plt+0xff6cc> │ │ │ │ + orr r0, r0, r2 │ │ │ │ + add r0, r0, r9, lsl #6 │ │ │ │ + cmp r0, r8 │ │ │ │ + bne 10baf4 <__cxa_atexit@plt+0xff69c> │ │ │ │ + ldr r2, [pc, #112] @ 10bb34 <__cxa_atexit@plt+0xff6dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10bae0 <__cxa_atexit@plt+0xff688> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10c6cc <__cxa_atexit@plt+0x100274> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #72] @ 10bb38 <__cxa_atexit@plt+0xff6e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 10bafc <__cxa_atexit@plt+0xff6a4> │ │ │ │ + ldr r0, [pc, #52] @ 10bb30 <__cxa_atexit@plt+0xff6d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + tst lr, #3 │ │ │ │ + beq 10bb18 <__cxa_atexit@plt+0xff6c0> │ │ │ │ + str lr, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldreq sl, [lr, #-1932]! @ 0xfffff874 │ │ │ │ - @ instruction: 0xfffff640 │ │ │ │ - ldrbteq lr, [r2], #704 @ 0x2c0 │ │ │ │ - ldrbteq lr, [r2], #728 @ 0x2d8 │ │ │ │ + biceq r2, r8, #138 @ 0x8a │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + ldreq fp, [lr, #-2564]! @ 0xfffff5fc │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + ldrbteq lr, [r2], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10c758 <__cxa_atexit@plt+0x100300> │ │ │ │ - ldr r1, [pc, #160] @ 10c790 <__cxa_atexit@plt+0x100338> │ │ │ │ - ldr r2, [pc, #160] @ 10c794 <__cxa_atexit@plt+0x10033c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ands r7, r2, #3 │ │ │ │ - beq 10c748 <__cxa_atexit@plt+0x1002f0> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 10c760 <__cxa_atexit@plt+0x100308> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r7, [r3] │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10c770 <__cxa_atexit@plt+0x100318> │ │ │ │ - ldr r3, [pc, #100] @ 10c79c <__cxa_atexit@plt+0x100344> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10c71c <__cxa_atexit@plt+0x1002c4> │ │ │ │ - ldr r6, [pc, #32] @ 10c798 <__cxa_atexit@plt+0x100340> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldreq sl, [lr, #-1688]! @ 0xfffff968 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldreq sl, [lr, #-1824]! @ 0xfffff8e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 10c7e8 <__cxa_atexit@plt+0x100390> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10c7f8 <__cxa_atexit@plt+0x1003a0> │ │ │ │ - ldr r2, [pc, #68] @ 10c818 <__cxa_atexit@plt+0x1003c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10c7b8 <__cxa_atexit@plt+0x100360> │ │ │ │ - ldr r6, [pc, #20] @ 10c814 <__cxa_atexit@plt+0x1003bc> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq sl, [lr, #-1668]! @ 0xfffff97c │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3880 @ 0xf28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3856 @ 0xf10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3832 @ 0xef8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3808 @ 0xee0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3784 @ 0xec8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3760 @ 0xeb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3736 @ 0xe98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 10bc38 <__cxa_atexit@plt+0xff7e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldreq fp, [lr, #-2036]! @ 0xfffff80c │ │ │ │ + ldrbteq lr, [r2], #3668 @ 0xe54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 10c854 <__cxa_atexit@plt+0x1003fc> │ │ │ │ - ldr r2, [pc, #40] @ 10c86c <__cxa_atexit@plt+0x100414> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 10c870 <__cxa_atexit@plt+0x100418> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3644 @ 0xe3c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10bc98 <__cxa_atexit@plt+0xff840> │ │ │ │ + ldr r3, [pc, #64] @ 10bcbc <__cxa_atexit@plt+0xff864> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - ldreq sl, [lr, #-1556]! @ 0xfffff9ec │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10c918 <__cxa_atexit@plt+0x1004c0> │ │ │ │ - ldr r2, [pc, #156] @ 10c930 <__cxa_atexit@plt+0x1004d8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10bcb0 <__cxa_atexit@plt+0xff858> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldr r2, [pc, #24] @ 10bcb8 <__cxa_atexit@plt+0xff860> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 10c8fc <__cxa_atexit@plt+0x1004a4> │ │ │ │ - ldr r1, [pc, #136] @ 10c934 <__cxa_atexit@plt+0x1004dc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - beq 10c908 <__cxa_atexit@plt+0x1004b0> │ │ │ │ - ldr r1, [pc, #116] @ 10c938 <__cxa_atexit@plt+0x1004e0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 10c8fc <__cxa_atexit@plt+0x1004a4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 10c920 <__cxa_atexit@plt+0x1004c8> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #84] @ 10c93c <__cxa_atexit@plt+0x1004e4> │ │ │ │ - cmp r2, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ + bne 10bc8c <__cxa_atexit@plt+0xff834> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10c8e0 <__cxa_atexit@plt+0x100488> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq sl, [lr, #-1172]! @ 0xfffffb6c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq lr, [r2], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 10c9b8 <__cxa_atexit@plt+0x100560> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3512 @ 0xdb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10b7b0 <__cxa_atexit@plt+0xff358> │ │ │ │ + ldrbteq lr, [r2], #3480 @ 0xd98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - ldrne r2, [pc, #84] @ 10c9bc <__cxa_atexit@plt+0x100564> │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ - addne r2, pc, r2 │ │ │ │ - strne r2, [r5] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 10c980 <__cxa_atexit@plt+0x100528> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10c9a8 <__cxa_atexit@plt+0x100550> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 10c9c0 <__cxa_atexit@plt+0x100568> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10c98c <__cxa_atexit@plt+0x100534> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq sl, [lr, #-1000]! @ 0xfffffc18 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 10ca28 <__cxa_atexit@plt+0x1005d0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bne 10bd24 <__cxa_atexit@plt+0xff8cc> │ │ │ │ + ldr r3, [pc, #48] @ 10bd40 <__cxa_atexit@plt+0xff8e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - beq 10ca10 <__cxa_atexit@plt+0x1005b8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10ca18 <__cxa_atexit@plt+0x1005c0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #48] @ 10ca2c <__cxa_atexit@plt+0x1005d4> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10bd38 <__cxa_atexit@plt+0xff8e0> │ │ │ │ + b 10bd54 <__cxa_atexit@plt+0xff8fc> │ │ │ │ + ldr r7, [pc, #24] @ 10bd44 <__cxa_atexit@plt+0xff8ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10c9f4 <__cxa_atexit@plt+0x10059c> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq sl, [lr, #-896]! @ 0xfffffc80 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10ca68 <__cxa_atexit@plt+0x100610> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 10ca78 <__cxa_atexit@plt+0x100620> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq fp, [lr, #-76]! @ 0xffffffb4 │ │ │ │ + ldrbteq lr, [r2], #3392 @ 0xd40 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10bdb4 <__cxa_atexit@plt+0xff95c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10bea0 <__cxa_atexit@plt+0xffa48> │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + add r2, ip, #8 │ │ │ │ + add r2, lr, r2 │ │ │ │ + ldrsb r1, [r2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + uxtb r8, r1 │ │ │ │ + cmn r1, #1 │ │ │ │ + ble 10bdc8 <__cxa_atexit@plt+0xff970> │ │ │ │ + ldr r1, [pc, #284] @ 10bec4 <__cxa_atexit@plt+0xffa6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9, #4] │ │ │ │ + mov r2, r8 │ │ │ │ + b 10be64 <__cxa_atexit@plt+0xffa0c> │ │ │ │ + ldr r7, [pc, #268] @ 10bec8 <__cxa_atexit@plt+0xffa70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10ca4c <__cxa_atexit@plt+0x1005f4> │ │ │ │ - ldreq sl, [lr, #-808]! @ 0xfffffcd8 │ │ │ │ - ldrbteq sp, [r2], #3752 @ 0xea8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10cb58 <__cxa_atexit@plt+0x100700> │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10cb08 <__cxa_atexit@plt+0x1006b0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r2, #-4]! │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r8, [r2, #-4] │ │ │ │ - bcc 10cb68 <__cxa_atexit@plt+0x100710> │ │ │ │ - ldr r5, [pc, #204] @ 10cb94 <__cxa_atexit@plt+0x10073c> │ │ │ │ - ldr r1, [pc, #204] @ 10cb98 <__cxa_atexit@plt+0x100740> │ │ │ │ - ldr r0, [pc, #204] @ 10cb9c <__cxa_atexit@plt+0x100744> │ │ │ │ - ldr lr, [pc, #204] @ 10cba0 <__cxa_atexit@plt+0x100748> │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldrb sl, [r2, #1] │ │ │ │ + cmp r8, #224 @ 0xe0 │ │ │ │ + bcs 10bdf4 <__cxa_atexit@plt+0xff99c> │ │ │ │ + add r1, sl, r8, lsl #6 │ │ │ │ + ldr r2, [pc, #220] @ 10bec0 <__cxa_atexit@plt+0xffa68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4] │ │ │ │ + sub r2, r1, #12416 @ 0x3080 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + b 10be64 <__cxa_atexit@plt+0xffa0c> │ │ │ │ + str r0, [sp] │ │ │ │ + ldrb r1, [r2, #2] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + cmp r8, #240 @ 0xf0 │ │ │ │ + bcs 10be30 <__cxa_atexit@plt+0xff9d8> │ │ │ │ + lsl r1, r8, #12 │ │ │ │ + ldr r3, [pc, #156] @ 10beb0 <__cxa_atexit@plt+0xffa58> │ │ │ │ + add r1, r1, sl, lsl #6 │ │ │ │ + ldr r2, [pc, #160] @ 10bebc <__cxa_atexit@plt+0xffa64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r1, r1, r0 │ │ │ │ + add r2, r1, r3 │ │ │ │ + b 10be5c <__cxa_atexit@plt+0xffa04> │ │ │ │ + lsl r1, r8, #18 │ │ │ │ + add r1, r1, sl, lsl #12 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r1, r1, r0, lsl #6 │ │ │ │ + ldr r0, [pc, #100] @ 10beac <__cxa_atexit@plt+0xffa54> │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ + ldr sl, [pc, #100] @ 10beb4 <__cxa_atexit@plt+0xffa5c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r9, #4] │ │ │ │ + add r1, r1, r2 │ │ │ │ + add r2, r1, r0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r0, [sp] │ │ │ │ + ldr r1, [pc, #76] @ 10beb8 <__cxa_atexit@plt+0xffa60> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r5, [r2] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 400c48 <__cxa_atexit@plt+0x3f47f0> │ │ │ │ - ldr lr, [pc, #120] @ 10cb88 <__cxa_atexit@plt+0x100730> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [r9, #11] │ │ │ │ - ldr r7, [r9, #15] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq 10cb48 <__cxa_atexit@plt+0x1006f0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 10cc8c <__cxa_atexit@plt+0x100834> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + strb r8, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0], #-3 │ │ │ │ + stmda r5, {r0, r2, r3} │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10be98 <__cxa_atexit@plt+0xffa40> │ │ │ │ + b 10bed8 <__cxa_atexit@plt+0xffa80> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 10cb90 <__cxa_atexit@plt+0x100738> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + ldreq fp, [lr, #-40]! @ 0xffffffd8 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldreq fp, [lr, #-92]! @ 0xffffffa4 │ │ │ │ + ldreq fp, [lr, #-148]! @ 0xffffff6c │ │ │ │ + ldreq fp, [lr, #-208]! @ 0xffffff30 │ │ │ │ + ldreq sl, [lr, #-4024]! @ 0xfffff048 │ │ │ │ + ldrbteq lr, [r2], #3004 @ 0xbbc │ │ │ │ + andeq r0, r0, r8, asr #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 10bf48 <__cxa_atexit@plt+0xffaf0> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 10bf28 <__cxa_atexit@plt+0xffad0> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 10bf78 <__cxa_atexit@plt+0xffb20> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 10bee4 <__cxa_atexit@plt+0xffa8c> │ │ │ │ + ldr r3, [pc, #196] @ 10bff4 <__cxa_atexit@plt+0xffb9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10bfd4 <__cxa_atexit@plt+0xffb7c> │ │ │ │ + ldr r3, [pc, #180] @ 10bff8 <__cxa_atexit@plt+0xffba0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 10bfb4 <__cxa_atexit@plt+0xffb5c> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 10bf98 <__cxa_atexit@plt+0xffb40> │ │ │ │ + ldr r2, [pc, #144] @ 10bfec <__cxa_atexit@plt+0xffb94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10bfd4 <__cxa_atexit@plt+0xffb7c> │ │ │ │ + ldr r3, [pc, #124] @ 10bff0 <__cxa_atexit@plt+0xffb98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 10bfb4 <__cxa_atexit@plt+0xffb5c> │ │ │ │ + ldr r3, [pc, #92] @ 10bfdc <__cxa_atexit@plt+0xffb84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10bfd4 <__cxa_atexit@plt+0xffb7c> │ │ │ │ + ldr r3, [pc, #76] @ 10bfe0 <__cxa_atexit@plt+0xffb88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 10bfb4 <__cxa_atexit@plt+0xffb5c> │ │ │ │ + ldr r3, [pc, #68] @ 10bfe4 <__cxa_atexit@plt+0xffb8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10bfd4 <__cxa_atexit@plt+0xffb7c> │ │ │ │ + ldr r3, [pc, #52] @ 10bfe8 <__cxa_atexit@plt+0xffb90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10bfd4 <__cxa_atexit@plt+0xffb7c> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 10cb8c <__cxa_atexit@plt+0x100734> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrbteq sp, [r2], #3620 @ 0xe24 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0xfffffc04 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - ldrbteq sp, [r2], #3724 @ 0xe8c │ │ │ │ - ldrbteq sp, [r2], #3460 @ 0xd84 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + ldrbteq lr, [r2], #2700 @ 0xa8c │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, r6, #20 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 10cc10 <__cxa_atexit@plt+0x1007b8> │ │ │ │ - ldr r1, [pc, #88] @ 10cc2c <__cxa_atexit@plt+0x1007d4> │ │ │ │ - ldr r8, [pc, #88] @ 10cc30 <__cxa_atexit@plt+0x1007d8> │ │ │ │ - ldr lr, [pc, #88] @ 10cc34 <__cxa_atexit@plt+0x1007dc> │ │ │ │ - ldr r9, [pc, #88] @ 10cc38 <__cxa_atexit@plt+0x1007e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r9, r9, #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r2, [r2, #16] │ │ │ │ - b 400c48 <__cxa_atexit@plt+0x3f47f0> │ │ │ │ - ldr r5, [pc, #36] @ 10cc3c <__cxa_atexit@plt+0x1007e4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffaf8 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - ldrbteq sp, [r2], #3464 @ 0xd88 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldrbteq sp, [r2], #3304 @ 0xce8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #40] @ 10c038 <__cxa_atexit@plt+0xffbe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10c030 <__cxa_atexit@plt+0xffbd8> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq lr, [r2], #2636 @ 0xa4c │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10cc64 <__cxa_atexit@plt+0x10080c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 400c50 <__cxa_atexit@plt+0x3f47f8> │ │ │ │ - ldr r7, [pc, #16] @ 10cc7c <__cxa_atexit@plt+0x100824> │ │ │ │ - ldr r0, [pc, #16] @ 10cc80 <__cxa_atexit@plt+0x100828> │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + ldrbteq lr, [r2], #2608 @ 0xa30 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 10c094 <__cxa_atexit@plt+0xffc3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10c08c <__cxa_atexit@plt+0xffc34> │ │ │ │ + str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbteq sp, [r2], #3260 @ 0xcbc │ │ │ │ - ldrbteq sp, [r2], #3256 @ 0xcb8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r2, r5, #8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 10cce8 <__cxa_atexit@plt+0x100890> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 10cd0c <__cxa_atexit@plt+0x1008b4> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - ldr r3, [r6] │ │ │ │ - add r6, r9, #24 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 10cd30 <__cxa_atexit@plt+0x1008d8> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 10cd64 <__cxa_atexit@plt+0x10090c> │ │ │ │ - ldr r3, [pc, #172] @ 10cd88 <__cxa_atexit@plt+0x100930> │ │ │ │ - ldr r8, [pc, #172] @ 10cd8c <__cxa_atexit@plt+0x100934> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 10cd48 <__cxa_atexit@plt+0x1008f0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 10cd64 <__cxa_atexit@plt+0x10090c> │ │ │ │ - ldr r3, [pc, #120] @ 10cd78 <__cxa_atexit@plt+0x100920> │ │ │ │ - ldr r8, [pc, #120] @ 10cd7c <__cxa_atexit@plt+0x100924> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 10cd48 <__cxa_atexit@plt+0x1008f0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 10cd64 <__cxa_atexit@plt+0x10090c> │ │ │ │ - ldr r3, [pc, #76] @ 10cd70 <__cxa_atexit@plt+0x100918> │ │ │ │ - ldr r8, [pc, #76] @ 10cd74 <__cxa_atexit@plt+0x10091c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq lr, [r2], #2544 @ 0x9f0 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + ldrbteq lr, [r2], #2516 @ 0x9d4 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 10c0f0 <__cxa_atexit@plt+0xffc98> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 10cd48 <__cxa_atexit@plt+0x1008f0> │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 10cd64 <__cxa_atexit@plt+0x10090c> │ │ │ │ - ldr r3, [pc, #64] @ 10cd80 <__cxa_atexit@plt+0x100928> │ │ │ │ - ldr r8, [pc, #64] @ 10cd84 <__cxa_atexit@plt+0x10092c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10c0e8 <__cxa_atexit@plt+0xffc90> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq lr, [r2], #2452 @ 0x994 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + ldrbteq lr, [r2], #2424 @ 0x978 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 10c14c <__cxa_atexit@plt+0xffcf4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str sl, [r9, #20] │ │ │ │ - b 4003c8 <__cxa_atexit@plt+0x3f3f70> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 4003d8 <__cxa_atexit@plt+0x3f3f80> │ │ │ │ - @ instruction: 0xfffff690 │ │ │ │ - ldrteq r4, [fp], #1320 @ 0x528 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - ldrteq r4, [fp], #1349 @ 0x545 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - ldrteq r4, [fp], #1277 @ 0x4fd │ │ │ │ - @ instruction: 0xfffff930 │ │ │ │ - ldrteq r4, [fp], #1371 @ 0x55b │ │ │ │ - ldrbteq sp, [r2], #3052 @ 0xbec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10ce10 <__cxa_atexit@plt+0x1009b8> │ │ │ │ - ldr r2, [pc, #108] @ 10ce20 <__cxa_atexit@plt+0x1009c8> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10c144 <__cxa_atexit@plt+0xffcec> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq lr, [r2], #2360 @ 0x938 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10c208 <__cxa_atexit@plt+0xffdb0> │ │ │ │ + ldr lr, [pc, #168] @ 10c238 <__cxa_atexit@plt+0xffde0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + mov r7, r5 │ │ │ │ + ldrb r1, [r7, #4]! │ │ │ │ + ldr r2, [pc, #128] @ 10c23c <__cxa_atexit@plt+0xffde4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 10cdf0 <__cxa_atexit@plt+0x100998> │ │ │ │ - ldr r1, [pc, #88] @ 10ce24 <__cxa_atexit@plt+0x1009cc> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 10ce00 <__cxa_atexit@plt+0x1009a8> │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r2 │ │ │ │ - b 10ca8c <__cxa_atexit@plt+0x100634> │ │ │ │ + str r2, [r7] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, sl, ip} │ │ │ │ + str r9, [r3, #20] │ │ │ │ + strb r1, [r3, #24] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 10c1f8 <__cxa_atexit@plt+0xffda0> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10c220 <__cxa_atexit@plt+0xffdc8> │ │ │ │ + str r8, [r5, #20]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10ce28 <__cxa_atexit@plt+0x1009d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #52] @ 10c244 <__cxa_atexit@plt+0xffdec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + ldr r7, [pc, #20] @ 10c240 <__cxa_atexit@plt+0xffde8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrbteq sp, [r2], #2932 @ 0xb74 │ │ │ │ - ldrbteq sp, [r2], #2900 @ 0xb54 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffff380 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrbteq lr, [r2], #2148 @ 0x864 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrbteq lr, [r2], #2112 @ 0x840 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ 10ce74 <__cxa_atexit@plt+0x100a1c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 10ce68 <__cxa_atexit@plt+0x100a10> │ │ │ │ + str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - b 10ca8c <__cxa_atexit@plt+0x100634> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrbteq sp, [r2], #2824 @ 0xb08 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, fp │ │ │ │ + b 10c16c <__cxa_atexit@plt+0xffd14> │ │ │ │ + ldrbteq lr, [r2], #2084 @ 0x824 │ │ │ │ + andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 10ca8c <__cxa_atexit@plt+0x100634> │ │ │ │ - ldrbteq sp, [r2], #2800 @ 0xaf0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10cec0 <__cxa_atexit@plt+0x100a68> │ │ │ │ - ldr r7, [pc, #24] @ 10ced0 <__cxa_atexit@plt+0x100a78> │ │ │ │ + bhi 10c298 <__cxa_atexit@plt+0xffe40> │ │ │ │ + str r8, [r5, #16]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 10a6fc <__cxa_atexit@plt+0xfe2a4> │ │ │ │ + ldr r7, [pc, #12] @ 10c2ac <__cxa_atexit@plt+0xffe54> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 10cda0 <__cxa_atexit@plt+0x100948> │ │ │ │ - ldr r7, [pc, #12] @ 10ced4 <__cxa_atexit@plt+0x100a7c> │ │ │ │ + add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrbteq sp, [r2], #2764 @ 0xacc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 10cefc <__cxa_atexit@plt+0x100aa4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r9, #0 │ │ │ │ - b 400740 <__cxa_atexit@plt+0x3f42e8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrbteq lr, [r2], #2032 @ 0x7f0 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 10c410 <__cxa_atexit@plt+0xfffb8> │ │ │ │ + ldr r3, [pc, #332] @ 10c418 <__cxa_atexit@plt+0xfffc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + mov r9, r5 │ │ │ │ + str r3, [r9, #-8]! │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ + str r7, [r9, #4] │ │ │ │ + sub r3, r8, #20 │ │ │ │ + cmn r3, #19 │ │ │ │ + bcs 10c314 <__cxa_atexit@plt+0xffebc> │ │ │ │ + strb r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 10c424 <__cxa_atexit@plt+0xfffcc> │ │ │ │ + add sl, r8, ip │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + cmp ip, sl │ │ │ │ + bge 10c3ec <__cxa_atexit@plt+0xfff94> │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #12 │ │ │ │ + stm r2, {r0, r4, r6} │ │ │ │ + str r1, [sp, #8] │ │ │ │ + add r0, r1, #8 │ │ │ │ + str r0, [sp] │ │ │ │ + add r6, r0, ip │ │ │ │ + ldrsb r1, [r6] │ │ │ │ + mov r0, #1 │ │ │ │ + cmn r1, #1 │ │ │ │ + bgt 10c370 <__cxa_atexit@plt+0xfff18> │ │ │ │ + uxtb r1, r1 │ │ │ │ + mov r0, #2 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ + bcc 10c370 <__cxa_atexit@plt+0xfff18> │ │ │ │ + mov r0, #4 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ + movcc r0, #3 │ │ │ │ + add r3, ip, r0 │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + cmp r3, sl │ │ │ │ + add r6, sp, #12 │ │ │ │ + ldm r6, {r0, r4, r6} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + bge 10c3ec <__cxa_atexit@plt+0xfff94> │ │ │ │ + ldr r0, [sp] │ │ │ │ + add r6, r0, r3 │ │ │ │ + ldrsb r0, [r6] │ │ │ │ + mov r1, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + cmn r0, #1 │ │ │ │ + mov r2, #1 │ │ │ │ + bgt 10c3d0 <__cxa_atexit@plt+0xfff78> │ │ │ │ + uxtb r0, r0 │ │ │ │ + mov r2, #2 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ + bcc 10c3d0 <__cxa_atexit@plt+0xfff78> │ │ │ │ + mov r2, #4 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ + movcc r2, #3 │ │ │ │ + add r6, r3, r2 │ │ │ │ + cmp r6, sl │ │ │ │ + add r6, sp, #12 │ │ │ │ + ldm r6, {r0, r4, r6} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + blt 10c2f8 <__cxa_atexit@plt+0xffea0> │ │ │ │ + cmp ip, sl │ │ │ │ + bge 10c2f8 <__cxa_atexit@plt+0xffea0> │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 10c2f8 <__cxa_atexit@plt+0xffea0> │ │ │ │ + bic r7, r0, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldreq sl, [lr, #-2740]! @ 0xfffff54c │ │ │ │ + andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 10cf74 <__cxa_atexit@plt+0x100b1c> │ │ │ │ - ldr r8, [pc, #92] @ 10cf80 <__cxa_atexit@plt+0x100b28> │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #84] @ 10cf84 <__cxa_atexit@plt+0x100b2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #80] @ 10cf88 <__cxa_atexit@plt+0x100b30> │ │ │ │ - add sl, r1, #1 │ │ │ │ - sub r1, r6, #26 │ │ │ │ + bcc 10c4ec <__cxa_atexit@plt+0x100094> │ │ │ │ + ldrsb r2, [r5, #20] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 10c468 <__cxa_atexit@plt+0x100010> │ │ │ │ + ldr lr, [pc, #180] @ 10c50c <__cxa_atexit@plt+0x1000b4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #68] @ 10cf8c <__cxa_atexit@plt+0x100b34> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - str sl, [r3, #32] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r1, r1, #1 │ │ │ │ + add r2, r8, #1 │ │ │ │ + b 10c488 <__cxa_atexit@plt+0x100030> │ │ │ │ + uxtb lr, r2 │ │ │ │ + cmp lr, #224 @ 0xe0 │ │ │ │ + bcs 10c4a4 <__cxa_atexit@plt+0x10004c> │ │ │ │ + ldr lr, [pc, #140] @ 10c508 <__cxa_atexit@plt+0x1000b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r1, r1, #2 │ │ │ │ + add r2, r8, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #14 │ │ │ │ bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - ldreq sl, [lr, #-1472]! @ 0xfffffa40 │ │ │ │ - ldreq sl, [lr, #-1468]! @ 0xfffffa44 │ │ │ │ - ldreq sl, [lr, #-1456]! @ 0xfffffa50 │ │ │ │ - ldreq sl, [lr, #-1452]! @ 0xfffffa54 │ │ │ │ - ldrbteq sp, [r2], #2556 @ 0x9fc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r2, [pc, #88] @ 10c504 <__cxa_atexit@plt+0x1000ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r6, #14 │ │ │ │ + cmp lr, #240 @ 0xf0 │ │ │ │ + bcs 10c4d4 <__cxa_atexit@plt+0x10007c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r1, #3 │ │ │ │ + add r1, r8, #3 │ │ │ │ + b 10c4e0 <__cxa_atexit@plt+0x100088> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r1, #4 │ │ │ │ + add r1, r8, #4 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 10c510 <__cxa_atexit@plt+0x1000b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + ldreq sl, [lr, #-3944]! @ 0xfffff098 │ │ │ │ + ldreq sl, [lr, #-3992]! @ 0xfffff068 │ │ │ │ + ldreq sl, [lr, #-4028]! @ 0xfffff044 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrbteq lr, [r2], #1384 @ 0x568 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r8, r9 │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10cfc0 <__cxa_atexit@plt+0x100b68> │ │ │ │ - ldr r7, [pc, #24] @ 10cfd0 <__cxa_atexit@plt+0x100b78> │ │ │ │ + bhi 10c540 <__cxa_atexit@plt+0x1000e8> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldr r7, [pc, #8] @ 10c550 <__cxa_atexit@plt+0x1000f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 10cda0 <__cxa_atexit@plt+0x100948> │ │ │ │ - ldr r7, [pc, #12] @ 10cfd4 <__cxa_atexit@plt+0x100b7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - ldrbteq sp, [r2], #2508 @ 0x9cc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10d038 <__cxa_atexit@plt+0x100be0> │ │ │ │ - ldr r7, [pc, #80] @ 10d04c <__cxa_atexit@plt+0x100bf4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 10d024 <__cxa_atexit@plt+0x100bcc> │ │ │ │ - ldr r3, [pc, #64] @ 10d050 <__cxa_atexit@plt+0x100bf8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrbteq lr, [r2], #1384 @ 0x568 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10c594 <__cxa_atexit@plt+0x10013c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #10] │ │ │ │ + ldr r3, [r3, #14] │ │ │ │ + ldr r1, [pc, #156] @ 10c618 <__cxa_atexit@plt+0x1001c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ + beq 10c5f4 <__cxa_atexit@plt+0x10019c> │ │ │ │ + b 10c62c <__cxa_atexit@plt+0x1001d4> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #104] @ 10c610 <__cxa_atexit@plt+0x1001b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10d030 <__cxa_atexit@plt+0x100bd8> │ │ │ │ - b 10d090 <__cxa_atexit@plt+0x100c38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 10d054 <__cxa_atexit@plt+0x100bfc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq sp, [r2], #2416 @ 0x970 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 10d084 <__cxa_atexit@plt+0x100c2c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 10c5e8 <__cxa_atexit@plt+0x100190> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 10c5fc <__cxa_atexit@plt+0x1001a4> │ │ │ │ + ldr r2, [pc, #68] @ 10c614 <__cxa_atexit@plt+0x1001bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10d07c <__cxa_atexit@plt+0x100c24> │ │ │ │ - b 10d090 <__cxa_atexit@plt+0x100c38> │ │ │ │ + beq 10c5e8 <__cxa_atexit@plt+0x100190> │ │ │ │ + mov r5, r3 │ │ │ │ + b 10c920 <__cxa_atexit@plt+0x1004c8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d108 <__cxa_atexit@plt+0x100cb0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #120] @ 10d128 <__cxa_atexit@plt+0x100cd0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldrne r2, [pc, #108] @ 10d12c <__cxa_atexit@plt+0x100cd4> │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ - addne r2, pc, r2 │ │ │ │ - strne r2, [r5] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 10d0d8 <__cxa_atexit@plt+0x100c80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d118 <__cxa_atexit@plt+0x100cc0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #68] @ 10d130 <__cxa_atexit@plt+0x100cd8> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #60] @ 10d134 <__cxa_atexit@plt+0x100cdc> │ │ │ │ + ldr r7, [pc, #24] @ 10c61c <__cxa_atexit@plt+0x1001c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ - addgt r7, r1, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 10d0a8 <__cxa_atexit@plt+0x100c50> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 10d0e4 <__cxa_atexit@plt+0x100c8c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r9, [lr, #-3220]! @ 0xfffff36c │ │ │ │ - ldreq r9, [lr, #-3216]! @ 0xfffff370 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 10d1a4 <__cxa_atexit@plt+0x100d4c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, ip, lsl r3 │ │ │ │ + andeq r0, r0, ip, asr #6 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldreq sl, [lr, #-1908]! @ 0xfffff88c │ │ │ │ + ldrbteq lr, [r2], #1120 @ 0x460 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 10c660 <__cxa_atexit@plt+0x100208> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10c684 <__cxa_atexit@plt+0x10022c> │ │ │ │ + ldr r3, [pc, #220] @ 10c72c <__cxa_atexit@plt+0x1002d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ands r2, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10d18c <__cxa_atexit@plt+0x100d34> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d194 <__cxa_atexit@plt+0x100d3c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #56] @ 10d1a8 <__cxa_atexit@plt+0x100d50> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #48] @ 10d1ac <__cxa_atexit@plt+0x100d54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addgt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 10d168 <__cxa_atexit@plt+0x100d10> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldreq r9, [lr, #-3088]! @ 0xfffff3f0 │ │ │ │ - ldreq r9, [lr, #-3084]! @ 0xfffff3f4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d1f0 <__cxa_atexit@plt+0x100d98> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 10d200 <__cxa_atexit@plt+0x100da8> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 10d204 <__cxa_atexit@plt+0x100dac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addgt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 10d1cc <__cxa_atexit@plt+0x100d74> │ │ │ │ - ldreq r9, [lr, #-2988]! @ 0xfffff454 │ │ │ │ - ldreq r9, [lr, #-2984]! @ 0xfffff458 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10d268 <__cxa_atexit@plt+0x100e10> │ │ │ │ - ldr r7, [pc, #80] @ 10d27c <__cxa_atexit@plt+0x100e24> │ │ │ │ - tst r8, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10c6dc <__cxa_atexit@plt+0x100284> │ │ │ │ + b 10c73c <__cxa_atexit@plt+0x1002e4> │ │ │ │ + ldr r7, [pc, #192] @ 10c728 <__cxa_atexit@plt+0x1002d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 10d254 <__cxa_atexit@plt+0x100dfc> │ │ │ │ - ldr r3, [pc, #64] @ 10d280 <__cxa_atexit@plt+0x100e28> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ + beq 10c6dc <__cxa_atexit@plt+0x100284> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldr r3, [pc, #136] @ 10c714 <__cxa_atexit@plt+0x1002bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10d260 <__cxa_atexit@plt+0x100e08> │ │ │ │ - b 10d2c0 <__cxa_atexit@plt+0x100e68> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10c6f4 <__cxa_atexit@plt+0x10029c> │ │ │ │ + ldr r3, [pc, #104] @ 10c718 <__cxa_atexit@plt+0x1002c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #100] @ 10c71c <__cxa_atexit@plt+0x1002c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #137 @ 0x89 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 10c6e4 <__cxa_atexit@plt+0x10028c> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 1093f0 <__cxa_atexit@plt+0xfcf98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 10d284 <__cxa_atexit@plt+0x100e2c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 10c720 <__cxa_atexit@plt+0x1002c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ 10c724 <__cxa_atexit@plt+0x1002cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #137 @ 0x89 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq sp, [r2], #1860 @ 0x744 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 10d2b4 <__cxa_atexit@plt+0x100e5c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + @ instruction: 0xffffcd3c │ │ │ │ + ldreq sl, [lr, #-1744]! @ 0xfffff930 │ │ │ │ + ldrbteq lr, [r2], #908 @ 0x38c │ │ │ │ + ldreq sl, [lr, #-1668]! @ 0xfffff97c │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrbteq lr, [r2], #848 @ 0x350 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10c77c <__cxa_atexit@plt+0x100324> │ │ │ │ + ldr r1, [pc, #100] @ 10c7c0 <__cxa_atexit@plt+0x100368> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10d2ac <__cxa_atexit@plt+0x100e54> │ │ │ │ - b 10d2c0 <__cxa_atexit@plt+0x100e68> │ │ │ │ + beq 10c7b0 <__cxa_atexit@plt+0x100358> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldr r2, [pc, #52] @ 10c7b8 <__cxa_atexit@plt+0x100360> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10c7b0 <__cxa_atexit@plt+0x100358> │ │ │ │ + ldr r2, [pc, #32] @ 10c7bc <__cxa_atexit@plt+0x100364> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d338 <__cxa_atexit@plt+0x100ee0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #120] @ 10d358 <__cxa_atexit@plt+0x100f00> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldreq sl, [lr, #-3196]! @ 0xfffff384 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrbteq lr, [r2], #700 @ 0x2bc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldrbteq lr, [r2], #676 @ 0x2a4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 10c804 <__cxa_atexit@plt+0x1003ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldreq sl, [lr, #-3112]! @ 0xfffff3d8 │ │ │ │ + ldrbteq lr, [r2], #632 @ 0x278 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldrbteq lr, [r2], #608 @ 0x260 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10c864 <__cxa_atexit@plt+0x10040c> │ │ │ │ + ldr r3, [pc, #64] @ 10c888 <__cxa_atexit@plt+0x100430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ + beq 10c87c <__cxa_atexit@plt+0x100424> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldr r2, [pc, #24] @ 10c884 <__cxa_atexit@plt+0x10042c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldrne r2, [pc, #108] @ 10d35c <__cxa_atexit@plt+0x100f04> │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ - addne r2, pc, r2 │ │ │ │ - strne r2, [r5] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 10d308 <__cxa_atexit@plt+0x100eb0> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 10c858 <__cxa_atexit@plt+0x100400> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d348 <__cxa_atexit@plt+0x100ef0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #68] @ 10d360 <__cxa_atexit@plt+0x100f08> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #60] @ 10d364 <__cxa_atexit@plt+0x100f0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addgt r7, r1, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 10d2d8 <__cxa_atexit@plt+0x100e80> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 10d314 <__cxa_atexit@plt+0x100ebc> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r9, [lr, #-2664]! @ 0xfffff598 │ │ │ │ - ldreq r9, [lr, #-2652]! @ 0xfffff5a4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 10d3d4 <__cxa_atexit@plt+0x100f7c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq lr, [r2], #500 @ 0x1f4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldrbteq lr, [r2], #476 @ 0x1dc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldrbteq lr, [r2], #452 @ 0x1c4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + bne 10c8f0 <__cxa_atexit@plt+0x100498> │ │ │ │ + ldr r3, [pc, #48] @ 10c90c <__cxa_atexit@plt+0x1004b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - beq 10d3bc <__cxa_atexit@plt+0x100f64> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d3c4 <__cxa_atexit@plt+0x100f6c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #56] @ 10d3d8 <__cxa_atexit@plt+0x100f80> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #48] @ 10d3dc <__cxa_atexit@plt+0x100f84> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10c904 <__cxa_atexit@plt+0x1004ac> │ │ │ │ + b 10c920 <__cxa_atexit@plt+0x1004c8> │ │ │ │ + ldr r7, [pc, #24] @ 10c910 <__cxa_atexit@plt+0x1004b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addgt r7, r1, #2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 10d398 <__cxa_atexit@plt+0x100f40> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldreq r9, [lr, #-2532]! @ 0xfffff61c │ │ │ │ - ldreq r9, [lr, #-2520]! @ 0xfffff628 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d420 <__cxa_atexit@plt+0x100fc8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 10d430 <__cxa_atexit@plt+0x100fd8> │ │ │ │ - cmp r3, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq sl, [lr, #-1152]! @ 0xfffffb80 │ │ │ │ + ldrbteq lr, [r2], #364 @ 0x16c │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10c980 <__cxa_atexit@plt+0x100528> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10ca6c <__cxa_atexit@plt+0x100614> │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + add r2, ip, #8 │ │ │ │ + add r2, lr, r2 │ │ │ │ + ldrsb r1, [r2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + uxtb r8, r1 │ │ │ │ + cmn r1, #1 │ │ │ │ + ble 10c994 <__cxa_atexit@plt+0x10053c> │ │ │ │ + ldr r1, [pc, #284] @ 10ca90 <__cxa_atexit@plt+0x100638> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 10d434 <__cxa_atexit@plt+0x100fdc> │ │ │ │ + str r1, [r9, #4] │ │ │ │ + mov r2, r8 │ │ │ │ + b 10ca30 <__cxa_atexit@plt+0x1005d8> │ │ │ │ + ldr r7, [pc, #268] @ 10ca94 <__cxa_atexit@plt+0x10063c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - addgt r7, r1, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 10d3fc <__cxa_atexit@plt+0x100fa4> │ │ │ │ - ldreq r9, [lr, #-2432]! @ 0xfffff680 │ │ │ │ - ldreq r9, [lr, #-2420]! @ 0xfffff68c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10d498 <__cxa_atexit@plt+0x101040> │ │ │ │ - ldr r7, [pc, #92] @ 10d4b8 <__cxa_atexit@plt+0x101060> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq 10d484 <__cxa_atexit@plt+0x10102c> │ │ │ │ - ldr r3, [pc, #76] @ 10d4bc <__cxa_atexit@plt+0x101064> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldrb sl, [r2, #1] │ │ │ │ + cmp r8, #224 @ 0xe0 │ │ │ │ + bcs 10c9c0 <__cxa_atexit@plt+0x100568> │ │ │ │ + add r1, sl, r8, lsl #6 │ │ │ │ + ldr r2, [pc, #220] @ 10ca8c <__cxa_atexit@plt+0x100634> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4] │ │ │ │ + sub r2, r1, #12416 @ 0x3080 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + b 10ca30 <__cxa_atexit@plt+0x1005d8> │ │ │ │ + str r0, [sp] │ │ │ │ + ldrb r1, [r2, #2] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + cmp r8, #240 @ 0xf0 │ │ │ │ + bcs 10c9fc <__cxa_atexit@plt+0x1005a4> │ │ │ │ + lsl r1, r8, #12 │ │ │ │ + ldr r3, [pc, #156] @ 10ca7c <__cxa_atexit@plt+0x100624> │ │ │ │ + add r1, r1, sl, lsl #6 │ │ │ │ + ldr r2, [pc, #160] @ 10ca88 <__cxa_atexit@plt+0x100630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r1, r1, r0 │ │ │ │ + add r2, r1, r3 │ │ │ │ + b 10ca28 <__cxa_atexit@plt+0x1005d0> │ │ │ │ + lsl r1, r8, #18 │ │ │ │ + add r1, r1, sl, lsl #12 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r1, r1, r0, lsl #6 │ │ │ │ + ldr r0, [pc, #100] @ 10ca78 <__cxa_atexit@plt+0x100620> │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ + ldr sl, [pc, #100] @ 10ca80 <__cxa_atexit@plt+0x100628> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r9, #4] │ │ │ │ + add r1, r1, r2 │ │ │ │ + add r2, r1, r0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r0, [sp] │ │ │ │ + ldr r1, [pc, #76] @ 10ca84 <__cxa_atexit@plt+0x10062c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + strb r8, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0], #-3 │ │ │ │ + stmda r5, {r0, r2, r3} │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10d490 <__cxa_atexit@plt+0x101038> │ │ │ │ - b 10d090 <__cxa_atexit@plt+0x100c38> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq 10ca64 <__cxa_atexit@plt+0x10060c> │ │ │ │ + b 10caa4 <__cxa_atexit@plt+0x10064c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 10d4c0 <__cxa_atexit@plt+0x101068> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - ldrbteq sp, [r2], #1288 @ 0x508 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10d530 <__cxa_atexit@plt+0x1010d8> │ │ │ │ - ldr r3, [pc, #92] @ 10d540 <__cxa_atexit@plt+0x1010e8> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ + @ instruction: 0xfff1df80 │ │ │ │ + ldreq sl, [lr, #-1116]! @ 0xfffffba4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldreq sl, [lr, #-1168]! @ 0xfffffb70 │ │ │ │ + ldreq sl, [lr, #-1224]! @ 0xfffffb38 │ │ │ │ + ldreq sl, [lr, #-1284]! @ 0xfffffafc │ │ │ │ + ldreq sl, [lr, #-1004]! @ 0xfffffc14 │ │ │ │ + ldrbteq sp, [r2], #4072 @ 0xfe8 │ │ │ │ + andeq r0, r0, r8, asr #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 10cb44 <__cxa_atexit@plt+0x1006ec> │ │ │ │ + cmp r1, #3 │ │ │ │ + beq 10caf4 <__cxa_atexit@plt+0x10069c> │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r1, [r3, #15] │ │ │ │ + rsb r2, r1, #0 │ │ │ │ + eor r2, r1, r2 │ │ │ │ + and r2, r2, lr │ │ │ │ + cmp r2, r0 │ │ │ │ + bne 10cba4 <__cxa_atexit@plt+0x10074c> │ │ │ │ + tst r1, lr │ │ │ │ + mov r0, #7 │ │ │ │ + moveq r0, #3 │ │ │ │ + ldr r3, [r3, r0] │ │ │ │ + b 10cab0 <__cxa_atexit@plt+0x100658> │ │ │ │ + ldr r3, [pc, #384] @ 10cc7c <__cxa_atexit@plt+0x100824> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 10d518 <__cxa_atexit@plt+0x1010c0> │ │ │ │ - ldr r3, [pc, #68] @ 10d544 <__cxa_atexit@plt+0x1010ec> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cc44 <__cxa_atexit@plt+0x1007ec> │ │ │ │ + ldr r2, [pc, #368] @ 10cc80 <__cxa_atexit@plt+0x100828> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10cc4c <__cxa_atexit@plt+0x1007f4> │ │ │ │ + ldr r2, [pc, #348] @ 10cc84 <__cxa_atexit@plt+0x10082c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cc44 <__cxa_atexit@plt+0x1007ec> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + cmp lr, r0 │ │ │ │ + bne 10cbf4 <__cxa_atexit@plt+0x10079c> │ │ │ │ + ldr r2, [pc, #280] @ 10cc70 <__cxa_atexit@plt+0x100818> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cc44 <__cxa_atexit@plt+0x1007ec> │ │ │ │ + ldr r2, [pc, #260] @ 10cc74 <__cxa_atexit@plt+0x10081c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10cc4c <__cxa_atexit@plt+0x1007f4> │ │ │ │ + ldr r2, [pc, #240] @ 10cc78 <__cxa_atexit@plt+0x100820> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cc44 <__cxa_atexit@plt+0x1007ec> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ + ldr r3, [pc, #172] @ 10cc58 <__cxa_atexit@plt+0x100800> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 10d528 <__cxa_atexit@plt+0x1010d0> │ │ │ │ - b 10d588 <__cxa_atexit@plt+0x101130> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 10cc44 <__cxa_atexit@plt+0x1007ec> │ │ │ │ + ldr r2, [pc, #156] @ 10cc5c <__cxa_atexit@plt+0x100804> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10cc4c <__cxa_atexit@plt+0x1007f4> │ │ │ │ + ldr r2, [pc, #136] @ 10cc60 <__cxa_atexit@plt+0x100808> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cc44 <__cxa_atexit@plt+0x1007ec> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ + ldr r3, [pc, #104] @ 10cc64 <__cxa_atexit@plt+0x10080c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cc44 <__cxa_atexit@plt+0x1007ec> │ │ │ │ + ldr r2, [pc, #88] @ 10cc68 <__cxa_atexit@plt+0x100810> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10cc4c <__cxa_atexit@plt+0x1007f4> │ │ │ │ + ldr r2, [pc, #68] @ 10cc6c <__cxa_atexit@plt+0x100814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cc44 <__cxa_atexit@plt+0x1007ec> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10d548 <__cxa_atexit@plt+0x1010f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrbteq sp, [r2], #1160 @ 0x488 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 10d57c <__cxa_atexit@plt+0x101124> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsr #6 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + muleq r0, r8, r3 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrbteq sp, [r2], #3576 @ 0xdf8 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 10cce4 <__cxa_atexit@plt+0x10088c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10ccd0 <__cxa_atexit@plt+0x100878> │ │ │ │ + ldr r2, [pc, #52] @ 10cce8 <__cxa_atexit@plt+0x100890> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 10d574 <__cxa_atexit@plt+0x10111c> │ │ │ │ - b 10d588 <__cxa_atexit@plt+0x101130> │ │ │ │ + beq 10ccdc <__cxa_atexit@plt+0x100884> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + ldrbteq sp, [r2], #3476 @ 0xd94 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d610 <__cxa_atexit@plt+0x1011b8> │ │ │ │ - sub r1, r2, #1 │ │ │ │ - ldr r3, [pc, #136] @ 10d630 <__cxa_atexit@plt+0x1011d8> │ │ │ │ + ldr r2, [pc, #36] @ 10cd28 <__cxa_atexit@plt+0x1008d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10d5f8 <__cxa_atexit@plt+0x1011a0> │ │ │ │ - ldr r0, [pc, #116] @ 10d634 <__cxa_atexit@plt+0x1011dc> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-4]! │ │ │ │ - ands r0, r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 10d600 <__cxa_atexit@plt+0x1011a8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 10d620 <__cxa_atexit@plt+0x1011c8> │ │ │ │ - sub r3, r0, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - cmp r1, r3 │ │ │ │ - movgt r7, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 10cd20 <__cxa_atexit@plt+0x1008c8> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + ldrbteq sp, [r2], #3412 @ 0xd54 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 10cd88 <__cxa_atexit@plt+0x100930> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10cd74 <__cxa_atexit@plt+0x10091c> │ │ │ │ + ldr r2, [pc, #52] @ 10cd8c <__cxa_atexit@plt+0x100934> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cd80 <__cxa_atexit@plt+0x100928> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r1, [r3, #-2] │ │ │ │ - b 10d5a0 <__cxa_atexit@plt+0x101148> │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 10d5e8 <__cxa_atexit@plt+0x101190> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #92] @ 10d6a4 <__cxa_atexit@plt+0x10124c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r0, r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 10d684 <__cxa_atexit@plt+0x10122c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 10d694 <__cxa_atexit@plt+0x10123c> │ │ │ │ - sub r3, r0, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - cmp r1, r3 │ │ │ │ - movgt r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 10d674 <__cxa_atexit@plt+0x10121c> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + ldrbteq sp, [r2], #3312 @ 0xcf0 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 10d6e0 <__cxa_atexit@plt+0x101288> │ │ │ │ - sub r3, r0, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - cmp r1, r3 │ │ │ │ - movgt r7, r2 │ │ │ │ + ldr r2, [pc, #36] @ 10cdcc <__cxa_atexit@plt+0x100974> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cdc4 <__cxa_atexit@plt+0x10096c> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 10d6d0 <__cxa_atexit@plt+0x101278> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10d750 <__cxa_atexit@plt+0x1012f8> │ │ │ │ - ldr r7, [pc, #80] @ 10d764 <__cxa_atexit@plt+0x10130c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq 10d73c <__cxa_atexit@plt+0x1012e4> │ │ │ │ - ldr r3, [pc, #64] @ 10d768 <__cxa_atexit@plt+0x101310> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + ldrbteq sp, [r2], #3248 @ 0xcb0 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 10ce2c <__cxa_atexit@plt+0x1009d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10ce18 <__cxa_atexit@plt+0x1009c0> │ │ │ │ + ldr r2, [pc, #52] @ 10ce30 <__cxa_atexit@plt+0x1009d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10d748 <__cxa_atexit@plt+0x1012f0> │ │ │ │ - b 10d7a8 <__cxa_atexit@plt+0x101350> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + beq 10ce24 <__cxa_atexit@plt+0x1009cc> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 10d76c <__cxa_atexit@plt+0x101314> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrbteq sp, [r2], #616 @ 0x268 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 10d79c <__cxa_atexit@plt+0x101344> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + ldrbteq sp, [r2], #3148 @ 0xc4c │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 10ce70 <__cxa_atexit@plt+0x100a18> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10d794 <__cxa_atexit@plt+0x10133c> │ │ │ │ - b 10d7a8 <__cxa_atexit@plt+0x101350> │ │ │ │ + beq 10ce68 <__cxa_atexit@plt+0x100a10> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d820 <__cxa_atexit@plt+0x1013c8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #120] @ 10d840 <__cxa_atexit@plt+0x1013e8> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrbteq sp, [r2], #3084 @ 0xc0c │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 10ced0 <__cxa_atexit@plt+0x100a78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10cebc <__cxa_atexit@plt+0x100a64> │ │ │ │ + ldr r2, [pc, #52] @ 10ced4 <__cxa_atexit@plt+0x100a7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ + beq 10cec8 <__cxa_atexit@plt+0x100a70> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrbteq sp, [r2], #2984 @ 0xba8 │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ 10cf14 <__cxa_atexit@plt+0x100abc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldrne r2, [pc, #108] @ 10d844 <__cxa_atexit@plt+0x1013ec> │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ - addne r2, pc, r2 │ │ │ │ - strne r2, [r5] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 10d7f0 <__cxa_atexit@plt+0x101398> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cf0c <__cxa_atexit@plt+0x100ab4> │ │ │ │ + b 10cf24 <__cxa_atexit@plt+0x100acc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d830 <__cxa_atexit@plt+0x1013d8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #68] @ 10d848 <__cxa_atexit@plt+0x1013f0> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #60] @ 10d84c <__cxa_atexit@plt+0x1013f4> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq sp, [r2], #2920 @ 0xb68 │ │ │ │ + andeq r0, r0, r8, asr #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne 10cf44 <__cxa_atexit@plt+0x100aec> │ │ │ │ + ldr r7, [pc, #160] @ 10cfd8 <__cxa_atexit@plt+0x100b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - addgt r7, r1, #2 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 10d7c0 <__cxa_atexit@plt+0x101368> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 10d7fc <__cxa_atexit@plt+0x1013a4> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldreq r9, [lr, #-1408]! @ 0xfffffa80 │ │ │ │ - ldreq r9, [lr, #-1396]! @ 0xfffffa8c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 10d8bc <__cxa_atexit@plt+0x101464> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 10d8a4 <__cxa_atexit@plt+0x10144c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d8ac <__cxa_atexit@plt+0x101454> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #56] @ 10d8c0 <__cxa_atexit@plt+0x101468> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #48] @ 10d8c4 <__cxa_atexit@plt+0x10146c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addgt r7, r1, #2 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 10cfc4 <__cxa_atexit@plt+0x100b6c> │ │ │ │ + ldr lr, [pc, #112] @ 10cfd0 <__cxa_atexit@plt+0x100b78> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldrb ip, [r3, #8]! │ │ │ │ + ldr r8, [pc, #100] @ 10cfd4 <__cxa_atexit@plt+0x100b7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr sl, [r3, #12] │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ + str lr, [r3] │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str r9, [r3, #24] │ │ │ │ + strb ip, [r9, #24] │ │ │ │ + add lr, r9, #8 │ │ │ │ + stm lr, {r0, r1, r2, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10cfb8 <__cxa_atexit@plt+0x100b60> │ │ │ │ + str r7, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 40040c <__cxa_atexit@plt+0x3f3fb4> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff344 │ │ │ │ + ldreq r9, [lr, #-3644]! @ 0xfffff1c4 │ │ │ │ + ldrbteq sp, [r2], #2724 @ 0xaa4 │ │ │ │ + andeq r0, r0, r6, asr #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10c554 <__cxa_atexit@plt+0x1000fc> │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 10d15c <__cxa_atexit@plt+0x100d04> │ │ │ │ + ldr r3, [pc, #332] @ 10d164 <__cxa_atexit@plt+0x100d0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + mov r9, r5 │ │ │ │ + str r3, [r9, #-8]! │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ + str r7, [r9, #4] │ │ │ │ + sub r3, r8, #20 │ │ │ │ + cmn r3, #19 │ │ │ │ + bcs 10d060 <__cxa_atexit@plt+0x100c08> │ │ │ │ + strb r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 10d170 <__cxa_atexit@plt+0x100d18> │ │ │ │ + add sl, r8, ip │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + cmp ip, sl │ │ │ │ + bge 10d138 <__cxa_atexit@plt+0x100ce0> │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #12 │ │ │ │ + stm r2, {r0, r4, r6} │ │ │ │ + str r1, [sp, #8] │ │ │ │ + add r0, r1, #8 │ │ │ │ + str r0, [sp] │ │ │ │ + add r6, r0, ip │ │ │ │ + ldrsb r1, [r6] │ │ │ │ + mov r0, #1 │ │ │ │ + cmn r1, #1 │ │ │ │ + bgt 10d0bc <__cxa_atexit@plt+0x100c64> │ │ │ │ + uxtb r1, r1 │ │ │ │ + mov r0, #2 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ + bcc 10d0bc <__cxa_atexit@plt+0x100c64> │ │ │ │ + mov r0, #4 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ + movcc r0, #3 │ │ │ │ + add r3, ip, r0 │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + cmp r3, sl │ │ │ │ + add r6, sp, #12 │ │ │ │ + ldm r6, {r0, r4, r6} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + bge 10d138 <__cxa_atexit@plt+0x100ce0> │ │ │ │ + ldr r0, [sp] │ │ │ │ + add r6, r0, r3 │ │ │ │ + ldrsb r0, [r6] │ │ │ │ + mov r1, #1 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + cmn r0, #1 │ │ │ │ + mov r2, #1 │ │ │ │ + bgt 10d11c <__cxa_atexit@plt+0x100cc4> │ │ │ │ + uxtb r0, r0 │ │ │ │ + mov r2, #2 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ + bcc 10d11c <__cxa_atexit@plt+0x100cc4> │ │ │ │ + mov r2, #4 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ + movcc r2, #3 │ │ │ │ + add r6, r3, r2 │ │ │ │ + cmp r6, sl │ │ │ │ + add r6, sp, #12 │ │ │ │ + ldm r6, {r0, r4, r6} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + blt 10d044 <__cxa_atexit@plt+0x100bec> │ │ │ │ + cmp ip, sl │ │ │ │ + bge 10d044 <__cxa_atexit@plt+0x100bec> │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 10d044 <__cxa_atexit@plt+0x100bec> │ │ │ │ + bic r7, r0, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 10d880 <__cxa_atexit@plt+0x101428> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldreq r9, [lr, #-1276]! @ 0xfffffb04 │ │ │ │ - ldreq r9, [lr, #-1264]! @ 0xfffffb10 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldreq r9, [lr, #-3432]! @ 0xfffff298 │ │ │ │ + andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10d908 <__cxa_atexit@plt+0x1014b0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 10d918 <__cxa_atexit@plt+0x1014c0> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 10d91c <__cxa_atexit@plt+0x1014c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addgt r7, r1, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10d238 <__cxa_atexit@plt+0x100de0> │ │ │ │ + ldrsb r2, [r5, #20] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble 10d1b4 <__cxa_atexit@plt+0x100d5c> │ │ │ │ + ldr lr, [pc, #180] @ 10d258 <__cxa_atexit@plt+0x100e00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r1, r1, #1 │ │ │ │ + add r2, r8, #1 │ │ │ │ + b 10d1d4 <__cxa_atexit@plt+0x100d7c> │ │ │ │ + uxtb lr, r2 │ │ │ │ + cmp lr, #224 @ 0xe0 │ │ │ │ + bcs 10d1f0 <__cxa_atexit@plt+0x100d98> │ │ │ │ + ldr lr, [pc, #140] @ 10d254 <__cxa_atexit@plt+0x100dfc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r1, r1, #2 │ │ │ │ + add r2, r8, #2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #88] @ 10d250 <__cxa_atexit@plt+0x100df8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r6, #14 │ │ │ │ + cmp lr, #240 @ 0xf0 │ │ │ │ + bcs 10d220 <__cxa_atexit@plt+0x100dc8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r1, #3 │ │ │ │ + add r1, r8, #3 │ │ │ │ + b 10d22c <__cxa_atexit@plt+0x100dd4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r1, #4 │ │ │ │ + add r1, r8, #4 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 10d8e4 <__cxa_atexit@plt+0x10148c> │ │ │ │ - ldreq r9, [lr, #-1176]! @ 0xfffffb68 │ │ │ │ - ldreq r9, [lr, #-1164]! @ 0xfffffb74 │ │ │ │ + ldr r3, [pc, #28] @ 10d25c <__cxa_atexit@plt+0x100e04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 4004b4 <__cxa_atexit@plt+0x3f405c> │ │ │ │ + ldreq sl, [lr, #-540]! @ 0xfffffde4 │ │ │ │ + ldreq sl, [lr, #-588]! @ 0xfffffdb4 │ │ │ │ + ldreq sl, [lr, #-624]! @ 0xfffffd90 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrbteq sp, [r2], #2124 @ 0x84c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 10d98c <__cxa_atexit@plt+0x101534> │ │ │ │ - ldr r3, [pc, #92] @ 10d99c <__cxa_atexit@plt+0x101544> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 10d974 <__cxa_atexit@plt+0x10151c> │ │ │ │ - ldr r3, [pc, #68] @ 10d9a0 <__cxa_atexit@plt+0x101548> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 10d984 <__cxa_atexit@plt+0x10152c> │ │ │ │ - b 10d9e4 <__cxa_atexit@plt+0x10158c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 10d9a4 <__cxa_atexit@plt+0x10154c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 10d28c <__cxa_atexit@plt+0x100e34> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldr r7, [pc, #8] @ 10d29c <__cxa_atexit@plt+0x100e44> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrbteq sp, [r2], #52 @ 0x34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 10d9d8 <__cxa_atexit@plt+0x101580> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldrbteq sp, [r2], #2100 @ 0x834 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5], #-8 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10d2e0 <__cxa_atexit@plt+0x100e88> │ │ │ │ + ldr r1, [pc, #144] @ 10d350 <__cxa_atexit@plt+0x100ef8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r0, [r2, #10] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10d328 <__cxa_atexit@plt+0x100ed0> │ │ │ │ + b 10d364 <__cxa_atexit@plt+0x100f0c> │ │ │ │ + ldr r1, [pc, #96] @ 10d348 <__cxa_atexit@plt+0x100ef0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 10d328 <__cxa_atexit@plt+0x100ed0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 10d330 <__cxa_atexit@plt+0x100ed8> │ │ │ │ + ldr r2, [pc, #56] @ 10d34c <__cxa_atexit@plt+0x100ef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 10d9d0 <__cxa_atexit@plt+0x101578> │ │ │ │ - b 10d9e4 <__cxa_atexit@plt+0x10158c> │ │ │ │ + beq 10d328 <__cxa_atexit@plt+0x100ed0> │ │ │ │ + b 10d67c <__cxa_atexit@plt+0x101224> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10da70 <__cxa_atexit@plt+0x101618> │ │ │ │ - sub r1, r2, #1 │ │ │ │ - ldr r3, [pc, #140] @ 10da90 <__cxa_atexit@plt+0x101638> │ │ │ │ + ldr r7, [pc, #28] @ 10d354 <__cxa_atexit@plt+0x100efc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldreq r9, [lr, #-2624]! @ 0xfffff5c0 │ │ │ │ + ldrbteq sp, [r2], #1880 @ 0x758 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 10d398 <__cxa_atexit@plt+0x100f40> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 10d3bc <__cxa_atexit@plt+0x100f64> │ │ │ │ + ldr r3, [pc, #248] @ 10d480 <__cxa_atexit@plt+0x101028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ + beq 10d41c <__cxa_atexit@plt+0x100fc4> │ │ │ │ + b 10d490 <__cxa_atexit@plt+0x101038> │ │ │ │ + ldr r3, [pc, #220] @ 10d47c <__cxa_atexit@plt+0x101024> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - beq 10da58 <__cxa_atexit@plt+0x101600> │ │ │ │ - ldr r0, [pc, #120] @ 10da94 <__cxa_atexit@plt+0x10163c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - ands r0, r2, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10d41c <__cxa_atexit@plt+0x100fc4> │ │ │ │ str r7, [r5] │ │ │ │ - beq 10da60 <__cxa_atexit@plt+0x101608> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 10da80 <__cxa_atexit@plt+0x101628> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - movgt r3, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldr r1, [pc, #156] @ 10d460 <__cxa_atexit@plt+0x101008> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 10d434 <__cxa_atexit@plt+0x100fdc> │ │ │ │ + ldr r3, [pc, #128] @ 10d464 <__cxa_atexit@plt+0x10100c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #124] @ 10d468 <__cxa_atexit@plt+0x101010> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #81 @ 0x51 │ │ │ │ + ldr r0, [pc, #116] @ 10d46c <__cxa_atexit@plt+0x101014> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 10d424 <__cxa_atexit@plt+0x100fcc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1093f0 <__cxa_atexit@plt+0xfcf98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r1, [r3, #-2] │ │ │ │ - b 10d9fc <__cxa_atexit@plt+0x1015a4> │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 10da44 <__cxa_atexit@plt+0x1015ec> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #96] @ 10db08 <__cxa_atexit@plt+0x1016b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r0, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 10dae8 <__cxa_atexit@plt+0x101690> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 10daf8 <__cxa_atexit@plt+0x1016a0> │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - movgt r3, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r7, [pc, #52] @ 10d470 <__cxa_atexit@plt+0x101018> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 10d474 <__cxa_atexit@plt+0x10101c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r5, [pc, #40] @ 10d478 <__cxa_atexit@plt+0x101020> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #81 @ 0x51 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 10dad4 <__cxa_atexit@plt+0x10167c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + @ instruction: 0xffffc008 │ │ │ │ + ldreq r9, [lr, #-3436]! @ 0xfffff294 │ │ │ │ + ldreq r9, [lr, #-2448]! @ 0xfffff670 │ │ │ │ + ldrbteq sp, [r2], #1612 @ 0x64c │ │ │ │ + ldreq r9, [lr, #-2372]! @ 0xfffff6bc │ │ │ │ + ldreq r9, [lr, #-3336]! @ 0xfffff2f8 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldrbteq sp, [r2], #1580 @ 0x62c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - and r0, r3, #3 │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 10db40 <__cxa_atexit@plt+0x1016e8> │ │ │ │ - sub r3, r0, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - cmp r1, r3 │ │ │ │ - movgt r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 10db30 <__cxa_atexit@plt+0x1016d8> │ │ │ │ - ldrbteq ip, [r2], #3808 @ 0xee0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 10dbb0 <__cxa_atexit@plt+0x101758> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 4003b0 <__cxa_atexit@plt+0x3f3f58> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 10dba8 <__cxa_atexit@plt+0x101750> │ │ │ │ - ldr r3, [pc, #52] @ 10dbb8 <__cxa_atexit@plt+0x101760> │ │ │ │ - ldr r9, [pc, #52] @ 10dbbc <__cxa_atexit@plt+0x101764> │ │ │ │ - ldr r2, [pc, #52] @ 10dbc0 <__cxa_atexit@plt+0x101768> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 10d4c4 <__cxa_atexit@plt+0x10106c> │ │ │ │ + ldr r3, [pc, #120] @ 10d51c <__cxa_atexit@plt+0x1010c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 400570 <__cxa_atexit@plt+0x3f4118> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrbteq ip, [r2], #3736 @ 0xe98 │ │ │ │ - ldrbteq ip, [r2], #3448 @ 0xd78 │ │ │ │ - ldreq r9, [lr, #-484]! @ 0xfffffe1c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10d4fc <__cxa_atexit@plt+0x1010a4> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldr r7, [pc, #72] @ 10d514 <__cxa_atexit@plt+0x1010bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10dc6c <__cxa_atexit@plt+0x101814> │ │ │ │ - ldr r1, [pc, #192] @ 10dca4 <__cxa_atexit@plt+0x10184c> │ │ │ │ - ldr r2, [pc, #192] @ 10dca8 <__cxa_atexit@plt+0x101850> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 10dc58 <__cxa_atexit@plt+0x101800> │ │ │ │ - ldr r1, [pc, #160] @ 10dcac <__cxa_atexit@plt+0x101854> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - beq 10dc64 <__cxa_atexit@plt+0x10180c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10dc78 <__cxa_atexit@plt+0x101820> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 10dc88 <__cxa_atexit@plt+0x101830> │ │ │ │ - ldr r5, [pc, #112] @ 10dcb4 <__cxa_atexit@plt+0x10185c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r6, {r5, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 400680 <__cxa_atexit@plt+0x3f4228> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10d508 <__cxa_atexit@plt+0x1010b0> │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [pc, #44] @ 10d518 <__cxa_atexit@plt+0x1010c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10dc28 <__cxa_atexit@plt+0x1017d0> │ │ │ │ - ldr r6, [pc, #32] @ 10dcb0 <__cxa_atexit@plt+0x101858> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldreq r9, [lr, #-420]! @ 0xfffffe5c │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldreq r9, [lr, #-532]! @ 0xfffffdec │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #128] @ 10dd48 <__cxa_atexit@plt+0x1018f0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 10dd14 <__cxa_atexit@plt+0x1018bc> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 10dd1c <__cxa_atexit@plt+0x1018c4> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10dd2c <__cxa_atexit@plt+0x1018d4> │ │ │ │ - ldr r2, [pc, #80] @ 10dd50 <__cxa_atexit@plt+0x1018f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10dce4 <__cxa_atexit@plt+0x10188c> │ │ │ │ - ldr r6, [pc, #24] @ 10dd4c <__cxa_atexit@plt+0x1018f4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldreq r9, [lr, #-344]! @ 0xfffffea8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 10dd9c <__cxa_atexit@plt+0x101944> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldreq r9, [lr, #-3884]! @ 0xfffff0d4 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrbteq sp, [r2], #1424 @ 0x590 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 10ddac <__cxa_atexit@plt+0x101954> │ │ │ │ - ldr r2, [pc, #68] @ 10ddcc <__cxa_atexit@plt+0x101974> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10dd6c <__cxa_atexit@plt+0x101914> │ │ │ │ - ldr r6, [pc, #20] @ 10ddc8 <__cxa_atexit@plt+0x101970> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldreq r9, [lr, #-208]! @ 0xffffff30 │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldrbteq sp, [r2], #1400 @ 0x578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 10d560 <__cxa_atexit@plt+0x101108> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldreq r9, [lr, #-3788]! @ 0xfffff134 │ │ │ │ + ldrbteq sp, [r2], #1356 @ 0x54c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 10de08 <__cxa_atexit@plt+0x1019b0> │ │ │ │ - ldr r2, [pc, #40] @ 10de20 <__cxa_atexit@plt+0x1019c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 10de24 <__cxa_atexit@plt+0x1019cc> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldrbteq sp, [r2], #1332 @ 0x534 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 10d5c0 <__cxa_atexit@plt+0x101168> │ │ │ │ + ldr r3, [pc, #64] @ 10d5e4 <__cxa_atexit@plt+0x10118c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 400658 <__cxa_atexit@plt+0x3f4200> │ │ │ │ - ldreq r9, [lr, #-96]! @ 0xffffffa0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 10decc <__cxa_atexit@plt+0x101a74> │ │ │ │ - ldr r2, [pc, #156] @ 10dee4 <__cxa_atexit@plt+0x101a8c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10d5d8 <__cxa_atexit@plt+0x101180> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldr r2, [pc, #24] @ 10d5e0 <__cxa_atexit@plt+0x101188> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 10deb0 <__cxa_atexit@plt+0x101a58> │ │ │ │ - ldr r1, [pc, #136] @ 10dee8 <__cxa_atexit@plt+0x101a90> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - beq 10debc <__cxa_atexit@plt+0x101a64> │ │ │ │ - ldr r1, [pc, #116] @ 10deec <__cxa_atexit@plt+0x101a94> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 10deb0 <__cxa_atexit@plt+0x101a58> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 10ded4 <__cxa_atexit@plt+0x101a7c> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #84] @ 10def0 <__cxa_atexit@plt+0x101a98> │ │ │ │ - cmp r2, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ + bne 10d5b4 <__cxa_atexit@plt+0x10115c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10de94 <__cxa_atexit@plt+0x101a3c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - ldreq r8, [lr, #-3808]! @ 0xfffff120 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrbteq sp, [r2], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 10df6c <__cxa_atexit@plt+0x101b14> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldrbteq sp, [r2], #1200 @ 0x4b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10d2a0 <__cxa_atexit@plt+0x100e48> │ │ │ │ + ldrbteq sp, [r2], #1168 @ 0x490 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - ldrne r2, [pc, #84] @ 10df70 <__cxa_atexit@plt+0x101b18> │ │ │ │ - ldrne r7, [r7, #3] │ │ │ │ - addne r2, pc, r2 │ │ │ │ - strne r2, [r5] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 10df34 <__cxa_atexit@plt+0x101adc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10df5c <__cxa_atexit@plt+0x101b04> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 10df74 <__cxa_atexit@plt+0x101b1c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10df40 <__cxa_atexit@plt+0x101ae8> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldreq r8, [lr, #-3636]! @ 0xfffff1cc │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 10dfdc <__cxa_atexit@plt+0x101b84> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bne 10d64c <__cxa_atexit@plt+0x1011f4> │ │ │ │ + ldr r3, [pc, #48] @ 10d668 <__cxa_atexit@plt+0x101210> │ │ │ │ add r3, pc, r3 │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - beq 10dfc4 <__cxa_atexit@plt+0x101b6c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10dfcc <__cxa_atexit@plt+0x101b74> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #48] @ 10dfe0 <__cxa_atexit@plt+0x101b88> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10d660 <__cxa_atexit@plt+0x101208> │ │ │ │ + b 10d67c <__cxa_atexit@plt+0x101224> │ │ │ │ + ldr r7, [pc, #24] @ 10d66c <__cxa_atexit@plt+0x101214> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10dfa8 <__cxa_atexit@plt+0x101b50> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldreq r8, [lr, #-3532]! @ 0xfffff234 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 10e01c <__cxa_atexit@plt+0x101bc4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 10e02c <__cxa_atexit@plt+0x101bd4> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 10e000 <__cxa_atexit@plt+0x101ba8> │ │ │ │ - ldreq r8, [lr, #-3444]! @ 0xfffff28c │ │ │ │ - ldrbteq ip, [r2], #2576 @ 0xa10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 10e0a4 <__cxa_atexit@plt+0x101c4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 10e0ac <__cxa_atexit@plt+0x101c54> │ │ │ │ - ldr r2, [pc, #96] @ 10e0cc <__cxa_atexit@plt+0x101c74> │ │ │ │ - ldr r1, [pc, #96] @ 10e0d0 <__cxa_atexit@plt+0x101c78> │ │ │ │ - ldr r0, [pc, #96] @ 10e0d4 <__cxa_atexit@plt+0x101c7c> │ │ │ │ - ldr lr, [pc, #96] @ 10e0d8 <__cxa_atexit@plt+0x101c80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #8] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r9, lr, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 400c48 <__cxa_atexit@plt+0x3f47f0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 10e0b4 <__cxa_atexit@plt+0x101c5c> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 10e0c8 <__cxa_atexit@plt+0x101c70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrbteq ip, [r2], #2504 @ 0x9c8 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - ldrbteq ip, [r2], #2556 @ 0x9fc │ │ │ │ - ldrbteq ip, [r2], #2408 @ 0x968 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldreq r9, [lr, #-1828]! @ 0xfffff8dc │ │ │ │ + ldrbteq sp, [r2], #1080 @ 0x438 │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes